--- /srv/rebuilderd/tmp/rebuilderdewfC7s/inputs/black_25.1.0-3_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdewfC7s/out/black_25.1.0-3_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-05-27 13:45:03.000000 debian-binary │ --rw-r--r-- 0 0 0 3620 2025-05-27 13:45:03.000000 control.tar.xz │ --rw-r--r-- 0 0 0 1262412 2025-05-27 13:45:03.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3612 2025-05-27 13:45:03.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 1262680 2025-05-27 13:45:03.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/lib/python3/dist-packages/_black_version.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: eaf86a78c8b24194dcfe2437b15afc35d53aaa82 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 827a259a8642b823173b5eb9ced173bd91136745 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 66383661 37386338 62323431 39346463 f86a78c8b24194dc │ │ │ │ - 0x00000010 66653234 33376231 35616663 33356435 fe2437b15afc35d5 │ │ │ │ - 0x00000020 33616161 38322e64 65627567 00000000 3aaa82.debug.... │ │ │ │ - 0x00000030 1e35e67c .5.| │ │ │ │ + 0x00000000 37613235 39613836 34326238 32333137 7a259a8642b82317 │ │ │ │ + 0x00000010 33623565 62396365 64313733 62643931 3b5eb9ced173bd91 │ │ │ │ + 0x00000020 31333637 34352e64 65627567 00000000 136745.debug.... │ │ │ │ + 0x00000030 354f4539 5OE9 │ │ ├── ./usr/lib/python3/dist-packages/black/__init__.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ea633b9ffdaa1a79022b95de397bacc568c571da │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b23b13533eeac8ad76f550ecc4aa15fc0f196492 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 36333362 39666664 61613161 37393032 633b9ffdaa1a7902 │ │ │ │ - 0x00000010 32623935 64653339 37626163 63353638 2b95de397bacc568 │ │ │ │ - 0x00000020 63353731 64612e64 65627567 00000000 c571da.debug.... │ │ │ │ - 0x00000030 6238651b b8e. │ │ │ │ + 0x00000000 33623133 35333365 65616338 61643736 3b13533eeac8ad76 │ │ │ │ + 0x00000010 66353530 65636334 61613135 66633066 f550ecc4aa15fc0f │ │ │ │ + 0x00000020 31393634 39322e64 65627567 00000000 196492.debug.... │ │ │ │ + 0x00000030 e29d2a48 ..*H │ │ ├── ./usr/lib/python3/dist-packages/black/_width_table.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fc501b2fb8999608a5875f8b929c1f4571ebec98 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: f8ecfa5c2d342345590d789065a23a4c793cce69 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 35303162 32666238 39393936 30386135 501b2fb8999608a5 │ │ │ │ - 0x00000010 38373566 38623932 39633166 34353731 875f8b929c1f4571 │ │ │ │ - 0x00000020 65626563 39382e64 65627567 00000000 ebec98.debug.... │ │ │ │ - 0x00000030 c6faed99 .... │ │ │ │ + 0x00000000 65636661 35633264 33343233 34353539 ecfa5c2d34234559 │ │ │ │ + 0x00000010 30643738 39303635 61323361 34633739 0d789065a23a4c79 │ │ │ │ + 0x00000020 33636365 36392e64 65627567 00000000 3cce69.debug.... │ │ │ │ + 0x00000030 a9f1b983 .... │ │ ├── ./usr/lib/python3/dist-packages/black/brackets.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8f41c0f2e3a4d8bf22d5fbcfdeaaef9d195fad8e │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3ec3d1969dde249b92529fee3c704ee1a1166530 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 34316330 66326533 61346438 62663232 41c0f2e3a4d8bf22 │ │ │ │ - 0x00000010 64356662 63666465 61616566 39643139 d5fbcfdeaaef9d19 │ │ │ │ - 0x00000020 35666164 38652e64 65627567 00000000 5fad8e.debug.... │ │ │ │ - 0x00000030 1526784c .&xL │ │ │ │ + 0x00000000 63336431 39363964 64653234 39623932 c3d1969dde249b92 │ │ │ │ + 0x00000010 35323966 65653363 37303465 65316131 529fee3c704ee1a1 │ │ │ │ + 0x00000020 31363635 33302e64 65627567 00000000 166530.debug.... │ │ │ │ + 0x00000030 417d38c0 A}8. │ │ ├── ./usr/lib/python3/dist-packages/black/cache.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 25bc6e3374e719c8e6deeaab3507f454b743363c │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fa9f7449cfb898d46b3407be879ab5c6ee68d5b7 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 62633665 33333734 65373139 63386536 bc6e3374e719c8e6 │ │ │ │ - 0x00000010 64656561 61623335 30376634 35346237 deeaab3507f454b7 │ │ │ │ - 0x00000020 34333336 33632e64 65627567 00000000 43363c.debug.... │ │ │ │ - 0x00000030 e5901663 ...c │ │ │ │ + 0x00000000 39663734 34396366 62383938 64343662 9f7449cfb898d46b │ │ │ │ + 0x00000010 33343037 62653837 39616235 63366565 3407be879ab5c6ee │ │ │ │ + 0x00000020 36386435 62372e64 65627567 00000000 68d5b7.debug.... │ │ │ │ + 0x00000030 02e8ab26 ...& │ │ ├── ./usr/lib/python3/dist-packages/black/comments.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: de1ecd234766a2b05752232ad0bb1e95ef401ac5 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 983e7feea5cdbdaf4e1ce238240ac10035cc76b0 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 31656364 32333437 36366132 62303537 1ecd234766a2b057 │ │ │ │ - 0x00000010 35323233 32616430 62623165 39356566 52232ad0bb1e95ef │ │ │ │ - 0x00000020 34303161 63352e64 65627567 00000000 401ac5.debug.... │ │ │ │ - 0x00000030 51dc7c18 Q.|. │ │ │ │ + 0x00000000 33653766 65656135 63646264 61663465 3e7feea5cdbdaf4e │ │ │ │ + 0x00000010 31636532 33383234 30616331 30303335 1ce238240ac10035 │ │ │ │ + 0x00000020 63633736 62302e64 65627567 00000000 cc76b0.debug.... │ │ │ │ + 0x00000030 f8e19757 ...W │ │ ├── ./usr/lib/python3/dist-packages/black/const.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: dcf79123c7418c28b73dbdd2e876f4f621c428b0 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 50fdb1735ebc59240332c881ae364cad6891948c │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 66373931 32336337 34313863 32386237 f79123c7418c28b7 │ │ │ │ - 0x00000010 33646264 64326538 37366634 66363231 3dbdd2e876f4f621 │ │ │ │ - 0x00000020 63343238 62302e64 65627567 00000000 c428b0.debug.... │ │ │ │ - 0x00000030 c7d272cc ..r. │ │ │ │ + 0x00000000 66646231 37333565 62633539 32343033 fdb1735ebc592403 │ │ │ │ + 0x00000010 33326338 38316165 33363463 61643638 32c881ae364cad68 │ │ │ │ + 0x00000020 39313934 38632e64 65627567 00000000 91948c.debug.... │ │ │ │ + 0x00000030 c222facc .".. │ │ ├── ./usr/lib/python3/dist-packages/black/handle_ipynb_magics.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6839da1569ef881a3cad9c5c91ea7f16380b2cc1 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 25e83ee5c18c62c20932d9c94581fe36adff782b │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 33396461 31353639 65663838 31613363 39da1569ef881a3c │ │ │ │ - 0x00000010 61643963 35633931 65613766 31363338 ad9c5c91ea7f1638 │ │ │ │ - 0x00000020 30623263 63312e64 65627567 00000000 0b2cc1.debug.... │ │ │ │ - 0x00000030 b2bbcea4 .... │ │ │ │ + 0x00000000 65383365 65356331 38633632 63323039 e83ee5c18c62c209 │ │ │ │ + 0x00000010 33326439 63393435 38316665 33366164 32d9c94581fe36ad │ │ │ │ + 0x00000020 66663738 32622e64 65627567 00000000 ff782b.debug.... │ │ │ │ + 0x00000030 4dfe7e5f M.~_ │ │ ├── ./usr/lib/python3/dist-packages/black/linegen.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ccbc04043ae9cf8d26f3c60e8945c7e4c7da682d │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: cc1b9a8beb91874862479fa0c52682f9a5acb2eb │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 62633034 30343361 65396366 38643236 bc04043ae9cf8d26 │ │ │ │ - 0x00000010 66336336 30653839 34356337 65346337 f3c60e8945c7e4c7 │ │ │ │ - 0x00000020 64613638 32642e64 65627567 00000000 da682d.debug.... │ │ │ │ - 0x00000030 5dff6ea1 ].n. │ │ │ │ + 0x00000000 31623961 38626562 39313837 34383632 1b9a8beb91874862 │ │ │ │ + 0x00000010 34373966 61306335 32363832 66396135 479fa0c52682f9a5 │ │ │ │ + 0x00000020 61636232 65622e64 65627567 00000000 acb2eb.debug.... │ │ │ │ + 0x00000030 e4f9f442 ...B │ │ ├── ./usr/lib/python3/dist-packages/black/lines.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 911473f33a8b20a6a53df9cd08b3f4ef8f96c85a │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 46adfb74290e43a69c91d72d85e94fc0d93d17d4 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 31343733 66333361 38623230 61366135 1473f33a8b20a6a5 │ │ │ │ - 0x00000010 33646639 63643038 62336634 65663866 3df9cd08b3f4ef8f │ │ │ │ - 0x00000020 39366338 35612e64 65627567 00000000 96c85a.debug.... │ │ │ │ - 0x00000030 6c9e12ef l... │ │ │ │ + 0x00000000 61646662 37343239 30653433 61363963 adfb74290e43a69c │ │ │ │ + 0x00000010 39316437 32643835 65393466 63306439 91d72d85e94fc0d9 │ │ │ │ + 0x00000020 33643137 64342e64 65627567 00000000 3d17d4.debug.... │ │ │ │ + 0x00000030 5d5689e3 ]V.. │ │ ├── ./usr/lib/python3/dist-packages/black/mode.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 432f6b5e0174666ef89293aca1ed672fa91e9880 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 480c81d9aab10ed432f4547f29c837d83be9d5a3 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 32663662 35653031 37343636 36656638 2f6b5e0174666ef8 │ │ │ │ - 0x00000010 39323933 61636131 65643637 32666139 9293aca1ed672fa9 │ │ │ │ - 0x00000020 31653938 38302e64 65627567 00000000 1e9880.debug.... │ │ │ │ - 0x00000030 8c58ef94 .X.. │ │ │ │ + 0x00000000 30633831 64396161 62313065 64343332 0c81d9aab10ed432 │ │ │ │ + 0x00000010 66343534 37663239 63383337 64383362 f4547f29c837d83b │ │ │ │ + 0x00000020 65396435 61332e64 65627567 00000000 e9d5a3.debug.... │ │ │ │ + 0x00000030 f3b1850d .... │ │ ├── ./usr/lib/python3/dist-packages/black/nodes.cpython-313-arm-linux-gnueabi.so │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 00dc4fadf5e6b10ad6b8d62c7b976667cbd1d055 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ab7a5b68607091105941eb3b689036b38bf5df5e │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 64633466 61646635 65366231 30616436 dc4fadf5e6b10ad6 │ │ │ │ - 0x00000010 62386436 32633762 39373636 36376362 b8d62c7b976667cb │ │ │ │ - 0x00000020 64316430 35352e64 65627567 00000000 d1d055.debug.... │ │ │ │ - 0x00000030 7d831ee1 }... │ │ │ │ + 0x00000000 37613562 36383630 37303931 31303539 7a5b686070911059 │ │ │ │ + 0x00000010 34316562 33623638 39303336 62333862 41eb3b689036b38b │ │ │ │ + 0x00000020 66356466 35652e64 65627567 00000000 f5df5e.debug.... │ │ │ │ + 0x00000030 0a30922f .0./ │ │ ├── ./usr/lib/python3/dist-packages/black/numerics.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8c4639e9a9657dcfddcc7e80a2c8da3e0e6520ca │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 203f4ea6697cf39f73e6be6541f8442632f2edf2 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 34363339 65396139 36353764 63666464 4639e9a9657dcfdd │ │ │ │ - 0x00000010 63633765 38306132 63386461 33653065 cc7e80a2c8da3e0e │ │ │ │ - 0x00000020 36353230 63612e64 65627567 00000000 6520ca.debug.... │ │ │ │ - 0x00000030 e52f8a6a ./.j │ │ │ │ + 0x00000000 33663465 61363639 37636633 39663733 3f4ea6697cf39f73 │ │ │ │ + 0x00000010 65366265 36353431 66383434 32363332 e6be6541f8442632 │ │ │ │ + 0x00000020 66326564 66322e64 65627567 00000000 f2edf2.debug.... │ │ │ │ + 0x00000030 b8b859aa ..Y. │ │ ├── ./usr/lib/python3/dist-packages/black/parsing.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 5031cc6edf459cff2ca5bec4a3a040883e244191 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8546e772a9234a984cb5079d4332275cdc734511 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 33316363 36656466 34353963 66663263 31cc6edf459cff2c │ │ │ │ - 0x00000010 61356265 63346133 61303430 38383365 a5bec4a3a040883e │ │ │ │ - 0x00000020 32343431 39312e64 65627567 00000000 244191.debug.... │ │ │ │ - 0x00000030 0f9d273b ..'; │ │ │ │ + 0x00000000 34366537 37326139 32333461 39383463 46e772a9234a984c │ │ │ │ + 0x00000010 62353037 39643433 33323237 35636463 b5079d4332275cdc │ │ │ │ + 0x00000020 37333435 31312e64 65627567 00000000 734511.debug.... │ │ │ │ + 0x00000030 a48192a8 .... │ │ ├── ./usr/lib/python3/dist-packages/black/ranges.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 497661b89e0d5edaf5b2dd50d617b816646af045 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 7e09ebe8fcdb2e7927702d438427215b399a770c │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 37363631 62383965 30643565 64616635 7661b89e0d5edaf5 │ │ │ │ - 0x00000010 62326464 35306436 31376238 31363634 b2dd50d617b81664 │ │ │ │ - 0x00000020 36616630 34352e64 65627567 00000000 6af045.debug.... │ │ │ │ - 0x00000030 b54c1c0d .L.. │ │ │ │ + 0x00000000 30396562 65386663 64623265 37393237 09ebe8fcdb2e7927 │ │ │ │ + 0x00000010 37303264 34333834 32373231 35623339 702d438427215b39 │ │ │ │ + 0x00000020 39613737 30632e64 65627567 00000000 9a770c.debug.... │ │ │ │ + 0x00000030 02398960 .9.` │ │ ├── ./usr/lib/python3/dist-packages/black/resources/__init__.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c3710e790dd89164eb6e3d68b2d461ffd326a615 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6cdd171b32d5ae31450244ba92a33f073a273785 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 37313065 37393064 64383931 36346562 710e790dd89164eb │ │ │ │ - 0x00000010 36653364 36386232 64343631 66666433 6e3d68b2d461ffd3 │ │ │ │ - 0x00000020 32366136 31352e64 65627567 00000000 26a615.debug.... │ │ │ │ - 0x00000030 59b9da6a Y..j │ │ │ │ + 0x00000000 64643137 31623332 64356165 33313435 dd171b32d5ae3145 │ │ │ │ + 0x00000010 30323434 62613932 61333366 30373361 0244ba92a33f073a │ │ │ │ + 0x00000020 32373337 38352e64 65627567 00000000 273785.debug.... │ │ │ │ + 0x00000030 20dd2bf7 .+. │ │ ├── ./usr/lib/python3/dist-packages/black/rusty.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: eb3c0180dc705c4b8f02fb59d099a9e987ce4f16 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3fe5c7d04e44a7cbc4bc7f9cd26bdef5d73f3664 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 33633031 38306463 37303563 34623866 3c0180dc705c4b8f │ │ │ │ - 0x00000010 30326662 35396430 39396139 65393837 02fb59d099a9e987 │ │ │ │ - 0x00000020 63653466 31362e64 65627567 00000000 ce4f16.debug.... │ │ │ │ - 0x00000030 a3ddf06b ...k │ │ │ │ + 0x00000000 65356337 64303465 34346137 63626334 e5c7d04e44a7cbc4 │ │ │ │ + 0x00000010 62633766 39636432 36626465 66356437 bc7f9cd26bdef5d7 │ │ │ │ + 0x00000020 33663336 36342e64 65627567 00000000 3f3664.debug.... │ │ │ │ + 0x00000030 4b8e089e K... │ │ ├── ./usr/lib/python3/dist-packages/black/schema.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 1a87995e45bb4b53eb2ae44f975b11afb1644e85 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 15b99f1404d9e3832b3420e8cbc468a23d821eb8 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 38373939 35653435 62623462 35336562 87995e45bb4b53eb │ │ │ │ - 0x00000010 32616534 34663937 35623131 61666231 2ae44f975b11afb1 │ │ │ │ - 0x00000020 36343465 38352e64 65627567 00000000 644e85.debug.... │ │ │ │ - 0x00000030 7e770e6d ~w.m │ │ │ │ + 0x00000000 62393966 31343034 64396533 38333262 b99f1404d9e3832b │ │ │ │ + 0x00000010 33343230 65386362 63343638 61323364 3420e8cbc468a23d │ │ │ │ + 0x00000020 38323165 62382e64 65627567 00000000 821eb8.debug.... │ │ │ │ + 0x00000030 757bd1b0 u{.. │ │ ├── ./usr/lib/python3/dist-packages/black/strings.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9b9b9e27476abfe7cd97c337b55aebf58977c25e │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: d04237f8a9e9c7038b494e7a26c3db8e0422480e │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 39623965 32373437 36616266 65376364 9b9e27476abfe7cd │ │ │ │ - 0x00000010 39376333 33376235 35616562 66353839 97c337b55aebf589 │ │ │ │ - 0x00000020 37376332 35652e64 65627567 00000000 77c25e.debug.... │ │ │ │ - 0x00000030 04252aa3 .%*. │ │ │ │ + 0x00000000 34323337 66386139 65396337 30333862 4237f8a9e9c7038b │ │ │ │ + 0x00000010 34393465 37613236 63336462 38653034 494e7a26c3db8e04 │ │ │ │ + 0x00000020 32323438 30652e64 65627567 00000000 22480e.debug.... │ │ │ │ + 0x00000030 c0f62e01 .... │ │ ├── ./usr/lib/python3/dist-packages/black/trans.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 5f6fc07c0d57e1bb7bbd14277838e44ff9940615 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c175c8d91bca0736eb353f08fbaff1f0c4e65c16 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 36666330 37633064 35376531 62623762 6fc07c0d57e1bb7b │ │ │ │ - 0x00000010 62643134 32373738 33386534 34666639 bd14277838e44ff9 │ │ │ │ - 0x00000020 39343036 31352e64 65627567 00000000 940615.debug.... │ │ │ │ - 0x00000030 05b89a08 .... │ │ │ │ + 0x00000000 37356338 64393162 63613037 33366562 75c8d91bca0736eb │ │ │ │ + 0x00000010 33353366 30386662 61666631 66306334 353f08fbaff1f0c4 │ │ │ │ + 0x00000020 65363563 31362e64 65627567 00000000 e65c16.debug.... │ │ │ │ + 0x00000030 93f533f4 ..3. │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/conv.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 49ceaaa3a07c7789d94683367670bc9b7658ebc5 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0747bd9637ef4f6732d1f2e5d35be0d6b832eb9b │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 63656161 61336130 37633737 38396439 ceaaa3a07c7789d9 │ │ │ │ - 0x00000010 34363833 33363736 37306263 39623736 4683367670bc9b76 │ │ │ │ - 0x00000020 35386562 63352e64 65627567 00000000 58ebc5.debug.... │ │ │ │ - 0x00000030 78eab252 x..R │ │ │ │ + 0x00000000 34376264 39363337 65663466 36373332 47bd9637ef4f6732 │ │ │ │ + 0x00000010 64316632 65356433 35626530 64366238 d1f2e5d35be0d6b8 │ │ │ │ + 0x00000020 33326562 39622e64 65627567 00000000 32eb9b.debug.... │ │ │ │ + 0x00000030 2d33a481 -3.. │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/driver.cpython-313-arm-linux-gnueabi.so │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: a5c57cd75050a394d723f01f8066af0afbcbaa4e │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8fcb81da4d74a000927a9f4ec7e4fa28dad49e4e │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 63353763 64373530 35306133 39346437 c57cd75050a394d7 │ │ │ │ - 0x00000010 32336630 31663830 36366166 30616662 23f01f8066af0afb │ │ │ │ - 0x00000020 63626161 34652e64 65627567 00000000 cbaa4e.debug.... │ │ │ │ - 0x00000030 8f920d6a ...j │ │ │ │ + 0x00000000 63623831 64613464 37346130 30303932 cb81da4d74a00092 │ │ │ │ + 0x00000010 37613966 34656337 65346661 32386461 7a9f4ec7e4fa28da │ │ │ │ + 0x00000020 64343965 34652e64 65627567 00000000 d49e4e.debug.... │ │ │ │ + 0x00000030 7af0dc43 z..C │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/grammar.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 5747bd4fd669574d6a614260339c4578b28d05cf │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: f3609b862c1178f2df8174c41691a97e4afa9e27 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,7 @@ │ │ │ │ -iWMjaB`3 │ │ │ │ __gmon_start__ │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ __cxa_finalize │ │ │ │ PyInit_grammar │ │ │ │ PyImport_ImportModule │ │ │ │ PyObject_GetAttrString │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 34376264 34666436 36393537 34643661 47bd4fd669574d6a │ │ │ │ - 0x00000010 36313432 36303333 39633435 37386232 614260339c4578b2 │ │ │ │ - 0x00000020 38643035 63662e64 65627567 00000000 8d05cf.debug.... │ │ │ │ - 0x00000030 c3a7fa20 ... │ │ │ │ + 0x00000000 36303962 38363263 31313738 66326466 609b862c1178f2df │ │ │ │ + 0x00000010 38313734 63343136 39316139 37653461 8174c41691a97e4a │ │ │ │ + 0x00000020 66613965 32372e64 65627567 00000000 fa9e27.debug.... │ │ │ │ + 0x00000030 3d75be1f =u.. │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/literals.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 7cad371fcd4b01e81ba6c5ca6cd8b9fb1cdacc1d │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 4f3c23d001390f6f68c33143ff92ef0c7e255805 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 61643337 31666364 34623031 65383162 ad371fcd4b01e81b │ │ │ │ - 0x00000010 61366335 63613663 64386239 66623163 a6c5ca6cd8b9fb1c │ │ │ │ - 0x00000020 64616363 31642e64 65627567 00000000 dacc1d.debug.... │ │ │ │ - 0x00000030 f41ab517 .... │ │ │ │ + 0x00000000 33633233 64303031 33393066 36663638 3c23d001390f6f68 │ │ │ │ + 0x00000010 63333331 34336666 39326566 30633765 c33143ff92ef0c7e │ │ │ │ + 0x00000020 32353538 30352e64 65627567 00000000 255805.debug.... │ │ │ │ + 0x00000030 9d74c87b .t.{ │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/parse.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ff886979048ab0a8df1432f79ac1c40710660474 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: eeef0f8c8f0de8300a160af19d8de8687ecc00ac │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 38383639 37393034 38616230 61386466 886979048ab0a8df │ │ │ │ - 0x00000010 31343332 66373961 63316334 30373130 1432f79ac1c40710 │ │ │ │ - 0x00000020 36363034 37342e64 65627567 00000000 660474.debug.... │ │ │ │ - 0x00000030 20eb5042 .PB │ │ │ │ + 0x00000000 65663066 38633866 30646538 33303061 ef0f8c8f0de8300a │ │ │ │ + 0x00000010 31363061 66313964 38646538 36383765 160af19d8de8687e │ │ │ │ + 0x00000020 63633030 61632e64 65627567 00000000 cc00ac.debug.... │ │ │ │ + 0x00000030 257c7765 %|we │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/pgen.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: cc457890002359545af5f3f8d646a57f9cb48af4 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: dd4fd5d5c7682065510d2d1d10bafef452dcdcd8 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 34353738 39303030 32333539 35343561 457890002359545a │ │ │ │ - 0x00000010 66356633 66386436 34366135 37663963 f5f3f8d646a57f9c │ │ │ │ - 0x00000020 62343861 66342e64 65627567 00000000 b48af4.debug.... │ │ │ │ - 0x00000030 46cece24 F..$ │ │ │ │ + 0x00000000 34666435 64356337 36383230 36353531 4fd5d5c768206551 │ │ │ │ + 0x00000010 30643264 31643130 62616665 66343532 0d2d1d10bafef452 │ │ │ │ + 0x00000020 64636463 64382e64 65627567 00000000 dcdcd8.debug.... │ │ │ │ + 0x00000030 651a37a8 e.7. │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/token.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0f9391bf05167867da524cde41d52db4804c1ad5 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 7d76a3d25922625bbeadd0cf374b8c1189242934 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 39333931 62663035 31363738 36376461 9391bf05167867da │ │ │ │ - 0x00000010 35323463 64653431 64353264 62343830 524cde41d52db480 │ │ │ │ - 0x00000020 34633161 64352e64 65627567 00000000 4c1ad5.debug.... │ │ │ │ - 0x00000030 07b5249b ..$. │ │ │ │ + 0x00000000 37366133 64323539 32323632 35626265 76a3d25922625bbe │ │ │ │ + 0x00000010 61646430 63663337 34623863 31313839 add0cf374b8c1189 │ │ │ │ + 0x00000020 32343239 33342e64 65627567 00000000 242934.debug.... │ │ │ │ + 0x00000030 3aefeae1 :... │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/tokenize.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: d6b4934ae7521bd2cd11f7dbe5f2d1d05e6d25f9 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ac693a1db7d868b7fbf4aba5cac61230d12e5fea │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 62343933 34616537 35323162 64326364 b4934ae7521bd2cd │ │ │ │ - 0x00000010 31316637 64626535 66326431 64303565 11f7dbe5f2d1d05e │ │ │ │ - 0x00000020 36643235 66392e64 65627567 00000000 6d25f9.debug.... │ │ │ │ - 0x00000030 58e9278f X.'. │ │ │ │ + 0x00000000 36393361 31646237 64383638 62376662 693a1db7d868b7fb │ │ │ │ + 0x00000010 66346162 61356361 63363132 33306431 f4aba5cac61230d1 │ │ │ │ + 0x00000020 32653566 65612e64 65627567 00000000 2e5fea.debug.... │ │ │ │ + 0x00000030 24158c55 $..U │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pygram.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3705f46aac62755b782bece55e69ecabaea4914b │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 583d00d9be48ee25618fab4c18fc56d5827fd4c2 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 30356634 36616163 36323735 35623738 05f46aac62755b78 │ │ │ │ - 0x00000010 32626563 65353565 36396563 61626165 2bece55e69ecabae │ │ │ │ - 0x00000020 61343931 34622e64 65627567 00000000 a4914b.debug.... │ │ │ │ - 0x00000030 d8cbf550 ...P │ │ │ │ + 0x00000000 33643030 64396265 34386565 32353631 3d00d9be48ee2561 │ │ │ │ + 0x00000010 38666162 34633138 66633536 64353832 8fab4c18fc56d582 │ │ │ │ + 0x00000020 37666434 63322e64 65627567 00000000 7fd4c2.debug.... │ │ │ │ + 0x00000030 d4855a36 ..Z6 │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pytree.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e313b99fba59b13f8b51675b6e681fadf8d9ae2b │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 176a3c8da1fedcc9e2e398703bce8e7345806a5c │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 31336239 39666261 35396231 33663862 13b99fba59b13f8b │ │ │ │ - 0x00000010 35313637 35623665 36383166 61646638 51675b6e681fadf8 │ │ │ │ - 0x00000020 64396165 32622e64 65627567 00000000 d9ae2b.debug.... │ │ │ │ - 0x00000030 b118a3d9 .... │ │ │ │ + 0x00000000 36613363 38646131 66656463 63396532 6a3c8da1fedcc9e2 │ │ │ │ + 0x00000010 65333938 37303362 63653865 37333435 e398703bce8e7345 │ │ │ │ + 0x00000020 38303661 35632e64 65627567 00000000 806a5c.debug.... │ │ │ │ + 0x00000030 32fb7a97 2.z. │ │ ├── ./usr/lib/python3/dist-packages/fec286f4eda846987175__mypyc.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,16 +1,16 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Shared object file) │ │ │ │ Entry point 0x0 │ │ │ │ There are 7 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x42935c 0x0042935c 0x0042935c 0x00008 0x00008 R 0x4 │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x429368 0x429368 R E 0x10000 │ │ │ │ + ARM_EXIDX 0x429444 0x00429444 0x00429444 0x00008 0x00008 R 0x4 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x429450 0x429450 R E 0x10000 │ │ │ │ LOAD 0x42d6a8 0x0043d6a8 0x0043d6a8 0x28128 0x2ba38 RW 0x10000 │ │ │ │ DYNAMIC 0x42ff18 0x0043ff18 0x0043ff18 0x000e8 0x000e8 RW 0x4 │ │ │ │ NOTE 0x000114 0x00000114 0x00000114 0x00024 0x00024 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x42d6a8 0x0043d6a8 0x0043d6a8 0x02958 0x02958 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -9,19 +9,19 @@ │ │ │ │ [ 4] .dynstr STRTAB 00012178 012178 022b67 00 A 0 0 1 │ │ │ │ [ 5] .gnu.version VERSYM 00034ce0 034ce0 001a06 02 A 3 0 2 │ │ │ │ [ 6] .gnu.version_r VERNEED 000366e8 0366e8 000040 00 A 4 2 4 │ │ │ │ [ 7] .rel.dyn REL 00036728 036728 018d88 08 A 3 0 4 │ │ │ │ [ 8] .rel.plt REL 0004f4b0 04f4b0 000668 08 AI 3 20 4 │ │ │ │ [ 9] .init PROGBITS 0004fb18 04fb18 00000c 00 AX 0 0 4 │ │ │ │ [10] .plt PROGBITS 0004fb24 04fb24 0009b0 04 AX 0 0 4 │ │ │ │ - [11] .text PROGBITS 000504d4 0504d4 3a4cdc 00 AX 0 0 4 │ │ │ │ - [12] .fini PROGBITS 003f51b0 3f51b0 000008 00 AX 0 0 4 │ │ │ │ - [13] .rodata PROGBITS 003f51b8 3f51b8 0341a4 00 A 0 0 8 │ │ │ │ - [14] .ARM.exidx ARM_EXIDX 0042935c 42935c 000008 00 AL 11 0 4 │ │ │ │ - [15] .eh_frame PROGBITS 00429364 429364 000004 00 A 0 0 4 │ │ │ │ + [11] .text PROGBITS 000504d4 0504d4 3a4dc0 00 AX 0 0 4 │ │ │ │ + [12] .fini PROGBITS 003f5294 3f5294 000008 00 AX 0 0 4 │ │ │ │ + [13] .rodata PROGBITS 003f52a0 3f52a0 0341a4 00 A 0 0 8 │ │ │ │ + [14] .ARM.exidx ARM_EXIDX 00429444 429444 000008 00 AL 11 0 4 │ │ │ │ + [15] .eh_frame PROGBITS 0042944c 42944c 000004 00 A 0 0 4 │ │ │ │ [16] .init_array INIT_ARRAY 0043d6a8 42d6a8 000004 04 WA 0 0 4 │ │ │ │ [17] .fini_array FINI_ARRAY 0043d6ac 42d6ac 000004 04 WA 0 0 4 │ │ │ │ [18] .data.rel.ro PROGBITS 0043d6b0 42d6b0 002868 00 WA 0 0 4 │ │ │ │ [19] .dynamic DYNAMIC 0043ff18 42ff18 0000e8 08 WA 4 0 4 │ │ │ │ [20] .got PROGBITS 00440000 430000 000d68 04 WA 0 0 4 │ │ │ │ [21] .data PROGBITS 00440d68 430d68 024a68 00 WA 0 0 4 │ │ │ │ [22] .bss NOBITS 004657d0 4557d0 003910 00 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -253,3082 +253,3082 @@ │ │ │ │ 249: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyUnicode_Substring │ │ │ │ 250: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ 251: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyList_Type │ │ │ │ 252: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyImport_Import │ │ │ │ 253: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyNumber_FloorDivide │ │ │ │ 254: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyDict_Values │ │ │ │ 255: 00100e68 1732 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_class_paren_empty │ │ │ │ - 256: 002a1604 14064 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____merge_one_string_group │ │ │ │ + 256: 002a16e8 14064 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____merge_one_string_group │ │ │ │ 257: 004668e0 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_gen │ │ │ │ - 258: 00257600 284 FUNC GLOBAL DEFAULT 11 CPyPy_cache___get_cache_file │ │ │ │ - 259: 002f22d0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 258: 002576e4 284 FUNC GLOBAL DEFAULT 11 CPyPy_cache___get_cache_file │ │ │ │ + 259: 002f23b4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 260: 000d0810 472 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern_____new__ │ │ │ │ - 261: 0039f290 1780 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_cell │ │ │ │ + 261: 0039f374 1780 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_cell │ │ │ │ 262: 000f1468 1696 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState___unifystate │ │ │ │ - 263: 001a2a70 372 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___validate_cell │ │ │ │ + 263: 001a2b54 372 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___validate_cell │ │ │ │ 264: 000d19e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____iter__ │ │ │ │ - 265: 0032a658 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___close │ │ │ │ - 266: 002b56a0 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____dict_or_lambda_match │ │ │ │ + 265: 0032a73c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___close │ │ │ │ + 266: 002b5784 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____dict_or_lambda_match │ │ │ │ 267: 00466930 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___pre_order_Node_gen │ │ │ │ - 268: 00334920 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___throw │ │ │ │ + 268: 00334a04 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___throw │ │ │ │ 269: 00466c18 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____rhs_transform_line_obj │ │ │ │ 270: 00466a14 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___CustomSplit │ │ │ │ - 271: 00207684 344 FUNC GLOBAL DEFAULT 11 CPyTagged_FromFloat │ │ │ │ + 271: 00207764 344 FUNC GLOBAL DEFAULT 11 CPyTagged_FromFloat │ │ │ │ 272: 000d76f0 528 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___is_fstring_start │ │ │ │ - 273: 002904a0 296 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___send │ │ │ │ + 273: 00290584 296 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___send │ │ │ │ 274: 000b83c0 452 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments │ │ │ │ - 275: 001dbeb8 3896 FUNC GLOBAL DEFAULT 11 CPyDef_lines___can_be_split │ │ │ │ + 275: 001dbf98 3896 FUNC GLOBAL DEFAULT 11 CPyDef_lines___can_be_split │ │ │ │ 276: 000d36a0 180 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy │ │ │ │ 277: 00466b84 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY33 │ │ │ │ 278: 00466de8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_conv___globals │ │ │ │ 279: 004668d0 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___Driver │ │ │ │ 280: 00466b80 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY34 │ │ │ │ - 281: 00265564 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___close │ │ │ │ - 282: 00225038 2340 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_illegal_split_indices │ │ │ │ + 281: 00265648 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___close │ │ │ │ + 282: 0022511c 2340 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_illegal_split_indices │ │ │ │ 283: 00111c04 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen___send │ │ │ │ - 284: 0031f22c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___throw │ │ │ │ - 285: 001d305c 192 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___close │ │ │ │ - 286: 00351628 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___throw │ │ │ │ + 284: 0031f310 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___throw │ │ │ │ + 285: 001d313c 192 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___close │ │ │ │ + 286: 0035170c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___throw │ │ │ │ 287: 00466b7c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY35 │ │ │ │ 288: 000e66d4 2876 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___furthest_ancestor_with_last_leaf │ │ │ │ 289: 00466b78 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY36 │ │ │ │ - 290: 002360b8 6860 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_break_idx │ │ │ │ - 291: 00302c1c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___throw │ │ │ │ + 290: 0023619c 6860 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_break_idx │ │ │ │ + 291: 00302d00 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___throw │ │ │ │ 292: 000c1220 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____iter__ │ │ │ │ - 293: 0034aac4 16776 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____mypyc_generator_helper__ │ │ │ │ + 293: 0034aba8 16776 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____mypyc_generator_helper__ │ │ │ │ 294: 000cd504 464 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____new__ │ │ │ │ 295: 00466b74 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY37 │ │ │ │ 296: 0005661c 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen │ │ │ │ 297: 00058448 408 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___ensure_visible │ │ │ │ 298: 00466b70 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY38 │ │ │ │ - 299: 002e2300 380 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___is_split_before_delimiter │ │ │ │ + 299: 002e23e4 380 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___is_split_before_delimiter │ │ │ │ 300: 00466d2c 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___generate_ignored_nodes_gen │ │ │ │ 301: 00466b6c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY39 │ │ │ │ 302: 00052a24 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen │ │ │ │ 303: 00466920 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___post_order_Leaf_gen │ │ │ │ 304: 00466a58 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing____stringify_ast_gen │ │ │ │ 305: 00059664 940 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter_____mypyc_defaults_setup │ │ │ │ - 306: 00290ee8 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___close │ │ │ │ + 306: 00290fcc 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___close │ │ │ │ 307: 000a43d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___addclosure_make_dfa_ParserGenerator_obj_____get__ │ │ │ │ 308: 00070218 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_obj_____get__ │ │ │ │ - 309: 002e247c 7520 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___mark │ │ │ │ + 309: 002e2560 7520 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___mark │ │ │ │ 310: 00466e8c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___trans_internal │ │ │ │ 311: 00068088 96 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____iter__ │ │ │ │ 312: 0006870c 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____iter__ │ │ │ │ - 313: 0019152c 5780 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ - 314: 002d6ef0 228 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___untokenize │ │ │ │ - 315: 00170b20 108 FUNC GLOBAL DEFAULT 11 CPyObject_GetAttr3 │ │ │ │ + 313: 00191610 5780 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 314: 002d6fd4 228 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___untokenize │ │ │ │ + 315: 00170c04 108 FUNC GLOBAL DEFAULT 11 CPyObject_GetAttr3 │ │ │ │ 316: 000cd94c 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base____eq │ │ │ │ 317: 000a55d8 116 FUNC GLOBAL DEFAULT 11 CPyFloat_FromTagged │ │ │ │ 318: 00466eac 4 OBJECT GLOBAL DEFAULT 22 CPyModule_importlib___util │ │ │ │ 319: 000b74e8 616 FUNC GLOBAL DEFAULT 11 CPyDef_black___path_empty │ │ │ │ - 320: 0021da3c 172 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___Symbols │ │ │ │ - 321: 003f25e0 1008 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___pgen │ │ │ │ - 322: 002c3b08 252 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder │ │ │ │ + 320: 0021db20 172 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___Symbols │ │ │ │ + 321: 003f26c4 1008 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___pgen │ │ │ │ + 322: 002c3bec 252 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder │ │ │ │ 323: 00067f08 96 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____iter__ │ │ │ │ 324: 000c44b8 592 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor___visit_default │ │ │ │ - 325: 001d261c 292 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___send │ │ │ │ + 325: 001d26fc 292 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___send │ │ │ │ 326: 001098b8 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_import │ │ │ │ 327: 00466d8c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___COLOR_DIFF │ │ │ │ - 328: 00178834 328 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___throw │ │ │ │ + 328: 00178918 328 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___throw │ │ │ │ 329: 000574cc 108 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___read_or_stop_detect_encoding_obj │ │ │ │ 330: 000704d0 136 FUNC GLOBAL DEFAULT 11 CPyDef_strings___replace_normalize_unicode_escape_sequences_obj_____get__ │ │ │ │ 331: 00068894 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____iter__ │ │ │ │ - 332: 001744e8 16092 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____mypyc_generator_helper__ │ │ │ │ - 333: 00275e30 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___send │ │ │ │ - 334: 00305b80 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 332: 001745cc 16092 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____mypyc_generator_helper__ │ │ │ │ + 333: 00275f14 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___send │ │ │ │ + 334: 00305c64 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____call__ │ │ │ │ 335: 00466880 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___endprogs │ │ │ │ - 336: 0019b2fc 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___close │ │ │ │ - 337: 003e6b7c 364 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____mypyc_setter__prefix │ │ │ │ + 336: 0019b3e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___close │ │ │ │ + 337: 003e6c60 364 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____mypyc_setter__prefix │ │ │ │ 338: 000e5f1c 680 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___first_leaf │ │ │ │ - 339: 0026cf38 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_stub_body │ │ │ │ - 340: 001a17e8 2364 FUNC GLOBAL DEFAULT 11 CPyDef_comments___make_comment │ │ │ │ + 339: 0026d01c 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_stub_body │ │ │ │ + 340: 001a18cc 2364 FUNC GLOBAL DEFAULT 11 CPyDef_comments___make_comment │ │ │ │ 341: 000c12e4 720 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split │ │ │ │ 342: 000c95a4 728 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op │ │ │ │ 343: 000ee0a4 444 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver_____init__ │ │ │ │ - 344: 0022dc98 488 FUNC GLOBAL DEFAULT 11 CPyPy_comments___normalize_trailing_prefix │ │ │ │ + 344: 0022dd7c 488 FUNC GLOBAL DEFAULT 11 CPyPy_comments___normalize_trailing_prefix │ │ │ │ 345: 00070374 132 FUNC GLOBAL DEFAULT 11 CPyDef_mode___pretty_TargetVersion_obj_____get__ │ │ │ │ 346: 000d29ac 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___match_seq │ │ │ │ 347: 0012afc0 1920 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___preceding_leaf │ │ │ │ 348: 0011a8a0 7788 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ 349: 00466df4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_pytree___globals │ │ │ │ - 350: 0032a510 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___throw │ │ │ │ + 350: 0032a5f4 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___throw │ │ │ │ 351: 000c4b04 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_empty_rpar │ │ │ │ 352: 00466fd0 4 OBJECT GLOBAL DEFAULT 22 CPyModule__black_version │ │ │ │ 353: 00056134 120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_env │ │ │ │ - 354: 00304e74 1752 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___close │ │ │ │ + 354: 00304f58 1752 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___close │ │ │ │ 355: 000a8750 256 FUNC GLOBAL DEFAULT 11 CPyDict_Build │ │ │ │ 356: 00466dcc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_grammar___globals │ │ │ │ - 357: 001a2124 272 FUNC GLOBAL DEFAULT 11 CPyPy_comments___make_comment │ │ │ │ - 358: 0025c37c 352 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___is_changed │ │ │ │ + 357: 001a2208 272 FUNC GLOBAL DEFAULT 11 CPyPy_comments___make_comment │ │ │ │ + 358: 0025c460 352 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___is_changed │ │ │ │ 359: 00466c40 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_STRING_LineGenerator_gen │ │ │ │ 360: 000f8394 372 FUNC GLOBAL DEFAULT 11 CPyPy_comments___children_contains_fmt_on │ │ │ │ - 361: 00198b70 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___throw │ │ │ │ + 361: 00198c54 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___throw │ │ │ │ 362: 00466fac 4 OBJECT GLOBAL DEFAULT 22 CPyModule_re │ │ │ │ - 363: 002eeb20 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___send │ │ │ │ - 364: 00208dbc 324 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___get_token │ │ │ │ + 363: 002eec04 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___send │ │ │ │ + 364: 00208e9c 324 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___get_token │ │ │ │ 365: 000a4ec4 228 FUNC GLOBAL DEFAULT 11 CPyInt64_Divide │ │ │ │ - 366: 0039ef44 396 FUNC GLOBAL DEFAULT 11 CPyDef_black___check_stability_and_equivalence │ │ │ │ - 367: 001d18dc 228 FUNC GLOBAL DEFAULT 11 CPyPy_driver___ReleaseRange___lock │ │ │ │ + 366: 0039f028 396 FUNC GLOBAL DEFAULT 11 CPyDef_black___check_stability_and_equivalence │ │ │ │ + 367: 001d19bc 228 FUNC GLOBAL DEFAULT 11 CPyPy_driver___ReleaseRange___lock │ │ │ │ 368: 000e25d8 2876 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagicFinder___visit_Expr │ │ │ │ - 369: 00339f64 168 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___get_leaves_inside_matching_brackets │ │ │ │ + 369: 0033a048 168 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___get_leaves_inside_matching_brackets │ │ │ │ 370: 00053b64 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen │ │ │ │ 371: 00466be0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_delimiter_split_env │ │ │ │ 372: 00466a44 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges___visit_suite__TopLevelStatementsVisitor_env │ │ │ │ - 373: 003447b4 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___throw │ │ │ │ - 374: 001a5918 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____next__ │ │ │ │ - 375: 001dcf4c 6072 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger___do_match │ │ │ │ + 373: 00344898 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___throw │ │ │ │ + 374: 001a59fc 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____next__ │ │ │ │ + 375: 001dd02c 6072 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger___do_match │ │ │ │ 376: 00466f04 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pytree │ │ │ │ 377: 004412c4 4 OBJECT GLOBAL DEFAULT 21 CPyStatic_pytree___blib2to3___pytree___WildcardPattern_____init_____max │ │ │ │ - 378: 0013ed18 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_tuple_containing_walrus │ │ │ │ - 379: 003a0e3c 18256 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_file_in_place │ │ │ │ - 380: 0034ef98 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___throw │ │ │ │ + 378: 0013edfc 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_tuple_containing_walrus │ │ │ │ + 379: 003a0f20 18256 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_file_in_place │ │ │ │ + 380: 0034f07c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___throw │ │ │ │ 381: 000fe224 660 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_obj_____call__ │ │ │ │ 382: 00466e18 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_strings___globals │ │ │ │ 383: 00466a88 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___Visitor │ │ │ │ 384: 00466f74 4 OBJECT GLOBAL DEFAULT 22 CPyModule_mypy_extensions │ │ │ │ 385: 000d4dc4 288 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar_____init__ │ │ │ │ 386: 000a4494 192 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___read_or_stop_detect_encoding_obj_____get__ │ │ │ │ - 387: 002c1ce0 1092 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___classify │ │ │ │ + 387: 002c1dc4 1092 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___classify │ │ │ │ 388: 00110fd8 1344 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node____eq │ │ │ │ - 389: 003979d4 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_stream │ │ │ │ + 389: 00397ab8 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_stream │ │ │ │ 390: 00051f50 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen │ │ │ │ 391: 00466a8c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___ALWAYS_NO_SPACE │ │ │ │ 392: 0011d378 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen___close │ │ │ │ 393: 000d55e8 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___backtrack │ │ │ │ 394: 0011ca58 292 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen___throw │ │ │ │ - 395: 00381bac 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___close │ │ │ │ + 395: 00381c90 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___close │ │ │ │ 396: 00052630 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_env │ │ │ │ 397: 0005400c 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_env │ │ │ │ - 398: 00264b24 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___send │ │ │ │ - 399: 0022a998 2340 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___match │ │ │ │ + 398: 00264c08 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___send │ │ │ │ + 399: 0022aa7c 2340 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___match │ │ │ │ 400: 000be4d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____iter__ │ │ │ │ - 401: 0021c1b0 792 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___is_valid_line_range │ │ │ │ - 402: 0021dc3c 472 FUNC GLOBAL DEFAULT 11 CPyPy_pygram___Symbols_____init__ │ │ │ │ + 401: 0021c290 792 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___is_valid_line_range │ │ │ │ + 402: 0021dd20 472 FUNC GLOBAL DEFAULT 11 CPyPy_pygram___Symbols_____init__ │ │ │ │ 403: 00466f80 4 OBJECT GLOBAL DEFAULT 22 CPyModule_typing │ │ │ │ 404: 0011dc08 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen_____next__ │ │ │ │ 405: 00052be8 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen │ │ │ │ 406: 000aa4f0 460 FUNC GLOBAL DEFAULT 11 CPy_CatchError │ │ │ │ 407: 00102d40 764 FUNC GLOBAL DEFAULT 11 CPyDef_mode___Mode_____contains__ │ │ │ │ - 408: 003687f4 212 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ - 409: 00258e10 6196 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___replace_magics │ │ │ │ + 408: 003688d8 212 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ + 409: 00258ef4 6196 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___replace_magics │ │ │ │ 410: 00466c80 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_async_stmt_LineGenerator_gen │ │ │ │ 411: 000c024c 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_NUMBER │ │ │ │ - 412: 00204528 328 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___throw │ │ │ │ - 413: 001361f8 2296 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___container_of │ │ │ │ + 412: 00204608 328 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___throw │ │ │ │ + 413: 001361c4 2452 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___container_of │ │ │ │ 414: 00466950 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___NodePattern │ │ │ │ 415: 000cb290 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____iter__ │ │ │ │ 416: 00069700 96 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____iter__ │ │ │ │ 417: 00069a14 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___prefix │ │ │ │ 418: 00126a64 400 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append_comment │ │ │ │ 419: 000cf284 252 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____mypyc_defaults_setup │ │ │ │ - 420: 00340fe4 468 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___bracket_split_build_line │ │ │ │ - 421: 0034a214 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___close │ │ │ │ + 420: 003410c8 468 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___bracket_split_build_line │ │ │ │ + 421: 0034a2f8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___close │ │ │ │ 422: 000a5134 156 FUNC GLOBAL DEFAULT 11 CPyInt32_Divide │ │ │ │ 423: 000aa9a8 192 FUNC GLOBAL DEFAULT 11 CPyTagged_TrueDivide │ │ │ │ - 424: 0021f49c 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match__BasePattern_glue │ │ │ │ + 424: 0021f580 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match__BasePattern_glue │ │ │ │ 425: 000a9960 288 FUNC GLOBAL DEFAULT 11 CPyDict_GetItemsIter │ │ │ │ 426: 00466a68 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing_____mypyc_lambda__0_lib2to3_parse_obj │ │ │ │ 427: 000569fc 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_env │ │ │ │ - 428: 001838b0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___send │ │ │ │ + 428: 00183994 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___send │ │ │ │ 429: 00466f48 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___handle_ipynb_magics │ │ │ │ - 430: 00302ab0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___send │ │ │ │ + 430: 00302b94 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___send │ │ │ │ 431: 000d83cc 784 FUNC GLOBAL DEFAULT 11 CPyDef_black___validate_regex │ │ │ │ - 432: 00209ae8 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Lshift_ │ │ │ │ + 432: 00209bc8 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Lshift_ │ │ │ │ 433: 004668ac 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___backtrack_Recorder_env │ │ │ │ 434: 000fb070 380 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator_____init__ │ │ │ │ - 435: 00165098 18356 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____top_level__ │ │ │ │ + 435: 0016517c 18356 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____top_level__ │ │ │ │ 436: 00056d6c 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern_____mypyc_defaults_setup │ │ │ │ - 437: 00287a7c 1720 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___prev_siblings_are │ │ │ │ + 437: 00287b60 1720 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___prev_siblings_are │ │ │ │ 438: 000d25fc 308 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern____recursive_matches │ │ │ │ 439: 000bd328 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____iter__ │ │ │ │ - 440: 001642d8 536 FUNC GLOBAL DEFAULT 11 CPyDef_schema_____top_level__ │ │ │ │ - 441: 002c3c04 1072 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder_____init__ │ │ │ │ + 440: 001643bc 536 FUNC GLOBAL DEFAULT 11 CPyDef_schema_____top_level__ │ │ │ │ + 441: 002c3ce8 1072 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder_____init__ │ │ │ │ 442: 00054538 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___passes_all_checks__get_break_idx_StringSplitter_obj │ │ │ │ 443: 000682c8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____iter__ │ │ │ │ 444: 000a329c 184 FUNC GLOBAL DEFAULT 11 CPyPy_black___from_configuration_WriteBack_obj_____get__ │ │ │ │ 445: 00053818 92 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_unicode_escape_sequences_env │ │ │ │ 446: 00466d80 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___WriteBack │ │ │ │ - 447: 0015a67c 356 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___put_trailing_semicolon_back │ │ │ │ + 447: 0015a760 356 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___put_trailing_semicolon_back │ │ │ │ 448: 00466a54 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges____TopLevelStatementsVisitor │ │ │ │ 449: 000c75e8 416 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____TopLevelStatementsVisitor_____init__ │ │ │ │ 450: 00057b9c 208 FUNC GLOBAL DEFAULT 11 CPyDef_comments___ProtoComment │ │ │ │ - 451: 0026c198 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____next__ │ │ │ │ + 451: 0026c27c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____next__ │ │ │ │ 452: 00466fa0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_traceback │ │ │ │ 453: 00466b94 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___enumerate_with_length_Line_env │ │ │ │ 454: 000c3c30 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____iter__ │ │ │ │ 455: 00052110 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen │ │ │ │ 456: 00057464 104 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___detect_encoding_env │ │ │ │ 457: 00466f4c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___handle_ipynb_magics_internal │ │ │ │ 458: 000bf734 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_tname │ │ │ │ - 459: 002bf44c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___throw │ │ │ │ - 460: 004282a8 244 OBJECT GLOBAL DEFAULT 13 CPyLit_FrozenSet │ │ │ │ + 459: 002bf530 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___throw │ │ │ │ + 460: 00428390 244 OBJECT GLOBAL DEFAULT 13 CPyLit_FrozenSet │ │ │ │ 461: 000e7330 3768 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___get_grammars │ │ │ │ 462: 00466aa0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___IMPLICIT_TUPLE │ │ │ │ - 463: 00233a28 4176 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 463: 00233b0c 4176 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 464: 00466bc0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_standalone_comment_split_env │ │ │ │ 465: 000c590c 104 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___lib2to3_unparse │ │ │ │ 466: 000d706c 256 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState_____mypyc_defaults_setup │ │ │ │ - 467: 003b0c18 0x33d50 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____mypyc_generator_helper__ │ │ │ │ - 468: 002f51f8 5704 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___remove_await_parens │ │ │ │ - 469: 00189d90 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____next__ │ │ │ │ - 470: 00198824 212 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ - 471: 002cfe90 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____next__ │ │ │ │ + 467: 003b0cfc 0x33d50 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____mypyc_generator_helper__ │ │ │ │ + 468: 002f52dc 5704 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___remove_await_parens │ │ │ │ + 469: 00189e74 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____next__ │ │ │ │ + 470: 00198908 212 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ + 471: 002cff74 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____next__ │ │ │ │ 472: 000515c8 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_env │ │ │ │ 473: 00466dec 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___conv │ │ │ │ - 474: 001d4c60 952 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_increment_lambda_arguments │ │ │ │ + 474: 001d4d40 952 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_increment_lambda_arguments │ │ │ │ 475: 00072d68 180 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base │ │ │ │ - 476: 002b7c34 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___send │ │ │ │ + 476: 002b7d18 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___send │ │ │ │ 477: 000afae8 220 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser │ │ │ │ 478: 000f889c 328 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___unmask_cell │ │ │ │ 479: 00056678 96 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_env │ │ │ │ 480: 00050c9c 124 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_env │ │ │ │ - 481: 001988f8 68 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____next__ │ │ │ │ - 482: 002965d8 6492 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ + 481: 001989dc 68 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____next__ │ │ │ │ + 482: 002966bc 6492 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ 483: 00070a44 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____get__ │ │ │ │ - 484: 0022c598 2880 FUNC GLOBAL DEFAULT 11 CPyDef_trans____toggle_fexpr_quotes │ │ │ │ + 484: 0022c67c 2880 FUNC GLOBAL DEFAULT 11 CPyDef_trans____toggle_fexpr_quotes │ │ │ │ 485: 00116f4c 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen_____next__ │ │ │ │ - 486: 001aa7dc 432 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___detect_encoding │ │ │ │ - 487: 0038ec5c 34796 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_tokens │ │ │ │ + 486: 001aa8c0 432 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___detect_encoding │ │ │ │ + 487: 0038ed40 34796 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_tokens │ │ │ │ 488: 00057dd8 192 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___OffsetAndMagic │ │ │ │ - 489: 00141a54 75484 FUNC GLOBAL DEFAULT 11 CPyDef__width_table_____top_level__ │ │ │ │ - 490: 002af518 8744 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter___do_splitter_match │ │ │ │ - 491: 00349d74 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____next__ │ │ │ │ - 492: 003e5d54 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_def │ │ │ │ + 489: 00141b38 75484 FUNC GLOBAL DEFAULT 11 CPyDef__width_table_____top_level__ │ │ │ │ + 490: 002af5fc 8744 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter___do_splitter_match │ │ │ │ + 491: 00349e58 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____next__ │ │ │ │ + 492: 003e5e38 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_def │ │ │ │ 493: 000aa200 332 FUNC GLOBAL DEFAULT 11 CPySequenceTuple_SetItemUnsafe │ │ │ │ - 494: 0021f320 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match │ │ │ │ - 495: 0034a0cc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___throw │ │ │ │ - 496: 001a0970 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____next__ │ │ │ │ + 494: 0021f404 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match │ │ │ │ + 495: 0034a1b0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___throw │ │ │ │ + 496: 001a0a54 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____next__ │ │ │ │ 497: 00466e6c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3 │ │ │ │ - 498: 001bade4 29480 FUNC GLOBAL DEFAULT 11 CPyDef_black_____top_level__ │ │ │ │ + 498: 001baec4 29480 FUNC GLOBAL DEFAULT 11 CPyDef_black_____top_level__ │ │ │ │ 499: 00466d5c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_brackets___MATH_PRIORITIES │ │ │ │ 500: 001005e0 440 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line_____bool__ │ │ │ │ 501: 00466e58 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___grammar │ │ │ │ - 502: 002f4574 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____next__ │ │ │ │ - 503: 00266c00 7808 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker____maybe_empty_lines_for_class_or_def │ │ │ │ - 504: 0029ac28 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___throw │ │ │ │ - 505: 0029a994 72 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___send │ │ │ │ + 502: 002f4658 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____next__ │ │ │ │ + 503: 00266ce4 7808 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker____maybe_empty_lines_for_class_or_def │ │ │ │ + 504: 0029ad0c 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___throw │ │ │ │ + 505: 0029aa78 72 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___send │ │ │ │ 506: 00068e64 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____iter__ │ │ │ │ - 507: 002f23a4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____next__ │ │ │ │ - 508: 0035174c 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___throw │ │ │ │ + 507: 002f2488 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____next__ │ │ │ │ + 508: 00351830 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___throw │ │ │ │ 509: 00466eb0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_secrets │ │ │ │ 510: 00107558 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_fstring │ │ │ │ 511: 004668f0 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree____recursive_matches_WildcardPattern_gen │ │ │ │ 512: 00121cf8 7032 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_dfa │ │ │ │ 513: 00466f14 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___ranges │ │ │ │ 514: 00466d0c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_linegen____BracketSplitComponent___head │ │ │ │ - 515: 00260b0c 272 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf │ │ │ │ + 515: 00260bf0 272 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf │ │ │ │ 516: 00100798 260 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line_____bool__ │ │ │ │ 517: 000dfd68 636 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_sources │ │ │ │ - 518: 0033ab50 18552 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____mypyc_generator_helper__ │ │ │ │ - 519: 0022e640 360 FUNC GLOBAL DEFAULT 11 CPyPy_trans___insert_str_child_insert_str_child_factory_obj_____call__ │ │ │ │ - 520: 0038e044 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____next__ │ │ │ │ + 518: 0033ac34 18552 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____mypyc_generator_helper__ │ │ │ │ + 519: 0022e724 360 FUNC GLOBAL DEFAULT 11 CPyPy_trans___insert_str_child_insert_str_child_factory_obj_____call__ │ │ │ │ + 520: 0038e128 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____next__ │ │ │ │ 521: 000a3d14 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 522: 003e8df0 428 FUNC GLOBAL DEFAULT 11 CPyInit_black____width_table │ │ │ │ - 523: 00300008 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___send │ │ │ │ - 524: 001909b0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___send │ │ │ │ - 525: 00140244 636 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_walrus_assignment │ │ │ │ + 522: 003e8ed4 428 FUNC GLOBAL DEFAULT 11 CPyInit_black____width_table │ │ │ │ + 523: 003000ec 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___send │ │ │ │ + 524: 00190a94 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___send │ │ │ │ + 525: 00140328 636 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_walrus_assignment │ │ │ │ 526: 00466908 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj │ │ │ │ 527: 000bb258 508 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_stmt │ │ │ │ - 528: 00376594 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___throw │ │ │ │ + 528: 00376678 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___throw │ │ │ │ 529: 000b9fa8 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_default │ │ │ │ 530: 000bec40 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_ENDMARKER │ │ │ │ 531: 00115278 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen_____next__ │ │ │ │ 532: 000512d0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen │ │ │ │ - 533: 002e54d4 324 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___max_delimiter_priority_in_atom │ │ │ │ + 533: 002e55b8 324 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___max_delimiter_priority_in_atom │ │ │ │ 534: 0043f840 8 OBJECT GLOBAL DEFAULT 18 CPyLit_Bytes │ │ │ │ - 535: 00300130 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___throw │ │ │ │ - 536: 001a64d8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___close │ │ │ │ + 535: 00300214 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___throw │ │ │ │ + 536: 001a65bc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___close │ │ │ │ 537: 00466960 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___Node │ │ │ │ - 538: 002ebb60 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___close │ │ │ │ - 539: 00187768 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___close │ │ │ │ - 540: 00198a00 72 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___send │ │ │ │ + 538: 002ebc44 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___close │ │ │ │ + 539: 0018784c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___close │ │ │ │ + 540: 00198ae4 72 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___send │ │ │ │ 541: 00466f38 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___lines │ │ │ │ 542: 00466868 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___StopTokenizing │ │ │ │ - 543: 002770cc 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_multiline_strings │ │ │ │ + 543: 002771b0 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_multiline_strings │ │ │ │ 544: 000c2a78 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____iter__ │ │ │ │ - 545: 00354454 11548 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_label │ │ │ │ + 545: 00354538 11548 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_label │ │ │ │ 546: 00466bc4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___standalone_comment_split_gen │ │ │ │ 547: 000bd1cc 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_suite │ │ │ │ - 548: 0033f3c8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____mypyc_generator_helper__ │ │ │ │ + 548: 0033f4ac 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____mypyc_generator_helper__ │ │ │ │ 549: 00069460 140 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger_____mypyc_defaults_setup │ │ │ │ 550: 00466e28 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___schema_internal │ │ │ │ 551: 000c9274 348 FUNC GLOBAL DEFAULT 11 CPyDef_strings____cached_compile │ │ │ │ - 552: 00170b8c 844 FUNC GLOBAL DEFAULT 11 CPyDef_black___patched_main │ │ │ │ + 552: 00170c70 844 FUNC GLOBAL DEFAULT 11 CPyDef_black___patched_main │ │ │ │ 553: 000cb51c 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans │ │ │ │ - 554: 001b8c18 408 FUNC GLOBAL DEFAULT 11 CPyPy_black___detect_target_versions │ │ │ │ + 554: 001b8cf8 408 FUNC GLOBAL DEFAULT 11 CPyPy_black___detect_target_versions │ │ │ │ 555: 000bbbc4 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_typevartuple │ │ │ │ 556: 000ed9c4 184 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern │ │ │ │ 557: 000af158 60 FUNC GLOBAL DEFAULT 11 CPyDef_token___ISNONTERMINAL │ │ │ │ - 558: 0019e850 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____next__ │ │ │ │ + 558: 0019e934 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____next__ │ │ │ │ 559: 00466f7c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_click │ │ │ │ - 560: 002c8360 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___throw │ │ │ │ - 561: 0017abb8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____next__ │ │ │ │ - 562: 001fbaa4 288 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____get_last_non_comment_leaf │ │ │ │ + 560: 002c8444 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___throw │ │ │ │ + 561: 0017ac9c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____next__ │ │ │ │ + 562: 001fbb84 288 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____get_last_non_comment_leaf │ │ │ │ 563: 000fd4c4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen___close │ │ │ │ - 564: 0018ec08 7116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 564: 0018ecec 7116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 565: 00466d40 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_comments___FMT_ON │ │ │ │ 566: 00466fb0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_platform │ │ │ │ 567: 00466b3c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___POS_ONLY_ARGUMENTS │ │ │ │ 568: 000cf62c 1164 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf____eq │ │ │ │ 569: 004669c8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringParenStripper_gen │ │ │ │ 570: 00111a2c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ 571: 00466a30 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_strings___UNICODE_ESCAPE_RE │ │ │ │ - 572: 00254e8c 1700 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_rbrace │ │ │ │ + 572: 00254f70 1700 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_rbrace │ │ │ │ 573: 000e3c9c 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____hugging_power_ops_line_to_string │ │ │ │ 574: 0006f470 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___match │ │ │ │ 575: 000e24c4 276 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics____get_str_args │ │ │ │ - 576: 0023ab58 380 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___dump_dfa │ │ │ │ - 577: 003e65b0 376 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit_default__Visitor_glue │ │ │ │ - 578: 002aca08 10676 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper___do_match │ │ │ │ - 579: 001eb7bc 60488 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___parse_graminit_c │ │ │ │ - 580: 003577b0 396 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_first │ │ │ │ + 576: 0023ac3c 380 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___dump_dfa │ │ │ │ + 577: 003e6694 376 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit_default__Visitor_glue │ │ │ │ + 578: 002acaec 10676 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper___do_match │ │ │ │ + 579: 001eb89c 60488 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___parse_graminit_c │ │ │ │ + 580: 00357894 396 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_first │ │ │ │ 581: 000d4c30 200 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar │ │ │ │ 582: 00128990 940 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin___pop_custom_splits │ │ │ │ - 583: 0038a46c 1328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___push │ │ │ │ - 584: 001eb6f8 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___close │ │ │ │ - 585: 002760c0 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___throw │ │ │ │ - 586: 00196cf4 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___close │ │ │ │ + 583: 0038a550 1328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___push │ │ │ │ + 584: 001eb7d8 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___close │ │ │ │ + 585: 002761a4 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___throw │ │ │ │ + 586: 00196dd8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___close │ │ │ │ 587: 00466ae8 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___Feature │ │ │ │ - 588: 00335240 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___close │ │ │ │ + 588: 00335324 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___close │ │ │ │ 589: 00072788 144 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_env │ │ │ │ - 590: 00200d4c 13164 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____mypyc_generator_helper__ │ │ │ │ - 591: 00224f18 288 FUNC GLOBAL DEFAULT 11 CPyPy_strings___char_width │ │ │ │ + 590: 00200e2c 13164 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____mypyc_generator_helper__ │ │ │ │ + 591: 00224ffc 288 FUNC GLOBAL DEFAULT 11 CPyPy_strings___char_width │ │ │ │ 592: 000d3078 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern_____mypyc_defaults_setup │ │ │ │ 593: 000ba640 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_INDENT │ │ │ │ - 594: 003a7328 2032 FUNC GLOBAL DEFAULT 11 CPyDef_black___reformat_code │ │ │ │ - 595: 0020c654 580 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_operand_hug_power_op_obj_____call__ │ │ │ │ + 594: 003a740c 2032 FUNC GLOBAL DEFAULT 11 CPyDef_black___reformat_code │ │ │ │ + 595: 0020c734 580 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_operand_hug_power_op_obj_____call__ │ │ │ │ 596: 00108268 1728 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_function_or_class │ │ │ │ 597: 00117ba0 6052 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___parse_graminit_h │ │ │ │ 598: 00054328 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen │ │ │ │ 599: 000fca54 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen___send │ │ │ │ 600: 00466f2c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___nodes_internal │ │ │ │ 601: 00466aa4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___ASSIGNMENTS │ │ │ │ - 602: 002b1740 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter___do_splitter_match │ │ │ │ + 602: 002b1824 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter___do_splitter_match │ │ │ │ 603: 00111d70 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen___throw │ │ │ │ 604: 000a6990 76 FUNC GLOBAL DEFAULT 11 CPyStr_Endswith │ │ │ │ 605: 000a910c 268 FUNC GLOBAL DEFAULT 11 CPyDict_ValuesView │ │ │ │ - 606: 003375dc 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____next__ │ │ │ │ + 606: 003376c0 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____next__ │ │ │ │ 607: 000fcde8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen___close │ │ │ │ 608: 000f2688 300 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState_____eq__ │ │ │ │ 609: 00466910 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_BasePattern_gen │ │ │ │ - 610: 002cfdbc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 611: 0018e224 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___throw │ │ │ │ + 610: 002cfea0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 611: 0018e308 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___throw │ │ │ │ 612: 00466f34 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___mode_internal │ │ │ │ 613: 00050fb4 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen │ │ │ │ - 614: 0025f6d0 112 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___optimize__BasePattern_glue │ │ │ │ - 615: 00286510 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_item │ │ │ │ - 616: 00155b3c 6212 FUNC GLOBAL DEFAULT 11 CPyDef_cache_____top_level__ │ │ │ │ + 614: 0025f7b4 112 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___optimize__BasePattern_glue │ │ │ │ + 615: 002865f4 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_item │ │ │ │ + 616: 00155c20 6212 FUNC GLOBAL DEFAULT 11 CPyDef_cache_____top_level__ │ │ │ │ 617: 000c94e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____iter__ │ │ │ │ - 618: 0038df2c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 618: 0038e010 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ 619: 00113c38 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen_____next__ │ │ │ │ 620: 00466c88 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_simple_stmt_LineGenerator_gen │ │ │ │ 621: 000a4fa8 188 FUNC GLOBAL DEFAULT 11 CPyInt64_Remainder │ │ │ │ 622: 000706dc 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___make_naked__merge_one_string_group_StringMerger_obj_____get__ │ │ │ │ 623: 000e895c 752 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____contains_standalone_comment │ │ │ │ - 624: 0026c29c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___send │ │ │ │ - 625: 002f2740 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___throw │ │ │ │ + 624: 0026c380 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___send │ │ │ │ + 625: 002f2824 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___throw │ │ │ │ 626: 000a633c 1248 FUNC GLOBAL DEFAULT 11 CPyStr_Build │ │ │ │ - 627: 0018eb44 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___close │ │ │ │ - 628: 00368b40 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___throw │ │ │ │ - 629: 0025561c 7708 FUNC GLOBAL DEFAULT 11 CPyDef_mode___Mode___get_cache_key │ │ │ │ + 627: 0018ec28 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___close │ │ │ │ + 628: 00368c24 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___throw │ │ │ │ + 629: 00255700 7708 FUNC GLOBAL DEFAULT 11 CPyDef_mode___Mode___get_cache_key │ │ │ │ 630: 00466b54 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___NUMERIC_UNDERSCORES │ │ │ │ - 631: 00140ce8 268 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_float_or_int_string │ │ │ │ - 632: 00300b14 592 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append │ │ │ │ + 631: 00140dcc 268 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_float_or_int_string │ │ │ │ + 632: 00300bf8 592 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append │ │ │ │ 633: 000af08c 172 FUNC GLOBAL DEFAULT 11 CPyTagged_IsLt_ │ │ │ │ - 634: 0042839c 3400 OBJECT GLOBAL DEFAULT 13 CPyLit_Tuple │ │ │ │ - 635: 002ffeb8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____next__ │ │ │ │ + 634: 00428484 3400 OBJECT GLOBAL DEFAULT 13 CPyLit_Tuple │ │ │ │ + 635: 002fff9c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____next__ │ │ │ │ 636: 000c99e8 356 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer___do_match │ │ │ │ - 637: 002a1484 384 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ + 637: 002a1568 384 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ 638: 00052fb4 92 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen │ │ │ │ - 639: 001feca4 68 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____next__ │ │ │ │ - 640: 002f9240 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 639: 001fed84 68 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____next__ │ │ │ │ + 640: 002f9324 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 641: 000e3978 804 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____hugging_power_ops_line_to_string │ │ │ │ - 642: 002eb5a8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 643: 001872c8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____next__ │ │ │ │ - 644: 0025c4dc 748 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___filtered_cached │ │ │ │ + 642: 002eb68c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 643: 001873ac 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____next__ │ │ │ │ + 644: 0025c5c0 748 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___filtered_cached │ │ │ │ 645: 004668c8 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___release_TokenProxy_gen │ │ │ │ 646: 000b877c 716 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes │ │ │ │ - 647: 001800f8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___close │ │ │ │ + 647: 001801dc 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___close │ │ │ │ 648: 00466f18 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___ranges_internal │ │ │ │ 649: 00466d10 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___MagicFinder │ │ │ │ - 650: 00369460 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___close │ │ │ │ + 650: 00369544 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___close │ │ │ │ 651: 004669fc 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringParenWrapper │ │ │ │ - 652: 00204fbc 1652 FUNC GLOBAL DEFAULT 11 CPyDef_trans___max_last_string_column_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 652: 0020509c 1652 FUNC GLOBAL DEFAULT 11 CPyDef_trans___max_last_string_column_do_transform_StringSplitter_obj_____call__ │ │ │ │ 653: 00466f84 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pathlib │ │ │ │ - 654: 002d59ac 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___close │ │ │ │ + 654: 002d5a90 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___close │ │ │ │ 655: 00069ef0 100 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen_____iter__ │ │ │ │ 656: 000b7170 616 FUNC GLOBAL DEFAULT 11 CPyDef_black___re_compile_maybe_verbose │ │ │ │ - 657: 0016aba0 1348 FUNC GLOBAL DEFAULT 11 CPyDef_conv_____top_level__ │ │ │ │ + 657: 0016ac84 1348 FUNC GLOBAL DEFAULT 11 CPyDef_conv_____top_level__ │ │ │ │ 658: 00466ed0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_tempfile │ │ │ │ 659: 000a60d8 612 FUNC GLOBAL DEFAULT 11 CPyStr_GetItem │ │ │ │ 660: 0011daf0 212 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ - 661: 00322010 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ - 662: 001ac1ec 288 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_future_imports │ │ │ │ + 661: 003220f4 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 662: 001ac2d0 288 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_future_imports │ │ │ │ 663: 004669a4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____iter_nameescape_slices_StringSplitter_gen │ │ │ │ 664: 000cc244 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____iter_nameescape_slices │ │ │ │ - 665: 00309610 10228 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____mypyc_generator_helper__ │ │ │ │ - 666: 003e77bc 476 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match_seq__BasePattern_glue │ │ │ │ - 667: 001e3550 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___throw │ │ │ │ + 665: 003096f4 10228 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____mypyc_generator_helper__ │ │ │ │ + 666: 003e78a0 476 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match_seq__BasePattern_glue │ │ │ │ + 667: 001e3630 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___throw │ │ │ │ 668: 00072558 140 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_env │ │ │ │ 669: 00057c6c 184 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___Replacement │ │ │ │ 670: 000fe4b8 300 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_obj_____call__ │ │ │ │ 671: 00466c4c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_tname_LineGenerator_env │ │ │ │ 672: 00104874 6276 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_simple_decorator_trailer │ │ │ │ 673: 00051d1c 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen │ │ │ │ - 674: 002b57b4 492 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser___parse │ │ │ │ + 674: 002b5898 492 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser___parse │ │ │ │ 675: 0010c4a8 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen_____next__ │ │ │ │ - 676: 0020a1f4 372 FUNC GLOBAL DEFAULT 11 CPyTagged_FloorDivide_ │ │ │ │ + 676: 0020a2d4 372 FUNC GLOBAL DEFAULT 11 CPyTagged_FloorDivide_ │ │ │ │ 677: 00466e0c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___resources_internal │ │ │ │ - 678: 00314330 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___close │ │ │ │ - 679: 0019cb00 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___throw │ │ │ │ + 678: 00314414 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___close │ │ │ │ + 679: 0019cbe4 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___throw │ │ │ │ 680: 000562b0 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen │ │ │ │ 681: 00053300 92 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen │ │ │ │ - 682: 00209784 512 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___replace_cell_magics │ │ │ │ - 683: 002d022c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___throw │ │ │ │ + 682: 00209864 512 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___replace_cell_magics │ │ │ │ + 683: 002d0310 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___throw │ │ │ │ 684: 000bfadc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____iter__ │ │ │ │ 685: 000f33b0 2184 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize____combinations │ │ │ │ 686: 00112bb0 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen_____next__ │ │ │ │ - 687: 002263b8 1132 FUNC GLOBAL DEFAULT 11 CPyPy_parse___ParseError_____init__ │ │ │ │ + 687: 0022649c 1132 FUNC GLOBAL DEFAULT 11 CPyPy_parse___ParseError_____init__ │ │ │ │ 688: 00057960 192 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker │ │ │ │ 689: 0046686c 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___TokenError │ │ │ │ 690: 000d7f80 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____iter__ │ │ │ │ 691: 00466f0c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2 │ │ │ │ - 692: 003766b8 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___throw │ │ │ │ - 693: 0020cb80 576 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer_____init__ │ │ │ │ + 692: 0037679c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___throw │ │ │ │ + 693: 0020cc60 576 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer_____init__ │ │ │ │ 694: 000d5bbc 120 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___NFAState_____init__ │ │ │ │ - 695: 001a2234 2108 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___validate_cell │ │ │ │ - 696: 002b7b2c 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____next__ │ │ │ │ - 697: 003977d0 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_stream_raw │ │ │ │ - 698: 001d3e84 1832 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___simplify_dfa │ │ │ │ + 695: 001a2318 2108 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___validate_cell │ │ │ │ + 696: 002b7c10 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____next__ │ │ │ │ + 697: 003978b4 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_stream_raw │ │ │ │ + 698: 001d3f64 1832 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___simplify_dfa │ │ │ │ 699: 00125e90 3028 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append_comment │ │ │ │ 700: 00113fcc 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen___throw │ │ │ │ - 701: 001a832c 4404 FUNC GLOBAL DEFAULT 11 CPyDef_black___decode_bytes │ │ │ │ + 701: 001a8410 4404 FUNC GLOBAL DEFAULT 11 CPyDef_black___decode_bytes │ │ │ │ 702: 000b922c 988 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___jupyter_dependencies_are_installed │ │ │ │ 703: 00466c08 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___right_hand_split_env │ │ │ │ - 704: 00237b84 480 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_break_idx │ │ │ │ + 704: 00237c68 480 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_break_idx │ │ │ │ 705: 00466f28 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___nodes │ │ │ │ - 706: 002b59a0 408 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser____next_state │ │ │ │ + 706: 002b5a84 408 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser____next_state │ │ │ │ 707: 00466ebc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_handle_ipynb_magics___globals │ │ │ │ - 708: 0036890c 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____next__ │ │ │ │ + 708: 003689f0 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____next__ │ │ │ │ 709: 000537c0 88 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen │ │ │ │ - 710: 00298280 292 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___throw │ │ │ │ - 711: 00170f60 268 FUNC GLOBAL DEFAULT 11 CPyIter_Send │ │ │ │ - 712: 002fffc0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___send │ │ │ │ - 713: 003e6908 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___prev_sibling │ │ │ │ + 710: 00298364 292 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___throw │ │ │ │ + 711: 00171044 268 FUNC GLOBAL DEFAULT 11 CPyIter_Send │ │ │ │ + 712: 003000a4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___send │ │ │ │ + 713: 003e69ec 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___prev_sibling │ │ │ │ 714: 00120b88 1004 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___addfirstsets │ │ │ │ - 715: 002299c4 3496 FUNC GLOBAL DEFAULT 11 CPyDef_lines____can_omit_opening_paren │ │ │ │ + 715: 00229aa8 3496 FUNC GLOBAL DEFAULT 11 CPyDef_lines____can_omit_opening_paren │ │ │ │ 716: 000c2b3c 716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split │ │ │ │ 717: 001239f8 2868 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___raise_error │ │ │ │ - 718: 001d9e30 4912 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 719: 002406d8 208 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern │ │ │ │ - 720: 0026e770 2088 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___convert │ │ │ │ + 718: 001d9f10 4912 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 719: 002407bc 208 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern │ │ │ │ + 720: 0026e854 2088 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___convert │ │ │ │ 721: 00466bac 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___Line │ │ │ │ 722: 00466a7c 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___visit_default_Visitor_env │ │ │ │ 723: 000f059c 596 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___ilabels │ │ │ │ 724: 00072cbc 172 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_env │ │ │ │ 725: 00464ea8 60 OBJECT GLOBAL DEFAULT 21 trans___CannotTransform_members │ │ │ │ - 726: 002d8368 168 FUNC GLOBAL DEFAULT 11 CPyPy_literals___escape │ │ │ │ + 726: 002d844c 168 FUNC GLOBAL DEFAULT 11 CPyPy_literals___escape │ │ │ │ 727: 000ca8f8 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger_____mypyc_defaults_setup │ │ │ │ 728: 0007223c 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_env │ │ │ │ 729: 00466b44 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___ASYNC_KEYWORDS │ │ │ │ 730: 000528d0 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen │ │ │ │ - 731: 003eeb94 484 FUNC GLOBAL DEFAULT 11 CPyInit_black___rusty │ │ │ │ - 732: 002ef674 11356 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 731: 003eec78 484 FUNC GLOBAL DEFAULT 11 CPyInit_black___rusty │ │ │ │ + 732: 002ef758 11356 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 733: 00466850 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___generate_tokens_env │ │ │ │ 734: 00100518 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___clone │ │ │ │ 735: 000e1f28 248 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics____is_ipython_magic │ │ │ │ 736: 00466cc4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_typeparams_LineGenerator_env │ │ │ │ - 737: 0018738c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___send │ │ │ │ + 737: 00187470 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___send │ │ │ │ 738: 000eb78c 480 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___insert_child │ │ │ │ 739: 000708e8 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 740: 00313e58 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____next__ │ │ │ │ - 741: 001d4ad0 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_increment_for_loop_variable │ │ │ │ + 740: 00313f3c 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____next__ │ │ │ │ + 741: 001d4bb0 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_increment_for_loop_variable │ │ │ │ 742: 000a4de4 224 FUNC GLOBAL DEFAULT 11 CPyLong_AsInt64_ │ │ │ │ 743: 000a9328 348 FUNC GLOBAL DEFAULT 11 CPyDict_Keys │ │ │ │ - 744: 002356e4 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___close │ │ │ │ - 745: 0016be94 252 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___report │ │ │ │ - 746: 0039fb2c 3248 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_ipynb_string │ │ │ │ - 747: 002a7588 7620 FUNC GLOBAL DEFAULT 11 CPyDef_lines___can_omit_invisible_parens │ │ │ │ + 744: 002357c8 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___close │ │ │ │ + 745: 0016bf78 252 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___report │ │ │ │ + 746: 0039fc10 3248 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_ipynb_string │ │ │ │ + 747: 002a766c 7620 FUNC GLOBAL DEFAULT 11 CPyDef_lines___can_omit_invisible_parens │ │ │ │ 748: 000bbd1c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____iter__ │ │ │ │ 749: 000522c4 104 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_obj │ │ │ │ 750: 00466c70 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_power_LineGenerator_gen │ │ │ │ 751: 000d4844 1004 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar_____init__ │ │ │ │ 752: 000b8190 68 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext │ │ │ │ 753: 000e34f4 268 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder_____init__ │ │ │ │ - 754: 001db5d0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___throw │ │ │ │ + 754: 001db6b0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___throw │ │ │ │ 755: 000a3a14 192 FUNC GLOBAL DEFAULT 11 CPyPy_strings___replace_normalize_unicode_escape_sequences_obj_____get__ │ │ │ │ - 756: 0017e9f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___close │ │ │ │ + 756: 0017ead8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___close │ │ │ │ 757: 000a9cf8 348 FUNC GLOBAL DEFAULT 11 CPyDict_NextValue │ │ │ │ - 758: 002332d4 1552 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_unicode_escape_sequences │ │ │ │ - 759: 001994b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___close │ │ │ │ + 758: 002333b8 1552 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_unicode_escape_sequences │ │ │ │ + 759: 0019959c 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___close │ │ │ │ 760: 00466e24 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___schema │ │ │ │ - 761: 00349e38 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___send │ │ │ │ + 761: 00349f1c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___send │ │ │ │ 762: 000e9120 3380 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_string_prefix │ │ │ │ 763: 000c7348 672 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___is_valid_line_range │ │ │ │ 764: 00068ec8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____iter__ │ │ │ │ 765: 00466a38 4 OBJECT GLOBAL DEFAULT 22 CPyType_rusty___Err │ │ │ │ 766: 000cbda4 396 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter___do_transform │ │ │ │ - 767: 0017b83c 9508 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 767: 0017b920 9508 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 768: 000b7930 1204 FUNC GLOBAL DEFAULT 11 CPyDef_black___validate_metadata │ │ │ │ 769: 000eaed4 252 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____ne__ │ │ │ │ 770: 000cb350 460 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans │ │ │ │ - 771: 00181b1c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___send │ │ │ │ - 772: 0021c894 760 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___leave_fstring │ │ │ │ + 771: 00181c00 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___send │ │ │ │ + 772: 0021c974 760 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___leave_fstring │ │ │ │ 773: 00466898 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___DFAState │ │ │ │ 774: 00056dd4 112 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern_____mypyc_defaults_setup │ │ │ │ - 775: 001a7330 276 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize____get_normal_name │ │ │ │ - 776: 0038e150 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___send │ │ │ │ + 775: 001a7414 276 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize____get_normal_name │ │ │ │ + 776: 0038e234 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___send │ │ │ │ 777: 000a760c 228 FUNC GLOBAL DEFAULT 11 CPyList_GetItemShortBorrow │ │ │ │ - 778: 001b9f24 2928 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___copy │ │ │ │ + 778: 001ba004 2928 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___copy │ │ │ │ 779: 000d3cb8 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy_____iter__ │ │ │ │ 780: 00056eac 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern_____mypyc_defaults_setup │ │ │ │ 781: 00069248 100 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____iter__ │ │ │ │ 782: 004668e4 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_env │ │ │ │ 783: 0011c8e8 72 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen___send │ │ │ │ 784: 00068bac 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____iter__ │ │ │ │ 785: 00466c50 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_factor_LineGenerator_gen │ │ │ │ 786: 00466e44 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_ranges___globals │ │ │ │ 787: 00072b40 220 FUNC GLOBAL DEFAULT 11 CPyPickle_SetState │ │ │ │ - 788: 00192de4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___send │ │ │ │ + 788: 00192ec8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___send │ │ │ │ 789: 000e8c4c 368 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____contains_standalone_comment │ │ │ │ - 790: 0027cbbc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____next__ │ │ │ │ + 790: 0027cca0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____next__ │ │ │ │ 791: 000567b4 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj │ │ │ │ - 792: 001d1460 320 FUNC GLOBAL DEFAULT 11 CPyTagged_Invert_ │ │ │ │ + 792: 001d1540 320 FUNC GLOBAL DEFAULT 11 CPyTagged_Invert_ │ │ │ │ 793: 000a40d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___insert_str_child_insert_str_child_factory_obj_____get__ │ │ │ │ 794: 000be378 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_power │ │ │ │ - 795: 00340034 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___close │ │ │ │ + 795: 00340118 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___close │ │ │ │ 796: 00466934 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___pre_order_Node_env │ │ │ │ 797: 004668a0 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___ParserGenerator │ │ │ │ 798: 000cd224 368 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_factory │ │ │ │ 799: 000bc5e4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____iter__ │ │ │ │ 800: 00466b50 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___TRAILING_COMMA_IN_CALL │ │ │ │ 801: 00466ac0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___MATH_OPERATORS │ │ │ │ 802: 00058364 228 FUNC GLOBAL DEFAULT 11 CPyDef_mode___Mode │ │ │ │ - 803: 003376e4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___send │ │ │ │ - 804: 00376248 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 803: 003377c8 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___send │ │ │ │ + 804: 0037632c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ 805: 00053010 104 FUNC GLOBAL DEFAULT 11 CPyDef_mode___pretty_TargetVersion_obj │ │ │ │ 806: 00466b08 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___FUTURE_ANNOTATIONS │ │ │ │ - 807: 0022e7a8 4400 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern____submatch │ │ │ │ + 807: 0022e88c 4400 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern____submatch │ │ │ │ 808: 000681a8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____iter__ │ │ │ │ 809: 00466bf0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___split_wrapper_dont_increase_indentation_obj │ │ │ │ - 810: 0017ffb0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___throw │ │ │ │ + 810: 00180094 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___throw │ │ │ │ 811: 00112f44 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen___throw │ │ │ │ 812: 00051e00 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen │ │ │ │ 813: 000565a0 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_env │ │ │ │ - 814: 00245d7c 464 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___tokenize │ │ │ │ + 814: 00245e60 464 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___tokenize │ │ │ │ 815: 000c9154 288 FUNC GLOBAL DEFAULT 11 CPyPy_schema___get_schema │ │ │ │ 816: 000a58d0 192 FUNC GLOBAL DEFAULT 11 CPyFloat_Exp │ │ │ │ 817: 00466d30 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___generate_ignored_nodes_env │ │ │ │ 818: 00051104 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen │ │ │ │ 819: 0005292c 116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_env │ │ │ │ - 820: 0030f8bc 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___send │ │ │ │ - 821: 0029a8d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ + 820: 0030f9a0 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___send │ │ │ │ + 821: 0029a9b4 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ 822: 00466f10 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___report │ │ │ │ 823: 000bbde0 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_paramspec │ │ │ │ 824: 00466924 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___post_order_Leaf_env │ │ │ │ - 825: 0035a554 600 FUNC GLOBAL DEFAULT 11 CPyPy_driver___load_grammar │ │ │ │ + 825: 0035a638 600 FUNC GLOBAL DEFAULT 11 CPyPy_driver___load_grammar │ │ │ │ 826: 00466a5c 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing____stringify_ast_env │ │ │ │ 827: 000f1ca4 2532 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState_____eq__ │ │ │ │ - 828: 0017de78 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____next__ │ │ │ │ - 829: 0019957c 4332 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____mypyc_generator_helper__ │ │ │ │ - 830: 002771cc 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_multiline_string │ │ │ │ - 831: 003e9d2c 10480 FUNC GLOBAL DEFAULT 11 CPyInit_black___linegen │ │ │ │ - 832: 00282094 1152 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____init__ │ │ │ │ - 833: 00136c0c 1572 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___get_annotation_type │ │ │ │ + 828: 0017df5c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____next__ │ │ │ │ + 829: 00199660 4332 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____mypyc_generator_helper__ │ │ │ │ + 830: 002772b0 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_multiline_string │ │ │ │ + 831: 003e9e10 10480 FUNC GLOBAL DEFAULT 11 CPyInit_black___linegen │ │ │ │ + 832: 00282178 1152 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____init__ │ │ │ │ + 833: 00136c74 1696 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___get_annotation_type │ │ │ │ 834: 000683f0 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____iter__ │ │ │ │ - 835: 004290e8 8 OBJECT GLOBAL DEFAULT 13 CPyLit_Complex │ │ │ │ + 835: 004291d0 8 OBJECT GLOBAL DEFAULT 13 CPyLit_Complex │ │ │ │ 836: 000a6a3c 44 FUNC GLOBAL DEFAULT 11 CPyStr_Size_size_t │ │ │ │ 837: 000c6e54 592 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast │ │ │ │ - 838: 0026228c 192 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____next__ │ │ │ │ + 838: 00262370 192 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____next__ │ │ │ │ 839: 000fba04 396 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_obj_____call__ │ │ │ │ 840: 000a47ec 220 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer │ │ │ │ - 841: 001738a8 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____next__ │ │ │ │ + 841: 0017398c 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____next__ │ │ │ │ 842: 000e55e0 416 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_lpar_token │ │ │ │ 843: 00057440 12 FUNC GLOBAL DEFAULT 11 CPyDef_token___ISEOF │ │ │ │ 844: 000b705c 276 FUNC GLOBAL DEFAULT 11 CPyDef__black_version_____top_level__ │ │ │ │ - 845: 0017df84 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___send │ │ │ │ - 846: 002fab14 372 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___remove_with_parens │ │ │ │ + 845: 0017e068 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___send │ │ │ │ + 846: 002fabf8 372 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___remove_with_parens │ │ │ │ 847: 00466b68 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY310 │ │ │ │ 848: 00466b64 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY311 │ │ │ │ - 849: 00313d84 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____mypyc_generator_helper__ │ │ │ │ + 849: 00313e68 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____mypyc_generator_helper__ │ │ │ │ 850: 00466b60 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY312 │ │ │ │ - 851: 0028e7d0 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_docstring │ │ │ │ - 852: 0031f0c0 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___send │ │ │ │ - 853: 0038e108 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___send │ │ │ │ - 854: 002088ec 1232 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___get_token │ │ │ │ + 851: 0028e8b4 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_docstring │ │ │ │ + 852: 0031f1a4 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___send │ │ │ │ + 853: 0038e1ec 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___send │ │ │ │ + 854: 002089cc 1232 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___get_token │ │ │ │ 855: 000c4fa0 500 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_type_comment │ │ │ │ 856: 00466b5c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY313 │ │ │ │ 857: 000c7834 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____iter__ │ │ │ │ - 858: 0021bb2c 1668 FUNC GLOBAL DEFAULT 11 CPyTagged_BitwiseLongOp_ │ │ │ │ + 858: 0021bc0c 1668 FUNC GLOBAL DEFAULT 11 CPyTagged_BitwiseLongOp_ │ │ │ │ 859: 000cbff0 596 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____iter_nameescape_slices │ │ │ │ 860: 00052780 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen │ │ │ │ 861: 000fd588 932 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_obj_____call__ │ │ │ │ - 862: 003ae63c 7384 FUNC GLOBAL DEFAULT 11 CPyDef_black___reformat_one │ │ │ │ + 862: 003ae720 7384 FUNC GLOBAL DEFAULT 11 CPyDef_black___reformat_one │ │ │ │ 863: 00466b40 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___ASSIGNMENT_EXPRESSIONS │ │ │ │ - 864: 00191468 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___close │ │ │ │ + 864: 0019154c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___close │ │ │ │ 865: 0010c7f8 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen___throw │ │ │ │ - 866: 0019a73c 68 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____next__ │ │ │ │ + 866: 0019a820 68 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____next__ │ │ │ │ 867: 000c7d64 592 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____TopLevelStatementsVisitor___visit_suite │ │ │ │ 868: 000d5c34 160 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___NFAState │ │ │ │ - 869: 001fd730 2232 FUNC GLOBAL DEFAULT 11 CPyDef_strings___lines_with_leading_tabs_expanded │ │ │ │ + 869: 001fd810 2232 FUNC GLOBAL DEFAULT 11 CPyDef_strings___lines_with_leading_tabs_expanded │ │ │ │ 870: 000aa754 56 FUNC GLOBAL DEFAULT 11 CPy_ExceptionMatches │ │ │ │ 871: 000c0468 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_atom │ │ │ │ - 872: 0030f7b4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____next__ │ │ │ │ + 872: 0030f898 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____next__ │ │ │ │ 873: 00051828 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen │ │ │ │ 874: 00113b64 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ 875: 0012a520 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_with_or_async_with_stmt │ │ │ │ 876: 000d0fc8 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___generate_matches │ │ │ │ 877: 00466a9c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___BRACKET │ │ │ │ 878: 00466fcc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic__black_version___globals │ │ │ │ 879: 000c5194 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_type_comment │ │ │ │ 880: 00109c5c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_async_stmt_or_funcdef │ │ │ │ - 881: 0030bed8 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____next__ │ │ │ │ + 881: 0030bfbc 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____next__ │ │ │ │ 882: 000714c0 160 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____TopLevelStatementsVisitor_____init__ │ │ │ │ - 883: 002d0108 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___throw │ │ │ │ - 884: 001fa404 380 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___run │ │ │ │ + 883: 002d01ec 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___throw │ │ │ │ + 884: 001fa4e4 380 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___run │ │ │ │ 885: 00466c44 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_STRING_LineGenerator_env │ │ │ │ 886: 00120f74 232 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___addfirstsets │ │ │ │ 887: 000cebc8 456 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___post_order │ │ │ │ - 888: 0013cbd4 2172 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___unwrap_singleton_parenthesis │ │ │ │ - 889: 0038eb98 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___close │ │ │ │ + 888: 0013ccb8 2172 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___unwrap_singleton_parenthesis │ │ │ │ + 889: 0038ec7c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___close │ │ │ │ 890: 001154a4 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen___throw │ │ │ │ 891: 00072340 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_env │ │ │ │ - 892: 002f96b0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___throw │ │ │ │ - 893: 0013b228 2196 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___printtoken │ │ │ │ - 894: 002eec90 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___throw │ │ │ │ + 892: 002f9794 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___throw │ │ │ │ + 893: 0013b30c 2196 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___printtoken │ │ │ │ + 894: 002eed74 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___throw │ │ │ │ 895: 000fb2a0 412 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator_____init__ │ │ │ │ 896: 00466d7c 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___from_configuration_WriteBack_obj │ │ │ │ 897: 000a3414 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_obj_____get__ │ │ │ │ - 898: 002a6b60 412 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___should_split_line │ │ │ │ - 899: 00232efc 712 FUNC GLOBAL DEFAULT 11 CPyDef_strings___get_string_prefix │ │ │ │ + 898: 002a6c44 412 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___should_split_line │ │ │ │ + 899: 00232fe0 712 FUNC GLOBAL DEFAULT 11 CPyDef_strings___get_string_prefix │ │ │ │ 900: 000c38d0 476 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___enumerate_with_length │ │ │ │ 901: 00466a60 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing____stringify_ast_with_new_parent_gen │ │ │ │ - 902: 00262248 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____next__ │ │ │ │ - 903: 00280b34 500 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___wrap_in_parentheses │ │ │ │ + 902: 0026232c 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____next__ │ │ │ │ + 903: 00280c18 500 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___wrap_in_parentheses │ │ │ │ 904: 000ebccc 308 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____mypyc_setter__prefix │ │ │ │ - 905: 0026e6a8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___clone │ │ │ │ + 905: 0026e78c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___clone │ │ │ │ 906: 000bfde8 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_STRING │ │ │ │ 907: 000f694c 328 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen___throw │ │ │ │ - 908: 001eac40 72 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___send │ │ │ │ + 908: 001ead20 72 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___send │ │ │ │ 909: 000572dc 92 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___make_dfa_ParserGenerator_env │ │ │ │ 910: 00072448 140 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_env │ │ │ │ 911: 00466918 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___pre_order_Leaf_gen │ │ │ │ 912: 000f47c4 224 FUNC GLOBAL DEFAULT 11 CPy_AttributeError │ │ │ │ 913: 004650ec 60 OBJECT GLOBAL DEFAULT 21 mode___Deprecated_members │ │ │ │ - 914: 0032e288 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper___do_splitter_match │ │ │ │ - 915: 00359d34 2080 FUNC GLOBAL DEFAULT 11 CPyDef_driver___load_grammar │ │ │ │ + 914: 0032e36c 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper___do_splitter_match │ │ │ │ + 915: 00359e18 2080 FUNC GLOBAL DEFAULT 11 CPyDef_driver___load_grammar │ │ │ │ 916: 000ef4f8 392 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar____update │ │ │ │ 917: 000bf2c8 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_factor │ │ │ │ 918: 00052af4 116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_env │ │ │ │ - 919: 002983a4 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___throw │ │ │ │ + 919: 00298488 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___throw │ │ │ │ 920: 00124bd0 128 FUNC GLOBAL DEFAULT 11 CPy_FetchStopIterationValue │ │ │ │ 921: 000508d8 100 FUNC GLOBAL DEFAULT 11 CPyDef_black___from_configuration_WriteBack_obj │ │ │ │ 922: 00113d3c 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen___send │ │ │ │ 923: 00466e4c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___tokenize_internal │ │ │ │ 924: 00466c84 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_async_stmt_LineGenerator_env │ │ │ │ 925: 000cba08 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____iter__ │ │ │ │ 926: 000b9c9c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____iter__ │ │ │ │ - 927: 0018bc60 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___throw │ │ │ │ - 928: 00275e78 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___send │ │ │ │ + 927: 0018bd44 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___throw │ │ │ │ + 928: 00275f5c 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___send │ │ │ │ 929: 000ce7e8 604 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____str__ │ │ │ │ - 930: 001a1530 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___close │ │ │ │ - 931: 00287664 224 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator │ │ │ │ - 932: 00189dd4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____next__ │ │ │ │ - 933: 0014062c 304 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___unwrap_singleton_parenthesis │ │ │ │ - 934: 0032f49c 11256 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___normalize_invisible_parens │ │ │ │ - 935: 00293948 4800 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____validate │ │ │ │ - 936: 00287744 368 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator_____init__ │ │ │ │ - 937: 002d4dec 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____next__ │ │ │ │ - 938: 002c9f90 324 FUNC GLOBAL DEFAULT 11 CPyPy_strings___fix_multiline_docstring │ │ │ │ + 930: 001a1614 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___close │ │ │ │ + 931: 00287748 224 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator │ │ │ │ + 932: 00189eb8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____next__ │ │ │ │ + 933: 00140710 304 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___unwrap_singleton_parenthesis │ │ │ │ + 934: 0032f580 11256 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___normalize_invisible_parens │ │ │ │ + 935: 00293a2c 4800 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____validate │ │ │ │ + 936: 00287828 368 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator_____init__ │ │ │ │ + 937: 002d4ed0 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____next__ │ │ │ │ + 938: 002ca074 324 FUNC GLOBAL DEFAULT 11 CPyPy_strings___fix_multiline_docstring │ │ │ │ 939: 0010d344 3940 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____return_match │ │ │ │ 940: 000cddcc 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___clone │ │ │ │ 941: 000bc48c 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_dictsetmaker │ │ │ │ 942: 001126b4 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen___close │ │ │ │ - 943: 0017e318 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___close │ │ │ │ + 943: 0017e3fc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___close │ │ │ │ 944: 0005740c 52 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState_____mypyc_defaults_setup │ │ │ │ 945: 00116f90 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen_____next__ │ │ │ │ 946: 0046694c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___WildcardPattern │ │ │ │ 947: 000573a4 104 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___addclosure_make_dfa_ParserGenerator_obj │ │ │ │ - 948: 00337854 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___throw │ │ │ │ - 949: 00180870 4232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 948: 00337938 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___throw │ │ │ │ + 949: 00180954 4232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 950: 000a689c 136 FUNC GLOBAL DEFAULT 11 CPyStr_Replace │ │ │ │ 951: 00464f5c 60 OBJECT GLOBAL DEFAULT 21 parsing___ASTSafetyError_members │ │ │ │ 952: 000d3754 348 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy_____init__ │ │ │ │ 953: 004668a4 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___PgenGrammar │ │ │ │ - 954: 002357a8 308 FUNC GLOBAL DEFAULT 11 CPyPy_strings___assert_is_leaf_string │ │ │ │ + 954: 0023588c 308 FUNC GLOBAL DEFAULT 11 CPyPy_strings___assert_is_leaf_string │ │ │ │ 955: 0006ff60 136 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_obj_____get__ │ │ │ │ 956: 00070e5c 136 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___read_or_stop_detect_encoding_obj_____get__ │ │ │ │ 957: 00466dac 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_pgen___globals │ │ │ │ 958: 00052088 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_env │ │ │ │ - 959: 00161bc0 348 FUNC GLOBAL DEFAULT 11 CPyDef_numerics_____top_level__ │ │ │ │ + 959: 00161ca4 348 FUNC GLOBAL DEFAULT 11 CPyDef_numerics_____top_level__ │ │ │ │ 960: 00466e84 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_lines___globals │ │ │ │ - 961: 00196bac 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___throw │ │ │ │ + 961: 00196c90 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___throw │ │ │ │ 962: 000a84f0 84 FUNC GLOBAL DEFAULT 11 CPyList_Insert │ │ │ │ 963: 00466de0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___driver_internal │ │ │ │ - 964: 0019e894 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____next__ │ │ │ │ + 964: 0019e978 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____next__ │ │ │ │ 965: 00466ad0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___WHITESPACE │ │ │ │ 966: 00116e78 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen_____mypyc_generator_helper__ │ │ │ │ - 967: 003ade24 2072 FUNC GLOBAL DEFAULT 11 CPyPy_black___main │ │ │ │ + 967: 003adf08 2072 FUNC GLOBAL DEFAULT 11 CPyPy_black___main │ │ │ │ 968: 000cfd24 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen_____iter__ │ │ │ │ 969: 000d0480 456 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___pre_order │ │ │ │ 970: 00466f9c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_collections___abc │ │ │ │ 971: 00466fc8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_builtins │ │ │ │ 972: 000f07f4 3188 FUNC GLOBAL DEFAULT 11 CPyDef_parse___ParseError_____init__ │ │ │ │ 973: 00068cd8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen_____iter__ │ │ │ │ 974: 00069a7c 248 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____mypyc_defaults_setup │ │ │ │ - 975: 003e6728 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___prefix │ │ │ │ - 976: 0026cd24 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___close │ │ │ │ - 977: 001a5844 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 978: 001fdfe8 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___lines_with_leading_tabs_expanded │ │ │ │ - 979: 0039e474 360 FUNC GLOBAL DEFAULT 11 CPyPy_black____format_str_once │ │ │ │ + 975: 003e680c 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___prefix │ │ │ │ + 976: 0026ce08 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___close │ │ │ │ + 977: 001a5928 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 978: 001fe0c8 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___lines_with_leading_tabs_expanded │ │ │ │ + 979: 0039e558 360 FUNC GLOBAL DEFAULT 11 CPyPy_black____format_str_once │ │ │ │ 980: 000f6700 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen___send │ │ │ │ - 981: 0033f5ec 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___send │ │ │ │ - 982: 002e5618 17740 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___maybe_make_parens_invisible_in_atom │ │ │ │ - 983: 001398b0 1416 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___bracket_split_succeeded_or_raise │ │ │ │ - 984: 0034f97c 6496 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ - 985: 002d52d0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___close │ │ │ │ + 981: 0033f6d0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___send │ │ │ │ + 982: 002e56fc 17740 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___maybe_make_parens_invisible_in_atom │ │ │ │ + 983: 00139994 1416 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___bracket_split_succeeded_or_raise │ │ │ │ + 984: 0034fa60 6496 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 985: 002d53b4 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___close │ │ │ │ 986: 00466ba4 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___LinesBlock │ │ │ │ 987: 000a5858 120 FUNC GLOBAL DEFAULT 11 CPyFloat_Sqrt │ │ │ │ - 988: 0028d328 4944 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker___maybe_empty_lines │ │ │ │ - 989: 0035b0f0 7584 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___initialize │ │ │ │ - 990: 001a1620 44 FUNC GLOBAL DEFAULT 11 CPyNumber_InPlacePower │ │ │ │ - 991: 0019ac20 1756 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___close │ │ │ │ - 992: 001eab38 68 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____next__ │ │ │ │ - 993: 00357ad4 8220 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_grammar │ │ │ │ + 988: 0028d40c 4944 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker___maybe_empty_lines │ │ │ │ + 989: 0035b1d4 7584 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___initialize │ │ │ │ + 990: 001a1704 44 FUNC GLOBAL DEFAULT 11 CPyNumber_InPlacePower │ │ │ │ + 991: 0019ad04 1756 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___close │ │ │ │ + 992: 001eac18 68 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____next__ │ │ │ │ + 993: 00357bb8 8220 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_grammar │ │ │ │ 994: 000c4ce8 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_empty_par │ │ │ │ 995: 000e2020 1188 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics____get_str_args │ │ │ │ - 996: 003f2b7c 1664 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___tokenize │ │ │ │ + 996: 003f2c60 1664 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___tokenize │ │ │ │ 997: 000d2140 300 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern____iterative_matches │ │ │ │ 998: 000e11f4 332 FUNC GLOBAL DEFAULT 11 CPyPy_comments___contains_pragma_comment │ │ │ │ - 999: 00234b90 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____next__ │ │ │ │ + 999: 00234c74 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____next__ │ │ │ │ 1000: 000e5c08 416 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_number_token │ │ │ │ 1001: 000d02f8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___post_order │ │ │ │ - 1002: 00264adc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___send │ │ │ │ - 1003: 002f9358 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____next__ │ │ │ │ + 1002: 00264bc0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___send │ │ │ │ + 1003: 002f943c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____next__ │ │ │ │ 1004: 00466890 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___closure_make_dfa_ParserGenerator_obj │ │ │ │ 1005: 00466e60 4 OBJECT GLOBAL DEFAULT 22 CPyModule_warnings │ │ │ │ - 1006: 002040b8 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____mypyc_generator_helper__ │ │ │ │ - 1007: 0029a7b8 212 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ - 1008: 00314aa4 42052 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 1006: 00204198 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____mypyc_generator_helper__ │ │ │ │ + 1007: 0029a89c 212 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ + 1008: 00314b88 42052 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 1009: 000a4d58 44 FUNC GLOBAL DEFAULT 11 CPyLong_FromStrWithBase │ │ │ │ 1010: 000e4d88 356 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___child_towards │ │ │ │ 1011: 004668f4 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree____recursive_matches_WildcardPattern_env │ │ │ │ - 1012: 00204404 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___throw │ │ │ │ - 1013: 0017b778 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___close │ │ │ │ + 1012: 002044e4 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___throw │ │ │ │ + 1013: 0017b85c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___close │ │ │ │ 1014: 00128338 348 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin____get_key │ │ │ │ 1015: 000ca76c 396 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger___do_transform │ │ │ │ 1016: 000e5da8 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_number_token │ │ │ │ - 1017: 0026c0c4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1017: 0026c1a8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1018: 00466e7c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_math │ │ │ │ 1019: 000e1838 272 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics____get_code_start │ │ │ │ - 1020: 001d613c 252 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___depth │ │ │ │ + 1020: 001d621c 252 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___depth │ │ │ │ 1021: 000758dc 616 FUNC GLOBAL DEFAULT 11 CPyPickle_GetState │ │ │ │ 1022: 000a74a8 112 FUNC GLOBAL DEFAULT 11 CPyList_GetItemUnsafe │ │ │ │ - 1023: 002dec24 14044 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___is_split_before_delimiter │ │ │ │ + 1023: 002ded08 14044 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___is_split_before_delimiter │ │ │ │ 1024: 00068e00 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____iter__ │ │ │ │ 1025: 00466db0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___pgen │ │ │ │ 1026: 000a5364 176 FUNC GLOBAL DEFAULT 11 CPyInt16_Divide │ │ │ │ - 1027: 00192cd8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____next__ │ │ │ │ - 1028: 00338174 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___close │ │ │ │ + 1027: 00192dbc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____next__ │ │ │ │ + 1028: 00338258 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___close │ │ │ │ 1029: 00106b00 2008 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____can_add_trailing_comma │ │ │ │ - 1030: 002ac708 768 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser___parse │ │ │ │ - 1031: 0019f410 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___close │ │ │ │ + 1030: 002ac7ec 768 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser___parse │ │ │ │ + 1031: 0019f4f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___close │ │ │ │ 1032: 000d2330 716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern____recursive_matches │ │ │ │ - 1033: 002eb6c0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____next__ │ │ │ │ + 1033: 002eb7a4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____next__ │ │ │ │ 1034: 000a95e0 344 FUNC GLOBAL DEFAULT 11 CPyDict_Items │ │ │ │ 1035: 00072134 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_env │ │ │ │ - 1036: 001a089c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ + 1036: 001a0980 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ 1037: 000a6e2c 244 FUNC GLOBAL DEFAULT 11 CPyBytes_Concat │ │ │ │ - 1038: 003220e4 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____next__ │ │ │ │ + 1038: 003221c8 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____next__ │ │ │ │ 1039: 0010c6d4 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen___throw │ │ │ │ 1040: 000cc9ac 720 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper___do_transform │ │ │ │ 1041: 0005335c 88 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___lib2to3_parse_env │ │ │ │ 1042: 000ed3d0 496 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___match_seq │ │ │ │ - 1043: 003e6e98 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___clone__Base_glue │ │ │ │ - 1044: 0030f770 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____next__ │ │ │ │ + 1043: 003e6f7c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___clone__Base_glue │ │ │ │ + 1044: 0030f854 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____next__ │ │ │ │ 1045: 00466bc8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___standalone_comment_split_env │ │ │ │ - 1046: 00189cbc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1046: 00189da0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1047: 00050e1c 88 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen │ │ │ │ - 1048: 00193178 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___close │ │ │ │ + 1048: 0019325c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___close │ │ │ │ 1049: 0010e2a8 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____return_match │ │ │ │ 1050: 00466ea4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_IPython___core___inputtransformer2 │ │ │ │ - 1051: 003b051c 600 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_stdin_to_stdout │ │ │ │ - 1052: 00139fd8 4212 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___dump_nfa │ │ │ │ + 1051: 003b0600 600 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_stdin_to_stdout │ │ │ │ + 1052: 0013a0bc 4212 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___dump_nfa │ │ │ │ 1053: 00463b20 60 OBJECT GLOBAL DEFAULT 21 tokenize___StopTokenizing_members │ │ │ │ 1054: 000cfde4 456 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___leaves │ │ │ │ 1055: 00068c74 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____iter__ │ │ │ │ - 1056: 002bf1d4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____next__ │ │ │ │ - 1057: 0036c754 176 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___generate_grammar │ │ │ │ - 1058: 00337620 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____next__ │ │ │ │ + 1056: 002bf2b8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____next__ │ │ │ │ + 1057: 0036c838 176 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___generate_grammar │ │ │ │ + 1058: 00337704 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____next__ │ │ │ │ 1059: 00069c38 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____iter__ │ │ │ │ - 1060: 0022d5fc 1692 FUNC GLOBAL DEFAULT 11 CPyDef_comments___normalize_trailing_prefix │ │ │ │ + 1060: 0022d6e0 1692 FUNC GLOBAL DEFAULT 11 CPyDef_comments___normalize_trailing_prefix │ │ │ │ 1061: 00466bfc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____maybe_split_omitting_optional_parens_gen │ │ │ │ 1062: 00070420 136 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____get__ │ │ │ │ 1063: 004669cc 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringParenStripper_env │ │ │ │ - 1064: 003e7ce0 476 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match_seq__BasePattern_glue │ │ │ │ - 1065: 003985b0 836 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_string │ │ │ │ + 1064: 003e7dc4 476 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match_seq__BasePattern_glue │ │ │ │ + 1065: 00398694 836 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_string │ │ │ │ 1066: 001172e0 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen___throw │ │ │ │ - 1067: 0038e000 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____next__ │ │ │ │ + 1067: 0038e0e4 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____next__ │ │ │ │ 1068: 000f7588 256 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___any_open_brackets │ │ │ │ 1069: 001062d4 1664 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_vararg │ │ │ │ 1070: 000a8ffc 272 FUNC GLOBAL DEFAULT 11 CPyDict_KeysView │ │ │ │ - 1071: 0037c614 9016 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_fstring_quotes │ │ │ │ + 1071: 0037c6f8 9016 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_fstring_quotes │ │ │ │ 1072: 000c1b10 388 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split │ │ │ │ 1073: 000aa7bc 180 FUNC GLOBAL DEFAULT 11 _CPy_GetExcInfo │ │ │ │ - 1074: 00173c00 328 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___throw │ │ │ │ + 1074: 00173ce4 328 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___throw │ │ │ │ 1075: 000d72d0 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___group │ │ │ │ - 1076: 0021e024 1384 FUNC GLOBAL DEFAULT 11 CPyDef_strings___count_chars_in_width │ │ │ │ + 1076: 0021e108 1384 FUNC GLOBAL DEFAULT 11 CPyDef_strings___count_chars_in_width │ │ │ │ 1077: 00112bf4 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen_____next__ │ │ │ │ 1078: 000a4724 64 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser_____init__ │ │ │ │ 1079: 000513b0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen │ │ │ │ 1080: 004668d8 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___ReleaseRange │ │ │ │ 1081: 000fc948 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen_____next__ │ │ │ │ - 1082: 00139e38 416 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___bracket_split_succeeded_or_raise │ │ │ │ - 1083: 0030554c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___close │ │ │ │ - 1084: 0018a928 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___close │ │ │ │ + 1082: 00139f1c 416 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___bracket_split_succeeded_or_raise │ │ │ │ + 1083: 00305630 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___close │ │ │ │ + 1084: 0018aa0c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___close │ │ │ │ 1085: 00466ce8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_default_LineGenerator_gen │ │ │ │ 1086: 000f8dd4 8860 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator_____post_init__ │ │ │ │ - 1087: 004290f0 8 OBJECT GLOBAL DEFAULT 13 CPyLit_Float │ │ │ │ + 1087: 004291d8 8 OBJECT GLOBAL DEFAULT 13 CPyLit_Float │ │ │ │ 1088: 00054298 120 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_env │ │ │ │ 1089: 0011e75c 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen___close │ │ │ │ 1090: 0011de3c 292 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen___throw │ │ │ │ 1091: 000e48f0 1176 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___child_towards │ │ │ │ 1092: 000e3454 160 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder │ │ │ │ 1093: 00070dac 136 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___addclosure_make_dfa_ParserGenerator_obj_____get__ │ │ │ │ 1094: 00068644 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____iter__ │ │ │ │ - 1095: 0015a7e0 10328 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics_____top_level__ │ │ │ │ + 1095: 0015a8c4 10328 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics_____top_level__ │ │ │ │ 1096: 00466e74 4 OBJECT GLOBAL DEFAULT 22 CPyModule_operator │ │ │ │ 1097: 000a6924 76 FUNC GLOBAL DEFAULT 11 CPyStr_Startswith │ │ │ │ 1098: 00466914 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_BasePattern_env │ │ │ │ - 1099: 0026f4f8 14440 FUNC GLOBAL DEFAULT 11 CPyDef_comments___convert_one_fmt_off_pair │ │ │ │ + 1099: 0026f5dc 14440 FUNC GLOBAL DEFAULT 11 CPyDef_comments___convert_one_fmt_off_pair │ │ │ │ 1100: 000cfab8 232 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf____eq__Base_glue │ │ │ │ 1101: 000aa34c 168 FUNC GLOBAL DEFAULT 11 CPy_Raise │ │ │ │ 1102: 00113ea8 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen___throw │ │ │ │ 1103: 000d73f8 136 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer_____init__ │ │ │ │ 1104: 00050f38 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_env │ │ │ │ 1105: 00121424 1876 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___addclosure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ 1106: 00466b24 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___VARIADIC_GENERICS │ │ │ │ - 1107: 00183afc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___throw │ │ │ │ + 1107: 00183be0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___throw │ │ │ │ 1108: 00466c8c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_simple_stmt_LineGenerator_env │ │ │ │ - 1109: 002dead8 332 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder___visit_Assign │ │ │ │ - 1110: 0019e958 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___send │ │ │ │ + 1109: 002debbc 332 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder___visit_Assign │ │ │ │ + 1110: 0019ea3c 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___send │ │ │ │ 1111: 000a51d0 128 FUNC GLOBAL DEFAULT 11 CPyInt32_Remainder │ │ │ │ - 1112: 003e7388 372 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern____submatch__BasePattern_glue │ │ │ │ + 1112: 003e746c 372 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern____submatch__BasePattern_glue │ │ │ │ 1113: 00110ee8 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___get_lineno │ │ │ │ 1114: 00070994 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____get__ │ │ │ │ 1115: 000a3dd4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___max_last_string_column_do_transform_StringSplitter_obj_____get__ │ │ │ │ 1116: 000a889c 44 FUNC GLOBAL DEFAULT 11 CPyDict_GetWithNone │ │ │ │ - 1117: 00207d2c 420 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___eat │ │ │ │ + 1117: 00207e0c 420 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___eat │ │ │ │ 1118: 00466874 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___fstring_prefix │ │ │ │ 1119: 000a8a6c 124 FUNC GLOBAL DEFAULT 11 CPyDict_UpdateInDisplay │ │ │ │ 1120: 000d9750 368 FUNC GLOBAL DEFAULT 11 CPyPy_black___spellcheck_pyproject_toml_keys │ │ │ │ - 1121: 0012b884 42952 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___whitespace │ │ │ │ + 1121: 0012b884 42900 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___whitespace │ │ │ │ 1122: 000586b4 196 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplit │ │ │ │ 1123: 00466d4c 4 OBJECT GLOBAL DEFAULT 22 CPyType_cache___Cache │ │ │ │ 1124: 0011c70c 212 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ 1125: 00052f34 104 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_env │ │ │ │ 1126: 00070b9c 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_is_valid_index_factory_obj_____get__ │ │ │ │ - 1127: 003ee2d0 1248 FUNC GLOBAL DEFAULT 11 CPyInit_black___parsing │ │ │ │ + 1127: 003ee3b4 1248 FUNC GLOBAL DEFAULT 11 CPyInit_black___parsing │ │ │ │ 1128: 00058958 192 FUNC GLOBAL DEFAULT 11 CPyDef_driver___ReleaseRange │ │ │ │ 1129: 00466c0c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___left_hand_split_gen │ │ │ │ 1130: 000cc6a4 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____iter_fexpr_slices │ │ │ │ 1131: 000e03a0 68 FUNC GLOBAL DEFAULT 11 CPyPy_black____black_info │ │ │ │ - 1132: 0033f49c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____next__ │ │ │ │ + 1132: 0033f580 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____next__ │ │ │ │ 1133: 004668cc 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___release_TokenProxy_env │ │ │ │ - 1134: 002625dc 324 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___throw │ │ │ │ + 1134: 002626c0 324 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___throw │ │ │ │ 1135: 00121b78 384 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___addclosure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ 1136: 000cf380 488 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____str__ │ │ │ │ 1137: 000d3178 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____iter__ │ │ │ │ - 1138: 002b8010 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___close │ │ │ │ - 1139: 001d6238 3572 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_operand_hug_power_op_obj_____call__ │ │ │ │ - 1140: 001b8db0 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_simple_decorator_expression │ │ │ │ + 1138: 002b80f4 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___close │ │ │ │ + 1139: 001d6318 3572 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_operand_hug_power_op_obj_____call__ │ │ │ │ + 1140: 001b8e90 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_simple_decorator_expression │ │ │ │ 1141: 000af138 32 FUNC GLOBAL DEFAULT 11 CPyDef_token___ISTERMINAL │ │ │ │ - 1142: 002ec300 544 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___maybe_make_parens_invisible_in_atom │ │ │ │ - 1143: 003e7998 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___generate_matches__BasePattern_glue │ │ │ │ - 1144: 00138080 460 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____ensure_trailing_comma │ │ │ │ - 1145: 00303538 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___close │ │ │ │ + 1142: 002ec3e4 544 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___maybe_make_parens_invisible_in_atom │ │ │ │ + 1143: 003e7a7c 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___generate_matches__BasePattern_glue │ │ │ │ + 1144: 00138164 460 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____ensure_trailing_comma │ │ │ │ + 1145: 0030361c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___close │ │ │ │ 1146: 000dbcec 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___target_version_option_callback │ │ │ │ 1147: 00466870 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___blib2to3___pgen2___tokenize___tokenize___tokeneater │ │ │ │ - 1148: 003699dc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____repr__ │ │ │ │ + 1148: 00369ac0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____repr__ │ │ │ │ 1149: 000f03e8 436 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___loads │ │ │ │ 1150: 00466bcc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_comments_delimiter_split_gen │ │ │ │ - 1151: 0025c9e0 1684 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_decrement_after_for_loop_variable │ │ │ │ - 1152: 001596b0 560 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___remove_trailing_semicolon │ │ │ │ - 1153: 0034f0bc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___throw │ │ │ │ + 1151: 0025cac4 1684 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_decrement_after_for_loop_variable │ │ │ │ + 1152: 00159794 560 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___remove_trailing_semicolon │ │ │ │ + 1153: 0034f1a0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___throw │ │ │ │ 1154: 000cf568 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____str__ │ │ │ │ - 1155: 001400d8 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_generator │ │ │ │ + 1155: 001401bc 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_generator │ │ │ │ 1156: 001008bc 388 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_decorator │ │ │ │ 1157: 004669a8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____iter_nameescape_slices_StringSplitter_env │ │ │ │ 1158: 00466e78 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___globals │ │ │ │ - 1159: 0017df3c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___send │ │ │ │ + 1159: 0017e020 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___send │ │ │ │ 1160: 00068770 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____iter__ │ │ │ │ - 1161: 0021cfb8 848 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____parse_single_version │ │ │ │ + 1161: 0021d098 852 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____parse_single_version │ │ │ │ 1162: 000c2848 168 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___dont_increase_indentation │ │ │ │ 1163: 00059218 168 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor___visit_default__Visitor_glue │ │ │ │ - 1164: 0021cb8c 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___leave_fstring │ │ │ │ + 1164: 0021cc6c 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___leave_fstring │ │ │ │ 1165: 00056c8c 60 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____mypyc_defaults_setup │ │ │ │ - 1166: 00304aa0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___send │ │ │ │ - 1167: 001a4078 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_complex_number │ │ │ │ - 1168: 00344468 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1166: 00304b84 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___send │ │ │ │ + 1167: 001a415c 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_complex_number │ │ │ │ + 1168: 0034454c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ 1169: 00115234 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen_____next__ │ │ │ │ 1170: 00051c88 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_env │ │ │ │ 1171: 004669d8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringMerger_gen │ │ │ │ 1172: 000f65b0 68 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen_____next__ │ │ │ │ 1173: 00056220 120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_env │ │ │ │ 1174: 00466af0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___always_one_newline_after_import │ │ │ │ 1175: 00053270 120 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_env │ │ │ │ 1176: 000caf10 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper_____mypyc_defaults_setup │ │ │ │ - 1177: 002cff98 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___send │ │ │ │ - 1178: 00264904 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1179: 0039bae0 8848 FUNC GLOBAL DEFAULT 11 CPyDef_black____format_str_once │ │ │ │ + 1177: 002d007c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___send │ │ │ │ + 1178: 002649e8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1179: 0039bbc4 8848 FUNC GLOBAL DEFAULT 11 CPyDef_black____format_str_once │ │ │ │ 1180: 00466854 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___find_cookie_detect_encoding_obj │ │ │ │ 1181: 00466b58 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___F_STRINGS │ │ │ │ 1182: 0043f848 1744 OBJECT GLOBAL DEFAULT 18 CPyLit_Str │ │ │ │ 1183: 00466ca8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_dictsetmaker_LineGenerator_gen │ │ │ │ - 1184: 002f9f98 2940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___remove_with_parens │ │ │ │ + 1184: 002fa07c 2940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___remove_with_parens │ │ │ │ 1185: 00054410 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen │ │ │ │ - 1186: 00223f30 4072 FUNC GLOBAL DEFAULT 11 CPyDef_strings___char_width │ │ │ │ + 1186: 00224014 4072 FUNC GLOBAL DEFAULT 11 CPyDef_strings___char_width │ │ │ │ 1187: 00466f8c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_enum │ │ │ │ - 1188: 00322478 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___throw │ │ │ │ + 1188: 0032255c 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___throw │ │ │ │ 1189: 000d1cf8 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___generate_matches__BasePattern_glue │ │ │ │ - 1190: 0017b09c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___close │ │ │ │ - 1191: 0025b19c 508 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___mask_cell │ │ │ │ + 1190: 0017b180 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___close │ │ │ │ + 1191: 0025b280 508 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___mask_cell │ │ │ │ 1192: 00466dd8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_driver___globals │ │ │ │ - 1193: 00313e9c 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____next__ │ │ │ │ - 1194: 001598e0 3484 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___put_trailing_semicolon_back │ │ │ │ + 1193: 00313f80 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____next__ │ │ │ │ + 1194: 001599c4 3484 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___put_trailing_semicolon_back │ │ │ │ 1195: 00464f98 60 OBJECT GLOBAL DEFAULT 21 parsing___InvalidInput_members │ │ │ │ 1196: 00466e00 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pygram_internal │ │ │ │ 1197: 000cc450 596 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____iter_fexpr_slices │ │ │ │ - 1198: 0020c410 580 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_lookup_hug_power_op_obj_____call__ │ │ │ │ - 1199: 003e5960 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_import │ │ │ │ - 1200: 002f958c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___throw │ │ │ │ + 1198: 0020c4f0 580 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_lookup_hug_power_op_obj_____call__ │ │ │ │ + 1199: 003e5a44 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_import │ │ │ │ + 1200: 002f9670 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___throw │ │ │ │ 1201: 00053734 116 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_env │ │ │ │ - 1202: 00225aac 688 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___is_in_fstring_expression │ │ │ │ + 1202: 00225b90 688 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___is_in_fstring_expression │ │ │ │ 1203: 004668dc 4 OBJECT GLOBAL DEFAULT 22 CPyType_conv___Converter │ │ │ │ - 1204: 0038e278 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___throw │ │ │ │ - 1205: 0023f64c 4236 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern_____init__ │ │ │ │ + 1204: 0038e35c 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___throw │ │ │ │ + 1205: 0023f730 4236 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern_____init__ │ │ │ │ 1206: 000ff954 364 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_fmt_pass_converted │ │ │ │ 1207: 004669e8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___is_simple_operand_hug_power_op_obj │ │ │ │ 1208: 00466a04 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___BaseStringSplitter │ │ │ │ - 1209: 001db33c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___send │ │ │ │ + 1209: 001db41c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___send │ │ │ │ 1210: 000545bc 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen │ │ │ │ - 1211: 001819cc 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____next__ │ │ │ │ + 1211: 00181ab0 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____next__ │ │ │ │ 1212: 00071750 156 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Err_____init__ │ │ │ │ - 1213: 00298008 68 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ + 1213: 002980ec 68 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ 1214: 00111b00 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen_____next__ │ │ │ │ - 1215: 0029ad70 1756 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ + 1215: 0029ae54 1756 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ 1216: 00466bdc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_delimiter_split_obj │ │ │ │ - 1217: 001db4ac 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___throw │ │ │ │ + 1217: 001db58c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___throw │ │ │ │ 1218: 000527dc 116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_env │ │ │ │ 1219: 000d588c 188 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser │ │ │ │ 1220: 000c810c 348 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Ok_____init__ │ │ │ │ 1221: 00466928 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___leaves_Leaf_gen │ │ │ │ 1222: 00051024 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen │ │ │ │ 1223: 00051b44 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen │ │ │ │ 1224: 000569a0 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen │ │ │ │ 1225: 00103bd4 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_arith_like │ │ │ │ - 1226: 00290394 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____next__ │ │ │ │ + 1226: 00290478 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____next__ │ │ │ │ 1227: 00102c78 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line_____str__ │ │ │ │ 1228: 00466980 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___insert_str_child_insert_str_child_factory_obj │ │ │ │ 1229: 00466fc4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black_internal │ │ │ │ 1230: 00466988 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringParenWrapper_gen │ │ │ │ - 1231: 001b9bec 240 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node │ │ │ │ - 1232: 00389f5c 1296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser____addtoken │ │ │ │ + 1231: 001b9ccc 240 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node │ │ │ │ + 1232: 0038a040 1296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser____addtoken │ │ │ │ 1233: 000baf08 848 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_stmt │ │ │ │ 1234: 000f3c38 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize____combinations │ │ │ │ - 1235: 002f46c4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___send │ │ │ │ + 1235: 002f47a8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___send │ │ │ │ 1236: 00052690 104 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_obj │ │ │ │ 1237: 00466c74 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_power_LineGenerator_env │ │ │ │ - 1238: 00181a10 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____next__ │ │ │ │ + 1238: 00181af4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____next__ │ │ │ │ 1239: 00466cd0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_DEDENT_LineGenerator_gen │ │ │ │ - 1240: 00322128 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____next__ │ │ │ │ + 1240: 0032220c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____next__ │ │ │ │ 1241: 00056d04 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern_____mypyc_defaults_setup │ │ │ │ 1242: 000a86a4 16 FUNC GLOBAL DEFAULT 11 CPySequence_RMultiply │ │ │ │ - 1243: 0030de7c 6176 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____mypyc_generator_helper__ │ │ │ │ + 1243: 0030df60 6176 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____mypyc_generator_helper__ │ │ │ │ 1244: 00057f28 204 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line │ │ │ │ - 1245: 00170f54 12 FUNC GLOBAL DEFAULT 11 CPyIter_Next │ │ │ │ - 1246: 003664e8 8972 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ + 1245: 00171038 12 FUNC GLOBAL DEFAULT 11 CPyIter_Next │ │ │ │ + 1246: 003665cc 8972 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ 1247: 000e62f8 676 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___last_leaf │ │ │ │ 1248: 000c5520 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_type_ignore_comment │ │ │ │ 1249: 000b6f00 348 FUNC GLOBAL DEFAULT 11 CPy_AddTraceback │ │ │ │ 1250: 000a4db0 52 FUNC GLOBAL DEFAULT 11 CPyBool_Str │ │ │ │ 1251: 000a88c8 184 FUNC GLOBAL DEFAULT 11 CPyDict_SetDefault │ │ │ │ 1252: 00112774 872 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ - 1253: 0027fd50 460 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____prefer_split_rhs_oop_over_rhs │ │ │ │ + 1253: 0027fe34 460 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____prefer_split_rhs_oop_over_rhs │ │ │ │ 1254: 00466984 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___insert_str_child_factory_env │ │ │ │ 1255: 000e36b0 424 FUNC GLOBAL DEFAULT 11 CPyDef_lines___line_to_string │ │ │ │ - 1256: 0023cc6c 168 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___parse_line_ranges │ │ │ │ + 1256: 0023cd50 168 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___parse_line_ranges │ │ │ │ 1257: 000d121c 348 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___generate_matches │ │ │ │ - 1258: 003e6ab8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___prefix │ │ │ │ - 1259: 002b87b0 26960 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1258: 003e6b9c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___prefix │ │ │ │ + 1259: 002b8894 26960 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1260: 00051908 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen │ │ │ │ - 1261: 001fe0f8 2776 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____mypyc_generator_helper__ │ │ │ │ + 1261: 001fe1d8 2776 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____mypyc_generator_helper__ │ │ │ │ 1262: 00466958 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___BasePattern │ │ │ │ - 1263: 00337508 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1264: 00300a50 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___close │ │ │ │ - 1265: 00162810 3108 FUNC GLOBAL DEFAULT 11 CPyDef_ranges_____top_level__ │ │ │ │ - 1266: 0027311c 1532 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___fstring_to_string │ │ │ │ - 1267: 002d4f3c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___send │ │ │ │ - 1268: 003028d8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ - 1269: 0023bb84 280 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___sanitized_lines │ │ │ │ - 1270: 001fb7c8 732 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____get_last_non_comment_leaf │ │ │ │ + 1263: 003375ec 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1264: 00300b34 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___close │ │ │ │ + 1265: 001628f4 3108 FUNC GLOBAL DEFAULT 11 CPyDef_ranges_____top_level__ │ │ │ │ + 1266: 00273200 1532 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___fstring_to_string │ │ │ │ + 1267: 002d5020 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___send │ │ │ │ + 1268: 003029bc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1269: 0023bc68 280 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___sanitized_lines │ │ │ │ + 1270: 001fb8a8 732 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____get_last_non_comment_leaf │ │ │ │ 1271: 00051260 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen │ │ │ │ - 1272: 0022fa54 2688 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern_____init__ │ │ │ │ + 1272: 0022fb38 2688 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern_____init__ │ │ │ │ 1273: 00466c54 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_factor_LineGenerator_env │ │ │ │ - 1274: 00322d30 29552 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____mypyc_generator_helper__ │ │ │ │ - 1275: 0029e64c 11100 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_string_quotes │ │ │ │ - 1276: 002f5134 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___close │ │ │ │ + 1274: 00322e14 29552 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____mypyc_generator_helper__ │ │ │ │ + 1275: 0029e730 11100 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_string_quotes │ │ │ │ + 1276: 002f5218 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___close │ │ │ │ 1277: 000d885c 792 FUNC GLOBAL DEFAULT 11 CPyDef_black___from_configuration_WriteBack_obj_____call__ │ │ │ │ - 1278: 0027d710 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___close │ │ │ │ - 1279: 0036c804 5600 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___parse_ast │ │ │ │ + 1278: 0027d7f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___close │ │ │ │ + 1279: 0036c8e8 5600 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___parse_ast │ │ │ │ 1280: 00056f14 92 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter │ │ │ │ 1281: 004669b8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringSplitter_gen │ │ │ │ 1282: 00059170 168 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor___visit__Visitor_glue │ │ │ │ - 1283: 0023f54c 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_uncollapsable_type_comments │ │ │ │ - 1284: 0026ef98 1376 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___convert │ │ │ │ - 1285: 00193030 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___throw │ │ │ │ + 1283: 0023f630 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_uncollapsable_type_comments │ │ │ │ + 1284: 0026f07c 1376 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___convert │ │ │ │ + 1285: 00193114 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___throw │ │ │ │ 1286: 00112adc 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ - 1287: 001eb01c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___close │ │ │ │ - 1288: 001d9240 2656 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___has_magic_trailing_comma │ │ │ │ + 1287: 001eb0fc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___close │ │ │ │ + 1288: 001d9320 2656 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___has_magic_trailing_comma │ │ │ │ 1289: 0010a5cc 164 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Err___err │ │ │ │ 1290: 000d7d90 260 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___enter_fstring │ │ │ │ - 1291: 00235030 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___close │ │ │ │ + 1291: 00235114 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___close │ │ │ │ 1292: 00056544 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen │ │ │ │ 1293: 0005351c 92 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen │ │ │ │ - 1294: 002ab6e4 292 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___read │ │ │ │ - 1295: 001909f8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___send │ │ │ │ - 1296: 00222838 896 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____leaf_line_end │ │ │ │ - 1297: 0026c670 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___close │ │ │ │ + 1294: 002ab7c8 292 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___read │ │ │ │ + 1295: 00190adc 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___send │ │ │ │ + 1296: 0022291c 896 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____leaf_line_end │ │ │ │ + 1297: 0026c754 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___close │ │ │ │ 1298: 000689bc 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____iter__ │ │ │ │ 1299: 00466bbc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_standalone_comment_split_obj │ │ │ │ - 1300: 002dcfac 6956 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder___visit_Assign │ │ │ │ + 1300: 002dd090 6956 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder___visit_Assign │ │ │ │ 1301: 000d826c 352 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens │ │ │ │ 1302: 00051d74 116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_env │ │ │ │ - 1303: 003e6818 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___next_sibling │ │ │ │ - 1304: 003448d8 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___throw │ │ │ │ + 1303: 003e68fc 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___next_sibling │ │ │ │ + 1304: 003449bc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___throw │ │ │ │ 1305: 0006feb0 136 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_obj_____get__ │ │ │ │ 1306: 0005107c 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_env │ │ │ │ - 1307: 002b86ec 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___close │ │ │ │ + 1307: 002b87d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___close │ │ │ │ 1308: 00466dd0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pkgutil │ │ │ │ 1309: 00466d34 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___generate_comments_gen │ │ │ │ 1310: 00466eb4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_collections │ │ │ │ - 1311: 00222bb8 300 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____leaf_line_end │ │ │ │ - 1312: 00181ad4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___send │ │ │ │ + 1311: 00222c9c 300 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____leaf_line_end │ │ │ │ + 1312: 00181bb8 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___send │ │ │ │ 1313: 00111518 432 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node____eq │ │ │ │ - 1314: 0030f9e0 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___throw │ │ │ │ - 1315: 001baa94 216 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___copy │ │ │ │ - 1316: 001fac18 196 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___get_open_lsqb │ │ │ │ - 1317: 0032cdb4 5332 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper___do_splitter_match │ │ │ │ + 1314: 0030fac4 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___throw │ │ │ │ + 1315: 001bab74 216 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___copy │ │ │ │ + 1316: 001facf8 196 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___get_open_lsqb │ │ │ │ + 1317: 0032ce98 5332 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper___do_splitter_match │ │ │ │ 1318: 00103234 2464 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_arith_like │ │ │ │ 1319: 000d535c 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen_____iter__ │ │ │ │ - 1320: 00190b20 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___throw │ │ │ │ - 1321: 00309450 448 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___run_transformer │ │ │ │ - 1322: 00345198 14484 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____first_right_hand_split │ │ │ │ - 1323: 001a0e54 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___close │ │ │ │ + 1320: 00190c04 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___throw │ │ │ │ + 1321: 00309534 448 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___run_transformer │ │ │ │ + 1322: 0034527c 14484 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____first_right_hand_split │ │ │ │ + 1323: 001a0f38 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___close │ │ │ │ 1324: 000a73a0 264 FUNC GLOBAL DEFAULT 11 CPyList_Build │ │ │ │ 1325: 000a5990 120 FUNC GLOBAL DEFAULT 11 CPyFloat_Log │ │ │ │ - 1326: 0036a67c 1608 FUNC GLOBAL DEFAULT 11 CPyDef_driver___main │ │ │ │ - 1327: 003345d4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1328: 00275f9c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___throw │ │ │ │ + 1326: 0036a760 1608 FUNC GLOBAL DEFAULT 11 CPyDef_driver___main │ │ │ │ + 1327: 003346b8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1328: 00276080 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___throw │ │ │ │ 1329: 00100010 1288 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___clone │ │ │ │ - 1330: 001fca24 2200 FUNC GLOBAL DEFAULT 11 CPyDef_lines___LinesBlock___all_lines │ │ │ │ - 1331: 0018bb3c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___throw │ │ │ │ - 1332: 0026234c 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___send │ │ │ │ + 1330: 001fcb04 2200 FUNC GLOBAL DEFAULT 11 CPyDef_lines___LinesBlock___all_lines │ │ │ │ + 1331: 0018bc20 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___throw │ │ │ │ + 1332: 00262430 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___send │ │ │ │ 1333: 000fe7a8 1800 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_def │ │ │ │ 1334: 000504d4 0 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer___do_match │ │ │ │ 1335: 00466f6c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pathspec___patterns___gitwildmatch │ │ │ │ 1336: 000ffe04 216 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____call__ │ │ │ │ 1337: 0011a6ec 436 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy___can_advance │ │ │ │ 1338: 00072eb4 180 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_env │ │ │ │ 1339: 004668b0 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___switch_to_Recorder_gen │ │ │ │ - 1340: 0032cc64 336 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder___visit_Expr │ │ │ │ + 1340: 0032cd48 336 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder___visit_Expr │ │ │ │ 1341: 00466b4c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___TRAILING_COMMA_IN_DEF │ │ │ │ - 1342: 0036eefc 29516 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ - 1343: 0025e46c 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern │ │ │ │ - 1344: 001dfd64 356 FUNC GLOBAL DEFAULT 11 CPyPy_comments___list_comments │ │ │ │ + 1342: 0036efe0 29516 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1343: 0025e550 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern │ │ │ │ + 1344: 001dfe44 356 FUNC GLOBAL DEFAULT 11 CPyPy_comments___list_comments │ │ │ │ 1345: 00466eec 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___brackets_internal │ │ │ │ 1346: 000c49a8 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_empty_lpar │ │ │ │ 1347: 00051794 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_env │ │ │ │ - 1348: 00369524 1208 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____repr__ │ │ │ │ + 1348: 00369608 1208 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____repr__ │ │ │ │ 1349: 000a46a4 72 FUNC GLOBAL DEFAULT 11 CPyTagged_FromInt64 │ │ │ │ - 1350: 0013ca68 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_yield │ │ │ │ + 1350: 0013cb4c 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_yield │ │ │ │ 1351: 00125e8c 4 FUNC GLOBAL DEFAULT 11 CPyTagged_Id │ │ │ │ 1352: 0006857c 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____iter__ │ │ │ │ 1353: 000f6828 292 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen___throw │ │ │ │ 1354: 000d8818 68 FUNC GLOBAL DEFAULT 11 CPy_TypeErrorTraceback │ │ │ │ 1355: 000a4d24 52 FUNC GLOBAL DEFAULT 11 CPyTagged_XDecRef │ │ │ │ - 1356: 0036a3bc 356 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___type_repr │ │ │ │ - 1357: 0030c26c 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___throw │ │ │ │ + 1356: 0036a4a0 356 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___type_repr │ │ │ │ + 1357: 0030c350 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___throw │ │ │ │ 1358: 000a3100 176 FUNC GLOBAL DEFAULT 11 CPyArg_ParseStackAndKeywordsOneArg │ │ │ │ 1359: 00466ab0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___UNPACKING_PARENTS │ │ │ │ - 1360: 002ffde4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1361: 001e342c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___throw │ │ │ │ + 1360: 002ffec8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1361: 001e350c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___throw │ │ │ │ 1362: 000bf980 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_tname │ │ │ │ - 1363: 002f261c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___throw │ │ │ │ + 1363: 002f2700 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___throw │ │ │ │ 1364: 000c7230 280 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast │ │ │ │ - 1365: 001db278 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____next__ │ │ │ │ - 1366: 00381264 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___throw │ │ │ │ + 1365: 001db358 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____next__ │ │ │ │ + 1366: 00381348 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___throw │ │ │ │ 1367: 000d5948 444 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser_____init__ │ │ │ │ - 1368: 001eab7c 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____next__ │ │ │ │ + 1368: 001eac5c 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____next__ │ │ │ │ 1369: 00466888 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_token___tok_name │ │ │ │ 1370: 0010c464 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen_____next__ │ │ │ │ - 1371: 002bfd94 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___close │ │ │ │ - 1372: 003035f8 4816 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1371: 002bfe78 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___close │ │ │ │ + 1372: 003036dc 4816 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ 1373: 00466a64 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing____stringify_ast_with_new_parent_env │ │ │ │ - 1374: 0033f5a4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___send │ │ │ │ - 1375: 003e991c 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___const │ │ │ │ + 1374: 0033f688 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___send │ │ │ │ + 1375: 003e9a00 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___const │ │ │ │ 1376: 00466f70 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pathspec │ │ │ │ 1377: 000686a8 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____iter__ │ │ │ │ 1378: 000a4314 192 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___closure_make_dfa_ParserGenerator_obj_____get__ │ │ │ │ 1379: 00466ae4 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___Preview │ │ │ │ 1380: 0006895c 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____iter__ │ │ │ │ 1381: 000ec580 496 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_factory │ │ │ │ - 1382: 0022b6a8 448 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern___match │ │ │ │ + 1382: 0022b78c 448 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern___match │ │ │ │ 1383: 000aa870 140 FUNC GLOBAL DEFAULT 11 CPy_GetExcInfo │ │ │ │ 1384: 000690b8 100 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____iter__ │ │ │ │ 1385: 0046691c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___pre_order_Leaf_env │ │ │ │ - 1386: 0013e338 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_one_tuple │ │ │ │ + 1386: 0013e41c 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_one_tuple │ │ │ │ 1387: 000bd858 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_async_stmt │ │ │ │ - 1388: 003ef1bc 5076 FUNC GLOBAL DEFAULT 11 CPyInit_black___trans │ │ │ │ - 1389: 00229824 416 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___replace_child │ │ │ │ - 1390: 0036a520 348 FUNC GLOBAL DEFAULT 11 CPyPy_driver___load_packaged_grammar │ │ │ │ + 1388: 003ef2a0 5076 FUNC GLOBAL DEFAULT 11 CPyInit_black___trans │ │ │ │ + 1389: 00229908 416 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___replace_child │ │ │ │ + 1390: 0036a604 348 FUNC GLOBAL DEFAULT 11 CPyPy_driver___load_packaged_grammar │ │ │ │ 1391: 000a4790 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer_____init__ │ │ │ │ 1392: 00069d64 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen_____iter__ │ │ │ │ - 1393: 0021c760 308 FUNC GLOBAL DEFAULT 11 CPyPy_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____call__ │ │ │ │ - 1394: 001bac98 120 FUNC GLOBAL DEFAULT 11 CPyLong_AsSsize_tAndOverflow_ │ │ │ │ + 1393: 0021c840 308 FUNC GLOBAL DEFAULT 11 CPyPy_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____call__ │ │ │ │ + 1394: 001bad78 120 FUNC GLOBAL DEFAULT 11 CPyLong_AsSsize_tAndOverflow_ │ │ │ │ 1395: 000e4334 1140 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___parent_type │ │ │ │ - 1396: 00207814 432 FUNC GLOBAL DEFAULT 11 CPyPy_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ + 1396: 002078f4 432 FUNC GLOBAL DEFAULT 11 CPyPy_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ 1397: 000f3288 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___maybe │ │ │ │ - 1398: 00305ccc 920 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____safe_add_trailing_comma │ │ │ │ + 1398: 00305db0 920 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____safe_add_trailing_comma │ │ │ │ 1399: 000c1724 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____iter__ │ │ │ │ 1400: 0006988c 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____iter__ │ │ │ │ 1401: 00109a10 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_import │ │ │ │ 1402: 00466af4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___multiline_string_handling │ │ │ │ - 1403: 0019c690 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____mypyc_generator_helper__ │ │ │ │ - 1404: 003e4b44 72 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___send │ │ │ │ - 1405: 003688c8 68 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____next__ │ │ │ │ - 1406: 00192d9c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___send │ │ │ │ + 1403: 0019c774 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____mypyc_generator_helper__ │ │ │ │ + 1404: 003e4c28 72 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___send │ │ │ │ + 1405: 003689ac 68 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____next__ │ │ │ │ + 1406: 00192e80 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___send │ │ │ │ 1407: 00053fb0 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen │ │ │ │ - 1408: 003b0774 444 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_file_contents │ │ │ │ + 1408: 003b0858 444 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_file_contents │ │ │ │ 1409: 000ca494 728 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger___do_transform │ │ │ │ 1410: 000d1378 268 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern_____mypyc_defaults_setup │ │ │ │ 1411: 000688f8 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____iter__ │ │ │ │ 1412: 00466adc 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___Mode │ │ │ │ - 1413: 0027cb78 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____next__ │ │ │ │ + 1413: 0027cc5c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____next__ │ │ │ │ 1414: 000ce258 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___pre_order │ │ │ │ 1415: 00466ddc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___driver │ │ │ │ 1416: 000684b8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____iter__ │ │ │ │ 1417: 00466b00 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___string_processing │ │ │ │ 1418: 000ed1c0 528 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___match_seq │ │ │ │ - 1419: 0019d3c0 5052 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ - 1420: 00380f18 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1421: 00381c70 11336 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___push │ │ │ │ - 1422: 001fa6f4 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Subtract_ │ │ │ │ - 1423: 002079c4 436 FUNC GLOBAL DEFAULT 11 CPyPy_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ - 1424: 001db160 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1425: 0031efbc 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____next__ │ │ │ │ + 1419: 0019d4a4 5052 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ + 1420: 00380ffc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1421: 00381d54 11336 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___push │ │ │ │ + 1422: 001fa7d4 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Subtract_ │ │ │ │ + 1423: 00207aa4 436 FUNC GLOBAL DEFAULT 11 CPyPy_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ + 1424: 001db240 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1425: 0031f0a0 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____next__ │ │ │ │ 1426: 000d1e28 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____iter__ │ │ │ │ 1427: 00050a88 88 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen │ │ │ │ 1428: 000d7a50 228 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState_____init__ │ │ │ │ 1429: 000ee310 3128 FUNC GLOBAL DEFAULT 11 CPyDef_driver____generate_pickle_name │ │ │ │ 1430: 000edd30 704 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver_____init__ │ │ │ │ - 1431: 002882ec 6960 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_docstring │ │ │ │ - 1432: 001db234 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____next__ │ │ │ │ - 1433: 0030f874 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___send │ │ │ │ - 1434: 003225bc 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___close │ │ │ │ - 1435: 0030699c 3788 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____remove_backslash_line_continuation_chars │ │ │ │ + 1431: 002883d0 6960 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_docstring │ │ │ │ + 1432: 001db314 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____next__ │ │ │ │ + 1433: 0030f958 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___send │ │ │ │ + 1434: 003226a0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___close │ │ │ │ + 1435: 00306a80 3788 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____remove_backslash_line_continuation_chars │ │ │ │ 1436: 000f28b0 296 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState_____ne__ │ │ │ │ 1437: 000d0f04 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen_____iter__ │ │ │ │ - 1438: 00234c9c 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___send │ │ │ │ + 1438: 00234d80 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___send │ │ │ │ 1439: 000ead7c 344 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____eq__ │ │ │ │ - 1440: 0031fb48 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___close │ │ │ │ - 1441: 00265d90 532 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____normalize_import_from │ │ │ │ - 1442: 001d2740 292 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___throw │ │ │ │ - 1443: 0019e77c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ - 1444: 001b9cdc 584 FUNC GLOBAL DEFAULT 11 CPyDef_parse___lam_sub │ │ │ │ - 1445: 00187620 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___throw │ │ │ │ - 1446: 00268a80 864 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker____maybe_empty_lines_for_class_or_def │ │ │ │ + 1440: 0031fc2c 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___close │ │ │ │ + 1441: 00265e74 532 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____normalize_import_from │ │ │ │ + 1442: 001d2820 292 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___throw │ │ │ │ + 1443: 0019e860 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ + 1444: 001b9dbc 584 FUNC GLOBAL DEFAULT 11 CPyDef_parse___lam_sub │ │ │ │ + 1445: 00187704 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___throw │ │ │ │ + 1446: 00268b64 864 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker____maybe_empty_lines_for_class_or_def │ │ │ │ 1447: 000be7dc 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_SEMI │ │ │ │ - 1448: 0020a034 448 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___line │ │ │ │ + 1448: 0020a114 448 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___line │ │ │ │ 1449: 00056e44 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern_____mypyc_defaults_setup │ │ │ │ 1450: 000a8658 76 FUNC GLOBAL DEFAULT 11 CPySequence_Multiply │ │ │ │ - 1451: 001a36f4 1604 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_scientific_notation │ │ │ │ - 1452: 0018dff0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____next__ │ │ │ │ - 1453: 0020a368 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Remainder_ │ │ │ │ + 1451: 001a37d8 1604 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_scientific_notation │ │ │ │ + 1452: 0018e0d4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____next__ │ │ │ │ + 1453: 0020a448 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Remainder_ │ │ │ │ 1454: 000a49a4 220 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper │ │ │ │ 1455: 000d6404 1072 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState_____init__ │ │ │ │ 1456: 00466c30 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_atom_LineGenerator_gen │ │ │ │ 1457: 000d98c0 8004 FUNC GLOBAL DEFAULT 11 CPyDef_black___read_pyproject_toml │ │ │ │ - 1458: 00221c84 2800 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy_____next__ │ │ │ │ - 1459: 002fac88 3140 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append │ │ │ │ - 1460: 00289e1c 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_docstring │ │ │ │ + 1458: 00221d68 2800 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy_____next__ │ │ │ │ + 1459: 002fad6c 3140 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append │ │ │ │ + 1460: 00289f00 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_docstring │ │ │ │ 1461: 0005093c 88 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_future_imports_env │ │ │ │ 1462: 00103d48 2492 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_empty_tuple │ │ │ │ - 1463: 002f9464 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___send │ │ │ │ + 1463: 002f9548 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___send │ │ │ │ 1464: 00069828 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____iter__ │ │ │ │ - 1465: 0023acd4 3760 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___sanitized_lines │ │ │ │ + 1465: 0023adb8 3760 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___sanitized_lines │ │ │ │ 1466: 00068208 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____iter__ │ │ │ │ 1467: 000cdfa0 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___post_order │ │ │ │ - 1468: 00264eb0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___close │ │ │ │ - 1469: 00158860 3664 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___remove_trailing_semicolon │ │ │ │ + 1468: 00264f94 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___close │ │ │ │ + 1469: 00158944 3664 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___remove_trailing_semicolon │ │ │ │ 1470: 00466c38 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_NUMBER_LineGenerator_gen │ │ │ │ - 1471: 001843bc 11764 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1472: 001d177c 352 FUNC GLOBAL DEFAULT 11 CPyDef_driver___ReleaseRange___lock │ │ │ │ + 1471: 001844a0 11764 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1472: 001d185c 352 FUNC GLOBAL DEFAULT 11 CPyDef_driver___ReleaseRange___lock │ │ │ │ 1473: 00466a48 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen │ │ │ │ 1474: 00466d9c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___NO │ │ │ │ - 1475: 003012e4 488 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append_safe │ │ │ │ + 1475: 003013c8 488 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append_safe │ │ │ │ 1476: 000cfba0 388 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf____eq │ │ │ │ - 1477: 0033f980 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___close │ │ │ │ - 1478: 002c8ca8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___close │ │ │ │ + 1477: 0033fa64 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___close │ │ │ │ + 1478: 002c8d8c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___close │ │ │ │ 1479: 000fb4ec 236 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator_____post_init__ │ │ │ │ - 1480: 0030fb04 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___throw │ │ │ │ + 1480: 0030fbe8 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___throw │ │ │ │ 1481: 00466e9c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___numerics_internal │ │ │ │ - 1482: 002077f8 28 FUNC GLOBAL DEFAULT 11 CPyFloat_Ceil │ │ │ │ - 1483: 00290834 1716 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___close │ │ │ │ - 1484: 002066d8 1660 FUNC GLOBAL DEFAULT 11 CPyDef_literals___test │ │ │ │ + 1482: 002078d8 28 FUNC GLOBAL DEFAULT 11 CPyFloat_Ceil │ │ │ │ + 1483: 00290918 1716 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___close │ │ │ │ + 1484: 002067b8 1660 FUNC GLOBAL DEFAULT 11 CPyDef_literals___test │ │ │ │ 1485: 000d7900 336 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___is_fstring_start │ │ │ │ - 1486: 002c4100 16148 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ - 1487: 0017106c 10020 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____mypyc_generator_helper__ │ │ │ │ + 1486: 002c41e4 16148 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 1487: 00171150 10020 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____mypyc_generator_helper__ │ │ │ │ 1488: 00056c30 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen │ │ │ │ 1489: 000ebb44 392 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___append_child │ │ │ │ - 1490: 0017911c 6600 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1490: 00179200 6600 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1491: 00466f30 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___mode │ │ │ │ - 1492: 00275d70 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____next__ │ │ │ │ - 1493: 001d23fc 212 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____mypyc_generator_helper__ │ │ │ │ - 1494: 0021f61c 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match_seq__BasePattern_glue │ │ │ │ + 1492: 00275e54 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____next__ │ │ │ │ + 1493: 001d24dc 212 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____mypyc_generator_helper__ │ │ │ │ + 1494: 0021f700 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match_seq__BasePattern_glue │ │ │ │ 1495: 00466e98 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___numerics │ │ │ │ 1496: 00112e20 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen___throw │ │ │ │ - 1497: 00297f34 212 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ + 1497: 00298018 212 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ 1498: 0011dbc4 68 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen_____next__ │ │ │ │ 1499: 00117098 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen___send │ │ │ │ 1500: 000bdaa4 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_async_stmt │ │ │ │ 1501: 00466abc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___STARS │ │ │ │ 1502: 00466a98 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___OPENING_BRACKETS │ │ │ │ 1503: 00052030 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen │ │ │ │ 1504: 000d5420 456 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___backtrack │ │ │ │ - 1505: 001a5b90 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___throw │ │ │ │ + 1505: 001a5c74 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___throw │ │ │ │ 1506: 0011e820 8696 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___calcfirst │ │ │ │ - 1507: 00209c5c 504 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___make_simple_prefix │ │ │ │ - 1508: 00173d48 1756 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___close │ │ │ │ + 1507: 00209d3c 504 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___make_simple_prefix │ │ │ │ + 1508: 00173e2c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___close │ │ │ │ 1509: 00068518 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____iter__ │ │ │ │ - 1510: 002ef5b0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___close │ │ │ │ + 1510: 002ef694 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___close │ │ │ │ 1511: 00466b10 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___TYPE_PARAM_DEFAULTS │ │ │ │ 1512: 000a6a68 148 FUNC GLOBAL DEFAULT 11 CPy_Decode │ │ │ │ - 1513: 0037e94c 636 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_fstring_quotes │ │ │ │ + 1513: 0037ea30 636 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_fstring_quotes │ │ │ │ 1514: 00466ba0 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___EmptyLineTracker │ │ │ │ - 1515: 003347b0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___send │ │ │ │ - 1516: 002d4d18 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____mypyc_generator_helper__ │ │ │ │ + 1515: 00334894 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___send │ │ │ │ + 1516: 002d4dfc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____mypyc_generator_helper__ │ │ │ │ 1517: 000699b4 96 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen_____iter__ │ │ │ │ - 1518: 00178710 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___throw │ │ │ │ - 1519: 0039f0d0 448 FUNC GLOBAL DEFAULT 11 CPyPy_black___check_stability_and_equivalence │ │ │ │ + 1518: 001787f4 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___throw │ │ │ │ + 1519: 0039f1b4 448 FUNC GLOBAL DEFAULT 11 CPyPy_black___check_stability_and_equivalence │ │ │ │ 1520: 000592c0 932 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter_____mypyc_defaults_setup │ │ │ │ 1521: 00128250 232 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___remove_trailing_comma │ │ │ │ - 1522: 0026a4a4 7200 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1523: 001e3304 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___send │ │ │ │ - 1524: 0032a1b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____next__ │ │ │ │ + 1522: 0026a588 7200 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1523: 001e33e4 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___send │ │ │ │ + 1524: 0032a29c 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____next__ │ │ │ │ 1525: 00050d88 124 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_env │ │ │ │ 1526: 000bee5c 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_STANDALONE_COMMENT │ │ │ │ 1527: 000f7f74 1056 FUNC GLOBAL DEFAULT 11 CPyDef_comments___children_contains_fmt_on │ │ │ │ 1528: 000e8dbc 536 FUNC GLOBAL DEFAULT 11 CPyDef_strings___sub_twice │ │ │ │ - 1529: 0029b510 348 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_node_to_standalone_comment │ │ │ │ + 1529: 0029b5f4 348 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_node_to_standalone_comment │ │ │ │ 1530: 000c2f74 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____iter__ │ │ │ │ - 1531: 0018dfac 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____next__ │ │ │ │ + 1531: 0018e090 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____next__ │ │ │ │ 1532: 000ca10c 440 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer_____call__ │ │ │ │ 1533: 00052cd4 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen │ │ │ │ 1534: 00068148 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____iter__ │ │ │ │ 1535: 00068ff0 100 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____iter__ │ │ │ │ 1536: 00466cc8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_stmt_LineGenerator_gen │ │ │ │ - 1537: 0019a844 72 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___send │ │ │ │ - 1538: 00275c58 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1537: 0019a928 72 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___send │ │ │ │ + 1538: 00275d3c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1539: 000516cc 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen │ │ │ │ 1540: 000bd794 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____iter__ │ │ │ │ 1541: 004669e0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans_____call___3_StringTransformer_gen │ │ │ │ - 1542: 001de860 5380 FUNC GLOBAL DEFAULT 11 CPyDef_comments___list_comments │ │ │ │ + 1542: 001de940 5380 FUNC GLOBAL DEFAULT 11 CPyDef_comments___list_comments │ │ │ │ 1543: 00124ba4 44 FUNC GLOBAL DEFAULT 11 CPy_GetCoro │ │ │ │ 1544: 00466c00 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____maybe_split_omitting_optional_parens_env │ │ │ │ 1545: 000525d8 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___dont_increase_indentation_env │ │ │ │ 1546: 000a681c 128 FUNC GLOBAL DEFAULT 11 CPyStr_Split │ │ │ │ - 1547: 00182564 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___close │ │ │ │ - 1548: 00338418 6988 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___get_leaves_inside_matching_brackets │ │ │ │ - 1549: 001395c0 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____prefer_paren_wrap_match │ │ │ │ + 1547: 00182648 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___close │ │ │ │ + 1548: 003384fc 6988 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___get_leaves_inside_matching_brackets │ │ │ │ + 1549: 001396a4 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____prefer_paren_wrap_match │ │ │ │ 1550: 00072aa4 156 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern │ │ │ │ 1551: 00466954 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___LeafPattern │ │ │ │ - 1552: 0037999c 10116 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___shift │ │ │ │ - 1553: 002c2124 4756 FUNC GLOBAL DEFAULT 11 CPyDef_parse___stack_copy │ │ │ │ + 1552: 00379a80 10116 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___shift │ │ │ │ + 1553: 002c2208 4756 FUNC GLOBAL DEFAULT 11 CPyDef_parse___stack_copy │ │ │ │ 1554: 00466cb8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_typevartuple_LineGenerator_gen │ │ │ │ 1555: 00466d1c 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___CellMagic │ │ │ │ - 1556: 001a96a0 4412 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___detect_encoding │ │ │ │ - 1557: 0028a068 12348 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker____maybe_empty_lines │ │ │ │ + 1556: 001a9784 4412 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___detect_encoding │ │ │ │ + 1557: 0028a14c 12348 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker____maybe_empty_lines │ │ │ │ 1558: 000bc244 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_dictsetmaker │ │ │ │ - 1559: 001d311c 1868 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____find_lines_mapping_index │ │ │ │ + 1559: 001d31fc 1868 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____find_lines_mapping_index │ │ │ │ 1560: 000c2390 1208 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___dont_increase_indentation │ │ │ │ - 1561: 0017fc14 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____next__ │ │ │ │ + 1561: 0017fcf8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____next__ │ │ │ │ 1562: 000d1eec 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern____iterative_matches │ │ │ │ 1563: 000a4254 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____get__ │ │ │ │ - 1564: 00141770 740 FUNC GLOBAL DEFAULT 11 CPyImport_ImportFromMany │ │ │ │ + 1564: 00141854 740 FUNC GLOBAL DEFAULT 11 CPyImport_ImportFromMany │ │ │ │ 1565: 0043f830 16 OBJECT GLOBAL DEFAULT 18 CPyLit_Int │ │ │ │ 1566: 000a21a8 44 FUNC GLOBAL DEFAULT 11 CPy_Init │ │ │ │ 1567: 00466f68 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___cache_internal │ │ │ │ 1568: 000a34d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_obj_____get__ │ │ │ │ 1569: 000f64dc 212 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen_____mypyc_generator_helper__ │ │ │ │ 1570: 000aa8fc 80 FUNC GLOBAL DEFAULT 11 CPyError_OutOfMemory │ │ │ │ 1571: 00053d18 88 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen │ │ │ │ 1572: 00051328 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_env │ │ │ │ 1573: 000c4c28 192 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_empty_par │ │ │ │ - 1574: 0020b964 532 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___set_child │ │ │ │ - 1575: 002577dc 1476 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_decrement_after_lambda_arguments │ │ │ │ - 1576: 00349d30 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____next__ │ │ │ │ + 1574: 0020ba44 532 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___set_child │ │ │ │ + 1575: 002578c0 1476 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_decrement_after_lambda_arguments │ │ │ │ + 1576: 00349e14 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____next__ │ │ │ │ 1577: 00466cec 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_default_LineGenerator_env │ │ │ │ 1578: 000d3490 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches │ │ │ │ 1579: 000c9ce4 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen_____iter__ │ │ │ │ - 1580: 003141ec 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___throw │ │ │ │ - 1581: 003e5698 200 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___CellMagic___header │ │ │ │ - 1582: 00189ee0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___send │ │ │ │ + 1580: 003142d0 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___throw │ │ │ │ + 1581: 003e577c 200 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___CellMagic___header │ │ │ │ + 1582: 00189fc4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___send │ │ │ │ 1583: 000a3e94 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 1584: 003f1ec0 420 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___grammar │ │ │ │ - 1585: 00208074 428 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit │ │ │ │ + 1584: 003f1fa4 420 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___grammar │ │ │ │ + 1585: 00208154 428 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit │ │ │ │ 1586: 00115de8 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen___close │ │ │ │ - 1587: 002843c0 444 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___expect │ │ │ │ + 1587: 002844a4 444 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___expect │ │ │ │ 1588: 00053dec 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen │ │ │ │ 1589: 00069954 96 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen_____iter__ │ │ │ │ - 1590: 001a8158 468 FUNC GLOBAL DEFAULT 11 CPyBytes_GetSlice │ │ │ │ + 1590: 001a823c 468 FUNC GLOBAL DEFAULT 11 CPyBytes_GetSlice │ │ │ │ 1591: 000ce5cc 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___leaves │ │ │ │ 1592: 000c2104 456 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens │ │ │ │ - 1593: 0036acc4 364 FUNC GLOBAL DEFAULT 11 CPyPy_driver___main │ │ │ │ - 1594: 002f4a58 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___close │ │ │ │ + 1593: 0036ada8 364 FUNC GLOBAL DEFAULT 11 CPyPy_driver___main │ │ │ │ + 1594: 002f4b3c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___close │ │ │ │ 1595: 000c30fc 732 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split │ │ │ │ - 1596: 001644f0 2984 FUNC GLOBAL DEFAULT 11 CPyDef_strings_____top_level__ │ │ │ │ - 1597: 002624b8 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___throw │ │ │ │ - 1598: 0034468c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___send │ │ │ │ - 1599: 00368a18 296 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___send │ │ │ │ + 1596: 001645d4 2984 FUNC GLOBAL DEFAULT 11 CPyDef_strings_____top_level__ │ │ │ │ + 1597: 0026259c 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___throw │ │ │ │ + 1598: 00344770 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___send │ │ │ │ + 1599: 00368afc 296 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___send │ │ │ │ 1600: 00466aac 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___TEST_DESCENDANTS │ │ │ │ 1601: 00466b28 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___EXCEPT_STAR │ │ │ │ - 1602: 00140df4 1552 FUNC GLOBAL DEFAULT 11 CPyStatics_Initialize │ │ │ │ + 1602: 00140ed8 1552 FUNC GLOBAL DEFAULT 11 CPyStatics_Initialize │ │ │ │ 1603: 000aa0dc 292 FUNC GLOBAL DEFAULT 11 CPySequenceTuple_GetItem │ │ │ │ - 1604: 001db384 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___send │ │ │ │ - 1605: 001785a0 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___send │ │ │ │ + 1604: 001db464 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___send │ │ │ │ + 1605: 00178684 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___send │ │ │ │ 1606: 00069dc8 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____iter__ │ │ │ │ - 1607: 0018b7f0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1607: 0018b8d4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1608: 00466e08 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___resources │ │ │ │ 1609: 00054738 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_is_valid_index_factory_obj │ │ │ │ 1610: 000f65f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen_____next__ │ │ │ │ - 1611: 0027d05c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___close │ │ │ │ + 1611: 0027d140 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___close │ │ │ │ 1612: 00466d00 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___CannotSplit │ │ │ │ - 1613: 0032a174 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____next__ │ │ │ │ + 1613: 0032a258 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____next__ │ │ │ │ 1614: 000d2a90 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___match_seq__BasePattern_glue │ │ │ │ - 1615: 001d45ac 364 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___simplify_dfa │ │ │ │ + 1615: 001d468c 364 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___simplify_dfa │ │ │ │ 1616: 000a57b4 164 FUNC GLOBAL DEFAULT 11 CPyFloat_Tan │ │ │ │ 1617: 000bacec 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_DEDENT │ │ │ │ 1618: 000f7e00 372 FUNC GLOBAL DEFAULT 11 CPyPy_comments___is_fmt_on │ │ │ │ 1619: 0046685c 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___detect_encoding_env │ │ │ │ - 1620: 0021b854 520 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___current │ │ │ │ + 1620: 0021b934 520 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___current │ │ │ │ 1621: 000c3f64 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____iter__ │ │ │ │ 1622: 004668bc 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___ParseError │ │ │ │ 1623: 000ea958 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_expression_chained │ │ │ │ 1624: 000f60b0 288 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_obj_____call__ │ │ │ │ 1625: 00129974 232 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___update_sibling_maps │ │ │ │ 1626: 00466a6c 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing___lib2to3_parse_env │ │ │ │ 1627: 00466c10 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___left_hand_split_env │ │ │ │ 1628: 00056470 88 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen │ │ │ │ 1629: 000be9f8 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_ENDMARKER │ │ │ │ - 1630: 002e4358 4476 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___max_delimiter_priority_in_atom │ │ │ │ + 1630: 002e443c 4476 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___max_delimiter_priority_in_atom │ │ │ │ 1631: 001137fc 872 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ - 1632: 00181eb0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___close │ │ │ │ - 1633: 0021f188 408 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match │ │ │ │ + 1632: 00181f94 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___close │ │ │ │ + 1633: 0021f26c 408 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match │ │ │ │ 1634: 000a7cd4 440 FUNC GLOBAL DEFAULT 11 CPyList_SetItemInt64 │ │ │ │ - 1635: 0015d038 8208 FUNC GLOBAL DEFAULT 11 CPyDef_linegen_____top_level__ │ │ │ │ - 1636: 0021f620 1124 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_colon │ │ │ │ + 1635: 0015d11c 8208 FUNC GLOBAL DEFAULT 11 CPyDef_linegen_____top_level__ │ │ │ │ + 1636: 0021f704 1124 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_colon │ │ │ │ 1637: 000b8ef4 352 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip │ │ │ │ - 1638: 001739b4 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___send │ │ │ │ - 1639: 0029e4fc 336 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___convert_unchanged_lines │ │ │ │ + 1638: 00173a98 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___send │ │ │ │ + 1639: 0029e5e0 336 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___convert_unchanged_lines │ │ │ │ 1640: 00466d64 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___nullcontext_gen │ │ │ │ 1641: 0005415c 104 FUNC GLOBAL DEFAULT 11 CPyDef_trans___maybe_append_string_operators_do_transform_StringSplitter_obj │ │ │ │ - 1642: 00276e60 620 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_multiline_strings │ │ │ │ + 1642: 00276f44 620 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_multiline_strings │ │ │ │ 1643: 000529a0 108 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_obj │ │ │ │ 1644: 000a6afc 128 FUNC GLOBAL DEFAULT 11 CPy_Encode │ │ │ │ - 1645: 002358dc 1624 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____normalize_f_string │ │ │ │ - 1646: 00192bc0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1645: 002359c0 1624 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____normalize_f_string │ │ │ │ + 1646: 00192ca4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ 1647: 00466bd4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_comments_delimiter_split_env │ │ │ │ - 1648: 00349c5c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1648: 00349d40 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ 1649: 000716a4 172 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Ok │ │ │ │ 1650: 0012907c 440 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin___has_custom_splits │ │ │ │ - 1651: 0030f69c 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____mypyc_generator_helper__ │ │ │ │ - 1652: 0017eab8 4232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1653: 003e633c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___opens_block │ │ │ │ + 1651: 0030f780 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____mypyc_generator_helper__ │ │ │ │ + 1652: 0017eb9c 4232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1653: 003e6420 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___opens_block │ │ │ │ 1654: 000694ec 96 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____iter__ │ │ │ │ - 1655: 001fef1c 292 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___throw │ │ │ │ + 1655: 001feffc 292 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___throw │ │ │ │ 1656: 000f27b4 252 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState_____ne__ │ │ │ │ - 1657: 001ff83c 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___close │ │ │ │ - 1658: 00311df8 392 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper____transform_to_new_line │ │ │ │ - 1659: 002f467c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___send │ │ │ │ + 1657: 001ff91c 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___close │ │ │ │ + 1658: 00311edc 392 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper____transform_to_new_line │ │ │ │ + 1659: 002f4760 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___send │ │ │ │ 1660: 000f74ac 220 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___any_open_brackets │ │ │ │ 1661: 0011c824 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen_____next__ │ │ │ │ - 1662: 0025a644 2904 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___mask_cell │ │ │ │ - 1663: 00208394 1368 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___create_token │ │ │ │ - 1664: 0039e30c 360 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_str │ │ │ │ - 1665: 001d15a0 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Add_ │ │ │ │ + 1662: 0025a728 2904 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___mask_cell │ │ │ │ + 1663: 00208474 1368 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___create_token │ │ │ │ + 1664: 0039e3f0 360 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_str │ │ │ │ + 1665: 001d1680 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Add_ │ │ │ │ 1666: 004669dc 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringMerger_env │ │ │ │ 1667: 00466a70 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing___ASTSafetyError │ │ │ │ 1668: 000c70a4 228 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___stringify_ast │ │ │ │ 1669: 000a2fd0 144 FUNC GLOBAL DEFAULT 11 CPyArg_ParseStackAndKeywords │ │ │ │ - 1670: 002eba18 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___throw │ │ │ │ + 1670: 002ebafc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___throw │ │ │ │ 1671: 00466f90 4 OBJECT GLOBAL DEFAULT 22 CPyModule_datetime │ │ │ │ 1672: 0010d0b0 660 FUNC GLOBAL DEFAULT 11 CPyDef_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ 1673: 00466ee8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___brackets │ │ │ │ - 1674: 00349e80 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___send │ │ │ │ + 1674: 00349f64 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___send │ │ │ │ 1675: 00054674 104 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_insert_str_child_factory_obj │ │ │ │ - 1676: 0022c3c8 464 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___setup │ │ │ │ + 1676: 0022c4ac 464 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___setup │ │ │ │ 1677: 000546dc 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_factory_env │ │ │ │ 1678: 00466cac 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_dictsetmaker_LineGenerator_env │ │ │ │ - 1679: 0017fd64 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___send │ │ │ │ + 1679: 0017fe48 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___send │ │ │ │ 1680: 00054384 116 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_env │ │ │ │ - 1681: 001d9ca0 400 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___has_magic_trailing_comma │ │ │ │ + 1681: 001d9d80 400 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___has_magic_trailing_comma │ │ │ │ 1682: 000d09e8 412 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern_____new__ │ │ │ │ - 1683: 00280d28 4640 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_nodes_to_standalone_comment │ │ │ │ + 1683: 00280e0c 4640 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_nodes_to_standalone_comment │ │ │ │ 1684: 000d7e94 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___enter_fstring │ │ │ │ - 1685: 002d4ef4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___send │ │ │ │ + 1685: 002d4fd8 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___send │ │ │ │ 1686: 000c7188 168 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___stringify_ast │ │ │ │ 1687: 00463b5c 60 OBJECT GLOBAL DEFAULT 21 tokenize___TokenError_members │ │ │ │ 1688: 000bf514 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_factor │ │ │ │ 1689: 0011c930 296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen___send │ │ │ │ 1690: 00466d60 4 OBJECT GLOBAL DEFAULT 22 CPyStatic__width_table___WIDTH_TABLE │ │ │ │ 1691: 00466c98 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_match_case_LineGenerator_gen │ │ │ │ - 1692: 00266524 1756 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_stub_def │ │ │ │ - 1693: 0030c024 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___send │ │ │ │ + 1692: 00266608 1756 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_stub_def │ │ │ │ + 1693: 0030c108 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___send │ │ │ │ 1694: 000c0c74 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____iter__ │ │ │ │ - 1695: 003347f8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___send │ │ │ │ + 1695: 003348dc 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___send │ │ │ │ 1696: 00466a10 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___CustomSplitMapMixin │ │ │ │ 1697: 00466e70 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___globals │ │ │ │ 1698: 00466eb8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_ast │ │ │ │ 1699: 00466ac8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___LOGIC_OPERATORS │ │ │ │ 1700: 000723c4 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_env │ │ │ │ 1701: 001171bc 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen___throw │ │ │ │ 1702: 000a3354 192 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_obj_____get__ │ │ │ │ - 1703: 003e7188 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern___match__BasePattern_glue │ │ │ │ + 1703: 003e726c 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern___match__BasePattern_glue │ │ │ │ 1704: 00115fb4 184 FUNC GLOBAL DEFAULT 11 CPyPy_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____call__ │ │ │ │ 1705: 00129e08 1816 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_with_or_async_with_stmt │ │ │ │ 1706: 00072a04 160 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_env │ │ │ │ 1707: 0046692c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___leaves_Leaf_env │ │ │ │ - 1708: 003411b8 12976 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ - 1709: 003e4f20 1716 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___close │ │ │ │ - 1710: 0018a274 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___close │ │ │ │ + 1708: 0034129c 12976 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1709: 003e5004 1716 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___close │ │ │ │ + 1710: 0018a358 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___close │ │ │ │ 1711: 00051abc 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_env │ │ │ │ 1712: 00056910 120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_env │ │ │ │ 1713: 00466970 4 OBJECT GLOBAL DEFAULT 22 CPyType_pygram____python_symbols │ │ │ │ - 1714: 0027d9b0 9120 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____prefer_split_rhs_oop_over_rhs │ │ │ │ + 1714: 0027da94 9120 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____prefer_split_rhs_oop_over_rhs │ │ │ │ 1715: 000541c4 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___max_last_string_column_do_transform_StringSplitter_obj │ │ │ │ 1716: 00466d08 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_linegen____BracketSplitComponent___body │ │ │ │ 1717: 000a9b9c 348 FUNC GLOBAL DEFAULT 11 CPyDict_NextKey │ │ │ │ - 1718: 00307868 336 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____remove_backslash_line_continuation_chars │ │ │ │ + 1718: 0030794c 336 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____remove_backslash_line_continuation_chars │ │ │ │ 1719: 000c7ca0 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____iter__ │ │ │ │ 1720: 000ba9e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____iter__ │ │ │ │ 1721: 0046698c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringParenWrapper_env │ │ │ │ - 1722: 002b4400 4768 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____dict_or_lambda_match │ │ │ │ + 1722: 002b44e4 4768 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____dict_or_lambda_match │ │ │ │ 1723: 00057338 108 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___closure_make_dfa_ParserGenerator_obj │ │ │ │ - 1724: 0019ed34 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___close │ │ │ │ + 1724: 0019ee18 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___close │ │ │ │ 1725: 000d3bf4 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___release │ │ │ │ 1726: 00051570 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen │ │ │ │ 1727: 000534ac 88 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen │ │ │ │ 1728: 00057538 108 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___find_cookie_detect_encoding_obj │ │ │ │ 1729: 000d2cd4 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___generate_matches │ │ │ │ 1730: 00466d44 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_comments___FMT_SKIP │ │ │ │ - 1731: 003ee170 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___numerics │ │ │ │ - 1732: 003e5c58 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_stub_class │ │ │ │ - 1733: 0033a00c 2476 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___should_split_funcdef_with_rhs │ │ │ │ - 1734: 001dfec8 12824 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____mypyc_generator_helper__ │ │ │ │ + 1731: 003ee254 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___numerics │ │ │ │ + 1732: 003e5d3c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_stub_class │ │ │ │ + 1733: 0033a0f0 2476 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___should_split_funcdef_with_rhs │ │ │ │ + 1734: 001dffa8 12824 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____mypyc_generator_helper__ │ │ │ │ 1735: 00070af0 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_insert_str_child_factory_obj_____get__ │ │ │ │ 1736: 00466cd4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_DEDENT_LineGenerator_env │ │ │ │ - 1737: 0021f4a0 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match_seq │ │ │ │ + 1737: 0021f584 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match_seq │ │ │ │ 1738: 000ec890 244 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___remove │ │ │ │ 1739: 00052b68 104 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_obj │ │ │ │ - 1740: 0019c7a8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____next__ │ │ │ │ + 1740: 0019c88c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____next__ │ │ │ │ 1741: 00069374 140 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer_____mypyc_defaults_setup │ │ │ │ - 1742: 003513f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____next__ │ │ │ │ - 1743: 0028d0a4 644 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker____maybe_empty_lines │ │ │ │ + 1742: 003514d8 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____next__ │ │ │ │ + 1743: 0028d188 644 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker____maybe_empty_lines │ │ │ │ 1744: 000b82fc 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____iter__ │ │ │ │ 1745: 004669b0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___max_last_string_column_do_transform_StringSplitter_obj │ │ │ │ 1746: 000cb8bc 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___fstring_contains_expr │ │ │ │ 1747: 000b7ec4 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____iter__ │ │ │ │ - 1748: 0026db88 1240 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___clone │ │ │ │ - 1749: 00357170 1600 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_first │ │ │ │ - 1750: 00298110 72 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ - 1751: 001908ec 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____next__ │ │ │ │ - 1752: 001aaab8 5940 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_future_imports │ │ │ │ - 1753: 00381030 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____next__ │ │ │ │ + 1748: 0026dc6c 1240 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___clone │ │ │ │ + 1749: 00357254 1600 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_first │ │ │ │ + 1750: 002981f4 72 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ + 1751: 001909d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____next__ │ │ │ │ + 1752: 001aab9c 5940 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_future_imports │ │ │ │ + 1753: 00381114 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____next__ │ │ │ │ 1754: 00466f40 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___linegen │ │ │ │ 1755: 00466cb0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_paramspec_LineGenerator_gen │ │ │ │ - 1756: 00237d64 1348 FUNC GLOBAL DEFAULT 11 CPyDef_strings___str_width │ │ │ │ - 1757: 0030560c 1396 FUNC GLOBAL DEFAULT 11 CPyDef_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____call__ │ │ │ │ - 1758: 002d4e30 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____next__ │ │ │ │ + 1756: 00237e48 1348 FUNC GLOBAL DEFAULT 11 CPyDef_strings___str_width │ │ │ │ + 1757: 003056f0 1396 FUNC GLOBAL DEFAULT 11 CPyDef_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 1758: 002d4f14 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____next__ │ │ │ │ 1759: 000f2df4 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___any │ │ │ │ 1760: 000d0cac 388 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern____submatch │ │ │ │ - 1761: 0013f86c 2156 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_generator │ │ │ │ + 1761: 0013f950 2156 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_generator │ │ │ │ 1762: 00072700 136 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_env │ │ │ │ - 1763: 0030c148 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___throw │ │ │ │ + 1763: 0030c22c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___throw │ │ │ │ 1764: 00053c2c 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_operand_hug_power_op_obj │ │ │ │ - 1765: 001b849c 408 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_features_used │ │ │ │ + 1765: 001b857c 408 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_features_used │ │ │ │ 1766: 000aa78c 48 FUNC GLOBAL DEFAULT 11 CPy_GetExcValue │ │ │ │ - 1767: 00221a58 556 FUNC GLOBAL DEFAULT 11 CPyPy_lines____can_omit_closing_paren │ │ │ │ + 1767: 00221b3c 556 FUNC GLOBAL DEFAULT 11 CPyPy_lines____can_omit_closing_paren │ │ │ │ 1768: 00466df8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_pygram___globals │ │ │ │ - 1769: 0029dad4 400 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_unchanged_line_by_line │ │ │ │ - 1770: 00257438 456 FUNC GLOBAL DEFAULT 11 CPyDef_cache___get_cache_file │ │ │ │ + 1769: 0029dbb8 400 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_unchanged_line_by_line │ │ │ │ + 1770: 0025751c 456 FUNC GLOBAL DEFAULT 11 CPyDef_cache___get_cache_file │ │ │ │ 1771: 000725e4 140 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_env │ │ │ │ - 1772: 00334b8c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___close │ │ │ │ - 1773: 0036a2e8 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern_____repr__ │ │ │ │ - 1774: 001e30e0 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____mypyc_generator_helper__ │ │ │ │ + 1772: 00334c70 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___close │ │ │ │ + 1773: 0036a3cc 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern_____repr__ │ │ │ │ + 1774: 001e31c0 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____mypyc_generator_helper__ │ │ │ │ 1775: 00057ff4 180 FUNC GLOBAL DEFAULT 11 CPyDef_lines___RHSResult │ │ │ │ 1776: 000a7518 244 FUNC GLOBAL DEFAULT 11 CPyList_GetItemShort │ │ │ │ 1777: 00115160 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen_____mypyc_generator_helper__ │ │ │ │ 1778: 000af194 2388 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser_____mypyc_defaults_setup │ │ │ │ 1779: 0006911c 100 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____iter__ │ │ │ │ - 1780: 0019a668 212 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____mypyc_generator_helper__ │ │ │ │ + 1780: 0019a74c 212 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____mypyc_generator_helper__ │ │ │ │ 1781: 000ca3d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____iter__ │ │ │ │ 1782: 000ba424 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_test │ │ │ │ 1783: 000ffd04 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_standalone_comments │ │ │ │ 1784: 004669bc 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringSplitter_env │ │ │ │ - 1785: 00208f00 2180 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___replace_cell_magics │ │ │ │ - 1786: 00351894 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___close │ │ │ │ - 1787: 0031f494 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___close │ │ │ │ - 1788: 0027caa4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____mypyc_generator_helper__ │ │ │ │ - 1789: 003513b0 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____next__ │ │ │ │ - 1790: 0028457c 1612 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_item │ │ │ │ + 1785: 00208fe0 2180 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___replace_cell_magics │ │ │ │ + 1786: 00351978 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___close │ │ │ │ + 1787: 0031f578 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___close │ │ │ │ + 1788: 0027cb88 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____mypyc_generator_helper__ │ │ │ │ + 1789: 00351494 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____next__ │ │ │ │ + 1790: 00284660 1612 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_item │ │ │ │ 1791: 000692ac 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____iter__ │ │ │ │ - 1792: 0026da60 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_string_operator_leaves │ │ │ │ + 1792: 0026db44 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_string_operator_leaves │ │ │ │ 1793: 000d1648 204 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern____submatch │ │ │ │ 1794: 00466e2c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_rusty___globals │ │ │ │ - 1795: 00302e84 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___close │ │ │ │ - 1796: 00197494 5008 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ - 1797: 002eb67c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____next__ │ │ │ │ + 1795: 00302f68 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___close │ │ │ │ + 1796: 00197578 5008 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ + 1797: 002eb760 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____next__ │ │ │ │ 1798: 00069fb8 96 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____iter__ │ │ │ │ - 1799: 003029ac 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____next__ │ │ │ │ + 1799: 00302a90 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____next__ │ │ │ │ 1800: 00072c1c 160 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_env │ │ │ │ 1801: 000564c8 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_env │ │ │ │ - 1802: 00234a78 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 1802: 00234b5c 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 1803: 000f73ac 256 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___any_open_for_or_lambda │ │ │ │ 1804: 001287e4 428 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin___add_custom_splits │ │ │ │ 1805: 00052d84 92 FUNC GLOBAL DEFAULT 11 CPyDef_lines___contains_implicit_multiline_string_with_comments_Line_env │ │ │ │ 1806: 000fca0c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen___send │ │ │ │ - 1807: 003e4dd8 328 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___throw │ │ │ │ + 1807: 003e4ebc 328 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___throw │ │ │ │ 1808: 00466d38 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___generate_comments_env │ │ │ │ - 1809: 00192c94 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____next__ │ │ │ │ - 1810: 003346ec 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____next__ │ │ │ │ - 1811: 003e7f7c 1564 FUNC GLOBAL DEFAULT 11 CPyGlobalsInit │ │ │ │ - 1812: 0020a524 5000 FUNC GLOBAL DEFAULT 11 CPyDef_strings___replace_normalize_unicode_escape_sequences_obj_____call__ │ │ │ │ - 1813: 003e7ae0 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match__BasePattern_glue │ │ │ │ - 1814: 00196960 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___send │ │ │ │ - 1815: 00359bb4 384 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___generate_grammar │ │ │ │ + 1809: 00192d78 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____next__ │ │ │ │ + 1810: 003347d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____next__ │ │ │ │ + 1811: 003e8060 1564 FUNC GLOBAL DEFAULT 11 CPyGlobalsInit │ │ │ │ + 1812: 0020a604 5000 FUNC GLOBAL DEFAULT 11 CPyDef_strings___replace_normalize_unicode_escape_sequences_obj_____call__ │ │ │ │ + 1813: 003e7bc4 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match__BasePattern_glue │ │ │ │ + 1814: 00196a44 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___send │ │ │ │ + 1815: 00359c98 384 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___generate_grammar │ │ │ │ 1816: 00067fc8 96 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____iter__ │ │ │ │ 1817: 00466b2c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___ANN_ASSIGN_EXTENDED_RHS │ │ │ │ 1818: 004668f8 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree____iterative_matches_WildcardPattern_gen │ │ │ │ 1819: 00466b88 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___enumerate_reversed_gen │ │ │ │ 1820: 000cb00c 368 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter___do_splitter_match │ │ │ │ - 1821: 0019f4d4 5064 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ - 1822: 001d7bc0 544 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern____bare_name_matches │ │ │ │ - 1823: 003e6240 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_chained_assignment │ │ │ │ + 1821: 0019f5b8 5064 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ + 1822: 001d7ca0 544 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern____bare_name_matches │ │ │ │ + 1823: 003e6324 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_chained_assignment │ │ │ │ 1824: 00466e48 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___tokenize │ │ │ │ - 1825: 00287990 236 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___gettoken │ │ │ │ + 1825: 00287a74 236 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___gettoken │ │ │ │ 1826: 000d0e30 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___optimize │ │ │ │ 1827: 0006954c 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper_____mypyc_defaults_setup │ │ │ │ - 1828: 001d25d4 72 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___send │ │ │ │ - 1829: 0030cb24 4952 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____merge_string_group │ │ │ │ - 1830: 00137444 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_part_of_annotation │ │ │ │ + 1828: 001d26b4 72 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___send │ │ │ │ + 1829: 0030cc08 4952 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____merge_string_group │ │ │ │ + 1830: 00137528 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_part_of_annotation │ │ │ │ 1831: 000702c4 136 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____get__ │ │ │ │ - 1832: 00286db4 528 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse │ │ │ │ - 1833: 001839d8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___throw │ │ │ │ + 1832: 00286e98 528 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse │ │ │ │ + 1833: 00183abc 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___throw │ │ │ │ 1834: 00057a20 180 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache │ │ │ │ - 1835: 001d24d0 68 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____next__ │ │ │ │ - 1836: 00179058 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___close │ │ │ │ + 1835: 001d25b0 68 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____next__ │ │ │ │ + 1836: 0017913c 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___close │ │ │ │ 1837: 0012ac14 940 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___prev_sibling │ │ │ │ 1838: 000fe0f8 300 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_obj_____call__ │ │ │ │ 1839: 0010c5b0 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen___send │ │ │ │ 1840: 00124c50 688 FUNC GLOBAL DEFAULT 11 CPy_YieldFromErrorHandle │ │ │ │ - 1841: 0019c9dc 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___throw │ │ │ │ + 1841: 0019cac0 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___throw │ │ │ │ 1842: 00466ce0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_test_LineGenerator_gen │ │ │ │ 1843: 00466f78 4 OBJECT GLOBAL DEFAULT 22 CPyModule_click___core │ │ │ │ 1844: 000b8ca8 588 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip │ │ │ │ 1845: 000ecc2c 504 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____mypyc_setter__prefix │ │ │ │ 1846: 00466f5c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___comments │ │ │ │ - 1847: 00207b78 436 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_valid_index_is_valid_index_factory_obj_____call__ │ │ │ │ + 1847: 00207c58 436 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_valid_index_is_valid_index_factory_obj_____call__ │ │ │ │ 1848: 000a9484 348 FUNC GLOBAL DEFAULT 11 CPyDict_Values │ │ │ │ - 1849: 002fb8cc 17688 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1850: 001a48bc 3976 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1851: 0025771c 192 FUNC GLOBAL DEFAULT 11 CPyPy_mode___Mode___get_cache_key │ │ │ │ + 1849: 002fb9b0 17688 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1850: 001a49a0 3976 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1851: 00257800 192 FUNC GLOBAL DEFAULT 11 CPyPy_mode___Mode___get_cache_key │ │ │ │ 1852: 00466b20 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___DEBUG_F_STRINGS │ │ │ │ - 1853: 0032a3ec 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___throw │ │ │ │ + 1853: 0032a4d0 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___throw │ │ │ │ 1854: 00100aa8 856 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_class │ │ │ │ 1855: 000a840c 228 FUNC GLOBAL DEFAULT 11 CPyList_Count │ │ │ │ - 1856: 001fc0c0 1308 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_lookup_hug_power_op_obj_____call__ │ │ │ │ - 1857: 0020d3e8 716 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____init__ │ │ │ │ + 1856: 001fc1a0 1308 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_lookup_hug_power_op_obj_____call__ │ │ │ │ + 1857: 0020d4c8 716 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____init__ │ │ │ │ 1858: 004668b4 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___switch_to_Recorder_env │ │ │ │ 1859: 000ffac0 580 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_standalone_comments │ │ │ │ 1860: 000bdc00 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____iter__ │ │ │ │ 1861: 000d2f28 336 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___generate_matches │ │ │ │ - 1862: 0032ad0c 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___close │ │ │ │ - 1863: 0017ad08 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___send │ │ │ │ - 1864: 00264d6c 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___throw │ │ │ │ + 1862: 0032adf0 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___close │ │ │ │ + 1863: 0017adec 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___send │ │ │ │ + 1864: 00264e50 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___throw │ │ │ │ 1865: 00068f28 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____iter__ │ │ │ │ 1866: 000c57c8 324 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___ensure_visible │ │ │ │ 1867: 000a7f78 504 FUNC GLOBAL DEFAULT 11 CPyList_PopLast │ │ │ │ - 1868: 00306064 504 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____safe_add_trailing_comma │ │ │ │ - 1869: 00198ddc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___close │ │ │ │ - 1870: 001d2864 324 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___throw │ │ │ │ - 1871: 003e5b5c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_class │ │ │ │ + 1868: 00306148 504 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____safe_add_trailing_comma │ │ │ │ + 1869: 00198ec0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___close │ │ │ │ + 1870: 001d2944 324 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___throw │ │ │ │ + 1871: 003e5c40 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_class │ │ │ │ 1872: 0010a730 7264 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen_____mypyc_generator_helper__ │ │ │ │ 1873: 000c15b4 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split │ │ │ │ - 1874: 0034ed64 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____next__ │ │ │ │ - 1875: 00207ed0 420 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___switch_to │ │ │ │ + 1874: 0034ee48 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____next__ │ │ │ │ + 1875: 00207fb0 420 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___switch_to │ │ │ │ 1876: 000a8850 76 FUNC GLOBAL DEFAULT 11 CPyDict_Get │ │ │ │ 1877: 000f3d60 2144 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize____split_fstring_start_and_middle │ │ │ │ - 1878: 0018368c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1878: 00183770 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1879: 000d2c10 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen_____iter__ │ │ │ │ 1880: 00466d58 4 OBJECT GLOBAL DEFAULT 22 CPyType_brackets___BracketMatchError │ │ │ │ - 1881: 002074e4 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISEOF │ │ │ │ - 1882: 00344a20 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___close │ │ │ │ + 1881: 002075c4 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISEOF │ │ │ │ + 1882: 00344b04 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___close │ │ │ │ 1883: 000a7814 276 FUNC GLOBAL DEFAULT 11 CPyList_GetItemBorrow │ │ │ │ - 1884: 00281f48 332 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_nodes_to_standalone_comment │ │ │ │ + 1884: 0028202c 332 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_nodes_to_standalone_comment │ │ │ │ 1885: 00466ef4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black____width_table │ │ │ │ - 1886: 001d5b44 1528 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___depth │ │ │ │ + 1886: 001d5c24 1528 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___depth │ │ │ │ 1887: 00466d6c 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___get_imports_from_children_get_future_imports_gen │ │ │ │ 1888: 00127800 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_implicit_multiline_string_with_comments │ │ │ │ - 1889: 002304d4 196 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern │ │ │ │ + 1889: 002305b8 196 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern │ │ │ │ 1890: 00466b18 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___TYPE_PARAMS │ │ │ │ - 1891: 00223dec 324 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____get_line_range │ │ │ │ + 1891: 00223ed0 324 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____get_line_range │ │ │ │ 1892: 00115338 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen___send │ │ │ │ 1893: 000dc198 15312 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_sources │ │ │ │ - 1894: 002906ec 328 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___throw │ │ │ │ - 1895: 0034f204 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___close │ │ │ │ - 1896: 003ec61c 1384 FUNC GLOBAL DEFAULT 11 CPyInit_black___lines │ │ │ │ + 1894: 002907d0 328 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___throw │ │ │ │ + 1895: 0034f2e8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___close │ │ │ │ + 1896: 003ec700 1384 FUNC GLOBAL DEFAULT 11 CPyInit_black___lines │ │ │ │ 1897: 001278fc 344 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___comments_after │ │ │ │ 1898: 000a3594 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_obj_____get__ │ │ │ │ - 1899: 00183868 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___send │ │ │ │ - 1900: 0032a27c 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___send │ │ │ │ + 1899: 0018394c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___send │ │ │ │ + 1900: 0032a360 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___send │ │ │ │ 1901: 000d5cd4 264 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___NFAState_____init__ │ │ │ │ 1902: 000ceb08 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____iter__ │ │ │ │ 1903: 0011ccc4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen___close │ │ │ │ 1904: 00466a24 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_trans___BaseStringSplitter___STRING_OPERATORS │ │ │ │ 1905: 00125b70 796 FUNC GLOBAL DEFAULT 11 CPyDataclass_SleightOfHand │ │ │ │ 1906: 000c0dfc 692 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line │ │ │ │ 1907: 001116c8 868 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ 1908: 0011a134 1464 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy___eat │ │ │ │ 1909: 00466ed4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pickle │ │ │ │ 1910: 0006fe00 136 FUNC GLOBAL DEFAULT 11 CPyDef_black___from_configuration_WriteBack_obj_____get__ │ │ │ │ 1911: 00052580 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen │ │ │ │ 1912: 000e5a94 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_rpar_token │ │ │ │ 1913: 000fd92c 376 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_obj_____call__ │ │ │ │ - 1914: 00397448 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_tokens │ │ │ │ - 1915: 002a9534 8624 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___read │ │ │ │ + 1914: 0039752c 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_tokens │ │ │ │ + 1915: 002a9618 8624 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___read │ │ │ │ 1916: 000c0004 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_NUMBER │ │ │ │ - 1917: 00163434 3748 FUNC GLOBAL DEFAULT 11 CPyDef_rusty_____top_level__ │ │ │ │ - 1918: 001ff900 5196 FUNC GLOBAL DEFAULT 11 CPyDef_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ - 1919: 001a66dc 628 FUNC GLOBAL DEFAULT 11 CPyDef_strings___has_triple_quotes │ │ │ │ + 1917: 00163518 3748 FUNC GLOBAL DEFAULT 11 CPyDef_rusty_____top_level__ │ │ │ │ + 1918: 001ff9e0 5196 FUNC GLOBAL DEFAULT 11 CPyDef_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ + 1919: 001a67c0 628 FUNC GLOBAL DEFAULT 11 CPyDef_strings___has_triple_quotes │ │ │ │ 1920: 00466d90 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___CHECK │ │ │ │ - 1921: 0019aad8 328 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___throw │ │ │ │ - 1922: 00204d4c 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___close │ │ │ │ + 1921: 0019abbc 328 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___throw │ │ │ │ + 1922: 00204e2c 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___close │ │ │ │ 1923: 0012b740 324 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___preceding_leaf │ │ │ │ 1924: 00056cc8 60 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____mypyc_defaults_setup │ │ │ │ 1925: 00069180 100 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____iter__ │ │ │ │ - 1926: 00365518 232 FUNC GLOBAL DEFAULT 11 CPyPy_pygram___initialize │ │ │ │ - 1927: 003e7ebc 192 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___ilabels │ │ │ │ - 1928: 00359af0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_grammar │ │ │ │ + 1926: 003655fc 232 FUNC GLOBAL DEFAULT 11 CPyPy_pygram___initialize │ │ │ │ + 1927: 003e7fa0 192 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___ilabels │ │ │ │ + 1928: 00359bd4 196 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_grammar │ │ │ │ 1929: 004668e8 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_NegatedPattern_gen │ │ │ │ 1930: 000a4a80 224 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter │ │ │ │ - 1931: 001fd384 940 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___add_whitespace │ │ │ │ - 1932: 003e8f9c 548 FUNC GLOBAL DEFAULT 11 CPyInit_black___brackets │ │ │ │ - 1933: 0025f60c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___optimize │ │ │ │ + 1931: 001fd464 940 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___add_whitespace │ │ │ │ + 1932: 003e9080 548 FUNC GLOBAL DEFAULT 11 CPyInit_black___brackets │ │ │ │ + 1933: 0025f6f0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___optimize │ │ │ │ 1934: 000cc390 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____iter__ │ │ │ │ 1935: 000ea228 1840 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_expression_chained │ │ │ │ - 1936: 001a15f4 44 FUNC GLOBAL DEFAULT 11 CPyNumber_Power │ │ │ │ - 1937: 002041d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____next__ │ │ │ │ + 1936: 001a16d8 44 FUNC GLOBAL DEFAULT 11 CPyNumber_Power │ │ │ │ + 1937: 002042b0 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____next__ │ │ │ │ 1938: 00053f18 128 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_env │ │ │ │ 1939: 000be06c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____iter__ │ │ │ │ - 1940: 003f2064 352 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___literals │ │ │ │ + 1940: 003f2148 352 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___literals │ │ │ │ 1941: 000ff454 1280 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_fmt_pass_converted │ │ │ │ 1942: 00466e64 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_parsing___globals │ │ │ │ - 1943: 003a7d4c 24792 FUNC GLOBAL DEFAULT 11 CPyDef_black___main │ │ │ │ - 1944: 00304c0c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___throw │ │ │ │ + 1943: 003a7e30 24792 FUNC GLOBAL DEFAULT 11 CPyDef_black___main │ │ │ │ + 1944: 00304cf0 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___throw │ │ │ │ 1945: 0007016c 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_obj_____get__ │ │ │ │ - 1946: 002bfe58 7816 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___classify │ │ │ │ + 1946: 002bff3c 7816 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___classify │ │ │ │ 1947: 00466df0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___conv_internal │ │ │ │ - 1948: 0034ec4c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____mypyc_generator_helper__ │ │ │ │ + 1948: 0034ed30 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____mypyc_generator_helper__ │ │ │ │ 1949: 000a7928 280 FUNC GLOBAL DEFAULT 11 CPyList_GetItemInt64 │ │ │ │ - 1950: 002f6984 10428 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1951: 003103e4 392 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____merge_string_group │ │ │ │ + 1950: 002f6a68 10428 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1951: 003104c8 392 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____merge_string_group │ │ │ │ 1952: 000c1d58 940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens │ │ │ │ 1953: 000aefd4 184 FUNC GLOBAL DEFAULT 11 CPyTagged_IsEq_ │ │ │ │ - 1954: 002d6dc8 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___untokenize │ │ │ │ - 1955: 0037646c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___send │ │ │ │ - 1956: 001d2514 192 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____next__ │ │ │ │ + 1954: 002d6eac 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___untokenize │ │ │ │ + 1955: 00376550 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___send │ │ │ │ + 1956: 001d25f4 192 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____next__ │ │ │ │ 1957: 000f8508 916 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___unmask_cell │ │ │ │ 1958: 00058174 184 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker │ │ │ │ - 1959: 002bf6b8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___close │ │ │ │ + 1959: 002bf79c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___close │ │ │ │ 1960: 00050994 116 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_env │ │ │ │ 1961: 00466b34 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___PATTERN_MATCHING │ │ │ │ - 1962: 003e69f8 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___clone__Base_glue │ │ │ │ + 1962: 003e6adc 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___clone__Base_glue │ │ │ │ 1963: 000c29b4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____iter__ │ │ │ │ 1964: 00070cfc 136 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___closure_make_dfa_ParserGenerator_obj_____get__ │ │ │ │ - 1965: 0026cde4 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_stub_suite │ │ │ │ + 1965: 0026cec8 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_stub_suite │ │ │ │ 1966: 000a54a8 44 FUNC GLOBAL DEFAULT 11 CPyInt16_Overflow │ │ │ │ - 1967: 001908a8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____next__ │ │ │ │ - 1968: 001a595c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____next__ │ │ │ │ + 1967: 0019098c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____next__ │ │ │ │ + 1968: 001a5a40 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____next__ │ │ │ │ 1969: 000cd128 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser_____mypyc_defaults_setup │ │ │ │ 1970: 000700c0 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_obj_____get__ │ │ │ │ 1971: 000c03a4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____iter__ │ │ │ │ - 1972: 003a07dc 424 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_ipynb_string │ │ │ │ - 1973: 0038113c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___send │ │ │ │ + 1972: 003a08c0 424 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_ipynb_string │ │ │ │ + 1973: 00381220 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___send │ │ │ │ 1974: 0011cb7c 328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen___throw │ │ │ │ 1975: 00466cf0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___line_LineGenerator_gen │ │ │ │ - 1976: 00154130 6668 FUNC GLOBAL DEFAULT 11 CPyDef_brackets_____top_level__ │ │ │ │ + 1976: 00154214 6668 FUNC GLOBAL DEFAULT 11 CPyDef_brackets_____top_level__ │ │ │ │ 1977: 000bb97c 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_typevartuple │ │ │ │ 1978: 00069d00 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____iter__ │ │ │ │ - 1979: 00381388 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___throw │ │ │ │ - 1980: 003e6f58 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___prefix │ │ │ │ - 1981: 0013f6fc 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_tuple_containing_star │ │ │ │ - 1982: 0039f984 424 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_cell │ │ │ │ + 1979: 0038146c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___throw │ │ │ │ + 1980: 003e703c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___prefix │ │ │ │ + 1981: 0013f7e0 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_tuple_containing_star │ │ │ │ + 1982: 0039fa68 424 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_cell │ │ │ │ 1983: 00112cfc 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen___send │ │ │ │ 1984: 00120a18 368 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___calcfirst │ │ │ │ - 1985: 001fedac 72 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___send │ │ │ │ + 1985: 001fee8c 72 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___send │ │ │ │ 1986: 004669c0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___iter_fexpr_spans_gen │ │ │ │ 1987: 00069400 96 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____iter__ │ │ │ │ - 1988: 0019b3c0 4816 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____mypyc_generator_helper__ │ │ │ │ + 1988: 0019b4a4 4816 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____mypyc_generator_helper__ │ │ │ │ 1989: 00052ed8 92 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen │ │ │ │ 1990: 000e3114 336 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___CellMagicFinder___visit_Expr │ │ │ │ 1991: 00466c34 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_atom_LineGenerator_env │ │ │ │ 1992: 000e8818 324 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____normalize │ │ │ │ 1993: 00466e3c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___token_internal │ │ │ │ 1994: 000c5974 284 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___lib2to3_unparse │ │ │ │ - 1995: 0016984c 3132 FUNC GLOBAL DEFAULT 11 CPyDef_pygram_____top_level__ │ │ │ │ - 1996: 0034a8c8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___close │ │ │ │ - 1997: 00349fa8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___throw │ │ │ │ + 1995: 00169930 3132 FUNC GLOBAL DEFAULT 11 CPyDef_pygram_____top_level__ │ │ │ │ + 1996: 0034a9ac 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___close │ │ │ │ + 1997: 0034a08c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___throw │ │ │ │ 1998: 00466c28 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_fstring_LineGenerator_gen │ │ │ │ 1999: 000d86dc 316 FUNC GLOBAL DEFAULT 11 CPyPy_black___validate_regex │ │ │ │ 2000: 000f45c0 516 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize____split_fstring_start_and_middle │ │ │ │ 2001: 000cf0dc 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___pre_order │ │ │ │ 2002: 00466f64 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___cache │ │ │ │ 2003: 000edff0 180 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver │ │ │ │ 2004: 000f2a84 880 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___any │ │ │ │ 2005: 000685e0 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____iter__ │ │ │ │ 2006: 000e5198 308 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___first_leaf_of │ │ │ │ 2007: 000bca50 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____iter__ │ │ │ │ 2008: 00466c3c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_NUMBER_LineGenerator_env │ │ │ │ - 2009: 0014147c 756 FUNC GLOBAL DEFAULT 11 CPyImport_ImportMany │ │ │ │ - 2010: 0029b44c 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ + 2009: 00141560 756 FUNC GLOBAL DEFAULT 11 CPyImport_ImportMany │ │ │ │ + 2010: 0029b530 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ 2011: 00466a4c 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges___visit_simple_stmt__TopLevelStatementsVisitor_env │ │ │ │ - 2012: 00260c1c 5464 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____mypyc_generator_helper__ │ │ │ │ + 2012: 00260d00 5464 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____mypyc_generator_helper__ │ │ │ │ 2013: 00128eb8 452 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin___has_custom_splits │ │ │ │ 2014: 00466ec0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_const___globals │ │ │ │ 2015: 00466c14 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____rhs_transform_line_gen │ │ │ │ 2016: 00466ab4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___VARARGS_PARENTS │ │ │ │ - 2017: 0023e1c8 4996 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_uncollapsable_type_comments │ │ │ │ + 2017: 0023e2ac 4996 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_uncollapsable_type_comments │ │ │ │ 2018: 000cd438 204 FUNC GLOBAL DEFAULT 11 CPyDef_resources_____top_level__ │ │ │ │ - 2019: 00351f48 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___close │ │ │ │ - 2020: 00290350 68 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____next__ │ │ │ │ + 2019: 0035202c 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___close │ │ │ │ + 2020: 00290434 68 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____next__ │ │ │ │ 2021: 00069c9c 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____iter__ │ │ │ │ - 2022: 003e4968 212 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____mypyc_generator_helper__ │ │ │ │ - 2023: 00302af8 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___send │ │ │ │ + 2022: 003e4a4c 212 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____mypyc_generator_helper__ │ │ │ │ + 2023: 00302bdc 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___send │ │ │ │ 2024: 000e81e8 300 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___get_grammars │ │ │ │ - 2025: 0013d450 3816 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_one_tuple │ │ │ │ + 2025: 0013d534 3816 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_one_tuple │ │ │ │ 2026: 000ed5c0 1028 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern_____init__ │ │ │ │ 2027: 00056bac 108 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_env │ │ │ │ - 2028: 00257da0 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_decrement_after_lambda_arguments │ │ │ │ - 2029: 003983cc 484 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_file │ │ │ │ - 2030: 002f44a0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2028: 00257e84 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_decrement_after_lambda_arguments │ │ │ │ + 2029: 003984b0 484 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_file │ │ │ │ + 2030: 002f4584 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2031: 00466b1c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___PARENTHESIZED_CONTEXT_MANAGERS │ │ │ │ 2032: 0012ab20 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___get_suffix │ │ │ │ 2033: 00051fa8 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_env │ │ │ │ 2034: 000c22cc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen_____iter__ │ │ │ │ 2035: 000cda30 472 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base____eq │ │ │ │ - 2036: 00273718 9536 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2037: 00376800 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___close │ │ │ │ + 2036: 002737fc 9536 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2037: 003768e4 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___close │ │ │ │ 2038: 000c360c 512 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit │ │ │ │ - 2039: 003e75bc 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match__BasePattern_glue │ │ │ │ + 2039: 003e76a0 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match__BasePattern_glue │ │ │ │ 2040: 000d3a2c 456 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy___release │ │ │ │ 2041: 000ffedc 308 FUNC GLOBAL DEFAULT 11 CPyPy_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____call__ │ │ │ │ 2042: 000b7750 480 FUNC GLOBAL DEFAULT 11 CPyPy_black___path_empty │ │ │ │ - 2043: 0020c1f8 536 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____find_lines_mapping_index │ │ │ │ - 2044: 0030039c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___close │ │ │ │ - 2045: 00397964 112 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_stream │ │ │ │ + 2043: 0020c2d8 536 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____find_lines_mapping_index │ │ │ │ + 2044: 00300480 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___close │ │ │ │ + 2045: 00397a48 112 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_stream │ │ │ │ 2046: 000e08c8 796 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___hash_digest │ │ │ │ - 2047: 003e5760 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_comment │ │ │ │ - 2048: 00285ed4 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_atom │ │ │ │ + 2047: 003e5844 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_comment │ │ │ │ + 2048: 00285fb8 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_atom │ │ │ │ 2049: 000a3ad4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_lookup_hug_power_op_obj_____get__ │ │ │ │ 2050: 00466a50 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges____LinesMapping │ │ │ │ 2051: 000caab4 720 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper___do_transform │ │ │ │ - 2052: 00398cd4 420 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___matches_grammar │ │ │ │ - 2053: 0038a99c 13712 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 2052: 00398db8 420 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___matches_grammar │ │ │ │ + 2053: 0038aa80 13712 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ 2054: 000cb62c 656 FUNC GLOBAL DEFAULT 11 CPyDef_trans___fstring_contains_expr │ │ │ │ 2055: 000e61c4 308 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___first_leaf │ │ │ │ - 2056: 00137230 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___get_annotation_type │ │ │ │ + 2056: 00137314 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___get_annotation_type │ │ │ │ 2057: 000aa08c 16 FUNC GLOBAL DEFAULT 11 CPyMapping_Check │ │ │ │ 2058: 0046699c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____iter_fexpr_slices_StringSplitter_gen │ │ │ │ - 2059: 0017fc58 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____next__ │ │ │ │ - 2060: 003ed8cc 2212 FUNC GLOBAL DEFAULT 11 CPyInit_black___nodes │ │ │ │ - 2061: 00239b44 4116 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___dump_dfa │ │ │ │ - 2062: 00269b88 2332 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_stub_suite │ │ │ │ - 2063: 0026c1dc 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____next__ │ │ │ │ - 2064: 002d8410 12968 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____calculate_lines_mappings │ │ │ │ - 2065: 0021fa84 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_colon │ │ │ │ - 2066: 002c85cc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___close │ │ │ │ - 2067: 001a09b4 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____next__ │ │ │ │ - 2068: 001b8f1c 3280 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____init__ │ │ │ │ + 2059: 0017fd3c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____next__ │ │ │ │ + 2060: 003ed9b0 2212 FUNC GLOBAL DEFAULT 11 CPyInit_black___nodes │ │ │ │ + 2061: 00239c28 4116 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___dump_dfa │ │ │ │ + 2062: 00269c6c 2332 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_stub_suite │ │ │ │ + 2063: 0026c2c0 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____next__ │ │ │ │ + 2064: 002d84f4 12968 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____calculate_lines_mappings │ │ │ │ + 2065: 0021fb68 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_colon │ │ │ │ + 2066: 002c86b0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___close │ │ │ │ + 2067: 001a0a98 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____next__ │ │ │ │ + 2068: 001b8ffc 3280 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____init__ │ │ │ │ 2069: 00052c44 120 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_env │ │ │ │ 2070: 00466f20 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___parsing_internal │ │ │ │ 2071: 00072670 144 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_env │ │ │ │ - 2072: 00294c08 2340 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter___do_match │ │ │ │ + 2072: 00294cec 2340 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter___do_match │ │ │ │ 2073: 00466ccc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_stmt_LineGenerator_env │ │ │ │ 2074: 004669e4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans_____call___3_StringTransformer_env │ │ │ │ 2075: 004669d0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___make_naked__merge_one_string_group_StringMerger_obj │ │ │ │ 2076: 000c33d8 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split │ │ │ │ 2077: 00068b48 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____iter__ │ │ │ │ 2078: 000ced90 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___post_order │ │ │ │ 2079: 000c93d0 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings____cached_compile │ │ │ │ - 2080: 002383c8 1588 FUNC GLOBAL DEFAULT 11 CPyDef_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____call__ │ │ │ │ - 2081: 003e93a8 1396 FUNC GLOBAL DEFAULT 11 CPyInit_black___comments │ │ │ │ - 2082: 00228f98 620 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___add_token │ │ │ │ - 2083: 002768b8 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___close │ │ │ │ + 2080: 002384ac 1588 FUNC GLOBAL DEFAULT 11 CPyDef_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 2081: 003e948c 1396 FUNC GLOBAL DEFAULT 11 CPyInit_black___comments │ │ │ │ + 2082: 0022907c 620 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___add_token │ │ │ │ + 2083: 0027699c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___close │ │ │ │ 2084: 00466a08 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringParenStripper │ │ │ │ 2085: 00052510 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen │ │ │ │ 2086: 00466cbc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_typevartuple_LineGenerator_env │ │ │ │ 2087: 00052850 104 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_obj │ │ │ │ 2088: 000f89e4 1004 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagic___header │ │ │ │ - 2089: 001fb630 408 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_complex_subscript │ │ │ │ + 2089: 001fb710 408 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_complex_subscript │ │ │ │ 2090: 00057040 92 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen │ │ │ │ 2091: 00466f1c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___parsing │ │ │ │ - 2092: 0031fc08 9224 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 2092: 0031fcec 9224 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ 2093: 000530f8 132 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor │ │ │ │ - 2094: 0019a780 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____next__ │ │ │ │ + 2094: 0019a864 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____next__ │ │ │ │ 2095: 0010f2e8 5940 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___replace │ │ │ │ - 2096: 00254da0 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___tokenize_loop │ │ │ │ + 2096: 00254e84 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___tokenize_loop │ │ │ │ 2097: 00466efc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_multiprocessing │ │ │ │ - 2098: 00222ce4 4360 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____get_line_range │ │ │ │ + 2098: 00222dc8 4360 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____get_line_range │ │ │ │ 2099: 00071608 156 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Ok_____init__ │ │ │ │ 2100: 000d012c 460 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___post_order │ │ │ │ 2101: 00053c98 104 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_env │ │ │ │ 2102: 00111fd8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen___close │ │ │ │ 2103: 00123870 392 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_dfa │ │ │ │ 2104: 000a4d84 44 FUNC GLOBAL DEFAULT 11 CPyLong_FromStr │ │ │ │ 2105: 00069bd4 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen_____iter__ │ │ │ │ - 2106: 002f45b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____next__ │ │ │ │ - 2107: 001ac30c 4208 FUNC GLOBAL DEFAULT 11 CPyDef_comments____contains_fmt_skip_comment │ │ │ │ + 2106: 002f469c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____next__ │ │ │ │ + 2107: 001ac3f0 4208 FUNC GLOBAL DEFAULT 11 CPyDef_comments____contains_fmt_skip_comment │ │ │ │ 2108: 00466da4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___globals │ │ │ │ - 2109: 00354308 332 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___write │ │ │ │ - 2110: 001a5cb4 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___throw │ │ │ │ + 2109: 003543ec 332 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___write │ │ │ │ + 2110: 001a5d98 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___throw │ │ │ │ 2111: 00067f68 96 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen_____iter__ │ │ │ │ 2112: 00110a1c 424 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___replace │ │ │ │ - 2113: 002331c4 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___get_string_prefix │ │ │ │ - 2114: 0018e490 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___close │ │ │ │ + 2113: 002332a8 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___get_string_prefix │ │ │ │ + 2114: 0018e574 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___close │ │ │ │ 2115: 00057720 88 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen │ │ │ │ - 2116: 0018c548 6544 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2116: 0018c62c 6544 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2117: 00053214 92 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen │ │ │ │ - 2118: 002eb8f4 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___throw │ │ │ │ - 2119: 0020418c 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____next__ │ │ │ │ - 2120: 001874fc 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___throw │ │ │ │ - 2121: 0013734c 248 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_part_of_annotation │ │ │ │ - 2122: 003079b8 6808 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___run_transformer │ │ │ │ + 2118: 002eb9d8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___throw │ │ │ │ + 2119: 0020426c 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____next__ │ │ │ │ + 2120: 001875e0 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___throw │ │ │ │ + 2121: 00137430 248 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_part_of_annotation │ │ │ │ + 2122: 00307a9c 6808 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___run_transformer │ │ │ │ 2123: 00053d70 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_env │ │ │ │ 2124: 0005674c 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____init___3_WildcardPattern_env │ │ │ │ 2125: 000a4c44 224 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper │ │ │ │ 2126: 00466aa8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___TYPED_NAMES │ │ │ │ - 2127: 00368dac 1716 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___close │ │ │ │ - 2128: 002f2f3c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___close │ │ │ │ + 2127: 00368e90 1716 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___close │ │ │ │ + 2128: 002f3020 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___close │ │ │ │ 2129: 0010920c 1708 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_import │ │ │ │ 2130: 00052180 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen │ │ │ │ 2131: 000a3060 160 FUNC GLOBAL DEFAULT 11 CPyArg_ParseStackAndKeywordsNoArgs │ │ │ │ 2132: 000cce08 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper_____mypyc_defaults_setup │ │ │ │ 2133: 000f48a4 5124 FUNC GLOBAL DEFAULT 11 CPyDef_black____contains_asexpr │ │ │ │ 2134: 00466b38 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___RELAXED_DECORATORS │ │ │ │ 2135: 000eb674 280 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___changed │ │ │ │ - 2136: 00209984 356 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___create_token │ │ │ │ + 2136: 00209a64 356 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___create_token │ │ │ │ 2137: 000c3ebc 168 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed │ │ │ │ - 2138: 0019893c 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____next__ │ │ │ │ - 2139: 0018e0b4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___send │ │ │ │ + 2138: 00198a20 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____next__ │ │ │ │ + 2139: 0018e198 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___send │ │ │ │ 2140: 000a8c58 548 FUNC GLOBAL DEFAULT 11 CPyDict_UpdateFromAny │ │ │ │ 2141: 000a86c4 140 FUNC GLOBAL DEFAULT 11 CPyDict_GetItem │ │ │ │ 2142: 000c9b4c 408 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer___do_transform │ │ │ │ 2143: 000fcca0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen___throw │ │ │ │ - 2144: 0013824c 4980 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____prefer_paren_wrap_match │ │ │ │ + 2144: 00138330 4980 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____prefer_paren_wrap_match │ │ │ │ 2145: 000ca9f4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____iter__ │ │ │ │ - 2146: 00196854 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____next__ │ │ │ │ + 2146: 00196938 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____next__ │ │ │ │ 2147: 00113d84 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen___send │ │ │ │ 2148: 00051c30 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen │ │ │ │ 2149: 00466fb4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_json │ │ │ │ 2150: 001285a4 576 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin___add_custom_splits │ │ │ │ 2151: 00124b50 84 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___read_or_stop_detect_encoding_obj_____call__ │ │ │ │ 2152: 00466878 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___single_quoted │ │ │ │ 2153: 00466dd4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_logging │ │ │ │ 2154: 00466f44 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___linegen_internal │ │ │ │ - 2155: 002a4cf4 768 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____merge_one_string_group │ │ │ │ - 2156: 001fedf4 296 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___send │ │ │ │ - 2157: 0017abfc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____next__ │ │ │ │ + 2155: 002a4dd8 768 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____merge_one_string_group │ │ │ │ + 2156: 001feed4 296 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___send │ │ │ │ + 2157: 0017ace0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____next__ │ │ │ │ 2158: 000563f4 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_env │ │ │ │ - 2159: 002af3bc 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper___do_match │ │ │ │ - 2160: 001eaed4 328 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___throw │ │ │ │ + 2159: 002af4a0 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper___do_match │ │ │ │ + 2160: 001eafb4 328 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___throw │ │ │ │ 2161: 0006838c 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____iter__ │ │ │ │ - 2162: 0021dae8 136 FUNC GLOBAL DEFAULT 11 CPyDef_pygram____python_symbols │ │ │ │ - 2163: 001e31b4 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____next__ │ │ │ │ - 2164: 00196a88 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___throw │ │ │ │ - 2165: 00334a44 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___throw │ │ │ │ + 2162: 0021dbcc 136 FUNC GLOBAL DEFAULT 11 CPyDef_pygram____python_symbols │ │ │ │ + 2163: 001e3294 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____next__ │ │ │ │ + 2164: 00196b6c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___throw │ │ │ │ + 2165: 00334b28 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___throw │ │ │ │ 2166: 000698f0 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen_____iter__ │ │ │ │ 2167: 000691e4 100 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____iter__ │ │ │ │ - 2168: 002b27b0 6972 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____assign_match │ │ │ │ - 2169: 0033a9b8 408 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___should_split_funcdef_with_rhs │ │ │ │ + 2168: 002b2894 6972 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____assign_match │ │ │ │ + 2169: 0033aa9c 408 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___should_split_funcdef_with_rhs │ │ │ │ 2170: 000cad84 396 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper___do_transform │ │ │ │ 2171: 00466c60 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_ENDMARKER_LineGenerator_gen │ │ │ │ - 2172: 00275d2c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____next__ │ │ │ │ + 2172: 00275e10 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____next__ │ │ │ │ 2173: 00466d68 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___nullcontext_env │ │ │ │ 2174: 000ba888 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_INDENT │ │ │ │ 2175: 000c6c70 288 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent │ │ │ │ - 2176: 001fbbc4 1276 FUNC GLOBAL DEFAULT 11 CPyDef_trans___handle_is_simple_look_up_prev │ │ │ │ + 2176: 001fbca4 1276 FUNC GLOBAL DEFAULT 11 CPyDef_trans___handle_is_simple_look_up_prev │ │ │ │ 2177: 000d56ac 480 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser_____init__ │ │ │ │ 2178: 00466c20 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___transform_line_gen │ │ │ │ - 2179: 001e3d74 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___close │ │ │ │ + 2179: 001e3e54 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___close │ │ │ │ 2180: 000e3264 496 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder_____init__ │ │ │ │ 2181: 0010c568 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen___send │ │ │ │ - 2182: 002ec520 9252 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2182: 002ec604 9252 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2183: 00126bf4 608 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___comments_after │ │ │ │ 2184: 000c380c 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____iter__ │ │ │ │ - 2185: 00311f80 7684 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____mypyc_generator_helper__ │ │ │ │ - 2186: 0019c764 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____next__ │ │ │ │ + 2185: 00312064 7684 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____mypyc_generator_helper__ │ │ │ │ + 2186: 0019c848 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____next__ │ │ │ │ 2187: 00051ee0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen │ │ │ │ 2188: 000fcb7c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen___throw │ │ │ │ 2189: 000c8524 3120 FUNC GLOBAL DEFAULT 11 CPyDef_schema___get_schema │ │ │ │ - 2190: 00264a1c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____next__ │ │ │ │ - 2191: 0019d2fc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___close │ │ │ │ + 2190: 00264b00 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____next__ │ │ │ │ + 2191: 0019d3e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___close │ │ │ │ 2192: 00058fe8 172 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagicFinder │ │ │ │ 2193: 000585e0 212 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____LinesMapping │ │ │ │ 2194: 00466fbc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___globals │ │ │ │ - 2195: 002d0a28 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___close │ │ │ │ + 2195: 002d0b0c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___close │ │ │ │ 2196: 000bb8b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____iter__ │ │ │ │ - 2197: 00141404 120 FUNC GLOBAL DEFAULT 11 CPy_Super │ │ │ │ + 2197: 001414e8 120 FUNC GLOBAL DEFAULT 11 CPy_Super │ │ │ │ 2198: 000d226c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____iter__ │ │ │ │ 2199: 000bcb14 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_match_case │ │ │ │ - 2200: 0028e940 6460 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____mypyc_generator_helper__ │ │ │ │ + 2200: 0028ea24 6460 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____mypyc_generator_helper__ │ │ │ │ 2201: 0012a76c 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_with_or_async_with_stmt │ │ │ │ 2202: 00113c7c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen_____next__ │ │ │ │ - 2203: 0017dd60 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2203: 0017de44 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2204: 000be594 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_SEMI │ │ │ │ - 2205: 0030bfdc 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___send │ │ │ │ - 2206: 001e3e38 27692 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____mypyc_generator_helper__ │ │ │ │ - 2207: 00376edc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___close │ │ │ │ + 2205: 0030c0c0 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___send │ │ │ │ + 2206: 001e3f18 27692 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____mypyc_generator_helper__ │ │ │ │ + 2207: 00376fc0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___close │ │ │ │ 2208: 000e546c 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_name_token │ │ │ │ - 2209: 0018e348 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___throw │ │ │ │ - 2210: 00239a44 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_unsplittable_type_ignore │ │ │ │ + 2209: 0018e42c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___throw │ │ │ │ + 2210: 00239b28 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_unsplittable_type_ignore │ │ │ │ 2211: 000a467c 40 FUNC GLOBAL DEFAULT 11 CPyTagged_FromVoidPtr │ │ │ │ - 2212: 002319bc 5440 FUNC GLOBAL DEFAULT 11 CPyDef_strings___assert_is_leaf_string │ │ │ │ - 2213: 001b8634 1508 FUNC GLOBAL DEFAULT 11 CPyDef_black___detect_target_versions │ │ │ │ + 2212: 00231aa0 5440 FUNC GLOBAL DEFAULT 11 CPyDef_strings___assert_is_leaf_string │ │ │ │ + 2213: 001b8714 1508 FUNC GLOBAL DEFAULT 11 CPyDef_black___detect_target_versions │ │ │ │ 2214: 00115ea8 268 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____call__ │ │ │ │ - 2215: 0035200c 8956 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___write │ │ │ │ + 2215: 003520f0 8956 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___write │ │ │ │ 2216: 001147ec 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen___close │ │ │ │ - 2217: 0017acc0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___send │ │ │ │ + 2217: 0017ada4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___send │ │ │ │ 2218: 00466ca0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_funcdef_LineGenerator_gen │ │ │ │ 2219: 000b81d4 296 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___is_split_after_delimiter │ │ │ │ - 2220: 001de704 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger___do_match │ │ │ │ + 2220: 001de7e4 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger___do_match │ │ │ │ 2221: 000a3b94 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_operand_hug_power_op_obj_____get__ │ │ │ │ 2222: 000ce174 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___pre_order │ │ │ │ - 2223: 0026e76c 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___clone__Base_glue │ │ │ │ - 2224: 002984ec 1756 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___close │ │ │ │ + 2223: 0026e850 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___clone__Base_glue │ │ │ │ + 2224: 002985d0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___close │ │ │ │ 2225: 00466c9c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_match_case_LineGenerator_env │ │ │ │ - 2226: 001d3868 1564 FUNC GLOBAL DEFAULT 11 CPyDef_trans___handle_is_simple_lookup_forward │ │ │ │ + 2226: 001d3948 1564 FUNC GLOBAL DEFAULT 11 CPyDef_trans___handle_is_simple_lookup_forward │ │ │ │ 2227: 000b9608 352 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___jupyter_dependencies_are_installed │ │ │ │ - 2228: 0017fe8c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___throw │ │ │ │ + 2228: 0017ff70 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___throw │ │ │ │ 2229: 000a6c70 260 FUNC GLOBAL DEFAULT 11 CPyBytes_Compare │ │ │ │ - 2230: 00368c64 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___throw │ │ │ │ + 2230: 00368d48 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___throw │ │ │ │ 2231: 00466dc8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pprint │ │ │ │ 2232: 000cd394 164 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_valid_index_factory │ │ │ │ 2233: 00466acc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___STATEMENT │ │ │ │ 2234: 000a5ca4 1076 FUNC GLOBAL DEFAULT 11 CPyFloat_Pow │ │ │ │ - 2235: 001eaa64 212 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____mypyc_generator_helper__ │ │ │ │ - 2236: 002d5188 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___throw │ │ │ │ + 2235: 001eab44 212 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____mypyc_generator_helper__ │ │ │ │ + 2236: 002d526c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___throw │ │ │ │ 2237: 000a564c 180 FUNC GLOBAL DEFAULT 11 CPyFloat_Sin │ │ │ │ 2238: 000c4884 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_empty_lpar │ │ │ │ - 2239: 001a5a68 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___send │ │ │ │ - 2240: 003e6438 376 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit__Visitor_glue │ │ │ │ + 2239: 001a5b4c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___send │ │ │ │ + 2240: 003e651c 376 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit__Visitor_glue │ │ │ │ 2241: 00466a00 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringSplitter │ │ │ │ - 2242: 002e41dc 380 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___mark │ │ │ │ + 2242: 002e42c0 380 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___mark │ │ │ │ 2243: 0046689c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___NFAState │ │ │ │ 2244: 00466fd4 4 OBJECT GLOBAL DEFAULT 22 CPyModule__black_version_internal │ │ │ │ - 2245: 0013e4a8 2160 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_tuple_containing_walrus │ │ │ │ + 2245: 0013e58c 2160 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_tuple_containing_walrus │ │ │ │ 2246: 00466894 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___make_dfa_ParserGenerator_env │ │ │ │ 2247: 000b8584 308 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments │ │ │ │ 2248: 00117050 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen___send │ │ │ │ 2249: 000b8a48 412 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes │ │ │ │ - 2250: 0025b598 3556 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___is_changed │ │ │ │ + 2250: 0025b67c 3556 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___is_changed │ │ │ │ 2251: 00466de4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pgen2 │ │ │ │ 2252: 000f61d0 780 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen_____mypyc_generator_helper__ │ │ │ │ 2253: 000d2a94 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match_seq │ │ │ │ 2254: 000fb5d8 1068 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_obj_____call__ │ │ │ │ 2255: 000f7688 1912 FUNC GLOBAL DEFAULT 11 CPyDef_comments___is_fmt_on │ │ │ │ - 2256: 003140c8 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___throw │ │ │ │ + 2256: 003141ac 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___throw │ │ │ │ 2257: 001148ac 2228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen_____mypyc_generator_helper__ │ │ │ │ - 2258: 002ca0d4 23784 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2259: 0021d308 1844 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___Symbols_____init__ │ │ │ │ - 2260: 001dbdf4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___close │ │ │ │ + 2258: 002ca1b8 23784 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2259: 0021d3ec 1844 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___Symbols_____init__ │ │ │ │ + 2260: 001dbed4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___close │ │ │ │ 2261: 000514e8 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_env │ │ │ │ 2262: 00053420 116 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_env │ │ │ │ - 2263: 001818f8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2263: 001819dc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2264: 00050c44 88 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen │ │ │ │ 2265: 00466e34 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___rusty_internal │ │ │ │ 2266: 000c4278 380 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit │ │ │ │ - 2267: 001a659c 320 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___normalize_numeric_literal │ │ │ │ - 2268: 001784dc 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____next__ │ │ │ │ + 2267: 001a6680 320 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___normalize_numeric_literal │ │ │ │ + 2268: 001785c0 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____next__ │ │ │ │ 2269: 004669f0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___hug_power_op_gen │ │ │ │ - 2270: 002316c8 756 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___compat │ │ │ │ - 2271: 003029f0 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____next__ │ │ │ │ + 2270: 002317ac 756 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___compat │ │ │ │ + 2271: 00302ad4 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____next__ │ │ │ │ 2272: 00127a54 2044 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___remove_trailing_comma │ │ │ │ - 2273: 00243ae0 428 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____validate_msg │ │ │ │ - 2274: 003eeed8 740 FUNC GLOBAL DEFAULT 11 CPyInit_black___strings │ │ │ │ - 2275: 00229204 1568 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___replace_child │ │ │ │ + 2273: 00243bc4 428 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____validate_msg │ │ │ │ + 2274: 003eefbc 740 FUNC GLOBAL DEFAULT 11 CPyInit_black___strings │ │ │ │ + 2275: 002292e8 1568 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___replace_child │ │ │ │ 2276: 000d3d7c 2376 FUNC GLOBAL DEFAULT 11 CPyDef_driver____newer │ │ │ │ 2277: 00466c68 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_SEMI_LineGenerator_gen │ │ │ │ 2278: 00466cb4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_paramspec_LineGenerator_env │ │ │ │ - 2279: 002065c8 272 FUNC GLOBAL DEFAULT 11 CPyPy_literals___evalString │ │ │ │ - 2280: 002b42ec 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____assign_match │ │ │ │ + 2279: 002066a8 272 FUNC GLOBAL DEFAULT 11 CPyPy_literals___evalString │ │ │ │ + 2280: 002b43d0 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____assign_match │ │ │ │ 2281: 000bb518 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_typeparams │ │ │ │ 2282: 000c9da8 868 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer_____call__ │ │ │ │ 2283: 00466ec8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_comments___globals │ │ │ │ 2284: 00466a80 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___visit_Visitor_gen │ │ │ │ - 2285: 002e9b64 6724 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2286: 0035a7ac 2372 FUNC GLOBAL DEFAULT 11 CPyDef_driver___load_packaged_grammar │ │ │ │ + 2285: 002e9c48 6724 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2286: 0035a890 2372 FUNC GLOBAL DEFAULT 11 CPyDef_driver___load_packaged_grammar │ │ │ │ 2287: 000aa09c 64 FUNC GLOBAL DEFAULT 11 CPySet_Remove │ │ │ │ - 2288: 002c34c8 1600 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder_____init__ │ │ │ │ - 2289: 003512dc 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 2288: 002c35ac 1600 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder_____init__ │ │ │ │ + 2289: 003513c0 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 2290: 0007078c 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 2291: 003810f4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___send │ │ │ │ + 2291: 003811d8 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___send │ │ │ │ 2292: 000a4764 44 FUNC GLOBAL DEFAULT 11 CPyTagged_DecRef │ │ │ │ 2293: 000a4614 60 FUNC GLOBAL DEFAULT 11 CPyTagged_FromSsize_t │ │ │ │ 2294: 0011606c 3596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen_____mypyc_generator_helper__ │ │ │ │ 2295: 000bcd60 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_match_case │ │ │ │ 2296: 00050b58 88 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen │ │ │ │ - 2297: 001807ac 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___close │ │ │ │ - 2298: 0017de34 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____next__ │ │ │ │ + 2297: 00180890 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___close │ │ │ │ + 2298: 0017df18 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____next__ │ │ │ │ 2299: 0011373c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen___close │ │ │ │ - 2300: 00244e80 3836 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___tokenize_loop │ │ │ │ + 2300: 00244f64 3836 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___tokenize_loop │ │ │ │ 2301: 000a3954 192 FUNC GLOBAL DEFAULT 11 CPyPy_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____get__ │ │ │ │ 2302: 000d5e8c 948 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___NFAState___addarc │ │ │ │ - 2303: 001a35e4 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_hex │ │ │ │ - 2304: 0023e074 340 FUNC GLOBAL DEFAULT 11 CPyPy_trans___make_naked__merge_one_string_group_StringMerger_obj_____call__ │ │ │ │ - 2305: 00234ee8 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___throw │ │ │ │ + 2303: 001a36c8 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_hex │ │ │ │ + 2304: 0023e158 340 FUNC GLOBAL DEFAULT 11 CPyPy_trans___make_naked__merge_one_string_group_StringMerger_obj_____call__ │ │ │ │ + 2305: 00234fcc 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___throw │ │ │ │ 2306: 00466b9c 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___contains_implicit_multiline_string_with_comments_Line_env │ │ │ │ 2307: 0011dccc 72 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen___send │ │ │ │ 2308: 000a89ac 44 FUNC GLOBAL DEFAULT 11 CPyDict_SetItem │ │ │ │ 2309: 000ea118 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___TErr │ │ │ │ 2310: 00466da0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_codecs │ │ │ │ 2311: 000aa3f4 132 FUNC GLOBAL DEFAULT 11 CPy_Reraise │ │ │ │ - 2312: 0031056c 6284 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper____transform_to_new_line │ │ │ │ + 2312: 00310650 6284 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper____transform_to_new_line │ │ │ │ 2313: 000b99c8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____iter__ │ │ │ │ - 2314: 0013759c 2788 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____ensure_trailing_comma │ │ │ │ - 2315: 0033f4e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____next__ │ │ │ │ + 2314: 00137680 2788 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____ensure_trailing_comma │ │ │ │ + 2315: 0033f5c4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____next__ │ │ │ │ 2316: 000c6d90 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____iter__ │ │ │ │ - 2317: 002bf324 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___send │ │ │ │ + 2317: 002bf408 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___send │ │ │ │ 2318: 00466edc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_hashlib │ │ │ │ 2319: 000eafd0 344 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____ne__ │ │ │ │ - 2320: 0017e1d0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___throw │ │ │ │ - 2321: 0020bd90 564 FUNC GLOBAL DEFAULT 11 CPyPy_trans___handle_is_simple_look_up_prev │ │ │ │ + 2320: 0017e2b4 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___throw │ │ │ │ + 2321: 0020be70 564 FUNC GLOBAL DEFAULT 11 CPyPy_trans___handle_is_simple_look_up_prev │ │ │ │ 2322: 00466f98 4 OBJECT GLOBAL DEFAULT 22 CPyModule_contextlib │ │ │ │ 2323: 00466b8c 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___enumerate_reversed_env │ │ │ │ - 2324: 0021cc78 832 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___add_whitespace │ │ │ │ + 2324: 0021cd58 832 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___add_whitespace │ │ │ │ 2325: 004668fc 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree____iterative_matches_WildcardPattern_env │ │ │ │ - 2326: 003b0930 448 FUNC GLOBAL DEFAULT 11 CPyPy_black___assert_stable │ │ │ │ - 2327: 001d1320 320 FUNC GLOBAL DEFAULT 11 CPyTagged_Negate_ │ │ │ │ - 2328: 00198c94 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___throw │ │ │ │ - 2329: 001d5018 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_increment_lambda_arguments │ │ │ │ - 2330: 00344644 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___send │ │ │ │ - 2331: 001a3e48 560 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_complex_number │ │ │ │ - 2332: 003f06ec 552 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pygram │ │ │ │ - 2333: 002eea18 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____next__ │ │ │ │ - 2334: 002a934c 488 FUNC GLOBAL DEFAULT 11 CPyPy_lines___can_omit_invisible_parens │ │ │ │ - 2335: 0025e550 4284 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___optimize │ │ │ │ + 2326: 003b0a14 448 FUNC GLOBAL DEFAULT 11 CPyPy_black___assert_stable │ │ │ │ + 2327: 001d1400 320 FUNC GLOBAL DEFAULT 11 CPyTagged_Negate_ │ │ │ │ + 2328: 00198d78 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___throw │ │ │ │ + 2329: 001d50f8 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_increment_lambda_arguments │ │ │ │ + 2330: 00344728 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___send │ │ │ │ + 2331: 001a3f2c 560 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_complex_number │ │ │ │ + 2332: 003f07d0 552 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pygram │ │ │ │ + 2333: 002eeafc 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____next__ │ │ │ │ + 2334: 002a9430 488 FUNC GLOBAL DEFAULT 11 CPyPy_lines___can_omit_invisible_parens │ │ │ │ + 2335: 0025e634 4284 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___optimize │ │ │ │ 2336: 00466f00 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___concurrency │ │ │ │ 2337: 000cdc78 340 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____deepcopy__ │ │ │ │ - 2338: 0027d7d4 476 FUNC GLOBAL DEFAULT 11 CPyPy_lines___is_line_short_enough │ │ │ │ + 2338: 0027d8b8 476 FUNC GLOBAL DEFAULT 11 CPyPy_lines___is_line_short_enough │ │ │ │ 2339: 00466ce4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_test_LineGenerator_env │ │ │ │ - 2340: 0016bf90 6592 FUNC GLOBAL DEFAULT 11 CPyDef_grammar_____top_level__ │ │ │ │ - 2341: 003848b8 12908 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser____addtoken │ │ │ │ - 2342: 0013baf4 216 FUNC GLOBAL DEFAULT 11 CPySequence_CheckUnpackCount │ │ │ │ - 2343: 0022b2bc 532 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___match │ │ │ │ + 2340: 0016c074 6592 FUNC GLOBAL DEFAULT 11 CPyDef_grammar_____top_level__ │ │ │ │ + 2341: 0038499c 12908 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser____addtoken │ │ │ │ + 2342: 0013bbd8 216 FUNC GLOBAL DEFAULT 11 CPySequence_CheckUnpackCount │ │ │ │ + 2343: 0022b3a0 532 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___match │ │ │ │ 2344: 000b9a8c 528 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___line │ │ │ │ 2345: 000aa94c 92 FUNC GLOBAL DEFAULT 11 CPyTagged_AsObject │ │ │ │ 2346: 000e9e54 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_string_prefix │ │ │ │ 2347: 0046696c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pygram____pattern_symbols │ │ │ │ - 2348: 003e74fc 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___optimize__BasePattern_glue │ │ │ │ - 2349: 003e4b8c 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___send │ │ │ │ - 2350: 0033f838 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___throw │ │ │ │ + 2348: 003e75e0 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___optimize__BasePattern_glue │ │ │ │ + 2349: 003e4c70 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___send │ │ │ │ + 2350: 0033f91c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___throw │ │ │ │ 2351: 000a5414 148 FUNC GLOBAL DEFAULT 11 CPyInt16_Remainder │ │ │ │ 2352: 0010cff0 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen___close │ │ │ │ 2353: 00069054 100 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____iter__ │ │ │ │ 2354: 000a4b60 228 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter │ │ │ │ 2355: 00068ae8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____iter__ │ │ │ │ 2356: 00466884 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___pseudoprog │ │ │ │ 2357: 000aa478 120 FUNC GLOBAL DEFAULT 11 CPyErr_SetObjectAndTraceback │ │ │ │ 2358: 000b029c 152 FUNC GLOBAL DEFAULT 11 CPy_TypeError │ │ │ │ 2359: 00466a3c 4 OBJECT GLOBAL DEFAULT 22 CPyType_rusty___Ok │ │ │ │ - 2360: 0013ee88 2164 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_tuple_containing_star │ │ │ │ + 2360: 0013ef6c 2164 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_tuple_containing_star │ │ │ │ 2361: 000a46ec 24 FUNC GLOBAL DEFAULT 11 CPyTagged_AsSsize_t │ │ │ │ - 2362: 0023bc9c 4048 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___parse_line_ranges │ │ │ │ - 2363: 002d0374 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___close │ │ │ │ - 2364: 002eea5c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____next__ │ │ │ │ - 2365: 001a8010 328 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___find_cookie_detect_encoding_obj_____call__ │ │ │ │ + 2362: 0023bd80 4048 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___parse_line_ranges │ │ │ │ + 2363: 002d0458 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___close │ │ │ │ + 2364: 002eeb40 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____next__ │ │ │ │ + 2365: 001a80f4 328 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___find_cookie_detect_encoding_obj_____call__ │ │ │ │ 2366: 000a9818 260 FUNC GLOBAL DEFAULT 11 CPyDict_Copy │ │ │ │ 2367: 000ece40 896 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___set_child │ │ │ │ - 2368: 00397b68 2148 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_file │ │ │ │ + 2368: 00397c4c 2148 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_file │ │ │ │ 2369: 000a5a68 40 FUNC GLOBAL DEFAULT 11 CPyFloat_IsNaN │ │ │ │ 2370: 0010303c 404 FUNC GLOBAL DEFAULT 11 CPyPy_mode___Mode_____contains__ │ │ │ │ 2371: 0011570c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen___close │ │ │ │ 2372: 000d323c 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches │ │ │ │ 2373: 004412c8 8 OBJECT GLOBAL DEFAULT 21 _CPy_ExcDummyStruct │ │ │ │ - 2374: 00238aa0 4004 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_unsplittable_type_ignore │ │ │ │ - 2375: 00187ee0 7644 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2374: 00238b84 4004 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_unsplittable_type_ignore │ │ │ │ + 2375: 00187fc4 7644 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2376: 00069638 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____iter__ │ │ │ │ 2377: 00466c58 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen │ │ │ │ - 2378: 002f9ed4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___close │ │ │ │ - 2379: 001783c4 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____mypyc_generator_helper__ │ │ │ │ + 2378: 002f9fb8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___close │ │ │ │ + 2379: 001784a8 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____mypyc_generator_helper__ │ │ │ │ 2380: 00466d74 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___get_imports_from_children_get_future_imports_env │ │ │ │ 2381: 000680e8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____iter__ │ │ │ │ - 2382: 002eeefc 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___close │ │ │ │ + 2382: 002eefe0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___close │ │ │ │ 2383: 00052430 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen │ │ │ │ - 2384: 002eb784 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___send │ │ │ │ - 2385: 00205630 104 FUNC GLOBAL DEFAULT 11 CPyPy_trans___max_last_string_column_do_transform_StringSplitter_obj_____call__ │ │ │ │ - 2386: 003e5860 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_decorator │ │ │ │ + 2384: 002eb868 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___send │ │ │ │ + 2385: 00205710 104 FUNC GLOBAL DEFAULT 11 CPyPy_trans___max_last_string_column_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 2386: 003e5944 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_decorator │ │ │ │ 2387: 000bb760 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_typeparams │ │ │ │ - 2388: 001703bc 848 FUNC GLOBAL DEFAULT 11 CPySingledispatch_RegisterFunction │ │ │ │ + 2388: 001704a0 848 FUNC GLOBAL DEFAULT 11 CPySingledispatch_RegisterFunction │ │ │ │ 2389: 00466994 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj │ │ │ │ 2390: 00112cb4 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen___send │ │ │ │ 2391: 000bf0a8 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_STANDALONE_COMMENT │ │ │ │ 2392: 00465794 60 OBJECT GLOBAL DEFAULT 21 brackets___BracketMatchError_members │ │ │ │ 2393: 000f7170 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen___close │ │ │ │ 2394: 004669b4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___maybe_append_string_operators_do_transform_StringSplitter_obj │ │ │ │ 2395: 000a89d8 148 FUNC GLOBAL DEFAULT 11 CPyDict_SetDefaultWithEmptyDatatype │ │ │ │ - 2396: 00243c8c 4240 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___dump │ │ │ │ - 2397: 0030be04 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____mypyc_generator_helper__ │ │ │ │ - 2398: 003e8598 348 FUNC GLOBAL DEFAULT 11 CPyInit__black_version │ │ │ │ + 2396: 00243d70 4240 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___dump │ │ │ │ + 2397: 0030bee8 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____mypyc_generator_helper__ │ │ │ │ + 2398: 003e867c 348 FUNC GLOBAL DEFAULT 11 CPyInit__black_version │ │ │ │ 2399: 00072818 140 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_env │ │ │ │ - 2400: 00298bc8 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___close │ │ │ │ - 2401: 002338e4 324 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_unicode_escape_sequences │ │ │ │ - 2402: 002042dc 296 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___send │ │ │ │ - 2403: 002c8d6c 4644 FUNC GLOBAL DEFAULT 11 CPyDef_strings___fix_multiline_docstring │ │ │ │ - 2404: 00286fc4 1696 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator_____init__ │ │ │ │ + 2400: 00298cac 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___close │ │ │ │ + 2401: 002339c8 324 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_unicode_escape_sequences │ │ │ │ + 2402: 002043bc 296 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___send │ │ │ │ + 2403: 002c8e50 4644 FUNC GLOBAL DEFAULT 11 CPyDef_strings___fix_multiline_docstring │ │ │ │ + 2404: 002870a8 1696 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator_____init__ │ │ │ │ 2405: 000d8044 552 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens │ │ │ │ 2406: 000be934 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____iter__ │ │ │ │ 2407: 00466968 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_pytree___blib2to3___pytree___Leaf_____init_____fixers_applied │ │ │ │ 2408: 000bd638 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_simple_stmt │ │ │ │ - 2409: 0017fd1c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___send │ │ │ │ + 2409: 0017fe00 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___send │ │ │ │ 2410: 00466d98 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___YES │ │ │ │ 2411: 000c5a90 3652 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____parse_single_version │ │ │ │ - 2412: 001a3d38 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_scientific_notation │ │ │ │ - 2413: 00196918 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___send │ │ │ │ + 2412: 001a3e1c 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_scientific_notation │ │ │ │ + 2413: 001969fc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___send │ │ │ │ 2414: 00069e90 96 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy_____iter__ │ │ │ │ 2415: 00466e14 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_trans___globals │ │ │ │ 2416: 000a3714 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_obj_____get__ │ │ │ │ 2417: 0007083c 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___max_last_string_column_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 2418: 0018c484 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___close │ │ │ │ - 2419: 002c812c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____next__ │ │ │ │ - 2420: 001d702c 2964 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern____bare_name_matches │ │ │ │ - 2421: 0022d0d8 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____toggle_fexpr_quotes │ │ │ │ + 2418: 0018c568 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___close │ │ │ │ + 2419: 002c8210 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____next__ │ │ │ │ + 2420: 001d710c 2964 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern____bare_name_matches │ │ │ │ + 2421: 0022d1bc 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____toggle_fexpr_quotes │ │ │ │ 2422: 000a71d0 464 FUNC GLOBAL DEFAULT 11 CPyBytes_Ord │ │ │ │ 2423: 004668ec 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_NegatedPattern_env │ │ │ │ - 2424: 00190c44 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___throw │ │ │ │ - 2425: 002a4ff4 3280 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___max_delimiter_priority │ │ │ │ - 2426: 0016aadc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____repr__ │ │ │ │ - 2427: 00298c8c 6956 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ - 2428: 0035793c 408 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_label │ │ │ │ - 2429: 003f31fc 4396 FUNC GLOBAL DEFAULT 11 PyInit_fec286f4eda846987175__mypyc │ │ │ │ - 2430: 001fa580 192 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___run │ │ │ │ + 2424: 00190d28 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___throw │ │ │ │ + 2425: 002a50d8 3280 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___max_delimiter_priority │ │ │ │ + 2426: 0016abc0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____repr__ │ │ │ │ + 2427: 00298d70 6956 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ + 2428: 00357a20 408 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_label │ │ │ │ + 2429: 003f32e0 4396 FUNC GLOBAL DEFAULT 11 PyInit_fec286f4eda846987175__mypyc │ │ │ │ + 2430: 001fa660 192 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___run │ │ │ │ 2431: 00466da8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_token___globals │ │ │ │ 2432: 00129a5c 940 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___next_sibling │ │ │ │ 2433: 00466b04 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___FUTURE_FLAG_TO_FEATURE │ │ │ │ 2434: 00466c78 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_decorators_LineGenerator_gen │ │ │ │ 2435: 000a55ac 44 FUNC GLOBAL DEFAULT 11 CPyUInt8_Overflow │ │ │ │ - 2436: 00344580 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____next__ │ │ │ │ - 2437: 001fa8d0 840 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___get_open_lsqb │ │ │ │ + 2436: 00344664 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____next__ │ │ │ │ + 2437: 001fa9b0 840 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___get_open_lsqb │ │ │ │ 2438: 00466ad4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___syms │ │ │ │ - 2439: 0026d0a8 2488 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_string_operator_leaves │ │ │ │ - 2440: 00337ac0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___close │ │ │ │ + 2439: 0026d18c 2488 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_string_operator_leaves │ │ │ │ + 2440: 00337ba4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___close │ │ │ │ 2441: 000c0808 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____iter__ │ │ │ │ 2442: 00069f54 100 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen_____iter__ │ │ │ │ - 2443: 001702d4 232 FUNC GLOBAL DEFAULT 11 CPy_CallReverseOpMethod │ │ │ │ - 2444: 0038e39c 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___throw │ │ │ │ - 2445: 001973d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___close │ │ │ │ - 2446: 002958a4 524 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____get_max_string_length │ │ │ │ + 2443: 001703b8 232 FUNC GLOBAL DEFAULT 11 CPy_CallReverseOpMethod │ │ │ │ + 2444: 0038e480 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___throw │ │ │ │ + 2445: 001974b4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___close │ │ │ │ + 2446: 00295988 524 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____get_max_string_length │ │ │ │ 2447: 00466e30 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___rusty │ │ │ │ 2448: 000c10b0 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line │ │ │ │ - 2449: 00178498 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____next__ │ │ │ │ - 2450: 002f9314 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____next__ │ │ │ │ - 2451: 001a2be4 1404 FUNC GLOBAL DEFAULT 11 CPyDef_mode___pretty_TargetVersion_obj_____call__ │ │ │ │ - 2452: 001707e8 624 FUNC GLOBAL DEFAULT 11 CPy_GetANext │ │ │ │ + 2449: 0017857c 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____next__ │ │ │ │ + 2450: 002f93f8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____next__ │ │ │ │ + 2451: 001a2cc8 1404 FUNC GLOBAL DEFAULT 11 CPyDef_mode___pretty_TargetVersion_obj_____call__ │ │ │ │ + 2452: 001708cc 624 FUNC GLOBAL DEFAULT 11 CPy_GetANext │ │ │ │ 2453: 00466d48 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_comments___FMT_OFF │ │ │ │ - 2454: 002c8238 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___send │ │ │ │ + 2454: 002c831c 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___send │ │ │ │ 2455: 00052344 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen │ │ │ │ 2456: 000a3f54 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____get__ │ │ │ │ 2457: 000d6834 192 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState │ │ │ │ 2458: 00115380 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen___send │ │ │ │ 2459: 000eda7c 460 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern_____init__ │ │ │ │ 2460: 00466ef8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black____width_table_internal │ │ │ │ - 2461: 003e7018 368 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____mypyc_setter__prefix │ │ │ │ - 2462: 0021e738 2640 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match_seq │ │ │ │ + 2461: 003e70fc 368 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____mypyc_setter__prefix │ │ │ │ + 2462: 0021e81c 2640 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match_seq │ │ │ │ 2463: 00466cf4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___line_LineGenerator_env │ │ │ │ - 2464: 00173864 68 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____next__ │ │ │ │ - 2465: 001404c0 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_walrus_assignment │ │ │ │ - 2466: 00306790 524 FUNC GLOBAL DEFAULT 11 CPyPy_lines___append_leaves │ │ │ │ + 2464: 00173948 68 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____next__ │ │ │ │ + 2465: 001405a4 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_walrus_assignment │ │ │ │ + 2466: 00306874 524 FUNC GLOBAL DEFAULT 11 CPyPy_lines___append_leaves │ │ │ │ 2467: 0011dd14 296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen___send │ │ │ │ - 2468: 0015f048 11128 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____top_level__ │ │ │ │ + 2468: 0015f12c 11128 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____top_level__ │ │ │ │ 2469: 000bd3ec 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_simple_stmt │ │ │ │ - 2470: 00284bc8 1212 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_alt │ │ │ │ - 2471: 00380fec 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____next__ │ │ │ │ + 2470: 00284cac 1212 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_alt │ │ │ │ + 2471: 003810d0 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____next__ │ │ │ │ 2472: 000cd864 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___prefix │ │ │ │ 2473: 004669c4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___iter_fexpr_spans_env │ │ │ │ 2474: 000cc8ec 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____iter__ │ │ │ │ 2475: 00466990 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___passes_all_checks__get_break_idx_StringSplitter_obj │ │ │ │ 2476: 000a5250 44 FUNC GLOBAL DEFAULT 11 CPyInt32_Overflow │ │ │ │ 2477: 00466cd8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_INDENT_LineGenerator_gen │ │ │ │ 2478: 000fbb90 3232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen_____mypyc_generator_helper__ │ │ │ │ 2479: 00052e48 120 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_env │ │ │ │ - 2480: 00157380 5344 FUNC GLOBAL DEFAULT 11 CPyDef_comments_____top_level__ │ │ │ │ - 2481: 00257f30 3340 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___determine_route │ │ │ │ + 2480: 00157464 5344 FUNC GLOBAL DEFAULT 11 CPyDef_comments_____top_level__ │ │ │ │ + 2481: 00258014 3340 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___determine_route │ │ │ │ 2482: 000687d4 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____iter__ │ │ │ │ 2483: 000e8fd4 332 FUNC GLOBAL DEFAULT 11 CPyPy_strings___sub_twice │ │ │ │ - 2484: 00313fa4 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___send │ │ │ │ + 2484: 00314088 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___send │ │ │ │ 2485: 00466c2c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_fstring_LineGenerator_env │ │ │ │ - 2486: 00204e10 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Multiply_ │ │ │ │ - 2487: 001a0d0c 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___throw │ │ │ │ - 2488: 00398e78 440 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_string │ │ │ │ - 2489: 002956a0 516 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____validate │ │ │ │ - 2490: 00322230 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___send │ │ │ │ - 2491: 001facdc 2388 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_complex_subscript │ │ │ │ - 2492: 0026e5e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___clone │ │ │ │ + 2486: 00204ef0 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Multiply_ │ │ │ │ + 2487: 001a0df0 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___throw │ │ │ │ + 2488: 00398f5c 440 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_string │ │ │ │ + 2489: 00295784 516 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____validate │ │ │ │ + 2490: 00322314 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___send │ │ │ │ + 2491: 001fadbc 2388 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_complex_subscript │ │ │ │ + 2492: 0026e6c4 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___clone │ │ │ │ 2493: 00466c1c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____rhs_transform_line_env │ │ │ │ - 2494: 002db6b8 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____calculate_lines_mappings │ │ │ │ - 2495: 00225e60 1368 FUNC GLOBAL DEFAULT 11 CPyPy_parse___lam_sub │ │ │ │ - 2496: 0017e0ac 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___throw │ │ │ │ + 2494: 002db79c 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____calculate_lines_mappings │ │ │ │ + 2495: 00225f44 1368 FUNC GLOBAL DEFAULT 11 CPyPy_parse___lam_sub │ │ │ │ + 2496: 0017e190 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___throw │ │ │ │ 2497: 000ba1dc 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_test │ │ │ │ 2498: 000dffe4 956 FUNC GLOBAL DEFAULT 11 CPyDef_black____black_info │ │ │ │ 2499: 00466a0c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringMerger │ │ │ │ - 2500: 00204670 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___close │ │ │ │ - 2501: 00245f4c 244 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___tokenize │ │ │ │ + 2500: 00204750 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___close │ │ │ │ + 2501: 00246030 244 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___tokenize │ │ │ │ 2502: 00466d18 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___CellMagicFinder │ │ │ │ 2503: 00111e94 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen___throw │ │ │ │ - 2504: 002d707c 4844 FUNC GLOBAL DEFAULT 11 CPyDef_literals___escape │ │ │ │ + 2504: 002d7160 4844 FUNC GLOBAL DEFAULT 11 CPyDef_literals___escape │ │ │ │ 2505: 000511f0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen │ │ │ │ 2506: 00466bd0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_comments_delimiter_split_obj │ │ │ │ 2507: 000a4554 192 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___find_cookie_detect_encoding_obj_____get__ │ │ │ │ 2508: 00068328 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____iter__ │ │ │ │ 2509: 004668d4 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___TokenProxy │ │ │ │ 2510: 00466940 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___leaves_Base_gen │ │ │ │ 2511: 00466bec 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___split_wrapper_dont_increase_indentation_gen │ │ │ │ - 2512: 00262394 292 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___send │ │ │ │ + 2512: 00262478 292 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___send │ │ │ │ 2513: 0010eef0 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____else_match │ │ │ │ - 2514: 0022b4d0 472 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern___match │ │ │ │ + 2514: 0022b5b4 472 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern___match │ │ │ │ 2515: 00466b98 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj │ │ │ │ - 2516: 00389adc 1152 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___addtoken │ │ │ │ - 2517: 003798b0 236 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___pop │ │ │ │ - 2518: 0036ec80 364 FUNC GLOBAL DEFAULT 11 CPyPy_black___assert_equivalent │ │ │ │ + 2516: 00389bc0 1152 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___addtoken │ │ │ │ + 2517: 00379994 236 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___pop │ │ │ │ + 2518: 0036ed64 364 FUNC GLOBAL DEFAULT 11 CPyPy_black___assert_equivalent │ │ │ │ 2519: 00068c10 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____iter__ │ │ │ │ - 2520: 002d6fd4 168 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___untokenize │ │ │ │ - 2521: 00170af4 44 FUNC GLOBAL DEFAULT 11 CPyObject_Hash │ │ │ │ + 2520: 002d70b8 168 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___untokenize │ │ │ │ + 2521: 00170bd8 44 FUNC GLOBAL DEFAULT 11 CPyObject_Hash │ │ │ │ 2522: 00466cfc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___LineGenerator │ │ │ │ - 2523: 0022de80 1984 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_insert_str_child_factory_obj_____call__ │ │ │ │ + 2523: 0022df64 1984 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_insert_str_child_factory_obj_____call__ │ │ │ │ 2524: 000e659c 312 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___last_leaf │ │ │ │ - 2525: 003e6ce8 432 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf____eq__Base_glue │ │ │ │ + 2525: 003e6dcc 432 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf____eq__Base_glue │ │ │ │ 2526: 000a21d4 3580 FUNC GLOBAL DEFAULT 11 CPyArg_ParseTupleAndKeywords │ │ │ │ - 2527: 00285084 1736 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_rhs │ │ │ │ + 2527: 00285168 1736 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_rhs │ │ │ │ 2528: 00466e68 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_numerics___globals │ │ │ │ 2529: 0010c93c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen___close │ │ │ │ 2530: 000d0710 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____mypyc_defaults_setup │ │ │ │ 2531: 000fef18 796 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_chained_assignment │ │ │ │ - 2532: 0018b908 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____next__ │ │ │ │ - 2533: 0026c52c 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___throw │ │ │ │ + 2532: 0018b9ec 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____next__ │ │ │ │ + 2533: 0026c610 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___throw │ │ │ │ 2534: 000a991c 68 FUNC GLOBAL DEFAULT 11 CPyDict_GetKeysIter │ │ │ │ 2535: 00466a28 4 OBJECT GLOBAL DEFAULT 22 CPyType_strings___replace_normalize_unicode_escape_sequences_obj │ │ │ │ - 2536: 001938f0 11852 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ + 2536: 001939d4 11852 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ 2537: 004669a0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____iter_fexpr_slices_StringSplitter_env │ │ │ │ - 2538: 001a1748 160 FUNC GLOBAL DEFAULT 11 CPyStr_GetSlice │ │ │ │ - 2539: 003a0984 1208 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_file_contents │ │ │ │ - 2540: 002d5064 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___throw │ │ │ │ - 2541: 00206d54 124 FUNC GLOBAL DEFAULT 11 CPyPy_literals___test │ │ │ │ + 2538: 001a182c 160 FUNC GLOBAL DEFAULT 11 CPyStr_GetSlice │ │ │ │ + 2539: 003a0a68 1208 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_file_contents │ │ │ │ + 2540: 002d5148 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___throw │ │ │ │ + 2541: 00206e34 124 FUNC GLOBAL DEFAULT 11 CPyPy_literals___test │ │ │ │ 2542: 00466860 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___FStringState │ │ │ │ - 2543: 003ee7b0 996 FUNC GLOBAL DEFAULT 11 CPyInit_black___ranges │ │ │ │ - 2544: 001e31f8 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____next__ │ │ │ │ - 2545: 0032add0 7828 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder___visit_Expr │ │ │ │ - 2546: 001a5a20 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___send │ │ │ │ - 2547: 00234b4c 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____next__ │ │ │ │ - 2548: 0019a9b4 292 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___throw │ │ │ │ + 2543: 003ee894 996 FUNC GLOBAL DEFAULT 11 CPyInit_black___ranges │ │ │ │ + 2544: 001e32d8 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____next__ │ │ │ │ + 2545: 0032aeb4 7828 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder___visit_Expr │ │ │ │ + 2546: 001a5b04 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___send │ │ │ │ + 2547: 00234c30 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____next__ │ │ │ │ + 2548: 0019aa98 292 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___throw │ │ │ │ 2549: 000b7f88 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen_____iter__ │ │ │ │ 2550: 00466d50 4 OBJECT GLOBAL DEFAULT 22 CPyType_cache___FileData │ │ │ │ - 2551: 002eb7cc 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___send │ │ │ │ + 2551: 002eb8b0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___send │ │ │ │ 2552: 00069760 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____iter__ │ │ │ │ - 2553: 00272df4 392 FUNC GLOBAL DEFAULT 11 CPyPy_comments___normalize_fmt_off │ │ │ │ + 2553: 00272ed8 392 FUNC GLOBAL DEFAULT 11 CPyPy_comments___normalize_fmt_off │ │ │ │ 2554: 00070010 136 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_obj_____get__ │ │ │ │ - 2555: 0020c898 744 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver____partially_consume_prefix │ │ │ │ - 2556: 003b0af0 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___lib2to3_parse │ │ │ │ + 2555: 0020c978 744 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver____partially_consume_prefix │ │ │ │ + 2556: 003b0bd4 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___lib2to3_parse │ │ │ │ 2557: 000ef680 2532 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___load │ │ │ │ 2558: 0005173c 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen │ │ │ │ - 2559: 0025f740 868 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern_____init__ │ │ │ │ - 2560: 00220ecc 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_lbrace │ │ │ │ + 2559: 0025f824 868 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern_____init__ │ │ │ │ + 2560: 00220fb0 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_lbrace │ │ │ │ 2561: 000c4e44 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_empty_rpar │ │ │ │ - 2562: 002a73bc 460 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___delimiter_count_with_priority │ │ │ │ - 2563: 001a3160 296 FUNC GLOBAL DEFAULT 11 CPyPy_mode___pretty_TargetVersion_obj_____call__ │ │ │ │ - 2564: 002bf218 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____next__ │ │ │ │ + 2562: 002a74a0 460 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___delimiter_count_with_priority │ │ │ │ + 2563: 001a3244 296 FUNC GLOBAL DEFAULT 11 CPyPy_mode___pretty_TargetVersion_obj_____call__ │ │ │ │ + 2564: 002bf2fc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____next__ │ │ │ │ 2565: 00466fb8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_io │ │ │ │ - 2566: 003221e8 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___send │ │ │ │ + 2566: 003222cc 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___send │ │ │ │ 2567: 00117adc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen___close │ │ │ │ - 2568: 00246040 60768 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize_____top_level__ │ │ │ │ - 2569: 003346a8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____next__ │ │ │ │ + 2568: 00246124 60768 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize_____top_level__ │ │ │ │ + 2569: 0033478c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____next__ │ │ │ │ 2570: 00057220 92 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen │ │ │ │ 2571: 000a5700 180 FUNC GLOBAL DEFAULT 11 CPyFloat_Cos │ │ │ │ 2572: 0005446c 96 FUNC GLOBAL DEFAULT 11 CPyDef_trans____get_break_idx_StringSplitter_env │ │ │ │ 2573: 0006f4d8 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___match__BasePattern_glue │ │ │ │ 2574: 0010a670 192 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Err___err │ │ │ │ 2575: 00463dc8 60 OBJECT GLOBAL DEFAULT 21 parse___ParseError_members │ │ │ │ 2576: 00128494 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin____get_key │ │ │ │ 2577: 000aa6bc 152 FUNC GLOBAL DEFAULT 11 CPy_RestoreExcInfo │ │ │ │ - 2578: 0017af54 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___throw │ │ │ │ + 2578: 0017b038 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___throw │ │ │ │ 2579: 00052488 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_env │ │ │ │ - 2580: 00174424 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___close │ │ │ │ + 2580: 00174508 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___close │ │ │ │ 2581: 000d1714 204 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern____submatch__BasePattern_glue │ │ │ │ 2582: 00052a98 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen │ │ │ │ - 2583: 0025d074 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_decrement_after_for_loop_variable │ │ │ │ + 2583: 0025d158 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_decrement_after_for_loop_variable │ │ │ │ 2584: 00056fc4 100 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_env │ │ │ │ 2585: 000a8ae8 368 FUNC GLOBAL DEFAULT 11 CPyDict_Update │ │ │ │ - 2586: 001fece8 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____next__ │ │ │ │ + 2586: 001fedc8 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____next__ │ │ │ │ 2587: 000d35d8 200 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy_____init__ │ │ │ │ 2588: 00466e54 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___parse_internal │ │ │ │ 2589: 000e8314 1284 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____normalize │ │ │ │ 2590: 000ca2c4 268 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer_____mypyc_defaults_setup │ │ │ │ - 2591: 002204d0 1024 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_one_sequence_between │ │ │ │ - 2592: 002f24ac 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___send │ │ │ │ - 2593: 00170a58 156 FUNC GLOBAL DEFAULT 11 CPy_SetTypeAliasTypeComputeFunction │ │ │ │ - 2594: 0026e060 1408 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___clone │ │ │ │ - 2595: 00337978 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___throw │ │ │ │ - 2596: 00300d64 1408 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append_safe │ │ │ │ + 2591: 002205b4 1024 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_one_sequence_between │ │ │ │ + 2592: 002f2590 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___send │ │ │ │ + 2593: 00170b3c 156 FUNC GLOBAL DEFAULT 11 CPy_SetTypeAliasTypeComputeFunction │ │ │ │ + 2594: 0026e144 1408 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___clone │ │ │ │ + 2595: 00337a5c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___throw │ │ │ │ + 2596: 00300e48 1408 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append_safe │ │ │ │ 2597: 00466a74 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing___InvalidInput │ │ │ │ 2598: 0011e0a8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen___close │ │ │ │ - 2599: 00335304 8708 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2600: 0019ebec 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___throw │ │ │ │ + 2599: 003353e8 8708 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2600: 0019ecd0 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___throw │ │ │ │ 2601: 004668b8 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___Parser │ │ │ │ 2602: 00054618 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_factory_env │ │ │ │ 2603: 00466fd8 8244 OBJECT GLOBAL DEFAULT 22 CPyStatics │ │ │ │ 2604: 000d5098 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen_____iter__ │ │ │ │ - 2605: 001907d4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2606: 003014cc 5132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 2605: 001908b8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2606: 003015b0 5132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ 2607: 000547a4 44 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer___do_transform │ │ │ │ - 2608: 002bf100 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2608: 002bf1e4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2609: 00466e40 4 OBJECT GLOBAL DEFAULT 22 CPyModule_difflib │ │ │ │ 2610: 00114110 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen___close │ │ │ │ - 2611: 0016b0e4 3504 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___report │ │ │ │ + 2611: 0016b1c8 3504 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___report │ │ │ │ 2612: 000576e8 32 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_env │ │ │ │ 2613: 000fdaa4 660 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_obj_____call__ │ │ │ │ 2614: 0005317c 128 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_env │ │ │ │ - 2615: 0020bfc4 564 FUNC GLOBAL DEFAULT 11 CPyPy_trans___handle_is_simple_lookup_forward │ │ │ │ + 2615: 0020c0a4 564 FUNC GLOBAL DEFAULT 11 CPyPy_trans___handle_is_simple_lookup_forward │ │ │ │ 2616: 00466db8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_parse___globals │ │ │ │ - 2617: 001a6a9c 2196 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize____get_normal_name │ │ │ │ + 2617: 001a6b80 2196 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize____get_normal_name │ │ │ │ 2618: 000cffac 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___leaves │ │ │ │ - 2619: 001842f8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___close │ │ │ │ + 2619: 001843dc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___close │ │ │ │ 2620: 000cd6d4 400 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____new__ │ │ │ │ 2621: 000a37d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____get__ │ │ │ │ 2622: 000f66b8 72 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen___send │ │ │ │ 2623: 00466dc4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___literals_internal │ │ │ │ 2624: 00050bb0 20 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___is_split_after_delimiter │ │ │ │ 2625: 00053e48 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans____merge_one_string_group_StringMerger_env │ │ │ │ 2626: 00466f94 4 OBJECT GLOBAL DEFAULT 22 CPyModule_dataclasses │ │ │ │ 2627: 000c78f8 592 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____TopLevelStatementsVisitor___visit_simple_stmt │ │ │ │ 2628: 001072d8 360 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____can_add_trailing_comma │ │ │ │ - 2629: 00192f0c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___throw │ │ │ │ - 2630: 00265624 1900 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____normalize_import_from │ │ │ │ + 2629: 00192ff0 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___throw │ │ │ │ + 2630: 00265708 1900 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____normalize_import_from │ │ │ │ 2631: 000a54d4 216 FUNC GLOBAL DEFAULT 11 CPyLong_AsUInt8_ │ │ │ │ 2632: 000fde64 660 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_obj_____call__ │ │ │ │ 2633: 000722c0 128 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_env │ │ │ │ - 2634: 0017396c 72 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___send │ │ │ │ + 2634: 00173a50 72 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___send │ │ │ │ 2635: 0011a0e4 80 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___finish_off │ │ │ │ 2636: 000d8d48 2568 FUNC GLOBAL DEFAULT 11 CPyDef_black___spellcheck_pyproject_toml_keys │ │ │ │ 2637: 00466bb0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___generate_trailers_to_omit_gen │ │ │ │ - 2638: 001d51a8 2460 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver____partially_consume_prefix │ │ │ │ + 2638: 001d5288 2460 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver____partially_consume_prefix │ │ │ │ 2639: 000e1948 1504 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics____is_ipython_magic │ │ │ │ - 2640: 001fc5dc 1096 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___make_simple_prefix │ │ │ │ + 2640: 001fc6bc 1096 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___make_simple_prefix │ │ │ │ 2641: 000c6998 728 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent │ │ │ │ 2642: 00466f60 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___comments_internal │ │ │ │ - 2643: 0028e678 344 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker___maybe_empty_lines │ │ │ │ - 2644: 0016a488 1620 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____repr__ │ │ │ │ + 2643: 0028e75c 344 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker___maybe_empty_lines │ │ │ │ + 2644: 0016a56c 1620 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____repr__ │ │ │ │ 2645: 000bc6a8 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_funcdef │ │ │ │ 2646: 00051b9c 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_env │ │ │ │ 2647: 00466bf8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___dont_increase_indentation_env │ │ │ │ 2648: 000eb96c 472 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___append_child │ │ │ │ - 2649: 0017fb40 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2649: 0017fc24 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2650: 000533b4 108 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____mypyc_lambda__0_lib2to3_parse_obj │ │ │ │ - 2651: 00262dfc 192 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___close │ │ │ │ + 2651: 00262ee0 192 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___close │ │ │ │ 2652: 0046697c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___is_valid_index_factory_env │ │ │ │ 2653: 00107440 280 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_fstring │ │ │ │ - 2654: 0030499c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____next__ │ │ │ │ - 2655: 0022595c 336 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_illegal_split_indices │ │ │ │ - 2656: 0013b04c 476 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___dump_nfa │ │ │ │ - 2657: 001ad508 4576 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_simple_decorator_expression │ │ │ │ + 2654: 00304a80 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____next__ │ │ │ │ + 2655: 00225a40 336 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_illegal_split_indices │ │ │ │ + 2656: 0013b130 476 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___dump_nfa │ │ │ │ + 2657: 001ad5ec 4572 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_simple_decorator_expression │ │ │ │ 2658: 00466b0c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___FORCE_OPTIONAL_PARENTHESES │ │ │ │ - 2659: 002077dc 28 FUNC GLOBAL DEFAULT 11 CPyFloat_Floor │ │ │ │ + 2659: 002078bc 28 FUNC GLOBAL DEFAULT 11 CPyFloat_Floor │ │ │ │ 2660: 00051490 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen │ │ │ │ 2661: 00466858 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___read_or_stop_detect_encoding_obj │ │ │ │ 2662: 000db940 940 FUNC GLOBAL DEFAULT 11 CPyDef_black___target_version_option_callback │ │ │ │ - 2663: 003e9a7c 688 FUNC GLOBAL DEFAULT 11 CPyInit_black___handle_ipynb_magics │ │ │ │ + 2663: 003e9b60 688 FUNC GLOBAL DEFAULT 11 CPyInit_black___handle_ipynb_magics │ │ │ │ 2664: 00466c64 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_ENDMARKER_LineGenerator_env │ │ │ │ - 2665: 0034f8b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___close │ │ │ │ + 2665: 0034f99c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___close │ │ │ │ 2666: 00466ec4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_functools │ │ │ │ 2667: 00466b14 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___FSTRING_PARSING │ │ │ │ - 2668: 0018a12c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___throw │ │ │ │ - 2669: 00376424 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___send │ │ │ │ + 2668: 0018a210 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___throw │ │ │ │ + 2669: 00376508 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___send │ │ │ │ 2670: 000568b4 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen │ │ │ │ 2671: 00466c24 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___transform_line_env │ │ │ │ - 2672: 00304d30 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___throw │ │ │ │ - 2673: 00276a94 972 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_multiline_string │ │ │ │ + 2672: 00304e14 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___throw │ │ │ │ + 2673: 00276b78 972 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_multiline_string │ │ │ │ 2674: 000d7bd4 268 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState_____init__ │ │ │ │ 2675: 0011df60 328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen___throw │ │ │ │ 2676: 000a9e54 568 FUNC GLOBAL DEFAULT 11 CPyDict_NextItem │ │ │ │ 2677: 00466d78 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___get_future_imports_env │ │ │ │ 2678: 000a4014 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____get__ │ │ │ │ 2679: 00051e58 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_env │ │ │ │ 2680: 00466be4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___delimiter_split_gen │ │ │ │ 2681: 000d68f4 456 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState_____init__ │ │ │ │ 2682: 000bcf80 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_suite │ │ │ │ - 2683: 0020bb78 536 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___insert_child │ │ │ │ + 2683: 0020bc58 536 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___insert_child │ │ │ │ 2684: 000f5ca8 372 FUNC GLOBAL DEFAULT 11 CPyPy_black____contains_asexpr │ │ │ │ 2685: 000ce348 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____iter__ │ │ │ │ 2686: 000cbf30 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____iter__ │ │ │ │ 2687: 000a4194 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_valid_index_is_valid_index_factory_obj_____get__ │ │ │ │ - 2688: 00376360 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____next__ │ │ │ │ - 2689: 002f941c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___send │ │ │ │ + 2688: 00376444 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____next__ │ │ │ │ + 2689: 002f9500 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___send │ │ │ │ 2690: 000ce084 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___post_order │ │ │ │ - 2691: 00322c70 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___close │ │ │ │ + 2691: 00322d54 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___close │ │ │ │ 2692: 000536d8 92 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen │ │ │ │ 2693: 000bf204 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____iter__ │ │ │ │ 2694: 004668c4 4 OBJECT GLOBAL DEFAULT 22 CPyType_grammar___Grammar │ │ │ │ 2695: 000bed98 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____iter__ │ │ │ │ - 2696: 0027733c 12660 FUNC GLOBAL DEFAULT 11 CPyDef_lines___is_line_short_enough │ │ │ │ + 2696: 00277420 12660 FUNC GLOBAL DEFAULT 11 CPyDef_lines___is_line_short_enough │ │ │ │ 2697: 000cdc08 112 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____deepcopy__ │ │ │ │ 2698: 000a5a08 96 FUNC GLOBAL DEFAULT 11 CPyFloat_IsInf │ │ │ │ 2699: 00466f58 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___const_internal │ │ │ │ - 2700: 003a57b0 7032 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_stdin_to_stdout │ │ │ │ - 2701: 002382a8 288 FUNC GLOBAL DEFAULT 11 CPyPy_strings___str_width │ │ │ │ + 2700: 003a5894 7032 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_stdin_to_stdout │ │ │ │ + 2701: 0023838c 288 FUNC GLOBAL DEFAULT 11 CPyPy_strings___str_width │ │ │ │ 2702: 000c3548 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____iter__ │ │ │ │ 2703: 00466ca4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_funcdef_LineGenerator_env │ │ │ │ 2704: 00466c90 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_suite_LineGenerator_gen │ │ │ │ 2705: 000db804 316 FUNC GLOBAL DEFAULT 11 CPyPy_black___read_pyproject_toml │ │ │ │ - 2706: 002ee944 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2706: 002eea28 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2707: 00466ecc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_platformdirs │ │ │ │ 2708: 00466af8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___wrap_long_dict_values_in_parens │ │ │ │ - 2709: 003e6144 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_docstring │ │ │ │ - 2710: 0022f8d8 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern____submatch │ │ │ │ - 2711: 00286724 1680 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse │ │ │ │ + 2709: 003e6228 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_docstring │ │ │ │ + 2710: 0022f9bc 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern____submatch │ │ │ │ + 2711: 00286808 1680 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse │ │ │ │ 2712: 000f01c8 544 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___loads │ │ │ │ 2713: 000d752c 264 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer_____init__ │ │ │ │ - 2714: 002f97f8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___close │ │ │ │ + 2714: 002f98dc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___close │ │ │ │ 2715: 0046687c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___triple_quoted │ │ │ │ - 2716: 0038e4e4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___close │ │ │ │ - 2717: 001a0a78 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___send │ │ │ │ - 2718: 0031f108 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___send │ │ │ │ - 2719: 0019c8b4 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___send │ │ │ │ - 2720: 002b7da4 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___throw │ │ │ │ - 2721: 001d19c0 2620 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____mypyc_generator_helper__ │ │ │ │ - 2722: 00302d40 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___throw │ │ │ │ - 2723: 001db718 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___close │ │ │ │ - 2724: 0032a2c4 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___send │ │ │ │ - 2725: 00262174 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____mypyc_generator_helper__ │ │ │ │ + 2716: 0038e5c8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___close │ │ │ │ + 2717: 001a0b5c 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___send │ │ │ │ + 2718: 0031f1ec 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___send │ │ │ │ + 2719: 0019c998 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___send │ │ │ │ + 2720: 002b7e88 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___throw │ │ │ │ + 2721: 001d1aa0 2620 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____mypyc_generator_helper__ │ │ │ │ + 2722: 00302e24 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___throw │ │ │ │ + 2723: 001db7f8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___close │ │ │ │ + 2724: 0032a3a8 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___send │ │ │ │ + 2725: 00262258 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____mypyc_generator_helper__ │ │ │ │ 2726: 00068a20 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____iter__ │ │ │ │ 2727: 0006969c 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____iter__ │ │ │ │ - 2728: 00288134 440 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___prev_siblings_are │ │ │ │ - 2729: 00161d1c 2804 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____top_level__ │ │ │ │ + 2728: 00288218 440 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___prev_siblings_are │ │ │ │ + 2729: 00161e00 2804 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____top_level__ │ │ │ │ 2730: 00068d38 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____iter__ │ │ │ │ - 2731: 003048c8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ - 2732: 002a5e00 3424 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___should_split_line │ │ │ │ - 2733: 001e32bc 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___send │ │ │ │ - 2734: 002308c4 3588 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___compat │ │ │ │ + 2731: 003049ac 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ + 2732: 002a5ee4 3424 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___should_split_line │ │ │ │ + 2733: 001e339c 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___send │ │ │ │ + 2734: 002309a8 3588 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___compat │ │ │ │ 2735: 00466d94 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___DIFF │ │ │ │ 2736: 000ce6bc 300 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____mypyc_defaults_setup │ │ │ │ 2737: 00068d9c 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____iter__ │ │ │ │ - 2738: 0032f30c 400 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_wrap_cms_in_parens │ │ │ │ - 2739: 0027ff1c 3096 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___wrap_in_parentheses │ │ │ │ + 2738: 0032f3f0 400 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_wrap_cms_in_parens │ │ │ │ + 2739: 00280000 3096 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___wrap_in_parentheses │ │ │ │ 2740: 000dc070 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___enable_unstable_feature_callback │ │ │ │ 2741: 000bae44 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____iter__ │ │ │ │ - 2742: 00365600 3816 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___type_repr │ │ │ │ + 2742: 003656e4 3816 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___type_repr │ │ │ │ 2743: 00466900 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_WildcardPattern_gen │ │ │ │ - 2744: 001dcdf0 348 FUNC GLOBAL DEFAULT 11 CPyPy_lines___can_be_split │ │ │ │ + 2744: 001dced0 348 FUNC GLOBAL DEFAULT 11 CPyPy_lines___can_be_split │ │ │ │ 2745: 00051a64 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen │ │ │ │ 2746: 00101f44 3380 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line_____str__ │ │ │ │ 2747: 00056398 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen │ │ │ │ 2748: 00465500 60 OBJECT GLOBAL DEFAULT 21 linegen___CannotSplit_members │ │ │ │ 2749: 000ef004 1268 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar____update │ │ │ │ - 2750: 0030bf1c 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____next__ │ │ │ │ + 2750: 0030c000 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____next__ │ │ │ │ 2751: 00070580 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_lookup_hug_power_op_obj_____get__ │ │ │ │ 2752: 00050bc4 104 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_env │ │ │ │ 2753: 00466d24 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments____generate_ignored_nodes_from_fmt_skip_gen │ │ │ │ 2754: 00466938 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___post_order_Node_gen │ │ │ │ 2755: 000a6f20 264 FUNC GLOBAL DEFAULT 11 CPyBytes_Join │ │ │ │ - 2756: 0014075c 1420 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_float_or_int_string │ │ │ │ + 2756: 00140840 1420 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_float_or_int_string │ │ │ │ 2757: 004669f4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___hug_power_op_env │ │ │ │ 2758: 004669d4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____merge_one_string_group_StringMerger_env │ │ │ │ 2759: 00466dc0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___literals │ │ │ │ - 2760: 0025b398 512 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___replace_magics │ │ │ │ + 2760: 0025b47c 512 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___replace_magics │ │ │ │ 2761: 00101594 2376 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line____is_triple_quoted_string │ │ │ │ 2762: 00069e2c 100 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____iter__ │ │ │ │ 2763: 000e58f4 416 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_rpar_token │ │ │ │ - 2764: 00207344 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISNONTERMINAL │ │ │ │ + 2764: 00207424 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISNONTERMINAL │ │ │ │ 2765: 00052de0 104 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj │ │ │ │ 2766: 000cef14 456 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___pre_order │ │ │ │ 2767: 000a6d74 184 FUNC GLOBAL DEFAULT 11 CPyBytes_GetItem │ │ │ │ - 2768: 0031eee8 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 2768: 0031efcc 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 2769: 000bc028 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_paramspec │ │ │ │ - 2770: 0017ae30 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___throw │ │ │ │ + 2770: 0017af14 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___throw │ │ │ │ 2771: 00466c6c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_SEMI_LineGenerator_env │ │ │ │ - 2772: 001fd2bc 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___LinesBlock___all_lines │ │ │ │ + 2772: 001fd39c 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___LinesBlock___all_lines │ │ │ │ 2773: 000ff29c 336 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___opens_block │ │ │ │ - 2774: 003f0914 4320 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pytree │ │ │ │ - 2775: 0023cd14 4960 FUNC GLOBAL DEFAULT 11 CPyDef_trans___make_naked__merge_one_string_group_StringMerger_obj_____call__ │ │ │ │ + 2774: 003f09f8 4320 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pytree │ │ │ │ + 2775: 0023cdf8 4960 FUNC GLOBAL DEFAULT 11 CPyDef_trans___make_naked__merge_one_string_group_StringMerger_obj_____call__ │ │ │ │ 2776: 000d6ec8 420 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState___addarc │ │ │ │ 2777: 0010a310 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_async_stmt_or_funcdef │ │ │ │ - 2778: 0034ee28 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___send │ │ │ │ - 2779: 002db800 5728 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___adjusted_lines │ │ │ │ + 2778: 0034ef0c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___send │ │ │ │ + 2779: 002db8e4 5728 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___adjusted_lines │ │ │ │ 2780: 00466a84 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___visit_Visitor_env │ │ │ │ - 2781: 0036ae30 6436 FUNC GLOBAL DEFAULT 11 CPyDef_driver_____top_level__ │ │ │ │ + 2781: 0036af14 6436 FUNC GLOBAL DEFAULT 11 CPyDef_driver_____top_level__ │ │ │ │ 2782: 000ec984 676 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___prefix │ │ │ │ 2783: 00056b54 88 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen │ │ │ │ 2784: 00466f3c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___lines_internal │ │ │ │ - 2785: 001eac88 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___send │ │ │ │ - 2786: 003689d0 72 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___send │ │ │ │ + 2785: 001ead68 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___send │ │ │ │ + 2786: 00368ab4 72 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___send │ │ │ │ 2787: 000c8318 348 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Err_____init__ │ │ │ │ 2788: 000b9768 432 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___CellMagicFinder_____init__ │ │ │ │ 2789: 0011c7e0 68 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen_____next__ │ │ │ │ 2790: 000d006c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen_____iter__ │ │ │ │ - 2791: 0019382c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___close │ │ │ │ - 2792: 0029ab04 292 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___throw │ │ │ │ - 2793: 003eed78 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___schema │ │ │ │ - 2794: 002dce60 332 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___adjusted_lines │ │ │ │ - 2795: 00276978 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___fstring_to_string │ │ │ │ + 2791: 00193910 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___close │ │ │ │ + 2792: 0029abe8 292 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___throw │ │ │ │ + 2793: 003eee5c 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___schema │ │ │ │ + 2794: 002dcf44 332 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___adjusted_lines │ │ │ │ + 2795: 00276a5c 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___fstring_to_string │ │ │ │ 2796: 00050a08 104 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_obj │ │ │ │ - 2797: 003a7b18 564 FUNC GLOBAL DEFAULT 11 CPyPy_black___reformat_code │ │ │ │ + 2797: 003a7bfc 564 FUNC GLOBAL DEFAULT 11 CPyPy_black___reformat_code │ │ │ │ 2798: 000c1c94 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____iter__ │ │ │ │ 2799: 00050ae0 96 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_env │ │ │ │ 2800: 00108a7c 1572 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_atom_with_invisible_parens │ │ │ │ 2801: 00466e5c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___grammar_internal │ │ │ │ 2802: 000c987c 364 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op │ │ │ │ - 2803: 003450d4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___close │ │ │ │ + 2803: 003451b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___close │ │ │ │ 2804: 000a6a08 52 FUNC GLOBAL DEFAULT 11 CPyStr_IsTrue │ │ │ │ 2805: 000a48c8 220 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger │ │ │ │ 2806: 000c08cc 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_fstring │ │ │ │ 2807: 000fe5e4 348 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_comment │ │ │ │ - 2808: 00298158 296 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ + 2808: 0029823c 296 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ 2809: 000d716c 356 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___group │ │ │ │ 2810: 000a3c54 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___make_naked__merge_one_string_group_StringMerger_obj_____get__ │ │ │ │ - 2811: 003988f4 992 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___matches_grammar │ │ │ │ + 2811: 003989d8 992 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___matches_grammar │ │ │ │ 2812: 000a4704 32 FUNC GLOBAL DEFAULT 11 CPyTagged_IncRef │ │ │ │ 2813: 00466a94 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___CLOSING_BRACKETS │ │ │ │ - 2814: 0029dc64 2200 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___convert_unchanged_lines │ │ │ │ - 2815: 00225d5c 260 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___is_in_fstring_expression │ │ │ │ + 2814: 0029dd48 2200 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___convert_unchanged_lines │ │ │ │ + 2815: 00225e40 260 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___is_in_fstring_expression │ │ │ │ 2816: 000e0884 68 FUNC GLOBAL DEFAULT 11 CPyPy_cache___get_cache_dir │ │ │ │ - 2817: 001febd0 212 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____mypyc_generator_helper__ │ │ │ │ - 2818: 003e5a60 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_with_or_async_with_stmt │ │ │ │ - 2819: 002b189c 3584 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____assert_match │ │ │ │ - 2820: 002cfed4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____next__ │ │ │ │ + 2817: 001fecb0 212 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____mypyc_generator_helper__ │ │ │ │ + 2818: 003e5b44 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_with_or_async_with_stmt │ │ │ │ + 2819: 002b1980 3584 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____assert_match │ │ │ │ + 2820: 002cffb8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____next__ │ │ │ │ 2821: 000e3858 288 FUNC GLOBAL DEFAULT 11 CPyPy_lines___line_to_string │ │ │ │ - 2822: 003e4a80 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____next__ │ │ │ │ + 2822: 003e4b64 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____next__ │ │ │ │ 2823: 00129234 1856 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___update_sibling_maps │ │ │ │ - 2824: 0030fc48 1756 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___close │ │ │ │ - 2825: 002b7c7c 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___send │ │ │ │ - 2826: 0027ccc8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___send │ │ │ │ + 2824: 0030fd2c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___close │ │ │ │ + 2825: 002b7d60 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___send │ │ │ │ + 2826: 0027cdac 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___send │ │ │ │ 2827: 00108110 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_parent_function_or_class │ │ │ │ 2828: 00466f88 4 OBJECT GLOBAL DEFAULT 22 CPyModule_json___decoder │ │ │ │ - 2829: 00262ebc 6728 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2829: 00262fa0 6728 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2830: 00051898 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen │ │ │ │ - 2831: 0013604c 428 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___whitespace │ │ │ │ - 2832: 00190d8c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___close │ │ │ │ + 2831: 00136018 428 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___whitespace │ │ │ │ + 2832: 00190e70 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___close │ │ │ │ 2833: 00059a10 932 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper_____mypyc_defaults_setup │ │ │ │ 2834: 000e0c8c 1384 FUNC GLOBAL DEFAULT 11 CPyDef_comments___contains_pragma_comment │ │ │ │ - 2835: 0029027c 212 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____mypyc_generator_helper__ │ │ │ │ + 2835: 00290360 212 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____mypyc_generator_helper__ │ │ │ │ 2836: 00466964 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___Base │ │ │ │ 2837: 00466db4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___pgen_internal │ │ │ │ - 2838: 00300254 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___throw │ │ │ │ - 2839: 00276204 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___close │ │ │ │ + 2838: 00300338 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___throw │ │ │ │ + 2839: 002762e8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___close │ │ │ │ 2840: 000a7028 424 FUNC GLOBAL DEFAULT 11 CPyBytes_Build │ │ │ │ - 2841: 0018bda8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___close │ │ │ │ + 2841: 0018be8c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___close │ │ │ │ 2842: 00466e50 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___parse │ │ │ │ 2843: 000a8e7c 384 FUNC GLOBAL DEFAULT 11 CPyDict_FromAny │ │ │ │ - 2844: 003f19f4 420 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___conv │ │ │ │ + 2844: 003f1ad8 420 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___conv │ │ │ │ 2845: 00126e54 2476 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_implicit_multiline_string_with_comments │ │ │ │ 2846: 0007062c 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_operand_hug_power_op_obj_____get__ │ │ │ │ - 2847: 002d0aec 16940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____mypyc_generator_helper__ │ │ │ │ - 2848: 002c8014 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 2847: 002d0bd0 16940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____mypyc_generator_helper__ │ │ │ │ + 2848: 002c80f8 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ 2849: 00466864 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___Untokenizer │ │ │ │ 2850: 00054230 104 FUNC GLOBAL DEFAULT 11 CPyDef_trans___more_splits_should_be_made_do_transform_StringSplitter_obj │ │ │ │ - 2851: 002071a4 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISTERMINAL │ │ │ │ - 2852: 002f4910 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___throw │ │ │ │ + 2851: 00207284 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISTERMINAL │ │ │ │ + 2852: 002f49f4 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___throw │ │ │ │ 2853: 000b86b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____iter__ │ │ │ │ - 2854: 00283d10 1712 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___expect │ │ │ │ - 2855: 0027cf14 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___throw │ │ │ │ + 2854: 00283df4 1712 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___expect │ │ │ │ + 2855: 0027cff8 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___throw │ │ │ │ 2856: 000e4eec 684 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___first_leaf_of │ │ │ │ 2857: 00466e38 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___token │ │ │ │ 2858: 000d6240 452 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___NFAState___addarc │ │ │ │ - 2859: 001eadb0 292 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___throw │ │ │ │ + 2859: 001eae90 292 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___throw │ │ │ │ 2860: 00466e1c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_importlib___resources │ │ │ │ 2861: 00059094 220 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___invalidate_sibling_maps │ │ │ │ 2862: 00466d3c 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___ProtoComment │ │ │ │ 2863: 000d8b74 468 FUNC GLOBAL DEFAULT 11 CPyPy_black___from_configuration_WriteBack_obj_____call__ │ │ │ │ - 2864: 00234dc4 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___throw │ │ │ │ + 2864: 00234ea8 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___throw │ │ │ │ 2865: 000f6a94 1756 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen___close │ │ │ │ - 2866: 00234c54 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___send │ │ │ │ - 2867: 00136af0 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___container_of │ │ │ │ - 2868: 0026c408 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___throw │ │ │ │ + 2866: 00234d38 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___send │ │ │ │ + 2867: 00136b58 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___container_of │ │ │ │ + 2868: 0026c4ec 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___throw │ │ │ │ 2869: 00466e94 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___strings_internal │ │ │ │ - 2870: 00265fa4 1304 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_stub_class │ │ │ │ - 2871: 003ecb84 3400 FUNC GLOBAL DEFAULT 11 CPyInit_black___mode │ │ │ │ + 2870: 00266088 1304 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_stub_class │ │ │ │ + 2871: 003ecc68 3400 FUNC GLOBAL DEFAULT 11 CPyInit_black___mode │ │ │ │ 2872: 000eef48 188 FUNC GLOBAL DEFAULT 11 CPyPy_driver____generate_pickle_name │ │ │ │ - 2873: 002a11a8 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_string_quotes │ │ │ │ + 2873: 002a128c 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_string_quotes │ │ │ │ 2874: 00466a2c 4 OBJECT GLOBAL DEFAULT 22 CPyType_strings___normalize_unicode_escape_sequences_env │ │ │ │ 2875: 000d3968 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____iter__ │ │ │ │ 2876: 000eb458 540 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___changed │ │ │ │ 2877: 0046695c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___Leaf │ │ │ │ 2878: 000a85f8 96 FUNC GLOBAL DEFAULT 11 CPyList_Index │ │ │ │ - 2879: 001e3698 1756 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___close │ │ │ │ - 2880: 0030ca64 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___close │ │ │ │ + 2879: 001e3778 1756 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___close │ │ │ │ + 2880: 0030cb48 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___close │ │ │ │ 2881: 00466c5c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_STANDALONE_COMMENT_LineGenerator_env │ │ │ │ - 2882: 002b7ec8 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___throw │ │ │ │ - 2883: 002eeb68 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___send │ │ │ │ + 2882: 002b7fac 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___throw │ │ │ │ + 2883: 002eec4c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___send │ │ │ │ 2884: 000b804c 324 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext │ │ │ │ - 2885: 003814d0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___close │ │ │ │ - 2886: 001396d4 476 FUNC GLOBAL DEFAULT 11 CPyTagged_Str │ │ │ │ + 2885: 003815b4 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___close │ │ │ │ + 2886: 001397b8 476 FUNC GLOBAL DEFAULT 11 CPyTagged_Str │ │ │ │ 2887: 00053874 108 FUNC GLOBAL DEFAULT 11 CPyDef_strings___replace_normalize_unicode_escape_sequences_obj │ │ │ │ - 2888: 001837a4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____next__ │ │ │ │ - 2889: 002f2888 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___close │ │ │ │ + 2888: 00183888 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____next__ │ │ │ │ + 2889: 002f296c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___close │ │ │ │ 2890: 0005239c 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_env │ │ │ │ 2891: 00111c4c 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen___send │ │ │ │ - 2892: 00173790 212 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____mypyc_generator_helper__ │ │ │ │ + 2892: 00173874 212 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____mypyc_generator_helper__ │ │ │ │ 2893: 00068834 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____iter__ │ │ │ │ 2894: 000bff40 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____iter__ │ │ │ │ 2895: 000e7210 288 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___furthest_ancestor_with_last_leaf │ │ │ │ 2896: 00466ae0 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___Deprecated │ │ │ │ 2897: 000cbac8 732 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter___do_transform │ │ │ │ - 2898: 00196810 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____next__ │ │ │ │ + 2898: 001968f4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____next__ │ │ │ │ 2899: 00466f24 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___output │ │ │ │ 2900: 00466a1c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___CannotTransform │ │ │ │ 2901: 00466d88 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___black___format_file_in_place___write_back │ │ │ │ 2902: 000544cc 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj │ │ │ │ 2903: 000c52f0 560 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_type_ignore_comment │ │ │ │ 2904: 000a8544 64 FUNC GLOBAL DEFAULT 11 CPyList_Extend │ │ │ │ 2905: 0010a468 164 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Ok___ok │ │ │ │ - 2906: 00222774 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy_____next__ │ │ │ │ + 2906: 00222858 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy_____next__ │ │ │ │ 2907: 000e03e4 1184 FUNC GLOBAL DEFAULT 11 CPyDef_cache___get_cache_dir │ │ │ │ - 2908: 003e5e50 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_stub_def │ │ │ │ + 2908: 003e5f34 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_stub_def │ │ │ │ 2909: 000d17e0 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern_____mypyc_defaults_setup │ │ │ │ 2910: 000a9218 272 FUNC GLOBAL DEFAULT 11 CPyDict_ItemsView │ │ │ │ 2911: 001193f8 3308 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___finish_off │ │ │ │ - 2912: 0029a88c 68 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ + 2912: 0029a970 68 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ 2913: 00466a20 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_trans___StringParser____goto │ │ │ │ - 2914: 001a0be8 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___throw │ │ │ │ - 2915: 00272d60 148 FUNC GLOBAL DEFAULT 11 CPyDef_comments___normalize_fmt_off │ │ │ │ + 2914: 001a0ccc 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___throw │ │ │ │ + 2915: 00272e44 148 FUNC GLOBAL DEFAULT 11 CPyDef_comments___normalize_fmt_off │ │ │ │ 2916: 000ccf04 268 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser_____init__ │ │ │ │ - 2917: 0034453c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____next__ │ │ │ │ + 2917: 00344620 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____next__ │ │ │ │ 2918: 00466d04 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_linegen____BracketSplitComponent___tail │ │ │ │ 2919: 000be130 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_power │ │ │ │ 2920: 000a6970 32 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_type_ignore_comment_string │ │ │ │ - 2921: 003e5f4c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_class_paren_empty │ │ │ │ + 2921: 003e6030 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_class_paren_empty │ │ │ │ 2922: 000c4708 380 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit_default │ │ │ │ - 2923: 003049e0 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____next__ │ │ │ │ + 2923: 00304ac4 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____next__ │ │ │ │ 2924: 000561c4 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen │ │ │ │ - 2925: 002862fc 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_alt │ │ │ │ - 2926: 002f23e8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____next__ │ │ │ │ - 2927: 001a7444 3020 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___find_cookie_detect_encoding_obj_____call__ │ │ │ │ - 2928: 0022b868 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern___match__BasePattern_glue │ │ │ │ - 2929: 0034a98c 312 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____first_right_hand_split │ │ │ │ + 2925: 002863e0 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_alt │ │ │ │ + 2926: 002f24cc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____next__ │ │ │ │ + 2927: 001a7528 3020 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___find_cookie_detect_encoding_obj_____call__ │ │ │ │ + 2928: 0022b94c 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern___match__BasePattern_glue │ │ │ │ + 2929: 0034aa70 312 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____first_right_hand_split │ │ │ │ 2930: 000d0b84 296 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern____submatch │ │ │ │ 2931: 00466f08 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pytree_internal │ │ │ │ - 2932: 002b269c 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____assert_match │ │ │ │ + 2932: 002b2780 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____assert_match │ │ │ │ 2933: 00068f8c 100 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____iter__ │ │ │ │ - 2934: 0017aae4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2934: 0017abc8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2935: 0046688c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___addclosure_make_dfa_ParserGenerator_obj │ │ │ │ - 2936: 00258c3c 468 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___determine_route │ │ │ │ + 2936: 00258d20 468 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___determine_route │ │ │ │ 2937: 00466c7c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_decorators_LineGenerator_env │ │ │ │ - 2938: 002649d8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____next__ │ │ │ │ + 2938: 00264abc 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____next__ │ │ │ │ 2939: 00466cf8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____BracketSplitComponent │ │ │ │ 2940: 00466bd8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_delimiter_split_gen │ │ │ │ - 2941: 00209e54 480 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___can_advance │ │ │ │ + 2941: 00209f34 480 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___can_advance │ │ │ │ 2942: 00466a40 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges___visit_suite__TopLevelStatementsVisitor_gen │ │ │ │ 2943: 00071560 168 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____TopLevelStatementsVisitor │ │ │ │ - 2944: 001cd2c8 9636 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____top_level__ │ │ │ │ + 2944: 001cd3a8 9636 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____top_level__ │ │ │ │ 2945: 00466ef0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic__width_table___globals │ │ │ │ 2946: 0011d43c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ 2947: 000a8980 44 FUNC GLOBAL DEFAULT 11 CPyDict_SetDefaultWithNone │ │ │ │ 2948: 000b9054 472 FUNC GLOBAL DEFAULT 11 CPyDef_const_____top_level__ │ │ │ │ 2949: 000c17e8 808 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split │ │ │ │ - 2950: 0021db70 204 FUNC GLOBAL DEFAULT 11 CPyDef_pygram____pattern_symbols │ │ │ │ + 2950: 0021dc54 204 FUNC GLOBAL DEFAULT 11 CPyDef_pygram____pattern_symbols │ │ │ │ 2951: 000d1484 452 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern____submatch │ │ │ │ 2952: 000bdcc4 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_decorators │ │ │ │ - 2953: 00183760 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____next__ │ │ │ │ - 2954: 001d29a8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___close │ │ │ │ - 2955: 00244d1c 356 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___dump │ │ │ │ - 2956: 002bf570 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___throw │ │ │ │ - 2957: 002bf2dc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___send │ │ │ │ + 2953: 00183844 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____next__ │ │ │ │ + 2954: 001d2a88 1716 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___close │ │ │ │ + 2955: 00244e00 356 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___dump │ │ │ │ + 2956: 002bf654 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___throw │ │ │ │ + 2957: 002bf3c0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___send │ │ │ │ 2958: 000a9a80 284 FUNC GLOBAL DEFAULT 11 CPyDict_GetValuesIter │ │ │ │ 2959: 00052710 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen │ │ │ │ 2960: 00052248 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_env │ │ │ │ - 2961: 00295ab0 2856 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_node_to_standalone_comment │ │ │ │ - 2962: 00187e1c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___close │ │ │ │ - 2963: 0016d950 6724 FUNC GLOBAL DEFAULT 11 CPyDef_parse_____top_level__ │ │ │ │ + 2961: 00295b94 2856 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_node_to_standalone_comment │ │ │ │ + 2962: 00187f00 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___close │ │ │ │ + 2963: 0016da34 6724 FUNC GLOBAL DEFAULT 11 CPyDef_parse_____top_level__ │ │ │ │ 2964: 000a527c 232 FUNC GLOBAL DEFAULT 11 CPyLong_AsInt16_ │ │ │ │ - 2965: 001a4188 1844 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___normalize_numeric_literal │ │ │ │ - 2966: 0018e0fc 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___send │ │ │ │ - 2967: 0021c4c8 664 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____call__ │ │ │ │ + 2965: 001a426c 1844 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___normalize_numeric_literal │ │ │ │ + 2966: 0018e1e0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___send │ │ │ │ + 2967: 0021c5a8 664 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____call__ │ │ │ │ 2968: 00054090 88 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen │ │ │ │ 2969: 001090a0 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_atom_with_invisible_parens │ │ │ │ 2970: 00058f68 128 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagicFinder_____init__ │ │ │ │ 2971: 000eaaa4 728 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____eq__ │ │ │ │ - 2972: 003f1b98 808 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___driver │ │ │ │ - 2973: 001c210c 45500 FUNC GLOBAL DEFAULT 11 CPyDef_mode_____top_level__ │ │ │ │ + 2972: 003f1c7c 808 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___driver │ │ │ │ + 2973: 001c21ec 45500 FUNC GLOBAL DEFAULT 11 CPyDef_mode_____top_level__ │ │ │ │ 2974: 000bcebc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____iter__ │ │ │ │ 2975: 000bb454 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____iter__ │ │ │ │ 2976: 00466fa8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_sys │ │ │ │ - 2977: 00240aa0 12352 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____validate_msg │ │ │ │ - 2978: 0025d204 4712 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern_____init__ │ │ │ │ + 2977: 00240b84 12352 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____validate_msg │ │ │ │ + 2978: 0025d2e8 4712 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern_____init__ │ │ │ │ 2979: 00466d14 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___OffsetAndMagic │ │ │ │ 2980: 00466948 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___NegatedPattern │ │ │ │ 2981: 000d6ba8 800 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState___addarc │ │ │ │ - 2982: 0034ee70 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___send │ │ │ │ + 2982: 0034ef54 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___send │ │ │ │ 2983: 000a5064 208 FUNC GLOBAL DEFAULT 11 CPyLong_AsInt32_ │ │ │ │ 2984: 00466afc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___hug_parens_with_braces_and_square_brackets │ │ │ │ 2985: 00466fc0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black │ │ │ │ - 2986: 00332094 9536 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2987: 0029804c 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ + 2986: 00332178 9536 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2987: 00298130 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ 2988: 00124760 1008 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___read_or_stop_detect_encoding_obj_____call__ │ │ │ │ 2989: 000d7480 172 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer │ │ │ │ 2990: 00466cdc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_INDENT_LineGenerator_env │ │ │ │ - 2991: 0018b9cc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___send │ │ │ │ - 2992: 002860e8 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_rhs │ │ │ │ + 2991: 0018bab0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___send │ │ │ │ + 2992: 002861cc 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_rhs │ │ │ │ 2993: 004669ec 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___is_simple_lookup_hug_power_op_obj │ │ │ │ 2994: 000cee54 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____iter__ │ │ │ │ - 2995: 0036edec 272 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___parse_ast │ │ │ │ + 2995: 0036eed0 272 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___parse_ast │ │ │ │ 2996: 00056a7c 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen │ │ │ │ 2997: 000f1b08 412 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState___unifystate │ │ │ │ 2998: 00110bc4 804 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___get_lineno │ │ │ │ - 2999: 00272f7c 416 FUNC GLOBAL DEFAULT 11 CPyPy_comments___convert_one_fmt_off_pair │ │ │ │ + 2999: 00273060 416 FUNC GLOBAL DEFAULT 11 CPyPy_comments___convert_one_fmt_off_pair │ │ │ │ 3000: 004668a8 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___backtrack_Recorder_gen │ │ │ │ 3001: 001212fc 296 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___closure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ 3002: 000d515c 512 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___switch_to │ │ │ │ 3003: 00466e20 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_schema___globals │ │ │ │ 3004: 000a76f0 292 FUNC GLOBAL DEFAULT 11 CPyList_GetItem │ │ │ │ 3005: 000ccc7c 396 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper___do_transform │ │ │ │ - 3006: 0029552c 372 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter___do_match │ │ │ │ + 3006: 00295610 372 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter___do_match │ │ │ │ 3007: 0010e3b8 2872 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____else_match │ │ │ │ - 3008: 00310324 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___close │ │ │ │ - 3009: 0016f394 3904 FUNC GLOBAL DEFAULT 11 CPyDef_pgen_____top_level__ │ │ │ │ + 3008: 00310408 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___close │ │ │ │ + 3009: 0016f478 3904 FUNC GLOBAL DEFAULT 11 CPyDef_pgen_____top_level__ │ │ │ │ 3010: 000c4028 592 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor___visit │ │ │ │ 3011: 000a5a90 532 FUNC GLOBAL DEFAULT 11 CPyFloat_FloorDivide │ │ │ │ - 3012: 0019e9a0 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___send │ │ │ │ + 3012: 0019ea84 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___send │ │ │ │ 3013: 000c2e08 364 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split │ │ │ │ 3014: 000d2730 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern_____mypyc_defaults_setup │ │ │ │ - 3015: 0029a9dc 296 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___send │ │ │ │ + 3015: 0029aac0 296 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___send │ │ │ │ 3016: 00466ea0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_linegen___globals │ │ │ │ 3017: 00466dfc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pygram │ │ │ │ - 3018: 00170ed8 124 FUNC GLOBAL DEFAULT 11 CPyPy_black___patched_main │ │ │ │ + 3018: 00170fbc 124 FUNC GLOBAL DEFAULT 11 CPyPy_black___patched_main │ │ │ │ 3019: 0005115c 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_env │ │ │ │ 3020: 00466b90 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___enumerate_with_length_Line_gen │ │ │ │ 3021: 00113088 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen___close │ │ │ │ 3022: 000c68d4 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____iter__ │ │ │ │ 3023: 00466944 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___leaves_Base_env │ │ │ │ 3024: 00466bf4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___split_wrapper_dont_increase_indentation_env │ │ │ │ - 3025: 001a5dfc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___close │ │ │ │ + 3025: 001a5ee0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___close │ │ │ │ 3026: 000504d4 0 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter___do_splitter_match │ │ │ │ - 3027: 001cf86c 6836 FUNC GLOBAL DEFAULT 11 CPyDef_token_____top_level__ │ │ │ │ - 3028: 00220fb8 2720 FUNC GLOBAL DEFAULT 11 CPyDef_lines____can_omit_closing_paren │ │ │ │ - 3029: 00369aa0 2120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern_____repr__ │ │ │ │ - 3030: 0029b66c 9320 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_unchanged_line_by_line │ │ │ │ + 3027: 001cf94c 6836 FUNC GLOBAL DEFAULT 11 CPyDef_token_____top_level__ │ │ │ │ + 3028: 0022109c 2720 FUNC GLOBAL DEFAULT 11 CPyDef_lines____can_omit_closing_paren │ │ │ │ + 3029: 00369b84 2120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern_____repr__ │ │ │ │ + 3030: 0029b750 9320 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_unchanged_line_by_line │ │ │ │ 3031: 00466bb8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_standalone_comment_split_gen │ │ │ │ 3032: 00057d24 180 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagic │ │ │ │ - 3033: 00322354 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___throw │ │ │ │ - 3034: 00304ae8 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___send │ │ │ │ - 3035: 00206dd0 980 FUNC GLOBAL DEFAULT 11 CPyDef_literals_____top_level__ │ │ │ │ + 3033: 00322438 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___throw │ │ │ │ + 3034: 00304bcc 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___send │ │ │ │ + 3035: 00206eb0 980 FUNC GLOBAL DEFAULT 11 CPyDef_literals_____top_level__ │ │ │ │ 3036: 0005165c 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen │ │ │ │ - 3037: 0031f350 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___throw │ │ │ │ - 3038: 003400f8 3820 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___bracket_split_build_line │ │ │ │ + 3037: 0031f434 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___throw │ │ │ │ + 3038: 003401dc 3820 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___bracket_split_build_line │ │ │ │ 3039: 000bf670 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____iter__ │ │ │ │ - 3040: 001ad37c 396 FUNC GLOBAL DEFAULT 11 CPyPy_comments____contains_fmt_skip_comment │ │ │ │ - 3041: 002407a8 520 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern_____init__ │ │ │ │ + 3040: 001ad460 396 FUNC GLOBAL DEFAULT 11 CPyPy_comments____contains_fmt_skip_comment │ │ │ │ + 3041: 0024088c 520 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern_____init__ │ │ │ │ 3042: 00050d30 88 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen │ │ │ │ 3043: 000e5780 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_lpar_token │ │ │ │ 3044: 000bc8f4 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_funcdef │ │ │ │ 3045: 000566f0 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen │ │ │ │ 3046: 00068028 96 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____iter__ │ │ │ │ - 3047: 0017897c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___close │ │ │ │ + 3047: 00178a60 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___close │ │ │ │ 3048: 00104704 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_empty_tuple │ │ │ │ 3049: 000a8584 116 FUNC GLOBAL DEFAULT 11 CPyList_Remove │ │ │ │ - 3050: 002208d0 1532 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_lbrace │ │ │ │ - 3051: 0039dd70 1436 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_str │ │ │ │ - 3052: 002274dc 168 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___get_file_data │ │ │ │ + 3050: 002209b4 1532 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_lbrace │ │ │ │ + 3051: 0039de54 1436 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_str │ │ │ │ + 3052: 002275c0 168 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___get_file_data │ │ │ │ 3053: 000d1cfc 300 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___generate_matches │ │ │ │ - 3054: 00204294 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___send │ │ │ │ + 3054: 00204374 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___send │ │ │ │ 3055: 00466e10 4 OBJECT GLOBAL DEFAULT 22 CPyModule_abc │ │ │ │ 3056: 000cc7f0 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter_____mypyc_defaults_setup │ │ │ │ 3057: 0010f000 744 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_is_valid_index_factory_obj_____call__ │ │ │ │ 3058: 000b7de4 224 FUNC GLOBAL DEFAULT 11 CPyPy_black___validate_metadata │ │ │ │ 3059: 000e52cc 416 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_name_token │ │ │ │ - 3060: 0032a0a0 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____mypyc_generator_helper__ │ │ │ │ - 3061: 002ffefc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____next__ │ │ │ │ - 3062: 003f21c4 1052 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___parse │ │ │ │ - 3063: 0031f000 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____next__ │ │ │ │ + 3060: 0032a184 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____mypyc_generator_helper__ │ │ │ │ + 3061: 002fffe0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____next__ │ │ │ │ + 3062: 003f22a8 1052 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___parse │ │ │ │ + 3063: 0031f0e4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____next__ │ │ │ │ 3064: 000fc830 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen_____mypyc_generator_helper__ │ │ │ │ 3065: 000c43f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____iter__ │ │ │ │ 3066: 000c3038 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____iter__ │ │ │ │ - 3067: 00264c48 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___throw │ │ │ │ + 3067: 00264d2c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___throw │ │ │ │ 3068: 000a7e8c 236 FUNC GLOBAL DEFAULT 11 CPyList_SetItemUnsafe │ │ │ │ - 3069: 002b5b38 7968 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____mypyc_generator_helper__ │ │ │ │ + 3069: 002b5c1c 7968 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____mypyc_generator_helper__ │ │ │ │ 3070: 000721b8 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_env │ │ │ │ 3071: 0012452c 564 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___raise_error │ │ │ │ - 3072: 001d7de0 5216 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_one_sequence_between │ │ │ │ - 3073: 0033f714 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___throw │ │ │ │ - 3074: 002c8484 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___throw │ │ │ │ - 3075: 003f29d0 428 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___token │ │ │ │ + 3072: 001d7ec0 5216 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_one_sequence_between │ │ │ │ + 3073: 0033f7f8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___throw │ │ │ │ + 3074: 002c8568 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___throw │ │ │ │ + 3075: 003f2ab4 428 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___token │ │ │ │ 3076: 000ba57c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____iter__ │ │ │ │ 3077: 0012105c 672 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___closure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ 3078: 00069b74 96 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___optimize │ │ │ │ 3079: 000bdf10 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_decorators │ │ │ │ 3080: 000fdd38 300 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_obj_____call__ │ │ │ │ - 3081: 001d4718 952 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_increment_for_loop_variable │ │ │ │ - 3082: 0037ebc8 9040 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3081: 001d47f8 952 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_increment_for_loop_variable │ │ │ │ + 3082: 0037ecac 9040 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 3083: 0005719c 108 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_env │ │ │ │ - 3084: 002905c8 292 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___throw │ │ │ │ + 3084: 002906ac 292 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___throw │ │ │ │ 3085: 000a3894 192 FUNC GLOBAL DEFAULT 11 CPyPy_mode___pretty_TargetVersion_obj_____get__ │ │ │ │ 3086: 000695d4 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____iter__ │ │ │ │ 3087: 000c567c 332 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_type_ignore_comment_string │ │ │ │ - 3088: 0035ce90 34440 FUNC GLOBAL DEFAULT 11 CPyDef_nodes_____top_level__ │ │ │ │ + 3088: 0035cf74 34440 FUNC GLOBAL DEFAULT 11 CPyDef_nodes_____top_level__ │ │ │ │ 3089: 000724d4 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_env │ │ │ │ 3090: 000c7b48 344 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____TopLevelStatementsVisitor___visit_simple_stmt │ │ │ │ 3091: 00069310 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen_____iter__ │ │ │ │ 3092: 00068a84 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____iter__ │ │ │ │ - 3093: 001873d4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___send │ │ │ │ - 3094: 00226848 1452 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___printtoken │ │ │ │ + 3093: 001874b8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___send │ │ │ │ + 3094: 0022692c 1452 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___printtoken │ │ │ │ 3095: 00053eac 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___make_naked__merge_one_string_group_StringMerger_obj │ │ │ │ - 3096: 001bab6c 300 FUNC GLOBAL DEFAULT 11 CPySequenceTuple_GetSlice │ │ │ │ - 3097: 0013bbcc 3740 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_yield │ │ │ │ - 3098: 00189e98 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___send │ │ │ │ - 3099: 003149e4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___close │ │ │ │ - 3100: 003a558c 548 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_file_in_place │ │ │ │ + 3096: 001bac4c 300 FUNC GLOBAL DEFAULT 11 CPySequenceTuple_GetSlice │ │ │ │ + 3097: 0013bcb0 3740 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_yield │ │ │ │ + 3098: 00189f7c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___send │ │ │ │ + 3099: 00314ac8 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___close │ │ │ │ + 3100: 003a5670 548 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_file_in_place │ │ │ │ 3101: 00466ee0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_cache___globals │ │ │ │ 3102: 000697c4 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____iter__ │ │ │ │ - 3103: 00173adc 292 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___throw │ │ │ │ + 3103: 00173bc0 292 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___throw │ │ │ │ 3104: 000ba118 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____iter__ │ │ │ │ - 3105: 002eedb4 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___throw │ │ │ │ - 3106: 00230598 584 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern_____init__ │ │ │ │ + 3105: 002eee98 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___throw │ │ │ │ + 3106: 0023067c 584 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern_____init__ │ │ │ │ 3107: 00111b44 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen_____next__ │ │ │ │ - 3108: 002c81f0 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___send │ │ │ │ + 3108: 002c82d4 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___send │ │ │ │ 3109: 000fc904 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen_____next__ │ │ │ │ 3110: 000d1aa4 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___generate_matches │ │ │ │ 3111: 000d03bc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen_____iter__ │ │ │ │ - 3112: 0018ded8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 3113: 0026e6a4 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___clone__Base_glue │ │ │ │ - 3114: 00262720 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___close │ │ │ │ + 3112: 0018dfbc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3113: 0026e788 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___clone__Base_glue │ │ │ │ + 3114: 00262804 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___close │ │ │ │ 3115: 000e47a8 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___parent_type │ │ │ │ 3116: 00466f54 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___const │ │ │ │ 3117: 000aaa68 76 FUNC GLOBAL DEFAULT 11 CPyTagged_StealAsObject │ │ │ │ 3118: 00053bc0 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_lookup_hug_power_op_obj │ │ │ │ - 3119: 0027a4b0 9716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____mypyc_generator_helper__ │ │ │ │ + 3119: 0027a594 9716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____mypyc_generator_helper__ │ │ │ │ 3120: 000ce408 452 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___leaves │ │ │ │ 3121: 0012a8c0 608 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___get_suffix │ │ │ │ 3122: 000f0064 356 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___load │ │ │ │ 3123: 00466ba8 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___RHSResult │ │ │ │ 3124: 00466bb4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___generate_trailers_to_omit_env │ │ │ │ 3125: 000cb17c 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter_____mypyc_defaults_setup │ │ │ │ - 3126: 001a6950 332 FUNC GLOBAL DEFAULT 11 CPyPy_strings___has_triple_quotes │ │ │ │ + 3126: 001a6a34 332 FUNC GLOBAL DEFAULT 11 CPyPy_strings___has_triple_quotes │ │ │ │ 3127: 00124f00 356 FUNC GLOBAL DEFAULT 11 CPy_CalculateMetaclass │ │ │ │ - 3128: 00205698 3888 FUNC GLOBAL DEFAULT 11 CPyDef_literals___evalString │ │ │ │ + 3128: 00205778 3888 FUNC GLOBAL DEFAULT 11 CPyDef_literals___evalString │ │ │ │ 3129: 000baaa4 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_DEDENT │ │ │ │ - 3130: 00376fa0 10512 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___pop │ │ │ │ - 3131: 002d5a70 4952 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___untokenize │ │ │ │ + 3130: 00377084 10512 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___pop │ │ │ │ + 3131: 002d5b54 4952 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___untokenize │ │ │ │ 3132: 00466e88 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___trans │ │ │ │ - 3133: 0037c120 1268 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___shift │ │ │ │ - 3134: 00198a48 296 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___send │ │ │ │ + 3133: 0037c204 1268 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___shift │ │ │ │ + 3134: 00198b2c 296 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___send │ │ │ │ 3135: 00106954 428 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_vararg │ │ │ │ - 3136: 00181d68 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___throw │ │ │ │ + 3136: 00181e4c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___throw │ │ │ │ 3137: 000f2f1c 876 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___maybe │ │ │ │ 3138: 00450b1c 4 OBJECT GLOBAL DEFAULT 21 _CPy_ExcDummy │ │ │ │ - 3139: 0033772c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___send │ │ │ │ + 3139: 00337810 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___send │ │ │ │ 3140: 000cdeb0 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___clone │ │ │ │ - 3141: 0019a88c 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___send │ │ │ │ + 3141: 0019a970 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___send │ │ │ │ 3142: 000e1340 1272 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics____get_code_start │ │ │ │ 3143: 000521f0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen │ │ │ │ 3144: 00466d54 4 OBJECT GLOBAL DEFAULT 22 CPyType_brackets___BracketTracker │ │ │ │ - 3145: 002cffe0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___send │ │ │ │ + 3145: 002d00c4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___send │ │ │ │ 3146: 00051408 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_env │ │ │ │ - 3147: 0032e3e4 3880 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_wrap_cms_in_parens │ │ │ │ + 3147: 0032e4c8 3880 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_wrap_cms_in_parens │ │ │ │ 3148: 00070f0c 136 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___find_cookie_detect_encoding_obj_____get__ │ │ │ │ - 3149: 001a9460 576 FUNC GLOBAL DEFAULT 11 CPyPy_black___decode_bytes │ │ │ │ - 3150: 0037631c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____next__ │ │ │ │ + 3149: 001a9544 576 FUNC GLOBAL DEFAULT 11 CPyPy_black___decode_bytes │ │ │ │ + 3150: 00376400 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____next__ │ │ │ │ 3151: 000c7fb4 344 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____TopLevelStatementsVisitor___visit_suite │ │ │ │ - 3152: 00255530 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_rbrace │ │ │ │ - 3153: 0018ba14 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___send │ │ │ │ - 3154: 001a0ac0 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___send │ │ │ │ + 3152: 00255614 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_rbrace │ │ │ │ + 3153: 0018baf8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___send │ │ │ │ + 3154: 001a0ba4 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___send │ │ │ │ 3155: 000a6b7c 244 FUNC GLOBAL DEFAULT 11 CPyStr_Ord │ │ │ │ - 3156: 001a3288 860 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_hex │ │ │ │ + 3156: 001a336c 860 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_hex │ │ │ │ 3157: 0005681c 128 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_env │ │ │ │ 3158: 000d2830 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match │ │ │ │ 3159: 000bfba0 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_STRING │ │ │ │ - 3160: 00182628 4196 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 3161: 003e6048 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line____is_triple_quoted_string │ │ │ │ + 3160: 0018270c 4196 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3161: 003e612c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line____is_triple_quoted_string │ │ │ │ 3162: 00466978 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___is_valid_index_is_valid_index_factory_obj │ │ │ │ - 3163: 001ff188 1716 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___close │ │ │ │ - 3164: 001785e8 296 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___send │ │ │ │ - 3165: 003e4a3c 68 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____next__ │ │ │ │ + 3163: 001ff268 1716 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___close │ │ │ │ + 3164: 001786cc 296 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___send │ │ │ │ + 3165: 003e4b20 68 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____next__ │ │ │ │ 3166: 000a3654 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_obj_____get__ │ │ │ │ - 3167: 00290fac 10652 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____get_max_string_length │ │ │ │ + 3167: 00291090 10652 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____get_max_string_length │ │ │ │ 3168: 000fb1ec 180 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator │ │ │ │ 3169: 0010a50c 192 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Ok___ok │ │ │ │ 3170: 000a7b38 412 FUNC GLOBAL DEFAULT 11 CPyList_SetItem │ │ │ │ 3171: 00466f50 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___files │ │ │ │ 3172: 00466be8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___delimiter_split_env │ │ │ │ - 3173: 002f24f4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___send │ │ │ │ + 3173: 002f25d8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___send │ │ │ │ 3174: 001155c8 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen___throw │ │ │ │ 3175: 00466ed8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_os │ │ │ │ - 3176: 00290458 72 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___send │ │ │ │ - 3177: 002f47ec 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___throw │ │ │ │ - 3178: 0017070c 220 FUNC GLOBAL DEFAULT 11 CPy_GetAIter │ │ │ │ - 3179: 002ec23c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___close │ │ │ │ + 3176: 0029053c 72 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___send │ │ │ │ + 3177: 002f48d0 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___throw │ │ │ │ + 3178: 001707f0 220 FUNC GLOBAL DEFAULT 11 CPy_GetAIter │ │ │ │ + 3179: 002ec320 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___close │ │ │ │ 3180: 0046690c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree_____init___3_WildcardPattern_env │ │ │ │ - 3181: 0039e5dc 2408 FUNC GLOBAL DEFAULT 11 CPyDef_black___assert_stable │ │ │ │ + 3181: 0039e6c0 2408 FUNC GLOBAL DEFAULT 11 CPyDef_black___assert_stable │ │ │ │ 3182: 000b8be4 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____iter__ │ │ │ │ - 3183: 00348a2c 4656 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ + 3183: 00348b10 4656 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ 3184: 00466ad8 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___pretty_TargetVersion_obj │ │ │ │ - 3185: 0019c86c 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___send │ │ │ │ + 3185: 0019c950 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___send │ │ │ │ 3186: 00466fa4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_tokenize │ │ │ │ 3187: 000d7b34 160 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState │ │ │ │ - 3188: 001aa98c 300 FUNC GLOBAL DEFAULT 11 CPyList_GetSlice │ │ │ │ + 3188: 001aaa70 300 FUNC GLOBAL DEFAULT 11 CPyList_GetSlice │ │ │ │ 3189: 00466ea8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_tokenize_rt │ │ │ │ 3190: 00053650 112 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_env │ │ │ │ 3191: 000717ec 172 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Err │ │ │ │ 3192: 000c28f0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____iter__ │ │ │ │ 3193: 000b9d60 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_default │ │ │ │ - 3194: 0022b86c 2908 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___setup │ │ │ │ - 3195: 0034ed20 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____next__ │ │ │ │ - 3196: 0027cdf0 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___throw │ │ │ │ - 3197: 0019673c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ - 3198: 00208220 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Rshift_ │ │ │ │ + 3194: 0022b950 2908 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___setup │ │ │ │ + 3195: 0034ee04 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____next__ │ │ │ │ + 3196: 0027ced4 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___throw │ │ │ │ + 3197: 00196820 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ + 3198: 00208300 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Rshift_ │ │ │ │ 3199: 00466c94 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_suite_LineGenerator_env │ │ │ │ - 3200: 00313f5c 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___send │ │ │ │ - 3201: 00227584 6676 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___add_token │ │ │ │ + 3200: 00314040 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___send │ │ │ │ + 3201: 00227668 6676 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___add_token │ │ │ │ 3202: 00466ab8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___VARARGS_SPECIALS │ │ │ │ - 3203: 002c80e8 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____next__ │ │ │ │ + 3203: 002c81cc 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____next__ │ │ │ │ 3204: 00466dbc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_literals___globals │ │ │ │ 3205: 00466ac4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___COMPARATORS │ │ │ │ 3206: 00466e90 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___strings │ │ │ │ 3207: 00466d84 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___black___format_stdin_to_stdout___write_back │ │ │ │ 3208: 000c06b0 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_atom │ │ │ │ 3209: 000c0b18 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_fstring │ │ │ │ - 3210: 003514b8 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___send │ │ │ │ + 3210: 0035159c 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___send │ │ │ │ 3211: 00466998 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____get_break_idx_StringSplitter_env │ │ │ │ 3212: 000dbe14 604 FUNC GLOBAL DEFAULT 11 CPyDef_black___enable_unstable_feature_callback │ │ │ │ 3213: 00466a34 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_strings___STRING_PREFIX_RE │ │ │ │ 3214: 00117428 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen___close │ │ │ │ - 3215: 00181c44 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___throw │ │ │ │ - 3216: 0028574c 1928 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_atom │ │ │ │ + 3215: 00181d28 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___throw │ │ │ │ + 3216: 00285830 1928 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_atom │ │ │ │ 3217: 000a86b4 16 FUNC GLOBAL DEFAULT 11 CPySequence_Check │ │ │ │ 3218: 00070c4c 136 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____get__ │ │ │ │ - 3219: 001fa640 180 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___parse_graminit_c │ │ │ │ + 3219: 001fa720 180 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___parse_graminit_c │ │ │ │ 3220: 00466e04 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_resources___globals │ │ │ │ 3221: 000c3cf4 456 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed │ │ │ │ 3222: 00068268 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____iter__ │ │ │ │ 3223: 00466d70 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___get_imports_from_children_get_future_imports_obj │ │ │ │ 3224: 00057144 88 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen │ │ │ │ 3225: 000a69dc 44 FUNC GLOBAL DEFAULT 11 CPyStr_Append │ │ │ │ - 3226: 0021ba5c 208 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___current │ │ │ │ - 3227: 0025c7c8 536 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___filtered_cached │ │ │ │ - 3228: 002a12b8 460 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ - 3229: 001871b0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3226: 0021bb3c 208 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___current │ │ │ │ + 3227: 0025c8ac 536 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___filtered_cached │ │ │ │ + 3228: 002a139c 460 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ + 3229: 00187294 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 3230: 00466b48 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___ASYNC_IDENTIFIERS │ │ │ │ 3231: 000cea44 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____str__ │ │ │ │ 3232: 004669f8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringParser │ │ │ │ 3233: 000d18e0 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern_____mypyc_defaults_setup │ │ │ │ 3234: 00466c48 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_tname_LineGenerator_gen │ │ │ │ - 3235: 00187284 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____next__ │ │ │ │ + 3235: 00187368 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____next__ │ │ │ │ 3236: 001076ac 2660 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_parent_function_or_class │ │ │ │ - 3237: 0020b8ac 184 FUNC GLOBAL DEFAULT 11 CPyPy_strings___replace_normalize_unicode_escape_sequences_obj_____call__ │ │ │ │ - 3238: 001ff040 328 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___throw │ │ │ │ + 3237: 0020b98c 184 FUNC GLOBAL DEFAULT 11 CPyPy_strings___replace_normalize_unicode_escape_sequences_obj_____call__ │ │ │ │ + 3238: 001ff120 328 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___throw │ │ │ │ 3239: 000c3aac 388 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___enumerate_with_length │ │ │ │ - 3240: 003f0590 348 FUNC GLOBAL DEFAULT 11 CPyInit_black___resources │ │ │ │ + 3240: 003f0674 348 FUNC GLOBAL DEFAULT 11 CPyInit_black___resources │ │ │ │ 3241: 00466a90 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___BRACKETS │ │ │ │ 3242: 00119344 180 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___parse_graminit_h │ │ │ │ - 3243: 00351500 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___send │ │ │ │ + 3243: 003515e4 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___send │ │ │ │ 3244: 000c0d38 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____iter__ │ │ │ │ 3245: 00466904 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_WildcardPattern_env │ │ │ │ 3246: 000519d0 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_env │ │ │ │ - 3247: 002f6840 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___remove_await_parens │ │ │ │ - 3248: 00268e48 3392 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_stub_body │ │ │ │ + 3247: 002f6924 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___remove_await_parens │ │ │ │ + 3248: 00268f2c 3392 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_stub_body │ │ │ │ 3249: 0005630c 116 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_env │ │ │ │ 3250: 000e3e0c 900 FUNC GLOBAL DEFAULT 11 CPyDef_mode___supports_feature │ │ │ │ 3251: 00466d28 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments____generate_ignored_nodes_from_fmt_skip_env │ │ │ │ - 3252: 0026c2e4 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___send │ │ │ │ + 3252: 0026c3c8 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___send │ │ │ │ 3253: 000e0be4 168 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___hash_digest │ │ │ │ 3254: 0046693c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___post_order_Node_env │ │ │ │ 3255: 000d0648 200 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___pre_order │ │ │ │ - 3256: 002a5cc4 316 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___max_delimiter_priority │ │ │ │ + 3256: 002a5da8 316 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___max_delimiter_priority │ │ │ │ 3257: 00466e80 4 OBJECT GLOBAL DEFAULT 22 CPyModule_itertools │ │ │ │ 3258: 000f7234 376 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___any_open_for_or_lambda │ │ │ │ 3259: 000ebe1c 1892 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___remove │ │ │ │ 3260: 00068454 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____iter__ │ │ │ │ 3261: 00466ee4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_brackets___globals │ │ │ │ 3262: 00466aec 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___TargetVersion │ │ │ │ 3263: 00466c04 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___right_hand_split_gen │ │ │ │ - 3264: 0018a9ec 3588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 3265: 0030c3b0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___close │ │ │ │ + 3264: 0018aad0 3588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3265: 0030c494 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___close │ │ │ │ 3266: 000e4190 420 FUNC GLOBAL DEFAULT 11 CPyPy_mode___supports_feature │ │ │ │ 3267: 000cf19c 232 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___invalidate_sibling_maps │ │ │ │ 3268: 00466d20 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___Replacement │ │ │ │ - 3269: 002b7a58 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____mypyc_generator_helper__ │ │ │ │ + 3269: 002b7b3c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____mypyc_generator_helper__ │ │ │ │ 3270: 000e9f64 436 FUNC GLOBAL DEFAULT 11 CPyDef_trans___TErr │ │ │ │ 3271: 00056ad8 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_env │ │ │ │ - 3272: 00338238 480 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___normalize_invisible_parens │ │ │ │ - 3273: 002c33b8 272 FUNC GLOBAL DEFAULT 11 CPyPy_parse___stack_copy │ │ │ │ - 3274: 0021e58c 428 FUNC GLOBAL DEFAULT 11 CPyPy_strings___count_chars_in_width │ │ │ │ + 3272: 0033831c 480 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___normalize_invisible_parens │ │ │ │ + 3273: 002c349c 272 FUNC GLOBAL DEFAULT 11 CPyPy_parse___stack_copy │ │ │ │ + 3274: 0021e670 428 FUNC GLOBAL DEFAULT 11 CPyPy_strings___count_chars_in_width │ │ │ │ 3275: 000f5e1c 660 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_obj_____call__ │ │ │ │ - 3276: 002b7b70 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____next__ │ │ │ │ + 3276: 002b7c54 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____next__ │ │ │ │ 3277: 00466a78 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___visit_default_Visitor_gen │ │ │ │ 3278: 00054100 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen │ │ │ │ 3279: 00051978 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen │ │ │ │ 3280: 00466a18 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringTransformer │ │ │ │ 3281: 000bc180 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____iter__ │ │ │ │ 3282: 0010c390 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen_____mypyc_generator_helper__ │ │ │ │ 3283: 00466b30 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___UNPACKING_ON_FLOW │ │ │ │ 3284: 000d4cf8 204 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___PgenGrammar │ │ │ │ 3285: 0046684c 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___generate_tokens_gen │ │ │ │ - 3286: 00387b24 8120 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___addtoken │ │ │ │ - 3287: 0036dde4 3740 FUNC GLOBAL DEFAULT 11 CPyDef_black___assert_equivalent │ │ │ │ - 3288: 0028261c 5876 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___gettoken │ │ │ │ - 3289: 0027cc80 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___send │ │ │ │ + 3286: 00387c08 8120 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___addtoken │ │ │ │ + 3287: 0036dec8 3740 FUNC GLOBAL DEFAULT 11 CPyDef_black___assert_equivalent │ │ │ │ + 3288: 00282700 5876 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___gettoken │ │ │ │ + 3289: 0027cd64 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___send │ │ │ │ 3290: 00466cc0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_typeparams_LineGenerator_gen │ │ │ │ - 3291: 003e4cb4 292 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___throw │ │ │ │ - 3292: 003e55d4 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___close │ │ │ │ - 3293: 0018b8c4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____next__ │ │ │ │ - 3294: 003e86f4 1788 FUNC GLOBAL DEFAULT 11 CPyInit_black │ │ │ │ + 3291: 003e4d98 292 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___throw │ │ │ │ + 3292: 003e56b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___close │ │ │ │ + 3293: 0018b9a8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____next__ │ │ │ │ + 3294: 003e87d8 1788 FUNC GLOBAL DEFAULT 11 CPyInit_black │ │ │ │ 3295: 00108928 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_function_or_class │ │ │ │ 3296: 000ec770 288 FUNC GLOBAL DEFAULT 11 CPyPy_trans___insert_str_child_factory │ │ │ │ - 3297: 0022a76c 556 FUNC GLOBAL DEFAULT 11 CPyPy_lines____can_omit_opening_paren │ │ │ │ - 3298: 002389fc 164 FUNC GLOBAL DEFAULT 11 CPyPy_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____call__ │ │ │ │ - 3299: 0018a008 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___throw │ │ │ │ + 3297: 0022a850 556 FUNC GLOBAL DEFAULT 11 CPyPy_lines____can_omit_opening_paren │ │ │ │ + 3298: 00238ae0 164 FUNC GLOBAL DEFAULT 11 CPyPy_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 3299: 0018a0ec 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___throw │ │ │ │ 3300: 00125064 2828 FUNC GLOBAL DEFAULT 11 CPyType_FromTemplate │ │ │ │ 3301: 000d46c4 384 FUNC GLOBAL DEFAULT 11 CPyPy_driver____newer │ │ │ │ 3302: 004669ac 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___more_splits_should_be_made_do_transform_StringSplitter_obj │ │ │ │ - 3303: 002a6cfc 1728 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___delimiter_count_with_priority │ │ │ │ - 3304: 0013babc 56 FUNC GLOBAL DEFAULT 11 CPyDebug_Print │ │ │ │ - 3305: 003b0314 520 FUNC GLOBAL DEFAULT 11 CPyPy_black___reformat_one │ │ │ │ + 3303: 002a6de0 1728 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___delimiter_count_with_priority │ │ │ │ + 3304: 0013bba0 56 FUNC GLOBAL DEFAULT 11 CPyDebug_Print │ │ │ │ + 3305: 003b03f8 520 FUNC GLOBAL DEFAULT 11 CPyPy_black___reformat_one │ │ │ │ 3306: 00128d3c 380 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin___pop_custom_splits │ │ │ │ - 3307: 003975dc 500 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_stream_raw │ │ │ │ - 3308: 00235f34 388 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____normalize_f_string │ │ │ │ - 3309: 00399030 10928 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___lib2to3_parse │ │ │ │ - 3310: 0019eac8 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___throw │ │ │ │ - 3311: 001ae6e8 40372 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_features_used │ │ │ │ + 3307: 003976c0 500 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_stream_raw │ │ │ │ + 3308: 00236018 388 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____normalize_f_string │ │ │ │ + 3309: 00399114 10928 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___lib2to3_parse │ │ │ │ + 3310: 0019ebac 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___throw │ │ │ │ + 3311: 001ae7c8 40372 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_features_used │ │ │ │ 3312: 000a7a40 248 FUNC GLOBAL DEFAULT 11 CPyList_GetItemInt64Borrow │ │ │ │ - 3313: 002ab808 3840 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser____next_state │ │ │ │ + 3313: 002ab8ec 3840 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser____next_state │ │ │ │ 3314: 000a9738 224 FUNC GLOBAL DEFAULT 11 CPyDict_Clear │ │ │ │ - 3315: 001a164c 252 FUNC GLOBAL DEFAULT 11 CPyObject_GetSlice │ │ │ │ - 3316: 002f3000 5280 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3315: 001a1730 252 FUNC GLOBAL DEFAULT 11 CPyObject_GetSlice │ │ │ │ + 3316: 002f30e4 5280 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 3317: 001060f8 476 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_simple_decorator_trailer │ │ │ │ 3318: 00466974 4 OBJECT GLOBAL DEFAULT 22 CPyType_pygram___Symbols │ │ │ │ 3319: 004668c0 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___Recorder │ │ │ │ 3320: 000b73d8 272 FUNC GLOBAL DEFAULT 11 CPyPy_black___re_compile_maybe_verbose │ │ │ │ 3321: 000a31b0 236 FUNC GLOBAL DEFAULT 11 CPyArg_ParseStackAndKeywordsSimple │ │ │ │ - 3322: 00226df4 1768 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___get_file_data │ │ │ │ + 3322: 00226ed8 1768 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___get_file_data │ │ │ │ 3323: 000580a8 204 FUNC GLOBAL DEFAULT 11 CPyDef_lines___LinesBlock │ │ │ │ - 3324: 0025fb98 3956 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____init__ │ │ │ │ - 3325: 003e91c0 488 FUNC GLOBAL DEFAULT 11 CPyInit_black___cache │ │ │ │ - 3326: 00183c44 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___close │ │ │ │ - 3327: 0030625c 1332 FUNC GLOBAL DEFAULT 11 CPyDef_lines___append_leaves │ │ │ │ + 3324: 0025fc7c 3956 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____init__ │ │ │ │ + 3325: 003e92a4 488 FUNC GLOBAL DEFAULT 11 CPyInit_black___cache │ │ │ │ + 3326: 00183d28 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___close │ │ │ │ + 3327: 00306340 1332 FUNC GLOBAL DEFAULT 11 CPyDef_lines___append_leaves │ │ │ │ 3328: 000a8170 668 FUNC GLOBAL DEFAULT 11 CPyList_Pop │ │ │ │ - 3329: 0019cc48 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___close │ │ │ │ + 3329: 0019cd2c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___close │ │ │ │ 3330: 0007338c 192 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_env │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -11722,15 +11722,15 @@ │ │ │ │ 00440360 000ad315 R_ARM_GLOB_DAT 00466c6c CPyType_linegen___visit_SEMI_LineGenerator_env │ │ │ │ 004479f4 000ad302 R_ARM_ABS32 00466c6c CPyType_linegen___visit_SEMI_LineGenerator_env │ │ │ │ 00440364 00000815 R_ARM_GLOB_DAT 00000000 PyExc_SystemError │ │ │ │ 00440368 00012d15 R_ARM_GLOB_DAT 00466b6c CPyStatic_mode___TargetVersion___PY39 │ │ │ │ 00448154 00012d02 R_ARM_ABS32 00466b6c CPyStatic_mode___TargetVersion___PY39 │ │ │ │ 0044036c 0001f115 R_ARM_GLOB_DAT 00466e6c CPyModule_blib2to3 │ │ │ │ 00440370 0002a515 R_ARM_GLOB_DAT 00466e0c CPyModule_black___resources_internal │ │ │ │ -00440374 00034315 R_ARM_GLOB_DAT 004290e8 CPyLit_Complex │ │ │ │ +00440374 00034315 R_ARM_GLOB_DAT 004291d0 CPyLit_Complex │ │ │ │ 00440380 00091315 R_ARM_GLOB_DAT 00466b8c CPyType_lines___enumerate_reversed_env │ │ │ │ 00448048 00091302 R_ARM_ABS32 00466b8c CPyType_lines___enumerate_reversed_env │ │ │ │ 00440384 00056015 R_ARM_GLOB_DAT 00466f70 CPyModule_pathspec │ │ │ │ 0044038c 00028d15 R_ARM_GLOB_DAT 00466f84 CPyModule_pathlib │ │ │ │ 00440390 00083115 R_ARM_GLOB_DAT 00466efc CPyModule_multiprocessing │ │ │ │ 0044039c 00080215 R_ARM_GLOB_DAT 00466a50 CPyType_ranges____LinesMapping │ │ │ │ 0044844c 00080202 R_ARM_ABS32 00466a50 CPyType_ranges____LinesMapping │ │ │ │ @@ -12340,15 +12340,15 @@ │ │ │ │ 0044897c 0004c502 R_ARM_ABS32 00466928 CPyType_pytree___leaves_Leaf_gen │ │ │ │ 00440a88 00081b15 R_ARM_GLOB_DAT 004669d0 CPyType_trans___make_naked__merge_one_string_group_StringMerger_obj │ │ │ │ 00448608 00081b02 R_ARM_ABS32 004669d0 CPyType_trans___make_naked__merge_one_string_group_StringMerger_obj │ │ │ │ 00440a8c 0000ac15 R_ARM_GLOB_DAT 00000000 PyDict_Type │ │ │ │ 00440a90 00099f15 R_ARM_GLOB_DAT 00466cf4 CPyType_linegen___line_LineGenerator_env │ │ │ │ 004478e4 00099f02 R_ARM_ABS32 00466cf4 CPyType_linegen___line_LineGenerator_env │ │ │ │ 00440a94 00016a15 R_ARM_GLOB_DAT 00466fac CPyModule_re │ │ │ │ -00440a98 00027a15 R_ARM_GLOB_DAT 0042839c CPyLit_Tuple │ │ │ │ +00440a98 00027a15 R_ARM_GLOB_DAT 00428484 CPyLit_Tuple │ │ │ │ 00440a9c 00049315 R_ARM_GLOB_DAT 004669d8 CPyType_trans___do_transform_StringMerger_gen │ │ │ │ 004485f8 00049302 R_ARM_ABS32 004669d8 CPyType_trans___do_transform_StringMerger_gen │ │ │ │ 00440aa0 0000ae15 R_ARM_GLOB_DAT 00000000 PyBaseObject_Type │ │ │ │ 00440aa4 0002c315 R_ARM_GLOB_DAT 00466ebc CPyStatic_handle_ipynb_magics___globals │ │ │ │ 00440aa8 00064c15 R_ARM_GLOB_DAT 00466d00 CPyType_linegen___CannotSplit │ │ │ │ 004478d4 00064c02 R_ARM_ABS32 00466d00 CPyType_linegen___CannotSplit │ │ │ │ 00440aac 00028515 R_ARM_GLOB_DAT 004668c8 CPyType_driver___release_TokenProxy_gen │ │ │ │ @@ -12359,15 +12359,15 @@ │ │ │ │ 00448cbc 00043802 R_ARM_ABS32 004668d8 CPyType_driver___ReleaseRange │ │ │ │ 00440ab8 0008aa15 R_ARM_GLOB_DAT 00466ca0 CPyType_linegen___visit_funcdef_LineGenerator_gen │ │ │ │ 0044798c 0008aa02 R_ARM_ABS32 00466ca0 CPyType_linegen___visit_funcdef_LineGenerator_gen │ │ │ │ 00440abc 0004ce15 R_ARM_GLOB_DAT 00466988 CPyType_trans___do_transform_StringParenWrapper_gen │ │ │ │ 00448698 0004ce02 R_ARM_ABS32 00466988 CPyType_trans___do_transform_StringParenWrapper_gen │ │ │ │ 00440ac0 0000b415 R_ARM_GLOB_DAT 00000000 PyLong_Type │ │ │ │ 00440ac4 00082b15 R_ARM_GLOB_DAT 00466f1c CPyModule_black___parsing │ │ │ │ -00440ac8 0001cc15 R_ARM_GLOB_DAT 004282a8 CPyLit_FrozenSet │ │ │ │ +00440ac8 0001cc15 R_ARM_GLOB_DAT 00428390 CPyLit_FrozenSet │ │ │ │ 00440acc 000a6b15 R_ARM_GLOB_DAT 00466b14 CPyStatic_mode___Feature___FSTRING_PARSING │ │ │ │ 004481ac 000a6b02 R_ARM_ABS32 00466b14 CPyStatic_mode___Feature___FSTRING_PARSING │ │ │ │ 00440ad4 00026415 R_ARM_GLOB_DAT 00466f34 CPyModule_black___mode_internal │ │ │ │ 00440ad8 0007ef15 R_ARM_GLOB_DAT 00466b1c CPyStatic_mode___Feature___PARENTHESIZED_CONTEXT_MANAGERS │ │ │ │ 004481a4 0007ef02 R_ARM_ABS32 00466b1c CPyStatic_mode___Feature___PARENTHESIZED_CONTEXT_MANAGERS │ │ │ │ 00440adc 000c7015 R_ARM_GLOB_DAT 00466ad8 CPyType_mode___pretty_TargetVersion_obj │ │ │ │ 004481ec 000c7002 R_ARM_ABS32 00466ad8 CPyType_mode___pretty_TargetVersion_obj │ │ │ │ @@ -12471,15 +12471,15 @@ │ │ │ │ 00440c04 00038515 R_ARM_GLOB_DAT 00466a60 CPyType_parsing____stringify_ast_with_new_parent_gen │ │ │ │ 004483c8 00038502 R_ARM_ABS32 00466a60 CPyType_parsing____stringify_ast_with_new_parent_gen │ │ │ │ 00440c08 0007df15 R_ARM_GLOB_DAT 00466c14 CPyType_linegen____rhs_transform_line_gen │ │ │ │ 00447aa4 0007df02 R_ARM_ABS32 00466c14 CPyType_linegen____rhs_transform_line_gen │ │ │ │ 00440c0c 0000d515 R_ARM_GLOB_DAT 00000000 PyExc_NameError │ │ │ │ 00440c10 00049f15 R_ARM_GLOB_DAT 00466ca8 CPyType_linegen___visit_dictsetmaker_LineGenerator_gen │ │ │ │ 0044797c 00049f02 R_ARM_ABS32 00466ca8 CPyType_linegen___visit_dictsetmaker_LineGenerator_gen │ │ │ │ -00440c14 00043f15 R_ARM_GLOB_DAT 004290f0 CPyLit_Float │ │ │ │ +00440c14 00043f15 R_ARM_GLOB_DAT 004291d8 CPyLit_Float │ │ │ │ 00440c1c 00065a15 R_ARM_GLOB_DAT 00466a6c CPyType_parsing___lib2to3_parse_env │ │ │ │ 004483b0 00065a02 R_ARM_ABS32 00466a6c CPyType_parsing___lib2to3_parse_env │ │ │ │ 00440c20 000b8115 R_ARM_GLOB_DAT 00466ef0 CPyStatic__width_table___globals │ │ │ │ 00440c24 00022f15 R_ARM_GLOB_DAT 00466f7c CPyModule_click │ │ │ │ 00440c28 00092015 R_ARM_GLOB_DAT 00466f00 CPyModule_black___concurrency │ │ │ │ 00440c2c 00073615 R_ARM_GLOB_DAT 00466f5c CPyModule_black___comments │ │ │ │ 00440c30 00047b15 R_ARM_GLOB_DAT 00466870 CPyStatic_tokenize___blib2to3___pgen2___tokenize___tokenize___tokeneater │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,14 +1,14 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x42ff18 contains 25 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x4fb18 │ │ │ │ - 0x0000000d (FINI) 0x3f51b0 │ │ │ │ + 0x0000000d (FINI) 0x3f5294 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x43d6a8 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x43d6ac │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x138 │ │ │ │ 0x00000005 (STRTAB) 0x12178 │ │ │ │ 0x00000006 (SYMTAB) 0x5148 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ef750b26b27fff17ef1ca7e5dc54401b31cd6d02 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 78b2f2bc3e412823f224b9200dcbda9a98ce2df3 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1720,16 +1720,16 @@ │ │ │ │ CPyPy_nodes___preceding_leaf │ │ │ │ CPyDef_nodes___whitespace │ │ │ │ CPyStatic_nodes___ALWAYS_NO_SPACE │ │ │ │ CPyStatic_nodes___OPENING_BRACKETS │ │ │ │ CPyStatic_nodes___VARARGS_PARENTS │ │ │ │ CPyStatic_nodes___UNPACKING_PARENTS │ │ │ │ PyNumber_Or │ │ │ │ -CPyStatic_nodes___TYPED_NAMES │ │ │ │ CPyStatic_nodes___MATH_OPERATORS │ │ │ │ +CPyStatic_nodes___TYPED_NAMES │ │ │ │ CPyPy_nodes___whitespace │ │ │ │ CPyDef_nodes___container_of │ │ │ │ CPyStatic_nodes___BRACKETS │ │ │ │ CPyPy_nodes___container_of │ │ │ │ CPyDef_nodes___get_annotation_type │ │ │ │ CPyPy_nodes___get_annotation_type │ │ │ │ CPyDef_nodes___is_part_of_annotation │ │ │ │ @@ -3291,15 +3291,15 @@ │ │ │ │ PyVectorcall_Call │ │ │ │ PyObject_GenericGetDict │ │ │ │ PyObject_GenericSetDict │ │ │ │ libc.so.6 │ │ │ │ ld-linux.so.3 │ │ │ │ GLIBC_2.4 │ │ │ │ /usr/lib/python3/dist-packages/mypyc/lib-rt/CPy.h │ │ │ │ -/tmp/tmps7294ehx/build/__native_fec286f4eda846987175.c │ │ │ │ +/tmp/tmpbzz7mjt1/build/__native_fec286f4eda846987175.c │ │ │ │ cpy_r_r2 │ │ │ │ ((blib2to3___pytree___LeafObject *)cpy_r_leaf)->_value │ │ │ │ cpy_r_r6 │ │ │ │ cpy_r_r0 │ │ │ │ cpy_r_r3 │ │ │ │ cpy_r_r4 │ │ │ │ cpy_r_r5 │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -4389,18 +4389,18 @@ │ │ │ │ 0x00023398 5f5f5f4f 50454e49 4e475f42 5241434b ___OPENING_BRACK │ │ │ │ 0x000233a8 45545300 43507953 74617469 635f6e6f ETS.CPyStatic_no │ │ │ │ 0x000233b8 6465735f 5f5f5641 52415247 535f5041 des___VARARGS_PA │ │ │ │ 0x000233c8 52454e54 53004350 79537461 7469635f RENTS.CPyStatic_ │ │ │ │ 0x000233d8 6e6f6465 735f5f5f 554e5041 434b494e nodes___UNPACKIN │ │ │ │ 0x000233e8 475f5041 52454e54 53005079 4e756d62 G_PARENTS.PyNumb │ │ │ │ 0x000233f8 65725f4f 72004350 79537461 7469635f er_Or.CPyStatic_ │ │ │ │ - 0x00023408 6e6f6465 735f5f5f 54595045 445f4e41 nodes___TYPED_NA │ │ │ │ - 0x00023418 4d455300 43507953 74617469 635f6e6f MES.CPyStatic_no │ │ │ │ - 0x00023428 6465735f 5f5f4d41 54485f4f 50455241 des___MATH_OPERA │ │ │ │ - 0x00023438 544f5253 00435079 50795f6e 6f646573 TORS.CPyPy_nodes │ │ │ │ + 0x00023408 6e6f6465 735f5f5f 4d415448 5f4f5045 nodes___MATH_OPE │ │ │ │ + 0x00023418 5241544f 52530043 50795374 61746963 RATORS.CPyStatic │ │ │ │ + 0x00023428 5f6e6f64 65735f5f 5f545950 45445f4e _nodes___TYPED_N │ │ │ │ + 0x00023438 414d4553 00435079 50795f6e 6f646573 AMES.CPyPy_nodes │ │ │ │ 0x00023448 5f5f5f77 68697465 73706163 65004350 ___whitespace.CP │ │ │ │ 0x00023458 79446566 5f6e6f64 65735f5f 5f636f6e yDef_nodes___con │ │ │ │ 0x00023468 7461696e 65725f6f 66004350 79537461 tainer_of.CPySta │ │ │ │ 0x00023478 7469635f 6e6f6465 735f5f5f 42524143 tic_nodes___BRAC │ │ │ │ 0x00023488 4b455453 00435079 50795f6e 6f646573 KETS.CPyPy_nodes │ │ │ │ 0x00023498 5f5f5f63 6f6e7461 696e6572 5f6f6600 ___container_of. │ │ │ │ 0x000234a8 43507944 65665f6e 6f646573 5f5f5f67 CPyDef_nodes___g │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -13,146 +13,146 @@ │ │ │ │ ldr r0, [pc, #28] @ 50510 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, lsl #25 │ │ │ │ - eorseq r4, sl, r8, ror #28 │ │ │ │ - eorseq r4, sl, r8, lsl #29 │ │ │ │ + eorseq lr, ip, r0, ror sp │ │ │ │ + eorseq r4, sl, r0, asr pc │ │ │ │ + eorseq r4, sl, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 50548 │ │ │ │ ldr r1, [pc, #28] @ 5054c │ │ │ │ ldr r0, [pc, #28] @ 50550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #22 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, asr #24 │ │ │ │ - eorseq r4, sl, r8, ror #28 │ │ │ │ - mlaseq sl, r4, lr, r4 │ │ │ │ + eorseq lr, ip, r0, lsr sp │ │ │ │ + eorseq r4, sl, r0, asr pc │ │ │ │ + eorseq r4, sl, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 50588 │ │ │ │ ldr r1, [pc, #28] @ 5058c │ │ │ │ ldr r0, [pc, #28] @ 50590 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, lsl #24 │ │ │ │ - eorseq r4, sl, r8, lsr #28 │ │ │ │ - eorseq r4, sl, r8, ror #28 │ │ │ │ + @ instruction: 0x003cecf0 │ │ │ │ + eorseq r4, sl, r0, lsl pc │ │ │ │ + eorseq r4, sl, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 505c8 │ │ │ │ ldr r1, [pc, #28] @ 505cc │ │ │ │ ldr r0, [pc, #28] @ 505d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #304 @ 0x130 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, asr #23 │ │ │ │ - eorseq r4, sl, r4, asr #28 │ │ │ │ - eorseq r4, sl, r0, ror lr │ │ │ │ + @ instruction: 0x003cecb0 │ │ │ │ + eorseq r4, sl, ip, lsr #30 │ │ │ │ + eorseq r4, sl, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 50608 │ │ │ │ ldr r1, [pc, #28] @ 5060c │ │ │ │ ldr r0, [pc, #28] @ 50610 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 50614 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, lsl #23 │ │ │ │ - eorseq r4, sl, r0, lsl #28 │ │ │ │ - eorseq r4, sl, r0, asr #28 │ │ │ │ + eorseq lr, ip, r0, ror ip │ │ │ │ + eorseq r4, sl, r8, ror #29 │ │ │ │ + eorseq r4, sl, r8, lsr #30 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 5064c │ │ │ │ ldr r1, [pc, #28] @ 50650 │ │ │ │ ldr r0, [pc, #28] @ 50654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r4, asr #22 │ │ │ │ - eorseq r4, sl, r0, asr #27 │ │ │ │ - eorseq r4, sl, ip, ror #27 │ │ │ │ + eorseq lr, ip, ip, lsr #24 │ │ │ │ + eorseq r4, sl, r8, lsr #29 │ │ │ │ + @ instruction: 0x003a4ed4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 5068c │ │ │ │ ldr r1, [pc, #28] @ 50690 │ │ │ │ ldr r0, [pc, #28] @ 50694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r4, lsl #22 │ │ │ │ - eorseq r4, sl, r4, ror #27 │ │ │ │ - eorseq r4, sl, r0, lsl lr │ │ │ │ + eorseq lr, ip, ip, ror #23 │ │ │ │ + eorseq r4, sl, ip, asr #29 │ │ │ │ + @ instruction: 0x003a4ef8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 506cc │ │ │ │ ldr r1, [pc, #28] @ 506d0 │ │ │ │ ldr r0, [pc, #28] @ 506d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ mov r2, #31 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r4, asr #21 │ │ │ │ - eorseq r4, sl, r4, lsr #27 │ │ │ │ - eorseq r4, sl, r8, ror #27 │ │ │ │ + eorseq lr, ip, ip, lsr #23 │ │ │ │ + eorseq r4, sl, ip, lsl #29 │ │ │ │ + @ instruction: 0x003a4ed0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 5070c │ │ │ │ ldr r1, [pc, #28] @ 50710 │ │ │ │ ldr r0, [pc, #28] @ 50714 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 50718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r4, lsl #21 │ │ │ │ - eorseq r4, sl, r0, ror #24 │ │ │ │ - @ instruction: 0x003a4db8 │ │ │ │ + eorseq lr, ip, ip, ror #22 │ │ │ │ + eorseq r4, sl, r8, asr #26 │ │ │ │ + eorseq r4, sl, r0, lsr #29 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 50754 │ │ │ │ ldr r1, [pc, #32] @ 50758 │ │ │ │ @@ -160,34 +160,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2944 @ 0xb80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ mov r2, #22 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r0, sp, r8, lsr sl │ │ │ │ - eorseq r7, sl, r0, lsl ip │ │ │ │ - eorseq r7, sl, r0, asr #24 │ │ │ │ + eorseq r0, sp, r0, lsr #22 │ │ │ │ + @ instruction: 0x003a7cf8 │ │ │ │ + eorseq r7, sl, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 50798 │ │ │ │ ldr r1, [pc, #32] @ 5079c │ │ │ │ ldr r0, [pc, #32] @ 507a0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2928 @ 0xb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003d09f4 │ │ │ │ - eorseq r7, sl, r8, lsl ip │ │ │ │ - eorseq r7, sl, r4, asr #24 │ │ │ │ + @ instruction: 0x003d0adc │ │ │ │ + eorseq r7, sl, r0, lsl #26 │ │ │ │ + eorseq r7, sl, ip, lsr #26 │ │ │ │ ldr r3, [pc, #20] @ 507c0 │ │ │ │ ldr r2, [pc, #20] @ 507c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b 4ffd0 <__gmon_start__@plt> │ │ │ │ @@ -7664,15 +7664,15 @@ │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ stm r4, {r0, r1, r2} │ │ │ │ str lr, [ip, #372] @ 0x174 │ │ │ │ str lr, [ip, #376] @ 0x178 │ │ │ │ mov r0, ip │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strdeq lr, [r0], #-28 @ 0xffffffe4 │ │ │ │ - eorseq r7, ip, r0, lsr #23 │ │ │ │ + eorseq r7, ip, r8, lsl #25 │ │ │ │ │ │ │ │ 000576e8 : │ │ │ │ ldr r3, [pc, #16] @ 57700 │ │ │ │ ldr r2, [pc, #16] @ 57704 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -7824,17 +7824,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 5795c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, ip, ip, lsr r8 │ │ │ │ - eorseq sp, r9, r0, lsl #18 │ │ │ │ - eorseq r8, fp, ip, ror fp │ │ │ │ + eorseq r7, ip, r4, lsr #18 │ │ │ │ + eorseq sp, r9, r8, ror #19 │ │ │ │ + eorseq r8, fp, r4, ror #24 │ │ │ │ │ │ │ │ 00057960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 57a14 │ │ │ │ @@ -8635,30 +8635,30 @@ │ │ │ │ ldr r2, [pc, #80] @ 585dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq lr, r0, fp, r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r6, ip, ip, ror #24 │ │ │ │ - eorseq ip, r9, r0, ror #26 │ │ │ │ - eorseq ip, r9, r0, lsr #27 │ │ │ │ - @ instruction: 0x0002f7b4 │ │ │ │ - eorseq r6, ip, r0, asr #24 │ │ │ │ - eorseq ip, r9, r4, lsr sp │ │ │ │ - eorseq ip, r9, r4, ror sp │ │ │ │ - @ instruction: 0x0002f7bd │ │ │ │ - eorseq r6, ip, ip, lsl ip │ │ │ │ - eorseq ip, r9, r0, lsl sp │ │ │ │ - eorseq ip, r9, r4, asr #26 │ │ │ │ - @ instruction: 0x0002f7b3 │ │ │ │ - @ instruction: 0x003c6bf8 │ │ │ │ - eorseq ip, r9, ip, ror #25 │ │ │ │ - eorseq ip, r9, r4, ror #26 │ │ │ │ - @ instruction: 0x0002f7bc │ │ │ │ + eorseq r6, ip, r4, asr sp │ │ │ │ + eorseq ip, r9, r8, asr #28 │ │ │ │ + eorseq ip, r9, r8, lsl #29 │ │ │ │ + @ instruction: 0x0002f7b9 │ │ │ │ + eorseq r6, ip, r8, lsr #26 │ │ │ │ + eorseq ip, r9, ip, lsl lr │ │ │ │ + eorseq ip, r9, ip, asr lr │ │ │ │ + andeq pc, r2, r2, asr #15 │ │ │ │ + eorseq r6, ip, r4, lsl #26 │ │ │ │ + @ instruction: 0x0039cdf8 │ │ │ │ + eorseq ip, r9, ip, lsr #28 │ │ │ │ + @ instruction: 0x0002f7b8 │ │ │ │ + eorseq r6, ip, r0, ror #25 │ │ │ │ + @ instruction: 0x0039cdd4 │ │ │ │ + eorseq ip, r9, ip, asr #28 │ │ │ │ + andeq pc, r2, r1, asr #15 │ │ │ │ │ │ │ │ 000585e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #176] @ 586a8 │ │ │ │ @@ -9686,54 +9686,54 @@ │ │ │ │ ldr r2, [pc, #176] @ 59660 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, lr, r0, lsr #26 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, ip, r8, lsl sp │ │ │ │ - eorseq fp, r9, ip, lsl #28 │ │ │ │ + eorseq r5, ip, r0, lsl #28 │ │ │ │ + @ instruction: 0x0039bef4 │ │ │ │ + eorseq fp, r9, r8, lsr #30 │ │ │ │ + andeq ip, r3, ip, asr #19 │ │ │ │ + @ instruction: 0x003c5ddc │ │ │ │ + @ instruction: 0x0039bed0 │ │ │ │ + eorseq fp, r9, r4, asr pc │ │ │ │ + @ instruction: 0x0003c9bd │ │ │ │ + @ instruction: 0x003c5db8 │ │ │ │ + eorseq fp, r9, ip, lsr #29 │ │ │ │ + eorseq fp, r9, r4, lsl #31 │ │ │ │ + andeq ip, r3, r3, ror #19 │ │ │ │ + mlaseq ip, r4, sp, r5 │ │ │ │ + eorseq fp, r9, r8, lsl #29 │ │ │ │ + eorseq fp, r9, r4, asr pc │ │ │ │ + andeq ip, r3, r0, ror #19 │ │ │ │ + eorseq r5, ip, r0, ror sp │ │ │ │ + eorseq fp, r9, r4, ror #28 │ │ │ │ + eorseq fp, r9, r4, lsr #30 │ │ │ │ + ldrdeq ip, [r3], -sp │ │ │ │ + eorseq r5, ip, ip, asr #26 │ │ │ │ eorseq fp, r9, r0, asr #28 │ │ │ │ - andeq ip, r3, r3, asr #19 │ │ │ │ - @ instruction: 0x003c5cf4 │ │ │ │ - eorseq fp, r9, r8, ror #27 │ │ │ │ - eorseq fp, r9, ip, ror #28 │ │ │ │ - @ instruction: 0x0003c9b4 │ │ │ │ - @ instruction: 0x003c5cd0 │ │ │ │ - eorseq fp, r9, r4, asr #27 │ │ │ │ - mlaseq r9, ip, lr, fp │ │ │ │ + @ instruction: 0x0039bef4 │ │ │ │ ldrdeq ip, [r3], -sl │ │ │ │ - eorseq r5, ip, ip, lsr #25 │ │ │ │ - eorseq fp, r9, r0, lsr #27 │ │ │ │ - eorseq fp, r9, ip, ror #28 │ │ │ │ + eorseq r5, ip, r8, lsr #26 │ │ │ │ + eorseq fp, r9, ip, lsl lr │ │ │ │ + mlaseq r9, r4, lr, fp │ │ │ │ ldrdeq ip, [r3], -r7 │ │ │ │ - eorseq r5, ip, r8, lsl #25 │ │ │ │ - eorseq fp, r9, ip, ror sp │ │ │ │ - eorseq fp, r9, ip, lsr lr │ │ │ │ + eorseq r5, ip, r4, lsl #26 │ │ │ │ + @ instruction: 0x0039bdf8 │ │ │ │ + eorseq fp, r9, r0, lsr #29 │ │ │ │ ldrdeq ip, [r3], -r4 │ │ │ │ - eorseq r5, ip, r4, ror #24 │ │ │ │ - eorseq fp, r9, r8, asr sp │ │ │ │ - eorseq fp, r9, ip, lsl #28 │ │ │ │ + eorseq r5, ip, r0, ror #25 │ │ │ │ + @ instruction: 0x0039bdd4 │ │ │ │ + eorseq fp, r9, r0, ror lr │ │ │ │ ldrdeq ip, [r3], -r1 │ │ │ │ - eorseq r5, ip, r0, asr #24 │ │ │ │ - eorseq fp, r9, r4, lsr sp │ │ │ │ - eorseq fp, r9, ip, lsr #27 │ │ │ │ + @ instruction: 0x003c5cbc │ │ │ │ + @ instruction: 0x0039bdb0 │ │ │ │ + eorseq fp, r9, r0, asr #28 │ │ │ │ andeq ip, r3, lr, asr #19 │ │ │ │ - eorseq r5, ip, ip, lsl ip │ │ │ │ - eorseq fp, r9, r0, lsl sp │ │ │ │ - @ instruction: 0x0039bdb8 │ │ │ │ - andeq ip, r3, fp, asr #19 │ │ │ │ - @ instruction: 0x003c5bf8 │ │ │ │ - eorseq fp, r9, ip, ror #25 │ │ │ │ - eorseq fp, r9, r8, lsl #27 │ │ │ │ - andeq ip, r3, r8, asr #19 │ │ │ │ - @ instruction: 0x003c5bd4 │ │ │ │ - eorseq fp, r9, r8, asr #25 │ │ │ │ - eorseq fp, r9, r8, asr sp │ │ │ │ - andeq ip, r3, r5, asr #19 │ │ │ │ │ │ │ │ 00059664 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #748] @ 59968 │ │ │ │ @@ -9923,54 +9923,54 @@ │ │ │ │ ldr r2, [pc, #176] @ 59a0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, lr, ip, ror r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, ip, ip, ror #18 │ │ │ │ - eorseq fp, r9, r0, ror #20 │ │ │ │ + eorseq r5, ip, r4, asr sl │ │ │ │ + eorseq fp, r9, r8, asr #22 │ │ │ │ + eorseq fp, r9, ip, ror fp │ │ │ │ + andeq pc, r3, r6, ror #19 │ │ │ │ + eorseq r5, ip, r0, lsr sl │ │ │ │ + eorseq fp, r9, r4, lsr #22 │ │ │ │ + eorseq fp, r9, r8, lsr #23 │ │ │ │ + ldrdeq pc, [r3], -r7 │ │ │ │ + eorseq r5, ip, ip, lsl #20 │ │ │ │ + eorseq fp, r9, r0, lsl #22 │ │ │ │ + @ instruction: 0x0039bbd8 │ │ │ │ + strdeq pc, [r3], -sp │ │ │ │ + eorseq r5, ip, r8, ror #19 │ │ │ │ + @ instruction: 0x0039badc │ │ │ │ + eorseq fp, r9, r8, lsr #23 │ │ │ │ + strdeq pc, [r3], -sl │ │ │ │ + eorseq r5, ip, r4, asr #19 │ │ │ │ + @ instruction: 0x0039bab8 │ │ │ │ + eorseq fp, r9, r8, ror fp │ │ │ │ + strdeq pc, [r3], -r7 │ │ │ │ + eorseq r5, ip, r0, lsr #19 │ │ │ │ mlaseq r9, r4, sl, fp │ │ │ │ - ldrdeq pc, [r3], -sp │ │ │ │ - eorseq r5, ip, r8, asr #18 │ │ │ │ - eorseq fp, r9, ip, lsr sl │ │ │ │ - eorseq fp, r9, r0, asr #21 │ │ │ │ - andeq pc, r3, lr, asr #19 │ │ │ │ - eorseq r5, ip, r4, lsr #18 │ │ │ │ - eorseq fp, r9, r8, lsl sl │ │ │ │ - @ instruction: 0x0039baf0 │ │ │ │ + eorseq fp, r9, r8, asr #22 │ │ │ │ strdeq pc, [r3], -r4 │ │ │ │ - eorseq r5, ip, r0, lsl #18 │ │ │ │ - @ instruction: 0x0039b9f4 │ │ │ │ - eorseq fp, r9, r0, asr #21 │ │ │ │ + eorseq r5, ip, ip, ror r9 │ │ │ │ + eorseq fp, r9, r0, ror sl │ │ │ │ + eorseq fp, r9, r8, ror #21 │ │ │ │ strdeq pc, [r3], -r1 │ │ │ │ - @ instruction: 0x003c58dc │ │ │ │ - @ instruction: 0x0039b9d0 │ │ │ │ - mlaseq r9, r0, sl, fp │ │ │ │ + eorseq r5, ip, r8, asr r9 │ │ │ │ + eorseq fp, r9, ip, asr #20 │ │ │ │ + @ instruction: 0x0039baf4 │ │ │ │ andeq pc, r3, lr, ror #19 │ │ │ │ - @ instruction: 0x003c58b8 │ │ │ │ - eorseq fp, r9, ip, lsr #19 │ │ │ │ - eorseq fp, r9, r0, ror #20 │ │ │ │ + eorseq r5, ip, r4, lsr r9 │ │ │ │ + eorseq fp, r9, r8, lsr #20 │ │ │ │ + eorseq fp, r9, r4, asr #21 │ │ │ │ andeq pc, r3, fp, ror #19 │ │ │ │ - mlaseq ip, r4, r8, r5 │ │ │ │ - eorseq fp, r9, r8, lsl #19 │ │ │ │ - eorseq fp, r9, r0, lsl #20 │ │ │ │ + eorseq r5, ip, r0, lsl r9 │ │ │ │ + eorseq fp, r9, r4, lsl #20 │ │ │ │ + mlaseq r9, r4, sl, fp │ │ │ │ andeq pc, r3, r8, ror #19 │ │ │ │ - eorseq r5, ip, r0, ror r8 │ │ │ │ - eorseq fp, r9, r4, ror #18 │ │ │ │ - eorseq fp, r9, ip, lsl #20 │ │ │ │ - andeq pc, r3, r5, ror #19 │ │ │ │ - eorseq r5, ip, ip, asr #16 │ │ │ │ - eorseq fp, r9, r0, asr #18 │ │ │ │ - @ instruction: 0x0039b9dc │ │ │ │ - andeq pc, r3, r2, ror #19 │ │ │ │ - eorseq r5, ip, r8, lsr #16 │ │ │ │ - eorseq fp, r9, ip, lsl r9 │ │ │ │ - eorseq fp, r9, ip, lsr #19 │ │ │ │ - ldrdeq pc, [r3], -pc @ │ │ │ │ │ │ │ │ 00059a10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #740] @ 59d0c │ │ │ │ @@ -10158,54 +10158,54 @@ │ │ │ │ ldr r2, [pc, #176] @ 59db0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003e65d0 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, ip, r8, asr #11 │ │ │ │ - @ instruction: 0x0039b6bc │ │ │ │ + @ instruction: 0x003c56b0 │ │ │ │ + eorseq fp, r9, r4, lsr #15 │ │ │ │ + @ instruction: 0x0039b7d8 │ │ │ │ + andeq r1, r4, r0, lsr #4 │ │ │ │ + eorseq r5, ip, ip, lsl #13 │ │ │ │ + eorseq fp, r9, r0, lsl #15 │ │ │ │ + eorseq fp, r9, r4, lsl #16 │ │ │ │ + andeq r1, r4, r1, lsl r2 │ │ │ │ + eorseq r5, ip, r8, ror #12 │ │ │ │ + eorseq fp, r9, ip, asr r7 │ │ │ │ + eorseq fp, r9, r4, lsr r8 │ │ │ │ + andeq r1, r4, r7, lsr r2 │ │ │ │ + eorseq r5, ip, r4, asr #12 │ │ │ │ + eorseq fp, r9, r8, lsr r7 │ │ │ │ + eorseq fp, r9, r4, lsl #16 │ │ │ │ + andeq r1, r4, r4, lsr r2 │ │ │ │ + eorseq r5, ip, r0, lsr #12 │ │ │ │ + eorseq fp, r9, r4, lsl r7 │ │ │ │ + @ instruction: 0x0039b7d4 │ │ │ │ + andeq r1, r4, r1, lsr r2 │ │ │ │ + @ instruction: 0x003c55fc │ │ │ │ @ instruction: 0x0039b6f0 │ │ │ │ - andeq r1, r4, r7, lsl r2 │ │ │ │ - eorseq r5, ip, r4, lsr #11 │ │ │ │ - mlaseq r9, r8, r6, fp │ │ │ │ - eorseq fp, r9, ip, lsl r7 │ │ │ │ - andeq r1, r4, r8, lsl #4 │ │ │ │ - eorseq r5, ip, r0, lsl #11 │ │ │ │ - eorseq fp, r9, r4, ror r6 │ │ │ │ - eorseq fp, r9, ip, asr #14 │ │ │ │ + eorseq fp, r9, r4, lsr #15 │ │ │ │ andeq r1, r4, lr, lsr #4 │ │ │ │ - eorseq r5, ip, ip, asr r5 │ │ │ │ - eorseq fp, r9, r0, asr r6 │ │ │ │ - eorseq fp, r9, ip, lsl r7 │ │ │ │ + @ instruction: 0x003c55d8 │ │ │ │ + eorseq fp, r9, ip, asr #13 │ │ │ │ + eorseq fp, r9, r4, asr #14 │ │ │ │ andeq r1, r4, fp, lsr #4 │ │ │ │ - eorseq r5, ip, r8, lsr r5 │ │ │ │ - eorseq fp, r9, ip, lsr #12 │ │ │ │ - eorseq fp, r9, ip, ror #13 │ │ │ │ + @ instruction: 0x003c55b4 │ │ │ │ + eorseq fp, r9, r8, lsr #13 │ │ │ │ + eorseq fp, r9, r0, asr r7 │ │ │ │ andeq r1, r4, r8, lsr #4 │ │ │ │ - eorseq r5, ip, r4, lsl r5 │ │ │ │ - eorseq fp, r9, r8, lsl #12 │ │ │ │ - @ instruction: 0x0039b6bc │ │ │ │ + mlaseq ip, r0, r5, r5 │ │ │ │ + eorseq fp, r9, r4, lsl #13 │ │ │ │ + eorseq fp, r9, r0, lsr #14 │ │ │ │ andeq r1, r4, r5, lsr #4 │ │ │ │ - @ instruction: 0x003c54f0 │ │ │ │ - eorseq fp, r9, r4, ror #11 │ │ │ │ - eorseq fp, r9, ip, asr r6 │ │ │ │ + eorseq r5, ip, ip, ror #10 │ │ │ │ + eorseq fp, r9, r0, ror #12 │ │ │ │ + @ instruction: 0x0039b6f0 │ │ │ │ andeq r1, r4, r2, lsr #4 │ │ │ │ - eorseq r5, ip, ip, asr #9 │ │ │ │ - eorseq fp, r9, r0, asr #11 │ │ │ │ - eorseq fp, r9, r8, ror #12 │ │ │ │ - andeq r1, r4, pc, lsl r2 │ │ │ │ - eorseq r5, ip, r8, lsr #9 │ │ │ │ - mlaseq r9, ip, r5, fp │ │ │ │ - eorseq fp, r9, r8, lsr r6 │ │ │ │ - andeq r1, r4, ip, lsl r2 │ │ │ │ - eorseq r5, ip, r4, lsl #9 │ │ │ │ - eorseq fp, r9, r8, ror r5 │ │ │ │ - eorseq fp, r9, r8, lsl #12 │ │ │ │ - andeq r1, r4, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 50480 │ │ │ │ bl 4fff4 │ │ │ │ @@ -24641,17 +24641,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 67f60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 67f64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, lsr r2 │ │ │ │ - eorseq sp, r8, ip, lsr #6 │ │ │ │ - mlaseq r8, r0, r5, sp │ │ │ │ + eorseq r7, fp, r0, lsr #6 │ │ │ │ + eorseq sp, r8, r4, lsl r4 │ │ │ │ + eorseq sp, r8, r8, ror r6 │ │ │ │ andeq r5, r0, pc, lsr r8 │ │ │ │ │ │ │ │ 00067f68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 67f84 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24667,17 +24667,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 67fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 67fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #488 @ 0x1e8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b71d8 │ │ │ │ - eorseq sp, r8, ip, asr #5 │ │ │ │ - eorseq sp, r8, r0, lsr r5 │ │ │ │ + eorseq r7, fp, r0, asr #5 │ │ │ │ + @ instruction: 0x0038d3b4 │ │ │ │ + eorseq sp, r8, r8, lsl r6 │ │ │ │ ldrdeq r6, [r0], -r7 │ │ │ │ │ │ │ │ 00067fc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 67fe4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24693,17 +24693,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68020 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #532 @ 0x214 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, ror r1 │ │ │ │ - eorseq sp, r8, ip, ror #4 │ │ │ │ - @ instruction: 0x0038d4d0 │ │ │ │ + eorseq r7, fp, r0, ror #4 │ │ │ │ + eorseq sp, r8, r4, asr r3 │ │ │ │ + @ instruction: 0x0038d5b8 │ │ │ │ andeq fp, r0, r3, ror #18 │ │ │ │ │ │ │ │ 00068028 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68044 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24719,17 +24719,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68080 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68084 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, lsl r1 │ │ │ │ - eorseq sp, r8, ip, lsl #4 │ │ │ │ - eorseq sp, r8, r0, ror r4 │ │ │ │ + eorseq r7, fp, r0, lsl #4 │ │ │ │ + @ instruction: 0x0038d2f4 │ │ │ │ + eorseq sp, r8, r8, asr r5 │ │ │ │ andeq ip, r0, r7, lsr #25 │ │ │ │ │ │ │ │ 00068088 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 680a4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24745,17 +24745,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 680e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 680e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldrheq r7, [fp], -r8 @ │ │ │ │ - eorseq sp, r8, ip, lsr #3 │ │ │ │ - eorseq sp, r8, r0, lsl r4 │ │ │ │ + eorseq r7, fp, r0, lsr #3 │ │ │ │ + mlaseq r8, r4, r2, sp │ │ │ │ + @ instruction: 0x0038d4f8 │ │ │ │ strdeq sp, [r0], -r7 │ │ │ │ │ │ │ │ 000680e8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68104 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24771,17 +24771,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68140 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #712 @ 0x2c8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, asr r0 │ │ │ │ - eorseq sp, r8, ip, asr #2 │ │ │ │ - @ instruction: 0x0038d3b0 │ │ │ │ + eorseq r7, fp, r0, asr #2 │ │ │ │ + eorseq sp, r8, r4, lsr r2 │ │ │ │ + mlaseq r8, r8, r4, sp │ │ │ │ andeq r2, r1, r4, lsl ip │ │ │ │ │ │ │ │ 00068148 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68164 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24797,17 +24797,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 681a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 681a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b6ff8 │ │ │ │ - eorseq sp, r8, ip, ror #1 │ │ │ │ - eorseq sp, r8, r0, asr r3 │ │ │ │ + eorseq r7, fp, r0, ror #1 │ │ │ │ + @ instruction: 0x0038d1d4 │ │ │ │ + eorseq sp, r8, r8, lsr r4 │ │ │ │ andeq r3, r1, r5, asr #9 │ │ │ │ │ │ │ │ 000681a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 681c4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24823,17 +24823,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68200 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #824 @ 0x338 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, r8, pc, r6 @ │ │ │ │ - eorseq sp, r8, ip, lsl #1 │ │ │ │ - @ instruction: 0x0038d2f0 │ │ │ │ + eorseq r7, fp, r0, lsl #1 │ │ │ │ + eorseq sp, r8, r4, ror r1 │ │ │ │ + @ instruction: 0x0038d3d8 │ │ │ │ andeq r3, r1, pc, lsl r9 │ │ │ │ │ │ │ │ 00068208 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68224 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24849,17 +24849,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68260 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68264 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsr pc │ │ │ │ - eorseq sp, r8, ip, lsr #32 │ │ │ │ - mlaseq r8, r0, r2, sp │ │ │ │ + eorseq r7, fp, r0, lsr #32 │ │ │ │ + eorseq sp, r8, r4, lsl r1 │ │ │ │ + eorseq sp, r8, r8, ror r3 │ │ │ │ andeq r3, r1, lr, asr sp │ │ │ │ │ │ │ │ 00068268 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68284 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24875,17 +24875,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 682c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 682c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b6ed8 │ │ │ │ - eorseq ip, r8, ip, asr #31 │ │ │ │ - eorseq sp, r8, r0, lsr r2 │ │ │ │ + eorseq r6, fp, r0, asr #31 │ │ │ │ + ldrheq sp, [r8], -r4 @ │ │ │ │ + eorseq sp, r8, r8, lsl r3 │ │ │ │ andeq r4, r1, r4, ror #5 │ │ │ │ │ │ │ │ 000682c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 682e4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24901,17 +24901,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68320 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68324 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1004 @ 0x3ec │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, ror lr │ │ │ │ - eorseq ip, r8, ip, ror #30 │ │ │ │ - @ instruction: 0x0038d1d0 │ │ │ │ + eorseq r6, fp, r0, ror #30 │ │ │ │ + eorseq sp, r8, r4, asr r0 │ │ │ │ + @ instruction: 0x0038d2b8 │ │ │ │ andeq r4, r1, lr, lsr r8 │ │ │ │ │ │ │ │ 00068328 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68344 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24928,17 +24928,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ ldr r2, [pc, #24] @ 68388 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl lr │ │ │ │ - eorseq ip, r8, r8, lsl #30 │ │ │ │ - eorseq sp, r8, ip, ror #2 │ │ │ │ + eorseq r6, fp, r0, lsl #30 │ │ │ │ + @ instruction: 0x0038cff0 │ │ │ │ + eorseq sp, r8, r4, asr r2 │ │ │ │ muleq r1, sl, fp │ │ │ │ │ │ │ │ 0006838c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 683a8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24955,17 +24955,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ ldr r2, [pc, #24] @ 683ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b6db4 │ │ │ │ - eorseq ip, r8, r4, lsr #29 │ │ │ │ - eorseq sp, r8, r8, lsl #2 │ │ │ │ + mlaseq fp, ip, lr, r6 │ │ │ │ + eorseq ip, r8, ip, lsl #31 │ │ │ │ + @ instruction: 0x0038d1f0 │ │ │ │ ldrdeq r4, [r1], -r0 │ │ │ │ │ │ │ │ 000683f0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6840c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24982,17 +24982,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #24] @ 68450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, asr sp │ │ │ │ - eorseq ip, r8, r0, asr #28 │ │ │ │ - eorseq sp, r8, r4, lsr #1 │ │ │ │ + eorseq r6, fp, r8, lsr lr │ │ │ │ + eorseq ip, r8, r8, lsr #30 │ │ │ │ + eorseq sp, r8, ip, lsl #3 │ │ │ │ andeq r5, r1, r6, lsl #4 │ │ │ │ │ │ │ │ 00068454 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68470 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25009,17 +25009,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1248 @ 0x4e0 │ │ │ │ ldr r2, [pc, #24] @ 684b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, ror #25 │ │ │ │ - @ instruction: 0x0038cddc │ │ │ │ - eorseq sp, r8, r0, asr #32 │ │ │ │ + @ instruction: 0x003b6dd4 │ │ │ │ + eorseq ip, r8, r4, asr #29 │ │ │ │ + eorseq sp, r8, r8, lsr #2 │ │ │ │ andeq r5, r1, r9, lsl #15 │ │ │ │ │ │ │ │ 000684b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 684d4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25035,17 +25035,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68510 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1328 @ 0x530 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl #25 │ │ │ │ - eorseq ip, r8, ip, ror sp │ │ │ │ - eorseq ip, r8, r0, ror #31 │ │ │ │ + eorseq r6, fp, r0, ror sp │ │ │ │ + eorseq ip, r8, r4, ror #28 │ │ │ │ + eorseq sp, r8, r8, asr #1 │ │ │ │ andeq r5, r1, r4, asr #28 │ │ │ │ │ │ │ │ 00068518 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68534 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25062,17 +25062,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1376 @ 0x560 │ │ │ │ ldr r2, [pc, #24] @ 68578 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsr #24 │ │ │ │ - eorseq ip, r8, r8, lsl sp │ │ │ │ - eorseq ip, r8, ip, ror pc │ │ │ │ + eorseq r6, fp, r0, lsl sp │ │ │ │ + eorseq ip, r8, r0, lsl #28 │ │ │ │ + eorseq sp, r8, r4, rrx │ │ │ │ andeq r6, r1, r8, asr r3 │ │ │ │ │ │ │ │ 0006857c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68598 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25089,17 +25089,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ ldr r2, [pc, #24] @ 685dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, asr #23 │ │ │ │ - @ instruction: 0x0038ccb4 │ │ │ │ - eorseq ip, r8, r8, lsl pc │ │ │ │ + eorseq r6, fp, ip, lsr #25 │ │ │ │ + mlaseq r8, ip, sp, ip │ │ │ │ + eorseq sp, r8, r0 │ │ │ │ andeq r6, r1, lr, asr #15 │ │ │ │ │ │ │ │ 000685e0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 685fc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25116,17 +25116,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1504 @ 0x5e0 │ │ │ │ ldr r2, [pc, #24] @ 68640 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, ror #22 │ │ │ │ - eorseq ip, r8, r0, asr ip │ │ │ │ - @ instruction: 0x0038ceb4 │ │ │ │ + eorseq r6, fp, r8, asr #24 │ │ │ │ + eorseq ip, r8, r8, lsr sp │ │ │ │ + mlaseq r8, ip, pc, ip @ │ │ │ │ andeq r7, r1, fp, ror #8 │ │ │ │ │ │ │ │ 00068644 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68660 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25143,17 +25143,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1568 @ 0x620 │ │ │ │ ldr r2, [pc, #24] @ 686a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b6afc │ │ │ │ - eorseq ip, r8, ip, ror #23 │ │ │ │ - eorseq ip, r8, r0, asr lr │ │ │ │ + eorseq r6, fp, r4, ror #23 │ │ │ │ + @ instruction: 0x0038ccd4 │ │ │ │ + eorseq ip, r8, r8, lsr pc │ │ │ │ andeq r7, r1, r4, lsl fp │ │ │ │ │ │ │ │ 000686a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 686c4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25170,17 +25170,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1632 @ 0x660 │ │ │ │ ldr r2, [pc, #24] @ 68708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, r8, sl, r6 │ │ │ │ - eorseq ip, r8, r8, lsl #23 │ │ │ │ - eorseq ip, r8, ip, ror #27 │ │ │ │ + eorseq r6, fp, r0, lsl #23 │ │ │ │ + eorseq ip, r8, r0, ror ip │ │ │ │ + @ instruction: 0x0038ced4 │ │ │ │ ldrdeq r7, [r1], -r1 │ │ │ │ │ │ │ │ 0006870c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68728 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25197,17 +25197,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 6876c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, lsr sl │ │ │ │ - eorseq ip, r8, r4, lsr #22 │ │ │ │ - eorseq ip, r8, r8, lsl #27 │ │ │ │ + eorseq r6, fp, ip, lsl fp │ │ │ │ + eorseq ip, r8, ip, lsl #24 │ │ │ │ + eorseq ip, r8, r0, ror lr │ │ │ │ andeq r8, r1, fp, lsl #11 │ │ │ │ │ │ │ │ 00068770 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6878c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25224,17 +25224,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ ldr r2, [pc, #24] @ 687d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b69d0 │ │ │ │ - eorseq ip, r8, r0, asr #21 │ │ │ │ - eorseq ip, r8, r4, lsr #26 │ │ │ │ + @ instruction: 0x003b6ab8 │ │ │ │ + eorseq ip, r8, r8, lsr #23 │ │ │ │ + eorseq ip, r8, ip, lsl #28 │ │ │ │ andeq r8, r1, r3, lsl #17 │ │ │ │ │ │ │ │ 000687d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 687f0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25250,17 +25250,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 6882c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, ror #18 │ │ │ │ - eorseq ip, r8, r0, ror #20 │ │ │ │ - eorseq ip, r8, r4, asr #25 │ │ │ │ + eorseq r6, fp, r4, asr sl │ │ │ │ + eorseq ip, r8, r8, asr #22 │ │ │ │ + eorseq ip, r8, ip, lsr #27 │ │ │ │ andeq r8, r1, r5, asr #25 │ │ │ │ │ │ │ │ 00068834 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68850 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25276,17 +25276,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 6888c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1888 @ 0x760 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, lsl #18 │ │ │ │ - eorseq ip, r8, r0, lsl #20 │ │ │ │ - eorseq ip, r8, r4, ror #24 │ │ │ │ + @ instruction: 0x003b69f4 │ │ │ │ + eorseq ip, r8, r8, ror #21 │ │ │ │ + eorseq ip, r8, ip, asr #26 │ │ │ │ andeq r9, r1, pc, lsr #2 │ │ │ │ │ │ │ │ 00068894 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 688b0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25303,17 +25303,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1952 @ 0x7a0 │ │ │ │ ldr r2, [pc, #24] @ 688f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, lsr #17 │ │ │ │ - mlaseq r8, ip, r9, ip │ │ │ │ - eorseq ip, r8, r0, lsl #24 │ │ │ │ + mlaseq fp, r4, r9, r6 │ │ │ │ + eorseq ip, r8, r4, lsl #21 │ │ │ │ + eorseq ip, r8, r8, ror #25 │ │ │ │ ldrdeq r9, [r1], -ip │ │ │ │ │ │ │ │ 000688f8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68914 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25330,17 +25330,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #24] @ 68958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, asr #16 │ │ │ │ - eorseq ip, r8, r8, lsr r9 │ │ │ │ - mlaseq r8, ip, fp, ip │ │ │ │ + eorseq r6, fp, r0, lsr r9 │ │ │ │ + eorseq ip, r8, r0, lsr #20 │ │ │ │ + eorseq ip, r8, r4, lsl #25 │ │ │ │ andeq r9, r1, r0, lsl #21 │ │ │ │ │ │ │ │ 0006895c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68978 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25356,17 +25356,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 689b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 689b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, ror #15 │ │ │ │ - @ instruction: 0x0038c8d8 │ │ │ │ - eorseq ip, r8, ip, lsr fp │ │ │ │ + eorseq r6, fp, ip, asr #17 │ │ │ │ + eorseq ip, r8, r0, asr #19 │ │ │ │ + eorseq ip, r8, r4, lsr #24 │ │ │ │ strdeq sl, [r1], -r2 │ │ │ │ │ │ │ │ 000689bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 689d8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25383,17 +25383,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ ldr r2, [pc, #24] @ 68a1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, lsl #15 │ │ │ │ - eorseq ip, r8, r4, ror r8 │ │ │ │ - @ instruction: 0x0038cad8 │ │ │ │ + eorseq r6, fp, ip, ror #16 │ │ │ │ + eorseq ip, r8, ip, asr r9 │ │ │ │ + eorseq ip, r8, r0, asr #23 │ │ │ │ andeq sl, r1, r5, lsl #16 │ │ │ │ │ │ │ │ 00068a20 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68a3c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25410,17 +25410,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldr r2, [pc, #24] @ 68a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, lsr #14 │ │ │ │ - eorseq ip, r8, r0, lsl r8 │ │ │ │ - eorseq ip, r8, r4, ror sl │ │ │ │ + eorseq r6, fp, r8, lsl #16 │ │ │ │ + @ instruction: 0x0038c8f8 │ │ │ │ + eorseq ip, r8, ip, asr fp │ │ │ │ andeq sl, r1, r1, lsl #25 │ │ │ │ │ │ │ │ 00068a84 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68aa0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25437,17 +25437,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ ldr r2, [pc, #24] @ 68ae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b66bc │ │ │ │ - eorseq ip, r8, ip, lsr #15 │ │ │ │ - eorseq ip, r8, r0, lsl sl │ │ │ │ + eorseq r6, fp, r4, lsr #15 │ │ │ │ + mlaseq r8, r4, r8, ip │ │ │ │ + @ instruction: 0x0038caf8 │ │ │ │ andeq fp, r1, r3, lsr r2 │ │ │ │ │ │ │ │ 00068ae8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68b04 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25463,17 +25463,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68b40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2320 @ 0x910 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, asr r6 │ │ │ │ - eorseq ip, r8, ip, asr #14 │ │ │ │ - @ instruction: 0x0038c9b0 │ │ │ │ + eorseq r6, fp, r0, asr #14 │ │ │ │ + eorseq ip, r8, r4, lsr r8 │ │ │ │ + mlaseq r8, r8, sl, ip │ │ │ │ @ instruction: 0x0001bcb3 │ │ │ │ │ │ │ │ 00068b48 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68b64 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25490,17 +25490,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ ldr r2, [pc, #24] @ 68ba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b65f8 │ │ │ │ - eorseq ip, r8, r8, ror #13 │ │ │ │ - eorseq ip, r8, ip, asr #18 │ │ │ │ + eorseq r6, fp, r0, ror #13 │ │ │ │ + @ instruction: 0x0038c7d0 │ │ │ │ + eorseq ip, r8, r4, lsr sl │ │ │ │ andeq ip, r1, sl, ror r6 │ │ │ │ │ │ │ │ 00068bac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68bc8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25517,17 +25517,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ ldr r2, [pc, #24] @ 68c0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, r4, r5, r6 │ │ │ │ - eorseq ip, r8, r4, lsl #13 │ │ │ │ - eorseq ip, r8, r8, ror #17 │ │ │ │ + eorseq r6, fp, ip, ror r6 │ │ │ │ + eorseq ip, r8, ip, ror #14 │ │ │ │ + @ instruction: 0x0038c9d0 │ │ │ │ andeq ip, r1, r5, lsl #29 │ │ │ │ │ │ │ │ 00068c10 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68c2c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25544,17 +25544,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2464 @ 0x9a0 │ │ │ │ ldr r2, [pc, #24] @ 68c70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, lsr r5 │ │ │ │ - eorseq ip, r8, r0, lsr #12 │ │ │ │ - eorseq ip, r8, r4, lsl #17 │ │ │ │ + eorseq r6, fp, r8, lsl r6 │ │ │ │ + eorseq ip, r8, r8, lsl #14 │ │ │ │ + eorseq ip, r8, ip, ror #18 │ │ │ │ andeq sp, r1, sp, ror #3 │ │ │ │ │ │ │ │ 00068c74 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68c90 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25571,17 +25571,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ ldr r2, [pc, #24] @ 68cd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, asr #9 │ │ │ │ - @ instruction: 0x0038c5bc │ │ │ │ - eorseq ip, r8, r0, lsr #16 │ │ │ │ + @ instruction: 0x003b65b4 │ │ │ │ + eorseq ip, r8, r4, lsr #13 │ │ │ │ + eorseq ip, r8, r8, lsl #18 │ │ │ │ andeq lr, r1, r2, asr r0 │ │ │ │ │ │ │ │ 00068cd8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68cf4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25597,17 +25597,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68d30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68d34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2592 @ 0xa20 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, ror #8 │ │ │ │ - eorseq ip, r8, ip, asr r5 │ │ │ │ - eorseq ip, r8, r0, asr #15 │ │ │ │ + eorseq r6, fp, r0, asr r5 │ │ │ │ + eorseq ip, r8, r4, asr #12 │ │ │ │ + eorseq ip, r8, r8, lsr #17 │ │ │ │ @ instruction: 0x0001ecba │ │ │ │ │ │ │ │ 00068d38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68d54 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25624,17 +25624,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2656 @ 0xa60 │ │ │ │ ldr r2, [pc, #24] @ 68d98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl #8 │ │ │ │ - @ instruction: 0x0038c4f8 │ │ │ │ - eorseq ip, r8, ip, asr r7 │ │ │ │ + @ instruction: 0x003b64f0 │ │ │ │ + eorseq ip, r8, r0, ror #11 │ │ │ │ + eorseq ip, r8, r4, asr #16 │ │ │ │ @ instruction: 0x0001f2bf │ │ │ │ │ │ │ │ 00068d9c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68db8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25651,17 +25651,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2720 @ 0xaa0 │ │ │ │ ldr r2, [pc, #24] @ 68dfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, lsr #7 │ │ │ │ - mlaseq r8, r4, r4, ip │ │ │ │ - @ instruction: 0x0038c6f8 │ │ │ │ + eorseq r6, fp, ip, lsl #9 │ │ │ │ + eorseq ip, r8, ip, ror r5 │ │ │ │ + eorseq ip, r8, r0, ror #15 │ │ │ │ @ instruction: 0x0001f6bc │ │ │ │ │ │ │ │ 00068e00 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68e1c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25678,17 +25678,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2784 @ 0xae0 │ │ │ │ ldr r2, [pc, #24] @ 68e60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, asr #6 │ │ │ │ - eorseq ip, r8, r0, lsr r4 │ │ │ │ - mlaseq r8, r4, r6, ip │ │ │ │ + eorseq r6, fp, r8, lsr #8 │ │ │ │ + eorseq ip, r8, r8, lsl r5 │ │ │ │ + eorseq ip, r8, ip, ror r7 │ │ │ │ strdeq r0, [r2], -sl │ │ │ │ │ │ │ │ 00068e64 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68e80 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25705,17 +25705,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2832 @ 0xb10 │ │ │ │ ldr r2, [pc, #24] @ 68ec4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b62dc │ │ │ │ - eorseq ip, r8, ip, asr #7 │ │ │ │ - eorseq ip, r8, r0, lsr r6 │ │ │ │ + eorseq r6, fp, r4, asr #7 │ │ │ │ + @ instruction: 0x0038c4b4 │ │ │ │ + eorseq ip, r8, r8, lsl r7 │ │ │ │ andeq r0, r2, r0, ror #14 │ │ │ │ │ │ │ │ 00068ec8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68ee4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25731,17 +25731,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 68f20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2912 @ 0xb60 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, ror r2 │ │ │ │ - eorseq ip, r8, ip, ror #6 │ │ │ │ - @ instruction: 0x0038c5d0 │ │ │ │ + eorseq r6, fp, r0, ror #6 │ │ │ │ + eorseq ip, r8, r4, asr r4 │ │ │ │ + @ instruction: 0x0038c6b8 │ │ │ │ ldrdeq r0, [r2], -sp │ │ │ │ │ │ │ │ 00068f28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68f44 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25758,17 +25758,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2960 @ 0xb90 │ │ │ │ ldr r2, [pc, #24] @ 68f88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl r2 │ │ │ │ - eorseq ip, r8, r8, lsl #6 │ │ │ │ - eorseq ip, r8, ip, ror #10 │ │ │ │ + eorseq r6, fp, r0, lsl #6 │ │ │ │ + @ instruction: 0x0038c3f0 │ │ │ │ + eorseq ip, r8, r4, asr r6 │ │ │ │ muleq r2, r7, r0 │ │ │ │ │ │ │ │ 00068f8c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68fa8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25785,17 +25785,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3024 @ 0xbd0 │ │ │ │ ldr r2, [pc, #24] @ 68fec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b61b4 │ │ │ │ - eorseq ip, r8, r4, lsr #5 │ │ │ │ - eorseq ip, r8, r8, lsl #10 │ │ │ │ + mlaseq fp, ip, r2, r6 │ │ │ │ + eorseq ip, r8, ip, lsl #7 │ │ │ │ + @ instruction: 0x0038c5f0 │ │ │ │ andeq r5, r2, r1, asr fp │ │ │ │ │ │ │ │ 00068ff0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6900c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25812,17 +25812,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3088 @ 0xc10 │ │ │ │ ldr r2, [pc, #24] @ 69050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, asr r1 │ │ │ │ - eorseq ip, r8, r0, asr #4 │ │ │ │ - eorseq ip, r8, r4, lsr #9 │ │ │ │ + eorseq r6, fp, r8, lsr r2 │ │ │ │ + eorseq ip, r8, r8, lsr #6 │ │ │ │ + eorseq ip, r8, ip, lsl #11 │ │ │ │ muleq r2, r9, ip │ │ │ │ │ │ │ │ 00069054 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69070 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25839,17 +25839,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3136 @ 0xc40 │ │ │ │ ldr r2, [pc, #24] @ 690b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, ror #1 │ │ │ │ - @ instruction: 0x0038c1dc │ │ │ │ - eorseq ip, r8, r0, asr #8 │ │ │ │ + @ instruction: 0x003b61d4 │ │ │ │ + eorseq ip, r8, r4, asr #5 │ │ │ │ + eorseq ip, r8, r8, lsr #10 │ │ │ │ andeq sl, r2, ip, lsl #23 │ │ │ │ │ │ │ │ 000690b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 690d4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25866,17 +25866,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3184 @ 0xc70 │ │ │ │ ldr r2, [pc, #24] @ 69118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl #1 │ │ │ │ - eorseq ip, r8, r8, ror r1 │ │ │ │ - @ instruction: 0x0038c3dc │ │ │ │ + eorseq r6, fp, r0, ror r1 │ │ │ │ + eorseq ip, r8, r0, ror #4 │ │ │ │ + eorseq ip, r8, r4, asr #9 │ │ │ │ andeq sl, r2, r9, ror #30 │ │ │ │ │ │ │ │ 0006911c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69138 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -25893,18 +25893,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3232 @ 0xca0 │ │ │ │ ldr r2, [pc, #24] @ 6917c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, lsr #32 │ │ │ │ - eorseq ip, r8, r4, lsl r1 │ │ │ │ - eorseq ip, r8, r8, ror r3 │ │ │ │ - andeq r2, r3, sp, lsr r1 │ │ │ │ + eorseq r6, fp, ip, lsl #2 │ │ │ │ + @ instruction: 0x0038c1fc │ │ │ │ + eorseq ip, r8, r0, ror #8 │ │ │ │ + andeq r2, r3, r6, asr #2 │ │ │ │ │ │ │ │ 00069180 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6919c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25920,18 +25920,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3296 @ 0xce0 │ │ │ │ ldr r2, [pc, #24] @ 691e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r0, asr #31 │ │ │ │ - ldrheq ip, [r8], -r0 @ │ │ │ │ - eorseq ip, r8, r4, lsl r3 │ │ │ │ - andeq r2, r3, ip, lsl lr │ │ │ │ + eorseq r6, fp, r8, lsr #1 │ │ │ │ + mlaseq r8, r8, r1, ip │ │ │ │ + @ instruction: 0x0038c3fc │ │ │ │ + andeq r2, r3, r5, lsr #28 │ │ │ │ │ │ │ │ 000691e4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69200 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25947,18 +25947,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3344 @ 0xd10 │ │ │ │ ldr r2, [pc, #24] @ 69244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, ip, asr pc │ │ │ │ - eorseq ip, r8, ip, asr #32 │ │ │ │ - @ instruction: 0x0038c2b0 │ │ │ │ - andeq r3, r3, fp, ror #28 │ │ │ │ + eorseq r6, fp, r4, asr #32 │ │ │ │ + eorseq ip, r8, r4, lsr r1 │ │ │ │ + mlaseq r8, r8, r3, ip │ │ │ │ + andeq r3, r3, r4, ror lr │ │ │ │ │ │ │ │ 00069248 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69264 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25974,18 +25974,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3424 @ 0xd60 │ │ │ │ ldr r2, [pc, #24] @ 692a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b5ef8 │ │ │ │ - eorseq fp, r8, r8, ror #31 │ │ │ │ - eorseq ip, r8, ip, asr #4 │ │ │ │ - andeq r4, r3, ip, lsr #5 │ │ │ │ + eorseq r5, fp, r0, ror #31 │ │ │ │ + ldrsbeq ip, [r8], -r0 @ │ │ │ │ + eorseq ip, r8, r4, lsr r3 │ │ │ │ + @ instruction: 0x000342b5 │ │ │ │ │ │ │ │ 000692ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 692c8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26001,18 +26001,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3488 @ 0xda0 │ │ │ │ ldr r2, [pc, #24] @ 6930c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, r4, lr, r5 │ │ │ │ - eorseq fp, r8, r4, lsl #31 │ │ │ │ - eorseq ip, r8, r8, ror #3 │ │ │ │ - @ instruction: 0x000394bf │ │ │ │ + eorseq r5, fp, ip, ror pc │ │ │ │ + eorseq ip, r8, ip, rrx │ │ │ │ + @ instruction: 0x0038c2d0 │ │ │ │ + andeq r9, r3, r8, asr #9 │ │ │ │ │ │ │ │ 00069310 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6932c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26028,18 +26028,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3536 @ 0xdd0 │ │ │ │ ldr r2, [pc, #24] @ 69370 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r0, lsr lr │ │ │ │ - eorseq fp, r8, r0, lsr #30 │ │ │ │ - eorseq ip, r8, r4, lsl #3 │ │ │ │ - andeq r9, r3, r6, lsl #25 │ │ │ │ + eorseq r5, fp, r8, lsl pc │ │ │ │ + eorseq ip, r8, r8 │ │ │ │ + eorseq ip, r8, ip, ror #4 │ │ │ │ + andeq r9, r3, pc, lsl #25 │ │ │ │ │ │ │ │ 00069374 : │ │ │ │ ldr r3, [pc, #108] @ 693e8 │ │ │ │ ldr r2, [pc, #108] @ 693ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ @@ -26065,18 +26065,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 693fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, sp, ip, ror ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, fp, ip, lsr #27 │ │ │ │ - mlaseq r8, ip, lr, fp │ │ │ │ - eorseq fp, r8, r0, lsr #30 │ │ │ │ - andeq r9, r3, pc, asr #27 │ │ │ │ + mlaseq fp, r4, lr, r5 │ │ │ │ + eorseq fp, r8, r4, lsl #31 │ │ │ │ + eorseq ip, r8, r8 │ │ │ │ + ldrdeq r9, [r3], -r8 │ │ │ │ │ │ │ │ 00069400 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6941c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26091,18 +26091,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69458 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 6945c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3664 @ 0xe50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r0, asr #26 │ │ │ │ - eorseq fp, r8, r4, lsr lr │ │ │ │ - mlaseq r8, r8, r0, ip │ │ │ │ - andeq sl, r3, ip, lsl r4 │ │ │ │ + eorseq r5, fp, r8, lsr #28 │ │ │ │ + eorseq fp, r8, ip, lsl pc │ │ │ │ + eorseq ip, r8, r0, lsl #3 │ │ │ │ + andeq sl, r3, r5, lsr #8 │ │ │ │ │ │ │ │ 00069460 : │ │ │ │ ldr r3, [pc, #108] @ 694d4 │ │ │ │ ldr r2, [pc, #108] @ 694d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ @@ -26128,18 +26128,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 694e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq sp, r0, fp, r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, fp, r0, asr #25 │ │ │ │ - @ instruction: 0x0038bdb0 │ │ │ │ - eorseq fp, r8, r4, lsr lr │ │ │ │ - @ instruction: 0x0003b4bc │ │ │ │ + eorseq r5, fp, r8, lsr #27 │ │ │ │ + mlaseq r8, r8, lr, fp │ │ │ │ + eorseq fp, r8, ip, lsl pc │ │ │ │ + andeq fp, r3, r5, asr #9 │ │ │ │ │ │ │ │ 000694ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69508 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26154,18 +26154,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69544 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69548 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3776 @ 0xec0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r4, asr ip │ │ │ │ - eorseq fp, r8, r8, asr #26 │ │ │ │ - eorseq fp, r8, ip, lsr #31 │ │ │ │ - andeq fp, r3, r9, ror ip │ │ │ │ + eorseq r5, fp, ip, lsr sp │ │ │ │ + eorseq fp, r8, r0, lsr lr │ │ │ │ + mlaseq r8, r4, r0, ip │ │ │ │ + andeq fp, r3, r2, lsl #25 │ │ │ │ │ │ │ │ 0006954c : │ │ │ │ ldr r3, [pc, #104] @ 695bc │ │ │ │ ldr r2, [pc, #104] @ 695c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ @@ -26190,18 +26190,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 695d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3840 @ 0xf00 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, sp, r4, lsr #21 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - @ instruction: 0x003b5bd4 │ │ │ │ - eorseq fp, r8, r8, asr #25 │ │ │ │ - eorseq fp, r8, ip, asr #26 │ │ │ │ - andeq ip, r3, r4 │ │ │ │ + @ instruction: 0x003b5cbc │ │ │ │ + @ instruction: 0x0038bdb0 │ │ │ │ + eorseq fp, r8, r4, lsr lr │ │ │ │ + andeq ip, r3, sp │ │ │ │ │ │ │ │ 000695d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 695f0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26217,18 +26217,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3888 @ 0xf30 │ │ │ │ ldr r2, [pc, #24] @ 69634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, ip, ror #22 │ │ │ │ - eorseq fp, r8, ip, asr ip │ │ │ │ - eorseq fp, r8, r0, asr #29 │ │ │ │ - andeq ip, r3, r8, ror #31 │ │ │ │ + eorseq r5, fp, r4, asr ip │ │ │ │ + eorseq fp, r8, r4, asr #26 │ │ │ │ + eorseq fp, r8, r8, lsr #31 │ │ │ │ + strdeq ip, [r3], -r1 │ │ │ │ │ │ │ │ 00069638 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69654 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26244,18 +26244,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3936 @ 0xf60 │ │ │ │ ldr r2, [pc, #24] @ 69698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r8, lsl #22 │ │ │ │ - @ instruction: 0x0038bbf8 │ │ │ │ - eorseq fp, r8, ip, asr lr │ │ │ │ - andeq lr, r3, r2, ror #17 │ │ │ │ + @ instruction: 0x003b5bf0 │ │ │ │ + eorseq fp, r8, r0, ror #25 │ │ │ │ + eorseq fp, r8, r4, asr #30 │ │ │ │ + andeq lr, r3, fp, ror #17 │ │ │ │ │ │ │ │ 0006969c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 696b8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26271,18 +26271,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #4000 @ 0xfa0 │ │ │ │ ldr r2, [pc, #24] @ 696fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r4, lsr #21 │ │ │ │ - mlaseq r8, r4, fp, fp │ │ │ │ - @ instruction: 0x0038bdf8 │ │ │ │ - andeq lr, r3, r7, ror #26 │ │ │ │ + eorseq r5, fp, ip, lsl #23 │ │ │ │ + eorseq fp, r8, ip, ror ip │ │ │ │ + eorseq fp, r8, r0, ror #29 │ │ │ │ + andeq lr, r3, r0, ror sp │ │ │ │ │ │ │ │ 00069700 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6971c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26297,18 +26297,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69758 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 6975c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4080 @ 0xff0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r0, asr #20 │ │ │ │ - eorseq fp, r8, r4, lsr fp │ │ │ │ - mlaseq r8, r8, sp, fp │ │ │ │ - andeq pc, r3, ip, lsr #1 │ │ │ │ + eorseq r5, fp, r8, lsr #22 │ │ │ │ + eorseq fp, r8, ip, lsl ip │ │ │ │ + eorseq fp, r8, r0, lsl #29 │ │ │ │ + strheq pc, [r3], -r5 @ │ │ │ │ │ │ │ │ 00069760 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6977c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26324,18 +26324,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #4032 @ 0xfc0 │ │ │ │ ldr r2, [pc, #24] @ 697c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b79d8 │ │ │ │ - @ instruction: 0x0038bad0 │ │ │ │ - eorseq fp, r8, r4, lsr sp │ │ │ │ - strheq r1, [r4], -r7 │ │ │ │ + eorseq r7, fp, r0, asr #21 │ │ │ │ + @ instruction: 0x0038bbb8 │ │ │ │ + eorseq fp, r8, ip, lsl lr │ │ │ │ + andeq r1, r4, r0, asr #1 │ │ │ │ │ │ │ │ 000697c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 697e0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26351,18 +26351,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3968 @ 0xf80 │ │ │ │ ldr r2, [pc, #24] @ 69824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, ror r9 │ │ │ │ - eorseq fp, r8, ip, ror #20 │ │ │ │ - @ instruction: 0x0038bcd0 │ │ │ │ - andeq r5, r4, sp, asr #31 │ │ │ │ + eorseq r7, fp, ip, asr sl │ │ │ │ + eorseq fp, r8, r4, asr fp │ │ │ │ + @ instruction: 0x0038bdb8 │ │ │ │ + ldrdeq r5, [r4], -r6 │ │ │ │ │ │ │ │ 00069828 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69844 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26378,18 +26378,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3920 @ 0xf50 │ │ │ │ ldr r2, [pc, #24] @ 69888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, lsl r9 │ │ │ │ - eorseq fp, r8, r8, lsl #20 │ │ │ │ - eorseq fp, r8, ip, ror #24 │ │ │ │ - andeq r6, r4, pc, asr #17 │ │ │ │ + @ instruction: 0x003b79f8 │ │ │ │ + @ instruction: 0x0038baf0 │ │ │ │ + eorseq fp, r8, r4, asr sp │ │ │ │ + ldrdeq r6, [r4], -r8 │ │ │ │ │ │ │ │ 0006988c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 698a8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26405,18 +26405,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3872 @ 0xf20 │ │ │ │ ldr r2, [pc, #24] @ 698ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, ip, lsr #17 │ │ │ │ - eorseq fp, r8, r4, lsr #19 │ │ │ │ - eorseq fp, r8, r8, lsl #24 │ │ │ │ - andeq r6, r4, r7, lsl #25 │ │ │ │ + mlaseq fp, r4, r9, r7 │ │ │ │ + eorseq fp, r8, ip, lsl #21 │ │ │ │ + @ instruction: 0x0038bcf0 │ │ │ │ + muleq r4, r0, ip │ │ │ │ │ │ │ │ 000698f0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6990c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26432,18 +26432,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3824 @ 0xef0 │ │ │ │ ldr r2, [pc, #24] @ 69950 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, asr #16 │ │ │ │ - eorseq fp, r8, r0, asr #18 │ │ │ │ - eorseq fp, r8, r4, lsr #23 │ │ │ │ - strdeq r7, [r4], -r3 │ │ │ │ + eorseq r7, fp, r0, lsr r9 │ │ │ │ + eorseq fp, r8, r8, lsr #20 │ │ │ │ + eorseq fp, r8, ip, lsl #25 │ │ │ │ + strdeq r7, [r4], -ip │ │ │ │ │ │ │ │ 00069954 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69970 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26458,18 +26458,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 699ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 699b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3792 @ 0xed0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, ror #15 │ │ │ │ - eorseq fp, r8, r0, ror #17 │ │ │ │ - eorseq fp, r8, r4, asr #22 │ │ │ │ - andeq r7, r4, r7, ror #15 │ │ │ │ + eorseq r7, fp, ip, asr #17 │ │ │ │ + eorseq fp, r8, r8, asr #19 │ │ │ │ + eorseq fp, r8, ip, lsr #24 │ │ │ │ + strdeq r7, [r4], -r0 │ │ │ │ │ │ │ │ 000699b4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 699d0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26484,18 +26484,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69a0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69a10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3744 @ 0xea0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, lsl #15 │ │ │ │ - eorseq fp, r8, r0, lsl #17 │ │ │ │ - eorseq fp, r8, r4, ror #21 │ │ │ │ - ldrdeq r7, [r4], -fp │ │ │ │ + eorseq r7, fp, ip, ror #16 │ │ │ │ + eorseq fp, r8, r8, ror #18 │ │ │ │ + eorseq fp, r8, ip, asr #23 │ │ │ │ + andeq r7, r4, r4, ror #19 │ │ │ │ │ │ │ │ 00069a14 : │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 69a34 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -26511,18 +26511,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69a70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69a74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3696 @ 0xe70 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, lsr #14 │ │ │ │ - eorseq fp, r8, ip, lsl r8 │ │ │ │ - eorseq fp, r8, r0, lsr #17 │ │ │ │ - strdeq r7, [r4], -r1 │ │ │ │ + eorseq r7, fp, r8, lsl #16 │ │ │ │ + eorseq fp, r8, r4, lsl #18 │ │ │ │ + eorseq fp, r8, r8, lsl #19 │ │ │ │ + strdeq r7, [r4], -sl │ │ │ │ b 69a14 │ │ │ │ │ │ │ │ 00069a7c : │ │ │ │ ldr ip, [pc, #212] @ 69b58 │ │ │ │ ldr r3, [pc, #212] @ 69b5c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [ip, r3] │ │ │ │ @@ -26576,18 +26576,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3664 @ 0xe50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, sp, r4, ror r5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r7, fp, r0, lsr r6 │ │ │ │ - eorseq fp, r8, ip, lsr #14 │ │ │ │ - eorseq fp, r8, r0, ror #14 │ │ │ │ - andeq r7, r4, ip, asr #22 │ │ │ │ + eorseq r7, fp, r8, lsl r7 │ │ │ │ + eorseq fp, r8, r4, lsl r8 │ │ │ │ + eorseq fp, r8, r8, asr #16 │ │ │ │ + andeq r7, r4, r5, asr fp │ │ │ │ │ │ │ │ 00069b74 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69b90 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26602,18 +26602,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69bcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69bd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3616 @ 0xe20 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, asr #11 │ │ │ │ - eorseq fp, r8, r0, asr #13 │ │ │ │ - eorseq fp, r8, ip, lsr r9 │ │ │ │ - muleq r4, pc, lr @ │ │ │ │ + eorseq r7, fp, ip, lsr #13 │ │ │ │ + eorseq fp, r8, r8, lsr #15 │ │ │ │ + eorseq fp, r8, r4, lsr #20 │ │ │ │ + andeq r7, r4, r8, lsr #29 │ │ │ │ │ │ │ │ 00069bd4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69bf0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26629,18 +26629,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3568 @ 0xdf0 │ │ │ │ ldr r2, [pc, #24] @ 69c34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, ror #10 │ │ │ │ - eorseq fp, r8, ip, asr r6 │ │ │ │ - eorseq fp, r8, r0, asr #17 │ │ │ │ - strdeq r8, [r4], -r1 │ │ │ │ + eorseq r7, fp, ip, asr #12 │ │ │ │ + eorseq fp, r8, r4, asr #14 │ │ │ │ + eorseq fp, r8, r8, lsr #19 │ │ │ │ + strdeq r8, [r4], -sl │ │ │ │ │ │ │ │ 00069c38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69c54 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26656,18 +26656,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3504 @ 0xdb0 │ │ │ │ ldr r2, [pc, #24] @ 69c98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, lsl #10 │ │ │ │ - @ instruction: 0x0038b5f8 │ │ │ │ - eorseq fp, r8, ip, asr r8 │ │ │ │ - andeq r9, r4, r5, asr #14 │ │ │ │ + eorseq r7, fp, r8, ror #11 │ │ │ │ + eorseq fp, r8, r0, ror #13 │ │ │ │ + eorseq fp, r8, r4, asr #18 │ │ │ │ + andeq r9, r4, lr, asr #14 │ │ │ │ │ │ │ │ 00069c9c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69cb8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26683,18 +26683,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3440 @ 0xd70 │ │ │ │ ldr r2, [pc, #24] @ 69cfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, ip, r4, r7 │ │ │ │ - mlaseq r8, r4, r5, fp │ │ │ │ - @ instruction: 0x0038b7f8 │ │ │ │ - andeq r9, r4, pc, asr #29 │ │ │ │ + eorseq r7, fp, r4, lsl #11 │ │ │ │ + eorseq fp, r8, ip, ror r6 │ │ │ │ + eorseq fp, r8, r0, ror #17 │ │ │ │ + ldrdeq r9, [r4], -r8 │ │ │ │ │ │ │ │ 00069d00 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69d1c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26710,18 +26710,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3376 @ 0xd30 │ │ │ │ ldr r2, [pc, #24] @ 69d60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, lsr r4 │ │ │ │ - eorseq fp, r8, r0, lsr r5 │ │ │ │ - mlaseq r8, r4, r7, fp │ │ │ │ - strdeq sl, [r4], -r9 │ │ │ │ + eorseq r7, fp, r0, lsr #10 │ │ │ │ + eorseq fp, r8, r8, lsl r6 │ │ │ │ + eorseq fp, r8, ip, ror r8 │ │ │ │ + andeq sl, r4, r2, lsl #10 │ │ │ │ │ │ │ │ 00069d64 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69d80 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26737,18 +26737,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3312 @ 0xcf0 │ │ │ │ ldr r2, [pc, #24] @ 69dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b73d4 │ │ │ │ - eorseq fp, r8, ip, asr #9 │ │ │ │ - eorseq fp, r8, r0, lsr r7 │ │ │ │ - strdeq sl, [r4], -lr │ │ │ │ + @ instruction: 0x003b74bc │ │ │ │ + @ instruction: 0x0038b5b4 │ │ │ │ + eorseq fp, r8, r8, lsl r8 │ │ │ │ + andeq sl, r4, r7, lsl #20 │ │ │ │ │ │ │ │ 00069dc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69de4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26764,18 +26764,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3248 @ 0xcb0 │ │ │ │ ldr r2, [pc, #24] @ 69e28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, ror r3 │ │ │ │ - eorseq fp, r8, r8, ror #8 │ │ │ │ - eorseq fp, r8, ip, asr #13 │ │ │ │ - andeq sl, r4, r6, lsl #30 │ │ │ │ + eorseq r7, fp, r8, asr r4 │ │ │ │ + eorseq fp, r8, r0, asr r5 │ │ │ │ + @ instruction: 0x0038b7b4 │ │ │ │ + andeq sl, r4, pc, lsl #30 │ │ │ │ │ │ │ │ 00069e2c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69e48 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26791,18 +26791,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3200 @ 0xc80 │ │ │ │ ldr r2, [pc, #24] @ 69e8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, ip, lsl #6 │ │ │ │ - eorseq fp, r8, r4, lsl #8 │ │ │ │ - eorseq fp, r8, r8, ror #12 │ │ │ │ - andeq sp, r4, sl, ror r7 │ │ │ │ + @ instruction: 0x003b73f4 │ │ │ │ + eorseq fp, r8, ip, ror #9 │ │ │ │ + eorseq fp, r8, r0, asr r7 │ │ │ │ + andeq sp, r4, r3, lsl #15 │ │ │ │ │ │ │ │ 00069e90 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69eac │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26817,18 +26817,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69eec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3152 @ 0xc50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, lsr #5 │ │ │ │ - eorseq fp, r8, r4, lsr #7 │ │ │ │ - eorseq fp, r8, r0, lsr #12 │ │ │ │ - andeq sp, r4, r7, asr r9 │ │ │ │ + mlaseq fp, r0, r3, r7 │ │ │ │ + eorseq fp, r8, ip, lsl #9 │ │ │ │ + eorseq fp, r8, r8, lsl #14 │ │ │ │ + andeq sp, r4, r0, ror #18 │ │ │ │ │ │ │ │ 00069ef0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69f0c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26844,18 +26844,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3104 @ 0xc20 │ │ │ │ ldr r2, [pc, #24] @ 69f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, asr #4 │ │ │ │ - eorseq fp, r8, r0, asr #6 │ │ │ │ - eorseq fp, r8, r4, lsr #11 │ │ │ │ - andeq r1, r5, r5, ror r0 │ │ │ │ + eorseq r7, fp, r0, lsr r3 │ │ │ │ + eorseq fp, r8, r8, lsr #8 │ │ │ │ + eorseq fp, r8, ip, lsl #13 │ │ │ │ + andeq r1, r5, lr, ror r0 │ │ │ │ │ │ │ │ 00069f54 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69f70 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26871,18 +26871,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3056 @ 0xbf0 │ │ │ │ ldr r2, [pc, #24] @ 69fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, ror #3 │ │ │ │ - @ instruction: 0x0038b2dc │ │ │ │ - eorseq fp, r8, r0, asr #10 │ │ │ │ - ldrdeq r1, [r5], -r8 │ │ │ │ + eorseq r7, fp, ip, asr #5 │ │ │ │ + eorseq fp, r8, r4, asr #7 │ │ │ │ + eorseq fp, r8, r8, lsr #12 │ │ │ │ + andeq r1, r5, r1, ror #5 │ │ │ │ │ │ │ │ 00069fb8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69fd4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26897,18 +26897,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 6a010 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 6a014 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3008 @ 0xbc0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, lsl #3 │ │ │ │ - eorseq fp, r8, ip, ror r2 │ │ │ │ - eorseq fp, r8, r0, ror #9 │ │ │ │ - strdeq sp, [r5], -r8 │ │ │ │ + eorseq r7, fp, r8, ror #4 │ │ │ │ + eorseq fp, r8, r4, ror #6 │ │ │ │ + eorseq fp, r8, r8, asr #11 │ │ │ │ + andeq lr, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #132] @ 6a0b4 │ │ │ │ ldr r3, [pc, #132] @ 6a0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -26944,15 +26944,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r8, asr #31 │ │ │ │ muleq r0, r0, r4 │ │ │ │ eorseq fp, pc, ip, ror #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r8, r0, ror #8 │ │ │ │ + eorseq fp, r8, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a124 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -26970,15 +26970,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsl pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r4, lsr #8 │ │ │ │ + eorseq fp, r8, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6a18c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -26996,15 +26996,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, lsl r4 │ │ │ │ + eorseq fp, r8, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6a1f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27022,15 +27022,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, asr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r4, ror #7 │ │ │ │ + eorseq fp, r8, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6a25c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27048,15 +27048,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d5ddc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, asr #7 │ │ │ │ + eorseq fp, r8, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6a2c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27074,15 +27074,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, ror sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, r3, fp │ │ │ │ + eorseq fp, r8, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6a32c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27100,15 +27100,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsl #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, ror #6 │ │ │ │ + eorseq fp, r8, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a394 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27126,15 +27126,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, lsr r3 │ │ │ │ + eorseq fp, r8, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6a3fc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27152,15 +27152,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr ip │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, lsl #6 │ │ │ │ + eorseq fp, r8, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a464 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27178,15 +27178,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d5bd4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r4, asr #5 │ │ │ │ + eorseq fp, r8, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a4cc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27204,15 +27204,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, ror #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, lsl #5 │ │ │ │ + eorseq fp, r8, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6a534 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27230,15 +27230,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, asr #4 │ │ │ │ + eorseq fp, r8, r0, lsr r3 │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ ldr r3, [pc, #104] @ 6a5b4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6a584 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6a578 │ │ │ │ @@ -27264,15 +27264,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr #21 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r4, lsl #4 │ │ │ │ + eorseq fp, r8, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a624 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27290,15 +27290,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsl sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, asr #3 │ │ │ │ + @ instruction: 0x0038b2b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a68c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27316,15 +27316,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r1, fp │ │ │ │ + eorseq fp, r8, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a6f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27342,15 +27342,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, asr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, asr r1 │ │ │ │ + eorseq fp, r8, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a75c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27368,15 +27368,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d58dc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, lsr #2 │ │ │ │ + eorseq fp, r8, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6a7c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27394,15 +27394,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrsheq fp, [r8], -r0 @ │ │ │ │ + @ instruction: 0x0038b1d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a82c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27420,15 +27420,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsl #16 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrheq fp, [r8], -r4 @ │ │ │ │ + mlaseq r8, ip, r1, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a894 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27446,15 +27446,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, ror r0 │ │ │ │ + eorseq fp, r8, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a8fc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27472,15 +27472,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, ip, lsr r0 │ │ │ │ + eorseq fp, r8, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a964 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27498,15 +27498,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d56d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0 │ │ │ │ + eorseq fp, r8, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a9cc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27524,15 +27524,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, ror #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #31 │ │ │ │ + eorseq fp, r8, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6aa34 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27550,15 +27550,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsl #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038afb4 │ │ │ │ + mlaseq r8, ip, r0, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6aa9c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27576,15 +27576,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, ip, r5, r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, ip, pc, sl @ │ │ │ │ + eorseq fp, r8, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6ab04 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27602,15 +27602,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsr r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsl #31 │ │ │ │ + eorseq fp, r8, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6ab6c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27628,15 +27628,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, asr #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror pc │ │ │ │ + eorseq fp, r8, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #64] @ 6abd4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27654,15 +27654,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, ror #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, asr #30 │ │ │ │ + eorseq fp, r8, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #64] @ 6ac3c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27680,15 +27680,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d53fc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl pc │ │ │ │ + eorseq fp, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #80] @ 0x50 │ │ │ │ ldr r3, [pc, #64] @ 6aca4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27706,15 +27706,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r4, r3, r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038aef0 │ │ │ │ + @ instruction: 0x0038afd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #64] @ 6ad0c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27732,15 +27732,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #29 │ │ │ │ + eorseq sl, r8, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #64] @ 6ad74 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27758,15 +27758,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, asr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r8, lr, sl │ │ │ │ + eorseq sl, r8, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ ldr r3, [pc, #64] @ 6addc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27784,15 +27784,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, asr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror lr │ │ │ │ + eorseq sl, r8, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #64] @ 0x40 │ │ │ │ ldr r3, [pc, #64] @ 6ae44 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27810,15 +27810,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d51f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr #28 │ │ │ │ + eorseq sl, r8, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ 6aeac │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27836,15 +27836,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsl lr │ │ │ │ + @ instruction: 0x0038aefc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #64] @ 6af14 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27862,15 +27862,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, ror #27 │ │ │ │ + @ instruction: 0x0038aed0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #64] @ 6af7c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27888,15 +27888,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ ldrheq r5, [sp], -ip @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038adbc │ │ │ │ + eorseq sl, r8, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #64] @ 6afe4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27914,15 +27914,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #27 │ │ │ │ + eorseq sl, r8, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #64] @ 6b04c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27940,15 +27940,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, ror #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #26 │ │ │ │ + eorseq sl, r8, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6b0b4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27966,15 +27966,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsl #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, lsr sp │ │ │ │ + eorseq sl, r8, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6b11c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27992,15 +27992,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsl pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, lsl #26 │ │ │ │ + @ instruction: 0x0038adf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6b184 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28018,15 +28018,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d4eb4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038acd8 │ │ │ │ + eorseq sl, r8, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6b1ec │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28044,15 +28044,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, asr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsr #25 │ │ │ │ + mlaseq r8, r4, sp, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6b254 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28070,15 +28070,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror ip │ │ │ │ + eorseq sl, r8, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6b2bc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28096,15 +28096,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, ror sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr ip │ │ │ │ + eorseq sl, r8, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b324 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28122,15 +28122,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsl sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsr #24 │ │ │ │ + eorseq sl, r8, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6b38c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28148,15 +28148,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror #23 │ │ │ │ + @ instruction: 0x0038acd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b3f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28174,15 +28174,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038abb4 │ │ │ │ + mlaseq r8, ip, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6b45c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28200,15 +28200,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d4bdc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #23 │ │ │ │ + eorseq sl, r8, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6b4c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28226,15 +28226,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #23 │ │ │ │ + eorseq sl, r8, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6b52c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28252,15 +28252,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, ror fp │ │ │ │ + eorseq sl, r8, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b594 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28278,15 +28278,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, asr #22 │ │ │ │ + eorseq sl, r8, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6b5fc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28304,15 +28304,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsr #22 │ │ │ │ + eorseq sl, r8, r8, lsl #24 │ │ │ │ ldrb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #104] @ 6b67c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6b64c │ │ │ │ cmp r2, #0 │ │ │ │ bne 6b640 │ │ │ │ @@ -28338,15 +28338,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror #19 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038aad4 │ │ │ │ + @ instruction: 0x0038abbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6b6ec │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28364,15 +28364,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, asr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, sl, sl │ │ │ │ + eorseq sl, r8, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6b754 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28390,15 +28390,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #20 │ │ │ │ + eorseq sl, r8, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b7bc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28416,15 +28416,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsr #20 │ │ │ │ + eorseq sl, r8, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6b824 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28442,15 +28442,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsl r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a9fc │ │ │ │ + eorseq sl, r8, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6b88c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28468,15 +28468,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr #19 │ │ │ │ + eorseq sl, r8, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6b8f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28494,15 +28494,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, asr #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r9, sl │ │ │ │ + eorseq sl, r8, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6b95c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28520,15 +28520,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d46dc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #18 │ │ │ │ + eorseq sl, r8, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b9c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28546,15 +28546,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #18 │ │ │ │ + eorseq sl, r8, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6ba2c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28572,15 +28572,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, ror #17 │ │ │ │ + @ instruction: 0x0038a9d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6ba94 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28598,15 +28598,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsr #17 │ │ │ │ + mlaseq r8, r4, r9, sl │ │ │ │ ldrb r2, [r0, #33] @ 0x21 │ │ │ │ ldr r3, [pc, #104] @ 6bb14 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bae4 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bad8 │ │ │ │ @@ -28632,15 +28632,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, ror #16 │ │ │ │ + eorseq sl, r8, ip, asr #18 │ │ │ │ ldrb r2, [r0, #32] │ │ │ │ ldr r3, [pc, #104] @ 6bb9c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bb6c │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bb60 │ │ │ │ @@ -28666,15 +28666,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, asr #9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsl r8 │ │ │ │ + @ instruction: 0x0038a8f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6bc0c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28692,15 +28692,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a7d0 │ │ │ │ + @ instruction: 0x0038a8b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6bc74 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28718,15 +28718,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, asr #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r8, r7, sl │ │ │ │ + eorseq sl, r8, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6bcdc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28744,15 +28744,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, asr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, asr r7 │ │ │ │ + eorseq sl, r8, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6bd44 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28770,15 +28770,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d42f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl r7 │ │ │ │ + eorseq sl, r8, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6bdac │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28796,15 +28796,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsl #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a6dc │ │ │ │ + eorseq sl, r8, r4, asr #15 │ │ │ │ ldrb r2, [r0, #33] @ 0x21 │ │ │ │ ldr r3, [pc, #104] @ 6be2c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bdfc │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bdf0 │ │ │ │ @@ -28830,15 +28830,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r6, sl │ │ │ │ + eorseq sl, r8, r8, ror r7 │ │ │ │ ldrb r2, [r0, #32] │ │ │ │ ldr r3, [pc, #104] @ 6beb4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6be84 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6be78 │ │ │ │ @@ -28864,15 +28864,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr #3 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr r6 │ │ │ │ + eorseq sl, r8, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6bf24 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28890,15 +28890,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror #11 │ │ │ │ + @ instruction: 0x0038a6d4 │ │ │ │ ldrb r2, [r0, #24] │ │ │ │ ldr r3, [pc, #104] @ 6bfa4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bf74 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bf68 │ │ │ │ @@ -28924,15 +28924,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrheq r4, [sp], -ip @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsr #11 │ │ │ │ + eorseq sl, r8, r8, lsl #13 │ │ │ │ ldrb r2, [r0, #23] │ │ │ │ ldr r3, [pc, #104] @ 6c02c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bffc │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bff0 │ │ │ │ @@ -28958,15 +28958,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr r5 │ │ │ │ + eorseq sl, r8, r8, lsr r6 │ │ │ │ ldrb r2, [r0, #22] │ │ │ │ ldr r3, [pc, #104] @ 6c0b4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6c084 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6c078 │ │ │ │ @@ -28992,15 +28992,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, lsr #31 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsl #10 │ │ │ │ + eorseq sl, r8, r8, ror #11 │ │ │ │ ldrb r2, [r0, #21] │ │ │ │ ldr r3, [pc, #104] @ 6c13c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6c10c │ │ │ │ cmp r2, #0 │ │ │ │ bne 6c100 │ │ │ │ @@ -29026,15 +29026,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsr #30 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #9 │ │ │ │ + eorseq sl, r8, ip, lsl #11 │ │ │ │ ldrb r2, [r0, #20] │ │ │ │ ldr r3, [pc, #104] @ 6c1c4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6c194 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6c188 │ │ │ │ @@ -29060,15 +29060,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, ip, lr, r3 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #8 │ │ │ │ + eorseq sl, r8, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6c234 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29086,15 +29086,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #8 │ │ │ │ + @ instruction: 0x0038a4f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c29c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29112,15 +29112,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, ip, sp, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a3d4 │ │ │ │ + @ instruction: 0x0038a4bc │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ ldr r3, [pc, #104] @ 6c31c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6c2ec │ │ │ │ cmp r2, #0 │ │ │ │ bne 6c2e0 │ │ │ │ @@ -29146,15 +29146,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, asr #26 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #7 │ │ │ │ + eorseq sl, r8, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6c38c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29172,15 +29172,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror r3 │ │ │ │ + eorseq sl, r8, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6c3f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29198,15 +29198,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, asr #6 │ │ │ │ + eorseq sl, r8, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6c45c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29224,15 +29224,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d3bdc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, lsl #6 │ │ │ │ + @ instruction: 0x0038a3f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c4c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29250,15 +29250,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, ror fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, asr #5 │ │ │ │ + @ instruction: 0x0038a3b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c52c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29276,15 +29276,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a2b8 │ │ │ │ + eorseq sl, r8, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c594 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29302,15 +29302,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #5 │ │ │ │ + eorseq sl, r8, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c5fc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29328,15 +29328,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, lsr sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, r2, sl │ │ │ │ + eorseq sl, r8, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c664 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29354,15 +29354,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d39d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #5 │ │ │ │ + eorseq sl, r8, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c6cc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29380,15 +29380,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, ror #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r2, sl │ │ │ │ + eorseq sl, r8, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c734 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29406,15 +29406,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsl #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #5 │ │ │ │ + eorseq sl, r8, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c79c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29432,15 +29432,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, ip, r8, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsl #5 │ │ │ │ + eorseq sl, r8, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c804 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29458,15 +29458,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsr r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsl #5 │ │ │ │ + eorseq sl, r8, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c86c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29484,15 +29484,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, asr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror r2 │ │ │ │ + eorseq sl, r8, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c8d4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29510,15 +29510,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, ror #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #4 │ │ │ │ + eorseq sl, r8, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #64] @ 6c93c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29536,15 +29536,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d36fc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #4 │ │ │ │ + eorseq sl, r8, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6c9a4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29562,15 +29562,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r4, r6, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #4 │ │ │ │ + @ instruction: 0x0038a2f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 6ca10 │ │ │ │ ldr r1, [pc, #72] @ 6ca14 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -29590,16 +29590,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, lsr r6 │ │ │ │ andeq r0, r0, r0, lsr #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0038a1f0 │ │ │ │ - eorseq sl, r8, r4, lsl r2 │ │ │ │ + @ instruction: 0x0038a2d8 │ │ │ │ + @ instruction: 0x0038a2fc │ │ │ │ ldrb r2, [r0, #12] │ │ │ │ ldr r3, [pc, #104] @ 6ca98 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6ca68 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6ca5c │ │ │ │ @@ -29625,15 +29625,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, asr #11 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a1b4 │ │ │ │ + mlaseq r8, ip, r2, sl │ │ │ │ ldrb r2, [r0, #24] │ │ │ │ ldr r3, [pc, #104] @ 6cb20 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6caf0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6cae4 │ │ │ │ @@ -29659,15 +29659,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, asr #10 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #2 │ │ │ │ + eorseq sl, r8, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6cb90 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29685,15 +29685,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, lsr #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsr r1 │ │ │ │ + eorseq sl, r8, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6cbf8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29711,15 +29711,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, asr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsl #2 │ │ │ │ + eorseq sl, r8, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6cc60 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29737,15 +29737,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d33d8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrsheq sl, [r8], -r0 @ │ │ │ │ + @ instruction: 0x0038a1d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6ccc8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29763,15 +29763,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, ror r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrheq sl, [r8], -r4 @ │ │ │ │ + mlaseq r8, ip, r1, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6cd30 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29789,15 +29789,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, lsl #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror r0 │ │ │ │ + eorseq sl, r8, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ 6cd98 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29815,15 +29815,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, lsr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr #32 │ │ │ │ + eorseq sl, r8, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #64] @ 6ce00 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29841,15 +29841,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, lsr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, lsl r0 │ │ │ │ + eorseq sl, r8, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #64] @ 6ce68 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29867,15 +29867,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d31d0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389fd8 │ │ │ │ + eorseq sl, r8, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6ced0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29893,15 +29893,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, ror #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, ip, pc, r9 @ │ │ │ │ + eorseq sl, r8, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6cf38 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29919,15 +29919,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #30 │ │ │ │ + eorseq sl, r8, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6cfa0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29945,15 +29945,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r8, r0, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, lsr #30 │ │ │ │ + eorseq sl, r8, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6d008 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29971,15 +29971,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, lsr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, ror #29 │ │ │ │ + @ instruction: 0x00389fd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6d070 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29997,15 +29997,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389eb8 │ │ │ │ + eorseq r9, r8, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6d0d8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30023,15 +30023,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, ror #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, lsl #29 │ │ │ │ + eorseq r9, r8, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6d140 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30049,15 +30049,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d2ef8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, asr #28 │ │ │ │ + eorseq r9, r8, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6d1a8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30075,15 +30075,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r0, lr, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsl lr │ │ │ │ + @ instruction: 0x00389ef8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6d210 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30101,15 +30101,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389dd4 │ │ │ │ + @ instruction: 0x00389ebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6d278 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30127,15 +30127,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, asr #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, sp, r9 │ │ │ │ + eorseq r9, r8, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6d2e0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30153,15 +30153,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, asr sp │ │ │ │ + eorseq r9, r8, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6d348 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30179,15 +30179,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d2cf0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr #26 │ │ │ │ + eorseq r9, r8, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6d3b0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30205,15 +30205,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsl #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #25 │ │ │ │ + eorseq r9, r8, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6d418 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30231,15 +30231,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsr #25 │ │ │ │ + mlaseq r8, r0, sp, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6d480 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30257,15 +30257,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d2bb8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, ror #24 │ │ │ │ + eorseq r9, r8, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6d4e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30283,15 +30283,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, asr fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr ip │ │ │ │ + eorseq r9, r8, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6d550 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30309,15 +30309,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, ror #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389bfc │ │ │ │ + eorseq r9, r8, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6d5b8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30335,15 +30335,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsl #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, asr #23 │ │ │ │ + @ instruction: 0x00389cb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6d620 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30361,15 +30361,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsl sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, lsl #23 │ │ │ │ + eorseq r9, r8, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6d688 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30387,15 +30387,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d29b0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, asr fp │ │ │ │ + eorseq r9, r8, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6d6f0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30413,15 +30413,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr #22 │ │ │ │ + eorseq r9, r8, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6d758 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30439,15 +30439,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, ror #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, ror #21 │ │ │ │ + @ instruction: 0x00389bd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6d7c0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30465,15 +30465,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389ab0 │ │ │ │ + mlaseq r8, r8, fp, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #64] @ 6d828 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30491,15 +30491,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsl r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror sl │ │ │ │ + eorseq r9, r8, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6d890 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30517,15 +30517,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, lsr sl │ │ │ │ + eorseq r9, r8, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6d8f8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30543,15 +30543,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, asr #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsl #20 │ │ │ │ + eorseq r9, r8, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6d960 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30569,15 +30569,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d26d8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, asr #19 │ │ │ │ + @ instruction: 0x00389ab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6d9c8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30595,15 +30595,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, ror r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r9, r9 │ │ │ │ + eorseq r9, r8, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6da30 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30621,15 +30621,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, asr r9 │ │ │ │ + eorseq r9, r8, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6da98 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30647,15 +30647,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, lsl r9 │ │ │ │ + @ instruction: 0x003899fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6db00 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30673,15 +30673,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003898d8 │ │ │ │ + eorseq r9, r8, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6db68 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30699,15 +30699,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d24d0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, lsr #17 │ │ │ │ + eorseq r9, r8, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6dbd0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30725,15 +30725,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, ror #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, ror r8 │ │ │ │ + eorseq r9, r8, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6dc38 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30751,15 +30751,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr r8 │ │ │ │ + eorseq r9, r8, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6dca0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30777,15 +30777,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r8, r3, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003897f8 │ │ │ │ + eorseq r9, r8, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6dd08 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30803,15 +30803,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003897bc │ │ │ │ + eorseq r9, r8, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6dd70 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30829,15 +30829,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, ror r7 │ │ │ │ + eorseq r9, r8, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6ddd8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30855,15 +30855,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, ror #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, asr #14 │ │ │ │ + eorseq r9, r8, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6de40 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30881,15 +30881,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d21f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsl #14 │ │ │ │ + @ instruction: 0x003897f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6dea8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30907,15 +30907,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r0, r1, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, asr #13 │ │ │ │ + @ instruction: 0x003897b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6df10 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30933,15 +30933,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r6, r9 │ │ │ │ + eorseq r9, r8, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6df78 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30959,15 +30959,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, asr r6 │ │ │ │ + eorseq r9, r8, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6dfe0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30985,15 +30985,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsr #12 │ │ │ │ + eorseq r9, r8, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e048 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31011,15 +31011,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d1ff0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003895f0 │ │ │ │ + @ instruction: 0x003896d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e0b0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31037,15 +31037,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, lsl #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003895b4 │ │ │ │ + mlaseq r8, ip, r6, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e118 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31063,15 +31063,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, lsr #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr #11 │ │ │ │ + eorseq r9, r8, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6e180 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31089,15 +31089,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d1eb8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsl #11 │ │ │ │ + eorseq r9, r8, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6e1e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31115,15 +31115,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, asr lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, asr r5 │ │ │ │ + eorseq r9, r8, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e250 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31141,15 +31141,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, ror #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, lsl r5 │ │ │ │ + @ instruction: 0x003895fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e2b8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31167,15 +31167,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003894d8 │ │ │ │ + eorseq r9, r8, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ 6e320 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31193,15 +31193,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, lsl sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, ip, r4, r9 │ │ │ │ + eorseq r9, r8, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6e388 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31219,15 +31219,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d1cb0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #8 │ │ │ │ + eorseq r9, r8, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6e3f0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31245,15 +31245,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr r4 │ │ │ │ + eorseq r9, r8, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6e458 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31271,15 +31271,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, ror #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsl #8 │ │ │ │ + eorseq r9, r8, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6e4c0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31297,15 +31297,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, ror fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, asr #7 │ │ │ │ + @ instruction: 0x003894b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6e528 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31323,15 +31323,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, lsl fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, r3, r9 │ │ │ │ + eorseq r9, r8, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e590 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31349,15 +31349,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, lsr #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #6 │ │ │ │ + eorseq r9, r8, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e5f8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31375,15 +31375,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, asr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr r3 │ │ │ │ + eorseq r9, r8, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e660 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31401,15 +31401,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d19d8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003892fc │ │ │ │ + eorseq r9, r8, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e6c8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31427,15 +31427,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, ror r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, ror #5 │ │ │ │ + eorseq r9, r8, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e730 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31453,15 +31453,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, lsl #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, asr #5 │ │ │ │ + eorseq r9, r8, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e798 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31479,15 +31479,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, lsr #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, lsl #5 │ │ │ │ + eorseq r9, r8, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6e834 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31518,15 +31518,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, ip, lsr r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr #4 │ │ │ │ + eorseq r9, r8, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6e8d0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31557,15 +31557,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r0, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003891bc │ │ │ │ + eorseq r9, r8, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6e96c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31596,15 +31596,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r4, lsl #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #2 │ │ │ │ + eorseq r9, r8, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ea08 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31635,15 +31635,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r8, ror #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsl r1 │ │ │ │ + @ instruction: 0x003891f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6eaa4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31674,15 +31674,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, ip, asr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrheq r9, [r8], -ip @ │ │ │ │ + eorseq r9, r8, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6eb40 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31713,15 +31713,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r0, lsr r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, rrx │ │ │ │ + eorseq r9, r8, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ebdc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31752,15 +31752,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq sp, r4, r4, r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsl r0 │ │ │ │ + eorseq r9, r8, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ec78 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31791,15 +31791,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003d13f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, asr #31 │ │ │ │ + eorseq r9, r8, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ed14 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31830,15 +31830,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, ip, asr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror #30 │ │ │ │ + eorseq r9, r8, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6edb0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31869,15 +31869,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r0, asr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl pc │ │ │ │ + eorseq r9, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ee4c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31908,15 +31908,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r4, lsr #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r4, asr #29 │ │ │ │ + eorseq r8, r8, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6eee8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31947,15 +31947,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r8, lsl #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror #28 │ │ │ │ + eorseq r8, r8, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ef84 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31986,15 +31986,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl lr │ │ │ │ + eorseq r8, r8, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f020 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32025,15 +32025,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, asr #27 │ │ │ │ + @ instruction: 0x00388eb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f0bc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32064,15 +32064,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003d0fb4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, ror sp │ │ │ │ + eorseq r8, r8, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f158 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32103,15 +32103,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, lsl pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl sp │ │ │ │ + eorseq r8, r8, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f1f4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32142,15 +32142,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, ror lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r4, asr #25 │ │ │ │ + eorseq r8, r8, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f290 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32181,15 +32181,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r0, ror #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror #24 │ │ │ │ + eorseq r8, r8, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f32c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32220,15 +32220,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r4, asr #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl ip │ │ │ │ + eorseq r8, r8, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f3c8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32259,15 +32259,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00388bbc │ │ │ │ + eorseq r8, r8, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f464 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32298,15 +32298,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, lsl #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, asr fp │ │ │ │ + eorseq r8, r8, r8, lsr ip │ │ │ │ │ │ │ │ 0006f470 : │ │ │ │ ldr r3, [pc, #88] @ 6f4d0 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6f488 │ │ │ │ mov r0, #0 │ │ │ │ @@ -32368,15 +32368,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r4, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror sl │ │ │ │ + eorseq r8, r8, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f608 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32407,15 +32407,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, ror #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, lsl sl │ │ │ │ + eorseq r8, r8, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f6a4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32446,15 +32446,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, asr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003889b8 │ │ │ │ + eorseq r8, r8, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f740 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32485,15 +32485,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r0, lsr r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, asr r9 │ │ │ │ + eorseq r8, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f7dc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32524,15 +32524,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq sp, r4, r8, r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003888f4 │ │ │ │ + @ instruction: 0x003889dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f878 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32563,15 +32563,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003d07f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r8, r8 │ │ │ │ + eorseq r8, r8, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f914 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32602,15 +32602,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, asr r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, lsr #16 │ │ │ │ + eorseq r8, r8, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f9b0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32641,15 +32641,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r0, asr #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, asr #15 │ │ │ │ + @ instruction: 0x003888b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fa4c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32680,15 +32680,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r4, lsr #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror #14 │ │ │ │ + eorseq r8, r8, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fae8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32719,15 +32719,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, lsl #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, lsl r7 │ │ │ │ + @ instruction: 0x003887f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fb84 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32758,15 +32758,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, ror #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, lsr #13 │ │ │ │ + mlaseq r8, r4, r7, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fc20 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32797,15 +32797,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r0, asr r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, asr #12 │ │ │ │ + eorseq r8, r8, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fcbc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32836,15 +32836,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003d03b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, ror #11 │ │ │ │ + @ instruction: 0x003886d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fd58 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32875,15 +32875,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, lsl r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl #11 │ │ │ │ + eorseq r8, r8, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fdf4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32914,15 +32914,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, ror r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, lsr r5 │ │ │ │ + eorseq r8, r8, r8, lsl r6 │ │ │ │ │ │ │ │ 0006fe00 : │ │ │ │ ldr r3, [pc, #104] @ 6fe70 │ │ │ │ ldr r2, [pc, #104] @ 6fe74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, r1 │ │ │ │ @@ -32947,17 +32947,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 6fe84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003d01f0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, fp, ip, lsl r3 │ │ │ │ - eorseq r5, r8, r4, lsl r4 │ │ │ │ - eorseq r5, r8, r8, ror r6 │ │ │ │ + eorseq r1, fp, r4, lsl #8 │ │ │ │ + @ instruction: 0x003854fc │ │ │ │ + eorseq r5, r8, r0, ror #14 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ ldr r3, [pc, #24] @ 6fea8 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6fe9c │ │ │ │ b 6fe00 │ │ │ │ ldr r1, [pc, #8] @ 6feac │ │ │ │ @@ -32993,17 +32993,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 6ff34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, sp, r0, asr #2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, fp, ip, ror #4 │ │ │ │ - eorseq r5, r8, r4, ror #6 │ │ │ │ - eorseq r5, r8, r8, asr #11 │ │ │ │ + eorseq r1, fp, r4, asr r3 │ │ │ │ + eorseq r5, r8, ip, asr #8 │ │ │ │ + @ instruction: 0x003856b0 │ │ │ │ andeq r5, r0, r9, lsl #7 │ │ │ │ ldr r3, [pc, #24] @ 6ff58 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6ff4c │ │ │ │ b 6feb0 │ │ │ │ ldr r1, [pc, #8] @ 6ff5c │ │ │ │ @@ -33039,17 +33039,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 6ffe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq sp, r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b11bc │ │ │ │ - @ instruction: 0x003852b4 │ │ │ │ - eorseq r5, r8, r8, lsl r5 │ │ │ │ + eorseq r1, fp, r4, lsr #5 │ │ │ │ + mlaseq r8, ip, r3, r5 │ │ │ │ + eorseq r5, r8, r0, lsl #12 │ │ │ │ andeq fp, r1, fp, asr #16 │ │ │ │ ldr r3, [pc, #24] @ 70008 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6fffc │ │ │ │ b 6ff60 │ │ │ │ ldr r1, [pc, #8] @ 7000c │ │ │ │ @@ -33085,17 +33085,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 70094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, ror #31 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, fp, ip, lsl #2 │ │ │ │ - eorseq r5, r8, r4, lsl #4 │ │ │ │ - eorseq r5, r8, r8, ror #8 │ │ │ │ + @ instruction: 0x003b11f4 │ │ │ │ + eorseq r5, r8, ip, ror #5 │ │ │ │ + eorseq r5, r8, r0, asr r5 │ │ │ │ strdeq lr, [r1], -r0 │ │ │ │ ldr r3, [pc, #24] @ 700b8 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 700ac │ │ │ │ b 70010 │ │ │ │ ldr r1, [pc, #8] @ 700bc │ │ │ │ @@ -33130,17 +33130,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 70140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2640 @ 0xa50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, lsr pc @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, fp, ip, asr r0 │ │ │ │ - eorseq r5, r8, r8, asr r1 │ │ │ │ - @ instruction: 0x003853bc │ │ │ │ + eorseq r1, fp, r4, asr #2 │ │ │ │ + eorseq r5, r8, r0, asr #4 │ │ │ │ + eorseq r5, r8, r4, lsr #9 │ │ │ │ andeq pc, r1, sl, ror r0 @ │ │ │ │ ldr r3, [pc, #24] @ 70164 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70158 │ │ │ │ b 700c0 │ │ │ │ ldr r1, [pc, #8] @ 70168 │ │ │ │ @@ -33175,17 +33175,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 701ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2576 @ 0xa10 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, lsl #29 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b0fb0 │ │ │ │ - eorseq r5, r8, ip, lsr #1 │ │ │ │ - eorseq r5, r8, r0, lsl r3 │ │ │ │ + mlaseq fp, r8, r0, r1 │ │ │ │ + mlaseq r8, r4, r1, r5 │ │ │ │ + @ instruction: 0x003853f8 │ │ │ │ strdeq pc, [r1], -r1 │ │ │ │ ldr r3, [pc, #24] @ 70210 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70204 │ │ │ │ b 7016c │ │ │ │ ldr r1, [pc, #8] @ 70214 │ │ │ │ @@ -33220,17 +33220,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 70298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003cfdd8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r4, lsl #30 │ │ │ │ - eorseq r5, r8, r0 │ │ │ │ - eorseq r5, r8, r4, ror #4 │ │ │ │ + eorseq r0, fp, ip, ror #31 │ │ │ │ + eorseq r5, r8, r8, ror #1 │ │ │ │ + eorseq r5, r8, ip, asr #6 │ │ │ │ andeq r0, r2, r5, lsr r5 │ │ │ │ ldr r3, [pc, #24] @ 702bc │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 702b0 │ │ │ │ b 70218 │ │ │ │ ldr r1, [pc, #8] @ 702c0 │ │ │ │ @@ -33266,17 +33266,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 70348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, ip, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r8, asr lr │ │ │ │ - eorseq r4, r8, r0, asr pc │ │ │ │ - @ instruction: 0x003851b4 │ │ │ │ + eorseq r0, fp, r0, asr #30 │ │ │ │ + eorseq r5, r8, r8, lsr r0 │ │ │ │ + mlaseq r8, ip, r2, r5 │ │ │ │ muleq r2, r8, sp │ │ │ │ ldr r3, [pc, #24] @ 7036c │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70360 │ │ │ │ b 702c4 │ │ │ │ ldr r1, [pc, #8] @ 70370 │ │ │ │ @@ -33311,17 +33311,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 703f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2336 @ 0x920 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, ip, ror ip @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r8, lsr #27 │ │ │ │ - eorseq r4, r8, r4, lsr #29 │ │ │ │ - eorseq r5, r8, r8, lsl #2 │ │ │ │ + mlaseq fp, r0, lr, r0 │ │ │ │ + eorseq r4, r8, ip, lsl #31 │ │ │ │ + @ instruction: 0x003851f0 │ │ │ │ andeq r8, r2, r9, lsr #11 │ │ │ │ ldr r3, [pc, #24] @ 70418 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 7040c │ │ │ │ b 70374 │ │ │ │ ldr r1, [pc, #8] @ 7041c │ │ │ │ @@ -33357,18 +33357,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 704a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003cfbd0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b0cfc │ │ │ │ - @ instruction: 0x00384df4 │ │ │ │ - eorseq r5, r8, r8, asr r0 │ │ │ │ - andeq r1, r3, r4, ror #8 │ │ │ │ + eorseq r0, fp, r4, ror #27 │ │ │ │ + @ instruction: 0x00384edc │ │ │ │ + eorseq r5, r8, r0, asr #2 │ │ │ │ + andeq r1, r3, sp, ror #8 │ │ │ │ ldr r3, [pc, #24] @ 704c8 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 704bc │ │ │ │ b 70420 │ │ │ │ ldr r1, [pc, #8] @ 704cc │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33403,18 +33403,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, lsr #22 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, ip, asr #24 │ │ │ │ - eorseq r4, r8, r4, asr #26 │ │ │ │ - eorseq r4, r8, r8, lsr #31 │ │ │ │ - muleq r3, r6, ip │ │ │ │ + eorseq r0, fp, r4, lsr sp │ │ │ │ + eorseq r4, r8, ip, lsr #28 │ │ │ │ + mlaseq r8, r0, r0, r5 │ │ │ │ + muleq r3, pc, ip @ │ │ │ │ ldr r3, [pc, #24] @ 70578 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 7056c │ │ │ │ b 704d0 │ │ │ │ ldr r1, [pc, #8] @ 7057c │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33448,18 +33448,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70600 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2144 @ 0x860 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, ror sl @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - mlaseq fp, ip, fp, r0 │ │ │ │ - mlaseq r8, r8, ip, r4 │ │ │ │ - @ instruction: 0x00384efc │ │ │ │ - andeq r8, r3, r3, lsr #27 │ │ │ │ + eorseq r0, fp, r4, lsl #25 │ │ │ │ + eorseq r4, r8, r0, lsl #27 │ │ │ │ + eorseq r4, r8, r4, ror #31 │ │ │ │ + andeq r8, r3, ip, lsr #27 │ │ │ │ ldr r3, [pc, #24] @ 70624 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70618 │ │ │ │ b 70580 │ │ │ │ ldr r1, [pc, #8] @ 70628 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33494,18 +33494,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 706b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, asr #19 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b0af0 │ │ │ │ - eorseq r4, r8, r8, ror #23 │ │ │ │ - eorseq r4, r8, ip, asr #28 │ │ │ │ - andeq r8, r3, ip, ror #28 │ │ │ │ + @ instruction: 0x003b0bd8 │ │ │ │ + @ instruction: 0x00384cd0 │ │ │ │ + eorseq r4, r8, r4, lsr pc │ │ │ │ + andeq r8, r3, r5, ror lr │ │ │ │ ldr r3, [pc, #24] @ 706d4 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 706c8 │ │ │ │ b 7062c │ │ │ │ ldr r1, [pc, #8] @ 706d8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33540,18 +33540,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, lsl r9 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, asr #20 │ │ │ │ - eorseq r4, r8, r8, lsr fp │ │ │ │ - mlaseq r8, ip, sp, r4 │ │ │ │ - andeq sl, r3, r0, lsl #18 │ │ │ │ + eorseq r0, fp, r8, lsr #22 │ │ │ │ + eorseq r4, r8, r0, lsr #24 │ │ │ │ + eorseq r4, r8, r4, lsl #29 │ │ │ │ + andeq sl, r3, r9, lsl #18 │ │ │ │ ldr r3, [pc, #24] @ 70784 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70778 │ │ │ │ b 706dc │ │ │ │ ldr r1, [pc, #8] @ 70788 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33586,18 +33586,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70810 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - mlaseq fp, r0, r9, r0 │ │ │ │ - eorseq r4, r8, r8, lsl #21 │ │ │ │ - eorseq r4, r8, ip, ror #25 │ │ │ │ - andeq sp, r3, r0, lsr #11 │ │ │ │ + eorseq r0, fp, r8, ror sl │ │ │ │ + eorseq r4, r8, r0, ror fp │ │ │ │ + @ instruction: 0x00384dd4 │ │ │ │ + andeq sp, r3, r9, lsr #11 │ │ │ │ ldr r3, [pc, #24] @ 70834 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70828 │ │ │ │ b 7078c │ │ │ │ ldr r1, [pc, #8] @ 70838 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33631,18 +33631,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 708bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1856 @ 0x740 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003cf7b4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, ror #17 │ │ │ │ - @ instruction: 0x003849dc │ │ │ │ - eorseq r4, r8, r0, asr #24 │ │ │ │ - andeq sp, r3, r1, lsl #13 │ │ │ │ + eorseq r0, fp, r8, asr #19 │ │ │ │ + eorseq r4, r8, r4, asr #21 │ │ │ │ + eorseq r4, r8, r8, lsr #26 │ │ │ │ + andeq sp, r3, sl, lsl #13 │ │ │ │ ldr r3, [pc, #24] @ 708e0 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 708d4 │ │ │ │ b 7083c │ │ │ │ ldr r1, [pc, #8] @ 708e4 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33676,18 +33676,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70968 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1776 @ 0x6f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r8, lsl #14 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r4, lsr r8 │ │ │ │ - eorseq r4, r8, r0, lsr r9 │ │ │ │ - mlaseq r8, r4, fp, r4 │ │ │ │ - andeq sp, r3, lr, lsr #14 │ │ │ │ + eorseq r0, fp, ip, lsl r9 │ │ │ │ + eorseq r4, r8, r8, lsl sl │ │ │ │ + eorseq r4, r8, ip, ror ip │ │ │ │ + andeq sp, r3, r7, lsr r7 │ │ │ │ ldr r3, [pc, #24] @ 7098c │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70980 │ │ │ │ b 708e8 │ │ │ │ ldr r1, [pc, #8] @ 70990 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33722,18 +33722,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70a18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, ip, asr r6 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r8, lsl #15 │ │ │ │ - eorseq r4, r8, r0, lsl #17 │ │ │ │ - eorseq r4, r8, r4, ror #21 │ │ │ │ - andeq pc, r3, fp, asr #5 │ │ │ │ + eorseq r0, fp, r0, ror r8 │ │ │ │ + eorseq r4, r8, r8, ror #18 │ │ │ │ + eorseq r4, r8, ip, asr #23 │ │ │ │ + ldrdeq pc, [r3], -r4 │ │ │ │ ldr r3, [pc, #24] @ 70a3c │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70a30 │ │ │ │ b 70994 │ │ │ │ ldr r1, [pc, #8] @ 70a40 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33767,18 +33767,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b06d8 │ │ │ │ - @ instruction: 0x003847d4 │ │ │ │ - eorseq r4, r8, r8, lsr sl │ │ │ │ - andeq pc, r3, r8, lsr r3 @ │ │ │ │ + eorseq r0, fp, r0, asr #15 │ │ │ │ + @ instruction: 0x003848bc │ │ │ │ + eorseq r4, r8, r0, lsr #22 │ │ │ │ + andeq pc, r3, r1, asr #6 │ │ │ │ ldr r3, [pc, #24] @ 70ae8 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70adc │ │ │ │ b 70a44 │ │ │ │ ldr r1, [pc, #8] @ 70aec │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33812,18 +33812,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70b70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1520 @ 0x5f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, lsl #10 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, ip, lsr #12 │ │ │ │ - eorseq r4, r8, r8, lsr #14 │ │ │ │ - eorseq r4, r8, ip, lsl #19 │ │ │ │ - andeq r1, r4, r4, lsr #10 │ │ │ │ + eorseq r0, fp, r4, lsl r7 │ │ │ │ + eorseq r4, r8, r0, lsl r8 │ │ │ │ + eorseq r4, r8, r4, ror sl │ │ │ │ + andeq r1, r4, sp, lsr #10 │ │ │ │ ldr r3, [pc, #24] @ 70b94 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70b88 │ │ │ │ b 70af0 │ │ │ │ ldr r1, [pc, #8] @ 70b98 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33858,18 +33858,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70c20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, asr r4 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, lsl #11 │ │ │ │ - eorseq r4, r8, r8, ror r6 │ │ │ │ - @ instruction: 0x003848dc │ │ │ │ - andeq r1, r4, r0, ror r6 │ │ │ │ + eorseq r0, fp, r8, ror #12 │ │ │ │ + eorseq r4, r8, r0, ror #14 │ │ │ │ + eorseq r4, r8, r4, asr #19 │ │ │ │ + andeq r1, r4, r9, ror r6 │ │ │ │ ldr r3, [pc, #24] @ 70c44 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70c38 │ │ │ │ b 70b9c │ │ │ │ ldr r1, [pc, #8] @ 70c48 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33904,18 +33904,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, lsr #7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b04d0 │ │ │ │ - eorseq r4, r8, r8, asr #11 │ │ │ │ - eorseq r4, r8, ip, lsr #16 │ │ │ │ - andeq r8, r4, sl, lsr sl │ │ │ │ + @ instruction: 0x003b05b8 │ │ │ │ + @ instruction: 0x003846b0 │ │ │ │ + eorseq r4, r8, r4, lsl r9 │ │ │ │ + andeq r8, r4, r3, asr #20 │ │ │ │ ldr r3, [pc, #24] @ 70cf4 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70ce8 │ │ │ │ b 70c4c │ │ │ │ ldr r1, [pc, #8] @ 70cf8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33950,18 +33950,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70d80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003cf2f4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, lsr #8 │ │ │ │ - eorseq r4, r8, r8, lsl r5 │ │ │ │ - eorseq r4, r8, ip, ror r7 │ │ │ │ - andeq r4, r5, r1, asr #28 │ │ │ │ + eorseq r0, fp, r8, lsl #10 │ │ │ │ + eorseq r4, r8, r0, lsl #12 │ │ │ │ + eorseq r4, r8, r4, ror #16 │ │ │ │ + andeq r4, r5, sl, asr #28 │ │ │ │ ldr r3, [pc, #24] @ 70da4 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70d98 │ │ │ │ b 70cfc │ │ │ │ ldr r1, [pc, #8] @ 70da8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33996,18 +33996,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70e30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, asr #4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, ror r3 │ │ │ │ - eorseq r4, r8, r8, ror #8 │ │ │ │ - eorseq r4, r8, ip, asr #13 │ │ │ │ - @ instruction: 0x00054eb6 │ │ │ │ + eorseq r0, fp, r8, asr r4 │ │ │ │ + eorseq r4, r8, r0, asr r5 │ │ │ │ + @ instruction: 0x003847b4 │ │ │ │ + @ instruction: 0x00054ebf │ │ │ │ ldr r3, [pc, #24] @ 70e54 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70e48 │ │ │ │ b 70dac │ │ │ │ ldr r1, [pc, #8] @ 70e58 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -34042,18 +34042,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq ip, r4, r1, pc @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, asr #5 │ │ │ │ - @ instruction: 0x003843b8 │ │ │ │ - eorseq r4, r8, ip, lsl r6 │ │ │ │ - andeq r7, r5, r5, ror ip │ │ │ │ + eorseq r0, fp, r8, lsr #7 │ │ │ │ + eorseq r4, r8, r0, lsr #9 │ │ │ │ + eorseq r4, r8, r4, lsl #14 │ │ │ │ + andeq r7, r5, lr, ror ip │ │ │ │ ldr r3, [pc, #24] @ 70f04 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70ef8 │ │ │ │ b 70e5c │ │ │ │ ldr r1, [pc, #8] @ 70f08 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -34088,18 +34088,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, lsl r2 │ │ │ │ - eorseq r4, r8, r8, lsl #6 │ │ │ │ - eorseq r4, r8, ip, ror #10 │ │ │ │ - andeq r7, r5, r4, lsl #26 │ │ │ │ + @ instruction: 0x003b02f8 │ │ │ │ + @ instruction: 0x003843f0 │ │ │ │ + eorseq r4, r8, r4, asr r6 │ │ │ │ + andeq r7, r5, sp, lsl #26 │ │ │ │ ldr r3, [pc, #24] @ 70fb4 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70fa8 │ │ │ │ b 70f0c │ │ │ │ ldr r1, [pc, #8] @ 70fb8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -34422,15 +34422,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003cebbc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r6, r8, r8, lsr pc │ │ │ │ + eorseq r7, r8, r0, lsr #32 │ │ │ │ │ │ │ │ 000714c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -34461,18 +34461,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #24] @ 7155c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq pc, sl, ip, lsr ip @ │ │ │ │ - eorseq r3, r8, r4, lsr sp │ │ │ │ - @ instruction: 0x00386ed4 │ │ │ │ - andeq r3, r3, sl, asr fp │ │ │ │ + eorseq pc, sl, r4, lsr #26 │ │ │ │ + eorseq r3, r8, ip, lsl lr │ │ │ │ + @ instruction: 0x00386fbc │ │ │ │ + andeq r3, r3, r3, ror #22 │ │ │ │ │ │ │ │ 00071560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #132] @ 715fc │ │ │ │ @@ -34546,18 +34546,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 7169c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 716a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #992 @ 0x3e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003afaf4 │ │ │ │ - @ instruction: 0x00383bf0 │ │ │ │ - eorseq r6, r8, r0, lsr #27 │ │ │ │ - andeq r5, r3, r8, lsr #11 │ │ │ │ + @ instruction: 0x003afbdc │ │ │ │ + @ instruction: 0x00383cd8 │ │ │ │ + eorseq r6, r8, r8, lsl #29 │ │ │ │ + @ instruction: 0x000355b1 │ │ │ │ │ │ │ │ 000716a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #136] @ 71744 │ │ │ │ @@ -34632,18 +34632,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 717e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 717e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #960 @ 0x3c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq pc, sl, ip, lsr #19 │ │ │ │ - eorseq r3, r8, r8, lsr #21 │ │ │ │ - eorseq r6, r8, r4, ror #24 │ │ │ │ - strdeq r5, [r3], -fp │ │ │ │ + mlaseq sl, r4, sl, pc @ │ │ │ │ + mlaseq r8, r0, fp, r3 │ │ │ │ + eorseq r6, r8, ip, asr #26 │ │ │ │ + andeq r5, r3, r4, lsl #12 │ │ │ │ │ │ │ │ 000717ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #136] @ 7188c │ │ │ │ @@ -35816,21 +35816,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, ip, ip, lsr r7 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x003ae7d8 │ │ │ │ - mlaseq r8, ip, sl, r5 │ │ │ │ - @ instruction: 0x00385ad0 │ │ │ │ + eorseq lr, sl, r0, asr #17 │ │ │ │ + eorseq r5, r8, r4, lsl #23 │ │ │ │ + @ instruction: 0x00385bb8 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ - @ instruction: 0x003ac7b8 │ │ │ │ - mlaseq r8, r4, r9, r2 │ │ │ │ - @ instruction: 0x00385abc │ │ │ │ + eorseq ip, sl, r0, lsr #17 │ │ │ │ + eorseq r2, r8, ip, ror sl │ │ │ │ + eorseq r5, r8, r4, lsr #23 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 00072a04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -36132,17 +36132,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, ip, r0, asr #3 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x003ac2f8 │ │ │ │ - @ instruction: 0x003824d4 │ │ │ │ - @ instruction: 0x003855fc │ │ │ │ + eorseq ip, sl, r0, ror #7 │ │ │ │ + @ instruction: 0x003825bc │ │ │ │ + eorseq r5, r8, r4, ror #13 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 00072eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -36229,20 +36229,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, ip, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq ip, sl, r8, lsr #3 │ │ │ │ - eorseq r2, r8, r8, asr #7 │ │ │ │ - @ instruction: 0x003823f4 │ │ │ │ - eorseq ip, sl, ip, ror r1 │ │ │ │ - eorseq r2, r8, r8, asr r3 │ │ │ │ - eorseq r5, r8, r0, lsl #9 │ │ │ │ + mlaseq sl, r0, r2, ip │ │ │ │ + @ instruction: 0x003824b0 │ │ │ │ + @ instruction: 0x003824dc │ │ │ │ + eorseq ip, sl, r4, ror #4 │ │ │ │ + eorseq r2, r8, r0, asr #8 │ │ │ │ + eorseq r5, r8, r8, ror #10 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [pc, #144] @ 730e8 │ │ │ │ @@ -36282,20 +36282,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, ip, r0, lsr #31 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - ldrsbeq ip, [sl], -r4 @ │ │ │ │ - @ instruction: 0x003822f4 │ │ │ │ - eorseq r2, r8, r0, lsr #6 │ │ │ │ - eorseq ip, sl, r8, lsr #1 │ │ │ │ - eorseq r2, r8, r4, lsl #5 │ │ │ │ - eorseq r5, r8, ip, lsr #7 │ │ │ │ + @ instruction: 0x003ac1bc │ │ │ │ + @ instruction: 0x003823dc │ │ │ │ + eorseq r2, r8, r8, lsl #8 │ │ │ │ + mlaseq sl, r0, r1, ip │ │ │ │ + eorseq r2, r8, ip, ror #6 │ │ │ │ + mlaseq r8, r4, r4, r5 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [pc, #144] @ 731bc │ │ │ │ @@ -36335,20 +36335,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, ip, ip, asr #29 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq ip, sl, r0 │ │ │ │ - eorseq r2, r8, r0, lsr #4 │ │ │ │ - eorseq r2, r8, ip, asr #4 │ │ │ │ - @ instruction: 0x003abfd4 │ │ │ │ - @ instruction: 0x003821b0 │ │ │ │ - @ instruction: 0x003852d8 │ │ │ │ + eorseq ip, sl, r8, ror #1 │ │ │ │ + eorseq r2, r8, r8, lsl #6 │ │ │ │ + eorseq r2, r8, r4, lsr r3 │ │ │ │ + ldrheq ip, [sl], -ip @ │ │ │ │ + mlaseq r8, r8, r2, r2 │ │ │ │ + eorseq r5, r8, r0, asr #7 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [pc, #144] @ 73290 │ │ │ │ @@ -36388,20 +36388,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003ccdf8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq fp, sl, ip, lsr #30 │ │ │ │ - eorseq r2, r8, ip, asr #2 │ │ │ │ - eorseq r2, r8, r8, ror r1 │ │ │ │ - eorseq fp, sl, r0, lsl #30 │ │ │ │ - ldrsbeq r2, [r8], -ip @ │ │ │ │ - eorseq r5, r8, r4, lsl #4 │ │ │ │ + eorseq ip, sl, r4, lsl r0 │ │ │ │ + eorseq r2, r8, r4, lsr r2 │ │ │ │ + eorseq r2, r8, r0, ror #4 │ │ │ │ + eorseq fp, sl, r8, ror #31 │ │ │ │ + eorseq r2, r8, r4, asr #3 │ │ │ │ + eorseq r5, r8, ip, ror #5 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [pc, #144] @ 73364 │ │ │ │ @@ -36441,20 +36441,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, ip, r4, lsr #26 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq fp, sl, r8, asr lr │ │ │ │ - eorseq r2, r8, r8, ror r0 │ │ │ │ - eorseq r2, r8, r4, lsr #1 │ │ │ │ - eorseq fp, sl, ip, lsr #28 │ │ │ │ - eorseq r2, r8, r8 │ │ │ │ - eorseq r5, r8, r0, lsr r1 │ │ │ │ + eorseq fp, sl, r0, asr #30 │ │ │ │ + eorseq r2, r8, r0, ror #2 │ │ │ │ + eorseq r2, r8, ip, lsl #3 │ │ │ │ + eorseq fp, sl, r4, lsl pc │ │ │ │ + ldrsheq r2, [r8], -r0 @ │ │ │ │ + eorseq r5, r8, r8, lsl r2 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 0007338c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -36647,15 +36647,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq ip, ip, ip, lsr #19 │ │ │ │ andeq r0, r0, r4, ror #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r1, r8, r0, lsl #29 │ │ │ │ + eorseq r1, r8, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -38983,24 +38983,24 @@ │ │ │ │ ldr r2, [pc, #60] @ 75b40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50514 │ │ │ │ bl 504d4 │ │ │ │ - eorseq r2, r8, ip, lsr #23 │ │ │ │ + mlaseq r8, r4, ip, r2 │ │ │ │ @ instruction: 0x003ca6f0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r2, r8, r4, lsr sl │ │ │ │ - eorseq r9, sl, r0, lsl #13 │ │ │ │ - eorseq pc, r7, ip, asr r8 @ │ │ │ │ - eorseq r2, r8, r4, lsl #19 │ │ │ │ + eorseq r2, r8, ip, lsl fp │ │ │ │ + eorseq r9, sl, r8, ror #14 │ │ │ │ + eorseq pc, r7, r4, asr #18 │ │ │ │ + eorseq r2, r8, ip, ror #20 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ @@ -39442,26 +39442,26 @@ │ │ │ │ sub r3, r3, #912 @ 0x390 │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, ip, ip, lsr #30 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r8, r0, r3, r2 │ │ │ │ - eorseq sl, sl, r4, lsr #31 │ │ │ │ - eorseq r2, r8, r0, lsl #6 │ │ │ │ - eorseq r2, r8, r0, asr r3 │ │ │ │ + eorseq r2, r8, r8, ror r4 │ │ │ │ + eorseq fp, sl, ip, lsl #1 │ │ │ │ + eorseq r2, r8, r8, ror #7 │ │ │ │ + eorseq r2, r8, r8, lsr r4 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ - eorseq r8, sl, r0, lsl #31 │ │ │ │ - eorseq pc, r7, ip, asr r1 @ │ │ │ │ - eorseq r2, r8, r4, lsl #5 │ │ │ │ + eorseq r9, sl, r8, rrx │ │ │ │ + eorseq pc, r7, r4, asr #4 │ │ │ │ + eorseq r2, r8, ip, ror #6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq sl, sl, r4, asr pc │ │ │ │ - @ instruction: 0x003822b4 │ │ │ │ - eorseq r2, r8, ip, ror #5 │ │ │ │ + eorseq fp, sl, ip, lsr r0 │ │ │ │ + mlaseq r8, ip, r3, r2 │ │ │ │ + @ instruction: 0x003823d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -40081,15 +40081,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, ip, asr #8 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ @ instruction: 0x003eebf0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r4, ror #17 │ │ │ │ + eorseq lr, r7, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 76ce4 │ │ │ │ ldr r3, [pc, #136] @ 76ce8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40126,15 +40126,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, ip, r3, r9 │ │ │ │ andeq r0, r0, r4, ror #14 │ │ │ │ eorseq lr, lr, r0, asr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r0, lsr r8 │ │ │ │ + eorseq lr, r7, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 76d98 │ │ │ │ ldr r3, [pc, #136] @ 76d9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40171,15 +40171,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, r8, ror #5 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ eorseq lr, lr, ip, lsl #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, ror r7 │ │ │ │ + eorseq lr, r7, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 76e4c │ │ │ │ ldr r3, [pc, #136] @ 76e50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40216,15 +40216,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, r4, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ @ instruction: 0x003ee9d8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r8, asr #13 │ │ │ │ + @ instruction: 0x0037e7b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 76ef8 │ │ │ │ ldr r3, [pc, #128] @ 76efc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40261,15 +40261,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, r0, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq lr, lr, r4, lsr #18 │ │ │ │ andeq r0, r2, #536870912 @ 0x20000000 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, lsl r6 │ │ │ │ + eorseq lr, r7, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 76fb4 │ │ │ │ ldr r3, [pc, #136] @ 76fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40306,15 +40306,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ eorseq lr, lr, r0, ror r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r0, ror #10 │ │ │ │ + eorseq lr, r7, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 77068 │ │ │ │ ldr r3, [pc, #136] @ 7706c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40351,15 +40351,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ @ instruction: 0x003ee7bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, lsr #9 │ │ │ │ + mlaseq r7, r4, r5, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 7711c │ │ │ │ ldr r3, [pc, #136] @ 77120 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40396,15 +40396,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r4, ror #30 │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ eorseq lr, lr, r8, lsl #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037e3f8 │ │ │ │ + eorseq lr, r7, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #144] @ 771d8 │ │ │ │ ldr r3, [pc, #144] @ 771dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40443,15 +40443,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c8eb0 │ │ │ │ andeq r0, r0, ip, asr r8 │ │ │ │ eorseq lr, lr, r4, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, lsr r3 │ │ │ │ + eorseq lr, r7, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #144] @ 77294 │ │ │ │ ldr r3, [pc, #144] @ 77298 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40490,15 +40490,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c8df4 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ mlaseq lr, r8, r5, lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r0, lsl #5 │ │ │ │ + eorseq lr, r7, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 50480 │ │ │ │ bl 4fff4 │ │ │ │ @@ -40591,15 +40591,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, ror #24 │ │ │ │ andeq r0, r0, r8, ror sl │ │ │ │ eorseq lr, lr, r4, lsl #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, ror #1 │ │ │ │ + @ instruction: 0x0037e1d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #148] @ 774e8 │ │ │ │ ldr r3, [pc, #148] @ 774ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40639,15 +40639,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r4, lsr #23 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ eorseq lr, lr, r8, asr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, lsr #32 │ │ │ │ + eorseq lr, r7, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #140] @ 775a0 │ │ │ │ ldr r3, [pc, #140] @ 775a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40685,15 +40685,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r4, ror #21 │ │ │ │ andeq r0, r0, ip, ror #23 │ │ │ │ eorseq lr, lr, r8, lsl #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r4, ror pc │ │ │ │ + eorseq lr, r7, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #148] @ 77660 │ │ │ │ ldr r3, [pc, #148] @ 77664 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40733,15 +40733,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, ip, lsr #20 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ @ instruction: 0x003ee1d0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037deb4 │ │ │ │ + mlaseq r7, ip, pc, sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #144] @ 7771c │ │ │ │ ldr r3, [pc, #144] @ 77720 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40780,15 +40780,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, ip, ror #18 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ eorseq lr, lr, r0, lsl r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037ddf8 │ │ │ │ + eorseq sp, r7, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -41030,15 +41030,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, asr r5 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ @ instruction: 0x003edcf8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, lsl sl │ │ │ │ + @ instruction: 0x0037daf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77b8c │ │ │ │ ldr r3, [pc, #92] @ 77b90 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41064,15 +41064,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r8, asr #9 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ eorseq sp, lr, r0, ror ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, lsl #19 │ │ │ │ + eorseq sp, r7, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77c14 │ │ │ │ ldr r3, [pc, #92] @ 77c18 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41098,15 +41098,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, asr #8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ eorseq sp, lr, r8, ror #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, lsl #18 │ │ │ │ + eorseq sp, r7, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77c9c │ │ │ │ ldr r3, [pc, #92] @ 77ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41132,15 +41132,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c83b8 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ eorseq sp, lr, r0, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, ror r8 │ │ │ │ + eorseq sp, r7, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77d24 │ │ │ │ ldr r3, [pc, #92] @ 77d28 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41166,15 +41166,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, lsr r3 │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ @ instruction: 0x003edad8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037d7f0 │ │ │ │ + @ instruction: 0x0037d8d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77dac │ │ │ │ ldr r3, [pc, #92] @ 77db0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41200,15 +41200,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r8, lsr #5 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ eorseq sp, lr, r0, asr sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, ror #14 │ │ │ │ + eorseq sp, r7, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77e34 │ │ │ │ ldr r3, [pc, #92] @ 77e38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41234,15 +41234,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, lsr #4 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ eorseq sp, lr, r8, asr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, ror #13 │ │ │ │ + eorseq sp, r7, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77ebc │ │ │ │ ldr r3, [pc, #92] @ 77ec0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41268,15 +41268,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r8, r1, r8 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ eorseq sp, lr, r0, asr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, asr r6 │ │ │ │ + eorseq sp, r7, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 77f48 │ │ │ │ ldr r3, [pc, #96] @ 77f4c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41303,15 +41303,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ @ instruction: 0x003ed8b8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, ip, asr #11 │ │ │ │ + @ instruction: 0x0037d6b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 77fd4 │ │ │ │ ldr r3, [pc, #96] @ 77fd8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41338,15 +41338,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ eorseq sp, lr, ip, lsr #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, asr #10 │ │ │ │ + eorseq sp, r7, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 78060 │ │ │ │ ldr r3, [pc, #96] @ 78064 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41373,15 +41373,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c7ff8 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ eorseq sp, lr, r0, lsr #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037d4b4 │ │ │ │ + mlaseq r7, ip, r5, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 780ec │ │ │ │ ldr r3, [pc, #96] @ 780f0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41408,15 +41408,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, ror #30 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ eorseq sp, lr, r4, lsl r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, lsr #8 │ │ │ │ + eorseq sp, r7, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 78178 │ │ │ │ ldr r3, [pc, #96] @ 7817c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41443,15 +41443,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r0, ror #29 │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ eorseq sp, lr, r8, lsl #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, ip, r3, sp │ │ │ │ + eorseq sp, r7, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 78204 │ │ │ │ ldr r3, [pc, #96] @ 78208 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41478,15 +41478,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, asr lr │ │ │ │ @ instruction: 0x00000cb8 │ │ │ │ @ instruction: 0x003ed5fc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, lsl r3 │ │ │ │ + @ instruction: 0x0037d3f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 78290 │ │ │ │ ldr r3, [pc, #96] @ 78294 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41513,15 +41513,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r8, asr #27 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ eorseq sp, lr, r0, ror r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r4, lsl #5 │ │ │ │ + eorseq sp, r7, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78318 │ │ │ │ ldr r3, [pc, #92] @ 7831c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41547,15 +41547,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsr sp │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ eorseq sp, lr, r4, ror #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037d1fc │ │ │ │ + eorseq sp, r7, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 783a0 │ │ │ │ ldr r3, [pc, #92] @ 783a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41581,15 +41581,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c7cb4 │ │ │ │ muleq r0, ip, r8 │ │ │ │ eorseq sp, lr, ip, asr r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r4, ror r1 │ │ │ │ + eorseq sp, r7, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78428 │ │ │ │ ldr r3, [pc, #92] @ 7842c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41615,15 +41615,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsr #24 │ │ │ │ andeq r0, r0, r0, ror #17 │ │ │ │ @ instruction: 0x003ed3d4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, ip, ror #1 │ │ │ │ + @ instruction: 0x0037d1d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 784b0 │ │ │ │ ldr r3, [pc, #92] @ 784b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41649,15 +41649,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsr #23 │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ eorseq sp, lr, ip, asr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r4, rrx │ │ │ │ + eorseq sp, r7, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78538 │ │ │ │ ldr r3, [pc, #92] @ 7853c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41683,15 +41683,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsl fp │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ eorseq sp, lr, r4, asr #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037cfdc │ │ │ │ + eorseq sp, r7, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 785c0 │ │ │ │ ldr r3, [pc, #92] @ 785c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41717,15 +41717,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r4, sl, r7 │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ eorseq sp, lr, ip, lsr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, asr pc │ │ │ │ + eorseq sp, r7, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78648 │ │ │ │ ldr r3, [pc, #92] @ 7864c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41751,15 +41751,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsl #20 │ │ │ │ muleq r0, ip, r9 │ │ │ │ @ instruction: 0x003ed1b4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, asr #29 │ │ │ │ + @ instruction: 0x0037cfb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 786d0 │ │ │ │ ldr r3, [pc, #92] @ 786d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41785,15 +41785,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsl #19 │ │ │ │ andeq r0, r0, r4, ror #13 │ │ │ │ eorseq sp, lr, ip, lsr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, asr #28 │ │ │ │ + eorseq ip, r7, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78758 │ │ │ │ ldr r3, [pc, #92] @ 7875c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41819,15 +41819,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c78fc │ │ │ │ muleq r0, r0, r6 │ │ │ │ eorseq sp, lr, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037cdbc │ │ │ │ + eorseq ip, r7, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 787e0 │ │ │ │ ldr r3, [pc, #92] @ 787e4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41853,15 +41853,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, ror r8 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ eorseq sp, lr, ip, lsl r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsr sp │ │ │ │ + eorseq ip, r7, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78868 │ │ │ │ ldr r3, [pc, #92] @ 7886c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41887,15 +41887,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, ror #15 │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ mlaseq lr, r4, pc, ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsr #25 │ │ │ │ + mlaseq r7, r4, sp, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 788f0 │ │ │ │ ldr r3, [pc, #92] @ 788f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41921,15 +41921,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, ror #14 │ │ │ │ andeq r0, r0, ip, lsr #22 │ │ │ │ eorseq ip, lr, ip, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsr #24 │ │ │ │ + eorseq ip, r7, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78978 │ │ │ │ ldr r3, [pc, #92] @ 7897c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41955,15 +41955,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c76dc │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ eorseq ip, lr, r4, lsl #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, ip, fp, ip │ │ │ │ + eorseq ip, r7, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78a00 │ │ │ │ ldr r3, [pc, #92] @ 78a04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41989,15 +41989,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, asr r6 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ @ instruction: 0x003ecdfc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsl fp │ │ │ │ + @ instruction: 0x0037cbfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78a88 │ │ │ │ ldr r3, [pc, #92] @ 78a8c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42023,15 +42023,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, asr #11 │ │ │ │ andeq r0, r0, r0, lsl #26 │ │ │ │ eorseq ip, lr, r4, ror sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsl #21 │ │ │ │ + eorseq ip, r7, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78b10 │ │ │ │ ldr r3, [pc, #92] @ 78b14 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42057,15 +42057,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, asr #10 │ │ │ │ andeq r0, r0, r8, lsl sp │ │ │ │ eorseq ip, lr, ip, ror #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsl #20 │ │ │ │ + eorseq ip, r7, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78b98 │ │ │ │ ldr r3, [pc, #92] @ 78b9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42091,15 +42091,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c74bc │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ eorseq ip, lr, r4, ror #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, ror r9 │ │ │ │ + eorseq ip, r7, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78c20 │ │ │ │ ldr r3, [pc, #92] @ 78c24 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42125,15 +42125,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsr r4 │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ @ instruction: 0x003ecbdc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037c8f4 │ │ │ │ + @ instruction: 0x0037c9dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78ca8 │ │ │ │ ldr r3, [pc, #92] @ 78cac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42159,15 +42159,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsr #7 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ eorseq ip, lr, r4, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, ror #16 │ │ │ │ + eorseq ip, r7, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78d30 │ │ │ │ ldr r3, [pc, #92] @ 78d34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42193,15 +42193,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsr #6 │ │ │ │ muleq r0, r8, ip │ │ │ │ eorseq ip, lr, ip, asr #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, ror #15 │ │ │ │ + eorseq ip, r7, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78db8 │ │ │ │ ldr r3, [pc, #92] @ 78dbc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42227,15 +42227,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, ip, r2, r7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq ip, lr, r4, asr #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, asr r7 │ │ │ │ + eorseq ip, r7, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78e40 │ │ │ │ ldr r3, [pc, #92] @ 78e44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42261,15 +42261,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsl r2 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ @ instruction: 0x003ec9bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037c6d4 │ │ │ │ + @ instruction: 0x0037c7bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78ec8 │ │ │ │ ldr r3, [pc, #92] @ 78ecc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42295,15 +42295,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsl #3 │ │ │ │ @ instruction: 0x00000ab8 │ │ │ │ eorseq ip, lr, r4, lsr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, asr #12 │ │ │ │ + eorseq ip, r7, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78f50 │ │ │ │ ldr r3, [pc, #92] @ 78f54 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42329,15 +42329,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl ip │ │ │ │ eorseq ip, lr, ip, lsr #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, asr #11 │ │ │ │ + eorseq ip, r7, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78fd8 │ │ │ │ ldr r3, [pc, #92] @ 78fdc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42363,15 +42363,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ eorseq ip, lr, r4, lsr #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsr r5 │ │ │ │ + eorseq ip, r7, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79060 │ │ │ │ ldr r3, [pc, #92] @ 79064 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42397,15 +42397,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c6ff4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mlaseq lr, ip, r7, ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037c4b4 │ │ │ │ + mlaseq r7, ip, r5, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 790e8 │ │ │ │ ldr r3, [pc, #92] @ 790ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42431,15 +42431,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, ror #30 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq ip, lr, r4, lsl r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsr #8 │ │ │ │ + eorseq ip, r7, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79170 │ │ │ │ ldr r3, [pc, #92] @ 79174 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42465,15 +42465,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, ror #29 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ eorseq ip, lr, ip, lsl #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsr #7 │ │ │ │ + eorseq ip, r7, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 791f8 │ │ │ │ ldr r3, [pc, #92] @ 791fc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42499,15 +42499,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, asr lr │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ eorseq ip, lr, r4, lsl #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsl r3 │ │ │ │ + eorseq ip, r7, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79280 │ │ │ │ ldr r3, [pc, #92] @ 79284 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42533,15 +42533,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c6dd4 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ eorseq ip, lr, ip, ror r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r4, r2, ip │ │ │ │ + eorseq ip, r7, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79308 │ │ │ │ ldr r3, [pc, #92] @ 7930c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42567,15 +42567,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, asr #26 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0x003ec4f4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsl #4 │ │ │ │ + @ instruction: 0x0037c2f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79390 │ │ │ │ ldr r3, [pc, #92] @ 79394 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42601,15 +42601,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, asr #25 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ eorseq ip, lr, ip, ror #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsl #3 │ │ │ │ + eorseq ip, r7, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79418 │ │ │ │ ldr r3, [pc, #92] @ 7941c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42635,15 +42635,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, lsr ip │ │ │ │ andeq r0, r0, ip, asr #20 │ │ │ │ eorseq ip, lr, r4, ror #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsheq ip, [r7], -ip @ │ │ │ │ + eorseq ip, r7, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 794a4 │ │ │ │ ldr r3, [pc, #96] @ 794a8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42670,15 +42670,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c6bb4 │ │ │ │ andeq r0, r0, r8, ror ip │ │ │ │ eorseq ip, lr, ip, asr r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r0, ror r0 │ │ │ │ + eorseq ip, r7, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79530 │ │ │ │ ldr r3, [pc, #96] @ 79534 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42705,15 +42705,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, lsr #22 │ │ │ │ andeq r0, r0, r0, asr #17 │ │ │ │ @ instruction: 0x003ec2d0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, ror #31 │ │ │ │ + eorseq ip, r7, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 795bc │ │ │ │ ldr r3, [pc, #96] @ 795c0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42740,15 +42740,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, ip, sl, r6 │ │ │ │ andeq r0, r0, r0, lsr #25 │ │ │ │ eorseq ip, lr, r4, asr #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, asr pc │ │ │ │ + eorseq ip, r7, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79648 │ │ │ │ ldr r3, [pc, #96] @ 7964c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42775,15 +42775,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0x003ec1b8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, asr #29 │ │ │ │ + @ instruction: 0x0037bfb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 796d0 │ │ │ │ ldr r3, [pc, #92] @ 796d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42809,15 +42809,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, lsl #19 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ eorseq ip, lr, ip, lsr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, asr #28 │ │ │ │ + eorseq fp, r7, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7975c │ │ │ │ ldr r3, [pc, #96] @ 79760 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42844,15 +42844,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c68fc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq ip, lr, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037bdb8 │ │ │ │ + eorseq fp, r7, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 797e8 │ │ │ │ ldr r3, [pc, #96] @ 797ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42879,15 +42879,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r0, ror r8 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ eorseq ip, lr, r8, lsl r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, lsr #26 │ │ │ │ + eorseq fp, r7, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79874 │ │ │ │ ldr r3, [pc, #96] @ 79878 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42914,15 +42914,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, ror #15 │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ eorseq fp, lr, ip, lsl #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, lsr #25 │ │ │ │ + eorseq fp, r7, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 798fc │ │ │ │ ldr r3, [pc, #92] @ 79900 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42948,15 +42948,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, asr r7 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ eorseq fp, lr, r0, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, lsl ip │ │ │ │ + eorseq fp, r7, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79984 │ │ │ │ ldr r3, [pc, #92] @ 79988 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42982,15 +42982,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c66d0 │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ eorseq fp, lr, r8, ror lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r0, fp, fp │ │ │ │ + eorseq fp, r7, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79a0c │ │ │ │ ldr r3, [pc, #92] @ 79a10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43016,15 +43016,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, asr #12 │ │ │ │ andeq r0, r0, ip, ror #13 │ │ │ │ @ instruction: 0x003ebdf0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, lsl #22 │ │ │ │ + @ instruction: 0x0037bbf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79a98 │ │ │ │ ldr r3, [pc, #96] @ 79a9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43051,15 +43051,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r0, asr #11 │ │ │ │ andeq r0, r0, r8, ror #11 │ │ │ │ eorseq fp, lr, r8, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, ror sl │ │ │ │ + eorseq fp, r7, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79b24 │ │ │ │ ldr r3, [pc, #96] @ 79b28 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43086,15 +43086,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, lsr r5 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x003ebcdc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037b9f0 │ │ │ │ + @ instruction: 0x0037bad8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79bb0 │ │ │ │ ldr r3, [pc, #96] @ 79bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43121,15 +43121,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, lsr #9 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ eorseq fp, lr, r0, asr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, ror #18 │ │ │ │ + eorseq fp, r7, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79c3c │ │ │ │ ldr r3, [pc, #96] @ 79c40 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43156,15 +43156,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ eorseq fp, lr, r4, asr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037b8d8 │ │ │ │ + eorseq fp, r7, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79cc8 │ │ │ │ ldr r3, [pc, #96] @ 79ccc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43191,15 +43191,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r0, r3, r6 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ eorseq fp, lr, r8, lsr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, asr #16 │ │ │ │ + eorseq fp, r7, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79d54 │ │ │ │ ldr r3, [pc, #96] @ 79d58 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43226,15 +43226,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, lsl #6 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ eorseq fp, lr, ip, lsr #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, asr #15 │ │ │ │ + eorseq fp, r7, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79de0 │ │ │ │ ldr r3, [pc, #96] @ 79de4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43261,15 +43261,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, ror r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq fp, lr, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, lsr r7 │ │ │ │ + eorseq fp, r7, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79e6c │ │ │ │ ldr r3, [pc, #96] @ 79e70 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43296,15 +43296,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, ror #3 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ mlaseq lr, r4, r9, fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, lsr #13 │ │ │ │ + mlaseq r7, r0, r7, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79ef4 │ │ │ │ ldr r3, [pc, #92] @ 79ef8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43330,15 +43330,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r0, ror #2 │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ eorseq fp, lr, r8, lsl #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, lsr #12 │ │ │ │ + eorseq fp, r7, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79f80 │ │ │ │ ldr r3, [pc, #96] @ 79f84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43365,15 +43365,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsbeq r6, [ip], -r8 @ │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ eorseq fp, lr, r0, lsl #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r4, r5, fp │ │ │ │ + eorseq fp, r7, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a00c │ │ │ │ ldr r3, [pc, #96] @ 7a010 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43400,15 +43400,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, asr #32 │ │ │ │ muleq r0, ip, sl │ │ │ │ @ instruction: 0x003eb7f4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, lsl #10 │ │ │ │ + @ instruction: 0x0037b5f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7a094 │ │ │ │ ldr r3, [pc, #92] @ 7a098 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43434,15 +43434,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, asr #31 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ eorseq fp, lr, r8, ror #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, lsl #9 │ │ │ │ + eorseq fp, r7, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a120 │ │ │ │ ldr r3, [pc, #96] @ 7a124 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43469,15 +43469,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r8, lsr pc │ │ │ │ andeq r0, r0, r8, lsr r8 │ │ │ │ eorseq fp, lr, r0, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037b3f4 │ │ │ │ + @ instruction: 0x0037b4dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a1ac │ │ │ │ ldr r3, [pc, #96] @ 7a1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43504,15 +43504,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, lsr #29 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ eorseq fp, lr, r4, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, ror #6 │ │ │ │ + eorseq fp, r7, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7a234 │ │ │ │ ldr r3, [pc, #92] @ 7a238 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43538,15 +43538,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, lsr #28 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ eorseq fp, lr, r8, asr #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, ror #5 │ │ │ │ + eorseq fp, r7, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a2c0 │ │ │ │ ldr r3, [pc, #96] @ 7a2c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43573,15 +43573,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r8, sp, r5 │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ eorseq fp, lr, r0, asr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, asr r2 │ │ │ │ + eorseq fp, r7, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a34c │ │ │ │ ldr r3, [pc, #96] @ 7a350 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43608,15 +43608,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, lsl #26 │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ @ instruction: 0x003eb4b4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, asr #3 │ │ │ │ + @ instruction: 0x0037b2b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a3d8 │ │ │ │ ldr r3, [pc, #96] @ 7a3dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43643,15 +43643,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, lsl #25 │ │ │ │ andeq r0, r0, r0, lsr #23 │ │ │ │ eorseq fp, lr, r8, lsr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, lsr r1 │ │ │ │ + eorseq fp, r7, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a464 │ │ │ │ ldr r3, [pc, #96] @ 7a468 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43678,15 +43678,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c5bf4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ mlaseq lr, ip, r3, fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrheq fp, [r7], -r0 @ │ │ │ │ + mlaseq r7, r8, r1, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a4f0 │ │ │ │ ldr r3, [pc, #96] @ 7a4f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43713,15 +43713,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r8, ror #22 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ eorseq fp, lr, r0, lsl r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, lsr #32 │ │ │ │ + eorseq fp, r7, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a57c │ │ │ │ ldr r3, [pc, #96] @ 7a580 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43748,15 +43748,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c5adc │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ eorseq fp, lr, r4, lsl #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r8, pc, sl @ │ │ │ │ + eorseq fp, r7, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7a604 │ │ │ │ ldr r3, [pc, #92] @ 7a608 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43782,15 +43782,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, asr sl │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ @ instruction: 0x003eb1f8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, lsl pc │ │ │ │ + @ instruction: 0x0037aff8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a690 │ │ │ │ ldr r3, [pc, #96] @ 7a694 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43817,15 +43817,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r8, asr #19 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ eorseq fp, lr, r0, ror r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, lsl #29 │ │ │ │ + eorseq sl, r7, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a71c │ │ │ │ ldr r3, [pc, #96] @ 7a720 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43852,15 +43852,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, lsr r9 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ eorseq fp, lr, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037adf8 │ │ │ │ + eorseq sl, r7, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a7a8 │ │ │ │ ldr r3, [pc, #96] @ 7a7ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43887,15 +43887,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c58b0 │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ eorseq fp, lr, r8, asr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, ror #26 │ │ │ │ + eorseq sl, r7, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a834 │ │ │ │ ldr r3, [pc, #96] @ 7a838 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43922,15 +43922,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r4, lsr #16 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ eorseq sl, lr, ip, asr #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, ror #25 │ │ │ │ + eorseq sl, r7, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a8c0 │ │ │ │ ldr r3, [pc, #96] @ 7a8c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43957,15 +43957,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r8, r7, r5 │ │ │ │ andeq r0, r0, ip, lsr #21 │ │ │ │ eorseq sl, lr, r0, asr #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, asr ip │ │ │ │ + eorseq sl, r7, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a94c │ │ │ │ ldr r3, [pc, #96] @ 7a950 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43992,15 +43992,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, lsl #14 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ @ instruction: 0x003eaeb4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r8, asr #23 │ │ │ │ + @ instruction: 0x0037acb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7a9d4 │ │ │ │ ldr r3, [pc, #92] @ 7a9d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44026,15 +44026,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, lsl #13 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ eorseq sl, lr, r8, lsr #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, asr #22 │ │ │ │ + eorseq sl, r7, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7aa60 │ │ │ │ ldr r3, [pc, #96] @ 7aa64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44061,15 +44061,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c55f8 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ eorseq sl, lr, r0, lsr #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037aab4 │ │ │ │ + mlaseq r7, ip, fp, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7aae8 │ │ │ │ ldr r3, [pc, #92] @ 7aaec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44095,15 +44095,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, ror #10 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ eorseq sl, lr, r4, lsl sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, lsr #20 │ │ │ │ + eorseq sl, r7, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #164] @ 7abb8 │ │ │ │ ldr r3, [pc, #164] @ 7abbc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44147,15 +44147,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r4, ror #9 │ │ │ │ andeq r0, r0, r8, ror fp │ │ │ │ eorseq sl, lr, r8, lsl #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, asr r9 │ │ │ │ + eorseq sl, r7, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #152] @ 7ac7c │ │ │ │ ldr r3, [pc, #152] @ 7ac80 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44196,15 +44196,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 7ac48 │ │ │ │ eorseq r5, ip, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0x003eabbc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, asr #17 │ │ │ │ + eorseq sl, r7, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #100] @ 7ad0c │ │ │ │ ldr r3, [pc, #100] @ 7ad10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44232,15 +44232,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, asr r3 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ @ instruction: 0x003eaaf4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r8, lsl #16 │ │ │ │ + @ instruction: 0x0037a8f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7ada0 │ │ │ │ ldr r3, [pc, #104] @ 7ada4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44270,15 +44270,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, asr #5 │ │ │ │ andeq r0, r0, r4, lsl #25 │ │ │ │ eorseq sl, lr, r4, ror #20 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, ror r7 │ │ │ │ + eorseq sl, r7, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 7ae34 │ │ │ │ ldr r3, [pc, #100] @ 7ae38 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44307,15 +44307,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, ror ip │ │ │ │ eorseq sl, lr, ip, asr #19 │ │ │ │ muleq r0, r0, ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, ror #13 │ │ │ │ + eorseq sl, r7, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7aecc │ │ │ │ ldr r3, [pc, #104] @ 7aed0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44344,15 +44344,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r4, r1, r5 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ eorseq sl, lr, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r8, asr #12 │ │ │ │ + eorseq sl, r7, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7af60 │ │ │ │ ldr r3, [pc, #104] @ 7af64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44381,15 +44381,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #11 │ │ │ │ eorseq sl, lr, r4, lsr #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037a5b4 │ │ │ │ + mlaseq r7, ip, r6, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7aff4 │ │ │ │ ldr r3, [pc, #104] @ 7aff8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44419,15 +44419,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, rrx │ │ │ │ andeq r0, r0, r0, ror #14 │ │ │ │ eorseq sl, lr, r0, lsl r8 │ │ │ │ andeq r0, r0, r0, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, lsr #10 │ │ │ │ + eorseq sl, r7, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b090 │ │ │ │ ldr r3, [pc, #108] @ 7b094 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44458,15 +44458,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c4fd4 │ │ │ │ andeq r0, r0, ip, lsr #25 │ │ │ │ eorseq sl, lr, r8, ror r7 │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, lsl #9 │ │ │ │ + eorseq sl, r7, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b128 │ │ │ │ ldr r3, [pc, #104] @ 7b12c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44496,15 +44496,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, lsr pc │ │ │ │ andeq r0, r0, r8, lsr #23 │ │ │ │ @ instruction: 0x003ea6dc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, ror #7 │ │ │ │ + @ instruction: 0x0037a4d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b1c0 │ │ │ │ ldr r3, [pc, #104] @ 7b1c4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44534,15 +44534,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, lsr #29 │ │ │ │ andeq r0, r0, r4, asr r9 │ │ │ │ eorseq sl, lr, r4, asr #12 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, asr r3 │ │ │ │ + eorseq sl, r7, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #100] @ 7b254 │ │ │ │ ldr r3, [pc, #100] @ 7b258 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44570,15 +44570,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, lsl #28 │ │ │ │ andeq r0, r0, r4, asr ip │ │ │ │ eorseq sl, lr, ip, lsr #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, asr #5 │ │ │ │ + eorseq sl, r7, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b2e8 │ │ │ │ ldr r3, [pc, #104] @ 7b2ec │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44608,15 +44608,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, ror sp │ │ │ │ andeq r0, r0, r8, ror #16 │ │ │ │ eorseq sl, lr, ip, lsl r5 │ │ │ │ andeq r0, r0, r0, ror ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, lsr #4 │ │ │ │ + eorseq sl, r7, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b380 │ │ │ │ ldr r3, [pc, #104] @ 7b384 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44646,15 +44646,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, ror #25 │ │ │ │ muleq r0, ip, r7 │ │ │ │ eorseq sl, lr, r4, lsl #9 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r4, r1, sl │ │ │ │ + eorseq sl, r7, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b418 │ │ │ │ ldr r3, [pc, #104] @ 7b41c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44684,15 +44684,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, asr #24 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ eorseq sl, lr, ip, ror #7 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsheq sl, [r7], -ip @ │ │ │ │ + eorseq sl, r7, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b4b4 │ │ │ │ ldr r3, [pc, #108] @ 7b4b8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44723,15 +44723,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c4bb0 │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ eorseq sl, lr, r4, asr r3 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, rrx │ │ │ │ + eorseq sl, r7, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b550 │ │ │ │ ldr r3, [pc, #108] @ 7b554 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44762,15 +44762,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, lsl fp │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ @ instruction: 0x003ea2b8 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r4, asr #31 │ │ │ │ + eorseq sl, r7, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b5ec │ │ │ │ ldr r3, [pc, #108] @ 7b5f0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44801,15 +44801,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, ror sl │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ eorseq sl, lr, ip, lsl r2 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, lsr #30 │ │ │ │ + eorseq sl, r7, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b684 │ │ │ │ ldr r3, [pc, #104] @ 7b688 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44839,15 +44839,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c49dc │ │ │ │ andeq r0, r0, r0, lsl #18 │ │ │ │ eorseq sl, lr, r0, lsl #3 │ │ │ │ andeq r0, r0, r0, lsl r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r0, lr, r9 │ │ │ │ + eorseq r9, r7, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b720 │ │ │ │ ldr r3, [pc, #108] @ 7b724 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44878,15 +44878,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, asr #18 │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ eorseq sl, lr, r8, ror #1 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00379df4 │ │ │ │ + @ instruction: 0x00379edc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b7bc │ │ │ │ ldr r3, [pc, #108] @ 7b7c0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44917,15 +44917,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, lsr #17 │ │ │ │ andeq r0, r0, ip, lsr #10 │ │ │ │ eorseq sl, lr, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, asr sp │ │ │ │ + eorseq r9, r7, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #100] @ 7b850 │ │ │ │ ldr r3, [pc, #100] @ 7b854 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44953,15 +44953,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, ip, lsl #16 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ @ instruction: 0x003e9fb0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r4, asr #25 │ │ │ │ + eorseq r9, r7, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b8e4 │ │ │ │ ldr r3, [pc, #104] @ 7b8e8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44991,15 +44991,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, ip, ror r7 │ │ │ │ andeq r0, r0, r0, lsl #25 │ │ │ │ eorseq r9, lr, r0, lsr #30 │ │ │ │ andeq r0, r0, r8, ror r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r0, lsr ip │ │ │ │ + eorseq r9, r7, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b980 │ │ │ │ ldr r3, [pc, #108] @ 7b984 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45030,15 +45030,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, ror #13 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ eorseq r9, lr, r8, lsl #29 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r4, fp, r9 │ │ │ │ + eorseq r9, r7, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7ba18 │ │ │ │ ldr r3, [pc, #104] @ 7ba1c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45068,15 +45068,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, asr #12 │ │ │ │ andeq r0, r0, r0, lsr r4 │ │ │ │ eorseq r9, lr, ip, ror #27 │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00379afc │ │ │ │ + eorseq r9, r7, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7bab4 │ │ │ │ ldr r3, [pc, #108] @ 7bab8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45107,15 +45107,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c45b0 │ │ │ │ andeq r0, r0, r8, lsl #21 │ │ │ │ eorseq r9, lr, r4, asr sp │ │ │ │ andeq r0, r0, ip, ror #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r0, ror #20 │ │ │ │ + eorseq r9, r7, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bb4c │ │ │ │ ldr r3, [pc, #104] @ 7bb50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45144,15 +45144,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, lsl r5 │ │ │ │ muleq r0, r4, r6 │ │ │ │ @ instruction: 0x003e9cb8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, asr #19 │ │ │ │ + @ instruction: 0x00379ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bbe0 │ │ │ │ ldr r3, [pc, #104] @ 7bbe4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45181,15 +45181,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, lsl #9 │ │ │ │ andeq r0, r0, ip, lsr #16 │ │ │ │ eorseq r9, lr, r4, lsr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r4, lsr r9 │ │ │ │ + eorseq r9, r7, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7bc78 │ │ │ │ ldr r3, [pc, #108] @ 7bc7c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45220,15 +45220,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, ip, ror #7 │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ mlaseq lr, r0, fp, r9 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, ip, r8, r9 │ │ │ │ + eorseq r9, r7, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7bd14 │ │ │ │ ldr r3, [pc, #108] @ 7bd18 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45259,15 +45259,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, asr r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x003e9af4 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r0, lsl #16 │ │ │ │ + eorseq r9, r7, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bdac │ │ │ │ ldr r3, [pc, #104] @ 7bdb0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45296,15 +45296,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c42b4 │ │ │ │ andeq r0, r0, r4, lsl sp │ │ │ │ eorseq r9, lr, r8, asr sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, ror #14 │ │ │ │ + eorseq r9, r7, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7be40 │ │ │ │ ldr r3, [pc, #104] @ 7be44 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45334,15 +45334,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ eorseq r9, lr, r4, asr #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003796d4 │ │ │ │ + @ instruction: 0x003797bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #100] @ 7bed4 │ │ │ │ ldr r3, [pc, #100] @ 7bed8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45370,15 +45370,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ eorseq r9, lr, ip, lsr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r0, asr #12 │ │ │ │ + eorseq r9, r7, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bf68 │ │ │ │ ldr r3, [pc, #104] @ 7bf6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45407,15 +45407,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsheq r4, [ip], -r8 @ │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ mlaseq lr, ip, r8, r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, ip, lsr #11 │ │ │ │ + mlaseq r7, r4, r6, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bffc │ │ │ │ ldr r3, [pc, #104] @ 7c000 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45444,15 +45444,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, rrx │ │ │ │ andeq r0, r0, r8, lsr #16 │ │ │ │ eorseq r9, lr, r8, lsl #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, lsl r5 │ │ │ │ + eorseq r9, r7, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7c090 │ │ │ │ ldr r3, [pc, #104] @ 7c094 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45481,15 +45481,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c3fd0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq r9, lr, r4, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r4, lsl #9 │ │ │ │ + eorseq r9, r7, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7c124 │ │ │ │ ldr r3, [pc, #104] @ 7c128 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45518,15 +45518,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, ip, lsr pc │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ eorseq r9, lr, r0, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003793f0 │ │ │ │ + @ instruction: 0x003794d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7c1b8 │ │ │ │ ldr r3, [pc, #104] @ 7c1bc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45555,15 +45555,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r8, lsr #29 │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ eorseq r9, lr, ip, asr #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, ip, asr r3 │ │ │ │ + eorseq r9, r7, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7c24c │ │ │ │ ldr r3, [pc, #104] @ 7c250 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45593,15 +45593,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r4, lsl lr │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x003e95b8 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, asr #5 │ │ │ │ + @ instruction: 0x003793b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7c2e8 │ │ │ │ ldr r3, [pc, #108] @ 7c2ec │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45632,15 +45632,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, ip, ror sp │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ eorseq r9, lr, r0, lsr #10 │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, ip, lsr #4 │ │ │ │ + eorseq r9, r7, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7c384 │ │ │ │ ldr r3, [pc, #108] @ 7c388 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45671,15 +45671,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r0, ror #25 │ │ │ │ andeq r0, r0, r4, asr #9 │ │ │ │ eorseq r9, lr, r4, lsl #9 │ │ │ │ andeq r0, r0, r8, lsr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r0, r1, r9 │ │ │ │ + eorseq r9, r7, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7c420 │ │ │ │ ldr r3, [pc, #108] @ 7c424 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45710,15 +45710,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r4, asr #24 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ eorseq r9, lr, r8, ror #7 │ │ │ │ andeq r0, r0, r0, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsheq r9, [r7], -r4 @ │ │ │ │ + @ instruction: 0x003791dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ tst r0, #1 │ │ │ │ @@ -45837,15 +45837,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, ip, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eorseq r9, lr, r0, lsr #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00378ef4 │ │ │ │ + @ instruction: 0x00378fdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #172] @ 7c6f8 │ │ │ │ ldr r3, [pc, #172] @ 7c6fc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45892,15 +45892,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, ip, lsr #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq r9, lr, r0, asr r1 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, ip, lsl lr │ │ │ │ + eorseq r8, r7, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #172] @ 7c7d4 │ │ │ │ ldr r3, [pc, #172] @ 7c7d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45947,15 +45947,15 @@ │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 7c7a0 │ │ │ │ @ instruction: 0x003c38d0 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ eorseq r9, lr, r4, ror r0 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, ip, ror #26 │ │ │ │ + eorseq r8, r7, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7c86c │ │ │ │ ldr r3, [pc, #104] @ 7c870 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45984,15 +45984,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c37f4 │ │ │ │ muleq r0, r0, sl │ │ │ │ mlaseq lr, r8, pc, r8 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, lsr #25 │ │ │ │ + mlaseq r7, r0, sp, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7c904 │ │ │ │ ldr r3, [pc, #108] @ 7c908 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46022,15 +46022,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r0, ror #14 │ │ │ │ andeq r0, r0, r0, lsl #7 │ │ │ │ eorseq r8, lr, r4, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r0, lsl ip │ │ │ │ + @ instruction: 0x00378cf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7c99c │ │ │ │ ldr r3, [pc, #108] @ 7c9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46060,15 +46060,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r8, asr #13 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ eorseq r8, lr, ip, ror #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, ror fp │ │ │ │ + eorseq r8, r7, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7ca34 │ │ │ │ ldr r3, [pc, #108] @ 7ca38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46098,15 +46098,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r0, lsr r6 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ @ instruction: 0x003e8dd4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r0, ror #21 │ │ │ │ + eorseq r8, r7, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7cacc │ │ │ │ ldr r3, [pc, #108] @ 7cad0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46136,15 +46136,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r8, r5, r3 │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ eorseq r8, lr, ip, lsr sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, asr #20 │ │ │ │ + eorseq r8, r7, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #112] @ 7cb68 │ │ │ │ ldr r3, [pc, #112] @ 7cb6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46175,15 +46175,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r0, lsl #10 │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ eorseq r8, lr, r4, lsr #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, ip, lsr #19 │ │ │ │ + mlaseq r7, r4, sl, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7cbfc │ │ │ │ ldr r3, [pc, #104] @ 7cc00 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46213,15 +46213,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r4, ror #8 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ eorseq r8, lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, lsl r9 │ │ │ │ + eorseq r8, r7, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 50480 │ │ │ │ bl 4fff4 │ │ │ │ @@ -46724,15 +46724,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, ror #24 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ eorseq r8, lr, ip, lsl #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, lsl r1 │ │ │ │ + eorseq r8, r7, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7d49c │ │ │ │ ldr r3, [pc, #116] @ 7d4a0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46764,15 +46764,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c2bd0 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ eorseq r8, lr, r4, ror r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, ror r0 │ │ │ │ + eorseq r8, r7, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #112] @ 7d538 │ │ │ │ ldr r3, [pc, #112] @ 7d53c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46804,15 +46804,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r0, lsr fp │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x003e82d4 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00377fdc │ │ │ │ + eorseq r8, r7, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #112] @ 7d5d8 │ │ │ │ ldr r3, [pc, #112] @ 7d5dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46843,15 +46843,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r0, sl, r2 │ │ │ │ andeq r0, r0, r4, lsr #14 │ │ │ │ eorseq r8, lr, r4, lsr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, ip, lsr pc │ │ │ │ + eorseq r8, r7, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #112] @ 7d674 │ │ │ │ ldr r3, [pc, #112] @ 7d678 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46882,15 +46882,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c29f4 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ mlaseq lr, r8, r1, r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, lsr #29 │ │ │ │ + eorseq r7, r7, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7d70c │ │ │ │ ldr r3, [pc, #108] @ 7d710 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46920,15 +46920,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, asr r9 │ │ │ │ andeq r0, r0, r0, ror #11 │ │ │ │ ldrsheq r8, [lr], -ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r8, lsl #28 │ │ │ │ + @ instruction: 0x00377ef0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #184] @ 7d7f0 │ │ │ │ ldr r3, [pc, #184] @ 7d7f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46977,15 +46977,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r0, asr #17 │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ eorseq r8, lr, r4, rrx │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r4, lsr #26 │ │ │ │ + eorseq r7, r7, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -47140,15 +47140,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c25f4 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ mlaseq lr, r8, sp, r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r8, sl, r7 │ │ │ │ + eorseq r7, r7, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7db20 │ │ │ │ ldr r3, [pc, #120] @ 7db24 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47181,15 +47181,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r0, asr r5 │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ @ instruction: 0x003e7cf4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003779f4 │ │ │ │ + @ instruction: 0x00377adc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7dbc4 │ │ │ │ ldr r3, [pc, #120] @ 7dbc8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47222,15 +47222,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, ip, lsr #9 │ │ │ │ @ instruction: 0x00000bbc │ │ │ │ eorseq r7, lr, r0, asr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, asr r9 │ │ │ │ + eorseq r7, r7, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7dc64 │ │ │ │ ldr r3, [pc, #116] @ 7dc68 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47262,15 +47262,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, lsl #8 │ │ │ │ muleq r0, r8, r9 │ │ │ │ eorseq r7, lr, ip, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003778b0 │ │ │ │ + mlaseq r7, r8, r9, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7dd04 │ │ │ │ ldr r3, [pc, #116] @ 7dd08 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47302,15 +47302,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, ror #6 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ eorseq r7, lr, ip, lsl #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, lsl r8 │ │ │ │ + @ instruction: 0x003778f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7dda4 │ │ │ │ ldr r3, [pc, #116] @ 7dda8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47342,15 +47342,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, asr #5 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ eorseq r7, lr, ip, ror #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, ror r7 │ │ │ │ + eorseq r7, r7, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7de44 │ │ │ │ ldr r3, [pc, #116] @ 7de48 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47382,15 +47382,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, lsr #4 │ │ │ │ muleq r0, r4, r5 │ │ │ │ eorseq r7, lr, ip, asr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003776d0 │ │ │ │ + @ instruction: 0x003777b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7dee4 │ │ │ │ ldr r3, [pc, #116] @ 7dee8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47422,15 +47422,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, lsl #3 │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ eorseq r7, lr, ip, lsr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, lsr r6 │ │ │ │ + eorseq r7, r7, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7df84 │ │ │ │ ldr r3, [pc, #116] @ 7df88 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47462,15 +47462,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ eorseq r7, lr, ip, lsl #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r0, r5, r7 │ │ │ │ + eorseq r7, r7, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7e024 │ │ │ │ ldr r3, [pc, #116] @ 7e028 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47502,15 +47502,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ eorseq r7, lr, ip, ror #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003774f0 │ │ │ │ + @ instruction: 0x003775d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7e0c4 │ │ │ │ ldr r3, [pc, #116] @ 7e0c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47542,15 +47542,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, lsr #31 │ │ │ │ andeq r0, r0, ip, ror r5 │ │ │ │ eorseq r7, lr, ip, asr #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, asr r4 │ │ │ │ + eorseq r7, r7, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7e164 │ │ │ │ ldr r3, [pc, #116] @ 7e168 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47582,15 +47582,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, lsl #30 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ eorseq r7, lr, ip, lsr #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003773b0 │ │ │ │ + mlaseq r7, r8, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e208 │ │ │ │ ldr r3, [pc, #120] @ 7e20c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47623,15 +47623,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, ror #28 │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ eorseq r7, lr, ip, lsl #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, ip, lsl #6 │ │ │ │ + @ instruction: 0x003773f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e2ac │ │ │ │ ldr r3, [pc, #120] @ 7e2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47664,15 +47664,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r4, asr #27 │ │ │ │ andeq r0, r0, r8, lsl r7 │ │ │ │ eorseq r7, lr, r8, ror #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r8, ror #4 │ │ │ │ + eorseq r7, r7, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7e34c │ │ │ │ ldr r3, [pc, #116] @ 7e350 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47704,15 +47704,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, lsr #26 │ │ │ │ muleq r0, ip, r5 │ │ │ │ eorseq r7, lr, r4, asr #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r8, asr #3 │ │ │ │ + @ instruction: 0x003772b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e3f0 │ │ │ │ ldr r3, [pc, #120] @ 7e3f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47745,15 +47745,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, lsl #25 │ │ │ │ andeq r0, r0, r8, lsl r9 │ │ │ │ eorseq r7, lr, r4, lsr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r4, lsr #2 │ │ │ │ + eorseq r7, r7, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ tst r0, #1 │ │ │ │ @@ -47912,15 +47912,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r4, ror #19 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ eorseq r7, lr, r8, lsl #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r8, lsl #29 │ │ │ │ + eorseq r6, r7, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e730 │ │ │ │ ldr r3, [pc, #120] @ 7e734 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47953,15 +47953,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, asr #18 │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ eorseq r7, lr, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r4, ror #27 │ │ │ │ + eorseq r6, r7, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e7d4 │ │ │ │ ldr r3, [pc, #120] @ 7e7d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47994,15 +47994,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, ip, r8, r1 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ eorseq r7, lr, r0, asr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r0, asr #26 │ │ │ │ + eorseq r6, r7, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7e87c │ │ │ │ ldr r3, [pc, #124] @ 7e880 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48036,15 +48036,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c17f8 │ │ │ │ andeq r0, r0, r0, asr ip │ │ │ │ mlaseq lr, ip, pc, r6 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r8, ip, r6 │ │ │ │ + eorseq r6, r7, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7e924 │ │ │ │ ldr r3, [pc, #124] @ 7e928 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48078,15 +48078,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, asr r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x003e6ef4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00376bf0 │ │ │ │ + @ instruction: 0x00376cd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7e9cc │ │ │ │ ldr r3, [pc, #124] @ 7e9d0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48120,15 +48120,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, lsr #13 │ │ │ │ muleq r0, ip, r3 │ │ │ │ eorseq r6, lr, ip, asr #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r8, asr #22 │ │ │ │ + eorseq r6, r7, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7ea74 │ │ │ │ ldr r3, [pc, #124] @ 7ea78 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48162,15 +48162,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, lsl #12 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ eorseq r6, lr, r4, lsr #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r0, lsr #21 │ │ │ │ + eorseq r6, r7, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7eb18 │ │ │ │ ldr r3, [pc, #120] @ 7eb1c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48203,15 +48203,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, asr r5 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ @ instruction: 0x003e6cfc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003769fc │ │ │ │ + eorseq r6, r7, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7ebc0 │ │ │ │ ldr r3, [pc, #124] @ 7ebc4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48245,15 +48245,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c14b4 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ eorseq r6, lr, r8, asr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r4, asr r9 │ │ │ │ + eorseq r6, r7, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7ec68 │ │ │ │ ldr r3, [pc, #124] @ 7ec6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48287,15 +48287,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, ip, lsl #8 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ @ instruction: 0x003e6bb0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, ip, lsr #17 │ │ │ │ + mlaseq r7, r4, r9, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #196] @ 7ed58 │ │ │ │ ldr r3, [pc, #196] @ 7ed5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48347,15 +48347,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r4, ror #6 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ eorseq r6, lr, r8, lsl #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003767bc │ │ │ │ + eorseq r6, r7, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7ee00 │ │ │ │ ldr r3, [pc, #124] @ 7ee04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48389,15 +48389,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r4, ror r2 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ eorseq r6, lr, r8, lsl sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r4, lsl r7 │ │ │ │ + @ instruction: 0x003767fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7eea8 │ │ │ │ ldr r3, [pc, #124] @ 7eeac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48431,15 +48431,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, ip, asr #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eorseq r6, lr, r0, ror r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, ip, ror #12 │ │ │ │ + eorseq r6, r7, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 50480 │ │ │ │ bl 4fff4 │ │ │ │ @@ -48987,15 +48987,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r0, lsr #18 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ eorseq r6, lr, r4, asr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00375dbc │ │ │ │ + eorseq r5, r7, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7f804 │ │ │ │ ldr r3, [pc, #128] @ 7f808 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49030,15 +49030,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r4, ror r8 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ eorseq r6, lr, r8, lsl r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r0, lsl sp │ │ │ │ + @ instruction: 0x00375df8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7f8b0 │ │ │ │ ldr r3, [pc, #128] @ 7f8b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49073,15 +49073,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r8, asr #15 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ eorseq r5, lr, ip, ror #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r4, ror #24 │ │ │ │ + eorseq r5, r7, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7f95c │ │ │ │ ldr r3, [pc, #128] @ 7f960 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49116,15 +49116,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, ip, lsl r7 │ │ │ │ andeq r0, r0, r4, asr sl │ │ │ │ eorseq r5, lr, r0, asr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00375bb8 │ │ │ │ + eorseq r5, r7, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fa08 │ │ │ │ ldr r3, [pc, #128] @ 7fa0c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49159,15 +49159,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r0, ror r6 │ │ │ │ andeq r0, r0, r4, ror #23 │ │ │ │ eorseq r5, lr, r4, lsl lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, ip, lsl #22 │ │ │ │ + @ instruction: 0x00375bf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fab4 │ │ │ │ ldr r3, [pc, #128] @ 7fab8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49202,15 +49202,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r4, asr #11 │ │ │ │ andeq r0, r0, ip, lsl #17 │ │ │ │ eorseq r5, lr, r8, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r0, ror #20 │ │ │ │ + eorseq r5, r7, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fb60 │ │ │ │ ldr r3, [pc, #128] @ 7fb64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49245,15 +49245,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ @ instruction: 0x003e5cbc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003759b4 │ │ │ │ + mlaseq r7, ip, sl, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fc0c │ │ │ │ ldr r3, [pc, #128] @ 7fc10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49288,15 +49288,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, ip, ror #8 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ eorseq r5, lr, r0, lsl ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r8, lsl #18 │ │ │ │ + @ instruction: 0x003759f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fcb8 │ │ │ │ ldr r3, [pc, #128] @ 7fcbc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49331,15 +49331,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r0, asr #7 │ │ │ │ @ instruction: 0x00000cb4 │ │ │ │ eorseq r5, lr, r4, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, ip, asr r8 │ │ │ │ + eorseq r5, r7, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fd64 │ │ │ │ ldr r3, [pc, #128] @ 7fd68 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49374,15 +49374,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r4, lsl r3 │ │ │ │ @ instruction: 0x00000cbc │ │ │ │ @ instruction: 0x003e5ab8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003757b0 │ │ │ │ + mlaseq r7, r8, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #132] @ 7fe14 │ │ │ │ ldr r3, [pc, #132] @ 7fe18 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49418,15 +49418,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r8, ror #4 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ eorseq r5, lr, ip, lsl #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r0, lsl #14 │ │ │ │ + eorseq r5, r7, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #132] @ 7fec4 │ │ │ │ ldr r3, [pc, #132] @ 7fec8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49462,15 +49462,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c01b8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ eorseq r5, lr, ip, asr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r0, asr r6 │ │ │ │ + eorseq r5, r7, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -67112,29 +67112,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ eorseq pc, sl, r0, asr r1 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - eorseq r7, r6, ip, ror r6 │ │ │ │ - eorseq r7, r6, r0, ror #12 │ │ │ │ - eorseq r7, r6, r8, asr #12 │ │ │ │ + eorseq r7, r6, r4, ror #14 │ │ │ │ + eorseq r7, r6, r8, asr #14 │ │ │ │ + eorseq r7, r6, r0, lsr r7 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x003675bc │ │ │ │ - eorseq r7, r6, r0, lsr #11 │ │ │ │ - eorseq r7, r6, r0, asr r5 │ │ │ │ - mlaseq r6, ip, r5, r7 │ │ │ │ - eorseq r7, r6, r8, lsr r4 │ │ │ │ - eorseq r7, r6, ip, lsl #8 │ │ │ │ - eorseq ip, r6, r0, lsr r1 │ │ │ │ - eorseq sp, r8, r4, lsl #30 │ │ │ │ - eorseq r4, r6, r0, ror #1 │ │ │ │ - eorseq r7, r6, r8, lsl #4 │ │ │ │ + eorseq r7, r6, r4, lsr #13 │ │ │ │ + eorseq r7, r6, r8, lsl #13 │ │ │ │ + eorseq r7, r6, r8, lsr r6 │ │ │ │ + eorseq r7, r6, r4, lsl #13 │ │ │ │ + eorseq r7, r6, r0, lsr #10 │ │ │ │ + @ instruction: 0x003674f4 │ │ │ │ + eorseq ip, r6, r8, lsl r2 │ │ │ │ + eorseq sp, r8, ip, ror #31 │ │ │ │ + eorseq r4, r6, r8, asr #3 │ │ │ │ + @ instruction: 0x003672f0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ @@ -84317,109 +84317,109 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r9, r4, ror r0 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r9, r0, asr r0 @ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r5, ip, ror r1 │ │ │ │ - eorseq r7, r5, ip, asr r4 │ │ │ │ + eorseq r7, r5, r4, ror #4 │ │ │ │ + eorseq r7, r5, r4, asr #10 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - eorseq r7, r5, ip, asr r1 │ │ │ │ + eorseq r7, r5, r4, asr #4 │ │ │ │ eorseq lr, r9, ip, lsl #22 │ │ │ │ - eorseq r6, r5, r8, asr #30 │ │ │ │ - eorseq sl, r7, r0, ror #19 │ │ │ │ - eorseq r1, r6, ip, lsl #3 │ │ │ │ - eorseq r7, r5, ip, lsr r1 │ │ │ │ - eorseq r6, r5, r4, asr #31 │ │ │ │ - eorseq r6, r5, r4, lsr #28 │ │ │ │ - @ instruction: 0x003571b0 │ │ │ │ - mlaseq r5, r0, sp, r6 │ │ │ │ - mlaseq r5, r4, sp, r6 │ │ │ │ - @ instruction: 0x00360fd0 │ │ │ │ - @ instruction: 0x00356fd4 │ │ │ │ - eorseq r6, r5, r8, lsr #28 │ │ │ │ - eorseq r6, r5, r8, asr #24 │ │ │ │ - mlaseq r5, r4, lr, r6 │ │ │ │ - eorseq r6, r5, r4, lsr #24 │ │ │ │ - @ instruction: 0x00356bf0 │ │ │ │ - eorseq r6, r5, r4, lsl #30 │ │ │ │ - eorseq r6, r5, ip, asr #23 │ │ │ │ - eorseq r6, r5, ip, asr #20 │ │ │ │ - mlaseq r5, r8, ip, r6 │ │ │ │ + eorseq r7, r5, r0, lsr r0 │ │ │ │ + eorseq sl, r7, r8, asr #21 │ │ │ │ + eorseq r1, r6, r4, ror r2 │ │ │ │ + eorseq r7, r5, r4, lsr #4 │ │ │ │ + eorseq r7, r5, ip, lsr #1 │ │ │ │ + eorseq r6, r5, ip, lsl #30 │ │ │ │ + mlaseq r5, r8, r2, r7 │ │ │ │ + eorseq r6, r5, r8, ror lr │ │ │ │ + eorseq r6, r5, ip, ror lr │ │ │ │ + ldrheq r1, [r6], -r8 @ │ │ │ │ + ldrheq r7, [r5], -ip @ │ │ │ │ + eorseq r6, r5, r0, lsl pc │ │ │ │ + eorseq r6, r5, r0, lsr sp │ │ │ │ + eorseq r6, r5, ip, ror pc │ │ │ │ + eorseq r6, r5, ip, lsl #26 │ │ │ │ + @ instruction: 0x00356cd8 │ │ │ │ + eorseq r6, r5, ip, ror #31 │ │ │ │ + @ instruction: 0x00356cb4 │ │ │ │ + eorseq r6, r5, r4, lsr fp │ │ │ │ + eorseq r6, r5, r0, lsl #27 │ │ │ │ eorseq r3, ip, r4, lsl ip │ │ │ │ - eorseq sl, r7, r0, lsr #9 │ │ │ │ - eorseq r6, r5, ip, ror #18 │ │ │ │ - eorseq sl, r7, ip, lsl r4 │ │ │ │ - eorseq sl, r7, r0, lsl r4 │ │ │ │ - eorseq r6, r5, ip, asr #18 │ │ │ │ - @ instruction: 0x0037a3fc │ │ │ │ - eorseq r6, r5, r0, asr #18 │ │ │ │ - eorseq r6, r5, ip, lsr r9 │ │ │ │ - eorseq r0, r6, r0, lsl #23 │ │ │ │ - eorseq r6, r5, r4, lsl #23 │ │ │ │ - @ instruction: 0x003568dc │ │ │ │ - eorseq sl, r7, ip, lsl #7 │ │ │ │ - eorseq r6, r5, r8, asr #17 │ │ │ │ - eorseq sl, r7, r8, ror r3 │ │ │ │ - eorseq r6, r5, r4, asr #18 │ │ │ │ - @ instruction: 0x003569f0 │ │ │ │ - eorseq r6, r5, r8, lsr #19 │ │ │ │ - eorseq r6, r5, ip, lsl r9 │ │ │ │ + eorseq sl, r7, r8, lsl #11 │ │ │ │ + eorseq r6, r5, r4, asr sl │ │ │ │ + eorseq sl, r7, r4, lsl #10 │ │ │ │ + @ instruction: 0x0037a4f8 │ │ │ │ + eorseq r6, r5, r4, lsr sl │ │ │ │ + eorseq sl, r7, r4, ror #9 │ │ │ │ + eorseq r6, r5, r8, lsr #20 │ │ │ │ + eorseq r6, r5, r4, lsr #20 │ │ │ │ + eorseq r0, r6, r8, ror #24 │ │ │ │ + eorseq r6, r5, ip, ror #24 │ │ │ │ + eorseq r6, r5, r4, asr #19 │ │ │ │ + eorseq sl, r7, r4, ror r4 │ │ │ │ + @ instruction: 0x003569b0 │ │ │ │ + eorseq sl, r7, r0, ror #8 │ │ │ │ + eorseq r6, r5, ip, lsr #20 │ │ │ │ + @ instruction: 0x00356ad8 │ │ │ │ + mlaseq r5, r0, sl, r6 │ │ │ │ + eorseq r6, r5, r4, lsl #20 │ │ │ │ + eorseq r6, r5, r4, asr r9 │ │ │ │ + eorseq r6, r5, r0, lsr #18 │ │ │ │ + @ instruction: 0x0037a3d0 │ │ │ │ + eorseq r6, r5, r8, lsl sl │ │ │ │ + eorseq sl, r7, r8, lsr #7 │ │ │ │ + eorseq r6, r5, r4, ror #17 │ │ │ │ + mlaseq r7, r4, r3, sl │ │ │ │ + @ instruction: 0x003568d0 │ │ │ │ + eorseq sl, r7, r0, lsl #7 │ │ │ │ + @ instruction: 0x003568bc │ │ │ │ + eorseq sl, r7, ip, ror #6 │ │ │ │ + eorseq r6, r5, r0, ror sl │ │ │ │ eorseq r6, r5, ip, ror #16 │ │ │ │ - eorseq r6, r5, r8, lsr r8 │ │ │ │ - eorseq sl, r7, r8, ror #5 │ │ │ │ - eorseq r6, r5, r0, lsr r9 │ │ │ │ + eorseq r6, r5, r8, lsr ip │ │ │ │ + eorseq r6, r5, r8, asr #16 │ │ │ │ eorseq sl, r7, r0, asr #5 │ │ │ │ - @ instruction: 0x003567fc │ │ │ │ - eorseq sl, r7, ip, lsr #5 │ │ │ │ - eorseq r6, r5, r8, ror #15 │ │ │ │ - mlaseq r7, r8, r2, sl │ │ │ │ - @ instruction: 0x003567d4 │ │ │ │ - eorseq sl, r7, r4, lsl #5 │ │ │ │ - eorseq r6, r5, r8, lsl #19 │ │ │ │ - eorseq r6, r5, r4, lsl #15 │ │ │ │ - eorseq r6, r5, r0, asr fp │ │ │ │ - eorseq r6, r5, r0, ror #14 │ │ │ │ - @ instruction: 0x0037a1d8 │ │ │ │ - eorseq pc, r7, r4, asr #5 │ │ │ │ - eorseq r6, r5, r0, lsr #12 │ │ │ │ - eorseq r6, r5, r4, ror #19 │ │ │ │ + eorseq pc, r7, ip, lsr #7 │ │ │ │ + eorseq r6, r5, r8, lsl #14 │ │ │ │ + eorseq r6, r5, ip, asr #21 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ - eorseq pc, r7, r0, lsr #5 │ │ │ │ - eorseq r6, r5, r0, lsl #12 │ │ │ │ - @ instruction: 0x003568fc │ │ │ │ - eorseq pc, r7, ip, ror r2 @ │ │ │ │ - @ instruction: 0x003565d8 │ │ │ │ - eorseq r6, r5, r0, lsr #20 │ │ │ │ + eorseq pc, r7, r8, lsl #7 │ │ │ │ + eorseq r6, r5, r8, ror #13 │ │ │ │ + eorseq r6, r5, r4, ror #19 │ │ │ │ + eorseq pc, r7, r4, ror #6 │ │ │ │ + eorseq r6, r5, r0, asr #13 │ │ │ │ + eorseq r6, r5, r8, lsl #22 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - eorseq sp, r7, ip, asr r2 │ │ │ │ - eorseq r3, r5, ip, ror r4 │ │ │ │ - eorseq r3, r5, r8, lsr #9 │ │ │ │ - eorseq pc, r7, r0, lsr r2 @ │ │ │ │ - mlaseq r5, r0, r5, r6 │ │ │ │ - eorseq r6, r5, ip, asr #13 │ │ │ │ - eorseq pc, r7, r8, ror r0 @ │ │ │ │ - @ instruction: 0x003563d8 │ │ │ │ - mlaseq r5, ip, r7, r6 │ │ │ │ - eorseq pc, r7, r4, asr r0 @ │ │ │ │ - @ instruction: 0x003563b0 │ │ │ │ - @ instruction: 0x003564dc │ │ │ │ + eorseq sp, r7, r4, asr #6 │ │ │ │ + eorseq r3, r5, r4, ror #10 │ │ │ │ + mlaseq r5, r0, r5, r3 │ │ │ │ + eorseq pc, r7, r8, lsl r3 @ │ │ │ │ + eorseq r6, r5, r8, ror r6 │ │ │ │ + @ instruction: 0x003567b4 │ │ │ │ + eorseq pc, r7, r0, ror #2 │ │ │ │ + eorseq r6, r5, r0, asr #9 │ │ │ │ + eorseq r6, r5, r4, lsl #17 │ │ │ │ + eorseq pc, r7, ip, lsr r1 @ │ │ │ │ + mlaseq r5, r8, r4, r6 │ │ │ │ + eorseq r6, r5, r4, asr #11 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ - eorseq sp, r7, r4, lsr r0 │ │ │ │ - eorseq r3, r5, r0, lsl r2 │ │ │ │ - eorseq r6, r5, r8, lsr r3 │ │ │ │ + eorseq sp, r7, ip, lsl r1 │ │ │ │ + @ instruction: 0x003532f8 │ │ │ │ + eorseq r6, r5, r0, lsr #8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq pc, r7, r8 │ │ │ │ - eorseq r6, r5, r4, ror #6 │ │ │ │ - eorseq r6, r5, ip, lsl #14 │ │ │ │ + ldrsheq pc, [r7], -r0 @ │ │ │ │ + eorseq r6, r5, ip, asr #8 │ │ │ │ + @ instruction: 0x003567f4 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ - eorseq lr, r7, r4, ror #31 │ │ │ │ - eorseq r6, r5, r4, asr #6 │ │ │ │ - eorseq r6, r5, r8, lsl #14 │ │ │ │ + eorseq pc, r7, ip, asr #1 │ │ │ │ + eorseq r6, r5, ip, lsr #8 │ │ │ │ + @ instruction: 0x003567f0 │ │ │ │ ldr r3, [pc, #-80] @ a20a4 │ │ │ │ ldr r1, [pc, #-80] @ a20a8 │ │ │ │ ldr r0, [pc, #-80] @ a20ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #896 @ 0x380 │ │ │ │ @@ -85288,94 +85288,94 @@ │ │ │ │ sub r3, r3, #856 @ 0x358 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0039ddfc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0039ddd0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r5, r5, r4, asr lr │ │ │ │ - eorseq r5, r5, r4, asr lr │ │ │ │ - mlaseq r6, r8, r0, r0 │ │ │ │ - eorseq r6, r5, r8, lsr #1 │ │ │ │ + eorseq r5, r5, ip, lsr pc │ │ │ │ + eorseq r5, r5, ip, lsr pc │ │ │ │ + eorseq r0, r6, r0, lsl #3 │ │ │ │ + mlaseq r5, r0, r1, r6 │ │ │ │ eorseq sp, r9, r4, lsr r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ + eorseq r5, r5, r8, ror lr │ │ │ │ + eorseq r6, r5, r4, asr #1 │ │ │ │ + eorseq r5, r5, r0, lsr #28 │ │ │ │ + eorseq r5, r5, r4, lsl lr │ │ │ │ + eorseq r0, r6, r4, rrx │ │ │ │ + eorseq r6, r5, r4, lsl r0 │ │ │ │ mlaseq r5, r0, sp, r5 │ │ │ │ - @ instruction: 0x00355fdc │ │ │ │ - eorseq r5, r5, r8, lsr sp │ │ │ │ - eorseq r5, r5, ip, lsr #26 │ │ │ │ - eorseq pc, r5, ip, ror pc @ │ │ │ │ - eorseq r5, r5, ip, lsr #30 │ │ │ │ - eorseq r5, r5, r8, lsr #25 │ │ │ │ - @ instruction: 0x003561b0 │ │ │ │ - eorseq r5, r5, r4, lsr ip │ │ │ │ - @ instruction: 0x003796dc │ │ │ │ - eorseq r5, r5, ip, lsl ip │ │ │ │ - eorseq r9, r7, r4, asr #13 │ │ │ │ - @ instruction: 0x00355bd4 │ │ │ │ - eorseq r6, r5, r4, asr #2 │ │ │ │ - eorseq r5, r5, r0, asr fp │ │ │ │ - eorseq r5, r5, r8, lsl #22 │ │ │ │ + mlaseq r5, r8, r2, r6 │ │ │ │ + eorseq r5, r5, ip, lsl sp │ │ │ │ + eorseq r9, r7, r4, asr #15 │ │ │ │ + eorseq r5, r5, r4, lsl #26 │ │ │ │ + eorseq r9, r7, ip, lsr #15 │ │ │ │ + @ instruction: 0x00355cbc │ │ │ │ + eorseq r6, r5, ip, lsr #4 │ │ │ │ + eorseq r5, r5, r8, lsr ip │ │ │ │ + @ instruction: 0x00355bf0 │ │ │ │ + @ instruction: 0x00355bf8 │ │ │ │ + eorseq pc, r5, ip, lsr #28 │ │ │ │ + eorseq r5, r5, ip, lsr lr │ │ │ │ + eorseq r9, r7, r4, asr #12 │ │ │ │ + eorseq r5, r5, r8, lsl #23 │ │ │ │ + ldrheq r6, [r5], -r8 @ │ │ │ │ + eorseq r5, r5, r0, asr #22 │ │ │ │ + eorseq r9, r7, r8, ror #11 │ │ │ │ + eorseq r5, r5, r8, lsr #22 │ │ │ │ + @ instruction: 0x003795d0 │ │ │ │ eorseq r5, r5, r0, lsl fp │ │ │ │ - eorseq pc, r5, r4, asr #26 │ │ │ │ - eorseq r5, r5, r4, asr sp │ │ │ │ - eorseq r9, r7, ip, asr r5 │ │ │ │ - eorseq r5, r5, r0, lsr #21 │ │ │ │ - @ instruction: 0x00355fd0 │ │ │ │ - eorseq r5, r5, r8, asr sl │ │ │ │ - eorseq r9, r7, r0, lsl #10 │ │ │ │ - eorseq r5, r5, r0, asr #20 │ │ │ │ - eorseq r9, r7, r8, ror #9 │ │ │ │ - eorseq r5, r5, r8, lsr #20 │ │ │ │ - @ instruction: 0x003794d0 │ │ │ │ - eorseq r5, r5, r0, lsl sl │ │ │ │ - @ instruction: 0x003794b8 │ │ │ │ - @ instruction: 0x00355fbc │ │ │ │ - @ instruction: 0x003559fc │ │ │ │ - eorseq r9, r7, ip, asr #8 │ │ │ │ - eorseq r9, r7, r8, lsr r4 │ │ │ │ - eorseq r9, r7, ip, lsr #8 │ │ │ │ - eorseq r5, r5, ip, asr r9 │ │ │ │ - eorseq r5, r5, r8, lsr #23 │ │ │ │ - eorseq r5, r5, r4, lsr r9 │ │ │ │ - @ instruction: 0x003793dc │ │ │ │ - eorseq r5, r5, ip, lsl #18 │ │ │ │ - @ instruction: 0x00355ed8 │ │ │ │ - @ instruction: 0x003558b8 │ │ │ │ - eorseq r9, r7, r0, ror #6 │ │ │ │ - @ instruction: 0x003558d4 │ │ │ │ - eorseq r9, r7, ip, asr #6 │ │ │ │ - eorseq lr, r7, r4, lsr r4 │ │ │ │ - eorseq r5, r5, ip, lsr sp │ │ │ │ - eorseq r5, r5, r8, ror #26 │ │ │ │ - eorseq lr, r7, r0, lsl r4 │ │ │ │ - eorseq r5, r5, r4, ror ip │ │ │ │ - @ instruction: 0x00355cb8 │ │ │ │ - eorseq lr, r7, ip, ror #7 │ │ │ │ - eorseq r5, r5, r0, asr ip │ │ │ │ - eorseq r5, r5, r0, ror #25 │ │ │ │ - eorseq lr, r7, r8, asr #7 │ │ │ │ - eorseq r5, r5, ip, lsr #24 │ │ │ │ - eorseq r5, r5, ip, lsr #25 │ │ │ │ - eorseq lr, r7, r4, lsr #7 │ │ │ │ - eorseq r5, r5, r8, lsl #24 │ │ │ │ - eorseq r5, r5, r0, ror #24 │ │ │ │ - eorseq lr, r7, r0, lsl #7 │ │ │ │ - eorseq r5, r5, r4, ror #23 │ │ │ │ - eorseq r5, r5, r8, lsl ip │ │ │ │ - eorseq ip, r7, r0, ror #6 │ │ │ │ - eorseq r2, r5, ip, lsr r5 │ │ │ │ - eorseq r5, r5, r4, ror #12 │ │ │ │ + @ instruction: 0x003795b8 │ │ │ │ + @ instruction: 0x00355af8 │ │ │ │ + eorseq r9, r7, r0, lsr #11 │ │ │ │ + eorseq r6, r5, r4, lsr #1 │ │ │ │ + eorseq r5, r5, r4, ror #21 │ │ │ │ + eorseq r9, r7, r4, lsr r5 │ │ │ │ + eorseq r9, r7, r0, lsr #10 │ │ │ │ + eorseq r9, r7, r4, lsl r5 │ │ │ │ + eorseq r5, r5, r4, asr #20 │ │ │ │ + mlaseq r5, r0, ip, r5 │ │ │ │ + eorseq r5, r5, ip, lsl sl │ │ │ │ + eorseq r9, r7, r4, asr #9 │ │ │ │ + @ instruction: 0x003559f4 │ │ │ │ + eorseq r5, r5, r0, asr #31 │ │ │ │ + eorseq r5, r5, r0, lsr #19 │ │ │ │ + eorseq r9, r7, r8, asr #8 │ │ │ │ + @ instruction: 0x003559bc │ │ │ │ + eorseq r9, r7, r4, lsr r4 │ │ │ │ + eorseq lr, r7, ip, lsl r5 │ │ │ │ + eorseq r5, r5, r4, lsr #28 │ │ │ │ + eorseq r5, r5, r0, asr lr │ │ │ │ + @ instruction: 0x0037e4f8 │ │ │ │ + eorseq r5, r5, ip, asr sp │ │ │ │ + eorseq r5, r5, r0, lsr #27 │ │ │ │ + @ instruction: 0x0037e4d4 │ │ │ │ + eorseq r5, r5, r8, lsr sp │ │ │ │ + eorseq r5, r5, r8, asr #27 │ │ │ │ + @ instruction: 0x0037e4b0 │ │ │ │ + eorseq r5, r5, r4, lsl sp │ │ │ │ + mlaseq r5, r4, sp, r5 │ │ │ │ + eorseq lr, r7, ip, lsl #9 │ │ │ │ + @ instruction: 0x00355cf0 │ │ │ │ + eorseq r5, r5, r8, asr #26 │ │ │ │ + eorseq lr, r7, r8, ror #8 │ │ │ │ + eorseq r5, r5, ip, asr #25 │ │ │ │ + eorseq r5, r5, r0, lsl #26 │ │ │ │ + eorseq ip, r7, r8, asr #8 │ │ │ │ + eorseq r2, r5, r4, lsr #12 │ │ │ │ + eorseq r5, r5, ip, asr #14 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq lr, r7, r4, lsr r3 │ │ │ │ - mlaseq r5, r4, fp, r5 │ │ │ │ - eorseq r5, r5, r8, lsl #25 │ │ │ │ + eorseq lr, r7, ip, lsl r4 │ │ │ │ + eorseq r5, r5, ip, ror ip │ │ │ │ + eorseq r5, r5, r0, ror sp │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - eorseq lr, r7, r0, lsl r3 │ │ │ │ - eorseq r5, r5, r0, ror fp │ │ │ │ - eorseq r5, r5, r4, asr ip │ │ │ │ + @ instruction: 0x0037e3f8 │ │ │ │ + eorseq r5, r5, r8, asr ip │ │ │ │ + eorseq r5, r5, ip, lsr sp │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 000a2fd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3} @ (str r3, [sp, #-4]!) │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -87447,15 +87447,15 @@ │ │ │ │ b a4e34 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0039b1fc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0039b1d8 │ │ │ │ @ instruction: 0x0039b1bc │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, ip, asr #26 │ │ │ │ + eorseq r3, r5, r4, lsr lr │ │ │ │ │ │ │ │ 000a4ec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r8, [pc, #184] @ a4f94 │ │ │ │ @@ -87472,15 +87472,15 @@ │ │ │ │ andeq ip, lr, #1 │ │ │ │ cmp ip, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r6, r1 │ │ │ │ bne a4f54 │ │ │ │ - bl 3f4fac │ │ │ │ + bl 3f5090 │ │ │ │ teq r4, r6 │ │ │ │ mov r2, r0 │ │ │ │ poppl {r4, r5, r6, r7, r8, pc} │ │ │ │ mul ip, r5, r1 │ │ │ │ mla r2, r4, r2, ip │ │ │ │ umull ip, lr, r5, r0 │ │ │ │ add r2, r2, lr │ │ │ │ @@ -87504,17 +87504,17 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b a4f6c │ │ │ │ eorseq fp, r9, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r0, asr #25 │ │ │ │ + eorseq r3, r5, r8, lsr #27 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, r8, ror ip │ │ │ │ + eorseq r3, r5, r0, ror #26 │ │ │ │ │ │ │ │ 000a4fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -87531,15 +87531,15 @@ │ │ │ │ andeq ip, r7, #1 │ │ │ │ cmp ip, #0 │ │ │ │ mov lr, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r6, r1 │ │ │ │ bne a5028 │ │ │ │ - bl 3f4fac │ │ │ │ + bl 3f5090 │ │ │ │ teq r4, r6 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ poppl {r4, r5, r6, r7, r8, pc} │ │ │ │ orrs r2, r3, r2 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ adds r0, r5, r0 │ │ │ │ @@ -87555,15 +87555,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #112 @ 0x70 │ │ │ │ mvn r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ eorseq fp, r9, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - @ instruction: 0x00353bbc │ │ │ │ + eorseq r3, r5, r4, lsr #25 │ │ │ │ │ │ │ │ 000a5064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #160] @ a511c │ │ │ │ @@ -87609,30 +87609,30 @@ │ │ │ │ b a50b0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r9, ip, ror pc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r9, r8, asr pc │ │ │ │ eorseq sl, r9, r0, asr #30 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r8, lsr fp │ │ │ │ + eorseq r3, r5, r0, lsr #24 │ │ │ │ │ │ │ │ 000a5134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ a51bc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq a51a0 │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ cmneq r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq a5180 │ │ │ │ - bl 3f4328 │ │ │ │ + bl 3f440c │ │ │ │ teq r4, r5 │ │ │ │ poppl {r4, r5, r6, pc} │ │ │ │ mul r4, r0, r4 │ │ │ │ cmp r4, r5 │ │ │ │ subne r0, r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #56] @ a51c0 │ │ │ │ @@ -87648,32 +87648,32 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b a5198 │ │ │ │ eorseq sl, r9, ip, lsr #29 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - mlaseq r5, r4, sl, r3 │ │ │ │ + eorseq r3, r5, ip, ror fp │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, r0, asr sl │ │ │ │ + eorseq r3, r5, r8, lsr fp │ │ │ │ │ │ │ │ 000a51d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ a5244 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq a5224 │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ cmneq r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq a521c │ │ │ │ - bl 3f4548 │ │ │ │ + bl 3f462c │ │ │ │ teq r4, r5 │ │ │ │ mov r0, r1 │ │ │ │ poppl {r4, r5, r6, pc} │ │ │ │ cmp r1, #0 │ │ │ │ addne r0, r1, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -87684,28 +87684,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #112 @ 0x70 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r9, r0, lsl lr │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, ip, asr #19 │ │ │ │ + @ instruction: 0x00353ab4 │ │ │ │ │ │ │ │ 000a5250 : │ │ │ │ ldr r3, [pc, #24] @ a5270 │ │ │ │ ldr r2, [pc, #24] @ a5274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #20] @ a5278 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r2] │ │ │ │ b 4fe14 │ │ │ │ eorseq sl, r9, r0, lsr #27 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - @ instruction: 0x003539d8 │ │ │ │ + eorseq r3, r5, r0, asr #21 │ │ │ │ │ │ │ │ 000a527c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #184] @ a534c │ │ │ │ @@ -87757,30 +87757,30 @@ │ │ │ │ b a52e0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r9, r4, ror #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r9, r0, asr #26 │ │ │ │ eorseq sl, r9, r0, lsl sp │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r8, lsr #18 │ │ │ │ + eorseq r3, r5, r0, lsl sl │ │ │ │ │ │ │ │ 000a5364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #132] @ a5400 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq a53e4 │ │ │ │ cmn r0, #32768 @ 0x8000 │ │ │ │ cmneq r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq a53c4 │ │ │ │ - bl 3f4328 │ │ │ │ + bl 3f440c │ │ │ │ teq r4, r5 │ │ │ │ mov r3, r0 │ │ │ │ lsl r0, r0, #16 │ │ │ │ asr r0, r0, #16 │ │ │ │ poppl {r4, r5, r6, pc} │ │ │ │ mul r4, r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -87801,32 +87801,32 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b a53dc │ │ │ │ eorseq sl, r9, ip, ror ip │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r0, asr r8 │ │ │ │ + eorseq r3, r5, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, ip, lsl #16 │ │ │ │ + @ instruction: 0x003538f4 │ │ │ │ │ │ │ │ 000a5414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ a549c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq a547c │ │ │ │ cmn r0, #32768 @ 0x8000 │ │ │ │ cmneq r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq a5474 │ │ │ │ - bl 3f4548 │ │ │ │ + bl 3f462c │ │ │ │ teq r4, r5 │ │ │ │ bmi a545c │ │ │ │ lsl r0, r1, #16 │ │ │ │ asr r0, r0, #16 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r1, #0 │ │ │ │ beq a5474 │ │ │ │ @@ -87842,28 +87842,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #112 @ 0x70 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r9, ip, asr #23 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, r4, ror r7 │ │ │ │ + eorseq r3, r5, ip, asr r8 │ │ │ │ │ │ │ │ 000a54a8 : │ │ │ │ ldr r3, [pc, #24] @ a54c8 │ │ │ │ ldr r2, [pc, #24] @ a54cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #20] @ a54d0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r2] │ │ │ │ b 4fe14 │ │ │ │ eorseq sl, r9, r8, asr #22 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r0, lsr #15 │ │ │ │ + eorseq r3, r5, r8, lsl #17 │ │ │ │ │ │ │ │ 000a54d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #168] @ a5594 │ │ │ │ @@ -87911,50 +87911,50 @@ │ │ │ │ b a5520 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r9, ip, lsl #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r9, r8, ror #21 │ │ │ │ @ instruction: 0x0039aad0 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r0, lsl #14 │ │ │ │ + eorseq r3, r5, r8, ror #15 │ │ │ │ │ │ │ │ 000a55ac : │ │ │ │ ldr r3, [pc, #24] @ a55cc │ │ │ │ ldr r2, [pc, #24] @ a55d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #20] @ a55d4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r2] │ │ │ │ b 4fe14 │ │ │ │ eorseq sl, r9, r4, asr #20 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - @ instruction: 0x003536bc │ │ │ │ + eorseq r3, r5, r4, lsr #15 │ │ │ │ │ │ │ │ 000a55d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ tst r0, #1 │ │ │ │ bne a560c │ │ │ │ asr r0, r0, #1 │ │ │ │ - bl 3f4844 │ │ │ │ + bl 3f4928 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bic r0, r0, #1 │ │ │ │ bl 5012c │ │ │ │ ldr r3, [pc, #40] @ a5644 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5600 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [pc, #8] @ a5648 │ │ │ │ movne r4, #0 │ │ │ │ b a5600 │ │ │ │ @@ -87973,23 +87973,23 @@ │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [pc, #120] @ a56f0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ mov r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne a56cc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -88001,15 +88001,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r7, [pc, #16] @ a56fc │ │ │ │ mov r6, #0 │ │ │ │ b a56c0 │ │ │ │ eorseq sl, r9, r4, lsl #19 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r3, r5, ip, asr #11 │ │ │ │ + @ instruction: 0x003536b4 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88020,23 +88020,23 @@ │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [pc, #120] @ a57a4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ mov r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne a5780 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -88048,39 +88048,39 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r7, [pc, #16] @ a57b0 │ │ │ │ mov r6, #0 │ │ │ │ b a5774 │ │ │ │ @ instruction: 0x0039a8d0 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r3, r5, r8, lsl r5 │ │ │ │ + eorseq r3, r5, r0, lsl #12 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a57b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ bic r7, r1, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [pc, #116] @ a5844 │ │ │ │ mov r5, r1 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ ldr r8, [pc, #92] @ a5848 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5810 │ │ │ │ ldr r3, [pc, #72] @ a5844 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 3f4e88 │ │ │ │ + bl 3f4f6c │ │ │ │ cmp r0, #0 │ │ │ │ beq a5820 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 50180 │ │ │ │ ldr r3, [pc, #36] @ a584c │ │ │ │ @@ -88091,27 +88091,27 @@ │ │ │ │ bl 4fe14 │ │ │ │ ldr r1, [pc, #20] @ a5854 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ svcvc 0x00efffff │ │ │ │ eorseq sl, r9, r0, lsl r8 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r3, r5, r8, ror r4 │ │ │ │ + eorseq r3, r5, r0, ror #10 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f4f58 │ │ │ │ ldr r6, [pc, #60] @ a58c0 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ bne a589c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -88123,15 +88123,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r1, [pc, #16] @ a58cc │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r9, r8, ror r7 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - @ instruction: 0x003533fc │ │ │ │ + eorseq r3, r5, r4, ror #9 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a58d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88140,32 +88140,32 @@ │ │ │ │ bl 50108 │ │ │ │ ldr r3, [pc, #132] @ a5978 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [pc, #128] @ a597c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne a591c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #92] @ a5980 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5954 │ │ │ │ ldr r3, [pc, #64] @ a5980 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 3f4e88 │ │ │ │ + bl 3f4f6c │ │ │ │ cmp r0, #0 │ │ │ │ beq a5910 │ │ │ │ ldr r3, [pc, #40] @ a5984 │ │ │ │ ldr r1, [pc, #40] @ a5988 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -88173,27 +88173,27 @@ │ │ │ │ ldr r5, [pc, #24] @ a598c │ │ │ │ mov r4, #0 │ │ │ │ b a5910 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ eorseq sl, r9, r0, lsl #14 │ │ │ │ svcvc 0x00efffff │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r8, asr r3 │ │ │ │ + eorseq r3, r5, r0, asr #8 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e88 │ │ │ │ + bl 3f4f6c │ │ │ │ ldr r6, [pc, #60] @ a59f8 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ bne a59d4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -88205,51 +88205,51 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r1, [pc, #16] @ a5a04 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r9, r0, asr #12 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r3, r5, r4, asr #5 │ │ │ │ + eorseq r3, r5, ip, lsr #7 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bic r5, r1, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [pc, #64] @ a5a64 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ mov r6, #1 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5a58 │ │ │ │ ldr r3, [pc, #32] @ a5a64 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e88 │ │ │ │ + bl 3f4f6c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, r0 │ │ │ │ eor r0, r6, #1 │ │ │ │ and r0, r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ svcvc 0x00efffff │ │ │ │ │ │ │ │ 000a5a68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 000a5a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -88260,15 +88260,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ ldr r8, [pc, #444] @ a5c8c │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5c5c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -88276,65 +88276,65 @@ │ │ │ │ bl 4fe38 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4570 │ │ │ │ + bl 3f4654 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 3f4b94 │ │ │ │ + bl 3f4c78 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ba0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f4f58 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r2, #0 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f4f58 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r3, r0 │ │ │ │ beq a5ba0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [pc, #252] @ a5c90 │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4570 │ │ │ │ + bl 3f4654 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5bf4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4b94 │ │ │ │ + bl 3f4c78 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ cmp r1, #0 │ │ │ │ movlt r4, #0 │ │ │ │ movlt r5, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -88345,25 +88345,25 @@ │ │ │ │ bl 50420 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4570 │ │ │ │ + bl 3f4654 │ │ │ │ ldr r3, [pc, #112] @ a5c94 │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5be4 │ │ │ │ ldr r3, [pc, #88] @ a5c90 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4574 │ │ │ │ + bl 3f4658 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #52] @ a5c98 │ │ │ │ @@ -88378,15 +88378,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ eorseq sl, r9, ip, lsr #10 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, r4, rrx │ │ │ │ + eorseq r3, r5, ip, asr #2 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88399,114 +88399,114 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [pc, #984] @ a60b8 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5dd4 │ │ │ │ ldr r3, [pc, #956] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5dd4 │ │ │ │ bic r9, r5, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [pc, #924] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5d4c │ │ │ │ ldr r3, [pc, #896] @ a60b8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5e98 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5fd4 │ │ │ │ ldr r3, [pc, #844] @ a60bc │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ff0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq a6070 │ │ │ │ ldr r3, [pc, #788] @ a60bc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5e80 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a6048 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5fd4 │ │ │ │ bic r7, r5, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [pc, #672] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5e48 │ │ │ │ ldr r3, [pc, #644] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5f78 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5fbc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ff0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -88518,36 +88518,36 @@ │ │ │ │ bl 50240 │ │ │ │ ldr r3, [pc, #516] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ bic r5, r1, #-2147483648 @ 0x80000000 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5eec │ │ │ │ ldr r3, [pc, #480] @ a60b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5dc4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f4fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5f24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5f58 │ │ │ │ ldr r3, [pc, #404] @ a60c0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [pc, #400] @ a60c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -88570,94 +88570,94 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1073741824 @ 0x40000000 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 4fe38 │ │ │ │ ldr r3, [pc, #296] @ a60bc │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ bne a6008 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5e64 │ │ │ │ ldr r7, [pc, #272] @ a60d4 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #224] @ a60bc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5dbc │ │ │ │ ldr r7, [pc, #196] @ a60bc │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f4f94 │ │ │ │ cmp r0, #0 │ │ │ │ bne a6064 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ff0 │ │ │ │ cmp fp, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ movlt r6, #0 │ │ │ │ movlt r7, #-2147483648 @ 0x80000000 │ │ │ │ b a5dc4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ff0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, fp │ │ │ │ b a5dc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f4f58 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5e80 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [pc, #32] @ a60bc │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f4f58 │ │ │ │ cmp r0, #0 │ │ │ │ movne r6, r4 │ │ │ │ addne r7, r5, #-2147483648 @ 0x80000000 │ │ │ │ beq a5e80 │ │ │ │ b a5dc4 │ │ │ │ eorseq sl, r9, r8, lsr r3 │ │ │ │ svcvc 0x00efffff │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r2, r5, r0, ror sp │ │ │ │ + eorseq r2, r5, r8, asr lr │ │ │ │ subsgt r4, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r2, r5, r0, asr sp │ │ │ │ + eorseq r2, r5, r8, lsr lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 000a60d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88792,28 +88792,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #792 @ 0x318 │ │ │ │ mov r2, #31 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r9, r8, lsl #30 │ │ │ │ - eorseq sl, r7, ip, lsl #31 │ │ │ │ - eorseq pc, r4, ip, lsl #4 │ │ │ │ - eorseq r2, r5, r8, lsl fp │ │ │ │ + eorseq fp, r7, r4, ror r0 │ │ │ │ + @ instruction: 0x0034f2f4 │ │ │ │ + eorseq r2, r5, r0, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r2, r5, r4, ror #21 │ │ │ │ + eorseq r2, r5, ip, asr #23 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ + eorseq r2, r5, r0, lsr #24 │ │ │ │ + mlaseq r7, r4, pc, sl @ │ │ │ │ eorseq r2, r5, r8, lsr fp │ │ │ │ - eorseq sl, r7, ip, lsr #29 │ │ │ │ - eorseq r2, r5, r0, asr sl │ │ │ │ - eorseq r2, r5, r4, lsl #21 │ │ │ │ - eorseq sl, r7, r8, lsl #29 │ │ │ │ - eorseq r2, r5, ip, lsr #20 │ │ │ │ - eorseq r2, r5, ip, ror sl │ │ │ │ + eorseq r2, r5, ip, ror #22 │ │ │ │ + eorseq sl, r7, r0, ror pc │ │ │ │ + eorseq r2, r5, r4, lsl fp │ │ │ │ + eorseq r2, r5, r4, ror #22 │ │ │ │ │ │ │ │ 000a633c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -89096,38 +89096,38 @@ │ │ │ │ bl 50618 │ │ │ │ mlaseq r9, ip, ip, r9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r9, r4, lsl #25 │ │ │ │ @ instruction: 0x0010ffff │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r2, r5, r0, asr #18 │ │ │ │ + eorseq r2, r5, r8, lsr #20 │ │ │ │ eorseq r9, r9, r4, asr fp │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r2, r5, r4, lsr #18 │ │ │ │ - eorseq sl, r7, ip, asr fp │ │ │ │ - eorseq r2, r5, r0, lsl #14 │ │ │ │ - eorseq r2, r5, r8, lsr #17 │ │ │ │ - eorseq sl, r7, r4, asr #21 │ │ │ │ - eorseq r2, r5, r8, ror #12 │ │ │ │ + eorseq r2, r5, ip, lsl #20 │ │ │ │ + eorseq sl, r7, r4, asr #24 │ │ │ │ eorseq r2, r5, r8, ror #15 │ │ │ │ - mlaseq r7, r4, sl, sl │ │ │ │ - eorseq lr, r4, r4, lsl sp │ │ │ │ - eorseq r2, r5, r0, lsr #12 │ │ │ │ + mlaseq r5, r0, r9, r2 │ │ │ │ + eorseq sl, r7, ip, lsr #23 │ │ │ │ + eorseq r2, r5, r0, asr r7 │ │ │ │ + @ instruction: 0x003528d0 │ │ │ │ + eorseq sl, r7, ip, ror fp │ │ │ │ + @ instruction: 0x0034edfc │ │ │ │ + eorseq r2, r5, r8, lsl #14 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - eorseq sl, r7, r4, lsr sl │ │ │ │ - @ instruction: 0x0034ecb4 │ │ │ │ - @ instruction: 0x0034ecf4 │ │ │ │ + eorseq sl, r7, ip, lsl fp │ │ │ │ + mlaseq r4, ip, sp, lr │ │ │ │ + @ instruction: 0x0034eddc │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ - eorseq sl, r7, r0, lsl sl │ │ │ │ - @ instruction: 0x003525b4 │ │ │ │ - eorseq r2, r5, ip, asr #13 │ │ │ │ - eorseq sl, r7, r8, ror #19 │ │ │ │ - eorseq r2, r5, ip, lsl #11 │ │ │ │ - eorseq r2, r5, r0, asr #13 │ │ │ │ + @ instruction: 0x0037aaf8 │ │ │ │ + mlaseq r5, ip, r6, r2 │ │ │ │ + @ instruction: 0x003527b4 │ │ │ │ + @ instruction: 0x0037aad0 │ │ │ │ + eorseq r2, r5, r4, ror r6 │ │ │ │ + eorseq r2, r5, r8, lsr #15 │ │ │ │ │ │ │ │ 000a681c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -89153,15 +89153,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x003997b8 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r2, r5, r0, lsr #10 │ │ │ │ + eorseq r2, r5, r8, lsl #12 │ │ │ │ │ │ │ │ 000a689c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -89189,15 +89189,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ eorseq r9, r9, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - mlaseq r5, r8, r4, r2 │ │ │ │ + eorseq r2, r5, r0, lsl #11 │ │ │ │ │ │ │ │ 000a6924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ @@ -89414,18 +89414,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #820 @ 0x334 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 505d4 │ │ │ │ bl 50594 │ │ │ │ eorseq r9, r9, r0, ror #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r2, r5, ip, lsr #6 │ │ │ │ - eorseq sl, r7, ip, lsr r5 │ │ │ │ - @ instruction: 0x0034e7bc │ │ │ │ - eorseq r2, r5, r8, asr #1 │ │ │ │ + eorseq r2, r5, r4, lsl r4 │ │ │ │ + eorseq sl, r7, r4, lsr #12 │ │ │ │ + eorseq lr, r4, r4, lsr #17 │ │ │ │ + @ instruction: 0x003521b0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 000a6c70 : │ │ │ │ ldr r2, [pc, #220] @ a6d54 │ │ │ │ ldr r3, [pc, #220] @ a6d58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r2, r3] │ │ │ │ @@ -89482,17 +89482,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r9, r0, lsl #7 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r8, r7, ip, lsr r4 │ │ │ │ - eorseq lr, r4, r8, lsl r6 │ │ │ │ - eorseq r1, r5, r0, asr #14 │ │ │ │ + eorseq r8, r7, r4, lsr #10 │ │ │ │ + eorseq lr, r4, r0, lsl #14 │ │ │ │ + eorseq r1, r5, r8, lsr #16 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a6d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89531,17 +89531,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, r9, ip, ror #4 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r2, r5, r4, ror #4 │ │ │ │ + eorseq r2, r5, ip, asr #6 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - mlaseq r5, r8, pc, r1 @ │ │ │ │ + eorseq r2, r5, r0, lsl #1 │ │ │ │ │ │ │ │ 000a6e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ @@ -89768,19 +89768,19 @@ │ │ │ │ str r5, [sp] │ │ │ │ b a7154 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00398fb0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r9, r8, pc, r8 @ │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r1, r5, r8, ror #28 │ │ │ │ + eorseq r1, r5, r0, asr pc │ │ │ │ eorseq r8, r9, r0, lsr #30 │ │ │ │ - eorseq sl, r7, r0 │ │ │ │ - eorseq r1, r5, r4, ror #27 │ │ │ │ - eorseq r1, r5, r8, lsl lr │ │ │ │ + eorseq sl, r7, r8, ror #1 │ │ │ │ + eorseq r1, r5, ip, asr #29 │ │ │ │ + eorseq r1, r5, r0, lsl #30 │ │ │ │ │ │ │ │ 000a71d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -89882,23 +89882,23 @@ │ │ │ │ mov r2, #31 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r9, r8, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r1, r5, r0, asr sp │ │ │ │ + eorseq r1, r5, r8, lsr lr │ │ │ │ andeq r0, r0, ip, lsr #9 │ │ │ │ - eorseq r7, r7, r4, asr lr │ │ │ │ - eorseq lr, r4, r0, lsr r0 │ │ │ │ - eorseq r1, r5, r8, asr r1 │ │ │ │ + eorseq r7, r7, ip, lsr pc │ │ │ │ + eorseq lr, r4, r8, lsl r1 │ │ │ │ + eorseq r1, r5, r0, asr #4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r9, r7, r0, lsr #28 │ │ │ │ - @ instruction: 0x00350ffc │ │ │ │ - eorseq r1, r5, ip, lsr #32 │ │ │ │ + eorseq r9, r7, r8, lsl #30 │ │ │ │ + eorseq r1, r5, r4, ror #1 │ │ │ │ + eorseq r1, r5, r4, lsl r1 │ │ │ │ │ │ │ │ 000a73a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89956,17 +89956,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r9, r8, lsr ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r9, r0, asr #23 │ │ │ │ - eorseq r7, r7, r0, lsl #26 │ │ │ │ - eorseq sp, r4, r0, ror #31 │ │ │ │ - eorseq lr, r4, r4, lsr #32 │ │ │ │ + eorseq r7, r7, r8, ror #27 │ │ │ │ + eorseq lr, r4, r8, asr #1 │ │ │ │ + eorseq lr, r4, ip, lsl #2 │ │ │ │ │ │ │ │ 000a74a8 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq a74d8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -89986,17 +89986,17 @@ │ │ │ │ ldr r0, [pc, #28] @ a7514 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #692 @ 0x2b4 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r9, r7, ip, ror ip │ │ │ │ - eorseq r0, r5, r4, asr #30 │ │ │ │ - eorseq r0, r5, r8, ror pc │ │ │ │ + eorseq r9, r7, r4, ror #26 │ │ │ │ + eorseq r1, r5, ip, lsr #32 │ │ │ │ + eorseq r1, r5, r0, rrx │ │ │ │ │ │ │ │ 000a7518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ @@ -90047,18 +90047,18 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ bl 504d4 │ │ │ │ eorseq r8, r9, r4, asr #21 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r0, asr #20 │ │ │ │ - @ instruction: 0x00377bb0 │ │ │ │ - eorseq sp, r4, ip, lsl #27 │ │ │ │ - @ instruction: 0x00350eb4 │ │ │ │ + eorseq r1, r5, r8, lsr #22 │ │ │ │ + mlaseq r7, r8, ip, r7 │ │ │ │ + eorseq sp, r4, r4, ror lr │ │ │ │ + mlaseq r5, ip, pc, r0 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a760c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90106,18 +90106,18 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ bl 504d4 │ │ │ │ @ instruction: 0x003989d0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, ip, asr r9 │ │ │ │ - eorseq r7, r7, ip, asr #21 │ │ │ │ - eorseq sp, r4, r8, lsr #25 │ │ │ │ - @ instruction: 0x00350dd0 │ │ │ │ + eorseq r1, r5, r4, asr #20 │ │ │ │ + @ instruction: 0x00377bb4 │ │ │ │ + mlaseq r4, r0, sp, sp │ │ │ │ + @ instruction: 0x00350eb8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a76f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90179,20 +90179,20 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ @ instruction: 0x003988f0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r0, ror #16 │ │ │ │ + eorseq r1, r5, r8, asr #18 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - @ instruction: 0x003515f4 │ │ │ │ - eorseq r7, r7, ip, lsr #19 │ │ │ │ - eorseq sp, r4, r8, lsl #23 │ │ │ │ - @ instruction: 0x00350cb0 │ │ │ │ + @ instruction: 0x003516dc │ │ │ │ + mlaseq r7, r4, sl, r7 │ │ │ │ + eorseq sp, r4, r0, ror ip │ │ │ │ + mlaseq r5, r8, sp, r0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90250,20 +90250,20 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ eorseq r8, r9, ip, asr #15 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, ip, asr #14 │ │ │ │ + eorseq r1, r5, r4, lsr r8 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r1, r5, r0, ror #9 │ │ │ │ - mlaseq r7, r8, r8, r7 │ │ │ │ - eorseq sp, r4, r4, ror sl │ │ │ │ - mlaseq r5, ip, fp, r0 │ │ │ │ + eorseq r1, r5, r8, asr #11 │ │ │ │ + eorseq r7, r7, r0, lsl #19 │ │ │ │ + eorseq sp, r4, ip, asr fp │ │ │ │ + eorseq r0, r5, r4, lsl #25 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90324,18 +90324,18 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ @ instruction: 0x003986b0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, ip, lsl #12 │ │ │ │ - eorseq r7, r7, r8, ror r7 │ │ │ │ - eorseq sp, r4, r4, asr r9 │ │ │ │ - eorseq r0, r5, ip, ror sl │ │ │ │ + @ instruction: 0x003516f4 │ │ │ │ + eorseq r7, r7, r0, ror #16 │ │ │ │ + eorseq sp, r4, ip, lsr sl │ │ │ │ + eorseq r0, r5, r4, ror #22 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7a40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90388,18 +90388,18 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ mlaseq r9, r8, r5, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r4, lsl r5 │ │ │ │ - eorseq r7, r7, r0, lsl #13 │ │ │ │ - eorseq sp, r4, ip, asr r8 │ │ │ │ - eorseq r0, r5, r4, lsl #19 │ │ │ │ + @ instruction: 0x003515fc │ │ │ │ + eorseq r7, r7, r8, ror #14 │ │ │ │ + eorseq sp, r4, r4, asr #18 │ │ │ │ + eorseq r0, r5, ip, ror #20 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90488,23 +90488,23 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50658 │ │ │ │ bl 50698 │ │ │ │ eorseq r8, r9, r8, lsr #9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r0, lsl #8 │ │ │ │ + eorseq r1, r5, r8, ror #9 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r1, r5, ip, ror r1 │ │ │ │ - eorseq r7, r7, r4, lsr #10 │ │ │ │ - eorseq sp, r4, r4, lsl #16 │ │ │ │ - eorseq sp, r4, r8, asr #16 │ │ │ │ - @ instruction: 0x003774fc │ │ │ │ - @ instruction: 0x0034d6d8 │ │ │ │ - eorseq r0, r5, r0, lsl #16 │ │ │ │ + eorseq r1, r5, r4, ror #4 │ │ │ │ + eorseq r7, r7, ip, lsl #12 │ │ │ │ + eorseq sp, r4, ip, ror #17 │ │ │ │ + eorseq sp, r4, r0, lsr r9 │ │ │ │ + eorseq r7, r7, r4, ror #11 │ │ │ │ + eorseq sp, r4, r0, asr #15 │ │ │ │ + eorseq r0, r5, r8, ror #17 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90598,26 +90598,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r9, r0, lsl #6 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x003773d4 │ │ │ │ - @ instruction: 0x0034d6b4 │ │ │ │ - @ instruction: 0x0034d6f8 │ │ │ │ + @ instruction: 0x003774bc │ │ │ │ + mlaseq r4, ip, r7, sp │ │ │ │ + eorseq sp, r4, r0, ror #15 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r8, lsl r2 │ │ │ │ - eorseq r7, r7, ip, ror #6 │ │ │ │ - eorseq sp, r4, r8, asr #10 │ │ │ │ - eorseq r0, r5, r0, ror r6 │ │ │ │ + eorseq r1, r5, r0, lsl #6 │ │ │ │ + eorseq r7, r7, r4, asr r4 │ │ │ │ + eorseq sp, r4, r0, lsr r6 │ │ │ │ + eorseq r0, r5, r8, asr r7 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r7, r7, r0, asr #6 │ │ │ │ - eorseq sp, r4, r0, lsr #12 │ │ │ │ - eorseq r1, r5, r4, ror #3 │ │ │ │ + eorseq r7, r7, r8, lsr #8 │ │ │ │ + eorseq sp, r4, r8, lsl #14 │ │ │ │ + eorseq r1, r5, ip, asr #5 │ │ │ │ │ │ │ │ 000a7e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mvn r3, r1 │ │ │ │ @@ -90664,21 +90664,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r9, r0, asr r1 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r0, r5, r8, lsr #29 │ │ │ │ - eorseq r7, r7, r4, ror #4 │ │ │ │ - eorseq sp, r4, r4, asr #10 │ │ │ │ - eorseq sp, r4, r8, lsl #11 │ │ │ │ - eorseq r7, r7, ip, lsr r2 │ │ │ │ - eorseq sp, r4, ip, lsl r5 │ │ │ │ - eorseq r1, r5, r0, ror #1 │ │ │ │ + mlaseq r5, r0, pc, r0 @ │ │ │ │ + eorseq r7, r7, ip, asr #6 │ │ │ │ + eorseq sp, r4, ip, lsr #12 │ │ │ │ + eorseq sp, r4, r0, ror r6 │ │ │ │ + eorseq r7, r7, r4, lsr #6 │ │ │ │ + eorseq sp, r4, r4, lsl #12 │ │ │ │ + eorseq r1, r5, r8, asr #3 │ │ │ │ │ │ │ │ 000a7f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #412] @ a812c │ │ │ │ @@ -90785,27 +90785,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ eorseq r8, r9, r8, rrx │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r9, r7, r0, ror #2 │ │ │ │ - eorseq r1, r5, r8, asr #32 │ │ │ │ - eorseq r1, r5, r0, lsl #1 │ │ │ │ + eorseq r9, r7, r8, asr #4 │ │ │ │ + eorseq r1, r5, r0, lsr r1 │ │ │ │ + eorseq r1, r5, r8, ror #2 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r0, r5, r0, lsr #31 │ │ │ │ - eorseq r0, r5, ip, ror #30 │ │ │ │ - eorseq r7, r7, ip, lsl #1 │ │ │ │ - eorseq sp, r4, r8, ror #4 │ │ │ │ - mlaseq r5, r0, r3, r0 │ │ │ │ + eorseq r1, r5, r8, lsl #1 │ │ │ │ + eorseq r1, r5, r4, asr r0 │ │ │ │ + eorseq r7, r7, r4, ror r1 │ │ │ │ + eorseq sp, r4, r0, asr r3 │ │ │ │ + eorseq r0, r5, r8, ror r4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r7, r7, r8, rrx │ │ │ │ - eorseq sp, r4, r4, asr #4 │ │ │ │ - eorseq r0, r5, r4, lsr #31 │ │ │ │ + eorseq r7, r7, r0, asr r1 │ │ │ │ + eorseq sp, r4, ip, lsr #6 │ │ │ │ + eorseq r1, r5, ip, lsl #1 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ │ │ │ │ 000a8170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90953,28 +90953,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r9, r0, ror lr │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r0, r5, r0, lsl lr │ │ │ │ + @ instruction: 0x00350ef8 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r0, r5, ip, asr #22 │ │ │ │ - eorseq r8, r7, ip, asr #29 │ │ │ │ - @ instruction: 0x00350db4 │ │ │ │ - eorseq r0, r5, ip, ror #27 │ │ │ │ - eorseq r0, r5, ip, lsl sp │ │ │ │ - @ instruction: 0x00376df4 │ │ │ │ - @ instruction: 0x0034cfd0 │ │ │ │ - ldrsheq r0, [r5], -r8 @ │ │ │ │ + eorseq r0, r5, r4, lsr ip │ │ │ │ + @ instruction: 0x00378fb4 │ │ │ │ + mlaseq r5, ip, lr, r0 │ │ │ │ + @ instruction: 0x00350ed4 │ │ │ │ + eorseq r0, r5, r4, lsl #28 │ │ │ │ + @ instruction: 0x00376edc │ │ │ │ + ldrheq sp, [r4], -r8 @ │ │ │ │ + eorseq r0, r5, r0, ror #3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00376dd0 │ │ │ │ - eorseq ip, r4, ip, lsr #31 │ │ │ │ - eorseq r0, r5, ip, lsl #26 │ │ │ │ + @ instruction: 0x00376eb8 │ │ │ │ + mlaseq r4, r4, r0, sp │ │ │ │ + @ instruction: 0x00350df4 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ │ │ │ │ 000a840c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91023,17 +91023,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00397bd4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x00376cbc │ │ │ │ - mlaseq r4, r8, lr, ip │ │ │ │ - eorseq pc, r4, r0, asr #31 │ │ │ │ + eorseq r6, r7, r4, lsr #27 │ │ │ │ + eorseq ip, r4, r0, lsl #31 │ │ │ │ + eorseq r0, r5, r8, lsr #1 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a84f0 : │ │ │ │ ldr r3, [pc, #64] @ a8538 │ │ │ │ tst r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ bne a8508 │ │ │ │ @@ -91049,15 +91049,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, r9, r0, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r0, r5, r8, ror r8 │ │ │ │ + eorseq r0, r5, r0, ror #18 │ │ │ │ │ │ │ │ 000a8544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 502b8 │ │ │ │ @@ -91098,15 +91098,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r9, r8, asr sl │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r0, r5, ip, lsl #22 │ │ │ │ + @ instruction: 0x00350bf4 │ │ │ │ │ │ │ │ 000a85f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 728a4 │ │ │ │ @@ -91124,15 +91124,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, r9, r8, ror #19 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r0, r5, ip, asr #21 │ │ │ │ + @ instruction: 0x00350bb4 │ │ │ │ │ │ │ │ 000a8658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -91440,15 +91440,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ b a8a94 │ │ │ │ eorseq r7, r9, r0, ror r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r0, r5, r0, asr r6 │ │ │ │ + eorseq r0, r5, r8, lsr r7 │ │ │ │ │ │ │ │ 000a8ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [pc, #304] @ a8c30 │ │ │ │ @@ -91532,17 +91532,17 @@ │ │ │ │ @ instruction: 0x003974f8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r9, r4, ror #9 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ @ instruction: 0x003a7fd8 │ │ │ │ eorseq r7, r9, r4, asr r4 │ │ │ │ eorseq r7, r9, r8, lsr #8 │ │ │ │ - eorseq r8, r7, r8, asr r5 │ │ │ │ - eorseq r0, r5, r4, lsr #10 │ │ │ │ - eorseq pc, r4, ip, lsr #15 │ │ │ │ + eorseq r8, r7, r0, asr #12 │ │ │ │ + eorseq r0, r5, ip, lsl #12 │ │ │ │ + mlaseq r4, r4, r8, pc @ │ │ │ │ │ │ │ │ 000a8c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #476] @ a8e4c │ │ │ │ @@ -91666,22 +91666,22 @@ │ │ │ │ sub r3, r3, #656 @ 0x290 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r9, r8, lsl #7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r9, r8, ror #6 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ - eorseq r0, r5, r8, lsr #9 │ │ │ │ + mlaseq r5, r0, r5, r0 │ │ │ │ eorseq r7, r9, r8, ror #5 │ │ │ │ @ instruction: 0x003a7dd4 │ │ │ │ eorseq r7, r9, ip, asr #4 │ │ │ │ eorseq r7, r9, r0, lsr #4 │ │ │ │ - eorseq r8, r7, ip, lsr r3 │ │ │ │ - eorseq r0, r5, r8, lsl #6 │ │ │ │ - mlaseq r4, r0, r5, pc @ │ │ │ │ + eorseq r8, r7, r4, lsr #8 │ │ │ │ + @ instruction: 0x003503f0 │ │ │ │ + eorseq pc, r4, r8, ror r6 @ │ │ │ │ │ │ │ │ 000a8e7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #340] @ a8fe8 │ │ │ │ @@ -91769,15 +91769,15 @@ │ │ │ │ b a8f60 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b a8f90 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r7, r9, r0, ror #2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r5, r8, r2, r0 │ │ │ │ + eorseq r0, r5, r0, lsl #7 │ │ │ │ eorseq r7, r9, r0, asr #1 │ │ │ │ eorseq r7, r9, r8, asr r0 │ │ │ │ │ │ │ │ 000a8ffc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -92854,19 +92854,19 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r9, r4, ror r1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq pc, r4, r8, asr r2 @ │ │ │ │ + eorseq pc, r4, r0, asr #6 │ │ │ │ eorseq r6, r9, r4, lsl #1 │ │ │ │ - eorseq r5, r7, r0, asr #2 │ │ │ │ - eorseq fp, r4, ip, lsl r3 │ │ │ │ - eorseq lr, r4, r4, asr #8 │ │ │ │ + eorseq r5, r7, r8, lsr #4 │ │ │ │ + eorseq fp, r4, r4, lsl #8 │ │ │ │ + eorseq lr, r4, ip, lsr #10 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000aa08c : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ and r0, r0, #64 @ 0x40 │ │ │ │ bx lr │ │ │ │ @@ -92952,20 +92952,20 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50514 │ │ │ │ eorseq r5, r9, r4, lsl #30 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq pc, r4, r0, lsr #32 │ │ │ │ + eorseq pc, r4, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq lr, r4, r8, lsl #24 │ │ │ │ - eorseq r4, r7, r0, asr #31 │ │ │ │ - mlaseq r4, ip, r1, fp │ │ │ │ - eorseq lr, r4, r4, asr #5 │ │ │ │ + @ instruction: 0x0034ecf0 │ │ │ │ + eorseq r5, r7, r8, lsr #1 │ │ │ │ + eorseq fp, r4, r4, lsl #5 │ │ │ │ + eorseq lr, r4, ip, lsr #7 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000aa200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93033,25 +93033,25 @@ │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00395ddc │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq lr, r4, r4, lsl fp │ │ │ │ - @ instruction: 0x00374ed0 │ │ │ │ - ldrsheq fp, [r4], -r0 @ │ │ │ │ - eorseq fp, r4, ip, lsl r1 │ │ │ │ - eorseq r4, r7, r4, lsr #29 │ │ │ │ - eorseq fp, r4, r0, lsl #1 │ │ │ │ - eorseq lr, r4, r8, lsr #3 │ │ │ │ + @ instruction: 0x0034ebfc │ │ │ │ + @ instruction: 0x00374fb8 │ │ │ │ + @ instruction: 0x0034b1d8 │ │ │ │ + eorseq fp, r4, r4, lsl #4 │ │ │ │ + eorseq r4, r7, ip, lsl #31 │ │ │ │ + eorseq fp, r4, r8, ror #2 │ │ │ │ + mlaseq r4, r0, r2, lr │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r4, r7, r0, lsl #29 │ │ │ │ - eorseq fp, r4, r0, lsr #1 │ │ │ │ - eorseq lr, r4, r4, lsr #26 │ │ │ │ + eorseq r4, r7, r8, ror #30 │ │ │ │ + eorseq fp, r4, r8, lsl #3 │ │ │ │ + eorseq lr, r4, ip, lsl #28 │ │ │ │ │ │ │ │ 000aa34c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ aa3ec │ │ │ │ @@ -93271,15 +93271,15 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r5, r9, ip, ror #21 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00395ab4 │ │ │ │ eorseq r5, r9, r4, lsr #20 │ │ │ │ andeq r0, r0, r0, ror #25 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq lr, r4, r4, lsr #22 │ │ │ │ + eorseq lr, r4, ip, lsl #24 │ │ │ │ │ │ │ │ 000aa6bc : │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, sp, #16 │ │ │ │ ldr r3, [pc, #128] @ aa74c │ │ │ │ stmdb ip, {r0, r1, r2} │ │ │ │ ldr r2, [pc, #124] @ aa750 │ │ │ │ @@ -93447,15 +93447,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 4fec8 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 4fc34 │ │ │ │ bl 503d8 │ │ │ │ eorseq r5, r9, r4, ror #13 │ │ │ │ andeq r0, r0, r8, ror r6 │ │ │ │ - @ instruction: 0x0034e8b0 │ │ │ │ + mlaseq r4, r8, r9, lr │ │ │ │ │ │ │ │ 000aa94c : │ │ │ │ tst r0, #1 │ │ │ │ bne aa980 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -93488,24 +93488,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ beq aaa34 │ │ │ │ tst r0, #1 │ │ │ │ bne aaa08 │ │ │ │ tst r4, #1 │ │ │ │ bne aaa08 │ │ │ │ asr r0, r0, #1 │ │ │ │ - bl 3f4844 │ │ │ │ + bl 3f4928 │ │ │ │ mov r6, r0 │ │ │ │ asr r0, r4, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 3f4844 │ │ │ │ + bl 3f4928 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4b94 │ │ │ │ + bl 3f4c78 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ bl aa94c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl aa94c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -93521,15 +93521,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r1, [pc, #16] @ aaa64 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ eorseq r5, r9, r8, lsr r6 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - mlaseq r4, r8, r2, lr │ │ │ │ + eorseq lr, r4, r0, lsl #7 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000aaa68 : │ │ │ │ tst r0, #1 │ │ │ │ bne aaa9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -93571,15 +93571,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aaae4 │ │ │ │ eorseq r5, r9, r4, lsr #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e6f8 │ │ │ │ + eorseq lr, r4, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ aab88 │ │ │ │ @@ -93599,15 +93599,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b aab54 │ │ │ │ @ instruction: 0x003954b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e6b8 │ │ │ │ + eorseq lr, r4, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ aabf8 │ │ │ │ @@ -93627,15 +93627,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b aabc4 │ │ │ │ eorseq r5, r9, r4, asr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, ror r6 │ │ │ │ + eorseq lr, r4, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aac68 │ │ │ │ @@ -93655,15 +93655,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aac34 │ │ │ │ @ instruction: 0x003953d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, asr #12 │ │ │ │ + eorseq lr, r4, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aacd8 │ │ │ │ @@ -93683,15 +93683,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aaca4 │ │ │ │ eorseq r5, r9, r4, ror #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, lsl #12 │ │ │ │ + eorseq lr, r4, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ aad48 │ │ │ │ @@ -93711,15 +93711,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b aad14 │ │ │ │ @ instruction: 0x003952f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, asr #11 │ │ │ │ + @ instruction: 0x0034e6b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ aadb8 │ │ │ │ @@ -93739,15 +93739,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b aad84 │ │ │ │ eorseq r5, r9, r4, lsl #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, lsl #11 │ │ │ │ + eorseq lr, r4, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aae28 │ │ │ │ @@ -93767,15 +93767,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aadf4 │ │ │ │ eorseq r5, r9, r4, lsl r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, asr #10 │ │ │ │ + eorseq lr, r4, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aae98 │ │ │ │ @@ -93795,15 +93795,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aae64 │ │ │ │ eorseq r5, r9, r4, lsr #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e4fc │ │ │ │ + eorseq lr, r4, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ aaf08 │ │ │ │ @@ -93823,15 +93823,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b aaed4 │ │ │ │ eorseq r5, r9, r4, lsr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e4b8 │ │ │ │ + eorseq lr, r4, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ aaf78 │ │ │ │ @@ -93851,15 +93851,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b aaf44 │ │ │ │ eorseq r5, r9, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, lsl #9 │ │ │ │ + eorseq lr, r4, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aafe8 │ │ │ │ @@ -93879,15 +93879,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aafb4 │ │ │ │ eorseq r5, r9, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, asr #8 │ │ │ │ + eorseq lr, r4, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ ab058 │ │ │ │ @@ -93907,15 +93907,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b ab024 │ │ │ │ eorseq r4, r9, r4, ror #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, lsl r4 │ │ │ │ + @ instruction: 0x0034e4f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ ab0c8 │ │ │ │ @@ -93935,15 +93935,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ b ab094 │ │ │ │ eorseq r4, r9, r4, ror pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e3d8 │ │ │ │ + eorseq lr, r4, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ ab138 │ │ │ │ @@ -93963,15 +93963,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ b ab104 │ │ │ │ eorseq r4, r9, r4, lsl #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, lsr #7 │ │ │ │ + eorseq lr, r4, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #68] @ ab1a8 │ │ │ │ @@ -93991,15 +93991,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b ab174 │ │ │ │ mlaseq r9, r4, lr, r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, ror #6 │ │ │ │ + eorseq lr, r4, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #68] @ ab218 │ │ │ │ @@ -94019,15 +94019,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ b ab1e4 │ │ │ │ eorseq r4, r9, r4, lsr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, lsr #6 │ │ │ │ + eorseq lr, r4, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ ab288 │ │ │ │ @@ -94047,15 +94047,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b ab254 │ │ │ │ @ instruction: 0x00394db4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, ror #5 │ │ │ │ + eorseq lr, r4, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ ab2f8 │ │ │ │ @@ -94075,15 +94075,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b ab2c4 │ │ │ │ eorseq r4, r9, r4, asr #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, lsr #5 │ │ │ │ + eorseq lr, r4, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [pc, #68] @ ab368 │ │ │ │ @@ -94103,15 +94103,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ b ab334 │ │ │ │ @ instruction: 0x00394cd4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, ror #4 │ │ │ │ + eorseq lr, r4, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ ab3d8 │ │ │ │ @@ -94131,15 +94131,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b ab3a4 │ │ │ │ eorseq r4, r9, r4, ror #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, lsr #4 │ │ │ │ + eorseq lr, r4, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ ab448 │ │ │ │ @@ -94159,15 +94159,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b ab414 │ │ │ │ @ instruction: 0x00394bf4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, ror #3 │ │ │ │ + @ instruction: 0x0034e2d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ ab4b8 │ │ │ │ @@ -94187,15 +94187,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b ab484 │ │ │ │ eorseq r4, r9, r4, lsl #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, lsr #3 │ │ │ │ + mlaseq r4, r0, r2, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ ab528 │ │ │ │ @@ -94215,15 +94215,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b ab4f4 │ │ │ │ eorseq r4, r9, r4, lsl fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, ror #2 │ │ │ │ + eorseq lr, r4, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ ab598 │ │ │ │ @@ -94243,15 +94243,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b ab564 │ │ │ │ eorseq r4, r9, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, lsr r1 │ │ │ │ + eorseq lr, r4, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ ab608 │ │ │ │ @@ -94271,15 +94271,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b ab5d4 │ │ │ │ eorseq r4, r9, r4, lsr sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrsheq lr, [r4], -ip @ │ │ │ │ + eorseq lr, r4, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ ab678 │ │ │ │ @@ -94299,15 +94299,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b ab644 │ │ │ │ eorseq r4, r9, r4, asr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, asr #1 │ │ │ │ + eorseq lr, r4, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ ab6e8 │ │ │ │ @@ -94327,15 +94327,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b ab6b4 │ │ │ │ eorseq r4, r9, r4, asr r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, lsl #1 │ │ │ │ + eorseq lr, r4, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ ab758 │ │ │ │ @@ -94355,15 +94355,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b ab724 │ │ │ │ eorseq r4, r9, r4, ror #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, asr r0 │ │ │ │ + eorseq lr, r4, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [pc, #68] @ ab7c8 │ │ │ │ @@ -94383,15 +94383,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ b ab794 │ │ │ │ eorseq r4, r9, r4, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, lsl r0 │ │ │ │ + eorseq lr, r4, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ ab838 │ │ │ │ @@ -94411,15 +94411,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b ab804 │ │ │ │ eorseq r4, r9, r4, lsl #16 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, ror #31 │ │ │ │ + eorseq lr, r4, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ ab8a8 │ │ │ │ @@ -94439,15 +94439,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b ab874 │ │ │ │ mlaseq r9, r4, r7, r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #31 │ │ │ │ + eorseq lr, r4, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ ab918 │ │ │ │ @@ -94467,15 +94467,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b ab8e4 │ │ │ │ eorseq r4, r9, r4, lsr #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, ror #30 │ │ │ │ + eorseq lr, r4, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ ab988 │ │ │ │ @@ -94495,15 +94495,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b ab954 │ │ │ │ @ instruction: 0x003946b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr pc │ │ │ │ + eorseq lr, r4, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #456] @ 0x1c8 │ │ │ │ ldr r3, [pc, #68] @ ab9f8 │ │ │ │ @@ -94523,15 +94523,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #456] @ 0x1c8 │ │ │ │ b ab9c4 │ │ │ │ eorseq r4, r9, r4, asr #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034defc │ │ │ │ + eorseq sp, r4, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #452] @ 0x1c4 │ │ │ │ ldr r3, [pc, #68] @ aba68 │ │ │ │ @@ -94551,15 +94551,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #452] @ 0x1c4 │ │ │ │ b aba34 │ │ │ │ @ instruction: 0x003945d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr #29 │ │ │ │ + eorseq sp, r4, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #448] @ 0x1c0 │ │ │ │ ldr r3, [pc, #68] @ abad8 │ │ │ │ @@ -94579,15 +94579,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #448] @ 0x1c0 │ │ │ │ b abaa4 │ │ │ │ eorseq r4, r9, r4, ror #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsl #29 │ │ │ │ + eorseq sp, r4, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #444] @ 0x1bc │ │ │ │ ldr r3, [pc, #68] @ abb48 │ │ │ │ @@ -94607,15 +94607,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #444] @ 0x1bc │ │ │ │ b abb14 │ │ │ │ @ instruction: 0x003944f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr lr │ │ │ │ + eorseq sp, r4, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #440] @ 0x1b8 │ │ │ │ ldr r3, [pc, #68] @ abbb8 │ │ │ │ @@ -94635,15 +94635,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #440] @ 0x1b8 │ │ │ │ b abb84 │ │ │ │ eorseq r4, r9, r4, lsl #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsl lr │ │ │ │ + eorseq sp, r4, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #436] @ 0x1b4 │ │ │ │ ldr r3, [pc, #68] @ abc28 │ │ │ │ @@ -94663,15 +94663,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #436] @ 0x1b4 │ │ │ │ b abbf4 │ │ │ │ eorseq r4, r9, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, ror #27 │ │ │ │ + eorseq sp, r4, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #432] @ 0x1b0 │ │ │ │ ldr r3, [pc, #68] @ abc98 │ │ │ │ @@ -94691,15 +94691,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #432] @ 0x1b0 │ │ │ │ b abc64 │ │ │ │ eorseq r4, r9, r4, lsr #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsr #27 │ │ │ │ + mlaseq r4, r0, lr, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #428] @ 0x1ac │ │ │ │ ldr r3, [pc, #68] @ abd08 │ │ │ │ @@ -94719,15 +94719,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #428] @ 0x1ac │ │ │ │ b abcd4 │ │ │ │ eorseq r4, r9, r4, lsr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, ror #26 │ │ │ │ + eorseq sp, r4, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #424] @ 0x1a8 │ │ │ │ ldr r3, [pc, #68] @ abd78 │ │ │ │ @@ -94747,15 +94747,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ b abd44 │ │ │ │ eorseq r4, r9, r4, asr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsr sp │ │ │ │ + eorseq sp, r4, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #420] @ 0x1a4 │ │ │ │ ldr r3, [pc, #68] @ abde8 │ │ │ │ @@ -94775,15 +94775,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #420] @ 0x1a4 │ │ │ │ b abdb4 │ │ │ │ eorseq r4, r9, r4, asr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034dcf4 │ │ │ │ + @ instruction: 0x0034dddc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #416] @ 0x1a0 │ │ │ │ ldr r3, [pc, #68] @ abe58 │ │ │ │ @@ -94803,15 +94803,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #416] @ 0x1a0 │ │ │ │ b abe24 │ │ │ │ eorseq r4, r9, r4, ror #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034dcbc │ │ │ │ + eorseq sp, r4, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #412] @ 0x19c │ │ │ │ ldr r3, [pc, #68] @ abec8 │ │ │ │ @@ -94831,15 +94831,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ b abe94 │ │ │ │ eorseq r4, r9, r4, ror r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsl #25 │ │ │ │ + eorseq sp, r4, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #68] @ abf38 │ │ │ │ @@ -94859,15 +94859,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #408] @ 0x198 │ │ │ │ b abf04 │ │ │ │ eorseq r4, r9, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, asr #24 │ │ │ │ + eorseq sp, r4, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #404] @ 0x194 │ │ │ │ ldr r3, [pc, #68] @ abfa8 │ │ │ │ @@ -94887,15 +94887,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #404] @ 0x194 │ │ │ │ b abf74 │ │ │ │ mlaseq r9, r4, r0, r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsl ip │ │ │ │ + @ instruction: 0x0034dcf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ ldr r3, [pc, #68] @ ac018 │ │ │ │ @@ -94915,15 +94915,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ b abfe4 │ │ │ │ eorseq r4, r9, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034dbd8 │ │ │ │ + eorseq sp, r4, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #68] @ ac088 │ │ │ │ @@ -94943,15 +94943,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #396] @ 0x18c │ │ │ │ b ac054 │ │ │ │ @ instruction: 0x00393fb4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #23 │ │ │ │ + eorseq sp, r4, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #392] @ 0x188 │ │ │ │ ldr r3, [pc, #68] @ ac0f8 │ │ │ │ @@ -94971,15 +94971,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #392] @ 0x188 │ │ │ │ b ac0c4 │ │ │ │ eorseq r3, r9, r4, asr #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, ror #22 │ │ │ │ + eorseq sp, r4, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ ldr r3, [pc, #68] @ ac168 │ │ │ │ @@ -94999,15 +94999,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #388] @ 0x184 │ │ │ │ b ac134 │ │ │ │ @ instruction: 0x00393ed4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsr fp │ │ │ │ + eorseq sp, r4, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #384] @ 0x180 │ │ │ │ ldr r3, [pc, #68] @ ac1d8 │ │ │ │ @@ -95027,15 +95027,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #384] @ 0x180 │ │ │ │ b ac1a4 │ │ │ │ eorseq r3, r9, r4, ror #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034daf4 │ │ │ │ + @ instruction: 0x0034dbdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #380] @ 0x17c │ │ │ │ ldr r3, [pc, #68] @ ac248 │ │ │ │ @@ -95055,15 +95055,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ b ac214 │ │ │ │ @ instruction: 0x00393df4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034dabc │ │ │ │ + eorseq sp, r4, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #376] @ 0x178 │ │ │ │ ldr r3, [pc, #68] @ ac2b8 │ │ │ │ @@ -95083,15 +95083,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ b ac284 │ │ │ │ eorseq r3, r9, r4, lsl #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsl #21 │ │ │ │ + eorseq sp, r4, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #68] @ ac328 │ │ │ │ @@ -95111,15 +95111,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #372] @ 0x174 │ │ │ │ b ac2f4 │ │ │ │ eorseq r3, r9, r4, lsl sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr #20 │ │ │ │ + eorseq sp, r4, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #68] @ ac398 │ │ │ │ @@ -95139,15 +95139,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ b ac364 │ │ │ │ eorseq r3, r9, r4, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsl #20 │ │ │ │ + @ instruction: 0x0034daf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ ldr r3, [pc, #68] @ ac408 │ │ │ │ @@ -95167,15 +95167,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #364] @ 0x16c │ │ │ │ b ac3d4 │ │ │ │ eorseq r3, r9, r4, lsr ip │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d9d8 │ │ │ │ + eorseq sp, r4, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #360] @ 0x168 │ │ │ │ ldr r3, [pc, #68] @ ac478 │ │ │ │ @@ -95195,15 +95195,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #360] @ 0x168 │ │ │ │ b ac444 │ │ │ │ eorseq r3, r9, r4, asr #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #19 │ │ │ │ + eorseq sp, r4, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ ldr r3, [pc, #68] @ ac4e8 │ │ │ │ @@ -95223,15 +95223,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ b ac4b4 │ │ │ │ eorseq r3, r9, r4, asr fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, ror r9 │ │ │ │ + eorseq sp, r4, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [pc, #68] @ ac558 │ │ │ │ @@ -95251,15 +95251,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #352] @ 0x160 │ │ │ │ b ac524 │ │ │ │ eorseq r3, r9, r4, ror #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsr r9 │ │ │ │ + eorseq sp, r4, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ ldr r3, [pc, #68] @ ac5c8 │ │ │ │ @@ -95279,15 +95279,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #348] @ 0x15c │ │ │ │ b ac594 │ │ │ │ eorseq r3, r9, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d8fc │ │ │ │ + eorseq sp, r4, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [pc, #68] @ ac638 │ │ │ │ @@ -95307,15 +95307,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #344] @ 0x158 │ │ │ │ b ac604 │ │ │ │ eorseq r3, r9, r4, lsl #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d8bc │ │ │ │ + eorseq sp, r4, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #340] @ 0x154 │ │ │ │ ldr r3, [pc, #68] @ ac6a8 │ │ │ │ @@ -95335,15 +95335,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ b ac674 │ │ │ │ mlaseq r9, r4, r9, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, ror r8 │ │ │ │ + eorseq sp, r4, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #336] @ 0x150 │ │ │ │ ldr r3, [pc, #68] @ ac718 │ │ │ │ @@ -95363,15 +95363,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #336] @ 0x150 │ │ │ │ b ac6e4 │ │ │ │ eorseq r3, r9, r4, lsr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, asr #16 │ │ │ │ + eorseq sp, r4, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [pc, #68] @ ac788 │ │ │ │ @@ -95391,15 +95391,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #332] @ 0x14c │ │ │ │ b ac754 │ │ │ │ @ instruction: 0x003938b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsl #16 │ │ │ │ + @ instruction: 0x0034d8f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #328] @ 0x148 │ │ │ │ ldr r3, [pc, #68] @ ac7f8 │ │ │ │ @@ -95419,15 +95419,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #328] @ 0x148 │ │ │ │ b ac7c4 │ │ │ │ eorseq r3, r9, r4, asr #16 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d7d4 │ │ │ │ + @ instruction: 0x0034d8bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #324] @ 0x144 │ │ │ │ ldr r3, [pc, #68] @ ac868 │ │ │ │ @@ -95447,15 +95447,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ b ac834 │ │ │ │ @ instruction: 0x003937d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, r7, sp │ │ │ │ + eorseq sp, r4, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #320] @ 0x140 │ │ │ │ ldr r3, [pc, #68] @ ac8d8 │ │ │ │ @@ -95475,15 +95475,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ b ac8a4 │ │ │ │ eorseq r3, r9, r4, ror #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, asr r7 │ │ │ │ + eorseq sp, r4, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #316] @ 0x13c │ │ │ │ ldr r3, [pc, #68] @ ac948 │ │ │ │ @@ -95503,15 +95503,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #316] @ 0x13c │ │ │ │ b ac914 │ │ │ │ @ instruction: 0x003936f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #14 │ │ │ │ + eorseq sp, r4, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ ldr r3, [pc, #68] @ ac9b8 │ │ │ │ @@ -95531,15 +95531,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #312] @ 0x138 │ │ │ │ b ac984 │ │ │ │ eorseq r3, r9, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, ror #13 │ │ │ │ + @ instruction: 0x0034d7d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #68] @ aca28 │ │ │ │ @@ -95559,15 +95559,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ b ac9f4 │ │ │ │ eorseq r3, r9, r4, lsl r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d6b0 │ │ │ │ + mlaseq r4, r8, r7, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #304] @ 0x130 │ │ │ │ ldr r3, [pc, #68] @ aca98 │ │ │ │ @@ -95587,15 +95587,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #304] @ 0x130 │ │ │ │ b aca64 │ │ │ │ eorseq r3, r9, r4, lsr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, ror r6 │ │ │ │ + eorseq sp, r4, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #300] @ 0x12c │ │ │ │ ldr r3, [pc, #68] @ acb08 │ │ │ │ @@ -95615,15 +95615,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #300] @ 0x12c │ │ │ │ b acad4 │ │ │ │ eorseq r3, r9, r4, lsr r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, asr #12 │ │ │ │ + eorseq sp, r4, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #296] @ 0x128 │ │ │ │ ldr r3, [pc, #68] @ acb78 │ │ │ │ @@ -95643,15 +95643,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #296] @ 0x128 │ │ │ │ b acb44 │ │ │ │ eorseq r3, r9, r4, asr #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsl #12 │ │ │ │ + @ instruction: 0x0034d6f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #292] @ 0x124 │ │ │ │ ldr r3, [pc, #68] @ acbe8 │ │ │ │ @@ -95671,15 +95671,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #292] @ 0x124 │ │ │ │ b acbb4 │ │ │ │ eorseq r3, r9, r4, asr r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d5d0 │ │ │ │ + @ instruction: 0x0034d6b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #288] @ 0x120 │ │ │ │ ldr r3, [pc, #68] @ acc58 │ │ │ │ @@ -95699,15 +95699,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ b acc24 │ │ │ │ eorseq r3, r9, r4, ror #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r5, sp │ │ │ │ + eorseq sp, r4, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #284] @ 0x11c │ │ │ │ ldr r3, [pc, #68] @ accc8 │ │ │ │ @@ -95727,15 +95727,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #284] @ 0x11c │ │ │ │ b acc94 │ │ │ │ eorseq r3, r9, r4, ror r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, asr r5 │ │ │ │ + eorseq sp, r4, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #280] @ 0x118 │ │ │ │ ldr r3, [pc, #68] @ acd38 │ │ │ │ @@ -95755,15 +95755,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #280] @ 0x118 │ │ │ │ b acd04 │ │ │ │ eorseq r3, r9, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsr #10 │ │ │ │ + eorseq sp, r4, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #276] @ 0x114 │ │ │ │ ldr r3, [pc, #68] @ acda8 │ │ │ │ @@ -95783,15 +95783,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #276] @ 0x114 │ │ │ │ b acd74 │ │ │ │ mlaseq r9, r4, r2, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, ror #9 │ │ │ │ + eorseq sp, r4, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #272] @ 0x110 │ │ │ │ ldr r3, [pc, #68] @ ace18 │ │ │ │ @@ -95811,15 +95811,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ b acde4 │ │ │ │ eorseq r3, r9, r4, lsr #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsr #9 │ │ │ │ + mlaseq r4, r4, r5, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #268] @ 0x10c │ │ │ │ ldr r3, [pc, #68] @ ace88 │ │ │ │ @@ -95839,15 +95839,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #268] @ 0x10c │ │ │ │ b ace54 │ │ │ │ @ instruction: 0x003931b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, ror r4 │ │ │ │ + eorseq sp, r4, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #264] @ 0x108 │ │ │ │ ldr r3, [pc, #68] @ acef8 │ │ │ │ @@ -95867,15 +95867,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #264] @ 0x108 │ │ │ │ b acec4 │ │ │ │ eorseq r3, r9, r4, asr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsr r4 │ │ │ │ + eorseq sp, r4, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #260] @ 0x104 │ │ │ │ ldr r3, [pc, #68] @ acf68 │ │ │ │ @@ -95895,15 +95895,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #260] @ 0x104 │ │ │ │ b acf34 │ │ │ │ ldrsbeq r3, [r9], -r4 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsl #8 │ │ │ │ + eorseq sp, r4, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #256] @ 0x100 │ │ │ │ ldr r3, [pc, #68] @ acfd8 │ │ │ │ @@ -95923,15 +95923,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ b acfa4 │ │ │ │ eorseq r3, r9, r4, rrx │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr #7 │ │ │ │ + eorseq sp, r4, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #252] @ 0xfc │ │ │ │ ldr r3, [pc, #68] @ ad048 │ │ │ │ @@ -95951,15 +95951,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #252] @ 0xfc │ │ │ │ b ad014 │ │ │ │ @ instruction: 0x00392ff4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsl #7 │ │ │ │ + eorseq sp, r4, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #248] @ 0xf8 │ │ │ │ ldr r3, [pc, #68] @ ad0b8 │ │ │ │ @@ -95979,15 +95979,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #248] @ 0xf8 │ │ │ │ b ad084 │ │ │ │ eorseq r2, r9, r4, lsl #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, asr r3 │ │ │ │ + eorseq sp, r4, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #68] @ ad128 │ │ │ │ @@ -96007,15 +96007,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ b ad0f4 │ │ │ │ eorseq r2, r9, r4, lsl pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsr #6 │ │ │ │ + eorseq sp, r4, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ ldr r3, [pc, #68] @ ad198 │ │ │ │ @@ -96035,15 +96035,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #240] @ 0xf0 │ │ │ │ b ad164 │ │ │ │ eorseq r2, r9, r4, lsr #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, ror #5 │ │ │ │ + @ instruction: 0x0034d3d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #236] @ 0xec │ │ │ │ ldr r3, [pc, #68] @ ad208 │ │ │ │ @@ -96063,15 +96063,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #236] @ 0xec │ │ │ │ b ad1d4 │ │ │ │ eorseq r2, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsr #5 │ │ │ │ + mlaseq r4, r4, r3, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #232] @ 0xe8 │ │ │ │ ldr r3, [pc, #68] @ ad278 │ │ │ │ @@ -96091,15 +96091,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #232] @ 0xe8 │ │ │ │ b ad244 │ │ │ │ eorseq r2, r9, r4, asr #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, ror r2 │ │ │ │ + eorseq sp, r4, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #228] @ 0xe4 │ │ │ │ ldr r3, [pc, #68] @ ad2e8 │ │ │ │ @@ -96119,15 +96119,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ b ad2b4 │ │ │ │ eorseq r2, r9, r4, asr sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, asr #4 │ │ │ │ + eorseq sp, r4, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #68] @ ad358 │ │ │ │ @@ -96147,15 +96147,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ b ad324 │ │ │ │ eorseq r2, r9, r4, ror #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsl #4 │ │ │ │ + @ instruction: 0x0034d2f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [pc, #68] @ ad3c8 │ │ │ │ @@ -96175,15 +96175,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ b ad394 │ │ │ │ eorseq r2, r9, r4, ror ip │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, asr #3 │ │ │ │ + @ instruction: 0x0034d2b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #68] @ ad438 │ │ │ │ @@ -96203,15 +96203,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #216] @ 0xd8 │ │ │ │ b ad404 │ │ │ │ eorseq r2, r9, r4, lsl #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, r1, sp │ │ │ │ + eorseq sp, r4, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #212] @ 0xd4 │ │ │ │ ldr r3, [pc, #68] @ ad4a8 │ │ │ │ @@ -96231,15 +96231,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #212] @ 0xd4 │ │ │ │ b ad474 │ │ │ │ mlaseq r9, r4, fp, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, asr r1 │ │ │ │ + eorseq sp, r4, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #68] @ ad518 │ │ │ │ @@ -96259,15 +96259,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #208] @ 0xd0 │ │ │ │ b ad4e4 │ │ │ │ eorseq r2, r9, r4, lsr #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #2 │ │ │ │ + eorseq sp, r4, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #204] @ 0xcc │ │ │ │ ldr r3, [pc, #68] @ ad588 │ │ │ │ @@ -96287,15 +96287,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #204] @ 0xcc │ │ │ │ b ad554 │ │ │ │ @ instruction: 0x00392ab4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrsheq sp, [r4], -r0 @ │ │ │ │ + @ instruction: 0x0034d1d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [pc, #68] @ ad5f8 │ │ │ │ @@ -96315,15 +96315,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ b ad5c4 │ │ │ │ eorseq r2, r9, r4, asr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrheq sp, [r4], -ip @ │ │ │ │ + eorseq sp, r4, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ ldr r3, [pc, #68] @ ad668 │ │ │ │ @@ -96343,15 +96343,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #196] @ 0xc4 │ │ │ │ b ad634 │ │ │ │ @ instruction: 0x003929d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsl #1 │ │ │ │ + eorseq sp, r4, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #192] @ 0xc0 │ │ │ │ ldr r3, [pc, #68] @ ad6d8 │ │ │ │ @@ -96371,15 +96371,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ b ad6a4 │ │ │ │ eorseq r2, r9, r4, ror #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr #32 │ │ │ │ + eorseq sp, r4, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #68] @ ad748 │ │ │ │ @@ -96399,15 +96399,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ b ad714 │ │ │ │ @ instruction: 0x003928f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip │ │ │ │ + ldrsheq sp, [r4], -r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ ldr r3, [pc, #68] @ ad7b8 │ │ │ │ @@ -96427,15 +96427,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #184] @ 0xb8 │ │ │ │ b ad784 │ │ │ │ eorseq r2, r9, r4, lsl #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034cfd0 │ │ │ │ + ldrheq sp, [r4], -r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [pc, #68] @ ad828 │ │ │ │ @@ -96455,15 +96455,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #180] @ 0xb4 │ │ │ │ b ad7f4 │ │ │ │ eorseq r2, r9, r4, lsl r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsr #31 │ │ │ │ + mlaseq r4, r0, r0, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #68] @ ad898 │ │ │ │ @@ -96483,15 +96483,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #176] @ 0xb0 │ │ │ │ b ad864 │ │ │ │ eorseq r2, r9, r4, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, ror pc │ │ │ │ + eorseq sp, r4, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [pc, #68] @ ad908 │ │ │ │ @@ -96511,15 +96511,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ b ad8d4 │ │ │ │ eorseq r2, r9, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, asr #30 │ │ │ │ + eorseq sp, r4, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ ldr r3, [pc, #68] @ ad978 │ │ │ │ @@ -96539,15 +96539,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ b ad944 │ │ │ │ eorseq r2, r9, r4, asr #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsl #30 │ │ │ │ + @ instruction: 0x0034cff0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [pc, #68] @ ad9e8 │ │ │ │ @@ -96567,15 +96567,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ b ad9b4 │ │ │ │ eorseq r2, r9, r4, asr r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr #29 │ │ │ │ + @ instruction: 0x0034cfb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ ldr r3, [pc, #68] @ ada58 │ │ │ │ @@ -96595,15 +96595,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #160] @ 0xa0 │ │ │ │ b ada24 │ │ │ │ eorseq r2, r9, r4, ror #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, lr, ip │ │ │ │ + eorseq ip, r4, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #68] @ adac8 │ │ │ │ @@ -96623,15 +96623,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #156] @ 0x9c │ │ │ │ b ada94 │ │ │ │ eorseq r2, r9, r4, ror r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr lr │ │ │ │ + eorseq ip, r4, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [pc, #68] @ adb38 │ │ │ │ @@ -96651,15 +96651,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ b adb04 │ │ │ │ eorseq r2, r9, r4, lsl #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsr #28 │ │ │ │ + eorseq ip, r4, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #68] @ adba8 │ │ │ │ @@ -96679,15 +96679,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ b adb74 │ │ │ │ mlaseq r9, r4, r4, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, ror #27 │ │ │ │ + eorseq ip, r4, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #68] @ adc18 │ │ │ │ @@ -96707,15 +96707,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ b adbe4 │ │ │ │ eorseq r2, r9, r4, lsr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, lsr #27 │ │ │ │ + mlaseq r4, r4, lr, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #68] @ adc88 │ │ │ │ @@ -96735,15 +96735,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ b adc54 │ │ │ │ @ instruction: 0x003923b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, ror #26 │ │ │ │ + eorseq ip, r4, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [pc, #68] @ adcf8 │ │ │ │ @@ -96763,15 +96763,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #136] @ 0x88 │ │ │ │ b adcc4 │ │ │ │ eorseq r2, r9, r4, asr #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsr sp │ │ │ │ + eorseq ip, r4, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [pc, #68] @ add68 │ │ │ │ @@ -96791,15 +96791,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ b add34 │ │ │ │ @ instruction: 0x003922d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl #26 │ │ │ │ + eorseq ip, r4, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #128] @ 0x80 │ │ │ │ ldr r3, [pc, #68] @ addd8 │ │ │ │ @@ -96819,15 +96819,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ b adda4 │ │ │ │ eorseq r2, r9, r4, ror #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr #25 │ │ │ │ + @ instruction: 0x0034cdb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [pc, #68] @ ade48 │ │ │ │ @@ -96847,15 +96847,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ b ade14 │ │ │ │ @ instruction: 0x003921f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, ip, ip │ │ │ │ + eorseq ip, r4, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #68] @ adeb8 │ │ │ │ @@ -96875,15 +96875,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ b ade84 │ │ │ │ eorseq r2, r9, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, ror #24 │ │ │ │ + eorseq ip, r4, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ ldr r3, [pc, #68] @ adf28 │ │ │ │ @@ -96903,15 +96903,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ b adef4 │ │ │ │ eorseq r2, r9, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, lsr #24 │ │ │ │ + eorseq ip, r4, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ ldr r3, [pc, #68] @ adf98 │ │ │ │ @@ -96931,15 +96931,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ b adf64 │ │ │ │ eorseq r2, r9, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034cbf4 │ │ │ │ + @ instruction: 0x0034ccdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #68] @ ae008 │ │ │ │ @@ -96959,15 +96959,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ b adfd4 │ │ │ │ eorseq r2, r9, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034cbb8 │ │ │ │ + eorseq ip, r4, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #68] @ ae078 │ │ │ │ @@ -96987,15 +96987,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ b ae044 │ │ │ │ eorseq r1, r9, r4, asr #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl #23 │ │ │ │ + eorseq ip, r4, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #68] @ ae0e8 │ │ │ │ @@ -97015,15 +97015,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ b ae0b4 │ │ │ │ eorseq r1, r9, r4, asr pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, asr #22 │ │ │ │ + eorseq ip, r4, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #68] @ ae158 │ │ │ │ @@ -97043,15 +97043,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ b ae124 │ │ │ │ eorseq r1, r9, r4, ror #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl fp │ │ │ │ + @ instruction: 0x0034cbf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #68] @ ae1c8 │ │ │ │ @@ -97071,15 +97071,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ b ae194 │ │ │ │ eorseq r1, r9, r4, ror lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034cadc │ │ │ │ + eorseq ip, r4, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #68] @ ae238 │ │ │ │ @@ -97099,15 +97099,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ b ae204 │ │ │ │ eorseq r1, r9, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsr #21 │ │ │ │ + mlaseq r4, r0, fp, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ ae2a8 │ │ │ │ @@ -97127,15 +97127,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b ae274 │ │ │ │ mlaseq r9, r4, sp, r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, ror sl │ │ │ │ + eorseq ip, r4, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ ldr r3, [pc, #68] @ ae318 │ │ │ │ @@ -97155,15 +97155,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ b ae2e4 │ │ │ │ eorseq r1, r9, r4, lsr #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsr sl │ │ │ │ + eorseq ip, r4, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #68] @ ae388 │ │ │ │ @@ -97183,15 +97183,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ b ae354 │ │ │ │ @ instruction: 0x00391cb4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c9fc │ │ │ │ + eorseq ip, r4, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #68] @ ae3f8 │ │ │ │ @@ -97211,15 +97211,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ b ae3c4 │ │ │ │ eorseq r1, r9, r4, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, asr #19 │ │ │ │ + eorseq ip, r4, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ ldr r3, [pc, #68] @ ae468 │ │ │ │ @@ -97239,15 +97239,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ b ae434 │ │ │ │ @ instruction: 0x00391bd4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsl #19 │ │ │ │ + eorseq ip, r4, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ ldr r3, [pc, #68] @ ae4d8 │ │ │ │ @@ -97267,15 +97267,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ b ae4a4 │ │ │ │ eorseq r1, r9, r4, ror #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, asr #18 │ │ │ │ + eorseq ip, r4, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #68] @ ae548 │ │ │ │ @@ -97295,15 +97295,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ b ae514 │ │ │ │ @ instruction: 0x00391af4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl r9 │ │ │ │ + @ instruction: 0x0034c9f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ ae5b8 │ │ │ │ @@ -97323,15 +97323,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ b ae584 │ │ │ │ eorseq r1, r9, r4, lsl #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c8d8 │ │ │ │ + eorseq ip, r4, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ ae628 │ │ │ │ @@ -97351,15 +97351,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ b ae5f4 │ │ │ │ eorseq r1, r9, r4, lsl sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsr #17 │ │ │ │ + eorseq ip, r4, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #68] @ ae698 │ │ │ │ @@ -97379,15 +97379,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ b ae664 │ │ │ │ eorseq r1, r9, r4, lsr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, ror #16 │ │ │ │ + eorseq ip, r4, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #68] @ ae708 │ │ │ │ @@ -97407,15 +97407,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b ae6d4 │ │ │ │ eorseq r1, r9, r4, lsr r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsr #16 │ │ │ │ + eorseq ip, r4, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #68] @ ae778 │ │ │ │ @@ -97435,15 +97435,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ b ae744 │ │ │ │ eorseq r1, r9, r4, asr #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c7f4 │ │ │ │ + @ instruction: 0x0034c8dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ ae7e8 │ │ │ │ @@ -97463,15 +97463,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b ae7b4 │ │ │ │ eorseq r1, r9, r4, asr r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c7bc │ │ │ │ + eorseq ip, r4, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ ae858 │ │ │ │ @@ -97491,15 +97491,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b ae824 │ │ │ │ eorseq r1, r9, r4, ror #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsl #15 │ │ │ │ + eorseq ip, r4, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [pc, #68] @ ae8c8 │ │ │ │ @@ -97519,15 +97519,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ b ae894 │ │ │ │ eorseq r1, r9, r4, ror r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr #14 │ │ │ │ + eorseq ip, r4, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ ae938 │ │ │ │ @@ -97547,15 +97547,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b ae904 │ │ │ │ eorseq r1, r9, r4, lsl #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl r7 │ │ │ │ + @ instruction: 0x0034c7f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ ae9a8 │ │ │ │ @@ -97575,15 +97575,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b ae974 │ │ │ │ mlaseq r9, r4, r6, r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c6d4 │ │ │ │ + @ instruction: 0x0034c7bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aea18 │ │ │ │ @@ -97603,15 +97603,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b ae9e4 │ │ │ │ eorseq r1, r9, r4, lsr #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, ip, r6, ip │ │ │ │ + eorseq ip, r4, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aea88 │ │ │ │ @@ -97631,15 +97631,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aea54 │ │ │ │ @ instruction: 0x003915b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, ror #12 │ │ │ │ + eorseq ip, r4, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [pc, #68] @ aeaf8 │ │ │ │ @@ -97659,15 +97659,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ b aeac4 │ │ │ │ eorseq r1, r9, r4, asr #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsr #12 │ │ │ │ + eorseq ip, r4, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ aeb68 │ │ │ │ @@ -97687,15 +97687,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b aeb34 │ │ │ │ @ instruction: 0x003914d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, ror #11 │ │ │ │ + eorseq ip, r4, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ aebd8 │ │ │ │ @@ -97715,15 +97715,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ b aeba4 │ │ │ │ eorseq r1, r9, r4, ror #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsr #11 │ │ │ │ + eorseq ip, r4, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ aec48 │ │ │ │ @@ -97743,15 +97743,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ b aec14 │ │ │ │ @ instruction: 0x003913f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr r5 │ │ │ │ + eorseq ip, r4, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ aecb8 │ │ │ │ @@ -97771,15 +97771,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b aec84 │ │ │ │ eorseq r1, r9, r4, lsl #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsl r5 │ │ │ │ + @ instruction: 0x0034c5fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aed28 │ │ │ │ @@ -97799,15 +97799,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aecf4 │ │ │ │ eorseq r1, r9, r4, lsl r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c4d4 │ │ │ │ + @ instruction: 0x0034c5bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aed98 │ │ │ │ @@ -97827,15 +97827,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aed64 │ │ │ │ eorseq r1, r9, r4, lsr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, lsl #9 │ │ │ │ + eorseq ip, r4, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aee08 │ │ │ │ @@ -97855,15 +97855,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aedd4 │ │ │ │ eorseq r1, r9, r4, lsr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr #8 │ │ │ │ + eorseq ip, r4, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ aee78 │ │ │ │ @@ -97883,15 +97883,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ b aee44 │ │ │ │ eorseq r1, r9, r4, asr #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, lsl #8 │ │ │ │ + @ instruction: 0x0034c4f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ aeee8 │ │ │ │ @@ -97911,15 +97911,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b aeeb4 │ │ │ │ eorseq r1, r9, r4, asr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, asr #7 │ │ │ │ + @ instruction: 0x0034c4b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ aef58 │ │ │ │ @@ -97939,15 +97939,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b aef24 │ │ │ │ eorseq r1, r9, r4, ror #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsl #7 │ │ │ │ + eorseq ip, r4, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aefc8 │ │ │ │ @@ -97967,15 +97967,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aef94 │ │ │ │ eorseq r1, r9, r4, ror r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, asr #6 │ │ │ │ + eorseq ip, r4, r0, lsr r4 │ │ │ │ │ │ │ │ 000aefd4 : │ │ │ │ tst r1, #1 │ │ │ │ bne aefe4 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -98680,20 +98680,20 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ rsbeq ip, r8, #23592960 @ 0x1680000 │ │ │ │ @ instruction: 0x00390df8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq pc, r6, r0, lsl #14 │ │ │ │ - eorseq r5, r4, r0, lsr #18 │ │ │ │ - eorseq r5, r4, ip, asr #18 │ │ │ │ - @ instruction: 0x0036f6d8 │ │ │ │ - @ instruction: 0x003458b4 │ │ │ │ - @ instruction: 0x003489dc │ │ │ │ + eorseq pc, r6, r8, ror #15 │ │ │ │ + eorseq r5, r4, r8, lsl #20 │ │ │ │ + eorseq r5, r4, r4, lsr sl │ │ │ │ + eorseq pc, r6, r0, asr #15 │ │ │ │ + mlaseq r4, ip, r9, r5 │ │ │ │ + eorseq r8, r4, r4, asr #21 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000afae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98837,21 +98837,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r9, r4, lsl r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, r8, ror r6 │ │ │ │ - eorseq pc, r6, ip, lsl #9 │ │ │ │ - eorseq r5, r4, ip, lsr #13 │ │ │ │ - @ instruction: 0x003456d8 │ │ │ │ - eorseq pc, r6, r8, ror #8 │ │ │ │ - eorseq r5, r4, r4, asr #12 │ │ │ │ - eorseq r8, r4, ip, ror #14 │ │ │ │ + eorseq fp, r4, r0, ror #14 │ │ │ │ + eorseq pc, r6, r4, ror r5 @ │ │ │ │ + mlaseq r4, r4, r7, r5 │ │ │ │ + eorseq r5, r4, r0, asr #15 │ │ │ │ + eorseq pc, r6, r0, asr r5 @ │ │ │ │ + eorseq r5, r4, ip, lsr #14 │ │ │ │ + eorseq r8, r4, r4, asr r8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r5, [pc, #464] @ aff44 │ │ │ │ @@ -98972,21 +98972,21 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ eorseq r0, r9, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, ip, lsl #9 │ │ │ │ - eorseq pc, r6, r8, ror r2 @ │ │ │ │ - mlaseq r4, r8, r4, r5 │ │ │ │ - eorseq r5, r4, r4, asr #9 │ │ │ │ - eorseq pc, r6, r0, asr r2 @ │ │ │ │ - eorseq r5, r4, ip, lsr #8 │ │ │ │ - eorseq r8, r4, r4, asr r5 │ │ │ │ + eorseq fp, r4, r4, ror r5 │ │ │ │ + eorseq pc, r6, r0, ror #6 │ │ │ │ + eorseq r5, r4, r0, lsl #11 │ │ │ │ + eorseq r5, r4, ip, lsr #11 │ │ │ │ + eorseq pc, r6, r8, lsr r3 @ │ │ │ │ + eorseq r5, r4, r4, lsl r5 │ │ │ │ + eorseq r8, r4, ip, lsr r6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ @@ -99073,21 +99073,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r9, r4, rrx │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, r0, lsr #6 │ │ │ │ - ldrsbeq pc, [r6], -ip @ │ │ │ │ - @ instruction: 0x003452fc │ │ │ │ - eorseq r5, r4, r8, lsr #6 │ │ │ │ - ldrheq pc, [r6], -r8 @ │ │ │ │ - mlaseq r4, r4, r2, r5 │ │ │ │ - @ instruction: 0x003483bc │ │ │ │ + eorseq fp, r4, r8, lsl #8 │ │ │ │ + eorseq pc, r6, r4, asr #3 │ │ │ │ + eorseq r5, r4, r4, ror #7 │ │ │ │ + eorseq r5, r4, r0, lsl r4 │ │ │ │ + eorseq pc, r6, r0, lsr #3 │ │ │ │ + eorseq r5, r4, ip, ror r3 │ │ │ │ + eorseq r8, r4, r4, lsr #9 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ @@ -99174,21 +99174,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0038fed0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034b1bc │ │ │ │ - eorseq lr, r6, r8, asr #30 │ │ │ │ - eorseq r5, r4, r8, ror #2 │ │ │ │ - mlaseq r4, r4, r1, r5 │ │ │ │ - eorseq lr, r6, r4, lsr #30 │ │ │ │ - eorseq r5, r4, r0, lsl #2 │ │ │ │ - eorseq r8, r4, r8, lsr #4 │ │ │ │ + eorseq fp, r4, r4, lsr #5 │ │ │ │ + eorseq pc, r6, r0, lsr r0 @ │ │ │ │ + eorseq r5, r4, r0, asr r2 │ │ │ │ + eorseq r5, r4, ip, ror r2 │ │ │ │ + eorseq pc, r6, ip │ │ │ │ + eorseq r5, r4, r8, ror #3 │ │ │ │ + eorseq r8, r4, r0, lsl r3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000b029c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99220,16 +99220,16 @@ │ │ │ │ ldr r1, [pc, #24] @ b0330 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5030c │ │ │ │ eorseq pc, r8, r8, lsr sp @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r4, r0, lsl #2 │ │ │ │ - eorseq fp, r4, r0, ror #1 │ │ │ │ + eorseq fp, r4, r8, ror #3 │ │ │ │ + eorseq fp, r4, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b03f0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -99271,17 +99271,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b03cc │ │ │ │ eorseq pc, r8, ip, lsr #25 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - ldrsbeq fp, [r4], -r4 @ │ │ │ │ + @ instruction: 0x0034b1bc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, r0, asr r0 │ │ │ │ + eorseq fp, r4, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b04b8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99320,17 +99320,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b04c4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0494 │ │ │ │ @ instruction: 0x0038fbdc │ │ │ │ - eorseq r8, r4, r8, lsl #25 │ │ │ │ + eorseq r8, r4, r0, ror sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, r0, lsl r0 │ │ │ │ + ldrsheq fp, [r4], -r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b057c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99369,17 +99369,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0588 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0558 │ │ │ │ eorseq pc, r8, r8, lsl fp @ │ │ │ │ - eorseq r8, r4, r4, asr #23 │ │ │ │ + eorseq r8, r4, ip, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl #31 │ │ │ │ + eorseq fp, r4, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0640 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99418,17 +99418,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b064c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b061c │ │ │ │ eorseq pc, r8, r4, asr sl @ │ │ │ │ - eorseq r8, r4, r0, lsl #22 │ │ │ │ + eorseq r8, r4, r8, ror #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsl pc │ │ │ │ + eorseq fp, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b0718 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -99474,17 +99474,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b06f4 │ │ │ │ mlaseq r8, r0, r9, pc @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, r4, ror #29 │ │ │ │ + eorseq sl, r4, ip, asr #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsl #29 │ │ │ │ + eorseq sl, r4, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b07e4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99523,17 +99523,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b07f0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b07c0 │ │ │ │ @ instruction: 0x0038f8b0 │ │ │ │ - eorseq sl, r4, ip, ror lr │ │ │ │ + eorseq sl, r4, r4, ror #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl lr │ │ │ │ + eorseq sl, r4, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b08a8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99572,17 +99572,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b08b4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0884 │ │ │ │ eorseq pc, r8, ip, ror #15 │ │ │ │ - @ instruction: 0x0034adb8 │ │ │ │ + eorseq sl, r4, r0, lsr #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, lsr #27 │ │ │ │ + eorseq sl, r4, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b096c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99621,17 +99621,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0978 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0948 │ │ │ │ eorseq pc, r8, r8, lsr #14 │ │ │ │ - @ instruction: 0x0034acf4 │ │ │ │ + @ instruction: 0x0034addc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, lsr #26 │ │ │ │ + eorseq sl, r4, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b0a38 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -99673,17 +99673,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0a14 │ │ │ │ eorseq pc, r8, r4, ror #12 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - eorseq sl, r4, r0, ror #25 │ │ │ │ + eorseq sl, r4, r8, asr #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r0, ip, sl │ │ │ │ + eorseq sl, r4, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0b00 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99722,17 +99722,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0b0c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0adc │ │ │ │ mlaseq r8, r4, r5, pc @ │ │ │ │ - eorseq r1, r6, r0, asr #27 │ │ │ │ + eorseq r1, r6, r8, lsr #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl #24 │ │ │ │ + @ instruction: 0x0034acf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b0b98 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -99762,17 +99762,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0b74 │ │ │ │ @ instruction: 0x0038f4d0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r4, r8, lsl ip │ │ │ │ + eorseq sl, r4, r0, lsl #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034abbc │ │ │ │ + eorseq sl, r4, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0c64 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99811,17 +99811,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0c70 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0c40 │ │ │ │ eorseq pc, r8, r0, lsr r4 @ │ │ │ │ - eorseq r1, r6, ip, asr ip │ │ │ │ + eorseq r1, r6, r4, asr #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsr fp │ │ │ │ + eorseq sl, r4, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0d28 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99860,17 +99860,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0d34 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0d04 │ │ │ │ eorseq pc, r8, ip, ror #6 │ │ │ │ - eorseq sl, r4, r8, lsr r9 │ │ │ │ + eorseq sl, r4, r0, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034aab0 │ │ │ │ + mlaseq r4, r8, fp, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0dec │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99909,17 +99909,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0df8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0dc8 │ │ │ │ eorseq pc, r8, r8, lsr #5 │ │ │ │ - @ instruction: 0x00361ad4 │ │ │ │ + @ instruction: 0x00361bbc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsr #20 │ │ │ │ + eorseq sl, r4, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b0ec4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -99965,17 +99965,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0ea0 │ │ │ │ eorseq pc, r8, r4, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, ip, ror #19 │ │ │ │ + @ instruction: 0x0034aad4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl #19 │ │ │ │ + eorseq sl, r4, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0f90 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100014,17 +100014,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0f9c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0f6c │ │ │ │ eorseq pc, r8, r4, lsl #2 │ │ │ │ - eorseq r1, r6, r0, lsr r9 │ │ │ │ + eorseq r1, r6, r8, lsl sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsr r9 │ │ │ │ + eorseq sl, r4, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b1068 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100069,17 +100069,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1044 │ │ │ │ eorseq pc, r8, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, r4, ror #17 │ │ │ │ + eorseq sl, r4, ip, asr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r0, r8, sl │ │ │ │ + eorseq sl, r4, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b1130 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100118,17 +100118,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b113c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b110c │ │ │ │ eorseq lr, r8, r4, ror #30 │ │ │ │ - mlaseq r6, r0, r7, r1 │ │ │ │ + eorseq r1, r6, r8, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl #16 │ │ │ │ + @ instruction: 0x0034a8f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b11f4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100167,17 +100167,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b1200 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b11d0 │ │ │ │ eorseq lr, r8, r0, lsr #29 │ │ │ │ - eorseq r1, r6, ip, asr #13 │ │ │ │ + @ instruction: 0x003617b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsl #15 │ │ │ │ + eorseq sl, r4, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b12b8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100216,17 +100216,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b12c4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1294 │ │ │ │ @ instruction: 0x0038eddc │ │ │ │ - eorseq r1, r6, r8, lsl #12 │ │ │ │ + @ instruction: 0x003616f0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a6f4 │ │ │ │ + @ instruction: 0x0034a7dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1384 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100268,17 +100268,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1360 │ │ │ │ eorseq lr, r8, r8, lsl sp │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ - eorseq sl, r4, r0, ror #13 │ │ │ │ + eorseq sl, r4, r8, asr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, ror #12 │ │ │ │ + eorseq sl, r4, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1454 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100320,17 +100320,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1430 │ │ │ │ eorseq lr, r8, r8, asr #24 │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ - mlaseq r4, r8, r6, sl │ │ │ │ + eorseq sl, r4, r0, lsl #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsr #12 │ │ │ │ + eorseq sl, r4, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1524 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100372,17 +100372,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1500 │ │ │ │ eorseq lr, r8, r8, ror fp │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ - eorseq sl, r4, r8, asr #11 │ │ │ │ + @ instruction: 0x0034a6b0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a5d0 │ │ │ │ + @ instruction: 0x0034a6b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b15f4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100424,17 +100424,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b15d0 │ │ │ │ eorseq lr, r8, r8, lsr #21 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - @ instruction: 0x0034a5d8 │ │ │ │ + eorseq sl, r4, r0, asr #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, asr r5 │ │ │ │ + eorseq sl, r4, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b16c4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100476,17 +100476,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b16a0 │ │ │ │ @ instruction: 0x0038e9d8 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ - eorseq sl, r4, r4, lsl #11 │ │ │ │ + eorseq sl, r4, ip, ror #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsl r5 │ │ │ │ + eorseq sl, r4, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1794 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100528,17 +100528,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1770 │ │ │ │ eorseq lr, r8, r8, lsl #18 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - eorseq sl, r4, ip, lsl r5 │ │ │ │ + eorseq sl, r4, r4, lsl #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a4bc │ │ │ │ + eorseq sl, r4, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1864 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100580,17 +100580,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1840 │ │ │ │ eorseq lr, r8, r8, lsr r8 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - @ instruction: 0x00349eb4 │ │ │ │ + mlaseq r4, ip, pc, r9 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, asr #8 │ │ │ │ + eorseq sl, r4, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1934 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100632,17 +100632,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1910 │ │ │ │ eorseq lr, r8, r8, ror #14 │ │ │ │ andeq r0, r0, r0, lsr #25 │ │ │ │ - eorseq sl, r4, r0, asr r4 │ │ │ │ + eorseq sl, r4, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a3b0 │ │ │ │ + mlaseq r4, r8, r4, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b1a10 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100688,17 +100688,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b19ec │ │ │ │ mlaseq r8, r8, r6, lr │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, r0, lsl r4 │ │ │ │ + @ instruction: 0x0034a4f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsr #7 │ │ │ │ + eorseq sl, r4, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b1adc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100737,17 +100737,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b1ae8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1ab8 │ │ │ │ @ instruction: 0x0038e5b8 │ │ │ │ - eorseq r7, r4, r4, ror #12 │ │ │ │ + eorseq r7, r4, ip, asr #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, asr #6 │ │ │ │ + eorseq sl, r4, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b1bb4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100793,17 +100793,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1b90 │ │ │ │ @ instruction: 0x0038e4f4 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, ip, ror #4 │ │ │ │ + eorseq sl, r4, r4, asr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a2b8 │ │ │ │ + eorseq sl, r4, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b1c94 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100849,17 +100849,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1c70 │ │ │ │ eorseq lr, r8, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, r4, lsl #5 │ │ │ │ + eorseq sl, r4, ip, ror #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsr #4 │ │ │ │ + eorseq sl, r4, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1d68 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100901,17 +100901,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1d44 │ │ │ │ eorseq lr, r8, r4, lsr r3 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - @ instruction: 0x003499b0 │ │ │ │ + mlaseq r4, r8, sl, r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a1b0 │ │ │ │ + mlaseq r4, r8, r2, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b1e04 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -100941,17 +100941,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1de0 │ │ │ │ eorseq lr, r8, r4, ror #4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r4, ip, lsr #19 │ │ │ │ + mlaseq r4, r4, sl, r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, asr r1 │ │ │ │ + eorseq sl, r4, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b1ed0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100990,17 +100990,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b1edc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1eac │ │ │ │ eorseq lr, r8, r4, asr #3 │ │ │ │ - eorseq r7, r4, r0, ror r2 │ │ │ │ + eorseq r7, r4, r8, asr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, asr #1 │ │ │ │ + eorseq sl, r4, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1f9c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101042,17 +101042,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1f78 │ │ │ │ eorseq lr, r8, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - eorseq r9, r4, r4, lsl sp │ │ │ │ + @ instruction: 0x00349dfc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsr r0 │ │ │ │ + eorseq sl, r4, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b2078 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101098,17 +101098,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2054 │ │ │ │ eorseq lr, r8, r0, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r9, r4, r8, lsr #27 │ │ │ │ + mlaseq r4, r0, lr, r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, ip, pc, r9 @ │ │ │ │ + eorseq sl, r4, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b214c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101150,17 +101150,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2128 │ │ │ │ eorseq sp, r8, r0, asr pc │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - eorseq r9, r4, ip, asr #11 │ │ │ │ + @ instruction: 0x003496b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, lsl #30 │ │ │ │ + @ instruction: 0x00349ff4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b221c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101202,17 +101202,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b21f8 │ │ │ │ eorseq sp, r8, r0, lsl #29 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - @ instruction: 0x00349ed4 │ │ │ │ + @ instruction: 0x00349fbc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror lr │ │ │ │ + eorseq r9, r4, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b22ec │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101254,17 +101254,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b22c8 │ │ │ │ @ instruction: 0x0038ddb0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r9, r4, r4, lsl #28 │ │ │ │ + eorseq r9, r4, ip, ror #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, lsl #28 │ │ │ │ + eorseq r9, r4, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b23bc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101306,17 +101306,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2398 │ │ │ │ eorseq sp, r8, r0, ror #25 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - @ instruction: 0x003498f4 │ │ │ │ + @ instruction: 0x003499dc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror sp │ │ │ │ + eorseq r9, r4, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b248c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101358,17 +101358,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2468 │ │ │ │ eorseq sp, r8, r0, lsl ip │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - eorseq r9, r4, r4, lsr #16 │ │ │ │ + eorseq r9, r4, ip, lsl #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00349cdc │ │ │ │ + eorseq r9, r4, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b255c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101410,17 +101410,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2538 │ │ │ │ eorseq sp, r8, r0, asr #22 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - eorseq r9, r4, r4, asr r7 │ │ │ │ + eorseq r9, r4, ip, lsr r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr #24 │ │ │ │ + eorseq r9, r4, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b2638 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101466,17 +101466,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2614 │ │ │ │ eorseq sp, r8, r0, ror sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r4, asr #31 │ │ │ │ + eorseq r9, r4, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, lsr #23 │ │ │ │ + eorseq r9, r4, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b26d8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101506,17 +101506,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b26b4 │ │ │ │ mlaseq r8, r0, r9, sp │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrsbeq r9, [r4], -r8 @ │ │ │ │ + eorseq r9, r4, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr #22 │ │ │ │ + eorseq r9, r4, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2778 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101546,17 +101546,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2754 │ │ │ │ @ instruction: 0x0038d8f0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r4, r8, lsr r0 │ │ │ │ + eorseq r9, r4, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror #21 │ │ │ │ + eorseq r9, r4, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b284c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101598,17 +101598,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2828 │ │ │ │ eorseq sp, r8, r0, asr r8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r4, r4, lsr #21 │ │ │ │ + eorseq r9, r4, ip, lsl #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, asr #20 │ │ │ │ + eorseq r9, r4, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b2914 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101647,17 +101647,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b2920 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b28f0 │ │ │ │ eorseq sp, r8, r0, lsl #15 │ │ │ │ - eorseq r8, r4, ip, asr #26 │ │ │ │ + eorseq r8, r4, r4, lsr lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, ror #19 │ │ │ │ + eorseq r9, r4, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b29d8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101696,17 +101696,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b29e4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b29b4 │ │ │ │ @ instruction: 0x0038d6bc │ │ │ │ - eorseq r6, r4, r8, ror #14 │ │ │ │ + eorseq r6, r4, r0, asr r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr r9 │ │ │ │ + eorseq r9, r4, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b2aa4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101748,17 +101748,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2a80 │ │ │ │ @ instruction: 0x0038d5f8 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - eorseq r8, r4, r4, ror ip │ │ │ │ + eorseq r8, r4, ip, asr sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003498bc │ │ │ │ + eorseq r9, r4, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b2b7c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101802,17 +101802,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2b58 │ │ │ │ eorseq sp, r8, r8, lsr #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r3, r5, r8, ror #13 │ │ │ │ + @ instruction: 0x003537d0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, lsl r8 │ │ │ │ + eorseq r9, r4, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2c18 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101842,17 +101842,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2bf4 │ │ │ │ eorseq sp, r8, r0, asr r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r4, r8, fp, r8 │ │ │ │ + eorseq r8, r4, r0, lsl #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003497bc │ │ │ │ + eorseq r9, r4, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2cb8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101882,17 +101882,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2c94 │ │ │ │ @ instruction: 0x0038d3b0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00348af8 │ │ │ │ + eorseq r8, r4, r0, ror #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr r7 │ │ │ │ + eorseq r9, r4, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b2d94 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101936,17 +101936,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2d70 │ │ │ │ eorseq sp, r8, r0, lsl r3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x003534d0 │ │ │ │ + @ instruction: 0x003535b8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, lsr #13 │ │ │ │ + mlaseq r4, r4, r7, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2e30 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101976,17 +101976,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2e0c │ │ │ │ eorseq sp, r8, r8, lsr r2 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, lsl #19 │ │ │ │ + eorseq r8, r4, r8, ror #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, asr r6 │ │ │ │ + eorseq r9, r4, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2ed0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102016,17 +102016,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2eac │ │ │ │ mlaseq r8, r8, r1, sp │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, ror #17 │ │ │ │ + eorseq r8, r4, r8, asr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003495f4 │ │ │ │ + @ instruction: 0x003496dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2f70 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102056,17 +102056,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2f4c │ │ │ │ ldrsheq sp, [r8], -r8 @ │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, asr #16 │ │ │ │ + eorseq r8, r4, r8, lsr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r5, r9 │ │ │ │ + eorseq r9, r4, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b3010 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102096,17 +102096,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2fec │ │ │ │ eorseq sp, r8, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, lsr #15 │ │ │ │ + eorseq r8, r4, r8, lsl #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, lsr r5 │ │ │ │ + eorseq r9, r4, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b30b0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102136,17 +102136,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b308c │ │ │ │ @ instruction: 0x0038cfb8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, lsl #14 │ │ │ │ + eorseq r8, r4, r8, ror #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr #9 │ │ │ │ + eorseq r9, r4, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b318c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102190,17 +102190,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3168 │ │ │ │ eorseq ip, r8, r8, lsl pc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrsbeq r3, [r5], -r8 @ │ │ │ │ + eorseq r3, r5, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, lsr #8 │ │ │ │ + eorseq r9, r4, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b325c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102242,17 +102242,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3238 │ │ │ │ eorseq ip, r8, r0, asr #28 │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ - eorseq r9, r4, r0, lsl r4 │ │ │ │ + @ instruction: 0x003494f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r3, r9 │ │ │ │ + eorseq r9, r4, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b32f8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102282,17 +102282,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b32d4 │ │ │ │ eorseq ip, r8, r0, ror sp │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003484b8 │ │ │ │ + eorseq r8, r4, r0, lsr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, ror r3 │ │ │ │ + eorseq r9, r4, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b33d4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102336,17 +102336,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b33b0 │ │ │ │ @ instruction: 0x0038ccd0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaseq r5, r0, lr, r2 │ │ │ │ + eorseq r2, r5, r8, ror pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror #5 │ │ │ │ + eorseq r9, r4, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b34a4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102388,17 +102388,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3480 │ │ │ │ @ instruction: 0x0038cbf8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r4, r4, ror #5 │ │ │ │ + eorseq r9, r4, ip, asr #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror #4 │ │ │ │ + eorseq r9, r4, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3574 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102440,17 +102440,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3550 │ │ │ │ eorseq ip, r8, r8, lsr #22 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ - eorseq r9, r4, ip, lsr #5 │ │ │ │ + mlaseq r4, r4, r3, r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, lsr r2 │ │ │ │ + eorseq r9, r4, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3644 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102492,17 +102492,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3620 │ │ │ │ eorseq ip, r8, r8, asr sl │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ - eorseq r9, r4, r8, ror #4 │ │ │ │ + eorseq r9, r4, r0, asr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, ror #3 │ │ │ │ + @ instruction: 0x003492d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3714 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102544,17 +102544,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b36f0 │ │ │ │ eorseq ip, r8, r8, lsl #19 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ - eorseq r9, r4, r0, lsr r2 │ │ │ │ + eorseq r9, r4, r8, lsl r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, lsr #3 │ │ │ │ + mlaseq r4, r0, r2, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b37e4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102596,17 +102596,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b37c0 │ │ │ │ @ instruction: 0x0038c8b8 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ - eorseq r9, r4, r0, ror #2 │ │ │ │ + eorseq r9, r4, r8, asr #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror r1 │ │ │ │ + eorseq r9, r4, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b38b4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102648,17 +102648,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3890 │ │ │ │ eorseq ip, r8, r8, ror #15 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r4, r8, lsr #3 │ │ │ │ + mlaseq r4, r0, r2, r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, lsl r1 │ │ │ │ + eorseq r9, r4, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3984 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102700,17 +102700,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3960 │ │ │ │ eorseq ip, r8, r8, lsl r7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r9, [r4], -r8 @ │ │ │ │ + eorseq r9, r4, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, ror #1 │ │ │ │ + @ instruction: 0x003491d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3a54 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102752,17 +102752,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3a30 │ │ │ │ eorseq ip, r8, r8, asr #12 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r4, r8 │ │ │ │ + ldrsheq r9, [r4], -r0 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, lsl #1 │ │ │ │ + eorseq r9, r4, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3b24 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102804,17 +102804,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3b00 │ │ │ │ eorseq ip, r8, r8, ror r5 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - ldrheq r9, [r4], -r0 @ │ │ │ │ + mlaseq r4, r8, r1, r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, lsr #32 │ │ │ │ + eorseq r9, r4, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3bf4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102856,17 +102856,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3bd0 │ │ │ │ eorseq ip, r8, r8, lsr #9 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ - eorseq r9, r4, r0, ror r0 │ │ │ │ + eorseq r9, r4, r8, asr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00348ffc │ │ │ │ + eorseq r9, r4, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3cc4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102908,17 +102908,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3ca0 │ │ │ │ @ instruction: 0x0038c3d8 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ - eorseq r8, r4, r0, lsr #31 │ │ │ │ + eorseq r9, r4, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr #31 │ │ │ │ + eorseq r9, r4, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b3d8c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -102957,17 +102957,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b3d98 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3d68 │ │ │ │ eorseq ip, r8, r8, lsl #6 │ │ │ │ - @ instruction: 0x003478d4 │ │ │ │ + @ instruction: 0x003479bc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr pc │ │ │ │ + eorseq r9, r4, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b3e50 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103006,17 +103006,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b3e5c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3e2c │ │ │ │ eorseq ip, r8, r4, asr #4 │ │ │ │ - @ instruction: 0x003452f0 │ │ │ │ + @ instruction: 0x003453d8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, ip, lsr #29 │ │ │ │ + mlaseq r4, r4, pc, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b3ee8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103046,17 +103046,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3ec4 │ │ │ │ eorseq ip, r8, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r4, r8, asr #17 │ │ │ │ + @ instruction: 0x003479b0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, ror #28 │ │ │ │ + eorseq r8, r4, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b3f88 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103086,17 +103086,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3f64 │ │ │ │ eorseq ip, r8, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r4, r8, lsr #16 │ │ │ │ + eorseq r7, r4, r0, lsl r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, lsl #28 │ │ │ │ + eorseq r8, r4, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b4054 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103135,17 +103135,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b4060 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4030 │ │ │ │ eorseq ip, r8, r0, asr #32 │ │ │ │ - eorseq lr, r5, ip, ror #16 │ │ │ │ + eorseq lr, r5, r4, asr r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, lsl #27 │ │ │ │ + eorseq r8, r4, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b4120 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103187,17 +103187,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b40fc │ │ │ │ eorseq fp, r8, ip, ror pc │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ - eorseq r8, r4, r8, ror sp │ │ │ │ + eorseq r8, r4, r0, ror #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00348cf8 │ │ │ │ + eorseq r8, r4, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b41bc │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103227,17 +103227,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4198 │ │ │ │ eorseq fp, r8, ip, lsr #29 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003475f4 │ │ │ │ + @ instruction: 0x003476dc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00348cf0 │ │ │ │ + @ instruction: 0x00348dd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b429c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103282,17 +103282,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4278 │ │ │ │ eorseq fp, r8, ip, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003476b0 │ │ │ │ + mlaseq r4, r8, r7, r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, asr ip │ │ │ │ + eorseq r8, r4, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b4374 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103336,17 +103336,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4350 │ │ │ │ eorseq fp, r8, r0, lsr sp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r4, lsl #24 │ │ │ │ + eorseq r8, r4, ip, ror #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00348bb0 │ │ │ │ + mlaseq r4, r8, ip, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4450 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103392,17 +103392,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b442c │ │ │ │ eorseq fp, r8, r8, asr ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r7, r4, ip, lsr #3 │ │ │ │ + mlaseq r4, r4, r2, r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r8, lsl fp │ │ │ │ + eorseq r8, r4, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b451c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103441,17 +103441,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b4528 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b44f8 │ │ │ │ eorseq fp, r8, r8, ror fp │ │ │ │ - eorseq lr, r5, r4, lsr #7 │ │ │ │ + eorseq lr, r5, ip, lsl #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, sl, r8 │ │ │ │ + eorseq r8, r4, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #196] @ b4608 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103502,17 +103502,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b45e4 │ │ │ │ @ instruction: 0x0038bab4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r4, lsr sl │ │ │ │ + eorseq r8, r4, ip, lsl fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, ror #19 │ │ │ │ + eorseq r8, r4, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b46e8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103558,17 +103558,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b46c4 │ │ │ │ eorseq fp, r8, r0, asr #19 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r6, r4, r4, lsl pc │ │ │ │ + @ instruction: 0x00346ffc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, asr #18 │ │ │ │ + eorseq r8, r4, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b47b4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103607,17 +103607,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b47c0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4790 │ │ │ │ eorseq fp, r8, r0, ror #17 │ │ │ │ - eorseq r4, r4, ip, lsl #19 │ │ │ │ + eorseq r4, r4, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003488b4 │ │ │ │ + mlaseq r4, ip, r9, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b4878 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103656,17 +103656,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b4884 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4854 │ │ │ │ eorseq fp, r8, ip, lsl r8 │ │ │ │ - eorseq lr, r5, r8, asr #32 │ │ │ │ + eorseq lr, r5, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, ip, lsr #16 │ │ │ │ + eorseq r8, r4, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4950 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103711,17 +103711,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b492c │ │ │ │ eorseq fp, r8, r8, asr r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r4, ror #15 │ │ │ │ + eorseq r8, r4, ip, asr #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r8, lsl #15 │ │ │ │ + eorseq r8, r4, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4a2c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103766,17 +103766,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4a08 │ │ │ │ eorseq fp, r8, ip, ror r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r8, lsl #14 │ │ │ │ + @ instruction: 0x003487f0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003486fc │ │ │ │ + eorseq r8, r4, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #196] @ b4b1c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103827,17 +103827,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4af8 │ │ │ │ eorseq fp, r8, r0, lsr #11 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r0, lsr #10 │ │ │ │ + eorseq r8, r4, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, ip, asr #12 │ │ │ │ + eorseq r8, r4, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4bfc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103882,17 +103882,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4bd8 │ │ │ │ eorseq fp, r8, ip, lsr #9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003485fc │ │ │ │ + eorseq r8, r4, r4, ror #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr #11 │ │ │ │ + eorseq r8, r4, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b4c98 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103922,17 +103922,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4c74 │ │ │ │ @ instruction: 0x0038b3d0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r4, r8, lsl fp │ │ │ │ + eorseq r6, r4, r0, lsl #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, asr r5 │ │ │ │ + eorseq r8, r4, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b4d38 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103962,17 +103962,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4d14 │ │ │ │ eorseq fp, r8, r0, lsr r3 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r4, r8, ror sl │ │ │ │ + eorseq r6, r4, r0, ror #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, ip, ror #9 │ │ │ │ + @ instruction: 0x003485d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b4e04 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104011,17 +104011,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b4e10 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4de0 │ │ │ │ mlaseq r8, r0, r2, fp │ │ │ │ - eorseq r4, r4, ip, lsr r3 │ │ │ │ + eorseq r4, r4, r4, lsr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r8, asr r4 │ │ │ │ + eorseq r8, r4, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4edc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104067,17 +104067,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4eb8 │ │ │ │ eorseq fp, r8, ip, asr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r8, lsl #8 │ │ │ │ + @ instruction: 0x003484f0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003483b8 │ │ │ │ + eorseq r8, r4, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #184] @ b4fc4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104125,17 +104125,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4fa0 │ │ │ │ eorseq fp, r8, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq r8, r4, r8, ror r3 │ │ │ │ + eorseq r8, r4, r0, ror #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr #6 │ │ │ │ + eorseq r8, r4, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5090 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104174,17 +104174,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b509c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b506c │ │ │ │ eorseq fp, r8, r4 │ │ │ │ - ldrheq r4, [r4], -r0 @ │ │ │ │ + mlaseq r4, r8, r1, r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003482b0 │ │ │ │ + mlaseq r4, r8, r3, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5154 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104223,17 +104223,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5160 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5130 │ │ │ │ eorseq sl, r8, r0, asr #30 │ │ │ │ - eorseq r3, r4, ip, ror #31 │ │ │ │ + ldrsbeq r4, [r4], -r4 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, lsr r2 │ │ │ │ + eorseq r8, r4, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b5228 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104277,17 +104277,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5204 │ │ │ │ eorseq sl, r8, ip, ror lr │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r7, r4, r0, asr sp │ │ │ │ + eorseq r7, r4, r8, lsr lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r1, r8 │ │ │ │ + eorseq r8, r4, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b52c4 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -104317,17 +104317,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b52a0 │ │ │ │ eorseq sl, r8, r4, lsr #27 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r4, ip, ror #9 │ │ │ │ + @ instruction: 0x003465d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr r1 │ │ │ │ + eorseq r8, r4, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5390 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104366,17 +104366,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b539c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b536c │ │ │ │ eorseq sl, r8, r4, lsl #26 │ │ │ │ - @ instruction: 0x003462d0 │ │ │ │ + @ instruction: 0x003463b8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r8, lsr #1 │ │ │ │ + mlaseq r4, r0, r1, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5454 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104415,17 +104415,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5460 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5430 │ │ │ │ eorseq sl, r8, r0, asr #24 │ │ │ │ - eorseq r6, r4, ip, lsl #4 │ │ │ │ + @ instruction: 0x003462f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, lsr #32 │ │ │ │ + eorseq r8, r4, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5518 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104464,17 +104464,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5524 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b54f4 │ │ │ │ eorseq sl, r8, ip, ror fp │ │ │ │ - eorseq r6, r4, r8, asr #2 │ │ │ │ + eorseq r6, r4, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, pc, r7 @ │ │ │ │ + eorseq r8, r4, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b55dc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104513,17 +104513,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b55e8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b55b8 │ │ │ │ @ instruction: 0x0038aab8 │ │ │ │ - eorseq r6, r4, r4, lsl #1 │ │ │ │ + eorseq r6, r4, ip, ror #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, lsl pc │ │ │ │ + @ instruction: 0x00347ff8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b56a0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104562,17 +104562,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b56ac │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b567c │ │ │ │ @ instruction: 0x0038a9f4 │ │ │ │ - eorseq r3, r4, r0, lsr #21 │ │ │ │ + eorseq r3, r4, r8, lsl #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r4, lsl #29 │ │ │ │ + eorseq r7, r4, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5764 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104611,17 +104611,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5770 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5740 │ │ │ │ eorseq sl, r8, r0, lsr r9 │ │ │ │ - @ instruction: 0x00345efc │ │ │ │ + eorseq r5, r4, r4, ror #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00347df8 │ │ │ │ + eorseq r7, r4, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5828 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104660,17 +104660,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5834 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5804 │ │ │ │ eorseq sl, r8, ip, ror #16 │ │ │ │ - eorseq r3, r4, r8, lsl r9 │ │ │ │ + eorseq r3, r4, r0, lsl #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, ror #26 │ │ │ │ + eorseq r7, r4, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b58ec │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104709,17 +104709,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b58f8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b58c8 │ │ │ │ eorseq sl, r8, r8, lsr #15 │ │ │ │ - eorseq r5, r4, r4, ror sp │ │ │ │ + eorseq r5, r4, ip, asr lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00347cdc │ │ │ │ + eorseq r7, r4, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b59b0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104758,17 +104758,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b59bc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b598c │ │ │ │ eorseq sl, r8, r4, ror #13 │ │ │ │ - @ instruction: 0x00345cb0 │ │ │ │ + mlaseq r4, r8, sp, r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, asr ip │ │ │ │ + eorseq r7, r4, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b5a7c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104810,17 +104810,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5a58 │ │ │ │ eorseq sl, r8, r0, lsr #12 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ - eorseq r7, r4, ip, lsl ip │ │ │ │ + eorseq r7, r4, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, asr #23 │ │ │ │ + @ instruction: 0x00347cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b5b54 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104864,17 +104864,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5b30 │ │ │ │ eorseq sl, r8, r0, asr r5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r5, r0, lsl r7 │ │ │ │ + @ instruction: 0x003507f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, asr #22 │ │ │ │ + eorseq r7, r4, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #196] @ b5c44 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104926,17 +104926,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5c20 │ │ │ │ eorseq sl, r8, r8, ror r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r7, r4, ip, ror #21 │ │ │ │ + @ instruction: 0x00347bd4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, sl, r7 │ │ │ │ + eorseq r7, r4, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5d14 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104975,17 +104975,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5d20 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5cf0 │ │ │ │ eorseq sl, r8, r0, lsl #7 │ │ │ │ - eorseq r3, r4, ip, lsr #8 │ │ │ │ + eorseq r3, r4, r4, lsl r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, lsr sl │ │ │ │ + eorseq r7, r4, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b5de8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105029,17 +105029,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5dc4 │ │ │ │ @ instruction: 0x0038a2bc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - mlaseq r4, r0, r1, r7 │ │ │ │ + eorseq r7, r4, r8, ror r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r9, r7 │ │ │ │ + eorseq r7, r4, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b5e84 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105069,17 +105069,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5e60 │ │ │ │ eorseq sl, r8, r4, ror #3 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r5, r4, ip, lsr #18 │ │ │ │ + eorseq r5, r4, r4, lsl sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, lsr r9 │ │ │ │ + eorseq r7, r4, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #184] @ b5f6c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105127,17 +105127,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5f48 │ │ │ │ eorseq sl, r8, r4, asr #2 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x003473d0 │ │ │ │ + @ instruction: 0x003474b8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r0, r8, r7 │ │ │ │ + eorseq r7, r4, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6038 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105176,17 +105176,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6044 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6014 │ │ │ │ eorseq sl, r8, ip, asr r0 │ │ │ │ - eorseq r5, r4, r8, lsr #12 │ │ │ │ + eorseq r5, r4, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003477fc │ │ │ │ + eorseq r7, r4, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b60fc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105225,17 +105225,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6108 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b60d8 │ │ │ │ mlaseq r8, r8, pc, r9 @ │ │ │ │ - eorseq r3, r4, r4, asr #32 │ │ │ │ + eorseq r3, r4, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, ror r7 │ │ │ │ + eorseq r7, r4, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b61d0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105279,17 +105279,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b61ac │ │ │ │ @ instruction: 0x00389ed4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaseq r5, r4, r0, r0 │ │ │ │ + eorseq r0, r5, ip, ror r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003476dc │ │ │ │ + eorseq r7, r4, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6298 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105328,17 +105328,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b62a4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6274 │ │ │ │ @ instruction: 0x00389dfc │ │ │ │ - eorseq r2, r4, r8, lsr #29 │ │ │ │ + mlaseq r4, r0, pc, r2 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r4, asr r6 │ │ │ │ + eorseq r7, r4, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6364 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105380,17 +105380,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6340 │ │ │ │ eorseq r9, r8, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ - eorseq r7, r4, r8, lsl r6 │ │ │ │ + eorseq r7, r4, r0, lsl #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r4, asr #11 │ │ │ │ + eorseq r7, r4, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6434 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105432,17 +105432,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6410 │ │ │ │ eorseq r9, r8, r8, ror #24 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ - eorseq r7, r4, r4, asr #11 │ │ │ │ + eorseq r7, r4, ip, lsr #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, asr #10 │ │ │ │ + eorseq r7, r4, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6504 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105484,17 +105484,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b64e0 │ │ │ │ mlaseq r8, r8, fp, r9 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ - @ instruction: 0x003474f4 │ │ │ │ + @ instruction: 0x003475dc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, lsl #10 │ │ │ │ + @ instruction: 0x003475f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b65cc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105533,17 +105533,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b65d8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b65a8 │ │ │ │ eorseq r9, r8, r8, asr #21 │ │ │ │ - mlaseq r4, r4, r0, r5 │ │ │ │ + eorseq r5, r4, ip, ror r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, lsr #9 │ │ │ │ + eorseq r7, r4, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b6664 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105573,17 +105573,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6640 │ │ │ │ eorseq r9, r8, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r5, r4, ip, asr #2 │ │ │ │ + eorseq r5, r4, r4, lsr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, asr #8 │ │ │ │ + eorseq r7, r4, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6730 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105622,17 +105622,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b673c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b670c │ │ │ │ eorseq r9, r8, r4, ror #18 │ │ │ │ - eorseq r4, r4, r0, lsr pc │ │ │ │ + eorseq r5, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, lsr #7 │ │ │ │ + mlaseq r4, r4, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b67f4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105671,17 +105671,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6800 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b67d0 │ │ │ │ eorseq r9, r8, r0, lsr #17 │ │ │ │ - eorseq r2, r4, ip, asr #18 │ │ │ │ + eorseq r2, r4, r4, lsr sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, lsr #6 │ │ │ │ + eorseq r7, r4, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b68b8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105720,17 +105720,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b68c4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6894 │ │ │ │ @ instruction: 0x003897dc │ │ │ │ - eorseq ip, r5, r8 │ │ │ │ + ldrsheq ip, [r5], -r0 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, r2, r7 │ │ │ │ + eorseq r7, r4, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b697c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105769,17 +105769,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6988 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6958 │ │ │ │ eorseq r9, r8, r8, lsl r7 │ │ │ │ - eorseq fp, r5, r4, asr #30 │ │ │ │ + eorseq ip, r5, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, lsl #4 │ │ │ │ + @ instruction: 0x003472f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6a40 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105818,17 +105818,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6a4c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6a1c │ │ │ │ eorseq r9, r8, r4, asr r6 │ │ │ │ - eorseq fp, r5, r0, lsl #29 │ │ │ │ + eorseq fp, r5, r8, ror #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, lsl #3 │ │ │ │ + eorseq r7, r4, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6b04 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105867,17 +105867,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6b10 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6ae0 │ │ │ │ mlaseq r8, r0, r5, r9 │ │ │ │ - eorseq r4, r4, ip, asr fp │ │ │ │ + eorseq r4, r4, r4, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, lsl #2 │ │ │ │ + @ instruction: 0x003471f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6bc8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105916,17 +105916,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6bd4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6ba4 │ │ │ │ eorseq r9, r8, ip, asr #9 │ │ │ │ - mlaseq r4, r8, sl, r4 │ │ │ │ + eorseq r4, r4, r0, lsl #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, lsl #1 │ │ │ │ + eorseq r7, r4, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6c94 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105968,17 +105968,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6c70 │ │ │ │ eorseq r9, r8, r8, lsl #8 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - eorseq r7, r4, r8, rrx │ │ │ │ + eorseq r7, r4, r0, asr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00346ff4 │ │ │ │ + ldrsbeq r7, [r4], -ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6d64 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -106020,17 +106020,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6d40 │ │ │ │ eorseq r9, r8, r8, lsr r3 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - mlaseq r4, r8, pc, r6 @ │ │ │ │ + eorseq r7, r4, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r6, r4, r8, lsr #31 │ │ │ │ + mlaseq r4, r0, r0, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6e2c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -106069,17 +106069,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6e38 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6e08 │ │ │ │ eorseq r9, r8, r8, ror #4 │ │ │ │ - eorseq r2, r4, r4, lsl r3 │ │ │ │ + @ instruction: 0x003423fc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r6, r4, r8, lsr pc │ │ │ │ + eorseq r7, r4, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6ef0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -106118,17 +106118,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6efc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6ecc │ │ │ │ eorseq r9, r8, r4, lsr #3 │ │ │ │ - eorseq r2, r4, r0, asr r2 │ │ │ │ + eorseq r2, r4, r8, lsr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00346eb0 │ │ │ │ + mlaseq r4, r8, pc, r6 @ │ │ │ │ │ │ │ │ 000b6f00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -106277,18 +106277,18 @@ │ │ │ │ bl b6f00 │ │ │ │ b b711c │ │ │ │ eorseq r8, r8, r4, lsl #31 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ - eorseq r6, r4, r0, asr #25 │ │ │ │ - eorseq r6, r4, r8, asr #25 │ │ │ │ - mlaseq r4, r4, ip, r6 │ │ │ │ - mlaseq r4, ip, ip, r6 │ │ │ │ + eorseq r6, r4, r8, lsr #27 │ │ │ │ + @ instruction: 0x00346db0 │ │ │ │ + eorseq r6, r4, ip, ror sp │ │ │ │ + eorseq r6, r4, r4, lsl #27 │ │ │ │ │ │ │ │ 000b7170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #516] @ b738c │ │ │ │ @@ -106425,25 +106425,25 @@ │ │ │ │ eorseq r8, r8, r0, ror lr │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, ip, asr lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ mlaseq r8, r4, sp, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r4, ip, lsr fp │ │ │ │ - eorseq r6, r4, r4, asr fp │ │ │ │ - @ instruction: 0x00346afc │ │ │ │ - eorseq r6, r4, r4, lsl fp │ │ │ │ - @ instruction: 0x00346ad0 │ │ │ │ - eorseq r6, r4, r8, ror #21 │ │ │ │ - eorseq r6, r4, r0, lsr #21 │ │ │ │ - @ instruction: 0x00346ab8 │ │ │ │ - @ instruction: 0x00369dfc │ │ │ │ - @ instruction: 0x0033def8 │ │ │ │ - eorseq r6, r4, r4, lsr #21 │ │ │ │ + eorseq r6, r4, r4, lsr #24 │ │ │ │ + eorseq r6, r4, ip, lsr ip │ │ │ │ + eorseq r6, r4, r4, ror #23 │ │ │ │ + @ instruction: 0x00346bfc │ │ │ │ + @ instruction: 0x00346bb8 │ │ │ │ + @ instruction: 0x00346bd0 │ │ │ │ + eorseq r6, r4, r8, lsl #23 │ │ │ │ + eorseq r6, r4, r0, lsr #23 │ │ │ │ + eorseq r9, r6, r4, ror #29 │ │ │ │ + eorseq sp, r3, r0, ror #31 │ │ │ │ + eorseq r6, r4, ip, lsl #23 │ │ │ │ andeq r0, r0, r3, lsr #21 │ │ │ │ │ │ │ │ 000b73d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106503,18 +106503,18 @@ │ │ │ │ b b745c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r9, r8, lsr #14 │ │ │ │ eorseq r8, r8, r4, ror #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, r4, asr #23 │ │ │ │ mlaseq r8, r4, fp, r8 │ │ │ │ - eorseq fp, r5, r8, lsl #8 │ │ │ │ + @ instruction: 0x0035b4f0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r4, ip, asr #18 │ │ │ │ - eorseq r6, r4, r0, ror #18 │ │ │ │ + eorseq r6, r4, r4, lsr sl │ │ │ │ + eorseq r6, r4, r8, asr #20 │ │ │ │ │ │ │ │ 000b74e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -106652,25 +106652,25 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00388af0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, r8, asr #21 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq r8, r8, r8, asr #19 │ │ │ │ - @ instruction: 0x003467b8 │ │ │ │ - mlaseq r4, r0, r7, r6 │ │ │ │ + eorseq r6, r4, r0, lsr #17 │ │ │ │ + eorseq r6, r4, r8, ror r8 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ - eorseq r6, r4, r8, ror r7 │ │ │ │ - eorseq r6, r4, r0, asr r7 │ │ │ │ + eorseq r6, r4, r0, ror #16 │ │ │ │ + eorseq r6, r4, r8, lsr r8 │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ - eorseq r6, r4, r8, asr r7 │ │ │ │ - eorseq r6, r4, r0, lsr r7 │ │ │ │ + eorseq r6, r4, r0, asr #16 │ │ │ │ + eorseq r6, r4, r8, lsl r8 │ │ │ │ andeq r0, r0, r1, asr #6 │ │ │ │ - eorseq r6, r4, r8, lsr r7 │ │ │ │ - eorseq r6, r4, r0, lsl r7 │ │ │ │ + eorseq r6, r4, r0, lsr #16 │ │ │ │ + @ instruction: 0x003467f8 │ │ │ │ │ │ │ │ 000b7750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #396] @ b78f4 │ │ │ │ @@ -106778,21 +106778,21 @@ │ │ │ │ eorseq r8, r8, ip, asr #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, ip, lsr #16 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r8, r8, ip, lsl #15 │ │ │ │ - eorseq fp, r5, r0 │ │ │ │ + eorseq fp, r5, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r4, ip, ror r5 │ │ │ │ - eorseq r6, r4, r4, asr r5 │ │ │ │ + eorseq r6, r4, r4, ror #12 │ │ │ │ + eorseq r6, r4, ip, lsr r6 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - @ instruction: 0x00343eb4 │ │ │ │ - eorseq r3, r4, r0, lsr #29 │ │ │ │ + mlaseq r4, ip, pc, r3 @ │ │ │ │ + eorseq r3, r4, r8, lsl #31 │ │ │ │ │ │ │ │ 000b7930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1072] @ b7d78 │ │ │ │ @@ -107068,34 +107068,34 @@ │ │ │ │ @ instruction: 0x003886b0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r8, ip, r6, r8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r8, r8, ip, ror #9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r4, r4, asr r2 │ │ │ │ - eorseq r6, r4, r0, lsr #4 │ │ │ │ + eorseq r6, r4, ip, lsr r3 │ │ │ │ + eorseq r6, r4, r8, lsl #6 │ │ │ │ andeq r0, r0, r1, ror r4 │ │ │ │ - eorseq r6, r4, ip, lsl r2 │ │ │ │ - eorseq r6, r4, r8, ror #3 │ │ │ │ + eorseq r6, r4, r4, lsl #6 │ │ │ │ + @ instruction: 0x003462d0 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ - @ instruction: 0x003461f4 │ │ │ │ + @ instruction: 0x003462dc │ │ │ │ + eorseq r6, r4, r8, lsr #5 │ │ │ │ + eorseq r6, r4, ip, lsr #5 │ │ │ │ + eorseq r6, r4, r8, ror r2 │ │ │ │ + eorseq r6, r4, ip, ror r2 │ │ │ │ + eorseq r6, r4, r8, asr #4 │ │ │ │ + eorseq r6, r4, r4, asr #4 │ │ │ │ + eorseq r6, r4, r0, lsl r2 │ │ │ │ + eorseq r6, r4, r8, lsl r2 │ │ │ │ + eorseq r6, r4, r4, ror #3 │ │ │ │ + @ instruction: 0x003461f0 │ │ │ │ + @ instruction: 0x003461bc │ │ │ │ eorseq r6, r4, r0, asr #3 │ │ │ │ - eorseq r6, r4, r4, asr #3 │ │ │ │ - mlaseq r4, r0, r1, r6 │ │ │ │ - mlaseq r4, r4, r1, r6 │ │ │ │ - eorseq r6, r4, r0, ror #2 │ │ │ │ - eorseq r6, r4, ip, asr r1 │ │ │ │ - eorseq r6, r4, r8, lsr #2 │ │ │ │ - eorseq r6, r4, r0, lsr r1 │ │ │ │ - ldrsheq r6, [r4], -ip @ │ │ │ │ - eorseq r6, r4, r8, lsl #2 │ │ │ │ - ldrsbeq r6, [r4], -r4 @ │ │ │ │ - ldrsbeq r6, [r4], -r8 @ │ │ │ │ - eorseq r6, r4, r4, lsr #1 │ │ │ │ + eorseq r6, r4, ip, lsl #3 │ │ │ │ │ │ │ │ 000b7de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ b7eac │ │ │ │ @@ -107193,18 +107193,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r9, r0, lsr ip │ │ │ │ ldrsheq r8, [r8], -r8 @ │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - eorseq r5, r4, r8, lsl pc │ │ │ │ + eorseq r6, r4, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r5, r4, r8, lsr pc │ │ │ │ - @ instruction: 0x00345eb4 │ │ │ │ + eorseq r6, r4, r0, lsr #32 │ │ │ │ + mlaseq r4, ip, pc, r5 @ │ │ │ │ │ │ │ │ 000b7f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -107244,18 +107244,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r9, ip, ror #22 │ │ │ │ eorseq r8, r8, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - mlaseq r4, r8, lr, r5 │ │ │ │ + eorseq r5, r4, r0, lsl #31 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r5, r4, r4, ror lr │ │ │ │ - @ instruction: 0x00345df0 │ │ │ │ + eorseq r5, r4, ip, asr pc │ │ │ │ + @ instruction: 0x00345ed8 │ │ │ │ │ │ │ │ 000b804c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bl 50ae0 │ │ │ │ @@ -107326,19 +107326,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ b b813c │ │ │ │ mlaseq r8, r4, pc, r7 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r5, r4, ip, ror sp │ │ │ │ - @ instruction: 0x00345cd8 │ │ │ │ + eorseq r5, r4, r4, ror #28 │ │ │ │ + eorseq r5, r4, r0, asr #27 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ - eorseq r5, r4, r0, asr sp │ │ │ │ - eorseq r5, r4, ip, lsr #25 │ │ │ │ + eorseq r5, r4, r8, lsr lr │ │ │ │ + mlaseq r4, r4, sp, r5 │ │ │ │ │ │ │ │ 000b8190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #40] @ b81d0 │ │ │ │ @@ -107422,18 +107422,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r8, r9, ip, lsr #18 │ │ │ │ eorseq r7, r8, r8, ror #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, r8, asr #27 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r7, r8, r4, lsl #27 │ │ │ │ - eorseq r3, r4, r8, lsr #28 │ │ │ │ + eorseq r3, r4, r0, lsl pc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r5, r4, r4, lsl #24 │ │ │ │ - eorseq r5, r4, r8, lsl ip │ │ │ │ + eorseq r5, r4, ip, ror #25 │ │ │ │ + eorseq r5, r4, r0, lsl #26 │ │ │ │ │ │ │ │ 000b82fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -107473,18 +107473,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003987f8 │ │ │ │ eorseq r7, r8, r0, asr #25 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ - eorseq r5, r4, ip, ror fp │ │ │ │ + eorseq r5, r4, r4, ror #24 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r0, lsl #22 │ │ │ │ - eorseq r5, r4, r4, lsl #23 │ │ │ │ + eorseq r5, r4, r8, ror #23 │ │ │ │ + eorseq r5, r4, ip, ror #24 │ │ │ │ │ │ │ │ 000b83c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -107584,21 +107584,21 @@ │ │ │ │ ldr r2, [pc, #48] @ b8580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #588 @ 0x24c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r8, ip, lsl ip │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, ip, lsr sl │ │ │ │ - eorseq r5, r4, r0, lsr #20 │ │ │ │ - eorseq r5, r4, r0, lsl sl │ │ │ │ - @ instruction: 0x003459f4 │ │ │ │ - eorseq r8, r6, ip, lsr #24 │ │ │ │ - eorseq ip, r3, r8, lsr #26 │ │ │ │ - @ instruction: 0x003459f0 │ │ │ │ + eorseq r5, r4, r4, lsr #22 │ │ │ │ + eorseq r5, r4, r8, lsl #22 │ │ │ │ + @ instruction: 0x00345af8 │ │ │ │ + @ instruction: 0x00345adc │ │ │ │ + eorseq r8, r6, r4, lsl sp │ │ │ │ + eorseq ip, r3, r0, lsl lr │ │ │ │ + @ instruction: 0x00345ad8 │ │ │ │ andeq fp, r0, lr, lsr #20 │ │ │ │ │ │ │ │ 000b8584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107667,18 +107667,18 @@ │ │ │ │ eorseq r8, r9, ip, ror r5 │ │ │ │ eorseq r7, r8, r8, lsr sl │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, r8, lsl sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r7, r8, ip, asr #19 │ │ │ │ - @ instruction: 0x003458f8 │ │ │ │ + eorseq r5, r4, r0, ror #19 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r0, asr #17 │ │ │ │ - eorseq r5, r4, r0, lsr #17 │ │ │ │ + eorseq r5, r4, r8, lsr #19 │ │ │ │ + eorseq r5, r4, r8, lsl #19 │ │ │ │ │ │ │ │ 000b86b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -107718,18 +107718,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r9, ip, lsr r4 │ │ │ │ eorseq r7, r8, r4, lsl #18 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - eorseq r5, r4, r4, asr r8 │ │ │ │ + eorseq r5, r4, ip, lsr r9 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r4, asr #14 │ │ │ │ - eorseq r5, r4, r8, asr #15 │ │ │ │ + eorseq r5, r4, ip, lsr #16 │ │ │ │ + @ instruction: 0x003458b0 │ │ │ │ │ │ │ │ 000b877c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -107887,29 +107887,29 @@ │ │ │ │ ldr r2, [pc, #80] @ b8a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #552 @ 0x228 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r8, r8, asr r8 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq sp, r5, r4, lsl lr │ │ │ │ - eorseq r5, r4, r4, asr #11 │ │ │ │ - eorseq sp, r5, r8, ror #27 │ │ │ │ - mlaseq r4, r8, r5, r5 │ │ │ │ - @ instruction: 0x003687d0 │ │ │ │ - eorseq ip, r3, ip, asr #17 │ │ │ │ - eorseq r5, r4, r0, lsl #12 │ │ │ │ + @ instruction: 0x0035defc │ │ │ │ + eorseq r5, r4, ip, lsr #13 │ │ │ │ + @ instruction: 0x0035ded0 │ │ │ │ + eorseq r5, r4, r0, lsl #13 │ │ │ │ + @ instruction: 0x003688b8 │ │ │ │ + @ instruction: 0x0033c9b4 │ │ │ │ + eorseq r5, r4, r8, ror #13 │ │ │ │ andeq ip, r0, lr, ror sp │ │ │ │ - eorseq r8, r6, ip, lsr #15 │ │ │ │ - eorseq ip, r3, r8, lsr #17 │ │ │ │ - eorseq r5, r4, r0, ror r5 │ │ │ │ + mlaseq r6, r4, r8, r8 │ │ │ │ + mlaseq r3, r0, r9, ip │ │ │ │ + eorseq r5, r4, r8, asr r6 │ │ │ │ andeq ip, r0, r4, ror sp │ │ │ │ - eorseq r8, r6, r8, lsl #15 │ │ │ │ - eorseq ip, r3, r4, lsl #17 │ │ │ │ - eorseq r5, r4, r8, asr #11 │ │ │ │ + eorseq r8, r6, r0, ror r8 │ │ │ │ + eorseq ip, r3, ip, ror #18 │ │ │ │ + @ instruction: 0x003456b0 │ │ │ │ andeq ip, r0, r8, lsl #27 │ │ │ │ │ │ │ │ 000b8a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -108002,20 +108002,20 @@ │ │ │ │ eorseq r7, r8, r4, ror #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, r4, asr #10 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ @ instruction: 0x003874d4 │ │ │ │ - eorseq r3, r4, r4, ror r5 │ │ │ │ + eorseq r3, r4, ip, asr r6 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - @ instruction: 0x0035dbf4 │ │ │ │ - eorseq r5, r4, r4, lsr #7 │ │ │ │ - eorseq r5, r4, r0, asr #8 │ │ │ │ - eorseq r2, r4, r0, asr fp │ │ │ │ + @ instruction: 0x0035dcdc │ │ │ │ + eorseq r5, r4, ip, lsl #9 │ │ │ │ + eorseq r5, r4, r8, lsr #10 │ │ │ │ + eorseq r2, r4, r8, lsr ip │ │ │ │ │ │ │ │ 000b8be4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -108055,18 +108055,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r9, r0, lsl pc │ │ │ │ @ instruction: 0x003873d8 │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ - eorseq r5, r4, ip, lsl #7 │ │ │ │ + eorseq r5, r4, r4, ror r4 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r8, lsl r2 │ │ │ │ - mlaseq r4, ip, r2, r5 │ │ │ │ + eorseq r5, r4, r0, lsl #6 │ │ │ │ + eorseq r5, r4, r4, lsl #7 │ │ │ │ │ │ │ │ 000b8ca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -108195,26 +108195,26 @@ │ │ │ │ ldr r2, [pc, #68] @ b8ef0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #508 @ 0x1fc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r8, r0, lsr r3 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - @ instruction: 0x003451f4 │ │ │ │ - eorseq r5, r4, r4, ror #1 │ │ │ │ + @ instruction: 0x003452dc │ │ │ │ + eorseq r5, r4, ip, asr #3 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ - eorseq r5, r4, r8, asr #3 │ │ │ │ - ldrheq r5, [r4], -r8 @ │ │ │ │ - @ instruction: 0x003682f4 │ │ │ │ - @ instruction: 0x0033c3f0 │ │ │ │ - eorseq r5, r4, r4, lsr #2 │ │ │ │ + @ instruction: 0x003452b0 │ │ │ │ + eorseq r5, r4, r0, lsr #3 │ │ │ │ + @ instruction: 0x003683dc │ │ │ │ + @ instruction: 0x0033c4d8 │ │ │ │ + eorseq r5, r4, ip, lsl #4 │ │ │ │ andeq sp, r0, sp, asr #13 │ │ │ │ - @ instruction: 0x003682d0 │ │ │ │ - eorseq ip, r3, ip, asr #7 │ │ │ │ - mlaseq r4, r4, r0, r5 │ │ │ │ + @ instruction: 0x003683b8 │ │ │ │ + @ instruction: 0x0033c4b4 │ │ │ │ + eorseq r5, r4, ip, ror r1 │ │ │ │ andeq sp, r0, r3, asr #13 │ │ │ │ │ │ │ │ 000b8ef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -108292,20 +108292,20 @@ │ │ │ │ eorseq r7, r9, ip, lsl #24 │ │ │ │ eorseq r7, r8, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ eorseq r7, r8, ip, asr #32 │ │ │ │ - eorseq r3, r4, ip, ror #1 │ │ │ │ + @ instruction: 0x003431d4 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r8, lsr #32 │ │ │ │ - eorseq r4, r4, r8, lsl pc │ │ │ │ + eorseq r5, r4, r0, lsl r1 │ │ │ │ + eorseq r5, r4, r0 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ - @ instruction: 0x00344fb8 │ │ │ │ + eorseq r5, r4, r0, lsr #1 │ │ │ │ │ │ │ │ 000b9054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #388] @ b91f0 │ │ │ │ @@ -108408,24 +108408,24 @@ │ │ │ │ bl b6f00 │ │ │ │ b b9168 │ │ │ │ eorseq r6, r8, ip, lsl #31 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq r4, r4, r4, ror ip │ │ │ │ - eorseq r4, r4, ip, ror #29 │ │ │ │ - eorseq r4, r4, r4, asr ip │ │ │ │ - eorseq r4, r4, ip, asr #29 │ │ │ │ - eorseq r4, r4, r8, lsr ip │ │ │ │ - @ instruction: 0x00344eb0 │ │ │ │ - eorseq r4, r4, r8, lsl ip │ │ │ │ - mlaseq r4, r0, lr, r4 │ │ │ │ - @ instruction: 0x00344bf0 │ │ │ │ - eorseq r4, r4, r8, ror #28 │ │ │ │ + eorseq r4, r4, ip, asr sp │ │ │ │ + @ instruction: 0x00344fd4 │ │ │ │ + eorseq r4, r4, ip, lsr sp │ │ │ │ + @ instruction: 0x00344fb4 │ │ │ │ + eorseq r4, r4, r0, lsr #26 │ │ │ │ + mlaseq r4, r8, pc, r4 @ │ │ │ │ + eorseq r4, r4, r0, lsl #26 │ │ │ │ + eorseq r4, r4, r8, ror pc │ │ │ │ + @ instruction: 0x00344cd8 │ │ │ │ + eorseq r4, r4, r0, asr pc │ │ │ │ │ │ │ │ 000b922c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #872] @ b95ac │ │ │ │ @@ -108651,29 +108651,29 @@ │ │ │ │ @ instruction: 0x00386db4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r8, r0, sp, r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r6, r8, ip, ror ip │ │ │ │ - mlaseq r4, r8, fp, r4 │ │ │ │ - @ instruction: 0x00344bb8 │ │ │ │ - eorseq r4, r4, r4, ror fp │ │ │ │ - mlaseq r4, r4, fp, r4 │ │ │ │ - eorseq r4, r4, r4, asr fp │ │ │ │ - eorseq r4, r4, r4, ror fp │ │ │ │ - eorseq r4, r4, r4, lsr fp │ │ │ │ - eorseq r4, r4, r4, asr fp │ │ │ │ - eorseq r4, r4, r4, lsl fp │ │ │ │ - eorseq r4, r4, r4, lsr fp │ │ │ │ - eorseq r4, r4, ip, ror #21 │ │ │ │ - eorseq r4, r4, ip, lsl #22 │ │ │ │ - @ instruction: 0x00367bdc │ │ │ │ - @ instruction: 0x0033bcd8 │ │ │ │ - eorseq r4, r4, r4, lsl #22 │ │ │ │ + eorseq r4, r4, r0, lsl #25 │ │ │ │ + eorseq r4, r4, r0, lsr #25 │ │ │ │ + eorseq r4, r4, ip, asr ip │ │ │ │ + eorseq r4, r4, ip, ror ip │ │ │ │ + eorseq r4, r4, ip, lsr ip │ │ │ │ + eorseq r4, r4, ip, asr ip │ │ │ │ + eorseq r4, r4, ip, lsl ip │ │ │ │ + eorseq r4, r4, ip, lsr ip │ │ │ │ + @ instruction: 0x00344bfc │ │ │ │ + eorseq r4, r4, ip, lsl ip │ │ │ │ + @ instruction: 0x00344bd4 │ │ │ │ + @ instruction: 0x00344bf4 │ │ │ │ + eorseq r7, r6, r4, asr #25 │ │ │ │ + eorseq fp, r3, r0, asr #27 │ │ │ │ + eorseq r4, r4, ip, ror #23 │ │ │ │ strdeq lr, [r0], -r6 │ │ │ │ │ │ │ │ 000b9608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -108753,18 +108753,18 @@ │ │ │ │ @ instruction: 0x003869b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r8, r4, r9, r6 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq r6, r8, ip, lsr #18 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r2, r4, r4, lsl #1 │ │ │ │ + eorseq r2, r4, ip, ror #2 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r4, r4, r4, asr #18 │ │ │ │ - eorseq r4, r4, r0, ror #18 │ │ │ │ + eorseq r4, r4, ip, lsr #20 │ │ │ │ + eorseq r4, r4, r8, asr #20 │ │ │ │ │ │ │ │ 000b9768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -108854,27 +108854,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b b9894 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r8, r4, lsl #30 │ │ │ │ eorseq r6, r8, r8, asr r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r4, r4, r8, ror #17 │ │ │ │ - eorseq r4, r4, ip, ror #17 │ │ │ │ + @ instruction: 0x003449d0 │ │ │ │ + @ instruction: 0x003449d4 │ │ │ │ eorseq r6, r8, ip, lsl r8 │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ mlaseq r8, r4, r7, r6 │ │ │ │ - @ instruction: 0x00341ff8 │ │ │ │ + eorseq r2, r4, r0, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r4, r4, r4, lsl #16 │ │ │ │ - @ instruction: 0x003447d0 │ │ │ │ + eorseq r4, r4, ip, ror #17 │ │ │ │ + @ instruction: 0x003448b8 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ - @ instruction: 0x003447f8 │ │ │ │ + eorseq r4, r4, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ b99b4 │ │ │ │ ldr r3, [pc, #132] @ b99b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -108910,15 +108910,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r8, r8, asr #13 │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ eorseq fp, sl, r4, ror #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r3, r4, ror #22 │ │ │ │ + eorseq fp, r3, ip, asr #24 │ │ │ │ │ │ │ │ 000b99c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -108958,18 +108958,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r9, ip, lsr #2 │ │ │ │ @ instruction: 0x003865f4 │ │ │ │ andeq r0, r0, ip, asr #20 │ │ │ │ - @ instruction: 0x003446b0 │ │ │ │ + mlaseq r4, r8, r7, r4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r4, r4, lsr r4 │ │ │ │ - @ instruction: 0x003446b8 │ │ │ │ + eorseq r4, r4, ip, lsl r5 │ │ │ │ + eorseq r4, r4, r0, lsr #15 │ │ │ │ │ │ │ │ 000b9a8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #464] @ b9c74 │ │ │ │ @@ -109088,21 +109088,21 @@ │ │ │ │ ldr r2, [pc, #48] @ b9c98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #388 @ 0x184 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r8, r4, asr r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r5, r4, lsr r6 │ │ │ │ - eorseq r4, r4, ip, lsl r5 │ │ │ │ - eorseq ip, r5, r4, lsl #12 │ │ │ │ - eorseq r4, r4, r4, ror #9 │ │ │ │ - eorseq r7, r6, r4, lsl r5 │ │ │ │ - eorseq fp, r3, r0, lsl r6 │ │ │ │ - eorseq fp, r3, ip, lsl #17 │ │ │ │ + eorseq ip, r5, ip, lsl r7 │ │ │ │ + eorseq r4, r4, r4, lsl #12 │ │ │ │ + eorseq ip, r5, ip, ror #13 │ │ │ │ + eorseq r4, r4, ip, asr #11 │ │ │ │ + @ instruction: 0x003675fc │ │ │ │ + @ instruction: 0x0033b6f8 │ │ │ │ + eorseq fp, r3, r4, ror r9 │ │ │ │ andeq r2, r1, r3, ror #25 │ │ │ │ │ │ │ │ 000b9c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -109143,18 +109143,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r9, r8, asr lr │ │ │ │ eorseq r6, r8, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - eorseq r4, r4, ip, lsl r4 │ │ │ │ + eorseq r4, r4, r4, lsl #10 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r4, r0, ror #2 │ │ │ │ - eorseq r4, r4, r4, ror #7 │ │ │ │ + eorseq r4, r4, r8, asr #4 │ │ │ │ + eorseq r4, r4, ip, asr #9 │ │ │ │ │ │ │ │ 000b9d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -109283,25 +109283,25 @@ │ │ │ │ ldr r2, [pc, #64] @ b9fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #348 @ 0x15c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r8, r8, ror r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r4, ip, ror r2 │ │ │ │ - eorseq r4, r4, r0, lsr r2 │ │ │ │ - eorseq r4, r4, r0, asr r2 │ │ │ │ - eorseq r4, r4, r4, lsl #4 │ │ │ │ - eorseq r7, r6, ip, lsr r2 │ │ │ │ - eorseq fp, r3, r8, lsr r3 │ │ │ │ - eorseq r4, r4, ip, lsr #4 │ │ │ │ + eorseq r4, r4, r4, ror #6 │ │ │ │ + eorseq r4, r4, r8, lsl r3 │ │ │ │ + eorseq r4, r4, r8, lsr r3 │ │ │ │ + eorseq r4, r4, ip, ror #5 │ │ │ │ + eorseq r7, r6, r4, lsr #6 │ │ │ │ + eorseq fp, r3, r0, lsr #8 │ │ │ │ + eorseq r4, r4, r4, lsl r3 │ │ │ │ muleq r1, fp, r5 │ │ │ │ - eorseq r7, r6, r8, lsl r2 │ │ │ │ - eorseq fp, r3, r4, lsl r3 │ │ │ │ - mlaseq r3, r0, r5, fp │ │ │ │ + eorseq r7, r6, r0, lsl #6 │ │ │ │ + @ instruction: 0x0033b3fc │ │ │ │ + eorseq fp, r3, r8, ror r6 │ │ │ │ muleq r1, r1, r5 │ │ │ │ │ │ │ │ 000b9fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -109384,19 +109384,19 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r9, r4, lsr #22 │ │ │ │ eorseq r5, r8, ip, ror #31 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r5, r8, r8, lsl #31 │ │ │ │ - @ instruction: 0x00343eb4 │ │ │ │ + mlaseq r4, ip, pc, r3 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r4, r8, lsr #1 │ │ │ │ - eorseq r4, r4, ip, asr r0 │ │ │ │ - eorseq r4, r4, r4, lsr #1 │ │ │ │ + mlaseq r4, r0, r1, r4 │ │ │ │ + eorseq r4, r4, r4, asr #2 │ │ │ │ + eorseq r4, r4, ip, lsl #3 │ │ │ │ │ │ │ │ 000ba118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -109436,18 +109436,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003969dc │ │ │ │ eorseq r5, r8, r4, lsr #29 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - eorseq r4, r4, r8 │ │ │ │ + ldrsheq r4, [r4], -r0 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r4, ror #25 │ │ │ │ - eorseq r3, r4, r8, ror #30 │ │ │ │ + eorseq r3, r4, ip, asr #27 │ │ │ │ + eorseq r4, r4, r0, asr r0 │ │ │ │ │ │ │ │ 000ba1dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -109576,25 +109576,25 @@ │ │ │ │ ldr r2, [pc, #64] @ ba420 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #300 @ 0x12c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00385dfc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r4, ror #28 │ │ │ │ - @ instruction: 0x00343db4 │ │ │ │ - eorseq r3, r4, r8, lsr lr │ │ │ │ - eorseq r3, r4, r8, lsl #27 │ │ │ │ - eorseq r6, r6, r0, asr #27 │ │ │ │ - @ instruction: 0x0033aebc │ │ │ │ - @ instruction: 0x00343db0 │ │ │ │ + eorseq r3, r4, ip, asr #30 │ │ │ │ + mlaseq r4, ip, lr, r3 │ │ │ │ + eorseq r3, r4, r0, lsr #30 │ │ │ │ + eorseq r3, r4, r0, ror lr │ │ │ │ + eorseq r6, r6, r8, lsr #29 │ │ │ │ + eorseq sl, r3, r4, lsr #31 │ │ │ │ + mlaseq r4, r8, lr, r3 │ │ │ │ strdeq r3, [r1], -r5 │ │ │ │ - mlaseq r6, ip, sp, r6 │ │ │ │ - mlaseq r3, r8, lr, sl │ │ │ │ - eorseq fp, r3, r4, lsl r1 │ │ │ │ + eorseq r6, r6, r4, lsl #29 │ │ │ │ + eorseq sl, r3, r0, lsl #31 │ │ │ │ + @ instruction: 0x0033b1fc │ │ │ │ andeq r3, r1, fp, ror #19 │ │ │ │ │ │ │ │ 000ba424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -109671,19 +109671,19 @@ │ │ │ │ eorseq r5, r8, r8, lsr #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r9, r8, lsr #13 │ │ │ │ eorseq r5, r8, r0, ror fp │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r5, r8, r0, lsr #22 │ │ │ │ - eorseq r3, r4, r4, ror ip │ │ │ │ + eorseq r3, r4, ip, asr sp │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r0, lsr #25 │ │ │ │ - @ instruction: 0x00343bf0 │ │ │ │ - mlaseq r4, r0, ip, r3 │ │ │ │ + eorseq r3, r4, r8, lsl #27 │ │ │ │ + @ instruction: 0x00343cd8 │ │ │ │ + eorseq r3, r4, r8, ror sp │ │ │ │ │ │ │ │ 000ba57c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -109723,18 +109723,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r9, r8, ror r5 │ │ │ │ eorseq r5, r8, r0, asr #20 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - @ instruction: 0x00343bf4 │ │ │ │ + @ instruction: 0x00343cdc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r0, lsl #17 │ │ │ │ - eorseq r3, r4, r4, lsl #22 │ │ │ │ + eorseq r3, r4, r8, ror #18 │ │ │ │ + eorseq r3, r4, ip, ror #23 │ │ │ │ │ │ │ │ 000ba640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -109863,25 +109863,25 @@ │ │ │ │ ldr r2, [pc, #64] @ ba884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r8, r8, r9, r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r4, asr sl │ │ │ │ - eorseq r3, r4, r0, asr r9 │ │ │ │ - eorseq r3, r4, r8, lsr #20 │ │ │ │ - eorseq r3, r4, r4, lsr #18 │ │ │ │ - eorseq r6, r6, ip, asr r9 │ │ │ │ - eorseq sl, r3, r8, asr sl │ │ │ │ - eorseq r3, r4, ip, asr #18 │ │ │ │ + eorseq r3, r4, ip, lsr fp │ │ │ │ + eorseq r3, r4, r8, lsr sl │ │ │ │ + eorseq r3, r4, r0, lsl fp │ │ │ │ + eorseq r3, r4, ip, lsl #20 │ │ │ │ + eorseq r6, r6, r4, asr #20 │ │ │ │ + eorseq sl, r3, r0, asr #22 │ │ │ │ + eorseq r3, r4, r4, lsr sl │ │ │ │ andeq r3, r1, r4, lsr lr │ │ │ │ - eorseq r6, r6, r8, lsr r9 │ │ │ │ - eorseq sl, r3, r4, lsr sl │ │ │ │ - @ instruction: 0x0033acb0 │ │ │ │ + eorseq r6, r6, r0, lsr #20 │ │ │ │ + eorseq sl, r3, ip, lsl fp │ │ │ │ + mlaseq r3, r8, sp, sl │ │ │ │ andeq r3, r1, sl, lsr #28 │ │ │ │ │ │ │ │ 000ba888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -109958,19 +109958,19 @@ │ │ │ │ eorseq r5, r8, r4, asr #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r9, r4, asr #4 │ │ │ │ eorseq r5, r8, ip, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0x003856bc │ │ │ │ - eorseq r3, r4, r0, lsl r8 │ │ │ │ + @ instruction: 0x003438f8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - mlaseq r4, r0, r8, r3 │ │ │ │ - eorseq r3, r4, ip, lsl #15 │ │ │ │ - eorseq r1, r4, r4, lsr #14 │ │ │ │ + eorseq r3, r4, r8, ror r9 │ │ │ │ + eorseq r3, r4, r4, ror r8 │ │ │ │ + eorseq r1, r4, ip, lsl #16 │ │ │ │ │ │ │ │ 000ba9e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110010,18 +110010,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r9, r4, lsl r1 │ │ │ │ @ instruction: 0x003855dc │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ - @ instruction: 0x003437d0 │ │ │ │ + @ instruction: 0x003438b8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, ip, lsl r4 │ │ │ │ - eorseq r3, r4, r0, lsr #13 │ │ │ │ + eorseq r3, r4, r4, lsl #10 │ │ │ │ + eorseq r3, r4, r8, lsl #15 │ │ │ │ │ │ │ │ 000baaa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -110150,25 +110150,25 @@ │ │ │ │ ldr r2, [pc, #64] @ bace8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #208 @ 0xd0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r8, r4, lsr r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r0, lsr r6 │ │ │ │ - eorseq r3, r4, ip, ror #9 │ │ │ │ - eorseq r3, r4, r4, lsl #12 │ │ │ │ - eorseq r3, r4, r0, asr #9 │ │ │ │ - @ instruction: 0x003664f8 │ │ │ │ - @ instruction: 0x0033a5f4 │ │ │ │ - eorseq r3, r4, r8, ror #9 │ │ │ │ + eorseq r3, r4, r8, lsl r7 │ │ │ │ + @ instruction: 0x003435d4 │ │ │ │ + eorseq r3, r4, ip, ror #13 │ │ │ │ + eorseq r3, r4, r8, lsr #11 │ │ │ │ + eorseq r6, r6, r0, ror #11 │ │ │ │ + @ instruction: 0x0033a6dc │ │ │ │ + @ instruction: 0x003435d0 │ │ │ │ @ instruction: 0x000143ba │ │ │ │ - @ instruction: 0x003664d4 │ │ │ │ - @ instruction: 0x0033a5d0 │ │ │ │ - eorseq sl, r3, ip, asr #16 │ │ │ │ + @ instruction: 0x003665bc │ │ │ │ + @ instruction: 0x0033a6b8 │ │ │ │ + eorseq sl, r3, r4, lsr r9 │ │ │ │ @ instruction: 0x000143b0 │ │ │ │ │ │ │ │ 000bacec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -110245,19 +110245,19 @@ │ │ │ │ eorseq r5, r8, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r9, r0, ror #27 │ │ │ │ eorseq r5, r8, r8, lsr #5 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r5, r8, r8, asr r2 │ │ │ │ - eorseq r3, r4, ip, lsr #7 │ │ │ │ + mlaseq r4, r4, r4, r3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, ip, ror #8 │ │ │ │ - eorseq r3, r4, r8, lsr #6 │ │ │ │ - eorseq r1, r4, r0, asr #5 │ │ │ │ + eorseq r3, r4, r4, asr r5 │ │ │ │ + eorseq r3, r4, r0, lsl r4 │ │ │ │ + eorseq r1, r4, r8, lsr #7 │ │ │ │ │ │ │ │ 000bae44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110297,18 +110297,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00395cb0 │ │ │ │ eorseq r5, r8, r8, ror r1 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ - eorseq r3, r4, ip, lsr #7 │ │ │ │ + mlaseq r4, r4, r4, r3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x00342fb8 │ │ │ │ - eorseq r3, r4, ip, lsr r2 │ │ │ │ + eorseq r3, r4, r0, lsr #1 │ │ │ │ + eorseq r3, r4, r4, lsr #6 │ │ │ │ │ │ │ │ 000baf08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -110495,33 +110495,33 @@ │ │ │ │ ldr r2, [pc, #96] @ bb254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #160 @ 0xa0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r8, r8, asr #1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r5, r8, asr #7 │ │ │ │ - eorseq r2, r4, r8, ror #31 │ │ │ │ - mlaseq r5, ip, r3, fp │ │ │ │ - @ instruction: 0x00342fbc │ │ │ │ - @ instruction: 0x00365ff4 │ │ │ │ - ldrsheq sl, [r3], -r0 @ │ │ │ │ - eorseq r3, r4, r8, lsl #2 │ │ │ │ + @ instruction: 0x0035b4b0 │ │ │ │ + ldrsbeq r3, [r4], -r0 @ │ │ │ │ + eorseq fp, r5, r4, lsl #9 │ │ │ │ + eorseq r3, r4, r4, lsr #1 │ │ │ │ + ldrsbeq r6, [r6], -ip @ │ │ │ │ + @ instruction: 0x0033a1d8 │ │ │ │ + @ instruction: 0x003431f0 │ │ │ │ andeq r4, r1, r0, lsr #18 │ │ │ │ - @ instruction: 0x00365fd0 │ │ │ │ - eorseq sl, r3, ip, asr #1 │ │ │ │ - eorseq sl, r3, r8, asr #6 │ │ │ │ + ldrheq r6, [r6], -r8 @ │ │ │ │ + @ instruction: 0x0033a1b4 │ │ │ │ + eorseq sl, r3, r0, lsr r4 │ │ │ │ andeq r4, r1, ip, lsl #18 │ │ │ │ - eorseq r5, r6, ip, lsr #31 │ │ │ │ - eorseq sl, r3, r8, lsr #1 │ │ │ │ - mlaseq r4, ip, pc, r2 @ │ │ │ │ + mlaseq r6, r4, r0, r6 │ │ │ │ + mlaseq r3, r0, r1, sl │ │ │ │ + eorseq r3, r4, r4, lsl #1 │ │ │ │ andeq r4, r1, r6, lsl r9 │ │ │ │ - eorseq r5, r6, r8, lsl #31 │ │ │ │ - eorseq sl, r3, r4, lsl #1 │ │ │ │ - eorseq r3, r4, ip, lsr #1 │ │ │ │ + eorseq r6, r6, r0, ror r0 │ │ │ │ + eorseq sl, r3, ip, ror #2 │ │ │ │ + mlaseq r4, r4, r1, r3 │ │ │ │ andeq r4, r1, sl, lsr #18 │ │ │ │ │ │ │ │ 000bb258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -110637,21 +110637,21 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r9, r0, ror r8 │ │ │ │ eorseq r4, r8, ip, lsr #26 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x00384cb0 │ │ │ │ - eorseq r2, r4, r4, lsl #28 │ │ │ │ + eorseq r2, r4, ip, ror #29 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r5, r0, ror #2 │ │ │ │ - eorseq r2, r4, r0, lsl #27 │ │ │ │ - eorseq r2, r4, ip, lsl lr │ │ │ │ - eorseq sl, r4, r0, ror #28 │ │ │ │ - eorseq sl, r4, r0, lsr lr │ │ │ │ + eorseq fp, r5, r8, asr #4 │ │ │ │ + eorseq r2, r4, r8, ror #28 │ │ │ │ + eorseq r2, r4, r4, lsl #30 │ │ │ │ + eorseq sl, r4, r8, asr #30 │ │ │ │ + eorseq sl, r4, r8, lsl pc │ │ │ │ │ │ │ │ 000bb454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110691,18 +110691,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r5, r9, r0, lsr #13 │ │ │ │ eorseq r4, r8, r8, ror #22 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r2, r4, r8, ror #27 │ │ │ │ + @ instruction: 0x00342ed0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r8, lsr #19 │ │ │ │ - eorseq r2, r4, ip, lsr #24 │ │ │ │ + mlaseq r4, r0, sl, r2 │ │ │ │ + eorseq r2, r4, r4, lsl sp │ │ │ │ │ │ │ │ 000bb518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -110831,25 +110831,25 @@ │ │ │ │ ldr r2, [pc, #64] @ bb75c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #116 @ 0x74 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r8, r0, asr #21 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, ip, asr #24 │ │ │ │ - eorseq r2, r4, r8, ror sl │ │ │ │ - eorseq r2, r4, r0, lsr #24 │ │ │ │ - eorseq r2, r4, ip, asr #20 │ │ │ │ - eorseq r5, r6, r4, lsl #21 │ │ │ │ - eorseq r9, r3, r0, lsl #23 │ │ │ │ - eorseq r2, r4, r4, ror sl │ │ │ │ + eorseq r2, r4, r4, lsr sp │ │ │ │ + eorseq r2, r4, r0, ror #22 │ │ │ │ + eorseq r2, r4, r8, lsl #26 │ │ │ │ + eorseq r2, r4, r4, lsr fp │ │ │ │ + eorseq r5, r6, ip, ror #22 │ │ │ │ + eorseq r9, r3, r8, ror #24 │ │ │ │ + eorseq r2, r4, ip, asr fp │ │ │ │ andeq r4, r1, r0, ror ip │ │ │ │ - eorseq r5, r6, r0, ror #20 │ │ │ │ - eorseq r9, r3, ip, asr fp │ │ │ │ - @ instruction: 0x00339dd8 │ │ │ │ + eorseq r5, r6, r8, asr #22 │ │ │ │ + eorseq r9, r3, r4, asr #24 │ │ │ │ + eorseq r9, r3, r0, asr #29 │ │ │ │ andeq r4, r1, r6, ror #24 │ │ │ │ │ │ │ │ 000bb760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -110926,19 +110926,19 @@ │ │ │ │ eorseq r4, r8, ip, ror #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r9, ip, ror #6 │ │ │ │ eorseq r4, r8, r4, lsr r8 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r4, r8, r4, ror #15 │ │ │ │ - eorseq r2, r4, r8, lsr r9 │ │ │ │ + eorseq r2, r4, r0, lsr #20 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r8, lsl #21 │ │ │ │ - @ instruction: 0x003428b4 │ │ │ │ - eorseq r2, r4, r4, asr r9 │ │ │ │ + eorseq r2, r4, r0, ror fp │ │ │ │ + mlaseq r4, ip, r9, r2 │ │ │ │ + eorseq r2, r4, ip, lsr sl │ │ │ │ │ │ │ │ 000bb8b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110978,18 +110978,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r5, r9, ip, lsr r2 │ │ │ │ eorseq r4, r8, r4, lsl #14 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r2, r4, ip, asr #19 │ │ │ │ + @ instruction: 0x00342ab4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r4, asr #10 │ │ │ │ - eorseq r2, r4, r8, asr #15 │ │ │ │ + eorseq r2, r4, ip, lsr #12 │ │ │ │ + @ instruction: 0x003428b0 │ │ │ │ │ │ │ │ 000bb97c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -111118,25 +111118,25 @@ │ │ │ │ ldr r2, [pc, #64] @ bbbc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r8, ip, asr r6 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r0, lsr r8 │ │ │ │ - eorseq r2, r4, r4, lsl r6 │ │ │ │ - eorseq r2, r4, r4, lsl #16 │ │ │ │ - eorseq r2, r4, r8, ror #11 │ │ │ │ - eorseq r5, r6, r0, lsr #12 │ │ │ │ - eorseq r9, r3, ip, lsl r7 │ │ │ │ - eorseq r2, r4, r0, lsl r6 │ │ │ │ + eorseq r2, r4, r8, lsl r9 │ │ │ │ + @ instruction: 0x003426fc │ │ │ │ + eorseq r2, r4, ip, ror #17 │ │ │ │ + @ instruction: 0x003426d0 │ │ │ │ + eorseq r5, r6, r8, lsl #14 │ │ │ │ + eorseq r9, r3, r4, lsl #16 │ │ │ │ + @ instruction: 0x003426f8 │ │ │ │ andeq r4, r1, r6, lsr #31 │ │ │ │ - @ instruction: 0x003655fc │ │ │ │ - @ instruction: 0x003396f8 │ │ │ │ - eorseq r9, r3, r4, ror r9 │ │ │ │ + eorseq r5, r6, r4, ror #13 │ │ │ │ + eorseq r9, r3, r0, ror #15 │ │ │ │ + eorseq r9, r3, ip, asr sl │ │ │ │ muleq r1, ip, pc @ │ │ │ │ │ │ │ │ 000bbbc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -111213,19 +111213,19 @@ │ │ │ │ eorseq r4, r8, r8, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r9, r8, lsl #30 │ │ │ │ @ instruction: 0x003843d0 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r4, r8, r0, lsl #7 │ │ │ │ - @ instruction: 0x003424d4 │ │ │ │ + @ instruction: 0x003425bc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, ip, ror #12 │ │ │ │ - eorseq r2, r4, r0, asr r4 │ │ │ │ - @ instruction: 0x003424f0 │ │ │ │ + eorseq r2, r4, r4, asr r7 │ │ │ │ + eorseq r2, r4, r8, lsr r5 │ │ │ │ + @ instruction: 0x003425d8 │ │ │ │ │ │ │ │ 000bbd1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -111265,18 +111265,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00394dd8 │ │ │ │ eorseq r4, r8, r0, lsr #5 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ - @ instruction: 0x003425b0 │ │ │ │ + mlaseq r4, r8, r6, r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r0, ror #1 │ │ │ │ - eorseq r2, r4, r4, ror #6 │ │ │ │ + eorseq r2, r4, r8, asr #3 │ │ │ │ + eorseq r2, r4, ip, asr #8 │ │ │ │ │ │ │ │ 000bbde0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -111405,25 +111405,25 @@ │ │ │ │ ldr r2, [pc, #64] @ bc024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003841f8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r0, lsl r4 │ │ │ │ - @ instruction: 0x003421b0 │ │ │ │ - eorseq r2, r4, r4, ror #7 │ │ │ │ - eorseq r2, r4, r4, lsl #3 │ │ │ │ - @ instruction: 0x003651bc │ │ │ │ - @ instruction: 0x003392b8 │ │ │ │ - eorseq r2, r4, ip, lsr #3 │ │ │ │ + @ instruction: 0x003424f8 │ │ │ │ + mlaseq r4, r8, r2, r2 │ │ │ │ + eorseq r2, r4, ip, asr #9 │ │ │ │ + eorseq r2, r4, ip, ror #4 │ │ │ │ + eorseq r5, r6, r4, lsr #5 │ │ │ │ + eorseq r9, r3, r0, lsr #7 │ │ │ │ + mlaseq r4, r4, r2, r2 │ │ │ │ ldrdeq r5, [r1], -ip │ │ │ │ - mlaseq r6, r8, r1, r5 │ │ │ │ - mlaseq r3, r4, r2, r9 │ │ │ │ - eorseq r9, r3, r0, lsl r5 │ │ │ │ + eorseq r5, r6, r0, lsl #5 │ │ │ │ + eorseq r9, r3, ip, ror r3 │ │ │ │ + @ instruction: 0x003395f8 │ │ │ │ ldrdeq r5, [r1], -r2 │ │ │ │ │ │ │ │ 000bc028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -111500,19 +111500,19 @@ │ │ │ │ eorseq r3, r8, r4, lsr #31 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r9, r4, lsr #21 │ │ │ │ eorseq r3, r8, ip, ror #30 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r3, r8, ip, lsl pc │ │ │ │ - eorseq r2, r4, r0, ror r0 │ │ │ │ + eorseq r2, r4, r8, asr r1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, ip, asr #4 │ │ │ │ - eorseq r1, r4, ip, ror #31 │ │ │ │ - eorseq r2, r4, ip, lsl #1 │ │ │ │ + eorseq r2, r4, r4, lsr r3 │ │ │ │ + ldrsbeq r2, [r4], -r4 @ │ │ │ │ + eorseq r2, r4, r4, ror r1 │ │ │ │ │ │ │ │ 000bc180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -111552,18 +111552,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r9, r4, ror r9 │ │ │ │ eorseq r3, r8, ip, lsr lr │ │ │ │ andeq r0, r0, r0, lsl ip │ │ │ │ - eorseq r2, r4, ip, lsl #3 │ │ │ │ + eorseq r2, r4, r4, ror r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, ip, ror ip │ │ │ │ - eorseq r1, r4, r0, lsl #30 │ │ │ │ + eorseq r1, r4, r4, ror #26 │ │ │ │ + eorseq r1, r4, r8, ror #31 │ │ │ │ │ │ │ │ 000bc244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -111692,25 +111692,25 @@ │ │ │ │ ldr r2, [pc, #64] @ bc488 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r8, r4, sp, r3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x00341ff0 │ │ │ │ - eorseq r1, r4, ip, asr #26 │ │ │ │ - eorseq r1, r4, r4, asr #31 │ │ │ │ - eorseq r1, r4, r0, lsr #26 │ │ │ │ - eorseq r4, r6, r8, asr sp │ │ │ │ - eorseq r8, r3, r4, asr lr │ │ │ │ - eorseq r1, r4, r8, asr #26 │ │ │ │ + ldrsbeq r2, [r4], -r8 @ │ │ │ │ + eorseq r1, r4, r4, lsr lr │ │ │ │ + eorseq r2, r4, ip, lsr #1 │ │ │ │ + eorseq r1, r4, r8, lsl #28 │ │ │ │ + eorseq r4, r6, r0, asr #28 │ │ │ │ + eorseq r8, r3, ip, lsr pc │ │ │ │ + eorseq r1, r4, r0, lsr lr │ │ │ │ andeq r5, r1, pc, asr r8 │ │ │ │ - eorseq r4, r6, r4, lsr sp │ │ │ │ - eorseq r8, r3, r0, lsr lr │ │ │ │ - eorseq r9, r3, ip, lsr #1 │ │ │ │ + eorseq r4, r6, ip, lsl lr │ │ │ │ + eorseq r8, r3, r8, lsl pc │ │ │ │ + mlaseq r3, r4, r1, r9 │ │ │ │ andeq r5, r1, r5, asr r8 │ │ │ │ │ │ │ │ 000bc48c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -111787,19 +111787,19 @@ │ │ │ │ eorseq r3, r8, r0, asr #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r9, r0, asr #12 │ │ │ │ eorseq r3, r8, r8, lsl #22 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x00383ab8 │ │ │ │ - eorseq r1, r4, ip, lsl #24 │ │ │ │ + @ instruction: 0x00341cf4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, ip, lsr #28 │ │ │ │ - eorseq r1, r4, r8, lsl #23 │ │ │ │ - eorseq r1, r4, r8, lsr #24 │ │ │ │ + eorseq r1, r4, r4, lsl pc │ │ │ │ + eorseq r1, r4, r0, ror ip │ │ │ │ + eorseq r1, r4, r0, lsl sp │ │ │ │ │ │ │ │ 000bc5e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -111839,18 +111839,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r9, r0, lsl r5 │ │ │ │ @ instruction: 0x003839d8 │ │ │ │ @ instruction: 0x00000ab8 │ │ │ │ - eorseq r1, r4, r0, ror sp │ │ │ │ + eorseq r1, r4, r8, asr lr │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, r8, lsl r8 │ │ │ │ - mlaseq r4, ip, sl, r1 │ │ │ │ + eorseq r1, r4, r0, lsl #18 │ │ │ │ + eorseq r1, r4, r4, lsl #23 │ │ │ │ │ │ │ │ 000bc6a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -111979,26 +111979,26 @@ │ │ │ │ ldr r2, [pc, #68] @ bc8f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r8, r0, lsr r9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, ip, asr #23 │ │ │ │ - eorseq r1, r4, r4, ror #17 │ │ │ │ + @ instruction: 0x00341cb4 │ │ │ │ + eorseq r1, r4, ip, asr #19 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - eorseq r1, r4, r0, lsr #23 │ │ │ │ - @ instruction: 0x003418b8 │ │ │ │ - @ instruction: 0x003648f4 │ │ │ │ - @ instruction: 0x003389f0 │ │ │ │ - eorseq r1, r4, r4, ror #17 │ │ │ │ + eorseq r1, r4, r8, lsl #25 │ │ │ │ + eorseq r1, r4, r0, lsr #19 │ │ │ │ + @ instruction: 0x003649dc │ │ │ │ + @ instruction: 0x00338ad8 │ │ │ │ + eorseq r1, r4, ip, asr #19 │ │ │ │ andeq r5, r1, sl, lsl pc │ │ │ │ - @ instruction: 0x003648d0 │ │ │ │ - eorseq r8, r3, ip, asr #19 │ │ │ │ - eorseq r8, r3, r8, asr #24 │ │ │ │ + @ instruction: 0x003649b8 │ │ │ │ + @ instruction: 0x00338ab4 │ │ │ │ + eorseq r8, r3, r0, lsr sp │ │ │ │ andeq r5, r1, r0, lsl pc │ │ │ │ │ │ │ │ 000bc8f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -112075,20 +112075,20 @@ │ │ │ │ @ instruction: 0x003836d8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003941d8 │ │ │ │ eorseq r3, r8, r0, lsr #13 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r3, r8, r0, asr r6 │ │ │ │ - eorseq r1, r4, r4, lsr #15 │ │ │ │ + eorseq r1, r4, ip, lsl #17 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, r4, lsl #20 │ │ │ │ - eorseq r1, r4, ip, lsl r7 │ │ │ │ + eorseq r1, r4, ip, ror #21 │ │ │ │ + eorseq r1, r4, r4, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - eorseq r1, r4, r0, asr #15 │ │ │ │ + eorseq r1, r4, r8, lsr #17 │ │ │ │ │ │ │ │ 000bca50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112128,18 +112128,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r9, r4, lsr #1 │ │ │ │ eorseq r3, r8, ip, ror #10 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ - eorseq r1, r4, r4, asr #18 │ │ │ │ + eorseq r1, r4, ip, lsr #20 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, ip, lsr #7 │ │ │ │ - eorseq r1, r4, r0, lsr r6 │ │ │ │ + mlaseq r4, r4, r4, r1 │ │ │ │ + eorseq r1, r4, r8, lsl r7 │ │ │ │ │ │ │ │ 000bcb14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -112268,26 +112268,26 @@ │ │ │ │ ldr r2, [pc, #68] @ bcd5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r8, r4, asr #9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, r4, lsr #15 │ │ │ │ - eorseq r1, r4, r8, ror r4 │ │ │ │ + eorseq r1, r4, ip, lsl #17 │ │ │ │ + eorseq r1, r4, r0, ror #10 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ - eorseq r1, r4, r8, ror r7 │ │ │ │ - eorseq r1, r4, ip, asr #8 │ │ │ │ - eorseq r4, r6, r8, lsl #9 │ │ │ │ - eorseq r8, r3, r4, lsl #11 │ │ │ │ - eorseq r1, r4, r8, ror r4 │ │ │ │ + eorseq r1, r4, r0, ror #16 │ │ │ │ + eorseq r1, r4, r4, lsr r5 │ │ │ │ + eorseq r4, r6, r0, ror r5 │ │ │ │ + eorseq r8, r3, ip, ror #12 │ │ │ │ + eorseq r1, r4, r0, ror #10 │ │ │ │ andeq r6, r1, lr, lsr #8 │ │ │ │ - eorseq r4, r6, r4, ror #8 │ │ │ │ - eorseq r8, r3, r0, ror #10 │ │ │ │ - @ instruction: 0x003387dc │ │ │ │ + eorseq r4, r6, ip, asr #10 │ │ │ │ + eorseq r8, r3, r8, asr #12 │ │ │ │ + eorseq r8, r3, r4, asr #17 │ │ │ │ andeq r6, r1, r4, lsr #8 │ │ │ │ │ │ │ │ 000bcd60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -112364,20 +112364,20 @@ │ │ │ │ eorseq r3, r8, ip, ror #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r9, ip, ror #26 │ │ │ │ eorseq r3, r8, r4, lsr r2 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r3, r8, r4, ror #3 │ │ │ │ - eorseq r1, r4, r8, lsr r3 │ │ │ │ + eorseq r1, r4, r0, lsr #8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003415dc │ │ │ │ - @ instruction: 0x003412b0 │ │ │ │ + eorseq r1, r4, r4, asr #13 │ │ │ │ + mlaseq r4, r8, r3, r1 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ - eorseq r1, r4, r4, asr r3 │ │ │ │ + eorseq r1, r4, ip, lsr r4 │ │ │ │ │ │ │ │ 000bcebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112417,18 +112417,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r9, r8, lsr ip │ │ │ │ eorseq r3, r8, r0, lsl #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r1, r4, r0, lsr #10 │ │ │ │ + eorseq r1, r4, r8, lsl #12 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r0, asr #30 │ │ │ │ - eorseq r1, r4, r4, asr #3 │ │ │ │ + eorseq r1, r4, r8, lsr #32 │ │ │ │ + eorseq r1, r4, ip, lsr #5 │ │ │ │ │ │ │ │ 000bcf80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -112557,26 +112557,26 @@ │ │ │ │ ldr r2, [pc, #68] @ bd1c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r8, r8, asr r0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, r8, ror r3 │ │ │ │ - eorseq r1, r4, ip │ │ │ │ + eorseq r1, r4, r0, ror #8 │ │ │ │ + ldrsheq r1, [r4], -r4 @ │ │ │ │ andeq r0, r0, r3, lsr #2 │ │ │ │ - eorseq r1, r4, ip, asr #6 │ │ │ │ - eorseq r0, r4, r0, ror #31 │ │ │ │ - eorseq r4, r6, ip, lsl r0 │ │ │ │ - eorseq r8, r3, r8, lsl r1 │ │ │ │ - eorseq r1, r4, ip │ │ │ │ + eorseq r1, r4, r4, lsr r4 │ │ │ │ + eorseq r1, r4, r8, asr #1 │ │ │ │ + eorseq r4, r6, r4, lsl #2 │ │ │ │ + eorseq r8, r3, r0, lsl #4 │ │ │ │ + ldrsheq r1, [r4], -r4 @ │ │ │ │ andeq r6, r1, r4, lsr #17 │ │ │ │ - @ instruction: 0x00363ff8 │ │ │ │ - ldrsheq r8, [r3], -r4 @ │ │ │ │ - eorseq r8, r3, r0, ror r3 │ │ │ │ + eorseq r4, r6, r0, ror #1 │ │ │ │ + @ instruction: 0x003381dc │ │ │ │ + eorseq r8, r3, r8, asr r4 │ │ │ │ muleq r1, sl, r8 │ │ │ │ │ │ │ │ 000bd1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -112653,20 +112653,20 @@ │ │ │ │ eorseq r2, r8, r0, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r9, r0, lsl #18 │ │ │ │ eorseq r2, r8, r8, asr #27 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r8, r8, ror sp │ │ │ │ - eorseq r0, r4, ip, asr #29 │ │ │ │ + @ instruction: 0x00340fb4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003411b0 │ │ │ │ - eorseq r0, r4, r4, asr #28 │ │ │ │ + mlaseq r4, r8, r2, r1 │ │ │ │ + eorseq r0, r4, ip, lsr #30 │ │ │ │ andeq r0, r0, r3, lsr #2 │ │ │ │ - eorseq r0, r4, r8, ror #29 │ │ │ │ + @ instruction: 0x00340fd0 │ │ │ │ │ │ │ │ 000bd328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112706,18 +112706,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r9, ip, asr #15 │ │ │ │ mlaseq r8, r4, ip, r2 │ │ │ │ muleq r0, r8, ip │ │ │ │ - eorseq r1, r4, ip, ror #1 │ │ │ │ + @ instruction: 0x003411d4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x00340ad4 │ │ │ │ - eorseq r0, r4, r8, asr sp │ │ │ │ + @ instruction: 0x00340bbc │ │ │ │ + eorseq r0, r4, r0, asr #28 │ │ │ │ │ │ │ │ 000bd3ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -112846,26 +112846,26 @@ │ │ │ │ ldr r2, [pc, #68] @ bd634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r8, ip, ror #23 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, ip, asr #30 │ │ │ │ - eorseq r0, r4, r0, lsr #23 │ │ │ │ + eorseq r1, r4, r4, lsr r0 │ │ │ │ + eorseq r0, r4, r8, lsl #25 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - eorseq r0, r4, r0, lsr #30 │ │ │ │ - eorseq r0, r4, r4, ror fp │ │ │ │ - @ instruction: 0x00363bb0 │ │ │ │ - eorseq r7, r3, ip, lsr #25 │ │ │ │ - eorseq r0, r4, r0, lsr #23 │ │ │ │ + eorseq r1, r4, r8 │ │ │ │ + eorseq r0, r4, ip, asr ip │ │ │ │ + mlaseq r6, r8, ip, r3 │ │ │ │ + mlaseq r3, r4, sp, r7 │ │ │ │ + eorseq r0, r4, r8, lsl #25 │ │ │ │ andeq r7, r1, r1, asr #10 │ │ │ │ - eorseq r3, r6, ip, lsl #23 │ │ │ │ - eorseq r7, r3, r8, lsl #25 │ │ │ │ - eorseq r7, r3, r4, lsl #30 │ │ │ │ + eorseq r3, r6, r4, ror ip │ │ │ │ + eorseq r7, r3, r0, ror sp │ │ │ │ + eorseq r7, r3, ip, ror #31 │ │ │ │ andeq r7, r1, r7, lsr r5 │ │ │ │ │ │ │ │ 000bd638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -112942,20 +112942,20 @@ │ │ │ │ mlaseq r8, r4, r9, r2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r9, r4, r4, r3 │ │ │ │ eorseq r2, r8, ip, asr r9 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r8, ip, lsl #18 │ │ │ │ - eorseq r0, r4, r0, ror #20 │ │ │ │ + eorseq r0, r4, r8, asr #22 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r4, lsl #27 │ │ │ │ - @ instruction: 0x003409d8 │ │ │ │ + eorseq r0, r4, ip, ror #28 │ │ │ │ + eorseq r0, r4, r0, asr #21 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - eorseq r0, r4, ip, ror sl │ │ │ │ + eorseq r0, r4, r4, ror #22 │ │ │ │ │ │ │ │ 000bd794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112995,18 +112995,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r9, r0, ror #6 │ │ │ │ eorseq r2, r8, r8, lsr #16 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ - eorseq r0, r4, r8, asr #25 │ │ │ │ + @ instruction: 0x00340db0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r8, ror #12 │ │ │ │ - eorseq r0, r4, ip, ror #17 │ │ │ │ + eorseq r0, r4, r0, asr r7 │ │ │ │ + @ instruction: 0x003409d4 │ │ │ │ │ │ │ │ 000bd858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -113135,26 +113135,26 @@ │ │ │ │ ldr r2, [pc, #68] @ bdaa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r8, r0, lsl #15 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r8, lsr #22 │ │ │ │ - eorseq r0, r4, r4, lsr r7 │ │ │ │ + eorseq r0, r4, r0, lsl ip │ │ │ │ + eorseq r0, r4, ip, lsl r8 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ - @ instruction: 0x00340afc │ │ │ │ - eorseq r0, r4, r8, lsl #14 │ │ │ │ - eorseq r3, r6, r4, asr #14 │ │ │ │ - eorseq r7, r3, r0, asr #16 │ │ │ │ - eorseq r0, r4, r4, lsr r7 │ │ │ │ + eorseq r0, r4, r4, ror #23 │ │ │ │ + @ instruction: 0x003407f0 │ │ │ │ + eorseq r3, r6, ip, lsr #16 │ │ │ │ + eorseq r7, r3, r8, lsr #18 │ │ │ │ + eorseq r0, r4, ip, lsl r8 │ │ │ │ andeq r7, r1, sl, ror #23 │ │ │ │ - eorseq r3, r6, r0, lsr #14 │ │ │ │ - eorseq r7, r3, ip, lsl r8 │ │ │ │ - mlaseq r3, r8, sl, r7 │ │ │ │ + eorseq r3, r6, r8, lsl #16 │ │ │ │ + eorseq r7, r3, r4, lsl #18 │ │ │ │ + eorseq r7, r3, r0, lsl #23 │ │ │ │ andeq r7, r1, r0, ror #23 │ │ │ │ │ │ │ │ 000bdaa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -113231,20 +113231,20 @@ │ │ │ │ eorseq r2, r8, r8, lsr #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r9, r8, lsr #32 │ │ │ │ @ instruction: 0x003824f0 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r8, r0, lsr #9 │ │ │ │ - @ instruction: 0x003405f4 │ │ │ │ + @ instruction: 0x003406dc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r0, ror #18 │ │ │ │ - eorseq r0, r4, ip, ror #10 │ │ │ │ + eorseq r0, r4, r8, asr #20 │ │ │ │ + eorseq r0, r4, r4, asr r6 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ - eorseq r0, r4, r0, lsl r6 │ │ │ │ + @ instruction: 0x003406f8 │ │ │ │ │ │ │ │ 000bdc00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -113284,18 +113284,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00392ef4 │ │ │ │ @ instruction: 0x003823bc │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ - eorseq r0, r4, r4, lsr #17 │ │ │ │ + eorseq r0, r4, ip, lsl #19 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003401fc │ │ │ │ - eorseq r0, r4, r0, lsl #9 │ │ │ │ + eorseq r0, r4, r4, ror #5 │ │ │ │ + eorseq r0, r4, r8, ror #10 │ │ │ │ │ │ │ │ 000bdcc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -113424,26 +113424,26 @@ │ │ │ │ ldr r2, [pc, #68] @ bdf0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r8, r4, lsl r3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r4, lsl #14 │ │ │ │ - eorseq r0, r4, r8, asr #5 │ │ │ │ + eorseq r0, r4, ip, ror #15 │ │ │ │ + @ instruction: 0x003403b0 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - @ instruction: 0x003406d8 │ │ │ │ - mlaseq r4, ip, r2, r0 │ │ │ │ - @ instruction: 0x003632d8 │ │ │ │ - @ instruction: 0x003373d4 │ │ │ │ - eorseq r0, r4, r8, asr #5 │ │ │ │ + eorseq r0, r4, r0, asr #15 │ │ │ │ + eorseq r0, r4, r4, lsl #7 │ │ │ │ + eorseq r3, r6, r0, asr #7 │ │ │ │ + @ instruction: 0x003374bc │ │ │ │ + @ instruction: 0x003403b0 │ │ │ │ andeq r8, r1, r7, lsr #1 │ │ │ │ - @ instruction: 0x003632b4 │ │ │ │ - @ instruction: 0x003373b0 │ │ │ │ - eorseq r7, r3, ip, lsr #12 │ │ │ │ + mlaseq r6, ip, r3, r3 │ │ │ │ + mlaseq r3, r8, r4, r7 │ │ │ │ + eorseq r7, r3, r4, lsl r7 │ │ │ │ muleq r1, sp, r0 │ │ │ │ │ │ │ │ 000bdf10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -113520,20 +113520,20 @@ │ │ │ │ ldrheq r2, [r8], -ip @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00392bbc │ │ │ │ eorseq r2, r8, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r8, r4, lsr r0 │ │ │ │ - eorseq r0, r4, r8, lsl #3 │ │ │ │ + eorseq r0, r4, r0, ror r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, ip, lsr r5 │ │ │ │ - eorseq r0, r4, r0, lsl #2 │ │ │ │ + eorseq r0, r4, r4, lsr #12 │ │ │ │ + eorseq r0, r4, r8, ror #3 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - eorseq r0, r4, r4, lsr #3 │ │ │ │ + eorseq r0, r4, ip, lsl #5 │ │ │ │ │ │ │ │ 000be06c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -113573,18 +113573,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r8, lsl #21 │ │ │ │ eorseq r1, r8, r0, asr pc │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ - eorseq r0, r4, r0, lsl #9 │ │ │ │ + eorseq r0, r4, r8, ror #10 │ │ │ │ muleq r0, r4, fp │ │ │ │ - mlaseq r3, r0, sp, pc @ │ │ │ │ - eorseq r0, r4, r4, lsl r0 │ │ │ │ + eorseq pc, r3, r8, ror lr @ │ │ │ │ + ldrsheq r0, [r4], -ip @ │ │ │ │ │ │ │ │ 000be130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -113713,25 +113713,25 @@ │ │ │ │ ldr r2, [pc, #64] @ be374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #396 @ 0x18c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r8, r8, lsr #29 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003402dc │ │ │ │ - eorseq pc, r3, r0, ror #28 │ │ │ │ - @ instruction: 0x003402b0 │ │ │ │ - eorseq pc, r3, r4, lsr lr @ │ │ │ │ - eorseq r2, r6, ip, ror #28 │ │ │ │ - eorseq r6, r3, r8, ror #30 │ │ │ │ - eorseq pc, r3, ip, asr lr @ │ │ │ │ + eorseq r0, r4, r4, asr #7 │ │ │ │ + eorseq pc, r3, r8, asr #30 │ │ │ │ + mlaseq r4, r8, r3, r0 │ │ │ │ + eorseq pc, r3, ip, lsl pc @ │ │ │ │ + eorseq r2, r6, r4, asr pc │ │ │ │ + eorseq r7, r3, r0, asr r0 │ │ │ │ + eorseq pc, r3, r4, asr #30 │ │ │ │ andeq r8, r1, r1, ror #12 │ │ │ │ - eorseq r2, r6, r8, asr #28 │ │ │ │ - eorseq r6, r3, r4, asr #30 │ │ │ │ - eorseq r7, r3, r0, asr #3 │ │ │ │ + eorseq r2, r6, r0, lsr pc │ │ │ │ + eorseq r7, r3, ip, lsr #32 │ │ │ │ + eorseq r7, r3, r8, lsr #5 │ │ │ │ andeq r8, r1, r7, asr r6 │ │ │ │ │ │ │ │ 000be378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -113808,19 +113808,19 @@ │ │ │ │ eorseq r1, r8, r4, asr ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r9, r4, asr r7 │ │ │ │ eorseq r1, r8, ip, lsl ip │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r1, r8, ip, asr #23 │ │ │ │ - eorseq pc, r3, r0, lsr #26 │ │ │ │ + eorseq pc, r3, r8, lsl #28 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r8, lsl r1 │ │ │ │ - mlaseq r3, ip, ip, pc @ │ │ │ │ - eorseq pc, r3, ip, lsr sp @ │ │ │ │ + eorseq r0, r4, r0, lsl #4 │ │ │ │ + eorseq pc, r3, r4, lsl #27 │ │ │ │ + eorseq pc, r3, r4, lsr #28 │ │ │ │ │ │ │ │ 000be4d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -113860,18 +113860,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r4, lsr #12 │ │ │ │ eorseq r1, r8, ip, ror #21 │ │ │ │ andeq r0, r0, r8, lsl sp │ │ │ │ - eorseq r0, r4, r4, asr r0 │ │ │ │ + eorseq r0, r4, ip, lsr r1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, ip, lsr #18 │ │ │ │ - @ instruction: 0x0033fbb0 │ │ │ │ + eorseq pc, r3, r4, lsl sl @ │ │ │ │ + mlaseq r3, r8, ip, pc @ │ │ │ │ │ │ │ │ 000be594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -114000,25 +114000,25 @@ │ │ │ │ ldr r2, [pc, #64] @ be7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r8, r4, asr #20 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033feb0 │ │ │ │ - @ instruction: 0x0033f9fc │ │ │ │ - eorseq pc, r3, r4, lsl #29 │ │ │ │ - @ instruction: 0x0033f9d0 │ │ │ │ - eorseq r2, r6, r8, lsl #20 │ │ │ │ - eorseq r6, r3, r4, lsl #22 │ │ │ │ - eorseq pc, r3, ip, asr #15 │ │ │ │ + mlaseq r3, r8, pc, pc @ │ │ │ │ + eorseq pc, r3, r4, ror #21 │ │ │ │ + eorseq pc, r3, ip, ror #30 │ │ │ │ + @ instruction: 0x0033fab8 │ │ │ │ + @ instruction: 0x00362af0 │ │ │ │ + eorseq r6, r3, ip, ror #23 │ │ │ │ + @ instruction: 0x0033f8b4 │ │ │ │ andeq r8, r1, r9, asr r9 │ │ │ │ - eorseq r2, r6, r4, ror #19 │ │ │ │ - eorseq r6, r3, r0, ror #21 │ │ │ │ - eorseq r6, r3, ip, asr sp │ │ │ │ + eorseq r2, r6, ip, asr #21 │ │ │ │ + eorseq r6, r3, r8, asr #23 │ │ │ │ + eorseq r6, r3, r4, asr #28 │ │ │ │ andeq r8, r1, pc, asr #18 │ │ │ │ │ │ │ │ 000be7dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -114095,19 +114095,19 @@ │ │ │ │ @ instruction: 0x003817f0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003922f0 │ │ │ │ @ instruction: 0x003817b8 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r1, r8, r8, ror #14 │ │ │ │ - @ instruction: 0x0033f8bc │ │ │ │ + eorseq pc, r3, r4, lsr #19 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, ip, ror #25 │ │ │ │ - eorseq pc, r3, r8, lsr r8 @ │ │ │ │ - @ instruction: 0x0033d7d0 │ │ │ │ + @ instruction: 0x0033fdd4 │ │ │ │ + eorseq pc, r3, r0, lsr #18 │ │ │ │ + @ instruction: 0x0033d8b8 │ │ │ │ │ │ │ │ 000be934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114147,18 +114147,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r0, asr #3 │ │ │ │ eorseq r1, r8, r8, lsl #13 │ │ │ │ andeq r0, r0, r0, lsl #26 │ │ │ │ - eorseq pc, r3, r8, lsr #24 │ │ │ │ + eorseq pc, r3, r0, lsl sp @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r8, asr #9 │ │ │ │ - eorseq pc, r3, ip, asr #14 │ │ │ │ + @ instruction: 0x0033f5b0 │ │ │ │ + eorseq pc, r3, r4, lsr r8 @ │ │ │ │ │ │ │ │ 000be9f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -114287,25 +114287,25 @@ │ │ │ │ ldr r2, [pc, #64] @ bec3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #488 @ 0x1e8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r8, r0, ror #11 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r8, lsl #21 │ │ │ │ - mlaseq r3, r8, r5, pc @ │ │ │ │ - eorseq pc, r3, ip, asr sl @ │ │ │ │ - eorseq pc, r3, ip, ror #10 │ │ │ │ - eorseq r2, r6, r4, lsr #11 │ │ │ │ - eorseq r6, r3, r0, lsr #13 │ │ │ │ - eorseq pc, r3, r8, ror #6 │ │ │ │ + eorseq pc, r3, r0, ror fp @ │ │ │ │ + eorseq pc, r3, r0, lsl #13 │ │ │ │ + eorseq pc, r3, r4, asr #22 │ │ │ │ + eorseq pc, r3, r4, asr r6 @ │ │ │ │ + eorseq r2, r6, ip, lsl #13 │ │ │ │ + eorseq r6, r3, r8, lsl #15 │ │ │ │ + eorseq pc, r3, r0, asr r4 @ │ │ │ │ muleq r1, fp, sp │ │ │ │ - eorseq r2, r6, r0, lsl #11 │ │ │ │ - eorseq r6, r3, ip, ror r6 │ │ │ │ - @ instruction: 0x003368f8 │ │ │ │ + eorseq r2, r6, r8, ror #12 │ │ │ │ + eorseq r6, r3, r4, ror #14 │ │ │ │ + eorseq r6, r3, r0, ror #19 │ │ │ │ muleq r1, r1, sp │ │ │ │ │ │ │ │ 000bec40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -114382,19 +114382,19 @@ │ │ │ │ eorseq r1, r8, ip, lsl #7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r9, ip, lsl #29 │ │ │ │ eorseq r1, r8, r4, asr r3 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r1, r8, r4, lsl #6 │ │ │ │ - eorseq pc, r3, r8, asr r4 @ │ │ │ │ + eorseq pc, r3, r0, asr #10 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r4, asr #17 │ │ │ │ - @ instruction: 0x0033f3d4 │ │ │ │ - eorseq sp, r3, ip, ror #6 │ │ │ │ + eorseq pc, r3, ip, lsr #19 │ │ │ │ + @ instruction: 0x0033f4bc │ │ │ │ + eorseq sp, r3, r4, asr r4 │ │ │ │ │ │ │ │ 000bed98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114434,18 +114434,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, ip, asr sp │ │ │ │ eorseq r1, r8, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ - eorseq pc, r3, r4, lsl #16 │ │ │ │ + eorseq pc, r3, ip, ror #17 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r4, rrx │ │ │ │ - eorseq pc, r3, r8, ror #5 │ │ │ │ + eorseq pc, r3, ip, asr #2 │ │ │ │ + @ instruction: 0x0033f3d0 │ │ │ │ │ │ │ │ 000bee5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -114574,26 +114574,26 @@ │ │ │ │ ldr r2, [pc, #68] @ bf0a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #540 @ 0x21c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r8, ip, ror r1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, ip, ror #12 │ │ │ │ - eorseq pc, r3, r0, lsr r1 @ │ │ │ │ + eorseq pc, r3, r4, asr r7 @ │ │ │ │ + eorseq pc, r3, r8, lsl r2 @ │ │ │ │ andeq r0, r0, r9, ror r1 │ │ │ │ - eorseq pc, r3, r0, asr #12 │ │ │ │ - eorseq pc, r3, r4, lsl #2 │ │ │ │ - eorseq r2, r6, r0, asr #2 │ │ │ │ - eorseq r6, r3, ip, lsr r2 │ │ │ │ - eorseq lr, r3, r4, lsl #30 │ │ │ │ + eorseq pc, r3, r8, lsr #14 │ │ │ │ + eorseq pc, r3, ip, ror #3 │ │ │ │ + eorseq r2, r6, r8, lsr #4 │ │ │ │ + eorseq r6, r3, r4, lsr #6 │ │ │ │ + eorseq lr, r3, ip, ror #31 │ │ │ │ andeq r9, r1, r5, lsl #4 │ │ │ │ - eorseq r2, r6, ip, lsl r1 │ │ │ │ - eorseq r6, r3, r8, lsl r2 │ │ │ │ - mlaseq r3, r4, r4, r6 │ │ │ │ + eorseq r2, r6, r4, lsl #4 │ │ │ │ + eorseq r6, r3, r0, lsl #6 │ │ │ │ + eorseq r6, r3, ip, ror r5 │ │ │ │ strdeq r9, [r1], -fp │ │ │ │ │ │ │ │ 000bf0a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -114670,20 +114670,20 @@ │ │ │ │ eorseq r0, r8, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r9, r4, lsr #20 │ │ │ │ eorseq r0, r8, ip, ror #29 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ mlaseq r8, ip, lr, r0 │ │ │ │ - @ instruction: 0x0033eff0 │ │ │ │ + ldrsbeq pc, [r3], -r8 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r4, lsr #9 │ │ │ │ - eorseq lr, r3, r8, ror #30 │ │ │ │ + eorseq pc, r3, ip, lsl #11 │ │ │ │ + eorseq pc, r3, r0, asr r0 @ │ │ │ │ andeq r0, r0, r9, ror r1 │ │ │ │ - eorseq ip, r3, r4, lsl #30 │ │ │ │ + eorseq ip, r3, ip, ror #31 │ │ │ │ │ │ │ │ 000bf204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114723,18 +114723,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003918f0 │ │ │ │ @ instruction: 0x00380db8 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ - @ instruction: 0x0033f3f0 │ │ │ │ + @ instruction: 0x0033f4d8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033ebf8 │ │ │ │ - eorseq lr, r3, ip, ror lr │ │ │ │ + eorseq lr, r3, r0, ror #25 │ │ │ │ + eorseq lr, r3, r4, ror #30 │ │ │ │ │ │ │ │ 000bf2c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -114863,26 +114863,26 @@ │ │ │ │ ldr r2, [pc, #68] @ bf510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #600 @ 0x258 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r8, r0, lsl sp │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, ip, asr #4 │ │ │ │ - eorseq lr, r3, r4, asr #25 │ │ │ │ + eorseq pc, r3, r4, lsr r3 @ │ │ │ │ + eorseq lr, r3, ip, lsr #27 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ - eorseq pc, r3, r0, lsr #4 │ │ │ │ - mlaseq r3, r8, ip, lr │ │ │ │ - @ instruction: 0x00361cd4 │ │ │ │ - @ instruction: 0x00335dd0 │ │ │ │ - eorseq lr, r3, r4, asr #25 │ │ │ │ + eorseq pc, r3, r8, lsl #6 │ │ │ │ + eorseq lr, r3, r0, lsl #27 │ │ │ │ + @ instruction: 0x00361dbc │ │ │ │ + @ instruction: 0x00335eb8 │ │ │ │ + eorseq lr, r3, ip, lsr #27 │ │ │ │ @ instruction: 0x000197b2 │ │ │ │ - @ instruction: 0x00361cb0 │ │ │ │ - eorseq r5, r3, ip, lsr #27 │ │ │ │ - eorseq r6, r3, r8, lsr #32 │ │ │ │ + mlaseq r6, r8, sp, r1 │ │ │ │ + mlaseq r3, r4, lr, r5 │ │ │ │ + eorseq r6, r3, r0, lsl r1 │ │ │ │ andeq r9, r1, r8, lsr #15 │ │ │ │ │ │ │ │ 000bf514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -114959,20 +114959,20 @@ │ │ │ │ @ instruction: 0x00380ab8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003915b8 │ │ │ │ eorseq r0, r8, r0, lsl #21 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r0, r8, r0, lsr sl │ │ │ │ - eorseq lr, r3, r4, lsl #23 │ │ │ │ + eorseq lr, r3, ip, ror #24 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r4, lsl #1 │ │ │ │ - @ instruction: 0x0033eafc │ │ │ │ + eorseq pc, r3, ip, ror #2 │ │ │ │ + eorseq lr, r3, r4, ror #23 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ - eorseq lr, r3, r0, lsr #23 │ │ │ │ + eorseq lr, r3, r8, lsl #25 │ │ │ │ │ │ │ │ 000bf670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115012,18 +115012,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, r4, lsl #9 │ │ │ │ eorseq r0, r8, ip, asr #18 │ │ │ │ andeq r0, r0, ip, lsr #22 │ │ │ │ - eorseq lr, r3, r4, asr #31 │ │ │ │ + eorseq pc, r3, ip, lsr #1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, ip, lsl #15 │ │ │ │ - eorseq lr, r3, r0, lsl sl │ │ │ │ + eorseq lr, r3, r4, ror r8 │ │ │ │ + @ instruction: 0x0033eaf8 │ │ │ │ │ │ │ │ 000bf734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -115152,26 +115152,26 @@ │ │ │ │ ldr r2, [pc, #68] @ bf97c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r8, r4, lsr #17 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, ip, lsl lr │ │ │ │ - eorseq lr, r3, r8, asr r8 │ │ │ │ + eorseq lr, r3, r4, lsl #30 │ │ │ │ + eorseq lr, r3, r0, asr #18 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - @ instruction: 0x0033edf0 │ │ │ │ - eorseq lr, r3, ip, lsr #16 │ │ │ │ - eorseq r1, r6, r8, ror #16 │ │ │ │ - eorseq r5, r3, r4, ror #18 │ │ │ │ - eorseq lr, r3, r8, asr r8 │ │ │ │ + @ instruction: 0x0033eed8 │ │ │ │ + eorseq lr, r3, r4, lsl r9 │ │ │ │ + eorseq r1, r6, r0, asr r9 │ │ │ │ + eorseq r5, r3, ip, asr #20 │ │ │ │ + eorseq lr, r3, r0, asr #18 │ │ │ │ andeq r9, r1, r6, asr fp │ │ │ │ - eorseq r1, r6, r4, asr #16 │ │ │ │ - eorseq r5, r3, r0, asr #18 │ │ │ │ - @ instruction: 0x00335bbc │ │ │ │ + eorseq r1, r6, ip, lsr #18 │ │ │ │ + eorseq r5, r3, r8, lsr #20 │ │ │ │ + eorseq r5, r3, r4, lsr #25 │ │ │ │ andeq r9, r1, ip, asr #22 │ │ │ │ │ │ │ │ 000bf980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -115248,20 +115248,20 @@ │ │ │ │ eorseq r0, r8, ip, asr #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r9, ip, asr #2 │ │ │ │ eorseq r0, r8, r4, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r0, r8, r4, asr #11 │ │ │ │ - eorseq lr, r3, r8, lsl r7 │ │ │ │ + eorseq lr, r3, r0, lsl #16 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, r4, asr ip │ │ │ │ - mlaseq r3, r0, r6, lr │ │ │ │ + eorseq lr, r3, ip, lsr sp │ │ │ │ + eorseq lr, r3, r8, ror r7 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - eorseq lr, r3, r4, lsr r7 │ │ │ │ + eorseq lr, r3, ip, lsl r8 │ │ │ │ │ │ │ │ 000bfadc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115301,18 +115301,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r9, r0, lsl r0 │ │ │ │ eorseq r0, r8, r0, ror #9 │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ - mlaseq r3, r0, fp, lr │ │ │ │ + eorseq lr, r3, r8, ror ip │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, r0, lsr #6 │ │ │ │ - eorseq lr, r3, r4, lsr #11 │ │ │ │ + eorseq lr, r3, r8, lsl #8 │ │ │ │ + eorseq lr, r3, ip, lsl #13 │ │ │ │ │ │ │ │ 000bfba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -115441,25 +115441,25 @@ │ │ │ │ ldr r2, [pc, #64] @ bfde4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r8, r8, lsr r4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033e9f0 │ │ │ │ - @ instruction: 0x0033e3f0 │ │ │ │ - eorseq lr, r3, r4, asr #19 │ │ │ │ - eorseq lr, r3, r4, asr #7 │ │ │ │ - @ instruction: 0x003613fc │ │ │ │ - @ instruction: 0x003354f8 │ │ │ │ - eorseq lr, r3, r0, asr #3 │ │ │ │ + @ instruction: 0x0033ead8 │ │ │ │ + @ instruction: 0x0033e4d8 │ │ │ │ + eorseq lr, r3, ip, lsr #21 │ │ │ │ + eorseq lr, r3, ip, lsr #9 │ │ │ │ + eorseq r1, r6, r4, ror #9 │ │ │ │ + eorseq r5, r3, r0, ror #11 │ │ │ │ + eorseq lr, r3, r8, lsr #5 │ │ │ │ andeq sl, r1, r8, asr #11 │ │ │ │ - @ instruction: 0x003613d8 │ │ │ │ - @ instruction: 0x003354d4 │ │ │ │ - eorseq r5, r3, r0, asr r7 │ │ │ │ + eorseq r1, r6, r0, asr #9 │ │ │ │ + @ instruction: 0x003355bc │ │ │ │ + eorseq r5, r3, r8, lsr r8 │ │ │ │ @ instruction: 0x0001a5be │ │ │ │ │ │ │ │ 000bfde8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -115536,19 +115536,19 @@ │ │ │ │ eorseq r0, r8, r4, ror #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00392cdc │ │ │ │ eorseq r0, r8, ip, lsr #3 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r0, r8, ip, asr r1 │ │ │ │ - @ instruction: 0x0033e2b0 │ │ │ │ + mlaseq r3, r8, r3, lr │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, ip, lsr #16 │ │ │ │ - eorseq lr, r3, ip, lsr #4 │ │ │ │ - eorseq ip, r3, r4, asr #3 │ │ │ │ + eorseq lr, r3, r4, lsl r9 │ │ │ │ + eorseq lr, r3, r4, lsl r3 │ │ │ │ + eorseq ip, r3, ip, lsr #5 │ │ │ │ │ │ │ │ 000bff40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115588,18 +115588,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, ip, lsr #23 │ │ │ │ eorseq r0, r8, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ - eorseq lr, r3, ip, ror #14 │ │ │ │ + eorseq lr, r3, r4, asr r8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033debc │ │ │ │ - eorseq lr, r3, r0, asr #2 │ │ │ │ + eorseq sp, r3, r4, lsr #31 │ │ │ │ + eorseq lr, r3, r8, lsr #4 │ │ │ │ │ │ │ │ 000c0004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -115728,25 +115728,25 @@ │ │ │ │ ldr r2, [pc, #64] @ c0248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #744 @ 0x2e8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037ffd4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, ip, asr #11 │ │ │ │ - eorseq sp, r3, ip, lsl #31 │ │ │ │ - eorseq lr, r3, r0, lsr #11 │ │ │ │ - eorseq sp, r3, r0, ror #30 │ │ │ │ - mlaseq r6, r8, pc, r0 @ │ │ │ │ - mlaseq r3, r4, r0, r5 │ │ │ │ - eorseq sp, r3, ip, asr sp │ │ │ │ + @ instruction: 0x0033e6b4 │ │ │ │ + eorseq lr, r3, r4, ror r0 │ │ │ │ + eorseq lr, r3, r8, lsl #13 │ │ │ │ + eorseq lr, r3, r8, asr #32 │ │ │ │ + eorseq r1, r6, r0, lsl #1 │ │ │ │ + eorseq r5, r3, ip, ror r1 │ │ │ │ + eorseq sp, r3, r4, asr #28 │ │ │ │ ldrdeq sl, [r1], -fp │ │ │ │ - eorseq r0, r6, r4, ror pc │ │ │ │ - eorseq r5, r3, r0, ror r0 │ │ │ │ - eorseq r5, r3, ip, ror #5 │ │ │ │ + eorseq r1, r6, ip, asr r0 │ │ │ │ + eorseq r5, r3, r8, asr r1 │ │ │ │ + @ instruction: 0x003353d4 │ │ │ │ ldrdeq sl, [r1], -r1 │ │ │ │ │ │ │ │ 000c024c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -115823,19 +115823,19 @@ │ │ │ │ eorseq pc, r7, r0, lsl #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r9, r8, ror r8 │ │ │ │ eorseq pc, r7, r8, asr #26 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0x0037fcf8 │ │ │ │ - eorseq sp, r3, ip, asr #28 │ │ │ │ + eorseq sp, r3, r4, lsr pc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, r8, lsl #8 │ │ │ │ - eorseq sp, r3, r8, asr #27 │ │ │ │ - eorseq fp, r3, r0, ror #26 │ │ │ │ + @ instruction: 0x0033e4f0 │ │ │ │ + @ instruction: 0x0033deb0 │ │ │ │ + eorseq fp, r3, r8, asr #28 │ │ │ │ │ │ │ │ 000c03a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115875,18 +115875,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r8, asr #14 │ │ │ │ eorseq pc, r7, r8, lsl ip @ │ │ │ │ muleq r0, r0, r6 │ │ │ │ - eorseq lr, r3, r8, asr #6 │ │ │ │ + eorseq lr, r3, r0, lsr r4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r8, asr sl │ │ │ │ - @ instruction: 0x0033dcdc │ │ │ │ + eorseq sp, r3, r0, asr #22 │ │ │ │ + eorseq sp, r3, r4, asr #27 │ │ │ │ │ │ │ │ 000c0468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -116015,25 +116015,25 @@ │ │ │ │ ldr r2, [pc, #64] @ c06ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #792 @ 0x318 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r7, r0, ror fp @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, r4, lsr #3 │ │ │ │ - eorseq sp, r3, r8, lsr #22 │ │ │ │ - eorseq lr, r3, r8, ror r1 │ │ │ │ - @ instruction: 0x0033dafc │ │ │ │ - eorseq r0, r6, r4, lsr fp │ │ │ │ - eorseq r4, r3, r0, lsr ip │ │ │ │ - eorseq sp, r3, r4, lsr #22 │ │ │ │ + eorseq lr, r3, ip, lsl #5 │ │ │ │ + eorseq sp, r3, r0, lsl ip │ │ │ │ + eorseq lr, r3, r0, ror #4 │ │ │ │ + eorseq sp, r3, r4, ror #23 │ │ │ │ + eorseq r0, r6, ip, lsl ip │ │ │ │ + eorseq r4, r3, r8, lsl sp │ │ │ │ + eorseq sp, r3, ip, lsl #24 │ │ │ │ andeq sl, r1, r7, asr sp │ │ │ │ - eorseq r0, r6, r0, lsl fp │ │ │ │ - eorseq r4, r3, ip, lsl #24 │ │ │ │ - eorseq r4, r3, r8, lsl #29 │ │ │ │ + @ instruction: 0x00360bf8 │ │ │ │ + @ instruction: 0x00334cf4 │ │ │ │ + eorseq r4, r3, r0, ror pc │ │ │ │ andeq sl, r1, sp, asr #26 │ │ │ │ │ │ │ │ 000c06b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -116110,19 +116110,19 @@ │ │ │ │ eorseq pc, r7, ip, lsl r9 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r9, r4, lsl r4 │ │ │ │ eorseq pc, r7, r4, ror #17 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mlaseq r7, r4, r8, pc @ │ │ │ │ - eorseq sp, r3, r8, ror #19 │ │ │ │ + @ instruction: 0x0033dad0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r0, ror #31 │ │ │ │ - eorseq sp, r3, r4, ror #18 │ │ │ │ - eorseq sp, r3, r4, lsl #20 │ │ │ │ + eorseq lr, r3, r8, asr #1 │ │ │ │ + eorseq sp, r3, ip, asr #20 │ │ │ │ + eorseq sp, r3, ip, ror #21 │ │ │ │ │ │ │ │ 000c0808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116162,18 +116162,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r4, ror #5 │ │ │ │ @ instruction: 0x0037f7b4 │ │ │ │ andeq r0, r0, r4, ror #13 │ │ │ │ - eorseq sp, r3, ip, lsl pc │ │ │ │ + eorseq lr, r3, r4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033d5f4 │ │ │ │ - eorseq sp, r3, r8, ror r8 │ │ │ │ + @ instruction: 0x0033d6dc │ │ │ │ + eorseq sp, r3, r0, ror #18 │ │ │ │ │ │ │ │ 000c08cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -116302,26 +116302,26 @@ │ │ │ │ ldr r2, [pc, #68] @ c0b14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #836 @ 0x344 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r7, ip, lsl #14 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r8, ror sp │ │ │ │ - eorseq sp, r3, r0, asr #13 │ │ │ │ + eorseq sp, r3, r0, ror #28 │ │ │ │ + eorseq sp, r3, r8, lsr #15 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ - eorseq sp, r3, ip, asr #26 │ │ │ │ - mlaseq r3, r4, r6, sp │ │ │ │ - @ instruction: 0x003606d0 │ │ │ │ - eorseq r4, r3, ip, asr #15 │ │ │ │ - eorseq sp, r3, r0, asr #13 │ │ │ │ + eorseq sp, r3, r4, lsr lr │ │ │ │ + eorseq sp, r3, ip, ror r7 │ │ │ │ + @ instruction: 0x003607b8 │ │ │ │ + @ instruction: 0x003348b4 │ │ │ │ + eorseq sp, r3, r8, lsr #15 │ │ │ │ andeq fp, r1, r9, lsl #6 │ │ │ │ - eorseq r0, r6, ip, lsr #13 │ │ │ │ - eorseq r4, r3, r8, lsr #15 │ │ │ │ - eorseq r4, r3, r4, lsr #20 │ │ │ │ + mlaseq r6, r4, r7, r0 │ │ │ │ + mlaseq r3, r0, r8, r4 │ │ │ │ + eorseq r4, r3, ip, lsl #22 │ │ │ │ strdeq fp, [r1], -pc @ │ │ │ │ │ │ │ │ 000c0b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -116398,20 +116398,20 @@ │ │ │ │ @ instruction: 0x0037f4b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r9, ip, lsr #31 │ │ │ │ eorseq pc, r7, ip, ror r4 @ │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq pc, r7, ip, lsr #8 │ │ │ │ - eorseq sp, r3, r0, lsl #11 │ │ │ │ + eorseq sp, r3, r8, ror #12 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033dbb0 │ │ │ │ - @ instruction: 0x0033d4f8 │ │ │ │ + mlaseq r3, r8, ip, sp │ │ │ │ + eorseq sp, r3, r0, ror #11 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ - mlaseq r3, ip, r5, sp │ │ │ │ + eorseq sp, r3, r4, lsl #13 │ │ │ │ │ │ │ │ 000c0c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116451,18 +116451,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, r8, ror lr │ │ │ │ eorseq pc, r7, r8, asr #6 │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ - @ instruction: 0x0033daf0 │ │ │ │ + @ instruction: 0x0033dbd8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r8, lsl #3 │ │ │ │ - eorseq sp, r3, ip, lsl #8 │ │ │ │ + eorseq sp, r3, r0, ror r2 │ │ │ │ + @ instruction: 0x0033d4f4 │ │ │ │ │ │ │ │ 000c0d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116502,18 +116502,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00391db4 │ │ │ │ eorseq pc, r7, r4, lsl #5 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - eorseq sp, r3, r4, asr sl │ │ │ │ + eorseq sp, r3, ip, lsr fp │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r4, asr #1 │ │ │ │ - eorseq sp, r3, r8, asr #6 │ │ │ │ + eorseq sp, r3, ip, lsr #3 │ │ │ │ + eorseq sp, r3, r0, lsr r4 │ │ │ │ │ │ │ │ 000c0dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r8, [pc, #612] @ c1078 │ │ │ │ @@ -116669,25 +116669,25 @@ │ │ │ │ ldr r2, [pc, #64] @ c10ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r7, r4, ror #3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r0, asr #16 │ │ │ │ - eorseq sp, r3, r4, lsr r1 │ │ │ │ - eorseq sp, r3, r0, lsl r8 │ │ │ │ - ldrsheq sp, [r3], -ip @ │ │ │ │ - eorseq r0, r6, r4, lsr r1 │ │ │ │ - eorseq r4, r3, r0, lsr r2 │ │ │ │ - eorseq ip, r3, r4, ror pc │ │ │ │ + eorseq sp, r3, r8, lsr #18 │ │ │ │ + eorseq sp, r3, ip, lsl r2 │ │ │ │ + @ instruction: 0x0033d8f8 │ │ │ │ + eorseq sp, r3, r4, ror #3 │ │ │ │ + eorseq r0, r6, ip, lsl r2 │ │ │ │ + eorseq r4, r3, r8, lsl r3 │ │ │ │ + eorseq sp, r3, ip, asr r0 │ │ │ │ andeq ip, r1, sl, asr r7 │ │ │ │ - eorseq r0, r6, r0, lsl r1 │ │ │ │ - eorseq r4, r3, ip, lsl #4 │ │ │ │ - eorseq sp, r3, r8, asr #15 │ │ │ │ + @ instruction: 0x003601f8 │ │ │ │ + @ instruction: 0x003342f4 │ │ │ │ + @ instruction: 0x0033d8b0 │ │ │ │ andeq ip, r1, r0, asr r7 │ │ │ │ │ │ │ │ 000c10b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -116770,19 +116770,19 @@ │ │ │ │ eorseq r1, r9, r0, asr #20 │ │ │ │ eorseq lr, r7, ip, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037eed4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq lr, r7, ip, ror lr │ │ │ │ - @ instruction: 0x0033aadc │ │ │ │ + eorseq sl, r3, r4, asr #23 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r0, ror #12 │ │ │ │ - eorseq ip, r3, ip, asr #30 │ │ │ │ - eorseq sl, r3, ip, lsl #10 │ │ │ │ + eorseq sp, r3, r8, asr #14 │ │ │ │ + eorseq sp, r3, r4, lsr r0 │ │ │ │ + @ instruction: 0x0033a5f4 │ │ │ │ │ │ │ │ 000c1220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116822,18 +116822,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, ip, asr #17 │ │ │ │ mlaseq r7, ip, sp, lr │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ - eorseq sp, r3, ip, lsr #11 │ │ │ │ + mlaseq r3, r4, r6, sp │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033cbdc │ │ │ │ - eorseq ip, r3, r0, ror #28 │ │ │ │ + eorseq ip, r3, r4, asr #25 │ │ │ │ + eorseq ip, r3, r8, asr #30 │ │ │ │ │ │ │ │ 000c12e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -116991,30 +116991,30 @@ │ │ │ │ ldr r2, [pc, #84] @ c15b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #916 @ 0x394 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037ecf0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r5, r0, asr lr │ │ │ │ - eorseq ip, r3, r8, asr ip │ │ │ │ + eorseq r4, r5, r8, lsr pc │ │ │ │ + eorseq ip, r3, r0, asr #26 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - eorseq r4, r5, r4, lsr #28 │ │ │ │ - eorseq ip, r3, ip, lsr #24 │ │ │ │ - eorseq pc, r5, r8, ror #24 │ │ │ │ - eorseq r3, r3, r4, ror #26 │ │ │ │ - eorseq sp, r3, r0, asr r3 │ │ │ │ + eorseq r4, r5, ip, lsl #30 │ │ │ │ + eorseq ip, r3, r4, lsl sp │ │ │ │ + eorseq pc, r5, r0, asr sp @ │ │ │ │ + eorseq r3, r3, ip, asr #28 │ │ │ │ + eorseq sp, r3, r8, lsr r4 │ │ │ │ andeq ip, r1, ip, asr pc │ │ │ │ - eorseq pc, r5, r4, asr #24 │ │ │ │ - eorseq r3, r3, r0, asr #26 │ │ │ │ - @ instruction: 0x0033d2fc │ │ │ │ + eorseq pc, r5, ip, lsr #26 │ │ │ │ + eorseq r3, r3, r8, lsr #28 │ │ │ │ + eorseq sp, r3, r4, ror #7 │ │ │ │ andeq ip, r1, r2, asr pc │ │ │ │ - eorseq pc, r5, r0, lsr #24 │ │ │ │ - eorseq r3, r3, ip, lsl sp │ │ │ │ - eorseq ip, r3, r0, ror #20 │ │ │ │ + eorseq pc, r5, r8, lsl #26 │ │ │ │ + eorseq r3, r3, r4, lsl #28 │ │ │ │ + eorseq ip, r3, r8, asr #22 │ │ │ │ andeq ip, r1, r6, ror #30 │ │ │ │ │ │ │ │ 000c15b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -117096,20 +117096,20 @@ │ │ │ │ eorseq r1, r9, r4, asr #10 │ │ │ │ @ instruction: 0x0037e9f8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037e9d8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq lr, r7, r0, lsl #19 │ │ │ │ - eorseq sl, r3, r0, ror #11 │ │ │ │ + eorseq sl, r3, r8, asr #13 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r5, r4, asr #24 │ │ │ │ - eorseq ip, r3, ip, asr #20 │ │ │ │ + eorseq r4, r5, ip, lsr #26 │ │ │ │ + eorseq ip, r3, r4, lsr fp │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - eorseq sl, r3, ip │ │ │ │ + ldrsheq sl, [r3], -r4 @ │ │ │ │ │ │ │ │ 000c1724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -117149,18 +117149,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, r8, asr #7 │ │ │ │ mlaseq r7, r8, r8, lr │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ - ldrsbeq sp, [r3], -ip @ │ │ │ │ + eorseq sp, r3, r4, asr #3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033c6d8 │ │ │ │ - eorseq ip, r3, ip, asr r9 │ │ │ │ + eorseq ip, r3, r0, asr #15 │ │ │ │ + eorseq ip, r3, r4, asr #20 │ │ │ │ │ │ │ │ 000c17e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [pc, #724] @ c1ad4 │ │ │ │ @@ -117344,26 +117344,26 @@ │ │ │ │ ldr r2, [pc, #68] @ c1b0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037e7f8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r3, r0, ror #28 │ │ │ │ - @ instruction: 0x0033c6d8 │ │ │ │ + eorseq ip, r3, r8, asr #30 │ │ │ │ + eorseq ip, r3, r0, asr #15 │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - eorseq ip, r3, r4, lsr #28 │ │ │ │ - mlaseq r3, ip, r6, ip │ │ │ │ - @ instruction: 0x0035f6d8 │ │ │ │ - @ instruction: 0x003337d4 │ │ │ │ - mlaseq r3, r0, sp, ip │ │ │ │ + eorseq ip, r3, ip, lsl #30 │ │ │ │ + eorseq ip, r3, r4, lsl #15 │ │ │ │ + eorseq pc, r5, r0, asr #15 │ │ │ │ + @ instruction: 0x003338bc │ │ │ │ + eorseq ip, r3, r8, ror lr │ │ │ │ andeq sp, r1, sp, asr #5 │ │ │ │ - @ instruction: 0x0035f6b4 │ │ │ │ - @ instruction: 0x003337b0 │ │ │ │ - @ instruction: 0x0033c4f4 │ │ │ │ + mlaseq r5, ip, r7, pc @ │ │ │ │ + mlaseq r3, r8, r8, r3 │ │ │ │ + @ instruction: 0x0033c5dc │ │ │ │ ldrdeq sp, [r1], -r7 │ │ │ │ │ │ │ │ 000c1b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -117450,20 +117450,20 @@ │ │ │ │ eorseq r0, r9, r8, ror #31 │ │ │ │ @ instruction: 0x0037e4b8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r7, r8, ror #8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq lr, r7, ip, lsl #8 │ │ │ │ - eorseq sl, r3, ip, rrx │ │ │ │ + eorseq sl, r3, r4, asr r1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r3, r0, ror #24 │ │ │ │ - @ instruction: 0x0033c4d8 │ │ │ │ + eorseq ip, r3, r8, asr #26 │ │ │ │ + eorseq ip, r3, r0, asr #11 │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - mlaseq r3, ip, sl, r9 │ │ │ │ + eorseq r9, r3, r4, lsl #23 │ │ │ │ │ │ │ │ 000c1c94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -117503,18 +117503,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r9, r8, asr lr │ │ │ │ eorseq lr, r7, r8, lsr #6 │ │ │ │ andeq r0, r0, r0, ror #17 │ │ │ │ - eorseq ip, r3, r4, lsr #23 │ │ │ │ + eorseq ip, r3, ip, lsl #25 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r3, r8, ror #2 │ │ │ │ - eorseq ip, r3, ip, ror #7 │ │ │ │ + eorseq ip, r3, r0, asr r2 │ │ │ │ + @ instruction: 0x0033c4d4 │ │ │ │ │ │ │ │ 000c1d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr sl, [pc, #840] @ c20b8 │ │ │ │ @@ -117727,30 +117727,30 @@ │ │ │ │ ldr r2, [pc, #84] @ c2100 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #988 @ 0x3dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r7, r8, ror r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r3, ip, ror #17 │ │ │ │ - eorseq ip, r3, r8, lsl r1 │ │ │ │ + @ instruction: 0x0033c9d4 │ │ │ │ + eorseq ip, r3, r0, lsl #4 │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ - @ instruction: 0x0033c8b0 │ │ │ │ - ldrsbeq ip, [r3], -ip @ │ │ │ │ - eorseq pc, r5, r8, lsl r1 @ │ │ │ │ - eorseq r3, r3, r4, lsl r2 │ │ │ │ - @ instruction: 0x0033c7d0 │ │ │ │ + mlaseq r3, r8, r9, ip │ │ │ │ + eorseq ip, r3, r4, asr #3 │ │ │ │ + eorseq pc, r5, r0, lsl #4 │ │ │ │ + @ instruction: 0x003332fc │ │ │ │ + @ instruction: 0x0033c8b8 │ │ │ │ andeq lr, r1, sp, lsr r1 │ │ │ │ - ldrsheq pc, [r5], -r4 @ │ │ │ │ - @ instruction: 0x003331f0 │ │ │ │ - eorseq ip, r3, r4, lsl #17 │ │ │ │ + @ instruction: 0x0035f1dc │ │ │ │ + @ instruction: 0x003332d8 │ │ │ │ + eorseq ip, r3, ip, ror #18 │ │ │ │ andeq lr, r1, r3, lsr r1 │ │ │ │ - ldrsbeq pc, [r5], -r0 @ │ │ │ │ - eorseq r3, r3, ip, asr #3 │ │ │ │ - eorseq fp, r3, r0, lsl pc │ │ │ │ + @ instruction: 0x0035f1b8 │ │ │ │ + @ instruction: 0x003332b4 │ │ │ │ + @ instruction: 0x0033bff8 │ │ │ │ andeq lr, r1, r7, asr #2 │ │ │ │ │ │ │ │ 000c2104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -117853,21 +117853,21 @@ │ │ │ │ eorseq sp, r7, r4, asr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r7, ip, ror #28 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ @ instruction: 0x0037ddf0 │ │ │ │ - eorseq ip, r3, r4, ror #13 │ │ │ │ + eorseq ip, r3, ip, asr #15 │ │ │ │ muleq r0, r4, fp │ │ │ │ - mlaseq r3, r0, r6, ip │ │ │ │ - @ instruction: 0x0033bebc │ │ │ │ + eorseq ip, r3, r8, ror r7 │ │ │ │ + eorseq fp, r3, r4, lsr #31 │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ - eorseq r9, r3, r8, lsl sl │ │ │ │ - eorseq r9, r3, ip, ror #8 │ │ │ │ + eorseq r9, r3, r0, lsl #22 │ │ │ │ + eorseq r9, r3, r4, asr r5 │ │ │ │ │ │ │ │ 000c22cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -117907,18 +117907,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r9, r0, lsr #16 │ │ │ │ @ instruction: 0x0037dcf0 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ - @ instruction: 0x0033c5f0 │ │ │ │ + @ instruction: 0x0033c6d8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, r0, lsr fp │ │ │ │ - @ instruction: 0x0033bdb4 │ │ │ │ + eorseq fp, r3, r8, lsl ip │ │ │ │ + mlaseq r3, ip, lr, fp │ │ │ │ │ │ │ │ 000c2390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #1072] @ c27d8 │ │ │ │ @@ -118193,35 +118193,35 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, r7, r0, asr ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r7, ip, lsr #24 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, fp │ │ │ │ eorseq sp, r7, r4, lsr sl │ │ │ │ - eorseq ip, r3, r0, lsl r3 │ │ │ │ - eorseq fp, r3, r0, asr #21 │ │ │ │ + @ instruction: 0x0033c3f8 │ │ │ │ + eorseq fp, r3, r8, lsr #23 │ │ │ │ @ instruction: 0x000004b7 │ │ │ │ + eorseq ip, r3, ip, asr #7 │ │ │ │ + eorseq fp, r3, r0, ror fp │ │ │ │ + eorseq ip, r3, r0, lsr #7 │ │ │ │ + eorseq fp, r3, r4, asr #22 │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eorseq ip, r3, ip, lsr #7 │ │ │ │ + eorseq ip, r3, ip, lsr r3 │ │ │ │ + eorseq fp, r3, r0, ror #21 │ │ │ │ + @ instruction: 0x000004b6 │ │ │ │ + eorseq ip, r3, r4, lsl r3 │ │ │ │ + @ instruction: 0x0033bab8 │ │ │ │ eorseq ip, r3, r4, ror #5 │ │ │ │ eorseq fp, r3, r8, lsl #21 │ │ │ │ - @ instruction: 0x0033c2b8 │ │ │ │ - eorseq fp, r3, ip, asr sl │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ eorseq ip, r3, r4, asr #5 │ │ │ │ - eorseq ip, r3, r4, asr r2 │ │ │ │ - @ instruction: 0x0033b9f8 │ │ │ │ - @ instruction: 0x000004b6 │ │ │ │ - eorseq ip, r3, ip, lsr #4 │ │ │ │ - @ instruction: 0x0033b9d0 │ │ │ │ - @ instruction: 0x0033c1fc │ │ │ │ - eorseq fp, r3, r0, lsr #19 │ │ │ │ - @ instruction: 0x0033c1dc │ │ │ │ - eorseq fp, r3, r0, lsl #19 │ │ │ │ - @ instruction: 0x0035e9b4 │ │ │ │ - eorseq r2, r3, ip, lsr #21 │ │ │ │ - @ instruction: 0x0033c1bc │ │ │ │ + eorseq fp, r3, r8, ror #20 │ │ │ │ + mlaseq r5, ip, sl, lr │ │ │ │ + mlaseq r3, r4, fp, r2 │ │ │ │ + eorseq ip, r3, r4, lsr #5 │ │ │ │ andeq lr, r1, fp, lsl lr │ │ │ │ │ │ │ │ 000c2848 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -118306,18 +118306,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003901fc │ │ │ │ eorseq sp, r7, ip, asr #13 │ │ │ │ @ instruction: 0x00000cb8 │ │ │ │ - eorseq ip, r3, ip, ror r0 │ │ │ │ + eorseq ip, r3, r4, ror #2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, ip, lsl #10 │ │ │ │ - mlaseq r3, r0, r7, fp │ │ │ │ + @ instruction: 0x0033b5f4 │ │ │ │ + eorseq fp, r3, r8, ror r8 │ │ │ │ │ │ │ │ 000c29b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -118357,18 +118357,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r9, r8, lsr r1 │ │ │ │ eorseq sp, r7, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ - eorseq fp, r3, ip, ror #31 │ │ │ │ + ldrsbeq ip, [r3], -r4 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, r8, asr #8 │ │ │ │ - eorseq fp, r3, ip, asr #13 │ │ │ │ + eorseq fp, r3, r0, lsr r5 │ │ │ │ + @ instruction: 0x0033b7b4 │ │ │ │ │ │ │ │ 000c2a78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -118408,18 +118408,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r9, r4, ror r0 │ │ │ │ eorseq sp, r7, r4, asr #10 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ - eorseq fp, r3, ip, asr pc │ │ │ │ + eorseq ip, r3, r4, asr #32 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, r4, lsl #7 │ │ │ │ - eorseq fp, r3, r8, lsl #12 │ │ │ │ + eorseq fp, r3, ip, ror #8 │ │ │ │ + @ instruction: 0x0033b6f0 │ │ │ │ │ │ │ │ 000c2b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -118577,29 +118577,29 @@ │ │ │ │ ldr r2, [pc, #80] @ c2e04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r7, r8, r4, sp │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r5, r0, ror #8 │ │ │ │ - eorseq fp, r3, r4, lsl #8 │ │ │ │ - eorseq r3, r5, r4, lsr r4 │ │ │ │ - @ instruction: 0x0033b3d8 │ │ │ │ - eorseq lr, r5, r0, lsl r4 │ │ │ │ - eorseq r2, r3, ip, lsl #10 │ │ │ │ - eorseq fp, r3, r0, lsl #26 │ │ │ │ + eorseq r3, r5, r8, asr #10 │ │ │ │ + eorseq fp, r3, ip, ror #9 │ │ │ │ + eorseq r3, r5, ip, lsl r5 │ │ │ │ + eorseq fp, r3, r0, asr #9 │ │ │ │ + @ instruction: 0x0035e4f8 │ │ │ │ + @ instruction: 0x003325f4 │ │ │ │ + eorseq fp, r3, r8, ror #27 │ │ │ │ ldrdeq r0, [r2], -r1 │ │ │ │ - eorseq lr, r5, ip, ror #7 │ │ │ │ - eorseq r2, r3, r8, ror #9 │ │ │ │ - eorseq fp, r3, r4, lsr #21 │ │ │ │ + @ instruction: 0x0035e4d4 │ │ │ │ + @ instruction: 0x003325d0 │ │ │ │ + eorseq fp, r3, ip, lsl #23 │ │ │ │ andeq r0, r2, r7, asr #9 │ │ │ │ - eorseq lr, r5, r8, asr #7 │ │ │ │ - eorseq r2, r3, r4, asr #9 │ │ │ │ - eorseq fp, r3, r8, lsl #4 │ │ │ │ + @ instruction: 0x0035e4b0 │ │ │ │ + eorseq r2, r3, ip, lsr #11 │ │ │ │ + @ instruction: 0x0033b2f0 │ │ │ │ ldrdeq r0, [r2], -fp │ │ │ │ │ │ │ │ 000c2e08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -118681,19 +118681,19 @@ │ │ │ │ @ instruction: 0x0038fcf0 │ │ │ │ eorseq sp, r7, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r7, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq sp, r7, ip, lsr #2 │ │ │ │ - eorseq r8, r3, ip, lsl #27 │ │ │ │ + eorseq r8, r3, r4, ror lr │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r5, r8, asr r2 │ │ │ │ - @ instruction: 0x0033b1fc │ │ │ │ - @ instruction: 0x003387b8 │ │ │ │ + eorseq r3, r5, r0, asr #6 │ │ │ │ + eorseq fp, r3, r4, ror #5 │ │ │ │ + eorseq r8, r3, r0, lsr #17 │ │ │ │ │ │ │ │ 000c2f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -118733,18 +118733,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r8, r8, ror fp @ │ │ │ │ eorseq sp, r7, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - mlaseq r3, r4, sl, fp │ │ │ │ + eorseq fp, r3, ip, ror fp │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sl, r3, r8, lsl #29 │ │ │ │ - eorseq fp, r3, ip, lsl #2 │ │ │ │ + eorseq sl, r3, r0, ror pc │ │ │ │ + @ instruction: 0x0033b1f4 │ │ │ │ │ │ │ │ 000c3038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -118784,18 +118784,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0038fab4 │ │ │ │ eorseq ip, r7, r4, lsl #31 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ - eorseq fp, r3, ip, lsl #20 │ │ │ │ + @ instruction: 0x0033baf4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sl, r3, r4, asr #27 │ │ │ │ - eorseq fp, r3, r8, asr #32 │ │ │ │ + eorseq sl, r3, ip, lsr #29 │ │ │ │ + eorseq fp, r3, r0, lsr r1 │ │ │ │ │ │ │ │ 000c30fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -118956,30 +118956,30 @@ │ │ │ │ ldr r2, [pc, #84] @ c33d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037ced8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r5, ip, ror lr │ │ │ │ - eorseq sl, r3, r0, asr #28 │ │ │ │ + eorseq r2, r5, r4, ror #30 │ │ │ │ + eorseq sl, r3, r8, lsr #30 │ │ │ │ andeq r0, r0, sl, lsr r5 │ │ │ │ - eorseq r2, r5, r0, asr lr │ │ │ │ - eorseq sl, r3, r4, lsl lr │ │ │ │ - eorseq sp, r5, r0, asr lr │ │ │ │ - eorseq r1, r3, r8, asr #30 │ │ │ │ - eorseq fp, r3, ip, lsr r7 │ │ │ │ + eorseq r2, r5, r8, lsr pc │ │ │ │ + @ instruction: 0x0033aefc │ │ │ │ + eorseq sp, r5, r8, lsr pc │ │ │ │ + eorseq r2, r3, r0, lsr r0 │ │ │ │ + eorseq fp, r3, r4, lsr #16 │ │ │ │ @ instruction: 0x00020eb4 │ │ │ │ - eorseq sp, r5, r8, lsr #28 │ │ │ │ - eorseq r1, r3, r0, lsr #30 │ │ │ │ - @ instruction: 0x0033b4dc │ │ │ │ + eorseq sp, r5, r0, lsl pc │ │ │ │ + eorseq r2, r3, r8 │ │ │ │ + eorseq fp, r3, r4, asr #11 │ │ │ │ andeq r0, r2, sl, lsr #29 │ │ │ │ - eorseq sp, r5, r0, lsl #28 │ │ │ │ - @ instruction: 0x00331ef8 │ │ │ │ - eorseq sl, r3, ip, lsr ip │ │ │ │ + eorseq sp, r5, r8, ror #29 │ │ │ │ + eorseq r1, r3, r0, ror #31 │ │ │ │ + eorseq sl, r3, r4, lsr #26 │ │ │ │ @ instruction: 0x00020ebe │ │ │ │ │ │ │ │ 000c33d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -119061,20 +119061,20 @@ │ │ │ │ eorseq pc, r8, r0, lsr #14 │ │ │ │ @ instruction: 0x0037cbd4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037cbb4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq ip, r7, ip, asr fp │ │ │ │ - @ instruction: 0x003387bc │ │ │ │ + eorseq r8, r3, r4, lsr #17 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r5, r4, ror #24 │ │ │ │ - eorseq sl, r3, r8, lsr #24 │ │ │ │ + eorseq r2, r5, ip, asr #26 │ │ │ │ + eorseq sl, r3, r0, lsl sp │ │ │ │ andeq r0, r0, sl, lsr r5 │ │ │ │ - eorseq r8, r3, r8, ror #3 │ │ │ │ + @ instruction: 0x003382d0 │ │ │ │ │ │ │ │ 000c3548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -119114,18 +119114,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r8, r4, lsr #11 │ │ │ │ eorseq ip, r7, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ - eorseq fp, r3, r8, lsr #10 │ │ │ │ + eorseq fp, r3, r0, lsl r6 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033a8b4 │ │ │ │ - eorseq sl, r3, r8, lsr fp │ │ │ │ + mlaseq r3, ip, r9, sl │ │ │ │ + eorseq sl, r3, r0, lsr #24 │ │ │ │ │ │ │ │ 000c360c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -119239,22 +119239,22 @@ │ │ │ │ ldr r2, [pc, #52] @ c3808 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1168 @ 0x490 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, r7, ip, asr #19 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, ip, lsr #7 │ │ │ │ - eorseq sl, r3, ip, lsr #19 │ │ │ │ + mlaseq r3, r4, r4, fp │ │ │ │ + mlaseq r3, r4, sl, sl │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - eorseq fp, r3, r0, lsl #7 │ │ │ │ - eorseq sl, r3, r0, lsl #19 │ │ │ │ - eorseq sp, r5, r8, lsr #19 │ │ │ │ - eorseq r1, r3, r4, lsr #21 │ │ │ │ - eorseq fp, r3, r0, rrx │ │ │ │ + eorseq fp, r3, r8, ror #8 │ │ │ │ + eorseq sl, r3, r8, ror #20 │ │ │ │ + mlaseq r5, r0, sl, sp │ │ │ │ + eorseq r1, r3, ip, lsl #23 │ │ │ │ + eorseq fp, r3, r8, asr #2 │ │ │ │ andeq r3, r2, r3, ror #2 │ │ │ │ │ │ │ │ 000c380c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -119295,18 +119295,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r8, r0, ror #5 │ │ │ │ @ instruction: 0x0037c7b0 │ │ │ │ andeq r0, r0, r0, asr #17 │ │ │ │ - eorseq fp, r3, ip, lsr #5 │ │ │ │ + mlaseq r3, r4, r3, fp │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0033a5f0 │ │ │ │ - @ instruction: 0x0033b2b8 │ │ │ │ + @ instruction: 0x0033a6d8 │ │ │ │ + eorseq fp, r3, r0, lsr #7 │ │ │ │ │ │ │ │ 000c38d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -119412,21 +119412,21 @@ │ │ │ │ ldr r2, [pc, #48] @ c3aa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037c6fc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq fp, r3, r8, asr r1 │ │ │ │ - eorseq fp, r3, r0, asr #2 │ │ │ │ - eorseq fp, r3, ip, lsr #2 │ │ │ │ - eorseq fp, r3, r4, lsl r1 │ │ │ │ - eorseq sp, r5, r8, lsl #14 │ │ │ │ - eorseq r1, r3, r0, lsl #16 │ │ │ │ - eorseq r1, r3, ip, ror sl │ │ │ │ + eorseq fp, r3, r0, asr #4 │ │ │ │ + eorseq fp, r3, r8, lsr #4 │ │ │ │ + eorseq fp, r3, r4, lsl r2 │ │ │ │ + @ instruction: 0x0033b1fc │ │ │ │ + @ instruction: 0x0035d7f0 │ │ │ │ + eorseq r1, r3, r8, ror #17 │ │ │ │ + eorseq r1, r3, r4, ror #22 │ │ │ │ andeq r5, r2, r0, lsr #24 │ │ │ │ │ │ │ │ 000c3aac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -119514,19 +119514,19 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r8, r8, lsl r0 @ │ │ │ │ eorseq ip, r7, r0, ror #9 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq ip, r7, r8, ror r4 │ │ │ │ - ldrsbeq r8, [r3], -r8 @ │ │ │ │ + eorseq r8, r3, r0, asr #3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq sl, r3, r4, lsr #31 │ │ │ │ - eorseq sl, r3, ip, lsl #31 │ │ │ │ - mlaseq r3, r8, fp, r7 │ │ │ │ + eorseq fp, r3, ip, lsl #1 │ │ │ │ + eorseq fp, r3, r4, ror r0 │ │ │ │ + eorseq r7, r3, r0, lsl #25 │ │ │ │ │ │ │ │ 000c3c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -119566,18 +119566,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0038eebc │ │ │ │ eorseq ip, r7, ip, lsl #7 │ │ │ │ andeq r0, r0, r8, ror ip │ │ │ │ - eorseq sl, r3, r0, ror #29 │ │ │ │ + eorseq sl, r3, r8, asr #31 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq sl, r3, ip, asr #3 │ │ │ │ - mlaseq r3, r4, lr, sl │ │ │ │ + @ instruction: 0x0033a2b4 │ │ │ │ + eorseq sl, r3, ip, ror pc │ │ │ │ │ │ │ │ 000c3cf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -119678,21 +119678,21 @@ │ │ │ │ ldr r2, [pc, #48] @ c3eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, r7, r8, ror #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq sl, r3, r4, lsl #27 │ │ │ │ - eorseq sl, r3, r0, lsr sp │ │ │ │ - eorseq sl, r3, r8, asr sp │ │ │ │ - eorseq sl, r3, r4, lsl #26 │ │ │ │ - @ instruction: 0x0035d2f8 │ │ │ │ - @ instruction: 0x003313f0 │ │ │ │ - eorseq sl, r3, r4, lsr sp │ │ │ │ + eorseq sl, r3, ip, ror #28 │ │ │ │ + eorseq sl, r3, r8, lsl lr │ │ │ │ + eorseq sl, r3, r0, asr #28 │ │ │ │ + eorseq sl, r3, ip, ror #27 │ │ │ │ + eorseq sp, r5, r0, ror #7 │ │ │ │ + @ instruction: 0x003314d8 │ │ │ │ + eorseq sl, r3, ip, lsl lr │ │ │ │ andeq r6, r2, r4, ror #26 │ │ │ │ │ │ │ │ 000c3ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -119777,18 +119777,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq lr, r8, r8, lsl #23 │ │ │ │ eorseq ip, r7, r8, asr r0 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ - @ instruction: 0x0033abf4 │ │ │ │ + @ instruction: 0x0033acdc │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaseq r3, r8, lr, r9 │ │ │ │ - @ instruction: 0x0033abf4 │ │ │ │ + eorseq r9, r3, r0, lsl #31 │ │ │ │ + @ instruction: 0x0033acdc │ │ │ │ │ │ │ │ 000c4028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -119919,25 +119919,25 @@ │ │ │ │ ldr r2, [pc, #64] @ c4274 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037bfb0 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r3, r8, asr sl │ │ │ │ - eorseq sl, r3, r0, asr #20 │ │ │ │ - eorseq sl, r3, ip, lsr #20 │ │ │ │ - eorseq sl, r3, r4, lsl sl │ │ │ │ - eorseq ip, r5, r4, ror pc │ │ │ │ - eorseq r1, r3, ip, rrx │ │ │ │ - eorseq r9, r3, r0, ror #30 │ │ │ │ + eorseq sl, r3, r0, asr #22 │ │ │ │ + eorseq sl, r3, r8, lsr #22 │ │ │ │ + eorseq sl, r3, r4, lsl fp │ │ │ │ + @ instruction: 0x0033aafc │ │ │ │ + eorseq sp, r5, ip, asr r0 │ │ │ │ + eorseq r1, r3, r4, asr r1 │ │ │ │ + eorseq sl, r3, r8, asr #32 │ │ │ │ andeq sl, r2, r2, ror #24 │ │ │ │ - eorseq ip, r5, ip, asr #30 │ │ │ │ - eorseq r1, r3, r4, asr #32 │ │ │ │ - eorseq r1, r3, r0, asr #5 │ │ │ │ + eorseq sp, r5, r4, lsr r0 │ │ │ │ + eorseq r1, r3, ip, lsr #2 │ │ │ │ + eorseq r1, r3, r8, lsr #7 │ │ │ │ andeq sl, r2, r8, asr ip │ │ │ │ │ │ │ │ 000c4278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -120020,22 +120020,22 @@ │ │ │ │ b c431c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r7, r4, asr sp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r8, ip, asr #16 │ │ │ │ eorseq fp, r7, ip, lsl sp │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ - @ instruction: 0x0033a8f4 │ │ │ │ + @ instruction: 0x0033a9dc │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x0033a8d0 │ │ │ │ - @ instruction: 0x0033a8b8 │ │ │ │ + @ instruction: 0x0033a9b8 │ │ │ │ + eorseq sl, r3, r0, lsr #19 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq fp, r7, r0, ror ip │ │ │ │ - mlaseq r3, ip, fp, r9 │ │ │ │ + eorseq r9, r3, r4, lsl #25 │ │ │ │ │ │ │ │ 000c43f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -120075,18 +120075,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0038e6f8 │ │ │ │ eorseq fp, r7, r8, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0033a7b4 │ │ │ │ + mlaseq r3, ip, r8, sl │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r8, lsl #20 │ │ │ │ - eorseq sl, r3, r4, ror #14 │ │ │ │ + @ instruction: 0x00339af0 │ │ │ │ + eorseq sl, r3, ip, asr #16 │ │ │ │ │ │ │ │ 000c44b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -120217,25 +120217,25 @@ │ │ │ │ ldr r2, [pc, #64] @ c4704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r7, r0, lsr #22 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r4, lsr #22 │ │ │ │ - @ instruction: 0x0033a5b0 │ │ │ │ - @ instruction: 0x00339af8 │ │ │ │ - eorseq sl, r3, r4, lsl #11 │ │ │ │ - eorseq ip, r5, r4, ror #21 │ │ │ │ - @ instruction: 0x00330bdc │ │ │ │ - @ instruction: 0x00339ad0 │ │ │ │ + eorseq r9, r3, ip, lsl #24 │ │ │ │ + mlaseq r3, r8, r6, sl │ │ │ │ + eorseq r9, r3, r0, ror #23 │ │ │ │ + eorseq sl, r3, ip, ror #12 │ │ │ │ + eorseq ip, r5, ip, asr #23 │ │ │ │ + eorseq r0, r3, r4, asr #25 │ │ │ │ + @ instruction: 0x00339bb8 │ │ │ │ andeq fp, r2, pc, lsr r0 │ │ │ │ - @ instruction: 0x0035cabc │ │ │ │ - @ instruction: 0x00330bb4 │ │ │ │ - eorseq r0, r3, r0, lsr lr │ │ │ │ + eorseq ip, r5, r4, lsr #23 │ │ │ │ + mlaseq r3, ip, ip, r0 │ │ │ │ + eorseq r0, r3, r8, lsl pc │ │ │ │ andeq fp, r2, r5, lsr r0 │ │ │ │ │ │ │ │ 000c4708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -120318,22 +120318,22 @@ │ │ │ │ b c47ac │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r7, r4, asr #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0038e3bc │ │ │ │ eorseq fp, r7, ip, lsl #17 │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ - eorseq sl, r3, r4, ror #8 │ │ │ │ + eorseq sl, r3, ip, asr #10 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaseq r3, ip, r9, r9 │ │ │ │ - eorseq sl, r3, r8, lsr #8 │ │ │ │ + eorseq r9, r3, r4, lsl #21 │ │ │ │ + eorseq sl, r3, r0, lsl r5 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq fp, r7, r0, ror #15 │ │ │ │ - eorseq r9, r3, ip, lsl #14 │ │ │ │ + @ instruction: 0x003397f4 │ │ │ │ │ │ │ │ 000c4884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -120394,21 +120394,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r7, r8, asr r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r3, r0, lsl #6 │ │ │ │ - eorseq sl, r3, r4, lsr #5 │ │ │ │ + eorseq sl, r3, r8, ror #7 │ │ │ │ + eorseq sl, r3, ip, lsl #7 │ │ │ │ andeq r0, r0, fp, ror #6 │ │ │ │ - eorseq ip, r5, ip, lsl #16 │ │ │ │ - eorseq r0, r3, r4, lsl #18 │ │ │ │ - mlaseq r3, r4, r9, r0 │ │ │ │ - andeq pc, r2, r5, asr #32 │ │ │ │ + @ instruction: 0x0035c8f4 │ │ │ │ + eorseq r0, r3, ip, ror #19 │ │ │ │ + eorseq r0, r3, ip, ror sl │ │ │ │ + andeq pc, r2, sl, asr #32 │ │ │ │ │ │ │ │ 000c49a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #272] @ c4ad0 │ │ │ │ @@ -120485,18 +120485,18 @@ │ │ │ │ eorseq fp, r7, r4, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037b5f4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ mlaseq r7, r4, r5, fp │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r3, ip, lsr #12 │ │ │ │ + eorseq r7, r3, r4, lsl r7 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r3, ip, lsl #3 │ │ │ │ - eorseq sl, r3, r0, lsr r1 │ │ │ │ + eorseq sl, r3, r4, ror r2 │ │ │ │ + eorseq sl, r3, r8, lsl r2 │ │ │ │ andeq r0, r0, sl, ror #6 │ │ │ │ │ │ │ │ 000c4b04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120558,21 +120558,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037b4d8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaseq r3, r0, r0, sl │ │ │ │ - eorseq sl, r3, r4, lsr #32 │ │ │ │ + eorseq sl, r3, r8, ror r1 │ │ │ │ + eorseq sl, r3, ip, lsl #2 │ │ │ │ andeq r0, r0, pc, ror #6 │ │ │ │ - eorseq ip, r5, ip, lsl #11 │ │ │ │ - eorseq r0, r3, r4, lsl #13 │ │ │ │ - eorseq r0, r3, r4, lsl r7 │ │ │ │ - andeq pc, r2, fp, lsl #1 │ │ │ │ + eorseq ip, r5, r4, ror r6 │ │ │ │ + eorseq r0, r3, ip, ror #14 │ │ │ │ + @ instruction: 0x003307fc │ │ │ │ + muleq r2, r0, r0 │ │ │ │ │ │ │ │ 000c4c28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -120610,19 +120610,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0037b3b4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00339fd4 │ │ │ │ - eorseq r9, r3, r8, asr pc │ │ │ │ + ldrheq sl, [r3], -ip @ │ │ │ │ + eorseq sl, r3, r0, asr #32 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ - eorseq r9, r3, ip, lsr #31 │ │ │ │ - eorseq r9, r3, r0, lsr pc │ │ │ │ + mlaseq r3, r4, r0, sl │ │ │ │ + eorseq sl, r3, r8, lsl r0 │ │ │ │ │ │ │ │ 000c4ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #272] @ c4e10 │ │ │ │ @@ -120699,18 +120699,18 @@ │ │ │ │ @ instruction: 0x0037b2d4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037b2b4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq fp, r7, r4, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r3, ip, ror #5 │ │ │ │ + @ instruction: 0x003373d4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, ip, ror #28 │ │ │ │ - @ instruction: 0x00339df0 │ │ │ │ + eorseq r9, r3, r4, asr pc │ │ │ │ + @ instruction: 0x00339ed8 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ │ │ │ │ 000c4e44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -120788,18 +120788,18 @@ │ │ │ │ eorseq fp, r7, r8, ror r1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r7, r8, asr r1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ ldrsheq fp, [r7], -r8 @ │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r3, r0, r1, r7 │ │ │ │ + eorseq r7, r3, r8, ror r2 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r0, lsl #26 │ │ │ │ - mlaseq r3, r4, ip, r9 │ │ │ │ + eorseq r9, r3, r8, ror #27 │ │ │ │ + eorseq r9, r3, ip, ror sp │ │ │ │ andeq r0, r0, lr, ror #6 │ │ │ │ │ │ │ │ 000c4fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -120909,25 +120909,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r7, r4, lsr r0 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r8, lsr #23 │ │ │ │ - eorseq r9, r3, r0, lsl fp │ │ │ │ + mlaseq r3, r0, ip, r9 │ │ │ │ + @ instruction: 0x00339bf8 │ │ │ │ andeq r0, r0, r2, lsr #7 │ │ │ │ - eorseq ip, r5, r8, asr r0 │ │ │ │ - eorseq r0, r3, r0, asr r1 │ │ │ │ - eorseq r9, r3, ip, asr #22 │ │ │ │ - andeq pc, r2, r2, lsr #8 │ │ │ │ - eorseq ip, r5, r0, lsr r0 │ │ │ │ - eorseq r0, r3, r8, lsr #2 │ │ │ │ - @ instruction: 0x003301b8 │ │ │ │ - andeq pc, r2, r6, lsr #8 │ │ │ │ + eorseq ip, r5, r0, asr #2 │ │ │ │ + eorseq r0, r3, r8, lsr r2 │ │ │ │ + eorseq r9, r3, r4, lsr ip │ │ │ │ + andeq pc, r2, r7, lsr #8 │ │ │ │ + eorseq ip, r5, r8, lsl r1 │ │ │ │ + eorseq r0, r3, r0, lsl r2 │ │ │ │ + eorseq r0, r3, r0, lsr #5 │ │ │ │ + andeq pc, r2, fp, lsr #8 │ │ │ │ │ │ │ │ 000c5194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #272] @ c52bc │ │ │ │ @@ -121004,18 +121004,18 @@ │ │ │ │ eorseq sl, r7, r8, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r7, r8, lsl #28 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r7, r8, lsr #27 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r3, r0, asr #28 │ │ │ │ + eorseq r6, r3, r8, lsr #30 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x003399dc │ │ │ │ - eorseq r9, r3, r4, asr #18 │ │ │ │ + eorseq r9, r3, r4, asr #21 │ │ │ │ + eorseq r9, r3, ip, lsr #20 │ │ │ │ muleq r0, fp, r3 │ │ │ │ │ │ │ │ 000c52f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121138,27 +121138,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sl, r7, r4, ror #25 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, ip, lsl #17 │ │ │ │ - eorseq r9, r3, r4, ror #15 │ │ │ │ + eorseq r9, r3, r4, ror r9 │ │ │ │ + eorseq r9, r3, ip, asr #17 │ │ │ │ andeq r0, r0, r9, lsr #7 │ │ │ │ - eorseq r9, r3, r4, asr r8 │ │ │ │ - eorseq r9, r3, ip, lsr #15 │ │ │ │ - @ instruction: 0x0035bcd4 │ │ │ │ - eorseq pc, r2, ip, asr #27 │ │ │ │ - eorseq pc, r2, ip, asr lr @ │ │ │ │ - andeq pc, r2, r2, ror r4 @ │ │ │ │ - eorseq fp, r5, ip, lsr #25 │ │ │ │ - eorseq pc, r2, r4, lsr #27 │ │ │ │ - eorseq r9, r3, r0, lsr #15 │ │ │ │ - andeq pc, r2, lr, ror #8 │ │ │ │ + eorseq r9, r3, ip, lsr r9 │ │ │ │ + mlaseq r3, r4, r8, r9 │ │ │ │ + @ instruction: 0x0035bdbc │ │ │ │ + @ instruction: 0x0032feb4 │ │ │ │ + eorseq pc, r2, r4, asr #30 │ │ │ │ + andeq pc, r2, r7, ror r4 @ │ │ │ │ + mlaseq r5, r4, sp, fp │ │ │ │ + eorseq pc, r2, ip, lsl #29 │ │ │ │ + eorseq r9, r3, r8, lsl #17 │ │ │ │ + andeq pc, r2, r3, ror r4 @ │ │ │ │ │ │ │ │ 000c5520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #272] @ c5648 │ │ │ │ @@ -121235,18 +121235,18 @@ │ │ │ │ mlaseq r7, ip, sl, sl │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r7, ip, ror sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r7, ip, lsl sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00336ab4 │ │ │ │ + mlaseq r3, ip, fp, r6 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r0, ror #12 │ │ │ │ - @ instruction: 0x003395b8 │ │ │ │ + eorseq r9, r3, r8, asr #14 │ │ │ │ + eorseq r9, r3, r0, lsr #13 │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ │ │ │ │ 000c567c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -121321,18 +121321,18 @@ │ │ │ │ eorseq sp, r8, ip, ror r4 │ │ │ │ eorseq sl, r7, r0, asr #18 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r7, r0, lsr #18 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r7, r8, asr #17 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sp, r4, r0, lsr r1 │ │ │ │ + eorseq sp, r4, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, ip, lsr #10 │ │ │ │ - eorseq r9, r3, r8, ror #8 │ │ │ │ + eorseq r9, r3, r4, lsl r6 │ │ │ │ + eorseq r9, r3, r0, asr r5 │ │ │ │ │ │ │ │ 000c57c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #252] @ c58dc │ │ │ │ @@ -121403,18 +121403,18 @@ │ │ │ │ eorseq sp, r8, r0, lsr r3 │ │ │ │ @ instruction: 0x0037a7f4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037a7d4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq sl, r7, ip, ror r7 │ │ │ │ - eorseq r6, r3, r0, lsr #16 │ │ │ │ + eorseq r6, r3, r8, lsl #18 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r4, lsl #8 │ │ │ │ - eorseq r9, r3, r4, lsr #6 │ │ │ │ + eorseq r9, r3, ip, ror #9 │ │ │ │ + eorseq r9, r3, ip, lsl #8 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ │ │ │ │ 000c590c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121434,16 +121434,16 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0037a6d4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r9, r3, ip, lsl #7 │ │ │ │ - mlaseq r3, r8, r3, r9 │ │ │ │ + eorseq r9, r3, r4, ror r4 │ │ │ │ + eorseq r9, r3, r0, lsl #9 │ │ │ │ │ │ │ │ 000c5974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ c5a68 │ │ │ │ @@ -121505,18 +121505,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r8, r4, lsl #3 │ │ │ │ eorseq sl, r7, r8, asr #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r7, r8, lsr #12 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x0037a5f0 │ │ │ │ - mlaseq r3, ip, r7, r8 │ │ │ │ + eorseq r8, r3, r4, lsl #17 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mlaseq r3, r0, r2, r9 │ │ │ │ - mlaseq r3, r8, r2, r9 │ │ │ │ + eorseq r9, r3, r8, ror r3 │ │ │ │ + eorseq r9, r3, r0, lsl #7 │ │ │ │ │ │ │ │ 000c5a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -122365,72 +122365,72 @@ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq sl, r7, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r8, r3, ip, ror #25 │ │ │ │ - eorseq r8, r3, ip, asr #25 │ │ │ │ - eorseq r8, r3, r4, lsl #20 │ │ │ │ - eorseq r8, r3, r8, ror #19 │ │ │ │ - eorseq r8, r3, r0, asr #19 │ │ │ │ - eorseq r8, r3, r4, lsr #19 │ │ │ │ + @ instruction: 0x00338dd4 │ │ │ │ + @ instruction: 0x00338db4 │ │ │ │ + eorseq r8, r3, ip, ror #21 │ │ │ │ + @ instruction: 0x00338ad0 │ │ │ │ + eorseq r8, r3, r8, lsr #21 │ │ │ │ + eorseq r8, r3, ip, lsl #21 │ │ │ │ + eorseq r8, r3, ip, ror sl │ │ │ │ + eorseq r8, r3, r0, ror #20 │ │ │ │ + eorseq r8, r3, r0, lsr sl │ │ │ │ + eorseq r8, r3, r4, lsl sl │ │ │ │ + @ instruction: 0x003389d8 │ │ │ │ + @ instruction: 0x003389bc │ │ │ │ + @ instruction: 0x003389b4 │ │ │ │ mlaseq r3, r4, r9, r8 │ │ │ │ - eorseq r8, r3, r8, ror r9 │ │ │ │ - eorseq r8, r3, r8, asr #18 │ │ │ │ - eorseq r8, r3, ip, lsr #18 │ │ │ │ - @ instruction: 0x003388f0 │ │ │ │ - @ instruction: 0x003388d4 │ │ │ │ - eorseq r8, r3, ip, asr #17 │ │ │ │ - eorseq r8, r3, ip, lsr #17 │ │ │ │ - eorseq r8, r3, ip, lsl #17 │ │ │ │ - eorseq r8, r3, ip, ror #16 │ │ │ │ + eorseq r8, r3, r4, ror r9 │ │ │ │ + eorseq r8, r3, r4, asr r9 │ │ │ │ + eorseq r8, r3, r0, lsr r9 │ │ │ │ + eorseq r8, r3, r0, lsl r9 │ │ │ │ + @ instruction: 0x003388dc │ │ │ │ + @ instruction: 0x003388bc │ │ │ │ + @ instruction: 0x003388b0 │ │ │ │ + mlaseq r3, r0, r8, r8 │ │ │ │ + eorseq r8, r3, r8, lsl #17 │ │ │ │ + eorseq r8, r3, r8, ror #16 │ │ │ │ eorseq r8, r3, r8, asr #16 │ │ │ │ eorseq r8, r3, r8, lsr #16 │ │ │ │ - @ instruction: 0x003387f4 │ │ │ │ - @ instruction: 0x003387d4 │ │ │ │ - eorseq r8, r3, r8, asr #15 │ │ │ │ - eorseq r8, r3, r8, lsr #15 │ │ │ │ - eorseq r8, r3, r0, lsr #15 │ │ │ │ - eorseq r8, r3, r0, lsl #15 │ │ │ │ - eorseq r8, r3, r0, ror #14 │ │ │ │ - eorseq r8, r3, r0, asr #14 │ │ │ │ - eorseq r8, r3, r8, lsr r7 │ │ │ │ - eorseq r8, r3, ip, lsl r7 │ │ │ │ - eorseq r8, r3, r0, lsl #14 │ │ │ │ - @ instruction: 0x003386dc │ │ │ │ - mlaseq r3, r0, r6, r8 │ │ │ │ - eorseq r8, r3, r0, ror r6 │ │ │ │ - eorseq sl, r5, ip, asr #21 │ │ │ │ - eorseq lr, r2, r4, asr #23 │ │ │ │ - eorseq r8, r3, ip, ror r6 │ │ │ │ - andeq r1, r3, fp, lsl fp │ │ │ │ - eorseq sl, r5, r4, lsr #21 │ │ │ │ - mlaseq r2, ip, fp, lr │ │ │ │ - eorseq lr, r2, r4, asr #24 │ │ │ │ - @ instruction: 0x00031ab0 │ │ │ │ - eorseq sl, r5, ip, ror sl │ │ │ │ - eorseq lr, r2, r4, ror fp │ │ │ │ - @ instruction: 0x0032ebf8 │ │ │ │ - muleq r3, r9, sl │ │ │ │ - eorseq sl, r5, r4, asr sl │ │ │ │ - eorseq lr, r2, ip, asr #22 │ │ │ │ - @ instruction: 0x003385f8 │ │ │ │ - andeq r1, r3, r9, lsl fp │ │ │ │ - eorseq sl, r5, ip, lsr #20 │ │ │ │ - eorseq lr, r2, r4, lsr #22 │ │ │ │ - eorseq r8, r3, r4, asr #11 │ │ │ │ - andeq r1, r3, r7, lsl fp │ │ │ │ - eorseq r8, r5, ip, lsl #20 │ │ │ │ - eorseq lr, r2, ip, lsr #24 │ │ │ │ - eorseq lr, r2, r8, asr ip │ │ │ │ - eorseq r8, r5, r8, ror #19 │ │ │ │ - eorseq lr, r2, r4, asr #23 │ │ │ │ - eorseq r1, r3, ip, ror #25 │ │ │ │ + eorseq r8, r3, r0, lsr #16 │ │ │ │ + eorseq r8, r3, r4, lsl #16 │ │ │ │ + eorseq r8, r3, r8, ror #15 │ │ │ │ + eorseq r8, r3, r4, asr #15 │ │ │ │ + eorseq r8, r3, r8, ror r7 │ │ │ │ + eorseq r8, r3, r8, asr r7 │ │ │ │ + @ instruction: 0x0035abb4 │ │ │ │ + eorseq lr, r2, ip, lsr #25 │ │ │ │ + eorseq r8, r3, r4, ror #14 │ │ │ │ + andeq r1, r3, r4, lsr #22 │ │ │ │ + eorseq sl, r5, ip, lsl #23 │ │ │ │ + eorseq lr, r2, r4, lsl #25 │ │ │ │ + eorseq lr, r2, ip, lsr #26 │ │ │ │ + @ instruction: 0x00031ab9 │ │ │ │ + eorseq sl, r5, r4, ror #22 │ │ │ │ + eorseq lr, r2, ip, asr ip │ │ │ │ + eorseq lr, r2, r0, ror #25 │ │ │ │ + andeq r1, r3, r2, lsr #21 │ │ │ │ + eorseq sl, r5, ip, lsr fp │ │ │ │ + eorseq lr, r2, r4, lsr ip │ │ │ │ + eorseq r8, r3, r0, ror #13 │ │ │ │ + andeq r1, r3, r2, lsr #22 │ │ │ │ + eorseq sl, r5, r4, lsl fp │ │ │ │ + eorseq lr, r2, ip, lsl #24 │ │ │ │ + eorseq r8, r3, ip, lsr #13 │ │ │ │ + andeq r1, r3, r0, lsr #22 │ │ │ │ + @ instruction: 0x00358af4 │ │ │ │ + eorseq lr, r2, r4, lsl sp │ │ │ │ + eorseq lr, r2, r0, asr #26 │ │ │ │ + @ instruction: 0x00358ad0 │ │ │ │ + eorseq lr, r2, ip, lsr #25 │ │ │ │ + @ instruction: 0x00331dd4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000c68d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -122471,18 +122471,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq ip, r8, r8, lsl r2 │ │ │ │ eorseq r9, r7, r8, ror #13 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - @ instruction: 0x003383f4 │ │ │ │ + @ instruction: 0x003384dc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r7, r3, r8, lsr #10 │ │ │ │ - eorseq r8, r3, r0, lsl #7 │ │ │ │ + eorseq r7, r3, r0, lsl r6 │ │ │ │ + eorseq r8, r3, r8, ror #8 │ │ │ │ │ │ │ │ 000c6998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -122643,30 +122643,30 @@ │ │ │ │ ldr r2, [pc, #80] @ c6c6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r7, ip, lsr r6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq lr, r4, r0, lsl #20 │ │ │ │ - eorseq r8, r3, ip, ror r1 │ │ │ │ - @ instruction: 0x0034e9d4 │ │ │ │ - eorseq r8, r3, r0, asr r1 │ │ │ │ - @ instruction: 0x0035a5b4 │ │ │ │ - eorseq lr, r2, ip, lsr #13 │ │ │ │ - eorseq r8, r3, r4, lsr #3 │ │ │ │ - andeq r2, r3, r4, lsl r2 │ │ │ │ - eorseq sl, r5, ip, lsl #11 │ │ │ │ - eorseq lr, r2, r4, lsl #13 │ │ │ │ - eorseq r7, r3, r8, ror r5 │ │ │ │ - andeq r2, r3, sl, lsl #4 │ │ │ │ - eorseq sl, r5, r4, ror #10 │ │ │ │ - eorseq lr, r2, ip, asr r6 │ │ │ │ - eorseq r8, r3, r8, ror #2 │ │ │ │ - andeq r2, r3, lr, lsl r2 │ │ │ │ + eorseq lr, r4, r8, ror #21 │ │ │ │ + eorseq r8, r3, r4, ror #4 │ │ │ │ + @ instruction: 0x0034eabc │ │ │ │ + eorseq r8, r3, r8, lsr r2 │ │ │ │ + mlaseq r5, ip, r6, sl │ │ │ │ + mlaseq r2, r4, r7, lr │ │ │ │ + eorseq r8, r3, ip, lsl #5 │ │ │ │ + andeq r2, r3, sp, lsl r2 │ │ │ │ + eorseq sl, r5, r4, ror r6 │ │ │ │ + eorseq lr, r2, ip, ror #14 │ │ │ │ + eorseq r7, r3, r0, ror #12 │ │ │ │ + andeq r2, r3, r3, lsl r2 │ │ │ │ + eorseq sl, r5, ip, asr #12 │ │ │ │ + eorseq lr, r2, r4, asr #14 │ │ │ │ + eorseq r8, r3, r0, asr r2 │ │ │ │ + andeq r2, r3, r7, lsr #4 │ │ │ │ │ │ │ │ 000c6c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ c6d6c │ │ │ │ @@ -122729,18 +122729,18 @@ │ │ │ │ b c6d04 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r8, r8, lsl #29 │ │ │ │ eorseq r9, r7, ip, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r7, ip, lsl r3 │ │ │ │ eorseq r9, r7, ip, ror #5 │ │ │ │ - eorseq r2, r3, r0, ror #7 │ │ │ │ + eorseq r2, r3, r8, asr #9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq lr, r4, ip, lsl r8 │ │ │ │ - mlaseq r3, r4, pc, r7 @ │ │ │ │ + eorseq lr, r4, r4, lsl #18 │ │ │ │ + eorseq r8, r3, ip, ror r0 │ │ │ │ │ │ │ │ 000c6d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -122780,18 +122780,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq fp, r8, ip, asr sp │ │ │ │ eorseq r9, r7, ip, lsr #4 │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ - mlaseq r3, r4, pc, r7 @ │ │ │ │ + eorseq r8, r3, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r7, r3, ip, rrx │ │ │ │ - eorseq r7, r3, r4, asr #29 │ │ │ │ + eorseq r7, r3, r4, asr r1 │ │ │ │ + eorseq r7, r3, ip, lsr #31 │ │ │ │ │ │ │ │ 000c6e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -122922,26 +122922,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c70a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r7, r4, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r7, r3, r8, ror #27 │ │ │ │ - eorseq r7, r3, r0, lsl sp │ │ │ │ - @ instruction: 0x00337dbc │ │ │ │ - eorseq r7, r3, r4, ror #25 │ │ │ │ - eorseq sl, r5, r8, asr #2 │ │ │ │ - eorseq lr, r2, r0, asr #4 │ │ │ │ - eorseq r7, r3, r8, lsr sp │ │ │ │ - strdeq r2, [r3], -r2 @ │ │ │ │ - eorseq sl, r5, r0, lsr #2 │ │ │ │ - eorseq lr, r2, r8, lsl r2 │ │ │ │ - eorseq r7, r3, ip, lsl #2 │ │ │ │ - andeq r2, r3, r8, ror #29 │ │ │ │ + @ instruction: 0x00337ed0 │ │ │ │ + @ instruction: 0x00337df8 │ │ │ │ + eorseq r7, r3, r4, lsr #29 │ │ │ │ + eorseq r7, r3, ip, asr #27 │ │ │ │ + eorseq sl, r5, r0, lsr r2 │ │ │ │ + eorseq lr, r2, r8, lsr #6 │ │ │ │ + eorseq r7, r3, r0, lsr #28 │ │ │ │ + strdeq r2, [r3], -fp │ │ │ │ + eorseq sl, r5, r8, lsl #4 │ │ │ │ + eorseq lr, r2, r0, lsl #6 │ │ │ │ + @ instruction: 0x003371f4 │ │ │ │ + strdeq r2, [r3], -r1 │ │ │ │ │ │ │ │ 000c70a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -122989,18 +122989,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ bl b6f00 │ │ │ │ b c7104 │ │ │ │ eorseq r8, r7, r4, lsr pc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq lr, r4, r4, lsr #8 │ │ │ │ - @ instruction: 0x00337bb4 │ │ │ │ - @ instruction: 0x0034e3f8 │ │ │ │ - eorseq r7, r3, r8, lsl #23 │ │ │ │ + eorseq lr, r4, ip, lsl #10 │ │ │ │ + mlaseq r3, ip, ip, r7 │ │ │ │ + eorseq lr, r4, r0, ror #9 │ │ │ │ + eorseq r7, r3, r0, ror ip │ │ │ │ │ │ │ │ 000c7188 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ c7220 │ │ │ │ @@ -123105,18 +123105,18 @@ │ │ │ │ b c72bc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r8, r8, asr #17 │ │ │ │ eorseq r8, r7, r4, lsl #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r7, r4, ror #26 │ │ │ │ eorseq r8, r7, r4, lsr sp │ │ │ │ - eorseq r1, r3, r8, lsr #28 │ │ │ │ + eorseq r1, r3, r0, lsl pc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x00337ab8 │ │ │ │ - @ instruction: 0x003379dc │ │ │ │ + eorseq r7, r3, r0, lsr #23 │ │ │ │ + eorseq r7, r3, r4, asr #21 │ │ │ │ │ │ │ │ 000c7348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr sl, [pc, #596] @ c75b4 │ │ │ │ @@ -123270,23 +123270,23 @@ │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r7, r8, lsl #25 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r3, r4, lsr r9 │ │ │ │ - eorseq r7, r3, r4, asr #18 │ │ │ │ - eorseq r7, r5, r4, lsl #24 │ │ │ │ - eorseq sp, r2, r0, ror #27 │ │ │ │ - eorseq r0, r3, r8, lsl #30 │ │ │ │ + eorseq r7, r3, ip, lsl sl │ │ │ │ + eorseq r7, r3, ip, lsr #20 │ │ │ │ + eorseq r7, r5, ip, ror #25 │ │ │ │ + eorseq sp, r2, r8, asr #29 │ │ │ │ + @ instruction: 0x00330ff0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00357bdc │ │ │ │ - @ instruction: 0x0032ddfc │ │ │ │ - eorseq sp, r2, r8, lsr #28 │ │ │ │ + eorseq r7, r5, r4, asr #25 │ │ │ │ + eorseq sp, r2, r4, ror #29 │ │ │ │ + eorseq sp, r2, r0, lsl pc │ │ │ │ │ │ │ │ 000c75e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #332] @ c774c │ │ │ │ @@ -123373,26 +123373,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b c76f8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, r0, lsr #1 │ │ │ │ eorseq r8, r7, ip, asr #19 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r3, r4, ror sl │ │ │ │ - eorseq r3, r4, r4, ror r8 │ │ │ │ + eorseq r6, r3, ip, asr fp │ │ │ │ + eorseq r3, r4, ip, asr r9 │ │ │ │ eorseq r8, r7, r0, lsr #19 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r8, r7, r4, lsr r9 │ │ │ │ - eorseq r7, r3, r4, lsl #14 │ │ │ │ + eorseq r7, r3, ip, ror #15 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r4, lsr #19 │ │ │ │ - @ instruction: 0x003376d0 │ │ │ │ - @ instruction: 0x0033eafc │ │ │ │ + eorseq r6, r3, ip, lsl #21 │ │ │ │ + @ instruction: 0x003377b8 │ │ │ │ + eorseq lr, r3, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ c7820 │ │ │ │ ldr r3, [pc, #128] @ c7824 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -123427,15 +123427,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r7, r8, asr r8 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ @ instruction: 0x0039dff4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0032dcf8 │ │ │ │ + eorseq sp, r2, r0, ror #27 │ │ │ │ │ │ │ │ 000c7834 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -123475,18 +123475,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0038b2b8 │ │ │ │ eorseq r8, r7, r8, lsl #15 │ │ │ │ andeq r0, r0, r8, ror #11 │ │ │ │ - eorseq r7, r3, r4, ror r5 │ │ │ │ + eorseq r7, r3, ip, asr r6 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r8, asr #11 │ │ │ │ - eorseq r7, r3, r8, lsl r5 │ │ │ │ + @ instruction: 0x003366b0 │ │ │ │ + eorseq r7, r3, r0, lsl #12 │ │ │ │ │ │ │ │ 000c78f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -123617,26 +123617,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c7b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r7, r0, ror #13 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r4, asr #20 │ │ │ │ - eorseq r7, r3, r4, ror #6 │ │ │ │ - eorseq r6, r3, r8, lsl sl │ │ │ │ - eorseq r7, r3, r8, lsr r3 │ │ │ │ - eorseq r9, r5, r4, lsr #13 │ │ │ │ - mlaseq r2, ip, r7, sp │ │ │ │ - mlaseq r3, r0, r6, r6 │ │ │ │ - andeq r3, r3, r1, asr #30 │ │ │ │ - eorseq r9, r5, ip, ror r6 │ │ │ │ - eorseq sp, r2, r4, ror r7 │ │ │ │ - @ instruction: 0x0032d9f0 │ │ │ │ - andeq r3, r3, r7, lsr pc │ │ │ │ + eorseq r6, r3, ip, lsr #22 │ │ │ │ + eorseq r7, r3, ip, asr #8 │ │ │ │ + eorseq r6, r3, r0, lsl #22 │ │ │ │ + eorseq r7, r3, r0, lsr #8 │ │ │ │ + eorseq r9, r5, ip, lsl #15 │ │ │ │ + eorseq sp, r2, r4, lsl #17 │ │ │ │ + eorseq r6, r3, r8, ror r7 │ │ │ │ + andeq r3, r3, sl, asr #30 │ │ │ │ + eorseq r9, r5, r4, ror #14 │ │ │ │ + eorseq sp, r2, ip, asr r8 │ │ │ │ + @ instruction: 0x0032dad8 │ │ │ │ + andeq r3, r3, r0, asr #30 │ │ │ │ │ │ │ │ 000c7b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -123712,19 +123712,19 @@ │ │ │ │ eorseq r8, r7, r4, lsl #9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r8, ip, ror pc │ │ │ │ eorseq r8, r7, ip, asr #8 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x003783fc │ │ │ │ - eorseq r7, r3, ip, asr #3 │ │ │ │ + @ instruction: 0x003372b4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r8, ror r8 │ │ │ │ - mlaseq r3, r8, r1, r7 │ │ │ │ - eorseq r6, r3, ip, ror #10 │ │ │ │ + eorseq r6, r3, r0, ror #18 │ │ │ │ + eorseq r7, r3, r0, lsl #5 │ │ │ │ + eorseq r6, r3, r4, asr r6 │ │ │ │ │ │ │ │ 000c7ca0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -123764,18 +123764,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r8, ip, asr #28 │ │ │ │ eorseq r8, r7, ip, lsl r3 │ │ │ │ andeq r0, r0, ip, ror #13 │ │ │ │ - eorseq r7, r3, r8, asr #2 │ │ │ │ + eorseq r7, r3, r0, lsr r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, ip, asr r1 │ │ │ │ - eorseq r7, r3, ip, lsr #1 │ │ │ │ + eorseq r6, r3, r4, asr #4 │ │ │ │ + mlaseq r3, r4, r1, r7 │ │ │ │ │ │ │ │ 000c7d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -123906,26 +123906,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c7fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r7, r4, ror r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mlaseq r3, r8, r5, r6 │ │ │ │ - @ instruction: 0x00336ef8 │ │ │ │ - eorseq r6, r3, ip, ror #10 │ │ │ │ - eorseq r6, r3, ip, asr #29 │ │ │ │ - eorseq r9, r5, r8, lsr r2 │ │ │ │ - eorseq sp, r2, r0, lsr r3 │ │ │ │ - eorseq r6, r3, r4, lsr #4 │ │ │ │ - andeq r4, r3, r2, lsl #7 │ │ │ │ - eorseq r9, r5, r0, lsl r2 │ │ │ │ - eorseq sp, r2, r8, lsl #6 │ │ │ │ - eorseq sp, r2, r4, lsl #11 │ │ │ │ - andeq r4, r3, r8, ror r3 │ │ │ │ + eorseq r6, r3, r0, lsl #13 │ │ │ │ + eorseq r6, r3, r0, ror #31 │ │ │ │ + eorseq r6, r3, r4, asr r6 │ │ │ │ + @ instruction: 0x00336fb4 │ │ │ │ + eorseq r9, r5, r0, lsr #6 │ │ │ │ + eorseq sp, r2, r8, lsl r4 │ │ │ │ + eorseq r6, r3, ip, lsl #6 │ │ │ │ + andeq r4, r3, fp, lsl #7 │ │ │ │ + @ instruction: 0x003592f8 │ │ │ │ + @ instruction: 0x0032d3f0 │ │ │ │ + eorseq sp, r2, ip, ror #12 │ │ │ │ + andeq r4, r3, r1, lsl #7 │ │ │ │ │ │ │ │ 000c7fb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -124001,19 +124001,19 @@ │ │ │ │ eorseq r8, r7, r8, lsl r0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r8, r0, lsl fp │ │ │ │ eorseq r7, r7, r0, ror #31 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mlaseq r7, r0, pc, r7 @ │ │ │ │ - eorseq r6, r3, r0, ror #26 │ │ │ │ + eorseq r6, r3, r8, asr #28 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, ip, asr #7 │ │ │ │ - eorseq r6, r3, ip, lsr #26 │ │ │ │ - eorseq r6, r3, r0, lsl #2 │ │ │ │ + @ instruction: 0x003364b4 │ │ │ │ + eorseq r6, r3, r4, lsl lr │ │ │ │ + eorseq r6, r3, r8, ror #3 │ │ │ │ │ │ │ │ 000c810c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -124086,23 +124086,23 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ b c81d0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r5, r7, ip, ror #10 │ │ │ │ eorseq r7, r7, r8, lsr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r3, r0, asr pc │ │ │ │ - eorseq r2, r4, r4, asr #26 │ │ │ │ + eorseq r6, r3, r8, lsr r0 │ │ │ │ + eorseq r2, r4, ip, lsr #28 │ │ │ │ eorseq r7, r7, r8, ror lr │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r7, r7, r0, lsr #28 │ │ │ │ - mlaseq r3, r0, ip, r6 │ │ │ │ + eorseq r6, r3, r8, ror sp │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, ip, lsl #25 │ │ │ │ + eorseq r6, r3, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ c8304 │ │ │ │ ldr r3, [pc, #132] @ c8308 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -124138,15 +124138,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r7, r8, ror sp │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ eorseq sp, r9, r4, lsl r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r2, r4, lsl r2 │ │ │ │ + @ instruction: 0x0032d2fc │ │ │ │ │ │ │ │ 000c8318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -124219,23 +124219,23 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ b c83dc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r5, r7, r0, ror #6 │ │ │ │ mlaseq r7, ip, ip, r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r3, r4, asr #26 │ │ │ │ - eorseq r2, r4, r8, lsr fp │ │ │ │ + eorseq r5, r3, ip, lsr #28 │ │ │ │ + eorseq r2, r4, r0, lsr #24 │ │ │ │ eorseq r7, r7, ip, ror #24 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r7, r7, r4, lsl ip │ │ │ │ - eorseq r6, r3, r8, lsr #21 │ │ │ │ + mlaseq r3, r0, fp, r6 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r0, lsl #21 │ │ │ │ + eorseq r6, r3, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ c8510 │ │ │ │ ldr r3, [pc, #132] @ c8514 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -124271,15 +124271,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r7, ip, ror #22 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ eorseq sp, r9, r8, lsl #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r2, r8 │ │ │ │ + ldrsheq sp, [r2], -r0 @ │ │ │ │ │ │ │ │ 000c8524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r1, [pc, #2828] @ c9048 │ │ │ │ @@ -124995,73 +124995,73 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r7, ip, sl, r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - @ instruction: 0x003365f4 │ │ │ │ + @ instruction: 0x003366dc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003365b8 │ │ │ │ - @ instruction: 0x003365bc │ │ │ │ + eorseq r6, r3, r0, lsr #13 │ │ │ │ + eorseq r6, r3, r4, lsr #13 │ │ │ │ eorseq r7, r7, r8, asr #13 │ │ │ │ - @ instruction: 0x003364fc │ │ │ │ - eorseq r6, r3, r4, lsl #10 │ │ │ │ - @ instruction: 0x003364b4 │ │ │ │ - @ instruction: 0x003364bc │ │ │ │ - eorseq r6, r3, r0, lsl #9 │ │ │ │ - eorseq r6, r3, r4, lsl #9 │ │ │ │ - eorseq r6, r3, r8, asr #8 │ │ │ │ - eorseq r6, r3, ip, asr #8 │ │ │ │ - eorseq r6, r3, r0, lsr #8 │ │ │ │ - eorseq r6, r3, r4, lsr #8 │ │ │ │ - eorseq r6, r3, r8, ror #7 │ │ │ │ - eorseq r6, r3, ip, ror #7 │ │ │ │ - @ instruction: 0x003363b0 │ │ │ │ - @ instruction: 0x003363b4 │ │ │ │ - eorseq r6, r3, ip, ror r3 │ │ │ │ - eorseq r6, r3, r0, lsl #7 │ │ │ │ - eorseq r6, r3, r8, asr #6 │ │ │ │ - eorseq r6, r3, ip, asr #6 │ │ │ │ - eorseq r6, r3, r8, asr #32 │ │ │ │ - eorseq r6, r3, ip, asr #32 │ │ │ │ - eorseq r6, r3, r4 │ │ │ │ - eorseq r6, r3, r8 │ │ │ │ - @ instruction: 0x00335fd0 │ │ │ │ - @ instruction: 0x00335fd4 │ │ │ │ - mlaseq r3, r4, pc, r5 @ │ │ │ │ - mlaseq r3, ip, pc, r5 @ │ │ │ │ - eorseq r8, r5, r8, lsl r2 │ │ │ │ - eorseq ip, r2, r4, lsl r3 │ │ │ │ - eorseq r5, r3, r0, asr #27 │ │ │ │ - @ instruction: 0x000358bb │ │ │ │ - @ instruction: 0x003581f4 │ │ │ │ - @ instruction: 0x0032c2f0 │ │ │ │ - eorseq ip, r2, r4, ror r3 │ │ │ │ - andeq r5, r3, r5, asr #16 │ │ │ │ - @ instruction: 0x003581d0 │ │ │ │ - eorseq ip, r2, ip, asr #5 │ │ │ │ - eorseq r5, r3, r8, asr pc │ │ │ │ - muleq r3, r2, r8 │ │ │ │ - eorseq r8, r5, ip, lsr #3 │ │ │ │ - eorseq ip, r2, r8, lsr #5 │ │ │ │ - eorseq ip, r2, r0, lsl #7 │ │ │ │ - andeq r5, r3, r3, ror #16 │ │ │ │ - eorseq r8, r5, r8, lsl #3 │ │ │ │ - eorseq ip, r2, r4, lsl #5 │ │ │ │ - eorseq ip, r2, r0, asr r3 │ │ │ │ - andeq r5, r3, r1, ror #16 │ │ │ │ - eorseq r8, r5, r4, ror #2 │ │ │ │ - eorseq ip, r2, r0, ror #4 │ │ │ │ - eorseq r5, r3, r0, lsl #26 │ │ │ │ - @ instruction: 0x000358b9 │ │ │ │ - eorseq r8, r5, r0, asr #2 │ │ │ │ - eorseq ip, r2, ip, lsr r2 │ │ │ │ - @ instruction: 0x00335ed4 │ │ │ │ - @ instruction: 0x000358b7 │ │ │ │ + eorseq r6, r3, r4, ror #11 │ │ │ │ + eorseq r6, r3, ip, ror #11 │ │ │ │ + mlaseq r3, ip, r5, r6 │ │ │ │ + eorseq r6, r3, r4, lsr #11 │ │ │ │ + eorseq r6, r3, r8, ror #10 │ │ │ │ + eorseq r6, r3, ip, ror #10 │ │ │ │ + eorseq r6, r3, r0, lsr r5 │ │ │ │ + eorseq r6, r3, r4, lsr r5 │ │ │ │ + eorseq r6, r3, r8, lsl #10 │ │ │ │ + eorseq r6, r3, ip, lsl #10 │ │ │ │ + @ instruction: 0x003364d0 │ │ │ │ + @ instruction: 0x003364d4 │ │ │ │ + mlaseq r3, r8, r4, r6 │ │ │ │ + mlaseq r3, ip, r4, r6 │ │ │ │ + eorseq r6, r3, r4, ror #8 │ │ │ │ + eorseq r6, r3, r8, ror #8 │ │ │ │ + eorseq r6, r3, r0, lsr r4 │ │ │ │ + eorseq r6, r3, r4, lsr r4 │ │ │ │ + eorseq r6, r3, r0, lsr r1 │ │ │ │ + eorseq r6, r3, r4, lsr r1 │ │ │ │ + eorseq r6, r3, ip, ror #1 │ │ │ │ + ldrsheq r6, [r3], -r0 @ │ │ │ │ + ldrheq r6, [r3], -r8 @ │ │ │ │ + ldrheq r6, [r3], -ip @ │ │ │ │ + eorseq r6, r3, ip, ror r0 │ │ │ │ + eorseq r6, r3, r4, lsl #1 │ │ │ │ + eorseq r8, r5, r0, lsl #6 │ │ │ │ + @ instruction: 0x0032c3fc │ │ │ │ + eorseq r5, r3, r8, lsr #29 │ │ │ │ + andeq r5, r3, r4, asr #17 │ │ │ │ + @ instruction: 0x003582dc │ │ │ │ + @ instruction: 0x0032c3d8 │ │ │ │ + eorseq ip, r2, ip, asr r4 │ │ │ │ + andeq r5, r3, lr, asr #16 │ │ │ │ + @ instruction: 0x003582b8 │ │ │ │ + @ instruction: 0x0032c3b4 │ │ │ │ + eorseq r6, r3, r0, asr #32 │ │ │ │ + muleq r3, fp, r8 │ │ │ │ + mlaseq r5, r4, r2, r8 │ │ │ │ + mlaseq r2, r0, r3, ip │ │ │ │ + eorseq ip, r2, r8, ror #8 │ │ │ │ + andeq r5, r3, ip, ror #16 │ │ │ │ + eorseq r8, r5, r0, ror r2 │ │ │ │ + eorseq ip, r2, ip, ror #6 │ │ │ │ + eorseq ip, r2, r8, lsr r4 │ │ │ │ + andeq r5, r3, sl, ror #16 │ │ │ │ + eorseq r8, r5, ip, asr #4 │ │ │ │ + eorseq ip, r2, r8, asr #6 │ │ │ │ + eorseq r5, r3, r8, ror #27 │ │ │ │ + andeq r5, r3, r2, asr #17 │ │ │ │ + eorseq r8, r5, r8, lsr #4 │ │ │ │ + eorseq ip, r2, r4, lsr #6 │ │ │ │ + @ instruction: 0x00335fbc │ │ │ │ + andeq r5, r3, r0, asr #17 │ │ │ │ │ │ │ │ 000c9154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #228] @ c9250 │ │ │ │ @@ -125124,18 +125124,18 @@ │ │ │ │ b c91e8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r8, ip, r9, r9 │ │ │ │ eorseq r6, r7, r8, ror #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r7, r0, asr #28 │ │ │ │ eorseq r6, r7, r8, lsl #28 │ │ │ │ - eorseq r9, r4, ip, ror r6 │ │ │ │ + eorseq r9, r4, r4, ror #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r3, r8, ip, r5 │ │ │ │ - mlaseq r3, ip, ip, r5 │ │ │ │ + eorseq r5, r3, r0, lsl #27 │ │ │ │ + eorseq r5, r3, r4, lsl #27 │ │ │ │ │ │ │ │ 000c9274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ c93a4 │ │ │ │ @@ -125213,18 +125213,18 @@ │ │ │ │ eorseq r6, r7, ip, ror #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r7, r4, asr sp │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ @ instruction: 0x00376cdc │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - @ instruction: 0x00335bb8 │ │ │ │ - eorseq r5, r3, r4, asr #23 │ │ │ │ - mlaseq r3, r0, fp, r5 │ │ │ │ - mlaseq r3, ip, fp, r5 │ │ │ │ + eorseq r5, r3, r0, lsr #25 │ │ │ │ + eorseq r5, r3, ip, lsr #25 │ │ │ │ + eorseq r5, r3, r8, ror ip │ │ │ │ + eorseq r5, r3, r4, lsl #25 │ │ │ │ │ │ │ │ 000c93d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #212] @ c94bc │ │ │ │ @@ -125283,18 +125283,18 @@ │ │ │ │ b c9454 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r8, r8, lsr #14 │ │ │ │ eorseq r6, r7, ip, ror #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r7, ip, asr #23 │ │ │ │ mlaseq r7, ip, fp, r6 │ │ │ │ - eorseq r9, r4, r0, lsl r4 │ │ │ │ + @ instruction: 0x003494f8 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq r5, r3, r0, lsl #21 │ │ │ │ - eorseq r5, r3, r8, lsl #21 │ │ │ │ + eorseq r5, r3, r8, ror #22 │ │ │ │ + eorseq r5, r3, r0, ror fp │ │ │ │ │ │ │ │ 000c94e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -125334,18 +125334,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r9, r8, ip, lsl #12 │ │ │ │ @ instruction: 0x00376adc │ │ │ │ andeq r0, r0, r8, lsr r8 │ │ │ │ - @ instruction: 0x003359f0 │ │ │ │ + @ instruction: 0x00335ad8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, ip, lsl r9 │ │ │ │ - @ instruction: 0x003359f0 │ │ │ │ + eorseq r4, r3, r4, lsl #20 │ │ │ │ + @ instruction: 0x00335ad8 │ │ │ │ │ │ │ │ 000c95a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -125506,30 +125506,30 @@ │ │ │ │ ldr r2, [pc, #80] @ c9878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r7, r0, lsr sl │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r5, r8, lsr #32 │ │ │ │ - eorseq r5, r3, ip, ror #15 │ │ │ │ - @ instruction: 0x00350ffc │ │ │ │ - eorseq r5, r3, r0, asr #15 │ │ │ │ - eorseq r7, r5, r8, lsr #19 │ │ │ │ - eorseq fp, r2, r0, lsr #21 │ │ │ │ - mlaseq r3, r4, r2, r5 │ │ │ │ - muleq r3, r6, r5 │ │ │ │ - eorseq r7, r5, r0, lsl #19 │ │ │ │ - eorseq fp, r2, r8, ror sl │ │ │ │ - eorseq r5, r3, r4, lsr r0 │ │ │ │ - andeq r9, r3, ip, lsl #11 │ │ │ │ - eorseq r7, r5, r8, asr r9 │ │ │ │ - eorseq fp, r2, r0, asr sl │ │ │ │ - mlaseq r3, r4, r7, r4 │ │ │ │ - andeq r9, r3, r0, lsr #11 │ │ │ │ + eorseq r1, r5, r0, lsl r1 │ │ │ │ + @ instruction: 0x003358d4 │ │ │ │ + eorseq r1, r5, r4, ror #1 │ │ │ │ + eorseq r5, r3, r8, lsr #17 │ │ │ │ + mlaseq r5, r0, sl, r7 │ │ │ │ + eorseq fp, r2, r8, lsl #23 │ │ │ │ + eorseq r5, r3, ip, ror r3 │ │ │ │ + muleq r3, pc, r5 @ │ │ │ │ + eorseq r7, r5, r8, ror #20 │ │ │ │ + eorseq fp, r2, r0, ror #22 │ │ │ │ + eorseq r5, r3, ip, lsl r1 │ │ │ │ + muleq r3, r5, r5 │ │ │ │ + eorseq r7, r5, r0, asr #20 │ │ │ │ + eorseq fp, r2, r8, lsr fp │ │ │ │ + eorseq r4, r3, ip, ror r8 │ │ │ │ + andeq r9, r3, r9, lsr #11 │ │ │ │ │ │ │ │ 000c987c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #292] @ c99b8 │ │ │ │ @@ -125610,19 +125610,19 @@ │ │ │ │ eorseq r9, r8, ip, ror r2 │ │ │ │ eorseq r6, r7, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r7, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ @ instruction: 0x003766b8 │ │ │ │ - eorseq r2, r3, r8, lsl r3 │ │ │ │ + eorseq r2, r3, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r0, r5, r4, lsl lr │ │ │ │ - @ instruction: 0x003355d8 │ │ │ │ - eorseq r1, r3, r4, asr #26 │ │ │ │ + @ instruction: 0x00350efc │ │ │ │ + eorseq r5, r3, r0, asr #13 │ │ │ │ + eorseq r1, r3, ip, lsr #28 │ │ │ │ │ │ │ │ 000c99e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -125699,21 +125699,21 @@ │ │ │ │ b c9a8c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, r4, ror #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ ldrsbeq r9, [r8], -ip @ │ │ │ │ eorseq r6, r7, ip, lsr #11 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x003354f4 │ │ │ │ + @ instruction: 0x003355dc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x003354f8 │ │ │ │ - eorseq r5, r3, r0, asr #9 │ │ │ │ + eorseq r5, r3, r0, ror #11 │ │ │ │ + eorseq r5, r3, r8, lsr #11 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq r6, r7, r4, lsl r5 │ │ │ │ - eorseq r2, r3, r8, ror r1 │ │ │ │ + eorseq r2, r3, r0, ror #4 │ │ │ │ │ │ │ │ 000c9b4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -125802,22 +125802,22 @@ │ │ │ │ b c9bf8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, r0, lsl #9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, r8, ror pc │ │ │ │ eorseq r6, r7, r0, asr #8 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - eorseq r5, r3, r8, lsl #7 │ │ │ │ + eorseq r5, r3, r0, ror r4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaseq r3, r8, r3, r5 │ │ │ │ - eorseq r5, r3, r4, asr r3 │ │ │ │ + eorseq r5, r3, r0, lsl #9 │ │ │ │ + eorseq r5, r3, ip, lsr r4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ mlaseq r7, r4, r3, r6 │ │ │ │ - eorseq pc, r2, r4, lsl #9 │ │ │ │ - eorseq r1, r3, r4, ror #31 │ │ │ │ + eorseq pc, r2, ip, ror #10 │ │ │ │ + eorseq r2, r3, ip, asr #1 │ │ │ │ │ │ │ │ 000c9ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -125857,18 +125857,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r8, r8, lsl #28 │ │ │ │ @ instruction: 0x003762d8 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - eorseq r5, r3, ip, asr r2 │ │ │ │ + eorseq r5, r3, r4, asr #6 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r8, lsl r1 │ │ │ │ - eorseq r5, r3, ip, ror #3 │ │ │ │ + eorseq r4, r3, r0, lsl #4 │ │ │ │ + @ instruction: 0x003352d4 │ │ │ │ │ │ │ │ 000c9da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -126059,35 +126059,35 @@ │ │ │ │ ldr r2, [pc, #100] @ ca108 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r7, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq ip, r4, r0, lsr #29 │ │ │ │ - mlaseq r3, r4, pc, r4 @ │ │ │ │ + eorseq ip, r4, r8, lsl #31 │ │ │ │ + eorseq r5, r3, ip, ror r0 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ - eorseq ip, r4, r4, ror lr │ │ │ │ - eorseq r4, r3, r8, ror #30 │ │ │ │ - eorseq r7, r5, r4, asr r1 │ │ │ │ - eorseq fp, r2, ip, asr #4 │ │ │ │ - eorseq r4, r3, r8, lsr r8 │ │ │ │ - andeq r9, r3, r8, ror #26 │ │ │ │ - eorseq r7, r5, ip, lsr #2 │ │ │ │ - eorseq fp, r2, r4, lsr #4 │ │ │ │ - eorseq fp, r2, r0, lsr #9 │ │ │ │ - andeq r9, r3, r4, asr sp │ │ │ │ - eorseq r7, r5, r4, lsl #2 │ │ │ │ - @ instruction: 0x0032b1fc │ │ │ │ - @ instruction: 0x003347b8 │ │ │ │ - andeq r9, r3, lr, asr sp │ │ │ │ - ldrsbeq r7, [r5], -ip @ │ │ │ │ - @ instruction: 0x0032b1d4 │ │ │ │ - eorseq r4, r3, ip, lsr pc │ │ │ │ - andeq r9, r3, r2, ror sp │ │ │ │ + eorseq ip, r4, ip, asr pc │ │ │ │ + eorseq r5, r3, r0, asr r0 │ │ │ │ + eorseq r7, r5, ip, lsr r2 │ │ │ │ + eorseq fp, r2, r4, lsr r3 │ │ │ │ + eorseq r4, r3, r0, lsr #18 │ │ │ │ + andeq r9, r3, r1, ror sp │ │ │ │ + eorseq r7, r5, r4, lsl r2 │ │ │ │ + eorseq fp, r2, ip, lsl #6 │ │ │ │ + eorseq fp, r2, r8, lsl #11 │ │ │ │ + andeq r9, r3, sp, asr sp │ │ │ │ + eorseq r7, r5, ip, ror #3 │ │ │ │ + eorseq fp, r2, r4, ror #5 │ │ │ │ + eorseq r4, r3, r0, lsr #17 │ │ │ │ + andeq r9, r3, r7, ror #26 │ │ │ │ + eorseq r7, r5, r4, asr #3 │ │ │ │ + @ instruction: 0x0032b2bc │ │ │ │ + eorseq r5, r3, r4, lsr #32 │ │ │ │ + andeq r9, r3, fp, ror sp │ │ │ │ │ │ │ │ 000ca10c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126182,24 +126182,24 @@ │ │ │ │ b ca1c4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r5, r7, r0, asr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003889b4 │ │ │ │ eorseq r5, r7, r4, ror lr │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x00334dbc │ │ │ │ + eorseq r4, r3, r4, lsr #29 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaseq r4, r0, ip, ip │ │ │ │ - eorseq r4, r3, r4, lsl #27 │ │ │ │ + eorseq ip, r4, r8, ror sp │ │ │ │ + eorseq r4, r3, ip, ror #28 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ @ instruction: 0x00375dbc │ │ │ │ - eorseq r1, r3, r4, lsl #9 │ │ │ │ - eorseq r1, r3, ip, lsl #20 │ │ │ │ + eorseq r1, r3, ip, ror #10 │ │ │ │ + @ instruction: 0x00331af4 │ │ │ │ │ │ │ │ 000ca2c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126255,18 +126255,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #36] @ ca3cc │ │ │ │ ldr r0, [r5, r3] │ │ │ │ b ca38c │ │ │ │ eorseq r8, r8, r8, lsr #16 │ │ │ │ @ instruction: 0x00375cf8 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - eorseq r4, r3, r0, asr #24 │ │ │ │ + eorseq r4, r3, r8, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaseq r3, ip, ip, r4 │ │ │ │ - eorseq r4, r3, ip, lsl #24 │ │ │ │ + eorseq r4, r3, r4, lsl #27 │ │ │ │ + @ instruction: 0x00334cf4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ 000ca3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -126308,18 +126308,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r8, ip, lsl r7 │ │ │ │ eorseq r5, r7, ip, ror #23 │ │ │ │ muleq r0, ip, sl │ │ │ │ - eorseq r4, r3, r0, asr #23 │ │ │ │ + eorseq r4, r3, r8, lsr #25 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, lsr #20 │ │ │ │ - eorseq r4, r3, r0, lsl #22 │ │ │ │ + eorseq r3, r3, r4, lsl fp │ │ │ │ + eorseq r4, r3, r8, ror #23 │ │ │ │ │ │ │ │ 000ca494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -126480,30 +126480,30 @@ │ │ │ │ ldr r2, [pc, #80] @ ca768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r7, r0, asr #22 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r0, asr #18 │ │ │ │ - @ instruction: 0x003348fc │ │ │ │ - eorseq r4, r3, r4, lsl r9 │ │ │ │ - @ instruction: 0x003348d0 │ │ │ │ - @ instruction: 0x00356ab8 │ │ │ │ - @ instruction: 0x0032abb0 │ │ │ │ - eorseq r4, r3, ip, ror #2 │ │ │ │ - strdeq sl, [r3], -r3 │ │ │ │ - mlaseq r5, r0, sl, r6 │ │ │ │ - eorseq sl, r2, r8, lsl #23 │ │ │ │ - eorseq sl, r2, r4, lsl #28 │ │ │ │ - andeq sl, r3, r9, ror #9 │ │ │ │ - eorseq r6, r5, r8, ror #20 │ │ │ │ - eorseq sl, r2, r0, ror #22 │ │ │ │ - eorseq r4, r3, r8, lsl r9 │ │ │ │ - strdeq sl, [r3], -sp │ │ │ │ + eorseq r4, r3, r8, lsr #20 │ │ │ │ + eorseq r4, r3, r4, ror #19 │ │ │ │ + @ instruction: 0x003349fc │ │ │ │ + @ instruction: 0x003349b8 │ │ │ │ + eorseq r6, r5, r0, lsr #23 │ │ │ │ + mlaseq r2, r8, ip, sl │ │ │ │ + eorseq r4, r3, r4, asr r2 │ │ │ │ + strdeq sl, [r3], -ip │ │ │ │ + eorseq r6, r5, r8, ror fp │ │ │ │ + eorseq sl, r2, r0, ror ip │ │ │ │ + eorseq sl, r2, ip, ror #29 │ │ │ │ + strdeq sl, [r3], -r2 │ │ │ │ + eorseq r6, r5, r0, asr fp │ │ │ │ + eorseq sl, r2, r8, asr #24 │ │ │ │ + eorseq r4, r3, r0, lsl #20 │ │ │ │ + andeq sl, r3, r6, lsl #10 │ │ │ │ │ │ │ │ 000ca76c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126591,20 +126591,20 @@ │ │ │ │ eorseq r5, r7, r0, ror #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, r8, asr r3 │ │ │ │ eorseq r5, r7, r0, lsr #16 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x003757bc │ │ │ │ - eorseq r4, r3, r0, ror #15 │ │ │ │ + eorseq r4, r3, r8, asr #17 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r0, lsr #14 │ │ │ │ - @ instruction: 0x003346dc │ │ │ │ - eorseq r1, r3, r4, ror #7 │ │ │ │ - eorseq lr, r2, r0, ror #16 │ │ │ │ + eorseq r4, r3, r8, lsl #16 │ │ │ │ + eorseq r4, r3, r4, asr #15 │ │ │ │ + eorseq r1, r3, ip, asr #9 │ │ │ │ + eorseq lr, r2, r8, asr #18 │ │ │ │ │ │ │ │ 000ca8f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126658,18 +126658,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003881f4 │ │ │ │ eorseq r5, r7, r8, asr #13 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r4, r3, ip, lsr #13 │ │ │ │ + mlaseq r3, r4, r7, r4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r8, lsr r6 │ │ │ │ - eorseq r4, r3, r8, lsr #11 │ │ │ │ + eorseq r4, r3, r0, lsr #14 │ │ │ │ + mlaseq r3, r0, r6, r4 │ │ │ │ │ │ │ │ 000ca9f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126708,18 +126708,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsheq r8, [r8], -r8 @ │ │ │ │ eorseq r5, r7, ip, asr #11 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - eorseq r4, r3, r0, lsl #12 │ │ │ │ + eorseq r4, r3, r8, ror #13 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, lsl #8 │ │ │ │ - eorseq r4, r3, r0, ror #9 │ │ │ │ + @ instruction: 0x003334f4 │ │ │ │ + eorseq r4, r3, r8, asr #11 │ │ │ │ │ │ │ │ 000caab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -126877,31 +126877,31 @@ │ │ │ │ ldr r2, [pc, #84] @ cad80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1888 @ 0x760 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r7, r0, lsr #10 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, ip, lsl r3 │ │ │ │ - @ instruction: 0x003342d8 │ │ │ │ + eorseq r4, r3, r4, lsl #8 │ │ │ │ + eorseq r4, r3, r0, asr #7 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - @ instruction: 0x003342f0 │ │ │ │ - eorseq r4, r3, ip, lsr #5 │ │ │ │ - mlaseq r5, r8, r4, r6 │ │ │ │ - mlaseq r2, r4, r5, sl │ │ │ │ - eorseq r3, r3, r0, asr fp │ │ │ │ - andeq fp, r3, r0, asr sp │ │ │ │ - eorseq r6, r5, r4, ror r4 │ │ │ │ - eorseq sl, r2, r0, ror r5 │ │ │ │ - eorseq sl, r2, ip, ror #15 │ │ │ │ - andeq fp, r3, r6, asr #26 │ │ │ │ - eorseq r6, r5, r0, asr r4 │ │ │ │ - eorseq sl, r2, ip, asr #10 │ │ │ │ - eorseq r4, r3, r4, lsl #6 │ │ │ │ - andeq fp, r3, sl, asr sp │ │ │ │ + @ instruction: 0x003343d8 │ │ │ │ + mlaseq r3, r4, r3, r4 │ │ │ │ + eorseq r6, r5, r0, lsl #11 │ │ │ │ + eorseq sl, r2, ip, ror r6 │ │ │ │ + eorseq r3, r3, r8, lsr ip │ │ │ │ + andeq fp, r3, r9, asr sp │ │ │ │ + eorseq r6, r5, ip, asr r5 │ │ │ │ + eorseq sl, r2, r8, asr r6 │ │ │ │ + @ instruction: 0x0032a8d4 │ │ │ │ + andeq fp, r3, pc, asr #26 │ │ │ │ + eorseq r6, r5, r8, lsr r5 │ │ │ │ + eorseq sl, r2, r4, lsr r6 │ │ │ │ + eorseq r4, r3, ip, ror #7 │ │ │ │ + andeq fp, r3, r3, ror #26 │ │ │ │ │ │ │ │ 000cad84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126988,21 +126988,21 @@ │ │ │ │ eorseq r5, r7, r8, asr #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, ip, lsr sp │ │ │ │ eorseq r5, r7, ip, lsl #4 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq r5, r7, r8, lsr #3 │ │ │ │ - eorseq r4, r3, ip, lsl r2 │ │ │ │ + eorseq r4, r3, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r8, lsl #2 │ │ │ │ - eorseq r4, r3, r4, asr #1 │ │ │ │ + @ instruction: 0x003341f0 │ │ │ │ + eorseq r4, r3, ip, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - @ instruction: 0x00330dd0 │ │ │ │ - eorseq lr, r2, ip, asr #4 │ │ │ │ + @ instruction: 0x00330eb8 │ │ │ │ + eorseq lr, r2, r4, lsr r3 │ │ │ │ │ │ │ │ 000caf10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -127056,18 +127056,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00387bdc │ │ │ │ ldrheq r5, [r7], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r4, r3, r4, ror #1 │ │ │ │ + eorseq r4, r3, ip, asr #3 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r0, lsr #32 │ │ │ │ - mlaseq r3, r0, pc, r3 @ │ │ │ │ + eorseq r4, r3, r8, lsl #2 │ │ │ │ + eorseq r4, r3, r8, ror r0 │ │ │ │ │ │ │ │ 000cb00c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -127147,21 +127147,21 @@ │ │ │ │ eorseq r4, r7, r0, asr #31 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00387ab8 │ │ │ │ eorseq r4, r7, ip, lsl #31 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq r4, r7, ip, lsr pc │ │ │ │ - eorseq r0, r3, r0, lsr #23 │ │ │ │ + eorseq r0, r3, r8, lsl #25 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x00333fd4 │ │ │ │ - eorseq r3, r3, ip, asr lr │ │ │ │ + ldrheq r4, [r3], -ip @ │ │ │ │ + eorseq r3, r3, r4, asr #30 │ │ │ │ andeq r0, r0, sl, lsr r4 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - eorseq r3, r3, r4, lsl #31 │ │ │ │ + eorseq r4, r3, ip, rrx │ │ │ │ │ │ │ │ 000cb17c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -127221,18 +127221,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r8, r0, ror r9 │ │ │ │ eorseq r4, r7, r4, asr #28 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - eorseq r3, r3, r4, lsl #29 │ │ │ │ + eorseq r3, r3, ip, ror #30 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r0, lsr #27 │ │ │ │ - eorseq r3, r3, r0, lsl sp │ │ │ │ + eorseq r3, r3, r8, lsl #29 │ │ │ │ + @ instruction: 0x00333df8 │ │ │ │ │ │ │ │ 000cb290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -127271,18 +127271,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r8, ip, asr r8 │ │ │ │ eorseq r4, r7, r0, lsr sp │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ - eorseq r3, r3, ip, ror #27 │ │ │ │ + @ instruction: 0x00333ed4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r0, ror fp │ │ │ │ - eorseq r3, r3, r4, asr #24 │ │ │ │ + eorseq r2, r3, r8, asr ip │ │ │ │ + eorseq r3, r3, ip, lsr #26 │ │ │ │ │ │ │ │ 000cb350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -127383,23 +127383,23 @@ │ │ │ │ ldr r2, [pc, #52] @ cb518 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r7, ip, lsl #25 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, lsl #25 │ │ │ │ - @ instruction: 0x00333adc │ │ │ │ + eorseq r3, r3, r4, ror sp │ │ │ │ + eorseq r3, r3, r4, asr #23 │ │ │ │ andeq r0, r0, fp, lsl r5 │ │ │ │ - eorseq r3, r3, r0, ror #24 │ │ │ │ - @ instruction: 0x00333ab0 │ │ │ │ - mlaseq r5, ip, ip, r5 │ │ │ │ - mlaseq r2, r4, sp, r9 │ │ │ │ - eorseq r3, r3, r0, asr #24 │ │ │ │ - strheq sp, [r3], -r3 │ │ │ │ + eorseq r3, r3, r8, asr #26 │ │ │ │ + mlaseq r3, r8, fp, r3 │ │ │ │ + eorseq r5, r5, r4, lsl #27 │ │ │ │ + eorseq r9, r2, ip, ror lr │ │ │ │ + eorseq r3, r3, r8, lsr #26 │ │ │ │ + strheq sp, [r3], -ip │ │ │ │ │ │ │ │ 000cb51c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #208] @ cb604 │ │ │ │ @@ -127457,18 +127457,18 @@ │ │ │ │ b cb59c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x003875dc │ │ │ │ eorseq r4, r7, r0, lsr #21 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r7, r4, lsl #21 │ │ │ │ eorseq r4, r7, r4, asr sl │ │ │ │ - eorseq r7, r4, r8, asr #5 │ │ │ │ + @ instruction: 0x003473b0 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r4, lsr #22 │ │ │ │ - eorseq r3, r3, r4, ror r9 │ │ │ │ + eorseq r3, r3, ip, lsl #24 │ │ │ │ + eorseq r3, r3, ip, asr sl │ │ │ │ andeq r0, r0, fp, lsl r5 │ │ │ │ │ │ │ │ 000cb62c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -127618,24 +127618,24 @@ │ │ │ │ mlaseq r7, r4, r9, r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x003748bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, lsl #19 │ │ │ │ - eorseq r3, r3, r0, asr #15 │ │ │ │ + eorseq r3, r3, r4, ror sl │ │ │ │ + eorseq r3, r3, r8, lsr #17 │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ - eorseq r3, r3, r0, ror #18 │ │ │ │ - mlaseq r3, r4, r7, r3 │ │ │ │ - eorseq r3, r3, r0, lsr r9 │ │ │ │ - eorseq r3, r3, r4, ror #14 │ │ │ │ - eorseq pc, r2, r0, ror pc @ │ │ │ │ - @ instruction: 0x003338dc │ │ │ │ - eorseq r3, r3, r0, lsl r7 │ │ │ │ + eorseq r3, r3, r8, asr #20 │ │ │ │ + eorseq r3, r3, ip, ror r8 │ │ │ │ + eorseq r3, r3, r8, lsl sl │ │ │ │ + eorseq r3, r3, ip, asr #16 │ │ │ │ + eorseq r0, r3, r8, asr r0 │ │ │ │ + eorseq r3, r3, r4, asr #19 │ │ │ │ + @ instruction: 0x003337f8 │ │ │ │ │ │ │ │ 000cb8bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #260] @ cb9d8 │ │ │ │ @@ -127708,18 +127708,18 @@ │ │ │ │ eorseq r7, r8, ip, lsr r2 │ │ │ │ eorseq r4, r7, r0, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r7, r4, ror #13 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r4, r7, ip, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00346ef4 │ │ │ │ + @ instruction: 0x00346fdc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, ror #14 │ │ │ │ - eorseq r3, r3, r0, lsr #11 │ │ │ │ + eorseq r3, r3, r4, asr r8 │ │ │ │ + eorseq r3, r3, r8, lsl #13 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ │ │ │ │ 000cba08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127759,18 +127759,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r8, r4, ror #1 │ │ │ │ @ instruction: 0x003745b8 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - eorseq r3, r3, ip, asr #13 │ │ │ │ + @ instruction: 0x003337b4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x003323f8 │ │ │ │ - eorseq r3, r3, ip, asr #9 │ │ │ │ + eorseq r2, r3, r0, ror #9 │ │ │ │ + @ instruction: 0x003335b4 │ │ │ │ │ │ │ │ 000cbac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -127931,31 +127931,31 @@ │ │ │ │ ldr r2, [pc, #84] @ cbda0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r7, ip, lsl #10 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r8, lsl #6 │ │ │ │ - eorseq r3, r3, r4, asr #5 │ │ │ │ + @ instruction: 0x003333f0 │ │ │ │ + eorseq r3, r3, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ - @ instruction: 0x003332dc │ │ │ │ - mlaseq r3, r8, r2, r3 │ │ │ │ - eorseq r5, r5, r4, lsl #9 │ │ │ │ - eorseq r9, r2, ip, ror r5 │ │ │ │ - eorseq r2, r3, r8, lsr fp │ │ │ │ - @ instruction: 0x0003e9b9 │ │ │ │ - eorseq r5, r5, ip, asr r4 │ │ │ │ - eorseq r9, r2, r4, asr r5 │ │ │ │ - @ instruction: 0x003297d0 │ │ │ │ - andeq lr, r3, pc, lsr #19 │ │ │ │ - eorseq r5, r5, r4, lsr r4 │ │ │ │ - eorseq r9, r2, ip, lsr #10 │ │ │ │ - eorseq r3, r3, r4, ror #5 │ │ │ │ - andeq lr, r3, r3, asr #19 │ │ │ │ + eorseq r3, r3, r4, asr #7 │ │ │ │ + eorseq r3, r3, r0, lsl #7 │ │ │ │ + eorseq r5, r5, ip, ror #10 │ │ │ │ + eorseq r9, r2, r4, ror #12 │ │ │ │ + eorseq r2, r3, r0, lsr #24 │ │ │ │ + andeq lr, r3, r2, asr #19 │ │ │ │ + eorseq r5, r5, r4, asr #10 │ │ │ │ + eorseq r9, r2, ip, lsr r6 │ │ │ │ + @ instruction: 0x003298b8 │ │ │ │ + @ instruction: 0x0003e9b8 │ │ │ │ + eorseq r5, r5, ip, lsl r5 │ │ │ │ + eorseq r9, r2, r4, lsl r6 │ │ │ │ + eorseq r3, r3, ip, asr #7 │ │ │ │ + andeq lr, r3, ip, asr #19 │ │ │ │ │ │ │ │ 000cbda4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128042,21 +128042,21 @@ │ │ │ │ eorseq r4, r7, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r8, ip, lsl sp │ │ │ │ eorseq r4, r7, ip, ror #3 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq r4, r7, r8, lsl #3 │ │ │ │ - @ instruction: 0x003332d4 │ │ │ │ + @ instruction: 0x003333bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r8, ror #1 │ │ │ │ - eorseq r3, r3, r4, lsr #1 │ │ │ │ + @ instruction: 0x003331d0 │ │ │ │ + eorseq r3, r3, ip, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ - @ instruction: 0x0032fdb0 │ │ │ │ - eorseq sp, r2, ip, lsr #4 │ │ │ │ + mlaseq r2, r8, lr, pc @ │ │ │ │ + eorseq sp, r2, r4, lsl r3 │ │ │ │ │ │ │ │ 000cbf30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128095,18 +128095,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00386bbc │ │ │ │ mlaseq r7, r0, r0, r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r3, r3, ip, ror #3 │ │ │ │ + @ instruction: 0x003332d4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x00331ed0 │ │ │ │ - eorseq r2, r3, r4, lsr #31 │ │ │ │ + @ instruction: 0x00331fb8 │ │ │ │ + eorseq r3, r3, ip, lsl #1 │ │ │ │ │ │ │ │ 000cbff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128237,27 +128237,27 @@ │ │ │ │ ldr r2, [pc, #68] @ cc240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r7, r8, ror #31 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r0, asr r0 │ │ │ │ - eorseq r2, r3, ip, ror #27 │ │ │ │ + eorseq r3, r3, r8, lsr r1 │ │ │ │ + @ instruction: 0x00332ed4 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - eorseq r3, r3, r4, lsr #32 │ │ │ │ - eorseq r2, r3, r0, asr #27 │ │ │ │ - eorseq r4, r5, ip, lsr #31 │ │ │ │ - eorseq r9, r2, r4, lsr #1 │ │ │ │ - eorseq r3, r3, r8 │ │ │ │ - andeq lr, r3, sp, lsr lr │ │ │ │ - eorseq r4, r5, r4, lsl #31 │ │ │ │ - eorseq r9, r2, ip, ror r0 │ │ │ │ - @ instruction: 0x003292f8 │ │ │ │ - andeq lr, r3, r3, lsr lr │ │ │ │ + eorseq r3, r3, ip, lsl #2 │ │ │ │ + eorseq r2, r3, r8, lsr #29 │ │ │ │ + mlaseq r5, r4, r0, r5 │ │ │ │ + eorseq r9, r2, ip, lsl #3 │ │ │ │ + ldrsheq r3, [r3], -r0 @ │ │ │ │ + andeq lr, r3, r6, asr #28 │ │ │ │ + eorseq r5, r5, ip, rrx │ │ │ │ + eorseq r9, r2, r4, ror #2 │ │ │ │ + eorseq r9, r2, r0, ror #7 │ │ │ │ + andeq lr, r3, ip, lsr lr │ │ │ │ │ │ │ │ 000cc244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128329,20 +128329,20 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r7, r8, lsl #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r8, r0, lsl #17 │ │ │ │ eorseq r3, r7, r4, asr sp │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ eorseq r3, r7, ip, lsl #26 │ │ │ │ - eorseq r2, r3, r8, asr lr │ │ │ │ + eorseq r2, r3, r0, asr #30 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, ip, lsl #29 │ │ │ │ - eorseq r2, r3, r8, lsr #24 │ │ │ │ + eorseq r2, r3, r4, ror pc │ │ │ │ + eorseq r2, r3, r0, lsl sp │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - eorseq r6, r4, r4, asr #10 │ │ │ │ + eorseq r6, r4, ip, lsr #12 │ │ │ │ │ │ │ │ 000cc390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128381,18 +128381,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r8, ip, asr r7 │ │ │ │ eorseq r3, r7, r0, lsr ip │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ - eorseq r2, r3, ip, ror #27 │ │ │ │ + @ instruction: 0x00332ed4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r3, r0, ror sl │ │ │ │ - eorseq r2, r3, r4, asr #22 │ │ │ │ + eorseq r1, r3, r8, asr fp │ │ │ │ + eorseq r2, r3, ip, lsr #24 │ │ │ │ │ │ │ │ 000cc450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128523,27 +128523,27 @@ │ │ │ │ ldr r2, [pc, #68] @ cc6a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r7, r8, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, ip, asr #24 │ │ │ │ - eorseq r2, r3, ip, lsl #19 │ │ │ │ + eorseq r2, r3, r4, lsr sp │ │ │ │ + eorseq r2, r3, r4, ror sl │ │ │ │ andeq r0, r0, fp, asr #13 │ │ │ │ - eorseq r2, r3, r0, lsr #24 │ │ │ │ - eorseq r2, r3, r0, ror #18 │ │ │ │ - eorseq r4, r5, ip, asr #22 │ │ │ │ - eorseq r8, r2, r4, asr #24 │ │ │ │ - eorseq r2, r3, r8, lsr #23 │ │ │ │ - andeq pc, r3, r2, lsl #3 │ │ │ │ - eorseq r4, r5, r4, lsr #22 │ │ │ │ - eorseq r8, r2, ip, lsl ip │ │ │ │ - mlaseq r2, r8, lr, r8 │ │ │ │ - andeq pc, r3, r8, ror r1 @ │ │ │ │ + eorseq r2, r3, r8, lsl #26 │ │ │ │ + eorseq r2, r3, r8, asr #20 │ │ │ │ + eorseq r4, r5, r4, lsr ip │ │ │ │ + eorseq r8, r2, ip, lsr #26 │ │ │ │ + mlaseq r3, r0, ip, r2 │ │ │ │ + andeq pc, r3, fp, lsl #3 │ │ │ │ + eorseq r4, r5, ip, lsl #24 │ │ │ │ + eorseq r8, r2, r4, lsl #26 │ │ │ │ + eorseq r8, r2, r0, lsl #31 │ │ │ │ + andeq pc, r3, r1, lsl #3 │ │ │ │ │ │ │ │ 000cc6a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128615,20 +128615,20 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r7, r8, lsr #18 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r8, r0, lsr #8 │ │ │ │ @ instruction: 0x003738f4 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ eorseq r3, r7, ip, lsr #17 │ │ │ │ - @ instruction: 0x003329f8 │ │ │ │ + eorseq r2, r3, r0, ror #21 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r8, lsl #21 │ │ │ │ - eorseq r2, r3, r8, asr #15 │ │ │ │ + eorseq r2, r3, r0, ror fp │ │ │ │ + @ instruction: 0x003328b0 │ │ │ │ andeq r0, r0, fp, asr #13 │ │ │ │ - eorseq r6, r4, r4, ror #1 │ │ │ │ + eorseq r6, r4, ip, asr #3 │ │ │ │ │ │ │ │ 000cc7f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128682,18 +128682,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003862fc │ │ │ │ @ instruction: 0x003737d0 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003328dc │ │ │ │ + eorseq r2, r3, r4, asr #19 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r0, asr #14 │ │ │ │ - @ instruction: 0x003326b0 │ │ │ │ + eorseq r2, r3, r8, lsr #16 │ │ │ │ + mlaseq r3, r8, r7, r2 │ │ │ │ │ │ │ │ 000cc8ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128732,18 +128732,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r8, r0, lsl #4 │ │ │ │ @ instruction: 0x003736d4 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ - @ instruction: 0x003328d8 │ │ │ │ + eorseq r2, r3, r0, asr #19 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r3, r4, lsl r5 │ │ │ │ - eorseq r2, r3, r8, ror #11 │ │ │ │ + @ instruction: 0x003315fc │ │ │ │ + @ instruction: 0x003326d0 │ │ │ │ │ │ │ │ 000cc9ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -128901,31 +128901,31 @@ │ │ │ │ ldr r2, [pc, #84] @ ccc78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r7, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r4, lsr #8 │ │ │ │ - eorseq r2, r3, r0, ror #7 │ │ │ │ + eorseq r2, r3, ip, lsl #10 │ │ │ │ + eorseq r2, r3, r8, asr #9 │ │ │ │ andeq r0, r0, lr, ror #16 │ │ │ │ - @ instruction: 0x003323f8 │ │ │ │ - @ instruction: 0x003323b4 │ │ │ │ - eorseq r4, r5, r0, lsr #11 │ │ │ │ - mlaseq r2, ip, r6, r8 │ │ │ │ - eorseq r1, r3, r8, asr ip │ │ │ │ - andeq r1, r4, lr, lsl #3 │ │ │ │ - eorseq r4, r5, ip, ror r5 │ │ │ │ - eorseq r8, r2, r8, ror r6 │ │ │ │ - @ instruction: 0x003288f4 │ │ │ │ - andeq r1, r4, r4, lsl #3 │ │ │ │ - eorseq r4, r5, r8, asr r5 │ │ │ │ - eorseq r8, r2, r4, asr r6 │ │ │ │ - eorseq r2, r3, ip, lsl #8 │ │ │ │ - muleq r4, r8, r1 │ │ │ │ + eorseq r2, r3, r0, ror #9 │ │ │ │ + mlaseq r3, ip, r4, r2 │ │ │ │ + eorseq r4, r5, r8, lsl #13 │ │ │ │ + eorseq r8, r2, r4, lsl #15 │ │ │ │ + eorseq r1, r3, r0, asr #26 │ │ │ │ + muleq r4, r7, r1 │ │ │ │ + eorseq r4, r5, r4, ror #12 │ │ │ │ + eorseq r8, r2, r0, ror #14 │ │ │ │ + @ instruction: 0x003289dc │ │ │ │ + andeq r1, r4, sp, lsl #3 │ │ │ │ + eorseq r4, r5, r0, asr #12 │ │ │ │ + eorseq r8, r2, ip, lsr r7 │ │ │ │ + @ instruction: 0x003324f4 │ │ │ │ + andeq r1, r4, r1, lsr #3 │ │ │ │ │ │ │ │ 000ccc7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -129012,21 +129012,21 @@ │ │ │ │ eorseq r3, r7, r0, asr r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r8, r4, asr #28 │ │ │ │ eorseq r3, r7, r4, lsl r3 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x003732b0 │ │ │ │ - @ instruction: 0x003324f0 │ │ │ │ + @ instruction: 0x003325d8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r0, lsl r2 │ │ │ │ - eorseq r2, r3, ip, asr #3 │ │ │ │ + @ instruction: 0x003322f8 │ │ │ │ + @ instruction: 0x003322b4 │ │ │ │ andeq r0, r0, lr, ror #16 │ │ │ │ - @ instruction: 0x0032eed8 │ │ │ │ - eorseq ip, r2, r4, asr r3 │ │ │ │ + eorseq lr, r2, r0, asr #31 │ │ │ │ + eorseq ip, r2, ip, lsr r4 │ │ │ │ │ │ │ │ 000cce08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -129080,18 +129080,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r5, r8, r4, ror #25 │ │ │ │ @ instruction: 0x003731b8 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003323b8 │ │ │ │ + eorseq r2, r3, r0, lsr #9 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r8, lsr #2 │ │ │ │ - mlaseq r3, r8, r0, r2 │ │ │ │ + eorseq r2, r3, r0, lsl r2 │ │ │ │ + eorseq r2, r3, r0, lsl #3 │ │ │ │ │ │ │ │ 000ccf04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #204] @ ccfe8 │ │ │ │ @@ -129143,23 +129143,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r4, r5, r4, asr r2 │ │ │ │ - eorseq r1, r3, r8, ror r1 │ │ │ │ - eorseq pc, r4, r4, lsr #2 │ │ │ │ + eorseq r4, r5, ip, lsr r3 │ │ │ │ + eorseq r1, r3, r0, ror #4 │ │ │ │ + eorseq pc, r4, ip, lsl #4 │ │ │ │ eorseq r3, r7, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003322d0 │ │ │ │ + @ instruction: 0x003323b8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaseq r3, r4, pc, r1 @ │ │ │ │ + eorseq r2, r3, ip, ror r0 │ │ │ │ andeq r0, r0, lr, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #236] @ cd114 │ │ │ │ ldr r3, [pc, #236] @ cd118 │ │ │ │ @@ -129222,15 +129222,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b cd0e0 │ │ │ │ @ instruction: 0x00372fd0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ eorseq r8, r9, r0, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r2, ip, lsr #8 │ │ │ │ + eorseq r8, r2, r4, lsl r5 │ │ │ │ │ │ │ │ 000cd128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -129284,18 +129284,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r5, r8, r4, asr #19 │ │ │ │ mlaseq r7, r8, lr, r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrheq r2, [r3], -r8 @ │ │ │ │ + eorseq r2, r3, r0, lsr #3 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r3, r8, lsl #28 │ │ │ │ - eorseq r1, r3, r8, ror sp │ │ │ │ + @ instruction: 0x00331ef0 │ │ │ │ + eorseq r1, r3, r0, ror #28 │ │ │ │ │ │ │ │ 000cd224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -129372,24 +129372,24 @@ │ │ │ │ ldr r2, [pc, #56] @ cd390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00372db8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r3, r8, lsr #31 │ │ │ │ - eorseq r1, r3, r8, ror #24 │ │ │ │ + mlaseq r3, r0, r0, r2 │ │ │ │ + eorseq r1, r3, r0, asr sp │ │ │ │ @ instruction: 0x000009b5 │ │ │ │ - eorseq r1, r3, ip, ror pc │ │ │ │ - eorseq r1, r3, ip, lsr ip │ │ │ │ + eorseq r2, r3, r4, rrx │ │ │ │ + eorseq r1, r3, r4, lsr #26 │ │ │ │ andeq r0, r0, r5, asr #19 │ │ │ │ - eorseq r3, r5, r8, lsr #28 │ │ │ │ - eorseq r7, r2, r0, lsr #30 │ │ │ │ - eorseq r1, r3, r0, ror #30 │ │ │ │ - andeq r1, r4, r4, lsl r7 │ │ │ │ + eorseq r3, r5, r0, lsl pc │ │ │ │ + eorseq r8, r2, r8 │ │ │ │ + eorseq r2, r3, r8, asr #32 │ │ │ │ + andeq r1, r4, sp, lsl r7 │ │ │ │ │ │ │ │ 000cd394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ cd428 │ │ │ │ @@ -129476,16 +129476,16 @@ │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r7, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsl #18 │ │ │ │ - @ instruction: 0x003308fc │ │ │ │ - @ instruction: 0x00331df0 │ │ │ │ + eorseq r0, r3, r4, ror #19 │ │ │ │ + @ instruction: 0x00331ed8 │ │ │ │ │ │ │ │ 000cd504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #376] @ cd694 │ │ │ │ @@ -129588,22 +129588,22 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00372abc │ │ │ │ @ instruction: 0x000005bc │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r7, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq r1, r3, r4, ror #25 │ │ │ │ + eorseq r1, r3, ip, asr #27 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, ror #25 │ │ │ │ - eorseq r1, r3, r0, ror #25 │ │ │ │ - @ instruction: 0x00331cb0 │ │ │ │ - @ instruction: 0x00331cb4 │ │ │ │ - eorseq r1, r3, r8, lsl #25 │ │ │ │ - eorseq r1, r3, ip, lsl #25 │ │ │ │ + eorseq r1, r3, r8, asr #27 │ │ │ │ + eorseq r1, r3, r8, asr #27 │ │ │ │ + mlaseq r3, r8, sp, r1 │ │ │ │ + mlaseq r3, ip, sp, r1 │ │ │ │ + eorseq r1, r3, r0, ror sp │ │ │ │ + eorseq r1, r3, r4, ror sp │ │ │ │ │ │ │ │ 000cd6d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #328] @ cd834 │ │ │ │ @@ -129690,22 +129690,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r8, r4, lsr #8 │ │ │ │ @ instruction: 0x003728d8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r7, r0, asr r8 │ │ │ │ - eorseq r3, r5, r8, ror r9 │ │ │ │ - eorseq r7, r2, r4, ror sl │ │ │ │ - eorseq r1, r3, r4, lsr #22 │ │ │ │ - @ instruction: 0x000456ba │ │ │ │ - eorseq r3, r5, r4, asr r9 │ │ │ │ - eorseq r7, r2, r0, asr sl │ │ │ │ - @ instruction: 0x00331af4 │ │ │ │ - @ instruction: 0x000456b9 │ │ │ │ + eorseq r3, r5, r0, ror #20 │ │ │ │ + eorseq r7, r2, ip, asr fp │ │ │ │ + eorseq r1, r3, ip, lsl #24 │ │ │ │ + andeq r5, r4, r3, asr #13 │ │ │ │ + eorseq r3, r5, ip, lsr sl │ │ │ │ + eorseq r7, r2, r8, lsr fp │ │ │ │ + @ instruction: 0x00331bdc │ │ │ │ + andeq r5, r4, r2, asr #13 │ │ │ │ │ │ │ │ 000cd864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #172] @ cd928 │ │ │ │ @@ -129753,18 +129753,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r7, ip, ror r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r4, r0, lsr r6 │ │ │ │ - eorseq r1, r3, r8, lsr #20 │ │ │ │ - @ instruction: 0x0034c5f8 │ │ │ │ - @ instruction: 0x003319f0 │ │ │ │ + eorseq ip, r4, r8, lsl r7 │ │ │ │ + eorseq r1, r3, r0, lsl fp │ │ │ │ + eorseq ip, r4, r0, ror #13 │ │ │ │ + @ instruction: 0x00331ad8 │ │ │ │ b cd864 │ │ │ │ │ │ │ │ 000cd94c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129813,18 +129813,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r7, r4, r6, r2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r4, ror r9 │ │ │ │ - eorseq r1, r3, r0, asr #18 │ │ │ │ - eorseq r1, r3, ip, lsr r9 │ │ │ │ - eorseq r1, r3, r8, lsl #18 │ │ │ │ + eorseq r1, r3, ip, asr sl │ │ │ │ + eorseq r1, r3, r8, lsr #20 │ │ │ │ + eorseq r1, r3, r4, lsr #20 │ │ │ │ + @ instruction: 0x003319f0 │ │ │ │ │ │ │ │ 000cda30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -129932,19 +129932,19 @@ │ │ │ │ eorseq r2, r7, r8, ror #10 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x003724fc │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r1, r3, r0, ror #15 │ │ │ │ + eorseq r1, r3, r8, asr #17 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, asr #15 │ │ │ │ - eorseq r1, r3, ip, lsl #15 │ │ │ │ - eorseq r1, r3, ip, ror r7 │ │ │ │ + eorseq r1, r3, r8, lsr #17 │ │ │ │ + eorseq r1, r3, r4, ror r8 │ │ │ │ + eorseq r1, r3, r4, ror #16 │ │ │ │ │ │ │ │ 000cdc08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -129965,16 +129965,16 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #102 @ 0x66 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003723d0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, lsl #14 │ │ │ │ - @ instruction: 0x003316b0 │ │ │ │ + eorseq r1, r3, r8, ror #15 │ │ │ │ + mlaseq r3, r8, r7, r1 │ │ │ │ │ │ │ │ 000cdc78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130050,18 +130050,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r8, ip, asr #28 │ │ │ │ eorseq r2, r7, r0, lsr #6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r2, r7, r8, ror #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x003315d4 │ │ │ │ + @ instruction: 0x003316bc │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x003315d4 │ │ │ │ - eorseq r1, r3, r0, lsl #11 │ │ │ │ + @ instruction: 0x003316bc │ │ │ │ + eorseq r1, r3, r8, ror #12 │ │ │ │ │ │ │ │ 000cddcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #172] @ cde90 │ │ │ │ @@ -130109,18 +130109,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r7, r4, lsl r2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, lsr #10 │ │ │ │ - eorseq r1, r3, r0, asr #9 │ │ │ │ - eorseq r1, r3, r8, ror #9 │ │ │ │ - eorseq r1, r3, r8, lsl #9 │ │ │ │ + eorseq r1, r3, r8, lsl #12 │ │ │ │ + eorseq r1, r3, r8, lsr #11 │ │ │ │ + @ instruction: 0x003315d0 │ │ │ │ + eorseq r1, r3, r0, ror r5 │ │ │ │ │ │ │ │ 000cdeb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130171,18 +130171,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, ip, lsr ip │ │ │ │ eorseq r2, r7, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x003313f0 │ │ │ │ + @ instruction: 0x003314d8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, lsl #8 │ │ │ │ - mlaseq r3, ip, r3, r1 │ │ │ │ + eorseq r1, r3, r8, ror #9 │ │ │ │ + eorseq r1, r3, r4, lsl #9 │ │ │ │ │ │ │ │ 000cdfa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #172] @ ce064 │ │ │ │ @@ -130230,18 +130230,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r7, r0, asr #32 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r4, asr r3 │ │ │ │ - eorseq r1, r3, ip, ror #5 │ │ │ │ - eorseq r1, r3, ip, lsl r3 │ │ │ │ - @ instruction: 0x003312b4 │ │ │ │ + eorseq r1, r3, ip, lsr r4 │ │ │ │ + @ instruction: 0x003313d4 │ │ │ │ + eorseq r1, r3, r4, lsl #8 │ │ │ │ + mlaseq r3, ip, r3, r1 │ │ │ │ │ │ │ │ 000ce084 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130292,18 +130292,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, r8, ror #20 │ │ │ │ eorseq r1, r7, ip, lsr pc │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r1, r3, ip, lsl r2 │ │ │ │ + eorseq r1, r3, r4, lsl #6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r4, lsr r2 │ │ │ │ - eorseq r1, r3, r8, asr #3 │ │ │ │ + eorseq r1, r3, ip, lsl r3 │ │ │ │ + @ instruction: 0x003312b0 │ │ │ │ │ │ │ │ 000ce174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #172] @ ce238 │ │ │ │ @@ -130351,18 +130351,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r7, ip, ror #28 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, ip, lsl #3 │ │ │ │ - eorseq r1, r3, r8, lsl r1 │ │ │ │ - eorseq r1, r3, r4, asr r1 │ │ │ │ - eorseq r1, r3, r0, ror #1 │ │ │ │ + eorseq r1, r3, r4, ror r2 │ │ │ │ + eorseq r1, r3, r0, lsl #4 │ │ │ │ + eorseq r1, r3, ip, lsr r2 │ │ │ │ + eorseq r1, r3, r8, asr #3 │ │ │ │ │ │ │ │ 000ce258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130413,18 +130413,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r8, r4, r8, r4 │ │ │ │ eorseq r1, r7, r8, ror #26 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r1, r3, r8, asr #32 │ │ │ │ + eorseq r1, r3, r0, lsr r1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, ip, rrx │ │ │ │ - @ instruction: 0x00330ff4 │ │ │ │ + eorseq r1, r3, r4, asr r1 │ │ │ │ + ldrsbeq r1, [r3], -ip @ │ │ │ │ │ │ │ │ 000ce348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130463,18 +130463,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, r4, lsr #15 │ │ │ │ eorseq r1, r7, r8, ror ip │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ - eorseq r0, r3, r8, asr #31 │ │ │ │ + ldrheq r1, [r3], -r0 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032fab8 │ │ │ │ - eorseq r0, r3, ip, lsr #30 │ │ │ │ + eorseq pc, r2, r0, lsr #23 │ │ │ │ + eorseq r1, r3, r4, lsl r0 │ │ │ │ │ │ │ │ 000ce408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -130574,22 +130574,22 @@ │ │ │ │ ldr r2, [pc, #48] @ ce5c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00371bd4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r6, r4, r4, lsr #23 │ │ │ │ - eorseq r0, r3, r8, asr #27 │ │ │ │ - eorseq r6, r4, r8, ror fp │ │ │ │ - mlaseq r3, ip, sp, r0 │ │ │ │ - eorseq r2, r5, r4, ror #23 │ │ │ │ - eorseq r6, r2, r0, ror #25 │ │ │ │ - eorseq r6, r2, ip, asr pc │ │ │ │ - muleq r4, r8, r0 │ │ │ │ + eorseq r6, r4, ip, lsl #25 │ │ │ │ + @ instruction: 0x00330eb0 │ │ │ │ + eorseq r6, r4, r0, ror #24 │ │ │ │ + eorseq r0, r3, r4, lsl #29 │ │ │ │ + eorseq r2, r5, ip, asr #25 │ │ │ │ + eorseq r6, r2, r8, asr #27 │ │ │ │ + eorseq r7, r2, r4, asr #32 │ │ │ │ + andeq r6, r4, r1, lsr #1 │ │ │ │ │ │ │ │ 000ce5cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130640,18 +130640,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, r0, lsr #10 │ │ │ │ @ instruction: 0x003719f4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x00330cd4 │ │ │ │ + @ instruction: 0x00330dbc │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r6, r4, r0, ror #20 │ │ │ │ - eorseq r0, r3, r0, lsl #25 │ │ │ │ + eorseq r6, r4, r8, asr #22 │ │ │ │ + eorseq r0, r3, r8, ror #26 │ │ │ │ │ │ │ │ 000ce6bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130717,18 +130717,18 @@ │ │ │ │ eorseq r4, r8, r0, lsr r4 │ │ │ │ eorseq r1, r7, r4, lsl #18 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x00330bb0 │ │ │ │ + mlaseq r3, r8, ip, r0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, ip, asr #16 │ │ │ │ - eorseq r0, r3, ip, asr fp │ │ │ │ + eorseq r0, r3, r4, lsr r9 │ │ │ │ + eorseq r0, r3, r4, asr #24 │ │ │ │ │ │ │ │ 000ce7e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #504] @ ce9f8 │ │ │ │ @@ -130863,25 +130863,25 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003717d4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ @ instruction: 0x003716f8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, ip, lsr sl │ │ │ │ - mlaseq r3, ip, r9, r0 │ │ │ │ + eorseq r0, r3, r4, lsr #22 │ │ │ │ + eorseq r0, r3, r4, lsl #21 │ │ │ │ andeq r0, r0, fp, lsl r1 │ │ │ │ - eorseq r0, r3, r8, lsl #20 │ │ │ │ - eorseq r0, r3, r8, ror #18 │ │ │ │ - eorseq r0, r3, r0, ror #19 │ │ │ │ - eorseq r0, r3, r0, asr #18 │ │ │ │ - mlaseq r5, r0, r7, r2 │ │ │ │ - eorseq r6, r2, ip, lsl #17 │ │ │ │ - eorseq r6, r2, r0, asr #17 │ │ │ │ - andeq r6, r4, fp, ror #8 │ │ │ │ + @ instruction: 0x00330af0 │ │ │ │ + eorseq r0, r3, r0, asr sl │ │ │ │ + eorseq r0, r3, r8, asr #21 │ │ │ │ + eorseq r0, r3, r8, lsr #20 │ │ │ │ + eorseq r2, r5, r8, ror r8 │ │ │ │ + eorseq r6, r2, r4, ror r9 │ │ │ │ + eorseq r6, r2, r8, lsr #19 │ │ │ │ + andeq r6, r4, r4, ror r4 │ │ │ │ │ │ │ │ 000cea44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130920,18 +130920,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, r8, lsr #1 │ │ │ │ eorseq r1, r7, ip, ror r5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq pc, r2, r8, lsl r7 @ │ │ │ │ + eorseq pc, r2, r0, lsl #16 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, ip, asr #17 │ │ │ │ - eorseq r0, r3, ip, lsr #16 │ │ │ │ + @ instruction: 0x003309b4 │ │ │ │ + eorseq r0, r3, r4, lsl r9 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ │ │ │ │ 000ceb08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -130971,18 +130971,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r4, ror #31 │ │ │ │ @ instruction: 0x003714b8 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ - eorseq r0, r3, r0, lsr r8 │ │ │ │ + eorseq r0, r3, r8, lsl r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032f2f8 │ │ │ │ - eorseq r0, r3, ip, ror #14 │ │ │ │ + eorseq pc, r2, r0, ror #7 │ │ │ │ + eorseq r0, r3, r4, asr r8 │ │ │ │ │ │ │ │ 000cebc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -131082,23 +131082,23 @@ │ │ │ │ ldr r2, [pc, #52] @ ced8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2320 @ 0x910 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r7, r4, lsl r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, ip, ror #12 │ │ │ │ - eorseq r0, r3, r4, lsl #12 │ │ │ │ + eorseq r0, r3, r4, asr r7 │ │ │ │ + eorseq r0, r3, ip, ror #13 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - eorseq r0, r3, r0, asr #12 │ │ │ │ - @ instruction: 0x003305d8 │ │ │ │ - eorseq r2, r5, r4, lsr #8 │ │ │ │ - eorseq r6, r2, r0, lsr #10 │ │ │ │ - mlaseq r2, ip, r7, r6 │ │ │ │ - muleq r4, sl, r9 │ │ │ │ + eorseq r0, r3, r8, lsr #14 │ │ │ │ + eorseq r0, r3, r0, asr #13 │ │ │ │ + eorseq r2, r5, ip, lsl #10 │ │ │ │ + eorseq r6, r2, r8, lsl #12 │ │ │ │ + eorseq r6, r2, r4, lsl #17 │ │ │ │ + andeq r6, r4, r3, lsr #19 │ │ │ │ │ │ │ │ 000ced90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -131137,18 +131137,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, ip, asr sp │ │ │ │ eorseq r1, r7, r0, lsr r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq pc, r2, ip, asr #7 │ │ │ │ + @ instruction: 0x0032f4b4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, r8, asr #10 │ │ │ │ - eorseq r0, r3, r0, ror #9 │ │ │ │ + eorseq r0, r3, r0, lsr r6 │ │ │ │ + eorseq r0, r3, r8, asr #11 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ │ │ │ │ 000cee54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -131188,18 +131188,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r8, r8, ip, r3 │ │ │ │ eorseq r1, r7, ip, ror #2 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ - eorseq r0, r3, r8, lsl #10 │ │ │ │ + @ instruction: 0x003305f0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, ip, lsr #31 │ │ │ │ - eorseq r0, r3, r0, lsr #8 │ │ │ │ + mlaseq r2, r4, r0, pc @ │ │ │ │ + eorseq r0, r3, r8, lsl #10 │ │ │ │ │ │ │ │ 000cef14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -131300,22 +131300,22 @@ │ │ │ │ ldr r2, [pc, #48] @ cf0d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r7, r8, asr #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, r0, lsr r3 │ │ │ │ - @ instruction: 0x003302bc │ │ │ │ - eorseq r0, r3, r4, lsl #6 │ │ │ │ - mlaseq r3, r0, r2, r0 │ │ │ │ - ldrsbeq r2, [r5], -r8 @ │ │ │ │ - @ instruction: 0x003261d0 │ │ │ │ - eorseq r6, r2, ip, asr #8 │ │ │ │ - andeq r6, r4, r2, asr sp │ │ │ │ + eorseq r0, r3, r8, lsl r4 │ │ │ │ + eorseq r0, r3, r4, lsr #7 │ │ │ │ + eorseq r0, r3, ip, ror #7 │ │ │ │ + eorseq r0, r3, r8, ror r3 │ │ │ │ + eorseq r2, r5, r0, asr #3 │ │ │ │ + @ instruction: 0x003262b8 │ │ │ │ + eorseq r6, r2, r4, lsr r5 │ │ │ │ + andeq r6, r4, fp, asr sp │ │ │ │ │ │ │ │ 000cf0dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -131354,18 +131354,18 @@ │ │ │ │ mov r2, #304 @ 0x130 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r0, lsl sl │ │ │ │ eorseq r0, r7, r4, ror #29 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq pc, r2, r0, lsl #1 │ │ │ │ + eorseq pc, r2, r8, ror #2 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, r0, lsl r2 │ │ │ │ - mlaseq r3, r8, r1, r0 │ │ │ │ + @ instruction: 0x003302f8 │ │ │ │ + eorseq r0, r3, r0, lsl #5 │ │ │ │ │ │ │ │ 000cf19c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -131413,18 +131413,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r0, asr r9 │ │ │ │ eorseq r0, r7, r4, lsr #28 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq lr, r2, r0, lsr #31 │ │ │ │ + eorseq pc, r2, r8, lsl #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, r4, lsr #3 │ │ │ │ - ldrheq r0, [r3], -r4 @ │ │ │ │ + eorseq r0, r3, ip, lsl #5 │ │ │ │ + mlaseq r3, ip, r1, r0 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ │ │ │ │ 000cf284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -131479,18 +131479,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r8, ror #16 │ │ │ │ eorseq r0, r7, ip, lsr sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq lr, r2, r4, lsr #29 │ │ │ │ + eorseq lr, r2, ip, lsl #31 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, ip, lsr #25 │ │ │ │ - @ instruction: 0x0032ffbc │ │ │ │ + mlaseq r2, r4, sp, pc @ │ │ │ │ + eorseq r0, r3, r4, lsr #1 │ │ │ │ │ │ │ │ 000cf380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ @@ -131595,26 +131595,26 @@ │ │ │ │ ldr r2, [pc, #64] @ cf564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r7, ip, asr ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r8, lsl #30 │ │ │ │ - eorseq pc, r2, r4, ror #28 │ │ │ │ - @ instruction: 0x0032fed4 │ │ │ │ - eorseq pc, r2, r4, lsr lr @ │ │ │ │ - eorseq r1, r5, r4, lsl #25 │ │ │ │ - eorseq r5, r2, ip, ror sp │ │ │ │ - eorseq r5, r2, r0, lsl #28 │ │ │ │ - andeq r7, r4, r3, lsl #7 │ │ │ │ - eorseq r1, r5, ip, asr ip │ │ │ │ - eorseq r5, r2, r4, asr sp │ │ │ │ - eorseq pc, r2, r0, asr r7 @ │ │ │ │ - andeq r7, r4, r5, lsl #7 │ │ │ │ + @ instruction: 0x0032fff0 │ │ │ │ + eorseq pc, r2, ip, asr #30 │ │ │ │ + @ instruction: 0x0032ffbc │ │ │ │ + eorseq pc, r2, ip, lsl pc @ │ │ │ │ + eorseq r1, r5, ip, ror #26 │ │ │ │ + eorseq r5, r2, r4, ror #28 │ │ │ │ + eorseq r5, r2, r8, ror #29 │ │ │ │ + andeq r7, r4, ip, lsl #7 │ │ │ │ + eorseq r1, r5, r4, asr #26 │ │ │ │ + eorseq r5, r2, ip, lsr lr │ │ │ │ + eorseq pc, r2, r8, lsr r8 @ │ │ │ │ + andeq r7, r4, lr, lsl #7 │ │ │ │ │ │ │ │ 000cf568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -131653,18 +131653,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r4, lsl #11 │ │ │ │ eorseq r0, r7, r8, asr sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq ip, r2, ip, ror #21 │ │ │ │ + @ instruction: 0x0032cbd4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r8, lsr #27 │ │ │ │ - eorseq pc, r2, r8, lsl #26 │ │ │ │ + mlaseq r2, r0, lr, pc @ │ │ │ │ + @ instruction: 0x0032fdf0 │ │ │ │ andeq r0, r0, lr, lsr #3 │ │ │ │ │ │ │ │ 000cf62c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -131937,28 +131937,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r7, ip, lsr #19 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r8, lsl #23 │ │ │ │ - eorseq pc, r2, r0, asr fp @ │ │ │ │ - eorseq pc, r2, r8, ror #19 │ │ │ │ - @ instruction: 0x0032f9b4 │ │ │ │ - eorseq pc, r2, r8, lsr #18 │ │ │ │ - @ instruction: 0x0032f8f4 │ │ │ │ - eorseq r1, r5, r4, asr #14 │ │ │ │ - eorseq r5, r2, ip, lsr r8 │ │ │ │ - eorseq pc, r2, r8, lsr r2 @ │ │ │ │ - ldrdeq r7, [r4], -r4 │ │ │ │ - eorseq r1, r5, ip, lsl r7 │ │ │ │ - eorseq r5, r2, r4, lsl r8 │ │ │ │ - @ instruction: 0x003258b0 │ │ │ │ - ldrdeq r7, [r4], -sl │ │ │ │ + eorseq pc, r2, r0, ror ip @ │ │ │ │ + eorseq pc, r2, r8, lsr ip @ │ │ │ │ + @ instruction: 0x0032fad0 │ │ │ │ + mlaseq r2, ip, sl, pc @ │ │ │ │ + eorseq pc, r2, r0, lsl sl @ │ │ │ │ + @ instruction: 0x0032f9dc │ │ │ │ + eorseq r1, r5, ip, lsr #16 │ │ │ │ + eorseq r5, r2, r4, lsr #18 │ │ │ │ + eorseq pc, r2, r0, lsr #6 │ │ │ │ + ldrdeq r7, [r4], -sp │ │ │ │ + eorseq r1, r5, r4, lsl #16 │ │ │ │ + @ instruction: 0x003258fc │ │ │ │ + mlaseq r2, r8, r9, r5 │ │ │ │ + andeq r7, r4, r3, ror #7 │ │ │ │ │ │ │ │ 000cfab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #180] @ cfb84 │ │ │ │ @@ -132006,19 +132006,19 @@ │ │ │ │ ldr r2, [pc, #36] @ cfb9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r7, r8, lsr #10 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq ip, r2, ip, ror r5 │ │ │ │ - eorseq r1, r5, r8, lsl #12 │ │ │ │ - eorseq r5, r2, r0, lsl #14 │ │ │ │ - mlaseq r2, r0, r8, pc @ │ │ │ │ - andeq r7, r4, r0, asr r4 │ │ │ │ + eorseq ip, r2, r4, ror #12 │ │ │ │ + @ instruction: 0x003516f0 │ │ │ │ + eorseq r5, r2, r8, ror #15 │ │ │ │ + eorseq pc, r2, r8, ror r9 @ │ │ │ │ + andeq r7, r4, r9, asr r4 │ │ │ │ │ │ │ │ 000cfba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132104,20 +132104,20 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r8, r4, lsr #30 │ │ │ │ @ instruction: 0x003703f8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r0, r7, ip, lsl #7 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq ip, r2, r0, lsr #8 │ │ │ │ + eorseq ip, r2, r8, lsl #10 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r0, ror r6 @ │ │ │ │ - eorseq pc, r2, ip, lsr r6 @ │ │ │ │ + eorseq pc, r2, r8, asr r7 @ │ │ │ │ + eorseq pc, r2, r4, lsr #14 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ - eorseq ip, r2, r8, ror #7 │ │ │ │ + @ instruction: 0x0032c4d0 │ │ │ │ │ │ │ │ 000cfd24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132156,18 +132156,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r8, asr #27 │ │ │ │ mlaseq r7, ip, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - eorseq pc, r2, r0, lsl #13 │ │ │ │ + eorseq pc, r2, r8, ror #14 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - ldrsbeq lr, [r2], -ip @ │ │ │ │ - eorseq pc, r2, r0, asr r5 @ │ │ │ │ + eorseq lr, r2, r4, asr #3 │ │ │ │ + eorseq pc, r2, r8, lsr r6 @ │ │ │ │ │ │ │ │ 000cfde4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -132268,22 +132268,22 @@ │ │ │ │ ldr r2, [pc, #48] @ cffa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003701f8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r5, r4, r8, asr #3 │ │ │ │ - eorseq pc, r2, ip, ror #7 │ │ │ │ - mlaseq r4, ip, r1, r5 │ │ │ │ - eorseq pc, r2, r0, asr #7 │ │ │ │ - eorseq r1, r5, r8, lsl #4 │ │ │ │ - eorseq r5, r2, r0, lsl #6 │ │ │ │ - eorseq r5, r2, ip, ror r5 │ │ │ │ - @ instruction: 0x000476be │ │ │ │ + @ instruction: 0x003452b0 │ │ │ │ + @ instruction: 0x0032f4d4 │ │ │ │ + eorseq r5, r4, r4, lsl #5 │ │ │ │ + eorseq pc, r2, r8, lsr #9 │ │ │ │ + @ instruction: 0x003512f0 │ │ │ │ + eorseq r5, r2, r8, ror #7 │ │ │ │ + eorseq r5, r2, r4, ror #12 │ │ │ │ + andeq r7, r4, r7, asr #13 │ │ │ │ │ │ │ │ 000cffac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132322,18 +132322,18 @@ │ │ │ │ mov r2, #452 @ 0x1c4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r0, asr #22 │ │ │ │ eorseq r0, r7, r4, lsl r0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq ip, r2, r8, lsr #1 │ │ │ │ + mlaseq r2, r0, r1, ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r5, r4, r8, lsr #1 │ │ │ │ - eorseq pc, r2, r8, asr #5 │ │ │ │ + mlaseq r4, r0, r1, r5 │ │ │ │ + @ instruction: 0x0032f3b0 │ │ │ │ │ │ │ │ 000d006c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132372,18 +132372,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r0, lsl #21 │ │ │ │ eorseq pc, r6, r4, asr pc @ │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - eorseq pc, r2, r8, asr r3 @ │ │ │ │ + eorseq pc, r2, r0, asr #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaseq r2, r4, sp, sp │ │ │ │ - eorseq pc, r2, r8, lsl #4 │ │ │ │ + eorseq sp, r2, ip, ror lr │ │ │ │ + @ instruction: 0x0032f2f0 │ │ │ │ │ │ │ │ 000d012c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -132484,23 +132484,23 @@ │ │ │ │ ldr r2, [pc, #52] @ d02f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0036feb0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r8, lsl #2 │ │ │ │ - eorseq pc, r2, r0, lsr #1 │ │ │ │ + @ instruction: 0x0032f1f0 │ │ │ │ + eorseq pc, r2, r8, lsl #3 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ - ldrsbeq pc, [r2], -ip @ │ │ │ │ - eorseq pc, r2, r4, ror r0 @ │ │ │ │ - eorseq r0, r5, r0, asr #29 │ │ │ │ - @ instruction: 0x00324fb8 │ │ │ │ - eorseq r5, r2, r4, lsr r2 │ │ │ │ - @ instruction: 0x000478b2 │ │ │ │ + eorseq pc, r2, r4, asr #3 │ │ │ │ + eorseq pc, r2, ip, asr r1 @ │ │ │ │ + eorseq r0, r5, r8, lsr #31 │ │ │ │ + eorseq r5, r2, r0, lsr #1 │ │ │ │ + eorseq r5, r2, ip, lsl r3 │ │ │ │ + @ instruction: 0x000478bb │ │ │ │ │ │ │ │ 000d02f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132539,18 +132539,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003827f4 │ │ │ │ eorseq pc, r6, r8, asr #25 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq fp, r2, ip, asr sp │ │ │ │ + eorseq fp, r2, r4, asr #28 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, r0, ror #31 │ │ │ │ - eorseq lr, r2, r8, ror pc │ │ │ │ + eorseq pc, r2, r8, asr #1 │ │ │ │ + eorseq pc, r2, r0, rrx │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 000d03bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -132591,18 +132591,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r0, lsr r7 │ │ │ │ eorseq pc, r6, r0, lsl #24 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ - eorseq pc, r2, r8, lsr #32 │ │ │ │ + eorseq pc, r2, r0, lsl r1 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r0, asr #20 │ │ │ │ - @ instruction: 0x0032eeb4 │ │ │ │ + eorseq sp, r2, r8, lsr #22 │ │ │ │ + mlaseq r2, ip, pc, lr @ │ │ │ │ │ │ │ │ 000d0480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -132702,23 +132702,23 @@ │ │ │ │ ldr r2, [pc, #52] @ d0644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2560 @ 0xa00 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r6, ip, asr fp @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, r0, asr #27 │ │ │ │ - eorseq lr, r2, ip, asr #26 │ │ │ │ + eorseq lr, r2, r8, lsr #29 │ │ │ │ + eorseq lr, r2, r4, lsr lr │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ - mlaseq r2, r4, sp, lr │ │ │ │ - eorseq lr, r2, r0, lsr #26 │ │ │ │ - eorseq r0, r5, ip, ror #22 │ │ │ │ - eorseq r4, r2, r8, ror #24 │ │ │ │ - eorseq r4, r2, r4, ror #29 │ │ │ │ - andeq r7, r4, r6, lsr #21 │ │ │ │ + eorseq lr, r2, ip, ror lr │ │ │ │ + eorseq lr, r2, r8, lsl #28 │ │ │ │ + eorseq r0, r5, r4, asr ip │ │ │ │ + eorseq r4, r2, r0, asr sp │ │ │ │ + eorseq r4, r2, ip, asr #31 │ │ │ │ + andeq r7, r4, pc, lsr #21 │ │ │ │ │ │ │ │ 000d0648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132758,18 +132758,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r4, lsr #9 │ │ │ │ eorseq pc, r6, r4, ror r9 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq fp, r2, r8, lsl #20 │ │ │ │ + @ instruction: 0x0032baf0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaseq r2, r8, ip, lr │ │ │ │ - eorseq lr, r2, r4, lsr #24 │ │ │ │ + eorseq lr, r2, r0, lsl #27 │ │ │ │ + eorseq lr, r2, ip, lsl #26 │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ │ │ │ │ 000d0710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -132825,18 +132825,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003823dc │ │ │ │ eorseq pc, r6, ip, lsr #17 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq fp, r2, ip, lsl #18 │ │ │ │ + @ instruction: 0x0032b9f4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, ip, lsl r8 │ │ │ │ - eorseq lr, r2, ip, lsr #22 │ │ │ │ + eorseq lr, r2, r4, lsl #18 │ │ │ │ + eorseq lr, r2, r4, lsl ip │ │ │ │ │ │ │ │ 000d0810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #376] @ d09a0 │ │ │ │ @@ -132939,24 +132939,24 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0036f7b0 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq pc, r6, ip, lsr #14 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq lr, r2, r0, ror fp │ │ │ │ + eorseq lr, r2, r8, asr ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, ip, asr #19 │ │ │ │ - @ instruction: 0x0032e9d0 │ │ │ │ + @ instruction: 0x0032eab4 │ │ │ │ + @ instruction: 0x0032eab8 │ │ │ │ andeq r0, r0, sl, lsl #4 │ │ │ │ - eorseq lr, r2, r0, lsr #19 │ │ │ │ - eorseq lr, r2, r4, lsr #19 │ │ │ │ + eorseq lr, r2, r8, lsl #21 │ │ │ │ + eorseq lr, r2, ip, lsl #21 │ │ │ │ andeq r0, r0, fp, lsl #4 │ │ │ │ - eorseq lr, r2, r8, ror r9 │ │ │ │ - eorseq lr, r2, ip, ror r9 │ │ │ │ + eorseq lr, r2, r0, ror #20 │ │ │ │ + eorseq lr, r2, r4, ror #20 │ │ │ │ │ │ │ │ 000d09e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #340] @ d0b54 │ │ │ │ @@ -133046,22 +133046,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r8, r0, lsl r1 │ │ │ │ eorseq pc, r6, r4, asr #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r6, r8, lsr r5 @ │ │ │ │ - eorseq r0, r5, r0, ror #12 │ │ │ │ - eorseq r4, r2, r8, asr r7 │ │ │ │ - eorseq lr, r2, r8, lsl #16 │ │ │ │ - andeq r7, r4, r8, ror sp │ │ │ │ - eorseq r0, r5, r8, lsr r6 │ │ │ │ - eorseq r4, r2, r0, lsr r7 │ │ │ │ - @ instruction: 0x0032e7d4 │ │ │ │ - andeq r7, r4, r7, ror sp │ │ │ │ + eorseq r0, r5, r8, asr #14 │ │ │ │ + eorseq r4, r2, r0, asr #16 │ │ │ │ + @ instruction: 0x0032e8f0 │ │ │ │ + andeq r7, r4, r1, lsl #27 │ │ │ │ + eorseq r0, r5, r0, lsr #14 │ │ │ │ + eorseq r4, r2, r8, lsl r8 │ │ │ │ + @ instruction: 0x0032e8bc │ │ │ │ + andeq r7, r4, r0, lsl #27 │ │ │ │ │ │ │ │ 000d0b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #232] @ d0c84 │ │ │ │ @@ -133124,20 +133124,20 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r6, ip, asr r4 @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r3, r4, r8, ror pc │ │ │ │ - @ instruction: 0x0032e6fc │ │ │ │ + eorseq r4, r4, r0, rrx │ │ │ │ + eorseq lr, r2, r4, ror #15 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r3, r4, ip, lsl #30 │ │ │ │ - mlaseq r2, r0, r6, lr │ │ │ │ + @ instruction: 0x00343ff4 │ │ │ │ + eorseq lr, r2, r8, ror r7 │ │ │ │ │ │ │ │ 000d0cac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133222,18 +133222,18 @@ │ │ │ │ b d0ddc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq pc, r6, r0, lsr #6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r8, r8, lsl lr │ │ │ │ @ instruction: 0x0036f2d8 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - eorseq lr, r2, r4, asr #14 │ │ │ │ + eorseq lr, r2, ip, lsr #16 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r3, r4, ip, lsl #28 │ │ │ │ - eorseq lr, r2, ip, lsl #11 │ │ │ │ + @ instruction: 0x00343ef4 │ │ │ │ + eorseq lr, r2, r4, ror r6 │ │ │ │ eorseq pc, r6, r8, ror #4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ 000d0e30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -133279,18 +133279,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 69b74 │ │ │ │ @ instruction: 0x00381cbc │ │ │ │ eorseq pc, r6, ip, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x0032e5f8 │ │ │ │ + eorseq lr, r2, r0, ror #13 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032e5f4 │ │ │ │ - eorseq lr, r2, ip, lsr r4 │ │ │ │ + @ instruction: 0x0032e6dc │ │ │ │ + eorseq lr, r2, r4, lsr #10 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ │ │ │ │ 000d0f04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133331,18 +133331,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r8, r8, ror #23 │ │ │ │ ldrheq pc, [r6], -r8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq lr, r2, ip, asr #10 │ │ │ │ + eorseq lr, r2, r4, lsr r6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032cef8 │ │ │ │ - eorseq lr, r2, ip, ror #6 │ │ │ │ + eorseq ip, r2, r0, ror #31 │ │ │ │ + eorseq lr, r2, r4, asr r4 │ │ │ │ │ │ │ │ 000d0fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -133473,27 +133473,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d1218 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r6, r0, lsl r0 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, ip, lsr #7 │ │ │ │ - @ instruction: 0x0032e1b4 │ │ │ │ + mlaseq r2, r4, r4, lr │ │ │ │ + mlaseq r2, ip, r2, lr │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ - eorseq lr, r2, r0, lsl #7 │ │ │ │ - eorseq lr, r2, r8, lsl #3 │ │ │ │ - @ instruction: 0x0034ffd4 │ │ │ │ - eorseq r4, r2, ip, asr #1 │ │ │ │ - eorseq lr, r2, r0, ror #6 │ │ │ │ - andeq r8, r4, r7, asr #5 │ │ │ │ - eorseq pc, r4, ip, lsr #31 │ │ │ │ - eorseq r4, r2, r4, lsr #1 │ │ │ │ - eorseq r4, r2, r0, lsr #6 │ │ │ │ - @ instruction: 0x000482bd │ │ │ │ + eorseq lr, r2, r8, ror #8 │ │ │ │ + eorseq lr, r2, r0, ror r2 │ │ │ │ + ldrheq r0, [r5], -ip @ │ │ │ │ + @ instruction: 0x003241b4 │ │ │ │ + eorseq lr, r2, r8, asr #8 │ │ │ │ + ldrdeq r8, [r4], -r0 │ │ │ │ + mlaseq r5, r4, r0, r0 │ │ │ │ + eorseq r4, r2, ip, lsl #3 │ │ │ │ + eorseq r4, r2, r8, lsl #8 │ │ │ │ + andeq r8, r4, r6, asr #5 │ │ │ │ │ │ │ │ 000d121c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133568,21 +133568,21 @@ │ │ │ │ b d12c0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036edb0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r8, r8, lsr #17 │ │ │ │ eorseq lr, r6, r8, ror sp │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - eorseq lr, r2, r4, ror #3 │ │ │ │ + eorseq lr, r2, ip, asr #5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, r0, lsr #4 │ │ │ │ - eorseq lr, r2, r8, lsr #32 │ │ │ │ + eorseq lr, r2, r8, lsl #6 │ │ │ │ + eorseq lr, r2, r0, lsl r1 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ eorseq lr, r6, r8, ror #25 │ │ │ │ - @ instruction: 0x00327ddc │ │ │ │ + eorseq r7, r2, r4, asr #29 │ │ │ │ │ │ │ │ 000d1378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133638,18 +133638,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #36] @ d1480 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ b d1440 │ │ │ │ eorseq r1, r8, r4, ror r7 │ │ │ │ eorseq lr, r6, r4, asr #24 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - ldrheq lr, [r2], -r0 @ │ │ │ │ + mlaseq r2, r8, r1, lr │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r8, ror #23 │ │ │ │ - @ instruction: 0x0032def8 │ │ │ │ + @ instruction: 0x0032dcd0 │ │ │ │ + eorseq sp, r2, r0, ror #31 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ 000d1484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -133750,23 +133750,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r6, ip, asr fp │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x003435d4 │ │ │ │ - eorseq sp, r2, r8, asr sp │ │ │ │ + @ instruction: 0x003436bc │ │ │ │ + eorseq sp, r2, r0, asr #28 │ │ │ │ andeq r0, r0, fp, ror r2 │ │ │ │ - eorseq r3, r4, r0, lsr #11 │ │ │ │ - eorseq sp, r2, r4, lsr #26 │ │ │ │ - eorseq pc, r4, r8, ror fp @ │ │ │ │ - eorseq r3, r2, r0, ror ip │ │ │ │ - eorseq sp, r2, ip, ror #12 │ │ │ │ - muleq r4, r5, r5 │ │ │ │ + eorseq r3, r4, r8, lsl #13 │ │ │ │ + eorseq sp, r2, ip, lsl #28 │ │ │ │ + eorseq pc, r4, r0, ror #24 │ │ │ │ + eorseq r3, r2, r8, asr sp │ │ │ │ + eorseq sp, r2, r4, asr r7 │ │ │ │ + muleq r4, lr, r5 │ │ │ │ │ │ │ │ 000d1648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -133864,15 +133864,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r5, #2 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq lr, r6, ip, asr #17 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00329ff8 │ │ │ │ + eorseq sl, r2, r0, ror #1 │ │ │ │ │ │ │ │ 000d17e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133927,18 +133927,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r8, ip, lsl #6 │ │ │ │ @ instruction: 0x0036e7dc │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r2, r0, ip, sp │ │ │ │ + eorseq sp, r2, r8, ror sp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, ip, asr #14 │ │ │ │ - eorseq sp, r2, ip, asr sl │ │ │ │ + eorseq sp, r2, r4, lsr r8 │ │ │ │ + eorseq sp, r2, r4, asr #22 │ │ │ │ │ │ │ │ 000d18e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133993,18 +133993,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r8, ip, lsl #4 │ │ │ │ @ instruction: 0x0036e6dc │ │ │ │ andeq r0, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sp, r2, ip, lsr #23 │ │ │ │ + mlaseq r2, r4, ip, sp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, ip, asr #12 │ │ │ │ - eorseq sp, r2, ip, asr r9 │ │ │ │ + eorseq sp, r2, r4, lsr r7 │ │ │ │ + eorseq sp, r2, r4, asr #20 │ │ │ │ │ │ │ │ 000d19e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -134044,18 +134044,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r8, ip, lsl #2 │ │ │ │ @ instruction: 0x0036e5dc │ │ │ │ andeq r0, r0, r0, lsr #23 │ │ │ │ - @ instruction: 0x0032dafc │ │ │ │ + eorseq sp, r2, r4, ror #23 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r2, ip, lsl r4 │ │ │ │ - mlaseq r2, r0, r8, sp │ │ │ │ + eorseq ip, r2, r4, lsl #10 │ │ │ │ + eorseq sp, r2, r8, ror r9 │ │ │ │ │ │ │ │ 000d1aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -134186,27 +134186,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d1cf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r6, r4, lsr r5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032d8d0 │ │ │ │ - @ instruction: 0x0032d6d8 │ │ │ │ + @ instruction: 0x0032d9b8 │ │ │ │ + eorseq sp, r2, r0, asr #15 │ │ │ │ andeq r0, r0, r9, lsr #6 │ │ │ │ - eorseq sp, r2, r4, lsr #17 │ │ │ │ - eorseq sp, r2, ip, lsr #13 │ │ │ │ - @ instruction: 0x0034f4f8 │ │ │ │ - @ instruction: 0x003235f0 │ │ │ │ - eorseq sp, r2, r4, lsl #17 │ │ │ │ - andeq r9, r4, fp, lsl r8 │ │ │ │ - @ instruction: 0x0034f4d0 │ │ │ │ - eorseq r3, r2, r8, asr #11 │ │ │ │ - eorseq r3, r2, r4, asr #16 │ │ │ │ - andeq r9, r4, r1, lsl r8 │ │ │ │ + eorseq sp, r2, ip, lsl #19 │ │ │ │ + mlaseq r2, r4, r7, sp │ │ │ │ + eorseq pc, r4, r0, ror #11 │ │ │ │ + @ instruction: 0x003236d8 │ │ │ │ + eorseq sp, r2, ip, ror #18 │ │ │ │ + andeq r9, r4, r4, lsr #16 │ │ │ │ + @ instruction: 0x0034f5b8 │ │ │ │ + @ instruction: 0x003236b0 │ │ │ │ + eorseq r3, r2, ip, lsr #18 │ │ │ │ + andeq r9, r4, sl, lsl r8 │ │ │ │ │ │ │ │ 000d1cf8 : │ │ │ │ b d1aa4 │ │ │ │ │ │ │ │ 000d1cfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -134274,18 +134274,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036e2d0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r8, r8, asr #27 │ │ │ │ mlaseq r6, r8, r2, lr │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ eorseq lr, r6, r0, ror #4 │ │ │ │ - eorseq sp, r2, r4, asr #15 │ │ │ │ + eorseq sp, r2, ip, lsr #17 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r4, lsl r7 │ │ │ │ - eorseq sp, r2, ip, lsl r5 │ │ │ │ + @ instruction: 0x0032d7fc │ │ │ │ + eorseq sp, r2, r4, lsl #12 │ │ │ │ andeq r0, r0, r9, lsr #6 │ │ │ │ │ │ │ │ 000d1e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134326,18 +134326,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r8, r4, asr #25 │ │ │ │ mlaseq r6, r4, r1, lr │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ - eorseq sp, r2, ip, lsl #14 │ │ │ │ + @ instruction: 0x0032d7f4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032bfd4 │ │ │ │ - eorseq sp, r2, r8, asr #8 │ │ │ │ + ldrheq ip, [r2], -ip @ │ │ │ │ + eorseq sp, r2, r0, lsr r5 │ │ │ │ │ │ │ │ 000d1eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -134468,27 +134468,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d213c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r6, ip, ror #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r0, ror r5 │ │ │ │ - mlaseq r2, r0, r2, sp │ │ │ │ + eorseq sp, r2, r8, asr r6 │ │ │ │ + eorseq sp, r2, r8, ror r3 │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ - eorseq sp, r2, r4, asr #10 │ │ │ │ - eorseq sp, r2, r4, ror #4 │ │ │ │ - ldrheq pc, [r4], -r0 @ │ │ │ │ - eorseq r3, r2, r8, lsr #3 │ │ │ │ - eorseq sp, r2, ip, lsr r4 │ │ │ │ - andeq r9, r4, r5, lsr #31 │ │ │ │ - eorseq pc, r4, r8, lsl #1 │ │ │ │ - eorseq r3, r2, r0, lsl #3 │ │ │ │ - @ instruction: 0x003233fc │ │ │ │ - muleq r4, fp, pc @ │ │ │ │ + eorseq sp, r2, ip, lsr #12 │ │ │ │ + eorseq sp, r2, ip, asr #6 │ │ │ │ + mlaseq r4, r8, r1, pc @ │ │ │ │ + mlaseq r2, r0, r2, r3 │ │ │ │ + eorseq sp, r2, r4, lsr #10 │ │ │ │ + andeq r9, r4, lr, lsr #31 │ │ │ │ + eorseq pc, r4, r0, ror r1 @ │ │ │ │ + eorseq r3, r2, r8, ror #4 │ │ │ │ + eorseq r3, r2, r4, ror #9 │ │ │ │ + andeq r9, r4, r4, lsr #31 │ │ │ │ │ │ │ │ 000d2140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -134553,18 +134553,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r6, ip, lsl #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r8, r4, lsl #19 │ │ │ │ eorseq sp, r6, r4, asr lr │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ eorseq sp, r6, ip, lsl lr │ │ │ │ - eorseq sp, r2, r0, lsl #7 │ │ │ │ + eorseq sp, r2, r8, ror #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032d3b8 │ │ │ │ - ldrsbeq sp, [r2], -r8 @ │ │ │ │ + eorseq sp, r2, r0, lsr #9 │ │ │ │ + eorseq sp, r2, r0, asr #3 │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ │ │ │ │ 000d226c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134605,18 +134605,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r8, r0, lsl #17 │ │ │ │ eorseq sp, r6, r0, asr sp │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ - eorseq sp, r2, r4, lsl r3 │ │ │ │ + @ instruction: 0x0032d3fc │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaseq r2, r0, fp, fp │ │ │ │ - eorseq sp, r2, r4 │ │ │ │ + eorseq fp, r2, r8, ror ip │ │ │ │ + eorseq sp, r2, ip, ror #1 │ │ │ │ │ │ │ │ 000d2330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -134774,30 +134774,30 @@ │ │ │ │ ldr r2, [pc, #80] @ d25f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2832 @ 0xb10 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, r6, r4, lsr #25 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, ip, lsr #2 │ │ │ │ - eorseq ip, r2, r0, lsl #28 │ │ │ │ - eorseq sp, r2, r0, lsl #2 │ │ │ │ - @ instruction: 0x0032cdd4 │ │ │ │ - eorseq lr, r4, ip, lsl ip │ │ │ │ - eorseq r2, r2, r8, lsl sp │ │ │ │ - eorseq ip, r2, ip, lsr #31 │ │ │ │ - ldrdeq sl, [r4], -r0 │ │ │ │ - @ instruction: 0x0034ebf8 │ │ │ │ - @ instruction: 0x00322cf4 │ │ │ │ - eorseq r2, r2, r0, ror pc │ │ │ │ - andeq sl, r4, r6, asr #11 │ │ │ │ - @ instruction: 0x0034ebd4 │ │ │ │ - @ instruction: 0x00322cd0 │ │ │ │ - mlaseq r2, r8, r0, sp │ │ │ │ - ldrdeq sl, [r4], -sl @ │ │ │ │ + eorseq sp, r2, r4, lsl r2 │ │ │ │ + eorseq ip, r2, r8, ror #29 │ │ │ │ + eorseq sp, r2, r8, ror #3 │ │ │ │ + @ instruction: 0x0032cebc │ │ │ │ + eorseq lr, r4, r4, lsl #26 │ │ │ │ + eorseq r2, r2, r0, lsl #28 │ │ │ │ + mlaseq r2, r4, r0, sp │ │ │ │ + ldrdeq sl, [r4], -r9 │ │ │ │ + eorseq lr, r4, r0, ror #25 │ │ │ │ + @ instruction: 0x00322ddc │ │ │ │ + eorseq r3, r2, r8, asr r0 │ │ │ │ + andeq sl, r4, pc, asr #11 │ │ │ │ + @ instruction: 0x0034ecbc │ │ │ │ + @ instruction: 0x00322db8 │ │ │ │ + eorseq sp, r2, r0, lsl #3 │ │ │ │ + andeq sl, r4, r3, ror #11 │ │ │ │ │ │ │ │ 000d25fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -134865,18 +134865,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036d9d0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r8, r8, asr #9 │ │ │ │ mlaseq r6, r0, r9, sp │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ eorseq sp, r6, r4, asr r9 │ │ │ │ - @ instruction: 0x0032ceb8 │ │ │ │ + eorseq ip, r2, r0, lsr #31 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r2, r4, asr #30 │ │ │ │ - eorseq ip, r2, r4, lsl ip │ │ │ │ + eorseq sp, r2, ip, lsr #32 │ │ │ │ + @ instruction: 0x0032ccfc │ │ │ │ │ │ │ │ 000d2730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -134931,18 +134931,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003803bc │ │ │ │ eorseq sp, r6, ip, lsl #17 │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x0032cdb0 │ │ │ │ + mlaseq r2, r8, lr, ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032c7fc │ │ │ │ - eorseq ip, r2, ip, lsl #22 │ │ │ │ + eorseq ip, r2, r4, ror #17 │ │ │ │ + @ instruction: 0x0032cbf4 │ │ │ │ │ │ │ │ 000d2830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -135027,18 +135027,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r8, r4, r2, r0 │ │ │ │ eorseq sp, r6, r4, asr r7 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x0036d6f0 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq ip, r2, ip, lsl #26 │ │ │ │ + @ instruction: 0x0032cdf4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r2, r4, r8, ror r1 │ │ │ │ - eorseq ip, r2, r0, lsr #19 │ │ │ │ + eorseq r2, r4, r0, ror #4 │ │ │ │ + eorseq ip, r2, r8, lsl #21 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ │ │ │ │ 000d29ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135087,16 +135087,16 @@ │ │ │ │ lsr r3, r3, #5 │ │ │ │ beq d2a08 │ │ │ │ bl a4764 │ │ │ │ mov r3, #0 │ │ │ │ b d2a08 │ │ │ │ eorseq sp, r6, r4, lsr r6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - ldrheq r2, [r4], -r4 @ │ │ │ │ - eorseq ip, r2, r8, lsl #18 │ │ │ │ + mlaseq r4, ip, r1, r2 │ │ │ │ + @ instruction: 0x0032c9f0 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ 000d2a90 : │ │ │ │ b d29ac │ │ │ │ │ │ │ │ 000d2a94 : │ │ │ │ @@ -135186,18 +135186,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r8, r0, lsr r0 │ │ │ │ @ instruction: 0x0036d4f0 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sp, r6, ip, lsl #9 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq ip, r2, r8, lsr #21 │ │ │ │ + mlaseq r2, r0, fp, ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r4, r8, ror #29 │ │ │ │ - eorseq ip, r2, ip, lsr r7 │ │ │ │ + @ instruction: 0x00341fd0 │ │ │ │ + eorseq ip, r2, r4, lsr #16 │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ │ │ │ │ 000d2c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135238,18 +135238,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0037fedc │ │ │ │ eorseq sp, r6, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ - eorseq ip, r2, r8, ror #19 │ │ │ │ + @ instruction: 0x0032cad0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq fp, r2, ip, ror #3 │ │ │ │ - eorseq ip, r2, r0, ror #12 │ │ │ │ + @ instruction: 0x0032b2d4 │ │ │ │ + eorseq ip, r2, r8, asr #14 │ │ │ │ │ │ │ │ 000d2cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -135380,27 +135380,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d2f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, r6, r4, lsl #6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r2, r0, lsr #13 │ │ │ │ - eorseq ip, r2, r8, lsr #9 │ │ │ │ + eorseq ip, r2, r8, lsl #15 │ │ │ │ + mlaseq r2, r0, r5, ip │ │ │ │ andeq r0, r0, r9, lsr #7 │ │ │ │ - eorseq ip, r2, r4, ror r6 │ │ │ │ - eorseq ip, r2, ip, ror r4 │ │ │ │ - eorseq lr, r4, r8, asr #5 │ │ │ │ - eorseq r2, r2, r0, asr #7 │ │ │ │ - eorseq ip, r2, r4, asr r6 │ │ │ │ - ldrdeq sl, [r4], -r4 │ │ │ │ - eorseq lr, r4, r0, lsr #5 │ │ │ │ - mlaseq r2, r8, r3, r2 │ │ │ │ - eorseq r2, r2, r4, lsl r6 │ │ │ │ - andeq sl, r4, sl, asr #21 │ │ │ │ + eorseq ip, r2, ip, asr r7 │ │ │ │ + eorseq ip, r2, r4, ror #10 │ │ │ │ + @ instruction: 0x0034e3b0 │ │ │ │ + eorseq r2, r2, r8, lsr #9 │ │ │ │ + eorseq ip, r2, ip, lsr r7 │ │ │ │ + ldrdeq sl, [r4], -sp │ │ │ │ + eorseq lr, r4, r8, lsl #7 │ │ │ │ + eorseq r2, r2, r0, lsl #9 │ │ │ │ + @ instruction: 0x003226fc │ │ │ │ + ldrdeq sl, [r4], -r3 │ │ │ │ │ │ │ │ 000d2f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -135473,20 +135473,20 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r6, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r7, ip, fp, pc @ │ │ │ │ eorseq sp, r6, ip, rrx │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ eorseq sp, r6, r4, lsr #32 │ │ │ │ - eorseq ip, r2, ip, asr #12 │ │ │ │ + eorseq ip, r2, r4, lsr r7 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032c4d8 │ │ │ │ - eorseq ip, r2, r0, ror #5 │ │ │ │ + eorseq ip, r2, r0, asr #11 │ │ │ │ + eorseq ip, r2, r8, asr #7 │ │ │ │ andeq r0, r0, r9, lsr #7 │ │ │ │ - ldrsbeq r6, [r2], -ip @ │ │ │ │ + eorseq r6, r2, r4, asr #3 │ │ │ │ │ │ │ │ 000d3078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -135541,18 +135541,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r7, r4, ror sl @ │ │ │ │ eorseq ip, r6, r4, asr #30 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq ip, r2, ip, lsr #10 │ │ │ │ + eorseq ip, r2, r4, lsl r6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032beb4 │ │ │ │ - eorseq ip, r2, r4, asr #3 │ │ │ │ + mlaseq r2, ip, pc, fp @ │ │ │ │ + eorseq ip, r2, ip, lsr #5 │ │ │ │ │ │ │ │ 000d3178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -135592,18 +135592,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r7, r4, ror r9 @ │ │ │ │ eorseq ip, r6, r4, asr #28 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0032c4b4 │ │ │ │ + mlaseq r2, ip, r5, ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sl, r2, r4, lsl #25 │ │ │ │ - ldrsheq ip, [r2], -r8 @ │ │ │ │ + eorseq sl, r2, ip, ror #26 │ │ │ │ + eorseq ip, r2, r0, ror #3 │ │ │ │ │ │ │ │ 000d323c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -135734,27 +135734,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d348c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r6, ip, sp, ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r2, r8, lsr r1 │ │ │ │ - eorseq fp, r2, r0, asr #30 │ │ │ │ + eorseq ip, r2, r0, lsr #4 │ │ │ │ + eorseq ip, r2, r8, lsr #32 │ │ │ │ @ instruction: 0x000003b5 │ │ │ │ - eorseq ip, r2, ip, lsl #2 │ │ │ │ - eorseq fp, r2, r4, lsl pc │ │ │ │ - eorseq sp, r4, r0, ror #26 │ │ │ │ - eorseq r1, r2, r8, asr lr │ │ │ │ - eorseq ip, r2, ip, ror #1 │ │ │ │ - ldrdeq sl, [r4], -ip │ │ │ │ - eorseq sp, r4, r8, lsr sp │ │ │ │ - eorseq r1, r2, r0, lsr lr │ │ │ │ - eorseq ip, r2, r0, lsl #5 │ │ │ │ - ldrdeq sl, [r4], -r2 │ │ │ │ + @ instruction: 0x0032c1f4 │ │ │ │ + @ instruction: 0x0032bffc │ │ │ │ + eorseq sp, r4, r8, asr #28 │ │ │ │ + eorseq r1, r2, r0, asr #30 │ │ │ │ + @ instruction: 0x0032c1d4 │ │ │ │ + andeq sl, r4, r5, ror #31 │ │ │ │ + eorseq sp, r4, r0, lsr #28 │ │ │ │ + eorseq r1, r2, r8, lsl pc │ │ │ │ + eorseq ip, r2, r8, ror #6 │ │ │ │ + ldrdeq sl, [r4], -fp │ │ │ │ │ │ │ │ 000d3490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #260] @ d35ac │ │ │ │ @@ -135825,20 +135825,20 @@ │ │ │ │ b d356c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq pc, r7, r8, ror #12 │ │ │ │ eorseq ip, r6, r4, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r6, r4, lsl #22 │ │ │ │ eorseq ip, r6, r0, asr #21 │ │ │ │ - @ instruction: 0x00325bb0 │ │ │ │ + mlaseq r2, r8, ip, r5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq fp, r2, r4, ror pc │ │ │ │ - eorseq fp, r2, ip, ror sp │ │ │ │ + eorseq ip, r2, ip, asr r0 │ │ │ │ + eorseq fp, r2, r4, ror #28 │ │ │ │ @ instruction: 0x000003b5 │ │ │ │ - eorseq r5, r2, r8, ror fp │ │ │ │ + eorseq r5, r2, r0, ror #24 │ │ │ │ │ │ │ │ 000d35d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #144] @ d3680 │ │ │ │ @@ -135877,20 +135877,20 @@ │ │ │ │ ldr r2, [pc, #40] @ d369c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2976 @ 0xba0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, r6, r8, lsl #20 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eorseq sl, r2, ip, ror #20 │ │ │ │ - eorseq ip, r2, r0, lsr #1 │ │ │ │ - eorseq sp, r4, r8, lsl #22 │ │ │ │ - eorseq r1, r2, r4, lsl #24 │ │ │ │ - eorseq ip, r2, r4, rrx │ │ │ │ - ldrdeq sp, [r4], -sp @ │ │ │ │ + eorseq sl, r2, r4, asr fp │ │ │ │ + eorseq ip, r2, r8, lsl #3 │ │ │ │ + @ instruction: 0x0034dbf0 │ │ │ │ + eorseq r1, r2, ip, ror #25 │ │ │ │ + eorseq ip, r2, ip, asr #2 │ │ │ │ + andeq sp, r4, r6, ror #11 │ │ │ │ │ │ │ │ 000d36a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #144] @ d3748 │ │ │ │ @@ -136010,23 +136010,23 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ b d3818 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r6, r4, lsr #30 │ │ │ │ eorseq ip, r6, r0, ror #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq sl, r2, r8, lsl #18 │ │ │ │ - @ instruction: 0x003376fc │ │ │ │ + @ instruction: 0x0032a9f0 │ │ │ │ + eorseq r7, r3, r4, ror #15 │ │ │ │ eorseq ip, r6, r0, lsr r8 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0036c7d8 │ │ │ │ - eorseq r9, r2, r0, lsr #28 │ │ │ │ + eorseq r9, r2, r8, lsl #30 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eorseq fp, r2, r8, lsl #29 │ │ │ │ + eorseq fp, r2, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ d3954 │ │ │ │ ldr r3, [pc, #140] @ d3958 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -136064,15 +136064,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq ip, r6, r0, lsr r7 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ eorseq r1, r9, ip, asr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r1, r2, r4, asr #23 │ │ │ │ + eorseq r1, r2, ip, lsr #25 │ │ │ │ │ │ │ │ 000d3968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -136112,18 +136112,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r7, r4, lsl #3 │ │ │ │ eorseq ip, r6, r4, asr r6 │ │ │ │ andeq r0, r0, ip, lsr #21 │ │ │ │ - eorseq fp, r2, ip, lsr #26 │ │ │ │ + eorseq fp, r2, r4, lsl lr │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - mlaseq r2, r4, r4, sl │ │ │ │ - eorseq fp, r2, ip, ror #25 │ │ │ │ + eorseq sl, r2, ip, ror r5 │ │ │ │ + @ instruction: 0x0032bdd4 │ │ │ │ │ │ │ │ 000d3a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -136224,22 +136224,22 @@ │ │ │ │ ldr r2, [pc, #48] @ d3bf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0036c5b0 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - @ instruction: 0x0032bbdc │ │ │ │ - eorseq fp, r2, r8, lsl #23 │ │ │ │ - @ instruction: 0x0032bbb0 │ │ │ │ - eorseq fp, r2, ip, asr fp │ │ │ │ - eorseq sp, r4, r0, asr #11 │ │ │ │ - @ instruction: 0x003216b8 │ │ │ │ - eorseq r1, r2, r4, lsr r9 │ │ │ │ - andeq sp, r4, r5, asr #16 │ │ │ │ + eorseq fp, r2, r4, asr #25 │ │ │ │ + eorseq fp, r2, r0, ror ip │ │ │ │ + mlaseq r2, r8, ip, fp │ │ │ │ + eorseq fp, r2, r4, asr #24 │ │ │ │ + eorseq sp, r4, r8, lsr #13 │ │ │ │ + eorseq r1, r2, r0, lsr #15 │ │ │ │ + eorseq r1, r2, ip, lsl sl │ │ │ │ + andeq sp, r4, lr, asr #16 │ │ │ │ │ │ │ │ 000d3bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -136279,18 +136279,18 @@ │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0037eef8 │ │ │ │ eorseq ip, r6, r8, asr #7 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ - eorseq r9, r2, r4, lsl #20 │ │ │ │ + eorseq r9, r2, ip, ror #21 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - @ instruction: 0x0032bab8 │ │ │ │ - eorseq fp, r2, r0, ror #20 │ │ │ │ + eorseq fp, r2, r0, lsr #23 │ │ │ │ + eorseq fp, r2, r8, asr #22 │ │ │ │ │ │ │ │ 000d3cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -136330,18 +136330,18 @@ │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq lr, r7, r4, lsr lr │ │ │ │ eorseq ip, r6, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ - eorseq r9, r2, r0, asr #18 │ │ │ │ + eorseq r9, r2, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eorseq sl, r2, r4, asr #2 │ │ │ │ - mlaseq r2, ip, r9, fp │ │ │ │ + eorseq sl, r2, ip, lsr #4 │ │ │ │ + eorseq fp, r2, r4, lsl #21 │ │ │ │ │ │ │ │ 000d3d7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #2156] @ d4600 │ │ │ │ @@ -136516,29 +136516,29 @@ │ │ │ │ beq d44cc │ │ │ │ mov r0, sl │ │ │ │ bl 5012c │ │ │ │ ldr r3, [pc, #1500] @ d4620 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne d4360 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq d4074 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ beq d443c │ │ │ │ ldr r3, [pc, #1448] @ d4624 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne d4398 │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r1, [r7, #668] @ 0x29c │ │ │ │ bl 50378 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -136573,36 +136573,36 @@ │ │ │ │ beq d456c │ │ │ │ mov r0, sl │ │ │ │ bl 5012c │ │ │ │ ldr r3, [pc, #1272] @ d4620 │ │ │ │ mov r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne d43c8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq d4158 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ beq d44c0 │ │ │ │ ldr r3, [pc, #1220] @ d4624 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f4f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne d4400 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e9c │ │ │ │ + bl 3f4f80 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ b d3e9c │ │ │ │ ldr r3, [pc, #1164] @ d4628 │ │ │ │ ldr r1, [pc, #1164] @ d462c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [pc, #1160] @ d4630 │ │ │ │ @@ -136892,52 +136892,52 @@ │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq ip, r6, r4, asr r1 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ subsgt r4, ip, r0 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - mlaseq r2, r4, r5, fp │ │ │ │ - eorseq fp, r2, r8, lsr r5 │ │ │ │ + eorseq fp, r2, ip, ror r6 │ │ │ │ + eorseq fp, r2, r0, lsr #12 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ - eorseq fp, r2, r8, ror #10 │ │ │ │ - eorseq fp, r2, ip, lsl #10 │ │ │ │ - eorseq fp, r2, r0, asr #10 │ │ │ │ - eorseq fp, r2, r4, ror #9 │ │ │ │ - eorseq r7, r2, ip, ror #10 │ │ │ │ - eorseq fp, r2, ip, ror #9 │ │ │ │ - mlaseq r2, r0, r4, fp │ │ │ │ - mlaseq r2, r8, r4, fp │ │ │ │ - eorseq fp, r2, ip, lsr r4 │ │ │ │ - eorseq fp, r2, r0, ror r4 │ │ │ │ - eorseq fp, r2, r4, lsl r4 │ │ │ │ - eorseq fp, r2, r8, asr #8 │ │ │ │ - eorseq fp, r2, ip, ror #7 │ │ │ │ - eorseq r7, r2, r0, ror r4 │ │ │ │ - @ instruction: 0x0032b3f4 │ │ │ │ - mlaseq r2, r8, r3, fp │ │ │ │ - @ instruction: 0x0032b3d4 │ │ │ │ - eorseq fp, r2, ip, ror #6 │ │ │ │ - @ instruction: 0x0032b2b8 │ │ │ │ - eorseq fp, r2, ip, asr r2 │ │ │ │ + eorseq fp, r2, r0, asr r6 │ │ │ │ + @ instruction: 0x0032b5f4 │ │ │ │ + eorseq fp, r2, r8, lsr #12 │ │ │ │ + eorseq fp, r2, ip, asr #11 │ │ │ │ + eorseq r7, r2, r4, asr r6 │ │ │ │ + @ instruction: 0x0032b5d4 │ │ │ │ + eorseq fp, r2, r8, ror r5 │ │ │ │ + eorseq fp, r2, r0, lsl #11 │ │ │ │ + eorseq fp, r2, r4, lsr #10 │ │ │ │ + eorseq fp, r2, r8, asr r5 │ │ │ │ + @ instruction: 0x0032b4fc │ │ │ │ + eorseq fp, r2, r0, lsr r5 │ │ │ │ + @ instruction: 0x0032b4d4 │ │ │ │ + eorseq r7, r2, r8, asr r5 │ │ │ │ + @ instruction: 0x0032b4dc │ │ │ │ + eorseq fp, r2, r0, lsl #9 │ │ │ │ + @ instruction: 0x0032b4bc │ │ │ │ + eorseq fp, r2, r4, asr r4 │ │ │ │ + eorseq fp, r2, r0, lsr #7 │ │ │ │ + eorseq fp, r2, r4, asr #6 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - mlaseq r2, r0, r2, fp │ │ │ │ - eorseq fp, r2, r4, lsr r2 │ │ │ │ - eorseq fp, r2, ip, asr r2 │ │ │ │ - eorseq fp, r2, r0, lsl #4 │ │ │ │ - eorseq fp, r2, ip, lsl #4 │ │ │ │ - @ instruction: 0x0032b1b0 │ │ │ │ - eorseq fp, r2, r4, ror #3 │ │ │ │ - eorseq fp, r2, r8, lsl #3 │ │ │ │ - @ instruction: 0x0032b1bc │ │ │ │ - eorseq fp, r2, r0, ror #2 │ │ │ │ - eorseq fp, r2, r8, ror r1 │ │ │ │ - eorseq fp, r2, ip, lsl r1 │ │ │ │ - eorseq fp, r2, r0, asr r1 │ │ │ │ - ldrsheq fp, [r2], -r4 @ │ │ │ │ + eorseq fp, r2, r8, ror r3 │ │ │ │ + eorseq fp, r2, ip, lsl r3 │ │ │ │ + eorseq fp, r2, r4, asr #6 │ │ │ │ + eorseq fp, r2, r8, ror #5 │ │ │ │ + @ instruction: 0x0032b2f4 │ │ │ │ + mlaseq r2, r8, r2, fp │ │ │ │ + eorseq fp, r2, ip, asr #5 │ │ │ │ + eorseq fp, r2, r0, ror r2 │ │ │ │ + eorseq fp, r2, r4, lsr #5 │ │ │ │ + eorseq fp, r2, r8, asr #4 │ │ │ │ + eorseq fp, r2, r0, ror #4 │ │ │ │ + eorseq fp, r2, r4, lsl #4 │ │ │ │ + eorseq fp, r2, r8, lsr r2 │ │ │ │ + @ instruction: 0x0032b1dc │ │ │ │ │ │ │ │ 000d46c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #312] @ d4814 │ │ │ │ @@ -137023,19 +137023,19 @@ │ │ │ │ eorseq lr, r7, r4, lsr r4 │ │ │ │ @ instruction: 0x0036b8f0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0036b8d0 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq fp, r6, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq lr, r3, r8, asr #1 │ │ │ │ + @ instruction: 0x0033e1b0 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eorseq sl, r2, r8, asr pc │ │ │ │ - @ instruction: 0x0032aefc │ │ │ │ - mlaseq r3, r0, r0, lr │ │ │ │ + eorseq fp, r2, r0, asr #32 │ │ │ │ + eorseq sl, r2, r4, ror #31 │ │ │ │ + eorseq lr, r3, r8, ror r1 │ │ │ │ │ │ │ │ 000d4844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137252,42 +137252,42 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r6, r8, r7, fp │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - @ instruction: 0x003296f0 │ │ │ │ - eorseq sl, r2, ip, lsl #27 │ │ │ │ - eorseq r9, r2, r4, asr #13 │ │ │ │ - eorseq sl, r2, r0, ror #26 │ │ │ │ - mlaseq r2, r8, r6, r9 │ │ │ │ - eorseq sl, r2, r4, lsr sp │ │ │ │ - eorseq r9, r2, r0, ror r6 │ │ │ │ - eorseq sl, r2, ip, lsl #26 │ │ │ │ - eorseq r9, r2, r8, asr #12 │ │ │ │ - eorseq sl, r2, r4, ror #25 │ │ │ │ - eorseq r9, r2, r0, lsr #12 │ │ │ │ - @ instruction: 0x0032acb8 │ │ │ │ - eorseq r9, r2, r0, ror #11 │ │ │ │ - eorseq sl, r2, ip, ror ip │ │ │ │ - @ instruction: 0x003295b8 │ │ │ │ - eorseq sl, r2, r4, asr ip │ │ │ │ - mlaseq r2, r0, r5, r9 │ │ │ │ - eorseq sl, r2, ip, lsr #24 │ │ │ │ - eorseq ip, r4, ip, lsr #12 │ │ │ │ - eorseq r0, r2, r8, lsr #14 │ │ │ │ - eorseq r0, r2, r4, asr #15 │ │ │ │ - andeq pc, r4, r6, ror #5 │ │ │ │ - eorseq sl, r4, r0, lsl r6 │ │ │ │ - eorseq r0, r2, r0, lsr r8 │ │ │ │ - eorseq r0, r2, ip, asr r8 │ │ │ │ - eorseq sl, r4, r8, ror #11 │ │ │ │ - eorseq r0, r2, r4, asr #15 │ │ │ │ - eorseq r3, r2, ip, ror #17 │ │ │ │ + @ instruction: 0x003297d8 │ │ │ │ + eorseq sl, r2, r4, ror lr │ │ │ │ + eorseq r9, r2, ip, lsr #15 │ │ │ │ + eorseq sl, r2, r8, asr #28 │ │ │ │ + eorseq r9, r2, r0, lsl #15 │ │ │ │ + eorseq sl, r2, ip, lsl lr │ │ │ │ + eorseq r9, r2, r8, asr r7 │ │ │ │ + @ instruction: 0x0032adf4 │ │ │ │ + eorseq r9, r2, r0, lsr r7 │ │ │ │ + eorseq sl, r2, ip, asr #27 │ │ │ │ + eorseq r9, r2, r8, lsl #14 │ │ │ │ + eorseq sl, r2, r0, lsr #27 │ │ │ │ + eorseq r9, r2, r8, asr #13 │ │ │ │ + eorseq sl, r2, r4, ror #26 │ │ │ │ + eorseq r9, r2, r0, lsr #13 │ │ │ │ + eorseq sl, r2, ip, lsr sp │ │ │ │ + eorseq r9, r2, r8, ror r6 │ │ │ │ + eorseq sl, r2, r4, lsl sp │ │ │ │ + eorseq ip, r4, r4, lsl r7 │ │ │ │ + eorseq r0, r2, r0, lsl r8 │ │ │ │ + eorseq r0, r2, ip, lsr #17 │ │ │ │ + andeq pc, r4, pc, ror #5 │ │ │ │ + @ instruction: 0x0034a6f8 │ │ │ │ + eorseq r0, r2, r8, lsl r9 │ │ │ │ + eorseq r0, r2, r4, asr #18 │ │ │ │ + @ instruction: 0x0034a6d0 │ │ │ │ + eorseq r0, r2, ip, lsr #17 │ │ │ │ + @ instruction: 0x003239d4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000d4c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137331,15 +137331,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b d4cd0 │ │ │ │ @ instruction: 0x0036b3b0 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq sl, r4, r8, lsl #10 │ │ │ │ + @ instruction: 0x0034a5f0 │ │ │ │ eorseq r0, r9, r4, asr fp │ │ │ │ │ │ │ │ 000d4cf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137385,15 +137385,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b d4d9c │ │ │ │ eorseq fp, r6, r8, ror #5 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ mlaseq r9, r4, sl, r0 │ │ │ │ - eorseq sl, r4, ip, lsr r4 │ │ │ │ + eorseq sl, r4, r4, lsr #10 │ │ │ │ │ │ │ │ 000d4dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #224] @ d4ebc │ │ │ │ @@ -137450,24 +137450,24 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mlaseq r4, r4, r3, ip │ │ │ │ - @ instruction: 0x003292b8 │ │ │ │ - eorseq r7, r4, r4, ror #4 │ │ │ │ + eorseq ip, r4, ip, ror r4 │ │ │ │ + eorseq r9, r2, r0, lsr #7 │ │ │ │ + eorseq r7, r4, ip, asr #6 │ │ │ │ eorseq fp, r6, r0, ror #3 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq r8, r2, r8, lsl #9 │ │ │ │ + eorseq r8, r2, r0, ror r5 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - @ instruction: 0x0032a8b4 │ │ │ │ + mlaseq r2, ip, r9, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ d4fa4 │ │ │ │ ldr r3, [pc, #168] @ d4fa8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -137510,18 +137510,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsheq fp, [r6], -ip @ │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq sl, r4, r4, asr #4 │ │ │ │ + eorseq sl, r4, ip, lsr #6 │ │ │ │ mlaseq r9, r4, r8, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r0, r2, r4, ror r5 │ │ │ │ + eorseq r0, r2, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #172] @ d5080 │ │ │ │ ldr r3, [pc, #172] @ d5084 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -137566,17 +137566,17 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq fp, r6, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ eorseq r0, r9, r0, asr #15 │ │ │ │ - eorseq sl, r4, r8, ror #2 │ │ │ │ + eorseq sl, r4, r0, asr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r2, r8, r4, r0 │ │ │ │ + eorseq r0, r2, r0, lsl #11 │ │ │ │ │ │ │ │ 000d5098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -137616,18 +137616,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r7, r4, asr sl │ │ │ │ eorseq sl, r6, r4, lsr #30 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - eorseq sl, r2, r4, ror #12 │ │ │ │ + eorseq sl, r2, ip, asr #14 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r8, r2, r4, ror #26 │ │ │ │ - eorseq sl, r2, r0, ror r6 │ │ │ │ + eorseq r8, r2, ip, asr #28 │ │ │ │ + eorseq sl, r2, r8, asr r7 │ │ │ │ │ │ │ │ 000d515c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -137742,22 +137742,22 @@ │ │ │ │ ldr r2, [pc, #48] @ d5358 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sl, r6, ip, ror lr │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq sl, r2, r8, lsl #10 │ │ │ │ - eorseq sl, r2, r8, ror #9 │ │ │ │ - @ instruction: 0x0032a4dc │ │ │ │ - @ instruction: 0x0032a4bc │ │ │ │ - eorseq fp, r4, r8, asr lr │ │ │ │ - eorseq pc, r1, r0, asr pc @ │ │ │ │ - eorseq r0, r2, ip, asr #3 │ │ │ │ - andeq r1, r5, r1, asr #2 │ │ │ │ + @ instruction: 0x0032a5f0 │ │ │ │ + @ instruction: 0x0032a5d0 │ │ │ │ + eorseq sl, r2, r4, asr #11 │ │ │ │ + eorseq sl, r2, r4, lsr #11 │ │ │ │ + eorseq fp, r4, r0, asr #30 │ │ │ │ + eorseq r0, r2, r8, lsr r0 │ │ │ │ + @ instruction: 0x003202b4 │ │ │ │ + andeq r1, r5, sl, asr #2 │ │ │ │ │ │ │ │ 000d535c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -137797,18 +137797,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r7, r0, r7, sp │ │ │ │ eorseq sl, r6, r0, ror #24 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - @ instruction: 0x0032a3f4 │ │ │ │ + @ instruction: 0x0032a4dc │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r8, r2, r0, lsr #21 │ │ │ │ - eorseq sl, r2, ip, lsr #7 │ │ │ │ + eorseq r8, r2, r8, lsl #23 │ │ │ │ + mlaseq r2, r4, r4, sl │ │ │ │ │ │ │ │ 000d5420 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -137909,22 +137909,22 @@ │ │ │ │ ldr r2, [pc, #48] @ d55e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0036abbc │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq sl, r2, r0, lsr #5 │ │ │ │ - eorseq sl, r2, r8, asr #4 │ │ │ │ - eorseq sl, r2, r4, ror r2 │ │ │ │ - eorseq sl, r2, ip, lsl r2 │ │ │ │ - eorseq fp, r4, ip, asr #23 │ │ │ │ - eorseq pc, r1, r4, asr #25 │ │ │ │ - eorseq pc, r1, r0, asr #30 │ │ │ │ - andeq r1, r5, r3, lsr #7 │ │ │ │ + eorseq sl, r2, r8, lsl #7 │ │ │ │ + eorseq sl, r2, r0, lsr r3 │ │ │ │ + eorseq sl, r2, ip, asr r3 │ │ │ │ + eorseq sl, r2, r4, lsl #6 │ │ │ │ + @ instruction: 0x0034bcb4 │ │ │ │ + eorseq pc, r1, ip, lsr #27 │ │ │ │ + eorseq r0, r2, r8, lsr #32 │ │ │ │ + andeq r1, r5, ip, lsr #7 │ │ │ │ │ │ │ │ 000d55e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -137964,18 +137964,18 @@ │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r7, r4, lsl #10 │ │ │ │ @ instruction: 0x0036a9d4 │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ - eorseq sl, r2, r0, lsr #3 │ │ │ │ + eorseq sl, r2, r8, lsl #5 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq sl, r2, ip, ror r1 │ │ │ │ - eorseq sl, r2, r0, lsr #2 │ │ │ │ + eorseq sl, r2, r4, ror #4 │ │ │ │ + eorseq sl, r2, r8, lsl #4 │ │ │ │ │ │ │ │ 000d56ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r8, [pc, #408] @ d585c │ │ │ │ @@ -138082,22 +138082,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3168 @ 0xc60 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sl, r6, r4, lsr r9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r8, r2, r0, asr #17 │ │ │ │ - eorseq r9, r2, r8, lsr #31 │ │ │ │ - mlaseq r2, r4, r8, r8 │ │ │ │ - eorseq r9, r2, ip, ror pc │ │ │ │ - eorseq fp, r4, ip, lsr #18 │ │ │ │ - eorseq pc, r1, r8, lsr #20 │ │ │ │ - eorseq r9, r2, ip, asr #31 │ │ │ │ - ldrdeq r1, [r5], -ip │ │ │ │ + eorseq r8, r2, r8, lsr #19 │ │ │ │ + mlaseq r2, r0, r0, sl │ │ │ │ + eorseq r8, r2, ip, ror r9 │ │ │ │ + eorseq sl, r2, r4, rrx │ │ │ │ + eorseq fp, r4, r4, lsl sl │ │ │ │ + eorseq pc, r1, r0, lsl fp @ │ │ │ │ + ldrheq sl, [r2], -r4 @ │ │ │ │ + andeq r1, r5, r5, ror #17 │ │ │ │ │ │ │ │ 000d588c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ d593c │ │ │ │ @@ -138239,27 +138239,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b d5a70 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r7, r6, r0, lsr sp │ │ │ │ eorseq sl, r6, r4, ror r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003286fc │ │ │ │ - eorseq r9, r2, r0, ror lr │ │ │ │ + eorseq r8, r2, r4, ror #15 │ │ │ │ + eorseq r9, r2, r8, asr pc │ │ │ │ eorseq sl, r6, r0, lsr r6 │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0036a5bc │ │ │ │ - eorseq r7, r2, r8, ror #29 │ │ │ │ + @ instruction: 0x00327fd0 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r8, r2, ip, lsr #12 │ │ │ │ - eorseq r9, r2, r4, lsl sp │ │ │ │ + eorseq r8, r2, r4, lsl r7 │ │ │ │ + @ instruction: 0x00329dfc │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq r7, r2, ip, asr r8 │ │ │ │ + eorseq r7, r2, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ d5ba8 │ │ │ │ ldr r3, [pc, #140] @ d5bac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -138297,15 +138297,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0036a4dc │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ eorseq pc, r8, r8, ror ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq pc, r1, r0, ror r9 @ │ │ │ │ + eorseq pc, r1, r8, asr sl @ │ │ │ │ │ │ │ │ 000d5bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -138327,16 +138327,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r6, ip, lsl r4 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq r8, r2, r4, lsr #9 │ │ │ │ - eorseq r9, r2, r0, lsr #24 │ │ │ │ + eorseq r8, r2, ip, lsl #11 │ │ │ │ + eorseq r9, r2, r8, lsl #26 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ │ │ │ │ 000d5c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -138431,23 +138431,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq fp, r4, r4, lsl #9 │ │ │ │ - eorseq r8, r2, r8, lsr #7 │ │ │ │ - eorseq r6, r4, r4, asr r3 │ │ │ │ + eorseq fp, r4, ip, ror #10 │ │ │ │ + mlaseq r2, r0, r4, r8 │ │ │ │ + eorseq r6, r4, ip, lsr r4 │ │ │ │ @ instruction: 0x0036a2d0 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r9, r2, r8, asr #21 │ │ │ │ + @ instruction: 0x00329bb0 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - mlaseq r2, r8, sl, r9 │ │ │ │ + eorseq r9, r2, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ d5e78 │ │ │ │ ldr r3, [pc, #132] @ d5e7c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -138483,15 +138483,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r6, r4, lsl #4 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ eorseq pc, r8, r0, lsr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq pc, r1, r0, lsr #13 │ │ │ │ + eorseq pc, r1, r8, lsl #15 │ │ │ │ │ │ │ │ 000d5e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #808] @ d61cc │ │ │ │ @@ -138700,36 +138700,36 @@ │ │ │ │ bl 504d4 │ │ │ │ eorseq sl, r6, r0, asr r1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq lr, r3, ip, ror #13 │ │ │ │ - eorseq r9, r2, ip, asr #17 │ │ │ │ + @ instruction: 0x0033e7d4 │ │ │ │ + @ instruction: 0x003299b4 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq lr, r3, r0, ror #11 │ │ │ │ - eorseq r9, r2, r0, asr #15 │ │ │ │ + eorseq lr, r3, r8, asr #13 │ │ │ │ + eorseq r9, r2, r8, lsr #17 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ - eorseq lr, r3, r4, ror r5 │ │ │ │ - eorseq r9, r2, r4, asr r7 │ │ │ │ - eorseq lr, r3, r4, lsr r5 │ │ │ │ - eorseq r9, r2, r4, lsl r7 │ │ │ │ - eorseq r9, r4, r8, lsl r0 │ │ │ │ - eorseq pc, r1, r8, lsr r2 @ │ │ │ │ - eorseq pc, r1, r4, ror #4 │ │ │ │ - eorseq sl, r4, ip, ror #31 │ │ │ │ - eorseq pc, r1, r4, ror #1 │ │ │ │ - @ instruction: 0x003296d8 │ │ │ │ - andeq r6, r5, sp, lsr #32 │ │ │ │ - eorseq r8, r4, r8, asr #31 │ │ │ │ - eorseq pc, r1, r4, lsr #3 │ │ │ │ - eorseq r2, r2, ip, asr #5 │ │ │ │ + eorseq lr, r3, ip, asr r6 │ │ │ │ + eorseq r9, r2, ip, lsr r8 │ │ │ │ + eorseq lr, r3, ip, lsl r6 │ │ │ │ + @ instruction: 0x003297fc │ │ │ │ + eorseq r9, r4, r0, lsl #2 │ │ │ │ + eorseq pc, r1, r0, lsr #6 │ │ │ │ + eorseq pc, r1, ip, asr #6 │ │ │ │ + ldrsbeq fp, [r4], -r4 @ │ │ │ │ + eorseq pc, r1, ip, asr #3 │ │ │ │ + eorseq r9, r2, r0, asr #15 │ │ │ │ + andeq r6, r5, r6, lsr r0 │ │ │ │ + ldrheq r9, [r4], -r0 @ │ │ │ │ + eorseq pc, r1, ip, lsl #5 │ │ │ │ + @ instruction: 0x003223b4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000d6240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -138831,21 +138831,21 @@ │ │ │ │ eorseq r9, r6, ip, lsl #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r7, r4, lsl #17 │ │ │ │ eorseq r9, r6, r4, asr #26 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x00369cb4 │ │ │ │ - @ instruction: 0x003255b0 │ │ │ │ + mlaseq r2, r8, r6, r5 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - @ instruction: 0x0033e2bc │ │ │ │ - mlaseq r2, ip, r4, r9 │ │ │ │ + eorseq lr, r3, r4, lsr #7 │ │ │ │ + eorseq r9, r2, r4, lsl #11 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ - eorseq r9, r2, r0, lsr #9 │ │ │ │ - mlaseq r2, r0, r4, r9 │ │ │ │ + eorseq r9, r2, r8, lsl #11 │ │ │ │ + eorseq r9, r2, r8, ror r5 │ │ │ │ │ │ │ │ 000d6404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #908] @ d67a8 │ │ │ │ @@ -139081,41 +139081,41 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00369bbc │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq r7, r2, r0, lsl fp │ │ │ │ - eorseq r9, r2, ip, lsl #5 │ │ │ │ + @ instruction: 0x00327bf8 │ │ │ │ + eorseq r9, r2, r4, ror r3 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - @ instruction: 0x00327ad4 │ │ │ │ - eorseq r9, r2, r0, asr r2 │ │ │ │ + @ instruction: 0x00327bbc │ │ │ │ + eorseq r9, r2, r8, lsr r3 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ eorseq r9, r6, r4, lsl #20 │ │ │ │ - eorseq r7, r2, r0, ror sl │ │ │ │ - eorseq r9, r2, ip, ror #3 │ │ │ │ + eorseq r7, r2, r8, asr fp │ │ │ │ + @ instruction: 0x003292d4 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ - eorseq r7, r2, ip, asr #20 │ │ │ │ - eorseq r9, r2, r8, asr #3 │ │ │ │ - eorseq r7, r2, ip, lsl #20 │ │ │ │ - eorseq r9, r2, r8, lsl #3 │ │ │ │ - @ instruction: 0x003279bc │ │ │ │ - eorseq r9, r2, r8, lsr r1 │ │ │ │ - mlaseq r2, r8, r9, r7 │ │ │ │ - eorseq r9, r2, r4, lsl r1 │ │ │ │ - eorseq r7, r2, r0, ror r9 │ │ │ │ - eorseq r9, r2, ip, ror #1 │ │ │ │ - eorseq r7, r2, r4, asr #18 │ │ │ │ - eorseq r9, r2, r0, asr #1 │ │ │ │ + eorseq r7, r2, r4, lsr fp │ │ │ │ + @ instruction: 0x003292b0 │ │ │ │ + @ instruction: 0x00327af4 │ │ │ │ + eorseq r9, r2, r0, ror r2 │ │ │ │ + eorseq r7, r2, r4, lsr #21 │ │ │ │ + eorseq r9, r2, r0, lsr #4 │ │ │ │ + eorseq r7, r2, r0, lsl #21 │ │ │ │ + @ instruction: 0x003291fc │ │ │ │ + eorseq r7, r2, r8, asr sl │ │ │ │ + @ instruction: 0x003291d4 │ │ │ │ + eorseq r7, r2, ip, lsr #20 │ │ │ │ + eorseq r9, r2, r8, lsr #3 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ - eorseq sl, r4, r4, ror #19 │ │ │ │ - @ instruction: 0x0031eadc │ │ │ │ - ldrsbeq r9, [r2], -ip @ │ │ │ │ - andeq r6, r5, r5, ror #1 │ │ │ │ + eorseq sl, r4, ip, asr #21 │ │ │ │ + eorseq lr, r1, r4, asr #23 │ │ │ │ + eorseq r9, r2, r4, asr #3 │ │ │ │ + andeq r6, r5, lr, ror #1 │ │ │ │ │ │ │ │ 000d6834 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ d68e8 │ │ │ │ @@ -139260,28 +139260,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b d6a24 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r6, r0, sp, r6 │ │ │ │ @ instruction: 0x003696b8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r7, r2, r0, ror #14 │ │ │ │ - eorseq r0, r3, r0, asr #21 │ │ │ │ + eorseq r7, r2, r8, asr #16 │ │ │ │ + eorseq r0, r3, r8, lsr #23 │ │ │ │ eorseq r9, r6, ip, lsl #13 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r9, r6, r8, lsl #12 │ │ │ │ - eorseq r8, r2, ip, ror #28 │ │ │ │ + eorseq r8, r2, r4, asr pc │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq r7, r2, r4, ror r6 │ │ │ │ - @ instruction: 0x00328df0 │ │ │ │ + eorseq r7, r2, ip, asr r7 │ │ │ │ + @ instruction: 0x00328ed8 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ - eorseq r4, r2, r0, ror #23 │ │ │ │ - eorseq r8, r2, r4, ror #27 │ │ │ │ + eorseq r4, r2, r8, asr #25 │ │ │ │ + eorseq r8, r2, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #192] @ d6b94 │ │ │ │ ldr r3, [pc, #192] @ d6b98 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -139332,15 +139332,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b d6b60 │ │ │ │ eorseq r9, r6, r4, lsr #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq lr, r8, r4, asr #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r1, ip, lsr #19 │ │ │ │ + mlaseq r1, r4, sl, lr │ │ │ │ │ │ │ │ 000d6ba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #664] @ d6e58 │ │ │ │ @@ -139511,38 +139511,38 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r6, r8, lsr r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq sp, r3, ip, ror #18 │ │ │ │ - eorseq r8, r2, ip, asr #22 │ │ │ │ + eorseq sp, r3, r4, asr sl │ │ │ │ + eorseq r8, r2, r4, lsr ip │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq sp, r3, r4, lsr r9 │ │ │ │ - eorseq r8, r2, r4, lsl fp │ │ │ │ + eorseq sp, r3, ip, lsl sl │ │ │ │ + @ instruction: 0x00328bfc │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - @ instruction: 0x0033d8dc │ │ │ │ - @ instruction: 0x00328abc │ │ │ │ + eorseq sp, r3, r4, asr #19 │ │ │ │ + eorseq r8, r2, r4, lsr #23 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ - @ instruction: 0x0033d8b4 │ │ │ │ - mlaseq r2, r4, sl, r8 │ │ │ │ - eorseq sp, r3, r0, lsl #17 │ │ │ │ - eorseq r8, r2, r0, ror #20 │ │ │ │ - eorseq sp, r3, r8, asr r8 │ │ │ │ - eorseq r8, r2, r8, lsr sl │ │ │ │ - eorseq sl, r4, ip, asr r3 │ │ │ │ - eorseq lr, r1, r4, asr r4 │ │ │ │ - @ instruction: 0x0031e4fc │ │ │ │ - andeq r6, r5, lr, asr #2 │ │ │ │ - eorseq sl, r4, r4, lsr r3 │ │ │ │ - eorseq lr, r1, ip, lsr #8 │ │ │ │ - eorseq r8, r2, ip, asr sl │ │ │ │ - andeq r6, r5, pc, ror #2 │ │ │ │ + mlaseq r3, ip, r9, sp │ │ │ │ + eorseq r8, r2, ip, ror fp │ │ │ │ + eorseq sp, r3, r8, ror #18 │ │ │ │ + eorseq r8, r2, r8, asr #22 │ │ │ │ + eorseq sp, r3, r0, asr #18 │ │ │ │ + eorseq r8, r2, r0, lsr #22 │ │ │ │ + eorseq sl, r4, r4, asr #8 │ │ │ │ + eorseq lr, r1, ip, lsr r5 │ │ │ │ + eorseq lr, r1, r4, ror #11 │ │ │ │ + andeq r6, r5, r7, asr r1 │ │ │ │ + eorseq sl, r4, ip, lsl r4 │ │ │ │ + eorseq lr, r1, r4, lsl r5 │ │ │ │ + eorseq r8, r2, r4, asr #22 │ │ │ │ + andeq r6, r5, r8, ror r1 │ │ │ │ │ │ │ │ 000d6ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -139635,21 +139635,21 @@ │ │ │ │ eorseq r9, r6, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037bbfc │ │ │ │ eorseq r9, r6, r4, asr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r9, r6, ip, asr #32 │ │ │ │ - @ instruction: 0x003288b0 │ │ │ │ + mlaseq r2, r8, r9, r8 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq sp, r3, r4, asr r6 │ │ │ │ - eorseq r8, r2, r4, lsr r8 │ │ │ │ + eorseq sp, r3, ip, lsr r7 │ │ │ │ + eorseq r8, r2, ip, lsl r9 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ - eorseq r8, r2, r8, ror r8 │ │ │ │ - eorseq fp, r3, r0, ror r8 │ │ │ │ + eorseq r8, r2, r0, ror #18 │ │ │ │ + eorseq fp, r3, r8, asr r9 │ │ │ │ │ │ │ │ 000d706c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -139704,18 +139704,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq fp, r7, r0, lsl #21 │ │ │ │ eorseq r8, r6, r0, asr pc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r2, r4, ror r7 │ │ │ │ + eorseq r8, r2, ip, asr r8 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq r7, r2, r0, asr #29 │ │ │ │ - @ instruction: 0x003286fc │ │ │ │ + eorseq r7, r2, r8, lsr #31 │ │ │ │ + eorseq r8, r2, r4, ror #15 │ │ │ │ │ │ │ │ 000d716c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #296] @ d72ac │ │ │ │ @@ -139793,20 +139793,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ bl b6f00 │ │ │ │ b d7210 │ │ │ │ eorseq r8, r6, r4, ror lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r8, r2, r0, ror r6 │ │ │ │ - eorseq r8, r2, r4, ror r6 │ │ │ │ - eorseq r8, r2, r4, asr #12 │ │ │ │ - eorseq r8, r2, r8, asr #12 │ │ │ │ - eorseq r8, r2, ip, lsl r6 │ │ │ │ - eorseq r8, r2, r0, lsr #12 │ │ │ │ + eorseq r8, r2, r8, asr r7 │ │ │ │ + eorseq r8, r2, ip, asr r7 │ │ │ │ + eorseq r8, r2, ip, lsr #14 │ │ │ │ + eorseq r8, r2, r0, lsr r7 │ │ │ │ + eorseq r8, r2, r4, lsl #14 │ │ │ │ + eorseq r8, r2, r8, lsl #14 │ │ │ │ │ │ │ │ 000d72d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ d73d8 │ │ │ │ @@ -139871,18 +139871,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r7, r8, lsr #16 │ │ │ │ eorseq r8, r6, r4, ror #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r6, r4, lsl #25 │ │ │ │ - @ instruction: 0x00349db4 │ │ │ │ - eorseq sp, r1, ip, lsr #29 │ │ │ │ - eorseq r8, r2, r0, lsl r5 │ │ │ │ - ldrdeq r7, [r5], -r6 │ │ │ │ + mlaseq r4, ip, lr, r9 │ │ │ │ + mlaseq r1, r4, pc, sp @ │ │ │ │ + @ instruction: 0x003285f8 │ │ │ │ + ldrdeq r7, [r5], -pc @ │ │ │ │ │ │ │ │ 000d73f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139908,16 +139908,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r6, r0, ror #23 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r6, r2, r8, asr ip │ │ │ │ - eorseq r8, r2, r0, ror #8 │ │ │ │ + eorseq r6, r2, r0, asr #26 │ │ │ │ + eorseq r8, r2, r8, asr #10 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ │ │ │ │ 000d7480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -140015,23 +140015,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #292 @ 0x124 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r9, r4, ip, lsr #24 │ │ │ │ - eorseq r6, r2, r0, asr fp │ │ │ │ - @ instruction: 0x00344afc │ │ │ │ + eorseq r9, r4, r4, lsl sp │ │ │ │ + eorseq r6, r2, r8, lsr ip │ │ │ │ + eorseq r4, r4, r4, ror #23 │ │ │ │ eorseq r8, r6, r8, ror sl │ │ │ │ andeq r0, r0, r0, asr #23 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r2, ip, lsl #6 │ │ │ │ + @ instruction: 0x003283f4 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r8, r2, ip, asr #5 │ │ │ │ + @ instruction: 0x003283b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ d76dc │ │ │ │ ldr r3, [pc, #144] @ d76e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -140070,15 +140070,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r6, ip, lsr #19 │ │ │ │ andeq r0, r0, r0, asr #23 │ │ │ │ eorseq lr, r8, r8, asr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r1, ip, lsr lr │ │ │ │ + eorseq sp, r1, r4, lsr #30 │ │ │ │ │ │ │ │ 000d76f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #428] @ d78b4 │ │ │ │ @@ -140195,24 +140195,24 @@ │ │ │ │ @ instruction: 0x003688d0 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq r8, r6, r4, asr #16 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eorseq r8, r2, ip, lsl r1 │ │ │ │ + eorseq r8, r2, r4, lsl #4 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r8, r2, ip, lsr #2 │ │ │ │ - eorseq r8, r2, r4, lsr #1 │ │ │ │ + eorseq r8, r2, r4, lsl r2 │ │ │ │ + eorseq r8, r2, ip, lsl #3 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ - eorseq r8, r2, r0, lsl #2 │ │ │ │ - eorseq r8, r2, r8, ror r0 │ │ │ │ - eorseq r3, r2, ip, lsr #30 │ │ │ │ - eorseq r8, r2, ip, lsr #1 │ │ │ │ - eorseq r8, r2, r4, lsr #32 │ │ │ │ + eorseq r8, r2, r8, ror #3 │ │ │ │ + eorseq r8, r2, r0, ror #2 │ │ │ │ + eorseq r4, r2, r4, lsl r0 │ │ │ │ + mlaseq r2, r4, r1, r8 │ │ │ │ + eorseq r8, r2, ip, lsl #2 │ │ │ │ │ │ │ │ 000d7900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #264] @ d7a20 │ │ │ │ @@ -140286,18 +140286,18 @@ │ │ │ │ @ instruction: 0x0037b1f8 │ │ │ │ @ instruction: 0x003686bc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r6, ip, r6, r8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r8, r6, r4, asr #12 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r3, ip, lsr #29 │ │ │ │ + mlaseq r3, r4, pc, sl @ │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r7, r2, r8, lsr pc │ │ │ │ - @ instruction: 0x00327eb0 │ │ │ │ + eorseq r8, r2, r0, lsr #32 │ │ │ │ + mlaseq r2, r8, pc, r7 @ │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ │ │ │ │ 000d7a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140343,21 +140343,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r6, r8, lsl #11 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r6, r2, r0, ror #11 │ │ │ │ - eorseq r7, r2, r8, ror #27 │ │ │ │ + eorseq r6, r2, r8, asr #13 │ │ │ │ + @ instruction: 0x00327ed0 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ - eorseq r9, r4, r0, lsl #13 │ │ │ │ - eorseq sp, r1, r8, ror r7 │ │ │ │ - eorseq r7, r2, r4, ror r1 │ │ │ │ - strdeq r8, [r5], -r1 │ │ │ │ + eorseq r9, r4, r8, ror #14 │ │ │ │ + eorseq sp, r1, r0, ror #16 │ │ │ │ + eorseq r7, r2, ip, asr r2 │ │ │ │ + strdeq r8, [r5], -sl │ │ │ │ │ │ │ │ 000d7b34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #124] @ d7bc8 │ │ │ │ @@ -140451,23 +140451,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r9, r4, r4, lsl #11 │ │ │ │ - eorseq r6, r2, r8, lsr #9 │ │ │ │ - eorseq r4, r4, r4, asr r4 │ │ │ │ + eorseq r9, r4, ip, ror #12 │ │ │ │ + mlaseq r2, r0, r5, r6 │ │ │ │ + eorseq r4, r4, ip, lsr r5 │ │ │ │ @ instruction: 0x003683d0 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x00327cd0 │ │ │ │ + @ instruction: 0x00327db8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r7, r2, ip, lsl ip │ │ │ │ + eorseq r7, r2, r4, lsl #26 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ d7d7c │ │ │ │ ldr r3, [pc, #132] @ d7d80 │ │ │ │ @@ -140504,15 +140504,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r6, r0, lsl #6 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ mlaseq r8, ip, sl, sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r1, ip, r7, sp │ │ │ │ + eorseq sp, r1, r4, lsl #17 │ │ │ │ │ │ │ │ 000d7d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ @@ -140566,20 +140566,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r6, ip, asr #4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r7, r2, ip, asr #22 │ │ │ │ - eorseq r7, r2, r8, lsl #21 │ │ │ │ - eorseq r9, r4, ip, lsl r3 │ │ │ │ - eorseq sp, r1, r4, lsl r4 │ │ │ │ - mlaseq r1, r8, r4, sp │ │ │ │ - andeq r8, r5, r1, lsr #7 │ │ │ │ + eorseq r7, r2, r4, lsr ip │ │ │ │ + eorseq r7, r2, r0, ror fp │ │ │ │ + eorseq r9, r4, r4, lsl #8 │ │ │ │ + @ instruction: 0x0031d4fc │ │ │ │ + eorseq sp, r1, r0, lsl #11 │ │ │ │ + andeq r8, r5, sl, lsr #7 │ │ │ │ │ │ │ │ 000d7e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -140628,18 +140628,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r7, r8, asr ip │ │ │ │ eorseq r8, r6, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r7, r2, ip, lsr #20 │ │ │ │ + eorseq r7, r2, r4, lsl fp │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r7, r2, r4, lsr sl │ │ │ │ - eorseq r7, r2, r0, ror r9 │ │ │ │ + eorseq r7, r2, ip, lsl fp │ │ │ │ + eorseq r7, r2, r8, asr sl │ │ │ │ andeq r0, r0, pc, lsl #4 │ │ │ │ │ │ │ │ 000d7f80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140680,18 +140680,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r7, ip, ror #22 │ │ │ │ eorseq r8, r6, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - mlaseq r2, r8, r9, r7 │ │ │ │ + eorseq r7, r2, r0, lsl #21 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r5, r2, ip, ror lr │ │ │ │ - eorseq r7, r2, r8, lsr #17 │ │ │ │ + eorseq r5, r2, r4, ror #30 │ │ │ │ + mlaseq r2, r0, r9, r7 │ │ │ │ │ │ │ │ 000d8044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #484] @ d8240 │ │ │ │ @@ -140816,22 +140816,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r6, ip, pc, r7 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq ip, r3, r8, lsl #3 │ │ │ │ - @ instruction: 0x003276f4 │ │ │ │ - eorseq ip, r3, r8, asr r1 │ │ │ │ - @ instruction: 0x003276bc │ │ │ │ - eorseq r8, r4, ip, asr #30 │ │ │ │ - eorseq sp, r1, r4, asr #32 │ │ │ │ - eorseq r7, r2, r4, lsl #15 │ │ │ │ - andeq lr, r5, sl, asr #1 │ │ │ │ + eorseq ip, r3, r0, ror r2 │ │ │ │ + @ instruction: 0x003277dc │ │ │ │ + eorseq ip, r3, r0, asr #4 │ │ │ │ + eorseq r7, r2, r4, lsr #15 │ │ │ │ + eorseq r9, r4, r4, lsr r0 │ │ │ │ + eorseq sp, r1, ip, lsr #2 │ │ │ │ + eorseq r7, r2, ip, ror #16 │ │ │ │ + ldrdeq lr, [r5], -r3 │ │ │ │ │ │ │ │ 000d826c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #280] @ d839c │ │ │ │ @@ -140910,18 +140910,18 @@ │ │ │ │ eorseq r7, r6, r0, asr sp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r6, r0, lsr #26 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x00367cbc │ │ │ │ - eorseq r7, r2, r4, ror #12 │ │ │ │ + eorseq r7, r2, ip, asr #14 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - @ instruction: 0x0033bfd8 │ │ │ │ - eorseq r7, r2, r8, lsr r5 │ │ │ │ + eorseq ip, r3, r0, asr #1 │ │ │ │ + eorseq r7, r2, r0, lsr #12 │ │ │ │ │ │ │ │ 000d83cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r0, [pc, #700] @ d86a0 │ │ │ │ @@ -141103,22 +141103,22 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r6, r4, lsl ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00367bf4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ mlaseq r6, r0, fp, r7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r0, r4, r4, asr #6 │ │ │ │ - eorseq r5, r2, r4, asr #18 │ │ │ │ + eorseq r0, r4, ip, lsr #8 │ │ │ │ + eorseq r5, r2, ip, lsr #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsr #24 │ │ │ │ - eorseq r8, r4, ip, ror #21 │ │ │ │ - eorseq ip, r1, r4, ror #23 │ │ │ │ - mlaseq r1, r4, sp, pc @ │ │ │ │ + @ instruction: 0x00348bd4 │ │ │ │ + eorseq ip, r1, ip, asr #25 │ │ │ │ + eorseq pc, r1, ip, ror lr @ │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 000d86dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141189,18 +141189,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r7, ip, lsl r4 │ │ │ │ @ instruction: 0x003678d0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003678b0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r7, r6, ip, ror #16 │ │ │ │ - eorseq r3, r2, r8, ror #2 │ │ │ │ + eorseq r3, r2, r0, asr r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r0, r4, r8, lsr r0 │ │ │ │ - eorseq r5, r2, r4, lsr r6 │ │ │ │ + eorseq r0, r4, r0, lsr #2 │ │ │ │ + eorseq r5, r2, ip, lsl r7 │ │ │ │ │ │ │ │ 000d8818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -141392,34 +141392,34 @@ │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl b6f00 │ │ │ │ b d89b4 │ │ │ │ eorseq r7, r6, ip, ror r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, asr r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r2, r0, lsr #2 │ │ │ │ - eorseq r7, r2, r4, lsl #2 │ │ │ │ - eorseq r5, r2, ip, lsl r5 │ │ │ │ - eorseq r7, r2, r8, rrx │ │ │ │ - eorseq r7, r2, ip, asr #32 │ │ │ │ - eorseq r5, r2, r4, ror #8 │ │ │ │ - @ instruction: 0x00326ff0 │ │ │ │ - @ instruction: 0x00326fd4 │ │ │ │ - eorseq r5, r2, ip, ror #7 │ │ │ │ - eorseq r6, r2, r0, lsr #31 │ │ │ │ - @ instruction: 0x003253b8 │ │ │ │ - eorseq r6, r2, r8, ror pc │ │ │ │ - mlaseq r2, r0, r3, r5 │ │ │ │ - eorseq r6, r2, ip, asr pc │ │ │ │ - eorseq r6, r2, r0, asr #30 │ │ │ │ - eorseq r5, r2, r8, asr r3 │ │ │ │ - eorseq r6, r2, r8, lsl pc │ │ │ │ - eorseq r5, r2, r0, lsr r3 │ │ │ │ - @ instruction: 0x00326ef0 │ │ │ │ - eorseq r5, r2, r8, lsl #6 │ │ │ │ + eorseq r7, r2, r8, lsl #4 │ │ │ │ + eorseq r7, r2, ip, ror #3 │ │ │ │ + eorseq r5, r2, r4, lsl #12 │ │ │ │ + eorseq r7, r2, r0, asr r1 │ │ │ │ + eorseq r7, r2, r4, lsr r1 │ │ │ │ + eorseq r5, r2, ip, asr #10 │ │ │ │ + ldrsbeq r7, [r2], -r8 @ │ │ │ │ + ldrheq r7, [r2], -ip @ │ │ │ │ + @ instruction: 0x003254d4 │ │ │ │ + eorseq r7, r2, r8, lsl #1 │ │ │ │ + eorseq r5, r2, r0, lsr #9 │ │ │ │ + eorseq r7, r2, r0, rrx │ │ │ │ + eorseq r5, r2, r8, ror r4 │ │ │ │ + eorseq r7, r2, r4, asr #32 │ │ │ │ + eorseq r7, r2, r8, lsr #32 │ │ │ │ + eorseq r5, r2, r0, asr #8 │ │ │ │ + eorseq r7, r2, r0 │ │ │ │ + eorseq r5, r2, r8, lsl r4 │ │ │ │ + @ instruction: 0x00326fd8 │ │ │ │ + @ instruction: 0x003253f0 │ │ │ │ │ │ │ │ 000d8b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -141525,20 +141525,20 @@ │ │ │ │ eorseq r7, r6, r8, asr r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r7, r4, asr #30 │ │ │ │ @ instruction: 0x003673fc │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq r7, r6, ip, ror #6 │ │ │ │ - @ instruction: 0x00322ad0 │ │ │ │ + @ instruction: 0x00322bb8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r2, r0, lsr #26 │ │ │ │ - eorseq r5, r2, r8, lsr r1 │ │ │ │ - mlaseq r2, r0, sl, r2 │ │ │ │ - eorseq r2, r2, r0, lsl #21 │ │ │ │ + eorseq r6, r2, r8, lsl #28 │ │ │ │ + eorseq r5, r2, r0, lsr #4 │ │ │ │ + eorseq r2, r2, r8, ror fp │ │ │ │ + eorseq r2, r2, r8, ror #22 │ │ │ │ │ │ │ │ 000d8d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -142126,62 +142126,62 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r6, r0, r2, r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r6, r8, ror #4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0033ddf4 │ │ │ │ - @ instruction: 0x00324dd0 │ │ │ │ + @ instruction: 0x0033dedc │ │ │ │ + @ instruction: 0x00324eb8 │ │ │ │ mlaseq r6, r0, pc, r6 @ │ │ │ │ + eorseq sp, r3, r8, asr lr │ │ │ │ + eorseq r4, r2, r4, lsr lr │ │ │ │ + eorseq sp, r3, r8, lsr #28 │ │ │ │ + eorseq r4, r2, r4, lsl #28 │ │ │ │ + eorseq sp, r3, r0, lsl #28 │ │ │ │ + @ instruction: 0x00324ddc │ │ │ │ + @ instruction: 0x0033ddd0 │ │ │ │ + eorseq r4, r2, r8, lsr #27 │ │ │ │ eorseq sp, r3, r0, ror sp │ │ │ │ - eorseq r4, r2, ip, asr #26 │ │ │ │ + eorseq r4, r2, r8, asr #26 │ │ │ │ + eorseq r0, r2, r0, lsr r0 │ │ │ │ eorseq sp, r3, r0, asr #26 │ │ │ │ - eorseq r4, r2, ip, lsl sp │ │ │ │ - eorseq sp, r3, r8, lsl sp │ │ │ │ - @ instruction: 0x00324cf4 │ │ │ │ - eorseq sp, r3, r8, ror #25 │ │ │ │ - eorseq r4, r2, r0, asr #25 │ │ │ │ - eorseq sp, r3, r8, lsl #25 │ │ │ │ - eorseq r4, r2, r0, ror #24 │ │ │ │ - eorseq pc, r1, r8, asr #30 │ │ │ │ - eorseq sp, r3, r8, asr ip │ │ │ │ - eorseq r4, r2, r0, lsr ip │ │ │ │ - eorseq r2, r2, r4, lsl r7 │ │ │ │ - eorseq sp, r3, r8, lsl ip │ │ │ │ - @ instruction: 0x00324bf0 │ │ │ │ - eorseq r9, r3, r4, asr #12 │ │ │ │ - @ instruction: 0x0033dbd4 │ │ │ │ - eorseq r4, r2, ip, lsr #23 │ │ │ │ - eorseq sp, r3, r4, lsr #23 │ │ │ │ - eorseq r4, r2, r0, lsl #23 │ │ │ │ - eorseq sp, r3, r0, lsl #23 │ │ │ │ - eorseq r4, r2, r8, asr fp │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - eorseq sp, r3, r0, lsl r9 │ │ │ │ - eorseq r4, r2, ip, ror #17 │ │ │ │ - eorseq sp, r3, r0, ror #17 │ │ │ │ - @ instruction: 0x003248b8 │ │ │ │ - @ instruction: 0x0033d8b4 │ │ │ │ - mlaseq r2, r0, r8, r4 │ │ │ │ - eorseq sp, r3, ip, lsl #17 │ │ │ │ - eorseq r4, r2, r8, ror #16 │ │ │ │ - eorseq sp, r3, ip, ror #16 │ │ │ │ - eorseq r4, r2, r8, asr #16 │ │ │ │ - eorseq sp, r3, r4, asr #16 │ │ │ │ - eorseq r4, r2, ip, lsl r8 │ │ │ │ - eorseq sp, r3, ip, lsl r8 │ │ │ │ - @ instruction: 0x003247f8 │ │ │ │ - eorseq r7, r4, r0, asr #22 │ │ │ │ - eorseq fp, r1, r8, lsr ip │ │ │ │ - @ instruction: 0x003263d4 │ │ │ │ + eorseq r4, r2, r8, lsl sp │ │ │ │ + @ instruction: 0x003227fc │ │ │ │ + eorseq sp, r3, r0, lsl #26 │ │ │ │ + @ instruction: 0x00324cd8 │ │ │ │ + eorseq r9, r3, ip, lsr #14 │ │ │ │ + @ instruction: 0x0033dcbc │ │ │ │ + mlaseq r2, r4, ip, r4 │ │ │ │ + eorseq sp, r3, ip, lsl #25 │ │ │ │ + eorseq r4, r2, r8, ror #24 │ │ │ │ + eorseq sp, r3, r8, ror #24 │ │ │ │ + eorseq r4, r2, r0, asr #24 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x0033d9f8 │ │ │ │ + @ instruction: 0x003249d4 │ │ │ │ + eorseq sp, r3, r8, asr #19 │ │ │ │ + eorseq r4, r2, r0, lsr #19 │ │ │ │ + mlaseq r3, ip, r9, sp │ │ │ │ + eorseq r4, r2, r8, ror r9 │ │ │ │ + eorseq sp, r3, r4, ror r9 │ │ │ │ + eorseq r4, r2, r0, asr r9 │ │ │ │ + eorseq sp, r3, r4, asr r9 │ │ │ │ + eorseq r4, r2, r0, lsr r9 │ │ │ │ + eorseq sp, r3, ip, lsr #18 │ │ │ │ + eorseq r4, r2, r4, lsl #18 │ │ │ │ + eorseq sp, r3, r4, lsl #18 │ │ │ │ + eorseq r4, r2, r0, ror #17 │ │ │ │ + eorseq r7, r4, r8, lsr #24 │ │ │ │ + eorseq fp, r1, r0, lsr #26 │ │ │ │ + @ instruction: 0x003264bc │ │ │ │ @ instruction: 0x000008b3 │ │ │ │ - eorseq r7, r4, r8, lsl fp │ │ │ │ - eorseq fp, r1, r0, lsl ip │ │ │ │ - @ instruction: 0x003263b8 │ │ │ │ + eorseq r7, r4, r0, lsl #24 │ │ │ │ + @ instruction: 0x0031bcf8 │ │ │ │ + eorseq r6, r2, r0, lsr #9 │ │ │ │ andeq r0, r0, r2, ror #17 │ │ │ │ │ │ │ │ 000d9750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -142264,19 +142264,19 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r7, r8, lsr #7 │ │ │ │ eorseq r6, r6, ip, asr r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r6, ip, lsr r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x003667d8 │ │ │ │ - eorseq pc, r1, ip, asr #17 │ │ │ │ + @ instruction: 0x0031f9b4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sp, r3, r8, asr #11 │ │ │ │ - eorseq r4, r2, r4, lsr #11 │ │ │ │ - eorseq r9, r3, r0, lsl r0 │ │ │ │ + @ instruction: 0x0033d6b0 │ │ │ │ + eorseq r4, r2, ip, lsl #13 │ │ │ │ + ldrsheq r9, [r3], -r8 @ │ │ │ │ │ │ │ │ 000d98c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #3980] @ da864 │ │ │ │ @@ -143283,172 +143283,172 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq r6, r6, r0, ror #7 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq r5, r2, r8, lsl #22 │ │ │ │ - eorseq ip, r3, r4, ror #29 │ │ │ │ - mlaseq r2, ip, lr, r3 │ │ │ │ - eorseq ip, r3, r0, lsr #28 │ │ │ │ - @ instruction: 0x00323dd8 │ │ │ │ - eorseq ip, r3, r0, ror #27 │ │ │ │ - mlaseq r2, r8, sp, r3 │ │ │ │ - mlaseq r2, r0, r8, r1 │ │ │ │ - @ instruction: 0x0033cdb8 │ │ │ │ - eorseq r3, r2, r0, ror sp │ │ │ │ - eorseq r1, r2, r4, ror r5 │ │ │ │ - eorseq ip, r3, r8, ror sp │ │ │ │ - eorseq r3, r2, r0, lsr sp │ │ │ │ - eorseq ip, r3, r0, lsl #26 │ │ │ │ - @ instruction: 0x00323cb8 │ │ │ │ - eorseq r6, r4, r8, asr #31 │ │ │ │ - eorseq fp, r1, r0, asr #1 │ │ │ │ - eorseq fp, r1, ip, lsl #3 │ │ │ │ + @ instruction: 0x00325bf0 │ │ │ │ + eorseq ip, r3, ip, asr #31 │ │ │ │ + eorseq r3, r2, r4, lsl #31 │ │ │ │ + eorseq ip, r3, r8, lsl #30 │ │ │ │ + eorseq r3, r2, r0, asr #29 │ │ │ │ + eorseq ip, r3, r8, asr #29 │ │ │ │ + eorseq r3, r2, r0, lsl #29 │ │ │ │ + eorseq r1, r2, r8, ror r9 │ │ │ │ + eorseq ip, r3, r0, lsr #29 │ │ │ │ + eorseq r3, r2, r8, asr lr │ │ │ │ + eorseq r1, r2, ip, asr r6 │ │ │ │ + eorseq ip, r3, r0, ror #28 │ │ │ │ + eorseq r3, r2, r8, lsl lr │ │ │ │ + eorseq ip, r3, r8, ror #27 │ │ │ │ + eorseq r3, r2, r0, lsr #27 │ │ │ │ + ldrheq r7, [r4], -r0 @ │ │ │ │ + eorseq fp, r1, r8, lsr #3 │ │ │ │ + eorseq fp, r1, r4, ror r2 │ │ │ │ andeq r0, r0, fp, asr r5 │ │ │ │ - eorseq r1, r2, r4, lsr #8 │ │ │ │ - eorseq ip, r3, r8, lsr ip │ │ │ │ - eorseq r3, r2, ip, ror #23 │ │ │ │ - eorseq r8, r3, r4, asr r6 │ │ │ │ - eorseq ip, r3, r8, lsl #24 │ │ │ │ - @ instruction: 0x00323bbc │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ + eorseq r1, r2, ip, lsl #10 │ │ │ │ + eorseq ip, r3, r0, lsr #26 │ │ │ │ + @ instruction: 0x00323cd4 │ │ │ │ + eorseq r8, r3, ip, lsr r7 │ │ │ │ + @ instruction: 0x0033ccf0 │ │ │ │ + eorseq r3, r2, r4, lsr #25 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + eorseq ip, r3, r4, asr fp │ │ │ │ + eorseq r3, r2, ip, lsl #22 │ │ │ │ + eorseq ip, r3, r8, lsl fp │ │ │ │ + @ instruction: 0x00323ad0 │ │ │ │ + @ instruction: 0x0033cad0 │ │ │ │ + eorseq r3, r2, r8, lsl #21 │ │ │ │ + eorseq ip, r3, r8, lsr #21 │ │ │ │ + eorseq r3, r2, r0, ror #20 │ │ │ │ eorseq ip, r3, ip, ror #20 │ │ │ │ eorseq r3, r2, r4, lsr #20 │ │ │ │ - eorseq ip, r3, r0, lsr sl │ │ │ │ - eorseq r3, r2, r8, ror #19 │ │ │ │ - eorseq ip, r3, r8, ror #19 │ │ │ │ - eorseq r3, r2, r0, lsr #19 │ │ │ │ - eorseq ip, r3, r0, asr #19 │ │ │ │ - eorseq r3, r2, r8, ror r9 │ │ │ │ - eorseq ip, r3, r4, lsl #19 │ │ │ │ - eorseq r3, r2, ip, lsr r9 │ │ │ │ + eorseq ip, r3, ip, asr #20 │ │ │ │ + eorseq r3, r2, r4, lsl #20 │ │ │ │ + @ instruction: 0x003211f8 │ │ │ │ + eorseq ip, r3, ip, lsl #20 │ │ │ │ + eorseq r3, r2, r0, asr #19 │ │ │ │ + eorseq r8, r3, r0, lsl #8 │ │ │ │ + @ instruction: 0x0033c9b4 │ │ │ │ + eorseq r3, r2, r8, ror #18 │ │ │ │ eorseq ip, r3, r4, ror #18 │ │ │ │ eorseq r3, r2, ip, lsl r9 │ │ │ │ - eorseq r1, r2, r0, lsl r1 │ │ │ │ - eorseq ip, r3, r4, lsr #18 │ │ │ │ - @ instruction: 0x003238d8 │ │ │ │ - eorseq r8, r3, r8, lsl r3 │ │ │ │ - eorseq ip, r3, ip, asr #17 │ │ │ │ - eorseq r3, r2, r0, lsl #17 │ │ │ │ - eorseq ip, r3, ip, ror r8 │ │ │ │ - eorseq r3, r2, r4, lsr r8 │ │ │ │ - eorseq ip, r3, r0, asr r8 │ │ │ │ - eorseq r3, r2, r4, lsl #16 │ │ │ │ - @ instruction: 0x0033c7f4 │ │ │ │ - eorseq r3, r2, ip, lsr #15 │ │ │ │ - eorseq ip, r3, r0, asr #15 │ │ │ │ - eorseq r3, r2, r8, ror r7 │ │ │ │ - mlaseq r3, ip, r7, ip │ │ │ │ - eorseq r3, r2, r4, asr r7 │ │ │ │ - eorseq ip, r3, r4, ror r7 │ │ │ │ - eorseq r3, r2, ip, lsr #14 │ │ │ │ - mlaseq r3, r8, r1, r8 │ │ │ │ - eorseq ip, r3, ip, asr #14 │ │ │ │ - eorseq r3, r2, r0, lsl #14 │ │ │ │ - eorseq ip, r3, r0, lsr #14 │ │ │ │ - @ instruction: 0x003236d8 │ │ │ │ - eorseq ip, r3, r0, lsl #14 │ │ │ │ - @ instruction: 0x003236b8 │ │ │ │ - @ instruction: 0x0033c6d4 │ │ │ │ - eorseq r3, r2, ip, lsl #13 │ │ │ │ - eorseq ip, r3, r0, lsr #13 │ │ │ │ - eorseq r3, r2, r8, asr r6 │ │ │ │ - eorseq ip, r3, r0, lsl #13 │ │ │ │ - eorseq r3, r2, r8, lsr r6 │ │ │ │ - eorseq ip, r3, ip, lsr #12 │ │ │ │ - eorseq r3, r2, r4, ror #11 │ │ │ │ - @ instruction: 0x0033c5fc │ │ │ │ - @ instruction: 0x003235b4 │ │ │ │ + eorseq ip, r3, r8, lsr r9 │ │ │ │ + eorseq r3, r2, ip, ror #17 │ │ │ │ + @ instruction: 0x0033c8dc │ │ │ │ + mlaseq r2, r4, r8, r3 │ │ │ │ + eorseq ip, r3, r8, lsr #17 │ │ │ │ + eorseq r3, r2, r0, ror #16 │ │ │ │ + eorseq ip, r3, r4, lsl #17 │ │ │ │ + eorseq r3, r2, ip, lsr r8 │ │ │ │ + eorseq ip, r3, ip, asr r8 │ │ │ │ + eorseq r3, r2, r4, lsl r8 │ │ │ │ + eorseq r8, r3, r0, lsl #5 │ │ │ │ + eorseq ip, r3, r4, lsr r8 │ │ │ │ + eorseq r3, r2, r8, ror #15 │ │ │ │ + eorseq ip, r3, r8, lsl #16 │ │ │ │ + eorseq r3, r2, r0, asr #15 │ │ │ │ + eorseq ip, r3, r8, ror #15 │ │ │ │ + eorseq r3, r2, r0, lsr #15 │ │ │ │ + @ instruction: 0x0033c7bc │ │ │ │ + eorseq r3, r2, r4, ror r7 │ │ │ │ + eorseq ip, r3, r8, lsl #15 │ │ │ │ + eorseq r3, r2, r0, asr #14 │ │ │ │ + eorseq ip, r3, r8, ror #14 │ │ │ │ + eorseq r3, r2, r0, lsr #14 │ │ │ │ + eorseq ip, r3, r4, lsl r7 │ │ │ │ + eorseq r3, r2, ip, asr #13 │ │ │ │ + eorseq ip, r3, r4, ror #13 │ │ │ │ + mlaseq r2, ip, r6, r3 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ muleq r0, ip, fp │ │ │ │ - eorseq ip, r3, ip, asr r0 │ │ │ │ - eorseq r3, r2, r4, lsl r0 │ │ │ │ - eorseq r4, r2, r0, lsr ip │ │ │ │ - eorseq ip, r3, r0, lsr r0 │ │ │ │ - eorseq r2, r2, r4, ror #31 │ │ │ │ - @ instruction: 0x0033beb4 │ │ │ │ - eorseq r2, r2, ip, ror #28 │ │ │ │ - eorseq fp, r3, r4, lsr #27 │ │ │ │ - eorseq r2, r2, ip, asr sp │ │ │ │ - eorseq fp, r3, r8, ror sp │ │ │ │ - eorseq r2, r2, r0, lsr sp │ │ │ │ - eorseq fp, r3, r4, asr sp │ │ │ │ - eorseq r2, r2, r8, lsl #26 │ │ │ │ - eorseq fp, r3, r0, lsl ip │ │ │ │ - eorseq r2, r2, r8, asr #23 │ │ │ │ - eorseq fp, r3, r8, ror #23 │ │ │ │ - eorseq r2, r2, r0, lsr #23 │ │ │ │ - eorseq fp, r3, r8, asr #23 │ │ │ │ - eorseq r2, r2, r0, lsl #23 │ │ │ │ + eorseq ip, r3, r4, asr #2 │ │ │ │ + ldrsheq r3, [r2], -ip @ │ │ │ │ + eorseq r4, r2, r8, lsl sp │ │ │ │ + eorseq ip, r3, r8, lsl r1 │ │ │ │ + eorseq r3, r2, ip, asr #1 │ │ │ │ + mlaseq r3, ip, pc, fp @ │ │ │ │ + eorseq r2, r2, r4, asr pc │ │ │ │ + eorseq fp, r3, ip, lsl #29 │ │ │ │ + eorseq r2, r2, r4, asr #28 │ │ │ │ + eorseq fp, r3, r0, ror #28 │ │ │ │ + eorseq r2, r2, r8, lsl lr │ │ │ │ + eorseq fp, r3, ip, lsr lr │ │ │ │ + @ instruction: 0x00322df0 │ │ │ │ + @ instruction: 0x0033bcf8 │ │ │ │ + @ instruction: 0x00322cb0 │ │ │ │ + @ instruction: 0x0033bcd0 │ │ │ │ + eorseq r2, r2, r8, lsl #25 │ │ │ │ + @ instruction: 0x0033bcb0 │ │ │ │ + eorseq r2, r2, r8, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #24 │ │ │ │ - eorseq fp, r3, r4, ror #21 │ │ │ │ - mlaseq r2, ip, sl, r2 │ │ │ │ - @ instruction: 0x0033bab0 │ │ │ │ - eorseq r2, r2, r8, ror #20 │ │ │ │ - mlaseq r3, r0, sl, fp │ │ │ │ - eorseq r2, r2, r8, asr #20 │ │ │ │ - eorseq fp, r3, r4, lsl #20 │ │ │ │ - @ instruction: 0x003229bc │ │ │ │ - @ instruction: 0x0033b9b4 │ │ │ │ - eorseq r2, r2, ip, ror #18 │ │ │ │ - eorseq fp, r3, ip, ror r9 │ │ │ │ - eorseq r2, r2, r4, lsr r9 │ │ │ │ - eorseq fp, r3, r0, asr r9 │ │ │ │ - eorseq r2, r2, r8, lsl #18 │ │ │ │ - eorseq fp, r3, r0, lsr r9 │ │ │ │ - eorseq r2, r2, r8, ror #17 │ │ │ │ - eorseq fp, r3, r0, lsl r9 │ │ │ │ + eorseq fp, r3, ip, asr #23 │ │ │ │ + eorseq r2, r2, r4, lsl #23 │ │ │ │ + mlaseq r3, r8, fp, fp │ │ │ │ + eorseq r2, r2, r0, asr fp │ │ │ │ + eorseq fp, r3, r8, ror fp │ │ │ │ + eorseq r2, r2, r0, lsr fp │ │ │ │ + eorseq fp, r3, ip, ror #21 │ │ │ │ + eorseq r2, r2, r4, lsr #21 │ │ │ │ + mlaseq r3, ip, sl, fp │ │ │ │ + eorseq r2, r2, r4, asr sl │ │ │ │ + eorseq fp, r3, r4, ror #20 │ │ │ │ + eorseq r2, r2, ip, lsl sl │ │ │ │ + eorseq fp, r3, r8, lsr sl │ │ │ │ + @ instruction: 0x003229f0 │ │ │ │ + eorseq fp, r3, r8, lsl sl │ │ │ │ + @ instruction: 0x003229d0 │ │ │ │ + @ instruction: 0x0033b9f8 │ │ │ │ + eorseq r2, r2, ip, lsr #19 │ │ │ │ + @ instruction: 0x0033b9bc │ │ │ │ + eorseq r2, r2, r4, ror r9 │ │ │ │ + mlaseq r3, r0, r9, fp │ │ │ │ + eorseq r2, r2, r8, asr #18 │ │ │ │ + eorseq fp, r3, ip, ror #18 │ │ │ │ + eorseq r2, r2, r4, lsr #18 │ │ │ │ + eorseq fp, r3, ip, lsr #18 │ │ │ │ + eorseq r2, r2, r4, ror #17 │ │ │ │ + eorseq fp, r3, ip, lsl #18 │ │ │ │ eorseq r2, r2, r4, asr #17 │ │ │ │ - @ instruction: 0x0033b8d4 │ │ │ │ - eorseq r2, r2, ip, lsl #17 │ │ │ │ + eorseq fp, r3, ip, ror #17 │ │ │ │ + eorseq r2, r2, r4, lsr #17 │ │ │ │ + eorseq fp, r3, ip, asr #17 │ │ │ │ + eorseq r2, r2, r4, lsl #17 │ │ │ │ eorseq fp, r3, r8, lsr #17 │ │ │ │ eorseq r2, r2, r0, ror #16 │ │ │ │ - eorseq fp, r3, r4, lsl #17 │ │ │ │ - eorseq r2, r2, ip, lsr r8 │ │ │ │ - eorseq fp, r3, r4, asr #16 │ │ │ │ - @ instruction: 0x003227fc │ │ │ │ - eorseq fp, r3, r4, lsr #16 │ │ │ │ - @ instruction: 0x003227dc │ │ │ │ - eorseq fp, r3, r4, lsl #16 │ │ │ │ - @ instruction: 0x003227bc │ │ │ │ - eorseq fp, r3, r4, ror #15 │ │ │ │ - mlaseq r2, ip, r7, r2 │ │ │ │ - eorseq fp, r3, r0, asr #15 │ │ │ │ - eorseq r2, r2, r8, ror r7 │ │ │ │ - eorseq fp, r3, r0, lsr #15 │ │ │ │ - eorseq r2, r2, r8, asr r7 │ │ │ │ - eorseq fp, r3, r0, lsl #15 │ │ │ │ - eorseq r2, r2, r8, lsr r7 │ │ │ │ - eorseq r5, r4, r8, ror sl │ │ │ │ - eorseq r9, r1, r0, ror fp │ │ │ │ - eorseq r4, r2, ip, lsl #7 │ │ │ │ + eorseq fp, r3, r8, lsl #17 │ │ │ │ + eorseq r2, r2, r0, asr #16 │ │ │ │ + eorseq fp, r3, r8, ror #16 │ │ │ │ + eorseq r2, r2, r0, lsr #16 │ │ │ │ + eorseq r5, r4, r0, ror #22 │ │ │ │ + eorseq r9, r1, r8, asr ip │ │ │ │ + eorseq r4, r2, r4, ror r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r4, r0, asr sl │ │ │ │ - eorseq r9, r1, r8, asr #22 │ │ │ │ - eorseq r4, r2, r4, asr r3 │ │ │ │ + eorseq r5, r4, r8, lsr fp │ │ │ │ + eorseq r9, r1, r0, lsr ip │ │ │ │ + eorseq r4, r2, ip, lsr r4 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - eorseq r5, r4, r8, lsr #20 │ │ │ │ - eorseq r9, r1, r0, lsr #22 │ │ │ │ - @ instruction: 0x0031ccd0 │ │ │ │ + eorseq r5, r4, r0, lsl fp │ │ │ │ + eorseq r9, r1, r8, lsl #24 │ │ │ │ + @ instruction: 0x0031cdb8 │ │ │ │ andeq r0, r0, sp, lsr r5 │ │ │ │ - eorseq r3, r4, r4, lsl #20 │ │ │ │ - eorseq r9, r1, r0, ror #23 │ │ │ │ - eorseq ip, r1, r8, lsl #26 │ │ │ │ + eorseq r3, r4, ip, ror #21 │ │ │ │ + eorseq r9, r1, r8, asr #25 │ │ │ │ + @ instruction: 0x0031cdf0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x003459d8 │ │ │ │ - @ instruction: 0x00319ad4 │ │ │ │ - mlaseq r2, r4, r2, r4 │ │ │ │ - @ instruction: 0x003439b4 │ │ │ │ - @ instruction: 0x00319bd4 │ │ │ │ - eorseq r9, r1, r0, lsl #24 │ │ │ │ - eorseq r5, r4, r8, lsl #19 │ │ │ │ - eorseq r9, r1, r0, lsl #21 │ │ │ │ - eorseq r4, r2, r4, lsr r2 │ │ │ │ + eorseq r5, r4, r0, asr #21 │ │ │ │ + @ instruction: 0x00319bbc │ │ │ │ + eorseq r4, r2, ip, ror r3 │ │ │ │ + mlaseq r4, ip, sl, r3 │ │ │ │ + @ instruction: 0x00319cbc │ │ │ │ + eorseq r9, r1, r8, ror #25 │ │ │ │ + eorseq r5, r4, r0, ror sl │ │ │ │ + eorseq r9, r1, r8, ror #22 │ │ │ │ + eorseq r4, r2, ip, lsl r3 │ │ │ │ andeq r0, r0, lr, asr #12 │ │ │ │ ldr r3, [r8] │ │ │ │ mov fp, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ @@ -144349,18 +144349,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x003772f4 │ │ │ │ eorseq r4, r6, r8, lsr #15 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r6, r8, lsl #15 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r4, r6, r4, asr #14 │ │ │ │ - eorseq r0, r2, r0, asr #32 │ │ │ │ + eorseq r0, r2, r8, lsr #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq fp, r3, r8, asr r5 │ │ │ │ - eorseq r2, r2, ip, lsl #10 │ │ │ │ + eorseq fp, r3, r0, asr #12 │ │ │ │ + @ instruction: 0x003225f4 │ │ │ │ │ │ │ │ 000db940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ @@ -144571,33 +144571,33 @@ │ │ │ │ mlaseq r6, r8, r6, r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r6, r8, ror r6 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq r4, r6, r4, asr r5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mlaseq r3, ip, sp, r6 │ │ │ │ - eorseq sp, r3, ip, lsr #24 │ │ │ │ - eorseq r2, r2, r4, lsl #6 │ │ │ │ - eorseq sp, r3, ip, ror #23 │ │ │ │ - eorseq r2, r2, r8, asr #5 │ │ │ │ - eorseq sp, r3, r4, asr #23 │ │ │ │ - eorseq r2, r2, r0, lsr #5 │ │ │ │ - @ instruction: 0x00336cf8 │ │ │ │ - eorseq sp, r3, r8, lsl #23 │ │ │ │ - eorseq r2, r2, r0, ror #4 │ │ │ │ - eorseq sp, r3, r8, asr fp │ │ │ │ - eorseq r2, r2, r0, lsr r2 │ │ │ │ - eorseq sp, r3, r0, lsr #22 │ │ │ │ - @ instruction: 0x003221fc │ │ │ │ - eorseq r3, r2, r0, ror lr │ │ │ │ - @ instruction: 0x0033daf0 │ │ │ │ - eorseq r2, r2, r8, asr #3 │ │ │ │ - eorseq sp, r3, r0, asr #21 │ │ │ │ - mlaseq r2, ip, r1, r2 │ │ │ │ + eorseq r6, r3, r4, lsl #29 │ │ │ │ + eorseq sp, r3, r4, lsl sp │ │ │ │ + eorseq r2, r2, ip, ror #7 │ │ │ │ + @ instruction: 0x0033dcd4 │ │ │ │ + @ instruction: 0x003223b0 │ │ │ │ + eorseq sp, r3, ip, lsr #25 │ │ │ │ + eorseq r2, r2, r8, lsl #7 │ │ │ │ + eorseq r6, r3, r0, ror #27 │ │ │ │ + eorseq sp, r3, r0, ror ip │ │ │ │ + eorseq r2, r2, r8, asr #6 │ │ │ │ + eorseq sp, r3, r0, asr #24 │ │ │ │ + eorseq r2, r2, r8, lsl r3 │ │ │ │ + eorseq sp, r3, r8, lsl #24 │ │ │ │ + eorseq r2, r2, r4, ror #5 │ │ │ │ + eorseq r3, r2, r8, asr pc │ │ │ │ + @ instruction: 0x0033dbd8 │ │ │ │ + @ instruction: 0x003222b0 │ │ │ │ + eorseq sp, r3, r8, lsr #23 │ │ │ │ + eorseq r2, r2, r4, lsl #5 │ │ │ │ │ │ │ │ 000dbcec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ dbdf0 │ │ │ │ @@ -144662,18 +144662,18 @@ │ │ │ │ b dbd84 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, ip, lsl #28 │ │ │ │ eorseq r4, r6, r0, asr #5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r6, r0, lsr #5 │ │ │ │ eorseq r4, r6, ip, ror #4 │ │ │ │ - eorseq r3, r2, r8, lsl #26 │ │ │ │ + @ instruction: 0x00323df0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sp, r3, ip, asr r9 │ │ │ │ - eorseq r2, r2, r4, lsr r0 │ │ │ │ + eorseq sp, r3, r4, asr #20 │ │ │ │ + eorseq r2, r2, ip, lsl r1 │ │ │ │ │ │ │ │ 000dbe14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ @@ -144805,28 +144805,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ b dbf34 │ │ │ │ eorseq r4, r6, r0, asr #3 │ │ │ │ andeq r0, r0, ip, lsr #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sl, r3, r4, lsr #29 │ │ │ │ - eorseq r1, r2, ip, ror #29 │ │ │ │ - eorseq r6, r3, ip, lsr r9 │ │ │ │ - eorseq sl, r3, r0, ror #28 │ │ │ │ - eorseq r1, r2, r4, lsr #29 │ │ │ │ - eorseq sl, r3, r0, lsr lr │ │ │ │ - eorseq r1, r2, r8, ror lr │ │ │ │ - eorseq r3, r2, r0, lsl fp │ │ │ │ - eorseq sl, r3, r0, lsl #28 │ │ │ │ - eorseq r1, r2, r4, asr #28 │ │ │ │ - @ instruction: 0x0033add0 │ │ │ │ - eorseq r1, r2, r8, lsl lr │ │ │ │ - eorseq sl, r3, r8, lsr #27 │ │ │ │ - @ instruction: 0x00321df0 │ │ │ │ + eorseq sl, r3, ip, lsl #31 │ │ │ │ + @ instruction: 0x00321fd4 │ │ │ │ + eorseq r6, r3, r4, lsr #20 │ │ │ │ + eorseq sl, r3, r8, asr #30 │ │ │ │ + eorseq r1, r2, ip, lsl #31 │ │ │ │ + eorseq sl, r3, r8, lsl pc │ │ │ │ + eorseq r1, r2, r0, ror #30 │ │ │ │ + @ instruction: 0x00323bf8 │ │ │ │ + eorseq sl, r3, r8, ror #29 │ │ │ │ + eorseq r1, r2, ip, lsr #30 │ │ │ │ + @ instruction: 0x0033aeb8 │ │ │ │ + eorseq r1, r2, r0, lsl #30 │ │ │ │ + mlaseq r3, r0, lr, sl │ │ │ │ + @ instruction: 0x00321ed8 │ │ │ │ │ │ │ │ 000dc070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ dc174 │ │ │ │ @@ -144891,18 +144891,18 @@ │ │ │ │ b dc108 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, r8, lsl #21 │ │ │ │ eorseq r3, r6, ip, lsr pc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r6, ip, lsl pc │ │ │ │ eorseq r3, r6, r8, ror #29 │ │ │ │ - eorseq r3, r2, r4, lsl #19 │ │ │ │ + eorseq r3, r2, ip, ror #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sl, r3, ip, ror #24 │ │ │ │ - @ instruction: 0x00321cb0 │ │ │ │ + eorseq sl, r3, r4, asr sp │ │ │ │ + mlaseq r2, r8, sp, r1 │ │ │ │ │ │ │ │ 000dc198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3744] @ 0xea0 │ │ │ │ sub sp, sp, #316 @ 0x13c │ │ │ │ @@ -145920,112 +145920,112 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r6, ip, ror #27 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r3, r2, r4, asr #1 │ │ │ │ - @ instruction: 0x003213f0 │ │ │ │ + eorseq r3, r2, ip, lsr #3 │ │ │ │ + @ instruction: 0x003214d8 │ │ │ │ eorseq r3, r6, r8, asr #11 │ │ │ │ - eorseq r3, r2, r8 │ │ │ │ - eorseq r1, r2, r4, lsr r3 │ │ │ │ - @ instruction: 0x00322fd4 │ │ │ │ - eorseq r1, r2, r0, lsl #6 │ │ │ │ + ldrsheq r3, [r2], -r0 @ │ │ │ │ + eorseq r1, r2, ip, lsl r4 │ │ │ │ + ldrheq r3, [r2], -ip @ │ │ │ │ + eorseq r1, r2, r8, ror #7 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ - eorseq r2, r2, ip, lsr #31 │ │ │ │ - @ instruction: 0x003212d8 │ │ │ │ - eorseq lr, r1, r4, lsr ip │ │ │ │ - eorseq r2, r2, r0, asr pc │ │ │ │ - eorseq r1, r2, ip, ror r2 │ │ │ │ - eorseq r2, r2, r8, lsl #23 │ │ │ │ - @ instruction: 0x00320eb4 │ │ │ │ + mlaseq r2, r4, r0, r3 │ │ │ │ + eorseq r1, r2, r0, asr #7 │ │ │ │ + eorseq lr, r1, ip, lsl sp │ │ │ │ + eorseq r3, r2, r8, lsr r0 │ │ │ │ + eorseq r1, r2, r4, ror #6 │ │ │ │ + eorseq r2, r2, r0, ror ip │ │ │ │ + mlaseq r2, ip, pc, r0 @ │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ - @ instruction: 0x00322af8 │ │ │ │ - eorseq r0, r2, r4, lsr #28 │ │ │ │ - eorseq r2, r2, r0, ror #19 │ │ │ │ - eorseq r0, r2, ip, lsl #26 │ │ │ │ - eorseq r2, r2, r4, lsl #19 │ │ │ │ - @ instruction: 0x00320cb0 │ │ │ │ - eorseq lr, r1, r8, ror #7 │ │ │ │ - eorseq r2, r2, r8, lsl #14 │ │ │ │ - eorseq r0, r2, r4, lsr sl │ │ │ │ - @ instruction: 0x003226dc │ │ │ │ - eorseq r0, r2, r8, lsl #20 │ │ │ │ + eorseq r2, r2, r0, ror #23 │ │ │ │ + eorseq r0, r2, ip, lsl #30 │ │ │ │ + eorseq r2, r2, r8, asr #21 │ │ │ │ + @ instruction: 0x00320df4 │ │ │ │ + eorseq r2, r2, ip, ror #20 │ │ │ │ + mlaseq r2, r8, sp, r0 │ │ │ │ + @ instruction: 0x0031e4d0 │ │ │ │ + @ instruction: 0x003227f0 │ │ │ │ + eorseq r0, r2, ip, lsl fp │ │ │ │ + eorseq r2, r2, r4, asr #15 │ │ │ │ + @ instruction: 0x00320af0 │ │ │ │ andeq r0, r0, lr, ror #5 │ │ │ │ - eorseq r2, r2, r4, lsl #13 │ │ │ │ - @ instruction: 0x003209b0 │ │ │ │ - @ instruction: 0x003353fc │ │ │ │ - eorseq r2, r2, ip, lsr r6 │ │ │ │ - eorseq r0, r2, r4, ror #18 │ │ │ │ + eorseq r2, r2, ip, ror #14 │ │ │ │ + mlaseq r2, r8, sl, r0 │ │ │ │ + eorseq r5, r3, r4, ror #9 │ │ │ │ + eorseq r2, r2, r4, lsr #14 │ │ │ │ + eorseq r0, r2, ip, asr #20 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ - eorseq r2, r2, r4, lsl #12 │ │ │ │ - eorseq r0, r2, r0, lsr r9 │ │ │ │ + eorseq r2, r2, ip, ror #13 │ │ │ │ + eorseq r0, r2, r8, lsl sl │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - eorseq r2, r2, r0, ror #10 │ │ │ │ - eorseq r0, r2, ip, lsl #17 │ │ │ │ - eorseq r2, r2, r8, lsr #10 │ │ │ │ - eorseq r0, r2, r4, asr r8 │ │ │ │ + eorseq r2, r2, r8, asr #12 │ │ │ │ + eorseq r0, r2, r4, ror r9 │ │ │ │ + eorseq r2, r2, r0, lsl r6 │ │ │ │ + eorseq r0, r2, ip, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r2, r2, r4, lsl r0 │ │ │ │ - eorseq r0, r2, r0, asr #6 │ │ │ │ + ldrsheq r2, [r2], -ip @ │ │ │ │ + eorseq r0, r2, r8, lsr #8 │ │ │ │ andeq r0, r0, r6, lsl r3 │ │ │ │ - mlaseq r1, ip, ip, sp │ │ │ │ - eorseq r1, r2, r0, asr #31 │ │ │ │ - eorseq r0, r2, ip, ror #5 │ │ │ │ - mlaseq r2, r4, pc, r1 @ │ │ │ │ - eorseq r0, r2, r0, asr #5 │ │ │ │ - eorseq r1, r2, ip, ror #30 │ │ │ │ - mlaseq r2, r8, r2, r0 │ │ │ │ - eorseq r1, r2, r8, lsl #30 │ │ │ │ - eorseq r0, r2, r4, lsr r2 │ │ │ │ - eorseq r1, r2, r4, asr #27 │ │ │ │ - ldrsheq r0, [r2], -r0 @ │ │ │ │ + eorseq sp, r1, r4, lsl #27 │ │ │ │ + eorseq r2, r2, r8, lsr #1 │ │ │ │ + @ instruction: 0x003203d4 │ │ │ │ + eorseq r2, r2, ip, ror r0 │ │ │ │ + eorseq r0, r2, r8, lsr #7 │ │ │ │ + eorseq r2, r2, r4, asr r0 │ │ │ │ + eorseq r0, r2, r0, lsl #7 │ │ │ │ + @ instruction: 0x00321ff0 │ │ │ │ + eorseq r0, r2, ip, lsl r3 │ │ │ │ + eorseq r1, r2, ip, lsr #29 │ │ │ │ + @ instruction: 0x003201d8 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mlaseq r2, ip, sp, r1 │ │ │ │ - eorseq r0, r2, r8, asr #1 │ │ │ │ + eorseq r1, r2, r4, lsl #29 │ │ │ │ + @ instruction: 0x003201b0 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - eorseq r1, r2, r8, ror sp │ │ │ │ - eorseq r0, r2, r4, lsr #1 │ │ │ │ - eorseq r1, r2, r4, lsr #26 │ │ │ │ - eorseq r0, r2, r0, asr r0 │ │ │ │ - eorseq r1, r2, r4, lsr #25 │ │ │ │ - @ instruction: 0x0031ffd0 │ │ │ │ - eorseq r1, r2, r0, lsl #25 │ │ │ │ - eorseq pc, r1, ip, lsr #31 │ │ │ │ + eorseq r1, r2, r0, ror #28 │ │ │ │ + eorseq r0, r2, ip, lsl #3 │ │ │ │ + eorseq r1, r2, ip, lsl #28 │ │ │ │ + eorseq r0, r2, r8, lsr r1 │ │ │ │ + eorseq r1, r2, ip, lsl #27 │ │ │ │ + ldrheq r0, [r2], -r8 @ │ │ │ │ + eorseq r1, r2, r8, ror #26 │ │ │ │ + mlaseq r2, r4, r0, r0 │ │ │ │ andeq r0, r0, pc, ror #5 │ │ │ │ - eorseq r4, r3, r0, lsr #20 │ │ │ │ - eorseq pc, r1, ip, ror pc @ │ │ │ │ - eorseq r1, r2, r0, asr ip │ │ │ │ + eorseq r4, r3, r8, lsl #22 │ │ │ │ + eorseq r0, r2, r4, rrx │ │ │ │ + eorseq r1, r2, r8, lsr sp │ │ │ │ andeq r0, r0, r9, ror #5 │ │ │ │ - @ instruction: 0x0031d8dc │ │ │ │ - @ instruction: 0x00321bf8 │ │ │ │ - eorseq pc, r1, r4, lsr #30 │ │ │ │ + eorseq sp, r1, r4, asr #19 │ │ │ │ + eorseq r1, r2, r0, ror #25 │ │ │ │ + eorseq r0, r2, ip │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - @ instruction: 0x00321bd0 │ │ │ │ - @ instruction: 0x0031fefc │ │ │ │ - eorseq r1, r2, ip, asr fp │ │ │ │ - eorseq pc, r1, r8, lsl #29 │ │ │ │ - @ instruction: 0x0031d7dc │ │ │ │ - @ instruction: 0x00321af8 │ │ │ │ - eorseq pc, r1, r4, lsr #28 │ │ │ │ - eorseq r1, r2, r8, lsl #20 │ │ │ │ - eorseq pc, r1, r4, lsr sp @ │ │ │ │ + @ instruction: 0x00321cb8 │ │ │ │ + eorseq pc, r1, r4, ror #31 │ │ │ │ + eorseq r1, r2, r4, asr #24 │ │ │ │ + eorseq pc, r1, r0, ror pc @ │ │ │ │ + eorseq sp, r1, r4, asr #17 │ │ │ │ + eorseq r1, r2, r0, ror #23 │ │ │ │ + eorseq pc, r1, ip, lsl #30 │ │ │ │ + @ instruction: 0x00321af0 │ │ │ │ + eorseq pc, r1, ip, lsl lr @ │ │ │ │ + eorseq r1, r2, r8, asr #20 │ │ │ │ + eorseq pc, r1, r4, ror sp @ │ │ │ │ + andeq r0, r0, r7, lsl r3 │ │ │ │ eorseq r1, r2, r0, ror #18 │ │ │ │ eorseq pc, r1, ip, lsl #25 │ │ │ │ - andeq r0, r0, r7, lsl r3 │ │ │ │ - eorseq r1, r2, r8, ror r8 │ │ │ │ - eorseq pc, r1, r4, lsr #23 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ - eorseq r1, r2, r0, lsr r8 │ │ │ │ - eorseq pc, r1, ip, asr fp @ │ │ │ │ + eorseq r1, r2, r8, lsl r9 │ │ │ │ + eorseq pc, r1, r4, asr #24 │ │ │ │ andeq r0, r0, pc, lsr #6 │ │ │ │ - @ instruction: 0x003217d0 │ │ │ │ - @ instruction: 0x0031fafc │ │ │ │ + @ instruction: 0x003218b8 │ │ │ │ + eorseq pc, r1, r4, ror #23 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r3, r2 │ │ │ │ bne ddad8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -148095,137 +148095,137 @@ │ │ │ │ ldr r0, [pc, #332] @ df4c8 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #300] @ df4b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b ddbe0 │ │ │ │ - eorseq r1, r2, ip, lsl r7 │ │ │ │ - eorseq pc, r1, r8, asr #20 │ │ │ │ + eorseq r1, r2, r4, lsl #16 │ │ │ │ + eorseq pc, r1, r0, lsr fp @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - eorseq r1, r2, ip, ror #13 │ │ │ │ - eorseq pc, r1, r8, lsl sl @ │ │ │ │ + @ instruction: 0x003217d4 │ │ │ │ + eorseq pc, r1, r0, lsl #22 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - eorseq r1, r2, ip, ror r6 │ │ │ │ - eorseq pc, r1, r8, lsr #19 │ │ │ │ - eorseq r1, r2, r4, lsr #12 │ │ │ │ - eorseq pc, r1, r0, asr r9 @ │ │ │ │ - eorseq r1, r2, r8, lsl #11 │ │ │ │ - @ instruction: 0x0031f8b4 │ │ │ │ - @ instruction: 0x003214d0 │ │ │ │ - @ instruction: 0x0031f7fc │ │ │ │ - mlaseq r2, r4, r4, r1 │ │ │ │ - eorseq pc, r1, r0, asr #15 │ │ │ │ - mlaseq r2, r0, r3, r1 │ │ │ │ - @ instruction: 0x0031f6bc │ │ │ │ - eorseq r1, r2, r0, asr #6 │ │ │ │ - eorseq pc, r1, ip, ror #12 │ │ │ │ + eorseq r1, r2, r4, ror #14 │ │ │ │ + mlaseq r1, r0, sl, pc @ │ │ │ │ + eorseq r1, r2, ip, lsl #14 │ │ │ │ + eorseq pc, r1, r8, lsr sl @ │ │ │ │ + eorseq r1, r2, r0, ror r6 │ │ │ │ + mlaseq r1, ip, r9, pc @ │ │ │ │ + @ instruction: 0x003215b8 │ │ │ │ + eorseq pc, r1, r4, ror #17 │ │ │ │ + eorseq r1, r2, ip, ror r5 │ │ │ │ + eorseq pc, r1, r8, lsr #17 │ │ │ │ + eorseq r1, r2, r8, ror r4 │ │ │ │ + eorseq pc, r1, r4, lsr #15 │ │ │ │ + eorseq r1, r2, r8, lsr #8 │ │ │ │ + eorseq pc, r1, r4, asr r7 @ │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ - @ instruction: 0x003212bc │ │ │ │ - eorseq pc, r1, r8, ror #11 │ │ │ │ - eorseq r1, r2, r0, ror r2 │ │ │ │ - mlaseq r1, ip, r5, pc @ │ │ │ │ - eorseq r0, r2, r4, asr #31 │ │ │ │ - @ instruction: 0x0031f2f0 │ │ │ │ + eorseq r1, r2, r4, lsr #7 │ │ │ │ + @ instruction: 0x0031f6d0 │ │ │ │ + eorseq r1, r2, r8, asr r3 │ │ │ │ + eorseq pc, r1, r4, lsl #13 │ │ │ │ + eorseq r1, r2, ip, lsr #1 │ │ │ │ + @ instruction: 0x0031f3d8 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ - eorseq r3, r3, r0, asr sp │ │ │ │ - @ instruction: 0x0031f2b8 │ │ │ │ - mlaseq r2, r0, pc, r0 @ │ │ │ │ - @ instruction: 0x00320ed8 │ │ │ │ - eorseq pc, r1, r4, lsl #4 │ │ │ │ + eorseq r3, r3, r8, lsr lr │ │ │ │ + eorseq pc, r1, r0, lsr #7 │ │ │ │ + eorseq r1, r2, r8, ror r0 │ │ │ │ + eorseq r0, r2, r0, asr #31 │ │ │ │ + eorseq pc, r1, ip, ror #5 │ │ │ │ andeq r0, r0, r3, lsl #6 │ │ │ │ - eorseq r0, r2, r4, ror lr │ │ │ │ - eorseq pc, r1, r0, lsr #3 │ │ │ │ + eorseq r0, r2, ip, asr pc │ │ │ │ + eorseq pc, r1, r8, lsl #5 │ │ │ │ andeq r0, r0, r2, lsr #6 │ │ │ │ - eorseq r0, r2, r8, lsr #28 │ │ │ │ - eorseq pc, r1, r4, asr r1 @ │ │ │ │ + eorseq r0, r2, r0, lsl pc │ │ │ │ + eorseq pc, r1, ip, lsr r2 @ │ │ │ │ andeq r0, r0, r6, lsl #6 │ │ │ │ - eorseq r0, r2, r4, ror #26 │ │ │ │ - mlaseq r1, r0, r0, pc @ │ │ │ │ - @ instruction: 0x00320cd8 │ │ │ │ - eorseq pc, r1, r4 │ │ │ │ - eorseq ip, r1, r8, lsr #18 │ │ │ │ - eorseq r0, r2, r4, asr #24 │ │ │ │ - eorseq lr, r1, r0, ror pc │ │ │ │ - eorseq r0, r2, ip, lsl #24 │ │ │ │ - eorseq lr, r1, r8, lsr pc │ │ │ │ + eorseq r0, r2, ip, asr #28 │ │ │ │ + eorseq pc, r1, r8, ror r1 @ │ │ │ │ + eorseq r0, r2, r0, asr #27 │ │ │ │ + eorseq pc, r1, ip, ror #1 │ │ │ │ + eorseq ip, r1, r0, lsl sl │ │ │ │ + eorseq r0, r2, ip, lsr #26 │ │ │ │ + eorseq pc, r1, r8, asr r0 @ │ │ │ │ + @ instruction: 0x00320cf4 │ │ │ │ + eorseq pc, r1, r0, lsr #32 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - @ instruction: 0x00320bdc │ │ │ │ - eorseq lr, r1, r8, lsl #30 │ │ │ │ - eorseq r0, r2, r0, lsr #23 │ │ │ │ - eorseq lr, r1, ip, asr #29 │ │ │ │ - eorseq r0, r2, r8, asr fp │ │ │ │ - eorseq lr, r1, r4, lsl #29 │ │ │ │ - @ instruction: 0x00320af8 │ │ │ │ - eorseq lr, r1, r4, lsr #28 │ │ │ │ - eorseq r0, r2, ip, asr #20 │ │ │ │ - eorseq lr, r1, r8, ror sp │ │ │ │ - @ instruction: 0x003209f8 │ │ │ │ - eorseq lr, r1, r4, lsr #26 │ │ │ │ - eorseq r0, r2, ip, asr #19 │ │ │ │ - @ instruction: 0x0031ecf8 │ │ │ │ + eorseq r0, r2, r4, asr #25 │ │ │ │ + @ instruction: 0x0031eff0 │ │ │ │ + eorseq r0, r2, r8, lsl #25 │ │ │ │ + @ instruction: 0x0031efb4 │ │ │ │ + eorseq r0, r2, r0, asr #24 │ │ │ │ + eorseq lr, r1, ip, ror #30 │ │ │ │ + eorseq r0, r2, r0, ror #23 │ │ │ │ + eorseq lr, r1, ip, lsl #30 │ │ │ │ + eorseq r0, r2, r4, lsr fp │ │ │ │ + eorseq lr, r1, r0, ror #28 │ │ │ │ + eorseq r0, r2, r0, ror #21 │ │ │ │ + eorseq lr, r1, ip, lsl #28 │ │ │ │ + @ instruction: 0x00320ab4 │ │ │ │ + eorseq lr, r1, r0, ror #27 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - eorseq r0, r2, r8, ror #18 │ │ │ │ - mlaseq r1, r4, ip, lr │ │ │ │ - eorseq r3, r3, r8, lsr #13 │ │ │ │ - @ instruction: 0x003208d4 │ │ │ │ - eorseq lr, r1, r0, lsl #24 │ │ │ │ - eorseq r0, r2, r8, asr #16 │ │ │ │ - eorseq lr, r1, r4, ror fp │ │ │ │ + eorseq r0, r2, r0, asr sl │ │ │ │ + eorseq lr, r1, ip, ror sp │ │ │ │ + mlaseq r3, r0, r7, r3 │ │ │ │ + @ instruction: 0x003209bc │ │ │ │ + eorseq lr, r1, r8, ror #25 │ │ │ │ + eorseq r0, r2, r0, lsr r9 │ │ │ │ + eorseq lr, r1, ip, asr ip │ │ │ │ andeq r0, r0, r1, lsr r3 │ │ │ │ - eorseq r0, r2, ip, lsl r8 │ │ │ │ - eorseq lr, r1, r8, asr #22 │ │ │ │ - eorseq r0, r2, r0, ror #15 │ │ │ │ - eorseq lr, r1, ip, lsl #22 │ │ │ │ - eorseq r0, r2, ip, asr r7 │ │ │ │ - eorseq lr, r1, r8, lsl #21 │ │ │ │ - eorseq r0, r2, r8, asr #10 │ │ │ │ - eorseq lr, r1, r4, ror r8 │ │ │ │ - eorseq r3, r3, r8, ror #5 │ │ │ │ - eorseq r0, r2, r4, lsl r5 │ │ │ │ - eorseq lr, r1, r0, asr #16 │ │ │ │ - eorseq r0, r2, r8, lsl #9 │ │ │ │ - @ instruction: 0x0031e7b4 │ │ │ │ - mlaseq r1, r8, r0, ip │ │ │ │ - @ instruction: 0x003203b8 │ │ │ │ - eorseq lr, r1, r4, ror #13 │ │ │ │ - mlaseq r2, r8, r3, r0 │ │ │ │ - eorseq lr, r1, r4, asr #13 │ │ │ │ - eorseq r0, r2, r4, ror r3 │ │ │ │ - eorseq lr, r1, r0, lsr #13 │ │ │ │ - eorseq r0, r2, r8, lsr r3 │ │ │ │ - eorseq lr, r1, r4, ror #12 │ │ │ │ + eorseq r0, r2, r4, lsl #18 │ │ │ │ + eorseq lr, r1, r0, lsr ip │ │ │ │ + eorseq r0, r2, r8, asr #17 │ │ │ │ + @ instruction: 0x0031ebf4 │ │ │ │ + eorseq r0, r2, r4, asr #16 │ │ │ │ + eorseq lr, r1, r0, ror fp │ │ │ │ + eorseq r0, r2, r0, lsr r6 │ │ │ │ + eorseq lr, r1, ip, asr r9 │ │ │ │ + @ instruction: 0x003333d0 │ │ │ │ + @ instruction: 0x003205fc │ │ │ │ + eorseq lr, r1, r8, lsr #18 │ │ │ │ + eorseq r0, r2, r0, ror r5 │ │ │ │ + mlaseq r1, ip, r8, lr │ │ │ │ + eorseq ip, r1, r0, lsl #3 │ │ │ │ + eorseq r0, r2, r0, lsr #9 │ │ │ │ + eorseq lr, r1, ip, asr #15 │ │ │ │ + eorseq r0, r2, r0, lsl #9 │ │ │ │ + eorseq lr, r1, ip, lsr #15 │ │ │ │ + eorseq r0, r2, ip, asr r4 │ │ │ │ + eorseq lr, r1, r8, lsl #15 │ │ │ │ + eorseq r0, r2, r0, lsr #8 │ │ │ │ + eorseq lr, r1, ip, asr #14 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ - eorseq r0, r2, r0, lsl #6 │ │ │ │ - eorseq lr, r1, ip, lsr #12 │ │ │ │ + eorseq r0, r2, r8, ror #7 │ │ │ │ + eorseq lr, r1, r4, lsl r7 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ - eorseq r0, r2, r4, ror #4 │ │ │ │ - mlaseq r1, r0, r5, lr │ │ │ │ - eorseq r0, r2, r4, lsr #4 │ │ │ │ - eorseq lr, r1, r0, asr r5 │ │ │ │ - @ instruction: 0x003201b0 │ │ │ │ - @ instruction: 0x0031e4dc │ │ │ │ - eorseq r0, r2, r4, lsl #3 │ │ │ │ - @ instruction: 0x0031e4b0 │ │ │ │ + eorseq r0, r2, ip, asr #6 │ │ │ │ + eorseq lr, r1, r8, ror r6 │ │ │ │ + eorseq r0, r2, ip, lsl #6 │ │ │ │ + eorseq lr, r1, r8, lsr r6 │ │ │ │ + mlaseq r2, r8, r2, r0 │ │ │ │ + eorseq lr, r1, r4, asr #11 │ │ │ │ + eorseq r0, r2, ip, ror #4 │ │ │ │ + mlaseq r1, r8, r5, lr │ │ │ │ andeq r0, r0, r5, lsl r3 │ │ │ │ - @ instruction: 0x003417f0 │ │ │ │ - eorseq r5, r1, ip, ror #17 │ │ │ │ - eorseq r0, r2, r4, lsl #3 │ │ │ │ + @ instruction: 0x003418d8 │ │ │ │ + @ instruction: 0x003159d4 │ │ │ │ + eorseq r0, r2, ip, ror #4 │ │ │ │ strdeq r1, [r0], -sp │ │ │ │ - eorseq r1, r4, ip, asr #15 │ │ │ │ - eorseq r5, r1, r8, asr #17 │ │ │ │ - eorseq r0, r2, r8, lsr r1 │ │ │ │ + @ instruction: 0x003418b4 │ │ │ │ + @ instruction: 0x003159b0 │ │ │ │ + eorseq r0, r2, r0, lsr #4 │ │ │ │ andeq r1, r0, r2, lsr #18 │ │ │ │ - eorseq r1, r4, r8, lsr #15 │ │ │ │ - eorseq r5, r1, r4, lsr #17 │ │ │ │ - eorseq r0, r2, ip, lsr r1 │ │ │ │ + mlaseq r4, r0, r8, r1 │ │ │ │ + eorseq r5, r1, ip, lsl #19 │ │ │ │ + eorseq r0, r2, r4, lsr #4 │ │ │ │ andeq r1, r0, r5, lsl #25 │ │ │ │ - eorseq r1, r4, ip, ror r7 │ │ │ │ - eorseq r5, r1, r8, ror r8 │ │ │ │ - ldrsheq r0, [r2], -r8 @ │ │ │ │ + eorseq r1, r4, r4, ror #16 │ │ │ │ + eorseq r5, r1, r0, ror #18 │ │ │ │ + eorseq r0, r2, r0, ror #3 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #-192] @ df4cc │ │ │ │ ldr r0, [pc, #-192] @ df4d0 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #-140] @ df50c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -148877,23 +148877,23 @@ │ │ │ │ eorseq r0, r6, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r6, ip, ror #3 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq r0, r6, r8, lsl #2 │ │ │ │ - eorseq pc, r1, r4, lsl #24 │ │ │ │ + eorseq pc, r1, ip, ror #25 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq pc, r1, r0, lsr #23 │ │ │ │ - eorseq sp, r1, ip, asr #29 │ │ │ │ + eorseq pc, r1, r8, lsl #25 │ │ │ │ + @ instruction: 0x0031dfb4 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - eorseq fp, r1, r8, asr #19 │ │ │ │ - eorseq pc, r1, r8, asr fp @ │ │ │ │ - eorseq fp, r1, r8, lsl #16 │ │ │ │ - @ instruction: 0x0031b7f4 │ │ │ │ + @ instruction: 0x0031bab0 │ │ │ │ + eorseq pc, r1, r0, asr #24 │ │ │ │ + @ instruction: 0x0031b8f0 │ │ │ │ + @ instruction: 0x0031b8dc │ │ │ │ │ │ │ │ 000dffe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #824] @ e0334 │ │ │ │ @@ -149104,37 +149104,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b e0180 │ │ │ │ @ instruction: 0x0035fff8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ - eorseq pc, r1, r8, ror r9 @ │ │ │ │ - eorseq sp, r1, r0, asr ip │ │ │ │ + eorseq pc, r1, r0, ror #20 │ │ │ │ + eorseq sp, r1, r8, lsr sp │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ - eorseq pc, r1, r8, lsl r9 @ │ │ │ │ - @ instruction: 0x0031dbf0 │ │ │ │ + eorseq pc, r1, r0, lsl #20 │ │ │ │ + @ instruction: 0x0031dcd8 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ - eorseq r2, r3, r4, ror #12 │ │ │ │ - eorseq pc, r1, ip, ror #17 │ │ │ │ - eorseq sp, r1, r4, asr #23 │ │ │ │ - eorseq pc, r1, ip, asr #17 │ │ │ │ - eorseq sp, r1, r4, lsr #23 │ │ │ │ - eorseq pc, r1, r4, lsr #17 │ │ │ │ - eorseq sp, r1, ip, ror fp │ │ │ │ - @ instruction: 0x003325f0 │ │ │ │ - eorseq sp, r1, r0, asr fp │ │ │ │ - eorseq pc, r1, r8, ror r8 @ │ │ │ │ - eorseq pc, r1, r8, asr r8 @ │ │ │ │ - eorseq sp, r1, r0, lsr fp │ │ │ │ - eorseq r2, r3, r0, lsr #11 │ │ │ │ - eorseq pc, r1, r4, lsr r8 @ │ │ │ │ - eorseq sp, r1, r8, lsl #22 │ │ │ │ - eorseq pc, r1, ip, lsl #16 │ │ │ │ - eorseq sp, r1, r4, ror #21 │ │ │ │ + eorseq r2, r3, ip, asr #14 │ │ │ │ + @ instruction: 0x0031f9d4 │ │ │ │ + eorseq sp, r1, ip, lsr #25 │ │ │ │ + @ instruction: 0x0031f9b4 │ │ │ │ + eorseq sp, r1, ip, lsl #25 │ │ │ │ + eorseq pc, r1, ip, lsl #19 │ │ │ │ + eorseq sp, r1, r4, ror #24 │ │ │ │ + @ instruction: 0x003326d8 │ │ │ │ + eorseq sp, r1, r8, lsr ip │ │ │ │ + eorseq pc, r1, r0, ror #18 │ │ │ │ + eorseq pc, r1, r0, asr #18 │ │ │ │ + eorseq sp, r1, r8, lsl ip │ │ │ │ + eorseq r2, r3, r8, lsl #13 │ │ │ │ + eorseq pc, r1, ip, lsl r9 @ │ │ │ │ + @ instruction: 0x0031dbf0 │ │ │ │ + @ instruction: 0x0031f8f4 │ │ │ │ + eorseq sp, r1, ip, asr #23 │ │ │ │ │ │ │ │ 000e03a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #40] @ e03e0 │ │ │ │ @@ -149422,36 +149422,36 @@ │ │ │ │ @ instruction: 0x0035fbfc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035fbd8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ eorseq pc, r5, r0, lsl #20 │ │ │ │ + @ instruction: 0x0031f5b8 │ │ │ │ + eorseq pc, r1, r4, asr #11 │ │ │ │ + eorseq pc, r1, r8, ror #10 │ │ │ │ + eorseq pc, r1, r4, ror r5 @ │ │ │ │ + eorseq pc, r1, r8, asr #10 │ │ │ │ + eorseq pc, r1, r4, asr r5 @ │ │ │ │ + eorseq r2, r3, r0, lsl #5 │ │ │ │ + eorseq pc, r1, r0, lsr #10 │ │ │ │ + eorseq pc, r1, ip, lsr #10 │ │ │ │ + @ instruction: 0x0031f4f8 │ │ │ │ + eorseq pc, r1, r4, lsl #10 │ │ │ │ @ instruction: 0x0031f4d0 │ │ │ │ - @ instruction: 0x0031f4dc │ │ │ │ + @ instruction: 0x0031f4d8 │ │ │ │ + eorseq pc, r1, r0, lsr #9 │ │ │ │ + eorseq pc, r1, ip, lsr #9 │ │ │ │ eorseq pc, r1, r0, lsl #9 │ │ │ │ eorseq pc, r1, ip, lsl #9 │ │ │ │ - eorseq pc, r1, r0, ror #8 │ │ │ │ - eorseq pc, r1, ip, ror #8 │ │ │ │ - mlaseq r3, r8, r1, r2 │ │ │ │ + @ instruction: 0x003321b4 │ │ │ │ + eorseq pc, r1, ip, asr #8 │ │ │ │ + eorseq pc, r1, r4, asr r4 @ │ │ │ │ + eorseq pc, r1, ip, lsr #8 │ │ │ │ eorseq pc, r1, r8, lsr r4 @ │ │ │ │ - eorseq pc, r1, r4, asr #8 │ │ │ │ - eorseq pc, r1, r0, lsl r4 @ │ │ │ │ - eorseq pc, r1, ip, lsl r4 @ │ │ │ │ - eorseq pc, r1, r8, ror #7 │ │ │ │ - @ instruction: 0x0031f3f0 │ │ │ │ - @ instruction: 0x0031f3b8 │ │ │ │ - eorseq pc, r1, r4, asr #7 │ │ │ │ - mlaseq r1, r8, r3, pc @ │ │ │ │ - eorseq pc, r1, r4, lsr #7 │ │ │ │ - eorseq r2, r3, ip, asr #1 │ │ │ │ - eorseq pc, r1, r4, ror #6 │ │ │ │ - eorseq pc, r1, ip, ror #6 │ │ │ │ - eorseq pc, r1, r4, asr #6 │ │ │ │ - eorseq pc, r1, r0, asr r3 @ │ │ │ │ │ │ │ │ 000e0884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #40] @ e08c4 │ │ │ │ @@ -149650,28 +149650,28 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035f6f8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, ip, asr sl │ │ │ │ eorseq pc, r5, r4, ror #11 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ - eorseq pc, r1, ip, ror #1 │ │ │ │ - ldrsbeq pc, [r1], -r4 @ │ │ │ │ - eorseq pc, r1, r0, asr #1 │ │ │ │ - eorseq pc, r1, r8, lsr #1 │ │ │ │ - mlaseq r1, r0, r0, pc @ │ │ │ │ - eorseq pc, r1, r8, ror r0 @ │ │ │ │ - eorseq pc, r1, r8, rrx │ │ │ │ - eorseq pc, r1, r0, asr r0 @ │ │ │ │ - eorseq r1, r3, r4, ror sp │ │ │ │ - eorseq pc, r1, r8, lsr #32 │ │ │ │ - eorseq pc, r1, r0, lsl r0 @ │ │ │ │ - eorseq pc, r1, ip │ │ │ │ - eorseq lr, r1, r8, ror #31 │ │ │ │ - @ instruction: 0x0031efd0 │ │ │ │ + @ instruction: 0x0031f1d4 │ │ │ │ + @ instruction: 0x0031f1bc │ │ │ │ + eorseq pc, r1, r8, lsr #3 │ │ │ │ + mlaseq r1, r0, r1, pc @ │ │ │ │ + eorseq pc, r1, r8, ror r1 @ │ │ │ │ + eorseq pc, r1, r0, ror #2 │ │ │ │ + eorseq pc, r1, r0, asr r1 @ │ │ │ │ + eorseq pc, r1, r8, lsr r1 @ │ │ │ │ + eorseq r1, r3, ip, asr lr │ │ │ │ + eorseq pc, r1, r0, lsl r1 @ │ │ │ │ + ldrsheq pc, [r1], -r8 @ │ │ │ │ + ldrsheq pc, [r1], -r4 @ │ │ │ │ + ldrsbeq pc, [r1], -r0 @ │ │ │ │ + ldrheq pc, [r1], -r8 @ │ │ │ │ │ │ │ │ 000e0be4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ e0c7c │ │ │ │ @@ -150019,51 +150019,51 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r5, r8, lsr r3 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r1, r0, ror r8 │ │ │ │ + eorseq sl, r1, r8, asr r9 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq lr, r1, r8, lsr #24 │ │ │ │ - eorseq ip, r1, r4, asr #31 │ │ │ │ - eorseq fp, r1, ip, lsr r1 │ │ │ │ - eorseq lr, r1, r4, ror #23 │ │ │ │ - eorseq ip, r1, r0, lsl #31 │ │ │ │ + eorseq lr, r1, r0, lsl sp │ │ │ │ + eorseq sp, r1, ip, lsr #1 │ │ │ │ + eorseq fp, r1, r4, lsr #4 │ │ │ │ + eorseq lr, r1, ip, asr #25 │ │ │ │ + eorseq sp, r1, r8, rrx │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ eorseq pc, r5, ip, asr #32 │ │ │ │ - mlaseq r1, r0, fp, lr │ │ │ │ - eorseq ip, r1, r8, lsr #30 │ │ │ │ - eorseq r0, r4, ip, lsr r1 │ │ │ │ - eorseq r4, r1, r4, lsr r2 │ │ │ │ - eorseq lr, r1, r8, lsr #16 │ │ │ │ + eorseq lr, r1, r8, ror ip │ │ │ │ + eorseq sp, r1, r0, lsl r0 │ │ │ │ + eorseq r0, r4, r4, lsr #4 │ │ │ │ + eorseq r4, r1, ip, lsl r3 │ │ │ │ + eorseq lr, r1, r0, lsl r9 │ │ │ │ andeq sp, r0, sp, lsl #18 │ │ │ │ - eorseq r0, r4, r4, lsl r1 │ │ │ │ - eorseq r4, r1, ip, lsl #4 │ │ │ │ - eorseq lr, r1, r0, lsr #22 │ │ │ │ + @ instruction: 0x003401fc │ │ │ │ + @ instruction: 0x003142f4 │ │ │ │ + eorseq lr, r1, r8, lsl #24 │ │ │ │ andeq sp, r0, r8, lsl #18 │ │ │ │ - eorseq r0, r4, ip, ror #1 │ │ │ │ - eorseq r4, r1, r8, ror #3 │ │ │ │ - eorseq r4, r1, r0, asr #5 │ │ │ │ - eorseq r0, r4, r0, asr #1 │ │ │ │ - @ instruction: 0x003141b8 │ │ │ │ - eorseq lr, r1, r4, ror #21 │ │ │ │ + @ instruction: 0x003401d4 │ │ │ │ + @ instruction: 0x003142d0 │ │ │ │ + eorseq r4, r1, r8, lsr #7 │ │ │ │ + eorseq r0, r4, r8, lsr #3 │ │ │ │ + eorseq r4, r1, r0, lsr #5 │ │ │ │ + eorseq lr, r1, ip, asr #23 │ │ │ │ andeq sp, r0, pc, lsl #18 │ │ │ │ - mlaseq r4, r8, r0, r0 │ │ │ │ - mlaseq r1, r0, r1, r4 │ │ │ │ - @ instruction: 0x0031eab0 │ │ │ │ + eorseq r0, r4, r0, lsl #3 │ │ │ │ + eorseq r4, r1, r8, ror r2 │ │ │ │ + mlaseq r1, r8, fp, lr │ │ │ │ andeq sp, r0, lr, lsl #18 │ │ │ │ - eorseq lr, r3, r4, ror r0 │ │ │ │ - eorseq r4, r1, r0, asr r2 │ │ │ │ - eorseq r7, r1, r8, ror r3 │ │ │ │ + eorseq lr, r3, ip, asr r1 │ │ │ │ + eorseq r4, r1, r8, lsr r3 │ │ │ │ + eorseq r7, r1, r0, ror #8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq lr, r3, r0, asr r0 │ │ │ │ - eorseq r4, r1, r0, ror r2 │ │ │ │ - mlaseq r1, ip, r2, r4 │ │ │ │ + eorseq lr, r3, r8, lsr r1 │ │ │ │ + eorseq r4, r1, r8, asr r3 │ │ │ │ + eorseq r4, r1, r4, lsl #7 │ │ │ │ │ │ │ │ 000e11f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #264] @ e1314 │ │ │ │ @@ -150137,18 +150137,18 @@ │ │ │ │ eorseq r1, r7, r4, lsl #18 │ │ │ │ eorseq lr, r5, r8, asr #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, r8, lsr #27 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq lr, r5, r0, asr sp │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r1, r8, lsr lr │ │ │ │ + eorseq r7, r1, r0, lsr #30 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq lr, r1, r0, lsl #17 │ │ │ │ - eorseq ip, r1, r8, lsl ip │ │ │ │ + eorseq lr, r1, r8, ror #18 │ │ │ │ + eorseq ip, r1, r0, lsl #26 │ │ │ │ │ │ │ │ 000e1340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1128] @ e17c0 │ │ │ │ @@ -150437,37 +150437,37 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r5, r0, lsr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, ip, ror ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r1, r3, r0, asr #6 │ │ │ │ - eorseq lr, r1, r0, asr #12 │ │ │ │ - eorseq ip, r1, ip, lsl #22 │ │ │ │ + eorseq r1, r3, r8, lsr #8 │ │ │ │ + eorseq lr, r1, r8, lsr #14 │ │ │ │ + @ instruction: 0x0031cbf4 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - eorseq r1, r3, r8, ror #5 │ │ │ │ - eorseq lr, r1, r8, ror #11 │ │ │ │ - @ instruction: 0x0031cab4 │ │ │ │ - eorseq lr, r1, r0, asr #11 │ │ │ │ - eorseq ip, r1, ip, lsl #21 │ │ │ │ + @ instruction: 0x003313d0 │ │ │ │ + @ instruction: 0x0031e6d0 │ │ │ │ + mlaseq r1, ip, fp, ip │ │ │ │ + eorseq lr, r1, r8, lsr #13 │ │ │ │ + eorseq ip, r1, r4, ror fp │ │ │ │ eorseq lr, r5, r0, ror #19 │ │ │ │ - eorseq lr, r1, r8, asr r5 │ │ │ │ - eorseq ip, r1, r4, lsr #20 │ │ │ │ - eorseq lr, r1, r4, lsr #10 │ │ │ │ - @ instruction: 0x0031c9f0 │ │ │ │ - @ instruction: 0x0031e4fc │ │ │ │ - eorseq ip, r1, r8, asr #19 │ │ │ │ - @ instruction: 0x0031e4d4 │ │ │ │ - eorseq ip, r1, r0, lsr #19 │ │ │ │ - eorseq lr, r1, r0, lsr r4 │ │ │ │ - @ instruction: 0x0031c8fc │ │ │ │ - eorseq pc, r3, ip, asr #19 │ │ │ │ - eorseq r3, r1, r4, asr #21 │ │ │ │ - eorseq lr, r1, ip, lsl #8 │ │ │ │ + eorseq lr, r1, r0, asr #12 │ │ │ │ + eorseq ip, r1, ip, lsl #22 │ │ │ │ + eorseq lr, r1, ip, lsl #12 │ │ │ │ + @ instruction: 0x0031cad8 │ │ │ │ + eorseq lr, r1, r4, ror #11 │ │ │ │ + @ instruction: 0x0031cab0 │ │ │ │ + @ instruction: 0x0031e5bc │ │ │ │ + eorseq ip, r1, r8, lsl #21 │ │ │ │ + eorseq lr, r1, r8, lsl r5 │ │ │ │ + eorseq ip, r1, r4, ror #19 │ │ │ │ + @ instruction: 0x0033fab4 │ │ │ │ + eorseq r3, r1, ip, lsr #23 │ │ │ │ + @ instruction: 0x0031e4f4 │ │ │ │ andeq lr, r0, r7, lsl #29 │ │ │ │ │ │ │ │ 000e1838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150527,18 +150527,18 @@ │ │ │ │ b e18bc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r1, r7, r0, asr #5 │ │ │ │ eorseq lr, r5, r4, lsl #15 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, r4, ror #14 │ │ │ │ eorseq lr, r5, r4, lsr r7 │ │ │ │ - eorseq r0, r3, r8, lsr #31 │ │ │ │ + mlaseq r3, r0, r0, r1 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq lr, r1, ip, lsr #5 │ │ │ │ - eorseq ip, r1, r4, ror r7 │ │ │ │ + mlaseq r1, r4, r3, lr │ │ │ │ + eorseq ip, r1, ip, asr r8 │ │ │ │ │ │ │ │ 000e1948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #1336] @ e1e98 │ │ │ │ @@ -150877,46 +150877,46 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ b e1c20 │ │ │ │ mlaseq r5, r4, r6, lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - @ instruction: 0x0031dfb8 │ │ │ │ - eorseq ip, r1, r8, ror #8 │ │ │ │ + eorseq lr, r1, r0, lsr #1 │ │ │ │ + eorseq ip, r1, r0, asr r5 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ - eorseq sp, r1, r8, lsl #31 │ │ │ │ - eorseq ip, r1, r8, lsr r4 │ │ │ │ - eorseq sp, r1, r4, ror #30 │ │ │ │ - eorseq ip, r1, r4, lsl r4 │ │ │ │ - eorseq sp, r1, r8, lsr pc │ │ │ │ - eorseq ip, r1, r8, ror #7 │ │ │ │ + eorseq lr, r1, r0, ror r0 │ │ │ │ + eorseq ip, r1, r0, lsr #10 │ │ │ │ + eorseq lr, r1, ip, asr #32 │ │ │ │ + @ instruction: 0x0031c4fc │ │ │ │ + eorseq lr, r1, r0, lsr #32 │ │ │ │ + @ instruction: 0x0031c4d0 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - eorseq sp, r1, ip, lsl #30 │ │ │ │ - @ instruction: 0x0031c3bc │ │ │ │ - eorseq sp, r1, r4, ror #29 │ │ │ │ - mlaseq r1, r4, r3, ip │ │ │ │ - mlaseq r1, r8, lr, sp │ │ │ │ - eorseq ip, r1, r8, asr #6 │ │ │ │ - eorseq sp, r1, r0, ror lr │ │ │ │ - eorseq ip, r1, r0, lsr #6 │ │ │ │ - eorseq sp, r1, r8, asr #28 │ │ │ │ - @ instruction: 0x0031c2f8 │ │ │ │ - eorseq sp, r1, r8, lsl #28 │ │ │ │ - @ instruction: 0x0031c2b8 │ │ │ │ + @ instruction: 0x0031dff4 │ │ │ │ + eorseq ip, r1, r4, lsr #9 │ │ │ │ + eorseq sp, r1, ip, asr #31 │ │ │ │ + eorseq ip, r1, ip, ror r4 │ │ │ │ + eorseq sp, r1, r0, lsl #31 │ │ │ │ + eorseq ip, r1, r0, lsr r4 │ │ │ │ + eorseq sp, r1, r8, asr pc │ │ │ │ + eorseq ip, r1, r8, lsl #8 │ │ │ │ + eorseq sp, r1, r0, lsr pc │ │ │ │ + eorseq ip, r1, r0, ror #7 │ │ │ │ + @ instruction: 0x0031def0 │ │ │ │ + eorseq ip, r1, r0, lsr #7 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ - eorseq sp, r1, r8, asr #27 │ │ │ │ - eorseq ip, r1, r8, ror r2 │ │ │ │ - eorseq sp, r1, r0, lsr #27 │ │ │ │ - eorseq ip, r1, r0, asr r2 │ │ │ │ - eorseq sp, r1, r8, ror sp │ │ │ │ - eorseq ip, r1, r8, lsr #4 │ │ │ │ - eorseq r0, r3, r4, lsr #20 │ │ │ │ - eorseq sp, r1, r4, asr #26 │ │ │ │ - @ instruction: 0x0031c1f4 │ │ │ │ + @ instruction: 0x0031deb0 │ │ │ │ + eorseq ip, r1, r0, ror #6 │ │ │ │ + eorseq sp, r1, r8, lsl #29 │ │ │ │ + eorseq ip, r1, r8, lsr r3 │ │ │ │ + eorseq sp, r1, r0, ror #28 │ │ │ │ + eorseq ip, r1, r0, lsl r3 │ │ │ │ + eorseq r0, r3, ip, lsl #22 │ │ │ │ + eorseq sp, r1, ip, lsr #28 │ │ │ │ + @ instruction: 0x0031c2dc │ │ │ │ │ │ │ │ 000e1f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #196] @ e2004 │ │ │ │ @@ -151245,40 +151245,40 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0035dfb4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq sp, r1, r8, asr #19 │ │ │ │ - eorseq fp, r1, r4, ror #28 │ │ │ │ + @ instruction: 0x0031dab0 │ │ │ │ + eorseq fp, r1, ip, asr #30 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - mlaseq r1, r0, r9, sp │ │ │ │ - eorseq fp, r1, ip, lsr #28 │ │ │ │ - eorseq sp, r1, r8, asr r9 │ │ │ │ - @ instruction: 0x0031bdf4 │ │ │ │ + eorseq sp, r1, r8, ror sl │ │ │ │ + eorseq fp, r1, r4, lsl pc │ │ │ │ + eorseq sp, r1, r0, asr #20 │ │ │ │ + @ instruction: 0x0031bedc │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - eorseq sp, r1, r8, lsr #18 │ │ │ │ - eorseq fp, r1, r4, asr #27 │ │ │ │ - eorseq sp, r1, r4, ror #17 │ │ │ │ - eorseq fp, r1, r0, lsl #27 │ │ │ │ - @ instruction: 0x0031d8bc │ │ │ │ - eorseq fp, r1, r8, asr sp │ │ │ │ + eorseq sp, r1, r0, lsl sl │ │ │ │ + eorseq fp, r1, ip, lsr #29 │ │ │ │ + eorseq sp, r1, ip, asr #19 │ │ │ │ + eorseq fp, r1, r8, ror #28 │ │ │ │ + eorseq sp, r1, r4, lsr #19 │ │ │ │ + eorseq fp, r1, r0, asr #28 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - eorseq r0, r3, r4, asr r5 │ │ │ │ - eorseq sp, r1, r4, lsl #17 │ │ │ │ - eorseq fp, r1, r0, lsr #26 │ │ │ │ - eorseq sp, r1, ip, asr r8 │ │ │ │ - @ instruction: 0x0031bcf8 │ │ │ │ + eorseq r0, r3, ip, lsr r6 │ │ │ │ + eorseq sp, r1, ip, ror #18 │ │ │ │ + eorseq fp, r1, r8, lsl #28 │ │ │ │ + eorseq sp, r1, r4, asr #18 │ │ │ │ + eorseq fp, r1, r0, ror #27 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq sp, r1, ip, ror #15 │ │ │ │ - eorseq fp, r1, r8, lsl #25 │ │ │ │ - eorseq lr, r3, r8, asr #26 │ │ │ │ - eorseq r2, r1, r0, asr #28 │ │ │ │ - @ instruction: 0x0031d7b8 │ │ │ │ + @ instruction: 0x0031d8d4 │ │ │ │ + eorseq fp, r1, r0, ror sp │ │ │ │ + eorseq lr, r3, r0, lsr lr │ │ │ │ + eorseq r2, r1, r8, lsr #30 │ │ │ │ + eorseq sp, r1, r0, lsr #17 │ │ │ │ @ instruction: 0x0000efb2 │ │ │ │ │ │ │ │ 000e24c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151338,18 +151338,18 @@ │ │ │ │ b e2548 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r0, r7, r4, lsr r6 │ │ │ │ @ instruction: 0x0035daf8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035dad8 │ │ │ │ eorseq sp, r5, r8, lsr #21 │ │ │ │ - mlaseq r1, ip, fp, r6 │ │ │ │ + eorseq r6, r1, r4, lsl #25 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq sp, r1, r8, asr #12 │ │ │ │ - eorseq fp, r1, r4, ror #21 │ │ │ │ + eorseq sp, r1, r0, lsr r7 │ │ │ │ + eorseq fp, r1, ip, asr #23 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ │ │ │ │ 000e25d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -152003,75 +152003,75 @@ │ │ │ │ eorseq sp, r5, r8, lsl #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035d9f4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ eorseq sp, r5, r0, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ + eorseq sp, r1, r4, lsl #4 │ │ │ │ + eorseq fp, r1, r4, lsl #13 │ │ │ │ + muleq r0, r3, r1 │ │ │ │ + @ instruction: 0x0031d1d0 │ │ │ │ + eorseq fp, r1, r0, asr r6 │ │ │ │ + andeq r0, r0, sp, lsl #3 │ │ │ │ + eorseq sp, r1, r8, lsr #3 │ │ │ │ + eorseq fp, r1, r8, lsr #12 │ │ │ │ + eorseq sp, r1, r8, ror r1 │ │ │ │ + @ instruction: 0x0031b5f8 │ │ │ │ + eorseq sp, r1, r4, asr #2 │ │ │ │ + eorseq fp, r1, r4, asr #11 │ │ │ │ + andeq r0, r0, lr, lsl #3 │ │ │ │ eorseq sp, r1, ip, lsl r1 │ │ │ │ mlaseq r1, ip, r5, fp │ │ │ │ - muleq r0, r3, r1 │ │ │ │ eorseq sp, r1, r8, ror #1 │ │ │ │ eorseq fp, r1, r8, ror #10 │ │ │ │ - andeq r0, r0, sp, lsl #3 │ │ │ │ - eorseq sp, r1, r0, asr #1 │ │ │ │ - eorseq fp, r1, r0, asr #10 │ │ │ │ - mlaseq r1, r0, r0, sp │ │ │ │ - eorseq fp, r1, r0, lsl r5 │ │ │ │ - eorseq sp, r1, ip, asr r0 │ │ │ │ - @ instruction: 0x0031b4dc │ │ │ │ - andeq r0, r0, lr, lsl #3 │ │ │ │ - eorseq sp, r1, r4, lsr r0 │ │ │ │ - @ instruction: 0x0031b4b4 │ │ │ │ - eorseq sp, r1, r0 │ │ │ │ - eorseq fp, r1, r0, lsl #9 │ │ │ │ - eorseq ip, r1, ip, asr #31 │ │ │ │ - eorseq fp, r1, ip, asr #8 │ │ │ │ + ldrheq sp, [r1], -r4 @ │ │ │ │ + eorseq fp, r1, r4, lsr r5 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - mlaseq r1, r8, pc, ip @ │ │ │ │ - eorseq fp, r1, r8, lsl r4 │ │ │ │ - eorseq ip, r1, r0, ror pc │ │ │ │ - @ instruction: 0x0031b3f0 │ │ │ │ - eorseq ip, r1, r8, asr #30 │ │ │ │ - eorseq fp, r1, r8, asr #7 │ │ │ │ - eorseq pc, r2, r4, asr #23 │ │ │ │ - eorseq ip, r1, r4, lsl pc │ │ │ │ - mlaseq r1, r4, r3, fp │ │ │ │ - eorseq ip, r1, r8, asr #29 │ │ │ │ - eorseq fp, r1, r8, asr #6 │ │ │ │ + eorseq sp, r1, r0, lsl #1 │ │ │ │ + eorseq fp, r1, r0, lsl #10 │ │ │ │ + eorseq sp, r1, r8, asr r0 │ │ │ │ + @ instruction: 0x0031b4d8 │ │ │ │ + eorseq sp, r1, r0, lsr r0 │ │ │ │ + @ instruction: 0x0031b4b0 │ │ │ │ + eorseq pc, r2, ip, lsr #25 │ │ │ │ + @ instruction: 0x0031cffc │ │ │ │ + eorseq fp, r1, ip, ror r4 │ │ │ │ + @ instruction: 0x0031cfb0 │ │ │ │ + eorseq fp, r1, r0, lsr r4 │ │ │ │ muleq r0, r1, r1 │ │ │ │ - eorseq ip, r1, r0, lsr #29 │ │ │ │ - eorseq fp, r1, r0, lsr #6 │ │ │ │ - mlaseq r1, ip, r3, r6 │ │ │ │ + eorseq ip, r1, r8, lsl #31 │ │ │ │ + eorseq fp, r1, r8, lsl #8 │ │ │ │ + eorseq r6, r1, r4, lsl #9 │ │ │ │ + eorseq ip, r1, r4, asr pc │ │ │ │ + @ instruction: 0x0031b3d4 │ │ │ │ + @ instruction: 0x0031ced4 │ │ │ │ + eorseq fp, r1, r4, asr r3 │ │ │ │ + eorseq ip, r1, ip, lsr #29 │ │ │ │ + eorseq fp, r1, ip, lsr #6 │ │ │ │ + muleq r0, r2, r1 │ │ │ │ + eorseq pc, r2, r0, lsr #22 │ │ │ │ eorseq ip, r1, ip, ror #28 │ │ │ │ eorseq fp, r1, ip, ror #5 │ │ │ │ - eorseq ip, r1, ip, ror #27 │ │ │ │ - eorseq fp, r1, ip, ror #4 │ │ │ │ - eorseq ip, r1, r4, asr #27 │ │ │ │ - eorseq fp, r1, r4, asr #4 │ │ │ │ - muleq r0, r2, r1 │ │ │ │ - eorseq pc, r2, r8, lsr sl @ │ │ │ │ - eorseq ip, r1, r4, lsl #27 │ │ │ │ - eorseq fp, r1, r4, lsl #4 │ │ │ │ - eorseq ip, r1, ip, asr sp │ │ │ │ - @ instruction: 0x0031b1dc │ │ │ │ - @ instruction: 0x0032f9b8 │ │ │ │ - eorseq ip, r1, r8, lsl sp │ │ │ │ - mlaseq r1, r4, r1, fp │ │ │ │ - eorseq ip, r1, r8, ror #25 │ │ │ │ - eorseq fp, r1, r8, ror #2 │ │ │ │ - eorseq pc, r2, ip, asr #18 │ │ │ │ - eorseq ip, r1, ip, lsr #25 │ │ │ │ - eorseq fp, r1, r8, lsr #2 │ │ │ │ - eorseq ip, r1, ip, ror ip │ │ │ │ - ldrsheq fp, [r1], -ip @ │ │ │ │ - eorseq ip, r1, ip, lsr ip │ │ │ │ - ldrheq fp, [r1], -ip @ │ │ │ │ - eorseq ip, r1, ip, lsl #24 │ │ │ │ - eorseq fp, r1, ip, lsl #1 │ │ │ │ + eorseq ip, r1, r4, asr #28 │ │ │ │ + eorseq fp, r1, r4, asr #5 │ │ │ │ + eorseq pc, r2, r0, lsr #21 │ │ │ │ + eorseq ip, r1, r0, lsl #28 │ │ │ │ + eorseq fp, r1, ip, ror r2 │ │ │ │ + @ instruction: 0x0031cdd0 │ │ │ │ + eorseq fp, r1, r0, asr r2 │ │ │ │ + eorseq pc, r2, r4, lsr sl @ │ │ │ │ + mlaseq r1, r4, sp, ip │ │ │ │ + eorseq fp, r1, r0, lsl r2 │ │ │ │ + eorseq ip, r1, r4, ror #26 │ │ │ │ + eorseq fp, r1, r4, ror #3 │ │ │ │ + eorseq ip, r1, r4, lsr #26 │ │ │ │ + eorseq fp, r1, r4, lsr #3 │ │ │ │ + @ instruction: 0x0031ccf4 │ │ │ │ + eorseq fp, r1, r4, ror r1 │ │ │ │ │ │ │ │ 000e3114 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -152145,18 +152145,18 @@ │ │ │ │ @ instruction: 0x0035ceb8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0036f9b0 │ │ │ │ eorseq ip, r5, r0, lsl #29 │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq ip, r5, r8, lsr #28 │ │ │ │ - eorseq sl, r1, r4, asr #29 │ │ │ │ + eorseq sl, r1, ip, lsr #31 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq ip, r1, r0, ror #19 │ │ │ │ - eorseq sl, r1, r0, ror #28 │ │ │ │ + eorseq ip, r1, r8, asr #21 │ │ │ │ + eorseq sl, r1, r8, asr #30 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ │ │ │ │ 000e3264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -152268,22 +152268,22 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r5, r8, asr sp │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ eorseq ip, r5, r8, lsr #25 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq sl, r1, r0, lsl sp │ │ │ │ - @ instruction: 0x0031acdc │ │ │ │ + @ instruction: 0x0031adf8 │ │ │ │ + eorseq sl, r1, r4, asr #27 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ - eorseq sl, r1, r4, ror #25 │ │ │ │ - @ instruction: 0x0031acb0 │ │ │ │ - eorseq r8, r1, ip, asr #4 │ │ │ │ - @ instruction: 0x0031acb0 │ │ │ │ - eorseq sl, r1, ip, ror ip │ │ │ │ + eorseq sl, r1, ip, asr #27 │ │ │ │ + mlaseq r1, r8, sp, sl │ │ │ │ + eorseq r8, r1, r4, lsr r3 │ │ │ │ + mlaseq r1, r8, sp, sl │ │ │ │ + eorseq sl, r1, r4, ror #26 │ │ │ │ │ │ │ │ 000e3454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #124] @ e34e8 │ │ │ │ @@ -152377,23 +152377,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq sp, r3, r4, ror #24 │ │ │ │ - eorseq sl, r1, r8, lsl #23 │ │ │ │ - eorseq r8, r3, r4, lsr fp │ │ │ │ + eorseq sp, r3, ip, asr #26 │ │ │ │ + eorseq sl, r1, r0, ror ip │ │ │ │ + eorseq r8, r3, ip, lsl ip │ │ │ │ @ instruction: 0x0035cab0 │ │ │ │ andeq r0, r0, r4, asr #26 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq ip, r1, r4, ror #12 │ │ │ │ + eorseq ip, r1, ip, asr #14 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq sl, r1, r0, asr #21 │ │ │ │ + eorseq sl, r1, r8, lsr #23 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ e369c │ │ │ │ ldr r3, [pc, #132] @ e36a0 │ │ │ │ @@ -152430,15 +152430,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq ip, r5, r0, ror #19 │ │ │ │ andeq r0, r0, r4, asr #26 │ │ │ │ eorseq r2, r8, ip, ror r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r1, r1, ip, ror lr │ │ │ │ + eorseq r1, r1, r4, ror #30 │ │ │ │ │ │ │ │ 000e36b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #344] @ e3820 │ │ │ │ @@ -152531,22 +152531,22 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq ip, r5, r0, lsr r9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r5, r0, lsl r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq ip, r5, r0, lsr #17 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq ip, r1, ip, lsl #9 │ │ │ │ - @ instruction: 0x0031b3b0 │ │ │ │ + eorseq ip, r1, r4, ror r5 │ │ │ │ + mlaseq r1, r8, r4, fp │ │ │ │ andeq r0, r0, r3, lsr r4 │ │ │ │ - eorseq ip, r1, r0, ror #8 │ │ │ │ - eorseq fp, r1, r4, lsl #7 │ │ │ │ - eorseq pc, r2, r0, lsr #1 │ │ │ │ - eorseq ip, r1, r4, lsr #8 │ │ │ │ - eorseq fp, r1, r8, asr #6 │ │ │ │ + eorseq ip, r1, r8, asr #10 │ │ │ │ + eorseq fp, r1, ip, ror #8 │ │ │ │ + eorseq pc, r2, r8, lsl #3 │ │ │ │ + eorseq ip, r1, ip, lsl #10 │ │ │ │ + eorseq fp, r1, r0, lsr r4 │ │ │ │ │ │ │ │ 000e3858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ e394c │ │ │ │ @@ -152608,18 +152608,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq pc, r6, r0, lsr #5 │ │ │ │ eorseq ip, r5, r4, ror #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r5, r4, asr #14 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq ip, r5, ip, lsl #14 │ │ │ │ - eorseq r8, r1, r0, ror r3 │ │ │ │ + eorseq r8, r1, r8, asr r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0031c2fc │ │ │ │ - eorseq fp, r1, r0, lsr #4 │ │ │ │ + eorseq ip, r1, r4, ror #7 │ │ │ │ + eorseq fp, r1, r8, lsl #6 │ │ │ │ andeq r0, r0, lr, lsr #8 │ │ │ │ │ │ │ │ 000e3978 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -152802,28 +152802,28 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r5, r8, asr #12 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq ip, r5, r0, ror r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r3, r8, ror r8 │ │ │ │ - eorseq sl, r1, r4, lsr #12 │ │ │ │ + eorseq r2, r3, r0, ror #18 │ │ │ │ + eorseq sl, r1, ip, lsl #14 │ │ │ │ andeq r0, r0, pc, asr r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r2, r3, r8, ror #15 │ │ │ │ - mlaseq r1, r4, r5, sl │ │ │ │ - @ instruction: 0x003327b8 │ │ │ │ - eorseq sl, r1, r4, ror #10 │ │ │ │ - ldrheq r8, [r1], -ip @ │ │ │ │ - eorseq sl, r1, r0, lsr r5 │ │ │ │ - eorseq r2, r3, r4, lsl #15 │ │ │ │ - eorseq r2, r3, r4, lsr r7 │ │ │ │ - eorseq sl, r1, r0, ror #9 │ │ │ │ + @ instruction: 0x003328d0 │ │ │ │ + eorseq sl, r1, ip, ror r6 │ │ │ │ + eorseq r2, r3, r0, lsr #17 │ │ │ │ + eorseq sl, r1, ip, asr #12 │ │ │ │ + eorseq r8, r1, r4, lsr #3 │ │ │ │ + eorseq sl, r1, r8, lsl r6 │ │ │ │ + eorseq r2, r3, ip, ror #16 │ │ │ │ + eorseq r2, r3, ip, lsl r8 │ │ │ │ + eorseq sl, r1, r8, asr #11 │ │ │ │ │ │ │ │ 000e3c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #292] @ e3dd8 │ │ │ │ @@ -152904,20 +152904,20 @@ │ │ │ │ eorseq lr, r6, ip, asr lr │ │ │ │ eorseq ip, r5, r0, lsl r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035c2f0 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ mlaseq r5, r8, r2, ip │ │ │ │ - @ instruction: 0x00317ef8 │ │ │ │ + eorseq r7, r1, r0, ror #31 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003325b8 │ │ │ │ - eorseq sl, r1, r4, ror #6 │ │ │ │ + eorseq r2, r3, r0, lsr #13 │ │ │ │ + eorseq sl, r1, ip, asr #8 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - eorseq r7, r1, r4, lsr #18 │ │ │ │ + eorseq r7, r1, ip, lsl #20 │ │ │ │ │ │ │ │ 000e3e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -153118,33 +153118,33 @@ │ │ │ │ bl b6f00 │ │ │ │ b e3ff8 │ │ │ │ eorseq ip, r5, ip, asr #3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq fp, r1, ip, asr #25 │ │ │ │ - @ instruction: 0x0031bcdc │ │ │ │ - mlaseq r1, r0, ip, fp │ │ │ │ - eorseq fp, r1, r0, lsr #25 │ │ │ │ - @ instruction: 0x0031bad0 │ │ │ │ - eorseq fp, r1, r8, ror #24 │ │ │ │ - eorseq fp, r1, r4, ror ip │ │ │ │ - eorseq fp, r1, r0, lsr ip │ │ │ │ - eorseq fp, r1, r0, asr #24 │ │ │ │ - @ instruction: 0x003175f4 │ │ │ │ - @ instruction: 0x0031bbf8 │ │ │ │ - eorseq fp, r1, r4, lsl #24 │ │ │ │ - eorseq r2, r2, r4, asr #3 │ │ │ │ - @ instruction: 0x0031bbbc │ │ │ │ - eorseq fp, r1, r8, asr #23 │ │ │ │ - mlaseq r1, r4, fp, fp │ │ │ │ - eorseq fp, r1, r4, lsr #23 │ │ │ │ - eorseq fp, r1, r4, lsr #22 │ │ │ │ - eorseq fp, r1, r4, lsr fp │ │ │ │ + @ instruction: 0x0031bdb4 │ │ │ │ + eorseq fp, r1, r4, asr #27 │ │ │ │ + eorseq fp, r1, r8, ror sp │ │ │ │ + eorseq fp, r1, r8, lsl #27 │ │ │ │ + @ instruction: 0x0031bbb8 │ │ │ │ + eorseq fp, r1, r0, asr sp │ │ │ │ + eorseq fp, r1, ip, asr sp │ │ │ │ + eorseq fp, r1, r8, lsl sp │ │ │ │ + eorseq fp, r1, r8, lsr #26 │ │ │ │ + @ instruction: 0x003176dc │ │ │ │ + eorseq fp, r1, r0, ror #25 │ │ │ │ + eorseq fp, r1, ip, ror #25 │ │ │ │ + eorseq r2, r2, ip, lsr #5 │ │ │ │ + eorseq fp, r1, r4, lsr #25 │ │ │ │ + @ instruction: 0x0031bcb0 │ │ │ │ + eorseq fp, r1, ip, ror ip │ │ │ │ + eorseq fp, r1, ip, lsl #25 │ │ │ │ + eorseq fp, r1, ip, lsl #24 │ │ │ │ + eorseq fp, r1, ip, lsl ip │ │ │ │ │ │ │ │ 000e4190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ e42fc │ │ │ │ @@ -153239,19 +153239,19 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r5, r4, lsl #28 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq fp, r5, ip, lsl #27 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq fp, r1, r8, asr #19 │ │ │ │ + @ instruction: 0x0031bab0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq fp, r1, r4, lsl #19 │ │ │ │ - mlaseq r1, r4, r9, fp │ │ │ │ - eorseq r1, r2, ip, asr #30 │ │ │ │ + eorseq fp, r1, ip, ror #20 │ │ │ │ + eorseq fp, r1, ip, ror sl │ │ │ │ + eorseq r2, r2, r4, lsr r0 │ │ │ │ │ │ │ │ 000e4334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #964] @ e4710 │ │ │ │ @@ -153498,46 +153498,46 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r5, ip, lsr #25 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r1, ip, lsl #21 │ │ │ │ - eorseq fp, r1, r4, lsr #15 │ │ │ │ - eorseq sl, r1, r0, lsl r7 │ │ │ │ - eorseq r9, r1, r4, lsr sl │ │ │ │ - eorseq fp, r1, ip, asr #14 │ │ │ │ - @ instruction: 0x0031a6b8 │ │ │ │ + eorseq r9, r1, r4, ror fp │ │ │ │ + eorseq fp, r1, ip, lsl #17 │ │ │ │ + @ instruction: 0x0031a7f8 │ │ │ │ + eorseq r9, r1, ip, lsl fp │ │ │ │ + eorseq fp, r1, r4, lsr r8 │ │ │ │ + eorseq sl, r1, r0, lsr #15 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - eorseq ip, r3, r8, lsl ip │ │ │ │ - eorseq r0, r1, r0, lsl sp │ │ │ │ - @ instruction: 0x00310dd0 │ │ │ │ + eorseq ip, r3, r0, lsl #26 │ │ │ │ + @ instruction: 0x00310df8 │ │ │ │ + @ instruction: 0x00310eb8 │ │ │ │ andeq ip, r2, r7, lsr #18 │ │ │ │ - eorseq r9, r1, r8, ror #23 │ │ │ │ - eorseq fp, r1, r0, lsl #13 │ │ │ │ - eorseq sl, r1, ip, ror #11 │ │ │ │ - eorseq r9, r1, r4, lsl #23 │ │ │ │ - eorseq fp, r1, ip, lsl r6 │ │ │ │ - eorseq sl, r1, r8, lsl #11 │ │ │ │ - @ instruction: 0x0033caf4 │ │ │ │ - eorseq r0, r1, ip, ror #23 │ │ │ │ - eorseq fp, r1, r8, lsl #12 │ │ │ │ + @ instruction: 0x00319cd0 │ │ │ │ + eorseq fp, r1, r8, ror #14 │ │ │ │ + @ instruction: 0x0031a6d4 │ │ │ │ + eorseq r9, r1, ip, ror #24 │ │ │ │ + eorseq fp, r1, r4, lsl #14 │ │ │ │ + eorseq sl, r1, r0, ror r6 │ │ │ │ + @ instruction: 0x0033cbdc │ │ │ │ + @ instruction: 0x00310cd4 │ │ │ │ + @ instruction: 0x0031b6f0 │ │ │ │ andeq ip, r2, lr, ror #18 │ │ │ │ - eorseq ip, r3, ip, asr #21 │ │ │ │ - eorseq r0, r1, r4, asr #23 │ │ │ │ - @ instruction: 0x00319ab8 │ │ │ │ + @ instruction: 0x0033cbb4 │ │ │ │ + eorseq r0, r1, ip, lsr #25 │ │ │ │ + eorseq r9, r1, r0, lsr #23 │ │ │ │ andeq ip, r2, fp, lsl #18 │ │ │ │ - eorseq ip, r3, r4, lsr #21 │ │ │ │ - mlaseq r1, ip, fp, r0 │ │ │ │ - eorseq fp, r1, r4, lsl r5 │ │ │ │ + eorseq ip, r3, ip, lsl #23 │ │ │ │ + eorseq r0, r1, r4, lsl #25 │ │ │ │ + @ instruction: 0x0031b5fc │ │ │ │ andeq ip, r2, r3, lsr r9 │ │ │ │ - eorseq ip, r3, ip, ror sl │ │ │ │ - eorseq r0, r1, r4, ror fp │ │ │ │ - eorseq fp, r1, r4, lsl #11 │ │ │ │ + eorseq ip, r3, r4, ror #22 │ │ │ │ + eorseq r0, r1, ip, asr ip │ │ │ │ + eorseq fp, r1, ip, ror #12 │ │ │ │ andeq ip, r2, ip, asr r9 │ │ │ │ │ │ │ │ 000e47a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -153610,18 +153610,18 @@ │ │ │ │ eorseq fp, r5, r4, lsl r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035b7f4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ mlaseq r5, ip, r7, fp │ │ │ │ - eorseq fp, r1, ip, lsl r4 │ │ │ │ + eorseq fp, r1, r4, lsl #10 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x0031b3d8 │ │ │ │ - eorseq sl, r1, r4, asr #6 │ │ │ │ + eorseq fp, r1, r0, asr #9 │ │ │ │ + eorseq sl, r1, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 000e48f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -153876,48 +153876,48 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r5, ip, ror #13 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq fp, r1, r8, lsr r2 │ │ │ │ - eorseq sl, r1, r4, lsr r1 │ │ │ │ - eorseq ip, r3, r0, lsl #13 │ │ │ │ - eorseq r0, r1, r8, ror r7 │ │ │ │ - eorseq r0, r1, r4, asr #16 │ │ │ │ + eorseq fp, r1, r0, lsr #6 │ │ │ │ + eorseq sl, r1, ip, lsl r2 │ │ │ │ + eorseq ip, r3, r8, ror #14 │ │ │ │ + eorseq r0, r1, r0, ror #16 │ │ │ │ + eorseq r0, r1, ip, lsr #18 │ │ │ │ andeq ip, r2, r9, ror #19 │ │ │ │ - @ instruction: 0x0031b1b8 │ │ │ │ - ldrheq sl, [r1], -r4 @ │ │ │ │ + eorseq fp, r1, r0, lsr #5 │ │ │ │ + mlaseq r1, ip, r1, sl │ │ │ │ andeq r0, r0, r1, ror #3 │ │ │ │ - eorseq ip, r3, r8, lsl #12 │ │ │ │ - eorseq r0, r1, r0, lsl #14 │ │ │ │ - eorseq fp, r1, r0, lsl r1 │ │ │ │ + @ instruction: 0x0033c6f0 │ │ │ │ + eorseq r0, r1, r8, ror #15 │ │ │ │ + @ instruction: 0x0031b1f8 │ │ │ │ andeq ip, r2, r4, lsr #20 │ │ │ │ - eorseq r6, r1, r0, ror #23 │ │ │ │ - eorseq fp, r1, ip, lsl #2 │ │ │ │ - eorseq sl, r1, r8 │ │ │ │ - eorseq r9, r1, ip, lsr r3 │ │ │ │ - eorseq fp, r1, r4, asr #1 │ │ │ │ - eorseq r9, r1, r0, asr #31 │ │ │ │ - eorseq r9, r1, r8, lsl #6 │ │ │ │ - mlaseq r1, r0, r0, fp │ │ │ │ - eorseq r9, r1, ip, lsl #31 │ │ │ │ + eorseq r6, r1, r8, asr #25 │ │ │ │ + @ instruction: 0x0031b1f4 │ │ │ │ + ldrsheq sl, [r1], -r0 @ │ │ │ │ + eorseq r9, r1, r4, lsr #8 │ │ │ │ + eorseq fp, r1, ip, lsr #3 │ │ │ │ + eorseq sl, r1, r8, lsr #1 │ │ │ │ + @ instruction: 0x003193f0 │ │ │ │ + eorseq fp, r1, r8, ror r1 │ │ │ │ + eorseq sl, r1, r4, ror r0 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - @ instruction: 0x0033c4f8 │ │ │ │ - @ instruction: 0x003105f0 │ │ │ │ - eorseq fp, r1, r0, asr r0 │ │ │ │ + eorseq ip, r3, r0, ror #11 │ │ │ │ + @ instruction: 0x003106d8 │ │ │ │ + eorseq fp, r1, r8, lsr r1 │ │ │ │ andeq ip, r2, r2, asr #19 │ │ │ │ - @ instruction: 0x0033c4d0 │ │ │ │ - eorseq r0, r1, r8, asr #11 │ │ │ │ - eorseq sl, r1, r0, lsl pc │ │ │ │ + @ instruction: 0x0033c5b8 │ │ │ │ + @ instruction: 0x003106b0 │ │ │ │ + @ instruction: 0x0031aff8 │ │ │ │ andeq ip, r2, r0, lsr sl │ │ │ │ - eorseq ip, r3, r8, lsr #9 │ │ │ │ - eorseq r0, r1, r0, lsr #11 │ │ │ │ - @ instruction: 0x0031aeb4 │ │ │ │ + mlaseq r3, r0, r5, ip │ │ │ │ + eorseq r0, r1, r8, lsl #13 │ │ │ │ + mlaseq r1, ip, pc, sl @ │ │ │ │ strdeq ip, [r2], -r5 │ │ │ │ │ │ │ │ 000e4d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -153996,20 +153996,20 @@ │ │ │ │ eorseq sp, r6, r0, ror sp │ │ │ │ eorseq fp, r5, ip, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r5, ip, lsl #4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0x0035b1b4 │ │ │ │ - eorseq r9, r1, r0, ror #1 │ │ │ │ + eorseq r9, r1, r8, asr #3 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, r0, ror #28 │ │ │ │ - eorseq r9, r1, ip, asr sp │ │ │ │ + eorseq sl, r1, r8, asr #30 │ │ │ │ + eorseq r9, r1, r4, asr #28 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - eorseq r9, r1, r4, lsr #6 │ │ │ │ + eorseq r9, r1, ip, lsl #8 │ │ │ │ │ │ │ │ 000e4eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #568] @ e513c │ │ │ │ @@ -154156,33 +154156,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ ldrsheq fp, [r5], -r4 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, r0, lsl #26 │ │ │ │ - eorseq r9, r1, ip, ror #23 │ │ │ │ + eorseq sl, r1, r8, ror #27 │ │ │ │ + @ instruction: 0x00319cd4 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x0031acd0 │ │ │ │ - eorseq sl, r1, r8, lsr #25 │ │ │ │ - mlaseq r1, r4, fp, r9 │ │ │ │ - eorseq r9, r1, r0, asr r1 │ │ │ │ - eorseq sl, r1, r8, ror #24 │ │ │ │ - eorseq r9, r1, r4, asr fp │ │ │ │ - eorseq r9, r1, r8, lsl #2 │ │ │ │ - eorseq sl, r1, r0, lsr #24 │ │ │ │ - eorseq r9, r1, ip, lsl #22 │ │ │ │ - @ instruction: 0x0031abf8 │ │ │ │ - eorseq r9, r1, r4, ror #21 │ │ │ │ - eorseq ip, r3, r0, asr r0 │ │ │ │ - eorseq r0, r1, r8, asr #2 │ │ │ │ - eorseq r0, r1, r0, asr #3 │ │ │ │ - strdeq ip, [r2], -r2 │ │ │ │ + @ instruction: 0x0031adb8 │ │ │ │ + mlaseq r1, r0, sp, sl │ │ │ │ + eorseq r9, r1, ip, ror ip │ │ │ │ + eorseq r9, r1, r8, lsr r2 │ │ │ │ + eorseq sl, r1, r0, asr sp │ │ │ │ + eorseq r9, r1, ip, lsr ip │ │ │ │ + @ instruction: 0x003191f0 │ │ │ │ + eorseq sl, r1, r8, lsl #26 │ │ │ │ + @ instruction: 0x00319bf4 │ │ │ │ + eorseq sl, r1, r0, ror #25 │ │ │ │ + eorseq r9, r1, ip, asr #23 │ │ │ │ + eorseq ip, r3, r8, lsr r1 │ │ │ │ + eorseq r0, r1, r0, lsr r2 │ │ │ │ + eorseq r0, r1, r8, lsr #5 │ │ │ │ + strdeq ip, [r2], -r7 │ │ │ │ │ │ │ │ 000e5198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ e52a0 │ │ │ │ @@ -154250,18 +154250,18 @@ │ │ │ │ eorseq sp, r6, r0, ror #18 │ │ │ │ eorseq sl, r5, r4, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r5, r4, lsl #28 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x0035adb8 │ │ │ │ - eorseq r8, r1, r4, ror #25 │ │ │ │ + eorseq r8, r1, ip, asr #27 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, ip, ror sl │ │ │ │ - eorseq r9, r1, r4, ror #18 │ │ │ │ + eorseq sl, r1, r4, ror #22 │ │ │ │ + eorseq r9, r1, ip, asr #20 │ │ │ │ │ │ │ │ 000e52cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #360] @ e544c │ │ │ │ @@ -154356,17 +154356,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b e53f8 │ │ │ │ eorseq sl, r5, r4, lsl sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00316cb0 │ │ │ │ - eorseq sl, r1, r0, lsl r9 │ │ │ │ - eorseq r9, r1, r0, asr #15 │ │ │ │ + mlaseq r1, r8, sp, r6 │ │ │ │ + @ instruction: 0x0031a9f8 │ │ │ │ + eorseq r9, r1, r8, lsr #17 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 000e546c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154450,18 +154450,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r5, r0, lsr fp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x0035aabc │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r1, ip, r7, sl │ │ │ │ + eorseq sl, r1, r4, lsl #17 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x0031a7b0 │ │ │ │ - eorseq r9, r1, r8, asr r6 │ │ │ │ + mlaseq r1, r8, r8, sl │ │ │ │ + eorseq r9, r1, r0, asr #14 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 000e55e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154557,17 +154557,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b e570c │ │ │ │ eorseq sl, r5, r0, lsl #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaseq r1, ip, r9, r6 │ │ │ │ - eorseq sl, r1, ip, lsl #12 │ │ │ │ - eorseq r9, r1, ip, lsr #9 │ │ │ │ + eorseq r6, r1, r4, lsl #21 │ │ │ │ + @ instruction: 0x0031a6f4 │ │ │ │ + mlaseq r1, r4, r5, r9 │ │ │ │ andeq r0, r0, r3, ror #7 │ │ │ │ │ │ │ │ 000e5780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154651,18 +154651,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r5, ip, lsl r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r5, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r1, r8, lsl #9 │ │ │ │ + eorseq sl, r1, r0, ror r5 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, ip, lsr #9 │ │ │ │ - eorseq r9, r1, r4, asr #6 │ │ │ │ + mlaseq r1, r4, r5, sl │ │ │ │ + eorseq r9, r1, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, ror #7 │ │ │ │ │ │ │ │ 000e58f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154758,17 +154758,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b e5a20 │ │ │ │ eorseq sl, r5, ip, ror #13 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r6, r1, r8, lsl #13 │ │ │ │ - eorseq sl, r1, r8, lsl #6 │ │ │ │ - mlaseq r1, r8, r1, r9 │ │ │ │ + eorseq r6, r1, r0, ror r7 │ │ │ │ + @ instruction: 0x0031a3f0 │ │ │ │ + eorseq r9, r1, r0, lsl #5 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ │ │ │ │ 000e5a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154852,18 +154852,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r5, r8, lsl #10 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ mlaseq r5, r4, r4, sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r1, r4, ror r1 │ │ │ │ + eorseq sl, r1, ip, asr r2 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, r8, lsr #3 │ │ │ │ - eorseq r9, r1, r0, lsr r0 │ │ │ │ + mlaseq r1, r0, r2, sl │ │ │ │ + eorseq r9, r1, r8, lsl r1 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ │ │ │ │ 000e5c08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154959,17 +154959,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b e5d34 │ │ │ │ @ instruction: 0x0035a3d8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r6, r1, r4, ror r3 │ │ │ │ - eorseq sl, r1, r4 │ │ │ │ - eorseq r8, r1, r4, lsl #29 │ │ │ │ + eorseq r6, r1, ip, asr r4 │ │ │ │ + eorseq sl, r1, ip, ror #1 │ │ │ │ + eorseq r8, r1, ip, ror #30 │ │ │ │ andeq r0, r0, fp, ror #7 │ │ │ │ │ │ │ │ 000e5da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -155053,18 +155053,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035a1f4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r5, r0, lsl #3 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r1, r0, ror #28 │ │ │ │ + eorseq r9, r1, r8, asr #30 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r1, r4, lsr #29 │ │ │ │ - eorseq r8, r1, ip, lsl sp │ │ │ │ + eorseq r9, r1, ip, lsl #31 │ │ │ │ + eorseq r8, r1, r4, lsl #28 │ │ │ │ andeq r0, r0, sl, ror #7 │ │ │ │ │ │ │ │ 000e5f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -155211,33 +155211,33 @@ │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sl, r5, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x003181f8 │ │ │ │ - eorseq r4, r2, r0, ror pc │ │ │ │ - @ instruction: 0x00318bfc │ │ │ │ + eorseq r8, r1, r0, ror #5 │ │ │ │ + eorseq r5, r2, r8, asr r0 │ │ │ │ + eorseq r8, r1, r4, ror #25 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x00324ed4 │ │ │ │ - eorseq r8, r1, r0, ror #22 │ │ │ │ + @ instruction: 0x00324fbc │ │ │ │ + eorseq r8, r1, r8, asr #24 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ - eorseq r9, r1, r0, ror #24 │ │ │ │ - mlaseq r2, r8, lr, r4 │ │ │ │ - eorseq r8, r1, r4, lsr #22 │ │ │ │ - eorseq r8, r1, r0, ror #1 │ │ │ │ - eorseq r4, r2, r8, asr lr │ │ │ │ - eorseq r8, r1, r4, ror #21 │ │ │ │ - eorseq r4, r2, r0, lsr lr │ │ │ │ - @ instruction: 0x00318abc │ │ │ │ - eorseq fp, r3, r8, lsr #32 │ │ │ │ - eorseq pc, r0, r0, lsr #2 │ │ │ │ - mlaseq r0, r8, r1, pc @ │ │ │ │ - muleq r2, r9, sl │ │ │ │ + eorseq r9, r1, r8, asr #26 │ │ │ │ + eorseq r4, r2, r0, lsl #31 │ │ │ │ + eorseq r8, r1, ip, lsl #24 │ │ │ │ + eorseq r8, r1, r8, asr #3 │ │ │ │ + eorseq r4, r2, r0, asr #30 │ │ │ │ + eorseq r8, r1, ip, asr #23 │ │ │ │ + eorseq r4, r2, r8, lsl pc │ │ │ │ + eorseq r8, r1, r4, lsr #23 │ │ │ │ + eorseq fp, r3, r0, lsl r1 │ │ │ │ + eorseq pc, r0, r8, lsl #4 │ │ │ │ + eorseq pc, r0, r0, lsl #5 │ │ │ │ + andeq pc, r2, r2, lsr #21 │ │ │ │ │ │ │ │ 000e61c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ e62cc │ │ │ │ @@ -155305,18 +155305,18 @@ │ │ │ │ eorseq lr, r6, ip, lsr #18 │ │ │ │ @ instruction: 0x00359df8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00359dd8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r9, r5, ip, lsl #27 │ │ │ │ - @ instruction: 0x00317cb8 │ │ │ │ + eorseq r7, r1, r0, lsr #27 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00324cb0 │ │ │ │ - eorseq r8, r1, r8, lsr r9 │ │ │ │ + mlaseq r2, r8, sp, r4 │ │ │ │ + eorseq r8, r1, r0, lsr #20 │ │ │ │ │ │ │ │ 000e62f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #556] @ e653c │ │ │ │ @@ -155461,33 +155461,33 @@ │ │ │ │ add r3, r3, #3872 @ 0xf20 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r5, r8, ror #25 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r7, r1, ip, lsl lr │ │ │ │ - @ instruction: 0x003199b8 │ │ │ │ - eorseq r8, r1, r0, lsr #16 │ │ │ │ + eorseq r7, r1, r4, lsl #30 │ │ │ │ + eorseq r9, r1, r0, lsr #21 │ │ │ │ + eorseq r8, r1, r8, lsl #18 │ │ │ │ andeq r0, r0, lr, lsl #8 │ │ │ │ - eorseq r9, r1, ip, lsl r9 │ │ │ │ - eorseq r8, r1, r4, lsl #15 │ │ │ │ + eorseq r9, r1, r4, lsl #20 │ │ │ │ + eorseq r8, r1, ip, ror #16 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ - eorseq r9, r1, r4, lsl #17 │ │ │ │ - eorseq r9, r1, r0, ror #17 │ │ │ │ - eorseq r8, r1, r8, asr #14 │ │ │ │ - eorseq r7, r1, r4, lsl #26 │ │ │ │ - eorseq r9, r1, r0, lsr #17 │ │ │ │ - eorseq r8, r1, r8, lsl #14 │ │ │ │ - eorseq r9, r1, r8, ror r8 │ │ │ │ - eorseq r8, r1, r0, ror #13 │ │ │ │ - eorseq sl, r3, ip, asr #24 │ │ │ │ - eorseq lr, r0, r8, asr #26 │ │ │ │ - eorseq lr, r0, r0, asr #27 │ │ │ │ - andeq pc, r2, r1, lsl fp @ │ │ │ │ + eorseq r9, r1, ip, ror #18 │ │ │ │ + eorseq r9, r1, r8, asr #19 │ │ │ │ + eorseq r8, r1, r0, lsr r8 │ │ │ │ + eorseq r7, r1, ip, ror #27 │ │ │ │ + eorseq r9, r1, r8, lsl #19 │ │ │ │ + @ instruction: 0x003187f0 │ │ │ │ + eorseq r9, r1, r0, ror #18 │ │ │ │ + eorseq r8, r1, r8, asr #15 │ │ │ │ + eorseq sl, r3, r4, lsr sp │ │ │ │ + eorseq lr, r0, r0, lsr lr │ │ │ │ + eorseq lr, r0, r8, lsr #29 │ │ │ │ + andeq pc, r2, sl, lsl fp @ │ │ │ │ │ │ │ │ 000e659c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ e66a4 │ │ │ │ @@ -155555,18 +155555,18 @@ │ │ │ │ eorseq lr, r6, r4, asr r5 │ │ │ │ eorseq r9, r5, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r5, r0, lsl #20 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x003599b4 │ │ │ │ - eorseq r7, r1, r0, ror #17 │ │ │ │ + eorseq r7, r1, r8, asr #19 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x003196f4 │ │ │ │ - eorseq r8, r1, ip, asr r5 │ │ │ │ + @ instruction: 0x003197dc │ │ │ │ + eorseq r8, r1, r4, asr #12 │ │ │ │ andeq r0, r0, sl, lsl #8 │ │ │ │ │ │ │ │ 000e66d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -156204,91 +156204,91 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r5, r8, lsl #18 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r7, r1, r0, lsr r7 │ │ │ │ - @ instruction: 0x003192d4 │ │ │ │ - eorseq r8, r1, r0, lsr r1 │ │ │ │ + eorseq r7, r1, r8, lsl r8 │ │ │ │ + @ instruction: 0x003193bc │ │ │ │ + eorseq r8, r1, r8, lsl r2 │ │ │ │ andeq r0, r0, r7, lsl r4 │ │ │ │ - mlaseq r1, r4, r6, r7 │ │ │ │ - eorseq r9, r1, r8, lsr r2 │ │ │ │ - mlaseq r1, r4, r0, r8 │ │ │ │ - @ instruction: 0x003175fc │ │ │ │ - eorseq r9, r1, r4, lsr #3 │ │ │ │ - eorseq r8, r1, r0 │ │ │ │ + eorseq r7, r1, ip, ror r7 │ │ │ │ + eorseq r9, r1, r0, lsr #6 │ │ │ │ + eorseq r8, r1, ip, ror r1 │ │ │ │ + eorseq r7, r1, r4, ror #13 │ │ │ │ + eorseq r9, r1, ip, lsl #5 │ │ │ │ + eorseq r8, r1, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ - @ instruction: 0x003174d8 │ │ │ │ - eorseq r9, r1, r0, lsl #1 │ │ │ │ - @ instruction: 0x00317edc │ │ │ │ - eorseq r7, r1, r8, asr #8 │ │ │ │ - @ instruction: 0x00318ff0 │ │ │ │ - eorseq r7, r1, ip, asr #28 │ │ │ │ + eorseq r7, r1, r0, asr #11 │ │ │ │ + eorseq r9, r1, r8, ror #2 │ │ │ │ + eorseq r7, r1, r4, asr #31 │ │ │ │ + eorseq r7, r1, r0, lsr r5 │ │ │ │ + ldrsbeq r9, [r1], -r8 @ │ │ │ │ + eorseq r7, r1, r4, lsr pc │ │ │ │ + eorseq r9, r1, r4, lsr #1 │ │ │ │ + eorseq r7, r1, r0, lsl #30 │ │ │ │ + @ instruction: 0x003174b8 │ │ │ │ + eorseq r9, r1, r0, rrx │ │ │ │ + @ instruction: 0x00317ebc │ │ │ │ + eorseq r7, r1, r4, lsl #9 │ │ │ │ + eorseq r9, r1, r8, lsr #32 │ │ │ │ + eorseq r7, r1, r4, lsl #29 │ │ │ │ + eorseq r7, r1, ip, asr #8 │ │ │ │ + @ instruction: 0x00318ff4 │ │ │ │ + eorseq r7, r1, r0, asr lr │ │ │ │ + eorseq r7, r1, r8, lsl r4 │ │ │ │ @ instruction: 0x00318fbc │ │ │ │ eorseq r7, r1, r8, lsl lr │ │ │ │ - @ instruction: 0x003173d0 │ │ │ │ - eorseq r8, r1, r8, ror pc │ │ │ │ - @ instruction: 0x00317dd4 │ │ │ │ - mlaseq r1, ip, r3, r7 │ │ │ │ - eorseq r8, r1, r0, asr #30 │ │ │ │ - mlaseq r1, ip, sp, r7 │ │ │ │ - eorseq r7, r1, r4, ror #6 │ │ │ │ - eorseq r8, r1, ip, lsl #30 │ │ │ │ - eorseq r7, r1, r8, ror #26 │ │ │ │ - eorseq r7, r1, r0, lsr r3 │ │ │ │ + eorseq r7, r1, r0, ror #7 │ │ │ │ + eorseq r8, r1, r8, lsl #31 │ │ │ │ + eorseq r7, r1, r4, ror #27 │ │ │ │ + @ instruction: 0x00318edc │ │ │ │ + eorseq r8, r1, r4, asr pc │ │ │ │ + eorseq r7, r1, ip, lsr #27 │ │ │ │ + eorseq sl, r3, r4, lsl r3 │ │ │ │ + eorseq lr, r0, ip, lsl #8 │ │ │ │ + @ instruction: 0x0030e4b4 │ │ │ │ + @ instruction: 0x0002fbb2 │ │ │ │ + eorseq sl, r3, ip, ror #5 │ │ │ │ + eorseq lr, r0, r4, ror #7 │ │ │ │ + mlaseq r1, r0, lr, r7 │ │ │ │ + andeq pc, r2, r9, asr #24 │ │ │ │ + eorseq sl, r3, r4, asr #5 │ │ │ │ + @ instruction: 0x0030e3bc │ │ │ │ + eorseq r8, r1, r0, lsl #30 │ │ │ │ + strdeq pc, [r2], -r2 │ │ │ │ + mlaseq r3, ip, r2, sl │ │ │ │ + mlaseq r0, r4, r3, lr │ │ │ │ + @ instruction: 0x00318ef0 │ │ │ │ + andeq pc, r2, sl, lsl ip @ │ │ │ │ + eorseq sl, r3, r4, ror r2 │ │ │ │ + eorseq lr, r0, ip, ror #6 │ │ │ │ @ instruction: 0x00318ed4 │ │ │ │ - eorseq r7, r1, r0, lsr sp │ │ │ │ - @ instruction: 0x003172f8 │ │ │ │ - eorseq r8, r1, r0, lsr #29 │ │ │ │ - @ instruction: 0x00317cfc │ │ │ │ - @ instruction: 0x00318df4 │ │ │ │ - eorseq r8, r1, ip, ror #28 │ │ │ │ - eorseq r7, r1, r4, asr #25 │ │ │ │ - eorseq sl, r3, ip, lsr #4 │ │ │ │ - eorseq lr, r0, r4, lsr #6 │ │ │ │ - eorseq lr, r0, ip, asr #7 │ │ │ │ - andeq pc, r2, r9, lsr #23 │ │ │ │ - eorseq sl, r3, r4, lsl #4 │ │ │ │ - @ instruction: 0x0030e2fc │ │ │ │ - eorseq r7, r1, r8, lsr #27 │ │ │ │ - andeq pc, r2, r0, asr #24 │ │ │ │ - @ instruction: 0x0033a1dc │ │ │ │ - @ instruction: 0x0030e2d4 │ │ │ │ - eorseq r8, r1, r8, lsl lr │ │ │ │ - andeq pc, r2, r9, ror #23 │ │ │ │ - @ instruction: 0x0033a1b4 │ │ │ │ - eorseq lr, r0, ip, lsr #5 │ │ │ │ - eorseq r8, r1, r8, lsl #28 │ │ │ │ - andeq pc, r2, r1, lsl ip @ │ │ │ │ - eorseq sl, r3, ip, lsl #3 │ │ │ │ - eorseq lr, r0, r4, lsl #5 │ │ │ │ - eorseq r8, r1, ip, ror #27 │ │ │ │ - andeq pc, r2, r2, asr ip @ │ │ │ │ - eorseq sl, r3, r4, ror #2 │ │ │ │ - eorseq lr, r0, ip, asr r2 │ │ │ │ - mlaseq r1, r4, sp, r8 │ │ │ │ - ldrdeq pc, [r2], -lr │ │ │ │ - eorseq sl, r3, ip, lsr r1 │ │ │ │ - eorseq lr, r0, r4, lsr r2 │ │ │ │ - eorseq r8, r1, r4, ror #16 │ │ │ │ - andeq pc, r2, fp, asr #23 │ │ │ │ - eorseq sl, r3, r4, lsl r1 │ │ │ │ - eorseq lr, r0, ip, lsl #4 │ │ │ │ + andeq pc, r2, fp, asr ip @ │ │ │ │ + eorseq sl, r3, ip, asr #4 │ │ │ │ + eorseq lr, r0, r4, asr #6 │ │ │ │ + eorseq r8, r1, ip, ror lr │ │ │ │ + andeq pc, r2, r7, ror #23 │ │ │ │ + eorseq sl, r3, r4, lsr #4 │ │ │ │ + eorseq lr, r0, ip, lsl r3 │ │ │ │ + eorseq r8, r1, ip, asr #18 │ │ │ │ + ldrdeq pc, [r2], -r4 │ │ │ │ + @ instruction: 0x0033a1fc │ │ │ │ + @ instruction: 0x0030e2f4 │ │ │ │ + @ instruction: 0x0030e3b4 │ │ │ │ + @ instruction: 0x0002fbbf │ │ │ │ + @ instruction: 0x0033a1d4 │ │ │ │ eorseq lr, r0, ip, asr #5 │ │ │ │ - @ instruction: 0x0002fbb6 │ │ │ │ - eorseq sl, r3, ip, ror #1 │ │ │ │ - eorseq lr, r0, r4, ror #3 │ │ │ │ - eorseq r8, r1, r4, lsr sp │ │ │ │ - strdeq pc, [r2], -lr │ │ │ │ - eorseq sl, r3, r4, asr #1 │ │ │ │ - @ instruction: 0x0030e1bc │ │ │ │ - eorseq r6, r1, r4, lsl #29 │ │ │ │ - muleq r2, r9, fp │ │ │ │ + eorseq r8, r1, ip, lsl lr │ │ │ │ + andeq pc, r2, r7, lsl #24 │ │ │ │ + eorseq sl, r3, ip, lsr #3 │ │ │ │ + eorseq lr, r0, r4, lsr #5 │ │ │ │ + eorseq r6, r1, ip, ror #30 │ │ │ │ + andeq pc, r2, r2, lsr #23 │ │ │ │ │ │ │ │ 000e7210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ e7304 │ │ │ │ @@ -156350,18 +156350,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r6, r0, ror #17 │ │ │ │ eorseq r8, r5, ip, lsr #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r5, ip, lsl #27 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r8, r5, r4, asr sp │ │ │ │ - @ instruction: 0x00314df8 │ │ │ │ + eorseq r4, r1, r0, ror #29 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r8, r1, r0, lsr #21 │ │ │ │ - @ instruction: 0x003178fc │ │ │ │ + eorseq r8, r1, r8, lsl #23 │ │ │ │ + eorseq r7, r1, r4, ror #19 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ │ │ │ │ 000e7330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -157203,110 +157203,110 @@ │ │ │ │ b e75dc │ │ │ │ eorseq r8, r5, r8, lsr #25 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsl #18 │ │ │ │ muleq r0, r8, fp │ │ │ │ - eorseq r8, r1, r0, lsr #16 │ │ │ │ - eorseq r7, r1, r8, lsl r7 │ │ │ │ + eorseq r8, r1, r8, lsl #18 │ │ │ │ + eorseq r7, r1, r0, lsl #16 │ │ │ │ andeq r0, r0, r0, lsr fp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r8, r1, r8, lsr #10 │ │ │ │ - eorseq r7, r1, r0, lsr #8 │ │ │ │ - eorseq r8, r1, ip, lsl #10 │ │ │ │ - eorseq r7, r1, r4, lsl #8 │ │ │ │ - eorseq r8, r1, ip, asr #9 │ │ │ │ - eorseq r7, r1, r4, asr #7 │ │ │ │ - eorseq r8, r1, ip, lsr #9 │ │ │ │ - eorseq r7, r1, r4, lsr #7 │ │ │ │ - eorseq r8, r1, r0, lsl #9 │ │ │ │ - eorseq r7, r1, r8, ror r3 │ │ │ │ + eorseq r8, r1, r0, lsl r6 │ │ │ │ + eorseq r7, r1, r8, lsl #10 │ │ │ │ + @ instruction: 0x003185f4 │ │ │ │ + eorseq r7, r1, ip, ror #9 │ │ │ │ + @ instruction: 0x003185b4 │ │ │ │ + eorseq r7, r1, ip, lsr #9 │ │ │ │ + mlaseq r1, r4, r5, r8 │ │ │ │ + eorseq r7, r1, ip, lsl #9 │ │ │ │ + eorseq r8, r1, r8, ror #10 │ │ │ │ + eorseq r7, r1, r0, ror #8 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq r5, r1, r0, ror r9 │ │ │ │ - eorseq r8, r1, r8, asr #8 │ │ │ │ - eorseq r7, r1, r0, asr #6 │ │ │ │ - eorseq r8, r1, r0, lsr #8 │ │ │ │ - eorseq r7, r1, r8, lsl r3 │ │ │ │ - @ instruction: 0x003183fc │ │ │ │ - @ instruction: 0x003172f4 │ │ │ │ - @ instruction: 0x003158f0 │ │ │ │ - eorseq r8, r1, r0, asr #7 │ │ │ │ - @ instruction: 0x003172b4 │ │ │ │ - eorseq r8, r1, r0, lsr #7 │ │ │ │ - mlaseq r1, r8, r2, r7 │ │ │ │ - eorseq r8, r1, r8, asr r3 │ │ │ │ - eorseq r7, r1, r0, asr r2 │ │ │ │ - eorseq r5, r1, ip, lsr r8 │ │ │ │ - eorseq r8, r1, r0, lsl r3 │ │ │ │ - eorseq r7, r1, r4, lsl #4 │ │ │ │ - eorseq r8, r1, r8, ror #5 │ │ │ │ - eorseq r7, r1, r0, ror #3 │ │ │ │ - eorseq r8, r1, ip, lsr #5 │ │ │ │ - eorseq r7, r1, r4, lsr #3 │ │ │ │ + eorseq r5, r1, r8, asr sl │ │ │ │ + eorseq r8, r1, r0, lsr r5 │ │ │ │ + eorseq r7, r1, r8, lsr #8 │ │ │ │ + eorseq r8, r1, r8, lsl #10 │ │ │ │ + eorseq r7, r1, r0, lsl #8 │ │ │ │ + eorseq r8, r1, r4, ror #9 │ │ │ │ + @ instruction: 0x003173dc │ │ │ │ + @ instruction: 0x003159d8 │ │ │ │ + eorseq r8, r1, r8, lsr #9 │ │ │ │ + mlaseq r1, ip, r3, r7 │ │ │ │ + eorseq r8, r1, r8, lsl #9 │ │ │ │ + eorseq r7, r1, r0, lsl #7 │ │ │ │ + eorseq r8, r1, r0, asr #8 │ │ │ │ + eorseq r7, r1, r8, lsr r3 │ │ │ │ + eorseq r5, r1, r4, lsr #18 │ │ │ │ + @ instruction: 0x003183f8 │ │ │ │ + eorseq r7, r1, ip, ror #5 │ │ │ │ + @ instruction: 0x003183d0 │ │ │ │ + eorseq r7, r1, r8, asr #5 │ │ │ │ + mlaseq r1, r4, r3, r8 │ │ │ │ + eorseq r7, r1, ip, lsl #5 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - mlaseq r1, r8, r2, r8 │ │ │ │ + eorseq r8, r1, r0, lsl #7 │ │ │ │ + eorseq r8, r1, r0, asr r3 │ │ │ │ + eorseq r7, r1, r8, asr #4 │ │ │ │ + eorseq r8, r1, r8, lsr #6 │ │ │ │ + eorseq r7, r1, r0, lsr #4 │ │ │ │ + @ instruction: 0x00317fb8 │ │ │ │ + @ instruction: 0x003182f8 │ │ │ │ + eorseq r7, r1, ip, ror #3 │ │ │ │ + @ instruction: 0x003182f4 │ │ │ │ + eorseq r8, r1, ip, lsl #5 │ │ │ │ + eorseq r7, r1, r4, lsl #3 │ │ │ │ eorseq r8, r1, r8, ror #4 │ │ │ │ eorseq r7, r1, r0, ror #2 │ │ │ │ - eorseq r8, r1, r0, asr #4 │ │ │ │ - eorseq r7, r1, r8, lsr r1 │ │ │ │ - @ instruction: 0x00317ed0 │ │ │ │ - eorseq r8, r1, r0, lsl r2 │ │ │ │ - eorseq r7, r1, r4, lsl #2 │ │ │ │ - eorseq r8, r1, ip, lsl #4 │ │ │ │ - eorseq r8, r1, r4, lsr #3 │ │ │ │ - mlaseq r1, ip, r0, r7 │ │ │ │ - eorseq r8, r1, r0, lsl #3 │ │ │ │ - eorseq r7, r1, r8, ror r0 │ │ │ │ - eorseq r8, r1, r8, asr #3 │ │ │ │ + @ instruction: 0x003182b0 │ │ │ │ + eorseq r8, r1, r4, lsl r2 │ │ │ │ + eorseq r7, r1, ip, lsl #2 │ │ │ │ + eorseq r3, r1, ip, lsr sl │ │ │ │ + eorseq r8, r1, ip, ror #3 │ │ │ │ + eorseq r7, r1, r0, ror #1 │ │ │ │ + @ instruction: 0x003181bc │ │ │ │ + ldrheq r7, [r1], -r4 @ │ │ │ │ + @ instruction: 0x003181dc │ │ │ │ + eorseq r8, r1, r4, ror r1 │ │ │ │ + eorseq r7, r1, ip, rrx │ │ │ │ + eorseq r8, r1, r4, asr r1 │ │ │ │ + eorseq r7, r1, ip, asr #32 │ │ │ │ eorseq r8, r1, ip, lsr #2 │ │ │ │ eorseq r7, r1, r4, lsr #32 │ │ │ │ - eorseq r3, r1, r4, asr r9 │ │ │ │ - eorseq r8, r1, r4, lsl #2 │ │ │ │ - @ instruction: 0x00316ff8 │ │ │ │ + eorseq lr, r1, r0, asr r5 │ │ │ │ + @ instruction: 0x00316ff0 │ │ │ │ + ldrsheq r8, [r1], -r0 @ │ │ │ │ ldrsbeq r8, [r1], -r4 @ │ │ │ │ eorseq r6, r1, ip, asr #31 │ │ │ │ - ldrsheq r8, [r1], -r4 @ │ │ │ │ - eorseq r8, r1, ip, lsl #1 │ │ │ │ - eorseq r6, r1, r4, lsl #31 │ │ │ │ - eorseq r8, r1, ip, rrx │ │ │ │ - eorseq r6, r1, r4, ror #30 │ │ │ │ - eorseq r8, r1, r4, asr #32 │ │ │ │ - eorseq r6, r1, ip, lsr pc │ │ │ │ - eorseq lr, r1, r8, ror #8 │ │ │ │ - eorseq r6, r1, r8, lsl #30 │ │ │ │ - eorseq r8, r1, r8 │ │ │ │ - eorseq r7, r1, ip, ror #31 │ │ │ │ - eorseq r6, r1, r4, ror #29 │ │ │ │ - eorseq r7, r1, r4, asr #31 │ │ │ │ - @ instruction: 0x00316ebc │ │ │ │ - mlaseq r1, r8, pc, r7 @ │ │ │ │ - mlaseq r1, r0, lr, r6 │ │ │ │ - eorseq r7, r1, r8, ror pc │ │ │ │ - eorseq r6, r1, r0, ror lr │ │ │ │ - eorseq r7, r1, r8, asr pc │ │ │ │ - eorseq r6, r1, r0, asr lr │ │ │ │ - eorseq r7, r1, r8, lsr pc │ │ │ │ - eorseq r6, r1, r0, lsr lr │ │ │ │ - eorseq r5, r1, r8, lsr #8 │ │ │ │ - @ instruction: 0x00317efc │ │ │ │ + eorseq r8, r1, ip, lsr #1 │ │ │ │ + eorseq r6, r1, r4, lsr #31 │ │ │ │ + eorseq r8, r1, r0, lsl #1 │ │ │ │ + eorseq r6, r1, r8, ror pc │ │ │ │ + eorseq r8, r1, r0, rrx │ │ │ │ + eorseq r6, r1, r8, asr pc │ │ │ │ + eorseq r8, r1, r0, asr #32 │ │ │ │ + eorseq r6, r1, r8, lsr pc │ │ │ │ + eorseq r8, r1, r0, lsr #32 │ │ │ │ + eorseq r6, r1, r8, lsl pc │ │ │ │ + eorseq r5, r1, r0, lsl r5 │ │ │ │ + eorseq r7, r1, r4, ror #31 │ │ │ │ + @ instruction: 0x00316ed8 │ │ │ │ + @ instruction: 0x003154d0 │ │ │ │ + eorseq r7, r1, r4, lsr #31 │ │ │ │ + mlaseq r1, r8, lr, r6 │ │ │ │ + eorseq r7, r1, r8, asr #30 │ │ │ │ + eorseq r6, r1, r0, asr #28 │ │ │ │ + @ instruction: 0x00317ef8 │ │ │ │ @ instruction: 0x00316df0 │ │ │ │ eorseq r5, r1, r8, ror #7 │ │ │ │ @ instruction: 0x00317ebc │ │ │ │ @ instruction: 0x00316db0 │ │ │ │ - eorseq r7, r1, r0, ror #28 │ │ │ │ - eorseq r6, r1, r8, asr sp │ │ │ │ - eorseq r7, r1, r0, lsl lr │ │ │ │ - eorseq r6, r1, r8, lsl #26 │ │ │ │ - eorseq r5, r1, r0, lsl #6 │ │ │ │ - @ instruction: 0x00317dd4 │ │ │ │ - eorseq r6, r1, r8, asr #25 │ │ │ │ - @ instruction: 0x00317db0 │ │ │ │ - eorseq r6, r1, r8, lsr #25 │ │ │ │ + mlaseq r1, r8, lr, r7 │ │ │ │ + mlaseq r1, r0, sp, r6 │ │ │ │ │ │ │ │ 000e81e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #236] @ e82ec │ │ │ │ @@ -157372,18 +157372,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq ip, r6, r8, lsl #18 │ │ │ │ @ instruction: 0x00357dd4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00357db4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq r7, r5, r0, lsl #27 │ │ │ │ - eorseq sp, r1, r4, lsl #31 │ │ │ │ + eorseq lr, r1, ip, rrx │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r7, r1, r0, lsr #22 │ │ │ │ - eorseq r6, r1, r4, lsl sl │ │ │ │ + eorseq r7, r1, r8, lsl #24 │ │ │ │ + @ instruction: 0x00316afc │ │ │ │ │ │ │ │ 000e8314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ e8790 │ │ │ │ @@ -157670,43 +157670,43 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r5, ip, asr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, ip, lsr #25 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mlaseq r2, r0, r3, sl │ │ │ │ - eorseq r7, r1, r0, lsl #19 │ │ │ │ - eorseq r6, r1, r8, asr #15 │ │ │ │ - eorseq sl, r2, ip, lsr r3 │ │ │ │ - eorseq r6, r1, ip, ror r7 │ │ │ │ - eorseq r7, r1, ip, lsr #18 │ │ │ │ - eorseq sl, r2, r0, lsl #6 │ │ │ │ - eorseq r7, r1, r0, lsl #18 │ │ │ │ - eorseq r6, r1, r4, asr #14 │ │ │ │ + eorseq sl, r2, r8, ror r4 │ │ │ │ + eorseq r7, r1, r8, ror #20 │ │ │ │ + @ instruction: 0x003168b0 │ │ │ │ + eorseq sl, r2, r4, lsr #8 │ │ │ │ + eorseq r6, r1, r4, ror #16 │ │ │ │ + eorseq r7, r1, r4, lsl sl │ │ │ │ + eorseq sl, r2, r8, ror #7 │ │ │ │ + eorseq r7, r1, r8, ror #19 │ │ │ │ + eorseq r6, r1, ip, lsr #16 │ │ │ │ eorseq r7, r5, ip, lsr #20 │ │ │ │ - mlaseq r1, r0, r8, r7 │ │ │ │ - @ instruction: 0x003166d8 │ │ │ │ - eorseq r7, r1, r4, asr r8 │ │ │ │ - mlaseq r1, r8, r6, r6 │ │ │ │ - eorseq r7, r1, ip, lsr #16 │ │ │ │ - eorseq r6, r1, r4, ror r6 │ │ │ │ - eorseq r0, r1, r4, lsl #21 │ │ │ │ - @ instruction: 0x003177f4 │ │ │ │ - eorseq r6, r1, ip, lsr r6 │ │ │ │ - @ instruction: 0x003177d0 │ │ │ │ - eorseq r6, r1, r8, lsl r6 │ │ │ │ - eorseq r7, r1, ip, ror r7 │ │ │ │ - eorseq r6, r1, r4, asr #11 │ │ │ │ - eorseq r7, r1, r4, asr r7 │ │ │ │ - mlaseq r1, ip, r5, r6 │ │ │ │ - @ instruction: 0x003389fc │ │ │ │ - @ instruction: 0x0030caf4 │ │ │ │ - eorseq r7, r1, r4, lsr #14 │ │ │ │ - muleq r3, pc, lr @ │ │ │ │ + eorseq r7, r1, r8, ror r9 │ │ │ │ + eorseq r6, r1, r0, asr #15 │ │ │ │ + eorseq r7, r1, ip, lsr r9 │ │ │ │ + eorseq r6, r1, r0, lsl #15 │ │ │ │ + eorseq r7, r1, r4, lsl r9 │ │ │ │ + eorseq r6, r1, ip, asr r7 │ │ │ │ + eorseq r0, r1, ip, ror #22 │ │ │ │ + @ instruction: 0x003178dc │ │ │ │ + eorseq r6, r1, r4, lsr #14 │ │ │ │ + @ instruction: 0x003178b8 │ │ │ │ + eorseq r6, r1, r0, lsl #14 │ │ │ │ + eorseq r7, r1, r4, ror #16 │ │ │ │ + eorseq r6, r1, ip, lsr #13 │ │ │ │ + eorseq r7, r1, ip, lsr r8 │ │ │ │ + eorseq r6, r1, r4, lsl #13 │ │ │ │ + eorseq r8, r3, r4, ror #21 │ │ │ │ + @ instruction: 0x0030cbdc │ │ │ │ + eorseq r7, r1, ip, lsl #16 │ │ │ │ + andeq r1, r3, r8, lsr #29 │ │ │ │ │ │ │ │ 000e8818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #260] @ e8934 │ │ │ │ @@ -157777,19 +157777,19 @@ │ │ │ │ b e88f4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036c2d8 │ │ │ │ mlaseq r5, ip, r7, r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, ip, ror r7 │ │ │ │ eorseq r7, r5, r8, lsr r7 │ │ │ │ - eorseq r9, r2, r8, lsr #31 │ │ │ │ + mlaseq r2, r0, r0, sl │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mlaseq r1, r4, r5, r7 │ │ │ │ - @ instruction: 0x003163dc │ │ │ │ - eorseq r9, r2, r0, ror pc │ │ │ │ + eorseq r7, r1, ip, ror r6 │ │ │ │ + eorseq r6, r1, r4, asr #9 │ │ │ │ + eorseq sl, r2, r8, asr r0 │ │ │ │ │ │ │ │ 000e895c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #644] @ e8bf8 │ │ │ │ @@ -157955,31 +157955,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r5, r4, lsl #13 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r1, r4, lsl #8 │ │ │ │ - eorseq r6, r1, ip, lsr #6 │ │ │ │ + eorseq r7, r1, ip, ror #9 │ │ │ │ + eorseq r6, r1, r4, lsl r4 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - eorseq r5, r1, r8, asr #13 │ │ │ │ - eorseq r7, r1, r8, lsr #7 │ │ │ │ - @ instruction: 0x003162d0 │ │ │ │ - eorseq r7, r1, r0, lsr #3 │ │ │ │ - eorseq r7, r1, r0, asr #6 │ │ │ │ - eorseq r6, r1, r4, ror #4 │ │ │ │ - @ instruction: 0x003385bc │ │ │ │ - @ instruction: 0x0030c6b4 │ │ │ │ + @ instruction: 0x003157b0 │ │ │ │ + mlaseq r1, r0, r4, r7 │ │ │ │ + @ instruction: 0x003163b8 │ │ │ │ + eorseq r7, r1, r8, lsl #5 │ │ │ │ + eorseq r7, r1, r8, lsr #8 │ │ │ │ + eorseq r6, r1, ip, asr #6 │ │ │ │ + eorseq r8, r3, r4, lsr #13 │ │ │ │ + mlaseq r0, ip, r7, ip │ │ │ │ + eorseq ip, r0, ip, asr r8 │ │ │ │ + strdeq r3, [r3], -pc @ │ │ │ │ + eorseq r8, r3, ip, ror r6 │ │ │ │ eorseq ip, r0, r4, ror r7 │ │ │ │ - strdeq r3, [r3], -r6 │ │ │ │ - mlaseq r3, r4, r5, r8 │ │ │ │ - eorseq ip, r0, ip, lsl #13 │ │ │ │ - @ instruction: 0x003154b8 │ │ │ │ - andeq r3, r3, r4, lsl #22 │ │ │ │ + eorseq r5, r1, r0, lsr #11 │ │ │ │ + andeq r3, r3, sp, lsl #22 │ │ │ │ │ │ │ │ 000e8c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ e8d88 │ │ │ │ @@ -158062,18 +158062,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, r0, asr r3 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x003572dc │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003151fc │ │ │ │ + eorseq r5, r1, r4, ror #5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r1, ip, asr #2 │ │ │ │ - eorseq r6, r1, r0, ror r0 │ │ │ │ + eorseq r7, r1, r4, lsr r2 │ │ │ │ + eorseq r6, r1, r8, asr r1 │ │ │ │ │ │ │ │ 000e8dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #448] @ e8f94 │ │ │ │ @@ -158192,24 +158192,24 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r7, r5, r4, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, r4, lsl #4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq r7, r5, r0, ror #2 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq ip, r2, r4, lsr r4 │ │ │ │ - eorseq r6, r1, r8, asr #32 │ │ │ │ - mlaseq r2, r0, r9, r9 │ │ │ │ - @ instruction: 0x0032c3f8 │ │ │ │ - eorseq r6, r1, ip │ │ │ │ - @ instruction: 0x0032c3d4 │ │ │ │ - eorseq r5, r1, r8, ror #31 │ │ │ │ - eorseq r9, r2, ip, lsr #18 │ │ │ │ - mlaseq r2, r4, r3, ip │ │ │ │ - eorseq r5, r1, r8, lsr #31 │ │ │ │ + eorseq ip, r2, ip, lsl r5 │ │ │ │ + eorseq r6, r1, r0, lsr r1 │ │ │ │ + eorseq r9, r2, r8, ror sl │ │ │ │ + eorseq ip, r2, r0, ror #9 │ │ │ │ + ldrsheq r6, [r1], -r4 @ │ │ │ │ + @ instruction: 0x0032c4bc │ │ │ │ + ldrsbeq r6, [r1], -r0 @ │ │ │ │ + eorseq r9, r2, r4, lsl sl │ │ │ │ + eorseq ip, r2, ip, ror r4 │ │ │ │ + mlaseq r1, r0, r0, r6 │ │ │ │ │ │ │ │ 000e8fd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ e90f8 │ │ │ │ @@ -158282,19 +158282,19 @@ │ │ │ │ b e90b4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r6, ip, lsl fp │ │ │ │ @ instruction: 0x00356fd8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00356fb8 │ │ │ │ eorseq r6, r5, r4, ror pc │ │ │ │ - eorseq r9, r2, r8, ror #15 │ │ │ │ + @ instruction: 0x003298d0 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq ip, r2, ip, asr #4 │ │ │ │ - eorseq r5, r1, r0, ror #28 │ │ │ │ - eorseq r9, r2, ip, lsr #15 │ │ │ │ + eorseq ip, r2, r4, lsr r3 │ │ │ │ + eorseq r5, r1, r8, asr #30 │ │ │ │ + mlaseq r2, r4, r8, r9 │ │ │ │ │ │ │ │ 000e9120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r1, [pc, #3080] @ e9d40 │ │ │ │ @@ -159072,76 +159072,76 @@ │ │ │ │ eorseq r6, r5, r0, asr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r5, r0, lsr #29 │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq r6, r1, r4, lsr #23 │ │ │ │ - eorseq r5, r1, r0, asr #23 │ │ │ │ + eorseq r6, r1, ip, lsl #25 │ │ │ │ + eorseq r5, r1, r8, lsr #25 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r6, r1, r8, lsl #20 │ │ │ │ - eorseq r5, r1, r8, lsr #20 │ │ │ │ + @ instruction: 0x00316af0 │ │ │ │ + eorseq r5, r1, r0, lsl fp │ │ │ │ @ instruction: 0x00356adc │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r1, r4, r7, r6 │ │ │ │ - @ instruction: 0x003157b4 │ │ │ │ - eorseq r6, r1, r8, asr #14 │ │ │ │ - eorseq r5, r1, r4, ror #14 │ │ │ │ + eorseq r6, r1, ip, ror r8 │ │ │ │ + mlaseq r1, ip, r8, r5 │ │ │ │ + eorseq r6, r1, r0, lsr r8 │ │ │ │ + eorseq r5, r1, ip, asr #16 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - @ instruction: 0x003166dc │ │ │ │ - @ instruction: 0x003166f0 │ │ │ │ - eorseq r5, r1, r0, lsl r7 │ │ │ │ - eorseq r6, r1, r8, asr #13 │ │ │ │ - eorseq r5, r1, r8, ror #13 │ │ │ │ - mlaseq r1, r4, r6, r6 │ │ │ │ - @ instruction: 0x003156b0 │ │ │ │ - @ instruction: 0x00328fd8 │ │ │ │ - eorseq r6, r1, r4, lsr r6 │ │ │ │ - eorseq r5, r1, r4, asr r6 │ │ │ │ - eorseq r6, r1, r0, lsr #11 │ │ │ │ - eorseq r5, r1, r0, asr #11 │ │ │ │ - eorseq r6, r1, r4, ror #10 │ │ │ │ - eorseq r5, r1, r0, lsl #11 │ │ │ │ - eorseq r6, r1, r4, lsl r5 │ │ │ │ - eorseq r5, r1, r0, lsr r5 │ │ │ │ - @ instruction: 0x003164d8 │ │ │ │ - @ instruction: 0x003154f4 │ │ │ │ + eorseq r6, r1, r4, asr #15 │ │ │ │ + @ instruction: 0x003167d8 │ │ │ │ + @ instruction: 0x003157f8 │ │ │ │ + @ instruction: 0x003167b0 │ │ │ │ + @ instruction: 0x003157d0 │ │ │ │ + eorseq r6, r1, ip, ror r7 │ │ │ │ + mlaseq r1, r8, r7, r5 │ │ │ │ + eorseq r9, r2, r0, asr #1 │ │ │ │ + eorseq r6, r1, ip, lsl r7 │ │ │ │ + eorseq r5, r1, ip, lsr r7 │ │ │ │ + eorseq r6, r1, r8, lsl #13 │ │ │ │ + eorseq r5, r1, r8, lsr #13 │ │ │ │ + eorseq r6, r1, ip, asr #12 │ │ │ │ + eorseq r5, r1, r8, ror #12 │ │ │ │ + @ instruction: 0x003165fc │ │ │ │ + eorseq r5, r1, r8, lsl r6 │ │ │ │ + eorseq r6, r1, r0, asr #11 │ │ │ │ + @ instruction: 0x003155dc │ │ │ │ + eorseq r6, r1, r8, asr r5 │ │ │ │ + eorseq r5, r1, r8, ror r5 │ │ │ │ + eorseq r6, r1, r0, lsr r5 │ │ │ │ + eorseq r5, r1, r0, asr r5 │ │ │ │ + eorseq r6, r1, r8, lsl #10 │ │ │ │ + eorseq r5, r1, r4, lsr #10 │ │ │ │ + @ instruction: 0x003164d0 │ │ │ │ + @ instruction: 0x003154f0 │ │ │ │ + eorseq r6, r1, r0, lsr #9 │ │ │ │ + eorseq r5, r1, r0, asr #9 │ │ │ │ eorseq r6, r1, r0, ror r4 │ │ │ │ mlaseq r1, r0, r4, r5 │ │ │ │ eorseq r6, r1, r8, asr #8 │ │ │ │ eorseq r5, r1, r8, ror #8 │ │ │ │ eorseq r6, r1, r0, lsr #8 │ │ │ │ eorseq r5, r1, ip, lsr r4 │ │ │ │ - eorseq r6, r1, r8, ror #7 │ │ │ │ - eorseq r5, r1, r8, lsl #8 │ │ │ │ - @ instruction: 0x003163b8 │ │ │ │ - @ instruction: 0x003153d8 │ │ │ │ - eorseq r6, r1, r8, lsl #7 │ │ │ │ - eorseq r5, r1, r8, lsr #7 │ │ │ │ - eorseq r6, r1, r0, ror #6 │ │ │ │ - eorseq r5, r1, r0, lsl #7 │ │ │ │ - eorseq r6, r1, r8, lsr r3 │ │ │ │ - eorseq r5, r1, r4, asr r3 │ │ │ │ - eorseq r6, r1, r0, lsl r3 │ │ │ │ - eorseq r5, r1, r0, lsr r3 │ │ │ │ - eorseq r6, r1, r4, ror #5 │ │ │ │ - eorseq r5, r1, r4, lsl #6 │ │ │ │ - eorseq r6, r1, r8, lsr #5 │ │ │ │ - eorseq r5, r1, r4, asr #5 │ │ │ │ - @ instruction: 0x00311af0 │ │ │ │ - eorseq r6, r1, ip, lsr r2 │ │ │ │ - eorseq r5, r1, r8, asr r2 │ │ │ │ - eorseq r6, r1, r4, lsl r2 │ │ │ │ - eorseq r5, r1, r0, lsr r2 │ │ │ │ - eorseq r7, r3, ip, asr #8 │ │ │ │ - eorseq fp, r0, r4, asr #10 │ │ │ │ - eorseq fp, r0, r0, lsl r6 │ │ │ │ - andeq r6, r3, r7, lsr r2 │ │ │ │ + @ instruction: 0x003163f8 │ │ │ │ + eorseq r5, r1, r8, lsl r4 │ │ │ │ + eorseq r6, r1, ip, asr #7 │ │ │ │ + eorseq r5, r1, ip, ror #7 │ │ │ │ + mlaseq r1, r0, r3, r6 │ │ │ │ + eorseq r5, r1, ip, lsr #7 │ │ │ │ + @ instruction: 0x00311bd8 │ │ │ │ + eorseq r6, r1, r4, lsr #6 │ │ │ │ + eorseq r5, r1, r0, asr #6 │ │ │ │ + @ instruction: 0x003162fc │ │ │ │ + eorseq r5, r1, r8, lsl r3 │ │ │ │ + eorseq r7, r3, r4, lsr r5 │ │ │ │ + eorseq fp, r0, ip, lsr #12 │ │ │ │ + @ instruction: 0x0030b6f8 │ │ │ │ + andeq r6, r3, r0, asr #4 │ │ │ │ │ │ │ │ 000e9e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #212] @ e9f40 │ │ │ │ @@ -159200,18 +159200,18 @@ │ │ │ │ b e9ed8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r6, ip, ip, sl │ │ │ │ eorseq r6, r5, r8, ror #2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r5, r8, asr #2 │ │ │ │ eorseq r6, r5, r8, lsl r1 │ │ │ │ - eorseq r8, r2, ip, lsl #19 │ │ │ │ + eorseq r8, r2, r4, ror sl │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq r5, r1, r8, ror #31 │ │ │ │ - eorseq r5, r1, r4 │ │ │ │ + ldrsbeq r6, [r1], -r0 @ │ │ │ │ + eorseq r5, r1, ip, ror #1 │ │ │ │ │ │ │ │ 000e9f64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #356] @ ea0e0 │ │ │ │ @@ -159308,21 +159308,21 @@ │ │ │ │ eorseq r6, r5, ip, ror r0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r5, ip, asr r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ eorseq r5, r5, r4, ror #31 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r5, r1, r4, asr #29 │ │ │ │ - eorseq r4, r1, r4, lsl #30 │ │ │ │ - mlaseq r1, ip, lr, r5 │ │ │ │ - eorseq r5, r1, ip, ror lr │ │ │ │ - @ instruction: 0x00314ebc │ │ │ │ - eorseq r5, r1, r8, asr lr │ │ │ │ - mlaseq r1, r8, lr, r4 │ │ │ │ + eorseq r5, r1, ip, lsr #31 │ │ │ │ + eorseq r4, r1, ip, ror #31 │ │ │ │ + eorseq r5, r1, r4, lsl #31 │ │ │ │ + eorseq r5, r1, r4, ror #30 │ │ │ │ + eorseq r4, r1, r4, lsr #31 │ │ │ │ + eorseq r5, r1, r0, asr #30 │ │ │ │ + eorseq r4, r1, r0, lsl #31 │ │ │ │ │ │ │ │ 000ea118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #212] @ ea204 │ │ │ │ @@ -159381,18 +159381,18 @@ │ │ │ │ b ea19c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036a9d8 │ │ │ │ eorseq r5, r5, r4, lsr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r5, r4, lsl #29 │ │ │ │ eorseq r5, r5, r4, asr lr │ │ │ │ - eorseq r8, r2, r8, asr #13 │ │ │ │ + @ instruction: 0x003287b0 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r5, r1, ip, lsr sp │ │ │ │ - eorseq r4, r1, r8, ror sp │ │ │ │ + eorseq r5, r1, r4, lsr #28 │ │ │ │ + eorseq r4, r1, r0, ror #28 │ │ │ │ │ │ │ │ 000ea228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -159807,54 +159807,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00355db0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r5, r1, r0, ror sl │ │ │ │ - eorseq r4, r1, ip, lsl #21 │ │ │ │ - eorseq r5, r1, r8, lsr sl │ │ │ │ - eorseq r4, r1, r4, asr sl │ │ │ │ - eorseq r5, r1, r4, ror r9 │ │ │ │ - mlaseq r1, r0, r9, r4 │ │ │ │ - @ instruction: 0x00311ad4 │ │ │ │ - eorseq r5, r1, ip, lsr r9 │ │ │ │ - eorseq r4, r1, r8, asr r9 │ │ │ │ - eorseq r5, r1, r8, lsl r9 │ │ │ │ - eorseq r4, r1, r4, lsr r9 │ │ │ │ - eorseq r1, r1, r8, ror #20 │ │ │ │ - eorseq r5, r1, r0, ror #17 │ │ │ │ - @ instruction: 0x003148f8 │ │ │ │ - eorseq r5, r1, ip, lsr #16 │ │ │ │ - eorseq r4, r1, r4, asr #16 │ │ │ │ - eorseq r5, r1, r4, asr #15 │ │ │ │ - eorseq r4, r1, r0, ror #15 │ │ │ │ - eorseq r5, r1, r4, lsl #15 │ │ │ │ - eorseq r4, r1, r0, lsr #15 │ │ │ │ - eorseq r6, r3, r4, lsl #19 │ │ │ │ - eorseq sl, r0, ip, ror sl │ │ │ │ - @ instruction: 0x003155d8 │ │ │ │ - andeq r9, r3, r7, asr r8 │ │ │ │ - eorseq r6, r3, ip, asr r9 │ │ │ │ - eorseq sl, r0, r4, asr sl │ │ │ │ - mlaseq r1, ip, r3, r5 │ │ │ │ - andeq r9, r3, sl, lsr r8 │ │ │ │ - eorseq r6, r3, r4, lsr r9 │ │ │ │ - eorseq sl, r0, ip, lsr #20 │ │ │ │ - eorseq r5, r1, ip, asr r6 │ │ │ │ - andeq r9, r3, r8, lsr #16 │ │ │ │ - eorseq r6, r3, ip, lsl #18 │ │ │ │ - eorseq sl, r0, r4, lsl #20 │ │ │ │ - eorseq r5, r1, r8, lsl r3 │ │ │ │ - andeq r9, r3, sl, lsl r8 │ │ │ │ - eorseq r6, r3, r4, ror #17 │ │ │ │ - @ instruction: 0x0030a9dc │ │ │ │ + eorseq r5, r1, r8, asr fp │ │ │ │ + eorseq r4, r1, r4, ror fp │ │ │ │ + eorseq r5, r1, r0, lsr #22 │ │ │ │ + eorseq r4, r1, ip, lsr fp │ │ │ │ + eorseq r5, r1, ip, asr sl │ │ │ │ + eorseq r4, r1, r8, ror sl │ │ │ │ + @ instruction: 0x00311bbc │ │ │ │ + eorseq r5, r1, r4, lsr #20 │ │ │ │ + eorseq r4, r1, r0, asr #20 │ │ │ │ + eorseq r5, r1, r0, lsl #20 │ │ │ │ + eorseq r4, r1, ip, lsl sl │ │ │ │ + eorseq r1, r1, r0, asr fp │ │ │ │ + eorseq r5, r1, r8, asr #19 │ │ │ │ + eorseq r4, r1, r0, ror #19 │ │ │ │ + eorseq r5, r1, r4, lsl r9 │ │ │ │ + eorseq r4, r1, ip, lsr #18 │ │ │ │ + eorseq r5, r1, ip, lsr #17 │ │ │ │ + eorseq r4, r1, r8, asr #17 │ │ │ │ + eorseq r5, r1, ip, ror #16 │ │ │ │ + eorseq r4, r1, r8, lsl #17 │ │ │ │ + eorseq r6, r3, ip, ror #20 │ │ │ │ + eorseq sl, r0, r4, ror #22 │ │ │ │ eorseq r5, r1, r0, asr #13 │ │ │ │ - andeq r9, r3, r9, asr #16 │ │ │ │ + andeq r9, r3, r0, ror #16 │ │ │ │ + eorseq r6, r3, r4, asr #20 │ │ │ │ + eorseq sl, r0, ip, lsr fp │ │ │ │ + eorseq r5, r1, r4, lsl #9 │ │ │ │ + andeq r9, r3, r3, asr #16 │ │ │ │ + eorseq r6, r3, ip, lsl sl │ │ │ │ + eorseq sl, r0, r4, lsl fp │ │ │ │ + eorseq r5, r1, r4, asr #14 │ │ │ │ + andeq r9, r3, r1, lsr r8 │ │ │ │ + @ instruction: 0x003369f4 │ │ │ │ + eorseq sl, r0, ip, ror #21 │ │ │ │ + eorseq r5, r1, r0, lsl #8 │ │ │ │ + andeq r9, r3, r3, lsr #16 │ │ │ │ + eorseq r6, r3, ip, asr #19 │ │ │ │ + eorseq sl, r0, r4, asr #21 │ │ │ │ + eorseq r5, r1, r8, lsr #15 │ │ │ │ + andeq r9, r3, r2, asr r8 │ │ │ │ │ │ │ │ 000ea958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #264] @ eaa78 │ │ │ │ @@ -159928,18 +159928,18 @@ │ │ │ │ mlaseq r6, r8, r1, sl │ │ │ │ eorseq r5, r5, r4, ror #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r5, r4, asr #12 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r5, r5, ip, ror #11 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x0030e6d4 │ │ │ │ + @ instruction: 0x0030e7bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r5, r1, ip, ror #9 │ │ │ │ - eorseq r4, r1, r4, lsl #10 │ │ │ │ + @ instruction: 0x003155d4 │ │ │ │ + eorseq r4, r1, ip, ror #11 │ │ │ │ │ │ │ │ 000eaaa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #616] @ ead24 │ │ │ │ @@ -160100,30 +160100,30 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r5, ip, lsr r5 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r5, r1, r4, asr r3 │ │ │ │ - eorseq r4, r1, ip, ror #13 │ │ │ │ - eorseq r5, r1, r4, lsr #6 │ │ │ │ - @ instruction: 0x003146bc │ │ │ │ + eorseq r5, r1, ip, lsr r4 │ │ │ │ + @ instruction: 0x003147d4 │ │ │ │ + eorseq r5, r1, ip, lsl #8 │ │ │ │ + eorseq r4, r1, r4, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, ip, lsl #13 │ │ │ │ - eorseq r5, r1, r4, lsr #5 │ │ │ │ - eorseq r4, r1, ip, lsr r6 │ │ │ │ - eorseq r5, r1, r0, lsl #5 │ │ │ │ - eorseq r4, r1, r8, lsl r6 │ │ │ │ - eorseq r8, r3, r0, ror #8 │ │ │ │ - eorseq sl, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x003146f0 │ │ │ │ - andeq r5, r4, r4, ror #13 │ │ │ │ + eorseq r4, r1, r4, ror r7 │ │ │ │ + eorseq r5, r1, ip, lsl #7 │ │ │ │ + eorseq r4, r1, r4, lsr #14 │ │ │ │ + eorseq r5, r1, r8, ror #6 │ │ │ │ + eorseq r4, r1, r0, lsl #14 │ │ │ │ + eorseq r8, r3, r8, asr #10 │ │ │ │ + eorseq sl, r0, r8, asr #12 │ │ │ │ + @ instruction: 0x003147d8 │ │ │ │ + andeq r5, r4, sp, ror #13 │ │ │ │ │ │ │ │ 000ead7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -160200,18 +160200,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r6, r0, asr #26 │ │ │ │ eorseq r5, r5, r8, lsl r2 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r5, r5, r0, ror #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, ip, asr #9 │ │ │ │ + @ instruction: 0x003145b4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r5, r1, r4, ror #1 │ │ │ │ - eorseq r4, r1, r8, ror r4 │ │ │ │ + eorseq r5, r1, ip, asr #3 │ │ │ │ + eorseq r4, r1, r0, ror #10 │ │ │ │ │ │ │ │ 000eaed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bl eaaa4 │ │ │ │ @@ -160353,18 +160353,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r6, ip, ror #21 │ │ │ │ eorseq r4, r5, r4, asr #31 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r4, r5, ip, lsl #31 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, r8, ror r2 │ │ │ │ + eorseq r4, r1, r0, ror #6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaseq r1, r8, lr, r4 │ │ │ │ - eorseq r4, r1, r4, lsr #4 │ │ │ │ + eorseq r4, r1, r0, lsl #31 │ │ │ │ + eorseq r4, r1, ip, lsl #6 │ │ │ │ ldr ip, [pc, #240] @ eb220 │ │ │ │ cmp r2, #2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ beq eb184 │ │ │ │ cmp r2, #3 │ │ │ │ beq eb164 │ │ │ │ @@ -160424,15 +160424,15 @@ │ │ │ │ beq eb19c │ │ │ │ b eb1cc │ │ │ │ eorseq r4, r5, r8, asr #29 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, r4, asr r1 │ │ │ │ + eorseq r4, r1, ip, lsr r2 │ │ │ │ ldr ip, [pc, #240] @ eb330 │ │ │ │ cmp r2, #2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ beq eb294 │ │ │ │ cmp r2, #3 │ │ │ │ beq eb274 │ │ │ │ @@ -160492,15 +160492,15 @@ │ │ │ │ beq eb2ac │ │ │ │ b eb2dc │ │ │ │ @ instruction: 0x00354db8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, r4, asr #32 │ │ │ │ + eorseq r4, r1, ip, lsr #2 │ │ │ │ ldr ip, [pc, #240] @ eb440 │ │ │ │ cmp r2, #2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ beq eb3a4 │ │ │ │ cmp r2, #3 │ │ │ │ beq eb384 │ │ │ │ @@ -160560,15 +160560,15 @@ │ │ │ │ beq eb3bc │ │ │ │ b eb3ec │ │ │ │ eorseq r4, r5, r8, lsr #25 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r3, r1, r4, lsr pc │ │ │ │ + eorseq r4, r1, ip, lsl r0 │ │ │ │ │ │ │ │ 000eb458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #24] │ │ │ │ @@ -160685,27 +160685,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r5, r0, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r2, r1, r8, asr ip │ │ │ │ - @ instruction: 0x00331ad4 │ │ │ │ - eorseq r3, r1, r4, ror sp │ │ │ │ - eorseq r1, r3, ip, lsr #21 │ │ │ │ - eorseq r3, r1, ip, asr #26 │ │ │ │ - eorseq r7, r3, r8, ror fp │ │ │ │ - eorseq r9, r0, r8, ror ip │ │ │ │ - eorseq r9, r0, r4, lsl sp │ │ │ │ - andeq r5, r4, lr, lsl #22 │ │ │ │ - eorseq r7, r3, r0, asr fp │ │ │ │ - eorseq r9, r0, r0, asr ip │ │ │ │ - eorseq r3, r1, ip, asr #12 │ │ │ │ - andeq r5, r4, r8, lsl #22 │ │ │ │ + eorseq r2, r1, r0, asr #26 │ │ │ │ + @ instruction: 0x00331bbc │ │ │ │ + eorseq r3, r1, ip, asr lr │ │ │ │ + mlaseq r3, r4, fp, r1 │ │ │ │ + eorseq r3, r1, r4, lsr lr │ │ │ │ + eorseq r7, r3, r0, ror #24 │ │ │ │ + eorseq r9, r0, r0, ror #26 │ │ │ │ + @ instruction: 0x00309dfc │ │ │ │ + andeq r5, r4, r7, lsl fp │ │ │ │ + eorseq r7, r3, r8, lsr ip │ │ │ │ + eorseq r9, r0, r8, lsr sp │ │ │ │ + eorseq r3, r1, r4, lsr r7 │ │ │ │ + andeq r5, r4, r1, lsl fp │ │ │ │ │ │ │ │ 000eb674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -160766,18 +160766,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r9, r6, r0, ror r4 │ │ │ │ eorseq r4, r5, r8, asr #18 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r3, r1, r8, lsl #24 │ │ │ │ + @ instruction: 0x00313cf0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r8, lsl r9 │ │ │ │ - @ instruction: 0x00313bb4 │ │ │ │ + eorseq r1, r3, r0, lsl #20 │ │ │ │ + mlaseq r1, ip, ip, r3 │ │ │ │ │ │ │ │ 000eb78c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #384] @ eb924 │ │ │ │ @@ -160877,29 +160877,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r5, r4, asr r8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r4, r1, ip, lsl #14 │ │ │ │ - mlaseq r1, r4, sl, r3 │ │ │ │ - @ instruction: 0x003146dc │ │ │ │ - eorseq r3, r1, r4, ror #20 │ │ │ │ + @ instruction: 0x003147f4 │ │ │ │ + eorseq r3, r1, ip, ror fp │ │ │ │ + eorseq r4, r1, r4, asr #15 │ │ │ │ + eorseq r3, r1, ip, asr #22 │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ - @ instruction: 0x003146b4 │ │ │ │ - eorseq r3, r1, ip, lsr sl │ │ │ │ + mlaseq r1, ip, r7, r4 │ │ │ │ + eorseq r3, r1, r4, lsr #22 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ - eorseq r4, r1, ip, lsl #13 │ │ │ │ - eorseq r3, r1, r4, lsl sl │ │ │ │ + eorseq r4, r1, r4, ror r7 │ │ │ │ + @ instruction: 0x00313afc │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ - eorseq r7, r3, r0, ror #16 │ │ │ │ - eorseq r9, r0, r0, ror #18 │ │ │ │ - @ instruction: 0x003099f0 │ │ │ │ - strdeq r6, [r4], -fp │ │ │ │ + eorseq r7, r3, r8, asr #18 │ │ │ │ + eorseq r9, r0, r8, asr #20 │ │ │ │ + @ instruction: 0x00309ad8 │ │ │ │ + andeq r6, r4, r4, lsl #30 │ │ │ │ │ │ │ │ 000eb96c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #376] @ ebafc │ │ │ │ @@ -160997,29 +160997,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r5, r4, ror r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r4, r1, r0, asr #10 │ │ │ │ - @ instruction: 0x003138b8 │ │ │ │ + eorseq r4, r1, r8, lsr #12 │ │ │ │ + eorseq r3, r1, r0, lsr #19 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - eorseq r4, r1, r4, lsl r5 │ │ │ │ - eorseq r3, r1, ip, lsl #17 │ │ │ │ + @ instruction: 0x003145fc │ │ │ │ + eorseq r3, r1, r4, ror r9 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - @ instruction: 0x003144f0 │ │ │ │ - eorseq r3, r1, r8, ror #16 │ │ │ │ - eorseq r4, r1, r4, asr #9 │ │ │ │ - eorseq r3, r1, ip, lsr r8 │ │ │ │ + @ instruction: 0x003145d8 │ │ │ │ + eorseq r3, r1, r0, asr r9 │ │ │ │ + eorseq r4, r1, ip, lsr #11 │ │ │ │ + eorseq r3, r1, r4, lsr #18 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - eorseq r7, r3, r8, lsl #13 │ │ │ │ - eorseq r9, r0, r8, lsl #15 │ │ │ │ - eorseq r9, r0, r8, lsl r8 │ │ │ │ - andeq r6, r4, r7, asr pc │ │ │ │ + eorseq r7, r3, r0, ror r7 │ │ │ │ + eorseq r9, r0, r0, ror r8 │ │ │ │ + eorseq r9, r0, r0, lsl #18 │ │ │ │ + andeq r6, r4, r0, ror #30 │ │ │ │ │ │ │ │ 000ebb44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -161106,20 +161106,20 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r6, r8, ror pc │ │ │ │ eorseq r4, r5, r0, asr r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x003543d8 │ │ │ │ - eorseq r4, r1, r4, asr #1 │ │ │ │ + eorseq r4, r1, ip, lsr #3 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r4, r1, r0, lsr #6 │ │ │ │ - mlaseq r1, r8, r6, r3 │ │ │ │ + eorseq r4, r1, r8, lsl #8 │ │ │ │ + eorseq r3, r1, r0, lsl #15 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - eorseq r2, r1, r8, asr #10 │ │ │ │ + eorseq r2, r1, r0, lsr r6 │ │ │ │ │ │ │ │ 000ebccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -161181,24 +161181,24 @@ │ │ │ │ ldr r2, [pc, #56] @ ebdfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r5, ip, lsl #6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, r0, lsr #3 │ │ │ │ - mlaseq r1, r8, r5, r3 │ │ │ │ - @ instruction: 0x003373dc │ │ │ │ - @ instruction: 0x003094dc │ │ │ │ - @ instruction: 0x003141fc │ │ │ │ - andeq r7, r4, r3, lsl fp │ │ │ │ - @ instruction: 0x003373b4 │ │ │ │ - @ instruction: 0x003094b4 │ │ │ │ - eorseq r4, r1, r4, ror #3 │ │ │ │ - andeq r7, r4, r4, lsl fp │ │ │ │ + eorseq lr, r2, r8, lsl #5 │ │ │ │ + eorseq r3, r1, r0, lsl #13 │ │ │ │ + eorseq r7, r3, r4, asr #9 │ │ │ │ + eorseq r9, r0, r4, asr #11 │ │ │ │ + eorseq r4, r1, r4, ror #5 │ │ │ │ + andeq r7, r4, ip, lsl fp │ │ │ │ + mlaseq r3, ip, r4, r7 │ │ │ │ + mlaseq r0, ip, r5, r9 │ │ │ │ + eorseq r4, r1, ip, asr #5 │ │ │ │ + andeq r7, r4, sp, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl ebccc │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -161620,67 +161620,67 @@ │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003541bc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x00313bdc │ │ │ │ - eorseq r3, r1, ip, lsr #29 │ │ │ │ - eorseq r3, r1, r8, asr #3 │ │ │ │ - @ instruction: 0x00311ffc │ │ │ │ - @ instruction: 0x00313dfc │ │ │ │ - eorseq r3, r1, r8, lsl r1 │ │ │ │ + eorseq r3, r1, r4, asr #25 │ │ │ │ + mlaseq r1, r4, pc, r3 @ │ │ │ │ + @ instruction: 0x003132b0 │ │ │ │ + eorseq r2, r1, r4, ror #1 │ │ │ │ + eorseq r3, r1, r4, ror #29 │ │ │ │ + eorseq r3, r1, r0, lsl #4 │ │ │ │ + mlaseq r1, r0, r0, r2 │ │ │ │ + eorseq r3, r1, r0, lsr #29 │ │ │ │ + @ instruction: 0x003131b8 │ │ │ │ + eorseq r2, r1, r0, lsr r0 │ │ │ │ + eorseq r3, r1, r0, asr #28 │ │ │ │ + eorseq r3, r1, r8, asr r1 │ │ │ │ + eorseq r3, r1, r0, lsl lr │ │ │ │ + eorseq r3, r1, ip, lsr #2 │ │ │ │ + eorseq r3, r1, r8, ror #27 │ │ │ │ + eorseq r3, r1, r4, lsl #2 │ │ │ │ eorseq r1, r1, r8, lsr #31 │ │ │ │ @ instruction: 0x00313db8 │ │ │ │ ldrsbeq r3, [r1], -r0 @ │ │ │ │ - eorseq r1, r1, r8, asr #30 │ │ │ │ - eorseq r3, r1, r8, asr sp │ │ │ │ - eorseq r3, r1, r0, ror r0 │ │ │ │ - eorseq r3, r1, r8, lsr #26 │ │ │ │ - eorseq r3, r1, r4, asr #32 │ │ │ │ - eorseq r3, r1, r0, lsl #26 │ │ │ │ - eorseq r3, r1, ip, lsl r0 │ │ │ │ - eorseq r1, r1, r0, asr #29 │ │ │ │ - @ instruction: 0x00313cd0 │ │ │ │ - eorseq r2, r1, r8, ror #31 │ │ │ │ - eorseq r3, r1, r0, lsr #25 │ │ │ │ - @ instruction: 0x00312fbc │ │ │ │ - eorseq r6, r3, r4, lsl #28 │ │ │ │ - eorseq r8, r0, r4, lsl #30 │ │ │ │ - mlaseq r1, r0, ip, r3 │ │ │ │ - @ instruction: 0x00045bbd │ │ │ │ - @ instruction: 0x00336ddc │ │ │ │ - @ instruction: 0x00308edc │ │ │ │ - eorseq r3, r1, r4, ror ip │ │ │ │ - andeq r5, r4, ip, asr #23 │ │ │ │ - @ instruction: 0x00336db4 │ │ │ │ - @ instruction: 0x00308eb4 │ │ │ │ - eorseq r3, r1, r8, lsr #24 │ │ │ │ - andeq r5, r4, r8, lsr #23 │ │ │ │ - eorseq r6, r3, ip, lsl #27 │ │ │ │ - eorseq r8, r0, ip, lsl #29 │ │ │ │ - @ instruction: 0x003139d0 │ │ │ │ - andeq r5, r4, r3, lsr #23 │ │ │ │ - eorseq r6, r3, r4, ror #26 │ │ │ │ - eorseq r8, r0, r4, ror #28 │ │ │ │ - eorseq r8, r0, r8, ror #29 │ │ │ │ - andeq r5, r4, r7, ror #22 │ │ │ │ - eorseq r6, r3, ip, lsr sp │ │ │ │ - eorseq r8, r0, ip, lsr lr │ │ │ │ - @ instruction: 0x003135d8 │ │ │ │ - andeq r5, r4, r4, lsl #23 │ │ │ │ - eorseq r6, r3, r4, lsl sp │ │ │ │ - eorseq r8, r0, r4, lsl lr │ │ │ │ - eorseq r8, r0, ip, lsl #29 │ │ │ │ - andeq r5, r4, r5, ror fp │ │ │ │ - eorseq r6, r3, ip, ror #25 │ │ │ │ - eorseq r8, r0, ip, ror #27 │ │ │ │ - eorseq r3, r1, ip, ror #22 │ │ │ │ - andeq r5, r4, pc, lsr #23 │ │ │ │ + eorseq r3, r1, r8, lsl #27 │ │ │ │ + eorseq r3, r1, r4, lsr #1 │ │ │ │ + eorseq r6, r3, ip, ror #29 │ │ │ │ + eorseq r8, r0, ip, ror #31 │ │ │ │ + eorseq r3, r1, r8, ror sp │ │ │ │ + andeq r5, r4, r6, asr #23 │ │ │ │ + eorseq r6, r3, r4, asr #29 │ │ │ │ + eorseq r8, r0, r4, asr #31 │ │ │ │ + eorseq r3, r1, ip, asr sp │ │ │ │ + ldrdeq r5, [r4], -r5 @ │ │ │ │ + mlaseq r3, ip, lr, r6 │ │ │ │ + mlaseq r0, ip, pc, r8 @ │ │ │ │ + eorseq r3, r1, r0, lsl sp │ │ │ │ + @ instruction: 0x00045bb1 │ │ │ │ + eorseq r6, r3, r4, ror lr │ │ │ │ + eorseq r8, r0, r4, ror pc │ │ │ │ + @ instruction: 0x00313ab8 │ │ │ │ + andeq r5, r4, ip, lsr #23 │ │ │ │ + eorseq r6, r3, ip, asr #28 │ │ │ │ + eorseq r8, r0, ip, asr #30 │ │ │ │ + @ instruction: 0x00308fd0 │ │ │ │ + andeq r5, r4, r0, ror fp │ │ │ │ + eorseq r6, r3, r4, lsr #28 │ │ │ │ + eorseq r8, r0, r4, lsr #30 │ │ │ │ + eorseq r3, r1, r0, asr #13 │ │ │ │ + andeq r5, r4, sp, lsl #23 │ │ │ │ + @ instruction: 0x00336dfc │ │ │ │ + @ instruction: 0x00308efc │ │ │ │ + eorseq r8, r0, r4, ror pc │ │ │ │ + andeq r5, r4, lr, ror fp │ │ │ │ + @ instruction: 0x00336dd4 │ │ │ │ + @ instruction: 0x00308ed4 │ │ │ │ + eorseq r3, r1, r4, asr ip │ │ │ │ + @ instruction: 0x00045bb8 │ │ │ │ │ │ │ │ 000ec580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -161786,27 +161786,27 @@ │ │ │ │ ldr r2, [pc, #68] @ ec76c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r5, ip, asr sl │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r1, ip, lsr #19 │ │ │ │ - eorseq r2, r1, r4, asr #17 │ │ │ │ + mlaseq r1, r4, sl, r3 │ │ │ │ + eorseq r2, r1, ip, lsr #19 │ │ │ │ andeq r0, r0, r8, ror r9 │ │ │ │ - eorseq r3, r1, ip, ror r9 │ │ │ │ - mlaseq r1, r4, r8, r2 │ │ │ │ + eorseq r3, r1, r4, ror #20 │ │ │ │ + eorseq r2, r1, ip, ror r9 │ │ │ │ andeq r0, r0, r7, lsr #19 │ │ │ │ - eorseq r3, r1, ip, asr #18 │ │ │ │ - eorseq r2, r1, r4, ror #16 │ │ │ │ + eorseq r3, r1, r4, lsr sl │ │ │ │ + eorseq r2, r1, ip, asr #18 │ │ │ │ andeq r0, r0, r9, lsr #19 │ │ │ │ - eorseq r6, r3, r0, asr sl │ │ │ │ - eorseq r8, r0, r0, asr fp │ │ │ │ - eorseq r2, r1, ip, asr #10 │ │ │ │ - andeq r1, r4, r0, lsr #12 │ │ │ │ + eorseq r6, r3, r8, lsr fp │ │ │ │ + eorseq r8, r0, r8, lsr ip │ │ │ │ + eorseq r2, r1, r4, lsr r6 │ │ │ │ + andeq r1, r4, r9, lsr #12 │ │ │ │ │ │ │ │ 000ec770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ ec864 │ │ │ │ @@ -161868,18 +161868,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r8, r6, r0, lsl #7 │ │ │ │ eorseq r3, r5, ip, asr #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r5, ip, lsr #16 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0x003537f4 │ │ │ │ - mlaseq r0, r8, r8, pc @ │ │ │ │ + eorseq pc, r0, r0, lsl #19 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x003137fc │ │ │ │ - eorseq r2, r1, r4, lsl r7 │ │ │ │ + eorseq r3, r1, r4, ror #17 │ │ │ │ + @ instruction: 0x003127fc │ │ │ │ andeq r0, r0, r8, ror r9 │ │ │ │ │ │ │ │ 000ec890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161932,18 +161932,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r6, r4, asr r2 │ │ │ │ eorseq r3, r5, ip, lsr #14 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r2, r1, ip, lsl #20 │ │ │ │ + @ instruction: 0x00312af4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r3, r1, r0, lsr #13 │ │ │ │ - @ instruction: 0x003129b8 │ │ │ │ + eorseq r3, r1, r8, lsl #15 │ │ │ │ + eorseq r2, r1, r0, lsr #21 │ │ │ │ │ │ │ │ 000ec984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -162089,32 +162089,32 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r5, r0, asr r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r8, ror #8 │ │ │ │ - eorseq r2, r1, r0, ror #16 │ │ │ │ + eorseq sp, r2, r0, asr r5 │ │ │ │ + eorseq r2, r1, r8, asr #18 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ - eorseq sp, r2, r4, lsr r4 │ │ │ │ - eorseq r2, r1, ip, lsr #16 │ │ │ │ - eorseq r3, r1, r8, lsl r2 │ │ │ │ - @ instruction: 0x0032d3fc │ │ │ │ - @ instruction: 0x003127f4 │ │ │ │ - eorseq sp, r2, r8, lsr #7 │ │ │ │ - eorseq r2, r1, r0, lsr #15 │ │ │ │ - eorseq r6, r3, r0, ror #11 │ │ │ │ - eorseq r8, r0, r0, ror #13 │ │ │ │ - eorseq r8, r0, r4, ror #14 │ │ │ │ - andeq r6, r4, pc, lsr #27 │ │ │ │ - @ instruction: 0x003365b8 │ │ │ │ - @ instruction: 0x003086b8 │ │ │ │ - eorseq r8, r0, r0, ror #14 │ │ │ │ - @ instruction: 0x00046db7 │ │ │ │ + eorseq sp, r2, ip, lsl r5 │ │ │ │ + eorseq r2, r1, r4, lsl r9 │ │ │ │ + eorseq r3, r1, r0, lsl #6 │ │ │ │ + eorseq sp, r2, r4, ror #9 │ │ │ │ + @ instruction: 0x003128dc │ │ │ │ + mlaseq r2, r0, r4, sp │ │ │ │ + eorseq r2, r1, r8, lsl #17 │ │ │ │ + eorseq r6, r3, r8, asr #13 │ │ │ │ + eorseq r8, r0, r8, asr #15 │ │ │ │ + eorseq r8, r0, ip, asr #16 │ │ │ │ + @ instruction: 0x00046db8 │ │ │ │ + eorseq r6, r3, r0, lsr #13 │ │ │ │ + eorseq r8, r0, r0, lsr #15 │ │ │ │ + eorseq r8, r0, r8, asr #16 │ │ │ │ + andeq r6, r4, r0, asr #27 │ │ │ │ b ec984 │ │ │ │ │ │ │ │ 000ecc2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162224,26 +162224,26 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r5, r8, lsr #7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032d1d8 │ │ │ │ - @ instruction: 0x003125d0 │ │ │ │ + eorseq sp, r2, r0, asr #5 │ │ │ │ + @ instruction: 0x003126b8 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ - eorseq r2, r1, ip, lsr #31 │ │ │ │ - mlaseq r2, r0, r1, sp │ │ │ │ - eorseq r2, r1, r8, lsl #11 │ │ │ │ - eorseq sp, r2, r0, ror #2 │ │ │ │ - eorseq r2, r1, r8, asr r5 │ │ │ │ - eorseq r6, r3, r4, lsr #7 │ │ │ │ - eorseq r8, r0, r4, lsr #9 │ │ │ │ - eorseq r8, r0, r8, lsr #10 │ │ │ │ - andeq r6, r4, ip, lsl lr │ │ │ │ + mlaseq r1, r4, r0, r3 │ │ │ │ + eorseq sp, r2, r8, ror r2 │ │ │ │ + eorseq r2, r1, r0, ror r6 │ │ │ │ + eorseq sp, r2, r8, asr #4 │ │ │ │ + eorseq r2, r1, r0, asr #12 │ │ │ │ + eorseq r6, r3, ip, lsl #9 │ │ │ │ + eorseq r8, r0, ip, lsl #11 │ │ │ │ + eorseq r8, r0, r0, lsl r6 │ │ │ │ + andeq r6, r4, r5, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl ecc2c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -162442,41 +162442,41 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r5, r0, lsr #3 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r2, r1, ip, asr sp │ │ │ │ - mlaseq r1, ip, r0, r3 │ │ │ │ - eorseq r2, r1, r8, lsr r3 │ │ │ │ + eorseq r2, r1, r4, asr #28 │ │ │ │ + eorseq r3, r1, r4, lsl #3 │ │ │ │ + eorseq r2, r1, r0, lsr #8 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - eorseq r3, r1, r0, asr r0 │ │ │ │ - eorseq r2, r1, ip, ror #5 │ │ │ │ + eorseq r3, r1, r8, lsr r1 │ │ │ │ + @ instruction: 0x003123d4 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - eorseq r3, r1, r8, lsr #32 │ │ │ │ - eorseq r2, r1, r4, asr #5 │ │ │ │ + eorseq r3, r1, r0, lsl r1 │ │ │ │ + eorseq r2, r1, ip, lsr #7 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - eorseq r3, r1, r0 │ │ │ │ - mlaseq r1, ip, r2, r2 │ │ │ │ - @ instruction: 0x00312fd8 │ │ │ │ - eorseq r2, r1, r4, ror r2 │ │ │ │ - @ instruction: 0x00312fb4 │ │ │ │ - eorseq r2, r1, r0, asr r2 │ │ │ │ - eorseq r2, r1, r8, lsl #31 │ │ │ │ - eorseq r2, r1, r4, lsr #4 │ │ │ │ + eorseq r3, r1, r8, ror #1 │ │ │ │ + eorseq r2, r1, r4, lsl #7 │ │ │ │ + eorseq r3, r1, r0, asr #1 │ │ │ │ + eorseq r2, r1, ip, asr r3 │ │ │ │ + mlaseq r1, ip, r0, r3 │ │ │ │ + eorseq r2, r1, r8, lsr r3 │ │ │ │ + eorseq r3, r1, r0, ror r0 │ │ │ │ + eorseq r2, r1, ip, lsl #6 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - eorseq r6, r3, r0, ror r0 │ │ │ │ - eorseq r8, r0, r0, ror r1 │ │ │ │ - eorseq r2, r1, r8, ror #30 │ │ │ │ - andeq r6, r4, r0, lsr #29 │ │ │ │ - eorseq r6, r3, r8, asr #32 │ │ │ │ - eorseq r8, r0, r8, asr #2 │ │ │ │ - eorseq r8, r0, r0, lsr #4 │ │ │ │ - muleq r4, pc, lr @ │ │ │ │ + eorseq r6, r3, r8, asr r1 │ │ │ │ + eorseq r8, r0, r8, asr r2 │ │ │ │ + eorseq r3, r1, r0, asr r0 │ │ │ │ + andeq r6, r4, r9, lsr #29 │ │ │ │ + eorseq r6, r3, r0, lsr r1 │ │ │ │ + eorseq r8, r0, r0, lsr r2 │ │ │ │ + eorseq r8, r0, r8, lsl #6 │ │ │ │ + andeq r6, r4, r8, lsr #29 │ │ │ │ │ │ │ │ 000ed1c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #452] @ ed39c │ │ │ │ @@ -162595,22 +162595,22 @@ │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b ed2cc │ │ │ │ eorseq r2, r5, r8, lsl lr │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r7, r2, r4, lsr #15 │ │ │ │ - @ instruction: 0x00311ff8 │ │ │ │ + eorseq r7, r2, ip, lsl #17 │ │ │ │ + eorseq r2, r1, r0, ror #1 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ - eorseq r2, r1, r8, ror #19 │ │ │ │ - eorseq r7, r2, ip, ror #14 │ │ │ │ - eorseq r1, r1, r0, asr #31 │ │ │ │ - eorseq r7, r2, r8, lsr r7 │ │ │ │ - eorseq r1, r1, ip, lsl #31 │ │ │ │ + @ instruction: 0x00312ad0 │ │ │ │ + eorseq r7, r2, r4, asr r8 │ │ │ │ + eorseq r2, r1, r8, lsr #1 │ │ │ │ + eorseq r7, r2, r0, lsr #16 │ │ │ │ + eorseq r2, r1, r4, ror r0 │ │ │ │ │ │ │ │ 000ed3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -162718,25 +162718,25 @@ │ │ │ │ b ed484 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00352bfc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r6, ip, ror #13 │ │ │ │ @ instruction: 0x00352bb4 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - eorseq r2, r1, r0, lsr #32 │ │ │ │ + eorseq r2, r1, r8, lsl #2 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r7, r2, r0, lsl r6 │ │ │ │ - eorseq r1, r1, r4, ror #28 │ │ │ │ + @ instruction: 0x003276f8 │ │ │ │ + eorseq r1, r1, ip, asr #30 │ │ │ │ andeq r0, r0, r9, lsr r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x00352ad0 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq pc, r0, r8, lsr #23 │ │ │ │ - eorseq fp, r0, r4, lsr #23 │ │ │ │ + mlaseq r0, r0, ip, pc @ │ │ │ │ + eorseq fp, r0, ip, lsl #25 │ │ │ │ │ │ │ │ 000ed5c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #896] @ ed958 │ │ │ │ @@ -162969,33 +162969,33 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r5, ip, lsl #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r1, r4, lsr r9 │ │ │ │ - eorseq r1, r1, r4, lsl #23 │ │ │ │ + eorseq r0, r1, ip, lsl sl │ │ │ │ + eorseq r1, r1, ip, ror #24 │ │ │ │ muleq r0, lr, r3 │ │ │ │ eorseq r2, r5, r8, lsl r8 │ │ │ │ - eorseq r0, r1, r0, lsl #17 │ │ │ │ - @ instruction: 0x00311ad0 │ │ │ │ - eorseq r0, r1, r0, lsr #16 │ │ │ │ - eorseq r1, r1, r0, ror sl │ │ │ │ - eorseq r4, r2, r8, ror #31 │ │ │ │ - eorseq r0, r1, ip, ror #15 │ │ │ │ - eorseq r1, r1, ip, lsr sl │ │ │ │ - eorseq r0, r1, r4, asr #15 │ │ │ │ - eorseq r1, r1, r4, lsl sl │ │ │ │ - mlaseq r1, r4, r7, r0 │ │ │ │ - eorseq r1, r1, r4, ror #19 │ │ │ │ - eorseq r5, r3, ip, lsr #16 │ │ │ │ - eorseq r7, r0, ip, lsr #18 │ │ │ │ - eorseq r2, r1, r0, lsr r7 │ │ │ │ - @ instruction: 0x0004a6b8 │ │ │ │ + eorseq r0, r1, r8, ror #18 │ │ │ │ + @ instruction: 0x00311bb8 │ │ │ │ + eorseq r0, r1, r8, lsl #18 │ │ │ │ + eorseq r1, r1, r8, asr fp │ │ │ │ + ldrsbeq r5, [r2], -r0 @ │ │ │ │ + @ instruction: 0x003108d4 │ │ │ │ + eorseq r1, r1, r4, lsr #22 │ │ │ │ + eorseq r0, r1, ip, lsr #17 │ │ │ │ + @ instruction: 0x00311afc │ │ │ │ + eorseq r0, r1, ip, ror r8 │ │ │ │ + eorseq r1, r1, ip, asr #21 │ │ │ │ + eorseq r5, r3, r4, lsl r9 │ │ │ │ + eorseq r7, r0, r4, lsl sl │ │ │ │ + eorseq r2, r1, r8, lsl r8 │ │ │ │ + andeq sl, r4, r1, asr #13 │ │ │ │ │ │ │ │ 000ed9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #148] @ eda70 │ │ │ │ @@ -163141,26 +163141,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b edb64 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0034fbfc │ │ │ │ eorseq r2, r5, r0, asr #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003105d0 │ │ │ │ - @ instruction: 0x003105d4 │ │ │ │ + @ instruction: 0x003106b8 │ │ │ │ + @ instruction: 0x003106bc │ │ │ │ eorseq r2, r5, r4, lsl #10 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - eorseq r2, r1, r4, ror #10 │ │ │ │ + eorseq r2, r1, ip, asr #12 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r1, r8, lsr r5 │ │ │ │ - eorseq r1, r1, r8, lsl #15 │ │ │ │ + eorseq r0, r1, r0, lsr #12 │ │ │ │ + eorseq r1, r1, r0, ror r8 │ │ │ │ eorseq r2, r5, r4, ror #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, r1, r0, asr sl │ │ │ │ + eorseq r1, r1, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #188] @ edd1c │ │ │ │ ldr r3, [pc, #188] @ edd20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -163210,15 +163210,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b edce8 │ │ │ │ mlaseq r5, r8, r3, r2 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ eorseq r7, r7, r8, lsr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r0, r4, lsr #16 │ │ │ │ + eorseq r7, r0, ip, lsl #18 │ │ │ │ │ │ │ │ 000edd30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -163376,27 +163376,27 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r5, ip, r2, r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r2, r5, r0, lsr r2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ andeq r0, r0, ip, lsl sp │ │ │ │ - @ instruction: 0x003101d0 │ │ │ │ - eorseq r1, r1, r4, lsl #16 │ │ │ │ - eorseq r0, r1, r4, lsr #3 │ │ │ │ - @ instruction: 0x003117d8 │ │ │ │ - eorseq r4, r2, r8, ror #18 │ │ │ │ - eorseq r0, r1, ip, ror r1 │ │ │ │ - @ instruction: 0x003117b0 │ │ │ │ - eorseq r0, r1, r4, asr r1 │ │ │ │ - eorseq r1, r1, r8, lsl #15 │ │ │ │ - eorseq r5, r3, r8, ror #3 │ │ │ │ - eorseq r7, r0, r8, ror #5 │ │ │ │ - eorseq r1, r1, ip, lsl #17 │ │ │ │ - strdeq sp, [r4], -sp @ │ │ │ │ + @ instruction: 0x003102b8 │ │ │ │ + eorseq r1, r1, ip, ror #17 │ │ │ │ + eorseq r0, r1, ip, lsl #5 │ │ │ │ + eorseq r1, r1, r0, asr #17 │ │ │ │ + eorseq r4, r2, r0, asr sl │ │ │ │ + eorseq r0, r1, r4, ror #4 │ │ │ │ + mlaseq r1, r8, r8, r1 │ │ │ │ + eorseq r0, r1, ip, lsr r2 │ │ │ │ + eorseq r1, r1, r0, ror r8 │ │ │ │ + @ instruction: 0x003352d0 │ │ │ │ + @ instruction: 0x003073d0 │ │ │ │ + eorseq r1, r1, r4, ror r9 │ │ │ │ + andeq sp, r4, r6, lsl #22 │ │ │ │ │ │ │ │ 000edff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #144] @ ee098 │ │ │ │ @@ -163536,27 +163536,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b ee1cc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0034f5d4 │ │ │ │ eorseq r1, r5, r8, lsl pc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq pc, r0, r0, lsr #31 │ │ │ │ - eorseq r1, r1, r4, lsl r7 │ │ │ │ + eorseq r0, r1, r8, lsl #1 │ │ │ │ + @ instruction: 0x003117fc │ │ │ │ @ instruction: 0x00351ed4 │ │ │ │ andeq r0, r0, r4, lsr fp │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r1, r5, r0, ror #28 │ │ │ │ - eorseq r1, r1, r0, lsr #30 │ │ │ │ + eorseq r2, r1, r8 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - @ instruction: 0x0030fed0 │ │ │ │ - eorseq r1, r1, r4, lsl #10 │ │ │ │ + @ instruction: 0x0030ffb8 │ │ │ │ + eorseq r1, r1, ip, ror #11 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq pc, r0, r0, lsl #2 │ │ │ │ + eorseq pc, r0, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ ee2fc │ │ │ │ ldr r3, [pc, #132] @ ee300 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -163592,15 +163592,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r5, r0, lsl #27 │ │ │ │ andeq r0, r0, r4, lsr fp │ │ │ │ eorseq r7, r7, ip, lsl r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r0, ip, lsl r2 │ │ │ │ + eorseq r7, r0, r4, lsl #6 │ │ │ │ │ │ │ │ 000ee310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #2828] @ eee34 │ │ │ │ @@ -164319,71 +164319,71 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - eorseq r1, r1, r0, ror #19 │ │ │ │ + eorseq r1, r1, r8, asr #21 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - @ instruction: 0x003261d8 │ │ │ │ - eorseq r0, r1, r8, lsl #31 │ │ │ │ + eorseq r6, r2, r0, asr #5 │ │ │ │ + eorseq r1, r1, r0, ror r0 │ │ │ │ eorseq r1, r5, r8, ror r8 │ │ │ │ - eorseq r6, r2, r8, ror #2 │ │ │ │ - eorseq r0, r1, r8, lsl pc │ │ │ │ - eorseq r3, r2, ip, ror #29 │ │ │ │ - eorseq r5, r2, r4, ror pc │ │ │ │ - eorseq r0, r1, r4, lsr #26 │ │ │ │ - eorseq r5, r2, r8, asr #29 │ │ │ │ - eorseq r0, r1, r8, ror ip │ │ │ │ + eorseq r6, r2, r0, asr r2 │ │ │ │ + eorseq r1, r1, r0 │ │ │ │ + @ instruction: 0x00323fd4 │ │ │ │ + eorseq r6, r2, ip, asr r0 │ │ │ │ + eorseq r0, r1, ip, lsl #28 │ │ │ │ + @ instruction: 0x00325fb0 │ │ │ │ + eorseq r0, r1, r0, ror #26 │ │ │ │ + eorseq r5, r2, r8, lsl #31 │ │ │ │ + eorseq r0, r1, r8, lsr sp │ │ │ │ + eorseq r5, r2, r0, ror #30 │ │ │ │ + eorseq r0, r1, r0, lsl sp │ │ │ │ + eorseq r5, r2, ip, lsr #30 │ │ │ │ + @ instruction: 0x00310cdc │ │ │ │ + eorseq r5, r2, r4, lsl #30 │ │ │ │ + @ instruction: 0x00310cb0 │ │ │ │ + eorseq r1, r1, r4, lsr r0 │ │ │ │ eorseq r5, r2, r0, lsr #29 │ │ │ │ - eorseq r0, r1, r0, asr ip │ │ │ │ - eorseq r5, r2, r8, ror lr │ │ │ │ - eorseq r0, r1, r8, lsr #24 │ │ │ │ - eorseq r5, r2, r4, asr #28 │ │ │ │ - @ instruction: 0x00310bf4 │ │ │ │ - eorseq r5, r2, ip, lsl lr │ │ │ │ - eorseq r0, r1, r8, asr #23 │ │ │ │ - eorseq r0, r1, ip, asr #30 │ │ │ │ - @ instruction: 0x00325db8 │ │ │ │ - eorseq r0, r1, r4, ror #22 │ │ │ │ + eorseq r0, r1, ip, asr #24 │ │ │ │ + eorseq r5, r2, r0, ror lr │ │ │ │ + eorseq r0, r1, r0, lsr #24 │ │ │ │ + eorseq r5, r2, r0, lsr lr │ │ │ │ + eorseq r0, r1, r0, ror #23 │ │ │ │ + eorseq r5, r2, ip, lsl #28 │ │ │ │ + @ instruction: 0x00310bb8 │ │ │ │ + eorseq r5, r2, r4, ror #27 │ │ │ │ + mlaseq r1, r4, fp, r0 │ │ │ │ + @ instruction: 0x00325dbc │ │ │ │ + eorseq r0, r1, ip, ror #22 │ │ │ │ eorseq r5, r2, r8, lsl #27 │ │ │ │ - eorseq r0, r1, r8, lsr fp │ │ │ │ - eorseq r5, r2, r8, asr #26 │ │ │ │ - @ instruction: 0x00310af8 │ │ │ │ - eorseq r5, r2, r4, lsr #26 │ │ │ │ - @ instruction: 0x00310ad0 │ │ │ │ - @ instruction: 0x00325cfc │ │ │ │ - eorseq r0, r1, ip, lsr #21 │ │ │ │ - @ instruction: 0x00325cd4 │ │ │ │ - eorseq r0, r1, r4, lsl #21 │ │ │ │ - eorseq r5, r2, r0, lsr #25 │ │ │ │ - eorseq r0, r1, ip, asr #20 │ │ │ │ + eorseq r0, r1, r4, lsr fp │ │ │ │ + eorseq r5, r2, r0, ror #26 │ │ │ │ + eorseq r0, r1, ip, lsl #22 │ │ │ │ + eorseq r5, r2, r8, lsr sp │ │ │ │ + eorseq r0, r1, r4, ror #21 │ │ │ │ + eorseq r5, r2, r0, lsl sp │ │ │ │ + @ instruction: 0x00310abc │ │ │ │ + eorseq r3, r2, r8, asr #24 │ │ │ │ + eorseq r5, r2, r0, ror #25 │ │ │ │ + eorseq r0, r1, ip, lsl #21 │ │ │ │ + @ instruction: 0x00325cb0 │ │ │ │ + eorseq r0, r1, ip, asr sl │ │ │ │ eorseq r5, r2, r8, ror ip │ │ │ │ eorseq r0, r1, r4, lsr #20 │ │ │ │ eorseq r5, r2, r0, asr ip │ │ │ │ @ instruction: 0x003109fc │ │ │ │ - eorseq r5, r2, r8, lsr #24 │ │ │ │ - @ instruction: 0x003109d4 │ │ │ │ - eorseq r3, r2, r0, ror #22 │ │ │ │ - @ instruction: 0x00325bf8 │ │ │ │ - eorseq r0, r1, r4, lsr #19 │ │ │ │ - eorseq r5, r2, r8, asr #23 │ │ │ │ - eorseq r0, r1, r4, ror r9 │ │ │ │ - mlaseq r2, r0, fp, r5 │ │ │ │ - eorseq r0, r1, ip, lsr r9 │ │ │ │ - eorseq r5, r2, r8, ror #22 │ │ │ │ - eorseq r0, r1, r4, lsl r9 │ │ │ │ - eorseq r4, r3, r8, ror r3 │ │ │ │ - eorseq r6, r0, r8, ror r4 │ │ │ │ - eorseq r0, r1, r8, lsl #29 │ │ │ │ - andeq lr, r4, sl, asr #15 │ │ │ │ - eorseq r0, r3, ip, asr r3 │ │ │ │ - eorseq r6, r0, r8, lsr r5 │ │ │ │ - eorseq r9, r0, r0, ror #12 │ │ │ │ + eorseq r4, r3, r0, ror #8 │ │ │ │ + eorseq r6, r0, r0, ror #10 │ │ │ │ + eorseq r0, r1, r0, ror pc │ │ │ │ + ldrdeq lr, [r4], -r3 │ │ │ │ + eorseq r0, r3, r4, asr #8 │ │ │ │ + eorseq r6, r0, r0, lsr #12 │ │ │ │ + eorseq r9, r0, r8, asr #14 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000eef48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164715,44 +164715,44 @@ │ │ │ │ sub r3, r3, #3584 @ 0xe00 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00350fdc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00350fb0 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - @ instruction: 0x003108b4 │ │ │ │ + mlaseq r1, ip, r9, r0 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq r0, r1, r4, asr pc │ │ │ │ - eorseq r0, r1, r8, lsl #11 │ │ │ │ + eorseq r1, r1, ip, lsr r0 │ │ │ │ + eorseq r0, r1, r0, ror r6 │ │ │ │ eorseq r0, r5, r0, lsl lr │ │ │ │ - eorseq r3, r2, r0, asr r6 │ │ │ │ - eorseq r0, r1, r8, asr #29 │ │ │ │ - @ instruction: 0x003104fc │ │ │ │ - eorseq r0, r1, r0, ror #28 │ │ │ │ - mlaseq r1, r8, r4, r0 │ │ │ │ - eorseq r0, r1, r4, lsl lr │ │ │ │ - eorseq r0, r1, ip, asr #8 │ │ │ │ - eorseq r0, r1, r0, asr sp │ │ │ │ - eorseq r0, r1, r8, lsl #7 │ │ │ │ - eorseq r3, r3, r0, lsl #27 │ │ │ │ - eorseq r5, r0, r4, lsl #29 │ │ │ │ - eorseq r0, r1, r4, lsr sp │ │ │ │ - andeq pc, r4, pc, asr r5 @ │ │ │ │ - eorseq r3, r3, ip, asr sp │ │ │ │ - eorseq r5, r0, r0, ror #28 │ │ │ │ - eorseq r0, r1, r4, lsl #26 │ │ │ │ - andeq pc, r4, lr, asr r5 @ │ │ │ │ - eorseq r3, r3, r8, lsr sp │ │ │ │ - eorseq r5, r0, ip, lsr lr │ │ │ │ - @ instruction: 0x00305ef0 │ │ │ │ - andeq pc, r4, r9, lsr r5 @ │ │ │ │ - eorseq r3, r3, r4, lsl sp │ │ │ │ - eorseq r5, r0, r8, lsl lr │ │ │ │ - @ instruction: 0x00305ed8 │ │ │ │ - andeq pc, r4, fp, lsr r5 @ │ │ │ │ + eorseq r3, r2, r8, lsr r7 │ │ │ │ + @ instruction: 0x00310fb0 │ │ │ │ + eorseq r0, r1, r4, ror #11 │ │ │ │ + eorseq r0, r1, r8, asr #30 │ │ │ │ + eorseq r0, r1, r0, lsl #11 │ │ │ │ + @ instruction: 0x00310efc │ │ │ │ + eorseq r0, r1, r4, lsr r5 │ │ │ │ + eorseq r0, r1, r8, lsr lr │ │ │ │ + eorseq r0, r1, r0, ror r4 │ │ │ │ + eorseq r3, r3, r8, ror #28 │ │ │ │ + eorseq r5, r0, ip, ror #30 │ │ │ │ + eorseq r0, r1, ip, lsl lr │ │ │ │ + andeq pc, r4, r8, ror #10 │ │ │ │ + eorseq r3, r3, r4, asr #28 │ │ │ │ + eorseq r5, r0, r8, asr #30 │ │ │ │ + eorseq r0, r1, ip, ror #27 │ │ │ │ + andeq pc, r4, r7, ror #10 │ │ │ │ + eorseq r3, r3, r0, lsr #28 │ │ │ │ + eorseq r5, r0, r4, lsr #30 │ │ │ │ + @ instruction: 0x00305fd8 │ │ │ │ + andeq pc, r4, r2, asr #10 │ │ │ │ + @ instruction: 0x00333dfc │ │ │ │ + eorseq r5, r0, r0, lsl #30 │ │ │ │ + eorseq r5, r0, r0, asr #31 │ │ │ │ + andeq pc, r4, r4, asr #10 │ │ │ │ │ │ │ │ 000ef4f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -164839,20 +164839,20 @@ │ │ │ │ @ instruction: 0x00350ad4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r6, r4, asr #11 │ │ │ │ mlaseq r5, ip, sl, r0 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r0, r5, r4, lsr sl │ │ │ │ - eorseq ip, r0, r8, asr #32 │ │ │ │ + eorseq ip, r0, r0, lsr r1 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq r0, r1, ip, lsl #22 │ │ │ │ - eorseq r0, r1, r4, asr #2 │ │ │ │ + @ instruction: 0x00310bf4 │ │ │ │ + eorseq r0, r1, ip, lsr #4 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x0030dcd4 │ │ │ │ + @ instruction: 0x0030ddbc │ │ │ │ │ │ │ │ 000ef680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr ip, [pc, #2292] @ eff8c │ │ │ │ @@ -165435,59 +165435,59 @@ │ │ │ │ eorseq r0, r5, ip, asr #18 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x003506d8 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq r0, r1, ip, lsl #15 │ │ │ │ - eorseq pc, r0, r0, lsr #27 │ │ │ │ - eorseq r0, r1, r0, asr r5 │ │ │ │ - eorseq pc, r0, r8, ror #22 │ │ │ │ - eorseq r0, r1, r8, lsr #10 │ │ │ │ - eorseq pc, r0, r0, asr #22 │ │ │ │ - eorseq r0, r1, r0, lsl #10 │ │ │ │ - eorseq pc, r0, r4, lsl fp @ │ │ │ │ - eorseq r0, r1, r8, asr #9 │ │ │ │ + eorseq r0, r1, r4, ror r8 │ │ │ │ + eorseq pc, r0, r8, lsl #29 │ │ │ │ + eorseq r0, r1, r8, lsr r6 │ │ │ │ + eorseq pc, r0, r0, asr ip @ │ │ │ │ + eorseq r0, r1, r0, lsl r6 │ │ │ │ + eorseq pc, r0, r8, lsr #24 │ │ │ │ + eorseq r0, r1, r8, ror #11 │ │ │ │ + @ instruction: 0x0030fbfc │ │ │ │ + @ instruction: 0x003105b0 │ │ │ │ + eorseq pc, r0, r4, asr #23 │ │ │ │ + eorseq r0, r1, r8, asr #10 │ │ │ │ + eorseq pc, r0, ip, asr fp @ │ │ │ │ + eorseq r0, r1, r0, lsr #10 │ │ │ │ + eorseq pc, r0, r4, lsr fp @ │ │ │ │ + andeq r0, r0, r4, lsr sp │ │ │ │ + eorseq r0, r1, r8, ror #9 │ │ │ │ + eorseq r0, r1, r4, asr #9 │ │ │ │ @ instruction: 0x0030fadc │ │ │ │ - eorseq r0, r1, r0, ror #8 │ │ │ │ - eorseq pc, r0, r4, ror sl @ │ │ │ │ - eorseq r0, r1, r8, lsr r4 │ │ │ │ + eorseq fp, r0, ip, asr #18 │ │ │ │ + eorseq r0, r1, r4, lsr r4 │ │ │ │ eorseq pc, r0, ip, asr #20 │ │ │ │ - andeq r0, r0, r4, lsr sp │ │ │ │ - eorseq r0, r1, r0, lsl #8 │ │ │ │ - @ instruction: 0x003103dc │ │ │ │ - @ instruction: 0x0030f9f4 │ │ │ │ - eorseq fp, r0, r4, ror #16 │ │ │ │ - eorseq r0, r1, ip, asr #6 │ │ │ │ - eorseq pc, r0, r4, ror #18 │ │ │ │ - eorseq r0, r1, r4, lsl #6 │ │ │ │ - eorseq pc, r0, ip, lsl r9 @ │ │ │ │ - @ instruction: 0x003102dc │ │ │ │ - @ instruction: 0x0030f8f0 │ │ │ │ - mlaseq r1, ip, r2, r0 │ │ │ │ - @ instruction: 0x0030f8b0 │ │ │ │ - eorseq r0, r1, r0, ror #4 │ │ │ │ - eorseq pc, r0, r8, ror r8 @ │ │ │ │ - eorseq r3, r3, r0, ror r2 │ │ │ │ - eorseq r5, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x0030effc │ │ │ │ - strdeq pc, [r4], -lr │ │ │ │ - eorseq r3, r3, r8, asr #4 │ │ │ │ - eorseq r5, r0, r8, asr #6 │ │ │ │ + eorseq r0, r1, ip, ror #7 │ │ │ │ + eorseq pc, r0, r4, lsl #20 │ │ │ │ + eorseq r0, r1, r4, asr #7 │ │ │ │ + @ instruction: 0x0030f9d8 │ │ │ │ + eorseq r0, r1, r4, lsl #7 │ │ │ │ + mlaseq r0, r8, r9, pc @ │ │ │ │ + eorseq r0, r1, r8, asr #6 │ │ │ │ + eorseq pc, r0, r0, ror #18 │ │ │ │ + eorseq r3, r3, r8, asr r3 │ │ │ │ + eorseq r5, r0, r8, asr r4 │ │ │ │ + eorseq pc, r0, r4, ror #1 │ │ │ │ + andeq pc, r4, r7, lsl #12 │ │ │ │ + eorseq r3, r3, r0, lsr r3 │ │ │ │ + eorseq r5, r0, r0, lsr r4 │ │ │ │ + @ instruction: 0x003054f0 │ │ │ │ + ldrdeq pc, [r4], -ip │ │ │ │ + eorseq r3, r3, r8, lsl #6 │ │ │ │ eorseq r5, r0, r8, lsl #8 │ │ │ │ - ldrdeq pc, [r4], -r3 │ │ │ │ - eorseq r3, r3, r0, lsr #4 │ │ │ │ - eorseq r5, r0, r0, lsr #6 │ │ │ │ - eorseq r0, r1, r0, lsr #1 │ │ │ │ - strdeq pc, [r4], -ip │ │ │ │ - @ instruction: 0x003331f8 │ │ │ │ - @ instruction: 0x003052f8 │ │ │ │ - eorseq pc, r0, r4, lsl sp @ │ │ │ │ - strdeq pc, [r4], -sl │ │ │ │ + eorseq r0, r1, r8, lsl #3 │ │ │ │ + andeq pc, r4, r5, lsl #12 │ │ │ │ + eorseq r3, r3, r0, ror #5 │ │ │ │ + eorseq r5, r0, r0, ror #7 │ │ │ │ + @ instruction: 0x0030fdfc │ │ │ │ + andeq pc, r4, r3, lsl #12 │ │ │ │ │ │ │ │ 000f0064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -165567,18 +165567,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r6, r8, asr sl │ │ │ │ eorseq pc, r4, r0, lsr pc @ │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0034fed8 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x0030d1b0 │ │ │ │ + mlaseq r0, r8, r2, sp │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - @ instruction: 0x0030ffbc │ │ │ │ - @ instruction: 0x0030f5d0 │ │ │ │ + eorseq r0, r1, r4, lsr #1 │ │ │ │ + @ instruction: 0x0030f6b8 │ │ │ │ │ │ │ │ 000f01c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #456] @ f03a8 │ │ │ │ @@ -165700,23 +165700,23 @@ │ │ │ │ eorseq pc, r4, r8, lsl lr @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r4, r0, lsl #28 │ │ │ │ andeq r0, r0, ip, lsl r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq pc, r4, r0, asr #26 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq pc, r0, r4, ror #28 │ │ │ │ - eorseq pc, r0, r4, asr #8 │ │ │ │ - eorseq pc, r0, r8, lsr lr @ │ │ │ │ - eorseq pc, r0, r8, lsl r4 @ │ │ │ │ - eorseq fp, r0, r0, ror #5 │ │ │ │ - eorseq pc, r0, r0, lsl #28 │ │ │ │ - eorseq pc, r0, r0, ror #7 │ │ │ │ - @ instruction: 0x0030fddc │ │ │ │ - @ instruction: 0x0030f3bc │ │ │ │ + eorseq pc, r0, ip, asr #30 │ │ │ │ + eorseq pc, r0, ip, lsr #10 │ │ │ │ + eorseq pc, r0, r0, lsr #30 │ │ │ │ + eorseq pc, r0, r0, lsl #10 │ │ │ │ + eorseq fp, r0, r8, asr #7 │ │ │ │ + eorseq pc, r0, r8, ror #29 │ │ │ │ + eorseq pc, r0, r8, asr #9 │ │ │ │ + eorseq pc, r0, r4, asr #29 │ │ │ │ + eorseq pc, r0, r4, lsr #9 │ │ │ │ │ │ │ │ 000f03e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -165815,19 +165815,19 @@ │ │ │ │ @ instruction: 0x003646d4 │ │ │ │ eorseq pc, r4, ip, lsr #23 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq pc, r4, r0, lsr fp @ │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq ip, r0, r8, lsl #28 │ │ │ │ + @ instruction: 0x0030cef0 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq pc, r0, r8, asr #24 │ │ │ │ - eorseq pc, r0, r8, lsr #4 │ │ │ │ - eorseq pc, r0, r8, lsl r6 @ │ │ │ │ + eorseq pc, r0, r0, lsr sp @ │ │ │ │ + eorseq pc, r0, r0, lsl r3 @ │ │ │ │ + eorseq pc, r0, r0, lsl #14 │ │ │ │ │ │ │ │ 000f059c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #492] @ f07a0 │ │ │ │ @@ -165958,27 +165958,27 @@ │ │ │ │ eorseq pc, r4, r4, asr #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r4, ip, lsr #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq pc, r4, r8, ror #18 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - mlaseq r0, r0, sl, pc @ │ │ │ │ - ldrheq pc, [r0], -r0 @ │ │ │ │ - eorseq r5, r1, r4, lsl fp │ │ │ │ - eorseq pc, r0, r8, lsr sl @ │ │ │ │ - eorseq pc, r0, ip, asr r0 @ │ │ │ │ - eorseq r2, r3, ip, lsl #20 │ │ │ │ - eorseq r4, r0, ip, lsl #22 │ │ │ │ - eorseq lr, r0, r8, lsl #10 │ │ │ │ - andeq r0, r5, r4, lsl sp │ │ │ │ - eorseq r2, r3, r4, ror #19 │ │ │ │ - eorseq r4, r0, r4, ror #21 │ │ │ │ - eorseq r4, r0, r8, ror #22 │ │ │ │ - andeq r0, r5, r2, lsl sp │ │ │ │ + eorseq pc, r0, r8, ror fp @ │ │ │ │ + mlaseq r0, r8, r1, pc @ │ │ │ │ + @ instruction: 0x00315bfc │ │ │ │ + eorseq pc, r0, r0, lsr #22 │ │ │ │ + eorseq pc, r0, r4, asr #2 │ │ │ │ + @ instruction: 0x00332af4 │ │ │ │ + @ instruction: 0x00304bf4 │ │ │ │ + @ instruction: 0x0030e5f0 │ │ │ │ + andeq r0, r5, sp, lsl sp │ │ │ │ + eorseq r2, r3, ip, asr #21 │ │ │ │ + eorseq r4, r0, ip, asr #23 │ │ │ │ + eorseq r4, r0, r0, asr ip │ │ │ │ + andeq r0, r5, fp, lsl sp │ │ │ │ b f059c │ │ │ │ │ │ │ │ 000f07f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -166712,73 +166712,73 @@ │ │ │ │ eorseq pc, r4, r8, asr #15 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ @ instruction: 0x0034f1b4 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r1, r2, r4, ror #19 │ │ │ │ - @ instruction: 0x0030d1f8 │ │ │ │ - @ instruction: 0x0030e8dc │ │ │ │ - eorseq sp, r0, r4, lsr #3 │ │ │ │ - eorseq lr, r0, ip, lsl #17 │ │ │ │ - eorseq sp, r0, ip, ror r1 │ │ │ │ - eorseq lr, r0, r4, ror #16 │ │ │ │ - eorseq r1, r2, r0, lsr r9 │ │ │ │ - eorseq sp, r0, r4, asr #2 │ │ │ │ - eorseq lr, r0, r8, lsr #16 │ │ │ │ - eorseq sp, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x0030e7f8 │ │ │ │ - eorseq r1, r2, r0, asr #17 │ │ │ │ - ldrsbeq sp, [r0], -r4 @ │ │ │ │ - @ instruction: 0x0030e7b8 │ │ │ │ - eorseq sp, r0, r4, lsr #1 │ │ │ │ - eorseq lr, r0, ip, lsl #15 │ │ │ │ - eorseq sp, r0, r0, lsl #1 │ │ │ │ - eorseq lr, r0, r8, ror #14 │ │ │ │ - eorseq sp, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x0030e6f4 │ │ │ │ - mlaseq r2, ip, r7, r1 │ │ │ │ - @ instruction: 0x0030cfb4 │ │ │ │ - mlaseq r0, r8, r6, lr │ │ │ │ - eorseq ip, r0, r0, ror #30 │ │ │ │ - eorseq lr, r0, r4, asr #12 │ │ │ │ - eorseq ip, r0, r0, lsl pc │ │ │ │ - @ instruction: 0x0030e5f8 │ │ │ │ - eorseq ip, r0, r8, ror #29 │ │ │ │ - eorseq lr, r0, ip, asr #11 │ │ │ │ - @ instruction: 0x0030ceb0 │ │ │ │ - mlaseq r0, r8, r5, lr │ │ │ │ - eorseq ip, r0, r8, lsl #29 │ │ │ │ - eorseq lr, r0, r0, ror r5 │ │ │ │ - eorseq ip, r0, r0, ror #28 │ │ │ │ - eorseq lr, r0, r8, asr #10 │ │ │ │ - eorseq sp, r2, r4, lsl #30 │ │ │ │ - eorseq r4, r0, r0, ror #1 │ │ │ │ - eorseq r7, r0, r8, lsl #4 │ │ │ │ + eorseq r1, r2, ip, asr #21 │ │ │ │ + eorseq sp, r0, r0, ror #5 │ │ │ │ + eorseq lr, r0, r4, asr #19 │ │ │ │ + eorseq sp, r0, ip, lsl #5 │ │ │ │ + eorseq lr, r0, r4, ror r9 │ │ │ │ + eorseq sp, r0, r4, ror #4 │ │ │ │ + eorseq lr, r0, ip, asr #18 │ │ │ │ + eorseq r1, r2, r8, lsl sl │ │ │ │ + eorseq sp, r0, ip, lsr #4 │ │ │ │ + eorseq lr, r0, r0, lsl r9 │ │ │ │ + @ instruction: 0x0030d1fc │ │ │ │ + eorseq lr, r0, r0, ror #17 │ │ │ │ + eorseq r1, r2, r8, lsr #19 │ │ │ │ + @ instruction: 0x0030d1bc │ │ │ │ + eorseq lr, r0, r0, lsr #17 │ │ │ │ + eorseq sp, r0, ip, lsl #3 │ │ │ │ + eorseq lr, r0, r4, ror r8 │ │ │ │ + eorseq sp, r0, r8, ror #2 │ │ │ │ + eorseq lr, r0, r0, asr r8 │ │ │ │ + ldrsheq sp, [r0], -r8 @ │ │ │ │ + @ instruction: 0x0030e7dc │ │ │ │ + eorseq r1, r2, r4, lsl #17 │ │ │ │ + mlaseq r0, ip, r0, sp │ │ │ │ + eorseq lr, r0, r0, lsl #15 │ │ │ │ + eorseq sp, r0, r8, asr #32 │ │ │ │ + eorseq lr, r0, ip, lsr #14 │ │ │ │ + @ instruction: 0x0030cff8 │ │ │ │ + eorseq lr, r0, r0, ror #13 │ │ │ │ + @ instruction: 0x0030cfd0 │ │ │ │ + @ instruction: 0x0030e6b4 │ │ │ │ + mlaseq r0, r8, pc, ip @ │ │ │ │ + eorseq lr, r0, r0, lsl #13 │ │ │ │ + eorseq ip, r0, r0, ror pc │ │ │ │ + eorseq lr, r0, r8, asr r6 │ │ │ │ + eorseq ip, r0, r8, asr #30 │ │ │ │ + eorseq lr, r0, r0, lsr r6 │ │ │ │ + eorseq sp, r2, ip, ror #31 │ │ │ │ + eorseq r4, r0, r8, asr #3 │ │ │ │ + @ instruction: 0x003072f0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00331ed0 │ │ │ │ - @ instruction: 0x00303fd0 │ │ │ │ - eorseq sp, r0, ip, asr ip │ │ │ │ - @ instruction: 0x000517bc │ │ │ │ - eorseq r1, r3, r8, lsr #29 │ │ │ │ - eorseq r3, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x0030cdd4 │ │ │ │ - @ instruction: 0x000517b7 │ │ │ │ - eorseq r1, r3, r0, lsl #29 │ │ │ │ - eorseq r3, r0, r0, lsl #31 │ │ │ │ - eorseq lr, r0, r4, lsl #29 │ │ │ │ - andeq r1, r5, ip, lsl #15 │ │ │ │ - eorseq sp, r2, r4, ror #28 │ │ │ │ - eorseq r4, r0, r4, lsl #1 │ │ │ │ - ldrheq r4, [r0], -r0 @ │ │ │ │ - eorseq r1, r3, ip, lsr #28 │ │ │ │ - eorseq r3, r0, ip, lsr #30 │ │ │ │ - eorseq lr, r0, r4, lsr #17 │ │ │ │ - @ instruction: 0x000517b2 │ │ │ │ + @ instruction: 0x00331fb8 │ │ │ │ + ldrheq r4, [r0], -r8 @ │ │ │ │ + eorseq sp, r0, r4, asr #26 │ │ │ │ + andeq r1, r5, r5, asr #15 │ │ │ │ + mlaseq r3, r0, pc, r1 @ │ │ │ │ + mlaseq r0, r0, r0, r4 │ │ │ │ + @ instruction: 0x0030cebc │ │ │ │ + andeq r1, r5, r0, asr #15 │ │ │ │ + eorseq r1, r3, r8, ror #30 │ │ │ │ + eorseq r4, r0, r8, rrx │ │ │ │ + eorseq lr, r0, ip, ror #30 │ │ │ │ + muleq r5, r5, r7 │ │ │ │ + eorseq sp, r2, ip, asr #30 │ │ │ │ + eorseq r4, r0, ip, ror #2 │ │ │ │ + mlaseq r0, r8, r1, r4 │ │ │ │ + eorseq r1, r3, r4, lsl pc │ │ │ │ + eorseq r4, r0, r4, lsl r0 │ │ │ │ + eorseq lr, r0, ip, lsl #19 │ │ │ │ + @ instruction: 0x000517bb │ │ │ │ │ │ │ │ 000f1468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -167154,57 +167154,57 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r4, r0, ror fp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r4, r8, asr fp │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq lr, r0, ip, lsr #8 │ │ │ │ + eorseq lr, r0, r4, lsl r5 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq lr, r0, r0, asr #22 │ │ │ │ - @ instruction: 0x0030e1dc │ │ │ │ + eorseq lr, r0, r8, lsr #24 │ │ │ │ + eorseq lr, r0, r4, asr #5 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ eorseq lr, r4, r0, lsl #19 │ │ │ │ - eorseq lr, r0, r8, ror #20 │ │ │ │ - eorseq lr, r0, r4, lsl #2 │ │ │ │ + eorseq lr, r0, r0, asr fp │ │ │ │ + eorseq lr, r0, ip, ror #3 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - eorseq r1, r2, r4, lsr #2 │ │ │ │ - eorseq lr, r0, ip, lsl sl │ │ │ │ - ldrheq lr, [r0], -r4 @ │ │ │ │ - eorseq lr, r0, r4, rrx │ │ │ │ - eorseq lr, r0, r8, ror #18 │ │ │ │ - eorseq lr, r0, r0 │ │ │ │ - eorseq lr, r0, r8, lsl r9 │ │ │ │ - @ instruction: 0x0030dfb4 │ │ │ │ - eorseq lr, r0, r8, lsr r8 │ │ │ │ - @ instruction: 0x0030ded4 │ │ │ │ - @ instruction: 0x003317f0 │ │ │ │ - @ instruction: 0x003038f4 │ │ │ │ - eorseq sp, r0, r8, ror #29 │ │ │ │ - andeq r6, r5, r1, ror #3 │ │ │ │ - eorseq r1, r3, ip, asr #15 │ │ │ │ - @ instruction: 0x003038d0 │ │ │ │ - mlaseq r0, ip, r9, r3 │ │ │ │ - andeq r6, r5, lr, asr #3 │ │ │ │ - eorseq r1, r3, r8, lsr #15 │ │ │ │ - eorseq r3, r0, ip, lsr #17 │ │ │ │ - @ instruction: 0x0030e7dc │ │ │ │ - andeq r6, r5, r2, lsl #4 │ │ │ │ - eorseq r1, r3, r4, lsl #15 │ │ │ │ - eorseq r3, r0, r8, lsl #17 │ │ │ │ - eorseq lr, r0, ip, lsr #15 │ │ │ │ - andeq r6, r5, r1, lsl #4 │ │ │ │ - eorseq r1, r3, r0, ror #14 │ │ │ │ - eorseq r3, r0, r4, ror #16 │ │ │ │ - eorseq r3, r0, r8, ror #17 │ │ │ │ - @ instruction: 0x000561bc │ │ │ │ - eorseq r1, r3, ip, lsr r7 │ │ │ │ - eorseq r3, r0, r0, asr #16 │ │ │ │ - eorseq r3, r0, r0, lsl #18 │ │ │ │ - andeq r6, r5, ip, asr #3 │ │ │ │ + eorseq r1, r2, ip, lsl #4 │ │ │ │ + eorseq lr, r0, r4, lsl #22 │ │ │ │ + mlaseq r0, ip, r1, lr │ │ │ │ + eorseq lr, r0, ip, asr #2 │ │ │ │ + eorseq lr, r0, r0, asr sl │ │ │ │ + eorseq lr, r0, r8, ror #1 │ │ │ │ + eorseq lr, r0, r0, lsl #20 │ │ │ │ + mlaseq r0, ip, r0, lr │ │ │ │ + eorseq lr, r0, r0, lsr #18 │ │ │ │ + @ instruction: 0x0030dfbc │ │ │ │ + @ instruction: 0x003318d8 │ │ │ │ + @ instruction: 0x003039dc │ │ │ │ + @ instruction: 0x0030dfd0 │ │ │ │ + andeq r6, r5, sl, ror #3 │ │ │ │ + @ instruction: 0x003318b4 │ │ │ │ + @ instruction: 0x003039b8 │ │ │ │ + eorseq r3, r0, r4, lsl #21 │ │ │ │ + ldrdeq r6, [r5], -r7 │ │ │ │ + mlaseq r3, r0, r8, r1 │ │ │ │ + mlaseq r0, r4, r9, r3 │ │ │ │ + eorseq lr, r0, r4, asr #17 │ │ │ │ + andeq r6, r5, fp, lsl #4 │ │ │ │ + eorseq r1, r3, ip, ror #16 │ │ │ │ + eorseq r3, r0, r0, ror r9 │ │ │ │ + mlaseq r0, r4, r8, lr │ │ │ │ + andeq r6, r5, sl, lsl #4 │ │ │ │ + eorseq r1, r3, r8, asr #16 │ │ │ │ + eorseq r3, r0, ip, asr #18 │ │ │ │ + @ instruction: 0x003039d0 │ │ │ │ + andeq r6, r5, r5, asr #3 │ │ │ │ + eorseq r1, r3, r4, lsr #16 │ │ │ │ + eorseq r3, r0, r8, lsr #18 │ │ │ │ + eorseq r3, r0, r8, ror #19 │ │ │ │ + ldrdeq r6, [r5], -r5 │ │ │ │ │ │ │ │ 000f1b08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -167296,20 +167296,20 @@ │ │ │ │ eorseq lr, r4, r4, asr #9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00362fb4 │ │ │ │ eorseq lr, r4, r4, lsl #9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq lr, r4, r0, lsl r4 │ │ │ │ - eorseq sp, r0, r4, ror ip │ │ │ │ + eorseq sp, r0, ip, asr sp │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq lr, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x0030dbfc │ │ │ │ - eorseq sp, r0, ip, lsr ip │ │ │ │ - eorseq sp, r0, r8, lsr #24 │ │ │ │ + eorseq lr, r0, r8, asr #12 │ │ │ │ + eorseq sp, r0, r4, ror #25 │ │ │ │ + eorseq sp, r0, r4, lsr #26 │ │ │ │ + eorseq sp, r0, r0, lsl sp │ │ │ │ │ │ │ │ 000f1ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #2216] @ f2564 │ │ │ │ @@ -167872,79 +167872,79 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r4, r8, lsr #6 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq lr, r4, r8, asr #5 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq lr, r0, ip, ror #3 │ │ │ │ - @ instruction: 0x0030dab0 │ │ │ │ + @ instruction: 0x0030e2d4 │ │ │ │ + mlaseq r0, r8, fp, sp │ │ │ │ muleq r0, r3, r1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq sp, r0, r8, lsl #20 │ │ │ │ - @ instruction: 0x0030def4 │ │ │ │ - @ instruction: 0x0030d7b8 │ │ │ │ + @ instruction: 0x0030daf0 │ │ │ │ + @ instruction: 0x0030dfdc │ │ │ │ + eorseq sp, r0, r0, lsr #17 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - @ instruction: 0x0030d7d0 │ │ │ │ - mlaseq r0, r8, lr, sp │ │ │ │ + @ instruction: 0x0030d8b8 │ │ │ │ + eorseq sp, r0, r0, lsl #31 │ │ │ │ + eorseq sp, r0, r4, asr #16 │ │ │ │ + eorseq r0, r2, ip, lsl r8 │ │ │ │ + eorseq sp, r0, r8, ror #29 │ │ │ │ + eorseq sp, r0, r8, lsr #15 │ │ │ │ + eorseq sp, r0, r0, asr #15 │ │ │ │ + mlaseq r0, ip, lr, sp │ │ │ │ eorseq sp, r0, ip, asr r7 │ │ │ │ - eorseq r0, r2, r4, lsr r7 │ │ │ │ - eorseq sp, r0, r0, lsl #28 │ │ │ │ - eorseq sp, r0, r0, asr #13 │ │ │ │ - @ instruction: 0x0030d6d8 │ │ │ │ - @ instruction: 0x0030ddb4 │ │ │ │ - eorseq sp, r0, r4, ror r6 │ │ │ │ - eorseq sp, r0, r8, lsl #13 │ │ │ │ - eorseq sp, r0, r4, ror #26 │ │ │ │ - eorseq sp, r0, r4, lsr #12 │ │ │ │ + eorseq sp, r0, r0, ror r7 │ │ │ │ + eorseq sp, r0, ip, asr #28 │ │ │ │ + eorseq sp, r0, ip, lsl #14 │ │ │ │ muleq r0, fp, r1 │ │ │ │ - eorseq sp, r0, ip, lsl #26 │ │ │ │ - @ instruction: 0x0030d5d0 │ │ │ │ - eorseq sp, r0, r4, ror #25 │ │ │ │ - eorseq sp, r0, r8, lsr #11 │ │ │ │ - andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sp, r0, r8, lsr #28 │ │ │ │ - eorseq sp, r0, r8, asr #23 │ │ │ │ - eorseq sp, r0, r8, lsl #9 │ │ │ │ - eorseq sp, r0, r4, asr fp │ │ │ │ - eorseq sp, r0, r8, lsl r4 │ │ │ │ - eorseq r0, r3, r8, lsr sp │ │ │ │ - eorseq r2, r0, r8, lsr lr │ │ │ │ - @ instruction: 0x0030ddb8 │ │ │ │ - andeq r6, r5, r3, lsl #6 │ │ │ │ - eorseq r0, r3, r0, lsl sp │ │ │ │ - eorseq r2, r0, r0, lsl lr │ │ │ │ - mlaseq r0, ip, sl, ip │ │ │ │ - andeq r6, r5, lr, lsr #5 │ │ │ │ - eorseq r0, r3, r8, ror #25 │ │ │ │ - eorseq r2, r0, r8, ror #27 │ │ │ │ - eorseq sp, r0, r8, asr sp │ │ │ │ - andeq r6, r5, r2, lsl #6 │ │ │ │ - eorseq r0, r3, r0, asr #25 │ │ │ │ - eorseq r2, r0, r0, asr #27 │ │ │ │ - mlaseq r0, r8, lr, r2 │ │ │ │ - andeq r6, r5, r8, lsl #5 │ │ │ │ - mlaseq r3, r8, ip, r0 │ │ │ │ - mlaseq r0, r8, sp, r2 │ │ │ │ - @ instruction: 0x0030dcd4 │ │ │ │ - @ instruction: 0x000562b0 │ │ │ │ - eorseq r0, r3, r0, ror ip │ │ │ │ - eorseq r2, r0, r0, ror sp │ │ │ │ - eorseq sp, r0, r0, asr #17 │ │ │ │ - andeq r6, r5, r6, asr #5 │ │ │ │ - eorseq r0, r3, r8, asr #24 │ │ │ │ - eorseq r2, r0, r8, asr #26 │ │ │ │ - eorseq sp, r0, r8, ror #12 │ │ │ │ - muleq r5, r3, r2 │ │ │ │ - eorseq r0, r3, r0, lsr #24 │ │ │ │ - eorseq r2, r0, r0, lsr #26 │ │ │ │ - eorseq fp, r0, ip, asr #22 │ │ │ │ - muleq r5, lr, r2 │ │ │ │ + @ instruction: 0x0030ddf4 │ │ │ │ + @ instruction: 0x0030d6b8 │ │ │ │ + eorseq sp, r0, ip, asr #27 │ │ │ │ + mlaseq r0, r0, r6, sp │ │ │ │ + andeq r0, r0, r8, lsr #20 │ │ │ │ + eorseq sp, r0, r0, lsl pc │ │ │ │ + @ instruction: 0x0030dcb0 │ │ │ │ + eorseq sp, r0, r0, ror r5 │ │ │ │ + eorseq sp, r0, ip, lsr ip │ │ │ │ + eorseq sp, r0, r0, lsl #10 │ │ │ │ + eorseq r0, r3, r0, lsr #28 │ │ │ │ + eorseq r2, r0, r0, lsr #30 │ │ │ │ + eorseq sp, r0, r0, lsr #29 │ │ │ │ + andeq r6, r5, ip, lsl #6 │ │ │ │ + @ instruction: 0x00330df8 │ │ │ │ + @ instruction: 0x00302ef8 │ │ │ │ + eorseq ip, r0, r4, lsl #23 │ │ │ │ + @ instruction: 0x000562b7 │ │ │ │ + @ instruction: 0x00330dd0 │ │ │ │ + @ instruction: 0x00302ed0 │ │ │ │ + eorseq sp, r0, r0, asr #28 │ │ │ │ + andeq r6, r5, fp, lsl #6 │ │ │ │ + eorseq r0, r3, r8, lsr #27 │ │ │ │ + eorseq r2, r0, r8, lsr #29 │ │ │ │ + eorseq r2, r0, r0, lsl #31 │ │ │ │ + muleq r5, r1, r2 │ │ │ │ + eorseq r0, r3, r0, lsl #27 │ │ │ │ + eorseq r2, r0, r0, lsl #29 │ │ │ │ + @ instruction: 0x0030ddbc │ │ │ │ + @ instruction: 0x000562b9 │ │ │ │ + eorseq r0, r3, r8, asr sp │ │ │ │ + eorseq r2, r0, r8, asr lr │ │ │ │ + eorseq sp, r0, r8, lsr #19 │ │ │ │ + andeq r6, r5, pc, asr #5 │ │ │ │ + eorseq r0, r3, r0, lsr sp │ │ │ │ + eorseq r2, r0, r0, lsr lr │ │ │ │ + eorseq sp, r0, r0, asr r7 │ │ │ │ + muleq r5, ip, r2 │ │ │ │ + eorseq r0, r3, r8, lsl #26 │ │ │ │ + eorseq r2, r0, r8, lsl #28 │ │ │ │ + eorseq fp, r0, r4, lsr ip │ │ │ │ + andeq r6, r5, r7, lsr #5 │ │ │ │ │ │ │ │ 000f2688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -168009,18 +168009,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r4, r4, asr #18 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r6, r4, lsr r4 │ │ │ │ eorseq sp, r4, ip, lsl #18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x0034d8d4 │ │ │ │ - eorseq sp, r0, r8, lsr r1 │ │ │ │ + eorseq sp, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - @ instruction: 0x0030d7f8 │ │ │ │ - ldrheq sp, [r0], -ip @ │ │ │ │ + eorseq sp, r0, r0, ror #17 │ │ │ │ + eorseq sp, r0, r4, lsr #3 │ │ │ │ muleq r0, r1, r1 │ │ │ │ │ │ │ │ 000f27b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168151,18 +168151,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r4, ip, lsl r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r6, ip, lsl #4 │ │ │ │ eorseq sp, r4, r4, ror #13 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq sp, r4, ip, lsr #13 │ │ │ │ - eorseq ip, r0, r0, lsl pc │ │ │ │ + @ instruction: 0x0030cff8 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq sp, r0, r0, ror #11 │ │ │ │ - mlaseq r0, r8, lr, ip │ │ │ │ + eorseq sp, r0, r8, asr #13 │ │ │ │ + eorseq ip, r0, r0, lsl #31 │ │ │ │ ldr ip, [pc, #148] @ f2a74 │ │ │ │ cmp r2, #2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ beq f2a30 │ │ │ │ cmp r2, #3 │ │ │ │ beq f2a14 │ │ │ │ @@ -168197,15 +168197,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq sp, r4, r8, lsl r6 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq ip, r0, r4, lsr #28 │ │ │ │ + eorseq ip, r0, ip, lsl #30 │ │ │ │ │ │ │ │ 000f2a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #776] @ f2da4 │ │ │ │ @@ -168403,31 +168403,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ b f2bf8 │ │ │ │ eorseq sp, r4, r8, asr r5 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq pc, r1, r4, lsr ip @ │ │ │ │ - eorseq sp, r0, r0, lsr #11 │ │ │ │ - eorseq ip, r0, r0, asr ip │ │ │ │ + eorseq pc, r1, ip, lsl sp @ │ │ │ │ + eorseq sp, r0, r8, lsl #13 │ │ │ │ + eorseq ip, r0, r8, lsr sp │ │ │ │ + eorseq sp, r0, r8, asr #12 │ │ │ │ + @ instruction: 0x0030ccf8 │ │ │ │ + eorseq sp, r0, r8, lsr #12 │ │ │ │ + @ instruction: 0x0030ccd8 │ │ │ │ + eorseq sp, r0, r0, lsl #12 │ │ │ │ + eorseq ip, r0, ip, lsr #25 │ │ │ │ + @ instruction: 0x0030d5d0 │ │ │ │ + eorseq ip, r0, r0, lsl #25 │ │ │ │ + @ instruction: 0x0030d5b0 │ │ │ │ + eorseq ip, r0, ip, asr ip │ │ │ │ + eorseq sp, r0, r0, lsl #11 │ │ │ │ + eorseq ip, r0, r0, lsr ip │ │ │ │ eorseq sp, r0, r0, ror #10 │ │ │ │ eorseq ip, r0, r0, lsl ip │ │ │ │ - eorseq sp, r0, r0, asr #10 │ │ │ │ - @ instruction: 0x0030cbf0 │ │ │ │ - eorseq sp, r0, r8, lsl r5 │ │ │ │ - eorseq ip, r0, r4, asr #23 │ │ │ │ - eorseq sp, r0, r8, ror #9 │ │ │ │ - mlaseq r0, r8, fp, ip │ │ │ │ - eorseq sp, r0, r8, asr #9 │ │ │ │ - eorseq ip, r0, r4, ror fp │ │ │ │ - mlaseq r0, r8, r4, sp │ │ │ │ - eorseq ip, r0, r8, asr #22 │ │ │ │ - eorseq sp, r0, r8, ror r4 │ │ │ │ - eorseq ip, r0, r8, lsr #22 │ │ │ │ │ │ │ │ 000f2df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ f2efc │ │ │ │ @@ -168492,18 +168492,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00361cfc │ │ │ │ eorseq sp, r4, r0, asr #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r4, r0, ror #2 │ │ │ │ - eorseq r0, r3, r8, lsl #5 │ │ │ │ - eorseq r2, r0, r8, lsl #7 │ │ │ │ - eorseq ip, r0, ip, ror #19 │ │ │ │ - andeq r7, r5, fp, lsr r2 │ │ │ │ + eorseq r0, r3, r0, ror r3 │ │ │ │ + eorseq r2, r0, r0, ror r4 │ │ │ │ + @ instruction: 0x0030cad4 │ │ │ │ + andeq r7, r5, r4, asr #4 │ │ │ │ │ │ │ │ 000f2f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #772] @ f3238 │ │ │ │ @@ -168700,31 +168700,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl b6f00 │ │ │ │ b f308c │ │ │ │ eorseq sp, r4, r0, asr #1 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq pc, r1, r0, lsr #15 │ │ │ │ - eorseq sp, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x0030c7bc │ │ │ │ + eorseq pc, r1, r8, lsl #17 │ │ │ │ + @ instruction: 0x0030d1f8 │ │ │ │ + eorseq ip, r0, r4, lsr #17 │ │ │ │ + @ instruction: 0x0030d1b8 │ │ │ │ + eorseq ip, r0, r4, ror #16 │ │ │ │ + mlaseq r0, r8, r1, sp │ │ │ │ + eorseq ip, r0, r4, asr #16 │ │ │ │ + eorseq sp, r0, r0, ror r1 │ │ │ │ + eorseq ip, r0, r8, lsl r8 │ │ │ │ + eorseq sp, r0, r0, asr #2 │ │ │ │ + eorseq ip, r0, ip, ror #15 │ │ │ │ + eorseq sp, r0, r0, lsr #2 │ │ │ │ + eorseq ip, r0, r8, asr #15 │ │ │ │ + ldrsheq sp, [r0], -r0 @ │ │ │ │ + mlaseq r0, ip, r7, ip │ │ │ │ ldrsbeq sp, [r0], -r0 @ │ │ │ │ eorseq ip, r0, ip, ror r7 │ │ │ │ - ldrheq sp, [r0], -r0 @ │ │ │ │ - eorseq ip, r0, ip, asr r7 │ │ │ │ - eorseq sp, r0, r8, lsl #1 │ │ │ │ - eorseq ip, r0, r0, lsr r7 │ │ │ │ - eorseq sp, r0, r8, asr r0 │ │ │ │ - eorseq ip, r0, r4, lsl #14 │ │ │ │ - eorseq sp, r0, r8, lsr r0 │ │ │ │ - eorseq ip, r0, r0, ror #13 │ │ │ │ - eorseq sp, r0, r8 │ │ │ │ - @ instruction: 0x0030c6b4 │ │ │ │ - eorseq ip, r0, r8, ror #31 │ │ │ │ - mlaseq r0, r4, r6, ip │ │ │ │ │ │ │ │ 000f3288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ f3390 │ │ │ │ @@ -168789,18 +168789,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r6, r8, ror #16 │ │ │ │ eorseq ip, r4, ip, lsr #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r4, ip, asr #25 │ │ │ │ - @ instruction: 0x0032fdf4 │ │ │ │ - @ instruction: 0x00301ef4 │ │ │ │ - eorseq ip, r0, r8, asr r5 │ │ │ │ - andeq r7, r5, r0, lsr #5 │ │ │ │ + @ instruction: 0x0032fedc │ │ │ │ + @ instruction: 0x00301fdc │ │ │ │ + eorseq ip, r0, r0, asr #12 │ │ │ │ + andeq r7, r5, r9, lsr #5 │ │ │ │ │ │ │ │ 000f33b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1952] @ f3b68 │ │ │ │ @@ -169297,58 +169297,58 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r4, r8, lsl #24 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq ip, r4, r8, ror r9 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq ip, r0, r0, ror #21 │ │ │ │ - eorseq ip, r0, r4, lsl #3 │ │ │ │ - eorseq ip, r0, r8, asr #20 │ │ │ │ - eorseq ip, r0, ip, ror #1 │ │ │ │ - eorseq ip, r0, r4, lsl #20 │ │ │ │ - eorseq ip, r0, r8, lsr #1 │ │ │ │ - eorseq pc, r1, r8, asr r0 @ │ │ │ │ - @ instruction: 0x0030c9d0 │ │ │ │ - eorseq ip, r0, r0, ror r0 │ │ │ │ - mlaseq r0, ip, r9, ip │ │ │ │ - eorseq ip, r0, r0, asr #32 │ │ │ │ - eorseq ip, r0, r8, ror #18 │ │ │ │ - eorseq ip, r0, ip │ │ │ │ - mlaseq r1, r8, pc, lr @ │ │ │ │ - eorseq ip, r0, r0, lsl r9 │ │ │ │ - @ instruction: 0x0030bfb0 │ │ │ │ - eorseq lr, r1, ip, asr pc │ │ │ │ - @ instruction: 0x0030c8d4 │ │ │ │ - eorseq fp, r0, r4, ror pc │ │ │ │ - mlaseq r0, r4, r8, ip │ │ │ │ - eorseq fp, r0, r4, lsr pc │ │ │ │ - eorseq ip, r0, r8, asr r8 │ │ │ │ - @ instruction: 0x0030befc │ │ │ │ - eorseq ip, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0030c7f8 │ │ │ │ - mlaseq r0, r8, lr, fp │ │ │ │ - eorseq lr, r1, r8, asr #28 │ │ │ │ - eorseq ip, r0, r0, asr #15 │ │ │ │ - eorseq fp, r0, r0, ror #28 │ │ │ │ - eorseq ip, r0, r8, lsl #15 │ │ │ │ - eorseq fp, r0, ip, lsr #28 │ │ │ │ - eorseq ip, r0, r4, asr r7 │ │ │ │ - @ instruction: 0x0030bdf8 │ │ │ │ - eorseq pc, r2, ip, ror #12 │ │ │ │ - eorseq r1, r0, ip, ror #14 │ │ │ │ - eorseq r1, r0, ip, lsr #16 │ │ │ │ - andeq r7, r5, r9, ror #5 │ │ │ │ - eorseq fp, r2, ip, asr #12 │ │ │ │ - eorseq r1, r0, r8, lsr #16 │ │ │ │ - eorseq r4, r0, r0, asr r9 │ │ │ │ + eorseq ip, r0, r8, asr #23 │ │ │ │ + eorseq ip, r0, ip, ror #4 │ │ │ │ + eorseq ip, r0, r0, lsr fp │ │ │ │ + @ instruction: 0x0030c1d4 │ │ │ │ + eorseq ip, r0, ip, ror #21 │ │ │ │ + mlaseq r0, r0, r1, ip │ │ │ │ + eorseq pc, r1, r0, asr #2 │ │ │ │ + @ instruction: 0x0030cab8 │ │ │ │ + eorseq ip, r0, r8, asr r1 │ │ │ │ + eorseq ip, r0, r4, lsl #21 │ │ │ │ + eorseq ip, r0, r8, lsr #2 │ │ │ │ + eorseq ip, r0, r0, asr sl │ │ │ │ + ldrsheq ip, [r0], -r4 @ │ │ │ │ + eorseq pc, r1, r0, lsl #1 │ │ │ │ + @ instruction: 0x0030c9f8 │ │ │ │ + mlaseq r0, r8, r0, ip │ │ │ │ + eorseq pc, r1, r4, asr #32 │ │ │ │ + @ instruction: 0x0030c9bc │ │ │ │ + eorseq ip, r0, ip, asr r0 │ │ │ │ + eorseq ip, r0, ip, ror r9 │ │ │ │ + eorseq ip, r0, ip, lsl r0 │ │ │ │ + eorseq ip, r0, r0, asr #18 │ │ │ │ + eorseq fp, r0, r4, ror #31 │ │ │ │ + mlaseq r0, r4, r1, ip │ │ │ │ + eorseq ip, r0, r0, ror #17 │ │ │ │ + eorseq fp, r0, r0, lsl #31 │ │ │ │ + eorseq lr, r1, r0, lsr pc │ │ │ │ + eorseq ip, r0, r8, lsr #17 │ │ │ │ + eorseq fp, r0, r8, asr #30 │ │ │ │ + eorseq ip, r0, r0, ror r8 │ │ │ │ + eorseq fp, r0, r4, lsl pc │ │ │ │ + eorseq ip, r0, ip, lsr r8 │ │ │ │ + eorseq fp, r0, r0, ror #29 │ │ │ │ + eorseq pc, r2, r4, asr r7 @ │ │ │ │ + eorseq r1, r0, r4, asr r8 │ │ │ │ + eorseq r1, r0, r4, lsl r9 │ │ │ │ + strdeq r7, [r5], -r2 │ │ │ │ + eorseq fp, r2, r4, lsr r7 │ │ │ │ + eorseq r1, r0, r0, lsl r9 │ │ │ │ + eorseq r4, r0, r8, lsr sl │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq fp, r2, r8, lsr #12 │ │ │ │ - eorseq r1, r0, r8, asr #16 │ │ │ │ - eorseq r1, r0, r4, ror r8 │ │ │ │ + eorseq fp, r2, r0, lsl r7 │ │ │ │ + eorseq r1, r0, r0, lsr r9 │ │ │ │ + eorseq r1, r0, ip, asr r9 │ │ │ │ │ │ │ │ 000f3c38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ f3d40 │ │ │ │ @@ -169413,18 +169413,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00360eb8 │ │ │ │ eorseq ip, r4, ip, ror r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r4, ip, lsl r3 │ │ │ │ - eorseq pc, r2, r4, asr #8 │ │ │ │ - eorseq r1, r0, r4, asr #10 │ │ │ │ - @ instruction: 0x0030c4f0 │ │ │ │ - andeq r7, r5, pc, ror r3 │ │ │ │ + eorseq pc, r2, ip, lsr #10 │ │ │ │ + eorseq r1, r0, ip, lsr #12 │ │ │ │ + @ instruction: 0x0030c5d8 │ │ │ │ + andeq r7, r5, r8, lsl #7 │ │ │ │ │ │ │ │ 000f3d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1896] @ f44e0 │ │ │ │ @@ -169908,60 +169908,60 @@ │ │ │ │ eorseq ip, r4, r0, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq ip, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0x0030b7b4 │ │ │ │ + eorseq ip, r0, r0, lsl r2 │ │ │ │ + mlaseq r0, ip, r8, fp │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - eorseq ip, r0, r0, lsr r1 │ │ │ │ - ldrsbeq ip, [r0], -r0 @ │ │ │ │ - eorseq fp, r0, ip, asr r7 │ │ │ │ + eorseq ip, r0, r8, lsl r2 │ │ │ │ + @ instruction: 0x0030c1b8 │ │ │ │ + eorseq fp, r0, r4, asr #16 │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ eorseq fp, r4, r4, ror lr │ │ │ │ - eorseq ip, r0, ip, lsl r0 │ │ │ │ - eorseq fp, r0, r8, lsr #13 │ │ │ │ + eorseq ip, r0, r4, lsl #2 │ │ │ │ + mlaseq r0, r0, r7, fp │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - eorseq lr, r1, ip, asr r6 │ │ │ │ - @ instruction: 0x0030bfd8 │ │ │ │ - eorseq fp, r0, r4, ror #12 │ │ │ │ - eorseq fp, r0, r4, lsr #31 │ │ │ │ - eorseq fp, r0, r0, lsr r6 │ │ │ │ + eorseq lr, r1, r4, asr #14 │ │ │ │ + eorseq ip, r0, r0, asr #1 │ │ │ │ + eorseq fp, r0, ip, asr #14 │ │ │ │ + eorseq ip, r0, ip, lsl #1 │ │ │ │ + eorseq fp, r0, r8, lsl r7 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eorseq fp, r0, r0, ror #12 │ │ │ │ - eorseq fp, r0, ip, asr pc │ │ │ │ - eorseq fp, r0, r8, ror #11 │ │ │ │ - eorseq fp, r0, r8, lsr #30 │ │ │ │ - @ instruction: 0x0030b5b4 │ │ │ │ + eorseq fp, r0, r8, asr #14 │ │ │ │ + eorseq ip, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x0030b6d0 │ │ │ │ + eorseq ip, r0, r0, lsl r0 │ │ │ │ + mlaseq r0, ip, r6, fp │ │ │ │ + eorseq fp, r0, r8, lsr #31 │ │ │ │ + eorseq fp, r0, r4, lsr r6 │ │ │ │ + @ instruction: 0x0031e5f4 │ │ │ │ + eorseq fp, r0, r0, ror pc │ │ │ │ + @ instruction: 0x0030b5fc │ │ │ │ + eorseq fp, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x0030b5d4 │ │ │ │ + eorseq fp, r0, r8, lsl pc │ │ │ │ + eorseq fp, r0, r4, lsr #11 │ │ │ │ + @ instruction: 0x0030bef0 │ │ │ │ + eorseq fp, r0, ip, ror r5 │ │ │ │ eorseq fp, r0, r0, asr #29 │ │ │ │ eorseq fp, r0, ip, asr #10 │ │ │ │ - eorseq lr, r1, ip, lsl #10 │ │ │ │ - eorseq fp, r0, r8, lsl #29 │ │ │ │ - eorseq fp, r0, r4, lsl r5 │ │ │ │ - eorseq fp, r0, r0, ror #28 │ │ │ │ - eorseq fp, r0, ip, ror #9 │ │ │ │ - eorseq fp, r0, r0, lsr lr │ │ │ │ - @ instruction: 0x0030b4bc │ │ │ │ - eorseq fp, r0, r8, lsl #28 │ │ │ │ - mlaseq r0, r4, r4, fp │ │ │ │ - @ instruction: 0x0030bdd8 │ │ │ │ - eorseq fp, r0, r4, ror #8 │ │ │ │ - @ instruction: 0x0032ecf4 │ │ │ │ - @ instruction: 0x00300df4 │ │ │ │ - @ instruction: 0x0030bad8 │ │ │ │ - andeq r8, r5, r9, lsl #5 │ │ │ │ - eorseq lr, r2, r8, asr #25 │ │ │ │ - eorseq r0, r0, r8, asr #27 │ │ │ │ - @ instruction: 0x0030bdb4 │ │ │ │ - andeq r8, r5, sp, lsl #5 │ │ │ │ - @ instruction: 0x0032acb0 │ │ │ │ - eorseq r0, r0, ip, lsl #29 │ │ │ │ - @ instruction: 0x00303fb4 │ │ │ │ + @ instruction: 0x0032eddc │ │ │ │ + @ instruction: 0x00300edc │ │ │ │ + eorseq fp, r0, r0, asr #23 │ │ │ │ + muleq r5, r2, r2 │ │ │ │ + @ instruction: 0x0032edb0 │ │ │ │ + @ instruction: 0x00300eb0 │ │ │ │ + mlaseq r0, ip, lr, fp │ │ │ │ + muleq r5, r6, r2 │ │ │ │ + mlaseq r2, r8, sp, sl │ │ │ │ + eorseq r0, r0, r4, ror pc │ │ │ │ + mlaseq r0, ip, r0, r4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000f45c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -170074,26 +170074,26 @@ │ │ │ │ eorseq r0, r6, r0, lsr r5 │ │ │ │ @ instruction: 0x0034b9fc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0034b9dc │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq fp, r4, r0, asr #18 │ │ │ │ - @ instruction: 0x0031e1b4 │ │ │ │ + mlaseq r1, ip, r2, lr │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq fp, r0, ip, lsr #22 │ │ │ │ - @ instruction: 0x0030b1b8 │ │ │ │ + eorseq fp, r0, r4, lsl ip │ │ │ │ + eorseq fp, r0, r0, lsr #5 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - eorseq sl, r2, ip, lsr sl │ │ │ │ - eorseq r0, r0, r8, lsl ip │ │ │ │ - eorseq r3, r0, r0, asr #26 │ │ │ │ + eorseq sl, r2, r4, lsr #22 │ │ │ │ + eorseq r0, r0, r0, lsl #26 │ │ │ │ + eorseq r3, r0, r8, lsr #28 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq sl, r2, r8, lsl sl │ │ │ │ - eorseq r0, r0, r8, lsr ip │ │ │ │ - eorseq r0, r0, r4, ror #24 │ │ │ │ + eorseq sl, r2, r0, lsl #22 │ │ │ │ + eorseq r0, r0, r0, lsr #26 │ │ │ │ + eorseq r0, r0, ip, asr #26 │ │ │ │ │ │ │ │ 000f47c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3552] @ 0xde0 │ │ │ │ sub sp, sp, #520 @ 0x208 │ │ │ │ @@ -170138,15 +170138,15 @@ │ │ │ │ ldr r3, [sp, #516] @ 0x204 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne f4888 │ │ │ │ add sp, sp, #520 @ 0x208 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r0, ip, lsl #21 │ │ │ │ + eorseq fp, r0, r4, ror fp │ │ │ │ eorseq fp, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r4, r4, asr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ mlaseq r4, r4, r7, fp │ │ │ │ │ │ │ │ 000f48a4 : │ │ │ │ @@ -171166,133 +171166,133 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r4, ip, lsr r7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - eorseq fp, r0, r8, asr #9 │ │ │ │ - eorseq r9, r0, r4, lsr r0 │ │ │ │ - eorseq r7, r0, r0, asr r2 │ │ │ │ - eorseq fp, r0, r0, lsl r4 │ │ │ │ - eorseq r8, r0, ip, ror pc │ │ │ │ + @ instruction: 0x0030b5b0 │ │ │ │ + eorseq r9, r0, ip, lsl r1 │ │ │ │ + eorseq r7, r0, r8, lsr r3 │ │ │ │ + @ instruction: 0x0030b4f8 │ │ │ │ + eorseq r9, r0, r4, rrx │ │ │ │ muleq r0, r9, r5 │ │ │ │ - eorseq fp, r0, r8, asr #7 │ │ │ │ - eorseq ip, r1, ip, lsl r2 │ │ │ │ - eorseq fp, r0, r4, lsl #7 │ │ │ │ - @ instruction: 0x00308ef0 │ │ │ │ + @ instruction: 0x0030b4b0 │ │ │ │ + eorseq ip, r1, r4, lsl #6 │ │ │ │ + eorseq fp, r0, ip, ror #8 │ │ │ │ + @ instruction: 0x00308fd8 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eorseq fp, r0, r0, asr #6 │ │ │ │ - eorseq fp, r0, r8, lsl #6 │ │ │ │ - eorseq r8, r0, r4, ror lr │ │ │ │ - eorseq sp, r2, ip, asr #30 │ │ │ │ - eorseq r0, r0, ip, asr #32 │ │ │ │ - ldrsbeq fp, [r0], -r0 @ │ │ │ │ + eorseq fp, r0, r8, lsr #8 │ │ │ │ + @ instruction: 0x0030b3f0 │ │ │ │ + eorseq r8, r0, ip, asr pc │ │ │ │ + eorseq lr, r2, r4, lsr r0 │ │ │ │ + eorseq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0x0030b1b8 │ │ │ │ andeq r5, r0, r4, lsr #2 │ │ │ │ muleq r0, fp, r5 │ │ │ │ - @ instruction: 0x00320db4 │ │ │ │ - eorseq fp, r1, r0, asr #28 │ │ │ │ - eorseq sl, r0, r8, lsr #31 │ │ │ │ - eorseq r8, r0, r4, lsl fp │ │ │ │ - eorseq sl, r0, r8, ror pc │ │ │ │ - eorseq sl, r0, r0, asr #30 │ │ │ │ - eorseq r8, r0, ip, lsr #21 │ │ │ │ - eorseq r6, r0, ip, asr #26 │ │ │ │ - eorseq sl, r0, ip, lsl #30 │ │ │ │ - eorseq r8, r0, r8, ror sl │ │ │ │ - eorseq sl, r0, r0, lsr r9 │ │ │ │ - eorseq sl, r0, r8, lsr #29 │ │ │ │ - eorseq r8, r0, r4, lsl sl │ │ │ │ + mlaseq r2, ip, lr, r0 │ │ │ │ + eorseq fp, r1, r8, lsr #30 │ │ │ │ + mlaseq r0, r0, r0, fp │ │ │ │ + @ instruction: 0x00308bfc │ │ │ │ + eorseq fp, r0, r0, rrx │ │ │ │ + eorseq fp, r0, r8, lsr #32 │ │ │ │ + mlaseq r0, r4, fp, r8 │ │ │ │ + eorseq r6, r0, r4, lsr lr │ │ │ │ + @ instruction: 0x0030aff4 │ │ │ │ + eorseq r8, r0, r0, ror #22 │ │ │ │ + eorseq sl, r0, r8, lsl sl │ │ │ │ + mlaseq r0, r0, pc, sl @ │ │ │ │ + @ instruction: 0x00308afc │ │ │ │ muleq r0, lr, r5 │ │ │ │ - eorseq sl, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x003089d4 │ │ │ │ + eorseq sl, r0, r0, asr pc │ │ │ │ + @ instruction: 0x00308abc │ │ │ │ andeq r0, r0, r3, lsr #11 │ │ │ │ andeq r0, r0, r2, lsr #11 │ │ │ │ - eorseq sl, r0, ip, lsl #29 │ │ │ │ - eorseq fp, r1, r0, lsl #25 │ │ │ │ - eorseq sl, r0, r8, ror #27 │ │ │ │ - eorseq r8, r0, r4, asr r9 │ │ │ │ - eorseq r6, r0, ip, ror #23 │ │ │ │ - eorseq sl, r0, ip, lsr #27 │ │ │ │ - eorseq r8, r0, r8, lsl r9 │ │ │ │ + eorseq sl, r0, r4, ror pc │ │ │ │ + eorseq fp, r1, r8, ror #26 │ │ │ │ + @ instruction: 0x0030aed0 │ │ │ │ + eorseq r8, r0, ip, lsr sl │ │ │ │ + @ instruction: 0x00306cd4 │ │ │ │ + mlaseq r0, r4, lr, sl │ │ │ │ + eorseq r8, r0, r0, lsl #20 │ │ │ │ muleq r0, sp, r5 │ │ │ │ - eorseq sp, r2, ip, lsl ip │ │ │ │ - eoreq pc, pc, ip, lsl sp @ │ │ │ │ - eorseq sl, r0, ip, ror #27 │ │ │ │ + eorseq sp, r2, r4, lsl #26 │ │ │ │ + eoreq pc, pc, r4, lsl #28 │ │ │ │ + @ instruction: 0x0030aed4 │ │ │ │ andeq r5, r0, r2, asr #4 │ │ │ │ - eorseq sl, r0, r0, lsl sp │ │ │ │ + @ instruction: 0x0030adf8 │ │ │ │ + eorseq sl, r0, r0, asr #27 │ │ │ │ + eorseq r8, r0, ip, lsr #18 │ │ │ │ + eorseq sl, r0, ip, ror #15 │ │ │ │ + eorseq sl, r0, r0, ror #26 │ │ │ │ + eorseq r8, r0, ip, asr #17 │ │ │ │ + eorseq sl, r0, r8, lsr sp │ │ │ │ + eorseq r8, r0, r4, lsr #17 │ │ │ │ + eorseq r6, r0, r8, lsl fp │ │ │ │ @ instruction: 0x0030acd8 │ │ │ │ eorseq r8, r0, r4, asr #16 │ │ │ │ - eorseq sl, r0, r4, lsl #14 │ │ │ │ - eorseq sl, r0, r8, ror ip │ │ │ │ - eorseq r8, r0, r4, ror #15 │ │ │ │ - eorseq sl, r0, r0, asr ip │ │ │ │ - @ instruction: 0x003087bc │ │ │ │ - eorseq r6, r0, r0, lsr sl │ │ │ │ - @ instruction: 0x0030abf0 │ │ │ │ - eorseq r8, r0, ip, asr r7 │ │ │ │ - @ instruction: 0x003069fc │ │ │ │ - @ instruction: 0x0030abbc │ │ │ │ - eorseq r8, r0, r8, lsr #14 │ │ │ │ - @ instruction: 0x0030a5b8 │ │ │ │ - eorseq sl, r0, r0, lsr fp │ │ │ │ - mlaseq r0, ip, r6, r8 │ │ │ │ - @ instruction: 0x003068dc │ │ │ │ - mlaseq r0, ip, sl, sl │ │ │ │ - eorseq r8, r0, r8, lsl #12 │ │ │ │ - eorseq sl, r0, r8, ror #20 │ │ │ │ - @ instruction: 0x003085d4 │ │ │ │ - eorseq sp, r2, r0, lsl #18 │ │ │ │ - eoreq pc, pc, r0, lsl #20 │ │ │ │ - eorseq sl, r0, r8, lsr #21 │ │ │ │ + eorseq r6, r0, r4, ror #21 │ │ │ │ + eorseq sl, r0, r4, lsr #25 │ │ │ │ + eorseq r8, r0, r0, lsl r8 │ │ │ │ + eorseq sl, r0, r0, lsr #13 │ │ │ │ + eorseq sl, r0, r8, lsl ip │ │ │ │ + eorseq r8, r0, r4, lsl #15 │ │ │ │ + eorseq r6, r0, r4, asr #19 │ │ │ │ + eorseq sl, r0, r4, lsl #23 │ │ │ │ + @ instruction: 0x003086f0 │ │ │ │ + eorseq sl, r0, r0, asr fp │ │ │ │ + @ instruction: 0x003086bc │ │ │ │ + eorseq sp, r2, r8, ror #19 │ │ │ │ + eoreq pc, pc, r8, ror #21 │ │ │ │ + mlaseq r0, r0, fp, sl │ │ │ │ andeq r5, r0, r8, asr #3 │ │ │ │ - eorseq r6, r0, r4, asr #12 │ │ │ │ - eorseq sl, r0, r4, lsl #16 │ │ │ │ - eorseq r8, r0, r0, ror r3 │ │ │ │ + eorseq r6, r0, ip, lsr #14 │ │ │ │ + eorseq sl, r0, ip, ror #17 │ │ │ │ + eorseq r8, r0, r8, asr r4 │ │ │ │ muleq r0, pc, r5 @ │ │ │ │ - eorseq sl, r0, r8, asr r2 │ │ │ │ - @ instruction: 0x0030a7d0 │ │ │ │ - eorseq r8, r0, ip, lsr r3 │ │ │ │ - eorseq sl, r0, r8, ror r7 │ │ │ │ - eorseq r8, r0, r4, ror #5 │ │ │ │ + eorseq sl, r0, r0, asr #6 │ │ │ │ + @ instruction: 0x0030a8b8 │ │ │ │ + eorseq r8, r0, r4, lsr #8 │ │ │ │ + eorseq sl, r0, r0, ror #16 │ │ │ │ + eorseq r8, r0, ip, asr #7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r0, r4, lsl #11 │ │ │ │ - eorseq sl, r0, r4, asr #14 │ │ │ │ - @ instruction: 0x003082b0 │ │ │ │ + eorseq r6, r0, ip, ror #12 │ │ │ │ + eorseq sl, r0, ip, lsr #16 │ │ │ │ + mlaseq r0, r8, r3, r8 │ │ │ │ andeq r0, r0, r1, lsr #11 │ │ │ │ - @ instruction: 0x0032d5f4 │ │ │ │ - strdeq pc, [pc], -r4 @ │ │ │ │ - eorseq sl, r0, r4, lsl #15 │ │ │ │ + @ instruction: 0x0032d6dc │ │ │ │ + ldrdeq pc, [pc], -ip @ │ │ │ │ + eorseq sl, r0, ip, ror #16 │ │ │ │ andeq r5, r0, r1, lsr r1 │ │ │ │ - eorseq sp, r2, ip, asr #11 │ │ │ │ - eoreq pc, pc, ip, asr #13 │ │ │ │ - eorseq sl, r0, r0, lsl #15 │ │ │ │ + @ instruction: 0x0032d6b4 │ │ │ │ + @ instruction: 0x002ff7b4 │ │ │ │ + eorseq sl, r0, r8, ror #16 │ │ │ │ ldrdeq r5, [r0], -r5 @ │ │ │ │ - eorseq sp, r2, r4, lsr #11 │ │ │ │ - eoreq pc, pc, r4, lsr #13 │ │ │ │ - eorseq sl, r0, r0, lsl #15 │ │ │ │ + eorseq sp, r2, ip, lsl #13 │ │ │ │ + eoreq pc, pc, ip, lsl #15 │ │ │ │ + eorseq sl, r0, r8, ror #16 │ │ │ │ andeq r5, r0, pc, asr #4 │ │ │ │ - eorseq sp, r2, ip, ror r5 │ │ │ │ - eoreq pc, pc, ip, ror r6 @ │ │ │ │ - @ instruction: 0x0030a6f4 │ │ │ │ + eorseq sp, r2, r4, ror #12 │ │ │ │ + eoreq pc, pc, r4, ror #14 │ │ │ │ + @ instruction: 0x0030a7dc │ │ │ │ andeq r5, r0, sp, lsl #2 │ │ │ │ - eorseq sp, r2, r4, asr r5 │ │ │ │ - eoreq pc, pc, r8, asr r6 @ │ │ │ │ - eorseq sl, r0, r4, asr #13 │ │ │ │ - eorseq sp, r2, ip, lsr #10 │ │ │ │ - eoreq pc, pc, ip, lsr #12 │ │ │ │ - eorseq sl, r0, r4, lsl r7 │ │ │ │ + eorseq sp, r2, ip, lsr r6 │ │ │ │ + eoreq pc, pc, r0, asr #14 │ │ │ │ + eorseq sl, r0, ip, lsr #15 │ │ │ │ + eorseq sp, r2, r4, lsl r6 │ │ │ │ + eoreq pc, pc, r4, lsl r7 @ │ │ │ │ + @ instruction: 0x0030a7fc │ │ │ │ andeq r5, r0, r0, ror #4 │ │ │ │ - eorseq sp, r2, r4, lsl #10 │ │ │ │ - eoreq pc, pc, r4, lsl #12 │ │ │ │ - @ instruction: 0x00309db8 │ │ │ │ + eorseq sp, r2, ip, ror #11 │ │ │ │ + eoreq pc, pc, ip, ror #13 │ │ │ │ + eorseq r9, r0, r0, lsr #29 │ │ │ │ andeq r5, r0, r6, ror r1 │ │ │ │ - @ instruction: 0x0032d4dc │ │ │ │ - ldrdeq pc, [pc], -ip @ │ │ │ │ - eorseq sl, r0, r8, ror r6 │ │ │ │ + eorseq sp, r2, r4, asr #11 │ │ │ │ + eoreq pc, pc, r4, asr #13 │ │ │ │ + eorseq sl, r0, r0, ror #14 │ │ │ │ andeq r5, r0, r3, lsl #3 │ │ │ │ ldr r3, [pc, #-152] @ f59e4 │ │ │ │ ldr r0, [pc, #-192] @ f59c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-204] @ f59c4 │ │ │ │ @@ -171517,18 +171517,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0034a2f4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r4, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r0, r0, ror #30 │ │ │ │ + eorseq sl, r0, r8, asr #32 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0030a4d0 │ │ │ │ - eorseq r8, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x0030a5b8 │ │ │ │ + eorseq r8, r0, r4, lsr #2 │ │ │ │ muleq r0, r7, r5 │ │ │ │ │ │ │ │ 000f5e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171677,25 +171677,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0034a1bc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000005b5 │ │ │ │ - eorseq sl, r0, r8, ror #7 │ │ │ │ - eorseq sl, r0, ip, lsr #7 │ │ │ │ - @ instruction: 0x0030a3b8 │ │ │ │ - eorseq r7, r0, r0, asr #28 │ │ │ │ - @ instruction: 0x0030a3b4 │ │ │ │ - eorseq r7, r0, ip, lsl #28 │ │ │ │ - eorseq sl, r0, r4, lsl #7 │ │ │ │ - @ instruction: 0x00307ddc │ │ │ │ - eorseq sp, r2, r0, lsl r1 │ │ │ │ - eoreq pc, pc, r0, lsl r2 @ │ │ │ │ - eorseq sl, r0, r4, ror #6 │ │ │ │ + @ instruction: 0x0030a4d0 │ │ │ │ + mlaseq r0, r4, r4, sl │ │ │ │ + eorseq sl, r0, r0, lsr #9 │ │ │ │ + eorseq r7, r0, r8, lsr #30 │ │ │ │ + mlaseq r0, ip, r4, sl │ │ │ │ + @ instruction: 0x00307ef4 │ │ │ │ + eorseq sl, r0, ip, ror #8 │ │ │ │ + eorseq r7, r0, r4, asr #29 │ │ │ │ + @ instruction: 0x0032d1f8 │ │ │ │ + strdeq pc, [pc], -r8 @ │ │ │ │ + eorseq sl, r0, ip, asr #8 │ │ │ │ andeq r5, r0, ip, lsl r9 │ │ │ │ │ │ │ │ 000f60b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171758,18 +171758,18 @@ │ │ │ │ b f6140 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r4, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, r4, lsl sl │ │ │ │ eorseq r9, r4, r0, ror #29 │ │ │ │ @ instruction: 0x00349eb0 │ │ │ │ - eorseq r2, r0, r4, lsr #31 │ │ │ │ + eorseq r3, r0, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sl, r0, r0, lsr #4 │ │ │ │ - eorseq r7, r0, r8, ror ip │ │ │ │ + eorseq sl, r0, r8, lsl #6 │ │ │ │ + eorseq r7, r0, r0, ror #26 │ │ │ │ @ instruction: 0x000005b5 │ │ │ │ │ │ │ │ 000f61d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -171943,31 +171943,31 @@ │ │ │ │ b f62f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b f6478 │ │ │ │ eorseq r9, r4, r8, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r0, r0, lsr #24 │ │ │ │ - eorseq r7, r0, ip, ror fp │ │ │ │ + eorseq r7, r0, r8, lsl #26 │ │ │ │ + eorseq r7, r0, r4, ror #24 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ + eorseq r7, r0, r8, lsr #25 │ │ │ │ + eorseq r7, r0, r4, lsl #24 │ │ │ │ + @ instruction: 0x00307bfc │ │ │ │ + eorseq r7, r0, r8, asr fp │ │ │ │ + andeq r0, r0, sp, lsr #12 │ │ │ │ eorseq r7, r0, r0, asr #23 │ │ │ │ + eorseq sl, r0, r8, lsl #1 │ │ │ │ + ldrsheq sl, [r0], -r4 @ │ │ │ │ eorseq r7, r0, ip, lsl fp │ │ │ │ - eorseq r7, r0, r4, lsl fp │ │ │ │ - eorseq r7, r0, r0, ror sl │ │ │ │ - andeq r0, r0, sp, lsr #12 │ │ │ │ - @ instruction: 0x00307ad8 │ │ │ │ - eorseq r9, r0, r0, lsr #31 │ │ │ │ - eorseq sl, r0, ip │ │ │ │ - eorseq r7, r0, r4, lsr sl │ │ │ │ - eorseq r9, r0, r0, ror #31 │ │ │ │ - @ instruction: 0x00309ff4 │ │ │ │ - mlaseq r0, r8, sl, r7 │ │ │ │ - @ instruction: 0x003079f4 │ │ │ │ + eorseq sl, r0, r8, asr #1 │ │ │ │ + ldrsbeq sl, [r0], -ip @ │ │ │ │ + eorseq r7, r0, r0, lsl #23 │ │ │ │ + @ instruction: 0x00307adc │ │ │ │ │ │ │ │ 000f64dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #172] @ f65a0 │ │ │ │ @@ -172081,18 +172081,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0035e4f0 │ │ │ │ eorseq r9, r4, r8, asr #19 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - eorseq r7, r0, ip, lsr #16 │ │ │ │ + eorseq r7, r0, r4, lsl r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mlaseq r0, r4, sp, r9 │ │ │ │ - eorseq r7, r0, r4, lsl #15 │ │ │ │ + eorseq r9, r0, ip, ror lr │ │ │ │ + eorseq r7, r0, ip, ror #16 │ │ │ │ │ │ │ │ 000f66b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ f66f8 │ │ │ │ @@ -172177,18 +172177,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r4, ip, asr #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035e3bc │ │ │ │ mlaseq r4, r4, r8, r9 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ eorseq r9, r4, ip, asr r8 │ │ │ │ - eorseq r7, r0, ip, asr #13 │ │ │ │ + @ instruction: 0x003077b4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r0, r0, asr #24 │ │ │ │ - eorseq r7, r0, r4, lsr #12 │ │ │ │ + eorseq r9, r0, r8, lsr #26 │ │ │ │ + eorseq r7, r0, ip, lsl #14 │ │ │ │ │ │ │ │ 000f6828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -172336,18 +172336,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r4, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, ip, ror #2 │ │ │ │ eorseq r9, r4, ip, lsr #12 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ @ instruction: 0x003495f0 │ │ │ │ - eorseq r7, r0, r0, ror #8 │ │ │ │ + eorseq r7, r0, r8, asr #10 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x003099dc │ │ │ │ - @ instruction: 0x003073b8 │ │ │ │ + eorseq r9, r0, r4, asr #21 │ │ │ │ + eorseq r7, r0, r0, lsr #9 │ │ │ │ │ │ │ │ 000f6a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1500] @ f7088 │ │ │ │ @@ -172733,61 +172733,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ mlaseq r4, r4, r3, r9 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq r9, r0, r8, ror r7 │ │ │ │ - eorseq ip, r2, r0, asr #8 │ │ │ │ - eoreq lr, pc, r0, asr #10 │ │ │ │ - eoreq lr, pc, r4, ror r5 @ │ │ │ │ + eorseq r9, r0, r0, ror #16 │ │ │ │ + eorseq ip, r2, r8, lsr #10 │ │ │ │ + eoreq lr, pc, r8, lsr #12 │ │ │ │ + eoreq lr, pc, ip, asr r6 @ │ │ │ │ andeq r6, r0, r5, ror r1 │ │ │ │ - eorseq ip, r2, ip, lsl #5 │ │ │ │ - eoreq lr, pc, ip, lsl #7 │ │ │ │ - eorseq r9, r0, ip, asr r5 │ │ │ │ + eorseq ip, r2, r4, ror r3 │ │ │ │ + eoreq lr, pc, r4, ror r4 @ │ │ │ │ + eorseq r9, r0, r4, asr #12 │ │ │ │ andeq r6, r0, r8, ror r1 │ │ │ │ - eorseq ip, r2, r4, ror #4 │ │ │ │ - eoreq lr, pc, r4, ror #6 │ │ │ │ - eorseq r9, r0, r8, lsr #10 │ │ │ │ + eorseq ip, r2, ip, asr #6 │ │ │ │ + eoreq lr, pc, ip, asr #8 │ │ │ │ + eorseq r9, r0, r0, lsl r6 │ │ │ │ andeq r6, r0, r7, ror r1 │ │ │ │ - eorseq ip, r2, ip, lsr r2 │ │ │ │ - eoreq lr, pc, ip, lsr r3 @ │ │ │ │ - eorseq r9, r0, ip, lsl #10 │ │ │ │ + eorseq ip, r2, r4, lsr #6 │ │ │ │ + eoreq lr, pc, r4, lsr #8 │ │ │ │ + @ instruction: 0x003095f4 │ │ │ │ andeq r6, r0, sp, ror r1 │ │ │ │ - eorseq ip, r2, r4, lsl r2 │ │ │ │ - eoreq lr, pc, r4, lsl r3 @ │ │ │ │ - @ instruction: 0x003094d8 │ │ │ │ + @ instruction: 0x0032c2fc │ │ │ │ + strdeq lr, [pc], -ip @ │ │ │ │ + eorseq r9, r0, r0, asr #11 │ │ │ │ andeq r6, r0, ip, ror r1 │ │ │ │ - eorseq ip, r2, ip, ror #3 │ │ │ │ - eoreq lr, pc, ip, ror #5 │ │ │ │ - eorseq r9, r0, r4, lsr #9 │ │ │ │ + @ instruction: 0x0032c2d4 │ │ │ │ + ldrdeq lr, [pc], -r4 @ │ │ │ │ + eorseq r9, r0, ip, lsl #11 │ │ │ │ andeq r6, r0, fp, ror r1 │ │ │ │ - eorseq ip, r2, r4, asr #3 │ │ │ │ - eoreq lr, pc, r4, asr #5 │ │ │ │ - eorseq r9, r0, ip, ror r4 │ │ │ │ + eorseq ip, r2, ip, lsr #5 │ │ │ │ + eoreq lr, pc, ip, lsr #7 │ │ │ │ + eorseq r9, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r6, ror r1 │ │ │ │ - mlaseq r2, ip, r1, ip │ │ │ │ - mlaeq pc, ip, r2, lr @ │ │ │ │ - eorseq r9, r0, r4, asr r4 │ │ │ │ + eorseq ip, r2, r4, lsl #5 │ │ │ │ + eoreq lr, pc, r4, lsl #7 │ │ │ │ + eorseq r9, r0, ip, lsr r5 │ │ │ │ andeq r6, r0, lr, asr r1 │ │ │ │ - eorseq ip, r2, r0, ror r1 │ │ │ │ - eoreq lr, pc, r0, ror r2 @ │ │ │ │ - eorseq r9, r0, r0, asr #8 │ │ │ │ + eorseq ip, r2, r8, asr r2 │ │ │ │ + eoreq lr, pc, r8, asr r3 @ │ │ │ │ + eorseq r9, r0, r8, lsr #10 │ │ │ │ andeq r6, r0, r0, ror #2 │ │ │ │ - eorseq r8, r2, r4, asr r1 │ │ │ │ - eoreq lr, pc, r4, ror r3 @ │ │ │ │ - eoreq lr, pc, r0, lsr #7 │ │ │ │ - eorseq ip, r2, r0, lsr #2 │ │ │ │ - eoreq lr, pc, r0, lsr #4 │ │ │ │ - eorseq r9, r0, r4, ror #7 │ │ │ │ + eorseq r8, r2, ip, lsr r2 │ │ │ │ + eoreq lr, pc, ip, asr r4 @ │ │ │ │ + eoreq lr, pc, r8, lsl #9 │ │ │ │ + eorseq ip, r2, r8, lsl #4 │ │ │ │ + eoreq lr, pc, r8, lsl #6 │ │ │ │ + eorseq r9, r0, ip, asr #9 │ │ │ │ andeq r6, r0, pc, asr r1 │ │ │ │ - eorseq r8, r2, r8, lsl #2 │ │ │ │ - eoreq lr, pc, r4, ror #5 │ │ │ │ - eorseq r1, r0, ip, lsl #8 │ │ │ │ + @ instruction: 0x003281f0 │ │ │ │ + eoreq lr, pc, ip, asr #7 │ │ │ │ + @ instruction: 0x003014f4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000f7170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -172828,18 +172828,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r5, r4, ror r9 │ │ │ │ eorseq r8, r4, ip, asr #28 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - @ instruction: 0x00306cb0 │ │ │ │ + mlaseq r0, r8, sp, r6 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r0, r8, ror r2 │ │ │ │ - eorseq r6, r0, r8, lsl #24 │ │ │ │ + eorseq r9, r0, r0, ror #6 │ │ │ │ + @ instruction: 0x00306cf0 │ │ │ │ │ │ │ │ 000f7234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -172920,22 +172920,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ b f7340 │ │ │ │ eorseq r8, r4, r0, lsr #27 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r9, r0, ip, ror #2 │ │ │ │ - eorseq r9, r0, r0, asr r1 │ │ │ │ - eorseq r9, r0, r0, ror #2 │ │ │ │ - mlaseq r0, ip, fp, r6 │ │ │ │ - eorseq r9, r0, ip, lsr #2 │ │ │ │ - eorseq r9, r0, ip, asr #2 │ │ │ │ - eorseq r9, r0, r0, lsr #2 │ │ │ │ - eorseq r6, r0, ip, asr fp │ │ │ │ + eorseq r9, r0, r4, asr r2 │ │ │ │ + eorseq r9, r0, r8, lsr r2 │ │ │ │ + eorseq r9, r0, r8, asr #4 │ │ │ │ + eorseq r6, r0, r4, lsl #25 │ │ │ │ + eorseq r9, r0, r4, lsl r2 │ │ │ │ + eorseq r9, r0, r4, lsr r2 │ │ │ │ + eorseq r9, r0, r8, lsl #4 │ │ │ │ + eorseq r6, r0, r4, asr #24 │ │ │ │ │ │ │ │ 000f73ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -172990,18 +172990,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r5, r8, lsr r7 │ │ │ │ eorseq r8, r4, r0, lsl ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r4, r0, r0, ror lr │ │ │ │ + eorseq r4, r0, r8, asr pc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r9, r0, r4, lsr r0 │ │ │ │ - eorseq r6, r0, r0, ror #20 │ │ │ │ + eorseq r9, r0, ip, lsl r1 │ │ │ │ + eorseq r6, r0, r8, asr #22 │ │ │ │ │ │ │ │ 000f74ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ @@ -173047,18 +173047,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ eorseq r8, r4, ip, lsr #22 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r8, r0, r8, lsl #31 │ │ │ │ - eorseq r8, r0, r0, lsl #31 │ │ │ │ - eorseq r8, r0, ip, lsr pc │ │ │ │ - eorseq r6, r0, r8, ror r9 │ │ │ │ + eorseq r9, r0, r0, ror r0 │ │ │ │ + eorseq r9, r0, r8, rrx │ │ │ │ + eorseq r9, r0, r4, lsr #32 │ │ │ │ + eorseq r6, r0, r0, ror #20 │ │ │ │ │ │ │ │ 000f7588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -173113,18 +173113,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r5, ip, asr r5 │ │ │ │ eorseq r8, r4, r4, lsr sl │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r0, r4, ip, r4 │ │ │ │ + eorseq r4, r0, ip, ror sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mlaseq r0, r8, lr, r8 │ │ │ │ - eorseq r6, r0, r4, lsl #17 │ │ │ │ + eorseq r8, r0, r0, lsl #31 │ │ │ │ + eorseq r6, r0, ip, ror #18 │ │ │ │ │ │ │ │ 000f7688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #1668] @ f7d24 │ │ │ │ @@ -173552,58 +173552,58 @@ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ - @ instruction: 0x00308bb8 │ │ │ │ - @ instruction: 0x003065d4 │ │ │ │ + eorseq r8, r0, r0, lsr #25 │ │ │ │ + @ instruction: 0x003066bc │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r0, ip, asr #15 │ │ │ │ - @ instruction: 0x00308adc │ │ │ │ - @ instruction: 0x003064f8 │ │ │ │ + @ instruction: 0x003068b4 │ │ │ │ + eorseq r8, r0, r4, asr #23 │ │ │ │ + eorseq r6, r0, r0, ror #11 │ │ │ │ eorseq r8, r4, r8, asr #11 │ │ │ │ - eorseq r6, r0, r0, asr r5 │ │ │ │ - eorseq r6, r0, r4, lsl #9 │ │ │ │ - eorseq r8, r0, r8, ror #20 │ │ │ │ + eorseq r6, r0, r8, lsr r6 │ │ │ │ + eorseq r6, r0, ip, ror #10 │ │ │ │ + eorseq r8, r0, r0, asr fp │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - eorseq r3, r1, r8, asr #13 │ │ │ │ - eorseq r6, r0, r8, lsr r4 │ │ │ │ - eorseq r8, r0, ip, lsl sl │ │ │ │ - eorseq r8, r0, ip, lsr #20 │ │ │ │ + @ instruction: 0x003137b0 │ │ │ │ + eorseq r6, r0, r0, lsr #10 │ │ │ │ + eorseq r8, r0, r4, lsl #22 │ │ │ │ + eorseq r8, r0, r4, lsl fp │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - @ instruction: 0x003089dc │ │ │ │ - eorseq r8, r0, r4, lsr #19 │ │ │ │ - eorseq r6, r0, r0, asr #7 │ │ │ │ - eorseq r8, r0, r8, ror r9 │ │ │ │ - mlaseq r0, r4, r3, r6 │ │ │ │ - eorseq r8, r0, r8, asr r9 │ │ │ │ - eorseq r6, r0, r4, ror r3 │ │ │ │ - eorseq r8, r0, r0, lsr r9 │ │ │ │ - eorseq r6, r0, ip, asr #6 │ │ │ │ - eorseq r1, r0, r8, lsr r5 │ │ │ │ - eorseq r8, r0, r4, lsl #18 │ │ │ │ - eorseq r6, r0, r0, lsr #6 │ │ │ │ - @ instruction: 0x003088dc │ │ │ │ - @ instruction: 0x003062f8 │ │ │ │ + eorseq r8, r0, r4, asr #21 │ │ │ │ + eorseq r8, r0, ip, lsl #21 │ │ │ │ + eorseq r6, r0, r8, lsr #9 │ │ │ │ + eorseq r8, r0, r0, ror #20 │ │ │ │ + eorseq r6, r0, ip, ror r4 │ │ │ │ + eorseq r8, r0, r0, asr #20 │ │ │ │ + eorseq r6, r0, ip, asr r4 │ │ │ │ + eorseq r8, r0, r8, lsl sl │ │ │ │ + eorseq r6, r0, r4, lsr r4 │ │ │ │ + eorseq r1, r0, r0, lsr #12 │ │ │ │ + eorseq r8, r0, ip, ror #19 │ │ │ │ + eorseq r6, r0, r8, lsl #8 │ │ │ │ + eorseq r8, r0, r4, asr #19 │ │ │ │ + eorseq r6, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq sp, pc, r4, lsr #23 │ │ │ │ - eorseq r8, r0, r8, lsl #17 │ │ │ │ - eorseq r6, r0, r4, lsr #5 │ │ │ │ + eoreq sp, pc, ip, lsl #25 │ │ │ │ + eorseq r8, r0, r0, ror r9 │ │ │ │ + eorseq r6, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - eorseq r8, r0, r4, lsr #17 │ │ │ │ - eorseq r8, r0, r0, asr #16 │ │ │ │ - eorseq r6, r0, ip, asr r2 │ │ │ │ - eorseq r8, r0, r0, lsr #16 │ │ │ │ - eorseq r6, r0, ip, lsr r2 │ │ │ │ - eorseq fp, r2, r0, ror #8 │ │ │ │ - eoreq sp, pc, r0, ror #10 │ │ │ │ - mlaseq r0, ip, r4, r8 │ │ │ │ + eorseq r8, r0, ip, lsl #19 │ │ │ │ + eorseq r8, r0, r8, lsr #18 │ │ │ │ + eorseq r6, r0, r4, asr #6 │ │ │ │ + eorseq r8, r0, r8, lsl #18 │ │ │ │ + eorseq r6, r0, r4, lsr #6 │ │ │ │ + eorseq fp, r2, r8, asr #10 │ │ │ │ + eoreq sp, pc, r8, asr #12 │ │ │ │ + eorseq r8, r0, r4, lsl #11 │ │ │ │ muleq r0, r6, r7 │ │ │ │ │ │ │ │ 000f7e00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -173687,18 +173687,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r4, ip, r1, r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r8, r4, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r0, r8, asr #32 │ │ │ │ + eorseq r6, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - @ instruction: 0x003085d0 │ │ │ │ - eorseq r5, r0, ip, ror #31 │ │ │ │ + @ instruction: 0x003086b8 │ │ │ │ + ldrsbeq r6, [r0], -r4 @ │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ │ │ │ │ 000f7f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173934,37 +173934,37 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r4, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r8, r0, r0, lsl #8 │ │ │ │ - eorseq r5, r0, r8, lsr #27 │ │ │ │ + eorseq r8, r0, r8, ror #9 │ │ │ │ + mlaseq r0, r0, lr, r5 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - @ instruction: 0x003083b8 │ │ │ │ - eorseq r5, r0, r0, ror #26 │ │ │ │ + eorseq r8, r0, r0, lsr #9 │ │ │ │ + eorseq r5, r0, r8, asr #28 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ - eorseq sl, r2, r8, ror pc │ │ │ │ - eoreq sp, pc, r8, ror r0 @ │ │ │ │ - eoreq sp, pc, r0, lsr #2 │ │ │ │ + eorseq fp, r2, r0, rrx │ │ │ │ + eoreq sp, pc, r0, ror #2 │ │ │ │ + eoreq sp, pc, r8, lsl #4 │ │ │ │ andeq sp, r0, r7, asr r8 │ │ │ │ - eorseq r7, r0, ip, ror #21 │ │ │ │ - eorseq r8, r0, r0, asr #6 │ │ │ │ - eorseq r5, r0, r4, ror #25 │ │ │ │ - eorseq r5, r0, ip, ror #30 │ │ │ │ - eorseq r8, r0, r0, lsl #6 │ │ │ │ - eorseq r5, r0, r8, lsr #25 │ │ │ │ - eorseq sl, r2, ip, lsl #29 │ │ │ │ - eoreq ip, pc, ip, lsl #31 │ │ │ │ - @ instruction: 0x00305db8 │ │ │ │ + @ instruction: 0x00307bd4 │ │ │ │ + eorseq r8, r0, r8, lsr #8 │ │ │ │ + eorseq r5, r0, ip, asr #27 │ │ │ │ + eorseq r6, r0, r4, asr r0 │ │ │ │ + eorseq r8, r0, r8, ror #7 │ │ │ │ + mlaseq r0, r0, sp, r5 │ │ │ │ + eorseq sl, r2, r4, ror pc │ │ │ │ + eoreq sp, pc, r4, ror r0 @ │ │ │ │ + eorseq r5, r0, r0, lsr #29 │ │ │ │ andeq sp, r0, r5, ror r8 │ │ │ │ - eorseq sl, r2, r4, ror #28 │ │ │ │ - eoreq ip, pc, r4, ror #30 │ │ │ │ - eoreq sp, pc, r4, lsr #32 │ │ │ │ + eorseq sl, r2, ip, asr #30 │ │ │ │ + eoreq sp, pc, ip, asr #32 │ │ │ │ + eoreq sp, pc, ip, lsl #2 │ │ │ │ andeq sp, r0, r4, ror #16 │ │ │ │ │ │ │ │ 000f8394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174048,18 +174048,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r4, r8, lsl #24 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ mlaseq r4, r4, fp, r7 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00305ab4 │ │ │ │ + mlaseq r0, ip, fp, r5 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - ldrheq r8, [r0], -r0 @ │ │ │ │ - eorseq r5, r0, r8, asr sl │ │ │ │ + mlaseq r0, r8, r1, r8 │ │ │ │ + eorseq r5, r0, r0, asr #22 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ │ │ │ │ 000f8508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174262,35 +174262,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00347ad4 │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r7, r0, r8, lsl #30 │ │ │ │ - @ instruction: 0x00307edc │ │ │ │ - @ instruction: 0x003059dc │ │ │ │ + @ instruction: 0x00307ff0 │ │ │ │ + eorseq r7, r0, r4, asr #31 │ │ │ │ + eorseq r5, r0, r4, asr #21 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - mlaseq r0, r8, lr, r7 │ │ │ │ - mlaseq r0, r0, r9, r5 │ │ │ │ - eorseq r7, r0, ip, ror #28 │ │ │ │ - eorseq r7, r0, r0, ror lr │ │ │ │ - eorseq r7, r0, r0, lsr lr │ │ │ │ - eorseq r5, r0, r8, lsr #18 │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eoreq sp, pc, r4, lsr #3 │ │ │ │ - eorseq r7, r0, r0, asr #27 │ │ │ │ - @ instruction: 0x003058b4 │ │ │ │ - eorseq sl, r2, r4, ror r9 │ │ │ │ - eoreq ip, pc, r4, ror sl @ │ │ │ │ - eorseq r7, r0, r8, asr #27 │ │ │ │ + eorseq r7, r0, r0, lsl #31 │ │ │ │ + eorseq r5, r0, r8, ror sl │ │ │ │ + eorseq r7, r0, r4, asr pc │ │ │ │ + eorseq r7, r0, r8, asr pc │ │ │ │ + eorseq r7, r0, r8, lsl pc │ │ │ │ + eorseq r5, r0, r0, lsl sl │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq sp, pc, ip, lsl #5 │ │ │ │ + eorseq r7, r0, r8, lsr #29 │ │ │ │ + mlaseq r0, ip, r9, r5 │ │ │ │ + eorseq sl, r2, ip, asr sl │ │ │ │ + eoreq ip, pc, ip, asr fp @ │ │ │ │ + @ instruction: 0x00307eb0 │ │ │ │ strdeq lr, [r0], -sl │ │ │ │ - eorseq sl, r2, ip, asr #18 │ │ │ │ - eoreq ip, pc, ip, asr #20 │ │ │ │ - eoreq ip, pc, r4, lsr #22 │ │ │ │ + eorseq sl, r2, r4, lsr sl │ │ │ │ + eoreq ip, pc, r4, lsr fp @ │ │ │ │ + eoreq ip, pc, ip, lsl #24 │ │ │ │ andeq lr, r0, lr, asr #27 │ │ │ │ │ │ │ │ 000f889c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174362,20 +174362,20 @@ │ │ │ │ b f8978 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq ip, r5, r4, asr r2 │ │ │ │ eorseq r7, r4, r8, lsl r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003476f8 │ │ │ │ @ instruction: 0x003476b4 │ │ │ │ - eorseq r9, r1, r4, lsr #30 │ │ │ │ + eorseq sl, r1, ip │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - @ instruction: 0x00307bf4 │ │ │ │ - eorseq r5, r0, ip, ror #13 │ │ │ │ + @ instruction: 0x00307cdc │ │ │ │ + @ instruction: 0x003057d4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - eorseq r0, r0, ip, ror #14 │ │ │ │ + eorseq r0, r0, r4, asr r8 │ │ │ │ │ │ │ │ 000f89e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ @@ -174596,39 +174596,39 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ b f8d18 │ │ │ │ @ instruction: 0x003475f4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r7, r0, r8, asr #21 │ │ │ │ - eorseq r5, r0, r0, ror #10 │ │ │ │ + @ instruction: 0x00307bb0 │ │ │ │ + eorseq r5, r0, r8, asr #12 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - eorseq r7, r0, r4, asr #19 │ │ │ │ - eorseq sp, r1, ip, asr #17 │ │ │ │ - @ instruction: 0x003079bc │ │ │ │ - eorseq r5, r0, ip, asr r4 │ │ │ │ - eorseq r7, r0, ip, ror r9 │ │ │ │ - eoreq pc, pc, r8, ror #19 │ │ │ │ - eorseq r7, r0, r4, ror r9 │ │ │ │ - eorseq r5, r0, r4, lsl r4 │ │ │ │ - eorseq r7, r0, r8, asr r9 │ │ │ │ - @ instruction: 0x003053f0 │ │ │ │ - eorseq r7, r0, r8, lsl r9 │ │ │ │ - eoreq pc, pc, r4, lsl #19 │ │ │ │ - eorseq r7, r0, r0, lsl r9 │ │ │ │ - @ instruction: 0x003053b0 │ │ │ │ - eorseq sp, r1, r0, ror #15 │ │ │ │ - @ instruction: 0x003078d0 │ │ │ │ - eorseq r5, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x003078d8 │ │ │ │ - eorseq r9, r1, r4, ror #22 │ │ │ │ - mlaseq r0, r8, r8, r7 │ │ │ │ - eorseq r5, r0, r0, lsr r3 │ │ │ │ + eorseq r7, r0, ip, lsr #21 │ │ │ │ + @ instruction: 0x0031d9b4 │ │ │ │ + eorseq r7, r0, r4, lsr #21 │ │ │ │ + eorseq r5, r0, r4, asr #10 │ │ │ │ + eorseq r7, r0, r4, ror #20 │ │ │ │ + ldrdeq pc, [pc], -r0 @ │ │ │ │ + eorseq r7, r0, ip, asr sl │ │ │ │ + @ instruction: 0x003054fc │ │ │ │ + eorseq r7, r0, r0, asr #20 │ │ │ │ + @ instruction: 0x003054d8 │ │ │ │ + eorseq r7, r0, r0, lsl #20 │ │ │ │ + eoreq pc, pc, ip, ror #20 │ │ │ │ + @ instruction: 0x003079f8 │ │ │ │ + mlaseq r0, r8, r4, r5 │ │ │ │ + eorseq sp, r1, r8, asr #17 │ │ │ │ + @ instruction: 0x003079b8 │ │ │ │ + eorseq r5, r0, r8, asr r4 │ │ │ │ + eorseq r7, r0, r0, asr #19 │ │ │ │ + eorseq r9, r1, ip, asr #24 │ │ │ │ + eorseq r7, r0, r0, lsl #19 │ │ │ │ + eorseq r5, r0, r8, lsl r4 │ │ │ │ b f89e4 │ │ │ │ │ │ │ │ 000f8dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ @@ -175653,207 +175653,207 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b f9024 │ │ │ │ eorseq r7, r4, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003471f4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ - eorseq r6, r0, ip, ror #9 │ │ │ │ - @ instruction: 0x00303ff8 │ │ │ │ + @ instruction: 0x003065d4 │ │ │ │ + eorseq r4, r0, r0, ror #1 │ │ │ │ @ instruction: 0x00345eb8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r0, r4, ror r4 │ │ │ │ - eorseq r6, r0, r4, ror #8 │ │ │ │ - eorseq r6, r0, r8, ror #8 │ │ │ │ - eorseq r3, r0, r0, lsl #31 │ │ │ │ - eorseq r6, r0, ip, asr #8 │ │ │ │ - eorseq r3, r0, r8, asr pc │ │ │ │ - eorseq r6, r0, ip, lsl r4 │ │ │ │ - eorseq r3, r0, r8, lsr #30 │ │ │ │ - eorseq r6, r0, ip, ror #7 │ │ │ │ - @ instruction: 0x00303ef8 │ │ │ │ + eorseq r6, r0, ip, asr r5 │ │ │ │ + eorseq r6, r0, ip, asr #10 │ │ │ │ + eorseq r6, r0, r0, asr r5 │ │ │ │ + eorseq r4, r0, r8, rrx │ │ │ │ + eorseq r6, r0, r4, lsr r5 │ │ │ │ + eorseq r4, r0, r0, asr #32 │ │ │ │ + eorseq r6, r0, r4, lsl #10 │ │ │ │ + eorseq r4, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0x003064d4 │ │ │ │ + eorseq r3, r0, r0, ror #31 │ │ │ │ andeq r0, r0, fp, lsr r2 │ │ │ │ - eorseq r6, r0, r4, asr #7 │ │ │ │ - @ instruction: 0x00303ed0 │ │ │ │ + eorseq r6, r0, ip, lsr #9 │ │ │ │ + @ instruction: 0x00303fb8 │ │ │ │ andeq r0, r0, sp, lsr r2 │ │ │ │ - mlaseq r0, ip, r3, r6 │ │ │ │ - eorseq r3, r0, r8, lsr #29 │ │ │ │ + eorseq r6, r0, r4, lsl #9 │ │ │ │ + mlaseq r0, r0, pc, r3 @ │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ - eorseq r6, r0, r0, ror #6 │ │ │ │ - eorseq r3, r0, ip, ror #28 │ │ │ │ - eorseq r6, r0, r4, lsl r3 │ │ │ │ - eorseq r3, r0, r0, lsr #28 │ │ │ │ - eorseq r6, r0, ip, asr #5 │ │ │ │ - @ instruction: 0x00303dd8 │ │ │ │ - eorseq r6, r0, r4, lsr #5 │ │ │ │ - @ instruction: 0x00303db0 │ │ │ │ - muleq r0, r4, fp │ │ │ │ - eorseq r6, r0, ip, ror r2 │ │ │ │ - eorseq r3, r0, r8, lsl #27 │ │ │ │ - eorseq r6, r0, ip, asr r2 │ │ │ │ - eorseq r3, r0, r8, ror #26 │ │ │ │ - eorseq r6, r0, r8, lsr r2 │ │ │ │ - eorseq r3, r0, r4, asr #26 │ │ │ │ - eorseq r6, r0, r0, lsl #4 │ │ │ │ - eorseq r3, r0, ip, lsl #26 │ │ │ │ + eorseq r6, r0, r8, asr #8 │ │ │ │ + eorseq r3, r0, r4, asr pc │ │ │ │ + @ instruction: 0x003063fc │ │ │ │ + eorseq r3, r0, r8, lsl #30 │ │ │ │ + @ instruction: 0x003063b4 │ │ │ │ + eorseq r3, r0, r0, asr #29 │ │ │ │ + eorseq r6, r0, ip, lsl #7 │ │ │ │ + mlaseq r0, r8, lr, r3 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + eorseq r6, r0, r4, ror #6 │ │ │ │ + eorseq r3, r0, r0, ror lr │ │ │ │ + eorseq r6, r0, r4, asr #6 │ │ │ │ + eorseq r3, r0, r0, asr lr │ │ │ │ + eorseq r6, r0, r0, lsr #6 │ │ │ │ + eorseq r3, r0, ip, lsr #28 │ │ │ │ + eorseq r6, r0, r8, ror #5 │ │ │ │ + @ instruction: 0x00303df4 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ - @ instruction: 0x003061b4 │ │ │ │ - eorseq r3, r0, r0, asr #25 │ │ │ │ - mlaseq r0, r0, r1, r6 │ │ │ │ - mlaseq r0, ip, ip, r3 │ │ │ │ - eorseq r6, r0, ip, ror #2 │ │ │ │ - eorseq r3, r0, r8, ror ip │ │ │ │ - eorseq r6, r0, r8, asr #2 │ │ │ │ - eorseq r3, r0, r4, asr ip │ │ │ │ - eorseq r6, r0, r4, lsr #2 │ │ │ │ - eorseq r3, r0, r0, lsr ip │ │ │ │ - eorseq r6, r0, r4, lsl #2 │ │ │ │ - eorseq r3, r0, r0, lsl ip │ │ │ │ + mlaseq r0, ip, r2, r6 │ │ │ │ + eorseq r3, r0, r8, lsr #27 │ │ │ │ + eorseq r6, r0, r8, ror r2 │ │ │ │ + eorseq r3, r0, r4, lsl #27 │ │ │ │ + eorseq r6, r0, r4, asr r2 │ │ │ │ + eorseq r3, r0, r0, ror #26 │ │ │ │ + eorseq r6, r0, r0, lsr r2 │ │ │ │ + eorseq r3, r0, ip, lsr sp │ │ │ │ + eorseq r6, r0, ip, lsl #4 │ │ │ │ + eorseq r3, r0, r8, lsl sp │ │ │ │ + eorseq r6, r0, ip, ror #3 │ │ │ │ + @ instruction: 0x00303cf8 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ + eorseq r6, r0, r4, lsr #3 │ │ │ │ + @ instruction: 0x00303cb0 │ │ │ │ + eorseq r6, r0, r0, lsl #3 │ │ │ │ + eorseq r3, r0, ip, lsl #25 │ │ │ │ + eorseq r6, r0, r8, asr r1 │ │ │ │ + eorseq r3, r0, r4, ror #24 │ │ │ │ + eorseq r6, r0, r4, lsr r1 │ │ │ │ + eorseq r3, r0, r0, asr #24 │ │ │ │ + eorseq r6, r0, r0, lsl #2 │ │ │ │ + eorseq r3, r0, ip, lsl #24 │ │ │ │ + ldrsbeq r6, [r0], -ip @ │ │ │ │ + eorseq r3, r0, r8, ror #23 │ │ │ │ ldrheq r6, [r0], -ip @ │ │ │ │ eorseq r3, r0, r8, asr #23 │ │ │ │ - mlaseq r0, r8, r0, r6 │ │ │ │ - eorseq r3, r0, r4, lsr #23 │ │ │ │ - eorseq r6, r0, r0, ror r0 │ │ │ │ - eorseq r3, r0, ip, ror fp │ │ │ │ - eorseq r6, r0, ip, asr #32 │ │ │ │ - eorseq r3, r0, r8, asr fp │ │ │ │ - eorseq r6, r0, r8, lsl r0 │ │ │ │ - eorseq r3, r0, r4, lsr #22 │ │ │ │ - @ instruction: 0x00305ff4 │ │ │ │ - eorseq r3, r0, r0, lsl #22 │ │ │ │ - @ instruction: 0x00305fd4 │ │ │ │ - eorseq r3, r0, r0, ror #21 │ │ │ │ + eorseq r6, r0, r4, lsl #1 │ │ │ │ + mlaseq r0, r0, fp, r3 │ │ │ │ + andeq r0, r0, r3, asr #4 │ │ │ │ + eorseq r6, r0, ip, lsr r0 │ │ │ │ + eorseq r3, r0, r8, asr #22 │ │ │ │ + eorseq r6, r0, r4, lsl r0 │ │ │ │ + eorseq r3, r0, r0, lsr #22 │ │ │ │ + @ instruction: 0x00305ff0 │ │ │ │ + @ instruction: 0x00303afc │ │ │ │ + @ instruction: 0x00305fbc │ │ │ │ + eorseq r3, r0, r8, asr #21 │ │ │ │ mlaseq r0, ip, pc, r5 @ │ │ │ │ eorseq r3, r0, r8, lsr #21 │ │ │ │ - andeq r0, r0, r3, asr #4 │ │ │ │ - eorseq r5, r0, r4, asr pc │ │ │ │ - eorseq r3, r0, r0, ror #20 │ │ │ │ - eorseq r5, r0, ip, lsr #30 │ │ │ │ - eorseq r3, r0, r8, lsr sl │ │ │ │ - eorseq r5, r0, r8, lsl #30 │ │ │ │ - eorseq r3, r0, r4, lsl sl │ │ │ │ - @ instruction: 0x00305ed4 │ │ │ │ - eorseq r3, r0, r0, ror #19 │ │ │ │ - @ instruction: 0x00305eb4 │ │ │ │ - eorseq r3, r0, r0, asr #19 │ │ │ │ - mlaseq r0, r4, lr, r5 │ │ │ │ - eorseq r3, r0, r0, lsr #19 │ │ │ │ - eorseq r5, r0, r4, ror #28 │ │ │ │ - eorseq r3, r0, r0, ror r9 │ │ │ │ - eorseq r5, r0, r4, lsr lr │ │ │ │ - eorseq r3, r0, r0, asr #18 │ │ │ │ - eorseq r5, r0, ip, lsl #28 │ │ │ │ - eorseq r3, r0, r8, lsl r9 │ │ │ │ - eorseq r5, r0, r8, ror #27 │ │ │ │ - @ instruction: 0x003038f4 │ │ │ │ + eorseq r5, r0, ip, ror pc │ │ │ │ + eorseq r3, r0, r8, lsl #21 │ │ │ │ + eorseq r5, r0, ip, asr #30 │ │ │ │ + eorseq r3, r0, r8, asr sl │ │ │ │ + eorseq r5, r0, ip, lsl pc │ │ │ │ + eorseq r3, r0, r8, lsr #20 │ │ │ │ + @ instruction: 0x00305ef4 │ │ │ │ + eorseq r3, r0, r0, lsl #20 │ │ │ │ + @ instruction: 0x00305ed0 │ │ │ │ + @ instruction: 0x003039dc │ │ │ │ + eorseq r5, r0, r4, lsr #29 │ │ │ │ + @ instruction: 0x003039b0 │ │ │ │ + eorseq r5, r0, ip, ror #28 │ │ │ │ + eorseq r3, r0, r8, ror r9 │ │ │ │ + eorseq r5, r0, ip, asr #28 │ │ │ │ + eorseq r3, r0, r8, asr r9 │ │ │ │ + andeq r0, r0, r6, asr #4 │ │ │ │ + eorseq r5, r0, r0, lsl #28 │ │ │ │ + eorseq r3, r0, ip, lsl #18 │ │ │ │ + @ instruction: 0x00305ddc │ │ │ │ + eorseq r3, r0, r8, ror #17 │ │ │ │ + andeq r0, r0, r5, asr #4 │ │ │ │ @ instruction: 0x00305dbc │ │ │ │ eorseq r3, r0, r8, asr #17 │ │ │ │ eorseq r5, r0, r4, lsl #27 │ │ │ │ mlaseq r0, r0, r8, r3 │ │ │ │ - eorseq r5, r0, r4, ror #26 │ │ │ │ - eorseq r3, r0, r0, ror r8 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - eorseq r5, r0, r8, lsl sp │ │ │ │ - eorseq r3, r0, r4, lsr #16 │ │ │ │ - @ instruction: 0x00305cf4 │ │ │ │ - eorseq r3, r0, r0, lsl #16 │ │ │ │ - andeq r0, r0, r5, asr #4 │ │ │ │ - @ instruction: 0x00305cd4 │ │ │ │ - eorseq r3, r0, r0, ror #15 │ │ │ │ - mlaseq r0, ip, ip, r5 │ │ │ │ - eorseq r3, r0, r8, lsr #15 │ │ │ │ - eorseq r5, r0, r8, ror ip │ │ │ │ - eorseq r3, r0, r4, lsl #15 │ │ │ │ - eorseq r5, r0, r8, asr #24 │ │ │ │ - eorseq r3, r0, r4, asr r7 │ │ │ │ - @ instruction: 0x00305bfc │ │ │ │ - eorseq r3, r0, r8, lsl #14 │ │ │ │ - @ instruction: 0x00305bd8 │ │ │ │ - eorseq r3, r0, r4, ror #13 │ │ │ │ + eorseq r5, r0, r0, ror #26 │ │ │ │ + eorseq r3, r0, ip, ror #16 │ │ │ │ + eorseq r5, r0, r0, lsr sp │ │ │ │ + eorseq r3, r0, ip, lsr r8 │ │ │ │ + eorseq r5, r0, r4, ror #25 │ │ │ │ + @ instruction: 0x003037f0 │ │ │ │ + eorseq r5, r0, r0, asr #25 │ │ │ │ + eorseq r3, r0, ip, asr #15 │ │ │ │ + mlaseq r0, r8, ip, r5 │ │ │ │ + eorseq r3, r0, r4, lsr #15 │ │ │ │ + eorseq r5, r0, ip, asr ip │ │ │ │ + eorseq r3, r0, r8, ror #14 │ │ │ │ + eorseq r5, r0, r8, lsr #24 │ │ │ │ + eorseq r3, r0, r4, lsr r7 │ │ │ │ + eorseq r5, r0, r8, lsl #24 │ │ │ │ + eorseq r3, r0, r4, lsl r7 │ │ │ │ + @ instruction: 0x00305bd4 │ │ │ │ + eorseq r3, r0, r0, ror #13 │ │ │ │ @ instruction: 0x00305bb0 │ │ │ │ @ instruction: 0x003036bc │ │ │ │ - eorseq r5, r0, r4, ror fp │ │ │ │ - eorseq r3, r0, r0, lsl #13 │ │ │ │ + eorseq r5, r0, ip, lsl #23 │ │ │ │ + mlaseq r0, r8, r6, r3 │ │ │ │ + andeq r0, r0, r9, asr #4 │ │ │ │ + eorseq r5, r0, r0, ror #22 │ │ │ │ + eorseq r3, r0, ip, ror #12 │ │ │ │ eorseq r5, r0, r0, asr #22 │ │ │ │ eorseq r3, r0, ip, asr #12 │ │ │ │ eorseq r5, r0, r0, lsr #22 │ │ │ │ eorseq r3, r0, ip, lsr #12 │ │ │ │ - eorseq r5, r0, ip, ror #21 │ │ │ │ - @ instruction: 0x003035f8 │ │ │ │ - eorseq r5, r0, r8, asr #21 │ │ │ │ - @ instruction: 0x003035d4 │ │ │ │ - eorseq r5, r0, r4, lsr #21 │ │ │ │ - @ instruction: 0x003035b0 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ - eorseq r5, r0, r8, ror sl │ │ │ │ - eorseq r3, r0, r4, lsl #11 │ │ │ │ - eorseq r5, r0, r8, asr sl │ │ │ │ - eorseq r3, r0, r4, ror #10 │ │ │ │ - eorseq r5, r0, r8, lsr sl │ │ │ │ - eorseq r3, r0, r4, asr #10 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eorseq r5, r0, r8, lsl sl │ │ │ │ - eorseq r5, r0, ip, ror #19 │ │ │ │ - @ instruction: 0x003034f8 │ │ │ │ - mlaseq r0, r8, r9, r5 │ │ │ │ - eorseq r3, r0, r4, lsr #9 │ │ │ │ + eorseq r5, r0, r0, lsl #22 │ │ │ │ + @ instruction: 0x00305ad4 │ │ │ │ + eorseq r3, r0, r0, ror #11 │ │ │ │ + eorseq r5, r0, r0, lsl #21 │ │ │ │ + eorseq r3, r0, ip, lsl #11 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - eorseq r5, r0, r4, ror r9 │ │ │ │ - eorseq r3, r0, r0, lsl #9 │ │ │ │ - eorseq r5, r0, r8, lsr #18 │ │ │ │ - eorseq r3, r0, r4, lsr r4 │ │ │ │ - eorseq r5, r0, r8, lsl #18 │ │ │ │ - eorseq r3, r0, r4, lsl r4 │ │ │ │ - eorseq r5, r0, r0, ror #17 │ │ │ │ - eorseq r3, r0, ip, ror #7 │ │ │ │ - eorseq r5, r0, r4, asr #17 │ │ │ │ - @ instruction: 0x003033d0 │ │ │ │ - eorseq r5, r0, r0, lsr #17 │ │ │ │ - eorseq r3, r0, ip, lsr #7 │ │ │ │ - eorseq r5, r0, r4, ror #16 │ │ │ │ - eorseq r3, r0, r0, ror r3 │ │ │ │ + eorseq r5, r0, ip, asr sl │ │ │ │ + eorseq r3, r0, r8, ror #10 │ │ │ │ + eorseq r5, r0, r0, lsl sl │ │ │ │ + eorseq r3, r0, ip, lsl r5 │ │ │ │ + @ instruction: 0x003059f0 │ │ │ │ + @ instruction: 0x003034fc │ │ │ │ + eorseq r5, r0, r8, asr #19 │ │ │ │ + @ instruction: 0x003034d4 │ │ │ │ + eorseq r5, r0, ip, lsr #19 │ │ │ │ + @ instruction: 0x003034b8 │ │ │ │ + eorseq r5, r0, r8, lsl #19 │ │ │ │ + mlaseq r0, r4, r4, r3 │ │ │ │ + eorseq r5, r0, ip, asr #18 │ │ │ │ + eorseq r3, r0, r8, asr r4 │ │ │ │ andeq r0, r0, sp, asr #4 │ │ │ │ - eorseq r5, r0, ip, lsr #16 │ │ │ │ - eorseq r3, r0, r8, lsr r3 │ │ │ │ - eorseq r5, r0, r0, lsl r8 │ │ │ │ - eorseq r3, r0, ip, lsl r3 │ │ │ │ - eorseq r5, r0, ip, ror #15 │ │ │ │ - @ instruction: 0x003032f8 │ │ │ │ - @ instruction: 0x003057bc │ │ │ │ - eorseq r3, r0, r8, asr #5 │ │ │ │ + eorseq r5, r0, r4, lsl r9 │ │ │ │ + eorseq r3, r0, r0, lsr #8 │ │ │ │ + @ instruction: 0x003058f8 │ │ │ │ + eorseq r3, r0, r4, lsl #8 │ │ │ │ + @ instruction: 0x003058d4 │ │ │ │ + eorseq r3, r0, r0, ror #7 │ │ │ │ + eorseq r5, r0, r4, lsr #17 │ │ │ │ + @ instruction: 0x003033b0 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ - eorseq r5, r0, r8, ror r7 │ │ │ │ - eorseq r3, r0, r4, lsl #5 │ │ │ │ - eorseq r5, r0, r4, asr r7 │ │ │ │ - eorseq r3, r0, r0, ror #4 │ │ │ │ - eorseq r5, r0, r4, lsr #14 │ │ │ │ - eorseq r3, r0, r0, lsr r2 │ │ │ │ + eorseq r5, r0, r0, ror #16 │ │ │ │ + eorseq r3, r0, ip, ror #6 │ │ │ │ + eorseq r5, r0, ip, lsr r8 │ │ │ │ + eorseq r3, r0, r8, asr #6 │ │ │ │ + eorseq r5, r0, ip, lsl #16 │ │ │ │ + eorseq r3, r0, r8, lsl r3 │ │ │ │ + @ instruction: 0x003057f0 │ │ │ │ + @ instruction: 0x003032fc │ │ │ │ + eorseq r5, r0, ip, asr #15 │ │ │ │ + @ instruction: 0x003032d8 │ │ │ │ + andeq r0, r0, r6, asr r2 │ │ │ │ + mlaseq r0, ip, r7, r5 │ │ │ │ + eorseq r3, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, r5, asr r2 │ │ │ │ + eorseq r5, r0, r4, ror r7 │ │ │ │ + eorseq r3, r0, r0, lsl #5 │ │ │ │ + eorseq r5, r0, r4, asr #14 │ │ │ │ + eorseq r3, r0, r0, asr r2 │ │ │ │ + andeq r0, r0, r1, asr r2 │ │ │ │ eorseq r5, r0, r8, lsl #14 │ │ │ │ eorseq r3, r0, r4, lsl r2 │ │ │ │ eorseq r5, r0, r4, ror #13 │ │ │ │ @ instruction: 0x003031f0 │ │ │ │ - andeq r0, r0, r6, asr r2 │ │ │ │ - @ instruction: 0x003056b4 │ │ │ │ - eorseq r3, r0, r0, asr #3 │ │ │ │ - andeq r0, r0, r5, asr r2 │ │ │ │ - eorseq r5, r0, ip, lsl #13 │ │ │ │ - mlaseq r0, r8, r1, r3 │ │ │ │ - eorseq r5, r0, ip, asr r6 │ │ │ │ - eorseq r3, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r1, asr r2 │ │ │ │ - eorseq r5, r0, r0, lsr #12 │ │ │ │ - eorseq r3, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0x003055fc │ │ │ │ - eorseq r3, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x003055d0 │ │ │ │ - ldrsbeq r3, [r0], -ip @ │ │ │ │ + @ instruction: 0x003056b8 │ │ │ │ + eorseq r3, r0, r4, asr #3 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - @ instruction: 0x003055b0 │ │ │ │ - ldrheq r3, [r0], -ip @ │ │ │ │ + mlaseq r0, r8, r6, r5 │ │ │ │ + eorseq r3, r0, r4, lsr #3 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b f9008 │ │ │ │ ldr r3, [pc, #-684] @ f9e5c │ │ │ │ ldr r1, [pc, #-804] @ f9de8 │ │ │ │ @@ -176926,23 +176926,23 @@ │ │ │ │ ldr r2, [pc, #56] @ fb1e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2944 @ 0xb80 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r4, r0, ror pc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r4, asr pc │ │ │ │ - @ instruction: 0x00302fb4 │ │ │ │ - eorseq r7, r2, r8, ror #31 │ │ │ │ - eoreq sl, pc, ip, ror #1 │ │ │ │ - eorseq r2, r0, r0, lsr lr │ │ │ │ + eorseq r3, r0, ip, lsr r0 │ │ │ │ + mlaseq r0, ip, r0, r3 │ │ │ │ + ldrsbeq r8, [r2], -r0 @ │ │ │ │ + ldrdeq sl, [pc], -r4 @ │ │ │ │ + eorseq r2, r0, r8, lsl pc │ │ │ │ muleq r1, sl, r9 │ │ │ │ - eorseq r7, r2, r4, asr #31 │ │ │ │ - eoreq sl, pc, r8, asr #1 │ │ │ │ - @ instruction: 0x003038bc │ │ │ │ + eorseq r8, r2, ip, lsr #1 │ │ │ │ + @ instruction: 0x002fa1b0 │ │ │ │ + eorseq r3, r0, r4, lsr #19 │ │ │ │ andeq r2, r1, r4, lsr #19 │ │ │ │ │ │ │ │ 000fb1ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -177076,26 +177076,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b fb3c0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r2, r4, r4, ror #7 │ │ │ │ eorseq r4, r4, ip, lsl #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x00302db4 │ │ │ │ - eorseq ip, r0, r4, lsl r1 │ │ │ │ + mlaseq r0, ip, lr, r2 │ │ │ │ + @ instruction: 0x0030c1fc │ │ │ │ eorseq r4, r4, r0, ror #25 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r4, r4, ip, ror #24 │ │ │ │ - eorseq r2, r0, r0, asr #27 │ │ │ │ + eorseq r2, r0, r8, lsr #29 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x00302cdc │ │ │ │ - eorseq r2, r0, ip, lsr sp │ │ │ │ - @ instruction: 0x003002fc │ │ │ │ + eorseq r2, r0, r4, asr #27 │ │ │ │ + eorseq r2, r0, r4, lsr #28 │ │ │ │ + eorseq r0, r0, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ fb4d8 │ │ │ │ ldr r3, [pc, #132] @ fb4dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -177131,15 +177131,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r4, r4, lsr #23 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ eorseq sl, r6, r0, asr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eoreq sl, pc, r0, asr #32 │ │ │ │ + eoreq sl, pc, r8, lsr #2 │ │ │ │ │ │ │ │ 000fb4ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -177188,18 +177188,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003595f8 │ │ │ │ @ instruction: 0x00344ad0 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x00302bf8 │ │ │ │ + eorseq r2, r0, r0, ror #25 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r5, r0, r4, rrx │ │ │ │ - eorseq r2, r0, r0, ror fp │ │ │ │ + eorseq r5, r0, ip, asr #2 │ │ │ │ + eorseq r2, r0, r8, asr ip │ │ │ │ andeq r0, r0, r9, lsr r2 │ │ │ │ │ │ │ │ 000fb5d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -177438,37 +177438,37 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003449fc │ │ │ │ muleq r0, r4, fp │ │ │ │ muleq r0, r5, r2 │ │ │ │ - eorseq sl, r1, r0, asr #21 │ │ │ │ - eorseq r4, r0, r0, lsl #22 │ │ │ │ - @ instruction: 0x00304dd4 │ │ │ │ - mlaseq r0, ip, r8, r2 │ │ │ │ - eorseq sl, r1, ip, lsl #21 │ │ │ │ - eorseq r2, r0, r8, ror #16 │ │ │ │ - eorseq sl, r1, ip, asr sl │ │ │ │ - eorseq r2, r0, r8, lsr r8 │ │ │ │ - eorseq r7, r2, r4, ror #16 │ │ │ │ - eoreq r9, pc, r4, ror #18 │ │ │ │ - eoreq r9, pc, r0, ror #23 │ │ │ │ + eorseq sl, r1, r8, lsr #23 │ │ │ │ + eorseq r4, r0, r8, ror #23 │ │ │ │ + @ instruction: 0x00304ebc │ │ │ │ + eorseq r2, r0, r4, lsl #19 │ │ │ │ + eorseq sl, r1, r4, ror fp │ │ │ │ + eorseq r2, r0, r0, asr r9 │ │ │ │ + eorseq sl, r1, r4, asr #22 │ │ │ │ + eorseq r2, r0, r0, lsr #18 │ │ │ │ + eorseq r7, r2, ip, asr #18 │ │ │ │ + eoreq r9, pc, ip, asr #20 │ │ │ │ + eoreq r9, pc, r8, asr #25 │ │ │ │ muleq r1, r3, sp │ │ │ │ - eorseq r7, r2, ip, lsr r8 │ │ │ │ - eoreq r9, pc, ip, lsr r9 @ │ │ │ │ - eorseq r2, r0, r0, lsl #13 │ │ │ │ + eorseq r7, r2, r4, lsr #18 │ │ │ │ + eoreq r9, pc, r4, lsr #20 │ │ │ │ + eorseq r2, r0, r8, ror #14 │ │ │ │ @ instruction: 0x0001bdb1 │ │ │ │ - eorseq r7, r2, r4, lsl r8 │ │ │ │ - eoreq r9, pc, r4, lsl r9 @ │ │ │ │ - @ instruction: 0x00302ed0 │ │ │ │ + @ instruction: 0x003278fc │ │ │ │ + strdeq r9, [pc], -ip @ │ │ │ │ + @ instruction: 0x00302fb8 │ │ │ │ muleq r1, sp, sp │ │ │ │ - eorseq r7, r2, ip, ror #15 │ │ │ │ - eoreq r9, pc, ip, ror #17 │ │ │ │ - eorseq r3, r0, r0, ror #1 │ │ │ │ + @ instruction: 0x003278d4 │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ + eorseq r3, r0, r8, asr #3 │ │ │ │ andeq fp, r1, r7, lsr #27 │ │ │ │ │ │ │ │ 000fba04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -177557,20 +177557,20 @@ │ │ │ │ eorseq r4, r4, r8, asr #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r5, ip, lsr #1 │ │ │ │ eorseq r4, r4, r4, ror r5 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq r4, r4, r4, lsl r5 │ │ │ │ - eorseq r0, r0, r4, ror r1 │ │ │ │ + eorseq r0, r0, ip, asr r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sl, r1, r4, lsl #16 │ │ │ │ - eorseq r2, r0, r0, ror #11 │ │ │ │ + eorseq sl, r1, ip, ror #17 │ │ │ │ + eorseq r2, r0, r8, asr #13 │ │ │ │ muleq r0, r5, r2 │ │ │ │ - eoreq pc, pc, r0, lsr #23 │ │ │ │ + eoreq pc, pc, r8, lsl #25 │ │ │ │ │ │ │ │ 000fbb90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r2 │ │ │ │ @@ -178301,85 +178301,85 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r4, r0, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r0, r4, lsr #13 │ │ │ │ - eorseq r2, r0, ip, lsr #2 │ │ │ │ + eorseq r4, r0, ip, lsl #15 │ │ │ │ + eorseq r2, r0, r4, lsl r2 │ │ │ │ @ instruction: 0x000004b7 │ │ │ │ @ instruction: 0x00343ffc │ │ │ │ - eorseq r4, r0, r0, lsr #12 │ │ │ │ - eorseq r2, r0, r8, lsr #1 │ │ │ │ + eorseq r4, r0, r8, lsl #14 │ │ │ │ + mlaseq r0, r0, r1, r2 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eorseq r4, r0, r0, lsl #11 │ │ │ │ - eorseq r2, r0, r8 │ │ │ │ - eorseq r4, r0, ip, lsl r5 │ │ │ │ - eorseq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x003044f4 │ │ │ │ - eorseq r1, r0, r4, lsr #31 │ │ │ │ - eorseq r4, r0, r8, asr #4 │ │ │ │ - @ instruction: 0x003044f0 │ │ │ │ - eorseq r1, r0, r4, ror #30 │ │ │ │ - @ instruction: 0x003044dc │ │ │ │ - eorseq r4, r0, r0, lsl #3 │ │ │ │ - eorseq r4, r0, r8, lsr #9 │ │ │ │ - mlaseq r0, r4, r4, r4 │ │ │ │ - eorseq r1, r0, ip, lsl pc │ │ │ │ + eorseq r4, r0, r8, ror #12 │ │ │ │ + ldrsheq r2, [r0], -r0 @ │ │ │ │ + eorseq r4, r0, r4, lsl #12 │ │ │ │ + @ instruction: 0x003042f0 │ │ │ │ + @ instruction: 0x003045dc │ │ │ │ + eorseq r2, r0, ip, lsl #1 │ │ │ │ + eorseq r4, r0, r0, lsr r3 │ │ │ │ + @ instruction: 0x003045d8 │ │ │ │ + eorseq r2, r0, ip, asr #32 │ │ │ │ + eorseq r4, r0, r4, asr #11 │ │ │ │ + eorseq r4, r0, r8, ror #4 │ │ │ │ + mlaseq r0, r0, r5, r4 │ │ │ │ + eorseq r4, r0, ip, ror r5 │ │ │ │ + eorseq r2, r0, r4 │ │ │ │ @ instruction: 0x000004ba │ │ │ │ - eorseq r4, r0, r4, ror #7 │ │ │ │ - @ instruction: 0x003043b4 │ │ │ │ - eorseq r4, r0, r0, lsr #7 │ │ │ │ - eorseq r1, r0, r8, lsr #28 │ │ │ │ - eorseq r9, r1, r0, lsl pc │ │ │ │ - eorseq r4, r0, r4, ror r3 │ │ │ │ - eorseq r4, r0, r0, ror #6 │ │ │ │ - eorseq r1, r0, r8, ror #27 │ │ │ │ - eoreq pc, pc, r0, lsr r9 @ │ │ │ │ + eorseq r4, r0, ip, asr #9 │ │ │ │ + mlaseq r0, ip, r4, r4 │ │ │ │ + eorseq r4, r0, r8, lsl #9 │ │ │ │ + eorseq r1, r0, r0, lsl pc │ │ │ │ + @ instruction: 0x00319ff8 │ │ │ │ + eorseq r4, r0, ip, asr r4 │ │ │ │ + eorseq r4, r0, r8, asr #8 │ │ │ │ + @ instruction: 0x00301ed0 │ │ │ │ + eoreq pc, pc, r8, lsl sl @ │ │ │ │ + eorseq r4, r0, r0, lsl #8 │ │ │ │ + eorseq r1, r0, r8, lsl #29 │ │ │ │ + eorseq r4, r0, r0, asr #7 │ │ │ │ + @ instruction: 0x003043d4 │ │ │ │ + eorseq r4, r0, r0, asr #12 │ │ │ │ + eorseq r1, r0, r8, asr #28 │ │ │ │ + @ instruction: 0x000004bb │ │ │ │ + eoreq pc, pc, r4, ror r9 @ │ │ │ │ + eorseq r8, r1, r4, asr #27 │ │ │ │ + @ instruction: 0x00301df0 │ │ │ │ + eorseq r4, r0, r8, ror #6 │ │ │ │ + eorseq r4, r0, r0, lsr r3 │ │ │ │ eorseq r4, r0, r8, lsl r3 │ │ │ │ eorseq r1, r0, r0, lsr #27 │ │ │ │ - @ instruction: 0x003042d8 │ │ │ │ - eorseq r4, r0, ip, ror #5 │ │ │ │ - eorseq r4, r0, r8, asr r5 │ │ │ │ - eorseq r1, r0, r0, ror #26 │ │ │ │ - @ instruction: 0x000004bb │ │ │ │ - eoreq pc, pc, ip, lsl #17 │ │ │ │ - @ instruction: 0x00318cdc │ │ │ │ - eorseq r1, r0, r8, lsl #26 │ │ │ │ eorseq r4, r0, r0, lsl #5 │ │ │ │ - eorseq r4, r0, r8, asr #4 │ │ │ │ - eorseq r4, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0x00301cb8 │ │ │ │ - mlaseq r0, r8, r1, r4 │ │ │ │ - eorseq r4, r0, r8, ror #3 │ │ │ │ - eorseq r1, r0, r0, ror ip │ │ │ │ + @ instruction: 0x003042d0 │ │ │ │ + eorseq r1, r0, r8, asr sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r2, r0, r0, ror #9 │ │ │ │ - eorseq r4, r0, ip, lsl #3 │ │ │ │ - eorseq r1, r0, r4, lsl ip │ │ │ │ - eoreq pc, pc, ip, ror fp @ │ │ │ │ - eorseq r4, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0x00301bbc │ │ │ │ - eorseq r4, r0, ip, lsl #2 │ │ │ │ - mlaseq r0, r4, fp, r1 │ │ │ │ - eorseq r4, r0, r4, ror #1 │ │ │ │ - eorseq r1, r0, ip, ror #22 │ │ │ │ - ldrheq r4, [r0], -ip @ │ │ │ │ - eorseq r1, r0, r4, asr #22 │ │ │ │ - eorseq r4, r0, r4, asr #1 │ │ │ │ - eorseq r4, r0, r0, lsl #1 │ │ │ │ - eorseq r4, r0, ip, rrx │ │ │ │ - @ instruction: 0x00301af4 │ │ │ │ - @ instruction: 0x00303fd8 │ │ │ │ - eorseq r1, r0, r0, ror #20 │ │ │ │ - mlaseq r2, r0, sl, r6 │ │ │ │ - mlaeq pc, r4, fp, r8 @ │ │ │ │ - eorseq r1, r0, r0, asr #19 │ │ │ │ + eorseq r2, r0, r8, asr #11 │ │ │ │ + eorseq r4, r0, r4, ror r2 │ │ │ │ + @ instruction: 0x00301cfc │ │ │ │ + eoreq pc, pc, r4, ror #24 │ │ │ │ + eorseq r4, r0, r0, lsr #4 │ │ │ │ + eorseq r1, r0, r4, lsr #25 │ │ │ │ + @ instruction: 0x003041f4 │ │ │ │ + eorseq r1, r0, ip, ror ip │ │ │ │ + eorseq r4, r0, ip, asr #3 │ │ │ │ + eorseq r1, r0, r4, asr ip │ │ │ │ + eorseq r4, r0, r4, lsr #3 │ │ │ │ + eorseq r1, r0, ip, lsr #24 │ │ │ │ + eorseq r4, r0, ip, lsr #3 │ │ │ │ + eorseq r4, r0, r8, ror #2 │ │ │ │ + eorseq r4, r0, r4, asr r1 │ │ │ │ + @ instruction: 0x00301bdc │ │ │ │ + eorseq r4, r0, r0, asr #1 │ │ │ │ + eorseq r1, r0, r8, asr #22 │ │ │ │ + eorseq r6, r2, r8, ror fp │ │ │ │ + eoreq r8, pc, ip, ror ip @ │ │ │ │ + eorseq r1, r0, r8, lsr #21 │ │ │ │ andeq lr, r1, ip, asr #23 │ │ │ │ │ │ │ │ 000fc830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178494,18 +178494,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r5, ip, r1, r8 │ │ │ │ eorseq r3, r4, r4, ror r6 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ - eorseq r1, r0, r4, ror pc │ │ │ │ + eorseq r2, r0, ip, asr r0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r0, r0, asr #20 │ │ │ │ - eorseq r1, r0, r8, lsr r7 │ │ │ │ + eorseq r3, r0, r8, lsr #22 │ │ │ │ + eorseq r1, r0, r0, lsr #16 │ │ │ │ │ │ │ │ 000fca0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ fca4c │ │ │ │ @@ -178590,18 +178590,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r4, r8, ror r5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r5, r8, rrx │ │ │ │ eorseq r3, r4, r0, asr #10 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ eorseq r3, r4, r8, lsl #10 │ │ │ │ - eorseq r1, r0, r4, lsl lr │ │ │ │ + @ instruction: 0x00301efc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r0, ip, ror #17 │ │ │ │ - @ instruction: 0x003015d8 │ │ │ │ + @ instruction: 0x003039d4 │ │ │ │ + eorseq r1, r0, r0, asr #13 │ │ │ │ │ │ │ │ 000fcb7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -178749,18 +178749,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r4, ip, lsr #6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, r8, lsl lr │ │ │ │ @ instruction: 0x003432d8 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ mlaseq r4, ip, r2, r3 │ │ │ │ - eorseq r1, r0, r8, lsr #23 │ │ │ │ + mlaseq r0, r0, ip, r1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r0, r8, lsl #13 │ │ │ │ - eorseq r1, r0, ip, ror #6 │ │ │ │ + eorseq r3, r0, r0, ror r7 │ │ │ │ + eorseq r1, r0, r4, asr r4 │ │ │ │ │ │ │ │ 000fcde8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1500] @ fd3dc │ │ │ │ @@ -179146,61 +179146,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq r3, r4, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq r3, r0, r4, lsr #8 │ │ │ │ - eorseq r6, r2, ip, ror #1 │ │ │ │ - eoreq r8, pc, ip, ror #3 │ │ │ │ - eoreq r8, pc, r0, lsr #4 │ │ │ │ + eorseq r3, r0, ip, lsl #10 │ │ │ │ + @ instruction: 0x003261d4 │ │ │ │ + ldrdeq r8, [pc], -r4 @ │ │ │ │ + eoreq r8, pc, r8, lsl #6 │ │ │ │ andeq lr, r1, r8, asr sp │ │ │ │ - eorseq r5, r2, r8, lsr pc │ │ │ │ - eoreq r8, pc, r8, lsr r0 @ │ │ │ │ - eorseq r3, r0, r8, lsl #4 │ │ │ │ + eorseq r6, r2, r0, lsr #32 │ │ │ │ + eoreq r8, pc, r0, lsr #2 │ │ │ │ + @ instruction: 0x003032f0 │ │ │ │ andeq lr, r1, fp, asr sp │ │ │ │ - eorseq r5, r2, r0, lsl pc │ │ │ │ - eoreq r8, pc, r0, lsl r0 @ │ │ │ │ - @ instruction: 0x003031d4 │ │ │ │ + @ instruction: 0x00325ff8 │ │ │ │ + strdeq r8, [pc], -r8 @ │ │ │ │ + @ instruction: 0x003032bc │ │ │ │ andeq lr, r1, sl, asr sp │ │ │ │ - eorseq r5, r2, r8, ror #29 │ │ │ │ - eoreq r7, pc, r8, ror #31 │ │ │ │ - @ instruction: 0x003031b8 │ │ │ │ + @ instruction: 0x00325fd0 │ │ │ │ + ldrdeq r8, [pc], -r0 @ │ │ │ │ + eorseq r3, r0, r0, lsr #5 │ │ │ │ andeq lr, r1, r0, ror #26 │ │ │ │ - eorseq r5, r2, r0, asr #29 │ │ │ │ - eoreq r7, pc, r0, asr #31 │ │ │ │ - eorseq r3, r0, r4, lsl #3 │ │ │ │ + eorseq r5, r2, r8, lsr #31 │ │ │ │ + eoreq r8, pc, r8, lsr #1 │ │ │ │ + eorseq r3, r0, ip, ror #4 │ │ │ │ andeq lr, r1, pc, asr sp │ │ │ │ - mlaseq r2, r8, lr, r5 │ │ │ │ - mlaeq pc, r8, pc, r7 @ │ │ │ │ - eorseq r3, r0, r0, asr r1 │ │ │ │ + eorseq r5, r2, r0, lsl #31 │ │ │ │ + eoreq r8, pc, r0, lsl #1 │ │ │ │ + eorseq r3, r0, r8, lsr r2 │ │ │ │ andeq lr, r1, lr, asr sp │ │ │ │ - eorseq r5, r2, r0, ror lr │ │ │ │ - eoreq r7, pc, r0, ror pc @ │ │ │ │ - eorseq r3, r0, r8, lsr #2 │ │ │ │ + eorseq r5, r2, r8, asr pc │ │ │ │ + eoreq r8, pc, r8, asr r0 @ │ │ │ │ + eorseq r3, r0, r0, lsl r2 │ │ │ │ andeq lr, r1, r9, asr sp │ │ │ │ - eorseq r5, r2, r8, asr #28 │ │ │ │ - eoreq r7, pc, r8, asr #30 │ │ │ │ - eorseq r3, r0, r0, lsl #2 │ │ │ │ + eorseq r5, r2, r0, lsr pc │ │ │ │ + eoreq r8, pc, r0, lsr r0 @ │ │ │ │ + eorseq r3, r0, r8, ror #3 │ │ │ │ andeq lr, r1, r1, asr #26 │ │ │ │ - eorseq r5, r2, ip, lsl lr │ │ │ │ - eoreq r7, pc, ip, lsl pc @ │ │ │ │ - eorseq r3, r0, ip, ror #1 │ │ │ │ + eorseq r5, r2, r4, lsl #30 │ │ │ │ + eoreq r8, pc, r4 │ │ │ │ + @ instruction: 0x003031d4 │ │ │ │ andeq lr, r1, r3, asr #26 │ │ │ │ - eorseq r1, r2, r0, lsl #28 │ │ │ │ - eoreq r8, pc, r0, lsr #32 │ │ │ │ - eoreq r8, pc, ip, asr #32 │ │ │ │ - eorseq r5, r2, ip, asr #27 │ │ │ │ - eoreq r7, pc, ip, asr #29 │ │ │ │ - mlaseq r0, r0, r0, r3 │ │ │ │ + eorseq r1, r2, r8, ror #29 │ │ │ │ + eoreq r8, pc, r8, lsl #2 │ │ │ │ + eoreq r8, pc, r4, lsr r1 @ │ │ │ │ + @ instruction: 0x00325eb4 │ │ │ │ + @ instruction: 0x002f7fb4 │ │ │ │ + eorseq r3, r0, r8, ror r1 │ │ │ │ andeq lr, r1, r2, asr #26 │ │ │ │ - @ instruction: 0x00321db4 │ │ │ │ - mlaeq pc, r0, pc, r7 @ │ │ │ │ - strheq fp, [pc], -r8 @ │ │ │ │ + mlaseq r2, ip, lr, r1 │ │ │ │ + eoreq r8, pc, r8, ror r0 @ │ │ │ │ + eoreq fp, pc, r0, lsr #3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000fd4c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -179241,18 +179241,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r5, r0, lsr #12 │ │ │ │ @ instruction: 0x00342af8 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ - @ instruction: 0x003013f8 │ │ │ │ + eorseq r1, r0, r0, ror #9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r4, lsr #30 │ │ │ │ - @ instruction: 0x00300bbc │ │ │ │ + eorseq r3, r0, ip │ │ │ │ + eorseq r0, r0, r4, lsr #25 │ │ │ │ │ │ │ │ 000fd588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ @@ -179460,33 +179460,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r4, r0, asr sl │ │ │ │ muleq r0, r4, fp │ │ │ │ @ instruction: 0x000004b7 │ │ │ │ - @ instruction: 0x00302eb4 │ │ │ │ - eorseq r2, r0, r0, lsr #23 │ │ │ │ - eorseq r2, r0, r4, lsl pc │ │ │ │ - eorseq r0, r0, ip, lsr r9 │ │ │ │ - eorseq r2, r0, r0, lsl #29 │ │ │ │ - eorseq r0, r0, r8, lsl #18 │ │ │ │ - eorseq r2, r0, r0, asr lr │ │ │ │ - @ instruction: 0x003008d8 │ │ │ │ - eorseq r5, r2, r4, lsl #18 │ │ │ │ - eoreq r7, pc, r4, lsl #20 │ │ │ │ - eorseq r0, r0, r8, asr #14 │ │ │ │ + mlaseq r0, ip, pc, r2 @ │ │ │ │ + eorseq r2, r0, r8, lsl #25 │ │ │ │ + @ instruction: 0x00302ffc │ │ │ │ + eorseq r0, r0, r4, lsr #20 │ │ │ │ + eorseq r2, r0, r8, ror #30 │ │ │ │ + @ instruction: 0x003009f0 │ │ │ │ + eorseq r2, r0, r8, lsr pc │ │ │ │ + eorseq r0, r0, r0, asr #19 │ │ │ │ + eorseq r5, r2, ip, ror #19 │ │ │ │ + eoreq r7, pc, ip, ror #21 │ │ │ │ + eorseq r0, r0, r0, lsr r8 │ │ │ │ andeq lr, r1, sp, lsr #27 │ │ │ │ - @ instruction: 0x003258dc │ │ │ │ - ldrdeq r7, [pc], -ip @ │ │ │ │ - @ instruction: 0x003011d0 │ │ │ │ + eorseq r5, r2, r4, asr #19 │ │ │ │ + eoreq r7, pc, r4, asr #21 │ │ │ │ + @ instruction: 0x003012b8 │ │ │ │ andeq lr, r1, r3, lsr #27 │ │ │ │ - @ instruction: 0x003258b4 │ │ │ │ - @ instruction: 0x002f79b4 │ │ │ │ - eorseq r0, r0, r0, ror pc │ │ │ │ + mlaseq r2, ip, r9, r5 │ │ │ │ + mlaeq pc, ip, sl, r7 @ │ │ │ │ + eorseq r1, r0, r8, asr r0 │ │ │ │ muleq r1, r9, sp │ │ │ │ │ │ │ │ 000fd92c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -179570,20 +179570,20 @@ │ │ │ │ eorseq r2, r4, r0, lsr #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, ip, lsl #3 │ │ │ │ eorseq r2, r4, r4, asr r6 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ @ instruction: 0x003425fc │ │ │ │ - eoreq lr, pc, r0, ror #4 │ │ │ │ + eoreq lr, pc, r8, asr #6 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r4, asr #24 │ │ │ │ - eorseq r0, r0, ip, asr #13 │ │ │ │ + eorseq r2, r0, ip, lsr #26 │ │ │ │ + @ instruction: 0x003007b4 │ │ │ │ @ instruction: 0x000004b7 │ │ │ │ - eoreq sp, pc, ip, lsl #25 │ │ │ │ + eoreq sp, pc, r4, ror sp @ │ │ │ │ │ │ │ │ 000fdaa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ @@ -179731,25 +179731,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r4, r4, lsr r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - eorseq r2, r0, r4, ror #21 │ │ │ │ - eorseq r2, r0, r4, lsr #14 │ │ │ │ - eorseq r2, r0, r4, asr #21 │ │ │ │ - eorseq r0, r0, r0, asr #9 │ │ │ │ - @ instruction: 0x00302ab0 │ │ │ │ - eorseq r0, r0, ip, lsl #9 │ │ │ │ - eorseq r2, r0, r0, lsl #21 │ │ │ │ - eorseq r0, r0, ip, asr r4 │ │ │ │ - eorseq r5, r2, r8, lsl #9 │ │ │ │ - eoreq r7, pc, r8, lsl #11 │ │ │ │ - eorseq r0, r0, r0, asr r2 │ │ │ │ + eorseq r2, r0, ip, asr #23 │ │ │ │ + eorseq r2, r0, ip, lsl #16 │ │ │ │ + eorseq r2, r0, ip, lsr #23 │ │ │ │ + eorseq r0, r0, r8, lsr #11 │ │ │ │ + mlaseq r0, r8, fp, r2 │ │ │ │ + eorseq r0, r0, r4, ror r5 │ │ │ │ + eorseq r2, r0, r8, ror #22 │ │ │ │ + eorseq r0, r0, r4, asr #10 │ │ │ │ + eorseq r5, r2, r0, ror r5 │ │ │ │ + eoreq r7, pc, r0, ror r6 @ │ │ │ │ + eorseq r0, r0, r8, lsr r3 │ │ │ │ muleq r1, ip, r3 │ │ │ │ │ │ │ │ 000fdd38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -179815,18 +179815,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r4, ip, r2, r2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r5, ip, lsl #27 │ │ │ │ eorseq r2, r4, r8, asr r2 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r2, r4, r0, lsr #4 │ │ │ │ - eoreq lr, pc, r4, asr #5 │ │ │ │ + eoreq lr, pc, ip, lsr #7 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r4, lsl r9 │ │ │ │ - @ instruction: 0x003002f0 │ │ │ │ + @ instruction: 0x003029fc │ │ │ │ + @ instruction: 0x003003d8 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 000fde64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -179975,25 +179975,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r4, r4, ror r1 │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r0, r0, fp, lsl #10 │ │ │ │ - eorseq r2, r0, r8, asr r7 │ │ │ │ - eorseq r2, r0, r4, ror #6 │ │ │ │ - eorseq r2, r0, r8, lsr r7 │ │ │ │ - eorseq r0, r0, r0, lsl #2 │ │ │ │ - eorseq r2, r0, r4, lsr #14 │ │ │ │ - eorseq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x003026f4 │ │ │ │ - mlaseq r0, ip, r0, r0 │ │ │ │ - eorseq r5, r2, r8, asr #1 │ │ │ │ - eoreq r7, pc, r8, asr #3 │ │ │ │ - mlaeq pc, r0, lr, pc @ │ │ │ │ + eorseq r2, r0, r0, asr #16 │ │ │ │ + eorseq r2, r0, ip, asr #8 │ │ │ │ + eorseq r2, r0, r0, lsr #16 │ │ │ │ + eorseq r0, r0, r8, ror #3 │ │ │ │ + eorseq r2, r0, ip, lsl #16 │ │ │ │ + @ instruction: 0x003001b4 │ │ │ │ + @ instruction: 0x003027dc │ │ │ │ + eorseq r0, r0, r4, lsl #3 │ │ │ │ + @ instruction: 0x003251b0 │ │ │ │ + @ instruction: 0x002f72b0 │ │ │ │ + eoreq pc, pc, r8, ror pc @ │ │ │ │ muleq r1, r9, r7 │ │ │ │ │ │ │ │ 000fe0f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180059,18 +180059,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00341edc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r5, ip, asr #19 │ │ │ │ mlaseq r4, r8, lr, r1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r1, r4, r0, ror #28 │ │ │ │ - eoreq sp, pc, r4, lsl #30 │ │ │ │ + eoreq sp, pc, ip, ror #31 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r8, lsl #11 │ │ │ │ - eoreq pc, pc, r0, lsr pc @ │ │ │ │ + eorseq r2, r0, r0, ror r6 │ │ │ │ + eorseq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, fp, lsl #10 │ │ │ │ │ │ │ │ 000fe224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180219,25 +180219,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00341db4 │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ - eorseq r2, r0, r4, ror #6 │ │ │ │ - eorseq r1, r0, r4, lsr #31 │ │ │ │ - eorseq r2, r0, ip, lsr #7 │ │ │ │ - eoreq pc, pc, r0, asr #26 │ │ │ │ - eorseq r2, r0, r0, lsr r3 │ │ │ │ - eoreq pc, pc, ip, lsl #26 │ │ │ │ - eorseq r2, r0, r0, lsl #6 │ │ │ │ - ldrdeq pc, [pc], -ip @ │ │ │ │ - eorseq r4, r2, r8, lsl #26 │ │ │ │ - eoreq r6, pc, r8, lsl #28 │ │ │ │ - ldrdeq pc, [pc], -r0 @ │ │ │ │ + eorseq r2, r0, ip, asr #8 │ │ │ │ + eorseq r2, r0, ip, lsl #1 │ │ │ │ + mlaseq r0, r4, r4, r2 │ │ │ │ + eoreq pc, pc, r8, lsr #28 │ │ │ │ + eorseq r2, r0, r8, lsl r4 │ │ │ │ + strdeq pc, [pc], -r4 @ │ │ │ │ + eorseq r2, r0, r8, ror #7 │ │ │ │ + eoreq pc, pc, r4, asr #27 │ │ │ │ + @ instruction: 0x00324df0 │ │ │ │ + strdeq r6, [pc], -r0 @ │ │ │ │ + @ instruction: 0x002ffbb8 │ │ │ │ andeq r0, r2, sp, lsr r8 │ │ │ │ │ │ │ │ 000fe4b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180303,18 +180303,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r1, r4, ip, lsl fp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r5, ip, lsl #12 │ │ │ │ @ instruction: 0x00341ad8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r1, r4, r0, lsr #21 │ │ │ │ - eoreq sp, pc, r4, asr #22 │ │ │ │ + eoreq sp, pc, ip, lsr #24 │ │ │ │ muleq r0, r4, fp │ │ │ │ - mlaseq r0, r4, r1, r2 │ │ │ │ - eoreq pc, pc, r0, ror fp @ │ │ │ │ + eorseq r2, r0, ip, ror r2 │ │ │ │ + eoreq pc, pc, r8, asr ip @ │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ │ │ │ │ 000fe5e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -180388,23 +180388,23 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ b fe6a4 │ │ │ │ @ instruction: 0x003419f4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r2, r0, ip, lsl #2 │ │ │ │ - eorseq r6, r1, ip, asr #20 │ │ │ │ - strdeq sp, [pc], -ip @ │ │ │ │ - @ instruction: 0x003004bc │ │ │ │ - eorseq r2, r0, r4, ror #1 │ │ │ │ - mlaseq r0, r4, r4, r0 │ │ │ │ - ldrdeq sp, [pc], -r4 @ │ │ │ │ - eorseq r2, r0, ip, lsr #1 │ │ │ │ - eorseq r0, r0, ip, asr r4 │ │ │ │ + @ instruction: 0x003021f4 │ │ │ │ + eorseq r6, r1, r4, lsr fp │ │ │ │ + eoreq sp, pc, r4, ror #13 │ │ │ │ + eorseq r0, r0, r4, lsr #11 │ │ │ │ + eorseq r2, r0, ip, asr #3 │ │ │ │ + eorseq r0, r0, ip, ror r5 │ │ │ │ + @ instruction: 0x002fdabc │ │ │ │ + mlaseq r0, r4, r1, r2 │ │ │ │ + eorseq r0, r0, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl fe5e4 │ │ │ │ ldr r4, [pc, #64] @ fe79c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -180840,48 +180840,48 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r4, ip, lsl r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r1, r4, ip, asr r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrsheq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r1, r0, lsl #13 │ │ │ │ - eoreq sp, pc, r0, lsr r2 @ │ │ │ │ - eorseq r1, r0, ip, asr #26 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x00301cb4 │ │ │ │ - eorseq r0, r0, r8, asr r0 │ │ │ │ - eoreq sp, pc, r8, lsl #11 │ │ │ │ - eorseq r1, r0, ip, ror #24 │ │ │ │ - eorseq r0, r0, ip │ │ │ │ - eoreq pc, pc, r8, asr #31 │ │ │ │ - eorseq r6, r1, r8, asr r5 │ │ │ │ - eorseq r1, r0, r4, lsr #24 │ │ │ │ - eoreq sp, pc, r8, lsl #2 │ │ │ │ + @ instruction: 0x003001d8 │ │ │ │ + eorseq r6, r1, r8, ror #14 │ │ │ │ + eoreq sp, pc, r8, lsl r3 @ │ │ │ │ + eorseq r1, r0, r4, lsr lr │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + mlaseq r0, ip, sp, r1 │ │ │ │ + eorseq r0, r0, r0, asr #2 │ │ │ │ + eoreq sp, pc, r0, ror r6 @ │ │ │ │ + eorseq r1, r0, r4, asr sp │ │ │ │ + ldrsheq r0, [r0], -r4 @ │ │ │ │ + ldrheq r0, [r0], -r0 @ │ │ │ │ + eorseq r6, r1, r0, asr #12 │ │ │ │ + eorseq r1, r0, ip, lsl #26 │ │ │ │ + strdeq sp, [pc], -r0 @ │ │ │ │ + eorseq r1, r0, r8, asr ip │ │ │ │ + strdeq pc, [pc], -ip @ │ │ │ │ + eoreq sp, pc, r8, asr #10 │ │ │ │ + eorseq r1, r0, ip, lsr #24 │ │ │ │ + eoreq pc, pc, ip, asr #31 │ │ │ │ + @ instruction: 0x00301bd0 │ │ │ │ + eoreq pc, pc, r0, ror pc @ │ │ │ │ eorseq r1, r0, r0, ror fp │ │ │ │ eoreq pc, pc, r4, lsl pc @ │ │ │ │ - eoreq sp, pc, r0, ror #8 │ │ │ │ - eorseq r1, r0, r4, asr #22 │ │ │ │ - eoreq pc, pc, r4, ror #29 │ │ │ │ - eorseq r1, r0, r8, ror #21 │ │ │ │ - eoreq pc, pc, r8, lsl #29 │ │ │ │ - eorseq r1, r0, r8, lsl #21 │ │ │ │ - eoreq pc, pc, ip, lsr #28 │ │ │ │ - eorseq r1, r0, r8, ror #20 │ │ │ │ - eoreq pc, pc, ip, lsl #28 │ │ │ │ - eorseq r1, r0, ip, lsr #20 │ │ │ │ - ldrdeq pc, [pc], -r0 @ │ │ │ │ - eorseq r4, r2, r8, lsr #7 │ │ │ │ - eoreq r6, pc, r8, lsr #9 │ │ │ │ - eorseq r1, r0, r0, lsr #10 │ │ │ │ + eorseq r1, r0, r0, asr fp │ │ │ │ + strdeq pc, [pc], -r4 @ │ │ │ │ + eorseq r1, r0, r4, lsl fp │ │ │ │ + @ instruction: 0x002ffeb8 │ │ │ │ + mlaseq r2, r0, r4, r4 │ │ │ │ + mlaeq pc, r0, r5, r6 @ │ │ │ │ + eorseq r1, r0, r8, lsl #12 │ │ │ │ andeq r4, r2, fp, ror r8 │ │ │ │ - eorseq r4, r2, r0, lsl #7 │ │ │ │ - eoreq r6, pc, r0, lsl #9 │ │ │ │ - eorseq r0, r0, r4, asr #31 │ │ │ │ + eorseq r4, r2, r8, ror #8 │ │ │ │ + eoreq r6, pc, r8, ror #10 │ │ │ │ + eorseq r1, r0, ip, lsr #1 │ │ │ │ andeq r4, r2, r5, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl fe7a8 │ │ │ │ ldr r4, [pc, #64] @ fef0c │ │ │ │ @@ -181085,30 +181085,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r4, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, pc, r8, lsr #32 │ │ │ │ - eorseq r1, r0, r4, lsl r7 │ │ │ │ - eoreq pc, pc, ip, lsr #21 │ │ │ │ - @ instruction: 0x003016d0 │ │ │ │ - eoreq pc, pc, r8, ror #20 │ │ │ │ - eorseq r1, r0, r0, lsl #13 │ │ │ │ - eorseq r5, r1, ip, lsr #31 │ │ │ │ - eoreq ip, pc, ip, asr fp @ │ │ │ │ - eoreq pc, pc, ip, lsl sl @ │ │ │ │ - eorseq r1, r0, ip, asr r6 │ │ │ │ - strdeq pc, [pc], -r8 @ │ │ │ │ - eorseq r1, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x002ff9b0 │ │ │ │ - eorseq r3, r2, r4, lsr #31 │ │ │ │ - eoreq r6, pc, r4, lsr #1 │ │ │ │ - eorseq r0, r0, r4, asr #19 │ │ │ │ + eoreq sp, pc, r0, lsl r1 @ │ │ │ │ + @ instruction: 0x003017fc │ │ │ │ + mlaeq pc, r4, fp, pc @ │ │ │ │ + @ instruction: 0x003017b8 │ │ │ │ + eoreq pc, pc, r0, asr fp @ │ │ │ │ + eorseq r1, r0, r8, ror #14 │ │ │ │ + mlaseq r1, r4, r0, r6 │ │ │ │ + eoreq ip, pc, r4, asr #24 │ │ │ │ + eoreq pc, pc, r4, lsl #22 │ │ │ │ + eorseq r1, r0, r4, asr #14 │ │ │ │ + eoreq pc, pc, r0, ror #21 │ │ │ │ + @ instruction: 0x003016fc │ │ │ │ + mlaeq pc, r8, sl, pc @ │ │ │ │ + eorseq r4, r2, ip, lsl #1 │ │ │ │ + eoreq r6, pc, ip, lsl #3 │ │ │ │ + eorseq r0, r0, ip, lsr #21 │ │ │ │ andeq r4, r2, r2, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl fef18 │ │ │ │ ldr r4, [pc, #64] @ ff290 │ │ │ │ @@ -181205,23 +181205,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ b ff354 │ │ │ │ eorseq r0, r4, ip, lsr sp │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r1, r0, r8, lsl #9 │ │ │ │ - mlaseq r1, ip, sp, r5 │ │ │ │ - eoreq ip, pc, ip, asr #18 │ │ │ │ - eoreq pc, pc, ip, lsl #16 │ │ │ │ - eorseq r1, r0, r0, ror #8 │ │ │ │ - eoreq pc, pc, r4, ror #15 │ │ │ │ - eoreq ip, pc, r4, lsr #26 │ │ │ │ - eorseq r1, r0, r8, lsr #8 │ │ │ │ - eoreq pc, pc, ip, lsr #15 │ │ │ │ + eorseq r1, r0, r0, ror r5 │ │ │ │ + eorseq r5, r1, r4, lsl #29 │ │ │ │ + eoreq ip, pc, r4, lsr sl @ │ │ │ │ + strdeq pc, [pc], -r4 @ │ │ │ │ + eorseq r1, r0, r8, asr #10 │ │ │ │ + eoreq pc, pc, ip, asr #17 │ │ │ │ + eoreq ip, pc, ip, lsl #28 │ │ │ │ + eorseq r1, r0, r0, lsl r5 │ │ │ │ + mlaeq pc, r4, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl ff29c │ │ │ │ ldr r4, [pc, #64] @ ff448 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -181544,31 +181544,31 @@ │ │ │ │ eorseq r0, r4, r0, lsl fp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r5, r1, r0, lsl #20 │ │ │ │ - @ instruction: 0x002fc5b0 │ │ │ │ - eoreq pc, pc, r0, ror r4 @ │ │ │ │ - @ instruction: 0x003167f4 │ │ │ │ - eorseq r6, r1, r4, lsr r7 │ │ │ │ - @ instruction: 0x002ff3b0 │ │ │ │ - strdeq ip, [pc], -r8 @ │ │ │ │ - eorseq r6, r1, r4, lsl #14 │ │ │ │ - eoreq pc, pc, ip, ror r3 @ │ │ │ │ - mlaseq r1, r8, r6, r6 │ │ │ │ - eoreq pc, pc, r4, lsl r3 @ │ │ │ │ - eoreq fp, pc, r0, lsr #30 │ │ │ │ - eorseq r6, r1, ip, lsr r6 │ │ │ │ - @ instruction: 0x002ff2b8 │ │ │ │ - mlaseq r2, ip, r8, r3 │ │ │ │ - eoreq r5, pc, r0, lsr #19 │ │ │ │ - eorseq r0, r0, ip, lsr r1 │ │ │ │ + eorseq r5, r1, r8, ror #21 │ │ │ │ + mlaeq pc, r8, r6, ip @ │ │ │ │ + eoreq pc, pc, r8, asr r5 @ │ │ │ │ + @ instruction: 0x003168dc │ │ │ │ + eorseq r6, r1, ip, lsl r8 │ │ │ │ + mlaeq pc, r8, r4, pc @ │ │ │ │ + eoreq ip, pc, r0, ror #19 │ │ │ │ + eorseq r6, r1, ip, ror #15 │ │ │ │ + eoreq pc, pc, r4, ror #8 │ │ │ │ + eorseq r6, r1, r0, lsl #15 │ │ │ │ + strdeq pc, [pc], -ip @ │ │ │ │ + eoreq ip, pc, r8 │ │ │ │ + eorseq r6, r1, r4, lsr #14 │ │ │ │ + eoreq pc, pc, r0, lsr #7 │ │ │ │ + eorseq r3, r2, r4, lsl #19 │ │ │ │ + eoreq r5, pc, r8, lsl #21 │ │ │ │ + eorseq r0, r0, r4, lsr #4 │ │ │ │ andeq r4, r2, fp, asr #25 │ │ │ │ │ │ │ │ 000ff954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -181651,18 +181651,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r5, r8, ror #2 │ │ │ │ eorseq r0, r4, r8, lsr r6 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x003405d8 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq ip, pc, ip, lsr #4 │ │ │ │ + eoreq ip, pc, r4, lsl r3 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r6, r1, r8, ror #8 │ │ │ │ - eoreq pc, pc, r0, ror #1 │ │ │ │ + eorseq r6, r1, r0, asr r5 │ │ │ │ + eoreq pc, pc, r8, asr #3 │ │ │ │ │ │ │ │ 000ffac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #20] │ │ │ │ @@ -181791,24 +181791,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r4, r8, lsl r5 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq ip, [pc], -ip @ │ │ │ │ - eorseq r0, r0, r8, ror #23 │ │ │ │ - eoreq lr, pc, r8, ror #30 │ │ │ │ - eorseq r0, r0, r4, ror #22 │ │ │ │ - eorseq r5, r1, ip, ror #8 │ │ │ │ - eoreq ip, pc, ip, lsl r0 @ │ │ │ │ - ldrdeq lr, [pc], -ip @ │ │ │ │ - @ instruction: 0x003234bc │ │ │ │ - @ instruction: 0x002f55bc │ │ │ │ - eoreq pc, pc, r4, lsr pc @ │ │ │ │ + eoreq ip, pc, r4, asr #11 │ │ │ │ + @ instruction: 0x00300cd0 │ │ │ │ + eoreq pc, pc, r0, asr r0 @ │ │ │ │ + eorseq r0, r0, ip, asr #24 │ │ │ │ + eorseq r5, r1, r4, asr r5 │ │ │ │ + eoreq ip, pc, r4, lsl #2 │ │ │ │ + eoreq lr, pc, r4, asr #31 │ │ │ │ + eorseq r3, r2, r4, lsr #11 │ │ │ │ + eoreq r5, pc, r4, lsr #13 │ │ │ │ + eorseq r0, r0, ip, lsl r0 │ │ │ │ andeq r4, r2, r2, asr sp │ │ │ │ │ │ │ │ 000ffd04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181864,18 +181864,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r5, r0, ror #27 │ │ │ │ @ instruction: 0x003402b8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrdeq fp, [pc], -r8 @ │ │ │ │ + eoreq fp, pc, r0, asr #31 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, r8, lsl sl │ │ │ │ - eoreq lr, pc, ip, lsl #27 │ │ │ │ + eorseq r0, r0, r0, lsl #22 │ │ │ │ + eoreq lr, pc, r4, ror lr @ │ │ │ │ │ │ │ │ 000ffe04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ @@ -181920,18 +181920,18 @@ │ │ │ │ pop {r4, pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ b ffe60 │ │ │ │ @ instruction: 0x003401d4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x003004d8 │ │ │ │ - eorseq r0, r0, r4, ror #18 │ │ │ │ - @ instruction: 0x002fecb8 │ │ │ │ + mlaseq r0, r4, sl, r0 │ │ │ │ + eorseq r0, r0, r0, asr #11 │ │ │ │ + eorseq r0, r0, ip, asr #20 │ │ │ │ + eoreq lr, pc, r0, lsr #27 │ │ │ │ │ │ │ │ 000ffedc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ fffe8 │ │ │ │ @@ -181999,18 +181999,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r0, [r4], -r8 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r5, r8, ror #23 │ │ │ │ ldrheq r0, [r4], -r4 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r0, r4, r0, ror r0 │ │ │ │ - eoreq ip, pc, r4, lsl r1 @ │ │ │ │ + strdeq ip, [pc], -ip @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, r0, lsl #17 │ │ │ │ - eoreq lr, pc, r8, lsl #23 │ │ │ │ + eorseq r0, r0, r8, ror #18 │ │ │ │ + eoreq lr, pc, r0, ror ip @ │ │ │ │ │ │ │ │ 00100010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ @@ -182293,47 +182293,47 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r3, r8, asr #31 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - eoreq pc, pc, r4, ror #1 │ │ │ │ - eorseq r0, r0, r8, ror r3 │ │ │ │ - eoreq fp, pc, r8, lsl sl @ │ │ │ │ - ldrdeq lr, [pc], -r8 @ │ │ │ │ - eorseq r6, r0, r8, ror #7 │ │ │ │ - eoreq fp, pc, ip, asr #19 │ │ │ │ - mlaeq pc, r8, r0, pc @ │ │ │ │ - eoreq lr, pc, ip, lsl #17 │ │ │ │ + eoreq pc, pc, ip, asr #3 │ │ │ │ + eorseq r0, r0, r0, ror #8 │ │ │ │ + eoreq fp, pc, r0, lsl #22 │ │ │ │ + eoreq lr, pc, r0, asr #19 │ │ │ │ + @ instruction: 0x003064d0 │ │ │ │ + @ instruction: 0x002fbab4 │ │ │ │ + eoreq pc, pc, r0, lsl #3 │ │ │ │ + eoreq lr, pc, r4, ror r9 @ │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - eoreq fp, pc, r4, lsl #19 │ │ │ │ - eorseq r0, r0, ip, asr #10 │ │ │ │ - eoreq lr, pc, r4, asr #16 │ │ │ │ - eoreq pc, pc, r0, asr r0 @ │ │ │ │ + eoreq fp, pc, ip, ror #20 │ │ │ │ + eorseq r0, r0, r4, lsr r6 │ │ │ │ + eoreq lr, pc, ip, lsr #18 │ │ │ │ + eoreq pc, pc, r8, lsr r1 @ │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ - eorseq r0, r0, r0, lsl #10 │ │ │ │ - eoreq fp, pc, r8, lsr #18 │ │ │ │ - strdeq lr, [pc], -r4 @ │ │ │ │ - eoreq lr, pc, r8, ror #15 │ │ │ │ + eorseq r0, r0, r8, ror #11 │ │ │ │ + eoreq fp, pc, r0, lsl sl @ │ │ │ │ + ldrdeq pc, [pc], -ip @ │ │ │ │ + ldrdeq lr, [pc], -r0 @ │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - eorseq r6, r0, r4, asr #6 │ │ │ │ - eoreq fp, pc, r8, ror #17 │ │ │ │ - @ instruction: 0x002fefb4 │ │ │ │ - eoreq lr, pc, r8, lsr #15 │ │ │ │ - eoreq lr, pc, ip, lsl #31 │ │ │ │ - eoreq lr, pc, r0, lsl #15 │ │ │ │ + eorseq r6, r0, ip, lsr #8 │ │ │ │ + ldrdeq fp, [pc], -r0 @ │ │ │ │ + mlaeq pc, ip, r0, pc @ │ │ │ │ + mlaeq pc, r0, r8, lr @ │ │ │ │ + eoreq pc, pc, r4, ror r0 @ │ │ │ │ + eoreq lr, pc, r8, ror #16 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - eoreq lr, pc, ip, asr #30 │ │ │ │ - eoreq lr, pc, r0, asr #14 │ │ │ │ - eoreq lr, pc, ip, lsl pc @ │ │ │ │ - eoreq lr, pc, r0, lsl r7 @ │ │ │ │ - eorseq r2, r2, r8, lsl #26 │ │ │ │ - eoreq r4, pc, ip, lsl #28 │ │ │ │ - eoreq pc, pc, r4, lsl #15 │ │ │ │ + eoreq pc, pc, r4, lsr r0 @ │ │ │ │ + eoreq lr, pc, r8, lsr #16 │ │ │ │ + eoreq pc, pc, r4 │ │ │ │ + strdeq lr, [pc], -r8 @ │ │ │ │ + @ instruction: 0x00322df0 │ │ │ │ + strdeq r4, [pc], -r4 @ │ │ │ │ + eoreq pc, pc, ip, ror #16 │ │ │ │ @ instruction: 0x00025cb8 │ │ │ │ │ │ │ │ 00100518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182374,18 +182374,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r5, ip, asr #11 │ │ │ │ eorseq pc, r3, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - strdeq fp, [pc], -r8 @ │ │ │ │ + eoreq fp, pc, r0, ror #15 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x002fedb4 │ │ │ │ - eoreq lr, pc, r8, lsr #11 │ │ │ │ + mlaeq pc, ip, lr, lr @ │ │ │ │ + mlaeq pc, r0, r6, lr @ │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ │ │ │ │ 001005e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -182481,24 +182481,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ b 1006f8 │ │ │ │ @ instruction: 0x0033f9f8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x003149f8 │ │ │ │ - eoreq fp, pc, r8, lsr #11 │ │ │ │ - eoreq lr, pc, r8, ror #8 │ │ │ │ - eorseq r0, r0, r0, ror #2 │ │ │ │ - eoreq lr, pc, ip, lsr r4 @ │ │ │ │ - eorseq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x0031a8d0 │ │ │ │ - eoreq fp, pc, ip, lsr r5 @ │ │ │ │ - strdeq lr, [pc], -ip @ │ │ │ │ + eorseq r0, r0, r4, ror r2 │ │ │ │ + eorseq r4, r1, r0, ror #21 │ │ │ │ + mlaeq pc, r0, r6, fp @ │ │ │ │ + eoreq lr, pc, r0, asr r5 @ │ │ │ │ + eorseq r0, r0, r8, asr #4 │ │ │ │ + eoreq lr, pc, r4, lsr #10 │ │ │ │ + eorseq r0, r0, r8, lsl #4 │ │ │ │ + @ instruction: 0x0031a9b8 │ │ │ │ + eoreq fp, pc, r4, lsr #12 │ │ │ │ + eoreq lr, pc, r4, ror #9 │ │ │ │ │ │ │ │ 00100798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -182553,18 +182553,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r5, ip, asr #6 │ │ │ │ eorseq pc, r3, r4, lsr #16 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq fp, pc, r4, asr #8 │ │ │ │ + eoreq fp, pc, ip, lsr #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, r8, lsl r0 │ │ │ │ - strdeq lr, [pc], -r4 @ │ │ │ │ + eorseq r0, r0, r0, lsl #2 │ │ │ │ + ldrdeq lr, [pc], -ip @ │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1005e0 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -182654,25 +182654,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ b 100960 │ │ │ │ eorseq pc, r3, ip, lsl r7 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq pc, pc, r4, lsr pc @ │ │ │ │ - eoreq lr, pc, r4, lsl #4 │ │ │ │ - eoreq pc, pc, ip, ror #29 │ │ │ │ - eorseq r4, r1, ip, asr #14 │ │ │ │ - strdeq fp, [pc], -ip @ │ │ │ │ - @ instruction: 0x002fe1bc │ │ │ │ - eoreq pc, pc, r8, asr #29 │ │ │ │ - mlaeq pc, r8, r1, lr @ │ │ │ │ - ldrdeq fp, [pc], -r8 @ │ │ │ │ - mlaeq pc, r0, lr, pc @ │ │ │ │ - eoreq lr, pc, r0, ror #2 │ │ │ │ + eorseq r0, r0, ip, lsl r0 │ │ │ │ + eoreq lr, pc, ip, ror #5 │ │ │ │ + ldrdeq pc, [pc], -r4 @ │ │ │ │ + eorseq r4, r1, r4, lsr r8 │ │ │ │ + eoreq fp, pc, r4, ror #7 │ │ │ │ + eoreq lr, pc, r4, lsr #5 │ │ │ │ + @ instruction: 0x002fffb0 │ │ │ │ + eoreq lr, pc, r0, lsl #5 │ │ │ │ + eoreq fp, pc, r0, asr #15 │ │ │ │ + eoreq pc, pc, r8, ror pc @ │ │ │ │ + eoreq lr, pc, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1008bc │ │ │ │ ldr r4, [pc, #64] @ 100a9c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -182881,39 +182881,39 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r3, r0, lsr r5 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq pc, pc, r8, asr #25 │ │ │ │ - eoreq sp, pc, r8, lsl #31 │ │ │ │ - eoreq pc, pc, r4, ror ip @ │ │ │ │ - eorseq r4, r1, r4, asr #9 │ │ │ │ - eoreq fp, pc, r4, ror r0 @ │ │ │ │ - eoreq sp, pc, r4, lsr pc @ │ │ │ │ - eoreq pc, pc, r0, asr ip @ │ │ │ │ - eoreq sp, pc, r0, lsl pc @ │ │ │ │ - eoreq fp, pc, r0, asr r4 @ │ │ │ │ - eoreq pc, pc, r8, lsl ip @ │ │ │ │ - ldrdeq sp, [pc], -r8 @ │ │ │ │ - eoreq pc, pc, r4, ror #23 │ │ │ │ - eoreq sp, pc, r4, lsr #29 │ │ │ │ - eoreq pc, pc, r4, lsr #23 │ │ │ │ - @ instruction: 0x003143f4 │ │ │ │ - eoreq sl, pc, r4, lsr #31 │ │ │ │ - eoreq sp, pc, r4, ror #28 │ │ │ │ - eoreq pc, pc, r0, lsl #23 │ │ │ │ - eoreq sp, pc, r0, asr #28 │ │ │ │ - eoreq fp, pc, r0, lsl #7 │ │ │ │ - eoreq pc, pc, r8, asr #22 │ │ │ │ - eoreq sp, pc, r8, lsl #28 │ │ │ │ - @ instruction: 0x003223fc │ │ │ │ - strdeq r4, [pc], -ip @ │ │ │ │ - eoreq lr, pc, r4, ror lr @ │ │ │ │ + @ instruction: 0x002ffdb0 │ │ │ │ + eoreq lr, pc, r0, ror r0 @ │ │ │ │ + eoreq pc, pc, ip, asr sp @ │ │ │ │ + eorseq r4, r1, ip, lsr #11 │ │ │ │ + eoreq fp, pc, ip, asr r1 @ │ │ │ │ + eoreq lr, pc, ip, lsl r0 @ │ │ │ │ + eoreq pc, pc, r8, lsr sp @ │ │ │ │ + strdeq sp, [pc], -r8 @ │ │ │ │ + eoreq fp, pc, r8, lsr r5 @ │ │ │ │ + eoreq pc, pc, r0, lsl #26 │ │ │ │ + eoreq sp, pc, r0, asr #31 │ │ │ │ + eoreq pc, pc, ip, asr #25 │ │ │ │ + eoreq sp, pc, ip, lsl #31 │ │ │ │ + eoreq pc, pc, ip, lsl #25 │ │ │ │ + @ instruction: 0x003144dc │ │ │ │ + eoreq fp, pc, ip, lsl #1 │ │ │ │ + eoreq sp, pc, ip, asr #30 │ │ │ │ + eoreq pc, pc, r8, ror #24 │ │ │ │ + eoreq sp, pc, r8, lsr #30 │ │ │ │ + eoreq fp, pc, r8, ror #8 │ │ │ │ + eoreq pc, pc, r0, lsr ip @ │ │ │ │ + strdeq sp, [pc], -r0 @ │ │ │ │ + eorseq r2, r2, r4, ror #9 │ │ │ │ + eoreq r4, pc, r4, ror #11 │ │ │ │ + eoreq lr, pc, ip, asr pc @ │ │ │ │ andeq r4, r2, r2, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 100aa8 │ │ │ │ ldr r4, [pc, #64] @ 100e5c │ │ │ │ @@ -183312,69 +183312,69 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r3, r0, ror r1 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq pc, pc, r0, lsr #16 │ │ │ │ - ldrdeq sp, [pc], -r4 @ │ │ │ │ - ldrdeq pc, [pc], -ip @ │ │ │ │ - eorseq r4, r1, r0, lsr #32 │ │ │ │ - ldrdeq sl, [pc], -r0 @ │ │ │ │ - mlaeq pc, r0, sl, sp @ │ │ │ │ - @ instruction: 0x002ff7b8 │ │ │ │ - eoreq sp, pc, ip, ror #20 │ │ │ │ - eoreq pc, pc, r8, ror r7 @ │ │ │ │ - @ instruction: 0x00313fbc │ │ │ │ - eoreq sl, pc, ip, ror #22 │ │ │ │ - eoreq sp, pc, ip, lsr #20 │ │ │ │ - eoreq pc, pc, r4, asr r7 @ │ │ │ │ - eoreq sp, pc, r8, lsl #20 │ │ │ │ - eoreq sl, pc, r8, asr #30 │ │ │ │ - eoreq pc, pc, ip, lsl r7 @ │ │ │ │ - ldrdeq sp, [pc], -r0 @ │ │ │ │ - eoreq pc, pc, r8, ror #13 │ │ │ │ - mlaeq pc, ip, r9, sp @ │ │ │ │ - mlaeq pc, ip, r6, pc @ │ │ │ │ - eorseq r3, r1, r0, ror #29 │ │ │ │ - mlaeq pc, r0, sl, sl @ │ │ │ │ - eoreq sp, pc, r0, asr r9 @ │ │ │ │ - eoreq pc, pc, r8, ror r6 @ │ │ │ │ - eoreq sp, pc, ip, lsr #18 │ │ │ │ - eoreq sl, pc, ip, ror #28 │ │ │ │ - eoreq pc, pc, r0, asr #12 │ │ │ │ - strdeq sp, [pc], -r4 @ │ │ │ │ - eoreq pc, pc, r8, lsl r6 @ │ │ │ │ - eoreq sp, pc, ip, asr #17 │ │ │ │ + eoreq pc, pc, r8, lsl #18 │ │ │ │ + @ instruction: 0x002fdbbc │ │ │ │ + eoreq pc, pc, r4, asr #17 │ │ │ │ + eorseq r4, r1, r8, lsl #2 │ │ │ │ + @ instruction: 0x002facb8 │ │ │ │ + eoreq sp, pc, r8, ror fp @ │ │ │ │ + eoreq pc, pc, r0, lsr #17 │ │ │ │ + eoreq sp, pc, r4, asr fp @ │ │ │ │ + eoreq pc, pc, r0, ror #16 │ │ │ │ + eorseq r4, r1, r4, lsr #1 │ │ │ │ + eoreq sl, pc, r4, asr ip @ │ │ │ │ + eoreq sp, pc, r4, lsl fp @ │ │ │ │ + eoreq pc, pc, ip, lsr r8 @ │ │ │ │ + strdeq sp, [pc], -r0 @ │ │ │ │ + eoreq fp, pc, r0, lsr r0 @ │ │ │ │ + eoreq pc, pc, r4, lsl #16 │ │ │ │ + @ instruction: 0x002fdab8 │ │ │ │ + ldrdeq pc, [pc], -r0 @ │ │ │ │ + eoreq sp, pc, r4, lsl #21 │ │ │ │ + eoreq pc, pc, r4, lsl #15 │ │ │ │ + eorseq r3, r1, r8, asr #31 │ │ │ │ + eoreq sl, pc, r8, ror fp @ │ │ │ │ + eoreq sp, pc, r8, lsr sl @ │ │ │ │ + eoreq pc, pc, r0, ror #14 │ │ │ │ + eoreq sp, pc, r4, lsl sl @ │ │ │ │ + eoreq sl, pc, r4, asr pc @ │ │ │ │ + eoreq pc, pc, r8, lsr #14 │ │ │ │ + ldrdeq sp, [pc], -ip @ │ │ │ │ + eoreq pc, pc, r0, lsl #14 │ │ │ │ + @ instruction: 0x002fd9b4 │ │ │ │ + eoreq pc, pc, r0, asr #13 │ │ │ │ + eorseq r3, r1, r4, lsl #30 │ │ │ │ + @ instruction: 0x002faab4 │ │ │ │ + eoreq sp, pc, r4, ror r9 @ │ │ │ │ + @ instruction: 0x002faeb8 │ │ │ │ + eoreq pc, pc, ip, lsl #13 │ │ │ │ + eoreq sp, pc, r0, asr #18 │ │ │ │ + eoreq pc, pc, r8, asr r6 @ │ │ │ │ + eoreq sp, pc, ip, lsl #18 │ │ │ │ + eoreq pc, pc, ip, lsl #12 │ │ │ │ + eorseq r3, r1, r0, asr lr │ │ │ │ + eoreq sl, pc, r0, lsl #20 │ │ │ │ + eoreq sp, pc, r0, asr #17 │ │ │ │ + eoreq sl, pc, r4, lsl #28 │ │ │ │ ldrdeq pc, [pc], -r8 @ │ │ │ │ - eorseq r3, r1, ip, lsl lr │ │ │ │ - eoreq sl, pc, ip, asr #19 │ │ │ │ eoreq sp, pc, ip, lsl #17 │ │ │ │ - ldrdeq sl, [pc], -r0 @ │ │ │ │ - eoreq pc, pc, r4, lsr #11 │ │ │ │ - eoreq sp, pc, r8, asr r8 @ │ │ │ │ - eoreq pc, pc, r0, ror r5 @ │ │ │ │ - eoreq sp, pc, r4, lsr #16 │ │ │ │ - eoreq pc, pc, r4, lsr #10 │ │ │ │ - eorseq r3, r1, r8, ror #26 │ │ │ │ - eoreq sl, pc, r8, lsl r9 @ │ │ │ │ - ldrdeq sp, [pc], -r8 @ │ │ │ │ - eoreq sl, pc, ip, lsl sp @ │ │ │ │ - strdeq pc, [pc], -r0 @ │ │ │ │ - eoreq sp, pc, r4, lsr #15 │ │ │ │ - eoreq pc, pc, r8, asr #9 │ │ │ │ - eoreq sp, pc, ip, ror r7 @ │ │ │ │ - eorseq r1, r2, r0, ror sp │ │ │ │ - eoreq r3, pc, r0, ror lr @ │ │ │ │ - mlaeq pc, ip, ip, ip @ │ │ │ │ + @ instruction: 0x002ff5b0 │ │ │ │ + eoreq sp, pc, r4, ror #16 │ │ │ │ + eorseq r1, r2, r8, asr lr │ │ │ │ + eoreq r3, pc, r8, asr pc @ │ │ │ │ + eoreq ip, pc, r4, lsl #27 │ │ │ │ andeq r4, r2, ip, lsl sl │ │ │ │ - eorseq r1, r2, r8, asr #26 │ │ │ │ - eoreq r3, pc, r8, asr #28 │ │ │ │ - eoreq pc, pc, r8, lsl #9 │ │ │ │ + eorseq r1, r2, r0, lsr lr │ │ │ │ + eoreq r3, pc, r0, lsr pc @ │ │ │ │ + eoreq pc, pc, r0, ror r5 @ │ │ │ │ andeq r4, r2, r9, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 100e68 │ │ │ │ ldr r4, [pc, #64] @ 101588 │ │ │ │ @@ -183925,78 +183925,78 @@ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq lr, r3, r8, asr #19 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq lr, pc, r0, ror #30 │ │ │ │ - strdeq sp, [pc], -r0 @ │ │ │ │ - eoreq lr, pc, r4, lsr pc @ │ │ │ │ - eoreq sp, pc, r4, asr #3 │ │ │ │ - strdeq lr, [pc], -r4 @ │ │ │ │ - eorseq r3, r1, r4, lsl r7 │ │ │ │ - eoreq sl, pc, r4, asr #5 │ │ │ │ - eoreq sp, pc, r4, lsl #3 │ │ │ │ - eoreq sl, pc, r4, lsr #13 │ │ │ │ - mlaeq pc, ip, lr, lr @ │ │ │ │ - eoreq sp, pc, ip, lsr #2 │ │ │ │ - eoreq lr, pc, ip, asr lr @ │ │ │ │ - eorseq r3, r1, ip, ror r6 │ │ │ │ - eoreq sl, pc, ip, lsr #4 │ │ │ │ - eoreq sp, pc, ip, ror #1 │ │ │ │ - eoreq lr, pc, r8, lsr lr @ │ │ │ │ - eoreq sp, pc, r8, asr #1 │ │ │ │ - eoreq sl, pc, r8, lsl #12 │ │ │ │ + eoreq pc, pc, r8, asr #32 │ │ │ │ + ldrdeq sp, [pc], -r8 @ │ │ │ │ + eoreq pc, pc, ip, lsl r0 @ │ │ │ │ + eoreq sp, pc, ip, lsr #5 │ │ │ │ + ldrdeq lr, [pc], -ip @ │ │ │ │ + @ instruction: 0x003137fc │ │ │ │ + eoreq sl, pc, ip, lsr #7 │ │ │ │ + eoreq sp, pc, ip, ror #4 │ │ │ │ + eoreq sl, pc, ip, lsl #15 │ │ │ │ + eoreq lr, pc, r4, lsl #31 │ │ │ │ + eoreq sp, pc, r4, lsl r2 @ │ │ │ │ + eoreq lr, pc, r4, asr #30 │ │ │ │ + eorseq r3, r1, r4, ror #14 │ │ │ │ + eoreq sl, pc, r4, lsl r3 @ │ │ │ │ + ldrdeq sp, [pc], -r4 @ │ │ │ │ + eoreq lr, pc, r0, lsr #30 │ │ │ │ + @ instruction: 0x002fd1b0 │ │ │ │ + strdeq sl, [pc], -r0 @ │ │ │ │ + eoreq lr, pc, r8, ror #29 │ │ │ │ + eoreq sp, pc, r8, ror r1 @ │ │ │ │ + @ instruction: 0x002feeb4 │ │ │ │ + eoreq sp, pc, r0, asr #2 │ │ │ │ + eoreq r9, pc, r8, lsr #26 │ │ │ │ + eoreq lr, pc, r0, lsr lr @ │ │ │ │ + eoreq sp, pc, r0, asr #1 │ │ │ │ eoreq lr, pc, r0, lsl #28 │ │ │ │ - mlaeq pc, r0, r0, sp @ │ │ │ │ - eoreq lr, pc, ip, asr #27 │ │ │ │ - eoreq sp, pc, r8, asr r0 @ │ │ │ │ - eoreq r9, pc, r0, asr #24 │ │ │ │ - eoreq lr, pc, r8, asr #26 │ │ │ │ - ldrdeq ip, [pc], -r8 @ │ │ │ │ - eoreq lr, pc, r8, lsl sp @ │ │ │ │ - eoreq ip, pc, r4, lsr #31 │ │ │ │ - eoreq r9, pc, r4, lsr #23 │ │ │ │ - eoreq lr, pc, ip, lsr #25 │ │ │ │ - eoreq ip, pc, ip, lsr pc @ │ │ │ │ - eorseq r1, r2, r4, lsl r5 │ │ │ │ - eoreq r3, pc, r4, lsl r6 @ │ │ │ │ - eoreq r3, pc, r0, ror #13 │ │ │ │ + eoreq sp, pc, ip, lsl #1 │ │ │ │ + eoreq r9, pc, ip, lsl #25 │ │ │ │ + mlaeq pc, r4, sp, lr @ │ │ │ │ + eoreq sp, pc, r4, lsr #32 │ │ │ │ + @ instruction: 0x003215fc │ │ │ │ + strdeq r3, [pc], -ip @ │ │ │ │ + eoreq r3, pc, r8, asr #15 │ │ │ │ andeq r4, r2, r2, ror #21 │ │ │ │ - eorseq r1, r2, ip, ror #9 │ │ │ │ - eoreq r3, pc, ip, ror #11 │ │ │ │ - eoreq sp, pc, r4, ror #30 │ │ │ │ + @ instruction: 0x003215d4 │ │ │ │ + ldrdeq r3, [pc], -r4 @ │ │ │ │ + eoreq lr, pc, ip, asr #32 │ │ │ │ andeq r4, r2, r6, ror #21 │ │ │ │ - eorseq r1, r2, r4, asr #9 │ │ │ │ - eoreq r3, pc, r4, asr #11 │ │ │ │ - mlaeq pc, ip, r6, r3 @ │ │ │ │ + eorseq r1, r2, ip, lsr #11 │ │ │ │ + eoreq r3, pc, ip, lsr #13 │ │ │ │ + eoreq r3, pc, r4, lsl #15 │ │ │ │ andeq r4, r2, r5, ror #21 │ │ │ │ - mlaseq r2, ip, r4, r1 │ │ │ │ - mlaeq pc, ip, r5, r3 @ │ │ │ │ - eoreq ip, pc, r8, asr #7 │ │ │ │ + eorseq r1, r2, r4, lsl #11 │ │ │ │ + eoreq r3, pc, r4, lsl #13 │ │ │ │ + @ instruction: 0x002fc4b0 │ │ │ │ andeq r4, r2, sp, lsl #22 │ │ │ │ - eorseq r1, r2, r4, ror r4 │ │ │ │ - eoreq r3, pc, r4, ror r5 @ │ │ │ │ - strheq lr, [pc], -r8 @ │ │ │ │ + eorseq r1, r2, ip, asr r5 │ │ │ │ + eoreq r3, pc, ip, asr r6 @ │ │ │ │ + eoreq lr, pc, r0, lsr #3 │ │ │ │ andeq r4, r2, r0, lsl fp │ │ │ │ - eorseq r1, r2, ip, asr #8 │ │ │ │ - eoreq r3, pc, ip, asr #10 │ │ │ │ - eoreq sp, pc, ip, asr pc @ │ │ │ │ + eorseq r1, r2, r4, lsr r5 │ │ │ │ + eoreq r3, pc, r4, lsr r6 @ │ │ │ │ + eoreq lr, pc, r4, asr #32 │ │ │ │ andeq r4, r2, pc, lsl #22 │ │ │ │ - eorseq r1, r2, r4, lsr #8 │ │ │ │ - eoreq r3, pc, r4, lsr #10 │ │ │ │ - eoreq lr, pc, ip, asr r0 @ │ │ │ │ + eorseq r1, r2, ip, lsl #10 │ │ │ │ + eoreq r3, pc, ip, lsl #12 │ │ │ │ + eoreq lr, pc, r4, asr #2 │ │ │ │ andeq r4, r2, lr, lsl #22 │ │ │ │ - eorseq sp, r1, r8, lsl #8 │ │ │ │ - eoreq r3, pc, r8, lsr #12 │ │ │ │ - eoreq r3, pc, r4, asr r6 @ │ │ │ │ - eorseq sp, r1, r0, ror #7 │ │ │ │ - @ instruction: 0x002f35bc │ │ │ │ - eoreq r6, pc, r4, ror #13 │ │ │ │ + @ instruction: 0x0031d4f0 │ │ │ │ + eoreq r3, pc, r0, lsl r7 @ │ │ │ │ + eoreq r3, pc, ip, lsr r7 @ │ │ │ │ + eorseq sp, r1, r8, asr #9 │ │ │ │ + eoreq r3, pc, r4, lsr #13 │ │ │ │ + eoreq r6, pc, ip, asr #15 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 101594 │ │ │ │ ldr r4, [pc, #64] @ 101f38 │ │ │ │ @@ -184781,95 +184781,95 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r3, r8, ror r0 │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq lr, r3, r8, lsr r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strdeq sp, [pc], -ip @ │ │ │ │ - @ instruction: 0x002fc8b0 │ │ │ │ - strheq sp, [pc], -ip @ │ │ │ │ - eoreq ip, pc, r0, ror r8 @ │ │ │ │ + eoreq sp, pc, r4, ror #3 │ │ │ │ + mlaeq pc, r8, r9, ip @ │ │ │ │ + eoreq sp, pc, r4, lsr #3 │ │ │ │ + eoreq ip, pc, r8, asr r9 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - eoreq sp, pc, ip, ror r0 @ │ │ │ │ - eoreq ip, pc, r0, lsr r8 @ │ │ │ │ - eoreq r9, pc, r4, ror #26 │ │ │ │ - eoreq sp, pc, r8, lsr r0 @ │ │ │ │ - eoreq ip, pc, r8, ror #15 │ │ │ │ + eoreq sp, pc, r4, ror #2 │ │ │ │ + eoreq ip, pc, r8, lsl r9 @ │ │ │ │ + eoreq r9, pc, ip, asr #28 │ │ │ │ + eoreq sp, pc, r0, lsr #2 │ │ │ │ + ldrdeq ip, [pc], -r0 @ │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ - @ instruction: 0x002fcfb4 │ │ │ │ - eorseq r4, r0, r4, asr #5 │ │ │ │ - eoreq r9, pc, r8, lsr #17 │ │ │ │ - eoreq ip, pc, r8, ror #14 │ │ │ │ - mlaeq pc, r0, pc, ip @ │ │ │ │ - eoreq ip, pc, r0, asr #14 │ │ │ │ - eoreq ip, pc, r8, asr #30 │ │ │ │ + mlaeq pc, ip, r0, sp @ │ │ │ │ + eorseq r4, r0, ip, lsr #7 │ │ │ │ + mlaeq pc, r0, r9, r9 @ │ │ │ │ + eoreq ip, pc, r0, asr r8 @ │ │ │ │ + eoreq sp, pc, r8, ror r0 @ │ │ │ │ + eoreq ip, pc, r8, lsr #16 │ │ │ │ + eoreq sp, pc, r0, lsr r0 @ │ │ │ │ + eoreq ip, pc, r4, ror #15 │ │ │ │ + eorseq r0, r1, r8, lsl #10 │ │ │ │ strdeq ip, [pc], -ip @ │ │ │ │ - eorseq r0, r1, r0, lsr #8 │ │ │ │ - eoreq ip, pc, r4, lsl pc @ │ │ │ │ - eoreq ip, pc, r8, asr #13 │ │ │ │ - eorseq r2, r1, r8, lsl ip │ │ │ │ - eoreq r9, pc, r8, asr #15 │ │ │ │ - ldrdeq ip, [pc], -r4 @ │ │ │ │ - eoreq ip, pc, r8, lsl #13 │ │ │ │ - eoreq ip, pc, ip, lsr #29 │ │ │ │ - eoreq ip, pc, r0, ror #12 │ │ │ │ + @ instruction: 0x002fc7b0 │ │ │ │ + eorseq r2, r1, r0, lsl #26 │ │ │ │ + @ instruction: 0x002f98b0 │ │ │ │ + @ instruction: 0x002fcfbc │ │ │ │ + eoreq ip, pc, r0, ror r7 @ │ │ │ │ + mlaeq pc, r4, pc, ip @ │ │ │ │ + eoreq ip, pc, r8, asr #14 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ - eoreq ip, pc, r4, ror lr @ │ │ │ │ - eoreq ip, pc, r8, lsr #12 │ │ │ │ - eoreq r9, pc, r4, ror fp @ │ │ │ │ - eoreq ip, pc, r8, asr #28 │ │ │ │ - strdeq ip, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r8, lsl lr @ │ │ │ │ - eoreq ip, pc, ip, asr #11 │ │ │ │ + eoreq ip, pc, ip, asr pc @ │ │ │ │ + eoreq ip, pc, r0, lsl r7 @ │ │ │ │ + eoreq r9, pc, ip, asr ip @ │ │ │ │ + eoreq ip, pc, r0, lsr pc @ │ │ │ │ + eoreq ip, pc, r0, ror #13 │ │ │ │ + eoreq ip, pc, r0, lsl #30 │ │ │ │ + @ instruction: 0x002fc6b4 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ - ldrdeq ip, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, ip, lsl #11 │ │ │ │ - eoreq ip, pc, r8, lsr #27 │ │ │ │ - eoreq ip, pc, ip, asr r5 @ │ │ │ │ + eoreq ip, pc, r0, asr #29 │ │ │ │ + eoreq ip, pc, r4, ror r6 @ │ │ │ │ + mlaeq pc, r0, lr, ip @ │ │ │ │ + eoreq ip, pc, r4, asr #12 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ + @ instruction: 0x002fccbc │ │ │ │ + eoreq ip, pc, r0, ror r4 @ │ │ │ │ + andeq r0, r0, sl, ror #3 │ │ │ │ + eoreq r9, pc, r4, lsl #19 │ │ │ │ + eoreq ip, pc, r8, asr ip @ │ │ │ │ + eoreq ip, pc, r8, lsl #8 │ │ │ │ + andeq r0, r0, r9, ror #3 │ │ │ │ + eoreq ip, pc, r0, lsr #24 │ │ │ │ + ldrdeq ip, [pc], -r4 @ │ │ │ │ ldrdeq ip, [pc], -r4 @ │ │ │ │ eoreq ip, pc, r8, lsl #7 │ │ │ │ - andeq r0, r0, sl, ror #3 │ │ │ │ - mlaeq pc, ip, r8, r9 @ │ │ │ │ - eoreq ip, pc, r0, ror fp @ │ │ │ │ + eoreq ip, pc, ip, lsr #23 │ │ │ │ + eoreq ip, pc, r0, ror #6 │ │ │ │ + eoreq r9, pc, r0, ror #8 │ │ │ │ + @ instruction: 0x003187f4 │ │ │ │ eoreq ip, pc, r0, lsr #6 │ │ │ │ - andeq r0, r0, r9, ror #3 │ │ │ │ - eoreq ip, pc, r8, lsr fp @ │ │ │ │ - eoreq ip, pc, ip, ror #5 │ │ │ │ - eoreq ip, pc, ip, ror #21 │ │ │ │ - eoreq ip, pc, r0, lsr #5 │ │ │ │ - eoreq ip, pc, r4, asr #21 │ │ │ │ - eoreq ip, pc, r8, ror r2 @ │ │ │ │ - eoreq r9, pc, r8, ror r3 @ │ │ │ │ - eorseq r8, r1, ip, lsl #14 │ │ │ │ - eoreq ip, pc, r8, lsr r2 @ │ │ │ │ - eoreq ip, pc, r4, lsl #21 │ │ │ │ - eoreq ip, pc, ip, asr #20 │ │ │ │ - eoreq ip, pc, r0, lsl #4 │ │ │ │ - eoreq ip, pc, r4, lsr #20 │ │ │ │ - ldrdeq ip, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r8, lsl #19 │ │ │ │ - eoreq ip, pc, ip, lsr r1 @ │ │ │ │ - eoreq ip, pc, ip, asr r9 @ │ │ │ │ - eoreq ip, pc, r0, lsl r1 @ │ │ │ │ - eoreq ip, pc, r8, lsl r9 @ │ │ │ │ - eoreq ip, pc, ip, asr #1 │ │ │ │ - eorseq r0, r2, r4, asr #13 │ │ │ │ - eoreq r2, pc, r4, asr #15 │ │ │ │ - eoreq r2, pc, r0, ror #16 │ │ │ │ + eoreq ip, pc, ip, ror #22 │ │ │ │ + eoreq ip, pc, r4, lsr fp @ │ │ │ │ + eoreq ip, pc, r8, ror #5 │ │ │ │ + eoreq ip, pc, ip, lsl #22 │ │ │ │ + eoreq ip, pc, r0, asr #5 │ │ │ │ + eoreq ip, pc, r0, ror sl @ │ │ │ │ + eoreq ip, pc, r4, lsr #4 │ │ │ │ + eoreq ip, pc, r4, asr #20 │ │ │ │ + strdeq ip, [pc], -r8 @ │ │ │ │ + eoreq ip, pc, r0, lsl #20 │ │ │ │ + @ instruction: 0x002fc1b4 │ │ │ │ + eorseq r0, r2, ip, lsr #15 │ │ │ │ + eoreq r2, pc, ip, lsr #17 │ │ │ │ + eoreq r2, pc, r8, asr #18 │ │ │ │ andeq r5, r2, lr, lsr #26 │ │ │ │ - mlaseq r2, ip, r6, r0 │ │ │ │ - mlaeq pc, ip, r7, r2 @ │ │ │ │ - mlaeq pc, r8, r1, ip @ │ │ │ │ + eorseq r0, r2, r4, lsl #15 │ │ │ │ + eoreq r2, pc, r4, lsl #17 │ │ │ │ + eoreq ip, pc, r0, lsl #5 │ │ │ │ andeq r5, r2, r1, lsr #26 │ │ │ │ - eorseq r0, r2, r4, ror r6 │ │ │ │ - eoreq r2, pc, r4, ror r7 @ │ │ │ │ - eoreq ip, pc, r0, lsl pc @ │ │ │ │ + eorseq r0, r2, ip, asr r7 │ │ │ │ + eoreq r2, pc, ip, asr r8 @ │ │ │ │ + strdeq ip, [pc], -r8 @ │ │ │ │ andeq r5, r2, r2, ror #26 │ │ │ │ │ │ │ │ 00102c78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -184910,18 +184910,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r5, ip, ror #28 │ │ │ │ eorseq sp, r3, r4, asr #6 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - mlaeq pc, r8, pc, r8 @ │ │ │ │ + eoreq r9, pc, r0, lsl #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaeq pc, r4, r6, ip @ │ │ │ │ - eoreq fp, pc, r8, asr #28 │ │ │ │ + eoreq ip, pc, ip, ror r7 @ │ │ │ │ + eoreq fp, pc, r0, lsr pc @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00102d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -185087,35 +185087,35 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ b 102ec8 │ │ │ │ mlaseq r3, r8, r2, sp │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, pc, r8, ror sl @ │ │ │ │ - eoreq ip, pc, r0, ror #27 │ │ │ │ - eoreq sp, pc, ip, lsr #20 │ │ │ │ - @ instruction: 0x003164d0 │ │ │ │ - eoreq sp, pc, r8, lsr #20 │ │ │ │ - mlaeq pc, r4, sp, ip @ │ │ │ │ - eoreq sp, pc, ip, ror #19 │ │ │ │ - eoreq sp, pc, r4, lsl #20 │ │ │ │ - eoreq sp, pc, r8, ror #19 │ │ │ │ - eoreq ip, pc, r4, asr sp @ │ │ │ │ - eoreq sp, pc, r8, asr #19 │ │ │ │ - eoreq ip, pc, r0, lsr sp @ │ │ │ │ - eoreq sp, pc, r8, lsl #19 │ │ │ │ - @ instruction: 0x003164f0 │ │ │ │ - eoreq sp, pc, r4, lsl #19 │ │ │ │ - strdeq ip, [pc], -r0 @ │ │ │ │ - eoreq sp, pc, r0, ror #18 │ │ │ │ - eoreq ip, pc, r8, asr #25 │ │ │ │ - eorseq r3, r0, r4, lsl #5 │ │ │ │ - eoreq sp, pc, ip, lsr #18 │ │ │ │ - mlaeq pc, r4, ip, ip @ │ │ │ │ + eoreq sp, pc, r0, ror #22 │ │ │ │ + eoreq ip, pc, r8, asr #29 │ │ │ │ + eoreq sp, pc, r4, lsl fp @ │ │ │ │ + @ instruction: 0x003165b8 │ │ │ │ + eoreq sp, pc, r0, lsl fp @ │ │ │ │ + eoreq ip, pc, ip, ror lr @ │ │ │ │ + ldrdeq sp, [pc], -r4 @ │ │ │ │ + eoreq sp, pc, ip, ror #21 │ │ │ │ + ldrdeq sp, [pc], -r0 @ │ │ │ │ + eoreq ip, pc, ip, lsr lr @ │ │ │ │ + @ instruction: 0x002fdab0 │ │ │ │ + eoreq ip, pc, r8, lsl lr @ │ │ │ │ + eoreq sp, pc, r0, ror sl @ │ │ │ │ + @ instruction: 0x003165d8 │ │ │ │ + eoreq sp, pc, ip, ror #20 │ │ │ │ + ldrdeq ip, [pc], -r8 @ │ │ │ │ + eoreq sp, pc, r8, asr #20 │ │ │ │ + @ instruction: 0x002fcdb0 │ │ │ │ + eorseq r3, r0, ip, ror #6 │ │ │ │ + eoreq sp, pc, r4, lsl sl @ │ │ │ │ + eoreq ip, pc, ip, ror sp @ │ │ │ │ │ │ │ │ 0010303c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -185206,19 +185206,19 @@ │ │ │ │ eorseq r1, r5, r0, lsl #21 │ │ │ │ eorseq ip, r3, r8, asr pc │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, ip, lsr #19 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq ip, r3, r0, ror #29 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaeq pc, ip, r5, r8 @ │ │ │ │ + eoreq r8, pc, r4, lsl #13 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, pc, ip, ror r7 @ │ │ │ │ - eoreq ip, pc, r4, ror #21 │ │ │ │ - eoreq ip, pc, r0, asr #18 │ │ │ │ + eoreq sp, pc, r4, ror #16 │ │ │ │ + eoreq ip, pc, ip, asr #23 │ │ │ │ + eoreq ip, pc, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #64] @ 103228 │ │ │ │ ldr r2, [pc, #64] @ 10322c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -185235,15 +185235,15 @@ │ │ │ │ ldr r0, [pc, #20] @ 103230 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq ip, r3, r0, lsl lr │ │ │ │ andeq r0, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x002fc8b0 │ │ │ │ + mlaeq pc, r8, r9, ip @ │ │ │ │ │ │ │ │ 00103234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #2152] @ 103ab4 │ │ │ │ @@ -185787,81 +185787,81 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, r3, ip, lsr #27 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, pc, r8, lsl #25 │ │ │ │ - @ instruction: 0x002fd3b0 │ │ │ │ - eoreq fp, pc, ip, lsl #13 │ │ │ │ + eoreq sl, pc, r0, ror sp @ │ │ │ │ + mlaeq pc, r8, r4, sp @ │ │ │ │ + eoreq fp, pc, r4, ror r7 @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq ip, pc, r4, lsl #26 │ │ │ │ - eoreq sp, pc, ip, lsr r3 @ │ │ │ │ - eoreq fp, pc, r8, lsl r6 @ │ │ │ │ + eoreq ip, pc, ip, ror #27 │ │ │ │ + eoreq sp, pc, r4, lsr #8 │ │ │ │ + eoreq fp, pc, r0, lsl #14 │ │ │ │ andeq r0, r0, sp, lsl r2 │ │ │ │ - eoreq sp, pc, r4, lsl r3 @ │ │ │ │ - eorseq sp, r0, r4, lsr #22 │ │ │ │ strdeq sp, [pc], -ip @ │ │ │ │ - ldrdeq fp, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r8, asr ip @ │ │ │ │ - mlaeq pc, r0, r2, sp @ │ │ │ │ - eoreq fp, pc, ip, ror #10 │ │ │ │ + eorseq sp, r0, ip, lsl #24 │ │ │ │ + eoreq sp, pc, r4, ror #7 │ │ │ │ + eoreq fp, pc, r0, asr #13 │ │ │ │ + eoreq ip, pc, r0, asr #26 │ │ │ │ + eoreq sp, pc, r8, ror r3 @ │ │ │ │ + eoreq fp, pc, r4, asr r6 @ │ │ │ │ andeq r0, r0, lr, lsl r2 │ │ │ │ - eoreq sp, pc, r4, ror r2 @ │ │ │ │ - eorseq sp, r0, r8, ror sl │ │ │ │ - eoreq sp, pc, r0, asr r2 @ │ │ │ │ - eoreq fp, pc, ip, lsr #10 │ │ │ │ - mlaeq pc, r0, fp, ip @ │ │ │ │ - eoreq sp, pc, r8, asr #3 │ │ │ │ - eoreq fp, pc, r4, lsr #9 │ │ │ │ + eoreq sp, pc, ip, asr r3 @ │ │ │ │ + eorseq sp, r0, r0, ror #22 │ │ │ │ + eoreq sp, pc, r8, lsr r3 @ │ │ │ │ + eoreq fp, pc, r4, lsl r6 @ │ │ │ │ + eoreq ip, pc, r8, ror ip @ │ │ │ │ + @ instruction: 0x002fd2b0 │ │ │ │ + eoreq fp, pc, ip, lsl #11 │ │ │ │ andeq r0, r0, pc, lsl r2 │ │ │ │ - eoreq sp, pc, r8, lsl #3 │ │ │ │ - @ instruction: 0x0030d9b0 │ │ │ │ - eorseq r9, r1, r8, asr #14 │ │ │ │ - eoreq fp, pc, r4, ror #8 │ │ │ │ - eoreq ip, pc, r4, asr #21 │ │ │ │ - eoreq sp, pc, r0, lsl #2 │ │ │ │ + eoreq sp, pc, r0, ror r2 @ │ │ │ │ + mlaseq r0, r8, sl, sp │ │ │ │ + eorseq r9, r1, r0, lsr r8 │ │ │ │ + eoreq fp, pc, ip, asr #10 │ │ │ │ + eoreq ip, pc, ip, lsr #23 │ │ │ │ + eoreq sp, pc, r8, ror #3 │ │ │ │ + eoreq fp, pc, r4, asr #9 │ │ │ │ + @ instruction: 0x0030d9d0 │ │ │ │ + eoreq sp, pc, r4, lsr #3 │ │ │ │ + eoreq fp, pc, r0, lsl #9 │ │ │ │ + ldrdeq sp, [pc], -r0 @ │ │ │ │ + eoreq sp, pc, r0, ror #2 │ │ │ │ + eoreq fp, pc, r8, lsr r4 @ │ │ │ │ + eoreq sp, pc, r4, lsl #2 │ │ │ │ ldrdeq fp, [pc], -ip @ │ │ │ │ - eorseq sp, r0, r8, ror #17 │ │ │ │ - strheq sp, [pc], -ip @ │ │ │ │ - mlaeq pc, r8, r3, fp @ │ │ │ │ - eoreq sp, pc, r8, ror #1 │ │ │ │ + strheq sp, [pc], -r4 @ │ │ │ │ + mlaeq pc, r0, r3, fp @ │ │ │ │ eoreq sp, pc, r8, ror r0 @ │ │ │ │ - eoreq fp, pc, r0, asr r3 @ │ │ │ │ + eoreq fp, pc, r0, ror #6 │ │ │ │ + eoreq sp, pc, r4, asr r0 @ │ │ │ │ + eoreq fp, pc, ip, lsr #6 │ │ │ │ eoreq sp, pc, ip, lsl r0 @ │ │ │ │ - strdeq fp, [pc], -r4 @ │ │ │ │ - eoreq ip, pc, ip, asr #31 │ │ │ │ - eoreq fp, pc, r8, lsr #5 │ │ │ │ - mlaeq pc, r0, pc, ip @ │ │ │ │ - eoreq fp, pc, r8, ror r2 @ │ │ │ │ - eoreq ip, pc, ip, ror #30 │ │ │ │ - eoreq fp, pc, r4, asr #4 │ │ │ │ - eoreq ip, pc, r4, lsr pc @ │ │ │ │ - eoreq fp, pc, r0, lsl r2 @ │ │ │ │ - eorseq pc, r1, r0, ror r7 @ │ │ │ │ - eoreq r1, pc, r0, ror r8 @ │ │ │ │ - eoreq ip, pc, ip, lsr #15 │ │ │ │ - strdeq ip, [r2], -r3 │ │ │ │ - eorseq pc, r1, r8, asr #14 │ │ │ │ - eoreq r1, pc, r8, asr #16 │ │ │ │ - eoreq ip, pc, r0, lsl pc @ │ │ │ │ - strdeq ip, [r2], -fp │ │ │ │ - eorseq pc, r1, r0, lsr #14 │ │ │ │ - eoreq r1, pc, r0, lsr #16 │ │ │ │ - eoreq ip, pc, r4, ror #6 │ │ │ │ - andeq ip, r2, r3, ror #27 │ │ │ │ - @ instruction: 0x0031f6f8 │ │ │ │ - strdeq r1, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r4, lsl r2 @ │ │ │ │ - andeq ip, r2, fp, ror #27 │ │ │ │ - @ instruction: 0x0031f6d0 │ │ │ │ - ldrdeq r1, [pc], -r0 @ │ │ │ │ - eoreq fp, pc, r8, ror pc @ │ │ │ │ - andeq ip, r2, r4, lsl #28 │ │ │ │ + strdeq fp, [pc], -r8 @ │ │ │ │ + eorseq pc, r1, r8, asr r8 @ │ │ │ │ + eoreq r1, pc, r8, asr r9 @ │ │ │ │ + mlaeq pc, r4, r8, ip @ │ │ │ │ + strdeq ip, [r2], -r8 │ │ │ │ + eorseq pc, r1, r0, lsr r8 @ │ │ │ │ + eoreq r1, pc, r0, lsr r9 @ │ │ │ │ + strdeq ip, [pc], -r8 @ │ │ │ │ + andeq ip, r2, r0, lsl #28 │ │ │ │ + eorseq pc, r1, r8, lsl #16 │ │ │ │ + eoreq r1, pc, r8, lsl #18 │ │ │ │ + eoreq ip, pc, ip, asr #8 │ │ │ │ + andeq ip, r2, r8, ror #27 │ │ │ │ + eorseq pc, r1, r0, ror #15 │ │ │ │ + eoreq r1, pc, r0, ror #17 │ │ │ │ + strdeq ip, [pc], -ip @ │ │ │ │ + strdeq ip, [r2], -r0 │ │ │ │ + @ instruction: 0x0031f7b8 │ │ │ │ + @ instruction: 0x002f18b8 │ │ │ │ + eoreq ip, pc, r0, rrx │ │ │ │ + andeq ip, r2, r9, lsl #28 │ │ │ │ │ │ │ │ 00103bd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ 103d10 │ │ │ │ @@ -185944,18 +185944,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r3, r8, asr #7 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq ip, r3, r4, asr r3 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq sl, pc, r4, ror r2 @ │ │ │ │ + eoreq sl, pc, ip, asr r3 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq ip, pc, r4, lsl ip @ │ │ │ │ - strdeq sl, [pc], -r0 @ │ │ │ │ + strdeq ip, [pc], -ip @ │ │ │ │ + ldrdeq sl, [pc], -r8 @ │ │ │ │ andeq r0, r0, sl, lsl r2 │ │ │ │ │ │ │ │ 00103d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186517,71 +186517,71 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r3, r8, r2, ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, pc, r8, lsr #5 │ │ │ │ - eoreq ip, pc, r0, lsl sl @ │ │ │ │ - eoreq sl, pc, ip, lsr #25 │ │ │ │ + mlaeq pc, r0, r3, sl @ │ │ │ │ + strdeq ip, [pc], -r8 @ │ │ │ │ + mlaeq pc, r4, sp, sl @ │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ - eorseq r2, r1, r4, ror #1 │ │ │ │ - eorseq sp, r0, r0, ror r1 │ │ │ │ - eoreq ip, pc, r8, lsl #19 │ │ │ │ - eoreq sl, pc, r4, lsr #24 │ │ │ │ + eorseq r2, r1, ip, asr #3 │ │ │ │ + eorseq sp, r0, r8, asr r2 │ │ │ │ + eoreq ip, pc, r0, ror sl @ │ │ │ │ + eoreq sl, pc, ip, lsl #26 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - strheq ip, [pc], -ip @ │ │ │ │ - eoreq ip, pc, r4, lsr r7 @ │ │ │ │ - ldrdeq sl, [pc], -r0 @ │ │ │ │ - eorseq lr, r1, r8, lsl pc │ │ │ │ - eoreq r1, pc, r8, lsl r0 @ │ │ │ │ - eoreq fp, pc, ip, lsl #27 │ │ │ │ - andeq sp, r2, sl, lsl r2 │ │ │ │ - eorseq lr, r1, r4, ror #28 │ │ │ │ - eoreq r0, pc, r4, ror #30 │ │ │ │ - eoreq ip, pc, r4, lsr #11 │ │ │ │ - andeq sp, r2, r1, asr #4 │ │ │ │ - eoreq fp, pc, r0, ror #19 │ │ │ │ - eoreq ip, pc, r8, lsl #12 │ │ │ │ - eoreq sl, pc, r4, lsr #17 │ │ │ │ + eoreq ip, pc, r4, lsr #3 │ │ │ │ + eoreq ip, pc, ip, lsl r8 @ │ │ │ │ + @ instruction: 0x002faab8 │ │ │ │ + eorseq pc, r1, r0 │ │ │ │ + eoreq r1, pc, r0, lsl #2 │ │ │ │ + eoreq fp, pc, r4, ror lr @ │ │ │ │ + andeq sp, r2, pc, lsl r2 │ │ │ │ + eorseq lr, r1, ip, asr #30 │ │ │ │ + eoreq r1, pc, ip, asr #32 │ │ │ │ + eoreq ip, pc, ip, lsl #13 │ │ │ │ + andeq sp, r2, r6, asr #4 │ │ │ │ + eoreq fp, pc, r8, asr #21 │ │ │ │ + strdeq ip, [pc], -r0 @ │ │ │ │ + eoreq sl, pc, ip, lsl #19 │ │ │ │ andeq r0, r0, r9, asr #4 │ │ │ │ - eoreq r9, pc, r4, asr lr @ │ │ │ │ - @ instruction: 0x002fc5bc │ │ │ │ - eoreq sl, pc, r8, asr r8 @ │ │ │ │ - mlaeq pc, r4, r5, ip @ │ │ │ │ - eoreq sl, pc, r0, lsr r8 @ │ │ │ │ - strdeq r9, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r0, ror #10 │ │ │ │ - strdeq sl, [pc], -ip @ │ │ │ │ - eorseq lr, r1, ip, lsr #26 │ │ │ │ - eoreq r0, pc, ip, lsr #28 │ │ │ │ - eoreq ip, pc, ip, lsl r5 @ │ │ │ │ - muleq r2, r6, r2 │ │ │ │ - eoreq fp, pc, r8, ror r8 @ │ │ │ │ - eoreq ip, pc, r0, lsr #9 │ │ │ │ - eoreq sl, pc, ip, lsr r7 @ │ │ │ │ + eoreq r9, pc, ip, lsr pc @ │ │ │ │ + eoreq ip, pc, r4, lsr #13 │ │ │ │ + eoreq sl, pc, r0, asr #18 │ │ │ │ + eoreq ip, pc, ip, ror r6 @ │ │ │ │ + eoreq sl, pc, r8, lsl r9 @ │ │ │ │ + eoreq r9, pc, r0, ror #29 │ │ │ │ + eoreq ip, pc, r8, asr #12 │ │ │ │ + eoreq sl, pc, r4, ror #17 │ │ │ │ + eorseq lr, r1, r4, lsl lr │ │ │ │ + eoreq r0, pc, r4, lsl pc @ │ │ │ │ + eoreq ip, pc, r4, lsl #12 │ │ │ │ + muleq r2, fp, r2 │ │ │ │ + eoreq fp, pc, r0, ror #18 │ │ │ │ + eoreq ip, pc, r8, lsl #11 │ │ │ │ + eoreq sl, pc, r4, lsr #16 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - eoreq ip, pc, r0, ror #8 │ │ │ │ - strdeq sl, [pc], -ip @ │ │ │ │ - @ instruction: 0x002f9cb8 │ │ │ │ - eoreq ip, pc, r0, lsr #8 │ │ │ │ - @ instruction: 0x002fa6bc │ │ │ │ - eorseq lr, r1, r8, asr #23 │ │ │ │ - eoreq r0, pc, r8, asr #25 │ │ │ │ - eoreq ip, pc, r4, asr #7 │ │ │ │ - andeq sp, r2, r3, lsr #5 │ │ │ │ - eorseq lr, r1, r0, lsr #23 │ │ │ │ - eoreq r0, pc, r0, lsr #25 │ │ │ │ - eoreq fp, pc, r0, lsr #20 │ │ │ │ - andeq sp, r2, r7, lsr #4 │ │ │ │ - eorseq lr, r1, r8, ror fp │ │ │ │ - eoreq r0, pc, r8, ror ip @ │ │ │ │ - eoreq ip, pc, ip, asr r3 @ │ │ │ │ - andeq sp, r2, lr, asr #4 │ │ │ │ + eoreq ip, pc, r8, asr #10 │ │ │ │ + eoreq sl, pc, r4, ror #15 │ │ │ │ + eoreq r9, pc, r0, lsr #27 │ │ │ │ + eoreq ip, pc, r8, lsl #10 │ │ │ │ + eoreq sl, pc, r4, lsr #15 │ │ │ │ + @ instruction: 0x0031ecb0 │ │ │ │ + @ instruction: 0x002f0db0 │ │ │ │ + eoreq ip, pc, ip, lsr #9 │ │ │ │ + andeq sp, r2, r8, lsr #5 │ │ │ │ + eorseq lr, r1, r8, lsl #25 │ │ │ │ + eoreq r0, pc, r8, lsl #27 │ │ │ │ + eoreq fp, pc, r8, lsl #22 │ │ │ │ + andeq sp, r2, ip, lsr #4 │ │ │ │ + eorseq lr, r1, r0, ror #24 │ │ │ │ + eoreq r0, pc, r0, ror #26 │ │ │ │ + eoreq ip, pc, r4, asr #8 │ │ │ │ + andeq sp, r2, r3, asr r2 │ │ │ │ │ │ │ │ 00104704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ 104840 │ │ │ │ @@ -186664,18 +186664,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r3, r8, r8, fp │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq fp, r3, r4, lsr #16 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r9, pc, r4, asr #14 │ │ │ │ + eoreq r9, pc, ip, lsr #16 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq ip, pc, ip, lsr #2 │ │ │ │ - eoreq sl, pc, r4, asr #7 │ │ │ │ + eoreq ip, pc, r4, lsl r2 @ │ │ │ │ + eoreq sl, pc, ip, lsr #9 │ │ │ │ │ │ │ │ 00104874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #4064] @ 10586c │ │ │ │ @@ -187696,162 +187696,162 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 104dd4 │ │ │ │ eorseq fp, r3, r0, ror #14 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - eoreq r9, pc, ip, lsl r4 @ │ │ │ │ - eorseq r0, r1, ip, asr #23 │ │ │ │ - eoreq r9, pc, r0, lsr #28 │ │ │ │ - eorseq r0, r1, r0, ror #22 │ │ │ │ - eorseq ip, r0, r4, ror #5 │ │ │ │ - eorseq r0, r1, r4, asr #22 │ │ │ │ - mlaeq pc, r8, sp, r9 @ │ │ │ │ + eoreq r9, pc, r4, lsl #10 │ │ │ │ + @ instruction: 0x00310cb4 │ │ │ │ + eoreq r9, pc, r8, lsl #30 │ │ │ │ + eorseq r0, r1, r8, asr #24 │ │ │ │ + eorseq ip, r0, ip, asr #7 │ │ │ │ + eorseq r0, r1, ip, lsr #24 │ │ │ │ + eoreq r9, pc, r0, lsl #29 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq fp, pc, r8, lsr r2 @ │ │ │ │ - @ instruction: 0x003108fc │ │ │ │ - eoreq r9, pc, r0, asr fp @ │ │ │ │ - mlaseq r1, r4, r0, lr │ │ │ │ - mlaeq pc, r4, r1, r0 @ │ │ │ │ - eoreq sl, pc, r8, lsl #30 │ │ │ │ - andeq sp, r2, r6, asr pc │ │ │ │ - eorseq sp, r1, r8, lsl #31 │ │ │ │ - eoreq r0, pc, r8, lsl #1 │ │ │ │ - eoreq fp, pc, r8, asr #13 │ │ │ │ - andeq sp, r2, sp, ror pc │ │ │ │ - eoreq sl, pc, r4, lsl #22 │ │ │ │ - eorseq r0, r1, r4, ror r7 │ │ │ │ - eoreq r9, pc, r8, asr #19 │ │ │ │ + eoreq fp, pc, r0, lsr #6 │ │ │ │ + eorseq r0, r1, r4, ror #19 │ │ │ │ + eoreq r9, pc, r8, lsr ip @ │ │ │ │ + eorseq lr, r1, ip, ror r1 │ │ │ │ + eoreq r0, pc, ip, ror r2 @ │ │ │ │ + strdeq sl, [pc], -r0 @ │ │ │ │ + andeq sp, r2, fp, asr pc │ │ │ │ + eorseq lr, r1, r0, ror r0 │ │ │ │ + eoreq r0, pc, r0, ror r1 @ │ │ │ │ + @ instruction: 0x002fb7b0 │ │ │ │ + andeq sp, r2, r2, lsl #31 │ │ │ │ + eoreq sl, pc, ip, ror #23 │ │ │ │ + eorseq r0, r1, ip, asr r8 │ │ │ │ + @ instruction: 0x002f9ab0 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ - eoreq r8, pc, r8, ror pc @ │ │ │ │ - eorseq r0, r1, r8, lsr #14 │ │ │ │ - eoreq r9, pc, ip, ror r9 @ │ │ │ │ + eoreq r9, pc, r0, rrx │ │ │ │ + eorseq r0, r1, r0, lsl r8 │ │ │ │ + eoreq r9, pc, r4, ror #20 │ │ │ │ andeq r0, r0, lr, lsr #5 │ │ │ │ - mlaseq r1, r8, r5, r0 │ │ │ │ - eoreq r9, pc, ip, ror #15 │ │ │ │ - eoreq r8, pc, r0, lsr #27 │ │ │ │ - eorseq r0, r1, r0, asr r5 │ │ │ │ - eoreq r9, pc, r4, lsr #15 │ │ │ │ - eorseq sp, r1, r8, ror #24 │ │ │ │ - eoreq pc, lr, r8, ror #26 │ │ │ │ - eoreq fp, pc, r8, asr r4 @ │ │ │ │ - ldrdeq sp, [r2], -r2 │ │ │ │ - @ instruction: 0x002fa7b4 │ │ │ │ - eorseq r0, r1, r4, lsr #8 │ │ │ │ - eoreq r9, pc, r8, ror r6 @ │ │ │ │ - eoreq sl, pc, r0, lsl #15 │ │ │ │ - @ instruction: 0x003103f0 │ │ │ │ - eoreq r9, pc, r4, asr #12 │ │ │ │ - eoreq r8, pc, r8, ror #23 │ │ │ │ - mlaseq r1, r8, r3, r0 │ │ │ │ - eoreq r9, pc, ip, ror #11 │ │ │ │ + eorseq r0, r1, r0, lsl #13 │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ + eoreq r8, pc, r8, lsl #29 │ │ │ │ + eorseq r0, r1, r8, lsr r6 │ │ │ │ + eoreq r9, pc, ip, lsl #17 │ │ │ │ + eorseq sp, r1, r0, asr sp │ │ │ │ + eoreq pc, lr, r0, asr lr @ │ │ │ │ + eoreq fp, pc, r0, asr #10 │ │ │ │ + ldrdeq sp, [r2], -r7 │ │ │ │ + mlaeq pc, ip, r8, sl @ │ │ │ │ + eorseq r0, r1, ip, lsl #10 │ │ │ │ + eoreq r9, pc, r0, ror #14 │ │ │ │ + eoreq sl, pc, r8, ror #16 │ │ │ │ + @ instruction: 0x003104d8 │ │ │ │ + eoreq r9, pc, ip, lsr #14 │ │ │ │ + ldrdeq r8, [pc], -r0 @ │ │ │ │ + eorseq r0, r1, r0, lsl #9 │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - @ instruction: 0x002fa5b4 │ │ │ │ - eorseq r0, r1, r4, lsr #4 │ │ │ │ - eoreq r9, pc, r8, ror r4 @ │ │ │ │ - eoreq r8, pc, ip, ror #19 │ │ │ │ - mlaseq r1, ip, r1, r0 │ │ │ │ + mlaeq pc, ip, r6, sl @ │ │ │ │ + eorseq r0, r1, ip, lsl #6 │ │ │ │ + eoreq r9, pc, r0, ror #10 │ │ │ │ + ldrdeq r8, [pc], -r4 @ │ │ │ │ + eorseq r0, r1, r4, lsl #5 │ │ │ │ + ldrdeq r9, [pc], -r8 @ │ │ │ │ + eorseq r0, r1, r0, lsr #4 │ │ │ │ + eoreq r9, pc, r4, ror r4 @ │ │ │ │ + mlaseq r0, ip, pc, pc @ │ │ │ │ strdeq r9, [pc], -r0 @ │ │ │ │ - eorseq r0, r1, r8, lsr r1 │ │ │ │ - eoreq r9, pc, ip, lsl #7 │ │ │ │ - @ instruction: 0x0030feb4 │ │ │ │ - eoreq r9, pc, r8, lsl #2 │ │ │ │ - @ instruction: 0x002f86b4 │ │ │ │ - eorseq pc, r0, r4, ror #28 │ │ │ │ - strheq r9, [pc], -r8 @ │ │ │ │ + mlaeq pc, ip, r7, r8 @ │ │ │ │ + eorseq pc, r0, ip, asr #30 │ │ │ │ + eoreq r9, pc, r0, lsr #3 │ │ │ │ @ instruction: 0x000002b6 │ │ │ │ - eoreq r8, pc, r0, lsl #13 │ │ │ │ - eorseq pc, r0, r0, lsr lr @ │ │ │ │ - eoreq r9, pc, r4, lsl #1 │ │ │ │ - eorseq pc, r0, r4, lsr #27 │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ - eorseq sp, r1, r4, asr #10 │ │ │ │ - eoreq pc, lr, r4, asr #12 │ │ │ │ - eoreq sl, pc, ip, ror sp @ │ │ │ │ - andeq lr, r2, fp, lsr #1 │ │ │ │ - mlaeq pc, r0, r0, sl @ │ │ │ │ - eorseq pc, r0, r0, lsl #26 │ │ │ │ - eoreq r8, pc, r4, asr pc @ │ │ │ │ - eoreq r8, pc, ip, lsl r5 @ │ │ │ │ - eorseq pc, r0, ip, asr #25 │ │ │ │ - eoreq r8, pc, r0, lsr #30 │ │ │ │ + eoreq r8, pc, r8, ror #14 │ │ │ │ + eorseq pc, r0, r8, lsl pc @ │ │ │ │ + eoreq r9, pc, ip, ror #2 │ │ │ │ + eorseq pc, r0, ip, lsl #29 │ │ │ │ + eoreq r9, pc, r0, ror #1 │ │ │ │ + eorseq sp, r1, ip, lsr #12 │ │ │ │ + eoreq pc, lr, ip, lsr #14 │ │ │ │ + eoreq sl, pc, r4, ror #28 │ │ │ │ + strheq lr, [r2], -r0 │ │ │ │ + eoreq sl, pc, r8, ror r1 @ │ │ │ │ + eorseq pc, r0, r8, ror #27 │ │ │ │ + eoreq r9, pc, ip, lsr r0 @ │ │ │ │ + eoreq r8, pc, r4, lsl #12 │ │ │ │ + @ instruction: 0x0030fdb4 │ │ │ │ + eoreq r9, pc, r8 │ │ │ │ @ instruction: 0x000002bd │ │ │ │ - eorseq sp, r1, r4, lsr #8 │ │ │ │ - eoreq pc, lr, r4, lsr #10 │ │ │ │ - eoreq sl, pc, r4, lsr #25 │ │ │ │ - andeq lr, r2, r6, lsl #3 │ │ │ │ - mlaeq pc, r4, pc, r9 @ │ │ │ │ + eorseq sp, r1, ip, lsl #10 │ │ │ │ + eoreq pc, lr, ip, lsl #12 │ │ │ │ + eoreq sl, pc, ip, lsl #27 │ │ │ │ + andeq lr, r2, fp, lsl #3 │ │ │ │ + eoreq sl, pc, ip, ror r0 @ │ │ │ │ + eorseq pc, r0, ip, ror #25 │ │ │ │ + eoreq r8, pc, r0, asr #30 │ │ │ │ + eorseq pc, r0, r8, ror ip @ │ │ │ │ + eoreq r8, pc, ip, asr #29 │ │ │ │ + mlaeq pc, r4, r4, r8 @ │ │ │ │ + eorseq pc, r0, r4, asr #24 │ │ │ │ + mlaeq pc, r8, lr, r8 @ │ │ │ │ + @ instruction: 0x000002b7 │ │ │ │ eorseq pc, r0, r4, lsl #24 │ │ │ │ eoreq r8, pc, r8, asr lr @ │ │ │ │ - mlaseq r0, r0, fp, pc @ │ │ │ │ - eoreq r8, pc, r4, ror #27 │ │ │ │ - eoreq r8, pc, ip, lsr #7 │ │ │ │ - eorseq pc, r0, ip, asr fp @ │ │ │ │ - @ instruction: 0x002f8db0 │ │ │ │ - @ instruction: 0x000002b7 │ │ │ │ - eorseq pc, r0, ip, lsl fp @ │ │ │ │ - eoreq r8, pc, r0, ror sp @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r8, pc, r8, lsr r3 @ │ │ │ │ - eorseq pc, r0, r8, ror #21 │ │ │ │ - eoreq r8, pc, ip, lsr sp @ │ │ │ │ + eoreq r8, pc, r0, lsr #8 │ │ │ │ + @ instruction: 0x0030fbd0 │ │ │ │ + eoreq r8, pc, r4, lsr #28 │ │ │ │ @ instruction: 0x000002bf │ │ │ │ - eorseq sp, r1, ip, ror #4 │ │ │ │ - eoreq pc, lr, ip, ror #6 │ │ │ │ - @ instruction: 0x002faab0 │ │ │ │ - strheq lr, [r2], -r8 │ │ │ │ - eorseq sp, r1, r4, asr #4 │ │ │ │ - eoreq pc, lr, r4, asr #6 │ │ │ │ - eoreq sl, pc, r0, lsr #21 │ │ │ │ - andeq lr, r2, r7, lsl r1 │ │ │ │ - eorseq sp, r1, ip, lsl r2 │ │ │ │ - eoreq pc, lr, ip, lsl r3 @ │ │ │ │ - eoreq sl, pc, r0, lsr sl @ │ │ │ │ - andeq lr, r2, ip, lsr r0 │ │ │ │ - @ instruction: 0x0031d1f4 │ │ │ │ - strdeq pc, [lr], -r4 @ │ │ │ │ - ldrdeq sl, [pc], -r8 @ │ │ │ │ - andeq sp, r2, sl, lsl #31 │ │ │ │ - eorseq sp, r1, ip, asr #3 │ │ │ │ - eoreq pc, lr, ip, asr #5 │ │ │ │ - eoreq sl, pc, ip, asr #32 │ │ │ │ - andeq sp, r2, r3, ror #30 │ │ │ │ - eorseq sp, r1, r4, lsr #3 │ │ │ │ - eoreq pc, lr, r4, lsr #5 │ │ │ │ - eoreq sl, pc, r0, lsr sl @ │ │ │ │ - muleq r2, r3, r1 │ │ │ │ - eorseq sp, r1, ip, ror r1 │ │ │ │ - eoreq pc, lr, ip, ror r2 @ │ │ │ │ - eoreq sl, pc, r8, lsr #19 │ │ │ │ - andeq lr, r2, r3, rrx │ │ │ │ - eorseq sp, r1, r4, asr r1 │ │ │ │ - eoreq pc, lr, r4, asr r2 @ │ │ │ │ - eoreq sl, pc, ip, asr r9 @ │ │ │ │ - andeq lr, r2, pc, lsr #32 │ │ │ │ - eorseq sp, r1, ip, lsr #2 │ │ │ │ - eoreq pc, lr, ip, lsr #4 │ │ │ │ - mlaeq pc, r4, r9, sl @ │ │ │ │ - andeq lr, r2, r1, lsr r1 │ │ │ │ - eorseq sp, r1, r4, lsl #2 │ │ │ │ - eoreq pc, lr, r4, lsl #4 │ │ │ │ - eoreq sl, pc, r4, asr r9 @ │ │ │ │ - andeq lr, r2, sl, lsl #2 │ │ │ │ - ldrsbeq sp, [r1], -ip @ │ │ │ │ + eorseq sp, r1, r4, asr r3 │ │ │ │ + eoreq pc, lr, r4, asr r4 @ │ │ │ │ + mlaeq pc, r8, fp, sl @ │ │ │ │ + strheq lr, [r2], -sp │ │ │ │ + eorseq sp, r1, ip, lsr #6 │ │ │ │ + eoreq pc, lr, ip, lsr #8 │ │ │ │ + eoreq sl, pc, r8, lsl #23 │ │ │ │ + andeq lr, r2, ip, lsl r1 │ │ │ │ + eorseq sp, r1, r4, lsl #6 │ │ │ │ + eoreq pc, lr, r4, lsl #8 │ │ │ │ + eoreq sl, pc, r8, lsl fp @ │ │ │ │ + andeq lr, r2, r1, asr #32 │ │ │ │ + @ instruction: 0x0031d2dc │ │ │ │ ldrdeq pc, [lr], -ip @ │ │ │ │ - ldrdeq sl, [pc], -r8 @ │ │ │ │ - ldrdeq sp, [r2], -pc @ │ │ │ │ - ldrheq sp, [r1], -r4 @ │ │ │ │ - @ instruction: 0x002ef1b4 │ │ │ │ - ldrdeq sl, [pc], -r4 @ │ │ │ │ - andeq lr, r2, r6, asr r0 │ │ │ │ - eorseq sp, r1, ip, lsl #1 │ │ │ │ - eoreq pc, lr, ip, lsl #3 │ │ │ │ - eoreq sl, pc, r0, lsl #18 │ │ │ │ - andeq lr, r2, lr, lsr r1 │ │ │ │ + eoreq sl, pc, r0, asr #21 │ │ │ │ + andeq sp, r2, pc, lsl #31 │ │ │ │ + @ instruction: 0x0031d2b4 │ │ │ │ + @ instruction: 0x002ef3b4 │ │ │ │ + eoreq sl, pc, r4, lsr r1 @ │ │ │ │ + andeq sp, r2, r8, ror #30 │ │ │ │ + eorseq sp, r1, ip, lsl #5 │ │ │ │ + eoreq pc, lr, ip, lsl #7 │ │ │ │ + eoreq sl, pc, r8, lsl fp @ │ │ │ │ + muleq r2, r8, r1 │ │ │ │ + eorseq sp, r1, r4, ror #4 │ │ │ │ + eoreq pc, lr, r4, ror #6 │ │ │ │ + mlaeq pc, r0, sl, sl @ │ │ │ │ + andeq lr, r2, r8, rrx │ │ │ │ + eorseq sp, r1, ip, lsr r2 │ │ │ │ + eoreq pc, lr, ip, lsr r3 @ │ │ │ │ + eoreq sl, pc, r4, asr #20 │ │ │ │ + andeq lr, r2, r4, lsr r0 │ │ │ │ + eorseq sp, r1, r4, lsl r2 │ │ │ │ + eoreq pc, lr, r4, lsl r3 @ │ │ │ │ + eoreq sl, pc, ip, ror sl @ │ │ │ │ + andeq lr, r2, r6, lsr r1 │ │ │ │ + eorseq sp, r1, ip, ror #3 │ │ │ │ + eoreq pc, lr, ip, ror #5 │ │ │ │ + eoreq sl, pc, ip, lsr sl @ │ │ │ │ + andeq lr, r2, pc, lsl #2 │ │ │ │ + eorseq sp, r1, r4, asr #3 │ │ │ │ + eoreq pc, lr, r4, asr #5 │ │ │ │ + eoreq sl, pc, r0, asr #19 │ │ │ │ + andeq sp, r2, r4, ror #31 │ │ │ │ + mlaseq r1, ip, r1, sp │ │ │ │ + mlaeq lr, ip, r2, pc @ │ │ │ │ + @ instruction: 0x002fa9bc │ │ │ │ + andeq lr, r2, fp, asr r0 │ │ │ │ + eorseq sp, r1, r4, ror r1 │ │ │ │ + eoreq pc, lr, r4, ror r2 @ │ │ │ │ + eoreq sl, pc, r8, ror #19 │ │ │ │ + andeq lr, r2, r3, asr #2 │ │ │ │ ldr r3, [pc, #-236] @ 1059e8 │ │ │ │ ldr r1, [pc, #-388] @ 105954 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [pc, #-392] @ 105958 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -188354,20 +188354,20 @@ │ │ │ │ mlaseq r3, r4, lr, r9 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r9, r3, ip, ror #27 │ │ │ │ - eoreq r7, pc, r4, lsl sp @ │ │ │ │ + strdeq r7, [pc], -ip @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq pc, r0, ip, lsr r7 @ │ │ │ │ - mlaeq pc, r0, r9, r8 @ │ │ │ │ + eorseq pc, r0, r4, lsr #16 │ │ │ │ + eoreq r8, pc, r8, ror sl @ │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ - eoreq r5, pc, r8, lsl #10 │ │ │ │ + strdeq r5, [pc], -r0 @ │ │ │ │ │ │ │ │ 001062d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -188729,63 +188729,63 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r3, r0, lsl #26 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r7, pc, r0, lsl #27 │ │ │ │ - eoreq sl, pc, r0, ror #11 │ │ │ │ - eoreq r8, pc, r4, lsl #15 │ │ │ │ + eoreq r7, pc, r8, ror #28 │ │ │ │ + eoreq sl, pc, r8, asr #13 │ │ │ │ + eoreq r8, pc, ip, ror #16 │ │ │ │ andeq r0, r0, r3, lsl #6 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq sl, pc, ip, lsr r5 @ │ │ │ │ - eoreq sl, pc, ip, asr #10 │ │ │ │ - strdeq r8, [pc], -r0 @ │ │ │ │ + eoreq sl, pc, r4, lsr #12 │ │ │ │ + eoreq sl, pc, r4, lsr r6 @ │ │ │ │ + ldrdeq r8, [pc], -r8 @ │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - eoreq sl, pc, ip, lsl r5 @ │ │ │ │ - eoreq r8, pc, r0, asr #13 │ │ │ │ - eoreq sl, pc, r4, asr r4 @ │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ + eoreq sl, pc, r4, lsl #12 │ │ │ │ + eoreq r8, pc, r8, lsr #15 │ │ │ │ + eoreq sl, pc, ip, lsr r5 @ │ │ │ │ + eoreq r8, pc, r0, ror #13 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - eoreq r7, pc, r0, asr #22 │ │ │ │ - eoreq sl, pc, r0, lsr #7 │ │ │ │ - eoreq r8, pc, r4, asr #10 │ │ │ │ - eoreq r9, pc, r8, ror #23 │ │ │ │ - eoreq sl, pc, r8, asr r3 @ │ │ │ │ - strdeq r8, [pc], -ip @ │ │ │ │ + eoreq r7, pc, r8, lsr #24 │ │ │ │ + eoreq sl, pc, r8, lsl #9 │ │ │ │ + eoreq r8, pc, ip, lsr #12 │ │ │ │ + ldrdeq r9, [pc], -r0 @ │ │ │ │ + eoreq sl, pc, r0, asr #8 │ │ │ │ + eoreq r8, pc, r4, ror #11 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - eoreq sl, pc, ip, lsr #6 │ │ │ │ - eorseq sl, r0, r8, lsl #20 │ │ │ │ - eoreq sl, pc, r8, lsl r3 @ │ │ │ │ - @ instruction: 0x002f84bc │ │ │ │ - @ instruction: 0x0031c9d0 │ │ │ │ - ldrdeq lr, [lr], -r0 @ │ │ │ │ - eoreq r9, pc, r8, asr #8 │ │ │ │ - ldrdeq lr, [r2], -r3 │ │ │ │ - eorseq ip, r1, r8, lsr #19 │ │ │ │ - eoreq lr, lr, r8, lsr #21 │ │ │ │ + eoreq sl, pc, r4, lsl r4 @ │ │ │ │ + @ instruction: 0x0030aaf0 │ │ │ │ + eoreq sl, pc, r0, lsl #8 │ │ │ │ + eoreq r8, pc, r4, lsr #11 │ │ │ │ + @ instruction: 0x0031cab8 │ │ │ │ + @ instruction: 0x002eebb8 │ │ │ │ + eoreq r9, pc, r0, lsr r5 @ │ │ │ │ + ldrdeq lr, [r2], -r8 │ │ │ │ + mlaseq r1, r0, sl, ip │ │ │ │ + mlaeq lr, r0, fp, lr │ │ │ │ + eoreq lr, lr, r0, asr ip │ │ │ │ + andeq lr, r2, pc, asr #13 │ │ │ │ + eorseq ip, r1, r8, ror #20 │ │ │ │ eoreq lr, lr, r8, ror #22 │ │ │ │ - andeq lr, r2, sl, asr #13 │ │ │ │ - eorseq ip, r1, r0, lsl #19 │ │ │ │ - eoreq lr, lr, r0, lsl #21 │ │ │ │ - eoreq lr, lr, r0, lsl fp │ │ │ │ - andeq lr, r2, r0, asr #13 │ │ │ │ - eorseq ip, r1, r8, asr r9 │ │ │ │ - eoreq lr, lr, r8, asr sl │ │ │ │ - eoreq r8, pc, r4, ror #13 │ │ │ │ - andeq lr, r2, r8, lsl r7 │ │ │ │ - eorseq ip, r1, r0, lsr r9 │ │ │ │ - eoreq lr, lr, r0, lsr sl │ │ │ │ - eoreq r9, pc, r8, ror r3 @ │ │ │ │ - andeq lr, r2, r9, lsl #14 │ │ │ │ - eorseq ip, r1, r8, lsl #18 │ │ │ │ - eoreq lr, lr, r8, lsl #20 │ │ │ │ - eoreq r9, pc, r8, lsl r4 @ │ │ │ │ - strdeq lr, [r2], -sp │ │ │ │ + strdeq lr, [lr], -r8 @ │ │ │ │ + andeq lr, r2, r5, asr #13 │ │ │ │ + eorseq ip, r1, r0, asr #20 │ │ │ │ + eoreq lr, lr, r0, asr #22 │ │ │ │ + eoreq r8, pc, ip, asr #15 │ │ │ │ + andeq lr, r2, sp, lsl r7 │ │ │ │ + eorseq ip, r1, r8, lsl sl │ │ │ │ + eoreq lr, lr, r8, lsl fp │ │ │ │ + eoreq r9, pc, r0, ror #8 │ │ │ │ + andeq lr, r2, lr, lsl #14 │ │ │ │ + @ instruction: 0x0031c9f0 │ │ │ │ + strdeq lr, [lr], -r0 @ │ │ │ │ + eoreq r9, pc, r0, lsl #10 │ │ │ │ + andeq lr, r2, r2, lsl #14 │ │ │ │ │ │ │ │ 00106954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #344] @ 106ac4 │ │ │ │ @@ -188881,20 +188881,20 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r3, r0, asr #12 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r9, r3, r8, asr #11 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r5, pc, ip, asr r6 @ │ │ │ │ + eoreq r5, pc, r4, asr #14 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x002f9fbc │ │ │ │ - eoreq r8, pc, r0, ror #2 │ │ │ │ + eoreq sl, pc, r4, lsr #1 │ │ │ │ + eoreq r8, pc, r8, asr #4 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - eoreq pc, pc, r4, lsl #15 │ │ │ │ + eoreq pc, pc, ip, ror #16 │ │ │ │ │ │ │ │ 00106b00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #1716] @ 1071cc │ │ │ │ @@ -189329,75 +189329,75 @@ │ │ │ │ sub r3, r3, #1920 @ 0x780 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r3, r0, ror #9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - strdeq r9, [pc], -ip @ │ │ │ │ - @ instruction: 0x002f73b0 │ │ │ │ + eoreq r9, pc, r4, ror #27 │ │ │ │ + mlaeq pc, r8, r4, r7 @ │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r9, pc, ip, lsl r5 @ │ │ │ │ - eoreq r9, pc, r4, lsr #25 │ │ │ │ - eoreq r7, pc, r8, asr r3 @ │ │ │ │ + eoreq r9, pc, r4, lsl #12 │ │ │ │ + eoreq r9, pc, ip, lsl #27 │ │ │ │ + eoreq r7, pc, r0, asr #8 │ │ │ │ andeq r0, r0, r9, asr #9 │ │ │ │ - eoreq r9, pc, r0, ror #24 │ │ │ │ - eoreq r9, pc, r0, lsl #25 │ │ │ │ - eorseq sl, r0, r8, lsr r3 │ │ │ │ - eoreq r7, pc, r4, lsl r3 @ │ │ │ │ - eoreq r9, pc, r8, lsr ip @ │ │ │ │ - eoreq r7, pc, ip, ror #5 │ │ │ │ - strdeq r9, [pc], -ip @ │ │ │ │ - @ instruction: 0x002f72b0 │ │ │ │ - eoreq r9, pc, ip, asr #23 │ │ │ │ - eoreq r7, pc, r0, lsl #5 │ │ │ │ - eoreq r9, pc, r4, lsl #8 │ │ │ │ - eoreq r9, pc, ip, lsl #23 │ │ │ │ - eoreq r7, pc, r0, asr #4 │ │ │ │ + eoreq r9, pc, r8, asr #26 │ │ │ │ + eoreq r9, pc, r8, ror #26 │ │ │ │ + eorseq sl, r0, r0, lsr #8 │ │ │ │ + strdeq r7, [pc], -ip @ │ │ │ │ + eoreq r9, pc, r0, lsr #26 │ │ │ │ + ldrdeq r7, [pc], -r4 @ │ │ │ │ + eoreq r9, pc, r4, ror #25 │ │ │ │ + mlaeq pc, r8, r3, r7 @ │ │ │ │ + @ instruction: 0x002f9cb4 │ │ │ │ + eoreq r7, pc, r8, ror #6 │ │ │ │ + eoreq r9, pc, ip, ror #9 │ │ │ │ + eoreq r9, pc, r4, ror ip @ │ │ │ │ + eoreq r7, pc, r8, lsr #6 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - mlaeq pc, r8, fp, r9 @ │ │ │ │ - eoreq r9, pc, ip, asr #22 │ │ │ │ - eoreq r7, pc, r0, lsl #4 │ │ │ │ + eoreq r9, pc, r0, lsl #25 │ │ │ │ + eoreq r9, pc, r4, lsr ip @ │ │ │ │ + eoreq r7, pc, r8, ror #5 │ │ │ │ andeq r0, r0, sl, asr #9 │ │ │ │ - eoreq r9, pc, r4, lsr #22 │ │ │ │ - ldrdeq r7, [pc], -r8 @ │ │ │ │ - eoreq r9, pc, r4, asr #21 │ │ │ │ - eoreq r9, pc, r0, lsr fp @ │ │ │ │ - mlaseq r0, ip, r1, sl │ │ │ │ - eoreq r7, pc, r8, ror r1 @ │ │ │ │ - eoreq r9, pc, r0, ror #5 │ │ │ │ - eoreq r9, pc, r8, ror #20 │ │ │ │ - eoreq r7, pc, ip, lsl r1 @ │ │ │ │ + eoreq r9, pc, ip, lsl #24 │ │ │ │ + eoreq r7, pc, r0, asr #5 │ │ │ │ + eoreq r9, pc, ip, lsr #23 │ │ │ │ + eoreq r9, pc, r8, lsl ip @ │ │ │ │ + eorseq sl, r0, r4, lsl #5 │ │ │ │ + eoreq r7, pc, r0, ror #4 │ │ │ │ + eoreq r9, pc, r8, asr #7 │ │ │ │ + eoreq r9, pc, r0, asr fp @ │ │ │ │ + eoreq r7, pc, r4, lsl #4 │ │ │ │ + eoreq r9, pc, r4, lsl #23 │ │ │ │ + eorseq sl, r0, r8, ror #3 │ │ │ │ + eoreq r9, pc, r0, lsl fp @ │ │ │ │ + eoreq r7, pc, r4, asr #3 │ │ │ │ + eoreq r9, pc, r0, ror #21 │ │ │ │ + mlaeq pc, r4, r1, r7 @ │ │ │ │ mlaeq pc, ip, sl, r9 @ │ │ │ │ - eorseq sl, r0, r0, lsl #2 │ │ │ │ - eoreq r9, pc, r8, lsr #20 │ │ │ │ - ldrdeq r7, [pc], -ip @ │ │ │ │ - strdeq r9, [pc], -r8 @ │ │ │ │ - eoreq r7, pc, ip, lsr #1 │ │ │ │ - @ instruction: 0x002f99b4 │ │ │ │ - eoreq r7, pc, r8, rrx │ │ │ │ - eoreq r9, pc, ip, ror r9 @ │ │ │ │ - eoreq r7, pc, r0, lsr r0 @ │ │ │ │ - eoreq r9, pc, ip, asr #18 │ │ │ │ - eoreq r7, pc, r0 │ │ │ │ - eoreq r9, pc, r8, lsr #19 │ │ │ │ - eoreq r9, pc, ip, lsl #18 │ │ │ │ - eoreq r6, pc, r0, asr #31 │ │ │ │ - @ instruction: 0x0031bffc │ │ │ │ - eoreq lr, lr, r0, lsl #2 │ │ │ │ - eoreq r8, pc, r8, lsr ip @ │ │ │ │ + eoreq r7, pc, r0, asr r1 @ │ │ │ │ + eoreq r9, pc, r4, ror #20 │ │ │ │ + eoreq r7, pc, r8, lsl r1 @ │ │ │ │ + eoreq r9, pc, r4, lsr sl @ │ │ │ │ + eoreq r7, pc, r8, ror #1 │ │ │ │ + mlaeq pc, r0, sl, r9 @ │ │ │ │ + strdeq r9, [pc], -r4 @ │ │ │ │ + eoreq r7, pc, r8, lsr #1 │ │ │ │ + eorseq ip, r1, r4, ror #1 │ │ │ │ + eoreq lr, lr, r8, ror #3 │ │ │ │ + eoreq r8, pc, r0, lsr #26 │ │ │ │ muleq r1, r2, pc @ │ │ │ │ - @ instruction: 0x0031bfd8 │ │ │ │ - ldrdeq lr, [lr], -ip @ │ │ │ │ - eoreq lr, lr, r8, ror r1 │ │ │ │ + eorseq ip, r1, r0, asr #1 │ │ │ │ + eoreq lr, lr, r4, asr #3 │ │ │ │ + eoreq lr, lr, r0, ror #4 │ │ │ │ andeq lr, r1, r5, asr #30 │ │ │ │ - @ instruction: 0x0031bfb4 │ │ │ │ - strheq lr, [lr], -r8 @ │ │ │ │ - eoreq r8, pc, ip, lsr #28 │ │ │ │ + mlaseq r1, ip, r0, ip │ │ │ │ + eoreq lr, lr, r0, lsr #3 │ │ │ │ + eoreq r8, pc, r4, lsl pc @ │ │ │ │ muleq r1, sl, pc @ │ │ │ │ │ │ │ │ 001072d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -189478,18 +189478,18 @@ │ │ │ │ @ instruction: 0x00338cdc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r3, r0, asr #25 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r8, r3, ip, asr ip │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - strdeq r4, [pc], -r0 @ │ │ │ │ + ldrdeq r4, [pc], -r8 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r9, pc, r8, ror #12 │ │ │ │ - eoreq r6, pc, ip, lsl sp @ │ │ │ │ + eoreq r9, pc, r0, asr r7 @ │ │ │ │ + eoreq r6, pc, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ │ │ │ │ 00107440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -189546,23 +189546,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ b 1074e4 │ │ │ │ eorseq r8, r3, r0, lsr #23 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - strdeq r8, [pc], -ip @ │ │ │ │ + eoreq r8, pc, r4, ror #29 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r9, pc, r8, lsr r6 @ │ │ │ │ - eoreq r7, pc, r0, lsl r7 @ │ │ │ │ + eoreq r9, pc, r0, lsr #14 │ │ │ │ + strdeq r7, [pc], -r8 @ │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ - strdeq r9, [pc], -r8 @ │ │ │ │ - @ instruction: 0x003156bc │ │ │ │ - eorseq r9, r0, ip, lsl ip │ │ │ │ - ldrdeq r7, [pc], -r0 @ │ │ │ │ + eoreq r9, pc, r0, ror #13 │ │ │ │ + eorseq r5, r1, r4, lsr #15 │ │ │ │ + eorseq r9, r0, r4, lsl #26 │ │ │ │ + @ instruction: 0x002f77b8 │ │ │ │ │ │ │ │ 00107558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #268] @ 10767c │ │ │ │ @@ -189638,18 +189638,18 @@ │ │ │ │ eorseq r8, r3, r4, ror #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r3, r8, asr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r8, r3, r8, ror #19 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r6, pc, r8, lsl #23 │ │ │ │ + eoreq r6, pc, r0, ror ip @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x002f94b4 │ │ │ │ - eoreq r7, pc, r8, lsl #11 │ │ │ │ + mlaeq pc, ip, r5, r9 @ │ │ │ │ + eoreq r7, pc, r0, ror r6 @ │ │ │ │ │ │ │ │ 001076ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [r0, #12] │ │ │ │ @@ -190232,91 +190232,91 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r3, r8, lsr #18 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r9, pc, r0, ror #2 │ │ │ │ - eoreq r7, pc, ip, lsr #4 │ │ │ │ + eoreq r9, pc, r8, asr #4 │ │ │ │ + eoreq r7, pc, r4, lsl r3 @ │ │ │ │ andeq r0, r0, r2, lsr #6 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r8, pc, r0, lsr #17 │ │ │ │ - eoreq r9, pc, r8, ror #1 │ │ │ │ - @ instruction: 0x002f71b4 │ │ │ │ + eoreq r8, pc, r8, lsl #19 │ │ │ │ + ldrdeq r9, [pc], -r0 @ │ │ │ │ + mlaeq pc, ip, r2, r7 @ │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq r9, pc, r4, lsr #1 │ │ │ │ - eoreq r7, pc, r0, ror r1 @ │ │ │ │ - mlaseq r0, r0, r7, r3 │ │ │ │ - eorseq r9, r0, ip, ror r6 │ │ │ │ - eoreq r9, pc, r4, rrx │ │ │ │ - eoreq r7, pc, r0, lsr r1 @ │ │ │ │ - @ instruction: 0x002f87b0 │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ - eoreq r7, pc, r4, asr #1 │ │ │ │ - eorseq sp, r0, ip, lsr r9 │ │ │ │ - @ instruction: 0x003095d0 │ │ │ │ - @ instruction: 0x002f8fb8 │ │ │ │ - eoreq r7, pc, r4, lsl #1 │ │ │ │ - eoreq r8, pc, r0, lsl #31 │ │ │ │ - eoreq r7, pc, ip, asr #32 │ │ │ │ - eoreq r8, pc, r4, lsr pc @ │ │ │ │ - eoreq r7, pc, r0 │ │ │ │ - eoreq r8, pc, r8, ror #29 │ │ │ │ - @ instruction: 0x002f6fb4 │ │ │ │ + eoreq r9, pc, ip, lsl #3 │ │ │ │ + eoreq r7, pc, r8, asr r2 @ │ │ │ │ + eorseq r3, r0, r8, ror r8 │ │ │ │ + eorseq r9, r0, r4, ror #14 │ │ │ │ + eoreq r9, pc, ip, asr #2 │ │ │ │ + eoreq r7, pc, r8, lsl r2 @ │ │ │ │ + mlaeq pc, r8, r8, r8 @ │ │ │ │ + eoreq r9, pc, r0, ror #1 │ │ │ │ + eoreq r7, pc, ip, lsr #3 │ │ │ │ + eorseq sp, r0, r4, lsr #20 │ │ │ │ + @ instruction: 0x003096b8 │ │ │ │ + eoreq r9, pc, r0, lsr #1 │ │ │ │ + eoreq r7, pc, ip, ror #2 │ │ │ │ + eoreq r9, pc, r8, rrx │ │ │ │ + eoreq r7, pc, r4, lsr r1 @ │ │ │ │ + eoreq r9, pc, ip, lsl r0 @ │ │ │ │ + eoreq r7, pc, r8, ror #1 │ │ │ │ + ldrdeq r8, [pc], -r0 @ │ │ │ │ + mlaeq pc, ip, r0, r7 @ │ │ │ │ andeq r0, r0, r5, lsr #6 │ │ │ │ - eoreq r8, pc, r8, lsr #29 │ │ │ │ - eoreq r6, pc, r4, ror pc @ │ │ │ │ - eoreq r8, pc, r0, asr #28 │ │ │ │ - eoreq r6, pc, ip, lsl #30 │ │ │ │ + mlaeq pc, r0, pc, r8 @ │ │ │ │ + eoreq r7, pc, ip, asr r0 @ │ │ │ │ + eoreq r8, pc, r8, lsr #30 │ │ │ │ + strdeq r6, [pc], -r4 @ │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ - @ instruction: 0x002f85b0 │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ - eoreq r6, pc, r4, asr #29 │ │ │ │ - eorseq r7, r1, ip, ror #1 │ │ │ │ - eorseq r9, r0, r4, asr #7 │ │ │ │ - eoreq r8, pc, ip, lsr #27 │ │ │ │ - eoreq r6, pc, r8, ror lr @ │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ - eoreq r8, pc, r0, asr #26 │ │ │ │ - eoreq r6, pc, ip, lsl #28 │ │ │ │ - eoreq r8, pc, r4, lsr #26 │ │ │ │ - eorseq r9, r0, r8, lsl r3 │ │ │ │ - eoreq r8, pc, r0, lsl #26 │ │ │ │ - eoreq r6, pc, ip, asr #27 │ │ │ │ - eoreq r8, pc, r8, asr #25 │ │ │ │ - mlaeq pc, r4, sp, r6 @ │ │ │ │ - eoreq r8, pc, r8, lsl #25 │ │ │ │ - eoreq r6, pc, r4, asr sp @ │ │ │ │ - eoreq r8, pc, r0, asr ip @ │ │ │ │ - eoreq r6, pc, ip, lsl sp @ │ │ │ │ - eorseq fp, r1, r0, lsl #5 │ │ │ │ - eoreq sp, lr, r0, lsl #7 │ │ │ │ - ldrdeq r7, [pc], -ip @ │ │ │ │ - muleq r2, r8, r9 │ │ │ │ - eorseq fp, r1, r8, asr r2 │ │ │ │ - eoreq sp, lr, r8, asr r3 │ │ │ │ - eoreq r8, pc, r4, asr #7 │ │ │ │ - andeq lr, r2, r1, lsr #19 │ │ │ │ - eorseq fp, r1, r0, lsr r2 │ │ │ │ - eoreq sp, lr, r0, lsr r3 │ │ │ │ - strdeq r8, [pc], -ip @ │ │ │ │ - muleq r2, r0, r9 │ │ │ │ - eorseq fp, r1, r8, lsl #4 │ │ │ │ - eoreq sp, lr, r8, lsl #6 │ │ │ │ - eoreq r7, pc, r8, lsr #24 │ │ │ │ - andeq lr, r2, sl, lsr r9 │ │ │ │ - eorseq fp, r1, r0, ror #3 │ │ │ │ - eoreq sp, lr, r0, ror #5 │ │ │ │ - eoreq r7, pc, r8, asr ip @ │ │ │ │ - andeq lr, r2, r1, lsr r9 │ │ │ │ - @ instruction: 0x0031b1b8 │ │ │ │ - @ instruction: 0x002ed2b8 │ │ │ │ - eoreq sp, lr, r8, ror r3 │ │ │ │ - andeq lr, r2, r9, lsr #18 │ │ │ │ + mlaeq pc, r8, r6, r8 @ │ │ │ │ + eoreq r8, pc, r0, ror #29 │ │ │ │ + eoreq r6, pc, ip, lsr #31 │ │ │ │ + @ instruction: 0x003171d4 │ │ │ │ + eorseq r9, r0, ip, lsr #9 │ │ │ │ + mlaeq pc, r4, lr, r8 @ │ │ │ │ + eoreq r6, pc, r0, ror #30 │ │ │ │ + eoreq r8, pc, r0, ror #11 │ │ │ │ + eoreq r8, pc, r8, lsr #28 │ │ │ │ + strdeq r6, [pc], -r4 @ │ │ │ │ + eoreq r8, pc, ip, lsl #28 │ │ │ │ + eorseq r9, r0, r0, lsl #8 │ │ │ │ + eoreq r8, pc, r8, ror #27 │ │ │ │ + @ instruction: 0x002f6eb4 │ │ │ │ + @ instruction: 0x002f8db0 │ │ │ │ + eoreq r6, pc, ip, ror lr @ │ │ │ │ + eoreq r8, pc, r0, ror sp @ │ │ │ │ + eoreq r6, pc, ip, lsr lr @ │ │ │ │ + eoreq r8, pc, r8, lsr sp @ │ │ │ │ + eoreq r6, pc, r4, lsl #28 │ │ │ │ + eorseq fp, r1, r8, ror #6 │ │ │ │ + eoreq sp, lr, r8, ror #8 │ │ │ │ + eoreq r7, pc, r4, asr #31 │ │ │ │ + muleq r2, sp, r9 │ │ │ │ + eorseq fp, r1, r0, asr #6 │ │ │ │ + eoreq sp, lr, r0, asr #8 │ │ │ │ + eoreq r8, pc, ip, lsr #9 │ │ │ │ + andeq lr, r2, r6, lsr #19 │ │ │ │ + eorseq fp, r1, r8, lsl r3 │ │ │ │ + eoreq sp, lr, r8, lsl r4 │ │ │ │ + eoreq r8, pc, r4, ror #25 │ │ │ │ + muleq r2, r5, r9 │ │ │ │ + @ instruction: 0x0031b2f0 │ │ │ │ + strdeq sp, [lr], -r0 @ │ │ │ │ + eoreq r7, pc, r0, lsl sp @ │ │ │ │ + andeq lr, r2, pc, lsr r9 │ │ │ │ + eorseq fp, r1, r8, asr #5 │ │ │ │ + eoreq sp, lr, r8, asr #7 │ │ │ │ + eoreq r7, pc, r0, asr #26 │ │ │ │ + andeq lr, r2, r6, lsr r9 │ │ │ │ + eorseq fp, r1, r0, lsr #5 │ │ │ │ + eoreq sp, lr, r0, lsr #7 │ │ │ │ + eoreq sp, lr, r0, ror #8 │ │ │ │ + andeq lr, r2, lr, lsr #18 │ │ │ │ │ │ │ │ 00108110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #268] @ 108234 │ │ │ │ @@ -190392,18 +190392,18 @@ │ │ │ │ eorseq r7, r3, ip, lsr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r3, r0, lr, r7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r7, r3, r0, lsr lr │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrdeq r5, [pc], -r0 @ │ │ │ │ + strheq r6, [pc], -r8 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r8, pc, r0, lsl #18 │ │ │ │ - eoreq r6, pc, ip, asr #19 │ │ │ │ + eoreq r8, pc, r8, ror #19 │ │ │ │ + @ instruction: 0x002f6ab4 │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ │ │ │ │ 00108268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -190782,63 +190782,63 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r3, r0, ror sp │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - ldrdeq r8, [pc], -ip @ │ │ │ │ - eoreq r6, pc, r4, ror r7 @ │ │ │ │ + eoreq r8, pc, r4, asr #15 │ │ │ │ + eoreq r6, pc, ip, asr r8 @ │ │ │ │ andeq r0, r0, r9, lsr #6 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r7, pc, r0, asr #27 │ │ │ │ - eoreq r8, pc, ip, lsr r6 @ │ │ │ │ + eoreq r7, pc, r8, lsr #29 │ │ │ │ + eoreq r8, pc, r4, lsr #14 │ │ │ │ + @ instruction: 0x002f67bc │ │ │ │ + @ instruction: 0x003169f0 │ │ │ │ + eorseq r8, r0, r8, asr #25 │ │ │ │ + eoreq r8, pc, r4, ror #13 │ │ │ │ + eoreq r6, pc, ip, ror r7 @ │ │ │ │ + strdeq r7, [pc], -ip @ │ │ │ │ + eoreq r8, pc, r8, ror r6 @ │ │ │ │ + eoreq r6, pc, r0, lsl r7 @ │ │ │ │ + eoreq r8, pc, r8, lsr #12 │ │ │ │ + eorseq r8, r0, ip, lsl ip │ │ │ │ + eoreq r8, pc, r8, lsr r6 @ │ │ │ │ + ldrdeq r6, [pc], -r0 @ │ │ │ │ + eoreq r7, pc, r0, asr #26 │ │ │ │ + @ instruction: 0x002f85bc │ │ │ │ + eoreq r6, pc, r4, asr r6 @ │ │ │ │ + eoreq r8, pc, ip, ror r5 @ │ │ │ │ + eorseq r8, r0, r0, ror #22 │ │ │ │ + mlaeq pc, ip, r5, r8 @ │ │ │ │ + eoreq r6, pc, r4, lsl r6 @ │ │ │ │ + eoreq r8, pc, ip, lsr r5 @ │ │ │ │ ldrdeq r6, [pc], -r4 @ │ │ │ │ - eorseq r6, r1, r8, lsl #18 │ │ │ │ - eorseq r8, r0, r0, ror #23 │ │ │ │ - strdeq r8, [pc], -ip @ │ │ │ │ - mlaeq pc, r4, r6, r6 @ │ │ │ │ - eoreq r7, pc, r4, lsl sp @ │ │ │ │ - mlaeq pc, r0, r5, r8 @ │ │ │ │ - eoreq r6, pc, r8, lsr #12 │ │ │ │ - eoreq r8, pc, r0, asr #10 │ │ │ │ - eorseq r8, r0, r4, lsr fp │ │ │ │ - eoreq r8, pc, r0, asr r5 @ │ │ │ │ - eoreq r6, pc, r8, ror #11 │ │ │ │ - eoreq r7, pc, r8, asr ip @ │ │ │ │ - ldrdeq r8, [pc], -r4 @ │ │ │ │ - eoreq r6, pc, ip, ror #10 │ │ │ │ - mlaeq pc, r4, r4, r8 @ │ │ │ │ - eorseq r8, r0, r8, ror sl │ │ │ │ - @ instruction: 0x002f84b4 │ │ │ │ - eoreq r6, pc, ip, lsr #10 │ │ │ │ - eoreq r8, pc, r4, asr r4 @ │ │ │ │ - eoreq r6, pc, ip, ror #9 │ │ │ │ - eoreq r8, pc, r8, lsl #8 │ │ │ │ - eoreq r6, pc, ip, lsr #9 │ │ │ │ - eoreq r8, pc, r0, ror #7 │ │ │ │ - eoreq r6, pc, r8, ror r4 @ │ │ │ │ - eoreq r8, pc, r8, lsr #7 │ │ │ │ - eoreq r6, pc, r0, asr #8 │ │ │ │ - eorseq sl, r1, r4, lsr #19 │ │ │ │ - eoreq ip, lr, r4, lsr #21 │ │ │ │ - eoreq r7, pc, ip, lsl r4 @ │ │ │ │ - andeq lr, r2, r2, ror #20 │ │ │ │ - eorseq sl, r1, ip, ror r9 │ │ │ │ - eoreq ip, lr, ip, ror sl │ │ │ │ - @ instruction: 0x002f75b4 │ │ │ │ - andeq lr, r2, fp, ror sl │ │ │ │ - eorseq sl, r1, r4, asr r9 │ │ │ │ - eoreq ip, lr, r4, asr sl │ │ │ │ - eoreq r7, pc, r4, ror r3 @ │ │ │ │ - andeq lr, r2, sl, ror #20 │ │ │ │ - eorseq sl, r1, ip, lsr #18 │ │ │ │ - eoreq ip, lr, ip, lsr #20 │ │ │ │ - eoreq r7, pc, r8, asr #3 │ │ │ │ - andeq lr, r2, r2, ror sl │ │ │ │ + strdeq r8, [pc], -r0 @ │ │ │ │ + mlaeq pc, r4, r5, r6 @ │ │ │ │ + eoreq r8, pc, r8, asr #9 │ │ │ │ + eoreq r6, pc, r0, ror #10 │ │ │ │ + mlaeq pc, r0, r4, r8 @ │ │ │ │ + eoreq r6, pc, r8, lsr #10 │ │ │ │ + eorseq sl, r1, ip, lsl #21 │ │ │ │ + eoreq ip, lr, ip, lsl #23 │ │ │ │ + eoreq r7, pc, r4, lsl #10 │ │ │ │ + andeq lr, r2, r7, ror #20 │ │ │ │ + eorseq sl, r1, r4, ror #20 │ │ │ │ + eoreq ip, lr, r4, ror #22 │ │ │ │ + mlaeq pc, ip, r6, r7 @ │ │ │ │ + andeq lr, r2, r0, lsl #21 │ │ │ │ + eorseq sl, r1, ip, lsr sl │ │ │ │ + eoreq ip, lr, ip, lsr fp │ │ │ │ + eoreq r7, pc, ip, asr r4 @ │ │ │ │ + andeq lr, r2, pc, ror #20 │ │ │ │ + eorseq sl, r1, r4, lsl sl │ │ │ │ + eoreq ip, lr, r4, lsl fp │ │ │ │ + @ instruction: 0x002f72b0 │ │ │ │ + andeq lr, r2, r7, ror sl │ │ │ │ │ │ │ │ 00108928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #268] @ 108a4c │ │ │ │ @@ -190914,18 +190914,18 @@ │ │ │ │ mlaseq r3, r4, r6, r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r3, r8, ror r6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r7, r3, r8, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x002f57b8 │ │ │ │ + eoreq r5, pc, r0, lsr #17 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r8, pc, r4, lsr #2 │ │ │ │ - @ instruction: 0x002f61b8 │ │ │ │ + eoreq r8, pc, ip, lsl #4 │ │ │ │ + eoreq r6, pc, r0, lsr #5 │ │ │ │ │ │ │ │ 00108a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #1356] @ 108fe0 │ │ │ │ @@ -191270,57 +191270,57 @@ │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r3, r4, ror #10 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - ldrdeq r5, [pc], -r8 @ │ │ │ │ - eoreq r7, pc, ip, ror #30 │ │ │ │ - ldrdeq r5, [pc], -ip @ │ │ │ │ + eoreq r5, pc, r0, asr #13 │ │ │ │ + eoreq r8, pc, r4, asr r0 @ │ │ │ │ + eoreq r6, pc, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r7, pc, r0, lsl #13 │ │ │ │ - eoreq r7, pc, r8, lsr #30 │ │ │ │ - mlaeq pc, r8, pc, r5 @ │ │ │ │ - eoreq r7, pc, r8, ror #29 │ │ │ │ - eorseq sp, r0, r8, lsl r4 │ │ │ │ - eorseq r8, r0, r4, lsr #9 │ │ │ │ - eoreq r5, pc, r8, asr pc @ │ │ │ │ - eoreq r7, pc, r0, rrx │ │ │ │ - @ instruction: 0x002f7eb4 │ │ │ │ - eoreq r5, pc, r4, lsr #30 │ │ │ │ + eoreq r7, pc, r8, ror #14 │ │ │ │ + eoreq r8, pc, r0, lsl r0 @ │ │ │ │ + eoreq r6, pc, r0, lsl #1 │ │ │ │ + ldrdeq r7, [pc], -r0 @ │ │ │ │ + eorseq sp, r0, r0, lsl #10 │ │ │ │ + eorseq r8, r0, ip, lsl #11 │ │ │ │ + eoreq r6, pc, r0, asr #32 │ │ │ │ + eoreq r7, pc, r8, asr #2 │ │ │ │ + mlaeq pc, ip, pc, r7 @ │ │ │ │ + eoreq r6, pc, ip │ │ │ │ andeq r0, r0, fp, asr r3 │ │ │ │ - eoreq r7, pc, ip, lsr #32 │ │ │ │ - eoreq r7, pc, ip, ror lr @ │ │ │ │ - eoreq r5, pc, ip, ror #29 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - eoreq r5, pc, ip, lsl #7 │ │ │ │ - eoreq r7, pc, r0, lsr #26 │ │ │ │ - mlaeq pc, r0, sp, r5 @ │ │ │ │ - strdeq r7, [pc], -r8 @ │ │ │ │ - eoreq r5, pc, r8, ror #26 │ │ │ │ - eoreq r5, pc, r0, lsr r3 @ │ │ │ │ - eoreq r7, pc, r0, asr #25 │ │ │ │ - eoreq r5, pc, r0, lsr sp @ │ │ │ │ - mlaeq pc, r8, ip, r7 @ │ │ │ │ - eoreq r5, pc, r8, lsl #26 │ │ │ │ - eoreq r7, pc, r4, ror #24 │ │ │ │ + eoreq r7, pc, r4, lsl r1 @ │ │ │ │ + eoreq r7, pc, r4, ror #30 │ │ │ │ ldrdeq r5, [pc], -r4 @ │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + eoreq r5, pc, r4, ror r4 @ │ │ │ │ + eoreq r7, pc, r8, lsl #28 │ │ │ │ + eoreq r5, pc, r8, ror lr @ │ │ │ │ + eoreq r7, pc, r0, ror #27 │ │ │ │ + eoreq r5, pc, r0, asr lr @ │ │ │ │ + eoreq r5, pc, r8, lsl r4 @ │ │ │ │ + eoreq r7, pc, r8, lsr #27 │ │ │ │ + eoreq r5, pc, r8, lsl lr @ │ │ │ │ + eoreq r7, pc, r0, lsl #27 │ │ │ │ + strdeq r5, [pc], -r0 @ │ │ │ │ + eoreq r7, pc, ip, asr #26 │ │ │ │ + @ instruction: 0x002f5dbc │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ - strdeq r7, [pc], -r8 @ │ │ │ │ - eoreq r5, pc, r8, ror #24 │ │ │ │ + eoreq r7, pc, r0, ror #25 │ │ │ │ + eoreq r5, pc, r0, asr sp @ │ │ │ │ andeq r0, r0, r2, ror #6 │ │ │ │ - eorseq sl, r1, ip, asr #3 │ │ │ │ - eoreq ip, lr, ip, asr #5 │ │ │ │ - eoreq r6, pc, r4, lsr lr @ │ │ │ │ - muleq r2, sp, pc @ │ │ │ │ - eorseq sl, r1, r4, lsr #3 │ │ │ │ - eoreq ip, lr, r4, lsr #5 │ │ │ │ - strdeq r6, [pc], -r4 @ │ │ │ │ - andeq lr, r2, r1, ror #30 │ │ │ │ + @ instruction: 0x0031a2b4 │ │ │ │ + @ instruction: 0x002ec3b4 │ │ │ │ + eoreq r6, pc, ip, lsl pc @ │ │ │ │ + andeq lr, r2, r2, lsr #31 │ │ │ │ + eorseq sl, r1, ip, lsl #5 │ │ │ │ + eoreq ip, lr, ip, lsl #7 │ │ │ │ + ldrdeq r6, [pc], -ip @ │ │ │ │ + andeq lr, r2, r6, ror #30 │ │ │ │ │ │ │ │ 001090a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #288] @ 1091d8 │ │ │ │ @@ -191402,18 +191402,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r3, r0, lsl #30 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r6, r3, ip, lsl #29 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r4, pc, ip, lsr #27 │ │ │ │ + mlaeq pc, r4, lr, r4 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r7, pc, r0, asr #19 │ │ │ │ - eoreq r5, pc, ip, lsr #20 │ │ │ │ + eoreq r7, pc, r8, lsr #21 │ │ │ │ + eoreq r5, pc, r4, lsl fp @ │ │ │ │ │ │ │ │ 0010920c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ @@ -191802,47 +191802,47 @@ │ │ │ │ eorseq r6, r3, ip, asr #27 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r7, pc, r0, lsr r7 @ │ │ │ │ - eoreq r5, pc, r0, lsl #15 │ │ │ │ - eoreq r7, pc, ip, lsl r6 @ │ │ │ │ - eoreq r5, pc, ip, ror #12 │ │ │ │ + eoreq r7, pc, r8, lsl r8 @ │ │ │ │ + eoreq r5, pc, r8, ror #16 │ │ │ │ + eoreq r7, pc, r4, lsl #14 │ │ │ │ + eoreq r5, pc, r4, asr r7 @ │ │ │ │ andeq r0, r0, sl, ror r3 │ │ │ │ - eoreq r7, pc, r4, ror #10 │ │ │ │ - @ instruction: 0x002f55b4 │ │ │ │ - eoreq r7, pc, r4, lsr #10 │ │ │ │ - eoreq r5, pc, r4, ror r5 @ │ │ │ │ + eoreq r7, pc, ip, asr #12 │ │ │ │ + mlaeq pc, ip, r6, r5 @ │ │ │ │ + eoreq r7, pc, ip, lsl #12 │ │ │ │ + eoreq r5, pc, ip, asr r6 @ │ │ │ │ andeq r0, r0, fp, ror r3 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - strdeq r6, [pc], -ip @ │ │ │ │ - eoreq r7, pc, r0, asr #9 │ │ │ │ - eoreq r5, pc, r0, lsl r5 @ │ │ │ │ - eoreq r7, pc, r8, lsl #9 │ │ │ │ - eorseq r7, r0, r0, lsl sl │ │ │ │ - eoreq r7, pc, r4, ror r4 @ │ │ │ │ - eoreq r5, pc, r4, asr #9 │ │ │ │ - eoreq r6, pc, ip, asr fp @ │ │ │ │ - eoreq r7, pc, r0, lsr #8 │ │ │ │ - eoreq r5, pc, r0, ror r4 @ │ │ │ │ - eoreq r7, pc, r0, lsl #8 │ │ │ │ - eorseq r7, r0, ip, ror r9 │ │ │ │ - eoreq r7, pc, r0, ror #7 │ │ │ │ - eoreq r5, pc, r0, lsr r4 @ │ │ │ │ - mlaseq r1, r4, r9, r9 │ │ │ │ - mlaeq lr, r4, sl, fp │ │ │ │ - eoreq fp, lr, r8, lsl fp │ │ │ │ - strdeq pc, [r2], -fp │ │ │ │ - eorseq r9, r1, ip, ror #18 │ │ │ │ - eoreq fp, lr, ip, ror #20 │ │ │ │ - eoreq fp, lr, r0, lsr #21 │ │ │ │ - strdeq pc, [r2], -pc @ │ │ │ │ + eoreq r6, pc, r4, ror #25 │ │ │ │ + eoreq r7, pc, r8, lsr #11 │ │ │ │ + strdeq r5, [pc], -r8 @ │ │ │ │ + eoreq r7, pc, r0, ror r5 @ │ │ │ │ + @ instruction: 0x00307af8 │ │ │ │ + eoreq r7, pc, ip, asr r5 @ │ │ │ │ + eoreq r5, pc, ip, lsr #11 │ │ │ │ + eoreq r6, pc, r4, asr #24 │ │ │ │ + eoreq r7, pc, r8, lsl #10 │ │ │ │ + eoreq r5, pc, r8, asr r5 @ │ │ │ │ + eoreq r7, pc, r8, ror #9 │ │ │ │ + eorseq r7, r0, r4, ror #20 │ │ │ │ + eoreq r7, pc, r8, asr #9 │ │ │ │ + eoreq r5, pc, r8, lsl r5 @ │ │ │ │ + eorseq r9, r1, ip, ror sl │ │ │ │ + eoreq fp, lr, ip, ror fp │ │ │ │ + eoreq fp, lr, r0, lsl #24 │ │ │ │ + andeq pc, r2, r0, lsl #2 │ │ │ │ + eorseq r9, r1, r4, asr sl │ │ │ │ + eoreq fp, lr, r4, asr fp │ │ │ │ + eoreq fp, lr, r8, lsl #23 │ │ │ │ + andeq pc, r2, r4, lsl #2 │ │ │ │ │ │ │ │ 001098b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #268] @ 1099dc │ │ │ │ @@ -191918,18 +191918,18 @@ │ │ │ │ eorseq r6, r3, r4, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r3, r8, ror #13 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r6, r3, r8, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r2, pc, r0, lsr #14 │ │ │ │ + eoreq r2, pc, r8, lsl #16 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - ldrdeq r7, [pc], -r4 @ │ │ │ │ - eoreq r5, pc, r4, lsr #4 │ │ │ │ + @ instruction: 0x002f72bc │ │ │ │ + eoreq r5, pc, ip, lsl #6 │ │ │ │ andeq r0, r0, r2, ror r3 │ │ │ │ │ │ │ │ 00109a10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -192033,27 +192033,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ b 109ae4 │ │ │ │ eorseq r6, r3, r8, asr #11 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r7, pc, r4, asr #1 │ │ │ │ - eoreq r5, pc, r0, lsl #1 │ │ │ │ - mlaeq pc, r0, r0, r7 @ │ │ │ │ - eoreq r5, pc, ip, asr #32 │ │ │ │ - eoreq r7, pc, r0, asr r0 @ │ │ │ │ - mlaseq r0, ip, r5, fp │ │ │ │ - eoreq r2, pc, ip, asr #2 │ │ │ │ - eoreq r5, pc, ip │ │ │ │ - eoreq r7, pc, ip, lsr #32 │ │ │ │ - eoreq r4, pc, r8, ror #31 │ │ │ │ - eoreq r2, pc, r8, lsr r5 @ │ │ │ │ - strdeq r6, [pc], -r4 @ │ │ │ │ - @ instruction: 0x002f4fb0 │ │ │ │ + eoreq r7, pc, ip, lsr #3 │ │ │ │ + eoreq r5, pc, r8, ror #2 │ │ │ │ + eoreq r7, pc, r8, ror r1 @ │ │ │ │ + eoreq r5, pc, r4, lsr r1 @ │ │ │ │ + eoreq r7, pc, r8, lsr r1 @ │ │ │ │ + eorseq fp, r0, r4, lsl #13 │ │ │ │ + eoreq r2, pc, r4, lsr r2 @ │ │ │ │ + strdeq r5, [pc], -r4 @ │ │ │ │ + eoreq r7, pc, r4, lsl r1 @ │ │ │ │ + ldrdeq r5, [pc], -r0 @ │ │ │ │ + eoreq r2, pc, r0, lsr #12 │ │ │ │ + ldrdeq r7, [pc], -ip @ │ │ │ │ + mlaeq pc, r8, r0, r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 109a10 │ │ │ │ ldr r4, [pc, #64] @ 109c50 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -192457,60 +192457,60 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r3, ip, ror r3 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r6, pc, r8, lsl #26 │ │ │ │ - eoreq r4, pc, r4, lsr sp @ │ │ │ │ - @ instruction: 0x002f42bc │ │ │ │ - eoreq r6, pc, r4, lsr #25 │ │ │ │ - ldrdeq r4, [pc], -r0 @ │ │ │ │ + strdeq r6, [pc], -r0 @ │ │ │ │ + eoreq r4, pc, ip, lsl lr @ │ │ │ │ + eoreq r4, pc, r4, lsr #7 │ │ │ │ + eoreq r6, pc, ip, lsl #27 │ │ │ │ + @ instruction: 0x002f4db8 │ │ │ │ muleq r0, r7, r3 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r6, pc, r4, lsr r3 @ │ │ │ │ - eoreq r6, pc, ip, lsl ip @ │ │ │ │ - eoreq r4, pc, r8, asr #24 │ │ │ │ - eorseq ip, r0, r0, lsl #9 │ │ │ │ - eorseq r7, r0, r8, asr #2 │ │ │ │ - ldrdeq r6, [pc], -r0 @ │ │ │ │ - strdeq r4, [pc], -ip @ │ │ │ │ - eoreq r6, pc, ip, ror r2 @ │ │ │ │ - eoreq r6, pc, r4, ror #22 │ │ │ │ - mlaeq pc, r0, fp, r4 @ │ │ │ │ - ldrdeq r6, [pc], -r8 @ │ │ │ │ - mlaseq r0, ip, r0, r7 │ │ │ │ - eoreq r6, pc, r4, lsr #22 │ │ │ │ - eoreq r4, pc, r0, asr fp @ │ │ │ │ - eoreq r6, pc, r0, ror #21 │ │ │ │ - eoreq r4, pc, ip, lsl #22 │ │ │ │ - eoreq r6, pc, r0, lsr #21 │ │ │ │ - eoreq r4, pc, ip, asr #21 │ │ │ │ - eoreq r6, pc, r0, ror #20 │ │ │ │ - eoreq r4, pc, ip, lsl #21 │ │ │ │ - eoreq r6, pc, r8, lsr #20 │ │ │ │ - eoreq r4, pc, r4, asr sl @ │ │ │ │ - @ instruction: 0x00318fb8 │ │ │ │ - strheq fp, [lr], -r8 @ │ │ │ │ - eoreq r5, pc, r0, lsl #20 │ │ │ │ - @ instruction: 0x0002f3bf │ │ │ │ - mlaseq r1, r0, pc, r8 @ │ │ │ │ - mlaeq lr, r0, r0, fp │ │ │ │ - eoreq fp, lr, ip, lsr #2 │ │ │ │ - andeq pc, r2, sp, ror #6 │ │ │ │ - eorseq r8, r1, r8, ror #30 │ │ │ │ - eoreq fp, lr, r8, rrx │ │ │ │ - mlaeq pc, r8, ip, r5 @ │ │ │ │ - andeq pc, r2, lr, lsr #7 │ │ │ │ - eorseq r8, r1, r0, asr #30 │ │ │ │ - eoreq fp, lr, r0, asr #32 │ │ │ │ - eoreq r5, pc, r0, asr sl @ │ │ │ │ - @ instruction: 0x0002f3b6 │ │ │ │ + eoreq r6, pc, ip, lsl r4 @ │ │ │ │ + eoreq r6, pc, r4, lsl #26 │ │ │ │ + eoreq r4, pc, r0, lsr sp @ │ │ │ │ + eorseq ip, r0, r8, ror #10 │ │ │ │ + eorseq r7, r0, r0, lsr r2 │ │ │ │ + @ instruction: 0x002f6cb8 │ │ │ │ + eoreq r4, pc, r4, ror #25 │ │ │ │ + eoreq r6, pc, r4, ror #6 │ │ │ │ + eoreq r6, pc, ip, asr #24 │ │ │ │ + eoreq r4, pc, r8, ror ip @ │ │ │ │ + eoreq r6, pc, r0, asr #23 │ │ │ │ + eorseq r7, r0, r4, lsl #3 │ │ │ │ + eoreq r6, pc, ip, lsl #24 │ │ │ │ + eoreq r4, pc, r8, lsr ip @ │ │ │ │ + eoreq r6, pc, r8, asr #23 │ │ │ │ + strdeq r4, [pc], -r4 @ │ │ │ │ + eoreq r6, pc, r8, lsl #23 │ │ │ │ + @ instruction: 0x002f4bb4 │ │ │ │ + eoreq r6, pc, r8, asr #22 │ │ │ │ + eoreq r4, pc, r4, ror fp @ │ │ │ │ + eoreq r6, pc, r0, lsl fp @ │ │ │ │ + eoreq r4, pc, ip, lsr fp @ │ │ │ │ + eorseq r9, r1, r0, lsr #1 │ │ │ │ + eoreq fp, lr, r0, lsr #3 │ │ │ │ + eoreq r5, pc, r8, ror #21 │ │ │ │ + andeq pc, r2, r4, asr #7 │ │ │ │ + eorseq r9, r1, r8, ror r0 │ │ │ │ + eoreq fp, lr, r8, ror r1 │ │ │ │ + eoreq fp, lr, r4, lsl r2 │ │ │ │ + andeq pc, r2, r2, ror r3 @ │ │ │ │ + eorseq r9, r1, r0, asr r0 │ │ │ │ + eoreq fp, lr, r0, asr r1 │ │ │ │ + eoreq r5, pc, r0, lsl #27 │ │ │ │ + @ instruction: 0x0002f3b3 │ │ │ │ + eorseq r9, r1, r8, lsr #32 │ │ │ │ + eoreq fp, lr, r8, lsr #2 │ │ │ │ + eoreq r5, pc, r8, lsr fp @ │ │ │ │ + @ instruction: 0x0002f3bb │ │ │ │ │ │ │ │ 0010a310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #268] @ 10a434 │ │ │ │ @@ -192586,18 +192586,18 @@ │ │ │ │ eorseq r5, r3, ip, lsr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r3, r0, ip, r5 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r5, r3, r0, lsr ip │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r1, pc, r8, asr #25 │ │ │ │ + @ instruction: 0x002f1db0 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r6, pc, r0, lsr #15 │ │ │ │ - eoreq r4, pc, ip, asr #15 │ │ │ │ + eoreq r6, pc, r8, lsl #17 │ │ │ │ + @ instruction: 0x002f48b4 │ │ │ │ andeq r0, r0, lr, lsl #7 │ │ │ │ │ │ │ │ 0010a468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -192630,18 +192630,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, r3, r0, ror fp │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r3, r0, ip, lsr ip │ │ │ │ - eoreq r4, pc, r8, asr #19 │ │ │ │ - strdeq r6, [pc], -ip @ │ │ │ │ - eoreq r4, pc, r4, asr #19 │ │ │ │ + eorseq r3, r0, r4, lsr #26 │ │ │ │ + @ instruction: 0x002f4ab0 │ │ │ │ + eoreq r6, pc, r4, ror #15 │ │ │ │ + eoreq r4, pc, ip, lsr #21 │ │ │ │ │ │ │ │ 0010a50c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -192680,18 +192680,18 @@ │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0034a5d8 │ │ │ │ @ instruction: 0x00335ab4 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ - eoreq r4, pc, r8, lsl r9 @ │ │ │ │ + eoreq r4, pc, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq r6, pc, r4, asr #12 │ │ │ │ - eoreq r4, pc, r8, lsl #18 │ │ │ │ + eoreq r6, pc, ip, lsr #14 │ │ │ │ + strdeq r4, [pc], -r0 @ │ │ │ │ │ │ │ │ 0010a5cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ @@ -192723,18 +192723,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, r3, ip, lsl #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq r6, pc, r4, lsr #11 │ │ │ │ - eoreq r4, pc, r8, lsl #17 │ │ │ │ - eorseq ip, r0, r8, lsr #28 │ │ │ │ - eoreq r4, pc, r0, ror #16 │ │ │ │ + eoreq r6, pc, ip, lsl #13 │ │ │ │ + eoreq r4, pc, r0, ror r9 @ │ │ │ │ + eorseq ip, r0, r0, lsl pc │ │ │ │ + eoreq r4, pc, r8, asr #18 │ │ │ │ │ │ │ │ 0010a670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -192773,18 +192773,18 @@ │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r4, r4, ror r4 │ │ │ │ eorseq r5, r3, r0, asr r9 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ - ldrdeq r4, [pc], -r8 @ │ │ │ │ + eoreq r4, pc, r0, asr #17 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq ip, r0, r0, ror sp │ │ │ │ - eoreq r4, pc, r4, lsr #15 │ │ │ │ + eorseq ip, r0, r8, asr lr │ │ │ │ + eoreq r4, pc, ip, lsl #17 │ │ │ │ │ │ │ │ 0010a730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -193810,186 +193810,186 @@ │ │ │ │ mlaseq r3, r0, r8, r5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - mlaeq pc, r4, r0, r6 @ │ │ │ │ - eoreq r6, pc, r0, ror r0 @ │ │ │ │ - @ instruction: 0x0030c2f8 │ │ │ │ - eoreq r4, pc, ip, ror #7 │ │ │ │ + eoreq r6, pc, ip, ror r1 @ │ │ │ │ + eoreq r6, pc, r8, asr r1 @ │ │ │ │ + eorseq ip, r0, r0, ror #7 │ │ │ │ + ldrdeq r4, [pc], -r4 @ │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eorseq ip, r0, ip, lsl #5 │ │ │ │ - eoreq r4, pc, r0, lsl #7 │ │ │ │ + eorseq ip, r0, r4, ror r3 │ │ │ │ + eoreq r4, pc, r8, ror #8 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ eorseq r5, r3, r0, lsl #8 │ │ │ │ - eorseq ip, r0, r0, lsl r2 │ │ │ │ - eoreq r4, pc, r4, lsl #6 │ │ │ │ - @ instruction: 0x0030c1bc │ │ │ │ - @ instruction: 0x002f42b0 │ │ │ │ - eorseq ip, r0, r0, lsl #3 │ │ │ │ - eoreq r5, pc, r8, lsl #13 │ │ │ │ - ldrdeq r4, [pc], -r8 @ │ │ │ │ - eoreq r4, pc, r4, ror r2 @ │ │ │ │ - eoreq r5, pc, r8, asr #13 │ │ │ │ - @ instruction: 0x002f5eb8 │ │ │ │ - eoreq r4, pc, r4, lsr r2 @ │ │ │ │ - eorseq ip, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x0030bfbc │ │ │ │ - strheq r4, [pc], -r0 @ │ │ │ │ - @ instruction: 0x002f0db4 │ │ │ │ - eorseq fp, r0, r0, lsl #31 │ │ │ │ - eoreq r4, pc, r4, ror r0 @ │ │ │ │ + @ instruction: 0x0030c2f8 │ │ │ │ + eoreq r4, pc, ip, ror #7 │ │ │ │ + eorseq ip, r0, r4, lsr #5 │ │ │ │ + mlaeq pc, r8, r3, r4 @ │ │ │ │ + eorseq ip, r0, r8, ror #4 │ │ │ │ + eoreq r5, pc, r0, ror r7 @ │ │ │ │ + eoreq r4, pc, r0, asr #7 │ │ │ │ + eoreq r4, pc, ip, asr r3 @ │ │ │ │ + @ instruction: 0x002f57b0 │ │ │ │ + eoreq r5, pc, r0, lsr #31 │ │ │ │ + eoreq r4, pc, ip, lsl r3 @ │ │ │ │ + eorseq ip, r0, r8, lsr #4 │ │ │ │ + eorseq ip, r0, r4, lsr #1 │ │ │ │ + mlaeq pc, r8, r1, r4 @ │ │ │ │ + mlaeq pc, ip, lr, r0 @ │ │ │ │ + eorseq ip, r0, r8, rrx │ │ │ │ + eoreq r4, pc, ip, asr r1 @ │ │ │ │ andeq r0, r0, r3, lsr r1 │ │ │ │ - eoreq r5, pc, ip, lsr sp @ │ │ │ │ - eorseq fp, r0, r0, lsl #30 │ │ │ │ - strdeq r3, [pc], -r4 @ │ │ │ │ - eoreq r5, pc, ip, lsl ip @ │ │ │ │ - eoreq r5, pc, r8, ror #23 │ │ │ │ - eorseq fp, r0, r0, ror lr │ │ │ │ - eoreq r3, pc, r4, ror #30 │ │ │ │ + eoreq r5, pc, r4, lsr #28 │ │ │ │ + eorseq fp, r0, r8, ror #31 │ │ │ │ + ldrdeq r4, [pc], -ip @ │ │ │ │ + eoreq r5, pc, r4, lsl #26 │ │ │ │ + ldrdeq r5, [pc], -r0 @ │ │ │ │ + eorseq fp, r0, r8, asr pc │ │ │ │ + eoreq r4, pc, ip, asr #32 │ │ │ │ + @ instruction: 0x002f5cb4 │ │ │ │ + mlaeq pc, r0, ip, r5 @ │ │ │ │ + eorseq fp, r0, r8, lsl pc │ │ │ │ + eoreq r4, pc, ip │ │ │ │ + eoreq r1, pc, r8, asr #2 │ │ │ │ + @ instruction: 0x0030bed4 │ │ │ │ + eoreq r3, pc, r8, asr #31 │ │ │ │ + eoreq r5, pc, r0, asr #24 │ │ │ │ + eoreq r5, pc, ip, lsl #24 │ │ │ │ + mlaseq r0, r4, lr, fp │ │ │ │ + eoreq r3, pc, r8, lsl #31 │ │ │ │ + eoreq r5, pc, r8, ror #24 │ │ │ │ eoreq r5, pc, ip, asr #23 │ │ │ │ - eoreq r5, pc, r8, lsr #23 │ │ │ │ - eorseq fp, r0, r0, lsr lr │ │ │ │ - eoreq r3, pc, r4, lsr #30 │ │ │ │ - eoreq r1, pc, r0, rrx │ │ │ │ - eorseq fp, r0, ip, ror #27 │ │ │ │ - eoreq r3, pc, r0, ror #29 │ │ │ │ - eoreq r5, pc, r8, asr fp @ │ │ │ │ - eoreq r5, pc, r4, lsr #22 │ │ │ │ - eorseq fp, r0, ip, lsr #27 │ │ │ │ - eoreq r3, pc, r0, lsr #29 │ │ │ │ - eoreq r5, pc, r0, lsl #23 │ │ │ │ - eoreq r5, pc, r4, ror #21 │ │ │ │ - eorseq fp, r0, ip, ror #26 │ │ │ │ - eoreq r3, pc, r0, ror #28 │ │ │ │ - ldrsheq fp, [r0], -r8 @ │ │ │ │ - eoreq r5, pc, r4, lsr #21 │ │ │ │ - eorseq fp, r0, ip, lsr #26 │ │ │ │ - eoreq r3, pc, r0, lsr #28 │ │ │ │ - eoreq fp, lr, r8, asr #5 │ │ │ │ - @ instruction: 0x0030bcd0 │ │ │ │ - eoreq r3, pc, r4, asr #27 │ │ │ │ - ldrdeq r5, [pc], -r8 @ │ │ │ │ - eoreq r5, pc, r0, lsl #20 │ │ │ │ - eorseq fp, r0, r8, lsl #25 │ │ │ │ - eoreq r3, pc, ip, ror sp @ │ │ │ │ + eorseq fp, r0, r4, asr lr │ │ │ │ + eoreq r3, pc, r8, asr #30 │ │ │ │ + eorseq fp, r0, r0, ror #3 │ │ │ │ + eoreq r5, pc, ip, lsl #23 │ │ │ │ + eorseq fp, r0, r4, lsl lr │ │ │ │ + eoreq r3, pc, r8, lsl #30 │ │ │ │ + @ instruction: 0x002eb3b0 │ │ │ │ + @ instruction: 0x0030bdb8 │ │ │ │ + eoreq r3, pc, ip, lsr #29 │ │ │ │ + eoreq r5, pc, r0, asr #23 │ │ │ │ + eoreq r5, pc, r8, ror #21 │ │ │ │ + eorseq fp, r0, r0, ror sp │ │ │ │ + eoreq r3, pc, r4, ror #28 │ │ │ │ andeq r0, r0, pc, lsr #2 │ │ │ │ - mlaeq pc, r0, sl, r5 @ │ │ │ │ - @ instruction: 0x002f59b8 │ │ │ │ - eorseq fp, r0, r0, asr #24 │ │ │ │ + eoreq r5, pc, r8, ror fp @ │ │ │ │ + eoreq r5, pc, r0, lsr #21 │ │ │ │ + eorseq fp, r0, r8, lsr #26 │ │ │ │ + eoreq r3, pc, ip, lsl lr @ │ │ │ │ eoreq r3, pc, r4, lsr sp @ │ │ │ │ - eoreq r3, pc, ip, asr #24 │ │ │ │ - eorseq fp, r0, r8, lsl #24 │ │ │ │ - strdeq r3, [pc], -ip @ │ │ │ │ - eorseq fp, r0, r0, ror #23 │ │ │ │ - ldrdeq r3, [pc], -r4 @ │ │ │ │ - eorseq fp, r0, r8, asr #21 │ │ │ │ - @ instruction: 0x002f3bbc │ │ │ │ - eoreq r3, pc, r8, lsr #16 │ │ │ │ - eorseq fp, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x002f38b4 │ │ │ │ - mlaseq r0, r8, r7, fp │ │ │ │ - eoreq r3, pc, ip, lsl #17 │ │ │ │ - eoreq r4, pc, ip, lsr #16 │ │ │ │ - eorseq fp, r0, r4, asr r7 │ │ │ │ - eoreq r3, pc, r8, asr #16 │ │ │ │ - eorseq fp, r0, ip, asr r4 │ │ │ │ - eoreq r3, pc, r0, asr r5 @ │ │ │ │ - eoreq r4, pc, ip, ror #9 │ │ │ │ - eorseq fp, r0, r8, lsl r4 │ │ │ │ - eoreq r3, pc, ip, lsl #10 │ │ │ │ - @ instruction: 0x0030b3b4 │ │ │ │ - eoreq r3, pc, r8, lsr #9 │ │ │ │ + @ instruction: 0x0030bcf0 │ │ │ │ + eoreq r3, pc, r4, ror #27 │ │ │ │ + eorseq fp, r0, r8, asr #25 │ │ │ │ + @ instruction: 0x002f3dbc │ │ │ │ + @ instruction: 0x0030bbb0 │ │ │ │ + eoreq r3, pc, r4, lsr #25 │ │ │ │ + eoreq r3, pc, r0, lsl r9 @ │ │ │ │ + eorseq fp, r0, r8, lsr #17 │ │ │ │ + mlaeq pc, ip, r9, r3 @ │ │ │ │ + eorseq fp, r0, r0, lsl #17 │ │ │ │ + eoreq r3, pc, r4, ror r9 @ │ │ │ │ + eoreq r4, pc, r4, lsl r9 @ │ │ │ │ + eorseq fp, r0, ip, lsr r8 │ │ │ │ + eoreq r3, pc, r0, lsr r9 @ │ │ │ │ + eorseq fp, r0, r4, asr #10 │ │ │ │ + eoreq r3, pc, r8, lsr r6 @ │ │ │ │ + ldrdeq r4, [pc], -r4 @ │ │ │ │ + eorseq fp, r0, r0, lsl #10 │ │ │ │ + strdeq r3, [pc], -r4 @ │ │ │ │ + mlaseq r0, ip, r4, fp │ │ │ │ + mlaeq pc, r0, r5, r3 @ │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq fp, r0, r8, asr #2 │ │ │ │ - eoreq r3, pc, ip, lsr r2 @ │ │ │ │ - eoreq r4, pc, r4, asr #29 │ │ │ │ - eoreq r4, pc, r8, ror lr @ │ │ │ │ - eorseq fp, r0, r0, lsl #2 │ │ │ │ - strdeq r3, [pc], -r4 @ │ │ │ │ - eoreq r4, pc, ip, lsl #3 │ │ │ │ - ldrheq fp, [r0], -r8 @ │ │ │ │ - eoreq r3, pc, ip, lsr #3 │ │ │ │ - mlaseq r0, r4, r0, fp │ │ │ │ - eoreq r3, pc, r8, lsl #3 │ │ │ │ - eorseq fp, r0, r4, lsr r0 │ │ │ │ - eoreq r3, pc, r8, lsr #2 │ │ │ │ - eorseq sl, r0, r0, asr #7 │ │ │ │ - eoreq r4, pc, ip, ror #26 │ │ │ │ - @ instruction: 0x0030aff4 │ │ │ │ - eoreq r3, pc, r8, ror #1 │ │ │ │ + eorseq fp, r0, r0, lsr r2 │ │ │ │ + eoreq r3, pc, r4, lsr #6 │ │ │ │ + eoreq r4, pc, ip, lsr #31 │ │ │ │ + eoreq r4, pc, r0, ror #30 │ │ │ │ + eorseq fp, r0, r8, ror #3 │ │ │ │ + ldrdeq r3, [pc], -ip @ │ │ │ │ + eoreq r4, pc, r4, ror r2 @ │ │ │ │ + eorseq fp, r0, r0, lsr #3 │ │ │ │ + mlaeq pc, r4, r2, r3 @ │ │ │ │ + eorseq fp, r0, ip, ror r1 │ │ │ │ + eoreq r3, pc, r0, ror r2 @ │ │ │ │ + eorseq fp, r0, ip, lsl r1 │ │ │ │ + eoreq r3, pc, r0, lsl r2 @ │ │ │ │ + eorseq sl, r0, r8, lsr #9 │ │ │ │ + eoreq r4, pc, r4, asr lr @ │ │ │ │ + ldrsbeq fp, [r0], -ip @ │ │ │ │ + ldrdeq r3, [pc], -r0 @ │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ - eoreq r4, pc, r8, asr sp @ │ │ │ │ - eoreq r4, pc, r4, lsl sp @ │ │ │ │ - mlaseq r0, ip, pc, sl @ │ │ │ │ - mlaeq pc, r0, r0, r3 @ │ │ │ │ - eoreq r4, pc, r0, lsr #26 │ │ │ │ - ldrdeq r4, [pc], -r4 @ │ │ │ │ - eorseq sl, r0, ip, asr pc │ │ │ │ - eoreq r3, pc, r0, asr r0 @ │ │ │ │ - eoreq r2, pc, r0, ror #30 │ │ │ │ + eoreq r4, pc, r0, asr #28 │ │ │ │ + strdeq r4, [pc], -ip @ │ │ │ │ + eorseq fp, r0, r4, lsl #1 │ │ │ │ + eoreq r3, pc, r8, ror r1 @ │ │ │ │ + eoreq r4, pc, r8, lsl #28 │ │ │ │ + @ instruction: 0x002f4dbc │ │ │ │ + eorseq fp, r0, r4, asr #32 │ │ │ │ + eoreq r3, pc, r8, lsr r1 @ │ │ │ │ + eoreq r3, pc, r8, asr #32 │ │ │ │ + eorseq fp, r0, r4 │ │ │ │ + strdeq r3, [pc], -r8 @ │ │ │ │ + @ instruction: 0x0030afdc │ │ │ │ + ldrdeq r3, [pc], -r0 @ │ │ │ │ + @ instruction: 0x0030afb4 │ │ │ │ + eoreq r3, pc, r8, lsr #1 │ │ │ │ + eorseq sl, r0, r8, lsr r3 │ │ │ │ + eoreq r4, pc, r4, ror #25 │ │ │ │ + eorseq sl, r0, ip, ror #30 │ │ │ │ + eoreq r3, pc, r0, rrx │ │ │ │ + ldrdeq r4, [pc], -r8 @ │ │ │ │ + mlaeq pc, r4, ip, r4 @ │ │ │ │ eorseq sl, r0, ip, lsl pc │ │ │ │ eoreq r3, pc, r0, lsl r0 @ │ │ │ │ - @ instruction: 0x0030aef4 │ │ │ │ - eoreq r2, pc, r8, ror #31 │ │ │ │ - eorseq sl, r0, ip, asr #29 │ │ │ │ - eoreq r2, pc, r0, asr #31 │ │ │ │ - eorseq sl, r0, r0, asr r2 │ │ │ │ - strdeq r4, [pc], -ip @ │ │ │ │ - eorseq sl, r0, r4, lsl #29 │ │ │ │ - eoreq r2, pc, r8, ror pc @ │ │ │ │ - strdeq r4, [pc], -r0 @ │ │ │ │ - eoreq r4, pc, ip, lsr #23 │ │ │ │ - eorseq sl, r0, r4, lsr lr │ │ │ │ - eoreq r2, pc, r8, lsr #30 │ │ │ │ - eoreq sp, lr, r0, asr #1 │ │ │ │ - @ instruction: 0x0030adfc │ │ │ │ - strdeq r2, [pc], -r0 @ │ │ │ │ + eoreq sp, lr, r8, lsr #3 │ │ │ │ + eorseq sl, r0, r4, ror #29 │ │ │ │ + ldrdeq r2, [pc], -r8 @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ - @ instruction: 0x0030add4 │ │ │ │ - eoreq r2, pc, r8, asr #29 │ │ │ │ + @ instruction: 0x0030aebc │ │ │ │ + @ instruction: 0x002f2fb0 │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq r4, pc, r8, asr #22 │ │ │ │ - eorseq sl, r0, ip, lsr #26 │ │ │ │ - eoreq r2, pc, r0, lsr #28 │ │ │ │ - eorseq sl, r0, ip, ror #25 │ │ │ │ - eoreq r2, pc, r0, ror #27 │ │ │ │ - eoreq r2, pc, r4, lsl sp @ │ │ │ │ - eorseq sl, r0, ip, lsr #25 │ │ │ │ - eoreq r2, pc, r0, lsr #27 │ │ │ │ - eoreq r3, pc, r4, lsr sp @ │ │ │ │ - eorseq sl, r0, r0, ror #24 │ │ │ │ - eoreq r2, pc, r4, asr sp @ │ │ │ │ - eorseq sl, r0, r4, lsr #24 │ │ │ │ - eoreq r2, pc, r8, lsl sp @ │ │ │ │ - @ instruction: 0x0030abfc │ │ │ │ - strdeq r2, [pc], -r0 @ │ │ │ │ + eoreq r4, pc, r0, lsr ip @ │ │ │ │ + eorseq sl, r0, r4, lsl lr │ │ │ │ + eoreq r2, pc, r8, lsl #30 │ │ │ │ + @ instruction: 0x0030add4 │ │ │ │ + eoreq r2, pc, r8, asr #29 │ │ │ │ + strdeq r2, [pc], -ip @ │ │ │ │ + mlaseq r0, r4, sp, sl │ │ │ │ + eoreq r2, pc, r8, lsl #29 │ │ │ │ + eoreq r3, pc, ip, lsl lr @ │ │ │ │ + eorseq sl, r0, r8, asr #26 │ │ │ │ + eoreq r2, pc, ip, lsr lr @ │ │ │ │ + eorseq sl, r0, ip, lsl #26 │ │ │ │ + eoreq r2, pc, r0, lsl #28 │ │ │ │ + eorseq sl, r0, r4, ror #25 │ │ │ │ + ldrdeq r2, [pc], -r8 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r3, pc, r8, lsl #25 │ │ │ │ - @ instruction: 0x0030abb0 │ │ │ │ - eoreq r2, pc, r4, lsr #25 │ │ │ │ + eoreq r3, pc, r0, ror sp @ │ │ │ │ + mlaseq r0, r8, ip, sl │ │ │ │ + eoreq r2, pc, ip, lsl #27 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ - eorseq r6, r0, r8, lsr #11 │ │ │ │ - eorseq sl, r0, r8, ror #22 │ │ │ │ - eoreq r2, pc, ip, asr ip @ │ │ │ │ - eorseq sl, r0, r0, asr #22 │ │ │ │ - eoreq r2, pc, r4, lsr ip @ │ │ │ │ + mlaseq r0, r0, r6, r6 │ │ │ │ + eorseq sl, r0, r0, asr ip │ │ │ │ + eoreq r2, pc, r4, asr #26 │ │ │ │ + eorseq sl, r0, r8, lsr #24 │ │ │ │ + eoreq r2, pc, ip, lsl sp @ │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq sl, r0, r0, lsl fp │ │ │ │ - eoreq r2, pc, r4, lsl #24 │ │ │ │ + @ instruction: 0x0030abf8 │ │ │ │ + eoreq r2, pc, ip, ror #25 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ - @ instruction: 0x00316df0 │ │ │ │ - strdeq r8, [lr], -r4 @ │ │ │ │ - eoreq r3, pc, r8, lsr sl @ │ │ │ │ - strdeq r9, [r3], -r3 │ │ │ │ + @ instruction: 0x00316ed8 │ │ │ │ + ldrdeq r8, [lr], -ip @ │ │ │ │ + eoreq r3, pc, r0, lsr #22 │ │ │ │ + strdeq r9, [r3], -ip │ │ │ │ ldr r3, [pc, #-40] @ 10b9dc │ │ │ │ ldr r1, [pc, #-380] @ 10b88c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [pc, #-384] @ 10b890 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -194715,18 +194715,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r4, ip, lsr r6 │ │ │ │ eorseq r3, r3, r8, lsl fp │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - mlaeq pc, ip, sl, r2 @ │ │ │ │ + eoreq r2, pc, r4, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r3, pc, r4, ror #29 │ │ │ │ - eoreq r2, pc, ip, lsr #20 │ │ │ │ + eoreq r3, pc, ip, asr #31 │ │ │ │ + eoreq r2, pc, r4, lsl fp @ │ │ │ │ │ │ │ │ 0010c568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ 10c5a8 │ │ │ │ @@ -194810,18 +194810,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r3, ip, lsl sl │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r4, ip, lsl #10 │ │ │ │ eorseq r3, r3, r8, ror #19 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x003339b0 │ │ │ │ - eoreq r2, pc, r0, asr #18 │ │ │ │ + eoreq r2, pc, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaeq pc, r4, sp, r3 @ │ │ │ │ - ldrdeq r2, [pc], -r0 @ │ │ │ │ + eoreq r3, pc, ip, ror lr @ │ │ │ │ + @ instruction: 0x002f29b8 │ │ │ │ │ │ │ │ 0010c6d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -194968,18 +194968,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x003337d4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003482b8 │ │ │ │ eorseq r3, r3, r4, lsl #15 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ eorseq r3, r3, r8, asr #14 │ │ │ │ - ldrdeq r2, [pc], -r8 @ │ │ │ │ + eoreq r2, pc, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r3, pc, r4, lsr fp @ │ │ │ │ - eoreq r2, pc, r8, ror #12 │ │ │ │ + eoreq r3, pc, ip, lsl ip @ │ │ │ │ + eoreq r2, pc, r0, asr r7 @ │ │ │ │ │ │ │ │ 0010c93c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1460] @ 10cf08 │ │ │ │ @@ -195355,61 +195355,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq r3, r3, ip, ror #9 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - ldrdeq r3, [pc], -r0 @ │ │ │ │ - mlaseq r1, r8, r5, r6 │ │ │ │ - mlaeq lr, ip, r6, r8 │ │ │ │ - ldrdeq r8, [lr], -r0 @ │ │ │ │ - andeq r9, r3, r4, lsr #26 │ │ │ │ - eorseq r6, r1, r8, ror #7 │ │ │ │ - eoreq r8, lr, ip, ror #9 │ │ │ │ - @ instruction: 0x002f36bc │ │ │ │ - andeq r9, r3, r7, lsr #26 │ │ │ │ - eorseq r6, r1, r4, asr #7 │ │ │ │ - eoreq r8, lr, r8, asr #9 │ │ │ │ - eoreq r3, pc, ip, lsl #13 │ │ │ │ - andeq r9, r3, r6, lsr #26 │ │ │ │ - eorseq r6, r1, r0, lsr #7 │ │ │ │ - eoreq r8, lr, r4, lsr #9 │ │ │ │ - eoreq r3, pc, r4, ror r6 @ │ │ │ │ - andeq r9, r3, ip, lsr #26 │ │ │ │ - eorseq r6, r1, ip, ror r3 │ │ │ │ - eoreq r8, lr, r0, lsl #9 │ │ │ │ - eoreq r3, pc, r4, asr #12 │ │ │ │ - andeq r9, r3, fp, lsr #26 │ │ │ │ - eorseq r6, r1, r8, asr r3 │ │ │ │ - eoreq r8, lr, ip, asr r4 │ │ │ │ - eoreq r3, pc, r4, lsl r6 @ │ │ │ │ - andeq r9, r3, sl, lsr #26 │ │ │ │ - eorseq r6, r1, r4, lsr r3 │ │ │ │ - eoreq r8, lr, r8, lsr r4 │ │ │ │ - strdeq r3, [pc], -r0 @ │ │ │ │ - andeq r9, r3, r5, lsr #26 │ │ │ │ - eorseq r6, r1, r0, lsl r3 │ │ │ │ - eoreq r8, lr, r4, lsl r4 │ │ │ │ - eoreq r3, pc, ip, asr #11 │ │ │ │ - andeq r9, r3, sp, lsl #26 │ │ │ │ - eorseq r6, r1, r8, ror #5 │ │ │ │ - eoreq r8, lr, ip, ror #7 │ │ │ │ - @ instruction: 0x002f35bc │ │ │ │ - andeq r9, r3, pc, lsl #26 │ │ │ │ - @ instruction: 0x003122d0 │ │ │ │ - strdeq r8, [lr], -r0 @ │ │ │ │ - eoreq r8, lr, ip, lsl r5 │ │ │ │ - mlaseq r1, ip, r2, r6 │ │ │ │ - eoreq r8, lr, r0, lsr #7 │ │ │ │ - eoreq r3, pc, r4, ror #10 │ │ │ │ - andeq r9, r3, lr, lsl #26 │ │ │ │ - eorseq r2, r1, r8, lsl #5 │ │ │ │ - eoreq r8, lr, r4, ror #8 │ │ │ │ - eoreq fp, lr, ip, lsl #11 │ │ │ │ + @ instruction: 0x002f39b8 │ │ │ │ + eorseq r6, r1, r0, lsl #13 │ │ │ │ + eoreq r8, lr, r4, lsl #15 │ │ │ │ + @ instruction: 0x002e87b8 │ │ │ │ + andeq r9, r3, sp, lsr #26 │ │ │ │ + @ instruction: 0x003164d0 │ │ │ │ + ldrdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r3, pc, r4, lsr #15 │ │ │ │ + andeq r9, r3, r0, lsr sp │ │ │ │ + eorseq r6, r1, ip, lsr #9 │ │ │ │ + @ instruction: 0x002e85b0 │ │ │ │ + eoreq r3, pc, r4, ror r7 @ │ │ │ │ + andeq r9, r3, pc, lsr #26 │ │ │ │ + eorseq r6, r1, r8, lsl #9 │ │ │ │ + eoreq r8, lr, ip, lsl #11 │ │ │ │ + eoreq r3, pc, ip, asr r7 @ │ │ │ │ + andeq r9, r3, r5, lsr sp │ │ │ │ + eorseq r6, r1, r4, ror #8 │ │ │ │ + eoreq r8, lr, r8, ror #10 │ │ │ │ + eoreq r3, pc, ip, lsr #14 │ │ │ │ + andeq r9, r3, r4, lsr sp │ │ │ │ + eorseq r6, r1, r0, asr #8 │ │ │ │ + eoreq r8, lr, r4, asr #10 │ │ │ │ + strdeq r3, [pc], -ip @ │ │ │ │ + andeq r9, r3, r3, lsr sp │ │ │ │ + eorseq r6, r1, ip, lsl r4 │ │ │ │ + eoreq r8, lr, r0, lsr #10 │ │ │ │ + ldrdeq r3, [pc], -r8 @ │ │ │ │ + andeq r9, r3, lr, lsr #26 │ │ │ │ + @ instruction: 0x003163f8 │ │ │ │ + strdeq r8, [lr], -ip @ │ │ │ │ + @ instruction: 0x002f36b4 │ │ │ │ + andeq r9, r3, r6, lsl sp │ │ │ │ + @ instruction: 0x003163d0 │ │ │ │ + ldrdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r3, pc, r4, lsr #13 │ │ │ │ + andeq r9, r3, r8, lsl sp │ │ │ │ + @ instruction: 0x003123b8 │ │ │ │ + ldrdeq r8, [lr], -r8 @ │ │ │ │ + eoreq r8, lr, r4, lsl #12 │ │ │ │ + eorseq r6, r1, r4, lsl #7 │ │ │ │ + eoreq r8, lr, r8, lsl #9 │ │ │ │ + eoreq r3, pc, ip, asr #12 │ │ │ │ + andeq r9, r3, r7, lsl sp │ │ │ │ + eorseq r2, r1, r0, ror r3 │ │ │ │ + eoreq r8, lr, ip, asr #10 │ │ │ │ + eoreq fp, lr, r4, ror r6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 0010cff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -195449,18 +195449,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00347af4 │ │ │ │ @ instruction: 0x00332fd0 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - eoreq r1, pc, r4, asr pc @ │ │ │ │ + eoreq r2, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - strdeq r3, [pc], -ip @ │ │ │ │ - eoreq r1, pc, r4, ror #29 │ │ │ │ + eoreq r3, pc, r4, ror #9 │ │ │ │ + eoreq r1, pc, ip, asr #31 │ │ │ │ │ │ │ │ 0010d0b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ @@ -195605,29 +195605,29 @@ │ │ │ │ ldr r2, [pc, #76] @ 10d340 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r3, r8, lsr #30 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r3, pc, r0, ror #21 │ │ │ │ - eoreq r3, pc, r0, asr r1 @ │ │ │ │ - eoreq r3, pc, r0, lsr #21 │ │ │ │ - eoreq r1, pc, ip, lsr sp @ │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - ldrdeq r3, [pc], -ip @ │ │ │ │ - eoreq r3, pc, ip, ror sl @ │ │ │ │ - ldrdeq r1, [pc], -r8 @ │ │ │ │ + eoreq r3, pc, r8, asr #23 │ │ │ │ + eoreq r3, pc, r8, lsr r2 @ │ │ │ │ + eoreq r3, pc, r8, lsl #23 │ │ │ │ + eoreq r1, pc, r4, lsr #28 │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq r3, pc, r4, asr #23 │ │ │ │ + eoreq r3, pc, r4, ror #22 │ │ │ │ + eoreq r1, pc, r0, asr #27 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ - eoreq r3, pc, r4, asr sl @ │ │ │ │ - @ instruction: 0x002f1cb0 │ │ │ │ - eorseq r5, r1, r4, lsl #29 │ │ │ │ - eoreq r7, lr, r4, lsl #31 │ │ │ │ - @ instruction: 0x002e7fb8 │ │ │ │ - andeq pc, r3, r8, lsl #6 │ │ │ │ + eoreq r3, pc, ip, lsr fp @ │ │ │ │ + mlaeq pc, r8, sp, r1 @ │ │ │ │ + eorseq r5, r1, ip, ror #30 │ │ │ │ + eoreq r8, lr, ip, rrx │ │ │ │ + eoreq r8, lr, r0, lsr #1 │ │ │ │ + andeq pc, r3, r1, lsl r3 @ │ │ │ │ │ │ │ │ 0010d344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #3468] @ 10e0e8 │ │ │ │ @@ -196503,118 +196503,118 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r3, r4, ror ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eoreq lr, lr, ip, lsl #1 │ │ │ │ + eoreq lr, lr, r4, ror r1 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r3, pc, r0, asr #12 │ │ │ │ - eoreq r1, pc, r8, lsr #16 │ │ │ │ + eoreq r3, pc, r8, lsr #14 │ │ │ │ + eoreq r1, pc, r0, lsl r9 @ │ │ │ │ eorseq r2, r3, r4, lsr #17 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r3, pc, r8, lsr #8 │ │ │ │ - eoreq r1, pc, r0, lsl r6 @ │ │ │ │ + eoreq r3, pc, r0, lsl r5 @ │ │ │ │ + strdeq r1, [pc], -r8 @ │ │ │ │ andeq r0, r0, lr, asr #15 │ │ │ │ - eoreq lr, lr, r8, asr r7 │ │ │ │ - strdeq r3, [pc], -r4 @ │ │ │ │ - ldrdeq r1, [pc], -ip @ │ │ │ │ - eoreq r3, pc, ip, asr #7 │ │ │ │ - @ instruction: 0x002f15b4 │ │ │ │ + eoreq lr, lr, r0, asr #16 │ │ │ │ + ldrdeq r3, [pc], -ip @ │ │ │ │ + eoreq r1, pc, r4, asr #13 │ │ │ │ + @ instruction: 0x002f34b4 │ │ │ │ + mlaeq pc, ip, r6, r1 @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r2, pc, r0, ror #17 │ │ │ │ - eoreq r3, pc, r4, lsl #7 │ │ │ │ - eoreq r1, pc, ip, ror #10 │ │ │ │ - eoreq r3, pc, ip, asr r3 @ │ │ │ │ - eorseq r3, r0, r0, lsl #14 │ │ │ │ - eoreq r3, pc, r4, asr #6 │ │ │ │ - eoreq r1, pc, ip, lsr #10 │ │ │ │ - eoreq r3, pc, r8, lsl r3 @ │ │ │ │ - eoreq r1, pc, r0, lsl #10 │ │ │ │ - eoreq r3, pc, r0, ror #5 │ │ │ │ - eoreq r1, pc, r8, asr #9 │ │ │ │ - mlaeq pc, r4, r2, r3 @ │ │ │ │ - eoreq r1, pc, ip, ror r4 @ │ │ │ │ - eoreq r3, pc, r8, ror #4 │ │ │ │ - eoreq r1, pc, r0, asr r4 @ │ │ │ │ + eoreq r2, pc, r8, asr #19 │ │ │ │ + eoreq r3, pc, ip, ror #8 │ │ │ │ + eoreq r1, pc, r4, asr r6 @ │ │ │ │ + eoreq r3, pc, r4, asr #8 │ │ │ │ + eorseq r3, r0, r8, ror #15 │ │ │ │ + eoreq r3, pc, ip, lsr #8 │ │ │ │ + eoreq r1, pc, r4, lsl r6 @ │ │ │ │ + eoreq r3, pc, r0, lsl #8 │ │ │ │ + eoreq r1, pc, r8, ror #11 │ │ │ │ + eoreq r3, pc, r8, asr #7 │ │ │ │ + @ instruction: 0x002f15b0 │ │ │ │ + eoreq r3, pc, ip, ror r3 @ │ │ │ │ + eoreq r1, pc, r4, ror #10 │ │ │ │ + eoreq r3, pc, r0, asr r3 @ │ │ │ │ + eoreq r1, pc, r8, lsr r5 @ │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - eoreq lr, lr, r8, ror #10 │ │ │ │ - eoreq r3, pc, r0, lsl r2 @ │ │ │ │ - strdeq r1, [pc], -r8 @ │ │ │ │ + eoreq lr, lr, r0, asr r6 │ │ │ │ + strdeq r3, [pc], -r8 @ │ │ │ │ + eoreq r1, pc, r0, ror #9 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - ldrdeq r3, [pc], -r4 @ │ │ │ │ - @ instruction: 0x002f13bc │ │ │ │ - ldrdeq lr, [lr], -r4 @ │ │ │ │ - eoreq r3, pc, r0, lsl #3 │ │ │ │ - eoreq r1, pc, r8, ror #6 │ │ │ │ - eoreq r3, pc, ip, lsr #2 │ │ │ │ - eoreq r1, pc, r4, lsl r3 @ │ │ │ │ - ldrdeq r0, [r0], -r3 │ │ │ │ - eoreq sp, lr, r8, lsl fp │ │ │ │ - ldrdeq r3, [pc], -r0 @ │ │ │ │ - @ instruction: 0x002f12b8 │ │ │ │ - eoreq r3, pc, r8, lsr #1 │ │ │ │ - mlaeq pc, r0, r2, r1 @ │ │ │ │ - ldrdeq lr, [lr], -r8 @ │ │ │ │ - eoreq r3, pc, r4, ror r0 @ │ │ │ │ - eoreq r1, pc, ip, asr r2 @ │ │ │ │ - eoreq r3, pc, ip, asr #32 │ │ │ │ - eoreq r1, pc, r4, lsr r2 @ │ │ │ │ - eoreq r3, pc, r4, lsl r0 @ │ │ │ │ - strdeq r1, [pc], -ip @ │ │ │ │ - eoreq sp, lr, r8, lsl #20 │ │ │ │ - @ instruction: 0x002f2fbc │ │ │ │ - eoreq r1, pc, r4, lsr #3 │ │ │ │ - ldrdeq r2, [pc], -r0 @ │ │ │ │ - eoreq r2, pc, r4, ror pc @ │ │ │ │ - eoreq r1, pc, ip, asr r1 @ │ │ │ │ - eoreq r2, pc, r8, asr pc @ │ │ │ │ - @ instruction: 0x003032f0 │ │ │ │ - eoreq r2, pc, r4, lsr pc @ │ │ │ │ - eoreq r1, pc, ip, lsl r1 @ │ │ │ │ - strdeq r2, [pc], -r8 @ │ │ │ │ - eoreq r1, pc, r0, ror #1 │ │ │ │ - eoreq r2, pc, ip, asr #29 │ │ │ │ - strheq r1, [pc], -r4 @ │ │ │ │ - eoreq sp, lr, r0, asr #17 │ │ │ │ - eoreq r2, pc, ip, ror lr @ │ │ │ │ - eoreq r1, pc, r4, rrx │ │ │ │ - mlaeq lr, r8, r1, lr │ │ │ │ - eoreq r2, pc, r4, asr #28 │ │ │ │ - eoreq r1, pc, ip, lsr #32 │ │ │ │ - eoreq r2, pc, r8, lsl lr @ │ │ │ │ - eoreq r1, pc, r0 │ │ │ │ - eoreq lr, lr, r8, asr #2 │ │ │ │ - eoreq r2, pc, r0, ror #27 │ │ │ │ - eoreq r0, pc, r8, asr #31 │ │ │ │ - @ instruction: 0x002f2db8 │ │ │ │ - eoreq r0, pc, r0, lsr #31 │ │ │ │ - mlaeq pc, r0, sp, r2 @ │ │ │ │ - eoreq r0, pc, r8, ror pc @ │ │ │ │ - eorseq r5, r1, ip, lsr r1 │ │ │ │ - eoreq r7, lr, ip, lsr r2 │ │ │ │ - eoreq r1, pc, r8, ror #22 │ │ │ │ - andeq pc, r3, pc, lsr sp @ │ │ │ │ - eorseq r5, r1, r4, lsl r1 │ │ │ │ - eoreq r7, lr, r4, lsl r2 │ │ │ │ - strdeq r1, [pc], -r8 @ │ │ │ │ - andeq pc, r3, sp, ror sp @ │ │ │ │ - eorseq r5, r1, ip, ror #1 │ │ │ │ - eoreq r7, lr, ip, ror #3 │ │ │ │ - eoreq r0, pc, r4, lsr #25 │ │ │ │ - andeq pc, r3, r8, asr #27 │ │ │ │ - eorseq r5, r1, r4, asr #1 │ │ │ │ - eoreq r7, lr, r4, asr #3 │ │ │ │ + @ instruction: 0x002f32bc │ │ │ │ + eoreq r1, pc, r4, lsr #9 │ │ │ │ + @ instruction: 0x002ee5bc │ │ │ │ + eoreq r3, pc, r8, ror #4 │ │ │ │ + eoreq r1, pc, r0, asr r4 @ │ │ │ │ + eoreq r3, pc, r4, lsl r2 @ │ │ │ │ strdeq r1, [pc], -ip @ │ │ │ │ - andeq pc, r3, fp, asr sp @ │ │ │ │ - mlaseq r1, ip, r0, r5 │ │ │ │ - mlaeq lr, ip, r1, r7 │ │ │ │ - eoreq r7, lr, r4, lsl r2 │ │ │ │ - andeq pc, r3, r2, lsl #26 │ │ │ │ + ldrdeq r0, [r0], -r3 │ │ │ │ + eoreq sp, lr, r0, lsl #24 │ │ │ │ + @ instruction: 0x002f31b8 │ │ │ │ + eoreq r1, pc, r0, lsr #7 │ │ │ │ + mlaeq pc, r0, r1, r3 @ │ │ │ │ + eoreq r1, pc, r8, ror r3 @ │ │ │ │ + eoreq lr, lr, r0, asr #9 │ │ │ │ + eoreq r3, pc, ip, asr r1 @ │ │ │ │ + eoreq r1, pc, r4, asr #6 │ │ │ │ + eoreq r3, pc, r4, lsr r1 @ │ │ │ │ + eoreq r1, pc, ip, lsl r3 @ │ │ │ │ + strdeq r3, [pc], -ip @ │ │ │ │ + eoreq r1, pc, r4, ror #5 │ │ │ │ + strdeq sp, [lr], -r0 @ │ │ │ │ + eoreq r3, pc, r4, lsr #1 │ │ │ │ + eoreq r1, pc, ip, lsl #5 │ │ │ │ + @ instruction: 0x002f25b8 │ │ │ │ + eoreq r3, pc, ip, asr r0 @ │ │ │ │ + eoreq r1, pc, r4, asr #4 │ │ │ │ + eoreq r3, pc, r0, asr #32 │ │ │ │ + @ instruction: 0x003033d8 │ │ │ │ + eoreq r3, pc, ip, lsl r0 @ │ │ │ │ + eoreq r1, pc, r4, lsl #4 │ │ │ │ + eoreq r2, pc, r0, ror #31 │ │ │ │ + eoreq r1, pc, r8, asr #3 │ │ │ │ + @ instruction: 0x002f2fb4 │ │ │ │ + mlaeq pc, ip, r1, r1 @ │ │ │ │ + eoreq sp, lr, r8, lsr #19 │ │ │ │ + eoreq r2, pc, r4, ror #30 │ │ │ │ + eoreq r1, pc, ip, asr #2 │ │ │ │ + eoreq lr, lr, r0, lsl #5 │ │ │ │ + eoreq r2, pc, ip, lsr #30 │ │ │ │ + eoreq r1, pc, r4, lsl r1 @ │ │ │ │ + eoreq r2, pc, r0, lsl #30 │ │ │ │ + eoreq r1, pc, r8, ror #1 │ │ │ │ + eoreq lr, lr, r0, lsr r2 │ │ │ │ + eoreq r2, pc, r8, asr #29 │ │ │ │ + strheq r1, [pc], -r0 @ │ │ │ │ + eoreq r2, pc, r0, lsr #29 │ │ │ │ + eoreq r1, pc, r8, lsl #1 │ │ │ │ + eoreq r2, pc, r8, ror lr @ │ │ │ │ + eoreq r1, pc, r0, rrx │ │ │ │ + eorseq r5, r1, r4, lsr #4 │ │ │ │ + eoreq r7, lr, r4, lsr #6 │ │ │ │ + eoreq r1, pc, r0, asr ip @ │ │ │ │ + andeq pc, r3, r8, asr #26 │ │ │ │ + @ instruction: 0x003151fc │ │ │ │ + strdeq r7, [lr], -ip @ │ │ │ │ + eoreq r1, pc, r0, ror #31 │ │ │ │ + andeq pc, r3, r6, lsl #27 │ │ │ │ + @ instruction: 0x003151d4 │ │ │ │ + ldrdeq r7, [lr], -r4 @ │ │ │ │ + eoreq r0, pc, ip, lsl #27 │ │ │ │ + ldrdeq pc, [r3], -r1 │ │ │ │ + eorseq r5, r1, ip, lsr #3 │ │ │ │ + eoreq r7, lr, ip, lsr #5 │ │ │ │ + eoreq r1, pc, r4, ror #27 │ │ │ │ + andeq pc, r3, r4, ror #26 │ │ │ │ + eorseq r5, r1, r4, lsl #3 │ │ │ │ + eoreq r7, lr, r4, lsl #5 │ │ │ │ + strdeq r7, [lr], -ip @ │ │ │ │ + andeq pc, r3, fp, lsl #26 │ │ │ │ │ │ │ │ 0010e2a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #208] @ 10e390 │ │ │ │ @@ -196672,18 +196672,18 @@ │ │ │ │ b 10e328 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r4, r8, asr #16 │ │ │ │ eorseq r1, r3, r4, lsl sp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00331cf8 │ │ │ │ eorseq r1, r3, r8, asr #25 │ │ │ │ - @ instruction: 0x002eadbc │ │ │ │ + eoreq sl, lr, r4, lsr #29 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r2, pc, r0, lsl #20 │ │ │ │ - eoreq r0, pc, r8, ror #23 │ │ │ │ + eoreq r2, pc, r8, ror #21 │ │ │ │ + ldrdeq r0, [pc], -r0 @ │ │ │ │ andeq r0, r0, r2, asr #15 │ │ │ │ │ │ │ │ 0010e3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -197323,88 +197323,88 @@ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r1, r3, r8, asr r8 │ │ │ │ - eoreq ip, lr, r0, lsr #31 │ │ │ │ + eoreq sp, lr, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r2, pc, r8, ror r5 @ │ │ │ │ - eoreq r0, pc, r8, lsr r7 @ │ │ │ │ + eoreq r2, pc, r0, ror #12 │ │ │ │ + eoreq r0, pc, r0, lsr #16 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - eoreq r2, pc, r0, asr #10 │ │ │ │ - eoreq r0, pc, r0, lsl #14 │ │ │ │ - eoreq sp, lr, r8, asr #16 │ │ │ │ - eoreq r2, pc, ip, lsl #10 │ │ │ │ - eoreq r0, pc, ip, asr #13 │ │ │ │ - eoreq r2, pc, r4, ror #9 │ │ │ │ - eoreq r0, pc, r4, lsr #13 │ │ │ │ + eoreq r2, pc, r8, lsr #12 │ │ │ │ + eoreq r0, pc, r8, ror #15 │ │ │ │ + eoreq sp, lr, r0, lsr r9 │ │ │ │ + strdeq r2, [pc], -r4 @ │ │ │ │ + @ instruction: 0x002f07b4 │ │ │ │ + eoreq r2, pc, ip, asr #11 │ │ │ │ + eoreq r0, pc, ip, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - ldrdeq r1, [pc], -r0 @ │ │ │ │ - mlaeq pc, ip, r4, r2 @ │ │ │ │ - eoreq r0, pc, ip, asr r6 @ │ │ │ │ - eorseq r0, r1, r4, lsl #3 │ │ │ │ - @ instruction: 0x003027f0 │ │ │ │ - eoreq r2, pc, ip, asr r4 @ │ │ │ │ - eoreq r0, pc, ip, lsl r6 @ │ │ │ │ - eoreq r2, pc, ip, lsr #8 │ │ │ │ - eoreq r0, pc, ip, ror #11 │ │ │ │ - eoreq sp, lr, r4, lsl r7 │ │ │ │ - eoreq r2, pc, r8, ror #7 │ │ │ │ - eoreq r0, pc, r8, lsr #11 │ │ │ │ + @ instruction: 0x002f1ab8 │ │ │ │ + eoreq r2, pc, r4, lsl #11 │ │ │ │ + eoreq r0, pc, r4, asr #14 │ │ │ │ + eorseq r0, r1, ip, ror #4 │ │ │ │ + @ instruction: 0x003028d8 │ │ │ │ + eoreq r2, pc, r4, asr #10 │ │ │ │ + eoreq r0, pc, r4, lsl #14 │ │ │ │ + eoreq r2, pc, r4, lsl r5 @ │ │ │ │ + ldrdeq r0, [pc], -r4 @ │ │ │ │ + strdeq sp, [lr], -ip @ │ │ │ │ + ldrdeq r2, [pc], -r0 @ │ │ │ │ + mlaeq pc, r0, r6, r0 @ │ │ │ │ andeq r0, r0, r9, ror #15 │ │ │ │ - @ instruction: 0x002f23b0 │ │ │ │ - eoreq r0, pc, r0, ror r5 @ │ │ │ │ + mlaeq pc, r8, r4, r2 @ │ │ │ │ + eoreq r0, pc, r8, asr r6 @ │ │ │ │ andeq r0, r0, sl, ror #15 │ │ │ │ - eoreq r2, pc, r8, lsl #7 │ │ │ │ - eoreq r0, pc, r8, asr #10 │ │ │ │ - eoreq r2, pc, r0, ror #6 │ │ │ │ - eoreq r0, pc, r0, lsr #10 │ │ │ │ - eoreq sp, lr, r8, asr r6 │ │ │ │ - eoreq r2, pc, ip, lsr #6 │ │ │ │ - eoreq r0, pc, ip, ror #9 │ │ │ │ - @ instruction: 0x002f22bc │ │ │ │ - eoreq r0, pc, ip, ror r4 @ │ │ │ │ + eoreq r2, pc, r0, ror r4 @ │ │ │ │ + eoreq r0, pc, r0, lsr r6 @ │ │ │ │ + eoreq r2, pc, r8, asr #8 │ │ │ │ + eoreq r0, pc, r8, lsl #12 │ │ │ │ + eoreq sp, lr, r0, asr #14 │ │ │ │ + eoreq r2, pc, r4, lsl r4 @ │ │ │ │ + ldrdeq r0, [pc], -r4 @ │ │ │ │ + eoreq r2, pc, r4, lsr #7 │ │ │ │ + eoreq r0, pc, r4, ror #10 │ │ │ │ andeq r0, r0, ip, ror #15 │ │ │ │ - mlaeq pc, r4, r2, r2 @ │ │ │ │ - eoreq r0, pc, r4, asr r4 @ │ │ │ │ + eoreq r2, pc, ip, ror r3 @ │ │ │ │ + eoreq r0, pc, ip, lsr r5 @ │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - eoreq ip, lr, r8, asr ip │ │ │ │ - eoreq r2, pc, r8, lsr r2 @ │ │ │ │ - strdeq r0, [pc], -r8 @ │ │ │ │ - eoreq r2, pc, r0, lsl #4 │ │ │ │ - @ instruction: 0x002f03bc │ │ │ │ - @ instruction: 0x002ecbb8 │ │ │ │ + eoreq ip, lr, r0, asr #26 │ │ │ │ + eoreq r2, pc, r0, lsr #6 │ │ │ │ + eoreq r0, pc, r0, ror #9 │ │ │ │ + eoreq r2, pc, r8, ror #5 │ │ │ │ + eoreq r0, pc, r4, lsr #9 │ │ │ │ + eoreq ip, lr, r0, lsr #25 │ │ │ │ + eoreq r2, pc, r0, lsl #5 │ │ │ │ + eoreq r0, pc, r0, asr #8 │ │ │ │ + eoreq r2, pc, ip, asr #4 │ │ │ │ + eoreq r0, pc, ip, lsl #8 │ │ │ │ + eoreq sp, lr, r4, asr r5 │ │ │ │ + eoreq r2, pc, r4, lsl r2 @ │ │ │ │ + ldrdeq r0, [pc], -r4 @ │ │ │ │ + eoreq r2, pc, ip, ror #3 │ │ │ │ + eoreq r0, pc, ip, lsr #7 │ │ │ │ + eoreq r2, pc, r8, asr #3 │ │ │ │ + eoreq r0, pc, r8, lsl #7 │ │ │ │ + eoreq sp, lr, r4, asr #9 │ │ │ │ mlaeq pc, r8, r1, r2 @ │ │ │ │ - eoreq r0, pc, r8, asr r3 @ │ │ │ │ - eoreq r2, pc, r4, ror #2 │ │ │ │ - eoreq r0, pc, r4, lsr #6 │ │ │ │ - eoreq sp, lr, ip, ror #8 │ │ │ │ - eoreq r2, pc, ip, lsr #2 │ │ │ │ - eoreq r0, pc, ip, ror #5 │ │ │ │ - eoreq r2, pc, r4, lsl #2 │ │ │ │ - eoreq r0, pc, r4, asr #5 │ │ │ │ - eoreq r2, pc, r0, ror #1 │ │ │ │ - eoreq r0, pc, r0, lsr #5 │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - strheq r2, [pc], -r0 @ │ │ │ │ - eoreq r0, pc, ip, ror #4 │ │ │ │ - eorseq r4, r1, r4, lsr r4 │ │ │ │ - eoreq r6, lr, r4, lsr r5 │ │ │ │ - eoreq r6, lr, ip, lsr #11 │ │ │ │ - andeq pc, r3, r0, ror lr @ │ │ │ │ - eorseq r4, r1, ip, lsl #8 │ │ │ │ - eoreq r6, lr, ip, lsl #10 │ │ │ │ - ldrdeq r1, [pc], -r8 @ │ │ │ │ - andeq pc, r3, r3, ror #29 │ │ │ │ - eorseq r4, r1, r4, ror #7 │ │ │ │ - eoreq r6, lr, r4, ror #9 │ │ │ │ - eoreq r0, pc, r0, lsl lr @ │ │ │ │ - muleq r3, r9, lr │ │ │ │ + eoreq r0, pc, r4, asr r3 @ │ │ │ │ + eorseq r4, r1, ip, lsl r5 │ │ │ │ + eoreq r6, lr, ip, lsl r6 │ │ │ │ + mlaeq lr, r4, r6, r6 │ │ │ │ + andeq pc, r3, r9, ror lr @ │ │ │ │ + @ instruction: 0x003144f4 │ │ │ │ + strdeq r6, [lr], -r4 @ │ │ │ │ + eoreq r1, pc, r0, asr #29 │ │ │ │ + andeq pc, r3, ip, ror #29 │ │ │ │ + eorseq r4, r1, ip, asr #9 │ │ │ │ + eoreq r6, lr, ip, asr #11 │ │ │ │ + strdeq r0, [pc], -r8 @ │ │ │ │ + andeq pc, r3, r2, lsr #29 │ │ │ │ │ │ │ │ 0010eef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #208] @ 10efd8 │ │ │ │ @@ -197462,18 +197462,18 @@ │ │ │ │ b 10ef70 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r5, r4, r0, lsl #24 │ │ │ │ eorseq r1, r3, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ ldrheq r1, [r3], -r0 @ │ │ │ │ eorseq r1, r3, r0, lsl #1 │ │ │ │ - eoreq sl, lr, r4, ror r1 │ │ │ │ + eoreq sl, lr, ip, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r1, pc, r0, ror #27 │ │ │ │ - eoreq pc, lr, r0, lsr #31 │ │ │ │ + eoreq r1, pc, r8, asr #29 │ │ │ │ + eoreq r0, pc, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ │ │ │ │ 0010f000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -197643,26 +197643,26 @@ │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 10f168 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 10f270 │ │ │ │ @ instruction: 0x00330fd8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r1, pc, r8, lsl #26 │ │ │ │ - mlaeq lr, r0, lr, pc @ │ │ │ │ + strdeq r1, [pc], -r0 @ │ │ │ │ + eoreq pc, lr, r8, ror pc @ │ │ │ │ andeq r0, r0, fp, asr #19 │ │ │ │ andeq r0, r0, r5, asr #19 │ │ │ │ - @ instruction: 0x002f1bb8 │ │ │ │ - eoreq r1, pc, r4, asr r1 @ │ │ │ │ - mlaeq pc, r0, fp, r1 @ │ │ │ │ - eoreq pc, lr, r0, asr #26 │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eoreq r1, pc, r0, lsr #23 │ │ │ │ - eoreq r1, pc, r0, asr fp @ │ │ │ │ - ldrdeq pc, [lr], -r8 @ │ │ │ │ + eoreq r1, pc, r0, lsr #25 │ │ │ │ + eoreq r1, pc, ip, lsr r2 @ │ │ │ │ + eoreq r1, pc, r8, ror ip @ │ │ │ │ + eoreq pc, lr, r8, lsr #28 │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq r1, pc, r8, lsl #25 │ │ │ │ + eoreq r1, pc, r8, lsr ip @ │ │ │ │ + eoreq pc, lr, r0, asr #27 │ │ │ │ │ │ │ │ 0010f2e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #4044] @ 1102cc │ │ │ │ @@ -198683,151 +198683,151 @@ │ │ │ │ eorseq r0, r3, r4, ror #25 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r1, pc, r8, ror r7 @ │ │ │ │ - eoreq pc, lr, r4, asr ip @ │ │ │ │ + eoreq r1, pc, r0, ror #16 │ │ │ │ + eoreq pc, lr, ip, lsr sp @ │ │ │ │ eorseq r0, r3, r0, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq r1, pc, r0, lsl r7 @ │ │ │ │ - eoreq pc, lr, ip, ror #23 │ │ │ │ - eoreq r0, pc, r0, asr #11 │ │ │ │ - eoreq r1, pc, r0, asr #13 │ │ │ │ - mlaeq lr, ip, fp, pc @ │ │ │ │ - mlaeq pc, r8, r6, r1 @ │ │ │ │ - eoreq pc, lr, r4, ror fp @ │ │ │ │ - eoreq r9, lr, ip, asr #18 │ │ │ │ - eoreq r1, pc, r4, asr r6 @ │ │ │ │ - eoreq pc, lr, ip, lsr #22 │ │ │ │ + strdeq r1, [pc], -r8 @ │ │ │ │ + ldrdeq pc, [lr], -r4 @ │ │ │ │ + eoreq r0, pc, r8, lsr #13 │ │ │ │ + eoreq r1, pc, r8, lsr #15 │ │ │ │ + eoreq pc, lr, r4, lsl #25 │ │ │ │ + eoreq r1, pc, r0, lsl #15 │ │ │ │ + eoreq pc, lr, ip, asr ip @ │ │ │ │ + eoreq r9, lr, r4, lsr sl │ │ │ │ + eoreq r1, pc, ip, lsr r7 @ │ │ │ │ + eoreq pc, lr, r4, lsl ip @ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x002f14b4 │ │ │ │ - mlaeq lr, r0, r9, pc @ │ │ │ │ - eoreq r1, pc, r8, lsl #9 │ │ │ │ - eoreq pc, lr, r4, ror #18 │ │ │ │ - eoreq r1, pc, r4, ror #8 │ │ │ │ - eoreq pc, lr, r0, asr #18 │ │ │ │ - eoreq r1, pc, r0, lsl #6 │ │ │ │ - ldrdeq pc, [lr], -ip @ │ │ │ │ - eoreq lr, lr, r8, asr r6 │ │ │ │ - eoreq pc, lr, r4, lsl #15 │ │ │ │ - eoreq r1, pc, r8, lsr #5 │ │ │ │ - @ instruction: 0x002efeb4 │ │ │ │ - eoreq r0, pc, r4, asr #31 │ │ │ │ - mlaeq lr, ip, r4, pc @ │ │ │ │ - mlaeq pc, r4, pc, r0 @ │ │ │ │ - eoreq pc, lr, r0, ror r4 @ │ │ │ │ - eoreq r0, pc, ip, asr #27 │ │ │ │ - eoreq pc, lr, r8, lsr #5 │ │ │ │ - eoreq r0, pc, r4, lsr #27 │ │ │ │ - eoreq pc, lr, r0, lsl #5 │ │ │ │ - eoreq r0, pc, ip, ror sp @ │ │ │ │ - eoreq pc, lr, r8, asr r2 @ │ │ │ │ + mlaeq pc, ip, r5, r1 @ │ │ │ │ + eoreq pc, lr, r8, ror sl @ │ │ │ │ + eoreq r1, pc, r0, ror r5 @ │ │ │ │ + eoreq pc, lr, ip, asr #20 │ │ │ │ + eoreq r1, pc, ip, asr #10 │ │ │ │ + eoreq pc, lr, r8, lsr #20 │ │ │ │ + eoreq r1, pc, r8, ror #7 │ │ │ │ + eoreq pc, lr, r4, asr #17 │ │ │ │ + eoreq lr, lr, r0, asr #14 │ │ │ │ + eoreq pc, lr, ip, ror #16 │ │ │ │ + mlaeq pc, r0, r3, r1 @ │ │ │ │ + mlaeq lr, ip, pc, pc @ │ │ │ │ + eoreq r1, pc, ip, lsr #1 │ │ │ │ + eoreq pc, lr, r4, lsl #11 │ │ │ │ + eoreq r1, pc, ip, ror r0 @ │ │ │ │ + eoreq pc, lr, r8, asr r5 @ │ │ │ │ + @ instruction: 0x002f0eb4 │ │ │ │ + mlaeq lr, r0, r3, pc @ │ │ │ │ + eoreq r0, pc, ip, lsl #29 │ │ │ │ + eoreq pc, lr, r8, ror #6 │ │ │ │ + eoreq r0, pc, r4, ror #28 │ │ │ │ + eoreq pc, lr, r0, asr #6 │ │ │ │ + eoreq r0, pc, r4, lsr lr @ │ │ │ │ + eoreq pc, lr, r0, lsl r3 @ │ │ │ │ + eorseq r3, r1, ip, lsl #2 │ │ │ │ + eoreq r5, lr, ip, lsl #4 │ │ │ │ + eoreq r0, pc, r0, lsr #28 │ │ │ │ + @ instruction: 0x000459b5 │ │ │ │ + strdeq lr, [lr], -ip @ │ │ │ │ eoreq r0, pc, ip, asr #26 │ │ │ │ - eoreq pc, lr, r8, lsr #4 │ │ │ │ - eorseq r3, r1, r4, lsr #32 │ │ │ │ - eoreq r5, lr, r4, lsr #2 │ │ │ │ - eoreq r0, pc, r8, lsr sp @ │ │ │ │ - andeq r5, r4, ip, lsr #19 │ │ │ │ - eoreq lr, lr, r4, lsl r0 │ │ │ │ - eoreq r0, pc, r4, ror #24 │ │ │ │ - eoreq pc, lr, ip, lsr r1 @ │ │ │ │ - eoreq r0, pc, ip, lsl ip @ │ │ │ │ - strdeq pc, [lr], -r8 @ │ │ │ │ - eoreq r0, pc, ip, asr #23 │ │ │ │ - mlaeq lr, r0, r0, pc @ │ │ │ │ - eoreq r0, pc, r8, ror #22 │ │ │ │ - eoreq pc, lr, r4, asr #32 │ │ │ │ - mlaeq lr, r8, ip, sp │ │ │ │ - eoreq lr, lr, r4, asr #27 │ │ │ │ - eoreq r0, pc, r8, ror #17 │ │ │ │ - eoreq sp, lr, r8, ror #24 │ │ │ │ - @ instruction: 0x002f08b8 │ │ │ │ - mlaeq lr, r0, sp, lr │ │ │ │ - eoreq r8, lr, r8, ror fp │ │ │ │ - eoreq r0, pc, r0, lsl #17 │ │ │ │ - eoreq lr, lr, r8, asr sp │ │ │ │ - strdeq sp, [lr], -r0 @ │ │ │ │ - eoreq r0, pc, r0, asr #16 │ │ │ │ - eoreq lr, lr, r8, lsl sp │ │ │ │ - eoreq r0, pc, r0, lsl r8 @ │ │ │ │ - eoreq lr, lr, ip, ror #25 │ │ │ │ - eoreq r0, pc, r4, ror #15 │ │ │ │ - eoreq lr, lr, r0, asr #25 │ │ │ │ - mlaeq lr, r8, sl, r8 │ │ │ │ - eoreq r0, pc, r0, lsr #15 │ │ │ │ - eoreq lr, lr, r8, ror ip │ │ │ │ - eoreq r0, pc, r8, ror #14 │ │ │ │ - eoreq lr, lr, r4, asr #24 │ │ │ │ - eoreq r0, pc, r8, lsr r7 @ │ │ │ │ - eoreq lr, lr, r4, lsl ip │ │ │ │ - @ instruction: 0x002edab8 │ │ │ │ - eoreq r0, pc, r8, lsl #14 │ │ │ │ - eoreq lr, lr, r0, ror #23 │ │ │ │ - ldrdeq r0, [pc], -r4 @ │ │ │ │ - @ instruction: 0x002eebb0 │ │ │ │ - eoreq r0, pc, r8, lsl #13 │ │ │ │ - eoreq lr, lr, r4, ror #22 │ │ │ │ - eoreq r8, lr, r0, asr r9 │ │ │ │ - eoreq r0, pc, r8, asr #12 │ │ │ │ - eoreq lr, lr, r4, lsr #22 │ │ │ │ - muleq r0, r0, r5 │ │ │ │ - eoreq pc, lr, ip, lsl #10 │ │ │ │ - eoreq r0, pc, ip, lsl r6 @ │ │ │ │ - strdeq lr, [lr], -r4 @ │ │ │ │ - eorseq r2, r1, r0, lsr #18 │ │ │ │ - eoreq r4, lr, r0, lsr #20 │ │ │ │ - eoreq r0, pc, r0, asr #12 │ │ │ │ - @ instruction: 0x000459ba │ │ │ │ - @ instruction: 0x003128f8 │ │ │ │ - strdeq r4, [lr], -r8 @ │ │ │ │ + eoreq pc, lr, r4, lsr #4 │ │ │ │ + eoreq r0, pc, r4, lsl #26 │ │ │ │ + eoreq pc, lr, r0, ror #3 │ │ │ │ + @ instruction: 0x002f0cb4 │ │ │ │ + eoreq pc, lr, r8, ror r1 @ │ │ │ │ + eoreq r0, pc, r0, asr ip @ │ │ │ │ + eoreq pc, lr, ip, lsr #2 │ │ │ │ + eoreq sp, lr, r0, lsl #27 │ │ │ │ + eoreq lr, lr, ip, lsr #29 │ │ │ │ ldrdeq r0, [pc], -r0 @ │ │ │ │ - andeq r5, r4, r9, lsr #19 │ │ │ │ - eorseq r2, r1, ip, asr #17 │ │ │ │ - eoreq r4, lr, ip, asr #19 │ │ │ │ - eoreq pc, lr, r4, ror #14 │ │ │ │ - andeq r5, r4, r1, lsl #20 │ │ │ │ - @ instruction: 0x0030e8b0 │ │ │ │ - eoreq r4, lr, ip, lsl #21 │ │ │ │ - @ instruction: 0x002e7bb4 │ │ │ │ + eoreq sp, lr, r0, asr sp │ │ │ │ + eoreq r0, pc, r0, lsr #19 │ │ │ │ + eoreq lr, lr, r8, ror lr │ │ │ │ + eoreq r8, lr, r0, ror #24 │ │ │ │ + eoreq r0, pc, r8, ror #18 │ │ │ │ + eoreq lr, lr, r0, asr #28 │ │ │ │ + ldrdeq sp, [lr], -r8 @ │ │ │ │ + eoreq r0, pc, r8, lsr #18 │ │ │ │ + eoreq lr, lr, r0, lsl #28 │ │ │ │ + strdeq r0, [pc], -r8 @ │ │ │ │ + ldrdeq lr, [lr], -r4 @ │ │ │ │ + eoreq r0, pc, ip, asr #17 │ │ │ │ + eoreq lr, lr, r8, lsr #27 │ │ │ │ + eoreq r8, lr, r0, lsl #23 │ │ │ │ + eoreq r0, pc, r8, lsl #17 │ │ │ │ + eoreq lr, lr, r0, ror #26 │ │ │ │ + eoreq r0, pc, r0, asr r8 @ │ │ │ │ + eoreq lr, lr, ip, lsr #26 │ │ │ │ + eoreq r0, pc, r0, lsr #16 │ │ │ │ + strdeq lr, [lr], -ip @ │ │ │ │ + eoreq sp, lr, r0, lsr #23 │ │ │ │ + strdeq r0, [pc], -r0 @ │ │ │ │ + eoreq lr, lr, r8, asr #25 │ │ │ │ + @ instruction: 0x002f07bc │ │ │ │ + mlaeq lr, r8, ip, lr │ │ │ │ + eoreq r0, pc, r0, ror r7 @ │ │ │ │ + eoreq lr, lr, ip, asr #24 │ │ │ │ + eoreq r8, lr, r8, lsr sl │ │ │ │ + eoreq r0, pc, r0, lsr r7 @ │ │ │ │ + eoreq lr, lr, ip, lsl #24 │ │ │ │ + muleq r0, r0, r5 │ │ │ │ + strdeq pc, [lr], -r4 @ │ │ │ │ + eoreq r0, pc, r4, lsl #14 │ │ │ │ + ldrdeq lr, [lr], -ip @ │ │ │ │ + eorseq r2, r1, r8, lsl #20 │ │ │ │ + eoreq r4, lr, r8, lsl #22 │ │ │ │ + eoreq r0, pc, r8, lsr #14 │ │ │ │ + andeq r5, r4, r3, asr #19 │ │ │ │ + eorseq r2, r1, r0, ror #19 │ │ │ │ + eoreq r4, lr, r0, ror #21 │ │ │ │ + @ instruction: 0x002f06b8 │ │ │ │ + @ instruction: 0x000459b2 │ │ │ │ + @ instruction: 0x003129b4 │ │ │ │ + @ instruction: 0x002e4ab4 │ │ │ │ + eoreq pc, lr, ip, asr #16 │ │ │ │ + andeq r5, r4, sl, lsl #20 │ │ │ │ + mlaseq r0, r8, r9, lr │ │ │ │ + eoreq r4, lr, r4, ror fp │ │ │ │ + mlaeq lr, ip, ip, r7 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq lr, r0, ip, lsl #17 │ │ │ │ - eoreq r4, lr, ip, lsr #21 │ │ │ │ - ldrdeq r4, [lr], -r8 @ │ │ │ │ - eorseq r2, r1, r8, asr r8 │ │ │ │ - eoreq r4, lr, r8, asr r9 │ │ │ │ - eoreq r0, pc, r4, lsl #11 │ │ │ │ - ldrdeq r5, [r4], -sl │ │ │ │ - eorseq r2, r1, r0, lsr r8 │ │ │ │ - eoreq r4, lr, r0, lsr r9 │ │ │ │ - strdeq r0, [pc], -ip @ │ │ │ │ - andeq r5, r4, r8, lsl r9 │ │ │ │ - eorseq r2, r1, r8, lsl #16 │ │ │ │ - eoreq r4, lr, r8, lsl #18 │ │ │ │ - eoreq r0, pc, r0, asr #10 │ │ │ │ - andeq r5, r4, fp, ror #19 │ │ │ │ - eorseq r2, r1, r0, ror #15 │ │ │ │ - eoreq r4, lr, r0, ror #17 │ │ │ │ - mlaeq pc, r4, r4, r0 @ │ │ │ │ - andeq r5, r4, fp, lsl #20 │ │ │ │ - @ instruction: 0x003127b8 │ │ │ │ - @ instruction: 0x002e48b8 │ │ │ │ - eoreq r0, pc, ip, ror #8 │ │ │ │ - @ instruction: 0x000458be │ │ │ │ - mlaseq r1, r0, r7, r2 │ │ │ │ - mlaeq lr, r0, r8, r4 │ │ │ │ - eoreq r0, pc, r0, asr r4 @ │ │ │ │ + eorseq lr, r0, r4, ror r9 │ │ │ │ + mlaeq lr, r4, fp, r4 │ │ │ │ + eoreq r4, lr, r0, asr #23 │ │ │ │ + eorseq r2, r1, r0, asr #18 │ │ │ │ + eoreq r4, lr, r0, asr #20 │ │ │ │ + eoreq r0, pc, ip, ror #12 │ │ │ │ + andeq r5, r4, r3, ror #19 │ │ │ │ + eorseq r2, r1, r8, lsl r9 │ │ │ │ + eoreq r4, lr, r8, lsl sl │ │ │ │ + eoreq r0, pc, r4, ror #11 │ │ │ │ + andeq r5, r4, r1, lsr #18 │ │ │ │ + @ instruction: 0x003128f0 │ │ │ │ + strdeq r4, [lr], -r0 @ │ │ │ │ + eoreq r0, pc, r8, lsr #12 │ │ │ │ strdeq r5, [r4], -r4 │ │ │ │ - eorseq r2, r1, r8, ror #14 │ │ │ │ - eoreq r4, lr, r8, ror #16 │ │ │ │ - @ instruction: 0x002ef1b0 │ │ │ │ - andeq r5, r4, r6, ror #17 │ │ │ │ + eorseq r2, r1, r8, asr #17 │ │ │ │ + eoreq r4, lr, r8, asr #19 │ │ │ │ + eoreq r0, pc, ip, ror r5 @ │ │ │ │ + andeq r5, r4, r4, lsl sl │ │ │ │ + eorseq r2, r1, r0, lsr #17 │ │ │ │ + eoreq r4, lr, r0, lsr #19 │ │ │ │ + eoreq r0, pc, r4, asr r5 @ │ │ │ │ + andeq r5, r4, r7, asr #17 │ │ │ │ + eorseq r2, r1, r8, ror r8 │ │ │ │ + eoreq r4, lr, r8, ror r9 │ │ │ │ + eoreq r0, pc, r8, lsr r5 @ │ │ │ │ + strdeq r5, [r4], -sp │ │ │ │ + eorseq r2, r1, r0, asr r8 │ │ │ │ + eoreq r4, lr, r0, asr r9 │ │ │ │ + mlaeq lr, r8, r2, pc @ │ │ │ │ + andeq r5, r4, pc, ror #17 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [pc, #-216] @ 110448 │ │ │ │ ldr r2, [pc, #-352] @ 1103c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [pc, #-356] @ 1103c8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -199244,20 +199244,20 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r4, r0, lsr #1 │ │ │ │ eorseq pc, r2, ip, ror r5 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0032f4fc │ │ │ │ - mlaeq pc, r8, r3, r0 @ │ │ │ │ + eoreq r0, pc, r0, lsl #9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r0, pc, r4, ror #5 │ │ │ │ - eoreq lr, lr, r0, asr #15 │ │ │ │ + eoreq r0, pc, ip, asr #7 │ │ │ │ + eoreq lr, lr, r8, lsr #17 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x002ee7bc │ │ │ │ + eoreq lr, lr, r4, lsr #17 │ │ │ │ │ │ │ │ 00110bc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #692] @ 110e90 │ │ │ │ @@ -199435,32 +199435,32 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r2, r8, lsl r4 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq pc, ip, r1, r0 @ │ │ │ │ + eoreq r0, pc, r4, lsl #5 │ │ │ │ + eoreq lr, lr, r8, asr #14 │ │ │ │ + strdeq r0, [pc], -r0 @ │ │ │ │ + strdeq lr, [lr], -ip @ │ │ │ │ + eoreq r0, pc, ip, lsr #4 │ │ │ │ + strdeq lr, [lr], -r0 @ │ │ │ │ + eoreq lr, lr, r4, lsr #13 │ │ │ │ + mlaeq pc, r8, r2, r0 @ │ │ │ │ + eoreq r0, pc, r4, asr r2 @ │ │ │ │ eoreq lr, lr, r0, ror #12 │ │ │ │ - eoreq r0, pc, r8, lsl #4 │ │ │ │ - eoreq lr, lr, r4, lsl r6 │ │ │ │ - eoreq r0, pc, r4, asr #2 │ │ │ │ - eoreq lr, lr, r8, lsl #12 │ │ │ │ - @ instruction: 0x002ee5bc │ │ │ │ - @ instruction: 0x002f01b0 │ │ │ │ - eoreq r0, pc, ip, ror #2 │ │ │ │ - eoreq lr, lr, r8, ror r5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - ldrdeq lr, [lr], -r4 @ │ │ │ │ - strheq r0, [pc], -r4 @ │ │ │ │ - @ instruction: 0x002ee4bc │ │ │ │ - @ instruction: 0x003122f4 │ │ │ │ - strdeq r4, [lr], -r4 @ │ │ │ │ - eoreq r4, lr, r0, ror r6 │ │ │ │ - muleq r4, r2, sl │ │ │ │ + @ instruction: 0x002eefbc │ │ │ │ + mlaeq pc, ip, r1, r0 @ │ │ │ │ + eoreq lr, lr, r4, lsr #11 │ │ │ │ + @ instruction: 0x003123dc │ │ │ │ + ldrdeq r4, [lr], -ip @ │ │ │ │ + eoreq r4, lr, r8, asr r7 │ │ │ │ + muleq r4, fp, sl │ │ │ │ │ │ │ │ 00110ee8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -199511,18 +199511,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00343bfc │ │ │ │ ldrsbeq pc, [r2], -r8 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x002ee3b8 │ │ │ │ + eoreq lr, lr, r0, lsr #9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq pc, lr, ip, asr pc @ │ │ │ │ - eoreq lr, lr, r4, ror #6 │ │ │ │ + eoreq r0, pc, r4, asr #32 │ │ │ │ + eoreq lr, lr, ip, asr #8 │ │ │ │ │ │ │ │ 00110fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [r0, #12] │ │ │ │ @@ -199835,32 +199835,32 @@ │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0032effc │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - eoreq r9, pc, r8, lsr #15 │ │ │ │ - eoreq lr, lr, r8, ror r0 │ │ │ │ - eoreq lr, lr, r0, rrx │ │ │ │ - eoreq lr, lr, ip, lsr #32 │ │ │ │ + mlaeq pc, r0, r8, r9 @ │ │ │ │ + eoreq lr, lr, r0, ror #2 │ │ │ │ + eoreq lr, lr, r8, asr #2 │ │ │ │ + eoreq lr, lr, r4, lsl r1 │ │ │ │ + eoreq lr, lr, r0, ror #1 │ │ │ │ + strdeq lr, [lr], -r8 @ │ │ │ │ + eoreq pc, lr, r4, lsr ip @ │ │ │ │ + eoreq lr, lr, ip, lsr #1 │ │ │ │ strdeq sp, [lr], -r8 @ │ │ │ │ - eoreq lr, lr, r0, lsl r0 │ │ │ │ - eoreq pc, lr, ip, asr #22 │ │ │ │ eoreq sp, lr, r4, asr #31 │ │ │ │ - eoreq sp, lr, r0, lsl pc │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - ldrdeq sp, [lr], -r8 @ │ │ │ │ - eoreq sp, lr, r4, lsr #29 │ │ │ │ - @ instruction: 0x002edeb0 │ │ │ │ - eoreq sp, lr, ip, ror lr │ │ │ │ - eorseq r1, r1, r8, asr #25 │ │ │ │ - eoreq r3, lr, r8, asr #27 │ │ │ │ - eoreq sp, lr, r4, asr #15 │ │ │ │ - @ instruction: 0x000464bd │ │ │ │ + eoreq sp, lr, r0, asr #31 │ │ │ │ + eoreq sp, lr, ip, lsl #31 │ │ │ │ + mlaeq lr, r8, pc, sp @ │ │ │ │ + eoreq sp, lr, r4, ror #30 │ │ │ │ + @ instruction: 0x00311db0 │ │ │ │ + @ instruction: 0x002e3eb0 │ │ │ │ + eoreq sp, lr, ip, lsr #17 │ │ │ │ + andeq r6, r4, r6, asr #9 │ │ │ │ │ │ │ │ 00111518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -199956,21 +199956,21 @@ │ │ │ │ eorseq r3, r4, r4, lsr #11 │ │ │ │ eorseq lr, r2, r0, lsl #21 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq lr, r2, r4, lsl #20 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq ip, lr, r0, lsr #23 │ │ │ │ + eoreq ip, lr, r8, lsl #25 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sp, lr, r8, ror #25 │ │ │ │ - @ instruction: 0x002edcb4 │ │ │ │ + ldrdeq sp, [lr], -r0 @ │ │ │ │ + mlaeq lr, ip, sp, sp │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eoreq sp, lr, r0, asr #25 │ │ │ │ + eoreq sp, lr, r8, lsr #27 │ │ │ │ │ │ │ │ 001116c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ @@ -200162,34 +200162,34 @@ │ │ │ │ b 111924 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 11197c │ │ │ │ eorseq lr, r2, r0, lsl r9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r3, r0, ip, asr r9 │ │ │ │ - eoreq sp, lr, r0, lsl #23 │ │ │ │ + eorseq r3, r0, r4, asr #20 │ │ │ │ + eoreq sp, lr, r8, ror #24 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eorseq r3, r0, r0, lsl #18 │ │ │ │ - eoreq sp, lr, r0, lsr #22 │ │ │ │ - eorseq r3, r0, r0, asr #16 │ │ │ │ - eoreq sp, lr, r4, ror #20 │ │ │ │ + eorseq r3, r0, r8, ror #19 │ │ │ │ + eoreq sp, lr, r8, lsl #24 │ │ │ │ + eorseq r3, r0, r8, lsr #18 │ │ │ │ + eoreq sp, lr, ip, asr #22 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - eorseq r3, r0, r4, lsl #16 │ │ │ │ - mlaeq lr, ip, sl, lr │ │ │ │ - eoreq sp, lr, r0, asr fp │ │ │ │ - eoreq sp, lr, r8, lsr #20 │ │ │ │ - ldrdeq lr, [lr], -ip @ │ │ │ │ - eoreq pc, lr, ip, ror #11 │ │ │ │ - eoreq sp, lr, r8, ror #19 │ │ │ │ - eorseq r3, r0, r4, asr #15 │ │ │ │ - eoreq pc, lr, r4, ror r2 @ │ │ │ │ - eoreq pc, lr, r0, asr r5 @ │ │ │ │ - eorseq r3, r0, r8, lsr #14 │ │ │ │ - eoreq sp, lr, ip, asr #18 │ │ │ │ + eorseq r3, r0, ip, ror #17 │ │ │ │ + eoreq lr, lr, r4, lsl #23 │ │ │ │ + eoreq sp, lr, r8, lsr ip │ │ │ │ + eoreq sp, lr, r0, lsl fp │ │ │ │ + eoreq lr, lr, r4, asr #23 │ │ │ │ + ldrdeq pc, [lr], -r4 @ │ │ │ │ + ldrdeq sp, [lr], -r0 @ │ │ │ │ + eorseq r3, r0, ip, lsr #17 │ │ │ │ + eoreq pc, lr, ip, asr r3 @ │ │ │ │ + eoreq pc, lr, r8, lsr r6 @ │ │ │ │ + eorseq r3, r0, r0, lsl r8 │ │ │ │ + eoreq sp, lr, r4, lsr sl │ │ │ │ │ │ │ │ 00111a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #172] @ 111af0 │ │ │ │ @@ -200302,18 +200302,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r4, r0, lsr #31 │ │ │ │ eorseq lr, r2, ip, ror r4 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - eoreq sp, lr, r0, ror #16 │ │ │ │ + eoreq sp, lr, r8, asr #18 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq lr, lr, r8, asr #16 │ │ │ │ - eoreq sp, lr, r0, lsr r7 │ │ │ │ + eoreq lr, lr, r0, lsr r9 │ │ │ │ + eoreq sp, lr, r8, lsl r8 │ │ │ │ │ │ │ │ 00111c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ 111c44 │ │ │ │ @@ -200397,18 +200397,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq lr, r2, r0, lsl #7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r4, r0, ror lr │ │ │ │ eorseq lr, r2, ip, asr #6 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ eorseq lr, r2, r4, lsl r3 │ │ │ │ - eoreq sp, lr, r4, lsl #14 │ │ │ │ + eoreq sp, lr, ip, ror #15 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - strdeq lr, [lr], -r8 @ │ │ │ │ - ldrdeq sp, [lr], -r4 @ │ │ │ │ + eoreq lr, lr, r0, ror #15 │ │ │ │ + @ instruction: 0x002ed6bc │ │ │ │ │ │ │ │ 00111d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -200555,18 +200555,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq lr, r2, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r4, ip, lsl ip │ │ │ │ eorseq lr, r2, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ eorseq lr, r2, ip, lsr #1 │ │ │ │ - mlaeq lr, ip, r4, sp │ │ │ │ + eoreq sp, lr, r4, lsl #11 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq lr, r8, r4, lr │ │ │ │ - eoreq sp, lr, ip, ror #6 │ │ │ │ + eoreq lr, lr, r0, lsl #11 │ │ │ │ + eoreq sp, lr, r4, asr r4 │ │ │ │ │ │ │ │ 00111fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1500] @ 1125cc │ │ │ │ @@ -200952,61 +200952,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq sp, r2, r0, asr lr │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq lr, lr, r4, lsr r2 │ │ │ │ - @ instruction: 0x00310efc │ │ │ │ - strdeq r2, [lr], -ip @ │ │ │ │ - eoreq r3, lr, r0, lsr r0 │ │ │ │ - muleq r4, r1, r6 │ │ │ │ - eorseq r0, r1, r8, asr #26 │ │ │ │ - eoreq r2, lr, r8, asr #28 │ │ │ │ - eoreq lr, lr, r8, lsl r0 │ │ │ │ - muleq r4, r4, r6 │ │ │ │ - eorseq r0, r1, r0, lsr #26 │ │ │ │ - eoreq r2, lr, r0, lsr #28 │ │ │ │ + eoreq lr, lr, ip, lsl r3 │ │ │ │ + eorseq r0, r1, r4, ror #31 │ │ │ │ + eoreq r3, lr, r4, ror #1 │ │ │ │ + eoreq r3, lr, r8, lsl r1 │ │ │ │ + muleq r4, sl, r6 │ │ │ │ + eorseq r0, r1, r0, lsr lr │ │ │ │ + eoreq r2, lr, r0, lsr pc │ │ │ │ + eoreq lr, lr, r0, lsl #2 │ │ │ │ + muleq r4, sp, r6 │ │ │ │ + eorseq r0, r1, r8, lsl #28 │ │ │ │ + eoreq r2, lr, r8, lsl #30 │ │ │ │ + eoreq lr, lr, ip, asr #1 │ │ │ │ + muleq r4, ip, r6 │ │ │ │ + eorseq r0, r1, r0, ror #27 │ │ │ │ + eoreq r2, lr, r0, ror #29 │ │ │ │ + strheq lr, [lr], -r0 @ │ │ │ │ + andeq r7, r4, r2, lsr #13 │ │ │ │ + @ instruction: 0x00310db8 │ │ │ │ + @ instruction: 0x002e2eb8 │ │ │ │ + eoreq lr, lr, ip, ror r0 │ │ │ │ + andeq r7, r4, r1, lsr #13 │ │ │ │ + mlaseq r1, r0, sp, r0 │ │ │ │ + mlaeq lr, r0, lr, r2 │ │ │ │ + eoreq lr, lr, r8, asr #32 │ │ │ │ + andeq r7, r4, r0, lsr #13 │ │ │ │ + eorseq r0, r1, r8, ror #26 │ │ │ │ + eoreq r2, lr, r8, ror #28 │ │ │ │ + eoreq lr, lr, r0, lsr #32 │ │ │ │ + muleq r4, fp, r6 │ │ │ │ + eorseq r0, r1, r0, asr #26 │ │ │ │ + eoreq r2, lr, r0, asr #28 │ │ │ │ + strdeq sp, [lr], -r8 @ │ │ │ │ + andeq r7, r4, r3, lsl #13 │ │ │ │ + eorseq r0, r1, r4, lsl sp │ │ │ │ + eoreq r2, lr, r4, lsl lr │ │ │ │ eoreq sp, lr, r4, ror #31 │ │ │ │ - muleq r4, r3, r6 │ │ │ │ - @ instruction: 0x00310cf8 │ │ │ │ - strdeq r2, [lr], -r8 @ │ │ │ │ - eoreq sp, lr, r8, asr #31 │ │ │ │ - muleq r4, r9, r6 │ │ │ │ - @ instruction: 0x00310cd0 │ │ │ │ - ldrdeq r2, [lr], -r0 @ │ │ │ │ - mlaeq lr, r4, pc, sp @ │ │ │ │ - muleq r4, r8, r6 │ │ │ │ - eorseq r0, r1, r8, lsr #25 │ │ │ │ - eoreq r2, lr, r8, lsr #27 │ │ │ │ - eoreq sp, lr, r0, ror #30 │ │ │ │ - muleq r4, r7, r6 │ │ │ │ - eorseq r0, r1, r0, lsl #25 │ │ │ │ - eoreq r2, lr, r0, lsl #27 │ │ │ │ - eoreq sp, lr, r8, lsr pc │ │ │ │ - muleq r4, r2, r6 │ │ │ │ - eorseq r0, r1, r8, asr ip │ │ │ │ - eoreq r2, lr, r8, asr sp │ │ │ │ - eoreq sp, lr, r0, lsl pc │ │ │ │ - andeq r7, r4, sl, ror r6 │ │ │ │ - eorseq r0, r1, ip, lsr #24 │ │ │ │ - eoreq r2, lr, ip, lsr #26 │ │ │ │ - strdeq sp, [lr], -ip @ │ │ │ │ - andeq r7, r4, ip, ror r6 │ │ │ │ - eorseq ip, r0, r0, lsl ip │ │ │ │ - eoreq r2, lr, r0, lsr lr │ │ │ │ - eoreq r2, lr, ip, asr lr │ │ │ │ - @ instruction: 0x00310bdc │ │ │ │ - ldrdeq r2, [lr], -ip @ │ │ │ │ - eoreq sp, lr, r0, lsr #29 │ │ │ │ - andeq r7, r4, fp, ror r6 │ │ │ │ - eorseq ip, r0, r4, asr #23 │ │ │ │ - eoreq r2, lr, r0, lsr #27 │ │ │ │ - eoreq r5, lr, r8, asr #29 │ │ │ │ + andeq r7, r4, r5, lsl #13 │ │ │ │ + @ instruction: 0x0030ccf8 │ │ │ │ + eoreq r2, lr, r8, lsl pc │ │ │ │ + eoreq r2, lr, r4, asr #30 │ │ │ │ + eorseq r0, r1, r4, asr #25 │ │ │ │ + eoreq r2, lr, r4, asr #27 │ │ │ │ + eoreq sp, lr, r8, lsl #31 │ │ │ │ + andeq r7, r4, r4, lsl #13 │ │ │ │ + eorseq ip, r0, ip, lsr #25 │ │ │ │ + eoreq r2, lr, r8, lsl #29 │ │ │ │ + @ instruction: 0x002e5fb0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 001126b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -201046,18 +201046,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r4, r0, lsr r4 │ │ │ │ eorseq sp, r2, ip, lsl #18 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - strdeq ip, [lr], -r0 @ │ │ │ │ + ldrdeq ip, [lr], -r8 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sp, lr, r8, lsr sp │ │ │ │ - eoreq ip, lr, r0, asr #23 │ │ │ │ + eoreq sp, lr, r0, lsr #28 │ │ │ │ + eoreq ip, lr, r8, lsr #25 │ │ │ │ │ │ │ │ 00112774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ @@ -201249,35 +201249,35 @@ │ │ │ │ b 1129d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 112a28 │ │ │ │ eorseq sp, r2, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq ip, lr, r8, lsr fp │ │ │ │ - ldrdeq ip, [lr], -r0 @ │ │ │ │ + eoreq ip, lr, r0, lsr #24 │ │ │ │ + @ instruction: 0x002ecbb8 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - ldrdeq ip, [lr], -r8 @ │ │ │ │ - eoreq ip, lr, r0, ror sl │ │ │ │ - eoreq ip, lr, r0, lsr #20 │ │ │ │ - @ instruction: 0x002ec9b8 │ │ │ │ + eoreq ip, lr, r0, asr #23 │ │ │ │ + eoreq ip, lr, r8, asr fp │ │ │ │ + eoreq ip, lr, r8, lsl #22 │ │ │ │ + eoreq ip, lr, r0, lsr #21 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ - eoreq ip, lr, r4, ror #19 │ │ │ │ - strdeq sp, [lr], -r0 @ │ │ │ │ - eoreq ip, lr, r4, asr #21 │ │ │ │ - eoreq ip, lr, ip, ror r9 │ │ │ │ - eoreq sp, lr, r0, lsr sl │ │ │ │ - eoreq lr, lr, r0, asr r5 │ │ │ │ - eoreq ip, lr, ip, lsr r9 │ │ │ │ - eoreq ip, lr, r4, lsr #19 │ │ │ │ - eoreq lr, lr, r8, asr #3 │ │ │ │ - @ instruction: 0x002ee4b4 │ │ │ │ - eoreq ip, lr, r8, lsl #18 │ │ │ │ - eoreq ip, lr, r0, lsr #17 │ │ │ │ + eoreq ip, lr, ip, asr #21 │ │ │ │ + ldrdeq sp, [lr], -r8 @ │ │ │ │ + eoreq ip, lr, ip, lsr #23 │ │ │ │ + eoreq ip, lr, r4, ror #20 │ │ │ │ + eoreq sp, lr, r8, lsl fp │ │ │ │ + eoreq lr, lr, r8, lsr r6 │ │ │ │ + eoreq ip, lr, r4, lsr #20 │ │ │ │ + eoreq ip, lr, ip, lsl #21 │ │ │ │ + @ instruction: 0x002ee2b0 │ │ │ │ + mlaeq lr, ip, r5, lr │ │ │ │ + strdeq ip, [lr], -r0 @ │ │ │ │ + eoreq ip, lr, r8, lsl #19 │ │ │ │ │ │ │ │ 00112adc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #172] @ 112ba0 │ │ │ │ @@ -201390,18 +201390,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00341ef0 │ │ │ │ eorseq sp, r2, ip, asr #7 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - ldrdeq ip, [lr], -r0 @ │ │ │ │ + @ instruction: 0x002ec8b8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq lr, r8, r7, sp │ │ │ │ - eoreq ip, lr, r0, lsl #13 │ │ │ │ + eoreq sp, lr, r0, lsl #17 │ │ │ │ + eoreq ip, lr, r8, ror #14 │ │ │ │ │ │ │ │ 00112cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ 112cf4 │ │ │ │ @@ -201485,18 +201485,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0032d2d0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r4, r0, asr #27 │ │ │ │ mlaseq r2, ip, r2, sp │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ eorseq sp, r2, r4, ror #4 │ │ │ │ - eoreq ip, lr, r4, ror r6 │ │ │ │ + eoreq ip, lr, ip, asr r7 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sp, lr, r8, asr #12 │ │ │ │ - eoreq ip, lr, r4, lsr #10 │ │ │ │ + eoreq sp, lr, r0, lsr r7 │ │ │ │ + eoreq ip, lr, ip, lsl #12 │ │ │ │ │ │ │ │ 00112e20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -201643,18 +201643,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r2, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r4, ip, ror #22 │ │ │ │ eorseq sp, r2, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ @ instruction: 0x0032cffc │ │ │ │ - eoreq ip, lr, ip, lsl #8 │ │ │ │ + strdeq ip, [lr], -r4 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sp, lr, r8, ror #7 │ │ │ │ - @ instruction: 0x002ec2bc │ │ │ │ + ldrdeq sp, [lr], -r0 @ │ │ │ │ + eoreq ip, lr, r4, lsr #7 │ │ │ │ │ │ │ │ 00113088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1460] @ 113654 │ │ │ │ @@ -202030,61 +202030,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq ip, r2, r0, lsr #27 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq sp, lr, r4, lsl #3 │ │ │ │ - eorseq pc, r0, ip, asr #28 │ │ │ │ - eoreq r1, lr, r0, asr pc │ │ │ │ - eoreq r1, lr, r4, lsl #31 │ │ │ │ - andeq r7, r4, r5, lsl #17 │ │ │ │ - mlaseq r0, ip, ip, pc @ │ │ │ │ - eoreq r1, lr, r0, lsr #27 │ │ │ │ - eoreq ip, lr, r0, ror pc │ │ │ │ - andeq r7, r4, r8, lsl #17 │ │ │ │ - eorseq pc, r0, r8, ror ip @ │ │ │ │ - eoreq r1, lr, ip, ror sp │ │ │ │ - eoreq ip, lr, r0, asr #30 │ │ │ │ - andeq r7, r4, r7, lsl #17 │ │ │ │ - eorseq pc, r0, r4, asr ip @ │ │ │ │ - eoreq r1, lr, r8, asr sp │ │ │ │ - eoreq ip, lr, r8, lsr #30 │ │ │ │ - andeq r7, r4, sp, lsl #17 │ │ │ │ - eorseq pc, r0, r0, lsr ip @ │ │ │ │ - eoreq r1, lr, r4, lsr sp │ │ │ │ - strdeq ip, [lr], -r8 @ │ │ │ │ - andeq r7, r4, ip, lsl #17 │ │ │ │ - eorseq pc, r0, ip, lsl #24 │ │ │ │ - eoreq r1, lr, r0, lsl sp │ │ │ │ - eoreq ip, lr, r8, asr #29 │ │ │ │ - andeq r7, r4, fp, lsl #17 │ │ │ │ - eorseq pc, r0, r8, ror #23 │ │ │ │ - eoreq r1, lr, ip, ror #25 │ │ │ │ - eoreq ip, lr, r4, lsr #29 │ │ │ │ - andeq r7, r4, r6, lsl #17 │ │ │ │ - eorseq pc, r0, r4, asr #23 │ │ │ │ - eoreq r1, lr, r8, asr #25 │ │ │ │ - eoreq ip, lr, r0, lsl #29 │ │ │ │ - andeq r7, r4, lr, ror #16 │ │ │ │ - mlaseq r0, ip, fp, pc @ │ │ │ │ - eoreq r1, lr, r0, lsr #25 │ │ │ │ - eoreq ip, lr, r0, ror lr │ │ │ │ - andeq r7, r4, r0, ror r8 │ │ │ │ - eorseq fp, r0, r4, lsl #23 │ │ │ │ - eoreq r1, lr, r4, lsr #27 │ │ │ │ - ldrdeq r1, [lr], -r0 @ │ │ │ │ - eorseq pc, r0, r0, asr fp @ │ │ │ │ - eoreq r1, lr, r4, asr ip │ │ │ │ - eoreq ip, lr, r8, lsl lr │ │ │ │ - andeq r7, r4, pc, ror #16 │ │ │ │ - eorseq fp, r0, ip, lsr fp │ │ │ │ - eoreq r1, lr, r8, lsl sp │ │ │ │ - eoreq r4, lr, r0, asr #28 │ │ │ │ + eoreq sp, lr, ip, ror #4 │ │ │ │ + eorseq pc, r0, r4, lsr pc @ │ │ │ │ + eoreq r2, lr, r8, lsr r0 │ │ │ │ + eoreq r2, lr, ip, rrx │ │ │ │ + andeq r7, r4, lr, lsl #17 │ │ │ │ + eorseq pc, r0, r4, lsl #27 │ │ │ │ + eoreq r1, lr, r8, lsl #29 │ │ │ │ + eoreq sp, lr, r8, asr r0 │ │ │ │ + muleq r4, r1, r8 │ │ │ │ + eorseq pc, r0, r0, ror #26 │ │ │ │ + eoreq r1, lr, r4, ror #28 │ │ │ │ + eoreq sp, lr, r8, lsr #32 │ │ │ │ + muleq r4, r0, r8 │ │ │ │ + eorseq pc, r0, ip, lsr sp @ │ │ │ │ + eoreq r1, lr, r0, asr #28 │ │ │ │ + eoreq sp, lr, r0, lsl r0 │ │ │ │ + muleq r4, r6, r8 │ │ │ │ + eorseq pc, r0, r8, lsl sp @ │ │ │ │ + eoreq r1, lr, ip, lsl lr │ │ │ │ + eoreq ip, lr, r0, ror #31 │ │ │ │ + muleq r4, r5, r8 │ │ │ │ + @ instruction: 0x0030fcf4 │ │ │ │ + strdeq r1, [lr], -r8 @ │ │ │ │ + @ instruction: 0x002ecfb0 │ │ │ │ + muleq r4, r4, r8 │ │ │ │ + @ instruction: 0x0030fcd0 │ │ │ │ + ldrdeq r1, [lr], -r4 @ │ │ │ │ + eoreq ip, lr, ip, lsl #31 │ │ │ │ + andeq r7, r4, pc, lsl #17 │ │ │ │ + eorseq pc, r0, ip, lsr #25 │ │ │ │ + @ instruction: 0x002e1db0 │ │ │ │ + eoreq ip, lr, r8, ror #30 │ │ │ │ + andeq r7, r4, r7, ror r8 │ │ │ │ + eorseq pc, r0, r4, lsl #25 │ │ │ │ + eoreq r1, lr, r8, lsl #27 │ │ │ │ + eoreq ip, lr, r8, asr pc │ │ │ │ + andeq r7, r4, r9, ror r8 │ │ │ │ + eorseq fp, r0, ip, ror #24 │ │ │ │ + eoreq r1, lr, ip, lsl #29 │ │ │ │ + @ instruction: 0x002e1eb8 │ │ │ │ + eorseq pc, r0, r8, lsr ip @ │ │ │ │ + eoreq r1, lr, ip, lsr sp │ │ │ │ + eoreq ip, lr, r0, lsl #30 │ │ │ │ + andeq r7, r4, r8, ror r8 │ │ │ │ + eorseq fp, r0, r4, lsr #24 │ │ │ │ + eoreq r1, lr, r0, lsl #28 │ │ │ │ + eoreq r4, lr, r8, lsr #30 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 0011373c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -202124,18 +202124,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r4, r8, lsr #7 │ │ │ │ eorseq ip, r2, r4, lsl #17 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - eoreq fp, lr, r8, lsl #25 │ │ │ │ + eoreq fp, lr, r0, ror sp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x002eccb0 │ │ │ │ - eoreq fp, lr, r8, lsr fp │ │ │ │ + mlaeq lr, r8, sp, ip │ │ │ │ + eoreq fp, lr, r0, lsr #24 │ │ │ │ │ │ │ │ 001137fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ @@ -202327,35 +202327,35 @@ │ │ │ │ b 113a58 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 113ab0 │ │ │ │ @ instruction: 0x0032c7dc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x002ebabc │ │ │ │ - eoreq fp, lr, r8, asr #20 │ │ │ │ + eoreq fp, lr, r4, lsr #23 │ │ │ │ + eoreq fp, lr, r0, lsr fp │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq fp, lr, ip, asr sl │ │ │ │ - eoreq fp, lr, r8, ror #19 │ │ │ │ - eoreq fp, lr, r4, lsr #19 │ │ │ │ - eoreq fp, lr, r0, lsr r9 │ │ │ │ + eoreq fp, lr, r4, asr #22 │ │ │ │ + ldrdeq fp, [lr], -r0 @ │ │ │ │ + eoreq fp, lr, ip, lsl #21 │ │ │ │ + eoreq fp, lr, r8, lsl sl │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ - eoreq fp, lr, r8, ror #18 │ │ │ │ - eoreq ip, lr, r8, ror #18 │ │ │ │ - eoreq fp, lr, r0, ror #20 │ │ │ │ - strdeq fp, [lr], -r4 @ │ │ │ │ - eoreq ip, lr, r8, lsr #19 │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - @ instruction: 0x002eb8b4 │ │ │ │ - eoreq fp, lr, r8, lsr #18 │ │ │ │ - eoreq sp, lr, r0, asr #2 │ │ │ │ - eoreq sp, lr, r0, asr #8 │ │ │ │ - eoreq fp, lr, ip, lsl #17 │ │ │ │ - eoreq fp, lr, r8, lsl r8 │ │ │ │ + eoreq fp, lr, r0, asr sl │ │ │ │ + eoreq ip, lr, r0, asr sl │ │ │ │ + eoreq fp, lr, r8, asr #22 │ │ │ │ + ldrdeq fp, [lr], -ip @ │ │ │ │ + mlaeq lr, r0, sl, ip │ │ │ │ + eoreq sp, lr, r4, asr #11 │ │ │ │ + mlaeq lr, ip, r9, fp │ │ │ │ + eoreq fp, lr, r0, lsl sl │ │ │ │ + eoreq sp, lr, r8, lsr #4 │ │ │ │ + eoreq sp, lr, r8, lsr #10 │ │ │ │ + eoreq fp, lr, r4, ror r9 │ │ │ │ + eoreq fp, lr, r0, lsl #18 │ │ │ │ │ │ │ │ 00113b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #172] @ 113c28 │ │ │ │ @@ -202468,18 +202468,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r4, r8, ror #28 │ │ │ │ eorseq ip, r2, r4, asr #6 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ - eoreq fp, lr, ip, ror #14 │ │ │ │ + eoreq fp, lr, r4, asr r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq ip, lr, r0, lsl r7 │ │ │ │ - strdeq fp, [lr], -r8 @ │ │ │ │ + strdeq ip, [lr], -r8 @ │ │ │ │ + eoreq fp, lr, r0, ror #13 │ │ │ │ │ │ │ │ 00113d3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ 113d7c │ │ │ │ @@ -202563,18 +202563,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq ip, r2, r8, asr #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r4, r8, lsr sp │ │ │ │ eorseq ip, r2, r4, lsl r2 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ @ instruction: 0x0032c1dc │ │ │ │ - eoreq fp, lr, r0, lsl r6 │ │ │ │ + strdeq fp, [lr], -r8 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq ip, lr, r0, asr #11 │ │ │ │ - mlaeq lr, ip, r4, fp │ │ │ │ + eoreq ip, lr, r8, lsr #13 │ │ │ │ + eoreq fp, lr, r4, lsl #11 │ │ │ │ │ │ │ │ 00113ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -202721,18 +202721,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq ip, r2, r0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r4, r4, ror #21 │ │ │ │ @ instruction: 0x0032bfb0 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ eorseq fp, r2, r4, ror pc │ │ │ │ - eoreq fp, lr, r8, lsr #7 │ │ │ │ + mlaeq lr, r0, r4, fp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq ip, lr, r0, ror #6 │ │ │ │ - eoreq fp, lr, r4, lsr r2 │ │ │ │ + eoreq ip, lr, r8, asr #8 │ │ │ │ + eoreq fp, lr, ip, lsl r3 │ │ │ │ │ │ │ │ 00114110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1500] @ 114704 │ │ │ │ @@ -203118,61 +203118,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq fp, r2, r8, lsl sp │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - strdeq ip, [lr], -ip @ │ │ │ │ - eorseq lr, r0, r4, asr #27 │ │ │ │ - eoreq r0, lr, r4, asr #29 │ │ │ │ + eoreq ip, lr, r4, ror #3 │ │ │ │ + eorseq lr, r0, ip, lsr #29 │ │ │ │ + eoreq r0, lr, ip, lsr #31 │ │ │ │ + eoreq r0, lr, r0, ror #31 │ │ │ │ + andeq r7, r4, r2, lsl #21 │ │ │ │ + @ instruction: 0x0030ecf8 │ │ │ │ strdeq r0, [lr], -r8 @ │ │ │ │ - andeq r7, r4, r9, ror sl │ │ │ │ - eorseq lr, r0, r0, lsl ip │ │ │ │ - eoreq r0, lr, r0, lsl sp │ │ │ │ - eoreq fp, lr, r0, ror #29 │ │ │ │ - andeq r7, r4, ip, ror sl │ │ │ │ - eorseq lr, r0, r8, ror #23 │ │ │ │ - eoreq r0, lr, r8, ror #25 │ │ │ │ + eoreq fp, lr, r8, asr #31 │ │ │ │ + andeq r7, r4, r5, lsl #21 │ │ │ │ + @ instruction: 0x0030ecd0 │ │ │ │ + ldrdeq r0, [lr], -r0 @ │ │ │ │ + mlaeq lr, r4, pc, fp @ │ │ │ │ + andeq r7, r4, r4, lsl #21 │ │ │ │ + eorseq lr, r0, r8, lsr #25 │ │ │ │ + eoreq r0, lr, r8, lsr #27 │ │ │ │ + eoreq fp, lr, r8, ror pc │ │ │ │ + andeq r7, r4, sl, lsl #21 │ │ │ │ + eorseq lr, r0, r0, lsl #25 │ │ │ │ + eoreq r0, lr, r0, lsl #27 │ │ │ │ + eoreq fp, lr, r4, asr #30 │ │ │ │ + andeq r7, r4, r9, lsl #21 │ │ │ │ + eorseq lr, r0, r8, asr ip │ │ │ │ + eoreq r0, lr, r8, asr sp │ │ │ │ + eoreq fp, lr, r0, lsl pc │ │ │ │ + andeq r7, r4, r8, lsl #21 │ │ │ │ + eorseq lr, r0, r0, lsr ip │ │ │ │ + eoreq r0, lr, r0, lsr sp │ │ │ │ + eoreq fp, lr, r8, ror #29 │ │ │ │ + andeq r7, r4, r3, lsl #21 │ │ │ │ + eorseq lr, r0, r8, lsl #24 │ │ │ │ + eoreq r0, lr, r8, lsl #26 │ │ │ │ + eoreq fp, lr, r0, asr #29 │ │ │ │ + andeq r7, r4, fp, ror #20 │ │ │ │ + @ instruction: 0x0030ebdc │ │ │ │ + ldrdeq r0, [lr], -ip @ │ │ │ │ eoreq fp, lr, ip, lsr #29 │ │ │ │ - andeq r7, r4, fp, ror sl │ │ │ │ - eorseq lr, r0, r0, asr #23 │ │ │ │ - eoreq r0, lr, r0, asr #25 │ │ │ │ - mlaeq lr, r0, lr, fp │ │ │ │ - andeq r7, r4, r1, lsl #21 │ │ │ │ - mlaseq r0, r8, fp, lr │ │ │ │ - mlaeq lr, r8, ip, r0 │ │ │ │ - eoreq fp, lr, ip, asr lr │ │ │ │ - andeq r7, r4, r0, lsl #21 │ │ │ │ - eorseq lr, r0, r0, ror fp │ │ │ │ - eoreq r0, lr, r0, ror ip │ │ │ │ - eoreq fp, lr, r8, lsr #28 │ │ │ │ - andeq r7, r4, pc, ror sl │ │ │ │ - eorseq lr, r0, r8, asr #22 │ │ │ │ - eoreq r0, lr, r8, asr #24 │ │ │ │ - eoreq fp, lr, r0, lsl #28 │ │ │ │ - andeq r7, r4, sl, ror sl │ │ │ │ - eorseq lr, r0, r0, lsr #22 │ │ │ │ - eoreq r0, lr, r0, lsr #24 │ │ │ │ - ldrdeq fp, [lr], -r8 @ │ │ │ │ - andeq r7, r4, r2, ror #20 │ │ │ │ - @ instruction: 0x0030eaf4 │ │ │ │ - strdeq r0, [lr], -r4 @ │ │ │ │ - eoreq fp, lr, r4, asr #27 │ │ │ │ - andeq r7, r4, r4, ror #20 │ │ │ │ - @ instruction: 0x0030aad8 │ │ │ │ - strdeq r0, [lr], -r8 @ │ │ │ │ - eoreq r0, lr, r4, lsr #26 │ │ │ │ - eorseq lr, r0, r4, lsr #21 │ │ │ │ - eoreq r0, lr, r4, lsr #23 │ │ │ │ - eoreq fp, lr, r8, ror #26 │ │ │ │ - andeq r7, r4, r3, ror #20 │ │ │ │ - eorseq sl, r0, ip, lsl #21 │ │ │ │ - eoreq r0, lr, r8, ror #24 │ │ │ │ - mlaeq lr, r0, sp, r3 │ │ │ │ + andeq r7, r4, sp, ror #20 │ │ │ │ + eorseq sl, r0, r0, asr #23 │ │ │ │ + eoreq r0, lr, r0, ror #27 │ │ │ │ + eoreq r0, lr, ip, lsl #28 │ │ │ │ + eorseq lr, r0, ip, lsl #23 │ │ │ │ + eoreq r0, lr, ip, lsl #25 │ │ │ │ + eoreq fp, lr, r0, asr lr │ │ │ │ + andeq r7, r4, ip, ror #20 │ │ │ │ + eorseq sl, r0, r4, ror fp │ │ │ │ + eoreq r0, lr, r0, asr sp │ │ │ │ + eoreq r3, lr, r8, ror lr │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 001147ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203212,18 +203212,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003402f8 │ │ │ │ @ instruction: 0x0032b7d4 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ - strdeq sl, [lr], -ip @ │ │ │ │ + eoreq sl, lr, r4, ror #25 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq fp, lr, r0, lsl #24 │ │ │ │ - eoreq sl, lr, r8, lsl #21 │ │ │ │ + eoreq fp, lr, r8, ror #25 │ │ │ │ + eoreq sl, lr, r0, ror fp │ │ │ │ │ │ │ │ 001148ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ @@ -203716,73 +203716,73 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r2, ip, lsr #14 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sl, lr, r0, lsr #23 │ │ │ │ - eoreq sl, lr, r8, lsr #19 │ │ │ │ + eoreq sl, lr, r8, lsl #25 │ │ │ │ + mlaeq lr, r0, sl, sl │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq sl, lr, r4, lsr fp │ │ │ │ - eoreq sl, lr, ip, lsr r9 │ │ │ │ - ldrdeq sl, [lr], -r4 @ │ │ │ │ - ldrdeq sl, [lr], -ip @ │ │ │ │ + eoreq sl, lr, ip, lsl ip │ │ │ │ + eoreq sl, lr, r4, lsr #20 │ │ │ │ + @ instruction: 0x002eabbc │ │ │ │ + eoreq sl, lr, r4, asr #19 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq sl, lr, r8, lsl r8 │ │ │ │ - mlaeq lr, r4, r6, fp │ │ │ │ - strdeq sl, [lr], -r8 @ │ │ │ │ - eoreq sl, lr, r0, lsr #12 │ │ │ │ - ldrdeq fp, [lr], -r4 @ │ │ │ │ - eoreq ip, lr, ip, lsl r2 │ │ │ │ - eoreq sl, lr, r0, ror #11 │ │ │ │ - ldrdeq sl, [lr], -r8 @ │ │ │ │ - eoreq sl, lr, r4, asr #30 │ │ │ │ - eoreq sl, lr, r8, lsr #14 │ │ │ │ - eoreq sl, lr, ip, lsr #10 │ │ │ │ + eoreq sl, lr, r0, lsl #18 │ │ │ │ + eoreq fp, lr, ip, ror r7 │ │ │ │ + eoreq sl, lr, r0, ror #17 │ │ │ │ + eoreq sl, lr, r8, lsl #14 │ │ │ │ + @ instruction: 0x002eb7bc │ │ │ │ + eoreq ip, lr, r4, lsl #6 │ │ │ │ + eoreq sl, lr, r8, asr #13 │ │ │ │ + eoreq sl, lr, r0, asr #17 │ │ │ │ + eoreq fp, lr, ip, lsr #32 │ │ │ │ + eoreq sl, lr, r0, lsl r8 │ │ │ │ + eoreq sl, lr, r4, lsl r6 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - eoreq sl, lr, r4, asr #13 │ │ │ │ - eoreq ip, lr, r8, lsl #2 │ │ │ │ - eorseq r6, r0, r4, lsl r3 │ │ │ │ - eoreq sl, lr, ip, asr #9 │ │ │ │ - eoreq sl, lr, r4, ror r6 │ │ │ │ - eoreq sl, lr, ip, ror r4 │ │ │ │ + eoreq sl, lr, ip, lsr #15 │ │ │ │ + strdeq ip, [lr], -r0 @ │ │ │ │ + @ instruction: 0x003063fc │ │ │ │ + @ instruction: 0x002ea5b4 │ │ │ │ + eoreq sl, lr, ip, asr r7 │ │ │ │ + eoreq sl, lr, r4, ror #10 │ │ │ │ andeq r0, r0, r9, asr #4 │ │ │ │ - eoreq sp, lr, r0, ror #28 │ │ │ │ - eoreq ip, lr, r8, ror r0 │ │ │ │ - eoreq sl, lr, r4, lsr r6 │ │ │ │ - eoreq sl, lr, ip, lsr r4 │ │ │ │ - eoreq fp, lr, r0, lsl #26 │ │ │ │ - eoreq ip, lr, r4, lsl r0 │ │ │ │ - ldrdeq sl, [lr], -r0 @ │ │ │ │ - ldrdeq sl, [lr], -r8 @ │ │ │ │ - @ instruction: 0x002eddbc │ │ │ │ - ldrdeq fp, [lr], -r4 @ │ │ │ │ - mlaeq lr, r0, r5, sl │ │ │ │ - mlaeq lr, r8, r3, sl │ │ │ │ - eoreq sl, lr, r8, ror #10 │ │ │ │ - eoreq sl, lr, r0, ror r3 │ │ │ │ - eoreq sl, lr, r0, asr #10 │ │ │ │ - eoreq sl, lr, r8, asr #6 │ │ │ │ - eorseq r6, r0, r0, asr r1 │ │ │ │ - eoreq fp, lr, r4, asr #30 │ │ │ │ - eoreq sl, lr, r0, lsl #10 │ │ │ │ - eoreq sl, lr, r8, lsl #6 │ │ │ │ - eorseq sl, r0, ip, asr #2 │ │ │ │ - eoreq r0, lr, r8, lsr #6 │ │ │ │ - eoreq r3, lr, r0, asr r4 │ │ │ │ + eoreq sp, lr, r8, asr #30 │ │ │ │ + eoreq ip, lr, r0, ror #2 │ │ │ │ + eoreq sl, lr, ip, lsl r7 │ │ │ │ + eoreq sl, lr, r4, lsr #10 │ │ │ │ + eoreq fp, lr, r8, ror #27 │ │ │ │ + strdeq ip, [lr], -ip @ │ │ │ │ + @ instruction: 0x002ea6b8 │ │ │ │ + eoreq sl, lr, r0, asr #9 │ │ │ │ + eoreq sp, lr, r4, lsr #29 │ │ │ │ + strheq ip, [lr], -ip @ │ │ │ │ + eoreq sl, lr, r8, ror r6 │ │ │ │ + eoreq sl, lr, r0, lsl #9 │ │ │ │ + eoreq sl, lr, r0, asr r6 │ │ │ │ + eoreq sl, lr, r8, asr r4 │ │ │ │ + eoreq sl, lr, r8, lsr #12 │ │ │ │ + eoreq sl, lr, r0, lsr r4 │ │ │ │ + eorseq r6, r0, r8, lsr r2 │ │ │ │ + eoreq ip, lr, ip, lsr #32 │ │ │ │ + eoreq sl, lr, r8, ror #11 │ │ │ │ + strdeq sl, [lr], -r0 @ │ │ │ │ + eorseq sl, r0, r4, lsr r2 │ │ │ │ + eoreq r0, lr, r0, lsl r4 │ │ │ │ + eoreq r3, lr, r8, lsr r5 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq sl, r0, r8, lsr #2 │ │ │ │ - eoreq r0, lr, r8, asr #6 │ │ │ │ - eoreq r0, lr, r4, ror r3 │ │ │ │ + eorseq sl, r0, r0, lsl r2 │ │ │ │ + eoreq r0, lr, r0, lsr r4 │ │ │ │ + eoreq r0, lr, ip, asr r4 │ │ │ │ │ │ │ │ 00115160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #172] @ 115224 │ │ │ │ @@ -203895,18 +203895,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r3, ip, ror #16 │ │ │ │ eorseq sl, r2, r8, asr #26 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq sl, [lr], -ip @ │ │ │ │ + eoreq sl, lr, r4, asr #5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq fp, lr, r4, lsl r1 │ │ │ │ - strdeq r9, [lr], -ip @ │ │ │ │ + strdeq fp, [lr], -ip @ │ │ │ │ + eoreq sl, lr, r4, ror #1 │ │ │ │ │ │ │ │ 00115338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ 115378 │ │ │ │ @@ -203990,18 +203990,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r2, ip, asr #24 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r3, ip, lsr r7 @ │ │ │ │ eorseq sl, r2, r8, lsl ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq sl, r2, r0, ror #23 │ │ │ │ - eoreq sl, lr, r0, lsl #1 │ │ │ │ + eoreq sl, lr, r8, ror #2 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sl, lr, r4, asr #31 │ │ │ │ - eoreq r9, lr, r0, lsr #29 │ │ │ │ + eoreq fp, lr, ip, lsr #1 │ │ │ │ + eoreq r9, lr, r8, lsl #31 │ │ │ │ │ │ │ │ 001154a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -204148,18 +204148,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r2, r4, lsl #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r3, r8, ror #9 │ │ │ │ @ instruction: 0x0032a9b4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq sl, r2, r8, ror r9 │ │ │ │ - eoreq r9, lr, r8, lsl lr │ │ │ │ + eoreq r9, lr, r0, lsl #30 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sl, lr, r4, ror #26 │ │ │ │ - eoreq r9, lr, r8, lsr ip │ │ │ │ + eoreq sl, lr, ip, asr #28 │ │ │ │ + eoreq r9, lr, r0, lsr #26 │ │ │ │ │ │ │ │ 0011570c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1500] @ 115d00 │ │ │ │ @@ -204545,61 +204545,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq sl, r2, ip, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq sl, lr, r0, lsl #22 │ │ │ │ - eorseq sp, r0, r8, asr #15 │ │ │ │ - eoreq pc, sp, r8, asr #17 │ │ │ │ + eoreq sl, lr, r8, ror #23 │ │ │ │ + @ instruction: 0x0030d8b0 │ │ │ │ + @ instruction: 0x002df9b0 │ │ │ │ + eoreq pc, sp, r4, ror #19 │ │ │ │ + muleq r4, r8, r2 │ │ │ │ + @ instruction: 0x0030d6fc │ │ │ │ strdeq pc, [sp], -ip @ │ │ │ │ - andeq r8, r4, pc, lsl #5 │ │ │ │ - eorseq sp, r0, r4, lsl r6 │ │ │ │ - eoreq pc, sp, r4, lsl r7 @ │ │ │ │ - eoreq sl, lr, r4, ror #17 │ │ │ │ - muleq r4, r2, r2 │ │ │ │ - eorseq sp, r0, ip, ror #11 │ │ │ │ - eoreq pc, sp, ip, ror #13 │ │ │ │ + eoreq sl, lr, ip, asr #19 │ │ │ │ + muleq r4, fp, r2 │ │ │ │ + @ instruction: 0x0030d6d4 │ │ │ │ + ldrdeq pc, [sp], -r4 @ │ │ │ │ + mlaeq lr, r8, r9, sl │ │ │ │ + muleq r4, sl, r2 │ │ │ │ + eorseq sp, r0, ip, lsr #13 │ │ │ │ + eoreq pc, sp, ip, lsr #15 │ │ │ │ + eoreq sl, lr, ip, ror r9 │ │ │ │ + andeq r8, r4, r0, lsr #5 │ │ │ │ + eorseq sp, r0, r4, lsl #13 │ │ │ │ + eoreq pc, sp, r4, lsl #15 │ │ │ │ + eoreq sl, lr, r8, asr #18 │ │ │ │ + muleq r4, pc, r2 @ │ │ │ │ + eorseq sp, r0, ip, asr r6 │ │ │ │ + eoreq pc, sp, ip, asr r7 @ │ │ │ │ + eoreq sl, lr, r4, lsl r9 │ │ │ │ + muleq r4, lr, r2 │ │ │ │ + eorseq sp, r0, r4, lsr r6 │ │ │ │ + eoreq pc, sp, r4, lsr r7 @ │ │ │ │ + eoreq sl, lr, ip, ror #17 │ │ │ │ + muleq r4, r9, r2 │ │ │ │ + eorseq sp, r0, ip, lsl #12 │ │ │ │ + eoreq pc, sp, ip, lsl #14 │ │ │ │ + eoreq sl, lr, r4, asr #17 │ │ │ │ + andeq r8, r4, r1, lsl #5 │ │ │ │ + eorseq sp, r0, r0, ror #11 │ │ │ │ + eoreq pc, sp, r0, ror #13 │ │ │ │ @ instruction: 0x002ea8b0 │ │ │ │ - muleq r4, r1, r2 │ │ │ │ - eorseq sp, r0, r4, asr #11 │ │ │ │ - eoreq pc, sp, r4, asr #13 │ │ │ │ - mlaeq lr, r4, r8, sl │ │ │ │ - muleq r4, r7, r2 │ │ │ │ - mlaseq r0, ip, r5, sp │ │ │ │ - mlaeq sp, ip, r6, pc @ │ │ │ │ - eoreq sl, lr, r0, ror #16 │ │ │ │ - muleq r4, r6, r2 │ │ │ │ - eorseq sp, r0, r4, ror r5 │ │ │ │ - eoreq pc, sp, r4, ror r6 @ │ │ │ │ - eoreq sl, lr, ip, lsr #16 │ │ │ │ - muleq r4, r5, r2 │ │ │ │ - eorseq sp, r0, ip, asr #10 │ │ │ │ - eoreq pc, sp, ip, asr #12 │ │ │ │ - eoreq sl, lr, r4, lsl #16 │ │ │ │ - muleq r4, r0, r2 │ │ │ │ - eorseq sp, r0, r4, lsr #10 │ │ │ │ - eoreq pc, sp, r4, lsr #12 │ │ │ │ - ldrdeq sl, [lr], -ip @ │ │ │ │ - andeq r8, r4, r8, ror r2 │ │ │ │ - @ instruction: 0x0030d4f8 │ │ │ │ - strdeq pc, [sp], -r8 @ │ │ │ │ - eoreq sl, lr, r8, asr #15 │ │ │ │ - andeq r8, r4, sl, ror r2 │ │ │ │ - @ instruction: 0x003094dc │ │ │ │ - strdeq pc, [sp], -ip @ │ │ │ │ - eoreq pc, sp, r8, lsr #14 │ │ │ │ - eorseq sp, r0, r8, lsr #9 │ │ │ │ - eoreq pc, sp, r8, lsr #11 │ │ │ │ - eoreq sl, lr, ip, ror #14 │ │ │ │ - andeq r8, r4, r9, ror r2 │ │ │ │ - mlaseq r0, r0, r4, r9 │ │ │ │ - eoreq pc, sp, ip, ror #12 │ │ │ │ - mlaeq lr, r4, r7, r2 │ │ │ │ + andeq r8, r4, r3, lsl #5 │ │ │ │ + eorseq r9, r0, r4, asr #11 │ │ │ │ + eoreq pc, sp, r4, ror #15 │ │ │ │ + eoreq pc, sp, r0, lsl r8 @ │ │ │ │ + mlaseq r0, r0, r5, sp │ │ │ │ + mlaeq sp, r0, r6, pc @ │ │ │ │ + eoreq sl, lr, r4, asr r8 │ │ │ │ + andeq r8, r4, r2, lsl #5 │ │ │ │ + eorseq r9, r0, r8, ror r5 │ │ │ │ + eoreq pc, sp, r4, asr r7 @ │ │ │ │ + eoreq r2, lr, ip, ror r8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 00115de8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -204639,18 +204639,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0033ecfc │ │ │ │ @ instruction: 0x0032a1d8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r9, lr, ip, ror #12 │ │ │ │ + eoreq r9, lr, r4, asr r7 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sl, lr, r4, lsl #12 │ │ │ │ - eoreq r9, lr, ip, lsl #9 │ │ │ │ + eoreq sl, lr, ip, ror #13 │ │ │ │ + eoreq r9, lr, r4, ror r5 │ │ │ │ │ │ │ │ 00115ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ @@ -204706,20 +204706,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 115f08 │ │ │ │ eorseq sl, r2, r0, lsr r1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - eoreq sl, lr, r4, lsr #8 │ │ │ │ - eoreq fp, lr, r0, lsl r0 │ │ │ │ - strdeq sl, [lr], -r8 @ │ │ │ │ - @ instruction: 0x002e93b0 │ │ │ │ - eoreq sl, lr, r8, asr #17 │ │ │ │ - eoreq r9, lr, r0, lsl #7 │ │ │ │ + eoreq sl, lr, ip, lsl #10 │ │ │ │ + strdeq fp, [lr], -r8 @ │ │ │ │ + eoreq sl, lr, r0, ror #19 │ │ │ │ + mlaeq lr, r8, r4, r9 │ │ │ │ + @ instruction: 0x002ea9b0 │ │ │ │ + eoreq r9, lr, r8, ror #8 │ │ │ │ │ │ │ │ 00115fb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 11605c │ │ │ │ @@ -205587,88 +205587,88 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ eorseq r9, r2, ip, ror #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r2, r4, asr pc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x002e93b4 │ │ │ │ - @ instruction: 0x002e91bc │ │ │ │ + mlaeq lr, ip, r4, r9 │ │ │ │ + eoreq r9, lr, r4, lsr #5 │ │ │ │ andeq r0, r0, r9, lsr #7 │ │ │ │ mlaseq r2, ip, lr, r9 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r9, lr, r4, lsr #6 │ │ │ │ - eoreq r9, lr, ip, lsr #2 │ │ │ │ + eoreq r9, lr, ip, lsl #8 │ │ │ │ + eoreq r9, lr, r4, lsl r2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq sl, lr, r4, lsr #22 │ │ │ │ - eoreq r9, lr, r0, lsr r0 │ │ │ │ - eoreq r8, lr, r8, lsr lr │ │ │ │ - eoreq r8, lr, ip, asr #31 │ │ │ │ - ldrdeq r8, [lr], -r4 @ │ │ │ │ - @ instruction: 0x000003b2 │ │ │ │ - mlaeq lr, r0, pc, r8 @ │ │ │ │ - eoreq r9, lr, ip, lsl #28 │ │ │ │ + eoreq sl, lr, ip, lsl #24 │ │ │ │ eoreq r9, lr, r8, lsl r1 │ │ │ │ - mlaeq lr, r8, sp, r8 │ │ │ │ + eoreq r8, lr, r0, lsr #30 │ │ │ │ + strheq r9, [lr], -r4 @ │ │ │ │ + @ instruction: 0x002e8ebc │ │ │ │ + @ instruction: 0x000003b2 │ │ │ │ + eoreq r9, lr, r8, ror r0 │ │ │ │ + strdeq r9, [lr], -r4 @ │ │ │ │ + eoreq r9, lr, r0, lsl #4 │ │ │ │ + eoreq r8, lr, r0, lsl #29 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r9, lr, ip, asr #26 │ │ │ │ - eoreq sl, lr, r8, ror #17 │ │ │ │ - eoreq r8, lr, r8, asr ip │ │ │ │ - eoreq r8, lr, r0, asr lr │ │ │ │ - mlaeq lr, r4, sp, r8 │ │ │ │ - mlaeq lr, ip, fp, r8 │ │ │ │ + eoreq r9, lr, r4, lsr lr │ │ │ │ + ldrdeq sl, [lr], -r0 @ │ │ │ │ + eoreq r8, lr, r0, asr #26 │ │ │ │ + eoreq r8, lr, r8, lsr pc │ │ │ │ + eoreq r8, lr, ip, ror lr │ │ │ │ + eoreq r8, lr, r4, lsl #25 │ │ │ │ andeq r0, r0, sp, lsr #7 │ │ │ │ andeq r0, r0, sl, lsr #7 │ │ │ │ - strdeq sl, [lr], -ip @ │ │ │ │ - eoreq sl, lr, r4, ror #12 │ │ │ │ - eoreq r8, lr, ip, asr #23 │ │ │ │ - ldrdeq r8, [lr], -r4 @ │ │ │ │ - eoreq sl, lr, r0, lsr r6 │ │ │ │ - eoreq r8, lr, r8, asr fp │ │ │ │ - eoreq r8, lr, r0, ror #18 │ │ │ │ - eoreq sl, lr, r8, lsr r2 │ │ │ │ - eoreq sl, lr, r0, lsr #11 │ │ │ │ - eoreq r8, lr, r8, lsl #22 │ │ │ │ - eoreq r8, lr, r0, lsl r9 │ │ │ │ - strdeq ip, [lr], -r4 @ │ │ │ │ - eoreq sl, lr, r0, ror #10 │ │ │ │ - eoreq r8, lr, r8, asr #21 │ │ │ │ - ldrdeq r8, [lr], -r0 @ │ │ │ │ - eoreq ip, lr, r4, lsr #5 │ │ │ │ - eoreq sl, lr, r0, lsl r5 │ │ │ │ - eoreq r8, lr, r8, ror sl │ │ │ │ - eoreq r8, lr, r0, lsl #17 │ │ │ │ - eoreq r8, lr, r0, asr sl │ │ │ │ - eoreq r8, lr, r8, asr r8 │ │ │ │ - mlaeq lr, ip, r4, sl │ │ │ │ - eoreq r8, lr, r4, asr #19 │ │ │ │ - eoreq r8, lr, ip, asr #15 │ │ │ │ - mlaeq lr, ip, r9, r8 │ │ │ │ + eoreq sl, lr, r4, ror #7 │ │ │ │ + eoreq sl, lr, ip, asr #14 │ │ │ │ + @ instruction: 0x002e8cb4 │ │ │ │ + @ instruction: 0x002e8abc │ │ │ │ + eoreq sl, lr, r8, lsl r7 │ │ │ │ + eoreq r8, lr, r0, asr #24 │ │ │ │ + eoreq r8, lr, r8, asr #20 │ │ │ │ + eoreq sl, lr, r0, lsr #6 │ │ │ │ + eoreq sl, lr, r8, lsl #13 │ │ │ │ + strdeq r8, [lr], -r0 @ │ │ │ │ + strdeq r8, [lr], -r8 @ │ │ │ │ + ldrdeq ip, [lr], -ip @ │ │ │ │ + eoreq sl, lr, r8, asr #12 │ │ │ │ + @ instruction: 0x002e8bb0 │ │ │ │ + @ instruction: 0x002e89b8 │ │ │ │ + eoreq ip, lr, ip, lsl #7 │ │ │ │ + strdeq sl, [lr], -r8 @ │ │ │ │ + eoreq r8, lr, r0, ror #22 │ │ │ │ + eoreq r8, lr, r8, ror #18 │ │ │ │ + eoreq r8, lr, r8, lsr fp │ │ │ │ + eoreq r8, lr, r0, asr #18 │ │ │ │ + eoreq sl, lr, r4, lsl #11 │ │ │ │ + eoreq r8, lr, ip, lsr #21 │ │ │ │ + @ instruction: 0x002e88b4 │ │ │ │ + eoreq r8, lr, r4, lsl #21 │ │ │ │ + eoreq r8, lr, r8, lsl #17 │ │ │ │ + eoreq r8, lr, r0, lsr sl │ │ │ │ + eoreq r8, lr, r8, lsr r8 │ │ │ │ + strdeq r8, [lr], -r8 @ │ │ │ │ + eoreq r8, lr, r0, lsl #16 │ │ │ │ + mlaeq lr, r8, r9, r8 │ │ │ │ eoreq r8, lr, r0, lsr #15 │ │ │ │ - eoreq r8, lr, r8, asr #18 │ │ │ │ - eoreq r8, lr, r0, asr r7 │ │ │ │ - eoreq r8, lr, r0, lsl r9 │ │ │ │ - eoreq r8, lr, r8, lsl r7 │ │ │ │ - @ instruction: 0x002e88b0 │ │ │ │ - @ instruction: 0x002e86b8 │ │ │ │ - eoreq r8, lr, r4, lsl #17 │ │ │ │ - eoreq r8, lr, ip, lsl #13 │ │ │ │ - mlaseq r0, r8, r4, ip │ │ │ │ - mlaeq sp, r8, r5, lr │ │ │ │ - ldrdeq r9, [lr], -r0 @ │ │ │ │ - andeq sl, r4, fp, lsl #17 │ │ │ │ - eorseq r8, r0, ip, ror r4 │ │ │ │ - eoreq lr, sp, r8, asr r6 │ │ │ │ - eoreq r1, lr, r0, lsl #15 │ │ │ │ + eoreq r8, lr, ip, ror #18 │ │ │ │ + eoreq r8, lr, r4, ror r7 │ │ │ │ + eorseq ip, r0, r0, lsl #11 │ │ │ │ + eoreq lr, sp, r0, lsl #13 │ │ │ │ + @ instruction: 0x002e91b8 │ │ │ │ + muleq r4, r4, r8 │ │ │ │ + eorseq r8, r0, r4, ror #10 │ │ │ │ + eoreq lr, sp, r0, asr #14 │ │ │ │ + eoreq r1, lr, r8, ror #16 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r8, r0, r8, asr r4 │ │ │ │ - eoreq lr, sp, r8, ror r6 │ │ │ │ - eoreq lr, sp, r4, lsr #13 │ │ │ │ + eorseq r8, r0, r0, asr #10 │ │ │ │ + eoreq lr, sp, r0, ror #14 │ │ │ │ + eoreq lr, sp, ip, lsl #15 │ │ │ │ │ │ │ │ 00116e78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #172] @ 116f3c │ │ │ │ @@ -205781,18 +205781,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r3, r4, asr fp │ │ │ │ eorseq r9, r2, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ - eoreq r8, lr, ip, ror #12 │ │ │ │ + eoreq r8, lr, r4, asr r7 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - strdeq r9, [lr], -ip @ │ │ │ │ - eoreq r8, lr, r4, ror #5 │ │ │ │ + eoreq r9, lr, r4, ror #9 │ │ │ │ + eoreq r8, lr, ip, asr #7 │ │ │ │ │ │ │ │ 00117050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ 117090 │ │ │ │ @@ -205876,18 +205876,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r8, r2, r4, lsr pc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r3, r4, lsr #20 │ │ │ │ eorseq r8, r2, r0, lsl #30 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ eorseq r8, r2, r8, asr #29 │ │ │ │ - eoreq r8, lr, r0, lsl r5 │ │ │ │ + strdeq r8, [lr], -r8 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r9, lr, ip, lsr #5 │ │ │ │ - eoreq r8, lr, r8, lsl #3 │ │ │ │ + mlaeq lr, r4, r3, r9 │ │ │ │ + eoreq r8, lr, r0, ror r2 │ │ │ │ │ │ │ │ 001171bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -206035,18 +206035,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r8, r2, ip, ror #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0033d7d8 │ │ │ │ mlaseq r2, r8, ip, r8 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ eorseq r8, r2, ip, asr ip │ │ │ │ - eoreq r8, lr, r4, lsr #5 │ │ │ │ + eoreq r8, lr, ip, lsl #7 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r9, lr, r8, asr #32 │ │ │ │ - eoreq r7, lr, ip, lsl pc │ │ │ │ + eoreq r9, lr, r0, lsr r1 │ │ │ │ + eoreq r8, lr, r4 │ │ │ │ │ │ │ │ 00117428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1460] @ 1179f4 │ │ │ │ @@ -206422,61 +206422,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq r8, r2, r0, lsl #20 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r8, lr, r4, ror #27 │ │ │ │ - eorseq fp, r0, ip, lsr #21 │ │ │ │ - @ instruction: 0x002ddbb0 │ │ │ │ - eoreq sp, sp, r4, ror #23 │ │ │ │ - muleq r4, ip, sl │ │ │ │ - @ instruction: 0x0030b8fc │ │ │ │ - eoreq sp, sp, r0, lsl #20 │ │ │ │ - ldrdeq r8, [lr], -r0 @ │ │ │ │ - muleq r4, pc, sl @ │ │ │ │ - @ instruction: 0x0030b8d8 │ │ │ │ - ldrdeq sp, [sp], -ip @ │ │ │ │ - eoreq r8, lr, r0, lsr #23 │ │ │ │ - muleq r4, lr, sl │ │ │ │ - @ instruction: 0x0030b8b4 │ │ │ │ - @ instruction: 0x002dd9b8 │ │ │ │ - eoreq r8, lr, r8, lsl #23 │ │ │ │ - andeq sl, r4, r4, lsr #21 │ │ │ │ - mlaseq r0, r0, r8, fp │ │ │ │ - mlaeq sp, r4, r9, sp │ │ │ │ - eoreq r8, lr, r8, asr fp │ │ │ │ - andeq sl, r4, r3, lsr #21 │ │ │ │ - eorseq fp, r0, ip, ror #16 │ │ │ │ - eoreq sp, sp, r0, ror r9 │ │ │ │ - eoreq r8, lr, r8, lsr #22 │ │ │ │ - andeq sl, r4, r2, lsr #21 │ │ │ │ - eorseq fp, r0, r8, asr #16 │ │ │ │ - eoreq sp, sp, ip, asr #18 │ │ │ │ - eoreq r8, lr, r4, lsl #22 │ │ │ │ - muleq r4, sp, sl │ │ │ │ - eorseq fp, r0, r4, lsr #16 │ │ │ │ - eoreq sp, sp, r8, lsr #18 │ │ │ │ - eoreq r8, lr, r0, ror #21 │ │ │ │ - andeq sl, r4, r5, lsl #21 │ │ │ │ - @ instruction: 0x0030b7fc │ │ │ │ - eoreq sp, sp, r0, lsl #18 │ │ │ │ - ldrdeq r8, [lr], -r0 @ │ │ │ │ - andeq sl, r4, r7, lsl #21 │ │ │ │ - eorseq r7, r0, r4, ror #15 │ │ │ │ - eoreq sp, sp, r4, lsl #20 │ │ │ │ - eoreq sp, sp, r0, lsr sl │ │ │ │ - @ instruction: 0x0030b7b0 │ │ │ │ - @ instruction: 0x002dd8b4 │ │ │ │ - eoreq r8, lr, r8, ror sl │ │ │ │ - andeq sl, r4, r6, lsl #21 │ │ │ │ - mlaseq r0, ip, r7, r7 │ │ │ │ - eoreq sp, sp, r8, ror r9 │ │ │ │ - eoreq r0, lr, r0, lsr #21 │ │ │ │ + eoreq r8, lr, ip, asr #29 │ │ │ │ + mlaseq r0, r4, fp, fp │ │ │ │ + mlaeq sp, r8, ip, sp │ │ │ │ + eoreq sp, sp, ip, asr #25 │ │ │ │ + andeq sl, r4, r5, lsr #21 │ │ │ │ + eorseq fp, r0, r4, ror #19 │ │ │ │ + eoreq sp, sp, r8, ror #21 │ │ │ │ + @ instruction: 0x002e8cb8 │ │ │ │ + andeq sl, r4, r8, lsr #21 │ │ │ │ + eorseq fp, r0, r0, asr #19 │ │ │ │ + eoreq sp, sp, r4, asr #21 │ │ │ │ + eoreq r8, lr, r8, lsl #25 │ │ │ │ + andeq sl, r4, r7, lsr #21 │ │ │ │ + mlaseq r0, ip, r9, fp │ │ │ │ + eoreq sp, sp, r0, lsr #21 │ │ │ │ + eoreq r8, lr, r0, ror ip │ │ │ │ + andeq sl, r4, sp, lsr #21 │ │ │ │ + eorseq fp, r0, r8, ror r9 │ │ │ │ + eoreq sp, sp, ip, ror sl │ │ │ │ + eoreq r8, lr, r0, asr #24 │ │ │ │ + andeq sl, r4, ip, lsr #21 │ │ │ │ + eorseq fp, r0, r4, asr r9 │ │ │ │ + eoreq sp, sp, r8, asr sl │ │ │ │ + eoreq r8, lr, r0, lsl ip │ │ │ │ + andeq sl, r4, fp, lsr #21 │ │ │ │ + eorseq fp, r0, r0, lsr r9 │ │ │ │ + eoreq sp, sp, r4, lsr sl │ │ │ │ + eoreq r8, lr, ip, ror #23 │ │ │ │ + andeq sl, r4, r6, lsr #21 │ │ │ │ + eorseq fp, r0, ip, lsl #18 │ │ │ │ + eoreq sp, sp, r0, lsl sl │ │ │ │ + eoreq r8, lr, r8, asr #23 │ │ │ │ + andeq sl, r4, lr, lsl #21 │ │ │ │ + eorseq fp, r0, r4, ror #17 │ │ │ │ + eoreq sp, sp, r8, ror #19 │ │ │ │ + @ instruction: 0x002e8bb8 │ │ │ │ + muleq r4, r0, sl │ │ │ │ + eorseq r7, r0, ip, asr #17 │ │ │ │ + eoreq sp, sp, ip, ror #21 │ │ │ │ + eoreq sp, sp, r8, lsl fp │ │ │ │ + mlaseq r0, r8, r8, fp │ │ │ │ + mlaeq sp, ip, r9, sp │ │ │ │ + eoreq r8, lr, r0, ror #22 │ │ │ │ + andeq sl, r4, pc, lsl #21 │ │ │ │ + eorseq r7, r0, r4, lsl #17 │ │ │ │ + eoreq sp, sp, r0, ror #20 │ │ │ │ + eoreq r0, lr, r8, lsl #23 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 00117adc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -206517,18 +206517,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r3, r8 │ │ │ │ eorseq r8, r2, r0, ror #9 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ - eoreq r7, lr, ip, lsl fp │ │ │ │ + eoreq r7, lr, r4, lsl #24 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r8, lr, ip, lsl #18 │ │ │ │ - mlaeq lr, r4, r7, r7 │ │ │ │ + strdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r7, lr, ip, ror r8 │ │ │ │ │ │ │ │ 00117ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr lr, [pc, #4064] @ 118b98 │ │ │ │ @@ -207552,117 +207552,117 @@ │ │ │ │ eorseq r8, r2, r0, asr #8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r2, ip, lsl r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ - eoreq r8, lr, r8, asr ip │ │ │ │ - eoreq r8, lr, r8, ror #24 │ │ │ │ + eoreq r8, lr, r0, asr #26 │ │ │ │ + eoreq r8, lr, r0, asr sp │ │ │ │ eorseq r7, r2, ip, lsr #24 │ │ │ │ - eoreq r8, lr, r4, ror #23 │ │ │ │ - strdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r8, lr, ip, asr #25 │ │ │ │ + ldrdeq r8, [lr], -ip @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eoreq r8, lr, r4, ror #20 │ │ │ │ - eoreq r8, lr, r4, ror sl │ │ │ │ - eoreq r8, lr, ip, lsr sl │ │ │ │ - eoreq r8, lr, ip, asr #20 │ │ │ │ - eoreq r8, lr, ip, lsl #20 │ │ │ │ - eoreq r8, lr, ip, lsl sl │ │ │ │ - eoreq r8, lr, r4, ror #19 │ │ │ │ - strdeq r8, [lr], -r0 @ │ │ │ │ - eoreq r8, lr, ip, lsr #19 │ │ │ │ - @ instruction: 0x002e89bc │ │ │ │ - eoreq r8, lr, r8, ror r9 │ │ │ │ - eoreq r8, lr, r8, lsl #19 │ │ │ │ - eoreq r8, lr, r0, asr #18 │ │ │ │ - eoreq r8, lr, r0, asr r9 │ │ │ │ - eoreq r8, lr, r0, lsl r9 │ │ │ │ - eoreq r8, lr, r0, lsr #18 │ │ │ │ - eoreq r8, lr, r8, ror #17 │ │ │ │ - strdeq r8, [lr], -r8 @ │ │ │ │ - eoreq r8, lr, r4, lsl #17 │ │ │ │ - mlaeq lr, r4, r8, r8 │ │ │ │ - eoreq r8, lr, ip, lsl r8 │ │ │ │ - eoreq r8, lr, ip, lsr #16 │ │ │ │ + eoreq r8, lr, ip, asr #22 │ │ │ │ + eoreq r8, lr, ip, asr fp │ │ │ │ + eoreq r8, lr, r4, lsr #22 │ │ │ │ + eoreq r8, lr, r4, lsr fp │ │ │ │ + strdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r8, lr, r4, lsl #22 │ │ │ │ + eoreq r8, lr, ip, asr #21 │ │ │ │ + ldrdeq r8, [lr], -r8 @ │ │ │ │ + mlaeq lr, r4, sl, r8 │ │ │ │ + eoreq r8, lr, r4, lsr #21 │ │ │ │ + eoreq r8, lr, r0, ror #20 │ │ │ │ + eoreq r8, lr, r0, ror sl │ │ │ │ + eoreq r8, lr, r8, lsr #20 │ │ │ │ + eoreq r8, lr, r8, lsr sl │ │ │ │ strdeq r8, [lr], -r8 @ │ │ │ │ - eoreq r8, lr, r4, lsl #16 │ │ │ │ - eoreq r8, lr, ip, asr r7 │ │ │ │ - eoreq r8, lr, ip, ror #14 │ │ │ │ - eoreq r8, lr, r0, lsr r7 │ │ │ │ - eoreq r8, lr, r0, asr #14 │ │ │ │ - eoreq r8, lr, r4, lsr r7 │ │ │ │ - eoreq r8, lr, ip, ror #13 │ │ │ │ - strdeq r8, [lr], -ip @ │ │ │ │ - eoreq r8, lr, r0, lsr #14 │ │ │ │ + eoreq r8, lr, r8, lsl #20 │ │ │ │ ldrdeq r8, [lr], -r0 @ │ │ │ │ - eoreq r8, lr, r0, ror #13 │ │ │ │ + eoreq r8, lr, r0, ror #19 │ │ │ │ + eoreq r8, lr, ip, ror #18 │ │ │ │ + eoreq r8, lr, ip, ror r9 │ │ │ │ + eoreq r8, lr, r4, lsl #18 │ │ │ │ + eoreq r8, lr, r4, lsl r9 │ │ │ │ + eoreq r8, lr, r0, ror #17 │ │ │ │ + eoreq r8, lr, ip, ror #17 │ │ │ │ + eoreq r8, lr, r4, asr #16 │ │ │ │ + eoreq r8, lr, r4, asr r8 │ │ │ │ + eoreq r8, lr, r8, lsl r8 │ │ │ │ + eoreq r8, lr, r8, lsr #16 │ │ │ │ + eoreq r8, lr, ip, lsl r8 │ │ │ │ ldrdeq r8, [lr], -r4 @ │ │ │ │ - eoreq r8, lr, ip, lsl #13 │ │ │ │ - mlaeq lr, ip, r6, r8 │ │ │ │ - ldrdeq r8, [lr], -ip @ │ │ │ │ - eoreq r8, lr, r8, ror #12 │ │ │ │ - eoreq r8, lr, r8, ror r6 │ │ │ │ + eoreq r8, lr, r4, ror #15 │ │ │ │ + eoreq r8, lr, r8, lsl #16 │ │ │ │ + @ instruction: 0x002e87b8 │ │ │ │ + eoreq r8, lr, r8, asr #15 │ │ │ │ + @ instruction: 0x002e87bc │ │ │ │ + eoreq r8, lr, r4, ror r7 │ │ │ │ + eoreq r8, lr, r4, lsl #15 │ │ │ │ + eoreq r8, lr, r4, asr #15 │ │ │ │ + eoreq r8, lr, r0, asr r7 │ │ │ │ + eoreq r8, lr, r0, ror #14 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r8, lr, r0, lsl r6 │ │ │ │ - eoreq r8, lr, r8, asr #11 │ │ │ │ - ldrdeq r8, [lr], -r8 @ │ │ │ │ - strdeq r8, [lr], -ip @ │ │ │ │ - eoreq r8, lr, ip, lsr #11 │ │ │ │ - @ instruction: 0x002e85bc │ │ │ │ - eoreq r8, lr, r0, ror r5 │ │ │ │ - eoreq r8, lr, r0, lsl #11 │ │ │ │ - eoreq r8, lr, r0, asr r5 │ │ │ │ - eoreq r8, lr, r0, ror #10 │ │ │ │ - eoreq r8, lr, r0, asr #10 │ │ │ │ strdeq r8, [lr], -r8 @ │ │ │ │ - eoreq r8, lr, r8, lsl #10 │ │ │ │ + @ instruction: 0x002e86b0 │ │ │ │ + eoreq r8, lr, r0, asr #13 │ │ │ │ + eoreq r8, lr, r4, ror #13 │ │ │ │ + mlaeq lr, r4, r6, r8 │ │ │ │ + eoreq r8, lr, r4, lsr #13 │ │ │ │ + eoreq r8, lr, r8, asr r6 │ │ │ │ + eoreq r8, lr, r8, ror #12 │ │ │ │ + eoreq r8, lr, r8, lsr r6 │ │ │ │ + eoreq r8, lr, r8, asr #12 │ │ │ │ + eoreq r8, lr, r8, lsr #12 │ │ │ │ + eoreq r8, lr, r0, ror #11 │ │ │ │ + strdeq r8, [lr], -r0 @ │ │ │ │ + eoreq r8, lr, r0, lsr r6 │ │ │ │ + eoreq r8, lr, r4, asr #11 │ │ │ │ + ldrdeq r8, [lr], -r4 @ │ │ │ │ + mlaeq lr, ip, r5, r8 │ │ │ │ + eoreq r8, lr, r8, lsr #11 │ │ │ │ + eoreq r8, lr, ip, ror r5 │ │ │ │ + eoreq r8, lr, ip, lsl #11 │ │ │ │ eoreq r8, lr, r8, asr #10 │ │ │ │ - ldrdeq r8, [lr], -ip @ │ │ │ │ - eoreq r8, lr, ip, ror #9 │ │ │ │ - @ instruction: 0x002e84b4 │ │ │ │ - eoreq r8, lr, r0, asr #9 │ │ │ │ - mlaeq lr, r4, r4, r8 │ │ │ │ - eoreq r8, lr, r4, lsr #9 │ │ │ │ - eoreq r8, lr, r0, ror #8 │ │ │ │ - eoreq r8, lr, r0, ror r4 │ │ │ │ - eoreq r8, lr, ip, lsl #5 │ │ │ │ - mlaeq lr, ip, r2, r8 │ │ │ │ - eoreq r8, lr, r4, ror #4 │ │ │ │ - eoreq r8, lr, r4, ror r2 │ │ │ │ - eoreq r8, lr, ip, lsr r2 │ │ │ │ - eoreq r8, lr, r8, asr #4 │ │ │ │ - eoreq r8, lr, ip, ror #3 │ │ │ │ - strdeq r8, [lr], -ip @ │ │ │ │ - @ instruction: 0x002e81b8 │ │ │ │ - eoreq r8, lr, r4, asr #3 │ │ │ │ - eoreq r8, lr, ip, lsl #2 │ │ │ │ - eoreq r8, lr, r4, lsr #2 │ │ │ │ - eoreq r8, lr, r4, lsr r1 │ │ │ │ - eoreq r8, lr, ip, asr r0 │ │ │ │ - eoreq r8, lr, r4, ror r0 │ │ │ │ - eoreq r8, lr, r4, lsl #1 │ │ │ │ + eoreq r8, lr, r8, asr r5 │ │ │ │ + eoreq r8, lr, r4, ror r3 │ │ │ │ + eoreq r8, lr, r4, lsl #7 │ │ │ │ + eoreq r8, lr, ip, asr #6 │ │ │ │ + eoreq r8, lr, ip, asr r3 │ │ │ │ + eoreq r8, lr, r4, lsr #6 │ │ │ │ + eoreq r8, lr, r0, lsr r3 │ │ │ │ + ldrdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r8, lr, r4, ror #5 │ │ │ │ + eoreq r8, lr, r0, lsr #5 │ │ │ │ + eoreq r8, lr, ip, lsr #5 │ │ │ │ + strdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r8, lr, ip, lsl #4 │ │ │ │ + eoreq r8, lr, ip, lsl r2 │ │ │ │ + eoreq r8, lr, r4, asr #2 │ │ │ │ + eoreq r8, lr, ip, asr r1 │ │ │ │ + eoreq r8, lr, ip, ror #2 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq r7, lr, ip, lsr #31 │ │ │ │ + mlaeq lr, r4, r0, r8 │ │ │ │ + mlaeq lr, r0, r0, r8 │ │ │ │ + eoreq r8, lr, r0, lsr #1 │ │ │ │ + eoreq r8, lr, r4, rrx │ │ │ │ + eoreq r8, lr, r4, ror r0 │ │ │ │ eoreq r7, lr, r8, lsr #31 │ │ │ │ @ instruction: 0x002e7fb8 │ │ │ │ - eoreq r7, lr, ip, ror pc │ │ │ │ - eoreq r7, lr, ip, lsl #31 │ │ │ │ - eoreq r7, lr, r0, asr #29 │ │ │ │ - ldrdeq r7, [lr], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq r7, lr, r8, lsl lr │ │ │ │ - eoreq r7, lr, r8, lsr #28 │ │ │ │ + eoreq r7, lr, r0, lsl #30 │ │ │ │ + eoreq r7, lr, r0, lsl pc │ │ │ │ andeq r0, r0, r8, asr sl │ │ │ │ - strdeq r7, [lr], -r0 @ │ │ │ │ - eoreq r7, lr, r0, lsl #28 │ │ │ │ - eorseq r9, r0, ip, lsr lr │ │ │ │ - eoreq fp, sp, r0, asr #30 │ │ │ │ - eoreq r6, lr, ip, asr #25 │ │ │ │ - andeq fp, r4, fp, asr #14 │ │ │ │ + ldrdeq r7, [lr], -r8 @ │ │ │ │ + eoreq r7, lr, r8, ror #29 │ │ │ │ + eorseq r9, r0, r4, lsr #30 │ │ │ │ + eoreq ip, sp, r8, lsr #32 │ │ │ │ + @ instruction: 0x002e6db4 │ │ │ │ + andeq fp, r4, r4, asr r7 │ │ │ │ ldr r1, [pc, #-144] @ 118cc8 │ │ │ │ ldr r0, [pc, #-144] @ 118ccc │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ bl b6f00 │ │ │ │ @@ -208844,82 +208844,82 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #880 @ 0x370 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r2, r0, ror #23 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r7, lr, r8, ror r8 │ │ │ │ - eoreq r7, lr, r8, lsr #16 │ │ │ │ - eoreq r7, lr, ip, ror r7 │ │ │ │ - eoreq r7, lr, r0, lsr r7 │ │ │ │ - strdeq r7, [lr], -ip @ │ │ │ │ - @ instruction: 0x002e76b0 │ │ │ │ - @ instruction: 0x002e76b4 │ │ │ │ - eoreq r7, lr, r8, ror #12 │ │ │ │ - mlaeq lr, r0, r6, r7 │ │ │ │ - eoreq r7, lr, r4, asr #12 │ │ │ │ - eoreq r7, lr, r8, ror #12 │ │ │ │ + eoreq r7, lr, r0, ror #18 │ │ │ │ + eoreq r7, lr, r0, lsl r9 │ │ │ │ + eoreq r7, lr, r4, ror #16 │ │ │ │ + eoreq r7, lr, r8, lsl r8 │ │ │ │ + eoreq r7, lr, r4, ror #15 │ │ │ │ + mlaeq lr, r8, r7, r7 │ │ │ │ + mlaeq lr, ip, r7, r7 │ │ │ │ + eoreq r7, lr, r0, asr r7 │ │ │ │ + eoreq r7, lr, r8, ror r7 │ │ │ │ + eoreq r7, lr, ip, lsr #14 │ │ │ │ + eoreq r7, lr, r0, asr r7 │ │ │ │ + eoreq r7, lr, r4, lsl #14 │ │ │ │ + eoreq r7, lr, ip, lsr #14 │ │ │ │ + eoreq r7, lr, r0, ror #13 │ │ │ │ + eoreq r7, lr, ip, ror #13 │ │ │ │ + eoreq r7, lr, r0, lsl #14 │ │ │ │ + ldrdeq r7, [lr], -r4 @ │ │ │ │ + eoreq r7, lr, r0, lsr #13 │ │ │ │ + eoreq r7, lr, ip, asr #13 │ │ │ │ + eoreq r7, lr, r0, lsl #13 │ │ │ │ + eoreq r7, lr, r4, lsr #13 │ │ │ │ + eoreq r7, lr, r8, asr r6 │ │ │ │ + eoreq r7, lr, r4, lsr r6 │ │ │ │ eoreq r7, lr, ip, lsl r6 │ │ │ │ - eoreq r7, lr, r4, asr #12 │ │ │ │ - strdeq r7, [lr], -r8 @ │ │ │ │ - eoreq r7, lr, r4, lsl #12 │ │ │ │ - eoreq r7, lr, r8, lsl r6 │ │ │ │ - eoreq r7, lr, ip, ror #11 │ │ │ │ - @ instruction: 0x002e75b8 │ │ │ │ - eoreq r7, lr, r4, ror #11 │ │ │ │ - mlaeq lr, r8, r5, r7 │ │ │ │ - @ instruction: 0x002e75bc │ │ │ │ - eoreq r7, lr, r0, ror r5 │ │ │ │ - eoreq r7, lr, ip, asr #10 │ │ │ │ - eoreq r7, lr, r4, lsr r5 │ │ │ │ - eorseq r3, r0, r8, lsl fp │ │ │ │ - eoreq r7, lr, r0, lsl #10 │ │ │ │ - eoreq r7, lr, r4, lsl r5 │ │ │ │ - eoreq r7, lr, r8, asr #9 │ │ │ │ + eorseq r3, r0, r0, lsl #24 │ │ │ │ + eoreq r7, lr, r8, ror #11 │ │ │ │ + strdeq r7, [lr], -ip @ │ │ │ │ + @ instruction: 0x002e75b0 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - @ instruction: 0x002e73bc │ │ │ │ - eoreq r7, lr, r0, lsr r4 │ │ │ │ - eoreq r7, lr, r4, ror #7 │ │ │ │ - eoreq r7, lr, r4, lsl #6 │ │ │ │ - eoreq r7, lr, r8, ror r3 │ │ │ │ - eoreq r7, lr, ip, lsr #6 │ │ │ │ - eoreq r7, lr, ip, asr #4 │ │ │ │ - eoreq r7, lr, r4, lsr #5 │ │ │ │ - eoreq r7, lr, r8, asr r2 │ │ │ │ - eoreq r7, lr, r4, ror #4 │ │ │ │ - eoreq r7, lr, ip, asr #4 │ │ │ │ - eoreq r7, lr, r0, lsl #5 │ │ │ │ - eoreq r7, lr, r8, lsl r2 │ │ │ │ - eoreq r7, lr, ip, ror #2 │ │ │ │ - eoreq r7, lr, r0, lsr #2 │ │ │ │ - eorseq r9, r0, r0, ror r2 │ │ │ │ - eoreq fp, sp, r4, ror r3 │ │ │ │ - eoreq fp, sp, r4, lsr r4 │ │ │ │ - andeq sp, r4, r4, ror #1 │ │ │ │ - eorseq r9, r0, ip, asr #4 │ │ │ │ - eoreq fp, sp, r0, asr r3 │ │ │ │ - eoreq fp, sp, r0, lsl r4 │ │ │ │ - andeq sp, r4, sp, lsl #1 │ │ │ │ - eorseq r9, r0, r8, lsr #4 │ │ │ │ - eoreq fp, sp, ip, lsr #6 │ │ │ │ - eoreq fp, sp, ip, ror #7 │ │ │ │ - andeq sp, r4, sp, asr #1 │ │ │ │ - eorseq r9, r0, r4, lsl #4 │ │ │ │ - eoreq fp, sp, r8, lsl #6 │ │ │ │ - eoreq fp, sp, r8, asr #7 │ │ │ │ - andeq sp, r4, r2, asr #1 │ │ │ │ - eorseq r9, r0, r0, ror #3 │ │ │ │ - eoreq fp, sp, r4, ror #5 │ │ │ │ - eoreq fp, sp, r4, lsr #7 │ │ │ │ - andeq sp, r4, r7, asr #1 │ │ │ │ - @ instruction: 0x003091bc │ │ │ │ - eoreq fp, sp, r0, asr #5 │ │ │ │ - eoreq fp, sp, r0, lsl #7 │ │ │ │ - andeq sp, r4, r3, lsr #1 │ │ │ │ + eoreq r7, lr, r4, lsr #9 │ │ │ │ + eoreq r7, lr, r8, lsl r5 │ │ │ │ + eoreq r7, lr, ip, asr #9 │ │ │ │ + eoreq r7, lr, ip, ror #7 │ │ │ │ + eoreq r7, lr, r0, ror #8 │ │ │ │ + eoreq r7, lr, r4, lsl r4 │ │ │ │ + eoreq r7, lr, r4, lsr r3 │ │ │ │ + eoreq r7, lr, ip, lsl #7 │ │ │ │ + eoreq r7, lr, r0, asr #6 │ │ │ │ + eoreq r7, lr, ip, asr #6 │ │ │ │ + eoreq r7, lr, r4, lsr r3 │ │ │ │ + eoreq r7, lr, r8, ror #6 │ │ │ │ + eoreq r7, lr, r0, lsl #6 │ │ │ │ + eoreq r7, lr, r4, asr r2 │ │ │ │ + eoreq r7, lr, r8, lsl #4 │ │ │ │ + eorseq r9, r0, r8, asr r3 │ │ │ │ + eoreq fp, sp, ip, asr r4 │ │ │ │ + eoreq fp, sp, ip, lsl r5 │ │ │ │ + andeq sp, r4, sp, ror #1 │ │ │ │ + eorseq r9, r0, r4, lsr r3 │ │ │ │ + eoreq fp, sp, r8, lsr r4 │ │ │ │ + strdeq fp, [sp], -r8 @ │ │ │ │ + muleq r4, r6, r0 │ │ │ │ + eorseq r9, r0, r0, lsl r3 │ │ │ │ + eoreq fp, sp, r4, lsl r4 │ │ │ │ + ldrdeq fp, [sp], -r4 @ │ │ │ │ + ldrdeq sp, [r4], -r6 │ │ │ │ + eorseq r9, r0, ip, ror #5 │ │ │ │ + strdeq fp, [sp], -r0 @ │ │ │ │ + @ instruction: 0x002db4b0 │ │ │ │ + andeq sp, r4, fp, asr #1 │ │ │ │ + eorseq r9, r0, r8, asr #5 │ │ │ │ + eoreq fp, sp, ip, asr #7 │ │ │ │ + eoreq fp, sp, ip, lsl #9 │ │ │ │ + ldrdeq sp, [r4], -r0 │ │ │ │ + eorseq r9, r0, r4, lsr #5 │ │ │ │ + eoreq fp, sp, r8, lsr #7 │ │ │ │ + eoreq fp, sp, r8, ror #8 │ │ │ │ + andeq sp, r4, ip, lsr #1 │ │ │ │ │ │ │ │ 0011a0e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #52] @ 11a130 │ │ │ │ @@ -209277,39 +209277,39 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r2, ip, ror lr │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ eorseq r5, r2, r8, ror #27 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - strdeq r6, [lr], -r4 @ │ │ │ │ - eoreq r5, lr, r4, ror r2 │ │ │ │ - @ instruction: 0x002e6bb8 │ │ │ │ - eoreq r5, lr, r8, lsr r2 │ │ │ │ - mlaeq lr, r0, fp, r6 │ │ │ │ + ldrdeq r6, [lr], -ip @ │ │ │ │ + eoreq r5, lr, ip, asr r3 │ │ │ │ + eoreq r6, lr, r0, lsr #25 │ │ │ │ + eoreq r5, lr, r0, lsr #6 │ │ │ │ + eoreq r6, lr, r8, ror ip │ │ │ │ + strdeq r5, [lr], -r8 @ │ │ │ │ + eoreq r6, lr, r0, asr #24 │ │ │ │ + eoreq r5, lr, r4, asr #5 │ │ │ │ + eoreq r6, lr, r8, lsl #24 │ │ │ │ + strdeq r6, [lr], -ip @ │ │ │ │ + eoreq r5, lr, r0, lsl #5 │ │ │ │ + @ instruction: 0x002e6bb0 │ │ │ │ + @ instruction: 0x002e6bb0 │ │ │ │ + ldrdeq r6, [lr], -ip @ │ │ │ │ + eoreq r5, lr, r4, lsr r2 │ │ │ │ + eoreq r6, lr, ip, lsl #23 │ │ │ │ eoreq r5, lr, r0, lsl r2 │ │ │ │ - eoreq r6, lr, r8, asr fp │ │ │ │ - ldrdeq r5, [lr], -ip @ │ │ │ │ - eoreq r6, lr, r0, lsr #22 │ │ │ │ - eoreq r6, lr, r4, lsl fp │ │ │ │ - mlaeq lr, r8, r1, r5 │ │ │ │ - eoreq r6, lr, r8, asr #21 │ │ │ │ - eoreq r6, lr, r8, asr #21 │ │ │ │ - strdeq r6, [lr], -r4 @ │ │ │ │ - eoreq r5, lr, ip, asr #2 │ │ │ │ - eoreq r6, lr, r4, lsr #21 │ │ │ │ - eoreq r5, lr, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - mlaeq lr, r8, sl, r6 │ │ │ │ - eoreq r6, lr, r0, asr #20 │ │ │ │ - eoreq r5, lr, r4, asr #1 │ │ │ │ - eorseq r8, r0, r8, lsl fp │ │ │ │ - eoreq sl, sp, ip, lsl ip │ │ │ │ - eoreq r5, lr, r8, lsr r6 │ │ │ │ - strdeq sp, [r4], -sp @ │ │ │ │ + eoreq r6, lr, r0, lsl #23 │ │ │ │ + eoreq r6, lr, r8, lsr #22 │ │ │ │ + eoreq r5, lr, ip, lsr #3 │ │ │ │ + eorseq r8, r0, r0, lsl #24 │ │ │ │ + eoreq sl, sp, r4, lsl #26 │ │ │ │ + eoreq r5, lr, r0, lsr #14 │ │ │ │ + andeq sp, r4, r6, lsl #18 │ │ │ │ │ │ │ │ 0011a6ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #376] @ 11a87c │ │ │ │ @@ -209409,16 +209409,16 @@ │ │ │ │ b 11a834 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x003258f4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003258d4 │ │ │ │ eorseq r5, r2, r0, lsr #17 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eoreq r6, lr, r8, lsr r9 │ │ │ │ - eoreq r4, lr, r0, asr pc │ │ │ │ + eoreq r6, lr, r0, lsr #20 │ │ │ │ + eoreq r5, lr, r8, lsr r0 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ │ │ │ │ 0011a8a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -210446,203 +210446,203 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 11b380 │ │ │ │ eorseq r5, r2, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r2, r0, lsr #14 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r4, lr, r8, ror #28 │ │ │ │ - eoreq r4, lr, r8, asr #28 │ │ │ │ + eoreq r4, lr, r0, asr pc │ │ │ │ + eoreq r4, lr, r0, lsr pc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r4, lr, r0, lsl r3 │ │ │ │ - eoreq r4, lr, ip, ror #5 │ │ │ │ + strdeq r4, [lr], -r8 @ │ │ │ │ + ldrdeq r4, [lr], -r4 @ │ │ │ │ eorseq r4, r2, r0, lsr fp │ │ │ │ - mlaeq lr, r4, r2, r4 │ │ │ │ - eoreq r4, lr, r4, ror r2 │ │ │ │ - eoreq r4, lr, r4, asr r2 │ │ │ │ - eoreq r4, lr, r0, lsl lr │ │ │ │ - eoreq r5, lr, r8, ror fp │ │ │ │ - eoreq r4, lr, r4, lsr r2 │ │ │ │ - eoreq r4, lr, r0, asr lr │ │ │ │ - eoreq r5, lr, r0, asr fp │ │ │ │ - strdeq r4, [lr], -r4 @ │ │ │ │ - eoreq r4, lr, r4, lsl r2 │ │ │ │ - @ instruction: 0x002e58b0 │ │ │ │ - eoreq r3, lr, r4, ror pc │ │ │ │ - eoreq r3, lr, r4, ror #30 │ │ │ │ - eoreq r5, lr, r4, ror #7 │ │ │ │ - eoreq r5, lr, r8, lsl r5 │ │ │ │ - ldrdeq r3, [lr], -r8 @ │ │ │ │ - @ instruction: 0x002e3bb8 │ │ │ │ - eoreq r5, lr, r4, asr #32 │ │ │ │ - eoreq r5, lr, r4, lsr r4 │ │ │ │ - strdeq r3, [lr], -r4 @ │ │ │ │ - ldrdeq r3, [lr], -r4 @ │ │ │ │ - mlaeq lr, r4, r6, r5 │ │ │ │ + eoreq r4, lr, ip, ror r3 │ │ │ │ + eoreq r4, lr, ip, asr r3 │ │ │ │ + eoreq r4, lr, ip, lsr r3 │ │ │ │ + strdeq r4, [lr], -r8 @ │ │ │ │ + eoreq r5, lr, r0, ror #24 │ │ │ │ + eoreq r4, lr, ip, lsl r3 │ │ │ │ + eoreq r4, lr, r8, lsr pc │ │ │ │ + eoreq r5, lr, r8, lsr ip │ │ │ │ + ldrdeq r4, [lr], -ip @ │ │ │ │ + strdeq r4, [lr], -ip @ │ │ │ │ + mlaeq lr, r8, r9, r5 │ │ │ │ + eoreq r4, lr, ip, asr r0 │ │ │ │ + eoreq r4, lr, ip, asr #32 │ │ │ │ + eoreq r5, lr, ip, asr #9 │ │ │ │ + eoreq r5, lr, r0, lsl #12 │ │ │ │ + eoreq r3, lr, r0, asr #25 │ │ │ │ + eoreq r3, lr, r0, lsr #25 │ │ │ │ + eoreq r5, lr, ip, lsr #2 │ │ │ │ + eoreq r5, lr, ip, lsl r5 │ │ │ │ + ldrdeq r3, [lr], -ip @ │ │ │ │ + @ instruction: 0x002e3bbc │ │ │ │ + eoreq r5, lr, ip, ror r7 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r5, lr, r4, lsr #6 │ │ │ │ - eoreq r3, lr, r4, ror #19 │ │ │ │ - eoreq r3, lr, r4, asr #19 │ │ │ │ - eoreq r4, lr, r0, asr lr │ │ │ │ - mlaeq lr, ip, r2, r5 │ │ │ │ - eoreq r3, lr, ip, asr r9 │ │ │ │ - eoreq r3, lr, ip, lsr r9 │ │ │ │ - mlaeq lr, ip, r4, r5 │ │ │ │ - eoreq r5, lr, r8, lsr r2 │ │ │ │ - strdeq r3, [lr], -r8 @ │ │ │ │ - ldrdeq r3, [lr], -r8 @ │ │ │ │ - eoreq r5, lr, r8, asr #8 │ │ │ │ - @ instruction: 0x002e38b4 │ │ │ │ - mlaeq lr, r0, r8, r3 │ │ │ │ - mlaeq lr, r0, r1, r5 │ │ │ │ - eoreq r3, lr, r0, asr r8 │ │ │ │ - eoreq r3, lr, r0, lsr r8 │ │ │ │ + eoreq r5, lr, ip, lsl #8 │ │ │ │ + eoreq r3, lr, ip, asr #21 │ │ │ │ + eoreq r3, lr, ip, lsr #21 │ │ │ │ + eoreq r4, lr, r8, lsr pc │ │ │ │ + eoreq r5, lr, r4, lsl #7 │ │ │ │ + eoreq r3, lr, r4, asr #20 │ │ │ │ + eoreq r3, lr, r4, lsr #20 │ │ │ │ + eoreq r5, lr, r4, lsl #11 │ │ │ │ + eoreq r5, lr, r0, lsr #6 │ │ │ │ + eoreq r3, lr, r0, ror #19 │ │ │ │ + eoreq r3, lr, r0, asr #19 │ │ │ │ + eoreq r5, lr, r0, lsr r5 │ │ │ │ + mlaeq lr, ip, r9, r3 │ │ │ │ + eoreq r3, lr, r8, ror r9 │ │ │ │ + eoreq r5, lr, r8, ror r2 │ │ │ │ + eoreq r3, lr, r8, lsr r9 │ │ │ │ + eoreq r3, lr, r8, lsl r9 │ │ │ │ + eoreq r5, lr, r8, ror r4 │ │ │ │ + eoreq r3, lr, r0, lsl r9 │ │ │ │ + strdeq r3, [lr], -r0 @ │ │ │ │ + eoreq r5, lr, r0, lsl r2 │ │ │ │ + ldrdeq r3, [lr], -r0 @ │ │ │ │ + @ instruction: 0x002e38b0 │ │ │ │ + eoreq r5, lr, r0, lsr #8 │ │ │ │ + mlaeq lr, ip, r8, r3 │ │ │ │ + eoreq r3, lr, r8, ror r8 │ │ │ │ mlaeq lr, r0, r3, r5 │ │ │ │ - eoreq r3, lr, r8, lsr #16 │ │ │ │ - eoreq r3, lr, r8, lsl #16 │ │ │ │ + eoreq r5, lr, r8, ror #2 │ │ │ │ + eoreq r3, lr, ip, lsr #16 │ │ │ │ + eoreq r3, lr, ip, lsl #16 │ │ │ │ + eoreq r4, lr, ip, asr ip │ │ │ │ eoreq r5, lr, r8, lsr #2 │ │ │ │ - eoreq r3, lr, r8, ror #15 │ │ │ │ - eoreq r3, lr, r8, asr #15 │ │ │ │ - eoreq r5, lr, r8, lsr r3 │ │ │ │ - @ instruction: 0x002e37b4 │ │ │ │ - mlaeq lr, r0, r7, r3 │ │ │ │ - eoreq r5, lr, r8, lsr #5 │ │ │ │ - eoreq r5, lr, r0, lsl #1 │ │ │ │ + eoreq r3, lr, ip, ror #15 │ │ │ │ + eoreq r3, lr, ip, asr #15 │ │ │ │ + @ instruction: 0x002e37b0 │ │ │ │ + eoreq r3, lr, ip, lsl #15 │ │ │ │ + eoreq r5, lr, r0, lsr #1 │ │ │ │ + ldrdeq r4, [lr], -r4 @ │ │ │ │ + eoreq r3, lr, r4, ror #14 │ │ │ │ eoreq r3, lr, r4, asr #14 │ │ │ │ + eoreq r5, lr, r8, lsl #5 │ │ │ │ + eoreq r5, lr, r0, rrx │ │ │ │ eoreq r3, lr, r4, lsr #14 │ │ │ │ - eoreq r4, lr, r4, ror fp │ │ │ │ - eoreq r5, lr, r0, asr #32 │ │ │ │ eoreq r3, lr, r4, lsl #14 │ │ │ │ - eoreq r3, lr, r4, ror #13 │ │ │ │ - eoreq r3, lr, r8, asr #13 │ │ │ │ - eoreq r3, lr, r4, lsr #13 │ │ │ │ - @ instruction: 0x002e4fb8 │ │ │ │ - eoreq r4, lr, ip, ror #21 │ │ │ │ - eoreq r3, lr, ip, ror r6 │ │ │ │ - eoreq r3, lr, ip, asr r6 │ │ │ │ - eoreq r5, lr, r0, lsr #3 │ │ │ │ - eoreq r4, lr, r8, ror pc │ │ │ │ - eoreq r3, lr, ip, lsr r6 │ │ │ │ - eoreq r3, lr, ip, lsl r6 │ │ │ │ - eoreq r3, lr, r4, lsl r6 │ │ │ │ - strdeq r3, [lr], -r4 @ │ │ │ │ - eoreq r4, lr, r0, lsl #30 │ │ │ │ + strdeq r3, [lr], -ip @ │ │ │ │ + ldrdeq r3, [lr], -ip @ │ │ │ │ + eoreq r4, lr, r8, ror #31 │ │ │ │ + eoreq r5, lr, r4 │ │ │ │ + eoreq r3, lr, ip, lsr #13 │ │ │ │ + eoreq r3, lr, ip, lsl #13 │ │ │ │ + eoreq r3, lr, r8, lsl #13 │ │ │ │ + eoreq r3, lr, r8, ror #12 │ │ │ │ + eoreq r3, lr, ip, lsr #12 │ │ │ │ + eoreq r3, lr, r8, lsl #12 │ │ │ │ eoreq r4, lr, ip, lsl pc │ │ │ │ - eoreq r3, lr, r4, asr #11 │ │ │ │ - eoreq r3, lr, r4, lsr #11 │ │ │ │ - eoreq r3, lr, r0, lsr #11 │ │ │ │ - eoreq r3, lr, r0, lsl #11 │ │ │ │ - eoreq r3, lr, r4, asr #10 │ │ │ │ - eoreq r3, lr, r0, lsr #10 │ │ │ │ - eoreq r4, lr, r4, lsr lr │ │ │ │ - eoreq r4, lr, r0, lsl pc │ │ │ │ - strdeq r3, [lr], -r8 @ │ │ │ │ - ldrdeq r3, [lr], -r8 @ │ │ │ │ - ldrdeq r3, [lr], -r4 @ │ │ │ │ - @ instruction: 0x002e34b0 │ │ │ │ strdeq r4, [lr], -r8 @ │ │ │ │ - eoreq r4, lr, r4, asr #27 │ │ │ │ - eoreq r3, lr, r8, lsl #9 │ │ │ │ - eoreq r3, lr, r8, ror #8 │ │ │ │ - eoreq r4, lr, r8, lsl #27 │ │ │ │ - eoreq r3, lr, r8, asr #8 │ │ │ │ - eoreq r3, lr, r8, lsr #8 │ │ │ │ - mlaeq lr, ip, sp, r4 │ │ │ │ - eoreq r4, lr, r4, asr #26 │ │ │ │ - eoreq r4, lr, r0, lsr #28 │ │ │ │ - eoreq r3, lr, r8, lsl #8 │ │ │ │ - eoreq r3, lr, r8, ror #7 │ │ │ │ + eoreq r3, lr, r0, ror #11 │ │ │ │ + eoreq r3, lr, r0, asr #11 │ │ │ │ + @ instruction: 0x002e35bc │ │ │ │ + mlaeq lr, r8, r5, r3 │ │ │ │ + eoreq r4, lr, r0, ror #19 │ │ │ │ + eoreq r4, lr, ip, lsr #29 │ │ │ │ + eoreq r3, lr, r0, ror r5 │ │ │ │ + eoreq r3, lr, r0, asr r5 │ │ │ │ + eoreq r4, lr, r0, ror lr │ │ │ │ + eoreq r3, lr, r0, lsr r5 │ │ │ │ + eoreq r3, lr, r0, lsl r5 │ │ │ │ + eoreq r4, lr, r4, lsl #29 │ │ │ │ + eoreq r4, lr, ip, lsr #28 │ │ │ │ + eoreq r4, lr, r8, lsl #30 │ │ │ │ + strdeq r3, [lr], -r0 @ │ │ │ │ ldrdeq r3, [lr], -r0 @ │ │ │ │ - @ instruction: 0x002e33b0 │ │ │ │ + @ instruction: 0x002e34b8 │ │ │ │ + mlaeq lr, r8, r4, r3 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq ip, sp, r8, lsl #26 │ │ │ │ - eoreq r3, lr, r4, lsr #7 │ │ │ │ - eoreq r3, lr, r0, lsl #7 │ │ │ │ - eorseq r6, r0, r0, lsr #26 │ │ │ │ - eoreq r8, sp, r4, lsr #28 │ │ │ │ - eoreq r4, lr, r8, lsl #29 │ │ │ │ - andeq r0, r5, ip, ror #29 │ │ │ │ - @ instruction: 0x00306cfc │ │ │ │ - eoreq r8, sp, r0, lsl #28 │ │ │ │ - strdeq r4, [lr], -r0 @ │ │ │ │ - andeq r0, r5, sl, ror #29 │ │ │ │ - @ instruction: 0x00306cd8 │ │ │ │ - ldrdeq r8, [sp], -ip @ │ │ │ │ - eoreq r4, lr, r8, lsr #29 │ │ │ │ - andeq r0, r5, r3, lsr pc │ │ │ │ - @ instruction: 0x00306cb4 │ │ │ │ - @ instruction: 0x002d8db8 │ │ │ │ - eoreq r3, lr, r8, asr #15 │ │ │ │ - andeq r0, r5, r0, lsl #28 │ │ │ │ - mlaseq r0, r0, ip, r6 │ │ │ │ - mlaeq sp, r4, sp, r8 │ │ │ │ - eoreq r3, lr, r0, lsl #27 │ │ │ │ - andeq r0, r5, fp, asr lr │ │ │ │ - eorseq r6, r0, ip, ror #24 │ │ │ │ - eoreq r8, sp, r0, ror sp │ │ │ │ - eoreq r4, lr, r4, ror #24 │ │ │ │ - andeq r0, r5, r8, asr #28 │ │ │ │ - eorseq r6, r0, r8, asr #24 │ │ │ │ - eoreq r8, sp, ip, asr #26 │ │ │ │ - eoreq r4, lr, r4, ror #23 │ │ │ │ - andeq r0, r5, r7, asr #28 │ │ │ │ - eorseq r6, r0, r4, lsr #24 │ │ │ │ - eoreq r8, sp, r8, lsr #26 │ │ │ │ + strdeq ip, [sp], -r0 @ │ │ │ │ + eoreq r3, lr, ip, lsl #9 │ │ │ │ + eoreq r3, lr, r8, ror #8 │ │ │ │ + eorseq r6, r0, r8, lsl #28 │ │ │ │ + eoreq r8, sp, ip, lsl #30 │ │ │ │ + eoreq r4, lr, r0, ror pc │ │ │ │ + strdeq r0, [r5], -r5 │ │ │ │ + eorseq r6, r0, r4, ror #27 │ │ │ │ + eoreq r8, sp, r8, ror #29 │ │ │ │ + ldrdeq r4, [lr], -r8 @ │ │ │ │ + strdeq r0, [r5], -r3 │ │ │ │ + eorseq r6, r0, r0, asr #27 │ │ │ │ + eoreq r8, sp, r4, asr #29 │ │ │ │ + mlaeq lr, r0, pc, r4 @ │ │ │ │ + andeq r0, r5, ip, lsr pc │ │ │ │ + mlaseq r0, ip, sp, r6 │ │ │ │ + eoreq r8, sp, r0, lsr #29 │ │ │ │ + @ instruction: 0x002e38b0 │ │ │ │ + andeq r0, r5, r9, lsl #28 │ │ │ │ + eorseq r6, r0, r8, ror sp │ │ │ │ + eoreq r8, sp, ip, ror lr │ │ │ │ + eoreq r3, lr, r8, ror #28 │ │ │ │ + andeq r0, r5, r4, ror #28 │ │ │ │ + eorseq r6, r0, r4, asr sp │ │ │ │ + eoreq r8, sp, r8, asr lr │ │ │ │ + eoreq r4, lr, ip, asr #26 │ │ │ │ + andeq r0, r5, r1, asr lr │ │ │ │ + eorseq r6, r0, r0, lsr sp │ │ │ │ + eoreq r8, sp, r4, lsr lr │ │ │ │ + eoreq r4, lr, ip, asr #25 │ │ │ │ + andeq r0, r5, r0, asr lr │ │ │ │ + eorseq r6, r0, ip, lsl #26 │ │ │ │ + eoreq r8, sp, r0, lsl lr │ │ │ │ + eoreq r4, lr, ip, asr #29 │ │ │ │ + andeq r0, r5, fp, lsr pc │ │ │ │ + eorseq r6, r0, r8, ror #25 │ │ │ │ + eoreq r8, sp, ip, ror #27 │ │ │ │ + eoreq r4, lr, ip, ror #26 │ │ │ │ + muleq r5, r5, lr │ │ │ │ + eorseq r6, r0, r4, asr #25 │ │ │ │ + eoreq r8, sp, r8, asr #27 │ │ │ │ + eoreq r3, lr, ip, lsr fp │ │ │ │ + andeq r0, r5, r5, lsl lr │ │ │ │ + eorseq r6, r0, r0, lsr #25 │ │ │ │ + eoreq r8, sp, r4, lsr #27 │ │ │ │ + eoreq r4, lr, r4, lsl sp │ │ │ │ + andeq r0, r5, r7, lsl #29 │ │ │ │ + eorseq r6, r0, ip, ror ip │ │ │ │ + eoreq r8, sp, r0, lsl #27 │ │ │ │ + eoreq r4, lr, r0, lsr #26 │ │ │ │ + @ instruction: 0x00050eb4 │ │ │ │ + eorseq r6, r0, r8, asr ip │ │ │ │ + eoreq r8, sp, ip, asr sp │ │ │ │ + eoreq r3, lr, r8, ror #10 │ │ │ │ + andeq r0, r5, sp, lsr #30 │ │ │ │ + eorseq r6, r0, r4, lsr ip │ │ │ │ + eoreq r8, sp, r8, lsr sp │ │ │ │ eoreq r4, lr, r4, ror #27 │ │ │ │ - andeq r0, r5, r2, lsr pc │ │ │ │ - eorseq r6, r0, r0, lsl #24 │ │ │ │ - eoreq r8, sp, r4, lsl #26 │ │ │ │ - eoreq r4, lr, r4, lsl #25 │ │ │ │ - andeq r0, r5, ip, lsl #29 │ │ │ │ - @ instruction: 0x00306bdc │ │ │ │ - eoreq r8, sp, r0, ror #25 │ │ │ │ - eoreq r3, lr, r4, asr sl │ │ │ │ - andeq r0, r5, ip, lsl #28 │ │ │ │ - @ instruction: 0x00306bb8 │ │ │ │ - @ instruction: 0x002d8cbc │ │ │ │ - eoreq r4, lr, ip, lsr #24 │ │ │ │ - andeq r0, r5, lr, ror lr │ │ │ │ - mlaseq r0, r4, fp, r6 │ │ │ │ - mlaeq sp, r8, ip, r8 │ │ │ │ - eoreq r4, lr, r8, lsr ip │ │ │ │ - andeq r0, r5, fp, lsr #29 │ │ │ │ - eorseq r6, r0, r0, ror fp │ │ │ │ - eoreq r8, sp, r4, ror ip │ │ │ │ - eoreq r3, lr, r0, lsl #9 │ │ │ │ - andeq r0, r5, r4, lsr #30 │ │ │ │ - eorseq r6, r0, ip, asr #22 │ │ │ │ - eoreq r8, sp, r0, asr ip │ │ │ │ - strdeq r4, [lr], -ip @ │ │ │ │ - andeq r0, r5, r3, lsr #30 │ │ │ │ - eorseq r6, r0, r8, lsr #22 │ │ │ │ - eoreq r8, sp, ip, lsr #24 │ │ │ │ - strdeq r8, [sp], -r8 @ │ │ │ │ - ldrdeq r0, [r5], -sl │ │ │ │ - eorseq r6, r0, r4, lsl #22 │ │ │ │ - eoreq r8, sp, r8, lsl #24 │ │ │ │ - mlaeq lr, r8, fp, r4 │ │ │ │ - andeq r0, r5, sp, lsl #29 │ │ │ │ - eorseq r6, r0, r0, ror #21 │ │ │ │ - eoreq r8, sp, r4, ror #23 │ │ │ │ - eoreq r4, lr, r4, asr ip │ │ │ │ - andeq r0, r5, lr, ror #29 │ │ │ │ - @ instruction: 0x00306abc │ │ │ │ - eoreq r8, sp, r0, asr #23 │ │ │ │ - eoreq r4, lr, r0, lsr #22 │ │ │ │ - andeq r0, r5, sp, ror lr │ │ │ │ - mlaseq r0, r8, sl, r6 │ │ │ │ - mlaeq sp, ip, fp, r8 │ │ │ │ - eoreq r4, lr, r4, lsr #23 │ │ │ │ - ldrdeq r0, [r5], -sl │ │ │ │ - eorseq r6, r0, r4, ror sl │ │ │ │ - eoreq r8, sp, r8, ror fp │ │ │ │ - eoreq r4, lr, r4, lsr #22 │ │ │ │ - ldrdeq r0, [r5], -r9 │ │ │ │ + andeq r0, r5, ip, lsr #30 │ │ │ │ + eorseq r6, r0, r0, lsl ip │ │ │ │ + eoreq r8, sp, r4, lsl sp │ │ │ │ + eoreq r8, sp, r0, ror #27 │ │ │ │ + andeq r0, r5, r3, ror #27 │ │ │ │ + eorseq r6, r0, ip, ror #23 │ │ │ │ + strdeq r8, [sp], -r0 @ │ │ │ │ + eoreq r4, lr, r0, lsl #25 │ │ │ │ + muleq r5, r6, lr │ │ │ │ + eorseq r6, r0, r8, asr #23 │ │ │ │ + eoreq r8, sp, ip, asr #25 │ │ │ │ + eoreq r4, lr, ip, lsr sp │ │ │ │ + strdeq r0, [r5], -r7 │ │ │ │ + eorseq r6, r0, r4, lsr #23 │ │ │ │ + eoreq r8, sp, r8, lsr #25 │ │ │ │ + eoreq r4, lr, r8, lsl #24 │ │ │ │ + andeq r0, r5, r6, lsl #29 │ │ │ │ + eorseq r6, r0, r0, lsl #23 │ │ │ │ + eoreq r8, sp, r4, lsl #25 │ │ │ │ + eoreq r4, lr, ip, lsl #25 │ │ │ │ + andeq r0, r5, r3, ror #29 │ │ │ │ + eorseq r6, r0, ip, asr fp │ │ │ │ + eoreq r8, sp, r0, ror #24 │ │ │ │ + eoreq r4, lr, ip, lsl #24 │ │ │ │ + andeq r0, r5, r2, ror #29 │ │ │ │ ldr r3, [pc, #-644] @ 11b934 │ │ │ │ ldr r2, [pc, #-680] @ 11b914 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [pc, #-684] @ 11b918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ @@ -211483,18 +211483,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r3, r0, asr #5 │ │ │ │ mlaseq r2, r8, r7, r3 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - ldrdeq r2, [lr], -r8 @ │ │ │ │ + eoreq r2, lr, r0, asr #31 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r3, lr, r4, ror #22 │ │ │ │ - eoreq r2, lr, r4, ror #29 │ │ │ │ + eoreq r3, lr, ip, asr #24 │ │ │ │ + eoreq r2, lr, ip, asr #31 │ │ │ │ │ │ │ │ 0011c8e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ 11c928 │ │ │ │ @@ -211579,18 +211579,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r2, ip, r6, r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r3, ip, lsl #3 │ │ │ │ eorseq r3, r2, r4, ror #12 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ eorseq r3, r2, ip, lsr #12 │ │ │ │ - eoreq r2, lr, r8, ror sp │ │ │ │ + eoreq r2, lr, r0, ror #28 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r3, lr, r0, lsl sl │ │ │ │ - eoreq r2, lr, r4, lsl #27 │ │ │ │ + strdeq r3, [lr], -r8 @ │ │ │ │ + eoreq r2, lr, ip, ror #28 │ │ │ │ │ │ │ │ 0011ca58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -211738,18 +211738,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r2, r0, asr r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r3, ip, lsr pc │ │ │ │ @ instruction: 0x003233fc │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ eorseq r3, r2, r0, asr #7 │ │ │ │ - eoreq r2, lr, ip, lsl #22 │ │ │ │ + strdeq r2, [lr], -r4 @ │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r3, lr, ip, lsr #15 │ │ │ │ - eoreq r2, lr, r8, lsl fp │ │ │ │ + mlaeq lr, r4, r8, r3 │ │ │ │ + eoreq r2, lr, r0, lsl #24 │ │ │ │ │ │ │ │ 0011ccc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1460] @ 11d290 │ │ │ │ @@ -212125,61 +212125,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq r3, r2, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r3, lr, r8, asr #10 │ │ │ │ - eorseq r6, r0, r0, lsl r2 │ │ │ │ - eoreq r8, sp, r4, lsl r3 │ │ │ │ - eoreq r8, sp, r8, asr #6 │ │ │ │ - andeq r1, r5, r3, lsl r1 │ │ │ │ - eorseq r6, r0, r0, rrx │ │ │ │ - eoreq r8, sp, r4, ror #2 │ │ │ │ - eoreq r3, lr, r4, lsr r3 │ │ │ │ - andeq r1, r5, r6, lsl r1 │ │ │ │ - eorseq r6, r0, ip, lsr r0 │ │ │ │ - eoreq r8, sp, r0, asr #2 │ │ │ │ - eoreq r3, lr, r4, lsl #6 │ │ │ │ - andeq r1, r5, r5, lsl r1 │ │ │ │ - eorseq r6, r0, r8, lsl r0 │ │ │ │ - eoreq r8, sp, ip, lsl r1 │ │ │ │ - eoreq r3, lr, ip, ror #5 │ │ │ │ - andeq r1, r5, fp, lsl r1 │ │ │ │ - @ instruction: 0x00305ff4 │ │ │ │ - strdeq r8, [sp], -r8 @ │ │ │ │ - @ instruction: 0x002e32bc │ │ │ │ - andeq r1, r5, sl, lsl r1 │ │ │ │ - @ instruction: 0x00305fd0 │ │ │ │ - ldrdeq r8, [sp], -r4 @ │ │ │ │ - eoreq r3, lr, ip, lsl #5 │ │ │ │ - andeq r1, r5, r9, lsl r1 │ │ │ │ - eorseq r5, r0, ip, lsr #31 │ │ │ │ - strheq r8, [sp], -r0 @ │ │ │ │ - eoreq r3, lr, r8, ror #4 │ │ │ │ - andeq r1, r5, r4, lsl r1 │ │ │ │ - eorseq r5, r0, r8, lsl #31 │ │ │ │ - eoreq r8, sp, ip, lsl #1 │ │ │ │ - eoreq r3, lr, r4, asr #4 │ │ │ │ - strdeq r1, [r5], -ip │ │ │ │ - eorseq r5, r0, r0, ror #30 │ │ │ │ - eoreq r8, sp, r4, rrx │ │ │ │ - eoreq r3, lr, r4, lsr r2 │ │ │ │ - strdeq r1, [r5], -lr │ │ │ │ - eorseq r1, r0, r8, asr #30 │ │ │ │ - eoreq r8, sp, r8, ror #2 │ │ │ │ - mlaeq sp, r4, r1, r8 │ │ │ │ - eorseq r5, r0, r4, lsl pc │ │ │ │ - eoreq r8, sp, r8, lsl r0 │ │ │ │ - ldrdeq r3, [lr], -ip @ │ │ │ │ - strdeq r1, [r5], -sp │ │ │ │ - eorseq r1, r0, r0, lsl #30 │ │ │ │ - ldrdeq r8, [sp], -ip @ │ │ │ │ - eoreq fp, sp, r4, lsl #4 │ │ │ │ + eoreq r3, lr, r0, lsr r6 │ │ │ │ + @ instruction: 0x003062f8 │ │ │ │ + strdeq r8, [sp], -ip @ │ │ │ │ + eoreq r8, sp, r0, lsr r4 │ │ │ │ + andeq r1, r5, ip, lsl r1 │ │ │ │ + eorseq r6, r0, r8, asr #2 │ │ │ │ + eoreq r8, sp, ip, asr #4 │ │ │ │ + eoreq r3, lr, ip, lsl r4 │ │ │ │ + andeq r1, r5, pc, lsl r1 │ │ │ │ + eorseq r6, r0, r4, lsr #2 │ │ │ │ + eoreq r8, sp, r8, lsr #4 │ │ │ │ + eoreq r3, lr, ip, ror #7 │ │ │ │ + andeq r1, r5, lr, lsl r1 │ │ │ │ + eorseq r6, r0, r0, lsl #2 │ │ │ │ + eoreq r8, sp, r4, lsl #4 │ │ │ │ + ldrdeq r3, [lr], -r4 @ │ │ │ │ + andeq r1, r5, r4, lsr #2 │ │ │ │ + ldrsbeq r6, [r0], -ip @ │ │ │ │ + eoreq r8, sp, r0, ror #3 │ │ │ │ + eoreq r3, lr, r4, lsr #7 │ │ │ │ + andeq r1, r5, r3, lsr #2 │ │ │ │ + ldrheq r6, [r0], -r8 @ │ │ │ │ + @ instruction: 0x002d81bc │ │ │ │ + eoreq r3, lr, r4, ror r3 │ │ │ │ + andeq r1, r5, r2, lsr #2 │ │ │ │ + mlaseq r0, r4, r0, r6 │ │ │ │ + mlaeq sp, r8, r1, r8 │ │ │ │ + eoreq r3, lr, r0, asr r3 │ │ │ │ + andeq r1, r5, sp, lsl r1 │ │ │ │ + eorseq r6, r0, r0, ror r0 │ │ │ │ + eoreq r8, sp, r4, ror r1 │ │ │ │ + eoreq r3, lr, ip, lsr #6 │ │ │ │ + andeq r1, r5, r5, lsl #2 │ │ │ │ + eorseq r6, r0, r8, asr #32 │ │ │ │ + eoreq r8, sp, ip, asr #2 │ │ │ │ + eoreq r3, lr, ip, lsl r3 │ │ │ │ + andeq r1, r5, r7, lsl #2 │ │ │ │ + eorseq r2, r0, r0, lsr r0 │ │ │ │ + eoreq r8, sp, r0, asr r2 │ │ │ │ + eoreq r8, sp, ip, ror r2 │ │ │ │ + @ instruction: 0x00305ffc │ │ │ │ + eoreq r8, sp, r0, lsl #2 │ │ │ │ + eoreq r3, lr, r4, asr #5 │ │ │ │ + andeq r1, r5, r6, lsl #2 │ │ │ │ + eorseq r1, r0, r8, ror #31 │ │ │ │ + eoreq r8, sp, r4, asr #3 │ │ │ │ + eoreq fp, sp, ip, ror #5 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 0011d378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -212220,18 +212220,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r3, ip, ror #14 │ │ │ │ eorseq r2, r2, r4, asr #24 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - eoreq r2, lr, r4, lsl #7 │ │ │ │ + eoreq r2, lr, ip, ror #8 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r3, lr, r0, ror r0 │ │ │ │ - mlaeq lr, r0, r3, r2 │ │ │ │ + eoreq r3, lr, r8, asr r1 │ │ │ │ + eoreq r2, lr, r8, ror r4 │ │ │ │ │ │ │ │ 0011d43c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ @@ -212623,46 +212623,46 @@ │ │ │ │ b 11d92c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r2, r8, fp, r2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r2, r4, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - ldrdeq r2, [lr], -ip @ │ │ │ │ - eoreq r2, lr, r4, lsl #5 │ │ │ │ + eoreq r2, lr, r4, asr #7 │ │ │ │ + eoreq r2, lr, ip, ror #6 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r2, lr, r0, lsl #5 │ │ │ │ - eoreq r2, lr, r4, lsr #4 │ │ │ │ + eoreq r2, lr, r8, ror #6 │ │ │ │ + eoreq r2, lr, ip, lsl #6 │ │ │ │ eorseq r2, r2, r8, ror #20 │ │ │ │ - eoreq r2, lr, r4, asr r1 │ │ │ │ - strdeq r2, [lr], -r8 @ │ │ │ │ - eoreq r2, lr, r0 │ │ │ │ - eoreq r2, lr, r4, lsl #23 │ │ │ │ - eoreq r3, lr, r8, ror fp │ │ │ │ - eoreq r1, lr, r8, lsr #31 │ │ │ │ - eoreq r2, lr, r4, asr #23 │ │ │ │ - eoreq r3, lr, r0, asr fp │ │ │ │ - eoreq r1, lr, r8, ror #30 │ │ │ │ - eoreq r1, lr, r0, asr #31 │ │ │ │ - @ instruction: 0x002e1eb0 │ │ │ │ - eoreq r3, lr, r0, asr #6 │ │ │ │ - mlaeq lr, r8, sl, r3 │ │ │ │ - eoreq r1, lr, r8, lsl #30 │ │ │ │ - eoreq r3, lr, ip, lsl #5 │ │ │ │ - eoreq r3, lr, r4, ror #19 │ │ │ │ - eoreq r1, lr, r4, asr lr │ │ │ │ + eoreq r2, lr, ip, lsr r2 │ │ │ │ + eoreq r2, lr, r0, ror #3 │ │ │ │ + eoreq r2, lr, r8, ror #1 │ │ │ │ + eoreq r2, lr, ip, ror #24 │ │ │ │ + eoreq r3, lr, r0, ror #24 │ │ │ │ + mlaeq lr, r0, r0, r2 │ │ │ │ + eoreq r2, lr, ip, lsr #25 │ │ │ │ + eoreq r3, lr, r8, lsr ip │ │ │ │ + eoreq r2, lr, r0, asr r0 │ │ │ │ + eoreq r2, lr, r8, lsr #1 │ │ │ │ + mlaeq lr, r8, pc, r1 @ │ │ │ │ + eoreq r3, lr, r8, lsr #8 │ │ │ │ + eoreq r3, lr, r0, lsl #23 │ │ │ │ + strdeq r1, [lr], -r0 @ │ │ │ │ + eoreq r3, lr, r4, ror r3 │ │ │ │ + eoreq r3, lr, ip, asr #21 │ │ │ │ + eoreq r1, lr, ip, lsr pc │ │ │ │ + eoreq r1, lr, r4, ror #29 │ │ │ │ + mlaeq lr, r0, sl, r3 │ │ │ │ strdeq r1, [lr], -ip @ │ │ │ │ - eoreq r3, lr, r8, lsr #19 │ │ │ │ - eoreq r1, lr, r4, lsl lr │ │ │ │ - @ instruction: 0x002e1dbc │ │ │ │ - @ instruction: 0x002e39bc │ │ │ │ - eoreq r3, lr, r8, asr r9 │ │ │ │ - eoreq r1, lr, r4, asr #27 │ │ │ │ - eoreq r1, lr, ip, ror #26 │ │ │ │ - strdeq r3, [lr], -r8 @ │ │ │ │ + eoreq r1, lr, r4, lsr #29 │ │ │ │ + eoreq r3, lr, r4, lsr #21 │ │ │ │ + eoreq r3, lr, r0, asr #20 │ │ │ │ + eoreq r1, lr, ip, lsr #29 │ │ │ │ + eoreq r1, lr, r4, asr lr │ │ │ │ + eoreq r3, lr, r0, ror #5 │ │ │ │ │ │ │ │ 0011daf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #172] @ 11dbb4 │ │ │ │ @@ -212776,18 +212776,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00336edc │ │ │ │ @ instruction: 0x003223b4 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - eoreq r1, lr, r8, asr #22 │ │ │ │ + eoreq r1, lr, r0, lsr ip │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r2, lr, r0, lsl #15 │ │ │ │ - eoreq r1, lr, r0, lsl #22 │ │ │ │ + eoreq r2, lr, r8, ror #16 │ │ │ │ + eoreq r1, lr, r8, ror #23 │ │ │ │ │ │ │ │ 0011dccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ 11dd0c │ │ │ │ @@ -212872,18 +212872,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x003222b8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r3, r8, lsr #27 │ │ │ │ eorseq r2, r2, r0, lsl #5 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ eorseq r2, r2, r8, asr #4 │ │ │ │ - eoreq r1, lr, r8, ror #19 │ │ │ │ + ldrdeq r1, [lr], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r2, lr, ip, lsr #12 │ │ │ │ - eoreq r1, lr, r0, lsr #19 │ │ │ │ + eoreq r2, lr, r4, lsl r7 │ │ │ │ + eoreq r1, lr, r8, lsl #21 │ │ │ │ │ │ │ │ 0011de3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -213031,18 +213031,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r2, r2, ip, rrx │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r3, r8, asr fp │ │ │ │ eorseq r2, r2, r8, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ @ instruction: 0x00321fdc │ │ │ │ - eoreq r1, lr, ip, ror r7 │ │ │ │ + eoreq r1, lr, r4, ror #16 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r2, lr, r8, asr #7 │ │ │ │ - eoreq r1, lr, r4, lsr r7 │ │ │ │ + @ instruction: 0x002e24b0 │ │ │ │ + eoreq r1, lr, ip, lsl r8 │ │ │ │ │ │ │ │ 0011e0a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1460] @ 11e674 │ │ │ │ @@ -213418,61 +213418,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq r1, r2, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r2, lr, r4, ror #2 │ │ │ │ - eorseq r4, r0, ip, lsr #28 │ │ │ │ - eoreq r6, sp, r0, lsr pc │ │ │ │ - eoreq r6, sp, r4, ror #30 │ │ │ │ - andeq r1, r5, r6, ror r3 │ │ │ │ - eorseq r4, r0, ip, ror ip │ │ │ │ - eoreq r6, sp, r0, lsl #27 │ │ │ │ - eoreq r1, lr, r0, asr pc │ │ │ │ - andeq r1, r5, r9, ror r3 │ │ │ │ - eorseq r4, r0, r8, asr ip │ │ │ │ - eoreq r6, sp, ip, asr sp │ │ │ │ - eoreq r1, lr, r0, lsr #30 │ │ │ │ - andeq r1, r5, r8, ror r3 │ │ │ │ - eorseq r4, r0, r4, lsr ip │ │ │ │ - eoreq r6, sp, r8, lsr sp │ │ │ │ - eoreq r1, lr, r8, lsl #30 │ │ │ │ - andeq r1, r5, lr, ror r3 │ │ │ │ - eorseq r4, r0, r0, lsl ip │ │ │ │ - eoreq r6, sp, r4, lsl sp │ │ │ │ - ldrdeq r1, [lr], -r8 @ │ │ │ │ - andeq r1, r5, sp, ror r3 │ │ │ │ - eorseq r4, r0, ip, ror #23 │ │ │ │ - strdeq r6, [sp], -r0 @ │ │ │ │ - eoreq r1, lr, r8, lsr #29 │ │ │ │ - andeq r1, r5, ip, ror r3 │ │ │ │ - eorseq r4, r0, r8, asr #23 │ │ │ │ - eoreq r6, sp, ip, asr #25 │ │ │ │ - eoreq r1, lr, r4, lsl #29 │ │ │ │ - andeq r1, r5, r7, ror r3 │ │ │ │ - eorseq r4, r0, r4, lsr #23 │ │ │ │ - eoreq r6, sp, r8, lsr #25 │ │ │ │ - eoreq r1, lr, r0, ror #28 │ │ │ │ - andeq r1, r5, pc, asr r3 │ │ │ │ - eorseq r4, r0, ip, ror fp │ │ │ │ - eoreq r6, sp, r0, lsl #25 │ │ │ │ - eoreq r1, lr, r0, asr lr │ │ │ │ - andeq r1, r5, r1, ror #6 │ │ │ │ - eorseq r0, r0, r4, ror #22 │ │ │ │ - eoreq r6, sp, r4, lsl #27 │ │ │ │ - @ instruction: 0x002d6db0 │ │ │ │ - eorseq r4, r0, r0, lsr fp │ │ │ │ - eoreq r6, sp, r4, lsr ip │ │ │ │ - strdeq r1, [lr], -r8 @ │ │ │ │ - andeq r1, r5, r0, ror #6 │ │ │ │ - eorseq r0, r0, ip, lsl fp │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - eoreq r9, sp, r0, lsr #28 │ │ │ │ + eoreq r2, lr, ip, asr #4 │ │ │ │ + eorseq r4, r0, r4, lsl pc │ │ │ │ + eoreq r7, sp, r8, lsl r0 │ │ │ │ + eoreq r7, sp, ip, asr #32 │ │ │ │ + andeq r1, r5, pc, ror r3 │ │ │ │ + eorseq r4, r0, r4, ror #26 │ │ │ │ + eoreq r6, sp, r8, ror #28 │ │ │ │ + eoreq r2, lr, r8, lsr r0 │ │ │ │ + andeq r1, r5, r2, lsl #7 │ │ │ │ + eorseq r4, r0, r0, asr #26 │ │ │ │ + eoreq r6, sp, r4, asr #28 │ │ │ │ + eoreq r2, lr, r8 │ │ │ │ + andeq r1, r5, r1, lsl #7 │ │ │ │ + eorseq r4, r0, ip, lsl sp │ │ │ │ + eoreq r6, sp, r0, lsr #28 │ │ │ │ + strdeq r1, [lr], -r0 @ │ │ │ │ + andeq r1, r5, r7, lsl #7 │ │ │ │ + @ instruction: 0x00304cf8 │ │ │ │ + strdeq r6, [sp], -ip @ │ │ │ │ + eoreq r1, lr, r0, asr #31 │ │ │ │ + andeq r1, r5, r6, lsl #7 │ │ │ │ + @ instruction: 0x00304cd4 │ │ │ │ + ldrdeq r6, [sp], -r8 @ │ │ │ │ + mlaeq lr, r0, pc, r1 @ │ │ │ │ + andeq r1, r5, r5, lsl #7 │ │ │ │ + @ instruction: 0x00304cb0 │ │ │ │ + @ instruction: 0x002d6db4 │ │ │ │ + eoreq r1, lr, ip, ror #30 │ │ │ │ + andeq r1, r5, r0, lsl #7 │ │ │ │ + eorseq r4, r0, ip, lsl #25 │ │ │ │ + mlaeq sp, r0, sp, r6 │ │ │ │ + eoreq r1, lr, r8, asr #30 │ │ │ │ + andeq r1, r5, r8, ror #6 │ │ │ │ + eorseq r4, r0, r4, ror #24 │ │ │ │ + eoreq r6, sp, r8, ror #26 │ │ │ │ + eoreq r1, lr, r8, lsr pc │ │ │ │ + andeq r1, r5, sl, ror #6 │ │ │ │ + eorseq r0, r0, ip, asr #24 │ │ │ │ + eoreq r6, sp, ip, ror #28 │ │ │ │ + mlaeq sp, r8, lr, r6 │ │ │ │ + eorseq r4, r0, r8, lsl ip │ │ │ │ + eoreq r6, sp, ip, lsl sp │ │ │ │ + eoreq r1, lr, r0, ror #29 │ │ │ │ + andeq r1, r5, r9, ror #6 │ │ │ │ + eorseq r0, r0, r4, lsl #24 │ │ │ │ + eoreq r6, sp, r0, ror #27 │ │ │ │ + eoreq r9, sp, r8, lsl #30 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 0011e75c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -213513,18 +213513,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r3, r8, lsl #7 │ │ │ │ eorseq r1, r2, r0, ror #16 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [lr], -r4 @ │ │ │ │ + ldrdeq r1, [lr], -ip @ │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r1, lr, ip, lsl #25 │ │ │ │ - eoreq r0, lr, ip, lsr #31 │ │ │ │ + eoreq r1, lr, r4, ror sp │ │ │ │ + mlaeq lr, r4, r0, r1 │ │ │ │ │ │ │ │ 0011e820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [pc, #4064] @ 11f818 │ │ │ │ @@ -214546,197 +214546,197 @@ │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 11f634 │ │ │ │ @ instruction: 0x003217bc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r2, r4, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r0, lr, r8, ror #27 │ │ │ │ - eoreq r2, lr, ip, lsl r7 │ │ │ │ - mlaeq lr, ip, fp, r0 │ │ │ │ - eoreq r0, lr, r0, lsr #23 │ │ │ │ - eoreq r2, lr, ip, lsr #13 │ │ │ │ - eoreq r0, lr, ip, lsr #22 │ │ │ │ - eorseq r1, r2, r0, ror #5 │ │ │ │ - eoreq r2, lr, r8, lsl r6 │ │ │ │ - eoreq r2, lr, r8, lsl r6 │ │ │ │ - eoreq r2, lr, r8, ror #12 │ │ │ │ - mlaeq lr, r8, sl, r0 │ │ │ │ - strdeq r2, [lr], -r4 @ │ │ │ │ - eoreq r0, lr, r4, ror sl │ │ │ │ - eoreq sl, sp, ip, lsr r3 │ │ │ │ - @ instruction: 0x002e25bc │ │ │ │ - eoreq r0, lr, ip, lsr sl │ │ │ │ - eoreq r2, lr, r8, ror #9 │ │ │ │ - eoreq r0, lr, r8, ror #18 │ │ │ │ - eoreq r5, pc, ip, lsr r8 @ │ │ │ │ - strdeq r2, [lr], -r4 @ │ │ │ │ - eoreq r0, lr, r4, lsr #18 │ │ │ │ - eoreq r2, lr, r4, lsr #9 │ │ │ │ - eoreq r2, lr, r8, ror r4 │ │ │ │ - strdeq r0, [lr], -r8 @ │ │ │ │ - eoreq r2, lr, r0, asr r4 │ │ │ │ ldrdeq r0, [lr], -r0 @ │ │ │ │ - eoreq r3, pc, r0, lsl r9 @ │ │ │ │ - eoreq r2, lr, r0, lsr #8 │ │ │ │ - mlaeq lr, ip, r8, r0 │ │ │ │ + eoreq r2, lr, r4, lsl #16 │ │ │ │ + eoreq r0, lr, r4, lsl #25 │ │ │ │ + eoreq r0, lr, r8, lsl #25 │ │ │ │ + mlaeq lr, r4, r7, r2 │ │ │ │ + eoreq r0, lr, r4, lsl ip │ │ │ │ + eorseq r1, r2, r0, ror #5 │ │ │ │ + eoreq r2, lr, r0, lsl #14 │ │ │ │ + eoreq r2, lr, r0, lsl #14 │ │ │ │ + eoreq r2, lr, r0, asr r7 │ │ │ │ + eoreq r0, lr, r0, lsl #23 │ │ │ │ + ldrdeq r2, [lr], -ip @ │ │ │ │ + eoreq r0, lr, ip, asr fp │ │ │ │ + eoreq sl, sp, r4, lsr #8 │ │ │ │ + eoreq r2, lr, r4, lsr #13 │ │ │ │ + eoreq r0, lr, r4, lsr #22 │ │ │ │ + ldrdeq r2, [lr], -r0 @ │ │ │ │ + eoreq r0, lr, r0, asr sl │ │ │ │ + eoreq r5, pc, r4, lsr #18 │ │ │ │ + ldrdeq r2, [lr], -ip @ │ │ │ │ + eoreq r0, lr, ip, lsl #20 │ │ │ │ + eoreq r2, lr, ip, lsl #11 │ │ │ │ + eoreq r2, lr, r0, ror #10 │ │ │ │ + eoreq r0, lr, r0, ror #19 │ │ │ │ + eoreq r2, lr, r8, lsr r5 │ │ │ │ + @ instruction: 0x002e09b8 │ │ │ │ + strdeq r3, [pc], -r8 @ │ │ │ │ + eoreq r2, lr, r8, lsl #10 │ │ │ │ + eoreq r0, lr, r4, lsl #19 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq r2, lr, r4, ror r2 │ │ │ │ - strdeq r0, [lr], -r4 @ │ │ │ │ - eoreq r2, lr, ip, asr #4 │ │ │ │ - eoreq r0, lr, ip, asr #13 │ │ │ │ - eoreq r2, lr, r4, asr r2 │ │ │ │ - eoreq r2, lr, r0, lsl #4 │ │ │ │ - eoreq r0, lr, r0, lsl #13 │ │ │ │ - strdeq r2, [lr], -ip @ │ │ │ │ - mlaeq lr, r4, r1, r2 │ │ │ │ - eoreq r0, lr, r0, lsl r6 │ │ │ │ - eoreq r2, lr, ip, asr r1 │ │ │ │ + eoreq r2, lr, ip, asr r3 │ │ │ │ ldrdeq r0, [lr], -ip @ │ │ │ │ - eoreq r2, lr, r8, lsl #2 │ │ │ │ - eoreq r0, lr, r8, lsl #11 │ │ │ │ + eoreq r2, lr, r4, lsr r3 │ │ │ │ + @ instruction: 0x002e07b4 │ │ │ │ + eoreq r2, lr, ip, lsr r3 │ │ │ │ + eoreq r2, lr, r8, ror #5 │ │ │ │ + eoreq r0, lr, r8, ror #14 │ │ │ │ + eoreq r2, lr, r4, ror #5 │ │ │ │ + eoreq r2, lr, ip, ror r2 │ │ │ │ + strdeq r0, [lr], -r8 @ │ │ │ │ + eoreq r2, lr, r4, asr #4 │ │ │ │ + eoreq r0, lr, r4, asr #13 │ │ │ │ + strdeq r2, [lr], -r0 @ │ │ │ │ + eoreq r0, lr, r0, ror r6 │ │ │ │ + eoreq r2, lr, ip, ror #3 │ │ │ │ + mlaeq lr, r8, r1, r2 │ │ │ │ + eoreq r0, lr, r8, lsl r6 │ │ │ │ + eoreq r5, pc, ip, lsr #10 │ │ │ │ + eoreq r2, lr, r4, ror r1 │ │ │ │ + strdeq r0, [lr], -r4 @ │ │ │ │ + eoreq r2, lr, r4, lsl #3 │ │ │ │ + eoreq r2, lr, r0, lsr r1 │ │ │ │ + @ instruction: 0x002e05b0 │ │ │ │ + eoreq r5, pc, r4, asr #9 │ │ │ │ + mlaeq sp, r4, r3, ip │ │ │ │ eoreq r2, lr, r4, lsl #2 │ │ │ │ - strheq r2, [lr], -r0 @ │ │ │ │ - eoreq r0, lr, r0, lsr r5 │ │ │ │ - eoreq r5, pc, r4, asr #8 │ │ │ │ - eoreq r2, lr, ip, lsl #1 │ │ │ │ - eoreq r0, lr, ip, lsl #10 │ │ │ │ - mlaeq lr, ip, r0, r2 │ │ │ │ - eoreq r2, lr, r8, asr #32 │ │ │ │ - eoreq r0, lr, r8, asr #9 │ │ │ │ - ldrdeq r5, [pc], -ip @ │ │ │ │ - eoreq ip, sp, ip, lsr #5 │ │ │ │ - eoreq r2, lr, ip, lsl r0 │ │ │ │ - mlaeq lr, r8, r4, r0 │ │ │ │ - eoreq r1, lr, r0, asr #31 │ │ │ │ - eoreq r0, lr, r0, asr #8 │ │ │ │ - mlaeq lr, r8, pc, r1 @ │ │ │ │ - eoreq r0, lr, r8, lsl r4 │ │ │ │ - eoreq r1, lr, ip, ror #30 │ │ │ │ - eoreq r0, lr, ip, ror #7 │ │ │ │ - eoreq r0, lr, r0, lsl #7 │ │ │ │ - @ instruction: 0x002e1cb4 │ │ │ │ - eoreq r0, lr, r4, lsr r1 │ │ │ │ - eoreq r1, lr, r4, asr #24 │ │ │ │ - eoreq r0, lr, r4, asr #1 │ │ │ │ - eoreq r1, lr, ip, lsl ip │ │ │ │ - mlaeq lr, ip, r0, r0 │ │ │ │ + eoreq r0, lr, r0, lsl #11 │ │ │ │ + eoreq r2, lr, r8, lsr #1 │ │ │ │ + eoreq r0, lr, r8, lsr #10 │ │ │ │ + eoreq r2, lr, r0, lsl #1 │ │ │ │ + eoreq r0, lr, r0, lsl #10 │ │ │ │ + eoreq r2, lr, r4, asr r0 │ │ │ │ + ldrdeq r0, [lr], -r4 @ │ │ │ │ + eoreq r0, lr, r8, ror #8 │ │ │ │ + mlaeq lr, ip, sp, r1 │ │ │ │ + eoreq r0, lr, ip, lsl r2 │ │ │ │ + eoreq r1, lr, ip, lsr #26 │ │ │ │ + eoreq r0, lr, ip, lsr #3 │ │ │ │ + eoreq r1, lr, r4, lsl #26 │ │ │ │ + eoreq r0, lr, r4, lsl #3 │ │ │ │ + ldrdeq r1, [lr], -ip @ │ │ │ │ + eoreq r0, lr, ip, asr r1 │ │ │ │ + eoreq r1, lr, ip, ror #25 │ │ │ │ + mlaeq lr, r8, ip, r1 │ │ │ │ + eoreq r0, lr, r8, lsl r1 │ │ │ │ + eoreq r5, pc, ip, lsr #32 │ │ │ │ + eoreq r1, lr, r8, ror r9 │ │ │ │ + strdeq pc, [sp], -r8 @ │ │ │ │ + ldrdeq r1, [lr], -r0 @ │ │ │ │ + eoreq pc, sp, r0, asr ip @ │ │ │ │ + @ instruction: 0x002dd4b4 │ │ │ │ + eoreq r1, lr, r0, asr r7 │ │ │ │ + eoreq pc, sp, ip, asr #23 │ │ │ │ + strdeq r2, [pc], -r0 @ │ │ │ │ + eoreq r1, lr, r0, lsl #14 │ │ │ │ + eoreq pc, sp, ip, ror fp @ │ │ │ │ + eoreq r1, lr, ip, asr #13 │ │ │ │ + eoreq pc, sp, r8, asr #22 │ │ │ │ + eoreq r1, lr, r8, asr r6 │ │ │ │ + ldrdeq pc, [sp], -r8 @ │ │ │ │ + eoreq r1, lr, ip, lsr #12 │ │ │ │ + eoreq pc, sp, r8, lsr #21 │ │ │ │ strdeq r1, [lr], -r4 @ │ │ │ │ - eoreq r0, lr, r4, ror r0 │ │ │ │ - eoreq r1, lr, r4, lsl #24 │ │ │ │ - @ instruction: 0x002e1bb0 │ │ │ │ - eoreq r0, lr, r0, lsr r0 │ │ │ │ - eoreq r4, pc, r4, asr #30 │ │ │ │ - mlaeq lr, r0, r8, r1 │ │ │ │ - eoreq pc, sp, r0, lsl sp @ │ │ │ │ - eoreq r1, lr, r8, ror #13 │ │ │ │ - eoreq pc, sp, r8, ror #22 │ │ │ │ - eoreq sp, sp, ip, asr #7 │ │ │ │ - eoreq r1, lr, r8, ror #12 │ │ │ │ - eoreq pc, sp, r4, ror #21 │ │ │ │ - eoreq r2, pc, r8, lsl #22 │ │ │ │ - eoreq r1, lr, r8, lsl r6 │ │ │ │ - mlaeq sp, r4, sl, pc @ │ │ │ │ - eoreq r1, lr, r4, ror #11 │ │ │ │ - eoreq pc, sp, r0, ror #20 │ │ │ │ - eoreq r1, lr, r0, ror r5 │ │ │ │ - strdeq pc, [sp], -r0 @ │ │ │ │ - eoreq r1, lr, r4, asr #10 │ │ │ │ - eoreq pc, sp, r0, asr #19 │ │ │ │ - eoreq r1, lr, ip, lsl #10 │ │ │ │ - eoreq pc, sp, r8, lsl #19 │ │ │ │ - eoreq r1, lr, r0, ror #9 │ │ │ │ - eoreq pc, sp, r0, ror #18 │ │ │ │ - eoreq r2, pc, ip, ror #18 │ │ │ │ - eoreq r1, lr, r0, lsl #9 │ │ │ │ - eoreq pc, sp, r0, lsl #18 │ │ │ │ - eoreq fp, sp, r0, lsr #13 │ │ │ │ - eoreq r1, lr, r4, lsl r4 │ │ │ │ - mlaeq sp, r0, r8, pc @ │ │ │ │ - @ instruction: 0x002e13b8 │ │ │ │ - eoreq pc, sp, r4, lsr r8 @ │ │ │ │ - eoreq sp, sp, ip, asr #1 │ │ │ │ - eoreq r1, lr, r8, ror #6 │ │ │ │ - eoreq pc, sp, r4, ror #15 │ │ │ │ + eoreq pc, sp, r0, ror sl @ │ │ │ │ + eoreq r1, lr, r8, asr #11 │ │ │ │ + eoreq pc, sp, r8, asr #20 │ │ │ │ + eoreq r2, pc, r4, asr sl @ │ │ │ │ + eoreq r1, lr, r8, ror #10 │ │ │ │ + eoreq pc, sp, r8, ror #19 │ │ │ │ + eoreq fp, sp, r8, lsl #15 │ │ │ │ + strdeq r1, [lr], -ip @ │ │ │ │ + eoreq pc, sp, r8, ror r9 @ │ │ │ │ + eoreq r1, lr, r0, lsr #9 │ │ │ │ + eoreq pc, sp, ip, lsl r9 @ │ │ │ │ + @ instruction: 0x002dd1b4 │ │ │ │ + eoreq r1, lr, r0, asr r4 │ │ │ │ + eoreq pc, sp, ip, asr #17 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq pc, sp, r4, lsl r9 @ │ │ │ │ - eoreq r1, lr, r8, asr #4 │ │ │ │ - eoreq pc, sp, r8, asr #13 │ │ │ │ - strdeq r2, [pc], -r0 @ │ │ │ │ - strdeq r1, [lr], -r0 @ │ │ │ │ - eoreq pc, sp, r0, ror r6 @ │ │ │ │ - eoreq r1, lr, ip, asr #3 │ │ │ │ - eoreq pc, sp, ip, asr #12 │ │ │ │ - mlaeq lr, r8, r1, r1 │ │ │ │ - eoreq pc, sp, r8, lsl r6 @ │ │ │ │ - eoreq r1, lr, r8, ror #2 │ │ │ │ - eoreq pc, sp, r8, ror #11 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - eoreq r0, lr, r0, lsr #30 │ │ │ │ - eoreq pc, sp, r0, lsr #7 │ │ │ │ - mlaeq lr, r0, sp, r0 │ │ │ │ - eoreq pc, sp, r0, lsl r2 @ │ │ │ │ - eoreq r2, pc, r8, lsr #3 │ │ │ │ - @ instruction: 0x002e0cb8 │ │ │ │ - eoreq pc, sp, r4, lsr r1 @ │ │ │ │ - eoreq r0, lr, ip, ror ip │ │ │ │ strdeq pc, [sp], -ip @ │ │ │ │ - eoreq r0, lr, r4, asr ip │ │ │ │ - ldrdeq pc, [sp], -r4 @ │ │ │ │ - eoreq r0, lr, r4, lsr #24 │ │ │ │ - eoreq pc, sp, r4, lsr #1 │ │ │ │ - strdeq r0, [lr], -r0 @ │ │ │ │ - eoreq pc, sp, ip, rrx │ │ │ │ - eoreq r0, lr, r8, asr #23 │ │ │ │ - eoreq pc, sp, r8, asr #32 │ │ │ │ - eoreq r3, pc, r0, lsl pc @ │ │ │ │ - eoreq r0, lr, r8, asr #23 │ │ │ │ - strdeq lr, [sp], -r8 @ │ │ │ │ - eoreq r0, lr, r8, ror fp │ │ │ │ - andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, ip, asr #22 │ │ │ │ - eoreq lr, sp, ip, asr #31 │ │ │ │ - eorseq r2, r0, r8, lsl #17 │ │ │ │ - eoreq r4, sp, ip, lsl #19 │ │ │ │ - eoreq pc, sp, r0, asr #2 │ │ │ │ - andeq r4, r5, r9, lsl #24 │ │ │ │ - eorseq r2, r0, r4, ror #16 │ │ │ │ - eoreq r4, sp, r8, ror #18 │ │ │ │ - eoreq r0, lr, r4, asr #21 │ │ │ │ - andeq r4, r5, r6, lsl #26 │ │ │ │ - eorseq r2, r0, r0, asr #16 │ │ │ │ - eoreq r4, sp, r4, asr #18 │ │ │ │ - eoreq pc, sp, r0, ror #2 │ │ │ │ - andeq r4, r5, sl, ror #25 │ │ │ │ - eorseq r2, r0, ip, lsl r8 │ │ │ │ - eoreq r4, sp, r0, lsr #18 │ │ │ │ - eoreq r0, lr, r0, ror #20 │ │ │ │ - andeq r4, r5, sl, lsr #24 │ │ │ │ - @ instruction: 0x003027f8 │ │ │ │ - strdeq r4, [sp], -ip @ │ │ │ │ - eoreq r0, lr, r8, asr #20 │ │ │ │ - @ instruction: 0x00054cb2 │ │ │ │ - @ instruction: 0x003027d4 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - eoreq pc, sp, r4, ror #1 │ │ │ │ - andeq r4, r5, r9, ror #25 │ │ │ │ - @ instruction: 0x003027b0 │ │ │ │ - @ instruction: 0x002d48b4 │ │ │ │ - eoreq pc, sp, r4, ror r0 @ │ │ │ │ - andeq r4, r5, fp, lsl #24 │ │ │ │ - eorseq r2, r0, ip, lsl #15 │ │ │ │ - mlaeq sp, r0, r8, r4 │ │ │ │ - @ instruction: 0x002dd6bc │ │ │ │ - andeq r4, r5, r3, lsl fp │ │ │ │ - eorseq r2, r0, r8, ror #14 │ │ │ │ - eoreq r4, sp, ip, ror #16 │ │ │ │ + eoreq r1, lr, r0, lsr r3 │ │ │ │ + @ instruction: 0x002df7b0 │ │ │ │ + ldrdeq r2, [pc], -r8 @ │ │ │ │ + ldrdeq r1, [lr], -r8 @ │ │ │ │ + eoreq pc, sp, r8, asr r7 @ │ │ │ │ + @ instruction: 0x002e12b4 │ │ │ │ + eoreq pc, sp, r4, lsr r7 @ │ │ │ │ + eoreq r1, lr, r0, lsl #5 │ │ │ │ + eoreq pc, sp, r0, lsl #14 │ │ │ │ + eoreq r1, lr, r0, asr r2 │ │ │ │ + ldrdeq pc, [sp], -r0 @ │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + eoreq r1, lr, r8 │ │ │ │ + eoreq pc, sp, r8, lsl #9 │ │ │ │ + eoreq r0, lr, r8, ror lr │ │ │ │ + strdeq pc, [sp], -r8 @ │ │ │ │ + mlaeq pc, r0, r2, r2 @ │ │ │ │ + eoreq r0, lr, r0, lsr #27 │ │ │ │ + eoreq pc, sp, ip, lsl r2 @ │ │ │ │ + eoreq r0, lr, r4, ror #26 │ │ │ │ eoreq pc, sp, r4, ror #3 │ │ │ │ - andeq r4, r5, r2, lsl #22 │ │ │ │ + eoreq r0, lr, ip, lsr sp │ │ │ │ + @ instruction: 0x002df1bc │ │ │ │ + eoreq r0, lr, ip, lsl #26 │ │ │ │ + eoreq pc, sp, ip, lsl #3 │ │ │ │ + ldrdeq r0, [lr], -r8 @ │ │ │ │ + eoreq pc, sp, r4, asr r1 @ │ │ │ │ + @ instruction: 0x002e0cb0 │ │ │ │ + eoreq pc, sp, r0, lsr r1 @ │ │ │ │ + strdeq r3, [pc], -r8 @ │ │ │ │ + @ instruction: 0x002e0cb0 │ │ │ │ + eoreq pc, sp, r0, ror #1 │ │ │ │ + eoreq r0, lr, r0, ror #24 │ │ │ │ + andeq r0, r0, r0, lsl #21 │ │ │ │ + eoreq r0, lr, r4, lsr ip │ │ │ │ + strheq pc, [sp], -r4 @ │ │ │ │ + eorseq r2, r0, r0, ror r9 │ │ │ │ + eoreq r4, sp, r4, ror sl │ │ │ │ + eoreq pc, sp, r8, lsr #4 │ │ │ │ + andeq r4, r5, r2, lsl ip │ │ │ │ + eorseq r2, r0, ip, asr #18 │ │ │ │ + eoreq r4, sp, r0, asr sl │ │ │ │ + eoreq r0, lr, ip, lsr #23 │ │ │ │ + andeq r4, r5, pc, lsl #26 │ │ │ │ + eorseq r2, r0, r8, lsr #18 │ │ │ │ + eoreq r4, sp, ip, lsr #20 │ │ │ │ + eoreq pc, sp, r8, asr #4 │ │ │ │ + strdeq r4, [r5], -r3 │ │ │ │ + eorseq r2, r0, r4, lsl #18 │ │ │ │ + eoreq r4, sp, r8, lsl #20 │ │ │ │ + eoreq r0, lr, r8, asr #22 │ │ │ │ + andeq r4, r5, r3, lsr ip │ │ │ │ + eorseq r2, r0, r0, ror #17 │ │ │ │ + eoreq r4, sp, r4, ror #19 │ │ │ │ + eoreq r0, lr, r0, lsr fp │ │ │ │ + @ instruction: 0x00054cbb │ │ │ │ + @ instruction: 0x003028bc │ │ │ │ + eoreq r4, sp, r0, asr #19 │ │ │ │ + eoreq pc, sp, ip, asr #3 │ │ │ │ + strdeq r4, [r5], -r2 │ │ │ │ + mlaseq r0, r8, r8, r2 │ │ │ │ + mlaeq sp, ip, r9, r4 │ │ │ │ + eoreq pc, sp, ip, asr r1 @ │ │ │ │ + andeq r4, r5, r4, lsl ip │ │ │ │ + eorseq r2, r0, r4, ror r8 │ │ │ │ + eoreq r4, sp, r8, ror r9 │ │ │ │ + eoreq sp, sp, r4, lsr #15 │ │ │ │ + andeq r4, r5, ip, lsl fp │ │ │ │ + eorseq r2, r0, r0, asr r8 │ │ │ │ + eoreq r4, sp, r4, asr r9 │ │ │ │ + eoreq pc, sp, ip, asr #5 │ │ │ │ + andeq r4, r5, fp, lsl #22 │ │ │ │ ldr r3, [pc, #-164] @ 11fa6c │ │ │ │ ldr r1, [pc, #-440] @ 11f95c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [pc, #-444] @ 11f960 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -215782,19 +215782,19 @@ │ │ │ │ @ instruction: 0x0031f5b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r3, r4, lsr #1 │ │ │ │ eorseq pc, r1, ip, ror r5 @ │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq pc, r1, r4, lsl r5 @ │ │ │ │ - ldrdeq r0, [lr], -r4 @ │ │ │ │ + @ instruction: 0x002e09bc │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, r0, lsl #17 │ │ │ │ - eoreq lr, sp, r0, lsl #26 │ │ │ │ - eoreq r1, pc, ip, asr #26 │ │ │ │ + eoreq r0, lr, r8, ror #18 │ │ │ │ + eoreq lr, sp, r8, ror #27 │ │ │ │ + eoreq r1, pc, r4, lsr lr @ │ │ │ │ │ │ │ │ 00120b88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -216017,37 +216017,37 @@ │ │ │ │ ldr r2, [pc, #108] @ 120f70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #596 @ 0x254 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r1, r0, asr r4 @ │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - mlaeq lr, r8, r6, r0 │ │ │ │ - @ instruction: 0x002deab8 │ │ │ │ - eoreq r0, lr, r0, ror #12 │ │ │ │ - eoreq lr, sp, r4, lsl #21 │ │ │ │ - eoreq r1, pc, r4, asr #21 │ │ │ │ - eoreq r0, lr, r0, lsr r6 │ │ │ │ - eoreq lr, sp, r0, asr sl │ │ │ │ - eoreq r0, lr, r8, asr #11 │ │ │ │ - eoreq r3, pc, r0, lsl r9 @ │ │ │ │ - strdeq lr, [sp], -r8 @ │ │ │ │ - ldrdeq r0, [lr], -r4 @ │ │ │ │ - eoreq r0, lr, r8, lsl #11 │ │ │ │ - eoreq r0, lr, ip, lsr #10 │ │ │ │ - eoreq r0, lr, ip, ror r5 │ │ │ │ - eoreq lr, sp, ip, lsr #19 │ │ │ │ - eoreq r0, lr, r4, ror #10 │ │ │ │ - eoreq lr, sp, r8, lsl #19 │ │ │ │ - eoreq r0, lr, ip, lsr r5 │ │ │ │ - eoreq lr, sp, r0, ror #18 │ │ │ │ - eorseq r2, r0, r0, ror r2 │ │ │ │ - eoreq r4, sp, r4, ror r3 │ │ │ │ - mlaeq sp, r4, ip, lr │ │ │ │ - andeq r4, r5, r8, lsl #20 │ │ │ │ + eoreq r0, lr, r0, lsl #15 │ │ │ │ + eoreq lr, sp, r0, lsr #23 │ │ │ │ + eoreq r0, lr, r8, asr #14 │ │ │ │ + eoreq lr, sp, ip, ror #22 │ │ │ │ + eoreq r1, pc, ip, lsr #23 │ │ │ │ + eoreq r0, lr, r8, lsl r7 │ │ │ │ + eoreq lr, sp, r8, lsr fp │ │ │ │ + @ instruction: 0x002e06b0 │ │ │ │ + strdeq r3, [pc], -r8 @ │ │ │ │ + eoreq lr, sp, r0, ror #21 │ │ │ │ + @ instruction: 0x002e06bc │ │ │ │ + eoreq r0, lr, r0, ror r6 │ │ │ │ + eoreq r0, lr, r4, lsl r6 │ │ │ │ + eoreq r0, lr, r4, ror #12 │ │ │ │ + mlaeq sp, r4, sl, lr │ │ │ │ + eoreq r0, lr, ip, asr #12 │ │ │ │ + eoreq lr, sp, r0, ror sl │ │ │ │ + eoreq r0, lr, r4, lsr #12 │ │ │ │ + eoreq lr, sp, r8, asr #20 │ │ │ │ + eorseq r2, r0, r8, asr r3 │ │ │ │ + eoreq r4, sp, ip, asr r4 │ │ │ │ + eoreq lr, sp, ip, ror sp │ │ │ │ + andeq r4, r5, r1, lsl sl │ │ │ │ │ │ │ │ 00120f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -216096,18 +216096,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r3, r0, ror fp │ │ │ │ eorseq pc, r1, r8, asr #32 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - ldrdeq r0, [lr], -ip @ │ │ │ │ + eoreq r0, lr, r4, asr #9 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, r8, ror #7 │ │ │ │ - eoreq lr, sp, r8, lsl #16 │ │ │ │ + ldrdeq r0, [lr], -r0 @ │ │ │ │ + strdeq lr, [sp], -r0 @ │ │ │ │ │ │ │ │ 0012105c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #580] @ 1212b8 │ │ │ │ @@ -216258,26 +216258,26 @@ │ │ │ │ b 121250 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq lr, r1, r4, lsl #31 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r1, ip, ror #30 │ │ │ │ mlaseq r1, r8, lr, lr │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, r8, ror #4 │ │ │ │ - mlaeq sp, ip, r1, pc @ │ │ │ │ - eoreq r0, lr, r4, asr #4 │ │ │ │ - eoreq lr, sp, r4, asr r6 │ │ │ │ - eoreq r0, lr, r0, asr #4 │ │ │ │ - eoreq lr, sp, ip, lsr #12 │ │ │ │ + eoreq r0, lr, r0, asr r3 │ │ │ │ + eoreq pc, sp, r4, lsl #5 │ │ │ │ + eoreq r0, lr, ip, lsr #6 │ │ │ │ + eoreq lr, sp, ip, lsr r7 │ │ │ │ + eoreq r0, lr, r8, lsr #6 │ │ │ │ + eoreq lr, sp, r4, lsl r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq r0, lr, r0, lsr #4 │ │ │ │ - ldrdeq r0, [lr], -ip @ │ │ │ │ - eoreq lr, sp, r8, asr #11 │ │ │ │ - eoreq r0, lr, ip, lsr #3 │ │ │ │ - mlaeq sp, r8, r5, lr │ │ │ │ + eoreq r0, lr, r8, lsl #6 │ │ │ │ + eoreq r0, lr, r4, asr #5 │ │ │ │ + @ instruction: 0x002de6b0 │ │ │ │ + mlaeq lr, r4, r2, r0 │ │ │ │ + eoreq lr, sp, r0, lsl #13 │ │ │ │ │ │ │ │ 001212fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #232] @ 1213fc │ │ │ │ @@ -216342,18 +216342,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0031ecd8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r3, r8, asr #15 │ │ │ │ mlaseq r1, r4, ip, lr │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ eorseq lr, r1, ip, asr ip │ │ │ │ - eoreq lr, sp, r8, lsl #9 │ │ │ │ + eoreq lr, sp, r0, ror r5 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, r4, rrx │ │ │ │ - eoreq lr, sp, ip, asr #8 │ │ │ │ + eoreq r0, lr, ip, asr #2 │ │ │ │ + eoreq lr, sp, r4, lsr r5 │ │ │ │ │ │ │ │ 00121424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -216782,49 +216782,49 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0031ebb8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r1, r0, lsr #23 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - ldrdeq pc, [sp], -ip @ │ │ │ │ - eoreq lr, sp, r0, asr r3 │ │ │ │ + eoreq r0, lr, r4, asr #1 │ │ │ │ + eoreq lr, sp, r8, lsr r4 │ │ │ │ eorseq lr, r1, r0, lsl #22 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - strdeq pc, [sp], -r4 @ │ │ │ │ - @ instruction: 0x002dfcb0 │ │ │ │ - eoreq lr, sp, r4, lsr #32 │ │ │ │ - ldrdeq pc, [sp], -r4 @ │ │ │ │ - mlaeq sp, r4, sl, lr │ │ │ │ - @ instruction: 0x002dfbb0 │ │ │ │ - eoreq sp, sp, ip, asr #30 │ │ │ │ - eoreq pc, sp, r0, lsr #22 │ │ │ │ - mlaeq sp, r8, lr, sp │ │ │ │ - eoreq pc, sp, r0, ror #21 │ │ │ │ - eoreq sp, sp, r0, asr lr │ │ │ │ - eoreq ip, sp, r4 │ │ │ │ - mlaeq sp, r8, sl, pc @ │ │ │ │ - eoreq sp, sp, r0, lsl lr │ │ │ │ - eoreq pc, sp, r4, ror sl @ │ │ │ │ - eoreq sp, sp, ip, ror #27 │ │ │ │ - @ instruction: 0x003016f8 │ │ │ │ - strdeq r3, [sp], -ip @ │ │ │ │ - eoreq lr, sp, r0, lsl r1 │ │ │ │ - andeq r4, r5, r5, lsr #30 │ │ │ │ - eoreq sp, pc, r0, ror #13 │ │ │ │ - @ instruction: 0x002d38bc │ │ │ │ - eoreq r6, sp, r4, ror #19 │ │ │ │ + ldrdeq pc, [sp], -ip @ │ │ │ │ + mlaeq sp, r8, sp, pc @ │ │ │ │ + eoreq lr, sp, ip, lsl #2 │ │ │ │ + @ instruction: 0x002dfcbc │ │ │ │ + eoreq lr, sp, ip, ror fp │ │ │ │ + mlaeq sp, r8, ip, pc @ │ │ │ │ + eoreq lr, sp, r4, lsr r0 │ │ │ │ + eoreq pc, sp, r8, lsl #24 │ │ │ │ + eoreq sp, sp, r0, lsl #31 │ │ │ │ + eoreq pc, sp, r8, asr #23 │ │ │ │ + eoreq sp, sp, r8, lsr pc │ │ │ │ + eoreq ip, sp, ip, ror #1 │ │ │ │ + eoreq pc, sp, r0, lsl #23 │ │ │ │ + strdeq sp, [sp], -r8 @ │ │ │ │ + eoreq pc, sp, ip, asr fp @ │ │ │ │ + ldrdeq sp, [sp], -r4 @ │ │ │ │ + eorseq r1, r0, r0, ror #15 │ │ │ │ + eoreq r3, sp, r4, ror #17 │ │ │ │ + strdeq lr, [sp], -r8 @ │ │ │ │ + andeq r4, r5, lr, lsr #30 │ │ │ │ + eoreq sp, pc, r8, asr #15 │ │ │ │ + eoreq r3, sp, r4, lsr #19 │ │ │ │ + eoreq r6, sp, ip, asr #21 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r1, r0, ip, lsr #13 │ │ │ │ - @ instruction: 0x002d37b0 │ │ │ │ - eoreq lr, sp, r4, lsr #10 │ │ │ │ - andeq r4, r5, r3, lsr pc │ │ │ │ + mlaseq r0, r4, r7, r1 │ │ │ │ + mlaeq sp, r8, r8, r3 │ │ │ │ + eoreq lr, sp, ip, lsl #12 │ │ │ │ + andeq r4, r5, ip, lsr pc │ │ │ │ │ │ │ │ 00121b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -216910,19 +216910,19 @@ │ │ │ │ eorseq lr, r1, r4, asr r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r3, r4, asr #30 │ │ │ │ eorseq lr, r1, r0, lsl r4 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq lr, r1, r4, lsr #7 │ │ │ │ - ldrdeq sp, [sp], -r0 @ │ │ │ │ + @ instruction: 0x002ddcb8 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq pc, sp, ip, lsl r8 @ │ │ │ │ - mlaeq sp, r4, fp, sp │ │ │ │ - eoreq r9, sp, ip, ror r9 │ │ │ │ + eoreq pc, sp, r4, lsl #18 │ │ │ │ + eoreq sp, sp, ip, ror ip │ │ │ │ + eoreq r9, sp, r4, ror #20 │ │ │ │ │ │ │ │ 00121cf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -217793,149 +217793,149 @@ │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 121e18 │ │ │ │ eorseq lr, r1, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r1, r0, asr #5 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq pc, sp, r8, asr #14 │ │ │ │ - eoreq sp, sp, ip, ror sl │ │ │ │ - strdeq pc, [sp], -r8 @ │ │ │ │ - eoreq sp, sp, r8, lsr #20 │ │ │ │ + eoreq pc, sp, r0, lsr r8 @ │ │ │ │ + eoreq sp, sp, r4, ror #22 │ │ │ │ + eoreq pc, sp, r0, ror #15 │ │ │ │ + eoreq sp, sp, r0, lsl fp │ │ │ │ @ instruction: 0x0031e1d8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq sp, sp, ip, lsl r6 │ │ │ │ - mlaeq sp, r8, r0, pc @ │ │ │ │ - eoreq sp, sp, ip, asr #7 │ │ │ │ - eoreq pc, sp, r8, rrx │ │ │ │ + eoreq sp, sp, r4, lsl #14 │ │ │ │ + eoreq pc, sp, r0, lsl #3 │ │ │ │ + @ instruction: 0x002dd4b4 │ │ │ │ + eoreq pc, sp, r0, asr r1 @ │ │ │ │ + eoreq sp, sp, r4, lsl #9 │ │ │ │ + eoreq sp, sp, r0, ror #8 │ │ │ │ + eoreq pc, sp, r4, lsl #2 │ │ │ │ + eoreq sp, sp, r4, lsr r4 │ │ │ │ + eoreq pc, sp, r0, ror r0 @ │ │ │ │ + eoreq pc, sp, ip, rrx │ │ │ │ mlaeq sp, ip, r3, sp │ │ │ │ - eoreq sp, sp, r8, ror r3 │ │ │ │ - eoreq pc, sp, ip, lsl r0 @ │ │ │ │ - eoreq sp, sp, ip, asr #6 │ │ │ │ - eoreq lr, sp, r8, lsl #31 │ │ │ │ - eoreq lr, sp, r4, lsl #31 │ │ │ │ - @ instruction: 0x002dd2b4 │ │ │ │ - eoreq lr, sp, r0, asr #28 │ │ │ │ - eoreq sp, sp, r4, ror r1 │ │ │ │ - eoreq lr, sp, r8, lsl #28 │ │ │ │ - eoreq sp, sp, ip, lsr r1 │ │ │ │ - eoreq lr, sp, r8, lsl #26 │ │ │ │ - eoreq fp, sp, r4, lsr #5 │ │ │ │ - @ instruction: 0x002dedb8 │ │ │ │ - eoreq sp, sp, ip, ror #1 │ │ │ │ - eoreq lr, sp, r8, lsl #27 │ │ │ │ - strheq sp, [sp], -ip @ │ │ │ │ - mlaeq sp, r0, lr, r8 │ │ │ │ - eoreq lr, sp, ip, asr #26 │ │ │ │ - eoreq sp, sp, ip, ror r0 │ │ │ │ - eoreq lr, sp, ip, lsl sp │ │ │ │ - eoreq sp, sp, r0, asr r0 │ │ │ │ - strdeq lr, [sp], -r4 @ │ │ │ │ - eoreq sp, sp, r8, lsr #32 │ │ │ │ - eoreq r8, sp, r4, asr #27 │ │ │ │ - eoreq lr, sp, r0, lsl #25 │ │ │ │ - @ instruction: 0x002dcfb0 │ │ │ │ - eoreq lr, sp, ip, asr #24 │ │ │ │ - eoreq ip, sp, ip, ror pc │ │ │ │ - eoreq fp, sp, r8, ror #1 │ │ │ │ - strdeq lr, [sp], -r8 @ │ │ │ │ - eoreq ip, sp, ip, lsr #30 │ │ │ │ - @ instruction: 0x002debb8 │ │ │ │ - eoreq ip, sp, r8, lsl #30 │ │ │ │ - eoreq ip, sp, r4, lsr #29 │ │ │ │ - eoreq lr, sp, r4, ror fp │ │ │ │ - eoreq lr, sp, r8, lsr fp │ │ │ │ - eoreq ip, sp, ip, ror #28 │ │ │ │ - eoreq lr, sp, r4, lsl #22 │ │ │ │ - eoreq ip, sp, r8, lsr lr │ │ │ │ - eoreq lr, sp, r8, asr #21 │ │ │ │ - strdeq ip, [sp], -r8 @ │ │ │ │ + eoreq lr, sp, r8, lsr #30 │ │ │ │ + eoreq sp, sp, ip, asr r2 │ │ │ │ + strdeq lr, [sp], -r0 @ │ │ │ │ + eoreq sp, sp, r4, lsr #4 │ │ │ │ + strdeq lr, [sp], -r0 @ │ │ │ │ + eoreq fp, sp, ip, lsl #7 │ │ │ │ + eoreq lr, sp, r0, lsr #29 │ │ │ │ + ldrdeq sp, [sp], -r4 @ │ │ │ │ + eoreq lr, sp, r0, ror lr │ │ │ │ + eoreq sp, sp, r4, lsr #3 │ │ │ │ + eoreq r8, sp, r8, ror pc │ │ │ │ + eoreq lr, sp, r4, lsr lr │ │ │ │ + eoreq sp, sp, r4, ror #2 │ │ │ │ + eoreq lr, sp, r4, lsl #28 │ │ │ │ + eoreq sp, sp, r8, lsr r1 │ │ │ │ + ldrdeq lr, [sp], -ip @ │ │ │ │ + eoreq sp, sp, r0, lsl r1 │ │ │ │ + eoreq r8, sp, ip, lsr #29 │ │ │ │ + eoreq lr, sp, r8, ror #26 │ │ │ │ + mlaeq sp, r8, r0, sp │ │ │ │ + eoreq lr, sp, r4, lsr sp │ │ │ │ + eoreq sp, sp, r4, rrx │ │ │ │ + ldrdeq fp, [sp], -r0 @ │ │ │ │ + eoreq lr, sp, r0, ror #25 │ │ │ │ + eoreq sp, sp, r4, lsl r0 │ │ │ │ + eoreq lr, sp, r0, lsr #25 │ │ │ │ + strdeq ip, [sp], -r0 @ │ │ │ │ + eoreq ip, sp, ip, lsl #31 │ │ │ │ + eoreq lr, sp, ip, asr ip │ │ │ │ + eoreq lr, sp, r0, lsr #24 │ │ │ │ + eoreq ip, sp, r4, asr pc │ │ │ │ + eoreq lr, sp, ip, ror #23 │ │ │ │ + eoreq ip, sp, r0, lsr #30 │ │ │ │ + @ instruction: 0x002debb0 │ │ │ │ + eoreq ip, sp, r0, ror #29 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq lr, sp, r8, lsr r4 │ │ │ │ - eoreq ip, sp, r8, ror #14 │ │ │ │ - eoreq r8, sp, ip, lsl r6 │ │ │ │ - eoreq lr, sp, r0, asr #6 │ │ │ │ - eoreq ip, sp, r4, ror r6 │ │ │ │ - ldrdeq lr, [sp], -r8 @ │ │ │ │ - eoreq ip, sp, ip, lsl #12 │ │ │ │ - eoreq ip, sp, r8, lsr #12 │ │ │ │ - eoreq lr, sp, ip, lsl #5 │ │ │ │ - @ instruction: 0x002dc5bc │ │ │ │ - eoreq lr, sp, ip, lsr #4 │ │ │ │ - eoreq lr, sp, r8, asr #3 │ │ │ │ - strdeq ip, [sp], -ip @ │ │ │ │ + eoreq lr, sp, r0, lsr #10 │ │ │ │ + eoreq ip, sp, r0, asr r8 │ │ │ │ + eoreq r8, sp, r4, lsl #14 │ │ │ │ + eoreq lr, sp, r8, lsr #8 │ │ │ │ + eoreq ip, sp, ip, asr r7 │ │ │ │ + eoreq lr, sp, r0, asr #7 │ │ │ │ + strdeq ip, [sp], -r4 @ │ │ │ │ + eoreq ip, sp, r0, lsl r7 │ │ │ │ + eoreq lr, sp, r4, ror r3 │ │ │ │ + eoreq ip, sp, r4, lsr #13 │ │ │ │ + eoreq lr, sp, r4, lsl r3 │ │ │ │ + @ instruction: 0x002de2b0 │ │ │ │ + eoreq ip, sp, r4, ror #11 │ │ │ │ + eoreq lr, sp, r4, ror #4 │ │ │ │ + mlaeq sp, r8, r5, ip │ │ │ │ + eoreq r5, sp, r4, asr lr │ │ │ │ + eoreq lr, sp, r0, lsr r2 │ │ │ │ + eoreq ip, sp, r0, ror #10 │ │ │ │ + eoreq lr, sp, r0, lsl #4 │ │ │ │ + eoreq ip, sp, r4, lsr r5 │ │ │ │ + eoreq lr, sp, r0, lsr #3 │ │ │ │ + ldrdeq ip, [sp], -r4 @ │ │ │ │ eoreq lr, sp, ip, ror r1 │ │ │ │ - @ instruction: 0x002dc4b0 │ │ │ │ - eoreq r5, sp, ip, ror #26 │ │ │ │ - eoreq lr, sp, r8, asr #2 │ │ │ │ - eoreq ip, sp, r8, ror r4 │ │ │ │ - eoreq lr, sp, r8, lsl r1 │ │ │ │ - eoreq ip, sp, ip, asr #8 │ │ │ │ - strheq lr, [sp], -r8 @ │ │ │ │ - eoreq ip, sp, ip, ror #7 │ │ │ │ - mlaeq sp, r4, r0, lr │ │ │ │ - eoreq ip, sp, r4, asr #7 │ │ │ │ + eoreq ip, sp, ip, lsr #9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq sp, sp, r8, lsr #31 │ │ │ │ - ldrdeq ip, [sp], -ip @ │ │ │ │ - eoreq pc, lr, r8, lsl r3 @ │ │ │ │ - eoreq sp, sp, r0, ror pc │ │ │ │ - eoreq ip, sp, r4, lsr #5 │ │ │ │ + mlaeq sp, r0, r0, lr │ │ │ │ + eoreq ip, sp, r4, asr #7 │ │ │ │ + eoreq pc, lr, r0, lsl #8 │ │ │ │ + eoreq lr, sp, r8, asr r0 │ │ │ │ + eoreq ip, sp, ip, lsl #7 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq sp, sp, ip, ror #29 │ │ │ │ - eoreq ip, sp, ip, lsl r2 │ │ │ │ - eoreq pc, pc, r0, lsr #21 │ │ │ │ - eoreq r1, sp, r4, lsr #23 │ │ │ │ - eoreq ip, sp, r0, lsl #14 │ │ │ │ - ldrdeq r5, [r5], -lr │ │ │ │ - eoreq pc, pc, r8, asr sl @ │ │ │ │ - eoreq r1, sp, ip, asr fp │ │ │ │ - eoreq sp, sp, r4, lsl lr │ │ │ │ + ldrdeq sp, [sp], -r4 @ │ │ │ │ + eoreq ip, sp, r4, lsl #6 │ │ │ │ + eoreq pc, pc, r8, lsl #23 │ │ │ │ + eoreq r1, sp, ip, lsl #25 │ │ │ │ + eoreq ip, sp, r8, ror #15 │ │ │ │ + andeq r5, r5, r7, ror #1 │ │ │ │ + eoreq pc, pc, r0, asr #22 │ │ │ │ + eoreq r1, sp, r4, asr #24 │ │ │ │ + strdeq sp, [sp], -ip @ │ │ │ │ + andeq r5, r5, r6, lsl r2 │ │ │ │ + eoreq pc, pc, ip, lsl fp @ │ │ │ │ + eoreq r1, sp, r0, lsr #24 │ │ │ │ + eoreq sp, sp, r4, lsl #25 │ │ │ │ + andeq r5, r5, ip, lsl r1 │ │ │ │ + strdeq pc, [pc], -r8 @ │ │ │ │ + strdeq r1, [sp], -ip @ │ │ │ │ + eoreq sp, sp, r8, lsr #29 │ │ │ │ andeq r5, r5, sp, lsl #4 │ │ │ │ - eoreq pc, pc, r4, lsr sl @ │ │ │ │ - eoreq r1, sp, r8, lsr fp │ │ │ │ - mlaeq sp, ip, fp, sp │ │ │ │ - andeq r5, r5, r3, lsl r1 │ │ │ │ - eoreq pc, pc, r0, lsl sl @ │ │ │ │ - eoreq r1, sp, r4, lsl fp │ │ │ │ - eoreq sp, sp, r0, asr #27 │ │ │ │ - andeq r5, r5, r4, lsl #4 │ │ │ │ - eoreq pc, pc, ip, ror #19 │ │ │ │ - strdeq r1, [sp], -r0 @ │ │ │ │ - mlaeq sp, r8, fp, ip │ │ │ │ - @ instruction: 0x000551bf │ │ │ │ - eoreq pc, pc, r8, asr #19 │ │ │ │ - eoreq r1, sp, ip, asr #21 │ │ │ │ - eoreq ip, sp, r0, lsl #23 │ │ │ │ + ldrdeq pc, [pc], -r4 @ │ │ │ │ + ldrdeq r1, [sp], -r8 @ │ │ │ │ + eoreq ip, sp, r0, lsl #25 │ │ │ │ + andeq r5, r5, r8, asr #3 │ │ │ │ + @ instruction: 0x002ffab0 │ │ │ │ + @ instruction: 0x002d1bb4 │ │ │ │ + eoreq ip, sp, r8, ror #24 │ │ │ │ + strdeq r5, [r5], -sp │ │ │ │ + eoreq pc, pc, ip, lsl #21 │ │ │ │ + mlaeq sp, r0, fp, r1 │ │ │ │ + eoreq sp, sp, r0, lsr #22 │ │ │ │ + andeq r5, r5, r1, lsl #5 │ │ │ │ + eoreq pc, pc, r8, ror #20 │ │ │ │ + eoreq r1, sp, ip, ror #22 │ │ │ │ + strdeq sp, [sp], -r8 @ │ │ │ │ + andeq r5, r5, sp, lsl #2 │ │ │ │ + eoreq pc, pc, r4, asr #20 │ │ │ │ + eoreq r1, sp, r8, asr #22 │ │ │ │ + @ instruction: 0x002dcbb4 │ │ │ │ strdeq r5, [r5], -r4 │ │ │ │ - eoreq pc, pc, r4, lsr #19 │ │ │ │ - eoreq r1, sp, r8, lsr #21 │ │ │ │ - eoreq sp, sp, r8, lsr sl │ │ │ │ - andeq r5, r5, r8, ror r2 │ │ │ │ - eoreq pc, pc, r0, lsl #19 │ │ │ │ - eoreq r1, sp, r4, lsl #21 │ │ │ │ - eoreq sp, sp, r0, lsl sp │ │ │ │ + eoreq pc, pc, r0, lsr #20 │ │ │ │ + eoreq r1, sp, r4, lsr #22 │ │ │ │ + ldrdeq fp, [sp], -r0 @ │ │ │ │ andeq r5, r5, r4, lsl #2 │ │ │ │ - eoreq pc, pc, ip, asr r9 @ │ │ │ │ - eoreq r1, sp, r0, ror #20 │ │ │ │ - eoreq ip, sp, ip, asr #21 │ │ │ │ - andeq r5, r5, fp, ror #1 │ │ │ │ - eoreq pc, pc, r8, lsr r9 @ │ │ │ │ - eoreq r1, sp, ip, lsr sl │ │ │ │ - eoreq fp, sp, r8, ror #9 │ │ │ │ - strdeq r5, [r5], -fp │ │ │ │ - eoreq fp, pc, r0, lsr #18 │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ - eoreq r4, sp, r4, lsr #24 │ │ │ │ + eoreq fp, pc, r8, lsl #20 │ │ │ │ + eoreq r1, sp, r4, ror #23 │ │ │ │ + eoreq r4, sp, ip, lsl #26 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r7 │ │ │ │ beq 122cec │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -218769,20 +218769,20 @@ │ │ │ │ eorseq ip, r1, ip, asr r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r3, ip, asr #4 │ │ │ │ eorseq ip, r1, ip, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ @ instruction: 0x0031c6bc │ │ │ │ - eoreq sp, sp, ip, ror sl │ │ │ │ + eoreq sp, sp, r4, ror #22 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq sp, sp, r4, ror fp │ │ │ │ - eoreq fp, sp, r8, lsr #29 │ │ │ │ - eoreq fp, sp, ip, lsr #29 │ │ │ │ - mlaeq sp, r8, lr, fp │ │ │ │ + eoreq sp, sp, ip, asr ip │ │ │ │ + mlaeq sp, r0, pc, fp @ │ │ │ │ + mlaeq sp, r4, pc, fp @ │ │ │ │ + eoreq fp, sp, r0, lsl #31 │ │ │ │ │ │ │ │ 001239f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r7, r2 │ │ │ │ @@ -219424,83 +219424,83 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0031c5b8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq sp, sp, r0, ror #16 │ │ │ │ - eoreq fp, sp, r0, asr fp │ │ │ │ + eoreq sp, sp, r8, asr #18 │ │ │ │ + eoreq fp, sp, r8, lsr ip │ │ │ │ eorseq ip, r1, r4, lsl #6 │ │ │ │ - eoreq sp, sp, ip, asr #15 │ │ │ │ - @ instruction: 0x002dbabc │ │ │ │ + @ instruction: 0x002dd8b4 │ │ │ │ + eoreq fp, sp, r4, lsr #23 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - eoreq sp, sp, r4, lsr #15 │ │ │ │ - mlaeq sp, r4, sl, fp │ │ │ │ + eoreq sp, sp, ip, lsl #17 │ │ │ │ + eoreq fp, sp, ip, ror fp │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - eoreq lr, lr, r0, asr #23 │ │ │ │ - eoreq sp, sp, ip, lsl r6 │ │ │ │ - eoreq sp, sp, ip, asr r7 │ │ │ │ - eoreq fp, sp, ip, asr #20 │ │ │ │ - @ instruction: 0x002dd6b4 │ │ │ │ - eoreq sp, sp, r4, ror r5 │ │ │ │ - eoreq lr, lr, r8, lsl fp │ │ │ │ - eoreq fp, sp, r4, lsr #19 │ │ │ │ - eoreq sp, sp, ip, lsl #10 │ │ │ │ - eoreq sp, sp, r8, asr #12 │ │ │ │ - eoreq fp, sp, r8, lsr r9 │ │ │ │ - eoreq r2, pc, r0, asr #6 │ │ │ │ - eoreq sp, sp, r4, lsl #12 │ │ │ │ - strdeq fp, [sp], -r0 @ │ │ │ │ - mlaeq sp, r0, r5, sp │ │ │ │ - eoreq fp, sp, ip, ror r8 │ │ │ │ - eoreq sp, sp, ip, asr #10 │ │ │ │ - eoreq fp, sp, ip, lsr r8 │ │ │ │ + eoreq lr, lr, r8, lsr #25 │ │ │ │ + eoreq sp, sp, r4, lsl #14 │ │ │ │ + eoreq sp, sp, r4, asr #16 │ │ │ │ + eoreq fp, sp, r4, lsr fp │ │ │ │ + mlaeq sp, ip, r7, sp │ │ │ │ + eoreq sp, sp, ip, asr r6 │ │ │ │ + eoreq lr, lr, r0, lsl #24 │ │ │ │ + eoreq fp, sp, ip, lsl #21 │ │ │ │ + strdeq sp, [sp], -r4 @ │ │ │ │ + eoreq sp, sp, r0, lsr r7 │ │ │ │ + eoreq fp, sp, r0, lsr #20 │ │ │ │ + eoreq r2, pc, r8, lsr #8 │ │ │ │ + eoreq sp, sp, ip, ror #13 │ │ │ │ + ldrdeq fp, [sp], -r8 @ │ │ │ │ + eoreq sp, sp, r8, ror r6 │ │ │ │ + eoreq fp, sp, r4, ror #18 │ │ │ │ + eoreq sp, sp, r4, lsr r6 │ │ │ │ + eoreq fp, sp, r4, lsr #18 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ muleq r0, ip, fp │ │ │ │ - strdeq lr, [lr], -r8 @ │ │ │ │ - mlaeq sp, r8, r3, sp │ │ │ │ - eoreq fp, sp, r4, lsl #13 │ │ │ │ - eoreq sp, sp, ip, lsr #6 │ │ │ │ - eoreq fp, sp, ip, lsl r6 │ │ │ │ + eoreq lr, lr, r0, ror #15 │ │ │ │ + eoreq sp, sp, r0, lsl #9 │ │ │ │ + eoreq fp, sp, ip, ror #14 │ │ │ │ + eoreq sp, sp, r4, lsl r4 │ │ │ │ + eoreq fp, sp, r4, lsl #14 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ - strdeq sp, [sp], -r0 @ │ │ │ │ - eoreq fp, sp, r0, ror #11 │ │ │ │ + ldrdeq sp, [sp], -r8 @ │ │ │ │ + eoreq fp, sp, r8, asr #13 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - ldrdeq sp, [sp], -r0 @ │ │ │ │ - eoreq fp, sp, r0, asr #11 │ │ │ │ - eoreq sp, sp, r8, lsr #5 │ │ │ │ - mlaeq sp, r8, r5, fp │ │ │ │ - eoreq sp, sp, r8, lsl #5 │ │ │ │ - eoreq fp, sp, r8, ror r5 │ │ │ │ - eoreq sp, sp, r8, ror #4 │ │ │ │ - eoreq fp, sp, r8, asr r5 │ │ │ │ - eoreq r4, sp, r4, lsr #28 │ │ │ │ - eoreq sp, sp, r4, asr #4 │ │ │ │ - eoreq fp, sp, r0, lsr r5 │ │ │ │ - eoreq sp, sp, r8, lsl r2 │ │ │ │ - eoreq fp, sp, r8, lsl #10 │ │ │ │ - eoreq lr, pc, r4, lsr #28 │ │ │ │ - eoreq r0, sp, r8, lsr #30 │ │ │ │ - strdeq sp, [sp], -r8 @ │ │ │ │ - ldrdeq r5, [r5], -sp │ │ │ │ - eoreq lr, pc, r0, lsl #28 │ │ │ │ - eoreq r0, sp, r4, lsl #30 │ │ │ │ - ldrdeq sp, [sp], -r4 @ │ │ │ │ - andeq r5, r5, r3, ror pc │ │ │ │ - eoreq sl, pc, ip, ror #27 │ │ │ │ - eoreq r1, sp, ip │ │ │ │ - eoreq r1, sp, r8, lsr r0 │ │ │ │ - @ instruction: 0x002fedb4 │ │ │ │ - @ instruction: 0x002d0eb8 │ │ │ │ - eoreq fp, sp, r8, lsr ip │ │ │ │ - andeq r5, r5, r2, lsr #30 │ │ │ │ - eoreq sl, pc, r0, lsr #27 │ │ │ │ - eoreq r0, sp, ip, ror pc │ │ │ │ - eoreq r4, sp, r4, lsr #1 │ │ │ │ + @ instruction: 0x002dd3b8 │ │ │ │ + eoreq fp, sp, r8, lsr #13 │ │ │ │ + mlaeq sp, r0, r3, sp │ │ │ │ + eoreq fp, sp, r0, lsl #13 │ │ │ │ + eoreq sp, sp, r0, ror r3 │ │ │ │ + eoreq fp, sp, r0, ror #12 │ │ │ │ + eoreq sp, sp, r0, asr r3 │ │ │ │ + eoreq fp, sp, r0, asr #12 │ │ │ │ + eoreq r4, sp, ip, lsl #30 │ │ │ │ + eoreq sp, sp, ip, lsr #6 │ │ │ │ + eoreq fp, sp, r8, lsl r6 │ │ │ │ + eoreq sp, sp, r0, lsl #6 │ │ │ │ + strdeq fp, [sp], -r0 @ │ │ │ │ + eoreq lr, pc, ip, lsl #30 │ │ │ │ + eoreq r1, sp, r0, lsl r0 │ │ │ │ + eoreq sp, sp, r0, ror #5 │ │ │ │ + andeq r5, r5, r6, ror #29 │ │ │ │ + eoreq lr, pc, r8, ror #29 │ │ │ │ + eoreq r0, sp, ip, ror #31 │ │ │ │ + @ instruction: 0x002dd2bc │ │ │ │ + andeq r5, r5, ip, ror pc │ │ │ │ + ldrdeq sl, [pc], -r4 @ │ │ │ │ + strdeq r1, [sp], -r4 @ │ │ │ │ + eoreq r1, sp, r0, lsr #2 │ │ │ │ + mlaeq pc, ip, lr, lr @ │ │ │ │ + eoreq r0, sp, r0, lsr #31 │ │ │ │ + eoreq fp, sp, r0, lsr #26 │ │ │ │ + andeq r5, r5, fp, lsr #30 │ │ │ │ + eoreq sl, pc, r8, lsl #29 │ │ │ │ + eoreq r1, sp, r4, rrx │ │ │ │ + eoreq r4, sp, ip, lsl #3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 0012452c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -219623,28 +219623,28 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r1, r0, lsr #21 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r3, ip, lsl #11 │ │ │ │ eorseq fp, r1, r8, asr sl │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ eorseq fp, r1, r0, ror #19 │ │ │ │ - mlaeq sp, r4, sp, ip │ │ │ │ + eoreq ip, sp, ip, ror lr │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq ip, sp, r4, lsr #29 │ │ │ │ - mlaeq sp, r4, r1, fp │ │ │ │ + eoreq ip, sp, ip, lsl #31 │ │ │ │ + eoreq fp, sp, ip, ror r2 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - eoreq lr, lr, r4, ror #3 │ │ │ │ - mlaeq pc, r4, sl, lr @ │ │ │ │ - mlaeq sp, r8, fp, r0 │ │ │ │ - eoreq sl, sp, ip, lsr ip │ │ │ │ - @ instruction: 0x00055fb8 │ │ │ │ - eoreq lr, pc, r0, ror sl @ │ │ │ │ - eoreq r0, sp, r4, ror fp │ │ │ │ - eoreq sl, sp, r8, lsl ip │ │ │ │ - @ instruction: 0x00055fb5 │ │ │ │ + eoreq lr, lr, ip, asr #5 │ │ │ │ + eoreq lr, pc, ip, ror fp @ │ │ │ │ + eoreq r0, sp, r0, lsl #25 │ │ │ │ + eoreq sl, sp, r4, lsr #26 │ │ │ │ + andeq r5, r5, r1, asr #31 │ │ │ │ + eoreq lr, pc, r8, asr fp @ │ │ │ │ + eoreq r0, sp, ip, asr ip │ │ │ │ + eoreq sl, sp, r0, lsl #26 │ │ │ │ + @ instruction: 0x00055fbe │ │ │ │ │ │ │ │ 00124760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #868] @ 124adc │ │ │ │ @@ -219869,36 +219869,36 @@ │ │ │ │ eorseq fp, r1, r0, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r1, r8, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ mlaseq r1, ip, r7, fp │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - eoreq ip, sp, r4, lsl #25 │ │ │ │ - eoreq fp, sp, r0, lsl #21 │ │ │ │ - eoreq ip, sp, r4, ror #24 │ │ │ │ - eoreq sl, sp, r4, asr #31 │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eoreq ip, sp, r4, ror ip │ │ │ │ - eoreq ip, sp, r8, lsr #24 │ │ │ │ - eoreq sl, sp, r8, ror #30 │ │ │ │ + eoreq ip, sp, ip, ror #26 │ │ │ │ + eoreq fp, sp, r8, ror #22 │ │ │ │ + eoreq ip, sp, ip, asr #26 │ │ │ │ + eoreq fp, sp, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq ip, sp, ip, asr sp │ │ │ │ + eoreq ip, sp, r0, lsl sp │ │ │ │ + eoreq fp, sp, r0, asr r0 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq ip, sp, ip, ror #22 │ │ │ │ - eoreq sl, sp, ip, lsr #29 │ │ │ │ - eoreq fp, sp, r0, lsr #2 │ │ │ │ - eoreq ip, sp, r4, lsr #22 │ │ │ │ - eoreq sl, sp, r0, ror #28 │ │ │ │ - ldrdeq ip, [sp], -r4 @ │ │ │ │ - eoreq sl, sp, r4, lsl lr │ │ │ │ + eoreq ip, sp, r4, asr ip │ │ │ │ + mlaeq sp, r4, pc, sl @ │ │ │ │ + eoreq fp, sp, r8, lsl #4 │ │ │ │ + eoreq ip, sp, ip, lsl #24 │ │ │ │ + eoreq sl, sp, r8, asr #30 │ │ │ │ + @ instruction: 0x002dcbbc │ │ │ │ + strdeq sl, [sp], -ip @ │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ - eoreq lr, pc, r4, lsr #13 │ │ │ │ - eoreq r0, sp, r8, lsr #15 │ │ │ │ - eoreq r0, sp, r4, ror r8 │ │ │ │ - ldrdeq r7, [r5], -r1 │ │ │ │ + eoreq lr, pc, ip, lsl #15 │ │ │ │ + mlaeq sp, r0, r8, r0 │ │ │ │ + eoreq r0, sp, ip, asr r9 │ │ │ │ + ldrdeq r7, [r5], -sl │ │ │ │ │ │ │ │ 00124b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #56] @ 124ba0 │ │ │ │ @@ -220218,22 +220218,22 @@ │ │ │ │ sub r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ ldrsbeq fp, [r1], -ip @ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eoreq ip, sp, r8, asr #12 │ │ │ │ - eoreq sl, pc, r4, lsl #3 │ │ │ │ - eoreq r0, sp, r0, ror #6 │ │ │ │ - eoreq r3, sp, r8, lsl #9 │ │ │ │ + eoreq ip, sp, r0, lsr r7 │ │ │ │ + eoreq sl, pc, ip, ror #4 │ │ │ │ + eoreq r0, sp, r8, asr #8 │ │ │ │ + eoreq r3, sp, r0, ror r5 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq lr, pc, ip, asr #2 │ │ │ │ - eoreq ip, sp, r0, lsr #11 │ │ │ │ - ldrdeq ip, [sp], -r4 @ │ │ │ │ + eoreq lr, pc, r4, lsr r2 @ │ │ │ │ + eoreq ip, sp, r8, lsl #13 │ │ │ │ + @ instruction: 0x002dc6bc │ │ │ │ │ │ │ │ 00125064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -220891,57 +220891,57 @@ │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sl, r1, r4, ror pc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r1, r0, ror #30 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq ip, sp, r0, lsl #11 │ │ │ │ + eoreq ip, sp, r8, ror #12 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ - mlaeq sp, r4, r2, r3 │ │ │ │ - ldrdeq ip, [sp], -r8 @ │ │ │ │ - eoreq ip, sp, r4, asr #7 │ │ │ │ - @ instruction: 0x002dc3b8 │ │ │ │ - eoreq ip, sp, ip, lsr #7 │ │ │ │ - eoreq ip, sp, r4, lsr #7 │ │ │ │ - eoreq ip, sp, ip, ror r3 │ │ │ │ - eoreq ip, sp, ip, asr r3 │ │ │ │ - strdeq ip, [sp], -r8 @ │ │ │ │ - eoreq r3, sp, ip, lsr #1 │ │ │ │ + eoreq r3, sp, ip, ror r3 │ │ │ │ + eoreq ip, sp, r0, asr #9 │ │ │ │ + eoreq ip, sp, ip, lsr #9 │ │ │ │ + eoreq ip, sp, r0, lsr #9 │ │ │ │ + mlaeq sp, r4, r4, ip │ │ │ │ + eoreq ip, sp, ip, lsl #9 │ │ │ │ + eoreq ip, sp, r4, ror #8 │ │ │ │ + eoreq ip, sp, r4, asr #8 │ │ │ │ + eoreq ip, sp, r0, ror #7 │ │ │ │ + mlaeq sp, r4, r1, r3 │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ eorseq pc, r2, r4, lsl #12 │ │ │ │ eorseq sl, r1, r4, asr sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaeq sp, r0, r1, ip │ │ │ │ - eoreq fp, sp, ip, ror pc │ │ │ │ - eoreq fp, sp, r4, ror #30 │ │ │ │ - eoreq fp, sp, ip, lsl pc │ │ │ │ - eoreq fp, sp, r4, asr #26 │ │ │ │ - eoreq r9, pc, r4, asr #15 │ │ │ │ - eoreq pc, ip, r4, lsr #21 │ │ │ │ - eoreq pc, ip, r8, ror #21 │ │ │ │ - mlaeq pc, r0, r7, sp @ │ │ │ │ - eoreq r3, sp, r0, lsl #13 │ │ │ │ - eoreq fp, sp, r8, lsl ip │ │ │ │ - eoreq r9, pc, r8, ror r7 @ │ │ │ │ - eoreq pc, ip, r4, asr r9 @ │ │ │ │ - eoreq r2, sp, ip, ror sl │ │ │ │ + eoreq ip, sp, r8, ror r2 │ │ │ │ + eoreq ip, sp, r4, rrx │ │ │ │ + eoreq ip, sp, ip, asr #32 │ │ │ │ + eoreq ip, sp, r4 │ │ │ │ + eoreq fp, sp, ip, lsr #28 │ │ │ │ + eoreq r9, pc, ip, lsr #17 │ │ │ │ + eoreq pc, ip, ip, lsl #23 │ │ │ │ + ldrdeq pc, [ip], -r0 @ │ │ │ │ + eoreq sp, pc, r8, ror r8 @ │ │ │ │ + eoreq r3, sp, r8, ror #14 │ │ │ │ + eoreq fp, sp, r0, lsl #26 │ │ │ │ + eoreq r9, pc, r0, ror #16 │ │ │ │ + eoreq pc, ip, ip, lsr sl @ │ │ │ │ + eoreq r2, sp, r4, ror #22 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq sp, pc, r4, asr #14 │ │ │ │ - eoreq r3, sp, r4, lsr r6 │ │ │ │ - eoreq fp, sp, ip, asr #23 │ │ │ │ - eoreq sp, pc, r0, lsr #14 │ │ │ │ - eoreq r3, sp, r0, lsl r6 │ │ │ │ - eoreq fp, sp, r8, lsr #23 │ │ │ │ - strdeq sp, [pc], -r8 @ │ │ │ │ - eoreq fp, sp, ip, asr #22 │ │ │ │ - eoreq fp, sp, r0, lsl #23 │ │ │ │ - ldrdeq sp, [pc], -r4 @ │ │ │ │ - eoreq fp, sp, r4, lsr #22 │ │ │ │ - eoreq fp, sp, r8, lsr #25 │ │ │ │ + eoreq sp, pc, ip, lsr #16 │ │ │ │ + eoreq r3, sp, ip, lsl r7 │ │ │ │ + @ instruction: 0x002dbcb4 │ │ │ │ + eoreq sp, pc, r8, lsl #16 │ │ │ │ + strdeq r3, [sp], -r8 @ │ │ │ │ + mlaeq sp, r0, ip, fp │ │ │ │ + eoreq sp, pc, r0, ror #15 │ │ │ │ + eoreq fp, sp, r4, lsr ip │ │ │ │ + eoreq fp, sp, r8, ror #24 │ │ │ │ + @ instruction: 0x002fd7bc │ │ │ │ + eoreq fp, sp, ip, lsl #24 │ │ │ │ + mlaeq sp, r0, sp, fp │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 00125b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221131,19 +221131,19 @@ │ │ │ │ b 125df0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 125e0c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r1, r8, ror #8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq fp, sp, ip, lsr #22 │ │ │ │ + eoreq fp, sp, r4, lsl ip │ │ │ │ ldrsbeq fp, [r1], -r4 @ │ │ │ │ - strdeq fp, [sp], -r8 @ │ │ │ │ + eoreq fp, sp, r0, ror #23 │ │ │ │ eorseq sl, r1, r0, lsr #5 │ │ │ │ - eoreq fp, sp, r8, lsr #20 │ │ │ │ + eoreq fp, sp, r0, lsl fp │ │ │ │ │ │ │ │ 00125e8c : │ │ │ │ b a467c │ │ │ │ │ │ │ │ 00125e90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -221806,105 +221806,105 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ eorseq sl, r1, r0, asr #2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq fp, sp, r8, asr r8 │ │ │ │ - eoreq r8, sp, r4, ror #23 │ │ │ │ + eoreq fp, sp, r0, asr #18 │ │ │ │ + eoreq r8, sp, ip, asr #25 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - eoreq fp, sp, r8, lsl #16 │ │ │ │ - eoreq fp, sp, r0, lsl #16 │ │ │ │ - ldrdeq r5, [sp], -r4 @ │ │ │ │ - mlaeq sp, r4, fp, r8 │ │ │ │ - eoreq fp, sp, r8, asr #14 │ │ │ │ - ldrdeq r8, [sp], -r4 @ │ │ │ │ + strdeq fp, [sp], -r0 @ │ │ │ │ + eoreq fp, sp, r8, ror #17 │ │ │ │ + @ instruction: 0x002d5dbc │ │ │ │ + eoreq r8, sp, ip, ror ip │ │ │ │ + eoreq fp, sp, r0, lsr r8 │ │ │ │ + @ instruction: 0x002d8bbc │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq fp, sp, r4, lsl r5 │ │ │ │ - eoreq r8, sp, r0, lsr #17 │ │ │ │ + strdeq fp, [sp], -ip @ │ │ │ │ + eoreq r8, sp, r8, lsl #19 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - eoreq fp, sp, r4, ror #9 │ │ │ │ - eoreq r8, sp, r0, ror r8 │ │ │ │ - eoreq fp, sp, r0, lsr #7 │ │ │ │ - eoreq r8, sp, ip, lsr #14 │ │ │ │ + eoreq fp, sp, ip, asr #11 │ │ │ │ + eoreq r8, sp, r8, asr r9 │ │ │ │ + eoreq fp, sp, r8, lsl #9 │ │ │ │ + eoreq r8, sp, r4, lsl r8 │ │ │ │ muleq r0, lr, r1 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - eoreq fp, sp, r8, asr r3 │ │ │ │ - eoreq lr, lr, r4, ror ip │ │ │ │ - eoreq r5, sp, r4, lsr #16 │ │ │ │ - eoreq r8, sp, r4, ror #13 │ │ │ │ - eoreq fp, sp, ip, lsl r3 │ │ │ │ - eoreq lr, lr, r8, lsr ip │ │ │ │ - eoreq r5, sp, r8, ror #15 │ │ │ │ - eoreq r8, sp, r8, lsr #13 │ │ │ │ - @ instruction: 0x002db2b8 │ │ │ │ - eoreq r8, sp, r4, asr #12 │ │ │ │ - mlaeq sp, r8, fp, r5 │ │ │ │ - eoreq fp, sp, r4, lsl #5 │ │ │ │ - eoreq r8, sp, r0, lsl r6 │ │ │ │ - eoreq r4, pc, r4, lsr #21 │ │ │ │ - eoreq r5, sp, r0, lsl r7 │ │ │ │ - ldrdeq r8, [sp], -r0 @ │ │ │ │ - eoreq fp, sp, r4, asr #4 │ │ │ │ - eoreq fp, sp, r0, ror #3 │ │ │ │ - eoreq r8, sp, ip, ror #10 │ │ │ │ - eoreq r2, sp, r0, lsl fp │ │ │ │ - eoreq fp, sp, ip, lsr #3 │ │ │ │ - eoreq r8, sp, r8, lsr r5 │ │ │ │ - eoreq r7, sp, r0, ror fp │ │ │ │ - eoreq fp, sp, r0, asr r1 │ │ │ │ - ldrdeq r8, [sp], -ip @ │ │ │ │ + eoreq fp, sp, r0, asr #8 │ │ │ │ + eoreq lr, lr, ip, asr sp │ │ │ │ + eoreq r5, sp, ip, lsl #18 │ │ │ │ + eoreq r8, sp, ip, asr #15 │ │ │ │ + eoreq fp, sp, r4, lsl #8 │ │ │ │ + eoreq lr, lr, r0, lsr #26 │ │ │ │ + ldrdeq r5, [sp], -r0 @ │ │ │ │ + mlaeq sp, r0, r7, r8 │ │ │ │ + eoreq fp, sp, r0, lsr #7 │ │ │ │ + eoreq r8, sp, ip, lsr #14 │ │ │ │ + eoreq r5, sp, r0, lsl #25 │ │ │ │ + eoreq fp, sp, ip, ror #6 │ │ │ │ + strdeq r8, [sp], -r8 @ │ │ │ │ + eoreq r4, pc, ip, lsl #23 │ │ │ │ + strdeq r5, [sp], -r8 @ │ │ │ │ + @ instruction: 0x002d86b8 │ │ │ │ + eoreq fp, sp, ip, lsr #6 │ │ │ │ + eoreq fp, sp, r8, asr #5 │ │ │ │ + eoreq r8, sp, r4, asr r6 │ │ │ │ + strdeq r2, [sp], -r8 @ │ │ │ │ + mlaeq sp, r4, r2, fp │ │ │ │ + eoreq r8, sp, r0, lsr #12 │ │ │ │ + eoreq r7, sp, r8, asr ip │ │ │ │ + eoreq fp, sp, r8, lsr r2 │ │ │ │ + eoreq r8, sp, r4, asr #11 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - eoreq fp, sp, r8, lsr #2 │ │ │ │ - @ instruction: 0x002d84b4 │ │ │ │ - eoreq fp, sp, r0, lsl #2 │ │ │ │ - eoreq r8, sp, ip, lsl #9 │ │ │ │ - ldrdeq fp, [sp], -r8 @ │ │ │ │ - eoreq r8, sp, r4, ror #8 │ │ │ │ + eoreq fp, sp, r0, lsl r2 │ │ │ │ + mlaeq sp, ip, r5, r8 │ │ │ │ + eoreq fp, sp, r8, ror #3 │ │ │ │ + eoreq r8, sp, r4, ror r5 │ │ │ │ + eoreq fp, sp, r0, asr #3 │ │ │ │ + eoreq r8, sp, ip, asr #10 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - eoreq r5, sp, ip, lsl #19 │ │ │ │ - eoreq fp, sp, r8, ror r0 │ │ │ │ - eoreq r8, sp, r4, lsl #8 │ │ │ │ + eoreq r5, sp, r4, ror sl │ │ │ │ + eoreq fp, sp, r0, ror #2 │ │ │ │ + eoreq r8, sp, ip, ror #9 │ │ │ │ muleq r0, sp, r1 │ │ │ │ - eoreq fp, sp, ip, lsr r0 │ │ │ │ - eoreq lr, lr, r8, asr r9 │ │ │ │ - eoreq r5, sp, r8, lsl #10 │ │ │ │ - eoreq r8, sp, r8, asr #7 │ │ │ │ - strdeq sl, [sp], -r0 @ │ │ │ │ - eoreq r8, sp, ip, ror r3 │ │ │ │ - eoreq ip, pc, r4, ror r9 @ │ │ │ │ - eoreq lr, ip, r8, ror sl │ │ │ │ - eoreq sl, sp, r4, asr #12 │ │ │ │ + eoreq fp, sp, r4, lsr #2 │ │ │ │ + eoreq lr, lr, r0, asr #20 │ │ │ │ + strdeq r5, [sp], -r0 @ │ │ │ │ + @ instruction: 0x002d84b0 │ │ │ │ + ldrdeq fp, [sp], -r8 @ │ │ │ │ + eoreq r8, sp, r4, ror #8 │ │ │ │ + eoreq ip, pc, ip, asr sl @ │ │ │ │ + eoreq lr, ip, r0, ror #22 │ │ │ │ + eoreq sl, sp, ip, lsr #14 │ │ │ │ andeq r5, r2, r8, lsr r5 │ │ │ │ - eoreq ip, pc, r0, asr r9 @ │ │ │ │ - eoreq lr, ip, r4, asr sl │ │ │ │ - eoreq r9, sp, r4, ror r3 │ │ │ │ + eoreq ip, pc, r8, lsr sl @ │ │ │ │ + eoreq lr, ip, ip, lsr fp │ │ │ │ + eoreq r9, sp, ip, asr r4 │ │ │ │ ldrdeq r5, [r2], -lr │ │ │ │ - eoreq ip, pc, ip, lsr #18 │ │ │ │ - eoreq lr, ip, r0, lsr sl │ │ │ │ - eoreq lr, ip, ip, asr #21 │ │ │ │ + eoreq ip, pc, r4, lsl sl @ │ │ │ │ + eoreq lr, ip, r8, lsl fp │ │ │ │ + @ instruction: 0x002cebb4 │ │ │ │ andeq r5, r2, r1, asr #9 │ │ │ │ - eoreq ip, pc, r8, lsl #18 │ │ │ │ - eoreq lr, ip, ip, lsl #20 │ │ │ │ - eoreq r9, sp, ip, lsl r4 │ │ │ │ + strdeq ip, [pc], -r0 @ │ │ │ │ + strdeq lr, [ip], -r4 @ │ │ │ │ + eoreq r9, sp, r4, lsl #10 │ │ │ │ strdeq r5, [r2], -ip │ │ │ │ - eoreq ip, pc, r4, ror #17 │ │ │ │ - eoreq lr, ip, r8, ror #19 │ │ │ │ - eoreq r9, sp, ip, asr r7 │ │ │ │ + eoreq ip, pc, ip, asr #19 │ │ │ │ + ldrdeq lr, [ip], -r0 @ │ │ │ │ + eoreq r9, sp, r4, asr #16 │ │ │ │ andeq r5, r2, r1, lsl #10 │ │ │ │ - eoreq ip, pc, r0, asr #17 │ │ │ │ - eoreq lr, ip, r4, asr #19 │ │ │ │ - eoreq r8, sp, ip, ror r4 │ │ │ │ + eoreq ip, pc, r8, lsr #19 │ │ │ │ + eoreq lr, ip, ip, lsr #21 │ │ │ │ + eoreq r8, sp, r4, ror #10 │ │ │ │ andeq r5, r2, pc, asr r5 │ │ │ │ - mlaeq pc, ip, r8, ip @ │ │ │ │ - eoreq lr, ip, r0, lsr #19 │ │ │ │ - eoreq r9, sp, r0, lsr #14 │ │ │ │ + eoreq ip, pc, r4, lsl #19 │ │ │ │ + eoreq lr, ip, r8, lsl #21 │ │ │ │ + eoreq r9, sp, r8, lsl #16 │ │ │ │ andeq r5, r2, r7, lsl #10 │ │ │ │ │ │ │ │ 00126a64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -221995,19 +221995,19 @@ │ │ │ │ eorseq lr, r2, r8, asr r0 │ │ │ │ eorseq r9, r1, r4, lsr r5 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x003194bc │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r5, sp, r0, lsl r1 │ │ │ │ + strdeq r5, [sp], -r8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sl, sp, r8, lsr ip │ │ │ │ - eoreq r7, sp, r4, asr #31 │ │ │ │ - eoreq r5, sp, r8, lsl r5 │ │ │ │ + eoreq sl, sp, r0, lsr #26 │ │ │ │ + eoreq r8, sp, ip, lsr #1 │ │ │ │ + eoreq r5, sp, r0, lsl #12 │ │ │ │ │ │ │ │ 00126bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -222139,28 +222139,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #180 @ 0xb4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r1, r4, ror #7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - eoreq sl, sp, r0, lsr #21 │ │ │ │ - strdeq r4, [pc], -r0 @ │ │ │ │ - eoreq r4, sp, ip, asr pc │ │ │ │ - eoreq r7, sp, ip, lsl lr │ │ │ │ - eoreq sl, sp, ip, ror #20 │ │ │ │ - eoreq r7, sp, r8, ror #27 │ │ │ │ - eoreq sl, sp, r4, lsr sl │ │ │ │ - @ instruction: 0x002d7db0 │ │ │ │ - eoreq r2, sp, r4, asr r3 │ │ │ │ - eoreq sl, sp, r0, lsl #20 │ │ │ │ - eoreq r7, sp, ip, ror sp │ │ │ │ - eoreq ip, pc, r4, ror r3 @ │ │ │ │ - eoreq lr, ip, r8, ror r4 │ │ │ │ - eoreq lr, ip, r8, lsl #10 │ │ │ │ + eoreq sl, sp, r8, lsl #23 │ │ │ │ + ldrdeq r4, [pc], -r8 @ │ │ │ │ + eoreq r5, sp, r4, asr #32 │ │ │ │ + eoreq r7, sp, r4, lsl #30 │ │ │ │ + eoreq sl, sp, r4, asr fp │ │ │ │ + ldrdeq r7, [sp], -r0 @ │ │ │ │ + eoreq sl, sp, ip, lsl fp │ │ │ │ + mlaeq sp, r8, lr, r7 │ │ │ │ + eoreq r2, sp, ip, lsr r4 │ │ │ │ + eoreq sl, sp, r8, ror #21 │ │ │ │ + eoreq r7, sp, r4, ror #28 │ │ │ │ + eoreq ip, pc, ip, asr r4 @ │ │ │ │ + eoreq lr, ip, r0, ror #10 │ │ │ │ + strdeq lr, [ip], -r0 @ │ │ │ │ @ instruction: 0x000255b7 │ │ │ │ │ │ │ │ 00126e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -222733,55 +222733,55 @@ │ │ │ │ eorseq r9, r1, ip, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r1, r8, ror #2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x002da6b0 │ │ │ │ + mlaeq sp, r8, r7, sl │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sl, sp, r4, asr #12 │ │ │ │ - @ instruction: 0x002d79b0 │ │ │ │ + eoreq sl, sp, ip, lsr #14 │ │ │ │ + mlaeq sp, r8, sl, r7 │ │ │ │ eorseq r8, r1, r0, lsr lr │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ + @ instruction: 0x002da4b4 │ │ │ │ + eoreq r7, sp, r0, lsr #16 │ │ │ │ + eoreq sl, sp, ip, ror r4 │ │ │ │ + eoreq r7, sp, r4, ror #15 │ │ │ │ + eoreq sp, lr, r4, lsr #26 │ │ │ │ + ldrdeq r4, [sp], -r4 @ │ │ │ │ + eoreq sl, sp, r8, lsr #8 │ │ │ │ + mlaeq sp, r4, r7, r7 │ │ │ │ + strdeq sl, [sp], -ip @ │ │ │ │ + eoreq r7, sp, r4, ror #14 │ │ │ │ + @ instruction: 0x002d4cb0 │ │ │ │ eoreq sl, sp, ip, asr #7 │ │ │ │ - eoreq r7, sp, r8, lsr r7 │ │ │ │ - mlaeq sp, r4, r3, sl │ │ │ │ - strdeq r7, [sp], -ip @ │ │ │ │ - eoreq sp, lr, ip, lsr ip │ │ │ │ - eoreq r4, sp, ip, ror #15 │ │ │ │ - eoreq sl, sp, r0, asr #6 │ │ │ │ - eoreq r7, sp, ip, lsr #13 │ │ │ │ - eoreq sl, sp, r4, lsl r3 │ │ │ │ - eoreq r7, sp, ip, ror r6 │ │ │ │ - eoreq r4, sp, r8, asr #23 │ │ │ │ - eoreq sl, sp, r4, ror #5 │ │ │ │ - eoreq r7, sp, ip, asr #12 │ │ │ │ + eoreq r7, sp, r4, lsr r7 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ - eoreq sl, sp, r8, lsr #5 │ │ │ │ - eoreq r7, sp, r0, lsl r6 │ │ │ │ - eoreq sl, sp, r0, ror r2 │ │ │ │ - ldrdeq r7, [sp], -r8 @ │ │ │ │ - eoreq sl, sp, r8, asr #4 │ │ │ │ - @ instruction: 0x002d75b0 │ │ │ │ - eoreq sl, sp, r0, lsr #4 │ │ │ │ - eoreq r7, sp, r8, lsl #11 │ │ │ │ - strdeq sl, [sp], -r8 @ │ │ │ │ - eoreq r7, sp, r4, ror #10 │ │ │ │ - ldrdeq sl, [sp], -r0 @ │ │ │ │ - eoreq r7, sp, ip, lsr r5 │ │ │ │ - eoreq sl, sp, r0, lsl #3 │ │ │ │ - eoreq r7, sp, ip, ror #9 │ │ │ │ - eoreq fp, pc, ip, ror #20 │ │ │ │ - eoreq sp, ip, r0, ror fp │ │ │ │ - eoreq r9, sp, r0, lsr r7 │ │ │ │ + mlaeq sp, r0, r3, sl │ │ │ │ + strdeq r7, [sp], -r8 @ │ │ │ │ + eoreq sl, sp, r8, asr r3 │ │ │ │ + eoreq r7, sp, r0, asr #13 │ │ │ │ + eoreq sl, sp, r0, lsr r3 │ │ │ │ + mlaeq sp, r8, r6, r7 │ │ │ │ + eoreq sl, sp, r8, lsl #6 │ │ │ │ + eoreq r7, sp, r0, ror r6 │ │ │ │ + eoreq sl, sp, r0, ror #5 │ │ │ │ + eoreq r7, sp, ip, asr #12 │ │ │ │ + @ instruction: 0x002da2b8 │ │ │ │ + eoreq r7, sp, r4, lsr #12 │ │ │ │ + eoreq sl, sp, r8, ror #4 │ │ │ │ + ldrdeq r7, [sp], -r4 @ │ │ │ │ + eoreq fp, pc, r4, asr fp @ │ │ │ │ + eoreq sp, ip, r8, asr ip │ │ │ │ + eoreq r9, sp, r8, lsl r8 │ │ │ │ muleq r2, r5, lr │ │ │ │ - eoreq r7, pc, r8, asr sl @ │ │ │ │ - eoreq sp, ip, r4, lsr ip │ │ │ │ - eoreq r0, sp, ip, asr sp │ │ │ │ + eoreq r7, pc, r0, asr #22 │ │ │ │ + eoreq sp, ip, ip, lsl sp │ │ │ │ + eoreq r0, sp, r4, asr #28 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 00127800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -222836,18 +222836,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r2, r4, ror #5 │ │ │ │ eorseq r8, r1, r0, asr #15 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r4, sp, r0, ror #7 │ │ │ │ + eoreq r4, sp, r8, asr #9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r9, sp, ip, lsr #30 │ │ │ │ - mlaeq sp, r4, r2, r7 │ │ │ │ + eoreq sl, sp, r4, lsl r0 │ │ │ │ + eoreq r7, sp, ip, ror r3 │ │ │ │ │ │ │ │ 001278fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -222922,20 +222922,20 @@ │ │ │ │ @ instruction: 0x003186d0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r2, r0, asr #3 │ │ │ │ mlaseq r1, ip, r6, r8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r8, r1, ip, asr #12 │ │ │ │ - eoreq r4, sp, ip, lsr #5 │ │ │ │ + mlaeq sp, r4, r3, r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r9, sp, r0, ror #27 │ │ │ │ - eoreq r7, sp, ip, asr r1 │ │ │ │ + eoreq r9, sp, r8, asr #29 │ │ │ │ + eoreq r7, sp, r4, asr #4 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - @ instruction: 0x002d46b4 │ │ │ │ + mlaeq sp, ip, r7, r4 │ │ │ │ │ │ │ │ 00127a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #1792] @ 12816c │ │ │ │ @@ -223391,63 +223391,63 @@ │ │ │ │ eorseq r8, r1, ip, lsl #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r1, r4, ror r5 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq r8, r1, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r1, sp, r0, lsl #6 │ │ │ │ - eoreq r9, sp, r8, lsl #20 │ │ │ │ - eoreq r6, sp, r8, lsr #26 │ │ │ │ + eoreq r1, sp, r8, ror #7 │ │ │ │ + strdeq r9, [sp], -r0 @ │ │ │ │ + eoreq r6, sp, r0, lsl lr │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - eoreq r9, sp, r8, asr #19 │ │ │ │ - eoreq sp, lr, r8, ror r2 │ │ │ │ - eoreq r3, sp, r8, lsr #28 │ │ │ │ - eoreq r6, sp, r8, ror #25 │ │ │ │ + @ instruction: 0x002d9ab0 │ │ │ │ + eoreq sp, lr, r0, ror #6 │ │ │ │ + eoreq r3, sp, r0, lsl pc │ │ │ │ + ldrdeq r6, [sp], -r0 @ │ │ │ │ + eoreq r9, sp, r8, lsl #21 │ │ │ │ + eoreq r6, sp, r8, lsr #27 │ │ │ │ + strdeq r4, [sp], -ip @ │ │ │ │ + eoreq r9, sp, r4, asr sl │ │ │ │ + eoreq r6, sp, r4, ror sp │ │ │ │ + eoreq r3, pc, r8, lsl #4 │ │ │ │ + eoreq r3, sp, r4, ror lr │ │ │ │ + eoreq r9, sp, r4, lsl sl │ │ │ │ + eoreq r6, sp, r4, lsr sp │ │ │ │ + eoreq r9, sp, r8, ror #19 │ │ │ │ + eoreq r6, sp, r4, lsl #26 │ │ │ │ eoreq r9, sp, r0, lsr #19 │ │ │ │ eoreq r6, sp, r0, asr #25 │ │ │ │ - eoreq r4, sp, r4, lsl r2 │ │ │ │ - eoreq r9, sp, ip, ror #18 │ │ │ │ - eoreq r6, sp, ip, lsl #25 │ │ │ │ - eoreq r3, pc, r0, lsr #2 │ │ │ │ - eoreq r3, sp, ip, lsl #27 │ │ │ │ - eoreq r9, sp, ip, lsr #18 │ │ │ │ - eoreq r6, sp, ip, asr #24 │ │ │ │ - eoreq r9, sp, r0, lsl #18 │ │ │ │ - eoreq r6, sp, ip, lsl ip │ │ │ │ - @ instruction: 0x002d98b8 │ │ │ │ - ldrdeq r6, [sp], -r8 @ │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ - eoreq r3, pc, r4, asr r0 @ │ │ │ │ - eoreq r3, sp, r0, asr #25 │ │ │ │ - eoreq r6, sp, r0, lsl #23 │ │ │ │ - eoreq r9, sp, r0, ror #16 │ │ │ │ - eoreq r3, sp, r8, ror ip │ │ │ │ - eoreq sp, lr, r8, asr #1 │ │ │ │ - eoreq r6, sp, r8, lsr fp │ │ │ │ - eoreq r9, sp, r8, lsl r8 │ │ │ │ - eoreq r9, sp, r0, ror #15 │ │ │ │ - eoreq r6, sp, r0, lsl #22 │ │ │ │ - eoreq r4, sp, ip, asr #32 │ │ │ │ - @ instruction: 0x002d97b4 │ │ │ │ - ldrdeq r6, [sp], -r0 @ │ │ │ │ - eoreq r9, sp, r4, lsl #15 │ │ │ │ - eoreq r6, sp, r4, lsr #21 │ │ │ │ - eoreq r1, sp, r8, asr #32 │ │ │ │ - eoreq r9, sp, ip, asr #14 │ │ │ │ - eoreq r6, sp, ip, ror #20 │ │ │ │ - eoreq r9, sp, r4, lsr #14 │ │ │ │ - eoreq r6, sp, r4, asr #20 │ │ │ │ - eoreq fp, pc, r8, lsr r0 @ │ │ │ │ - eoreq sp, ip, ip, lsr r1 │ │ │ │ - ldrdeq r7, [sp], -r8 @ │ │ │ │ + eoreq r3, pc, ip, lsr r1 @ │ │ │ │ + eoreq r3, sp, r8, lsr #27 │ │ │ │ + eoreq r6, sp, r8, ror #24 │ │ │ │ + eoreq r9, sp, r8, asr #18 │ │ │ │ + eoreq r3, sp, r0, ror #26 │ │ │ │ + @ instruction: 0x002ed1b0 │ │ │ │ + eoreq r6, sp, r0, lsr #24 │ │ │ │ + eoreq r9, sp, r0, lsl #18 │ │ │ │ + eoreq r9, sp, r8, asr #17 │ │ │ │ + eoreq r6, sp, r8, ror #23 │ │ │ │ + eoreq r4, sp, r4, lsr r1 │ │ │ │ + mlaeq sp, ip, r8, r9 │ │ │ │ + @ instruction: 0x002d6bb8 │ │ │ │ + eoreq r9, sp, ip, ror #16 │ │ │ │ + eoreq r6, sp, ip, lsl #23 │ │ │ │ + eoreq r1, sp, r0, lsr r1 │ │ │ │ + eoreq r9, sp, r4, lsr r8 │ │ │ │ + eoreq r6, sp, r4, asr fp │ │ │ │ + eoreq r9, sp, ip, lsl #16 │ │ │ │ + eoreq r6, sp, ip, lsr #22 │ │ │ │ + eoreq fp, pc, r0, lsr #2 │ │ │ │ + eoreq sp, ip, r4, lsr #4 │ │ │ │ + eoreq r7, sp, r0, asr #19 │ │ │ │ andeq r5, r2, r0, asr r6 │ │ │ │ - eoreq fp, pc, r4, lsl r0 @ │ │ │ │ - eoreq sp, ip, r8, lsl r1 │ │ │ │ - eoreq sp, ip, ip, asr #3 │ │ │ │ + strdeq fp, [pc], -ip @ │ │ │ │ + eoreq sp, ip, r0, lsl #4 │ │ │ │ + @ instruction: 0x002cd2b4 │ │ │ │ andeq r5, r2, fp, lsr #12 │ │ │ │ │ │ │ │ 00128250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -223496,18 +223496,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r2, r4, r8, ip │ │ │ │ eorseq r7, r1, r0, ror sp │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r3, sp, r4, lsr #19 │ │ │ │ + eoreq r3, sp, ip, lsl #21 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r9, sp, r4, lsr r5 │ │ │ │ - eoreq r6, sp, r4, asr r8 │ │ │ │ + eoreq r9, sp, ip, lsl r6 │ │ │ │ + eoreq r6, sp, ip, lsr r9 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 00128338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223579,24 +223579,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r1, r0, lsr #25 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r6, pc, r4, lsl #27 │ │ │ │ - eoreq ip, ip, r4, lsr #31 │ │ │ │ - ldrdeq ip, [ip], -r0 @ │ │ │ │ - eoreq sl, pc, r0, asr sp @ │ │ │ │ - eoreq ip, ip, r4, asr lr │ │ │ │ - @ instruction: 0x002d6db8 │ │ │ │ - strdeq r9, [r3], -r3 │ │ │ │ - eoreq r6, pc, r4, lsr sp @ │ │ │ │ - eoreq ip, ip, r0, lsl pc │ │ │ │ - eoreq r0, sp, r8, lsr r0 │ │ │ │ + eoreq r6, pc, ip, ror #28 │ │ │ │ + eoreq sp, ip, ip, lsl #1 │ │ │ │ + strheq sp, [ip], -r8 @ │ │ │ │ + eoreq sl, pc, r8, lsr lr @ │ │ │ │ + eoreq ip, ip, ip, lsr pc │ │ │ │ + eoreq r6, sp, r0, lsr #29 │ │ │ │ + strdeq r9, [r3], -ip │ │ │ │ + eoreq r6, pc, ip, lsl lr @ │ │ │ │ + strdeq ip, [ip], -r8 @ │ │ │ │ + eoreq r0, sp, r0, lsr #2 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 00128494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223655,18 +223655,18 @@ │ │ │ │ b 128514 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq ip, r2, ip, asr r6 │ │ │ │ eorseq r7, r1, r8, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r1, ip, lsl #22 │ │ │ │ @ instruction: 0x00317adc │ │ │ │ - eoreq sl, lr, r0, asr r3 │ │ │ │ + eoreq sl, lr, r8, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r9, sp, r8, ror #5 │ │ │ │ - strdeq r6, [sp], -ip @ │ │ │ │ + ldrdeq r9, [sp], -r0 @ │ │ │ │ + eoreq r6, sp, r4, ror #21 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ │ │ │ │ 001285a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -223794,26 +223794,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ bl b6f00 │ │ │ │ b 1286d8 │ │ │ │ eorseq r7, r1, ip, lsr #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r9, sp, ip, lsl #3 │ │ │ │ - mlaeq sp, r4, r8, r6 │ │ │ │ + eoreq r9, sp, r4, ror r2 │ │ │ │ + eoreq r6, sp, ip, ror r9 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - eoreq r9, sp, r0, ror #2 │ │ │ │ - eoreq r6, sp, r8, ror #16 │ │ │ │ - eoreq r9, sp, r0, lsr r1 │ │ │ │ - eoreq r6, sp, r4, lsr r8 │ │ │ │ - ldrdeq r2, [sp], -r4 @ │ │ │ │ - strdeq r9, [sp], -r0 @ │ │ │ │ - strdeq r6, [sp], -r4 @ │ │ │ │ - eoreq r9, sp, r4, asr #1 │ │ │ │ - eoreq r6, sp, ip, asr #15 │ │ │ │ + eoreq r9, sp, r8, asr #4 │ │ │ │ + eoreq r6, sp, r0, asr r9 │ │ │ │ + eoreq r9, sp, r8, lsl r2 │ │ │ │ + eoreq r6, sp, ip, lsl r9 │ │ │ │ + @ instruction: 0x002d2fbc │ │ │ │ + ldrdeq r9, [sp], -r8 @ │ │ │ │ + ldrdeq r6, [sp], -ip @ │ │ │ │ + eoreq r9, sp, ip, lsr #3 │ │ │ │ + @ instruction: 0x002d68b4 │ │ │ │ │ │ │ │ 001287e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -223907,22 +223907,22 @@ │ │ │ │ eorseq r7, r1, r8, ror #15 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0032c2d4 │ │ │ │ eorseq r7, r1, ip, lsr #15 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r7, r1, r0, asr #14 │ │ │ │ - @ instruction: 0x002e9fb4 │ │ │ │ + mlaeq lr, ip, r0, sl │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, sp, r8, asr pc │ │ │ │ - eoreq r6, sp, r0, ror #12 │ │ │ │ + eoreq r9, sp, r0, asr #32 │ │ │ │ + eoreq r6, sp, r8, asr #14 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - eoreq r8, sp, r8, lsr #30 │ │ │ │ + eoreq r9, sp, r0, lsl r0 │ │ │ │ │ │ │ │ 00128990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -224128,38 +224128,38 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #388 @ 0x184 │ │ │ │ bl b6f00 │ │ │ │ b 128ad4 │ │ │ │ eorseq r7, r1, r4, asr #12 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r2, sp, r4, lsr fp │ │ │ │ - eoreq r8, sp, r4, lsl #27 │ │ │ │ - eoreq r6, sp, r4, asr r4 │ │ │ │ + eoreq r2, sp, ip, lsl ip │ │ │ │ + eoreq r8, sp, ip, ror #28 │ │ │ │ + eoreq r6, sp, ip, lsr r5 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - eoreq r8, sp, r4, lsl sp │ │ │ │ - eoreq r6, sp, r8, ror #7 │ │ │ │ - andeq r0, r0, pc, ror r1 │ │ │ │ - eoreq r8, sp, ip, ror #25 │ │ │ │ - eoreq r6, sp, r0, asr #7 │ │ │ │ - andeq r0, r0, r1, lsl #3 │ │ │ │ - eoreq r2, sp, r0, ror sl │ │ │ │ - eoreq r8, sp, ip, lsr #25 │ │ │ │ - eoreq r6, sp, r0, lsl #7 │ │ │ │ - eoreq r8, sp, r4, lsl #25 │ │ │ │ - eoreq r6, sp, r8, asr r3 │ │ │ │ - mlaeq sp, ip, lr, r6 │ │ │ │ - eoreq r8, sp, ip, asr #24 │ │ │ │ - eoreq r6, sp, r0, lsr #6 │ │ │ │ - eoreq r8, sp, r4, lsr #24 │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ strdeq r8, [sp], -ip @ │ │ │ │ ldrdeq r6, [sp], -r0 @ │ │ │ │ - ldrdeq r8, [sp], -r0 @ │ │ │ │ - eoreq r6, sp, r4, lsr #5 │ │ │ │ + andeq r0, r0, pc, ror r1 │ │ │ │ + ldrdeq r8, [sp], -r4 @ │ │ │ │ + eoreq r6, sp, r8, lsr #9 │ │ │ │ + andeq r0, r0, r1, lsl #3 │ │ │ │ + eoreq r2, sp, r8, asr fp │ │ │ │ + mlaeq sp, r4, sp, r8 │ │ │ │ + eoreq r6, sp, r8, ror #8 │ │ │ │ + eoreq r8, sp, ip, ror #26 │ │ │ │ + eoreq r6, sp, r0, asr #8 │ │ │ │ + eoreq r6, sp, r4, lsl #31 │ │ │ │ + eoreq r8, sp, r4, lsr sp │ │ │ │ + eoreq r6, sp, r8, lsl #8 │ │ │ │ + eoreq r8, sp, ip, lsl #26 │ │ │ │ + eoreq r6, sp, r0, ror #7 │ │ │ │ + eoreq r8, sp, r4, ror #25 │ │ │ │ + @ instruction: 0x002d63b8 │ │ │ │ + @ instruction: 0x002d8cb8 │ │ │ │ + eoreq r6, sp, ip, lsl #7 │ │ │ │ │ │ │ │ 00128d3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -224241,22 +224241,22 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r1, r0, r2, r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r2, r0, lsl #27 │ │ │ │ eorseq r7, r1, ip, asr r2 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ eorseq r7, r1, r4, lsl r2 │ │ │ │ - eoreq r9, lr, r8, lsl #21 │ │ │ │ + eoreq r9, lr, r0, ror fp │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, sp, r0, ror #20 │ │ │ │ - eoreq r6, sp, r4, lsr r1 │ │ │ │ + eoreq r8, sp, r8, asr #22 │ │ │ │ + eoreq r6, sp, ip, lsl r2 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - strdeq r8, [sp], -ip @ │ │ │ │ + eoreq r8, sp, r4, ror #21 │ │ │ │ │ │ │ │ 00128eb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -224354,24 +224354,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl b6f00 │ │ │ │ b 128fac │ │ │ │ eorseq r7, r1, ip, lsl r1 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, sp, r0, lsl #18 │ │ │ │ - eoreq r5, sp, r0, asr #31 │ │ │ │ + eoreq r8, sp, r8, ror #19 │ │ │ │ + eoreq r6, sp, r8, lsr #1 │ │ │ │ andeq r0, r0, fp, lsl #3 │ │ │ │ - ldrdeq r8, [sp], -r4 @ │ │ │ │ - mlaeq sp, r4, pc, r5 @ │ │ │ │ - eoreq r2, sp, r8, lsr r6 │ │ │ │ - mlaeq sp, ip, r8, r8 │ │ │ │ - eoreq r5, sp, r8, asr pc │ │ │ │ - eoreq r8, sp, ip, ror #16 │ │ │ │ - eoreq r5, sp, ip, lsr #30 │ │ │ │ + @ instruction: 0x002d89bc │ │ │ │ + eoreq r6, sp, ip, ror r0 │ │ │ │ + eoreq r2, sp, r0, lsr #14 │ │ │ │ + eoreq r8, sp, r4, lsl #19 │ │ │ │ + eoreq r6, sp, r0, asr #32 │ │ │ │ + eoreq r8, sp, r4, asr r9 │ │ │ │ + eoreq r6, sp, r4, lsl r0 │ │ │ │ │ │ │ │ 0012907c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -224468,22 +224468,22 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r2, r0, asr #20 │ │ │ │ eorseq r6, r1, ip, lsl pc │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r6, r1, ip, lsr #29 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r9, lr, r4, lsl r7 │ │ │ │ + strdeq r9, [lr], -ip @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, sp, r0, lsl #14 │ │ │ │ - eoreq r5, sp, r0, asr #27 │ │ │ │ + eoreq r8, sp, r8, ror #15 │ │ │ │ + eoreq r5, sp, r8, lsr #29 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - eoreq r8, sp, r8, lsl #13 │ │ │ │ + eoreq r8, sp, r0, ror r7 │ │ │ │ │ │ │ │ 00129234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -224900,56 +224900,56 @@ │ │ │ │ add r3, r3, #24 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r1, r4, lsr #27 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r8, sp, r8, ror #7 │ │ │ │ - eoreq r5, sp, r0, asr #28 │ │ │ │ + ldrdeq r8, [sp], -r0 @ │ │ │ │ + eoreq r5, sp, r8, lsr #30 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - eoreq r8, sp, r8, ror r3 │ │ │ │ - eoreq r5, sp, r4, asr #27 │ │ │ │ + eoreq r8, sp, r0, ror #8 │ │ │ │ + eoreq r5, sp, ip, lsr #29 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - eoreq r8, sp, r0, lsl r2 │ │ │ │ - eoreq r5, sp, ip, asr ip │ │ │ │ + strdeq r8, [sp], -r8 @ │ │ │ │ + eoreq r5, sp, r4, asr #26 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - ldrdeq r8, [sp], -ip @ │ │ │ │ - eoreq r5, sp, r8, lsr #24 │ │ │ │ - @ instruction: 0x002d81b0 │ │ │ │ - strdeq r5, [sp], -ip @ │ │ │ │ + eoreq r8, sp, r4, asr #5 │ │ │ │ + eoreq r5, sp, r0, lsl sp │ │ │ │ + mlaeq sp, r8, r2, r8 │ │ │ │ + eoreq r5, sp, r4, ror #25 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - ldrdeq r6, [sp], -ip @ │ │ │ │ - eoreq r8, sp, ip, ror r1 │ │ │ │ - eoreq r5, sp, r4, asr #23 │ │ │ │ + eoreq r6, sp, r4, asr #13 │ │ │ │ + eoreq r8, sp, r4, ror #4 │ │ │ │ + eoreq r5, sp, ip, lsr #25 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - eoreq r8, sp, r8, lsr #2 │ │ │ │ - strdeq r8, [sp], -r0 @ │ │ │ │ - eoreq r5, sp, ip, lsr fp │ │ │ │ - eoreq r9, pc, r8, asr r9 @ │ │ │ │ - eoreq fp, ip, ip, asr sl │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - andeq r7, r4, r2, lsr r0 │ │ │ │ - eoreq r9, pc, r4, lsr r9 @ │ │ │ │ - eoreq fp, ip, r8, lsr sl │ │ │ │ - eoreq r6, sp, r0, lsl #7 │ │ │ │ - andeq r7, r4, r0, asr r0 │ │ │ │ - eoreq r9, pc, r0, lsl r9 @ │ │ │ │ - eoreq fp, ip, r4, lsl sl │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - andeq r7, r4, pc, rrx │ │ │ │ - eoreq r9, pc, ip, ror #17 │ │ │ │ - strdeq fp, [ip], -r0 @ │ │ │ │ - eoreq r6, sp, r8, lsr #10 │ │ │ │ - andeq r7, r4, r6, asr #32 │ │ │ │ - eoreq r9, pc, r8, asr #17 │ │ │ │ - eoreq fp, ip, ip, asr #19 │ │ │ │ - eoreq fp, ip, r4, asr #20 │ │ │ │ - andeq r7, r4, r0, lsr #32 │ │ │ │ + eoreq r8, sp, r0, lsl r2 │ │ │ │ + ldrdeq r8, [sp], -r8 @ │ │ │ │ + eoreq r5, sp, r4, lsr #24 │ │ │ │ + eoreq r9, pc, r0, asr #20 │ │ │ │ + eoreq fp, ip, r4, asr #22 │ │ │ │ + eoreq r6, sp, r0, ror #5 │ │ │ │ + andeq r7, r4, fp, lsr r0 │ │ │ │ + eoreq r9, pc, ip, lsl sl @ │ │ │ │ + eoreq fp, ip, r0, lsr #22 │ │ │ │ + eoreq r6, sp, r8, ror #8 │ │ │ │ + andeq r7, r4, r9, asr r0 │ │ │ │ + strdeq r9, [pc], -r8 @ │ │ │ │ + strdeq fp, [ip], -ip @ │ │ │ │ + eoreq r6, sp, r0, ror #15 │ │ │ │ + andeq r7, r4, r8, ror r0 │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ + ldrdeq fp, [ip], -r8 @ │ │ │ │ + eoreq r6, sp, r0, lsl r6 │ │ │ │ + andeq r7, r4, pc, asr #32 │ │ │ │ + @ instruction: 0x002f99b0 │ │ │ │ + @ instruction: 0x002cbab4 │ │ │ │ + eoreq fp, ip, ip, lsr #22 │ │ │ │ + andeq r7, r4, r9, lsr #32 │ │ │ │ │ │ │ │ 00129974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -224997,18 +224997,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq fp, r2, r0, ror r1 │ │ │ │ eorseq r6, r1, ip, asr #12 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r4, sp, r8, asr #15 │ │ │ │ + @ instruction: 0x002d48b0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq sp, r0, lr, r7 │ │ │ │ - ldrdeq r5, [sp], -ip @ │ │ │ │ + eoreq r7, sp, r8, ror pc │ │ │ │ + eoreq r5, sp, r4, asr #19 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ │ │ │ │ 00129a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -225215,38 +225215,38 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r1, r4, lsl #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r7, sp, r0, lsl sp │ │ │ │ - strdeq r5, [sp], -ip @ │ │ │ │ - eoreq r3, sp, r8, asr #21 │ │ │ │ - eoreq r7, sp, r0, asr #25 │ │ │ │ - eoreq r5, sp, ip, lsr #13 │ │ │ │ - eoreq r7, sp, r8, ror ip │ │ │ │ - eoreq r7, sp, ip, ror #24 │ │ │ │ - eoreq r4, sp, r4, asr #10 │ │ │ │ - eoreq r5, sp, r4, ror #12 │ │ │ │ - eoreq r4, sp, r4, lsl r5 │ │ │ │ - eoreq r7, sp, r4, asr #24 │ │ │ │ - eoreq r5, sp, r0, lsr r6 │ │ │ │ - eoreq r7, sp, r8, lsl #24 │ │ │ │ - strdeq r7, [sp], -ip @ │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - strdeq r5, [sp], -r4 @ │ │ │ │ - eoreq r7, sp, r4, ror #23 │ │ │ │ - ldrdeq r5, [sp], -r0 @ │ │ │ │ - @ instruction: 0x002d7bbc │ │ │ │ - eoreq r5, sp, r8, lsr #11 │ │ │ │ - strdeq r9, [pc], -r0 @ │ │ │ │ - strdeq fp, [ip], -r4 @ │ │ │ │ - eoreq r6, sp, r8, ror #4 │ │ │ │ - andeq r5, r4, r7, ror ip │ │ │ │ + strdeq r7, [sp], -r8 @ │ │ │ │ + eoreq r5, sp, r4, ror #15 │ │ │ │ + @ instruction: 0x002d3bb0 │ │ │ │ + eoreq r7, sp, r8, lsr #27 │ │ │ │ + mlaeq sp, r4, r7, r5 │ │ │ │ + eoreq r7, sp, r0, ror #26 │ │ │ │ + eoreq r7, sp, r4, asr sp │ │ │ │ + eoreq r4, sp, ip, lsr #12 │ │ │ │ + eoreq r5, sp, ip, asr #14 │ │ │ │ + strdeq r4, [sp], -ip @ │ │ │ │ + eoreq r7, sp, ip, lsr #26 │ │ │ │ + eoreq r5, sp, r8, lsl r7 │ │ │ │ + strdeq r7, [sp], -r0 @ │ │ │ │ + eoreq r7, sp, r4, ror #25 │ │ │ │ + @ instruction: 0x002d45bc │ │ │ │ + ldrdeq r5, [sp], -ip @ │ │ │ │ + eoreq r7, sp, ip, asr #25 │ │ │ │ + @ instruction: 0x002d56b8 │ │ │ │ + eoreq r7, sp, r4, lsr #25 │ │ │ │ + mlaeq sp, r0, r6, r5 │ │ │ │ + ldrdeq r9, [pc], -r8 @ │ │ │ │ + ldrdeq fp, [ip], -ip @ │ │ │ │ + eoreq r6, sp, r0, asr r3 │ │ │ │ + andeq r5, r4, r0, lsl #25 │ │ │ │ │ │ │ │ 00129e08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -225648,61 +225648,61 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r1, ip, asr #3 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r7, sp, ip, lsl #18 │ │ │ │ - ldrdeq r4, [sp], -r0 @ │ │ │ │ - ldrdeq r7, [sp], -r8 @ │ │ │ │ - mlaeq sp, ip, fp, r4 │ │ │ │ + strdeq r7, [sp], -r4 @ │ │ │ │ + @ instruction: 0x002d4cb8 │ │ │ │ + eoreq r7, sp, r0, asr #19 │ │ │ │ + eoreq r4, sp, r4, lsl #25 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - @ instruction: 0x002d77b4 │ │ │ │ - eoreq r4, sp, r8, ror sl │ │ │ │ + mlaeq sp, ip, r8, r7 │ │ │ │ + eoreq r4, sp, r0, ror #22 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - strdeq r3, [sp], -r0 @ │ │ │ │ - eoreq r7, sp, r0, asr #14 │ │ │ │ - eoreq r4, sp, r4, lsl #20 │ │ │ │ + ldrdeq r4, [sp], -r8 @ │ │ │ │ + eoreq r7, sp, r8, lsr #16 │ │ │ │ + eoreq r4, sp, ip, ror #21 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ - eoreq r5, sp, r8, lsl #22 │ │ │ │ - eoreq r7, sp, r8, lsl #14 │ │ │ │ - eoreq r4, sp, ip, asr #19 │ │ │ │ + strdeq r5, [sp], -r0 @ │ │ │ │ + strdeq r7, [sp], -r0 @ │ │ │ │ + @ instruction: 0x002d4ab4 │ │ │ │ andeq r0, r0, sl, lsl #7 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r6, sp, r8, ror r0 │ │ │ │ - eoreq r7, sp, r8, asr #13 │ │ │ │ - eoreq r4, sp, ip, lsl #19 │ │ │ │ - mlaeq sp, r4, r6, r7 │ │ │ │ - eoreq r4, sp, r8, asr r9 │ │ │ │ + eoreq r6, sp, r0, ror #2 │ │ │ │ + @ instruction: 0x002d77b0 │ │ │ │ + eoreq r4, sp, r4, ror sl │ │ │ │ + eoreq r7, sp, ip, ror r7 │ │ │ │ + eoreq r4, sp, r0, asr #20 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ - eoreq r7, sp, r8, asr r6 │ │ │ │ - eoreq r7, sp, ip, ror r6 │ │ │ │ - eoreq r6, lr, r8, ror #28 │ │ │ │ - eoreq r4, sp, ip, lsl r9 │ │ │ │ - eoreq r7, sp, r8, lsl #12 │ │ │ │ - eoreq r4, sp, ip, asr #17 │ │ │ │ - eoreq r7, sp, ip, asr #11 │ │ │ │ - mlaeq sp, r0, r8, r4 │ │ │ │ - eoreq r5, sp, r8, lsr #30 │ │ │ │ - eoreq r7, sp, r8, ror r5 │ │ │ │ - eoreq r4, sp, ip, lsr r8 │ │ │ │ - eoreq r7, sp, ip, asr r5 │ │ │ │ - eoreq r6, lr, r8, asr #26 │ │ │ │ - eoreq r7, sp, r8, lsr r5 │ │ │ │ - strdeq r4, [sp], -ip @ │ │ │ │ - eoreq r8, pc, r8, asr sp @ │ │ │ │ - eoreq sl, ip, ip, asr lr │ │ │ │ - eoreq r5, sp, ip, ror r7 │ │ │ │ - andeq pc, r2, sp, asr r2 @ │ │ │ │ - eoreq r8, pc, r4, lsr sp @ │ │ │ │ - eoreq sl, ip, r8, lsr lr │ │ │ │ - ldrdeq sl, [ip], -r4 @ │ │ │ │ - andeq pc, r2, r6, asr #4 │ │ │ │ + eoreq r7, sp, r0, asr #14 │ │ │ │ + eoreq r7, sp, r4, ror #14 │ │ │ │ + eoreq r6, lr, r0, asr pc │ │ │ │ + eoreq r4, sp, r4, lsl #20 │ │ │ │ + strdeq r7, [sp], -r0 @ │ │ │ │ + @ instruction: 0x002d49b4 │ │ │ │ + @ instruction: 0x002d76b4 │ │ │ │ + eoreq r4, sp, r8, ror r9 │ │ │ │ + eoreq r6, sp, r0, lsl r0 │ │ │ │ + eoreq r7, sp, r0, ror #12 │ │ │ │ + eoreq r4, sp, r4, lsr #18 │ │ │ │ + eoreq r7, sp, r4, asr #12 │ │ │ │ + eoreq r6, lr, r0, lsr lr │ │ │ │ + eoreq r7, sp, r0, lsr #12 │ │ │ │ + eoreq r4, sp, r4, ror #17 │ │ │ │ + eoreq r8, pc, r0, asr #28 │ │ │ │ + eoreq sl, ip, r4, asr #30 │ │ │ │ + eoreq r5, sp, r4, ror #16 │ │ │ │ + andeq pc, r2, r2, ror #4 │ │ │ │ + eoreq r8, pc, ip, lsl lr @ │ │ │ │ + eoreq sl, ip, r0, lsr #30 │ │ │ │ + @ instruction: 0x002cafbc │ │ │ │ + andeq pc, r2, fp, asr #4 │ │ │ │ │ │ │ │ 0012a520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -225805,27 +225805,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ b 12a5f4 │ │ │ │ @ instruction: 0x00315ab8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r7, sp, r0, asr #6 │ │ │ │ - eoreq r4, sp, r0, ror r5 │ │ │ │ - eoreq r7, sp, ip, lsl #6 │ │ │ │ - eoreq r4, sp, ip, lsr r5 │ │ │ │ - eoreq r7, sp, ip, asr #5 │ │ │ │ - eoreq sl, lr, ip, lsl #21 │ │ │ │ - eoreq r1, sp, ip, lsr r6 │ │ │ │ - strdeq r4, [sp], -ip @ │ │ │ │ - eoreq r7, sp, r8, lsr #5 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - eoreq r1, sp, r8, lsr #20 │ │ │ │ - eoreq r7, sp, r0, ror r2 │ │ │ │ - eoreq r4, sp, r0, lsr #9 │ │ │ │ + eoreq r7, sp, r8, lsr #8 │ │ │ │ + eoreq r4, sp, r8, asr r6 │ │ │ │ + strdeq r7, [sp], -r4 @ │ │ │ │ + eoreq r4, sp, r4, lsr #12 │ │ │ │ + @ instruction: 0x002d73b4 │ │ │ │ + eoreq sl, lr, r4, ror fp │ │ │ │ + eoreq r1, sp, r4, lsr #14 │ │ │ │ + eoreq r4, sp, r4, ror #11 │ │ │ │ + mlaeq sp, r0, r3, r7 │ │ │ │ + eoreq r4, sp, r0, asr #11 │ │ │ │ + eoreq r1, sp, r0, lsl fp │ │ │ │ + eoreq r7, sp, r8, asr r3 │ │ │ │ + eoreq r4, sp, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 12a520 │ │ │ │ ldr r4, [pc, #64] @ 12a760 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -225927,18 +225927,18 @@ │ │ │ │ eorseq r5, r1, r0, asr r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r1, r4, lsr r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x003157d4 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r1, sp, ip, ror #16 │ │ │ │ + eoreq r1, sp, r4, asr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - strheq r7, [sp], -r4 @ │ │ │ │ - eoreq r4, sp, r4, ror r3 │ │ │ │ + mlaeq sp, ip, r1, r7 │ │ │ │ + eoreq r4, sp, ip, asr r4 │ │ │ │ │ │ │ │ 0012a8c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -226072,27 +226072,27 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r1, ip, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r5, sp, r4, asr r3 │ │ │ │ - eoreq r6, sp, ip, ror pc │ │ │ │ - eoreq r4, sp, r0, lsr r9 │ │ │ │ - eoreq r6, sp, ip, lsl #30 │ │ │ │ - eoreq r4, sp, r0, asr #17 │ │ │ │ - eoreq r6, sp, r4, ror #29 │ │ │ │ - mlaeq sp, r8, r8, r4 │ │ │ │ - @ instruction: 0x002d6eb0 │ │ │ │ - eoreq r4, sp, r4, ror #16 │ │ │ │ - eoreq r8, pc, ip, lsr #13 │ │ │ │ - @ instruction: 0x002ca7b0 │ │ │ │ - eoreq sl, ip, r0, asr #16 │ │ │ │ - andeq r6, r4, sp, lsr r1 │ │ │ │ + eoreq r5, sp, ip, lsr r4 │ │ │ │ + eoreq r7, sp, r4, rrx │ │ │ │ + eoreq r4, sp, r8, lsl sl │ │ │ │ + strdeq r6, [sp], -r4 @ │ │ │ │ + eoreq r4, sp, r8, lsr #19 │ │ │ │ + eoreq r6, sp, ip, asr #31 │ │ │ │ + eoreq r4, sp, r0, lsl #19 │ │ │ │ + mlaeq sp, r8, pc, r6 @ │ │ │ │ + eoreq r4, sp, ip, asr #18 │ │ │ │ + mlaeq pc, r4, r7, r8 @ │ │ │ │ + mlaeq ip, r8, r8, sl │ │ │ │ + eoreq sl, ip, r8, lsr #18 │ │ │ │ + andeq r6, r4, r6, asr #2 │ │ │ │ │ │ │ │ 0012ab20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -226143,18 +226143,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r9, r2, r4, asr #31 │ │ │ │ eorseq r5, r1, r0, lsr #9 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eoreq r4, sp, r0, lsl #15 │ │ │ │ + eoreq r4, sp, r8, ror #16 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r6, sp, ip, ror sp │ │ │ │ - eoreq r4, sp, ip, lsr #14 │ │ │ │ + eoreq r6, sp, r4, ror #28 │ │ │ │ + eoreq r4, sp, r4, lsl r8 │ │ │ │ b 129a5c │ │ │ │ │ │ │ │ 0012ac14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -226361,38 +226361,38 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r1, ip, asr #7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq sp, ip, fp, r6 │ │ │ │ - eoreq r4, sp, r4, asr #10 │ │ │ │ - eoreq r2, sp, r0, lsl r9 │ │ │ │ - eoreq r6, sp, ip, asr #22 │ │ │ │ - strdeq r4, [sp], -r4 @ │ │ │ │ - eoreq r6, sp, r4, lsl #22 │ │ │ │ - eoreq r2, pc, r4, asr #4 │ │ │ │ - eoreq r3, sp, ip, lsl #7 │ │ │ │ - eoreq r4, sp, ip, lsr #9 │ │ │ │ - eoreq r3, sp, ip, asr r3 │ │ │ │ - ldrdeq r6, [sp], -r0 @ │ │ │ │ - eoreq r4, sp, r8, ror r4 │ │ │ │ - mlaeq sp, r4, sl, r6 │ │ │ │ - ldrdeq r2, [pc], -r4 @ │ │ │ │ - eoreq r3, sp, ip, lsl r3 │ │ │ │ - eoreq r4, sp, ip, lsr r4 │ │ │ │ - eoreq r6, sp, r0, ror sl │ │ │ │ - eoreq r4, sp, r8, lsl r4 │ │ │ │ - eoreq r6, sp, r8, asr #20 │ │ │ │ - strdeq r4, [sp], -r0 @ │ │ │ │ - eoreq r8, pc, r8, lsr r2 @ │ │ │ │ - eoreq sl, ip, ip, lsr r3 │ │ │ │ - strheq r5, [sp], -r0 @ │ │ │ │ - andeq r5, r4, pc, lsl sp │ │ │ │ + eoreq r6, sp, r4, lsl #25 │ │ │ │ + eoreq r4, sp, ip, lsr #12 │ │ │ │ + strdeq r2, [sp], -r8 @ │ │ │ │ + eoreq r6, sp, r4, lsr ip │ │ │ │ + ldrdeq r4, [sp], -ip @ │ │ │ │ + eoreq r6, sp, ip, ror #23 │ │ │ │ + eoreq r2, pc, ip, lsr #6 │ │ │ │ + eoreq r3, sp, r4, ror r4 │ │ │ │ + mlaeq sp, r4, r5, r4 │ │ │ │ + eoreq r3, sp, r4, asr #8 │ │ │ │ + @ instruction: 0x002d6bb8 │ │ │ │ + eoreq r4, sp, r0, ror #10 │ │ │ │ + eoreq r6, sp, ip, ror fp │ │ │ │ + @ instruction: 0x002f22bc │ │ │ │ + eoreq r3, sp, r4, lsl #8 │ │ │ │ + eoreq r4, sp, r4, lsr #10 │ │ │ │ + eoreq r6, sp, r8, asr fp │ │ │ │ + eoreq r4, sp, r0, lsl #10 │ │ │ │ + eoreq r6, sp, r0, lsr fp │ │ │ │ + ldrdeq r4, [sp], -r8 @ │ │ │ │ + eoreq r8, pc, r0, lsr #6 │ │ │ │ + eoreq sl, ip, r4, lsr #8 │ │ │ │ + mlaeq sp, r8, r1, r5 │ │ │ │ + andeq r5, r4, r8, lsr #26 │ │ │ │ │ │ │ │ 0012afc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #1680] @ 12b668 │ │ │ │ @@ -226819,61 +226819,61 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r1, r0, lsr #32 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r1, r0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r6, sp, r0, lsl r8 │ │ │ │ - mlaeq sp, r0, sl, r3 │ │ │ │ + strdeq r6, [sp], -r8 @ │ │ │ │ + eoreq r3, sp, r8, ror fp │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ eorseq r4, r1, r0, lsl #29 │ │ │ │ - eoreq r6, sp, r0, lsl #15 │ │ │ │ - eoreq r3, sp, r0, lsl #20 │ │ │ │ + eoreq r6, sp, r8, ror #16 │ │ │ │ + eoreq r3, sp, r8, ror #21 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ - eoreq r7, pc, r8, asr pc @ │ │ │ │ - eoreq sl, ip, ip, asr r0 │ │ │ │ - eoreq r5, sp, r8, asr #1 │ │ │ │ + eoreq r8, pc, r0, asr #32 │ │ │ │ + eoreq sl, ip, r4, asr #2 │ │ │ │ + @ instruction: 0x002d51b0 │ │ │ │ andeq ip, r2, fp, ror #14 │ │ │ │ - eoreq r6, sp, r0, lsl #14 │ │ │ │ - eoreq r3, sp, r0, lsl #19 │ │ │ │ - eoreq r6, sp, r4, asr #13 │ │ │ │ - eoreq r3, sp, r4, asr #18 │ │ │ │ - andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r2, sp, r8, asr #24 │ │ │ │ - eoreq r6, sp, ip, asr #12 │ │ │ │ - eoreq r3, sp, ip, asr #17 │ │ │ │ - eoreq r0, sp, r0, lsr #25 │ │ │ │ - eoreq r6, sp, ip, lsr r5 │ │ │ │ - @ instruction: 0x002d37b8 │ │ │ │ + eoreq r6, sp, r8, ror #15 │ │ │ │ + eoreq r3, sp, r8, ror #20 │ │ │ │ + eoreq r6, sp, ip, lsr #15 │ │ │ │ + eoreq r3, sp, ip, lsr #20 │ │ │ │ + andeq r0, r0, r8, lsr r9 │ │ │ │ + eoreq r2, sp, r0, lsr sp │ │ │ │ + eoreq r6, sp, r4, lsr r7 │ │ │ │ + @ instruction: 0x002d39b4 │ │ │ │ + eoreq r0, sp, r8, lsl #27 │ │ │ │ + eoreq r6, sp, r4, lsr #12 │ │ │ │ + eoreq r3, sp, r0, lsr #17 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r2, sp, r8, lsl #21 │ │ │ │ - eoreq r6, sp, ip, lsl #9 │ │ │ │ - eoreq r3, sp, ip, lsl #14 │ │ │ │ + eoreq r2, sp, r0, ror fp │ │ │ │ + eoreq r6, sp, r4, ror r5 │ │ │ │ + strdeq r3, [sp], -r4 @ │ │ │ │ @ instruction: 0x000001bd │ │ │ │ - mlaeq sp, r0, ip, r2 │ │ │ │ - eoreq r6, sp, r4, lsr #8 │ │ │ │ - eoreq r3, sp, r0, lsr #13 │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - eoreq r3, sp, r8, ror r6 │ │ │ │ - ldrdeq r6, [sp], -r0 @ │ │ │ │ - eoreq r3, sp, r0, asr r6 │ │ │ │ - eoreq r6, sp, r0, lsl #7 │ │ │ │ - eoreq r3, sp, r0, lsl #12 │ │ │ │ - eoreq r6, sp, ip, asr r3 │ │ │ │ - ldrdeq r3, [sp], -ip @ │ │ │ │ + eoreq r2, sp, r8, ror sp │ │ │ │ + eoreq r6, sp, ip, lsl #10 │ │ │ │ + eoreq r3, sp, r8, lsl #15 │ │ │ │ + eoreq r6, sp, r0, ror #9 │ │ │ │ + eoreq r3, sp, r0, ror #14 │ │ │ │ + @ instruction: 0x002d64b8 │ │ │ │ + eoreq r3, sp, r8, lsr r7 │ │ │ │ + eoreq r6, sp, r8, ror #8 │ │ │ │ + eoreq r3, sp, r8, ror #13 │ │ │ │ + eoreq r6, sp, r4, asr #8 │ │ │ │ + eoreq r3, sp, r4, asr #13 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - eoreq r7, pc, ip, lsr fp @ │ │ │ │ - eoreq r9, ip, r0, asr #24 │ │ │ │ - eoreq r2, sp, r4, lsr fp │ │ │ │ + eoreq r7, pc, r4, lsr #24 │ │ │ │ + eoreq r9, ip, r8, lsr #26 │ │ │ │ + eoreq r2, sp, ip, lsl ip │ │ │ │ andeq ip, r2, r5, lsl #15 │ │ │ │ - eoreq r7, pc, r8, lsl fp @ │ │ │ │ - eoreq r9, ip, ip, lsl ip │ │ │ │ - mlaeq sp, r4, ip, r4 │ │ │ │ + eoreq r7, pc, r0, lsl #24 │ │ │ │ + eoreq r9, ip, r4, lsl #26 │ │ │ │ + eoreq r4, sp, ip, ror sp │ │ │ │ andeq ip, r2, r7, ror r7 │ │ │ │ │ │ │ │ 0012b740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -226945,18 +226945,18 @@ │ │ │ │ eorseq r4, r1, ip, ror r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r1, r0, ror #16 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r4, r1, r8, lsl #16 │ │ │ │ - eoreq r4, sp, r8, lsl #9 │ │ │ │ + eoreq r4, sp, r0, ror r5 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r6, sp, r0, lsr r1 │ │ │ │ - @ instruction: 0x002d33b0 │ │ │ │ + eoreq r6, sp, r8, lsl r2 │ │ │ │ + mlaeq sp, r8, r4, r3 │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ │ │ │ │ 0012b884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -226971,40 +226971,40 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r2, [sl, #796] @ 0x31c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 135b84 │ │ │ │ + beq 134ca8 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r4, r0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12b8fc │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r2] │ │ │ │ beq 12b8fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 12bb94 │ │ │ │ ldr r0, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 135454 │ │ │ │ + beq 134c84 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12b92c │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r0] │ │ │ │ beq 12b92c │ │ │ │ cmp r3, #0 │ │ │ │ beq 12bb8c │ │ │ │ ldr r0, [sl, #3724] @ 0xe8c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1353c4 │ │ │ │ + beq 134bf4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12b95c │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r0] │ │ │ │ beq 12b95c │ │ │ │ @@ -227012,22 +227012,22 @@ │ │ │ │ beq 12bb6c │ │ │ │ ldr fp, [r4, #12] │ │ │ │ ands r3, fp, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bne 12bb80 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1353e8 │ │ │ │ + beq 134c18 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #28] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 135ba8 │ │ │ │ + beq 134ccc │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [pc, #3764] @ 12c860 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r9, [r3] │ │ │ │ @@ -227040,15 +227040,15 @@ │ │ │ │ bl aaa68 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fc88 │ │ │ │ cmp r8, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 135430 │ │ │ │ + beq 134c60 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12ba04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ beq 12bb60 │ │ │ │ @@ -227072,28 +227072,28 @@ │ │ │ │ beq 12ba5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ beq 12bdb8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13540c │ │ │ │ + beq 134c3c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r2, [pc, #3556] @ 12c864 │ │ │ │ ldr r3, [pc, #3536] @ 12c854 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 12e320 │ │ │ │ + bne 12e19c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp fp, #106 @ 0x6a │ │ │ │ beq 12bd60 │ │ │ │ ldr r3, [pc, #3504] @ 12c868 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -227129,15 +227129,15 @@ │ │ │ │ beq 12bb40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ beq 12d28c │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134c98 │ │ │ │ + beq 135d00 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ @@ -227193,15 +227193,15 @@ │ │ │ │ beq 12cc90 │ │ │ │ mov r0, #2 │ │ │ │ bl 4fb5c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 12cd88 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ - beq 135358 │ │ │ │ + beq 134b88 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r2, #4] │ │ │ │ @@ -227279,15 +227279,15 @@ │ │ │ │ beq 12bd98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ beq 12c838 │ │ │ │ ldr r4, [sl, #3724] @ 0xe8c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1353a0 │ │ │ │ + beq 135c4c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ @@ -227352,15 +227352,15 @@ │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 135310 │ │ │ │ + beq 134b40 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12bee4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ beq 12ca6c │ │ │ │ @@ -227370,15 +227370,15 @@ │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 1352ec │ │ │ │ + beq 1358ec │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12bf2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ beq 12caa4 │ │ │ │ @@ -227388,15 +227388,15 @@ │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 135238 │ │ │ │ + beq 135d90 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12bf74 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ beq 12cab8 │ │ │ │ @@ -227414,15 +227414,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ beq 12bfb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ beq 12cb38 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1352c8 │ │ │ │ + beq 1358c8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12bfdc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ beq 12cb44 │ │ │ │ @@ -227443,15 +227443,15 @@ │ │ │ │ beq 12c028 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ beq 12d170 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13537c │ │ │ │ + beq 134bac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, fp │ │ │ │ bl a4704 │ │ │ │ @@ -227519,15 +227519,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fc88 │ │ │ │ cmp r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 1350ac │ │ │ │ + beq 135ae4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c180 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ beq 12ccc4 │ │ │ │ @@ -227552,27 +227552,27 @@ │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ beq 12c1e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12e070 │ │ │ │ + beq 12e0dc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12f134 │ │ │ │ + beq 12f070 │ │ │ │ ldr r3, [pc, #1932] @ 12c984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12f0c4 │ │ │ │ + beq 12f000 │ │ │ │ ldr r0, [r2, #324] @ 0x144 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 12f054 │ │ │ │ + beq 12ef90 │ │ │ │ tst r0, #1 │ │ │ │ - bne 12facc │ │ │ │ + bne 12f2c0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd9c │ │ │ │ @@ -227580,50 +227580,50 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r1, r0 │ │ │ │ beq 12c258 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12e26c │ │ │ │ + beq 12e15c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 135dc4 │ │ │ │ + beq 135f88 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [r2] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c284 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r0] │ │ │ │ - beq 12e288 │ │ │ │ + beq 12e36c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 12fbb8 │ │ │ │ + beq 12fc74 │ │ │ │ ldr r2, [pc, #1532] @ 12c890 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ cmp r2, r0 │ │ │ │ - bne 12f4dc │ │ │ │ + bne 12fc9c │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c2c4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 12e438 │ │ │ │ + beq 12e5ec │ │ │ │ ldr r2, [pc, #1480] @ 12c894 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r1, r2 │ │ │ │ bne 12d8cc │ │ │ │ ldr r2, [r9, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 135040 │ │ │ │ + beq 135b50 │ │ │ │ ldr r1, [r2] │ │ │ │ mov r0, r2 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r2] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -227633,25 +227633,25 @@ │ │ │ │ ldr r1, [r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ beq 12c32c │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r2] │ │ │ │ - beq 12ea28 │ │ │ │ + beq 12ef7c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12f7d0 │ │ │ │ + beq 12fdd4 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12f760 │ │ │ │ + beq 12fd64 │ │ │ │ ldr r0, [r2, #336] @ 0x150 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 12f6f0 │ │ │ │ + beq 12fcf4 │ │ │ │ tst r0, #1 │ │ │ │ - bne 12f9d4 │ │ │ │ + bne 12fba8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd9c │ │ │ │ @@ -227660,46 +227660,46 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c398 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4] │ │ │ │ - beq 12f7f8 │ │ │ │ + beq 12fdfc │ │ │ │ cmp r1, #0 │ │ │ │ - beq 134b30 │ │ │ │ + beq 135a9c │ │ │ │ ldr r0, [r1] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c3bc │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r1] │ │ │ │ - beq 12f9ec │ │ │ │ + beq 12fbc0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12fa28 │ │ │ │ + beq 12fb80 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r1, r0 │ │ │ │ - bne 12f970 │ │ │ │ + bne 12fb1c │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ sub r4, r2, r0 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ beq 12c400 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r2] │ │ │ │ - beq 12fa0c │ │ │ │ + beq 12fbe0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 12c530 │ │ │ │ ldr r2, [r9, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 134c50 │ │ │ │ + beq 135a30 │ │ │ │ ldr r1, [r2] │ │ │ │ mov r0, r2 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r2] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -227709,102 +227709,102 @@ │ │ │ │ ldr r1, [r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ beq 12c45c │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r2] │ │ │ │ - beq 12f95c │ │ │ │ + beq 12fb08 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13447c │ │ │ │ + beq 13186c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13440c │ │ │ │ + beq 1317fc │ │ │ │ ldr r0, [r3, #384] @ 0x180 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 13439c │ │ │ │ + beq 13178c │ │ │ │ tst r0, #1 │ │ │ │ - bne 13438c │ │ │ │ + bne 13177c │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd9c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ beq 12c4c0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1344a4 │ │ │ │ + beq 131894 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 134c2c │ │ │ │ + beq 135a0c │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c4e4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 134378 │ │ │ │ + beq 131768 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1340a0 │ │ │ │ + beq 1316c4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 1340c8 │ │ │ │ + bne 1316ec │ │ │ │ ldr r2, [sp, #24] │ │ │ │ sub r4, r3, r2 │ │ │ │ ldr r2, [r3] │ │ │ │ clz r4, r4 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ lsr r4, r4, #5 │ │ │ │ beq 12c528 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 134100 │ │ │ │ + beq 131724 │ │ │ │ cmp r4, #0 │ │ │ │ beq 12d8cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 134094 │ │ │ │ + bne 13175c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c558 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12fc58 │ │ │ │ + beq 12fafc │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c574 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12fc40 │ │ │ │ + beq 12fae4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c590 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12fc4c │ │ │ │ + beq 12faf0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c5ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12f27c │ │ │ │ + beq 12fc68 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135088 │ │ │ │ + beq 135ac0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [pc, #860] @ 12c934 │ │ │ │ @@ -227841,30 +227841,30 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 134b54 │ │ │ │ + beq 135cdc │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c688 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ beq 12d7cc │ │ │ │ cmp r9, #0 │ │ │ │ blt 12dc3c │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ beq 12ce6c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12e048 │ │ │ │ + bne 12e090 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12c6c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ beq 12da80 │ │ │ │ @@ -227880,15 +227880,15 @@ │ │ │ │ beq 12c6fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ beq 12dac4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134d28 │ │ │ │ + beq 135e68 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ @@ -227971,95 +227971,95 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r1, ip, lsr r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ eorseq r4, r1, r8, ror r5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaeq sp, ip, r2, fp │ │ │ │ - mlaeq sp, ip, lr, r2 │ │ │ │ - eoreq r5, sp, r4, lsl #23 │ │ │ │ - ldrdeq fp, [sp], -r8 @ │ │ │ │ - ldrdeq r2, [sp], -r4 @ │ │ │ │ - eoreq sl, sp, ip, ror pc │ │ │ │ - eoreq r2, sp, ip, ror fp │ │ │ │ + eoreq fp, sp, r4, lsl #7 │ │ │ │ + eoreq r2, sp, r4, lsl #31 │ │ │ │ + eoreq r5, sp, ip, ror #24 │ │ │ │ + eoreq fp, sp, r0, asr #5 │ │ │ │ + @ instruction: 0x002d2ebc │ │ │ │ + eoreq fp, sp, r4, rrx │ │ │ │ + eoreq r2, sp, r4, ror #24 │ │ │ │ andeq r0, r0, r8, asr #8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrdeq r4, [lr], -r4 @ │ │ │ │ - eoreq sl, sp, r4, lsl #17 │ │ │ │ - eoreq r2, sp, r4, lsl #9 │ │ │ │ - eoreq r5, sp, ip, asr r2 │ │ │ │ - eoreq sl, sp, r0, lsr r8 │ │ │ │ - eoreq r2, sp, r0, lsr r4 │ │ │ │ - @ instruction: 0x002d3ab8 │ │ │ │ - ldrdeq sl, [sp], -r0 @ │ │ │ │ - ldrdeq r2, [sp], -r0 @ │ │ │ │ - @ instruction: 0x002d37b8 │ │ │ │ - ldrdeq sl, [sp], -r0 @ │ │ │ │ - ldrdeq r2, [sp], -r0 @ │ │ │ │ - eoreq sl, sp, r8, ror #8 │ │ │ │ - @ instruction: 0x002e45b4 │ │ │ │ - strdeq r8, [lr], -r0 @ │ │ │ │ - eoreq r2, sp, r8, rrx │ │ │ │ - eoreq sl, sp, r4, lsr #8 │ │ │ │ - eoreq r2, sp, r4, lsr #32 │ │ │ │ - eoreq sl, sp, ip, ror #7 │ │ │ │ - eoreq r1, sp, ip, ror #31 │ │ │ │ - eoreq r3, sp, r4, asr r6 │ │ │ │ - eoreq sl, sp, ip, ror #6 │ │ │ │ - eoreq r1, sp, ip, ror #30 │ │ │ │ - strdeq r5, [lr], -r8 @ │ │ │ │ + @ instruction: 0x002e4abc │ │ │ │ + eoreq sl, sp, ip, ror #18 │ │ │ │ + eoreq r2, sp, ip, ror #10 │ │ │ │ + eoreq r5, sp, r4, asr #6 │ │ │ │ + eoreq sl, sp, r8, lsl r9 │ │ │ │ + eoreq r2, sp, r8, lsl r5 │ │ │ │ + eoreq r3, sp, r0, lsr #23 │ │ │ │ + @ instruction: 0x002da8b8 │ │ │ │ + @ instruction: 0x002d24b8 │ │ │ │ + eoreq r3, sp, r0, lsr #17 │ │ │ │ + @ instruction: 0x002da5b8 │ │ │ │ + @ instruction: 0x002d21b8 │ │ │ │ + eoreq sl, sp, r0, asr r5 │ │ │ │ + mlaeq lr, ip, r6, r4 │ │ │ │ + ldrdeq r9, [lr], -r8 @ │ │ │ │ + eoreq r2, sp, r0, asr r1 │ │ │ │ + eoreq sl, sp, ip, lsl #10 │ │ │ │ + eoreq r2, sp, ip, lsl #2 │ │ │ │ + ldrdeq sl, [sp], -r4 @ │ │ │ │ + ldrdeq r2, [sp], -r4 @ │ │ │ │ + eoreq r3, sp, ip, lsr r7 │ │ │ │ + eoreq sl, sp, r4, asr r4 │ │ │ │ + eoreq r2, sp, r4, asr r0 │ │ │ │ + eoreq r5, lr, r0, ror #25 │ │ │ │ + eoreq sl, sp, ip, lsl r4 │ │ │ │ + eoreq r2, sp, ip, lsl r0 │ │ │ │ + eoreq sl, sp, r4, ror #7 │ │ │ │ + eoreq r1, sp, r4, ror #31 │ │ │ │ + ldrdeq r4, [lr], -r0 @ │ │ │ │ + eoreq sl, sp, r0, lsl #7 │ │ │ │ + eoreq r1, sp, r0, lsl #31 │ │ │ │ + eoreq r4, sp, r8, asr #26 │ │ │ │ eoreq sl, sp, r4, lsr r3 │ │ │ │ eoreq r1, sp, r4, lsr pc │ │ │ │ - strdeq sl, [sp], -ip @ │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ - eoreq r4, lr, r8, ror #7 │ │ │ │ - mlaeq sp, r8, r2, sl │ │ │ │ - mlaeq sp, r8, lr, r1 │ │ │ │ - eoreq r4, sp, r0, ror #24 │ │ │ │ - eoreq sl, sp, ip, asr #4 │ │ │ │ - eoreq r1, sp, ip, asr #28 │ │ │ │ - eoreq r3, sp, r0, lsr #9 │ │ │ │ - @ instruction: 0x002da1b8 │ │ │ │ - @ instruction: 0x002d1db8 │ │ │ │ - mlaeq sp, r0, r1, sl │ │ │ │ - mlaeq sp, r0, sp, r1 │ │ │ │ + eoreq r3, sp, r8, lsl #11 │ │ │ │ + eoreq sl, sp, r0, lsr #5 │ │ │ │ + eoreq r1, sp, r0, lsr #29 │ │ │ │ + eoreq sl, sp, r8, ror r2 │ │ │ │ + eoreq r1, sp, r8, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r2, sp, ip, asr #23 │ │ │ │ - eoreq r9, sp, r0, lsr #29 │ │ │ │ - mlaeq sp, ip, sl, r1 │ │ │ │ + @ instruction: 0x002d2cb4 │ │ │ │ + eoreq r9, sp, r8, lsl #31 │ │ │ │ + eoreq r1, sp, r4, lsl #23 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - eoreq r9, sp, ip, asr #28 │ │ │ │ - eoreq r1, sp, r8, asr #20 │ │ │ │ - eoreq r9, sp, r0, lsr #27 │ │ │ │ - eoreq r3, lr, ip, ror #29 │ │ │ │ - eoreq r4, sp, r8, lsr #15 │ │ │ │ - eoreq r1, sp, r0, lsr #19 │ │ │ │ - eoreq r9, sp, ip, ror sp │ │ │ │ - eoreq r1, sp, ip, ror r9 │ │ │ │ - eoreq r9, sp, ip, lsr sp │ │ │ │ - eoreq r1, sp, r8, lsr r9 │ │ │ │ - ldrdeq r9, [sp], -ip @ │ │ │ │ - ldrdeq r1, [sp], -ip @ │ │ │ │ - strdeq r9, [sp], -ip @ │ │ │ │ - strdeq r1, [sp], -r8 @ │ │ │ │ + eoreq r9, sp, r4, lsr pc │ │ │ │ + eoreq r1, sp, r0, lsr fp │ │ │ │ + eoreq r9, sp, r8, lsl #29 │ │ │ │ + ldrdeq r3, [lr], -r4 @ │ │ │ │ + mlaeq sp, r0, r8, r4 │ │ │ │ + eoreq r1, sp, r8, lsl #21 │ │ │ │ + eoreq r9, sp, r4, ror #28 │ │ │ │ + eoreq r1, sp, r4, ror #20 │ │ │ │ + eoreq r9, sp, r4, lsr #28 │ │ │ │ + eoreq r1, sp, r0, lsr #20 │ │ │ │ + eoreq r9, sp, r4, asr #27 │ │ │ │ + eoreq r1, sp, r4, asr #19 │ │ │ │ + eoreq r9, sp, r4, ror #25 │ │ │ │ + eoreq r1, sp, r0, ror #17 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - eoreq r9, sp, r8, asr r8 │ │ │ │ - eoreq r1, sp, r4, asr r4 │ │ │ │ - strdeq r9, [sp], -r8 @ │ │ │ │ - strdeq r1, [sp], -r8 @ │ │ │ │ + eoreq r9, sp, r0, asr #18 │ │ │ │ + eoreq r1, sp, ip, lsr r5 │ │ │ │ + eoreq r9, sp, r0, ror #17 │ │ │ │ + eoreq r1, sp, r0, ror #9 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - @ instruction: 0x002d41bc │ │ │ │ - eoreq r9, sp, r0, lsl #15 │ │ │ │ - eoreq r1, sp, r0, lsl #7 │ │ │ │ + eoreq r4, sp, r4, lsr #5 │ │ │ │ + eoreq r9, sp, r8, ror #16 │ │ │ │ + eoreq r1, sp, r8, ror #8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r9, sp, r8, asr r7 │ │ │ │ - eoreq r1, sp, r8, asr r3 │ │ │ │ + eoreq r9, sp, r0, asr #16 │ │ │ │ + eoreq r1, sp, r0, asr #8 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, ror ip │ │ │ │ andeq r0, r0, r0, ror #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 12da74 │ │ │ │ @@ -228089,15 +228089,15 @@ │ │ │ │ beq 12ca40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ beq 12d1e8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135334 │ │ │ │ + beq 134b64 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ @@ -228365,93 +228365,93 @@ │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r1, r2 │ │ │ │ beq 12cea0 │ │ │ │ ldr r1, [pc, #-1372] @ 12c938 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r1, r2 │ │ │ │ bne 12da8c │ │ │ │ ldr r4, [r8, #12] │ │ │ │ tst r4, #1 │ │ │ │ - bne 12e0a0 │ │ │ │ + bne 12e1a0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12cec4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12de3c │ │ │ │ + beq 12de84 │ │ │ │ cmp r4, #126 @ 0x7e │ │ │ │ beq 12db64 │ │ │ │ ldr r3, [pc, #-1360] @ 12c984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ tst r9, #1 │ │ │ │ - bne 12e188 │ │ │ │ + bne 12e288 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12e204 │ │ │ │ + beq 12e304 │ │ │ │ ldr r4, [r2, #268] @ 0x10c │ │ │ │ cmp r4, #1 │ │ │ │ - beq 12e19c │ │ │ │ + beq 12e29c │ │ │ │ tst r4, #1 │ │ │ │ - bne 12e560 │ │ │ │ + bne 12e484 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ - beq 12e4f0 │ │ │ │ + beq 12e414 │ │ │ │ tst r2, #1 │ │ │ │ - bne 12e4dc │ │ │ │ + bne 12e400 │ │ │ │ mov r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fbb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - beq 12e47c │ │ │ │ + beq 12e3a0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ - beq 134db8 │ │ │ │ + beq 135e20 │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12cf7c │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 12e054 │ │ │ │ + beq 12e09c │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12f168 │ │ │ │ + blt 12ecc8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ - beq 1351f0 │ │ │ │ + beq 135fac │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12cfcc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12e020 │ │ │ │ + beq 12e068 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 12f1c8 │ │ │ │ + blt 12ef10 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 4fc88 │ │ │ │ @@ -228460,79 +228460,79 @@ │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ beq 12d018 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 12e090 │ │ │ │ + beq 12e0cc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135214 │ │ │ │ + beq 135d6c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d03c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12e07c │ │ │ │ + beq 12e0b8 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 12f220 │ │ │ │ + blt 12ed28 │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ beq 12dce8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12fa50 │ │ │ │ + bne 12f5a8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d078 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12f248 │ │ │ │ + beq 12ed50 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d094 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12f15c │ │ │ │ + beq 12ed5c │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 12fb18 │ │ │ │ + blt 12fe8c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12e410 │ │ │ │ + beq 12e614 │ │ │ │ ldr r3, [pc, #-1924] @ 12c934 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ beq 12d0dc │ │ │ │ ldr r3, [pc, #-1944] @ 12c938 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 12fae4 │ │ │ │ + bne 12fe18 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 12f6b0 │ │ │ │ + bne 12f568 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d104 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12f6d4 │ │ │ │ + beq 12f58c │ │ │ │ cmp r4, #24 │ │ │ │ - beq 12de1c │ │ │ │ + beq 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134c08 │ │ │ │ + beq 1359e8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ ldr r3, [pc, #-1932] @ 12c9a8 │ │ │ │ ldr r2, [pc, #-2044] @ 12c93c │ │ │ │ @@ -228685,25 +228685,25 @@ │ │ │ │ cmp r4, #22 │ │ │ │ beq 12dbe4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d39c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12de80 │ │ │ │ + beq 12dec8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r4, #24 │ │ │ │ orreq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 12dc1c │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135280 │ │ │ │ + beq 135c70 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ ldr r3, [pc, #-2616] @ 12c9a8 │ │ │ │ ldr r1, [pc, #-2664] @ 12c97c │ │ │ │ @@ -228725,146 +228725,146 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ b 12be24 │ │ │ │ ldr r4, [r9, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135de8 │ │ │ │ + beq 134a68 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d460 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ beq 12d460 │ │ │ │ cmp r3, #0 │ │ │ │ beq 12dc88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12de48 │ │ │ │ + beq 12de90 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ tst r3, #1 │ │ │ │ - bne 12e454 │ │ │ │ + bne 12e608 │ │ │ │ ldr r3, [pc, #-2816] @ 12c984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12e9b8 │ │ │ │ + beq 12e6ac │ │ │ │ ldr r4, [r2, #24] │ │ │ │ cmp r4, #1 │ │ │ │ - beq 12e92c │ │ │ │ + beq 12e63c │ │ │ │ tst r4, #1 │ │ │ │ - bne 12ee18 │ │ │ │ + bne 12f22c │ │ │ │ ldr r1, [r2, #28] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12eda0 │ │ │ │ + beq 12f1b4 │ │ │ │ tst r1, #1 │ │ │ │ - bne 12ed04 │ │ │ │ + bne 12f118 │ │ │ │ ldr r1, [r2, #268] @ 0x10c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12ec84 │ │ │ │ + beq 12f098 │ │ │ │ tst r1, #1 │ │ │ │ - bne 12ef68 │ │ │ │ + bne 12ed68 │ │ │ │ ldr r2, [r2, #420] @ 0x1a4 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #1 │ │ │ │ - beq 12f288 │ │ │ │ + beq 12f3e8 │ │ │ │ tst r2, #1 │ │ │ │ - bne 12f450 │ │ │ │ + bne 12f3d4 │ │ │ │ mov r0, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 4fbb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - beq 12f3d8 │ │ │ │ + beq 12f35c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, r0 │ │ │ │ - beq 135118 │ │ │ │ + beq 135b74 │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d550 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 12e460 │ │ │ │ + beq 12e384 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12f464 │ │ │ │ + blt 13008c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ - beq 1350f4 │ │ │ │ + beq 135c28 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d5a0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12e99c │ │ │ │ + beq 12e71c │ │ │ │ cmp r1, #0 │ │ │ │ - blt 12fb48 │ │ │ │ + blt 12f2ec │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ - beq 134d94 │ │ │ │ + beq 134ad4 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d5f0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12f01c │ │ │ │ + beq 12ee1c │ │ │ │ cmp r1, #0 │ │ │ │ - blt 12f370 │ │ │ │ + blt 12f4d0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ - beq 135064 │ │ │ │ + beq 135cb8 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d640 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12f038 │ │ │ │ + beq 12ee38 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 12f310 │ │ │ │ + blt 12f470 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 4fc88 │ │ │ │ @@ -228873,65 +228873,65 @@ │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 12d68c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 12f00c │ │ │ │ + beq 12ee0c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134e90 │ │ │ │ + beq 135b2c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d6b0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12f254 │ │ │ │ + beq 12ef68 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12fa5c │ │ │ │ + blt 12fa98 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ and r4, r2, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12e33c │ │ │ │ + beq 12e738 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 134b00 │ │ │ │ + bne 1316ac │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d6f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12fa84 │ │ │ │ + beq 12fac0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d710 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12fa9c │ │ │ │ + beq 12facc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d72c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12faa8 │ │ │ │ + beq 12fad8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d748 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12f664 │ │ │ │ + beq 130104 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134c74 │ │ │ │ + beq 135dd8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -229020,136 +229020,136 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ b 12be24 │ │ │ │ ldr r4, [r9, #12] │ │ │ │ tst r4, #1 │ │ │ │ - bne 12eeb8 │ │ │ │ + bne 12ee60 │ │ │ │ ldr r3, [pc, #-3884] @ 12c9b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12eef8 │ │ │ │ + beq 12eea0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq 135160 │ │ │ │ + beq 135d48 │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d938 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 12e03c │ │ │ │ + beq 12e084 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 12eec4 │ │ │ │ + blt 12ee6c │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12de8c │ │ │ │ + beq 12ded4 │ │ │ │ ldr r3, [pc, #-3996] @ 12c9b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1300f0 │ │ │ │ + beq 12ffac │ │ │ │ ldr r3, [pc, #-4012] @ 12c9bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 12f5fc │ │ │ │ + beq 12ff44 │ │ │ │ bl 4ffb8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 12f5d4 │ │ │ │ + beq 12ff1c │ │ │ │ ldr r3, [pc, #-4040] @ 12c9c0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r1, [r7, r3] │ │ │ │ cmp r0, r1 │ │ │ │ - bne 12f534 │ │ │ │ + bne 12fbfc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 1062d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 12d9c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12eeec │ │ │ │ + beq 12ee94 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12d9dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12eeac │ │ │ │ + beq 12ee54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 12f5a0 │ │ │ │ + beq 12fa64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 12cecc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1344bc │ │ │ │ + bne 1306bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12da1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12f5c8 │ │ │ │ + beq 12fa8c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12da38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12f938 │ │ │ │ + beq 12f5c0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12da54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12f950 │ │ │ │ + beq 12f538 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134b78 │ │ │ │ + beq 135910 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ b 12c9d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 12c6c4 │ │ │ │ - ldr r3, [pc, #4008] @ 12ea3c │ │ │ │ - ldr r2, [pc, #4008] @ 12ea40 │ │ │ │ + ldr r3, [pc, #4024] @ 12ea4c │ │ │ │ + ldr r2, [pc, #3664] @ 12e8e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #4004] @ 12ea44 │ │ │ │ - ldr r0, [pc, #4004] @ 12ea48 │ │ │ │ + ldr r1, [pc, #3660] @ 12e8ec │ │ │ │ + ldr r0, [pc, #3660] @ 12e8f0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #3980] @ 12ea4c │ │ │ │ + ldr r2, [pc, #3636] @ 12e8f4 │ │ │ │ bl d8818 │ │ │ │ b 12ccfc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 12c6fc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ @@ -229168,90 +229168,90 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #4040] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #3872] @ 12ea50 │ │ │ │ + ldr r3, [pc, #3816] @ 12ea14 │ │ │ │ + ldr r1, [pc, #3528] @ 12e8f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3832] @ 12ea3c │ │ │ │ - ldr r1, [pc, #3852] @ 12ea54 │ │ │ │ + ldr r3, [pc, #3848] @ 12ea4c │ │ │ │ + ldr r1, [pc, #3508] @ 12e8fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3848] @ 12ea58 │ │ │ │ - ldr r2, [pc, #3848] @ 12ea5c │ │ │ │ + ldr r0, [pc, #3504] @ 12e900 │ │ │ │ + ldr r2, [pc, #3504] @ 12e904 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12fa90 │ │ │ │ + bne 12f55c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12db8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12e314 │ │ │ │ + beq 12e178 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12dba8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12e324 │ │ │ │ + beq 12e184 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12dbc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12e330 │ │ │ │ + beq 12e190 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13525c │ │ │ │ + beq 135db4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12dbfc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12e2a0 │ │ │ │ + beq 12e0e8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1352a4 │ │ │ │ + beq 135c94 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134cbc │ │ │ │ + beq 135d24 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - ldr r3, [pc, #3576] @ 12ea3c │ │ │ │ - ldr r1, [pc, #3608] @ 12ea60 │ │ │ │ + ldr r3, [pc, #3592] @ 12ea4c │ │ │ │ + ldr r1, [pc, #3264] @ 12e908 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3604] @ 12ea64 │ │ │ │ + ldr r0, [pc, #3260] @ 12e90c │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #3588] @ 12ea5c │ │ │ │ + ldr r2, [pc, #3244] @ 12e904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12ccfc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 12d33c │ │ │ │ @@ -229261,123 +229261,141 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 12d374 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12de48 │ │ │ │ + beq 12de90 │ │ │ │ ldr r4, [r9, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ bne 12d46c │ │ │ │ - ldr r3, [pc, #3464] @ 12ea3c │ │ │ │ + ldr r3, [pc, #3480] @ 12ea4c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #3492] @ 12ea68 │ │ │ │ - ldr r1, [pc, #3492] @ 12ea6c │ │ │ │ - ldr r0, [pc, #3492] @ 12ea70 │ │ │ │ + ldr r2, [pc, #3148] @ 12e910 │ │ │ │ + ldr r1, [pc, #3148] @ 12e914 │ │ │ │ + ldr r0, [pc, #3148] @ 12e918 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl d8818 │ │ │ │ b 12d8a0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12fbe0 │ │ │ │ + beq 12febc │ │ │ │ ldr r1, [r2, #420] @ 0x1a4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12f670 │ │ │ │ + beq 12fe4c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 12e2ac │ │ │ │ + bne 12e0f4 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 12e850 │ │ │ │ + beq 12e510 │ │ │ │ ldr r1, [r2, #400] @ 0x190 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13460c │ │ │ │ + beq 134484 │ │ │ │ cmp r1, r0 │ │ │ │ movne r9, r0 │ │ │ │ - beq 12ff68 │ │ │ │ - ldr r2, [pc, #3392] @ 12ea74 │ │ │ │ + beq 12f5cc │ │ │ │ + ldr r2, [pc, #3364] @ 12ea58 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13266c │ │ │ │ + beq 1344c4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fc88 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ - beq 134ed8 │ │ │ │ + beq 134a8c │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12dd88 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 134080 │ │ │ │ + beq 130520 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 133ce0 │ │ │ │ + blt 134544 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12fc64 │ │ │ │ + beq 12f754 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 134144 │ │ │ │ + bne 1306a4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12ddc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 133cd4 │ │ │ │ + beq 134538 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ beq 12ddec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 134150 │ │ │ │ + beq 1306b0 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 134350 │ │ │ │ + blt 130668 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134268 │ │ │ │ + bne 130634 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 12afc0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12de1c │ │ │ │ + mov r4, r0 │ │ │ │ + beq 12de28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13425c │ │ │ │ - ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ + beq 130698 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 13060c │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + ldr r3, [r4] │ │ │ │ + beq 1305e8 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + ldr r5, [r4, #12] │ │ │ │ + beq 12de5c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 13065c │ │ │ │ + cmp r5, #24 │ │ │ │ + beq 12e8c8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134d4c │ │ │ │ + beq 135e8c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 12cec4 │ │ │ │ - ldr r3, [pc, #3112] @ 12ea78 │ │ │ │ + ldr r3, [pc, #2796] @ 12e984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq 12ced4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ @@ -229389,107 +229407,107 @@ │ │ │ │ b 12ced4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 12d39c │ │ │ │ ldr r2, [r9, #12] │ │ │ │ ldr r4, [r9, #16] │ │ │ │ cmp r2, #22 │ │ │ │ - beq 12e5ec │ │ │ │ + beq 12ea64 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134bc0 │ │ │ │ + beq 135eb0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dec8 │ │ │ │ + beq 12df10 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 12dec8 │ │ │ │ + beq 12df10 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 130158 │ │ │ │ + beq 130014 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12e0e8 │ │ │ │ - ldr r3, [pc, #2972] @ 12ea78 │ │ │ │ + beq 12e1e8 │ │ │ │ + ldr r3, [pc, #2656] @ 12e984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 133e78 │ │ │ │ + beq 133f7c │ │ │ │ ldr r1, [r3, #156] @ 0x9c │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133e38 │ │ │ │ + beq 133f3c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 12e0d8 │ │ │ │ + bne 12e1d8 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 12e0e4 │ │ │ │ + bne 12e1e4 │ │ │ │ ldr r4, [r9, #12] │ │ │ │ tst r4, #1 │ │ │ │ - bne 134744 │ │ │ │ - ldr r3, [pc, #2912] @ 12ea7c │ │ │ │ + bne 133f30 │ │ │ │ + ldr r3, [pc, #2488] @ 12e91c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1346d4 │ │ │ │ + beq 133ec0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fc88 │ │ │ │ cmp r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 134eb4 │ │ │ │ + beq 1358a4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12df70 │ │ │ │ + beq 12dfb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 133e24 │ │ │ │ + beq 133fe4 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 133eec │ │ │ │ + blt 1306f4 │ │ │ │ and r3, r2, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12e0e4 │ │ │ │ + beq 12e1e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 133ee0 │ │ │ │ + bne 1306e8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dfac │ │ │ │ + beq 12dff4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 133f14 │ │ │ │ + beq 13071c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dfc8 │ │ │ │ + beq 12e010 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 134244 │ │ │ │ + beq 1304c0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dfe4 │ │ │ │ + beq 12e02c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 134250 │ │ │ │ + beq 1304cc │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e000 │ │ │ │ + beq 12e048 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13475c │ │ │ │ + beq 1314d4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134ddc │ │ │ │ + beq 135e44 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ @@ -229507,99 +229525,145 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b 12cf7c │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c1e8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b 12d03c │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 12d018 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c1e8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12dbfc │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 12e510 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 13164c │ │ │ │ + ldr r1, [r2, #400] @ 0x190 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 134484 │ │ │ │ + tst r0, #1 │ │ │ │ + beq 12dd20 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 12f5cc │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + tst r9, #1 │ │ │ │ + beq 12dd2c │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12dd2c │ │ │ │ + str r0, [sp, #32] │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + b 12c258 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12db8c │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12dba8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12dbc4 │ │ │ │ + bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e0c4 │ │ │ │ + beq 12e1c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12f944 │ │ │ │ + beq 12f5b4 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2468] @ 12ea78 │ │ │ │ + ldr r3, [pc, #1968] @ 12e984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ b 12ced4 │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12df08 │ │ │ │ + bne 12df50 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e104 │ │ │ │ + beq 12e204 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12f268 │ │ │ │ + beq 12f2d8 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ bne 12cecc │ │ │ │ ldr r4, [r5, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1350d0 │ │ │ │ + beq 134ab0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e13c │ │ │ │ + beq 12e23c │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 12e13c │ │ │ │ + beq 12e23c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 134674 │ │ │ │ + beq 133e60 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ beq 12cecc │ │ │ │ - ldr r3, [pc, #2344] @ 12ea78 │ │ │ │ + ldr r3, [pc, #1844] @ 12e984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 134014 │ │ │ │ + beq 1315e0 │ │ │ │ ldr r1, [r2, #104] @ 0x68 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133fd4 │ │ │ │ + beq 1315a0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 133f20 │ │ │ │ + bne 1314ec │ │ │ │ cmp r0, r1 │ │ │ │ - beq 133f30 │ │ │ │ + beq 1314fc │ │ │ │ ldr r9, [r5, #12] │ │ │ │ tst r9, #1 │ │ │ │ beq 12ceec │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b 12cee0 │ │ │ │ - ldr r3, [pc, #2200] @ 12ea3c │ │ │ │ - ldr r2, [pc, #2264] @ 12ea80 │ │ │ │ + ldr r3, [pc, #1960] @ 12ea4c │ │ │ │ + ldr r2, [pc, #1656] @ 12e920 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #2260] @ 12ea84 │ │ │ │ + ldr r1, [pc, #1652] @ 12e924 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #2496] @ 12eb7c │ │ │ │ + ldr r3, [pc, #1796] @ 12e9c0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #2244] @ 12ea88 │ │ │ │ - ldr r3, [pc, #2244] @ 12ea8c │ │ │ │ + ldr r0, [pc, #1636] @ 12e928 │ │ │ │ + ldr r3, [pc, #1636] @ 12e92c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -229618,168 +229682,49 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2240] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #2136] @ 12ea90 │ │ │ │ + ldr r3, [pc, #1760] @ 12ea14 │ │ │ │ + ldr r1, [pc, #1528] @ 12e930 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2032] @ 12ea3c │ │ │ │ - ldr r1, [pc, #2116] @ 12ea94 │ │ │ │ + ldr r3, [pc, #1792] @ 12ea4c │ │ │ │ + ldr r1, [pc, #1508] @ 12e934 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2112] @ 12ea98 │ │ │ │ - ldr r2, [pc, #2336] @ 12eb7c │ │ │ │ + ldr r0, [pc, #1504] @ 12e938 │ │ │ │ + ldr r2, [pc, #1636] @ 12e9c0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - b 12c258 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #32] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 12c284 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dbfc │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 12e850 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1341e4 │ │ │ │ - ldr r1, [r2, #400] @ 0x190 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 13460c │ │ │ │ - tst r0, #1 │ │ │ │ - beq 12dd20 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 12ff68 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - tst r9, #1 │ │ │ │ - beq 12dd2c │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12dd2c │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12db8c │ │ │ │ - bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dba8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dbc4 │ │ │ │ - ldr r2, [r9, #16] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - cmp r2, r1 │ │ │ │ - beq 134ac4 │ │ │ │ - ldr r1, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 134a5c │ │ │ │ - ldr r1, [r1, #400] @ 0x190 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 13415c │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - tst r0, #1 │ │ │ │ - bne 12fab4 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 12de50 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 134b18 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e3a0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 134b0c │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e3bc │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 134b24 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e3d8 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 134138 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 69a14 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq 13419c │ │ │ │ - ldr r3, [r9] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ba78 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r9] │ │ │ │ - bne 12ba78 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d10c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - bne 12d10c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d10c │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12c2c4 │ │ │ │ - mov r0, r3 │ │ │ │ - bl a4704 │ │ │ │ - b 12d47c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b 12d550 │ │ │ │ - ldr r3, [pc, #1464] @ 12ea3c │ │ │ │ - ldr r1, [pc, #1556] @ 12ea9c │ │ │ │ + ldr r3, [pc, #1700] @ 12ea4c │ │ │ │ + ldr r1, [pc, #1424] @ 12e93c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1552] @ 12eaa0 │ │ │ │ + ldr r0, [pc, #1420] @ 12e940 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #1764] @ 12eb7c │ │ │ │ + ldr r2, [pc, #1540] @ 12e9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ @@ -229795,24 +229740,24 @@ │ │ │ │ bl a4764 │ │ │ │ b 12be24 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b 12cf18 │ │ │ │ - ldr r3, [pc, #1348] @ 12ea3c │ │ │ │ - ldr r2, [pc, #1448] @ 12eaa4 │ │ │ │ + ldr r3, [pc, #1584] @ 12ea4c │ │ │ │ + ldr r2, [pc, #1316] @ 12e944 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1444] @ 12eaa8 │ │ │ │ + ldr r1, [pc, #1312] @ 12e948 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #1644] @ 12eb7c │ │ │ │ + ldr r3, [pc, #1420] @ 12e9c0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #1428] @ 12eaac │ │ │ │ - ldr r3, [pc, #1428] @ 12eab0 │ │ │ │ + ldr r0, [pc, #1296] @ 12e94c │ │ │ │ + ldr r3, [pc, #1296] @ 12e950 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -229842,491 +229787,571 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1344] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #1276] @ 12eab4 │ │ │ │ + ldr r3, [pc, #1340] @ 12ea14 │ │ │ │ + ldr r1, [pc, #1144] @ 12e954 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #1372] @ 12ea4c │ │ │ │ + ldr r1, [pc, #1124] @ 12e958 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1120] @ 12e95c │ │ │ │ + ldr r2, [pc, #1216] @ 12e9c0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 133e20 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e538 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 12f544 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e554 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 12f550 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 50138 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 133df8 │ │ │ │ + and r0, r0, #255 @ 0xff │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 12e8a4 │ │ │ │ + ldr r3, [pc, #1252] @ 12ea5c │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 12e59c │ │ │ │ + ldr r3, [pc, #1232] @ 12ea60 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 133e2c │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + ands r5, r4, #1 │ │ │ │ + bne 133db4 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e5c4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 133de4 │ │ │ │ + cmp r4, #24 │ │ │ │ + beq 12e8c8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135b08 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12c2c4 │ │ │ │ + mov r0, r3 │ │ │ │ + bl a4704 │ │ │ │ + b 12d47c │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12d10c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 12d10c │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d10c │ │ │ │ + ldr r3, [pc, #1032] @ 12ea4c │ │ │ │ + ldr r2, [pc, #792] @ 12e960 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #788] @ 12e964 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #231 @ 0xe7 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #772] @ 12e968 │ │ │ │ + ldr r3, [pc, #772] @ 12e96c │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #816] @ 12ea14 │ │ │ │ + ldr r1, [pc, #648] @ 12e970 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1136] @ 12ea3c │ │ │ │ - ldr r1, [pc, #1256] @ 12eab8 │ │ │ │ + ldr r3, [pc, #848] @ 12ea4c │ │ │ │ + ldr r1, [pc, #628] @ 12e974 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1252] @ 12eabc │ │ │ │ - ldr r2, [pc, #1440] @ 12eb7c │ │ │ │ + ldr r0, [pc, #624] @ 12e978 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #231 @ 0xe7 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + b 12d5a0 │ │ │ │ + ldr r2, [r9, #16] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + cmp r2, r1 │ │ │ │ + beq 1304d8 │ │ │ │ + ldr r1, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 130580 │ │ │ │ + ldr r1, [r1, #400] @ 0x190 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 130540 │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + tst r0, #1 │ │ │ │ + bne 130074 │ │ │ │ + cmp r0, r1 │ │ │ │ + bne 12de98 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 130534 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e79c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 130514 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e7b8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 130170 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e7d4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 13017c │ │ │ │ + mov r0, r9 │ │ │ │ + bl 69a14 │ │ │ │ + ldr r3, [r9] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 12e7fc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r9] │ │ │ │ + beq 1316b8 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 12ba78 │ │ │ │ + ldr r3, [pc, #576] @ 12ea4c │ │ │ │ + ldr r1, [pc, #364] @ 12e97c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #360] @ 12e980 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #242 @ 0xf2 │ │ │ │ + bl b6f00 │ │ │ │ + b 12ba78 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + ldreq r3, [sp, #16] │ │ │ │ + beq 132428 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e864 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 12e864 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp fp, #46 @ 0x2e │ │ │ │ + beq 133a5c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 133a50 │ │ │ │ + cmp fp, #2 │ │ │ │ + beq 133860 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e8a4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + bne 12e8a4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e8c8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 12e8c8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135ed4 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + eoreq r2, sp, r4, asr r3 │ │ │ │ + eoreq r9, sp, r8, lsr #12 │ │ │ │ + eoreq r1, sp, r4, lsr #4 │ │ │ │ + andeq r0, r0, r2, lsl r1 │ │ │ │ + @ instruction: 0x002d3fbc │ │ │ │ + eoreq r9, sp, ip, ror r5 │ │ │ │ + eoreq r1, sp, ip, ror r1 │ │ │ │ + andeq r0, r0, pc, lsl #2 │ │ │ │ + eoreq r9, sp, ip, ror r4 │ │ │ │ + eoreq r1, sp, ip, ror r0 │ │ │ │ + eoreq r0, sp, ip, ror #11 │ │ │ │ + eoreq r9, sp, r0, lsl #8 │ │ │ │ + strdeq r0, [sp], -ip @ │ │ │ │ + andeq r0, r0, ip, ror r4 │ │ │ │ + eoreq r2, lr, r4, asr pc │ │ │ │ + eoreq r8, sp, r4, lsl #28 │ │ │ │ + eoreq r0, sp, r4, lsl #20 │ │ │ │ + mlaeq sp, r4, r8, r3 │ │ │ │ + eoreq r2, sp, r0, rrx │ │ │ │ + eoreq r8, sp, r4, ror sp │ │ │ │ + eoreq r0, sp, r4, ror r9 │ │ │ │ + eoreq r8, sp, r8, lsl sp │ │ │ │ + eoreq r0, sp, r8, lsl r9 │ │ │ │ + ldrdeq r2, [lr], -ip @ │ │ │ │ + eoreq r8, sp, ip, lsl #25 │ │ │ │ + eoreq r0, sp, ip, lsl #17 │ │ │ │ + eoreq r2, sp, r8, ror #14 │ │ │ │ + @ instruction: 0x002d1ebc │ │ │ │ + ldrdeq r8, [sp], -r0 @ │ │ │ │ + ldrdeq r0, [sp], -r0 @ │ │ │ │ + @ instruction: 0x002e2bb4 │ │ │ │ + eoreq r8, sp, r4, ror #20 │ │ │ │ + eoreq r0, sp, r4, ror #12 │ │ │ │ + eoreq r2, sp, r0, asr #10 │ │ │ │ + @ instruction: 0x002d1cb0 │ │ │ │ + eoreq r8, sp, r8, asr #19 │ │ │ │ + eoreq r0, sp, r8, asr #11 │ │ │ │ + @ instruction: 0x002d88b8 │ │ │ │ + @ instruction: 0x002d04b8 │ │ │ │ + andeq r0, r0, r4, lsl r4 │ │ │ │ + strdeq r8, [sp], -r0 @ │ │ │ │ + strdeq pc, [ip], -r0 @ │ │ │ │ + mlaeq sp, r0, r3, r8 │ │ │ │ + mlaeq ip, r0, pc, pc @ │ │ │ │ + eoreq r1, sp, r0, asr #11 │ │ │ │ + ldrdeq r8, [sp], -r8 @ │ │ │ │ + ldrdeq pc, [ip], -r8 @ │ │ │ │ + eoreq r8, sp, r0, asr r2 │ │ │ │ + eoreq pc, ip, r0, asr lr @ │ │ │ │ + eoreq r1, sp, ip, lsl ip │ │ │ │ + ldrdeq r8, [sp], -r4 @ │ │ │ │ + ldrdeq pc, [ip], -r4 @ │ │ │ │ + eoreq r8, sp, r8, lsr #3 │ │ │ │ + eoreq pc, ip, r8, lsr #27 │ │ │ │ + andeq r0, r0, r5, lsl r1 │ │ │ │ + eoreq r2, lr, r0, ror #4 │ │ │ │ + eoreq r8, sp, r0, lsl r1 │ │ │ │ + eoreq pc, ip, r0, lsl sp @ │ │ │ │ + eoreq r1, sp, ip, ror fp │ │ │ │ + eoreq r1, sp, ip, asr r3 │ │ │ │ + eoreq r8, sp, r4, ror r0 │ │ │ │ + eoreq pc, ip, r4, ror ip @ │ │ │ │ + eoreq r8, sp, ip, asr #32 │ │ │ │ + eoreq pc, ip, ip, asr #24 │ │ │ │ + eoreq r2, lr, r8, asr r1 │ │ │ │ + eoreq r8, sp, r8 │ │ │ │ + eoreq pc, ip, r8, lsl #24 │ │ │ │ + mlaeq sp, r8, sl, r2 │ │ │ │ + eoreq r1, sp, r8, lsl r2 │ │ │ │ + eoreq r7, sp, r0, lsr pc │ │ │ │ + eoreq pc, ip, r0, lsr fp @ │ │ │ │ + eoreq r2, lr, ip, lsr r0 │ │ │ │ + eoreq r7, sp, ip, ror #29 │ │ │ │ + eoreq pc, ip, ip, ror #21 │ │ │ │ + ldrdeq r1, [sp], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + eoreq r1, sp, ip, lsl #2 │ │ │ │ + eoreq r7, sp, r4, lsr #28 │ │ │ │ + eoreq pc, ip, r4, lsr #20 │ │ │ │ + ldrdeq r7, [sp], -r0 @ │ │ │ │ + eoreq pc, ip, ip, asr #19 │ │ │ │ + eoreq r7, sp, r0, ror #26 │ │ │ │ + eoreq pc, ip, ip, asr r9 @ │ │ │ │ + eoreq r1, lr, r8, lsl #28 │ │ │ │ + @ instruction: 0x002d7cb8 │ │ │ │ + @ instruction: 0x002cf8b8 │ │ │ │ + eoreq r2, sp, r4, asr r7 │ │ │ │ + eoreq r7, sp, ip, asr #24 │ │ │ │ + eoreq pc, ip, r8, asr #16 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + eoreq r7, sp, ip, ror #23 │ │ │ │ + eoreq pc, ip, r8, ror #15 │ │ │ │ + andeq r0, r0, r0, asr #12 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134be4 │ │ │ │ + beq 135be0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e618 │ │ │ │ + beq 12ea90 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 12e618 │ │ │ │ + beq 12ea90 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12f814 │ │ │ │ + beq 130110 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12de48 │ │ │ │ + beq 12de90 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ tst r3, #1 │ │ │ │ - bne 134598 │ │ │ │ + bne 134978 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e650 │ │ │ │ + beq 12eac8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12f874 │ │ │ │ - ldr r3, [pc, #1056] @ 12ea78 │ │ │ │ + beq 12fa58 │ │ │ │ + ldr r3, [pc, #-332] @ 12e984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 134530 │ │ │ │ + beq 130188 │ │ │ │ ldr r4, [r2, #332] @ 0x14c │ │ │ │ cmp r4, #1 │ │ │ │ - beq 1344c8 │ │ │ │ + beq 1303e4 │ │ │ │ tst r4, #1 │ │ │ │ - bne 134904 │ │ │ │ + bne 130358 │ │ │ │ ldr r9, [r2, #312] @ 0x138 │ │ │ │ cmp r9, #1 │ │ │ │ - beq 134894 │ │ │ │ + beq 1302e8 │ │ │ │ tst r9, #1 │ │ │ │ - bne 134880 │ │ │ │ + bne 1302d4 │ │ │ │ mov r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fbb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - beq 134820 │ │ │ │ + beq 13044c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ - beq 1351a8 │ │ │ │ + beq 135b98 │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e6f0 │ │ │ │ + beq 12eb68 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 1345a4 │ │ │ │ + beq 1301f0 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 1347ac │ │ │ │ + blt 130274 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ - beq 135184 │ │ │ │ + beq 134b1c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e740 │ │ │ │ + beq 12ebb8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 13480c │ │ │ │ + beq 1304ac │ │ │ │ cmp r9, #0 │ │ │ │ - blt 1349a4 │ │ │ │ + blt 13404c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12e78c │ │ │ │ + beq 12ec04 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 1349fc │ │ │ │ + beq 134038 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1351cc │ │ │ │ + beq 134af8 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e7b0 │ │ │ │ + beq 12ec28 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 134990 │ │ │ │ + beq 1340a4 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 134a10 │ │ │ │ + blt 134004 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 12ced4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 134a44 │ │ │ │ + bne 133ff8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e7ec │ │ │ │ + beq 12ec64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 134a38 │ │ │ │ + beq 13402c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e808 │ │ │ │ + beq 12ec80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 134a50 │ │ │ │ + beq 130728 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e824 │ │ │ │ + beq 12ec9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 134600 │ │ │ │ + beq 130734 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1341c4 │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134d04 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1345f4 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e878 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 12f92c │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e894 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 12f920 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 50138 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 13464c │ │ │ │ - and r0, r0, #255 @ 0xff │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #520] @ 12eac0 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 12e8dc │ │ │ │ - ldr r3, [pc, #500] @ 12eac4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 1345c0 │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - ands r5, r4, #1 │ │ │ │ - bne 134768 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e904 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 134798 │ │ │ │ - cmp r4, #24 │ │ │ │ - beq 12de1c │ │ │ │ + bne 1306c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13513c │ │ │ │ + beq 135dfc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - ldr r3, [pc, #264] @ 12ea3c │ │ │ │ - ldr r2, [pc, #400] @ 12eac8 │ │ │ │ + ldr r3, [pc, #-644] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-844] @ 12e988 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #396] @ 12eacc │ │ │ │ + ldr r0, [pc, #-848] @ 12e98c │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #231 @ 0xe7 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #380] @ 12ead0 │ │ │ │ - ldr r3, [pc, #380] @ 12ead4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #-804] @ 12e9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - b 12d5a0 │ │ │ │ - mov r0, fp │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #260] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #228] @ 12ead8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #52] @ 12ea3c │ │ │ │ - ldr r1, [pc, #208] @ 12eadc │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #204] @ 12eae0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #231 @ 0xe7 │ │ │ │ - bl b6f00 │ │ │ │ + bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r2 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12c32c │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, sp, ip, ror #4 │ │ │ │ - eoreq r9, sp, r0, asr #10 │ │ │ │ - eoreq r1, sp, ip, lsr r1 │ │ │ │ - andeq r0, r0, r2, lsl r1 │ │ │ │ - ldrdeq r3, [sp], -r4 @ │ │ │ │ - mlaeq sp, r4, r4, r9 │ │ │ │ - mlaeq sp, r4, r0, r1 │ │ │ │ - andeq r0, r0, pc, lsl #2 │ │ │ │ - mlaeq sp, r4, r3, r9 │ │ │ │ - mlaeq sp, r4, pc, r0 @ │ │ │ │ - eoreq r0, sp, r4, lsl #10 │ │ │ │ - eoreq r9, sp, r8, lsl r3 │ │ │ │ - eoreq r0, sp, r4, lsl pc │ │ │ │ - andeq r0, r0, r0, asr #12 │ │ │ │ - andeq r0, r0, r4, lsl r4 │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - eoreq r2, lr, ip, ror #30 │ │ │ │ - eoreq r8, sp, ip, lsl lr │ │ │ │ - eoreq r0, sp, ip, lsl sl │ │ │ │ - eoreq r3, sp, ip, lsr #17 │ │ │ │ - eoreq r2, sp, r8, ror r0 │ │ │ │ - eoreq r8, sp, ip, lsl #27 │ │ │ │ - eoreq r0, sp, ip, lsl #19 │ │ │ │ - eoreq r8, sp, r4, asr fp │ │ │ │ - eoreq r0, sp, r4, asr r7 │ │ │ │ - eoreq r2, lr, r8, lsl ip │ │ │ │ - eoreq r8, sp, r8, asr #21 │ │ │ │ - eoreq r0, sp, r8, asr #13 │ │ │ │ - eoreq r2, sp, r4, lsr #11 │ │ │ │ - strdeq r1, [sp], -r8 @ │ │ │ │ - eoreq r8, sp, ip, lsl #20 │ │ │ │ - eoreq r0, sp, ip, lsl #12 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - ldrdeq r2, [lr], -ip @ │ │ │ │ - eoreq r8, sp, ip, lsl #13 │ │ │ │ - eoreq r0, sp, ip, lsl #5 │ │ │ │ - eoreq r2, sp, r8, ror #2 │ │ │ │ - @ instruction: 0x002d18bc │ │ │ │ - ldrdeq r8, [sp], -r4 @ │ │ │ │ - ldrdeq r0, [sp], -r4 @ │ │ │ │ - eoreq r2, lr, r4, lsl #9 │ │ │ │ - eoreq r8, sp, r4, lsr r3 │ │ │ │ - eoreq pc, ip, r4, lsr pc @ │ │ │ │ - eoreq r2, sp, r4, asr #27 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r1, sp, r4, asr #10 │ │ │ │ - eoreq r8, sp, ip, asr r2 │ │ │ │ - eoreq pc, ip, ip, asr lr @ │ │ │ │ - eoreq r2, lr, r8, ror #6 │ │ │ │ - eoreq r8, sp, r8, lsl r2 │ │ │ │ - eoreq pc, ip, r8, lsl lr @ │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ - eoreq r1, sp, r8, lsr r4 │ │ │ │ - eoreq r8, sp, r0, asr r1 │ │ │ │ - eoreq pc, ip, r0, asr sp @ │ │ │ │ - eoreq r8, sp, r0, lsl r1 │ │ │ │ - eoreq pc, ip, r0, lsl sp @ │ │ │ │ - ldrdeq r1, [sp], -ip @ │ │ │ │ - mlaeq sp, r4, r0, r8 │ │ │ │ - mlaeq ip, r4, ip, pc @ │ │ │ │ - ldrdeq r1, [sp], -r8 @ │ │ │ │ - strdeq r7, [sp], -r0 @ │ │ │ │ - strdeq pc, [ip], -r0 @ │ │ │ │ - strheq r2, [lr], -r4 @ │ │ │ │ - eoreq r7, sp, r4, ror #30 │ │ │ │ - eoreq pc, ip, r4, ror #22 │ │ │ │ - ldrdeq r1, [sp], -r0 @ │ │ │ │ - @ instruction: 0x002d11b0 │ │ │ │ - eoreq r7, sp, r8, asr #29 │ │ │ │ - eoreq pc, ip, r8, asr #21 │ │ │ │ - eoreq r7, sp, r0, lsr #29 │ │ │ │ - eoreq pc, ip, r0, lsr #21 │ │ │ │ - eoreq r7, sp, r8, ror #28 │ │ │ │ - eoreq pc, ip, r8, ror #20 │ │ │ │ - eoreq r7, sp, r8, lsl #28 │ │ │ │ - eoreq pc, ip, r8, lsl #20 │ │ │ │ - @ instruction: 0x002d7db0 │ │ │ │ - @ instruction: 0x002cf9b0 │ │ │ │ - andeq r0, r0, r5, lsl r1 │ │ │ │ - eoreq r1, lr, r0, lsl #29 │ │ │ │ - eoreq r7, sp, r0, lsr sp │ │ │ │ - eoreq pc, ip, r0, lsr r9 @ │ │ │ │ - eoreq r2, sp, ip, asr #15 │ │ │ │ - eoreq r7, sp, r4, asr #25 │ │ │ │ - eoreq pc, ip, r0, asr #17 │ │ │ │ - eoreq r7, sp, r4, ror #24 │ │ │ │ - eoreq pc, ip, r0, ror #16 │ │ │ │ - strdeq r7, [sp], -ip @ │ │ │ │ - strdeq pc, [ip], -r8 @ │ │ │ │ - eoreq r7, sp, r0, ror fp │ │ │ │ - eoreq pc, ip, ip, ror #14 │ │ │ │ - eoreq ip, ip, r0, lsr #5 │ │ │ │ - eoreq r7, sp, r8, asr #21 │ │ │ │ - eoreq pc, ip, r8, asr #13 │ │ │ │ - eoreq r6, sp, r4, ror #25 │ │ │ │ - eoreq r7, sp, ip, lsl #21 │ │ │ │ - eoreq pc, ip, r8, lsl #13 │ │ │ │ - eoreq r7, sp, r4, lsr sl │ │ │ │ - eoreq pc, ip, r4, lsr r6 @ │ │ │ │ - eoreq r7, sp, r0, lsl #20 │ │ │ │ - eoreq pc, ip, r0, lsl #12 │ │ │ │ - eoreq r2, sp, ip, lsr #10 │ │ │ │ - mlaeq sp, r8, r9, r7 │ │ │ │ - mlaeq ip, r8, r5, pc @ │ │ │ │ - mlaeq lr, r8, sl, r1 │ │ │ │ - eoreq r7, sp, r8, asr #18 │ │ │ │ - eoreq pc, ip, r8, asr #10 │ │ │ │ - eoreq r2, sp, r4, ror #7 │ │ │ │ - eoreq r1, lr, r8, lsl sl │ │ │ │ - eoreq r7, sp, r8, asr #17 │ │ │ │ - eoreq pc, ip, r8, asr #9 │ │ │ │ - mlaeq sp, r0, r2, r2 │ │ │ │ - eoreq r0, sp, r4, lsl fp │ │ │ │ - eoreq r7, sp, ip, lsr #16 │ │ │ │ - eoreq pc, ip, ip, lsr #8 │ │ │ │ - eoreq r7, sp, r4, lsl #16 │ │ │ │ - eoreq pc, ip, r4, lsl #8 │ │ │ │ - eoreq lr, ip, r8, ror r9 │ │ │ │ - eoreq r7, sp, ip, lsl #15 │ │ │ │ - eoreq pc, ip, r8, lsl #7 │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ - eoreq fp, ip, ip, lsl #28 │ │ │ │ - eoreq r7, sp, r8, lsr #12 │ │ │ │ - eoreq pc, ip, r8, lsr #4 │ │ │ │ - eoreq r7, sp, ip, lsr #11 │ │ │ │ - eoreq pc, ip, ip, lsr #3 │ │ │ │ - eoreq r7, sp, r8, ror r5 │ │ │ │ - eoreq pc, ip, r8, ror r1 @ │ │ │ │ - eoreq r0, sp, ip, lsl r2 │ │ │ │ - eoreq r7, sp, r0, ror #9 │ │ │ │ - eoreq pc, ip, r0, ror #1 │ │ │ │ - andeq r0, r0, r7, lsl r1 │ │ │ │ - @ instruction: 0x002d74bc │ │ │ │ - strheq pc, [ip], -ip @ │ │ │ │ - eoreq r7, sp, ip, lsl #9 │ │ │ │ - eoreq pc, ip, r8, lsl #1 │ │ │ │ - eoreq r7, sp, ip, lsl r4 │ │ │ │ - eoreq pc, ip, ip, lsl r0 @ │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r0, sp, r4, lsr #13 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x002d73b8 │ │ │ │ - @ instruction: 0x002cefb8 │ │ │ │ - andeq r0, r0, sl, lsl r1 │ │ │ │ - ldr r3, [pc, #-24] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-428] @ 12eae4 │ │ │ │ + ldr r3, [pc, #-740] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-932] @ 12e990 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-432] @ 12eae8 │ │ │ │ + ldr r0, [pc, #-936] @ 12e994 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #233 @ 0xe9 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-448] @ 12eaec │ │ │ │ - ldr r3, [pc, #-448] @ 12eaf0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #-900] @ 12e9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ + bl b6f00 │ │ │ │ + b 12ccfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d078 │ │ │ │ mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d094 │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 12d4bc │ │ │ │ + bne 12d4d4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -230335,107 +230360,60 @@ │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-628] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #-628] @ 12eaf8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-960] @ 12ea14 │ │ │ │ + ldr r1, [pc, #-1088] @ 12e998 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-268] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-648] @ 12eafc │ │ │ │ + ldr r3, [pc, #-928] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-1108] @ 12e99c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-652] @ 12eb00 │ │ │ │ + ldr r0, [pc, #-1112] @ 12e9a0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #233 @ 0xe9 │ │ │ │ + mov r2, #234 @ 0xea │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-308] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-680] @ 12eb04 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-684] @ 12eb08 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #232 @ 0xe8 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-700] @ 12eb0c │ │ │ │ - ldr r3, [pc, #-700] @ 12eb10 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + mov r0, r1 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12d68c │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 12d4a4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + b 12d5f0 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-520] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-868] @ 12eb14 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-536] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-888] @ 12eb18 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-892] @ 12eb1c │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #232 @ 0xe8 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + b 12d640 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 12d9dc │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ b 12d8d8 │ │ │ │ - ldr r3, [pc, #-600] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-944] @ 12eb20 │ │ │ │ + ldr r3, [pc, #-1064] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-1236] @ 12e9a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-948] @ 12eb24 │ │ │ │ + ldr r0, [pc, #-1240] @ 12e9a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ b 12d8a0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -230449,99 +230427,72 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-708] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-1036] @ 12eb28 │ │ │ │ + ldr r3, [pc, #-1220] @ 12ea14 │ │ │ │ + ldr r1, [pc, #-1328] @ 12e9ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-724] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1056] @ 12eb2c │ │ │ │ + ldr r3, [pc, #-1188] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-1348] @ 12e9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1060] @ 12eb30 │ │ │ │ + ldr r0, [pc, #-1352] @ 12e9b4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 12d4d4 │ │ │ │ + ldr r3, [pc, #-1228] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-1380] @ 12e9b8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1384] @ 12e9bc │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-1388] @ 12e9c0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-872] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-1188] @ 12eb34 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-888] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1208] @ 12eb38 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1212] @ 12eb3c │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #234 @ 0xea │ │ │ │ - bl b6f00 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12d68c │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #32] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - b 12d5f0 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + b 12d6b0 │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - b 12d640 │ │ │ │ - ldr r3, [pc, #-1000] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-1312] @ 12eb40 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12c32c │ │ │ │ + ldr r3, [pc, #-1356] @ 12ea4c │ │ │ │ + ldr r2, [pc, #-1496] @ 12e9c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1316] @ 12eb44 │ │ │ │ + ldr r1, [pc, #-1500] @ 12e9c8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #246 @ 0xf6 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1332] @ 12eb48 │ │ │ │ - ldr r3, [pc, #-1332] @ 12eb4c │ │ │ │ + ldr r0, [pc, #-1516] @ 12e9cc │ │ │ │ + ldr r3, [pc, #-1516] @ 12e9d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -230564,125 +230515,121 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-1168] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-1456] @ 12eb50 │ │ │ │ + ldr r3, [pc, #-1572] @ 12ea14 │ │ │ │ + ldr r1, [pc, #-1640] @ 12e9d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1184] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1476] @ 12eb54 │ │ │ │ + ldr r3, [pc, #-1540] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-1660] @ 12e9d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1480] @ 12eb58 │ │ │ │ + ldr r0, [pc, #-1664] @ 12e9dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-1224] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1508] @ 12eb5c │ │ │ │ + ldr r3, [pc, #-1580] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-1692] @ 12e9e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1512] @ 12eb60 │ │ │ │ + ldr r0, [pc, #-1696] @ 12e9e4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl b6f00 │ │ │ │ b 12d8a0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d094 │ │ │ │ - ldr r3, [pc, #-1276] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1552] @ 12eb64 │ │ │ │ + ldr r3, [pc, #-1620] @ 12ea4c │ │ │ │ + ldr r2, [pc, #-1724] @ 12e9e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1556] @ 12eb68 │ │ │ │ + ldr r1, [pc, #-1728] @ 12e9ec │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1544] @ 12eb7c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #233 @ 0xe9 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-1744] @ 12e9f0 │ │ │ │ + ldr r3, [pc, #-1744] @ 12e9f4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-1372] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1640] @ 12eb6c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1644] @ 12eb70 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1640] @ 12eb7c │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 12d4bc │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1460] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1720] @ 12eb74 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-1896] @ 12ea14 │ │ │ │ + ldr r1, [pc, #-1928] @ 12e9f8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-1864] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-1948] @ 12e9fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1724] @ 12eb78 │ │ │ │ + ldr r0, [pc, #-1952] @ 12ea00 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1728] @ 12eb7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #233 @ 0xe9 │ │ │ │ bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d078 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - b 12d6b0 │ │ │ │ - mov r0, r9 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - b 12e104 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c5ac │ │ │ │ - ldr r3, [pc, #-1564] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-1812] @ 12eb80 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #-1904] @ 12ea4c │ │ │ │ + ldr r2, [pc, #-1980] @ 12ea04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1816] @ 12eb84 │ │ │ │ + ldr r1, [pc, #-1984] @ 12ea08 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #234 @ 0xea │ │ │ │ + mov r3, #232 @ 0xe8 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1832] @ 12eb88 │ │ │ │ - ldr r3, [pc, #-1832] @ 12eb8c │ │ │ │ + ldr r0, [pc, #-2000] @ 12ea0c │ │ │ │ + ldr r3, [pc, #-2000] @ 12ea10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -230694,47 +230641,67 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl a4764 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-1700] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1932] @ 12eb90 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1936] @ 12eb94 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #230 @ 0xe6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 12d4a4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-2164] @ 12ea14 │ │ │ │ + ldr r1, [pc, #-2164] @ 12ea18 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-2132] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-2184] @ 12ea1c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-2188] @ 12ea20 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #232 @ 0xe8 │ │ │ │ + bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-1796] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2020] @ 12eb98 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + str r0, [sp, #24] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + b 12c218 │ │ │ │ + mov r0, r9 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + b 12e204 │ │ │ │ + ldr r3, [pc, #-2216] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-2260] @ 12ea24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2024] @ 12eb9c │ │ │ │ + ldr r0, [pc, #-2264] @ 12ea28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -230744,23 +230711,25 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + bl a4764 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-1900] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2116] @ 12eba0 │ │ │ │ + ldr r3, [pc, #-2328] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-2364] @ 12ea2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2120] @ 12eba4 │ │ │ │ + ldr r0, [pc, #-2368] @ 12ea30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -230784,2629 +230753,2437 @@ │ │ │ │ bl a4764 │ │ │ │ b 12be24 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 12d4ec │ │ │ │ - ldr r3, [pc, #-2040] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2248] @ 12eba8 │ │ │ │ + ldr r3, [pc, #-2468] @ 12ea4c │ │ │ │ + ldr r2, [pc, #-2496] @ 12ea34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2252] @ 12ebac │ │ │ │ + ldr r1, [pc, #-2500] @ 12ea38 │ │ │ │ ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #234 @ 0xea │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-2516] @ 12ea3c │ │ │ │ + ldr r3, [pc, #-2516] @ 12ea40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - ldr r0, [pc, #-2356] @ 12ebb0 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b029c │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f50c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r1] │ │ │ │ - beq 134750 │ │ │ │ - ldr r3, [pc, #-2208] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2404] @ 12ebb4 │ │ │ │ + ldr r3, [pc, #-2604] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-2616] @ 12ea44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2408] @ 12ebb8 │ │ │ │ + ldr r0, [pc, #-2620] @ 12ea48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #246 @ 0xf6 │ │ │ │ bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - bl 502d0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 12d994 │ │ │ │ - ldr r3, [pc, #-2260] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-2448] @ 12ebbc │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2452] @ 12ebc0 │ │ │ │ - ldr r0, [pc, #-2452] @ 12ebc4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [sp] │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ - bl d8818 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-2356] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2532] @ 12ebc8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2536] @ 12ebcc │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ - bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12da1c │ │ │ │ - ldr r3, [pc, #-2408] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2576] @ 12ebd0 │ │ │ │ + ldr r3, [pc, #-2700] @ 12ea4c │ │ │ │ + ldr r1, [pc, #-2700] @ 12ea50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2580] @ 12ebd4 │ │ │ │ + ldr r0, [pc, #-2704] @ 12ea54 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ bl b6f00 │ │ │ │ - b 12f574 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2496] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-2648] @ 12ebd8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2512] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2668] @ 12ebdc │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2672] @ 12ebe0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ - bl b6f00 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d748 │ │ │ │ - ldr r3, [pc, #-2564] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-2712] @ 12ebe4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2716] @ 12ebe8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2576] @ 12ec80 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2732] @ 12ebec │ │ │ │ - ldr r3, [pc, #-2732] @ 12ebf0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ + b 12da54 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e538 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e554 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12db70 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f6e4 │ │ │ │ + beq 12f59c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 12f6e4 │ │ │ │ + bne 12f59c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ beq 12d104 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ b 12d10c │ │ │ │ - ldr r3, [pc, #-2692] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-2824] @ 12ebf4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2828] @ 12ebf8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #247 @ 0xf7 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2844] @ 12ebfc │ │ │ │ - ldr r3, [pc, #-2844] @ 12ec00 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ + b 12d05c │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-2860] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-2968] @ 12ec04 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2876] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2988] @ 12ec08 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2992] @ 12ec0c │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #247 @ 0xf7 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-2916] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3020] @ 12ec10 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3024] @ 12ec14 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #247 @ 0xf7 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - ldm r1, {r1, r2, r3} │ │ │ │ - b 12c398 │ │ │ │ - mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 12de48 │ │ │ │ - ldr r4, [r9, #16] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 12e624 │ │ │ │ - ldr r3, [pc, #-3020] @ 12ec74 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #-3128] @ 12ec18 │ │ │ │ - ldr r1, [pc, #-3128] @ 12ec1c │ │ │ │ - ldr r0, [pc, #-3128] @ 12ec20 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #-3148] @ 12ec24 │ │ │ │ - bl d8818 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, r9 │ │ │ │ + b 12e1c4 │ │ │ │ + mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e650 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - ldreq r3, [sp, #16] │ │ │ │ - beq 1308d8 │ │ │ │ + b 12da38 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f8b8 │ │ │ │ + beq 12f5e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 12f8b8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp fp, #46 @ 0x2e │ │ │ │ - beq 130dec │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 130de0 │ │ │ │ - cmp fp, #2 │ │ │ │ - beq 130b88 │ │ │ │ + beq 13452c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f8f8 │ │ │ │ + beq 12f604 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 12f8f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12de1c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - bne 12de1c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12de1c │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e894 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e878 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12da38 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e0c4 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12da54 │ │ │ │ - mov r0, r2 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12c45c │ │ │ │ - ldr r0, [pc, #-3408] @ 12ec28 │ │ │ │ - mov r1, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - bl b029c │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [r2] │ │ │ │ - cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f9ac │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [r2] │ │ │ │ - beq 12fa08 │ │ │ │ - ldr r3, [pc, #-3392] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3468] @ 12ec2c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3472] @ 12ec30 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mvn r2, #0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - b 12c354 │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - b 12c3bc │ │ │ │ - mov r4, #2 │ │ │ │ - mov r0, r2 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r4, #2 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - bne 12c400 │ │ │ │ - b 12f9ac │ │ │ │ - ldr r3, [pc, #-3516] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3584] @ 12ec34 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3588] @ 12ec38 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mvn r2, #0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12d05c │ │ │ │ - ldr r3, [pc, #-3568] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3628] @ 12ec3c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3632] @ 12ec40 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #230 @ 0xe6 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d6f4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12db70 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d710 │ │ │ │ + beq 13441c │ │ │ │ mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d72c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ + bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r3, [sp, #24] │ │ │ │ - beq 12de50 │ │ │ │ - b 12e378 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r0, [sp, #24] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - b 12c218 │ │ │ │ - ldr r3, [pc, #-3704] @ 12ec74 │ │ │ │ - ldr r0, [pc, #-3756] @ 12ec44 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-3768] @ 12ec48 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-3772] @ 12ec4c │ │ │ │ - ldr r2, [pc, #-3772] @ 12ec50 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-3756] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3792] @ 12ec54 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3796] @ 12ec58 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-3804] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3832] @ 12ec5c │ │ │ │ + blt 134650 │ │ │ │ + and r0, r0, #255 @ 0xff │ │ │ │ + cmp r0, #0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + beq 12f710 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1340d0 │ │ │ │ + cmp fp, #44 @ 0x2c │ │ │ │ + bne 1340d8 │ │ │ │ + ldr r3, [pc, #-3040] @ 12ea5c │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3836] @ 12ec60 │ │ │ │ ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #230 @ 0xe6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-3916] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3936] @ 12ec64 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 12f660 │ │ │ │ + ldr r3, [pc, #-3060] @ 12ea60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3940] @ 12ec68 │ │ │ │ ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #246 @ 0xf6 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-3996] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-3996] @ 12ec70 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-4012] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-4012] @ 12ec78 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 134428 │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + tst r4, #1 │ │ │ │ + bne 1340b8 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12f688 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1340c4 │ │ │ │ + ldr r3, [pc, #-3128] @ 12ea58 │ │ │ │ + mov r0, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-4016] @ 12ec7c │ │ │ │ - ldr r2, [pc, #-4016] @ 12ec80 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c574 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c590 │ │ │ │ + ldr r5, [r3] │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 134600 │ │ │ │ + bl aaa68 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c558 │ │ │ │ + bl 4fc88 │ │ │ │ + cmp r4, #0 │ │ │ │ + mov r5, r0 │ │ │ │ + beq 13585c │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12f6dc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 134644 │ │ │ │ + cmp r5, #0 │ │ │ │ + blt 13445c │ │ │ │ + and r5, r5, #255 @ 0xff │ │ │ │ + cmp r5, #1 │ │ │ │ + beq 12e8c8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 134a44 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1345e8 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12f734 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1345f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135838 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 133d24 │ │ │ │ + beq 13456c │ │ │ │ ldr r1, [r2, #388] @ 0x184 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133a1c │ │ │ │ + beq 131494 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 133960 │ │ │ │ + bne 1313d8 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 1336f8 │ │ │ │ + beq 131158 │ │ │ │ ldr r1, [r2, #28] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133c7c │ │ │ │ + beq 131118 │ │ │ │ cmp r1, r0 │ │ │ │ ldrne r2, [r3] │ │ │ │ - beq 132a98 │ │ │ │ + beq 1308b4 │ │ │ │ ldr r1, [r2, #104] @ 0x68 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 132a58 │ │ │ │ + beq 130874 │ │ │ │ tst r0, #1 │ │ │ │ - bne 1329d4 │ │ │ │ + bne 1307f0 │ │ │ │ cmp r0, r1 │ │ │ │ ldrne r2, [r3] │ │ │ │ - beq 132924 │ │ │ │ + beq 130740 │ │ │ │ ldr r1, [r2, #128] @ 0x80 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1328e4 │ │ │ │ + beq 132030 │ │ │ │ tst r0, #1 │ │ │ │ - bne 132fdc │ │ │ │ + bne 131fac │ │ │ │ cmp r0, r1 │ │ │ │ ldrne r2, [r3] │ │ │ │ - beq 132720 │ │ │ │ + beq 131dc4 │ │ │ │ ldr r1, [r2, #68] @ 0x44 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133be4 │ │ │ │ + beq 131d84 │ │ │ │ tst r0, #1 │ │ │ │ - bne 133bb4 │ │ │ │ + bne 131cfc │ │ │ │ cmp r0, r1 │ │ │ │ movne r9, r0 │ │ │ │ - beq 133570 │ │ │ │ + beq 131b68 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 133508 │ │ │ │ + beq 131b00 │ │ │ │ ldr r4, [r2, #332] @ 0x14c │ │ │ │ cmp r4, #1 │ │ │ │ - beq 1334a0 │ │ │ │ + beq 131a98 │ │ │ │ tst r4, #1 │ │ │ │ - bne 133108 │ │ │ │ + bne 131a0c │ │ │ │ ldr r2, [r2, #312] @ 0x138 │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ - beq 133098 │ │ │ │ + beq 13199c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ tst r2, #1 │ │ │ │ - bne 133084 │ │ │ │ + bne 131988 │ │ │ │ mov r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fbb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - beq 133ad8 │ │ │ │ + beq 131928 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ - beq 134f68 │ │ │ │ + beq 1359c4 │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fda8 │ │ │ │ + beq 12f898 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 133d08 │ │ │ │ + beq 1345cc │ │ │ │ cmp r2, #0 │ │ │ │ - blt 133a5c │ │ │ │ + blt 1318ac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ - beq 134f8c │ │ │ │ + beq 135a54 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fdf8 │ │ │ │ + beq 12f8e8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 133abc │ │ │ │ + beq 13190c │ │ │ │ cmp r1, #0 │ │ │ │ - blt 133b48 │ │ │ │ + blt 132084 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12fe44 │ │ │ │ + beq 12f934 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 133b38 │ │ │ │ + beq 1320dc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 135cc8 │ │ │ │ + beq 135814 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fe68 │ │ │ │ + beq 12f958 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 133ba0 │ │ │ │ + beq 132070 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 132310 │ │ │ │ + blt 1320ec │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 130594 │ │ │ │ + beq 132128 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fe98 │ │ │ │ + beq 12f988 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 132338 │ │ │ │ + beq 132114 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13234c │ │ │ │ + blt 134858 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 132398 │ │ │ │ + beq 134718 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fed8 │ │ │ │ + beq 12f9c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13238c │ │ │ │ + beq 1349e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 132660 │ │ │ │ + bne 1346d8 │ │ │ │ cmp fp, #118 @ 0x76 │ │ │ │ - beq 132624 │ │ │ │ - ldr r2, [pc, #4020] @ 130ea8 │ │ │ │ + beq 134950 │ │ │ │ + ldr r2, [pc, #-3976] @ 12ea5c │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 12ff18 │ │ │ │ - ldr r2, [pc, #4000] @ 130eac │ │ │ │ + beq 12fa08 │ │ │ │ + ldr r2, [pc, #-3996] @ 12ea60 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 132500 │ │ │ │ + bne 1346e4 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 1325cc │ │ │ │ + bne 13020c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ff40 │ │ │ │ + beq 12fa30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13264c │ │ │ │ + beq 130230 │ │ │ │ cmp r4, #118 @ 0x76 │ │ │ │ - bne 1325f8 │ │ │ │ + bne 130248 │ │ │ │ ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134ff8 │ │ │ │ + beq 135c04 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ff84 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1326d4 │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ffa0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 1326e0 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12eac8 │ │ │ │ + ldr r3, [pc, #3804] @ 130948 │ │ │ │ + ldr r1, [pc, #3804] @ 13094c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3800] @ 130950 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ + bl b6f00 │ │ │ │ + b 12ccfc │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12da1c │ │ │ │ + ldr r3, [pc, #3752] @ 130948 │ │ │ │ + ldr r1, [pc, #3760] @ 130954 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3756] @ 130958 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #230 @ 0xe6 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8a0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d6f4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d710 │ │ │ │ mov r0, r8 │ │ │ │ - bl 50138 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 133dfc │ │ │ │ - and r0, r0, #255 @ 0xff │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d72c │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c574 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c590 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c558 │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12c45c │ │ │ │ + ldr r0, [pc, #3640] @ 13095c │ │ │ │ + mov r1, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + bl b029c │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [r2] │ │ │ │ + cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12fb58 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [r2] │ │ │ │ + beq 12fbdc │ │ │ │ + ldr r3, [pc, #3560] @ 130948 │ │ │ │ + ldr r1, [pc, #3580] @ 130960 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3576] @ 130964 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mvn r2, #0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8a0 │ │ │ │ + ldr r3, [pc, #3520] @ 130948 │ │ │ │ + ldr r1, [pc, #3548] @ 130968 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3544] @ 13096c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mvn r2, #0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8a0 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + b 12c354 │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + b 12c3bc │ │ │ │ + mov r4, #2 │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r4, #2 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + bne 12c400 │ │ │ │ + b 12fb58 │ │ │ │ + bl 502d0 │ │ │ │ cmp r0, #0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - beq 1300ac │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 130220 │ │ │ │ - cmp fp, #44 @ 0x2c │ │ │ │ - bne 130228 │ │ │ │ - ldr r3, [pc, #3792] @ 130ea8 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ + bne 12d994 │ │ │ │ + ldr r3, [pc, #3384] @ 130948 │ │ │ │ + ldr r2, [pc, #3420] @ 130970 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #3416] @ 130974 │ │ │ │ + ldr r0, [pc, #3416] @ 130978 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 12fffc │ │ │ │ - ldr r3, [pc, #3772] @ 130eac │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ + bl d8818 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c5ac │ │ │ │ + ldr r3, [pc, #3276] @ 130948 │ │ │ │ + ldr r1, [pc, #3324] @ 13097c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3320] @ 130980 │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 1326ec │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - tst r4, #1 │ │ │ │ - bne 130208 │ │ │ │ - ldr r3, [r8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #246 @ 0xf6 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8a0 │ │ │ │ + ldr r0, [pc, #3296] @ 130984 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b029c │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130024 │ │ │ │ + beq 12fccc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 130214 │ │ │ │ - ldr r3, [pc, #3716] @ 130eb0 │ │ │ │ - mov r0, r4 │ │ │ │ + str r3, [r1] │ │ │ │ + beq 1314e0 │ │ │ │ + ldr r3, [pc, #3188] @ 130948 │ │ │ │ + ldr r1, [pc, #3248] @ 130988 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r5, [r3] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 1301b8 │ │ │ │ - bl aaa68 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r0 │ │ │ │ + ldr r0, [pc, #3244] @ 13098c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #246 @ 0xf6 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8a0 │ │ │ │ + ldr r3, [pc, #3148] @ 130948 │ │ │ │ + ldr r2, [pc, #3216] @ 130990 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #3212] @ 130994 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #247 @ 0xf7 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #3196] @ 130998 │ │ │ │ + ldr r3, [pc, #3196] @ 13099c │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fc88 │ │ │ │ - cmp r4, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 134efc │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130078 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - beq 1301fc │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 130560 │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ - cmp r5, #1 │ │ │ │ - beq 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135da0 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 133de4 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1300d0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 133df0 │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135d7c │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #4008] @ 1310c8 │ │ │ │ - ldr r1, [pc, #3472] @ 130eb4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #3736] @ 130c34 │ │ │ │ + ldr r1, [pc, #3072] @ 1309a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #4032] @ 1310f8 │ │ │ │ - ldr r1, [pc, #3452] @ 130eb8 │ │ │ │ + ldr r3, [pc, #2964] @ 130948 │ │ │ │ + ldr r1, [pc, #3052] @ 1309a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3448] @ 130ebc │ │ │ │ + ldr r0, [pc, #3048] @ 1309a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ + mov r2, #247 @ 0xf7 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ + ldr r3, [pc, #2924] @ 130948 │ │ │ │ + ldr r1, [pc, #3020] @ 1309ac │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3016] @ 1309b0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #247 @ 0xf7 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8a0 │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 12e0e4 │ │ │ │ - ldr r4, [r9, #16] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 12ded4 │ │ │ │ - ldr r3, [pc, #3956] @ 1310f8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ + add r1, sp, #36 @ 0x24 │ │ │ │ + ldm r1, {r1, r2, r3} │ │ │ │ + b 12c398 │ │ │ │ + ldr r3, [pc, #2856] @ 130948 │ │ │ │ + ldr r0, [pc, #2960] @ 1309b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #3372] @ 130ec0 │ │ │ │ - ldr r1, [pc, #3372] @ 130ec4 │ │ │ │ - ldr r0, [pc, #3372] @ 130ec8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #2948] @ 1309b8 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #2944] @ 1309bc │ │ │ │ + ldr r2, [pc, #2944] @ 1309c0 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #3352] @ 130ecc │ │ │ │ bl d8818 │ │ │ │ - b 12d8a0 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #2804] @ 130948 │ │ │ │ + ldr r2, [pc, #2924] @ 1309c4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #2920] @ 1309c8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #2912] @ 1309cc │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #2908] @ 1309d0 │ │ │ │ + ldr r3, [pc, #2908] @ 1309d4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + b 12ccfc │ │ │ │ + ldr r3, [pc, #2740] @ 130948 │ │ │ │ + ldr r1, [pc, #2880] @ 1309d8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #2876] @ 1309dc │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #3844] @ 1310c8 │ │ │ │ - ldr r1, [pc, #3336] @ 130ed0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #3408] @ 130c34 │ │ │ │ + ldr r1, [pc, #2808] @ 1309e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3868] @ 1310f8 │ │ │ │ - ldr r1, [pc, #3316] @ 130ed4 │ │ │ │ + ldr r3, [pc, #2636] @ 130948 │ │ │ │ + ldr r1, [pc, #2788] @ 1309e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3312] @ 130ed8 │ │ │ │ - ldr r2, [pc, #3312] @ 130edc │ │ │ │ + ldr r0, [pc, #2784] @ 1309e8 │ │ │ │ + ldr r2, [pc, #2752] @ 1309cc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130078 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - b 130008 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130024 │ │ │ │ + ldr r3, [pc, #2596] @ 130948 │ │ │ │ + ldr r1, [pc, #2756] @ 1309ec │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #2752] @ 1309f0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ + bl b6f00 │ │ │ │ + b 12fc3c │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [r8] │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r8] │ │ │ │ - ldr r3, [pc, #3172] @ 130ea8 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 1304d0 │ │ │ │ - ldr r3, [pc, #3156] @ 130eac │ │ │ │ - ldr r1, [r7, r3] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 130520 │ │ │ │ - ldr r5, [r8, #12] │ │ │ │ - ands r6, r5, #1 │ │ │ │ - bne 130398 │ │ │ │ - ldr r0, [r8] │ │ │ │ - cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130514 │ │ │ │ - sub r3, r0, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1304fc │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ - bne 1303c8 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 130340 │ │ │ │ - ldr r3, [pc, #3076] @ 130eac │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #3264] @ 130c34 │ │ │ │ + ldr r1, [pc, #2684] @ 1309f4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #2492] @ 130948 │ │ │ │ + ldr r1, [pc, #2664] @ 1309f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #2660] @ 1309fc │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 13030c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ + bl b6f00 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 69a14 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 1302dc │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 130554 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 12ba78 │ │ │ │ - ldr r3, [pc, #3596] @ 1310f8 │ │ │ │ - ldr r1, [pc, #3056] @ 130ee0 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #3160] @ 130c34 │ │ │ │ + ldr r1, [pc, #2592] @ 130a00 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #2388] @ 130948 │ │ │ │ + ldr r1, [pc, #2572] @ 130a04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3052] @ 130ee4 │ │ │ │ - ldr r2, [pc, #3052] @ 130ee8 │ │ │ │ + ldr r0, [pc, #2568] @ 130a08 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ bl b6f00 │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #3556] @ 1310f8 │ │ │ │ - ldr r0, [pc, #3028] @ 130eec │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 12e1e4 │ │ │ │ + ldr r4, [r9, #16] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + bne 12df1c │ │ │ │ + ldr r3, [pc, #2312] @ 130948 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #2492] @ 130a0c │ │ │ │ + ldr r1, [pc, #2492] @ 130a10 │ │ │ │ + ldr r0, [pc, #2492] @ 130a14 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #3016] @ 130ef0 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #3012] @ 130ef4 │ │ │ │ - ldr r2, [pc, #2996] @ 130ee8 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #2472] @ 130a18 │ │ │ │ bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - bl ec984 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 130368 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1304b0 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 12ba78 │ │ │ │ - ldr r3, [pc, #3456] @ 1310f8 │ │ │ │ - ldr r1, [pc, #2940] @ 130ef8 │ │ │ │ + b 12d8a0 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + ldreq r3, [sp, #24] │ │ │ │ + beq 12de98 │ │ │ │ + b 12e774 │ │ │ │ + ldr r3, [pc, #2228] @ 130948 │ │ │ │ + ldr r1, [pc, #2436] @ 130a1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2936] @ 130efc │ │ │ │ - ldr r2, [pc, #2912] @ 130ee8 │ │ │ │ + ldr r0, [pc, #2432] @ 130a20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r5 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1303bc │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1304fc │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r1, [r4] │ │ │ │ - mov r3, r2 │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 13043c │ │ │ │ - ldr r2, [pc, #2764] @ 130eac │ │ │ │ - ldr r1, [r7, r2] │ │ │ │ - ldr r2, [r1] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 13047c │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - ands r5, r4, #1 │ │ │ │ - bne 13044c │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130414 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1304bc │ │ │ │ - cmp r4, #24 │ │ │ │ - beq 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135ca4 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [r8, #12] │ │ │ │ - ands r5, r3, #1 │ │ │ │ - mov r4, r3 │ │ │ │ - beq 1303f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130470 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1304bc │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl a4764 │ │ │ │ - b 13041c │ │ │ │ - ldr r3, [pc, #3188] @ 1310f8 │ │ │ │ - ldr r0, [pc, #2680] @ 130f00 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d748 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 12de90 │ │ │ │ + ldr r4, [r9, #16] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + bne 12ea9c │ │ │ │ + ldr r3, [pc, #2060] @ 130948 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #2264] @ 130a24 │ │ │ │ + ldr r1, [pc, #2264] @ 130a28 │ │ │ │ + ldr r0, [pc, #2264] @ 130a2c │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2668] @ 130f04 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #2664] @ 130f08 │ │ │ │ - ldr r2, [pc, #2664] @ 130f0c │ │ │ │ add r1, pc, r1 │ │ │ │ + str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #2244] @ 130a30 │ │ │ │ bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ + b 12d8a0 │ │ │ │ + mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130368 │ │ │ │ + b 12e7b8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 130414 │ │ │ │ - b 130470 │ │ │ │ - ldr r5, [r8, #12] │ │ │ │ - ands r6, r5, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - bne 130398 │ │ │ │ - ldr r1, [r8] │ │ │ │ - cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130588 │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - bne 13028c │ │ │ │ + b 12e7d4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 1303bc │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - b 13028c │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ - beq 130294 │ │ │ │ - b 1303e0 │ │ │ │ - ldr r3, [pc, #3024] @ 1310f8 │ │ │ │ - ldr r0, [pc, #2532] @ 130f10 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #2684] @ 130c34 │ │ │ │ + ldr r1, [pc, #2168] @ 130a34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2520] @ 130f14 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #2516] @ 130f18 │ │ │ │ - mov r2, #296 @ 0x128 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12fb3c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1302dc │ │ │ │ - ldr r3, [pc, #2960] @ 1310f8 │ │ │ │ - ldr r1, [pc, #2480] @ 130f1c │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #1912] @ 130948 │ │ │ │ + ldr r1, [pc, #2148] @ 130a38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2476] @ 130f20 │ │ │ │ - ldr r2, [pc, #2404] @ 130edc │ │ │ │ + ldr r0, [pc, #2144] @ 130a3c │ │ │ │ + ldr r2, [pc, #2128] @ 130a30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ - beq 130294 │ │ │ │ - b 130440 │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 132250 │ │ │ │ - ldr r1, [r2, #52] @ 0x34 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 1321e0 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - tst r0, #1 │ │ │ │ - bne 132178 │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 1320b8 │ │ │ │ - ldr r1, [r2, #116] @ 0x74 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 13206c │ │ │ │ - cmp r1, r0 │ │ │ │ - movne r9, r0 │ │ │ │ - beq 131ee4 │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 131e7c │ │ │ │ - ldr r4, [r2, #156] @ 0x9c │ │ │ │ - cmp r4, #1 │ │ │ │ - beq 131e14 │ │ │ │ - tst r4, #1 │ │ │ │ - bne 131d88 │ │ │ │ - ldr r2, [r2, #324] @ 0x144 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 131d18 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - tst r2, #1 │ │ │ │ - bne 131d04 │ │ │ │ - mov r0, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl 4fbb0 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - beq 131ca4 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl aaa68 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - bl 50270 │ │ │ │ - cmp r4, #0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r2, r0 │ │ │ │ - beq 135e0c │ │ │ │ - ldr r1, [r4] │ │ │ │ - cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130690 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [r4] │ │ │ │ - bne 130690 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt 131a80 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - bl 50270 │ │ │ │ - cmp r4, #0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r1, r0 │ │ │ │ - beq 136028 │ │ │ │ - ldr r2, [r4] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1306e0 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r4] │ │ │ │ - beq 131ae0 │ │ │ │ - cmp r1, #0 │ │ │ │ - blt 131afc │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - bl 4fc88 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r1] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 13072c │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r1] │ │ │ │ - beq 131b54 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 135e78 │ │ │ │ - ldr r2, [r9] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130750 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r9] │ │ │ │ - beq 13085c │ │ │ │ - cmp r4, #0 │ │ │ │ - blt 130870 │ │ │ │ - and r4, r4, #255 @ 0xff │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 1308ac │ │ │ │ - ldr r2, [r6] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130780 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r6] │ │ │ │ - beq 130898 │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 50138 │ │ │ │ - ldr r2, [r8] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 1307b0 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r8] │ │ │ │ - beq 13121c │ │ │ │ - cmp r4, #0 │ │ │ │ - blt 131230 │ │ │ │ - and r4, r4, #255 @ 0xff │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 131264 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1307e0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 131258 │ │ │ │ - add r3, sl, #4096 @ 0x1000 │ │ │ │ - mov r0, fp │ │ │ │ - ldr r5, [r3, #4092] @ 0xffc │ │ │ │ - bl aaa68 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fc88 │ │ │ │ - cmp r4, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 135e54 │ │ │ │ - ldr r3, [r4] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + b 12eb68 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130828 │ │ │ │ + beq 130240 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - beq 13189c │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 131b64 │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ + str r3, [r8] │ │ │ │ + bne 130240 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12de1c │ │ │ │ + beq 12fa30 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135e30 │ │ │ │ + beq 135bbc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 130750 │ │ │ │ - ldr r3, [pc, #2176] @ 1310f8 │ │ │ │ - ldr r1, [pc, #1704] @ 130f24 │ │ │ │ + ldr r3, [pc, #1740] @ 130948 │ │ │ │ + ldr r1, [pc, #1984] @ 130a40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1700] @ 130f28 │ │ │ │ + ldr r0, [pc, #1980] @ 130a44 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #1952] @ 130a30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 130780 │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1311bc │ │ │ │ - ldr r1, [r2, #212] @ 0xd4 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 130b48 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - tst r0, #1 │ │ │ │ - bne 12f880 │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 12f894 │ │ │ │ - ldr r2, [r6] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130904 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r6] │ │ │ │ - bne 130904 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r8] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130930 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r8] │ │ │ │ - bne 130930 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 130af8 │ │ │ │ - ldr r1, [r2, #312] @ 0x138 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 130a94 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - tst r0, #1 │ │ │ │ - bne 130a24 │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 130d6c │ │ │ │ - ldr r1, [r2, #140] @ 0x8c │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 1309d4 │ │ │ │ - sub r4, r1, r0 │ │ │ │ - clz r4, r4 │ │ │ │ - lsr r4, r4, #5 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130998 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 130998 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 130dc8 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 130dd4 │ │ │ │ - cmp fp, #32 │ │ │ │ - bne 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135e9c │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #1820] @ 1310f8 │ │ │ │ - ldr r2, [pc, #1356] @ 130f2c │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + b 12eb04 │ │ │ │ + ldr r3, [pc, #1624] @ 130948 │ │ │ │ + ldr r2, [pc, #1876] @ 130a48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #1344] @ 130f30 │ │ │ │ - ldr r3, [pc, #1344] @ 130f34 │ │ │ │ - ldr r0, [pc, #1344] @ 130f38 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #1340] @ 130f3c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #1872] @ 130a4c │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #1832] @ 130a30 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #1856] @ 130a50 │ │ │ │ + ldr r3, [pc, #1856] @ 130a54 │ │ │ │ add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ b 12be24 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 130d6c │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 130ad4 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 12eaf0 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1644] @ 1310c8 │ │ │ │ - ldr r1, [pc, #1248] @ 130f40 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #2184] @ 130c34 │ │ │ │ + ldr r1, [pc, #1704] @ 130a58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1668] @ 1310f8 │ │ │ │ - ldr r1, [pc, #1228] @ 130f44 │ │ │ │ + ldr r3, [pc, #1412] @ 130948 │ │ │ │ + ldr r1, [pc, #1684] @ 130a5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1224] @ 130f48 │ │ │ │ - ldr r2, [pc, #1192] @ 130f2c │ │ │ │ + ldr r0, [pc, #1680] @ 130a60 │ │ │ │ + ldr r2, [pc, #1628] @ 130a30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #1628] @ 1310f8 │ │ │ │ - ldr r2, [pc, #1196] @ 130f4c │ │ │ │ + ldr r3, [pc, #1372] @ 130948 │ │ │ │ + ldr r2, [pc, #1652] @ 130a64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r3] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1180] @ 130f50 │ │ │ │ - ldr r2, [pc, #1180] @ 130f54 │ │ │ │ - ldr r1, [pc, #1180] @ 130f58 │ │ │ │ - ldr r0, [pc, #1180] @ 130f5c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #1648] @ 130a68 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #1580] @ 130a30 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #1632] @ 130a6c │ │ │ │ + ldr r3, [pc, #1632] @ 130a70 │ │ │ │ add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 130a10 │ │ │ │ - ldr r1, [r3, #140] @ 0x8c │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 1309d4 │ │ │ │ - tst r0, #1 │ │ │ │ - beq 130968 │ │ │ │ - bl aefd4 │ │ │ │ - mov r4, r0 │ │ │ │ - b 130974 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1464] @ 1310c8 │ │ │ │ - ldr r1, [pc, #1100] @ 130f60 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #1488] @ 1310f8 │ │ │ │ - ldr r1, [pc, #1080] @ 130f64 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #1268] @ 130948 │ │ │ │ + ldr r1, [pc, #1564] @ 130a74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1076] @ 130f68 │ │ │ │ - ldr r2, [pc, #1044] @ 130f4c │ │ │ │ + ldr r0, [pc, #1560] @ 130a78 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #1480] @ 130a30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #1448] @ 1310f8 │ │ │ │ - ldr r2, [pc, #1048] @ 130f6c │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12ebb8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e010 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e02c │ │ │ │ + ldr r3, [pc, #1128] @ 130948 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #1420] @ 130a7c │ │ │ │ + ldr r1, [pc, #1420] @ 130a80 │ │ │ │ + ldr r0, [pc, #1420] @ 130a84 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [sp] │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #238 @ 0xee │ │ │ │ + bl d8818 │ │ │ │ + b 12d8a0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e79c │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12dd88 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12e780 │ │ │ │ + ldr r3, [pc, #1024] @ 130948 │ │ │ │ + ldr r2, [pc, #1340] @ 130a88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1044] @ 130f70 │ │ │ │ + ldr r1, [pc, #1336] @ 130a8c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #1108] @ 130fbc │ │ │ │ + mov r3, #238 @ 0xee │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #1028] @ 130f74 │ │ │ │ - ldr r3, [pc, #1028] @ 130f78 │ │ │ │ + ldr r0, [pc, #1320] @ 130a90 │ │ │ │ + ldr r3, [pc, #1320] @ 130a94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r1, [sl, #2896] @ 0xb50 │ │ │ │ + b 12d8a0 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 50168 │ │ │ │ - ldr r3, [r6] │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #1668] @ 130c34 │ │ │ │ + ldr r1, [pc, #1252] @ 130a98 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #896] @ 130948 │ │ │ │ + ldr r1, [pc, #1232] @ 130a9c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1228] @ 130aa0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #238 @ 0xee │ │ │ │ + bl b6f00 │ │ │ │ + b 12be24 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 130bb4 │ │ │ │ + beq 12de64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 1311a4 │ │ │ │ - cmn r4, #1 │ │ │ │ - beq 130d38 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 130c00 │ │ │ │ - ldr r3, [r8] │ │ │ │ + str r3, [r4] │ │ │ │ + bne 12de64 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12de64 │ │ │ │ + ldr r3, [pc, #820] @ 130948 │ │ │ │ + ldr r1, [pc, #1164] @ 130aa4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1160] @ 130aa8 │ │ │ │ + ldr r2, [pc, #1160] @ 130aac │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130be0 │ │ │ │ + beq 12e8c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1311b0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 12e8c8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e8c8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12de5c │ │ │ │ + ldr r3, [pc, #728] @ 130948 │ │ │ │ + ldr r1, [pc, #1084] @ 130ab0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1080] @ 130ab4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12de28 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12dda8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12ddec │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12da00 │ │ │ │ ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135f08 │ │ │ │ + beq 135934 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 50138 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - blt 130cdc │ │ │ │ - and r3, r3, #255 @ 0xff │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #644] @ 130ea8 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 130c48 │ │ │ │ - ldr r3, [pc, #624] @ 130eac │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12dfd8 │ │ │ │ + ldr r3, [pc, #588] @ 130948 │ │ │ │ + ldr r1, [pc, #952] @ 130ab8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #948] @ 130abc │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 130d04 │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - ands r5, r4, #1 │ │ │ │ - bne 130c98 │ │ │ │ + ldr r2, [pc, #944] @ 130ac0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8a0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12dff4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12ec80 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12ec9c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1307c0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 130768 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 1307e4 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 130784 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 1307cc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130c70 │ │ │ │ + beq 1307a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 130cc8 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ - bne 12de1c │ │ │ │ + beq 1307d8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135ee4 │ │ │ │ + beq 135880 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130cbc │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 130cc8 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12de1c │ │ │ │ + b 13074c │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130784 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 130c70 │ │ │ │ - b 130cbc │ │ │ │ - ldr r3, [pc, #1044] @ 1310f8 │ │ │ │ - ldr r1, [pc, #660] @ 130f7c │ │ │ │ + b 1307a0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130768 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 130740 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ldrne r0, [r5, #12] │ │ │ │ + bne 12f7b8 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #1016] @ 130c34 │ │ │ │ + ldr r1, [pc, #644] @ 130ac4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #656] @ 130f80 │ │ │ │ - ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ - bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ - ldr r3, [pc, #1004] @ 1310f8 │ │ │ │ - ldr r0, [pc, #628] @ 130f84 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #244] @ 130948 │ │ │ │ + ldr r1, [pc, #624] @ 130ac8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [pc, #620] @ 130acc │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #616] @ 130f88 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #612] @ 130f8c │ │ │ │ - ldr r2, [pc, #612] @ 130f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ + mov r2, #340 @ 0x154 │ │ │ │ + bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - bl 50048 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 130c00 │ │ │ │ - ldr r3, [pc, #940] @ 1310f8 │ │ │ │ - ldr r1, [pc, #580] @ 130f94 │ │ │ │ + ldr r3, [pc, #204] @ 130948 │ │ │ │ + ldr r2, [pc, #592] @ 130ad0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #576] @ 130f98 │ │ │ │ + ldr r1, [pc, #588] @ 130ad4 │ │ │ │ ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #336 @ 0x150 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #572] @ 130ad8 │ │ │ │ + ldr r3, [pc, #572] @ 130adc │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #408 @ 0x198 │ │ │ │ - bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ + bl f47c4 │ │ │ │ + b 12ccfc │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1308d0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 131100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 130dbc │ │ │ │ + bne 130c50 │ │ │ │ + cmp fp, #44 @ 0x2c │ │ │ │ + bne 130c58 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130d9c │ │ │ │ + beq 130900 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 130d9c │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + beq 13110c │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 13091c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 13093c │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135ec0 │ │ │ │ + beq 135f1c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 13091c │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + eoreq r7, sp, r8, asr r6 │ │ │ │ + eoreq pc, ip, r8, asr r2 @ │ │ │ │ + eoreq r7, sp, r4, lsr #12 │ │ │ │ + eoreq pc, ip, r4, lsr #4 │ │ │ │ + eoreq fp, ip, r8, asr #26 │ │ │ │ + eoreq r7, sp, r4, ror #10 │ │ │ │ + eoreq pc, ip, r4, ror #2 │ │ │ │ + eoreq r7, sp, ip, lsr r5 │ │ │ │ + eoreq pc, ip, ip, lsr r1 @ │ │ │ │ + eoreq r6, sp, r4, lsl #14 │ │ │ │ + eoreq r7, sp, ip, lsr #9 │ │ │ │ + eoreq pc, ip, r8, lsr #1 │ │ │ │ + eoreq r7, sp, r8, asr #8 │ │ │ │ + eoreq pc, ip, r8, asr #32 │ │ │ │ + eoreq fp, ip, r8, asr #23 │ │ │ │ + strdeq r7, [sp], -r0 @ │ │ │ │ + strdeq lr, [ip], -r0 @ │ │ │ │ + strdeq r1, [lr], -ip @ │ │ │ │ + eoreq r7, sp, ip, lsr #7 │ │ │ │ + eoreq lr, ip, ip, lsr #31 │ │ │ │ + eoreq r1, sp, r4, ror sp │ │ │ │ + strdeq r0, [sp], -r8 @ │ │ │ │ + eoreq r7, sp, r0, lsl r3 │ │ │ │ + eoreq lr, ip, r0, lsl pc │ │ │ │ + eoreq r7, sp, r8, ror #5 │ │ │ │ + eoreq lr, ip, r8, ror #29 │ │ │ │ + ldrdeq pc, [ip], -r0 @ │ │ │ │ + mlaeq sp, r4, r2, r7 │ │ │ │ + mlaeq ip, r4, lr, lr │ │ │ │ + andeq r0, r0, r7, lsl r1 │ │ │ │ + eoreq r1, lr, r4, lsr #7 │ │ │ │ + eoreq r7, sp, r4, asr r2 │ │ │ │ + andeq r0, r0, sl, lsl r1 │ │ │ │ + eoreq lr, ip, r4, asr lr │ │ │ │ + strdeq r1, [sp], -r0 @ │ │ │ │ + eoreq r7, sp, r0, lsr r2 │ │ │ │ + eoreq lr, ip, r0, lsr lr │ │ │ │ + @ instruction: 0x002d04b0 │ │ │ │ + eoreq r7, sp, r4, asr #3 │ │ │ │ + eoreq lr, ip, r4, asr #27 │ │ │ │ + eoreq r7, sp, r0, lsr #3 │ │ │ │ + eoreq lr, ip, r0, lsr #27 │ │ │ │ + eoreq r1, sp, ip, asr #25 │ │ │ │ + eoreq r7, sp, r8, lsr r1 │ │ │ │ + eoreq lr, ip, r8, lsr sp │ │ │ │ + eoreq r1, sp, r0, lsr ip │ │ │ │ + ldrdeq r7, [sp], -r0 @ │ │ │ │ + ldrdeq lr, [ip], -r0 @ │ │ │ │ + eoreq lr, ip, r0, ror #4 │ │ │ │ + eoreq r7, sp, r4, ror r0 │ │ │ │ + eoreq lr, ip, r0, ror ip │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + eoreq r7, sp, r0, lsr r0 │ │ │ │ + eoreq lr, ip, ip, lsr #24 │ │ │ │ + eoreq lr, ip, r4, ror #2 │ │ │ │ + eoreq r6, sp, r8, ror pc │ │ │ │ + eoreq lr, ip, r4, ror fp │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ + ldrdeq r0, [sp], -ip @ │ │ │ │ + strdeq r6, [sp], -r0 @ │ │ │ │ + strdeq lr, [ip], -r0 @ │ │ │ │ + eoreq r6, sp, r4, asr #28 │ │ │ │ + eoreq lr, ip, r4, asr #20 │ │ │ │ + eoreq r0, lr, r8, lsl #30 │ │ │ │ + @ instruction: 0x002d6db8 │ │ │ │ + @ instruction: 0x002ce9b8 │ │ │ │ + mlaeq sp, r0, r7, r1 │ │ │ │ + eoreq pc, ip, r8, ror #31 │ │ │ │ + strdeq r6, [sp], -ip @ │ │ │ │ + strdeq lr, [ip], -ip @ │ │ │ │ + eoreq r0, lr, ip, lsl #28 │ │ │ │ + @ instruction: 0x002d6cbc │ │ │ │ + @ instruction: 0x002ce8bc │ │ │ │ + eoreq r5, lr, r0, asr #16 │ │ │ │ + eoreq r6, sp, ip, ror #24 │ │ │ │ + eoreq lr, ip, ip, ror #16 │ │ │ │ + eoreq sp, ip, r0, asr #27 │ │ │ │ + ldrdeq r6, [sp], -r4 @ │ │ │ │ + ldrdeq lr, [ip], -r0 @ │ │ │ │ + @ instruction: 0x002e0cb0 │ │ │ │ + eoreq r6, sp, r0, ror #22 │ │ │ │ + eoreq lr, ip, r0, ror #14 │ │ │ │ + strdeq r0, [sp], -r0 @ │ │ │ │ + eoreq pc, ip, r4, ror #27 │ │ │ │ + strdeq r6, [sp], -ip @ │ │ │ │ + strdeq lr, [ip], -ip @ │ │ │ │ + eoreq r6, sp, ip, lsr #21 │ │ │ │ + eoreq lr, ip, ip, lsr #13 │ │ │ │ + andeq r0, r0, r3, lsr r1 │ │ │ │ + eoreq r6, sp, r4, asr sl │ │ │ │ + eoreq lr, ip, r4, asr r6 │ │ │ │ + eoreq r6, sp, r4, asr #19 │ │ │ │ + eoreq lr, ip, r4, asr #11 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + eoreq pc, ip, r8, asr fp @ │ │ │ │ + eoreq r6, sp, r0, ror r8 │ │ │ │ + eoreq lr, ip, r0, ror r4 │ │ │ │ + eoreq r0, lr, ip, ror r9 │ │ │ │ + eoreq r6, sp, ip, lsr #16 │ │ │ │ + eoreq lr, ip, ip, lsr #8 │ │ │ │ + eoreq r5, lr, r4, lsl #16 │ │ │ │ + andeq r0, r0, ip, ror #25 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + eoreq r6, sp, r8, asr #5 │ │ │ │ + eoreq sp, ip, r8, asr #29 │ │ │ │ + ldrdeq r5, [sp], -ip @ │ │ │ │ + eoreq r6, sp, r0, ror r2 │ │ │ │ + eoreq sp, ip, r0, ror lr │ │ │ │ + eoreq r6, sp, ip, lsr r2 │ │ │ │ + eoreq sp, ip, ip, lsr lr │ │ │ │ + eoreq pc, ip, r8, lsr ip @ │ │ │ │ + eoreq r6, sp, ip, ror #3 │ │ │ │ + eoreq sp, ip, ip, ror #27 │ │ │ │ + eoreq r6, sp, r4, asr #3 │ │ │ │ + eoreq sp, ip, r4, asr #27 │ │ │ │ + eoreq r6, sp, ip, lsl #3 │ │ │ │ + eoreq sp, ip, ip, lsl #27 │ │ │ │ + eoreq lr, ip, ip, lsr #27 │ │ │ │ + eoreq r6, sp, r0, ror r0 │ │ │ │ + eoreq sp, ip, r0, ror ip │ │ │ │ + andeq r0, r0, sp, asr #2 │ │ │ │ + eoreq r6, sp, r4, lsr #32 │ │ │ │ + eoreq sp, ip, r4, lsr #24 │ │ │ │ + andeq r0, r0, r9, asr #2 │ │ │ │ + eoreq r6, sp, r0 │ │ │ │ + strdeq sp, [ip], -ip @ │ │ │ │ + ldrdeq r0, [lr], -r8 @ │ │ │ │ + eoreq r5, sp, r8, lsl #31 │ │ │ │ + andeq r0, r0, r3, asr #2 │ │ │ │ + eoreq sp, ip, r8, lsl #23 │ │ │ │ + eoreq pc, ip, ip, ror #20 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + eoreq r5, sp, r0, lsl #27 │ │ │ │ + eoreq sp, ip, ip, ror r9 │ │ │ │ + eoreq lr, ip, r4, ror sl │ │ │ │ + eoreq r5, sp, r8, lsr sp │ │ │ │ + eoreq sp, ip, r8, lsr r9 │ │ │ │ + eoreq lr, ip, r8, lsr pc │ │ │ │ + eoreq r5, sp, r0, asr ip │ │ │ │ + eoreq sp, ip, r0, asr r8 │ │ │ │ + eoreq pc, sp, ip, asr sp @ │ │ │ │ + eoreq r5, sp, ip, lsl #24 │ │ │ │ + andeq r0, r0, r7, lsr r1 │ │ │ │ + eoreq sp, ip, ip, lsl #16 │ │ │ │ + ldrdeq r4, [lr], -r0 @ │ │ │ │ + eoreq pc, sp, r0, asr ip @ │ │ │ │ + eoreq r5, sp, r0, lsl #22 │ │ │ │ + eoreq sp, ip, r0, lsl #14 │ │ │ │ + ldrdeq r4, [lr], -r8 @ │ │ │ │ + eoreq lr, ip, ip, lsl #27 │ │ │ │ + eoreq r5, sp, r0, lsr #21 │ │ │ │ + eoreq sp, ip, r0, lsr #13 │ │ │ │ + andeq r0, r0, fp, lsl #2 │ │ │ │ + eoreq lr, ip, r0, lsr #26 │ │ │ │ + eoreq r5, sp, r4, lsr sl │ │ │ │ + eoreq sp, ip, r4, lsr r6 │ │ │ │ + andeq r0, r0, pc, lsl r1 │ │ │ │ + strdeq r5, [sp], -r8 @ │ │ │ │ + strdeq sp, [ip], -r8 @ │ │ │ │ + eoreq sl, ip, r8, ror r1 │ │ │ │ + eoreq r5, sp, r8, lsl #19 │ │ │ │ + eoreq sp, ip, r8, lsl #11 │ │ │ │ + eoreq pc, sp, r4, ror #20 │ │ │ │ + eoreq r5, sp, r4, lsl r9 │ │ │ │ + eoreq sp, ip, r4, lsl r5 │ │ │ │ + eoreq r0, sp, r8, lsr #8 │ │ │ │ + eoreq lr, ip, r0, ror #22 │ │ │ │ + eoreq r5, sp, r8, ror r8 │ │ │ │ + eoreq sp, ip, r8, ror r4 │ │ │ │ + eoreq r5, sp, r0, asr r8 │ │ │ │ + eoreq sp, ip, r0, asr r4 │ │ │ │ + eoreq r5, sp, ip, lsl #16 │ │ │ │ + eoreq sp, ip, ip, lsl #8 │ │ │ │ + mlaeq sp, r0, r7, r5 │ │ │ │ + mlaeq ip, r0, r3, sp │ │ │ │ + eoreq pc, sp, r4, asr r8 @ │ │ │ │ + eoreq r5, sp, r4, lsl #14 │ │ │ │ + eoreq sp, ip, r4, lsl #6 │ │ │ │ + ldrdeq r0, [sp], -ip @ │ │ │ │ + eoreq lr, ip, r4, lsr r9 │ │ │ │ + eoreq r5, sp, r8, asr #12 │ │ │ │ + eoreq sp, ip, r8, asr #4 │ │ │ │ + eoreq pc, sp, r8, asr r7 @ │ │ │ │ + eoreq r5, sp, r8, lsl #12 │ │ │ │ + eoreq sp, ip, r8, lsl #4 │ │ │ │ + eoreq r4, lr, ip, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + eoreq lr, ip, r4, ror #16 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + eoreq r5, sp, r8, ror r5 │ │ │ │ + eoreq sp, ip, r8, ror r1 │ │ │ │ + andeq r0, r0, r3, ror #2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 130d78 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + mov r0, r8 │ │ │ │ + bl 50138 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + blt 1310bc │ │ │ │ + and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12de1c │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12de1c │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12f8d4 │ │ │ │ - ldr r3, [r6] │ │ │ │ + beq 130f78 │ │ │ │ + ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130e10 │ │ │ │ + beq 130c90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - bne 130e10 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - mov r0, r8 │ │ │ │ - bl 50138 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 131148 │ │ │ │ - and r0, r0, #255 @ 0xff │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #116] @ 130ea8 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 1310f4 │ │ │ │ + ldr r3, [pc, #-76] @ 130c4c │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 130e58 │ │ │ │ - ldr r3, [pc, #96] @ 130eac │ │ │ │ + beq 130cbc │ │ │ │ + ldr r3, [pc, #-344] @ 130b58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 131170 │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - ands r5, r4, #1 │ │ │ │ - bne 131110 │ │ │ │ + bne 13103c │ │ │ │ + ldr r5, [r8, #12] │ │ │ │ + tst r5, #1 │ │ │ │ + bne 130f60 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130e80 │ │ │ │ + beq 130ce4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 131134 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ - bne 12de1c │ │ │ │ + beq 130f6c │ │ │ │ + mov r0, #0 │ │ │ │ + bl 4fbb0 │ │ │ │ + subs r4, r0, #0 │ │ │ │ + beq 130f2c │ │ │ │ + add r3, sl, #4096 @ 0x1000 │ │ │ │ + ldr r1, [r3, #3040] @ 0xbe0 │ │ │ │ + bl 50270 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 130ef4 │ │ │ │ + ldr r3, [pc, #-560] @ 130ae0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 130ea4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4ffb8 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r6, r0 │ │ │ │ + beq 130d44 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 130f54 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 130df0 │ │ │ │ + ldr r3, [pc, #-624] @ 130ae4 │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ + ldr r1, [r7, r3] │ │ │ │ + cmp r0, r1 │ │ │ │ + bne 130e2c │ │ │ │ + mov r0, r5 │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fc88 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r5, r0 │ │ │ │ + beq 130d98 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 130e20 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135f40 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 130dbc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 130e70 │ │ │ │ + cmp r5, #0 │ │ │ │ + blt 130e7c │ │ │ │ + and r5, r5, #255 @ 0xff │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135cec │ │ │ │ + beq 135f64 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - andeq r0, r0, r0, asr #12 │ │ │ │ - eoreq r1, sp, r4, lsl #20 │ │ │ │ - eoreq r6, sp, r4, lsr #29 │ │ │ │ - eoreq lr, ip, r4, lsr #21 │ │ │ │ - eoreq lr, ip, r4, lsr r0 │ │ │ │ - eoreq r6, sp, r8, asr #28 │ │ │ │ - eoreq lr, ip, r4, asr #20 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ - strdeq r6, [sp], -ip @ │ │ │ │ - strdeq lr, [ip], -ip @ │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - eoreq r6, sp, ip, ror #25 │ │ │ │ - eoreq lr, ip, ip, ror #17 │ │ │ │ - andeq r0, r0, fp, lsr #2 │ │ │ │ - strdeq pc, [ip], -r4 @ │ │ │ │ - @ instruction: 0x002d6cb8 │ │ │ │ - @ instruction: 0x002ce8b8 │ │ │ │ - eoreq r6, sp, r0, ror #24 │ │ │ │ - eoreq lr, ip, r0, ror #16 │ │ │ │ - eoreq pc, ip, r4, lsl #17 │ │ │ │ - eoreq r6, sp, r8, asr #22 │ │ │ │ - eoreq lr, ip, r8, asr #14 │ │ │ │ - andeq r0, r0, sp, lsr #2 │ │ │ │ - eoreq pc, ip, r0, ror #15 │ │ │ │ - eoreq r6, sp, r4, lsr #21 │ │ │ │ - eoreq lr, ip, r4, lsr #13 │ │ │ │ - eoreq r6, sp, r0, ror sl │ │ │ │ - eoreq lr, ip, r0, ror r6 │ │ │ │ - eoreq r6, sp, r4, ror #14 │ │ │ │ - eoreq lr, ip, r4, ror #6 │ │ │ │ - andeq r0, r0, r1, lsr #3 │ │ │ │ - eoreq r0, lr, r0, lsr r7 │ │ │ │ - eoreq r1, sp, r8, lsl #10 │ │ │ │ - eoreq lr, ip, r4, ror #3 │ │ │ │ - eoreq r6, sp, r4, ror #11 │ │ │ │ - eoreq pc, ip, r0, asr r8 @ │ │ │ │ - eoreq r6, sp, r4, ror #10 │ │ │ │ - eoreq lr, ip, r4, ror #2 │ │ │ │ - muleq r0, lr, r1 │ │ │ │ - eoreq r0, sp, r0, lsl #30 │ │ │ │ - eoreq r0, lr, r0, ror r6 │ │ │ │ - eoreq r6, sp, r4, lsr #10 │ │ │ │ - eoreq lr, ip, r4, lsr #2 │ │ │ │ - mlaeq ip, ip, r7, pc @ │ │ │ │ - @ instruction: 0x002d64b0 │ │ │ │ - strheq lr, [ip], -r0 @ │ │ │ │ - eoreq r0, lr, r0, asr #11 │ │ │ │ - eoreq r6, sp, r0, ror r4 │ │ │ │ - eoreq lr, ip, r0, ror r0 │ │ │ │ - eoreq r0, sp, ip, lsr r0 │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - strdeq sp, [ip], -r8 @ │ │ │ │ - strdeq lr, [ip], -ip @ │ │ │ │ - eoreq r6, sp, r0, asr #5 │ │ │ │ - eoreq sp, ip, r0, asr #29 │ │ │ │ - muleq r0, fp, r1 │ │ │ │ - mlaeq sp, r0, r2, r6 │ │ │ │ - mlaeq ip, r0, lr, sp │ │ │ │ - eoreq r5, sp, ip, lsl #29 │ │ │ │ - eoreq sp, ip, ip, lsl #21 │ │ │ │ - mlaeq ip, r0, fp, lr │ │ │ │ - eoreq r5, sp, r4, asr lr │ │ │ │ - eoreq sp, ip, r4, asr sl │ │ │ │ - eoreq pc, ip, r8, asr #1 │ │ │ │ - ldrdeq r5, [sp], -ip @ │ │ │ │ - ldrdeq sp, [ip], -ip @ │ │ │ │ - muleq r0, r2, r1 │ │ │ │ - eoreq r5, sp, r4, lsr #27 │ │ │ │ - eoreq sp, ip, r0, lsr #19 │ │ │ │ - eoreq r5, sp, r8, ror #20 │ │ │ │ - eoreq sp, ip, r8, ror #12 │ │ │ │ - eoreq r5, sp, r0, lsr sl │ │ │ │ - eoreq sp, ip, r0, lsr r6 │ │ │ │ - eoreq r5, sp, r8, ror #19 │ │ │ │ - eoreq sp, ip, r8, ror #11 │ │ │ │ - eoreq r5, sp, r4, lsl #19 │ │ │ │ - eoreq sp, ip, r4, lsl #11 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - eoreq pc, sp, r8, asr sl @ │ │ │ │ - eoreq r5, sp, r8, lsl #18 │ │ │ │ - eoreq sp, ip, r8, lsl #10 │ │ │ │ - eoreq r0, sp, r0, ror #5 │ │ │ │ - eoreq lr, ip, r8, asr fp │ │ │ │ - eoreq r5, sp, ip, ror #16 │ │ │ │ - eoreq sp, ip, ip, ror #8 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - eoreq r5, sp, ip, lsr #16 │ │ │ │ - eoreq pc, sp, r8, ror r9 @ │ │ │ │ - @ instruction: 0x002e43b4 │ │ │ │ - eoreq sp, ip, ip, lsr #8 │ │ │ │ - eoreq lr, ip, r8, lsr #21 │ │ │ │ - @ instruction: 0x002d57bc │ │ │ │ - @ instruction: 0x002cd3bc │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - eoreq r5, sp, r4, ror #13 │ │ │ │ - eoreq sp, ip, r4, ror #5 │ │ │ │ - andeq r0, r0, pc, ror r1 │ │ │ │ - strheq r0, [sp], -r0 @ │ │ │ │ - eoreq r5, sp, r4, ror r6 │ │ │ │ - eoreq sp, ip, r4, ror r2 │ │ │ │ - eoreq r5, sp, ip, lsl r6 │ │ │ │ - eoreq sp, ip, ip, lsl r2 │ │ │ │ - andeq r0, r0, ip, lsl #19 │ │ │ │ - mlaeq sp, r0, r5, r5 │ │ │ │ - mlaeq ip, r0, r1, sp │ │ │ │ - eoreq r5, sp, r4, asr r5 │ │ │ │ - eoreq sp, ip, r0, asr r1 │ │ │ │ - ldrdeq r5, [sp], -r8 @ │ │ │ │ - ldrdeq sp, [ip], -r4 @ │ │ │ │ - eoreq r5, sp, ip, ror #8 │ │ │ │ - eoreq sp, ip, ip, rrx │ │ │ │ - andeq r0, r0, pc, lsl #3 │ │ │ │ - eoreq lr, ip, r8, lsl #13 │ │ │ │ - mlaeq sp, ip, r3, r5 │ │ │ │ - mlaeq ip, ip, pc, ip @ │ │ │ │ - andeq r0, r0, fp, lsl #3 │ │ │ │ - eoreq lr, ip, r4, asr #28 │ │ │ │ - eoreq pc, sp, r8, lsr #9 │ │ │ │ - eoreq r5, sp, ip, asr r3 │ │ │ │ - eoreq ip, ip, ip, asr pc │ │ │ │ - eoreq r5, sp, r0, lsr r3 │ │ │ │ - eoreq ip, ip, ip, lsr #30 │ │ │ │ - strdeq pc, [sp], -r0 @ │ │ │ │ - eoreq r5, sp, r0, lsr #5 │ │ │ │ - eoreq ip, ip, r0, lsr #29 │ │ │ │ - eoreq lr, ip, ip, lsl #26 │ │ │ │ - ldrdeq lr, [ip], -r0 @ │ │ │ │ - eoreq r5, sp, r8, ror #3 │ │ │ │ - eoreq ip, ip, r8, ror #27 │ │ │ │ - strdeq pc, [sp], -r4 @ │ │ │ │ - eoreq r5, sp, r4, lsr #3 │ │ │ │ - eoreq ip, ip, r4, lsr #27 │ │ │ │ - @ instruction: 0x002e45b0 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq lr, ip, r0, lsl #8 │ │ │ │ - eoreq r5, sp, r8, lsl r1 │ │ │ │ - eoreq ip, ip, r8, lsl sp │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - ldrdeq r4, [sp], -ip @ │ │ │ │ - ldrdeq ip, [ip], -ip @ │ │ │ │ - eoreq sp, ip, r0, ror #25 │ │ │ │ - eoreq r4, sp, r4, lsr #31 │ │ │ │ - eoreq ip, ip, r4, lsr #23 │ │ │ │ - andeq r0, r0, r9, ror r1 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - mlaeq sp, ip, r0, pc @ │ │ │ │ - eoreq r4, sp, ip, asr #30 │ │ │ │ - andeq r0, r0, r7, ror r1 │ │ │ │ - eoreq ip, ip, ip, asr #22 │ │ │ │ - eoreq r4, lr, r4, lsl #8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130cbc │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - bne 130cbc │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 130e80 │ │ │ │ - b 130cbc │ │ │ │ - ldr r3, [pc, #-88] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-440] @ 130f9c │ │ │ │ + ldr r3, [pc, #-444] @ 130c3c │ │ │ │ + ldr r1, [pc, #-788] @ 130ae8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-444] @ 130fa0 │ │ │ │ + ldr r0, [pc, #-792] @ 130aec │ │ │ │ + ldr r2, [pc, #-732] @ 130b2c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ - ldr r3, [pc, #-128] @ 1310f8 │ │ │ │ - ldr r0, [pc, #-472] @ 130fa4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl a4764 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130d98 │ │ │ │ + bl 502d0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 130d60 │ │ │ │ + ldr r3, [pc, #-516] @ 130c3c │ │ │ │ + ldr r0, [pc, #-852] @ 130af0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr r1, [pc, #-864] @ 130af4 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-484] @ 130fa8 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-488] @ 130fac │ │ │ │ - mov r2, #404 @ 0x194 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [pc, #-872] @ 130af8 │ │ │ │ + ldr r2, [pc, #-824] @ 130b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130bb4 │ │ │ │ - mov r0, r8 │ │ │ │ + b 130e14 │ │ │ │ + mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130be0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ + b 130dbc │ │ │ │ + ldr r3, [pc, #-584] @ 130c3c │ │ │ │ + ldr r1, [pc, #-908] @ 130afc │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-912] @ 130b00 │ │ │ │ + ldr r2, [pc, #-872] @ 130b2c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be24 │ │ │ │ mov r0, r5 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-284] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-568] @ 130fb0 │ │ │ │ + ldr r3, [pc, #-648] @ 130c34 │ │ │ │ + ldr r1, [pc, #-956] @ 130b04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-260] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-588] @ 130fb4 │ │ │ │ + ldr r3, [pc, #-664] @ 130c3c │ │ │ │ + ldr r1, [pc, #-976] @ 130b08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-592] @ 130fb8 │ │ │ │ - ldr r2, [pc, #-592] @ 130fbc │ │ │ │ + ldr r0, [pc, #-980] @ 130b0c │ │ │ │ + ldr r2, [pc, #-952] @ 130b2c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 1307b0 │ │ │ │ - ldr r3, [pc, #-320] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-636] @ 130fc0 │ │ │ │ + ldr r3, [pc, #-704] @ 130c3c │ │ │ │ + ldr r1, [pc, #-1008] @ 130b10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-640] @ 130fc4 │ │ │ │ + ldr r0, [pc, #-1012] @ 130b14 │ │ │ │ + ldr r2, [pc, #-992] @ 130b2c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 130a10 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1307e0 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 131914 │ │ │ │ mov r0, r5 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 12afc0 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r9, r0 │ │ │ │ - beq 1312a0 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 131928 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 1318ec │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - cmp r9, r2 │ │ │ │ - beq 1318a8 │ │ │ │ - ldr r4, [r9, #12] │ │ │ │ - tst r4, #1 │ │ │ │ - bne 131988 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r5, [r2] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 131938 │ │ │ │ + bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl aaa68 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fc88 │ │ │ │ - cmp r4, #0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov r5, r0 │ │ │ │ - beq 135fe0 │ │ │ │ - ldr r2, [r4] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131328 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r4] │ │ │ │ - bne 131328 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #-760] @ 130c3c │ │ │ │ + ldr r1, [pc, #-1056] @ 130b18 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1060] @ 130b1c │ │ │ │ + ldr r2, [pc, #-1048] @ 130b2c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 130e14 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 1319b8 │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 1318a8 │ │ │ │ - ldr r4, [r9, #16] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 136004 │ │ │ │ - ldr r2, [r4] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r2, r2, #1 │ │ │ │ - strne r2, [r4] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - cmp r4, r2 │ │ │ │ - beq 1319e8 │ │ │ │ - ldr r5, [r9, #12] │ │ │ │ - cmp r5, #22 │ │ │ │ - bne 131850 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ - tst r6, #1 │ │ │ │ - bne 13183c │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1317e4 │ │ │ │ - ldr r8, [r2, #332] @ 0x14c │ │ │ │ - cmp r8, #1 │ │ │ │ - beq 13178c │ │ │ │ - tst r8, #1 │ │ │ │ - bne 131710 │ │ │ │ - ldr fp, [r2, #312] @ 0x138 │ │ │ │ - cmp fp, #1 │ │ │ │ - beq 1316b0 │ │ │ │ - tst fp, #1 │ │ │ │ - bne 13169c │ │ │ │ - mov r0, #0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 4fbb0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - subs r5, r0, #0 │ │ │ │ - beq 13164c │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r8, r0 │ │ │ │ + b 130d44 │ │ │ │ mov r0, r5 │ │ │ │ - bl 50270 │ │ │ │ - cmp r8, #0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov r1, r0 │ │ │ │ - beq 135f98 │ │ │ │ - ldr r2, [r8] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131410 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r8] │ │ │ │ - beq 13199c │ │ │ │ - cmp r1, #0 │ │ │ │ - blt 1315e8 │ │ │ │ - mov r0, fp │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl aaa68 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 50270 │ │ │ │ - cmp r8, #0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov fp, r0 │ │ │ │ - beq 135f74 │ │ │ │ - ldr r2, [r8] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131460 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r8] │ │ │ │ - beq 131638 │ │ │ │ - cmp fp, #0 │ │ │ │ - blt 1315a0 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fc88 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r8, r0 │ │ │ │ - beq 1314b4 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - bne 1314b4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq 135f2c │ │ │ │ - ldr r2, [r6] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1314e8 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r6] │ │ │ │ - bne 1314e8 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + bl a4704 │ │ │ │ + b 130cc8 │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r8, #0 │ │ │ │ - blt 131568 │ │ │ │ - and r8, r8, #255 @ 0xff │ │ │ │ - cmp r8, #0 │ │ │ │ - ldreq r5, [r9, #12] │ │ │ │ - beq 131850 │ │ │ │ - ldr r3, [r9] │ │ │ │ + b 130ce4 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131524 │ │ │ │ + beq 130f94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r9] │ │ │ │ - bne 131524 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + str r3, [r8] │ │ │ │ + beq 131070 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 12afc0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 130fbc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 13107c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 131094 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ ldr r3, [r4] │ │ │ │ + beq 131018 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131548 │ │ │ │ + ldr r5, [r4, #12] │ │ │ │ + beq 130ff0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 131548 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + beq 131088 │ │ │ │ + cmp r5, #14 │ │ │ │ + bne 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135f50 │ │ │ │ + beq 135ef8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - ldr r3, [pc, #-1144] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1452] @ 130fc8 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 130ff8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + bne 130ff8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130ff8 │ │ │ │ + ldr r3, [pc, #-1032] @ 130c3c │ │ │ │ + ldr r0, [pc, #-1320] @ 130b20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1456] @ 130fcc │ │ │ │ - ldr r2, [pc, #-1432] @ 130fe8 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #-1332] @ 130b24 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #-1336] @ 130b28 │ │ │ │ + ldr r2, [pc, #-1336] @ 130b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ + bl d8818 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-1200] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1500] @ 130fd0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130f94 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130fbc │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130ff0 │ │ │ │ + ldr r3, [pc, #-1120] @ 130c3c │ │ │ │ + ldr r1, [pc, #-1392] @ 130b30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1504] @ 130fd4 │ │ │ │ + ldr r0, [pc, #-1396] @ 130b34 │ │ │ │ + ldr r2, [pc, #-1396] @ 130b38 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1492] @ 130fe8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-1272] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1564] @ 130fd8 │ │ │ │ + ldr r3, [pc, #-1160] @ 130c3c │ │ │ │ + ldr r1, [pc, #-1420] @ 130b3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1568] @ 130fdc │ │ │ │ + ldr r0, [pc, #-1424] @ 130b40 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1564] @ 130fe8 │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130c90 │ │ │ │ mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1308d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 131460 │ │ │ │ - ldr r3, [pc, #-1372] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1656] @ 130fe0 │ │ │ │ + b 130900 │ │ │ │ + ldr r3, [pc, #-1252] @ 130c3c │ │ │ │ + ldr r2, [pc, #-1504] @ 130b44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1660] @ 130fe4 │ │ │ │ + ldr r1, [pc, #-1508] @ 130b48 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1664] @ 130fe8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #-1516] @ 130b4c │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-1520] @ 130b50 │ │ │ │ + ldr r3, [pc, #-1520] @ 130b54 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ + bl f47c4 │ │ │ │ + b 12ccfc │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131174 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 1313b4 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131190 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 1313c0 │ │ │ │ + sub r3, fp, #14 │ │ │ │ + bics r3, r3, #2 │ │ │ │ + bne 1311d8 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1311b8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1313cc │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1357cc │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 50138 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + blt 13133c │ │ │ │ + and r3, r3, #255 @ 0xff │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 1312cc │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1312c0 │ │ │ │ + ldr r3, [pc, #-1468] @ 130c4c │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 13122c │ │ │ │ + ldr r3, [pc, #-1736] @ 130b58 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 131374 │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + ands r5, r4, #1 │ │ │ │ + bne 13127c │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131254 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1312ac │ │ │ │ + cmp r4, #24 │ │ │ │ + beq 12e8c8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135ff4 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1312a0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1312ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ + b 13125c │ │ │ │ mov r0, r8 │ │ │ │ - bl a4764 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 131254 │ │ │ │ + b 1312a0 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl a4704 │ │ │ │ + b 131200 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1312e8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1313a8 │ │ │ │ + cmp fp, #46 @ 0x2e │ │ │ │ + beq 131304 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 1313b0 │ │ │ │ - ldr r3, [pc, #-1472] @ 1310f8 │ │ │ │ - ldr r2, [pc, #-1744] @ 130fec │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 131330 │ │ │ │ + cmp fp, #18 │ │ │ │ + bne 12e8c8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135fd0 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 12e8c8 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12e8c8 │ │ │ │ + ldr r3, [pc, #-1800] @ 130c3c │ │ │ │ + ldr r1, [pc, #-2028] @ 130b5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1748] @ 130ff0 │ │ │ │ + ldr r0, [pc, #-2032] @ 130b60 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1736] @ 131008 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1764] @ 130ff4 │ │ │ │ - ldr r3, [pc, #-1764] @ 130ff8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ - bl a4764 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #-1856] @ 130c3c │ │ │ │ + ldr r0, [pc, #-2076] @ 130b64 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #-2088] @ 130b68 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #-2092] @ 130b6c │ │ │ │ + mov r2, #320 @ 0x140 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl d8818 │ │ │ │ b 12be24 │ │ │ │ mov r0, r8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1312e8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131174 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131190 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1311b8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 131158 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 13139c │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ + beq 134678 │ │ │ │ + ldr r1, [r2, #28] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 131118 │ │ │ │ + tst r0, #1 │ │ │ │ + beq 12f78c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 1308b4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ldrne r0, [r5, #12] │ │ │ │ + bne 12f798 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-1676] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-1884] @ 130ffc │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #-2088] @ 130c34 │ │ │ │ + ldr r1, [pc, #-2288] @ 130b70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1652] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1904] @ 131000 │ │ │ │ + ldr r3, [pc, #-2104] @ 130c3c │ │ │ │ + ldr r1, [pc, #-2308] @ 130b74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1908] @ 131004 │ │ │ │ - ldr r2, [pc, #-1908] @ 131008 │ │ │ │ + ldr r0, [pc, #-2312] @ 130b78 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #336 @ 0x150 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-1692] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1932] @ 13100c │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1912] @ 131028 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #4] │ │ │ │ + ldr r3, [pc, #-2144] @ 130c3c │ │ │ │ + ldr r2, [pc, #-2340] @ 130b7c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #-2344] @ 130b80 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #-2352] @ 130b84 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1952] @ 131010 │ │ │ │ - ldr r3, [pc, #-1952] @ 131014 │ │ │ │ - ldr r0, [pc, #-1952] @ 131018 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #-2356] @ 130b88 │ │ │ │ + ldr r3, [pc, #-2356] @ 130b8c │ │ │ │ add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ + b 12ccfc │ │ │ │ mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-1852] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-2028] @ 13101c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1828] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2048] @ 131020 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2052] @ 131024 │ │ │ │ - ldr r2, [pc, #-2052] @ 131028 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl a4704 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e048 │ │ │ │ + mov r0, r1 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12fccc │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 12dec0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 13137c │ │ │ │ - ldr r2, [r9] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13186c │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r9] │ │ │ │ - beq 131a6c │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ - beq 131b8c │ │ │ │ - ldr r3, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 131588 │ │ │ │ + ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12de1c │ │ │ │ + beq 131524 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 12de1c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12de1c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130828 │ │ │ │ - ldr r3, [r9] │ │ │ │ + str r3, [r5] │ │ │ │ + beq 131640 │ │ │ │ + ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1318cc │ │ │ │ + beq 131540 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r9] │ │ │ │ - bne 1318cc │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + str r3, [r6] │ │ │ │ + beq 131594 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 13155c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 13157c │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135fbc │ │ │ │ + beq 135a78 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - ldr r3, [pc, #-2044] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2252] @ 13102c │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 13155c │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 131508 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131540 │ │ │ │ + ldr r3, [pc, #-2412] @ 130c3c │ │ │ │ + ldr r2, [pc, #-2588] @ 130b90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2256] @ 131030 │ │ │ │ - ldr r2, [pc, #-2256] @ 131034 │ │ │ │ + ldr r1, [pc, #-2592] @ 130b94 │ │ │ │ ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #-2580] @ 130bac │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-2608] @ 130b98 │ │ │ │ + ldr r3, [pc, #-2608] @ 130b9c │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + bl f47c4 │ │ │ │ + b 12ccfc │ │ │ │ mov r0, fp │ │ │ │ - str r3, [sp, #12] │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 131270 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 1312a0 │ │ │ │ - mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-2184] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-2332] @ 131038 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #-2516] @ 130c34 │ │ │ │ + ldr r1, [pc, #-2668] @ 130ba0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2160] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2352] @ 13103c │ │ │ │ + ldr r3, [pc, #-2532] @ 130c3c │ │ │ │ + ldr r1, [pc, #-2688] @ 130ba4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2356] @ 131040 │ │ │ │ + ldr r0, [pc, #-2692] @ 130ba8 │ │ │ │ + ldr r2, [pc, #-2692] @ 130bac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #384 @ 0x180 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 1312c0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - b 131410 │ │ │ │ - ldr r3, [pc, #-2248] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2432] @ 131044 │ │ │ │ + b 131524 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #-2624] @ 130c34 │ │ │ │ + ldr r1, [pc, #-2760] @ 130bb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2436] @ 131048 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-2640] @ 130c3c │ │ │ │ + ldr r1, [pc, #-2780] @ 130bb4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-2784] @ 130bb8 │ │ │ │ + ldr r2, [pc, #-2784] @ 130bbc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #384 @ 0x180 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [r9] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131a0c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r9] │ │ │ │ - bne 131a0c │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12d6d8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr r3, [r2] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131a34 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r2] │ │ │ │ - bne 131a34 │ │ │ │ - mov r0, r2 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #-2544] @ 13104c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fea4 │ │ │ │ - ldr r3, [pc, #-2388] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2560] @ 131050 │ │ │ │ + b 12e7fc │ │ │ │ + ldr r3, [pc, #-2704] @ 130c3c │ │ │ │ + ldr r1, [pc, #-2832] @ 130bc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2564] @ 131054 │ │ │ │ + ldr r0, [pc, #-2836] @ 130bc4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #388 @ 0x184 │ │ │ │ + mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + b 12d8a0 │ │ │ │ + ldr r0, [pc, #-2860] @ 130bc8 │ │ │ │ + mov r1, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl b029c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131734 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r3] │ │ │ │ + bne 131734 │ │ │ │ + mov r4, #2 │ │ │ │ + mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 13186c │ │ │ │ - ldr r3, [pc, #-2448] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2612] @ 131058 │ │ │ │ + cmp r4, #2 │ │ │ │ + bne 12c528 │ │ │ │ + ldr r3, [pc, #-2816] @ 130c3c │ │ │ │ + ldr r1, [pc, #-2932] @ 130bcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2616] @ 13105c │ │ │ │ + ldr r0, [pc, #-2936] @ 130bd0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ add r0, pc, r0 │ │ │ │ + mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ + b 12d8a0 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12c53c │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12c4e4 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + bl a4704 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + b 12c484 │ │ │ │ + ldr r3, [pc, #-2904] @ 130c3c │ │ │ │ + ldr r2, [pc, #-3012] @ 130bd4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #-3016] @ 130bd8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #247 @ 0xf7 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-3032] @ 130bdc │ │ │ │ + ldr r3, [pc, #-3032] @ 130be0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - b 1306e0 │ │ │ │ - ldr r3, [pc, #-2572] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2728] @ 131060 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2732] @ 131064 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 13072c │ │ │ │ - ldr r3, [pc, #-2676] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2824] @ 131068 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2828] @ 13106c │ │ │ │ - ldr r2, [pc, #-2828] @ 131070 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 131c14 │ │ │ │ - ldr r1, [r3, #28] │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 131c5c │ │ │ │ - tst r0, #1 │ │ │ │ - bne 131c08 │ │ │ │ - sub r5, r0, r1 │ │ │ │ - clz r5, r5 │ │ │ │ - lsr r5, r5, #5 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131be0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 131be0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135d10 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - bl aefd4 │ │ │ │ - mov r5, r0 │ │ │ │ - b 131bbc │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2908] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-2996] @ 131074 │ │ │ │ + ldr r3, [pc, #-3072] @ 130c34 │ │ │ │ + ldr r1, [pc, #-3156] @ 130be4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2884] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3016] @ 131078 │ │ │ │ + ldr r3, [pc, #-3088] @ 130c3c │ │ │ │ + ldr r1, [pc, #-3176] @ 130be8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3020] @ 13107c │ │ │ │ - ldr r2, [pc, #-3020] @ 131080 │ │ │ │ + ldr r0, [pc, #-3180] @ 130bec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #247 @ 0xf7 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-2924] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3048] @ 131080 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-3052] @ 131084 │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #-3064] @ 131088 │ │ │ │ - ldr r1, [pc, #-3064] @ 13108c │ │ │ │ - ldr r0, [pc, #-3064] @ 131090 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #-3128] @ 130c3c │ │ │ │ + ldr r1, [pc, #-3208] @ 130bf0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-3212] @ 130bf4 │ │ │ │ + ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + mov r2, #247 @ 0xf7 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8a0 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + b 12c4c0 │ │ │ │ + ldr r3, [pc, #-3192] @ 130c3c │ │ │ │ + ldr r1, [pc, #-3264] @ 130bf8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-3268] @ 130bfc │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-3200] @ 130c48 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-2996] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3100] @ 131094 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + b 12f8e8 │ │ │ │ + ldr r3, [pc, #-3316] @ 130c3c │ │ │ │ + ldr r1, [pc, #-3380] @ 130c00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3104] @ 131098 │ │ │ │ + ldr r0, [pc, #-3384] @ 130c04 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-3324] @ 130c48 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ bl a4764 │ │ │ │ b 12be24 │ │ │ │ mov r0, r2 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 130614 │ │ │ │ - ldr r3, [pc, #-3112] @ 1310f8 │ │ │ │ - ldr r2, [pc, #-3208] @ 13109c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12f834 │ │ │ │ + ldr r3, [pc, #-3432] @ 130c3c │ │ │ │ + ldr r2, [pc, #-3488] @ 130c08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3212] @ 1310a0 │ │ │ │ + ldr r1, [pc, #-3492] @ 130c0c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #380 @ 0x17c │ │ │ │ + ldr r3, [pc, #-3444] @ 130c48 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3228] @ 1310a4 │ │ │ │ - ldr r3, [pc, #-3228] @ 1310a8 │ │ │ │ + ldr r0, [pc, #-3508] @ 130c10 │ │ │ │ + ldr r3, [pc, #-3508] @ 130c14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -233418,58 +233195,58 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ b 12be24 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1305f8 │ │ │ │ + bne 12f818 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-3348] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-3380] @ 1310ac │ │ │ │ + ldr r3, [pc, #-3628] @ 130c34 │ │ │ │ + ldr r1, [pc, #-3660] @ 130c18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3324] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3400] @ 1310b0 │ │ │ │ + ldr r3, [pc, #-3644] @ 130c3c │ │ │ │ + ldr r1, [pc, #-3680] @ 130c1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3404] @ 1310b4 │ │ │ │ + ldr r0, [pc, #-3684] @ 130c20 │ │ │ │ + ldr r2, [pc, #-3648] @ 130c48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-3364] @ 1310f8 │ │ │ │ - ldr r2, [pc, #-3432] @ 1310b8 │ │ │ │ + ldr r3, [pc, #-3684] @ 130c3c │ │ │ │ + ldr r2, [pc, #-3712] @ 130c24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3436] @ 1310bc │ │ │ │ + ldr r1, [pc, #-3716] @ 130c28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #380 @ 0x17c │ │ │ │ + ldr r3, [pc, #-3696] @ 130c48 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3452] @ 1310c0 │ │ │ │ - ldr r3, [pc, #-3452] @ 1310c4 │ │ │ │ + ldr r0, [pc, #-3732] @ 130c2c │ │ │ │ + ldr r3, [pc, #-3732] @ 130c30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -233488,2045 +233265,2333 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-3556] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-3556] @ 1310cc │ │ │ │ + ldr r3, [pc, #-3836] @ 130c34 │ │ │ │ + ldr r1, [pc, #-3836] @ 130c38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3532] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3576] @ 1310d0 │ │ │ │ + ldr r3, [pc, #-3852] @ 130c3c │ │ │ │ + ldr r1, [pc, #-3852] @ 130c40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3580] @ 1310d4 │ │ │ │ + ldr r0, [pc, #-3856] @ 130c44 │ │ │ │ + ldr r2, [pc, #-3856] @ 130c48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 132054 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131f0c │ │ │ │ + beq 131b84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1320ac │ │ │ │ + beq 131d2c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131f28 │ │ │ │ + beq 131ba0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 132060 │ │ │ │ + beq 131d38 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 131bf0 │ │ │ │ + cmp fp, #14 │ │ │ │ + bne 131bf8 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131bd0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 131d44 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 13597c │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 131ff8 │ │ │ │ - and r0, r0, #255 @ 0xff │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #-3700] @ 1310d8 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + blt 131cc0 │ │ │ │ + and r3, r3, #255 @ 0xff │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 12e8a4 │ │ │ │ + ldr r3, [pc, #-4048] @ 130c4c │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 131f70 │ │ │ │ - ldr r3, [pc, #-3720] @ 1310dc │ │ │ │ + beq 131c40 │ │ │ │ + ldr r3, [pc, #3560] @ 132a1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 132020 │ │ │ │ + bne 131d50 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 131fc0 │ │ │ │ + bne 131c90 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131f98 │ │ │ │ + beq 131c68 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 131fe4 │ │ │ │ - cmp r4, #72 @ 0x48 │ │ │ │ - bne 12de1c │ │ │ │ + beq 131ce8 │ │ │ │ + cmp r4, #14 │ │ │ │ + bne 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135d34 │ │ │ │ + beq 1359a0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130cbc │ │ │ │ + beq 131cb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 130cbc │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 131f98 │ │ │ │ - b 130cbc │ │ │ │ - ldr r3, [pc, #-3848] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3876] @ 1310e0 │ │ │ │ + beq 131ce8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + b 12e8c8 │ │ │ │ + ldr r3, [pc, #3984] @ 132c58 │ │ │ │ + ldr r1, [pc, #3412] @ 132a20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3880] @ 1310e4 │ │ │ │ + ldr r0, [pc, #3408] @ 132a24 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ - ldr r3, [pc, #-3888] @ 1310f8 │ │ │ │ - ldr r0, [pc, #-3908] @ 1310e8 │ │ │ │ + b 12feb0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 131c68 │ │ │ │ + b 131cb4 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 131b68 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + tst r9, #1 │ │ │ │ + beq 12f7f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12f7f8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131b84 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131ba0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131bd0 │ │ │ │ + ldr r3, [pc, #3840] @ 132c58 │ │ │ │ + ldr r0, [pc, #3276] @ 132a28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-3920] @ 1310ec │ │ │ │ + ldr r1, [pc, #3264] @ 132a2c │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-3924] @ 1310f0 │ │ │ │ - ldr r2, [pc, #-3924] @ 1310f4 │ │ │ │ + ldr r0, [pc, #3260] @ 132a30 │ │ │ │ + mov r2, #352 @ 0x160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 131ef0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 131f28 │ │ │ │ - ldr r3, [pc, #-3964] @ 1310f8 │ │ │ │ - ldr r2, [pc, #-3964] @ 1310fc │ │ │ │ + ldr r3, [pc, #3788] @ 132c58 │ │ │ │ + ldr r2, [pc, #3236] @ 132a34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3968] @ 131100 │ │ │ │ + ldr r1, [pc, #3232] @ 132a38 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-3976] @ 131104 │ │ │ │ + mov r3, #348 @ 0x15c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3980] @ 131108 │ │ │ │ - ldr r3, [pc, #-3980] @ 13110c │ │ │ │ + ldr r0, [pc, #3216] @ 132a3c │ │ │ │ + ldr r3, [pc, #3216] @ 132a40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 131f0c │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1320dc │ │ │ │ - sub r3, r3, #1 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 1320dc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + bne 131f54 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132100 │ │ │ │ + beq 131dec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 132100 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + beq 131f48 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 132130 │ │ │ │ + beq 131e14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 132130 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + beq 131f60 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 132220 │ │ │ │ + blt 131f6c │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 130dc8 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + beq 131e64 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131e44 │ │ │ │ + sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 130dd4 │ │ │ │ - cmp fp, #46 @ 0x2e │ │ │ │ - bne 12de1c │ │ │ │ + str r3, [r5] │ │ │ │ + beq 131f94 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135d58 │ │ │ │ + beq 1357f0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 1320b8 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1322b0 │ │ │ │ - ldr r1, [r2, #116] @ 0x74 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 13206c │ │ │ │ - tst r0, #1 │ │ │ │ - beq 1305cc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 131ee4 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - tst r9, #1 │ │ │ │ - beq 1305d8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 1305d8 │ │ │ │ - ldr r3, [pc, #4012] @ 133194 │ │ │ │ - ldr r2, [pc, #4012] @ 133198 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #4008] @ 13319c │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #4000] @ 1331a0 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #3996] @ 1331a4 │ │ │ │ - ldr r3, [pc, #3996] @ 1331a8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r3, [pc, #3948] @ 133194 │ │ │ │ - ldr r1, [pc, #3968] @ 1331ac │ │ │ │ + mov r0, r5 │ │ │ │ + bl 12afc0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 131e8c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 131fa0 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 131f14 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + ldr r3, [r4] │ │ │ │ + beq 131ef0 │ │ │ │ + ldr r5, [r4, #12] │ │ │ │ + cmp r5, #100 @ 0x64 │ │ │ │ + beq 131ef0 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131ec8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 131f3c │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ + bne 12e8c8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135958 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131ed0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + bne 131ed0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131ed0 │ │ │ │ + ldr r3, [pc, #3388] @ 132c58 │ │ │ │ + ldr r1, [pc, #2852] @ 132a44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3964] @ 1331b0 │ │ │ │ + ldr r0, [pc, #2848] @ 132a48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ + mov r2, #344 @ 0x158 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ b 12be24 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131ec8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131dec │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ + b 131dd0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #3900] @ 1331b4 │ │ │ │ - ldr r1, [pc, #3900] @ 1331b8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #3844] @ 133194 │ │ │ │ - ldr r1, [pc, #3880] @ 1331bc │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131e14 │ │ │ │ + ldr r3, [pc, #3300] @ 132c58 │ │ │ │ + ldr r1, [pc, #2772] @ 132a4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3876] @ 1331c0 │ │ │ │ - ldr r2, [pc, #3840] @ 1331a0 │ │ │ │ + ldr r0, [pc, #2768] @ 132a50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 13068c │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131e44 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131e8c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 131dc4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ldrne r0, [r5, #12] │ │ │ │ + bne 12f7d8 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #3804] @ 1331b4 │ │ │ │ - ldr r1, [pc, #3816] @ 1331c4 │ │ │ │ + ldr r3, [pc, #3088] @ 132c08 │ │ │ │ + ldr r1, [pc, #2648] @ 132a54 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3748] @ 133194 │ │ │ │ - ldr r1, [pc, #3796] @ 1331c8 │ │ │ │ + ldr r3, [pc, #3144] @ 132c58 │ │ │ │ + ldr r1, [pc, #2628] @ 132a58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3792] @ 1331cc │ │ │ │ - ldr r2, [pc, #3792] @ 1331d0 │ │ │ │ + ldr r0, [pc, #2624] @ 132a5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #348 @ 0x15c │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #3708] @ 133194 │ │ │ │ - ldr r1, [pc, #3768] @ 1331d4 │ │ │ │ + ldr r3, [pc, #3104] @ 132c58 │ │ │ │ + ldr r2, [pc, #2596] @ 132a60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3764] @ 1331d8 │ │ │ │ + ldr r1, [pc, #2592] @ 132a64 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #3760] @ 1331dc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #340 @ 0x154 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #2576] @ 132a68 │ │ │ │ + ldr r3, [pc, #2576] @ 132a6c │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl f47c4 │ │ │ │ b 12ccfc │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 12fe98 │ │ │ │ - ldr r3, [pc, #3648] @ 133194 │ │ │ │ - ldr r1, [pc, #3720] @ 1331e0 │ │ │ │ + b 12f958 │ │ │ │ + ldr r3, [pc, #3020] @ 132c58 │ │ │ │ + ldr r1, [pc, #2528] @ 132a70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3716] @ 1331e4 │ │ │ │ + ldr r0, [pc, #2524] @ 132a74 │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ + ldr r2, [pc, #2520] @ 132a78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12fed8 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + b 12f934 │ │ │ │ + ldr r3, [pc, #2916] @ 132c58 │ │ │ │ + ldr r1, [pc, #2436] @ 132a7c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #2432] @ 132a80 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #2416] @ 132a78 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12ccfc │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12f988 │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 134984 │ │ │ │ + ldr r1, [r2, #52] @ 0x34 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 133d14 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + tst r0, #1 │ │ │ │ + bne 133cac │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 133bec │ │ │ │ + ldr r1, [r2, #116] @ 0x74 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 133bac │ │ │ │ + cmp r1, r0 │ │ │ │ + movne r9, r0 │ │ │ │ + beq 1328c0 │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 132858 │ │ │ │ + ldr r4, [r2, #156] @ 0x9c │ │ │ │ + cmp r4, #1 │ │ │ │ + beq 1327f0 │ │ │ │ + tst r4, #1 │ │ │ │ + bne 132764 │ │ │ │ + ldr r2, [r2, #324] @ 0x144 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 1326f4 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + tst r2, #1 │ │ │ │ + bne 1326e0 │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl 4fbb0 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + beq 132680 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl aaa68 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 50270 │ │ │ │ + cmp r4, #0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r2, r0 │ │ │ │ + beq 135760 │ │ │ │ + ldr r1, [r4] │ │ │ │ + cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132224 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [r4] │ │ │ │ + bne 132224 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt 133660 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 50270 │ │ │ │ + cmp r4, #0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r1, r0 │ │ │ │ + beq 135568 │ │ │ │ + ldr r2, [r4] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132274 │ │ │ │ + sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 132548 │ │ │ │ + str r2, [r4] │ │ │ │ + beq 1336c0 │ │ │ │ + cmp r1, #0 │ │ │ │ + blt 1336ec │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 4fc88 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r1] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 1322c0 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r1] │ │ │ │ + beq 1336dc │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 13558c │ │ │ │ + ldr r2, [r9] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1322e4 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r9] │ │ │ │ + beq 133744 │ │ │ │ + cmp r4, #0 │ │ │ │ + blt 1329d4 │ │ │ │ + and r4, r4, #255 @ 0xff │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1323fc │ │ │ │ + ldr r2, [r6] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132314 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r6] │ │ │ │ + beq 133758 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 50138 │ │ │ │ ldr r2, [r8] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1323c0 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 132344 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 132534 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - cmp r2, r1 │ │ │ │ - beq 132568 │ │ │ │ - ldr r3, [r3] │ │ │ │ + beq 1329fc │ │ │ │ + cmp r4, #0 │ │ │ │ + blt 133560 │ │ │ │ + and r4, r4, #255 @ 0xff │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 132c70 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132374 │ │ │ │ + sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1324b8 │ │ │ │ - ldr r1, [r3, #336] @ 0x150 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 132a10 │ │ │ │ + add r3, sl, #4096 @ 0x1000 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r5, [r3, #4092] @ 0xffc │ │ │ │ + bl aaa68 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fc88 │ │ │ │ + cmp r4, #0 │ │ │ │ + mov r5, r0 │ │ │ │ + beq 1355d4 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1323bc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 1323f0 │ │ │ │ + cmp r5, #0 │ │ │ │ + blt 133598 │ │ │ │ + and r5, r5, #255 @ 0xff │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 12e8c8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135784 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1323bc │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 133600 │ │ │ │ + ldr r1, [r2, #212] @ 0xd4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 132450 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + beq 1335c0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 132444 │ │ │ │ - sub r4, r0, r1 │ │ │ │ + bne 12e82c │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 12e840 │ │ │ │ + ldr r2, [r6] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132454 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r6] │ │ │ │ + bne 132454 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r8] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132480 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r8] │ │ │ │ + bne 132480 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1337ec │ │ │ │ + ldr r1, [r2, #312] @ 0x138 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 132640 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + tst r0, #1 │ │ │ │ + bne 1325d0 │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 132574 │ │ │ │ + ldr r1, [r2, #140] @ 0x8c │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 132524 │ │ │ │ + sub r4, r1, r0 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13241c │ │ │ │ + beq 1324e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13255c │ │ │ │ + bne 1324e8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 132498 │ │ │ │ - ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ + beq 131324 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 131330 │ │ │ │ + cmp fp, #32 │ │ │ │ + bne 12e8c8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135c5c │ │ │ │ + beq 135544 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - bl aefd4 │ │ │ │ - mov r4, r0 │ │ │ │ - b 132400 │ │ │ │ - ldr r3, [pc, #3388] @ 133194 │ │ │ │ - ldr r1, [pc, #3468] @ 1331e8 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #3464] @ 1331ec │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #3456] @ 1331f0 │ │ │ │ - ldr r0, [pc, #3456] @ 1331f4 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #3452] @ 1331f8 │ │ │ │ + ldr r3, [pc, #1836] @ 132c58 │ │ │ │ + ldr r2, [pc, #1364] @ 132a84 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r2, [pc, #1352] @ 132a88 │ │ │ │ + ldr r3, [pc, #1352] @ 132a8c │ │ │ │ + ldr r0, [pc, #1352] @ 132a90 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [pc, #1348] @ 132a94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ b 12be24 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1325c4 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1325a4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 1325a4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135c80 │ │ │ │ + beq 135520 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 132580 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 132574 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 13383c │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #3308] @ 1331b4 │ │ │ │ - ldr r1, [pc, #3376] @ 1331fc │ │ │ │ + ldr r3, [pc, #1536] @ 132c08 │ │ │ │ + ldr r1, [pc, #1164] @ 132a98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3252] @ 133194 │ │ │ │ - ldr r1, [pc, #3356] @ 133200 │ │ │ │ + ldr r3, [pc, #1592] @ 132c58 │ │ │ │ + ldr r1, [pc, #1144] @ 132a9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3352] @ 133204 │ │ │ │ - ldr r2, [pc, #3320] @ 1331e8 │ │ │ │ + ldr r0, [pc, #1140] @ 132aa0 │ │ │ │ + ldr r2, [pc, #1108] @ 132a84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #3212] @ 133194 │ │ │ │ - ldr r0, [pc, #3324] @ 133208 │ │ │ │ + ldr r3, [pc, #1552] @ 132c58 │ │ │ │ + ldr r2, [pc, #1484] @ 132c18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r1, [r3] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r3, [pc, #1092] @ 132aa4 │ │ │ │ + ldr r2, [pc, #1092] @ 132aa8 │ │ │ │ + ldr r1, [pc, #1092] @ 132aac │ │ │ │ + ldr r0, [pc, #1092] @ 132ab0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + b 132560 │ │ │ │ + ldr r3, [pc, #1488] @ 132c58 │ │ │ │ + ldr r1, [pc, #1064] @ 132ab4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1060] @ 132ab8 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #3312] @ 13320c │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #3308] @ 133210 │ │ │ │ - mov r2, #364 @ 0x16c │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 1323c0 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ - str r3, [sp, #12] │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 1323a4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13241c │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13258c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 13258c │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #3200] @ 133214 │ │ │ │ - ldr r1, [pc, #3200] @ 133218 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #3048] @ 133194 │ │ │ │ - ldr r1, [pc, #3180] @ 13321c │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 1321a8 │ │ │ │ + ldr r3, [pc, #1372] @ 132c58 │ │ │ │ + ldr r2, [pc, #956] @ 132abc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3176] @ 133220 │ │ │ │ - ldr r2, [pc, #3176] @ 133224 │ │ │ │ + ldr r1, [pc, #952] @ 132ac0 │ │ │ │ ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #380 @ 0x17c │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #936] @ 132ac4 │ │ │ │ + ldr r3, [pc, #936] @ 132ac8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ b 12be24 │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1325f0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 13264c │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 13501c │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ff48 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - bne 12ff48 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ff48 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 12ff40 │ │ │ │ - b 1325f0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12feec │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 13218c │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2840] @ 1331b4 │ │ │ │ - ldr r1, [pc, #2952] @ 133228 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #1104] @ 132c08 │ │ │ │ + ldr r1, [pc, #784] @ 132acc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2784] @ 133194 │ │ │ │ - ldr r1, [pc, #2932] @ 13322c │ │ │ │ + ldr r3, [pc, #1160] @ 132c58 │ │ │ │ + ldr r1, [pc, #764] @ 132ad0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2928] @ 133230 │ │ │ │ + ldr r0, [pc, #760] @ 132ad4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #304 @ 0x130 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ + ldr r3, [pc, #1120] @ 132c58 │ │ │ │ + ldr r2, [pc, #732] @ 132ad8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #728] @ 132adc │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #380 @ 0x17c │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #712] @ 132ae0 │ │ │ │ + ldr r3, [pc, #712] @ 132ae4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ff84 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ffa0 │ │ │ │ - ldr r3, [pc, #2720] @ 133194 │ │ │ │ - ldr r0, [pc, #2876] @ 133234 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #896] @ 132c08 │ │ │ │ + ldr r1, [pc, #604] @ 132ae8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #952] @ 132c58 │ │ │ │ + ldr r1, [pc, #584] @ 132aec │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #580] @ 132af0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2864] @ 133238 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #2860] @ 13323c │ │ │ │ - ldr r2, [pc, #2860] @ 133240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ + bl b6f00 │ │ │ │ b 12be24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 13306c │ │ │ │ + bne 1337d4 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1328e8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 13376c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132748 │ │ │ │ + beq 132904 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 133060 │ │ │ │ + beq 1337e0 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 133778 │ │ │ │ + and r0, r0, #255 @ 0xff │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 12e8a4 │ │ │ │ + ldr r3, [pc, #788] @ 132c3c │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 13294c │ │ │ │ + ldr r3, [pc, #220] @ 132a1c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 1337a0 │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + ands r5, r4, #1 │ │ │ │ + bne 13299c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 132770 │ │ │ │ + beq 132974 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 133078 │ │ │ │ - cmp r4, #0 │ │ │ │ - blt 1328a4 │ │ │ │ - and r4, r4, #255 @ 0xff │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 1327c0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1327a0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1328cc │ │ │ │ + beq 1329c0 │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ + bne 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134fd4 │ │ │ │ + beq 1355b0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 12afc0 │ │ │ │ - ldr r3, [r5] │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 1327e8 │ │ │ │ + beq 131cb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1328d8 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 131cb4 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 132974 │ │ │ │ + b 131cb4 │ │ │ │ + ldr r3, [pc, #636] @ 132c58 │ │ │ │ + ldr r1, [pc, #276] @ 132af4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #272] @ 132af8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ + bl b6f00 │ │ │ │ + b 12ccfc │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 132344 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 132374 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + strdeq r5, [sp], -ip @ │ │ │ │ + strdeq ip, [ip], -ip @ │ │ │ │ + mlaeq ip, r8, r0, lr │ │ │ │ + eoreq r5, sp, ip, asr r3 │ │ │ │ + eoreq ip, ip, ip, asr pc │ │ │ │ + eoreq pc, sp, ip, ror #8 │ │ │ │ + eoreq r5, sp, ip, lsl r3 │ │ │ │ + eoreq ip, ip, ip, lsl pc │ │ │ │ + eoreq lr, ip, r0, ror lr │ │ │ │ + eoreq r5, sp, r8, lsr #3 │ │ │ │ + eoreq ip, ip, r8, lsr #27 │ │ │ │ + eoreq r5, sp, r0, asr r1 │ │ │ │ + eoreq ip, ip, r0, asr sp │ │ │ │ + mlaeq ip, ip, r3, lr │ │ │ │ + strheq r5, [sp], -r4 @ │ │ │ │ + @ instruction: 0x002cccb4 │ │ │ │ + eoreq pc, sp, r0, asr #3 │ │ │ │ + eoreq r5, sp, r0, ror r0 │ │ │ │ + eoreq ip, ip, r0, ror ip │ │ │ │ + eoreq pc, ip, ip, lsl lr @ │ │ │ │ + eoreq r5, sp, r4, lsr r0 │ │ │ │ + eoreq ip, ip, r4, lsr ip │ │ │ │ + andeq r0, r0, r3, ror #2 │ │ │ │ + eoreq r4, sp, ip, asr #31 │ │ │ │ + eoreq ip, ip, ip, asr #23 │ │ │ │ + andeq r0, r0, r1, lsr #3 │ │ │ │ + eoreq lr, sp, r8, asr #25 │ │ │ │ + eoreq pc, ip, r0, lsr #21 │ │ │ │ + eoreq ip, ip, ip, ror r7 │ │ │ │ + eoreq r4, sp, ip, ror fp │ │ │ │ + eoreq sp, ip, ip, lsl #27 │ │ │ │ + eoreq r4, sp, r0, lsr #21 │ │ │ │ + eoreq ip, ip, r0, lsr #13 │ │ │ │ + eoreq pc, ip, ip, lsr r4 @ │ │ │ │ + eoreq lr, sp, ip, lsr #23 │ │ │ │ + eoreq r4, sp, r0, ror #20 │ │ │ │ + eoreq ip, ip, r0, ror #12 │ │ │ │ + eoreq r4, sp, ip, lsr sl │ │ │ │ + eoreq ip, ip, r8, lsr r6 │ │ │ │ + strdeq lr, [sp], -ip @ │ │ │ │ + eoreq r4, sp, ip, lsr #19 │ │ │ │ + eoreq ip, ip, ip, lsr #11 │ │ │ │ + eoreq lr, ip, r8, lsl r4 │ │ │ │ + ldrdeq sp, [ip], -ip @ │ │ │ │ + strdeq r4, [sp], -r4 @ │ │ │ │ + strdeq ip, [ip], -r4 @ │ │ │ │ + eoreq lr, sp, r0, lsl #20 │ │ │ │ + @ instruction: 0x002d48b0 │ │ │ │ + @ instruction: 0x002cc4b0 │ │ │ │ + @ instruction: 0x002e3cbc │ │ │ │ + eoreq sp, ip, ip, lsl #22 │ │ │ │ + eoreq r4, sp, r4, lsr #16 │ │ │ │ + eoreq ip, ip, r4, lsr #8 │ │ │ │ + eoreq r4, sp, r8, ror #13 │ │ │ │ + eoreq ip, ip, r8, ror #5 │ │ │ │ + eoreq r4, sp, r4, asr #2 │ │ │ │ + eoreq fp, ip, r4, asr #26 │ │ │ │ + eoreq r4, sp, ip, lsl #2 │ │ │ │ + eoreq fp, ip, ip, lsl #26 │ │ │ │ + eoreq r4, sp, r4, asr #1 │ │ │ │ + eoreq fp, ip, r4, asr #25 │ │ │ │ + eoreq r4, sp, r0, rrx │ │ │ │ + eoreq fp, ip, r0, ror #24 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + eoreq lr, sp, r4, lsr r1 │ │ │ │ + eoreq r3, sp, r4, ror #31 │ │ │ │ + eoreq fp, ip, r4, ror #23 │ │ │ │ + @ instruction: 0x002ce9bc │ │ │ │ + eoreq sp, ip, r4, lsr r2 │ │ │ │ + eoreq r3, sp, r8, asr #30 │ │ │ │ + eoreq fp, ip, r8, asr #22 │ │ │ │ + andeq r0, r0, r7, lsl #3 │ │ │ │ + eoreq r3, sp, r8, lsl #30 │ │ │ │ + eoreq lr, sp, r4, asr r0 │ │ │ │ + mlaeq lr, r0, sl, r2 │ │ │ │ + eoreq fp, ip, r8, lsl #22 │ │ │ │ + eoreq sp, ip, r4, lsl #3 │ │ │ │ + mlaeq sp, r8, lr, r3 │ │ │ │ + mlaeq ip, r8, sl, fp │ │ │ │ + andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsl #19 │ │ │ │ + eoreq r3, sp, r8, asr sp │ │ │ │ + eoreq fp, ip, r8, asr r9 │ │ │ │ + eoreq r3, sp, r0, lsr sp │ │ │ │ + eoreq fp, ip, r0, lsr r9 │ │ │ │ + strdeq lr, [ip], -r8 @ │ │ │ │ + @ instruction: 0x002d3cbc │ │ │ │ + @ instruction: 0x002cb8bc │ │ │ │ + eoreq ip, ip, r4, lsl #30 │ │ │ │ + eoreq r3, sp, r8, lsl ip │ │ │ │ + eoreq fp, ip, r8, lsl r8 │ │ │ │ + andeq r0, r0, fp, lsl #3 │ │ │ │ + eoreq sp, ip, r0, asr #13 │ │ │ │ + eoreq sp, sp, r4, lsr #26 │ │ │ │ + ldrdeq r3, [sp], -r8 @ │ │ │ │ + ldrdeq fp, [ip], -r8 @ │ │ │ │ + mlaeq sp, r4, fp, r3 │ │ │ │ + mlaeq ip, r4, r7, fp │ │ │ │ + andeq r0, r0, pc, ror r1 │ │ │ │ + eoreq r3, sp, ip, asr fp │ │ │ │ + eoreq fp, ip, r8, asr r7 │ │ │ │ + eoreq r3, sp, r0, lsr #22 │ │ │ │ + eoreq fp, ip, r0, lsr #14 │ │ │ │ + andeq r0, r0, pc, lsl #3 │ │ │ │ + eoreq sp, sp, r0, lsr ip │ │ │ │ + eoreq r3, sp, r0, ror #21 │ │ │ │ + eoreq fp, ip, r0, ror #13 │ │ │ │ + eoreq sp, ip, ip, lsr #13 │ │ │ │ + eoreq ip, ip, ip, ror #26 │ │ │ │ + eoreq r3, sp, r0, lsl #21 │ │ │ │ + eoreq fp, ip, r0, lsl #13 │ │ │ │ + muleq r0, r2, r1 │ │ │ │ + eoreq r3, sp, ip, asr sl │ │ │ │ + eoreq fp, ip, r8, asr r6 │ │ │ │ + ldrdeq r3, [sp], -r0 @ │ │ │ │ + eoreq fp, ip, ip, asr #11 │ │ │ │ + eoreq r3, sp, r4, asr #18 │ │ │ │ + eoreq fp, ip, r4, asr #10 │ │ │ │ + eoreq ip, ip, r8, asr #12 │ │ │ │ + eoreq r3, sp, ip, lsl #18 │ │ │ │ + eoreq fp, ip, ip, lsl #10 │ │ │ │ + andeq r0, r0, r9, ror r1 │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + mlaeq ip, r0, fp, ip │ │ │ │ + eoreq r3, sp, r4, lsr #17 │ │ │ │ + eoreq fp, ip, r4, lsr #9 │ │ │ │ + muleq r0, lr, r1 │ │ │ │ + eoreq r3, sp, r4, lsl r7 │ │ │ │ + eoreq fp, ip, r4, lsl r3 │ │ │ │ + eoreq ip, ip, r8, lsl r4 │ │ │ │ + ldrdeq r3, [sp], -ip @ │ │ │ │ + ldrdeq fp, [ip], -ip @ │ │ │ │ + muleq r0, fp, r1 │ │ │ │ + eoreq r3, sp, ip, lsr #13 │ │ │ │ + eoreq fp, ip, ip, lsr #5 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + eoreq r3, sp, ip, ror #10 │ │ │ │ + eoreq fp, ip, ip, ror #2 │ │ │ │ + eoreq ip, ip, r0, ror r2 │ │ │ │ + eoreq r3, sp, r4, lsr r5 │ │ │ │ + eoreq fp, ip, r4, lsr r1 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + eoreq sp, sp, r4, asr #12 │ │ │ │ + strdeq r3, [sp], -r4 @ │ │ │ │ + andeq r0, r0, r7, ror r1 │ │ │ │ + strdeq fp, [ip], -r4 @ │ │ │ │ + eoreq r2, lr, ip, lsr #19 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 13354c │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 12afc0 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 132cac │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 133588 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 132870 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - ldr r3, [r4] │ │ │ │ - beq 13284c │ │ │ │ + beq 133524 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + cmp r4, r2 │ │ │ │ + beq 13343c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - cmp r5, #100 @ 0x64 │ │ │ │ - beq 13284c │ │ │ │ + tst r5, #1 │ │ │ │ + bne 133428 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r6, [r2] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 1333d8 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl aaa68 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fc88 │ │ │ │ + cmp r5, #0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r6, r0 │ │ │ │ + beq 135664 │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132d34 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + bne 132d34 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r6, #0 │ │ │ │ + blt 13338c │ │ │ │ + and r6, r6, #255 @ 0xff │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 13343c │ │ │ │ + ldr r5, [r4, #16] │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 135640 │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r2, r2, #1 │ │ │ │ + strne r2, [r5] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + cmp r5, r2 │ │ │ │ + beq 133308 │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ + cmp r6, #22 │ │ │ │ + bne 13325c │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + tst r8, #1 │ │ │ │ + bne 133248 │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1331f0 │ │ │ │ + ldr r9, [r2, #332] @ 0x14c │ │ │ │ + cmp r9, #1 │ │ │ │ + beq 133198 │ │ │ │ + tst r9, #1 │ │ │ │ + bne 13311c │ │ │ │ + ldr fp, [r2, #312] @ 0x138 │ │ │ │ + cmp fp, #1 │ │ │ │ + beq 1330bc │ │ │ │ + tst fp, #1 │ │ │ │ + bne 1330a8 │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 4fbb0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + subs r6, r0, #0 │ │ │ │ + beq 133058 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 50270 │ │ │ │ + cmp r9, #0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r1, r0 │ │ │ │ + beq 1356ac │ │ │ │ + ldr r2, [r9] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132e1c │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r9] │ │ │ │ + beq 1333bc │ │ │ │ + cmp r1, #0 │ │ │ │ + blt 132ff4 │ │ │ │ + mov r0, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl aaa68 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 50270 │ │ │ │ + cmp r9, #0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov fp, r0 │ │ │ │ + beq 135688 │ │ │ │ + ldr r2, [r9] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132e6c │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r9] │ │ │ │ + beq 133044 │ │ │ │ + cmp fp, #0 │ │ │ │ + blt 132fac │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fc88 │ │ │ │ + ldr r2, [r6] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r9, r0 │ │ │ │ + beq 132ec0 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r6] │ │ │ │ + bne 132ec0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 1356f4 │ │ │ │ + ldr r2, [r8] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132ef4 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r8] │ │ │ │ + bne 132ef4 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r9, #0 │ │ │ │ + blt 132f74 │ │ │ │ + and r9, r9, #255 @ 0xff │ │ │ │ + cmp r9, #0 │ │ │ │ + ldreq r6, [r4, #12] │ │ │ │ + beq 13325c │ │ │ │ + ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132824 │ │ │ │ + beq 132f30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 132898 │ │ │ │ - cmp r5, #46 @ 0x2e │ │ │ │ - bne 12de1c │ │ │ │ + bne 132f30 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132f54 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 132f54 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134fb0 │ │ │ │ + beq 1356d0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13282c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 13282c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13282c │ │ │ │ - ldr r3, [pc, #2332] @ 133194 │ │ │ │ - ldr r1, [pc, #2504] @ 133244 │ │ │ │ + ldr r3, [pc, #-804] @ 132c58 │ │ │ │ + ldr r1, [pc, #-1156] @ 132afc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2500] @ 133248 │ │ │ │ + ldr r0, [pc, #-1160] @ 132b00 │ │ │ │ + ldr r2, [pc, #-1136] @ 132b1c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #344 @ 0x158 │ │ │ │ bl b6f00 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ b 12be24 │ │ │ │ + ldr r3, [pc, #-860] @ 132c58 │ │ │ │ + ldr r1, [pc, #-1204] @ 132b04 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1208] @ 132b08 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-1196] @ 132b1c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132824 │ │ │ │ - ldr r3, [pc, #2280] @ 133194 │ │ │ │ - ldr r1, [pc, #2460] @ 13324c │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #-932] @ 132c58 │ │ │ │ + ldr r1, [pc, #-1268] @ 132b0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2456] @ 133250 │ │ │ │ + ldr r0, [pc, #-1272] @ 132b10 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-1268] @ 132b1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 13248c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1327a0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132e6c │ │ │ │ + ldr r3, [pc, #-1032] @ 132c58 │ │ │ │ + ldr r1, [pc, #-1360] @ 132b14 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1364] @ 132b18 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-1368] @ 132b1c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1327e8 │ │ │ │ - ldr r3, [pc, #2216] @ 133194 │ │ │ │ - ldr r2, [pc, #2404] @ 133254 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132dbc │ │ │ │ + ldr r3, [pc, #-1132] @ 132c58 │ │ │ │ + ldr r2, [pc, #-1448] @ 132b20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #2400] @ 133258 │ │ │ │ + ldr r1, [pc, #-1452] @ 132b24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #340 @ 0x154 │ │ │ │ + ldr r3, [pc, #-1440] @ 132b3c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #2384] @ 13325c │ │ │ │ - ldr r3, [pc, #2384] @ 133260 │ │ │ │ + ldr r0, [pc, #-1468] @ 132b28 │ │ │ │ + ldr r3, [pc, #-1468] @ 132b2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1329a4 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13294c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1329c8 │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132968 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 1329b0 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132984 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1329bc │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134e24 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 132930 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132968 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132984 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13294c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 132924 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #12] │ │ │ │ - bne 12fcc8 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ + bne 132da8 │ │ │ │ + mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #1940] @ 1331b4 │ │ │ │ - ldr r1, [pc, #2112] @ 133264 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-1368] @ 132c08 │ │ │ │ + ldr r1, [pc, #-1588] @ 132b30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1884] @ 133194 │ │ │ │ - ldr r1, [pc, #2092] @ 133268 │ │ │ │ + ldr r3, [pc, #-1312] @ 132c58 │ │ │ │ + ldr r1, [pc, #-1608] @ 132b34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2088] @ 13326c │ │ │ │ + ldr r0, [pc, #-1612] @ 132b38 │ │ │ │ + ldr r2, [pc, #-1612] @ 132b3c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #340 @ 0x154 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #1844] @ 133194 │ │ │ │ - ldr r2, [pc, #2060] @ 133270 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #2056] @ 133274 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #336 @ 0x150 │ │ │ │ + ldr r3, [pc, #-1352] @ 132c58 │ │ │ │ + ldr r1, [pc, #-1636] @ 132b40 │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ + ldr r3, [pc, #-1616] @ 132b5c │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #2040] @ 133278 │ │ │ │ - ldr r3, [pc, #2040] @ 13327c │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #-1656] @ 132b44 │ │ │ │ + ldr r3, [pc, #-1656] @ 132b48 │ │ │ │ + ldr r0, [pc, #-1656] @ 132b4c │ │ │ │ add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132ab4 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 133cbc │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-1544] @ 132c08 │ │ │ │ + ldr r1, [pc, #-1732] @ 132b50 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-1488] @ 132c58 │ │ │ │ + ldr r1, [pc, #-1752] @ 132b54 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1756] @ 132b58 │ │ │ │ + ldr r2, [pc, #-1756] @ 132b5c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4704 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ + b 132d88 │ │ │ │ + ldr r2, [r4] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 133278 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r4] │ │ │ │ + beq 133510 │ │ │ │ + cmp r6, #44 @ 0x2c │ │ │ │ + bne 130634 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 132b2c │ │ │ │ - cmp fp, #44 @ 0x2c │ │ │ │ - bne 132b34 │ │ │ │ + beq 133480 │ │ │ │ + ldr r1, [r3, #28] │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 1334c8 │ │ │ │ + tst r0, #1 │ │ │ │ + bne 1332fc │ │ │ │ + sub r4, r0, r1 │ │ │ │ + clz r4, r4 │ │ │ │ + lsr r4, r4, #5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132ae4 │ │ │ │ + beq 1332d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 133cc8 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132b00 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 132b20 │ │ │ │ + bne 1332d4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135c38 │ │ │ │ + beq 1355f8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132b00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 50138 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - blt 132e2c │ │ │ │ - and r3, r3, #255 @ 0xff │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 132e70 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132b6c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 132e64 │ │ │ │ - ldr r3, [pc, #1980] @ 133330 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 132b98 │ │ │ │ - ldr r3, [pc, #1960] @ 133334 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 132f84 │ │ │ │ - ldr r5, [r8, #12] │ │ │ │ - tst r5, #1 │ │ │ │ - bne 132ccc │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132bc0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 132cd8 │ │ │ │ - mov r0, #0 │ │ │ │ - bl 4fbb0 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq 132d6c │ │ │ │ - add r3, sl, #4096 @ 0x1000 │ │ │ │ - ldr r1, [r3, #3040] @ 0xbe0 │ │ │ │ - bl 50270 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 132d34 │ │ │ │ - ldr r3, [pc, #1684] @ 133280 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 132ce4 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4ffb8 │ │ │ │ + bl aefd4 │ │ │ │ + mov r4, r0 │ │ │ │ + b 1332b0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r6, r0 │ │ │ │ - beq 132c20 │ │ │ │ + beq 13332c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 132d9c │ │ │ │ - cmp r6, #0 │ │ │ │ - beq 132da8 │ │ │ │ - ldr r3, [pc, #1620] @ 133284 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - ldr r1, [r7, r3] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 132ddc │ │ │ │ - mov r0, r5 │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fc88 │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 132c74 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 132dd0 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135c14 │ │ │ │ - ldr r3, [r4] │ │ │ │ + bne 13332c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132c98 │ │ │ │ + beq 133354 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - beq 132e20 │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 132f5c │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135bf0 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r5 │ │ │ │ - bl a4704 │ │ │ │ - b 132ba4 │ │ │ │ - mov r0, r8 │ │ │ │ + str r3, [r2] │ │ │ │ + bne 133354 │ │ │ │ + mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132bc0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #1208] @ 1331b4 │ │ │ │ - ldr r1, [pc, #1416] @ 133288 │ │ │ │ + ldr r3, [pc, #-2044] @ 132b60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #1152] @ 133194 │ │ │ │ - ldr r1, [pc, #1396] @ 13328c │ │ │ │ + bl 4fea4 │ │ │ │ + ldr r3, [pc, #-1812] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2060] @ 132b64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1392] @ 133290 │ │ │ │ - ldr r2, [pc, #1392] @ 133294 │ │ │ │ + ldr r0, [pc, #-2064] @ 132b68 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #388 @ 0x184 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #1112] @ 133194 │ │ │ │ - ldr r1, [pc, #1368] @ 133298 │ │ │ │ + ldr r3, [pc, #-1852] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2092] @ 132b6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1364] @ 13329c │ │ │ │ - ldr r2, [pc, #1352] @ 133294 │ │ │ │ + ldr r0, [pc, #-2096] @ 132b70 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #384 @ 0x180 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, r5 │ │ │ │ - bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #1056] @ 133194 │ │ │ │ - ldr r1, [pc, #1320] @ 1332a0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1316] @ 1332a4 │ │ │ │ - ldr r2, [pc, #1296] @ 133294 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + b 132e1c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132c20 │ │ │ │ - ldr r3, [pc, #996] @ 133194 │ │ │ │ - ldr r1, [pc, #1268] @ 1332a8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1264] @ 1332ac │ │ │ │ - ldr r2, [pc, #1236] @ 133294 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 132d90 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132c74 │ │ │ │ - bl 502d0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 132c3c │ │ │ │ - ldr r3, [pc, #932] @ 133194 │ │ │ │ - ldr r0, [pc, #1212] @ 1332b0 │ │ │ │ + ldr r3, [pc, #-2024] @ 132c08 │ │ │ │ + ldr r1, [pc, #-2176] @ 132b74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [pc, #1200] @ 1332b4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #1192] @ 1332b8 │ │ │ │ - ldr r2, [pc, #1152] @ 133294 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 132d90 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132c98 │ │ │ │ - ldr r3, [pc, #864] @ 133194 │ │ │ │ - ldr r1, [pc, #1156] @ 1332bc │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-1968] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2196] @ 132b78 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1152] @ 1332c0 │ │ │ │ + ldr r0, [pc, #-2200] @ 132b7c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #384 @ 0x180 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ b 12be24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132b6c │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132e8c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 132fb8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 12afc0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 132eb4 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 132fc4 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 132f34 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132ccc │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 132f10 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r5, [r4, #12] │ │ │ │ - beq 132ee8 │ │ │ │ + beq 133460 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 132fd0 │ │ │ │ - cmp r5, #14 │ │ │ │ - bne 12de1c │ │ │ │ + bne 133460 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135bcc │ │ │ │ + beq 13561c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132ef0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 132ef0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132ef0 │ │ │ │ - ldr r3, [pc, #600] @ 133194 │ │ │ │ - ldr r1, [pc, #900] @ 1332c4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #-2184] @ 132c08 │ │ │ │ + ldr r1, [pc, #-2324] @ 132b80 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #896] @ 1332c8 │ │ │ │ - ldr r2, [pc, #896] @ 1332cc │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-2128] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2344] @ 132b84 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-2348] @ 132b88 │ │ │ │ + ldr r2, [pc, #-2348] @ 132b8c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #560] @ 133194 │ │ │ │ - ldr r1, [pc, #872] @ 1332d0 │ │ │ │ + ldr r3, [pc, #-2168] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2376] @ 132b8c │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ + ldr r3, [pc, #-2380] @ 132b90 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [pc, #-2392] @ 132b94 │ │ │ │ + ldr r1, [pc, #-2392] @ 132b98 │ │ │ │ + ldr r0, [pc, #-2392] @ 132b9c │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 133278 │ │ │ │ + ldr r3, [pc, #-2260] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2448] @ 132ba0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #868] @ 1332d4 │ │ │ │ - ldr r2, [pc, #800] @ 133294 │ │ │ │ + ldr r0, [pc, #-2452] @ 132ba4 │ │ │ │ + ldr r2, [pc, #-2452] @ 132ba8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #520] @ 133194 │ │ │ │ - ldr r0, [pc, #840] @ 1332d8 │ │ │ │ + mov r0, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132c7c │ │ │ │ + ldr r3, [pc, #-2320] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2496] @ 132bac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [pc, #-2500] @ 132bb0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #828] @ 1332dc │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #824] @ 1332e0 │ │ │ │ - ldr r2, [pc, #744] @ 133294 │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132e8c │ │ │ │ + bl b6f00 │ │ │ │ + b 132560 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132eb4 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132ee8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 132720 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #12] │ │ │ │ - bne 12fce8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132cac │ │ │ │ + ldr r3, [pc, #-2376] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2544] @ 132bb4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-2548] @ 132bb8 │ │ │ │ + ldr r2, [pc, #-2548] @ 132bbc │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #-2416] @ 132c58 │ │ │ │ + ldr r2, [pc, #-2572] @ 132bc0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #-2576] @ 132bc4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #-2564] @ 132bdc │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-2592] @ 132bc8 │ │ │ │ + ldr r3, [pc, #-2592] @ 132bcc │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + b 12ccfc │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #396] @ 1331b4 │ │ │ │ - ldr r1, [pc, #696] @ 1332e4 │ │ │ │ + ldr r3, [pc, #-2592] @ 132c08 │ │ │ │ + ldr r1, [pc, #-2652] @ 132bd0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #340] @ 133194 │ │ │ │ - ldr r1, [pc, #676] @ 1332e8 │ │ │ │ + ldr r3, [pc, #-2536] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2672] @ 132bd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #672] @ 1332ec │ │ │ │ + ldr r0, [pc, #-2676] @ 132bd8 │ │ │ │ + ldr r2, [pc, #-2676] @ 132bdc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #348 @ 0x15c │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132748 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 13272c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132770 │ │ │ │ - mov r0, r2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12fd44 │ │ │ │ - ldr r3, [pc, #244] @ 133194 │ │ │ │ - ldr r2, [pc, #588] @ 1332f0 │ │ │ │ + ldr r3, [pc, #-2576] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2700] @ 132be0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #584] @ 1332f4 │ │ │ │ + ldr r0, [pc, #-2704] @ 132be4 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #292] @ 1331dc │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #568] @ 1332f8 │ │ │ │ - ldr r3, [pc, #568] @ 1332fc │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 578f8 │ │ │ │ b 12be24 │ │ │ │ + str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl a4704 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + b 132274 │ │ │ │ + mov r0, r1 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 12fd28 │ │ │ │ + b 1322c0 │ │ │ │ + ldr r3, [pc, #-2716] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2832] @ 132be8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-2836] @ 132bec │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #88] @ 1331b4 │ │ │ │ - ldr r1, [pc, #416] @ 133300 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #32] @ 133194 │ │ │ │ - ldr r1, [pc, #396] @ 133304 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 1322e4 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 132314 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1328e8 │ │ │ │ + ldr r3, [pc, #-2856] @ 132c58 │ │ │ │ + ldr r1, [pc, #-2964] @ 132bf0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #392] @ 133308 │ │ │ │ - ldr r2, [pc, #88] @ 1331dc │ │ │ │ + ldr r0, [pc, #-2968] @ 132bf4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq lr, sp, r8, lsr #30 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - andeq r0, r0, r2, ror r1 │ │ │ │ - ldrdeq ip, [ip], -r8 @ │ │ │ │ - mlaeq lr, r4, lr, r3 │ │ │ │ - @ instruction: 0x002d4db4 │ │ │ │ - @ instruction: 0x002cc9b4 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq lr, ip, r4, lsr r0 │ │ │ │ - eoreq r4, sp, r8, asr #26 │ │ │ │ - eoreq ip, ip, r8, asr #18 │ │ │ │ - ldrdeq sp, [ip], -r4 @ │ │ │ │ - eoreq r4, sp, r8, ror #25 │ │ │ │ - eoreq ip, ip, r8, ror #17 │ │ │ │ - andeq r0, r0, r7, ror r1 │ │ │ │ - eoreq r4, sp, r0, asr #25 │ │ │ │ - eoreq ip, ip, r0, asr #17 │ │ │ │ - andeq r0, r0, r3, ror #2 │ │ │ │ - eoreq r4, sp, r4, lsl #25 │ │ │ │ - eoreq ip, ip, r4, lsl #17 │ │ │ │ - andeq r0, r0, r7, ror #2 │ │ │ │ - eoreq pc, ip, r4, lsr r5 @ │ │ │ │ - @ instruction: 0x002decb4 │ │ │ │ - eoreq ip, ip, r8, ror #14 │ │ │ │ - eoreq r4, sp, r8, ror #22 │ │ │ │ - eoreq sp, ip, r4, ror #27 │ │ │ │ - strdeq r4, [sp], -r8 @ │ │ │ │ - strdeq ip, [ip], -r8 @ │ │ │ │ - eoreq sp, ip, r0, lsl #16 │ │ │ │ - eoreq r4, sp, r4, asr #21 │ │ │ │ - eoreq ip, ip, r4, asr #13 │ │ │ │ - andeq r0, r0, ip, lsl #19 │ │ │ │ - mlaeq ip, r4, r9, pc @ │ │ │ │ - eoreq r4, sp, ip, lsr #20 │ │ │ │ - eoreq ip, ip, ip, lsr #12 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - eoreq pc, ip, r4, lsr #12 │ │ │ │ - eoreq r4, sp, r8, lsr #18 │ │ │ │ - eoreq ip, ip, r8, lsr #10 │ │ │ │ - eoreq sp, ip, r4, lsl r6 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - ldrdeq ip, [ip], -r8 @ │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - eoreq r4, sp, r4, ror #14 │ │ │ │ - eoreq ip, ip, r4, ror #6 │ │ │ │ - eoreq r4, sp, r0, lsr r7 │ │ │ │ - eoreq ip, ip, r0, lsr r3 │ │ │ │ - eoreq lr, sp, r4, lsr #16 │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - ldrdeq ip, [ip], -r4 @ │ │ │ │ - eoreq pc, ip, r0, lsl #9 │ │ │ │ - eoreq sp, ip, ip, lsl #17 │ │ │ │ - eoreq r4, sp, r4, lsr #11 │ │ │ │ - eoreq ip, ip, r4, lsr #3 │ │ │ │ - @ instruction: 0x002de6b0 │ │ │ │ - eoreq r4, sp, r0, ror #10 │ │ │ │ - eoreq ip, ip, r0, ror #2 │ │ │ │ - eoreq r3, lr, r8, lsr r5 │ │ │ │ - andeq r0, r0, ip, ror #25 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, ip, r0, lsl sp │ │ │ │ - eoreq r4, sp, r4, asr #5 │ │ │ │ - eoreq fp, ip, r4, asr #29 │ │ │ │ - andeq r0, r0, sp, asr #2 │ │ │ │ - mlaeq sp, ip, r2, r4 │ │ │ │ - mlaeq ip, ip, lr, fp │ │ │ │ - eoreq r4, sp, r4, ror #4 │ │ │ │ - eoreq fp, ip, r4, ror #28 │ │ │ │ - eoreq r4, sp, r8, lsr #4 │ │ │ │ - eoreq fp, ip, r8, lsr #28 │ │ │ │ - eoreq r3, sp, r4, asr #8 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - ldrdeq fp, [ip], -r8 @ │ │ │ │ - eoreq r4, sp, r8, lsr #3 │ │ │ │ - eoreq fp, ip, r4, lsr #27 │ │ │ │ - mlaeq sp, ip, r0, r4 │ │ │ │ - mlaeq ip, ip, ip, fp │ │ │ │ - andeq r0, r0, r9, asr #2 │ │ │ │ - eoreq r4, sp, r4, ror r0 │ │ │ │ - eoreq fp, ip, r4, ror ip │ │ │ │ - eoreq ip, ip, ip, ror sp │ │ │ │ - eoreq r4, sp, r0, asr #32 │ │ │ │ - eoreq fp, ip, r0, asr #24 │ │ │ │ - eoreq sp, ip, r4, lsl #5 │ │ │ │ - mlaeq sp, ip, pc, r3 @ │ │ │ │ - mlaeq ip, ip, fp, fp │ │ │ │ - eoreq lr, sp, r0, ror r0 │ │ │ │ - eoreq r3, sp, r0, lsr #30 │ │ │ │ - eoreq fp, ip, r0, lsr #22 │ │ │ │ - strdeq lr, [ip], -r8 @ │ │ │ │ - eoreq sp, ip, r0, asr r1 │ │ │ │ - eoreq r3, sp, r4, ror #28 │ │ │ │ - eoreq fp, ip, r4, ror #20 │ │ │ │ - eoreq sp, sp, r8, ror #24 │ │ │ │ - eoreq r3, sp, r8, lsl fp │ │ │ │ - eoreq fp, ip, r8, lsl r7 │ │ │ │ - mlaeq lr, ip, r6, r2 │ │ │ │ - eoreq ip, ip, r4, ror sp │ │ │ │ - eoreq r3, sp, r8, lsl #21 │ │ │ │ - eoreq fp, ip, r8, lsl #13 │ │ │ │ - eoreq r3, sp, r4, lsl #18 │ │ │ │ - eoreq fp, ip, r4, lsl #10 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r3, sp, r4, lsl #14 │ │ │ │ - eoreq fp, ip, r0, lsl #6 │ │ │ │ - strdeq ip, [ip], -r8 @ │ │ │ │ - @ instruction: 0x002d36bc │ │ │ │ - @ instruction: 0x002cb2bc │ │ │ │ - eoreq ip, ip, r8, asr #17 │ │ │ │ - eoreq r3, sp, r0, ror #11 │ │ │ │ - eoreq fp, ip, r0, ror #3 │ │ │ │ - eoreq sp, sp, ip, ror #13 │ │ │ │ - mlaeq sp, ip, r5, r3 │ │ │ │ - mlaeq ip, ip, r1, fp │ │ │ │ - eoreq r1, lr, r0, ror #30 │ │ │ │ - eoreq r3, sp, r4, ror r5 │ │ │ │ - eoreq fp, ip, r4, ror r1 │ │ │ │ - strdeq r3, [sp], -r8 @ │ │ │ │ - strdeq fp, [ip], -r8 @ │ │ │ │ - eoreq r3, sp, r8, lsl #9 │ │ │ │ - eoreq fp, ip, r8, lsl #1 │ │ │ │ - andeq r0, r0, r3, ror #2 │ │ │ │ - eoreq sp, sp, r4, lsr #10 │ │ │ │ - ldrdeq r3, [sp], -r4 @ │ │ │ │ - ldrdeq sl, [ip], -r4 @ │ │ │ │ - eoreq ip, ip, r8, lsr #30 │ │ │ │ - strheq ip, [ip], -r8 @ │ │ │ │ - eoreq r3, sp, ip, ror r3 │ │ │ │ - eoreq sl, ip, ip, ror pc │ │ │ │ - eoreq sp, sp, ip, lsl #9 │ │ │ │ - eoreq r3, sp, ip, lsr r3 │ │ │ │ - eoreq sl, ip, ip, lsr pc │ │ │ │ - eoreq ip, ip, r0, lsr #28 │ │ │ │ - strdeq r3, [sp], -r4 @ │ │ │ │ - strdeq sl, [ip], -r4 @ │ │ │ │ - eoreq ip, ip, r0, ror #10 │ │ │ │ - eoreq r3, sp, r4, ror r2 │ │ │ │ - eoreq sl, ip, r4, ror lr │ │ │ │ - andeq r0, r0, r7, lsr r1 │ │ │ │ - eoreq ip, ip, r0, lsl #10 │ │ │ │ - eoreq r3, sp, r4, lsl r2 │ │ │ │ - eoreq sl, ip, r4, lsl lr │ │ │ │ - andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq r3, [sp], -r8 @ │ │ │ │ - ldrdeq sl, [ip], -r4 @ │ │ │ │ - ldrdeq sp, [sp], -r0 @ │ │ │ │ - eoreq r3, sp, r0, lsl #3 │ │ │ │ - eoreq sl, ip, r0, lsl #27 │ │ │ │ - eoreq r2, lr, ip, lsl #11 │ │ │ │ - eoreq ip, ip, r4, lsl #8 │ │ │ │ - eoreq r3, sp, r8, lsl r1 │ │ │ │ - eoreq sl, ip, r8, lsl sp │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - eoreq r3, sp, r4, ror #1 │ │ │ │ - eoreq sl, ip, r4, ror #25 │ │ │ │ - andeq r0, r0, r7, lsl #2 │ │ │ │ - eoreq sp, sp, r4, lsr r1 │ │ │ │ - eoreq r2, sp, r4, ror #31 │ │ │ │ - eoreq sl, ip, r4, ror #23 │ │ │ │ - @ instruction: 0x002e1fbc │ │ │ │ - eoreq ip, ip, r0, ror r2 │ │ │ │ - eoreq r2, sp, r4, lsl #31 │ │ │ │ - eoreq sl, ip, r4, lsl #23 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ - eoreq r2, sp, r4, lsr pc │ │ │ │ - eoreq sl, ip, r4, lsr fp │ │ │ │ - @ instruction: 0x002c76b4 │ │ │ │ - eoreq r2, sp, r4, asr #29 │ │ │ │ - eoreq sl, ip, r4, asr #21 │ │ │ │ - eoreq ip, sp, ip, lsr #31 │ │ │ │ - eoreq r2, sp, ip, asr lr │ │ │ │ - eoreq sl, ip, ip, asr sl │ │ │ │ - eoreq ip, ip, ip, ror #17 │ │ │ │ - eoreq r2, sp, r8, lsr lr │ │ │ │ - eoreq sl, ip, r8, lsr sl │ │ │ │ - eoreq ip, ip, r0, lsr #1 │ │ │ │ - @ instruction: 0x002d2db4 │ │ │ │ - @ instruction: 0x002ca9b4 │ │ │ │ - andeq r0, r0, pc, lsl r1 │ │ │ │ - eoreq r2, sp, r0, asr #25 │ │ │ │ - eoreq sl, ip, r0, asr #17 │ │ │ │ - andeq r0, r0, r3, lsr r1 │ │ │ │ - eoreq r2, sp, r4, lsl #25 │ │ │ │ - eoreq sl, ip, r4, lsl #17 │ │ │ │ - eoreq ip, sp, ip, ror #26 │ │ │ │ - eoreq r2, sp, ip, lsl ip │ │ │ │ - eoreq sl, ip, ip, lsl r8 │ │ │ │ - eoreq sp, ip, r0, lsr r7 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq fp, ip, r8, ror #28 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, sp, r0, lsl #23 │ │ │ │ - eoreq sl, ip, r0, lsl #15 │ │ │ │ - ldr r3, [pc, #-20] @ 133494 │ │ │ │ - ldr r2, [pc, #-416] @ 13330c │ │ │ │ + b 12feb0 │ │ │ │ + ldr r3, [pc, #-2896] @ 132c58 │ │ │ │ + ldr r0, [pc, #-2996] @ 132bf8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-420] @ 133310 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-320] @ 133380 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-436] @ 133314 │ │ │ │ - ldr r3, [pc, #-436] @ 133318 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #-3008] @ 132bfc │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #-3012] @ 132c00 │ │ │ │ + ldr r2, [pc, #-3012] @ 132c04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + bl d8818 │ │ │ │ + b 12be24 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ + b 1328cc │ │ │ │ mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 132904 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-172] @ 13348c │ │ │ │ - ldr r1, [pc, #-544] @ 13331c │ │ │ │ + ldr r3, [pc, #-3068] @ 132c08 │ │ │ │ + ldr r1, [pc, #-3068] @ 132c0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-188] @ 133494 │ │ │ │ - ldr r1, [pc, #-564] @ 133320 │ │ │ │ + ldr r3, [pc, #-3012] @ 132c58 │ │ │ │ + ldr r1, [pc, #-3088] @ 132c10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-568] @ 133324 │ │ │ │ - ldr r2, [pc, #-480] @ 133380 │ │ │ │ + ldr r0, [pc, #-3092] @ 132c14 │ │ │ │ + ldr r2, [pc, #-3092] @ 132c18 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13358c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 133c24 │ │ │ │ + ldr r1, [r3, #140] @ 0x8c │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 132524 │ │ │ │ + tst r0, #1 │ │ │ │ + beq 1324b8 │ │ │ │ + bl aefd4 │ │ │ │ + mov r4, r0 │ │ │ │ + b 1324c4 │ │ │ │ + ldr r1, [sl, #2896] @ 0xb50 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 50168 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1335a8 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 13388c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 133c30 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1335f8 │ │ │ │ - cmp fp, #14 │ │ │ │ - bne 133600 │ │ │ │ + beq 133a38 │ │ │ │ + cmn r4, #1 │ │ │ │ + beq 133a04 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 1338d8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1335d8 │ │ │ │ + beq 1338b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 133c3c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ + beq 133a44 │ │ │ │ + ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134e00 │ │ │ │ + beq 1354fc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ subs r3, r0, #0 │ │ │ │ - blt 1336d0 │ │ │ │ + blt 1339a8 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #-756] @ 133330 │ │ │ │ + beq 12e8a4 │ │ │ │ + ldr r3, [pc, #-3264] @ 132c3c │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 133648 │ │ │ │ - ldr r3, [pc, #-776] @ 133334 │ │ │ │ + beq 133920 │ │ │ │ + ldr r3, [pc, #-3284] @ 132c40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 133c48 │ │ │ │ + bne 1339d0 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 133698 │ │ │ │ + bne 133970 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133670 │ │ │ │ + beq 133948 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1336bc │ │ │ │ - cmp r4, #14 │ │ │ │ - bne 12de1c │ │ │ │ + beq 133994 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ + bne 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134e6c │ │ │ │ + beq 1354d8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130cbc │ │ │ │ + beq 131cb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 130cbc │ │ │ │ + bne 131cb4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 133670 │ │ │ │ - b 130cbc │ │ │ │ - ldr r3, [pc, #-580] @ 133494 │ │ │ │ - ldr r1, [pc, #-948] @ 133328 │ │ │ │ + beq 133948 │ │ │ │ + b 131cb4 │ │ │ │ + ldr r3, [pc, #-3416] @ 132c58 │ │ │ │ + ldr r1, [pc, #-3480] @ 132c1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-952] @ 13332c │ │ │ │ + ldr r0, [pc, #-3484] @ 132c20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133714 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1338c4 │ │ │ │ + b 12feb0 │ │ │ │ + ldr r3, [pc, #-3456] @ 132c58 │ │ │ │ + ldr r0, [pc, #-3512] @ 132c24 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #-3524] @ 132c28 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #-3528] @ 132c2c │ │ │ │ + ldr r2, [pc, #-3528] @ 132c30 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl d8818 │ │ │ │ + b 12be24 │ │ │ │ + bl 50048 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1338d8 │ │ │ │ + ldr r3, [pc, #-3520] @ 132c58 │ │ │ │ + ldr r1, [pc, #-3560] @ 132c34 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-3564] @ 132c38 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #408 @ 0x198 │ │ │ │ + bl b6f00 │ │ │ │ + b 12feb0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 13388c │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1338b8 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12e880 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133730 │ │ │ │ + beq 133a80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 133954 │ │ │ │ - sub r3, fp, #14 │ │ │ │ - bics r3, r3, #2 │ │ │ │ - bne 133778 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133758 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 133948 │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134f44 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + bne 133a80 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - blt 1338d0 │ │ │ │ - and r3, r3, #255 @ 0xff │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 13386c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 133860 │ │ │ │ - ldr r3, [pc, #-1144] @ 133330 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 133b50 │ │ │ │ + and r0, r0, #255 @ 0xff │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 12e8a4 │ │ │ │ + ldr r3, [pc, #-3688] @ 132c3c │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1337cc │ │ │ │ - ldr r3, [pc, #-1164] @ 133334 │ │ │ │ + beq 133ac8 │ │ │ │ + ldr r3, [pc, #-3708] @ 132c40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 133908 │ │ │ │ + bne 133b78 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 13381c │ │ │ │ + bne 133b18 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1337f4 │ │ │ │ + beq 133af0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13384c │ │ │ │ - cmp r4, #24 │ │ │ │ - beq 12de1c │ │ │ │ + beq 133b3c │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ + bne 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134f20 │ │ │ │ + beq 134bd0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133840 │ │ │ │ + beq 131cb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13384c │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - b 1337fc │ │ │ │ + bne 131cb4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1337f4 │ │ │ │ - b 133840 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 1337a0 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133888 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 13393c │ │ │ │ - cmp fp, #46 @ 0x2e │ │ │ │ - beq 1338a4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 130dd4 │ │ │ │ - cmp fp, #18 │ │ │ │ - bne 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134e48 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133714 │ │ │ │ - ldr r3, [pc, #-1092] @ 133494 │ │ │ │ - ldr r1, [pc, #-1444] @ 133338 │ │ │ │ + beq 133af0 │ │ │ │ + b 131cb4 │ │ │ │ + ldr r3, [pc, #-3840] @ 132c58 │ │ │ │ + ldr r1, [pc, #-3864] @ 132c44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1448] @ 13333c │ │ │ │ + ldr r0, [pc, #-3868] @ 132c48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1148] @ 133494 │ │ │ │ - ldr r0, [pc, #-1492] @ 133340 │ │ │ │ + b 12feb0 │ │ │ │ + ldr r3, [pc, #-3880] @ 132c58 │ │ │ │ + ldr r0, [pc, #-3896] @ 132c4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-1504] @ 133344 │ │ │ │ + ldr r1, [pc, #-3908] @ 132c50 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-1508] @ 133348 │ │ │ │ - mov r2, #320 @ 0x140 │ │ │ │ + ldr r0, [pc, #-3912] @ 132c54 │ │ │ │ + mov r2, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133888 │ │ │ │ - mov r0, r8 │ │ │ │ + ldr r3, [pc, #-3932] @ 132c58 │ │ │ │ + ldr r2, [pc, #-3932] @ 132c5c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #-3936] @ 132c60 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #-3944] @ 132c64 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-3948] @ 132c68 │ │ │ │ + ldr r3, [pc, #-3948] @ 132c6c │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + b 12ccfc │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 133c10 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 133c10 │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133758 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 133c34 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + bne 133c34 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133730 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + mov r0, r8 │ │ │ │ + bl 50138 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 133c64 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 133c64 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r4, #0 │ │ │ │ + blt 1349f0 │ │ │ │ + and r4, r4, #255 @ 0xff │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 131324 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 131330 │ │ │ │ + cmp fp, #46 @ 0x2e │ │ │ │ + bne 12e8c8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 13573c │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + str r3, [sp, #16] │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1336f8 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bne 133bec │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 133d84 │ │ │ │ - ldr r1, [r2, #28] │ │ │ │ + beq 133d54 │ │ │ │ + ldr r1, [r2, #116] @ 0x74 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133c7c │ │ │ │ + beq 133bac │ │ │ │ tst r0, #1 │ │ │ │ - beq 12fc9c │ │ │ │ - str r3, [sp, #24] │ │ │ │ + beq 132160 │ │ │ │ + str r3, [sp, #16] │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 132a98 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #12] │ │ │ │ - bne 12fca8 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-1368] @ 13348c │ │ │ │ - ldr r1, [pc, #-1692] @ 13334c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1384] @ 133494 │ │ │ │ - ldr r1, [pc, #-1712] @ 133350 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1716] @ 133354 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #336 @ 0x150 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1424] @ 133494 │ │ │ │ - ldr r2, [pc, #-1744] @ 133358 │ │ │ │ + bne 1328c0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + tst r9, #1 │ │ │ │ + beq 13216c │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 13216c │ │ │ │ + ldr r3, [pc, #4052] @ 134cf0 │ │ │ │ + ldr r2, [pc, #4052] @ 134cf4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1748] @ 13335c │ │ │ │ + ldr r1, [pc, #4048] @ 134cf8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1656] @ 1333c4 │ │ │ │ + ldr r3, [pc, #4040] @ 134cfc │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1764] @ 133360 │ │ │ │ - ldr r3, [pc, #-1764] @ 133364 │ │ │ │ + ldr r0, [pc, #4036] @ 134d00 │ │ │ │ + ldr r3, [pc, #4036] @ 134d04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ b 12ccfc │ │ │ │ - ldr r3, [pc, #-1488] @ 133494 │ │ │ │ - ldr r1, [pc, #-1792] @ 133368 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1796] @ 13336c │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1784] @ 133380 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - b 12fdf8 │ │ │ │ - ldr r3, [pc, #-1612] @ 133494 │ │ │ │ - ldr r1, [pc, #-1908] @ 133370 │ │ │ │ + ldr r3, [pc, #3980] @ 134d08 │ │ │ │ + ldr r1, [pc, #3980] @ 134d0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1912] @ 133374 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #3932] @ 134cf0 │ │ │ │ + ldr r1, [pc, #3960] @ 134d10 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3956] @ 134d14 │ │ │ │ + ldr r2, [pc, #3956] @ 134d18 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1908] @ 133380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ + b 12be24 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 133dd8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 133de4 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ + b 12e5cc │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - b 12fe44 │ │ │ │ - ldr r3, [pc, #-1724] @ 133494 │ │ │ │ - ldr r1, [pc, #-2012] @ 133378 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 12e5c4 │ │ │ │ + b 133dd8 │ │ │ │ + ldr r3, [pc, #3824] @ 134cf0 │ │ │ │ + ldr r1, [pc, #3864] @ 134d1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2016] @ 13337c │ │ │ │ + ldr r0, [pc, #3860] @ 134d20 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-2020] @ 133380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ + b 12feb0 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12fe68 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 133570 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - tst r9, #1 │ │ │ │ - beq 12fd08 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12fd08 │ │ │ │ - ldr r3, [pc, #-1880] @ 133494 │ │ │ │ - ldr r2, [pc, #-2156] @ 133384 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2160] @ 133388 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #348 @ 0x15c │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2176] @ 13338c │ │ │ │ - ldr r3, [pc, #-2176] @ 133390 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13358c │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1335a8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1335d8 │ │ │ │ - ldr r3, [pc, #-1980] @ 133494 │ │ │ │ - ldr r0, [pc, #-2240] @ 133394 │ │ │ │ + b 12e51c │ │ │ │ + ldr r3, [pc, #3772] @ 134cf0 │ │ │ │ + ldr r0, [pc, #3820] @ 134d24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-2252] @ 133398 │ │ │ │ + ldr r1, [pc, #3808] @ 134d28 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-2256] @ 13339c │ │ │ │ - mov r2, #352 @ 0x160 │ │ │ │ + ldr r0, [pc, #3804] @ 134d2c │ │ │ │ + mov r2, #284 @ 0x11c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #-2032] @ 133494 │ │ │ │ - ldr r2, [pc, #-2280] @ 1333a0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2284] @ 1333a4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2248] @ 1333d4 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2300] @ 1333a8 │ │ │ │ - ldr r3, [pc, #-2300] @ 1333ac │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132ab4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132ae4 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ddc4 │ │ │ │ - ldr r3, [pc, #-2132] @ 133494 │ │ │ │ - ldr r1, [pc, #-2364] @ 1333b0 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 12cecc │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + bne 12e248 │ │ │ │ + ldr r3, [pc, #3684] @ 134cf0 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2368] @ 1333b4 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #3732] @ 134d30 │ │ │ │ + ldr r1, [pc, #3732] @ 134d34 │ │ │ │ + ldr r0, [pc, #3732] @ 134d38 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #304 @ 0x130 │ │ │ │ - bl b6f00 │ │ │ │ + ldr r2, [pc, #3712] @ 134d3c │ │ │ │ + bl d8818 │ │ │ │ b 12ccfc │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - b 12fda8 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2240] @ 13348c │ │ │ │ - ldr r1, [pc, #-2456] @ 1333b8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2256] @ 133494 │ │ │ │ - ldr r1, [pc, #-2476] @ 1333bc │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2480] @ 1333c0 │ │ │ │ - ldr r2, [pc, #-2480] @ 1333c4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2336] @ 13348c │ │ │ │ - ldr r1, [pc, #-2536] @ 1333c8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #3600] @ 134d08 │ │ │ │ + ldr r1, [pc, #3652] @ 134d40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2352] @ 133494 │ │ │ │ - ldr r1, [pc, #-2556] @ 1333cc │ │ │ │ + ldr r3, [pc, #3552] @ 134cf0 │ │ │ │ + ldr r1, [pc, #3632] @ 134d44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2560] @ 1333d0 │ │ │ │ - ldr r2, [pc, #-2560] @ 1333d4 │ │ │ │ + ldr r0, [pc, #3628] @ 134d48 │ │ │ │ + ldr r2, [pc, #3628] @ 134d4c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 1300b4 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1300d0 │ │ │ │ - ldr r3, [pc, #-2416] @ 133494 │ │ │ │ - ldr r1, [pc, #-2608] @ 1333d8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2612] @ 1333dc │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 1338f4 │ │ │ │ - str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - b 12df70 │ │ │ │ - ldr r3, [pc, #-2476] @ 133494 │ │ │ │ - ldr r2, [pc, #-2660] @ 1333e0 │ │ │ │ + bl a4704 │ │ │ │ + b 12df5c │ │ │ │ + ldr r3, [pc, #3500] @ 134cf0 │ │ │ │ + ldr r2, [pc, #3592] @ 134d50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2664] @ 1333e4 │ │ │ │ + ldr r1, [pc, #3588] @ 134d54 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2652] @ 1333fc │ │ │ │ + ldr r3, [pc, #3580] @ 134d58 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2680] @ 1333e8 │ │ │ │ - ldr r3, [pc, #-2680] @ 1333ec │ │ │ │ + ldr r0, [pc, #3576] @ 134d5c │ │ │ │ + ldr r3, [pc, #3576] @ 134d60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ b 12d8a0 │ │ │ │ mov r0, fp │ │ │ │ @@ -235535,4419 +235600,4411 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2588] @ 13348c │ │ │ │ - ldr r1, [pc, #-2748] @ 1333f0 │ │ │ │ + ldr r3, [pc, #3420] @ 134d08 │ │ │ │ + ldr r1, [pc, #3508] @ 134d64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2604] @ 133494 │ │ │ │ - ldr r1, [pc, #-2768] @ 1333f4 │ │ │ │ + ldr r3, [pc, #3372] @ 134cf0 │ │ │ │ + ldr r1, [pc, #3488] @ 134d68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2772] @ 1333f8 │ │ │ │ - ldr r2, [pc, #-2772] @ 1333fc │ │ │ │ + ldr r0, [pc, #3484] @ 134d6c │ │ │ │ + ldr r2, [pc, #3460] @ 134d58 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + b 12dfb8 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12df90 │ │ │ │ - ldr r3, [pc, #-2656] @ 133494 │ │ │ │ - ldr r1, [pc, #-2808] @ 133400 │ │ │ │ + b 12ec48 │ │ │ │ + ldr r3, [pc, #3300] @ 134cf0 │ │ │ │ + ldr r1, [pc, #3424] @ 134d70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2812] @ 133404 │ │ │ │ + ldr r0, [pc, #3420] @ 134d74 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-2816] @ 133408 │ │ │ │ + ldr r2, [pc, #3416] @ 134d78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ + b 12ccfc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dfac │ │ │ │ + b 12ec64 │ │ │ │ + mov r0, r1 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 12de78 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 133fbc │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133f58 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 134074 │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133f74 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 133fc8 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133f90 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 133fb0 │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134d70 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133f90 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 133f3c │ │ │ │ - mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133f74 │ │ │ │ - ldr r3, [pc, #-2888] @ 133494 │ │ │ │ - ldr r2, [pc, #-3028] @ 13340c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12ec04 │ │ │ │ + ldr r3, [pc, #3228] @ 134cf0 │ │ │ │ + ldr r1, [pc, #3364] @ 134d7c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3032] @ 133410 │ │ │ │ + ldr r0, [pc, #3360] @ 134d80 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-3020] @ 133428 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3048] @ 133414 │ │ │ │ - ldr r3, [pc, #-3048] @ 133418 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #3344] @ 134d78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2992] @ 13348c │ │ │ │ - ldr r1, [pc, #-3108] @ 13341c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3008] @ 133494 │ │ │ │ - ldr r1, [pc, #-3128] @ 133420 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3132] @ 133424 │ │ │ │ - ldr r2, [pc, #-3132] @ 133428 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133f58 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 12dd88 │ │ │ │ + b 12ec28 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + b 12f66c │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12f688 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12c53c │ │ │ │ - ldr r3, [pc, #-3092] @ 133494 │ │ │ │ - ldr r1, [pc, #-3200] @ 13342c │ │ │ │ + ldr r3, [r8] │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r8] │ │ │ │ + ldr r3, [pc, #3216] @ 134d84 │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 134378 │ │ │ │ + ldr r3, [pc, #3200] @ 134d88 │ │ │ │ + ldr r1, [r7, r3] │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 1343d0 │ │ │ │ + ldr r5, [r8, #12] │ │ │ │ + ands r6, r5, #1 │ │ │ │ + bne 134254 │ │ │ │ + ldr r0, [r8] │ │ │ │ + cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 13436c │ │ │ │ + sub r3, r0, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1343a4 │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ + bne 134284 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 1341f0 │ │ │ │ + ldr r3, [pc, #3120] @ 134d88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3204] @ 133430 │ │ │ │ ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mvn r2, #0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - ldr r0, [pc, #-3228] @ 133434 │ │ │ │ - mov r1, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl b029c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 134110 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r3] │ │ │ │ - bne 134110 │ │ │ │ - mov r4, #2 │ │ │ │ - mov r0, r3 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r4, #2 │ │ │ │ - bne 12c528 │ │ │ │ - ldr r3, [pc, #-3204] @ 133494 │ │ │ │ - ldr r1, [pc, #-3300] @ 133438 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 1341bc │ │ │ │ + mov r0, r8 │ │ │ │ + bl 69a14 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 13418c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 134404 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 12ba78 │ │ │ │ + ldr r3, [pc, #2900] @ 134cf0 │ │ │ │ + ldr r1, [pc, #3052] @ 134d8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3304] @ 13343c │ │ │ │ + ldr r0, [pc, #3048] @ 134d90 │ │ │ │ + ldr r2, [pc, #3048] @ 134d94 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e3d8 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12dda8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ddec │ │ │ │ - ldr r3, [pc, #-3280] @ 133494 │ │ │ │ - ldr r2, [pc, #-3368] @ 133440 │ │ │ │ + b 12ba78 │ │ │ │ + ldr r3, [pc, #2860] @ 134cf0 │ │ │ │ + ldr r0, [pc, #3024] @ 134d98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3372] @ 133444 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #238 @ 0xee │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3388] @ 133448 │ │ │ │ - ldr r3, [pc, #-3388] @ 13344c │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12d8a0 │ │ │ │ - ldr r3, [pc, #-3344] @ 133494 │ │ │ │ - ldr r1, [pc, #-3416] @ 133450 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3420] @ 133454 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #3012] @ 134d9c │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #3008] @ 134da0 │ │ │ │ + ldr r2, [pc, #2992] @ 134d94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #242 @ 0xf2 │ │ │ │ - bl b6f00 │ │ │ │ - b 1319dc │ │ │ │ - ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134b9c │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ + bl d8818 │ │ │ │ + b 12be24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-3456] @ 13348c │ │ │ │ - ldr r1, [pc, #-3512] @ 133458 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3472] @ 133494 │ │ │ │ - ldr r1, [pc, #-3532] @ 13345c │ │ │ │ + bl ec984 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 134218 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 134248 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 12ba78 │ │ │ │ + ldr r3, [pc, #2760] @ 134cf0 │ │ │ │ + ldr r1, [pc, #2936] @ 134da4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3536] @ 133460 │ │ │ │ - ldr r2, [pc, #-3536] @ 133464 │ │ │ │ + ldr r0, [pc, #2932] @ 134da8 │ │ │ │ + ldr r2, [pc, #2908] @ 134d94 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dfc8 │ │ │ │ + b 12ba78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dfe4 │ │ │ │ + b 134218 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12de1c │ │ │ │ - mov r0, r5 │ │ │ │ - bl 12afc0 │ │ │ │ - ldr r3, [r5] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 134290 │ │ │ │ + beq 134278 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 134344 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134310 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - ldr r3, [r4] │ │ │ │ - beq 1342ec │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1343a4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl a4764 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r4] │ │ │ │ + mov r3, r2 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 1342f8 │ │ │ │ + ldr r2, [pc, #2796] @ 134d88 │ │ │ │ + ldr r1, [r7, r2] │ │ │ │ + ldr r2, [r1] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 134338 │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + ands r5, r4, #1 │ │ │ │ + bne 134308 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r5, [r4, #12] │ │ │ │ - beq 1342c4 │ │ │ │ + beq 1342d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - beq 134338 │ │ │ │ - cmp r5, #24 │ │ │ │ - beq 12de1c │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1343bc │ │ │ │ + cmp r4, #24 │ │ │ │ + beq 12e8c8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134ce0 │ │ │ │ + beq 134a20 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ b 12ba78 │ │ │ │ + ldr r3, [r8, #12] │ │ │ │ + ands r5, r3, #1 │ │ │ │ + mov r4, r3 │ │ │ │ + beq 1342b4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1342cc │ │ │ │ + beq 13432c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 1342cc │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1343bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1342cc │ │ │ │ - ldr r3, [pc, #-3716] @ 133494 │ │ │ │ - ldr r1, [pc, #-3764] @ 133468 │ │ │ │ + bl a4764 │ │ │ │ + b 1342d8 │ │ │ │ + ldr r3, [pc, #2480] @ 134cf0 │ │ │ │ + ldr r0, [pc, #2664] @ 134dac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3768] @ 13346c │ │ │ │ - ldr r2, [pc, #-3768] @ 133470 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #2652] @ 134db0 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #2648] @ 134db4 │ │ │ │ + ldr r2, [pc, #2648] @ 134db8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl d8818 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ + beq 134144 │ │ │ │ + b 13429c │ │ │ │ + ldr r5, [r8, #12] │ │ │ │ + ands r6, r5, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + bne 134254 │ │ │ │ + ldr r1, [r8] │ │ │ │ + cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 134410 │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 13413c │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1342c4 │ │ │ │ - mov r0, r5 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 134278 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + b 13413c │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 134290 │ │ │ │ - ldr r3, [pc, #-3780] @ 133494 │ │ │ │ - ldr r1, [pc, #-3816] @ 133474 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 1342d0 │ │ │ │ + b 13432c │ │ │ │ + ldr r3, [pc, #2328] @ 134cf0 │ │ │ │ + ldr r0, [pc, #2528] @ 134dbc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3820] @ 133478 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #2516] @ 134dc0 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #2512] @ 134dc4 │ │ │ │ + mov r2, #296 @ 0x128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ - bl b6f00 │ │ │ │ - b 13248c │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ + bl d8818 │ │ │ │ + b 12feb0 │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12c4e4 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4704 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - b 12c484 │ │ │ │ - ldr r3, [pc, #-3856] @ 133494 │ │ │ │ - ldr r2, [pc, #-3884] @ 13347c │ │ │ │ + b 13418c │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ + beq 134144 │ │ │ │ + b 1342fc │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12f604 │ │ │ │ + ldr r3, [pc, #2240] @ 134cf0 │ │ │ │ + ldr r0, [pc, #2452] @ 134dc8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #2440] @ 134dcc │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #2436] @ 134dd0 │ │ │ │ + ldr r2, [pc, #2436] @ 134dd4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl d8818 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #2188] @ 134cf0 │ │ │ │ + ldr r1, [pc, #2416] @ 134dd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3888] @ 133480 │ │ │ │ + ldr r0, [pc, #2412] @ 134ddc │ │ │ │ + ldr r2, [pc, #2400] @ 134dd4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #2148] @ 134cf0 │ │ │ │ + ldr r2, [pc, #2384] @ 134de0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #2380] @ 134de4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #247 @ 0xf7 │ │ │ │ + ldr r3, [pc, #2372] @ 134de8 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3904] @ 133484 │ │ │ │ - ldr r3, [pc, #-3904] @ 133488 │ │ │ │ + ldr r0, [pc, #2368] @ 134dec │ │ │ │ + ldr r3, [pc, #2368] @ 134df0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ + b 12ccfc │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-4024] @ 13348c │ │ │ │ - ldr r1, [pc, #-4024] @ 133490 │ │ │ │ + ldr r3, [pc, #2068] @ 134d08 │ │ │ │ + ldr r1, [pc, #2300] @ 134df4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-4040] @ 133494 │ │ │ │ - ldr r1, [pc, #-4040] @ 133498 │ │ │ │ + ldr r3, [pc, #2020] @ 134cf0 │ │ │ │ + ldr r1, [pc, #2280] @ 134df8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-4044] @ 13349c │ │ │ │ + ldr r0, [pc, #2276] @ 134dfc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #247 @ 0xf7 │ │ │ │ + mov r2, #304 @ 0x130 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #4084] @ 135478 │ │ │ │ - ldr r1, [pc, #4084] @ 13547c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #4080] @ 135480 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #247 @ 0xf7 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - b 12c4c0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12da00 │ │ │ │ - ldr r3, [pc, #4008] @ 135478 │ │ │ │ - ldr r2, [pc, #4016] @ 135484 │ │ │ │ + b 12f5e8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12ddc4 │ │ │ │ + ldr r3, [pc, #1956] @ 134cf0 │ │ │ │ + ldr r1, [pc, #2224] @ 134e00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #4012] @ 135488 │ │ │ │ + ldr r0, [pc, #2220] @ 134e04 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #4004] @ 13548c │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #4000] @ 135490 │ │ │ │ - ldr r3, [pc, #4000] @ 135494 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + mov r2, #304 @ 0x130 │ │ │ │ + bl b6f00 │ │ │ │ + b 12ccfc │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #3896] @ 135498 │ │ │ │ - ldr r1, [pc, #3896] @ 13549c │ │ │ │ + ldr r3, [pc, #1908] @ 134d08 │ │ │ │ + ldr r1, [pc, #2160] @ 134e08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3840] @ 135478 │ │ │ │ - ldr r1, [pc, #3876] @ 1354a0 │ │ │ │ + ldr r3, [pc, #1860] @ 134cf0 │ │ │ │ + ldr r1, [pc, #2140] @ 134e0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3872] @ 1354a4 │ │ │ │ - ldr r2, [pc, #3844] @ 13548c │ │ │ │ + ldr r0, [pc, #2136] @ 134e10 │ │ │ │ + ldr r2, [pc, #2136] @ 134e14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r3 │ │ │ │ - bl a4704 │ │ │ │ - b 12e634 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - b 12e6f0 │ │ │ │ - ldr r3, [pc, #3760] @ 135478 │ │ │ │ - ldr r0, [pc, #3804] @ 1354a8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #3792] @ 1354ac │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #3788] @ 1354b0 │ │ │ │ - mov r2, #284 @ 0x11c │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ + b 12f898 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12e85c │ │ │ │ + b 12f718 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e824 │ │ │ │ - ldr r3, [pc, #3684] @ 135478 │ │ │ │ - ldr r2, [pc, #3740] @ 1354b4 │ │ │ │ + b 12f734 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #1788] @ 134d08 │ │ │ │ + ldr r1, [pc, #2056] @ 134e18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #3736] @ 1354b8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #3728] @ 1354bc │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #3724] @ 1354c0 │ │ │ │ - ldr r3, [pc, #3724] @ 1354c4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r3, [pc, #3620] @ 135478 │ │ │ │ - ldr r1, [pc, #3696] @ 1354c8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #1740] @ 134cf0 │ │ │ │ + ldr r1, [pc, #2036] @ 134e1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3692] @ 1354cc │ │ │ │ + ldr r0, [pc, #2032] @ 134e20 │ │ │ │ + ldr r2, [pc, #1952] @ 134dd4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ + b 12be24 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 12cecc │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 12e148 │ │ │ │ - ldr r3, [pc, #3544] @ 135478 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ + b 12f6dc │ │ │ │ + ldr r3, [pc, #1688] @ 134cf0 │ │ │ │ + ldr r1, [pc, #1992] @ 134e24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #3616] @ 1354d0 │ │ │ │ - ldr r1, [pc, #3616] @ 1354d4 │ │ │ │ - ldr r0, [pc, #3616] @ 1354d8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #1988] @ 134e28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [sp] │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #3596] @ 1354dc │ │ │ │ - bl d8818 │ │ │ │ - b 12ccfc │ │ │ │ + bl b6f00 │ │ │ │ + b 131360 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #3468] @ 135498 │ │ │ │ - ldr r1, [pc, #3536] @ 1354e0 │ │ │ │ + ldr r3, [pc, #1640] @ 134d08 │ │ │ │ + ldr r1, [pc, #1928] @ 134e2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3412] @ 135478 │ │ │ │ - ldr r1, [pc, #3516] @ 1354e4 │ │ │ │ + ldr r3, [pc, #1592] @ 134cf0 │ │ │ │ + ldr r1, [pc, #1908] @ 134e30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3512] @ 1354e8 │ │ │ │ - ldr r2, [pc, #3512] @ 1354ec │ │ │ │ + ldr r0, [pc, #1904] @ 134e34 │ │ │ │ + ldr r2, [pc, #1904] @ 134e38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - b 12df14 │ │ │ │ - mov r0, r1 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12f50c │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e000 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13478c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 134798 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12e90c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 12e904 │ │ │ │ - b 13478c │ │ │ │ - ldr r3, [pc, #3268] @ 135478 │ │ │ │ - ldr r1, [pc, #3384] @ 1354f0 │ │ │ │ + b 12f9dc │ │ │ │ + ldr r3, [pc, #1540] @ 134cf0 │ │ │ │ + ldr r0, [pc, #1868] @ 134e3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3380] @ 1354f4 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #3268] @ 13548c │ │ │ │ + ldr r1, [pc, #1856] @ 134e40 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #1852] @ 134e44 │ │ │ │ + mov r2, #364 @ 0x16c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ + bl d8818 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12e740 │ │ │ │ - ldr r3, [pc, #3152] @ 135478 │ │ │ │ - ldr r1, [pc, #3276] @ 1354f8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3272] @ 1354fc │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 134830 │ │ │ │ + ldr r2, [r8] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 134740 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r8] │ │ │ │ + beq 134844 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + cmp r2, r1 │ │ │ │ + beq 134898 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #3152] @ 13548c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 134908 │ │ │ │ + ldr r1, [r3, #336] @ 0x150 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 1347f0 │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + tst r0, #1 │ │ │ │ + bne 1347c4 │ │ │ │ + sub r4, r0, r1 │ │ │ │ + clz r4, r4 │ │ │ │ + lsr r4, r4, #5 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 13479c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 1348fc │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1347d0 │ │ │ │ + ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1357a8 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + bl aefd4 │ │ │ │ + mov r4, r0 │ │ │ │ + b 134780 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135718 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12ba78 │ │ │ │ + ldr r3, [pc, #1272] @ 134cf0 │ │ │ │ + ldr r1, [pc, #1612] @ 134e48 │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ + ldr r3, [pc, #1608] @ 134e4c │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [pc, #1596] @ 134e50 │ │ │ │ + ldr r1, [pc, #1596] @ 134e54 │ │ │ │ + ldr r0, [pc, #1596] @ 134e58 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl f47c4 │ │ │ │ + b 13068c │ │ │ │ mov r0, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 134724 │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - b 12e68c │ │ │ │ - ldr r3, [pc, #3036] @ 135478 │ │ │ │ - ldr r2, [pc, #3168] @ 135500 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 134740 │ │ │ │ + ldr r3, [pc, #1168] @ 134cf0 │ │ │ │ + ldr r1, [pc, #1528] @ 134e5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #3164] @ 135504 │ │ │ │ + ldr r0, [pc, #1524] @ 134e60 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #3032] @ 13548c │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #3148] @ 135508 │ │ │ │ - ldr r3, [pc, #3148] @ 13550c │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 12e678 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1348bc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 1348bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #2880] @ 135498 │ │ │ │ - ldr r1, [pc, #2996] @ 135510 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [pc, #1440] @ 134e64 │ │ │ │ + ldr r1, [pc, #1440] @ 134e68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2824] @ 135478 │ │ │ │ - ldr r1, [pc, #2976] @ 135514 │ │ │ │ + ldr r3, [pc, #1044] @ 134cf0 │ │ │ │ + ldr r1, [pc, #1420] @ 134e6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2972] @ 135518 │ │ │ │ - ldr r2, [pc, #2828] @ 13548c │ │ │ │ + ldr r0, [pc, #1416] @ 134e70 │ │ │ │ + ldr r2, [pc, #1416] @ 134e74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12e7b0 │ │ │ │ - ldr r3, [pc, #2764] @ 135478 │ │ │ │ - ldr r1, [pc, #2924] @ 13551c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2920] @ 135520 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #2764] @ 13548c │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ + b 13479c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12e78c │ │ │ │ - ldr r3, [pc, #2656] @ 135478 │ │ │ │ - ldr r1, [pc, #2824] @ 135524 │ │ │ │ + ldr r3, [pc, #1008] @ 134d08 │ │ │ │ + ldr r1, [pc, #1372] @ 134e78 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #960] @ 134cf0 │ │ │ │ + ldr r1, [pc, #1352] @ 134e7c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2820] @ 135528 │ │ │ │ + ldr r0, [pc, #1348] @ 134e80 │ │ │ │ + ldr r2, [pc, #1288] @ 134e48 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #2656] @ 13548c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e7ec │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12e7d0 │ │ │ │ - mov r0, r6 │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12fa38 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 12fa38 │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e808 │ │ │ │ + b 12fa38 │ │ │ │ + mov r0, r3 │ │ │ │ + bl a4704 │ │ │ │ + b 12eaac │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #2572] @ 135498 │ │ │ │ - ldr r1, [pc, #2716] @ 13552c │ │ │ │ + ldr r3, [pc, #860] @ 134d08 │ │ │ │ + ldr r1, [pc, #1236] @ 134e84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2516] @ 135478 │ │ │ │ - ldr r1, [pc, #2696] @ 135530 │ │ │ │ + ldr r3, [pc, #812] @ 134cf0 │ │ │ │ + ldr r1, [pc, #1216] @ 134e88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2692] @ 135534 │ │ │ │ + ldr r0, [pc, #1212] @ 134e8c │ │ │ │ + ldr r2, [pc, #808] @ 134cfc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #238 @ 0xee │ │ │ │ bl b6f00 │ │ │ │ b 12be24 │ │ │ │ - ldr r3, [pc, #2476] @ 135478 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12f9c8 │ │ │ │ + ldr r3, [pc, #760] @ 134cf0 │ │ │ │ + ldr r1, [pc, #1172] @ 134e90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #2652] @ 135538 │ │ │ │ - ldr r1, [pc, #2652] @ 13553c │ │ │ │ - ldr r0, [pc, #2652] @ 135540 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #1168] @ 134e94 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #238 @ 0xee │ │ │ │ - bl d8818 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12d6d8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e3a0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12e384 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e3bc │ │ │ │ - ldr r3, [pc, #2572] @ 135544 │ │ │ │ - ldr r1, [pc, #2572] @ 135548 │ │ │ │ - ldr r0, [pc, #2572] @ 13554c │ │ │ │ + b 12be24 │ │ │ │ + ldr r3, [pc, #1136] @ 134e98 │ │ │ │ + ldr r1, [pc, #1136] @ 134e9c │ │ │ │ + ldr r0, [pc, #1136] @ 134ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2568] @ 135550 │ │ │ │ + ldr r2, [pc, #1132] @ 134ea4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2552] @ 135554 │ │ │ │ - ldr r1, [pc, #2552] @ 135558 │ │ │ │ - ldr r0, [pc, #2552] @ 13555c │ │ │ │ + ldr r3, [pc, #1116] @ 134ea8 │ │ │ │ + ldr r1, [pc, #1116] @ 134eac │ │ │ │ + ldr r0, [pc, #1116] @ 134eb0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2548] @ 135560 │ │ │ │ + ldr r2, [pc, #1112] @ 134eb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2532] @ 135564 │ │ │ │ - ldr r1, [pc, #2532] @ 135568 │ │ │ │ - ldr r0, [pc, #2532] @ 13556c │ │ │ │ + ldr r3, [pc, #1096] @ 134eb8 │ │ │ │ + ldr r1, [pc, #1096] @ 134ebc │ │ │ │ + ldr r0, [pc, #1096] @ 134ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2528] @ 135570 │ │ │ │ + ldr r2, [pc, #1092] @ 134ec4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2512] @ 135574 │ │ │ │ - ldr r1, [pc, #2512] @ 135578 │ │ │ │ - ldr r0, [pc, #2512] @ 13557c │ │ │ │ + ldr r3, [pc, #1076] @ 134ec8 │ │ │ │ + ldr r1, [pc, #1076] @ 134ecc │ │ │ │ + ldr r0, [pc, #1076] @ 134ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2508] @ 135580 │ │ │ │ + ldr r2, [pc, #1072] @ 134ed4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2492] @ 135584 │ │ │ │ - ldr r1, [pc, #2492] @ 135588 │ │ │ │ - ldr r0, [pc, #2492] @ 13558c │ │ │ │ + ldr r3, [pc, #1056] @ 134ed8 │ │ │ │ + ldr r1, [pc, #1056] @ 134edc │ │ │ │ + ldr r0, [pc, #1056] @ 134ee0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2488] @ 135590 │ │ │ │ + ldr r2, [pc, #1052] @ 134ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2472] @ 135594 │ │ │ │ - ldr r1, [pc, #2472] @ 135598 │ │ │ │ - ldr r0, [pc, #2472] @ 13559c │ │ │ │ + ldr r3, [pc, #1036] @ 134ee8 │ │ │ │ + ldr r1, [pc, #1036] @ 134eec │ │ │ │ + ldr r0, [pc, #1036] @ 134ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2468] @ 1355a0 │ │ │ │ + ldr r2, [pc, #1032] @ 134ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2452] @ 1355a4 │ │ │ │ - ldr r1, [pc, #2452] @ 1355a8 │ │ │ │ - ldr r0, [pc, #2452] @ 1355ac │ │ │ │ + ldr r3, [pc, #1016] @ 134ef8 │ │ │ │ + ldr r1, [pc, #1016] @ 134efc │ │ │ │ + ldr r0, [pc, #1016] @ 134f00 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2448] @ 1355b0 │ │ │ │ + ldr r2, [pc, #1012] @ 134f04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2432] @ 1355b4 │ │ │ │ - ldr r1, [pc, #2432] @ 1355b8 │ │ │ │ - ldr r0, [pc, #2432] @ 1355bc │ │ │ │ + ldr r3, [pc, #996] @ 134f08 │ │ │ │ + ldr r1, [pc, #996] @ 134f0c │ │ │ │ + ldr r0, [pc, #996] @ 134f10 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2428] @ 1355c0 │ │ │ │ + ldr r2, [pc, #992] @ 134f14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2412] @ 1355c4 │ │ │ │ - ldr r1, [pc, #2412] @ 1355c8 │ │ │ │ - ldr r0, [pc, #2412] @ 1355cc │ │ │ │ + ldr r3, [pc, #976] @ 134f18 │ │ │ │ + ldr r1, [pc, #976] @ 134f1c │ │ │ │ + ldr r0, [pc, #976] @ 134f20 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2408] @ 1355d0 │ │ │ │ + ldr r2, [pc, #972] @ 134f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2392] @ 1355d4 │ │ │ │ - ldr r1, [pc, #2392] @ 1355d8 │ │ │ │ - ldr r0, [pc, #2392] @ 1355dc │ │ │ │ + ldr r3, [pc, #956] @ 134f28 │ │ │ │ + ldr r1, [pc, #956] @ 134f2c │ │ │ │ + ldr r0, [pc, #956] @ 134f30 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2388] @ 1355e0 │ │ │ │ + ldr r2, [pc, #952] @ 134f34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2372] @ 1355e4 │ │ │ │ - ldr r1, [pc, #2372] @ 1355e8 │ │ │ │ - ldr r0, [pc, #2372] @ 1355ec │ │ │ │ + ldr r3, [pc, #936] @ 134f38 │ │ │ │ + ldr r1, [pc, #936] @ 134f3c │ │ │ │ + ldr r0, [pc, #936] @ 134f40 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2368] @ 1355f0 │ │ │ │ + ldr r2, [pc, #932] @ 134f44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2352] @ 1355f4 │ │ │ │ - ldr r1, [pc, #2352] @ 1355f8 │ │ │ │ - ldr r0, [pc, #2352] @ 1355fc │ │ │ │ + ldr r3, [pc, #916] @ 134f48 │ │ │ │ + ldr r1, [pc, #916] @ 134f4c │ │ │ │ + ldr r0, [pc, #916] @ 134f50 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2348] @ 135600 │ │ │ │ + ldr r2, [pc, #912] @ 134f54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2332] @ 135604 │ │ │ │ - ldr r1, [pc, #2332] @ 135608 │ │ │ │ - ldr r0, [pc, #2332] @ 13560c │ │ │ │ + ldr r3, [pc, #896] @ 134f58 │ │ │ │ + ldr r1, [pc, #896] @ 134f5c │ │ │ │ + ldr r0, [pc, #896] @ 134f60 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2328] @ 135610 │ │ │ │ + ldr r2, [pc, #892] @ 134f64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2312] @ 135614 │ │ │ │ - ldr r1, [pc, #2312] @ 135618 │ │ │ │ - ldr r0, [pc, #2312] @ 13561c │ │ │ │ + ldr r3, [pc, #876] @ 134f68 │ │ │ │ + ldr r1, [pc, #876] @ 134f6c │ │ │ │ + ldr r0, [pc, #876] @ 134f70 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2308] @ 135620 │ │ │ │ + ldr r2, [pc, #872] @ 134f74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2292] @ 135624 │ │ │ │ - ldr r1, [pc, #2292] @ 135628 │ │ │ │ - ldr r0, [pc, #2292] @ 13562c │ │ │ │ + ldr r3, [pc, #856] @ 134f78 │ │ │ │ + ldr r1, [pc, #856] @ 134f7c │ │ │ │ + ldr r0, [pc, #856] @ 134f80 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2288] @ 135630 │ │ │ │ + ldr r2, [pc, #852] @ 134f84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2272] @ 135634 │ │ │ │ - ldr r1, [pc, #2272] @ 135638 │ │ │ │ - ldr r0, [pc, #2272] @ 13563c │ │ │ │ + ldr r3, [pc, #836] @ 134f88 │ │ │ │ + ldr r1, [pc, #836] @ 134f8c │ │ │ │ + ldr r0, [pc, #836] @ 134f90 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2268] @ 135640 │ │ │ │ + ldr r2, [pc, #832] @ 134f94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2252] @ 135644 │ │ │ │ - ldr r1, [pc, #2252] @ 135648 │ │ │ │ - ldr r0, [pc, #2252] @ 13564c │ │ │ │ + ldr r3, [pc, #816] @ 134f98 │ │ │ │ + ldr r1, [pc, #816] @ 134f9c │ │ │ │ + ldr r0, [pc, #816] @ 134fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2248] @ 135650 │ │ │ │ + ldr r2, [pc, #812] @ 134fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2232] @ 135654 │ │ │ │ - ldr r1, [pc, #2232] @ 135658 │ │ │ │ - ldr r0, [pc, #2232] @ 13565c │ │ │ │ + ldr r3, [pc, #796] @ 134fa8 │ │ │ │ + ldr r1, [pc, #796] @ 134fac │ │ │ │ + ldr r0, [pc, #796] @ 134fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2228] @ 135660 │ │ │ │ + ldr r2, [pc, #792] @ 134fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2212] @ 135664 │ │ │ │ - ldr r1, [pc, #2212] @ 135668 │ │ │ │ - ldr r0, [pc, #2212] @ 13566c │ │ │ │ + ldr r3, [pc, #776] @ 134fb8 │ │ │ │ + ldr r1, [pc, #776] @ 134fbc │ │ │ │ + ldr r0, [pc, #776] @ 134fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2208] @ 135670 │ │ │ │ + ldr r2, [pc, #772] @ 134fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2192] @ 135674 │ │ │ │ - ldr r1, [pc, #2192] @ 135678 │ │ │ │ - ldr r0, [pc, #2192] @ 13567c │ │ │ │ + ldr r3, [pc, #756] @ 134fc8 │ │ │ │ + ldr r1, [pc, #756] @ 134fcc │ │ │ │ + ldr r0, [pc, #756] @ 134fd0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2188] @ 135680 │ │ │ │ + ldr r2, [pc, #752] @ 134fd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2172] @ 135684 │ │ │ │ - ldr r1, [pc, #2172] @ 135688 │ │ │ │ - ldr r0, [pc, #2172] @ 13568c │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + ldrdeq sp, [sp], -ip @ │ │ │ │ + eoreq r3, sp, ip, lsl #7 │ │ │ │ + andeq r0, r0, r2, ror r1 │ │ │ │ + eoreq sl, ip, ip, lsl #31 │ │ │ │ + eoreq r2, lr, r8, asr #8 │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + eoreq ip, ip, r8, lsl r6 │ │ │ │ + eoreq r3, sp, ip, lsr #6 │ │ │ │ + eoreq sl, ip, ip, lsr #30 │ │ │ │ + andeq r0, r0, r7, ror r1 │ │ │ │ + eoreq r3, sp, r4, asr #5 │ │ │ │ + eoreq sl, ip, r4, asr #29 │ │ │ │ + @ instruction: 0x002cbfbc │ │ │ │ + eoreq r3, sp, r0, lsl #5 │ │ │ │ + eoreq sl, ip, r0, lsl #29 │ │ │ │ + eoreq sl, ip, r4, lsl r4 │ │ │ │ + eoreq r3, sp, r8, lsr #4 │ │ │ │ + eoreq sl, ip, r4, lsr #28 │ │ │ │ + andeq r0, r0, fp, lsl #2 │ │ │ │ + eoreq sp, ip, r0, ror #27 │ │ │ │ + @ instruction: 0x002d31b0 │ │ │ │ + @ instruction: 0x002cadb0 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + @ instruction: 0x002dd2b4 │ │ │ │ + eoreq r3, sp, r4, ror #2 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + eoreq sl, ip, r4, ror #26 │ │ │ │ + eoreq r2, lr, r0, ror r5 │ │ │ │ + eoreq ip, ip, r8, ror #7 │ │ │ │ + strdeq r3, [sp], -ip @ │ │ │ │ + strdeq sl, [ip], -ip @ │ │ │ │ + strheq r3, [sp], -r4 @ │ │ │ │ + @ instruction: 0x002cacb4 │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ + eoreq r3, sp, ip, rrx │ │ │ │ + eoreq sl, ip, ip, ror #24 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + eoreq r2, sp, r4, lsr #30 │ │ │ │ + eoreq sl, ip, r4, lsr #22 │ │ │ │ + andeq r0, r0, fp, lsr #2 │ │ │ │ + eoreq fp, ip, ip, lsr #24 │ │ │ │ + strdeq r2, [sp], -r0 @ │ │ │ │ + strdeq sl, [ip], -r0 @ │ │ │ │ + mlaeq sp, r8, lr, r2 │ │ │ │ + mlaeq ip, r8, sl, sl │ │ │ │ + @ instruction: 0x002cbab0 │ │ │ │ + eoreq r2, sp, r4, ror sp │ │ │ │ + eoreq sl, ip, r4, ror r9 │ │ │ │ + andeq r0, r0, sp, lsr #2 │ │ │ │ + eoreq fp, ip, r8, lsl sl │ │ │ │ + ldrdeq r2, [sp], -ip @ │ │ │ │ + ldrdeq sl, [ip], -ip @ │ │ │ │ + eoreq fp, ip, r0, asr #19 │ │ │ │ + eoreq r2, sp, r4, lsl #25 │ │ │ │ + eoreq sl, ip, r4, lsl #17 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ + eoreq r2, sp, ip, asr ip │ │ │ │ + eoreq sl, ip, ip, asr r8 │ │ │ │ + eoreq ip, sp, ip, ror #26 │ │ │ │ + eoreq r2, sp, ip, lsl ip │ │ │ │ + andeq r0, r0, pc, lsl r1 │ │ │ │ + eoreq sl, ip, ip, lsl r8 │ │ │ │ + eoreq ip, ip, ip, lsr #13 │ │ │ │ + @ instruction: 0x002cd8b4 │ │ │ │ + @ instruction: 0x002d2bb8 │ │ │ │ + @ instruction: 0x002ca7b8 │ │ │ │ + eoreq r2, sp, r8, ror fp │ │ │ │ + eoreq sl, ip, r8, ror r7 │ │ │ │ + eoreq fp, ip, r0, lsl #28 │ │ │ │ + eoreq r2, sp, r4, lsl fp │ │ │ │ + eoreq sl, ip, r4, lsl r7 │ │ │ │ + andeq r0, r0, r7, lsr r1 │ │ │ │ + mlaeq ip, ip, r7, sp │ │ │ │ + mlaeq sp, ip, sl, r2 │ │ │ │ + mlaeq ip, ip, r6, sl │ │ │ │ + eoreq r2, sp, ip, ror #20 │ │ │ │ + eoreq sl, ip, r8, ror #12 │ │ │ │ + strdeq fp, [ip], -r4 @ │ │ │ │ + eoreq r2, sp, r8, lsl #20 │ │ │ │ + eoreq sl, ip, r8, lsl #12 │ │ │ │ + andeq r0, r0, r3, asr #2 │ │ │ │ + eoreq fp, ip, r4, lsl #14 │ │ │ │ + eoreq r2, sp, r8, asr #19 │ │ │ │ + eoreq sl, ip, r8, asr #11 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ + eoreq sp, ip, ip, ror r2 │ │ │ │ + strdeq ip, [sp], -ip @ │ │ │ │ + @ instruction: 0x002d28b0 │ │ │ │ + @ instruction: 0x002ca4b0 │ │ │ │ + eoreq r2, sp, r0, ror #16 │ │ │ │ + eoreq sl, ip, r0, ror #8 │ │ │ │ + andeq r0, r0, ip, lsl #19 │ │ │ │ + eoreq sp, ip, ip, asr #14 │ │ │ │ + eoreq r2, sp, r4, ror #15 │ │ │ │ + eoreq sl, ip, r4, ror #7 │ │ │ │ + andeq r0, r0, r6, ror #2 │ │ │ │ + eoreq fp, ip, ip, ror sl │ │ │ │ + mlaeq sp, r0, r7, r2 │ │ │ │ + mlaeq ip, r0, r3, sl │ │ │ │ + eoreq fp, ip, r8, ror #19 │ │ │ │ + strdeq r2, [sp], -ip @ │ │ │ │ + strdeq sl, [ip], -ip @ │ │ │ │ + eoreq r2, sp, ip, asr #13 │ │ │ │ + eoreq sl, ip, ip, asr #5 │ │ │ │ + eoreq lr, lr, r4, lsr #16 │ │ │ │ + eoreq r0, ip, r8, lsr #18 │ │ │ │ + @ instruction: 0x002cd3bc │ │ │ │ + andeq fp, r2, r3, ror #22 │ │ │ │ + eoreq lr, lr, r0, lsl #16 │ │ │ │ + eoreq r0, ip, r4, lsl #18 │ │ │ │ + eoreq sp, ip, ip, lsl #7 │ │ │ │ + andeq fp, r2, sp, asr #21 │ │ │ │ + ldrdeq lr, [lr], -ip @ │ │ │ │ + eoreq r0, ip, r0, ror #17 │ │ │ │ + ldrdeq sp, [ip], -r0 @ │ │ │ │ + @ instruction: 0x0002b5b6 │ │ │ │ + @ instruction: 0x002ee7b8 │ │ │ │ + @ instruction: 0x002c08bc │ │ │ │ + eoreq sp, ip, ip, asr r3 │ │ │ │ + andeq fp, r2, lr, ror fp │ │ │ │ + mlaeq lr, r4, r7, lr │ │ │ │ + mlaeq ip, r8, r8, r0 │ │ │ │ + eoreq sp, ip, r0, ror #4 │ │ │ │ + muleq r2, r9, r8 │ │ │ │ + eoreq lr, lr, r0, ror r7 │ │ │ │ + eoreq r0, ip, r4, ror r8 │ │ │ │ + mlaeq ip, r4, r0, sp │ │ │ │ + andeq fp, r2, r5, lsr r6 │ │ │ │ + eoreq lr, lr, ip, asr #14 │ │ │ │ + eoreq r0, ip, r0, asr r8 │ │ │ │ + mlaeq ip, ip, r1, sp │ │ │ │ + andeq fp, r2, lr, lsl #16 │ │ │ │ + eoreq lr, lr, r8, lsr #14 │ │ │ │ + eoreq r0, ip, ip, lsr #16 │ │ │ │ + eoreq sp, ip, ip, ror #2 │ │ │ │ + andeq fp, r2, r5, lsl #16 │ │ │ │ + eoreq lr, lr, r4, lsl #14 │ │ │ │ + eoreq r0, ip, r8, lsl #16 │ │ │ │ + eoreq ip, ip, r8, lsr #15 │ │ │ │ + ldrdeq fp, [r2], -fp @ │ │ │ │ + eoreq lr, lr, r0, ror #13 │ │ │ │ + eoreq r0, ip, r4, ror #15 │ │ │ │ + @ instruction: 0x002ccfb0 │ │ │ │ + andeq fp, r2, r9, ror r5 │ │ │ │ + @ instruction: 0x002ee6bc │ │ │ │ + eoreq r0, ip, r0, asr #15 │ │ │ │ + strdeq fp, [ip], -r0 @ │ │ │ │ + andeq fp, r2, r9, ror #8 │ │ │ │ + mlaeq lr, r8, r6, lr │ │ │ │ + mlaeq ip, ip, r7, r0 │ │ │ │ + eoreq ip, ip, r0, lsl #30 │ │ │ │ + andeq fp, r2, r2, lsl #10 │ │ │ │ + eoreq lr, lr, r4, ror r6 │ │ │ │ + eoreq r0, ip, r8, ror r7 │ │ │ │ + ldrdeq sp, [ip], -r4 @ │ │ │ │ + andeq ip, r2, r7, lsr r1 │ │ │ │ + eoreq lr, lr, r0, asr r6 │ │ │ │ + eoreq r0, ip, r4, asr r7 │ │ │ │ + eoreq r0, ip, r8, lsl #15 │ │ │ │ + andeq fp, r2, r6, lsl r4 │ │ │ │ + eoreq lr, lr, ip, lsr #12 │ │ │ │ + eoreq r0, ip, r0, lsr r7 │ │ │ │ + eoreq r0, ip, ip, asr #15 │ │ │ │ + andeq fp, r2, fp, lsl r4 │ │ │ │ + eoreq lr, lr, r8, lsl #12 │ │ │ │ + eoreq r0, ip, ip, lsl #14 │ │ │ │ + eoreq fp, ip, r0, lsr #32 │ │ │ │ + andeq fp, r2, ip, lsr r4 │ │ │ │ + eoreq lr, lr, r4, ror #11 │ │ │ │ + eoreq r0, ip, r8, ror #13 │ │ │ │ + eoreq r0, ip, r8, lsr #15 │ │ │ │ + andeq fp, r2, pc, lsr #8 │ │ │ │ + eoreq lr, lr, r0, asr #11 │ │ │ │ + eoreq r0, ip, r4, asr #13 │ │ │ │ + eoreq sl, ip, r0, asr #1 │ │ │ │ + andeq fp, r2, r3, lsl r4 │ │ │ │ + mlaeq lr, ip, r5, lr │ │ │ │ + eoreq r0, ip, r0, lsr #13 │ │ │ │ + eoreq r0, ip, r4, lsr #14 │ │ │ │ + andeq fp, r2, r0, lsl r4 │ │ │ │ + eoreq lr, lr, r8, ror r5 │ │ │ │ + eoreq r0, ip, ip, ror r6 │ │ │ │ + eoreq r0, ip, r4, lsr #14 │ │ │ │ + andeq fp, r2, sp, lsl r4 │ │ │ │ + eoreq sp, lr, ip, ror #26 │ │ │ │ + eoreq pc, fp, r0, ror lr @ │ │ │ │ + eoreq ip, ip, r4, ror #21 │ │ │ │ + andeq ip, r2, ip, lsl #3 │ │ │ │ + eoreq sp, lr, r8, asr #26 │ │ │ │ + eoreq pc, fp, ip, asr #28 │ │ │ │ + @ instruction: 0x002ccab4 │ │ │ │ + andeq ip, r2, r2, asr r1 │ │ │ │ + eoreq sp, lr, r4, lsr #26 │ │ │ │ + eoreq pc, fp, r8, lsr #28 │ │ │ │ + eoreq ip, ip, r8, lsr #21 │ │ │ │ + @ instruction: 0x0002c1ba │ │ │ │ + eoreq sp, lr, r0, lsl #26 │ │ │ │ + eoreq pc, fp, r4, lsl #28 │ │ │ │ + eoreq ip, ip, r0, lsr #21 │ │ │ │ + andeq ip, r2, r8, ror #3 │ │ │ │ + ldrdeq sp, [lr], -ip @ │ │ │ │ + eoreq pc, fp, r0, ror #27 │ │ │ │ + eoreq ip, ip, ip, lsr #19 │ │ │ │ + @ instruction: 0x0002bfb8 │ │ │ │ + @ instruction: 0x002edcb8 │ │ │ │ + @ instruction: 0x002bfdbc │ │ │ │ + mlaeq ip, r4, r9, ip │ │ │ │ + andeq fp, r2, r1, asr #31 │ │ │ │ + mlaeq lr, r4, ip, sp │ │ │ │ + mlaeq fp, r8, sp, pc @ │ │ │ │ + eoreq ip, ip, ip, asr #18 │ │ │ │ + andeq fp, r2, r4, ror pc │ │ │ │ + eoreq sp, lr, r0, ror ip │ │ │ │ + eoreq pc, fp, r4, ror sp @ │ │ │ │ + @ instruction: 0x002cc9b8 │ │ │ │ + andeq ip, r2, r4, asr #1 │ │ │ │ + eoreq sp, lr, ip, asr #24 │ │ │ │ + eoreq pc, fp, r0, asr sp @ │ │ │ │ + eoreq ip, ip, r8, lsl #19 │ │ │ │ + strheq ip, [r2], -lr │ │ │ │ + eoreq sp, lr, r8, lsr #24 │ │ │ │ + eoreq pc, fp, ip, lsr #26 │ │ │ │ + eoreq ip, ip, ip, lsl r9 │ │ │ │ + andeq ip, r2, pc │ │ │ │ + eoreq sp, lr, r4, lsl #24 │ │ │ │ + eoreq pc, fp, r8, lsl #26 │ │ │ │ + eoreq ip, ip, r4, lsl #18 │ │ │ │ + andeq ip, r2, r9, lsl r0 │ │ │ │ + eoreq sp, lr, r0, ror #23 │ │ │ │ + eoreq pc, fp, r4, ror #25 │ │ │ │ + eoreq ip, ip, r8, asr #17 │ │ │ │ + andeq ip, r2, r2 │ │ │ │ + @ instruction: 0x002edbbc │ │ │ │ + eoreq pc, fp, r0, asr #25 │ │ │ │ + ldrdeq ip, [ip], -r4 @ │ │ │ │ + andeq ip, r2, r3, ror r0 │ │ │ │ + mlaeq lr, r8, fp, sp │ │ │ │ + mlaeq fp, ip, ip, pc @ │ │ │ │ + eoreq ip, ip, r4, lsr #17 │ │ │ │ + andeq ip, r2, fp, rrx │ │ │ │ + eoreq sp, lr, r4, ror fp │ │ │ │ + eoreq pc, fp, r8, ror ip @ │ │ │ │ + eoreq ip, ip, r4, lsr #17 │ │ │ │ + andeq ip, r2, r9, lsl #1 │ │ │ │ + eoreq sp, lr, r0, asr fp │ │ │ │ + eoreq pc, fp, r4, asr ip @ │ │ │ │ + eoreq ip, ip, r4, ror r8 │ │ │ │ + andeq ip, r2, ip, ror r0 │ │ │ │ + eoreq sp, lr, ip, lsr #22 │ │ │ │ + eoreq pc, fp, r0, lsr ip @ │ │ │ │ + @ instruction: 0x002cc7b4 │ │ │ │ + muleq r2, fp, lr │ │ │ │ + eoreq sp, lr, r8, lsl #22 │ │ │ │ + eoreq pc, fp, ip, lsl #24 │ │ │ │ + @ instruction: 0x002cc7b4 │ │ │ │ + andeq fp, r2, r0, lsl pc │ │ │ │ + eoreq sp, lr, r4, ror #21 │ │ │ │ + eoreq pc, fp, r8, ror #23 │ │ │ │ + eoreq ip, ip, r8, lsr #15 │ │ │ │ + @ instruction: 0x0002bfb0 │ │ │ │ + eoreq sp, lr, r0, asr #21 │ │ │ │ + eoreq pc, fp, r4, asr #23 │ │ │ │ + eoreq ip, ip, r4, lsl r8 │ │ │ │ + andeq ip, r2, sp, asr #1 │ │ │ │ + mlaeq lr, ip, sl, sp │ │ │ │ + eoreq pc, fp, r0, lsr #23 │ │ │ │ + eoreq ip, ip, r8, lsl r7 │ │ │ │ + muleq r2, r7, lr │ │ │ │ + eoreq sp, lr, r8, ror sl │ │ │ │ + eoreq pc, fp, ip, ror fp @ │ │ │ │ + eoreq ip, ip, r4, lsr r6 │ │ │ │ + andeq fp, r2, r5, ror #23 │ │ │ │ + eoreq sp, lr, r4, asr sl │ │ │ │ + eoreq pc, fp, r8, asr fp @ │ │ │ │ + eoreq ip, ip, ip, ror r6 │ │ │ │ + andeq fp, r2, r6, asr sp │ │ │ │ + eoreq sp, lr, r0, lsr sl │ │ │ │ + eoreq pc, fp, r4, lsr fp @ │ │ │ │ + eoreq ip, ip, r0, lsr #13 │ │ │ │ + andeq fp, r2, sl, lsr lr │ │ │ │ + eoreq sp, lr, ip, lsl #20 │ │ │ │ + eoreq pc, fp, r0, lsl fp @ │ │ │ │ + eoreq ip, ip, r0, asr r5 │ │ │ │ + andeq fp, r2, r2, lsl #21 │ │ │ │ + eoreq sp, lr, r8, ror #19 │ │ │ │ + eoreq pc, fp, ip, ror #21 │ │ │ │ + eoreq ip, ip, r8, ror #10 │ │ │ │ + andeq fp, r2, r3, asr #21 │ │ │ │ + eoreq sp, lr, r4, asr #19 │ │ │ │ + eoreq pc, fp, r8, asr #21 │ │ │ │ + ldrdeq ip, [ip], -r4 @ │ │ │ │ + andeq fp, r2, fp, lsl sp │ │ │ │ + eoreq sp, lr, r0, lsr #19 │ │ │ │ + eoreq pc, fp, r4, lsr #21 │ │ │ │ + eoreq ip, ip, r4, asr r4 │ │ │ │ + andeq fp, r2, r8, ror r8 │ │ │ │ + eoreq sp, lr, ip, ror r9 │ │ │ │ + eoreq pc, fp, r0, lsl #21 │ │ │ │ + eoreq fp, ip, r0, ror r1 │ │ │ │ + strdeq fp, [r2], -r4 │ │ │ │ + eoreq sp, lr, r8, asr r9 │ │ │ │ + eoreq pc, fp, ip, asr sl @ │ │ │ │ + eoreq ip, ip, r8, lsr #3 │ │ │ │ + andeq fp, r2, r3, ror #9 │ │ │ │ + eoreq sp, lr, r4, lsr r9 │ │ │ │ + eoreq pc, fp, r8, lsr sl @ │ │ │ │ + eoreq ip, ip, r4, asr r3 │ │ │ │ + andeq fp, r2, r4, lsr #15 │ │ │ │ + eoreq sp, lr, r0, lsl r9 │ │ │ │ + eoreq pc, fp, r4, lsl sl @ │ │ │ │ + eoreq ip, ip, ip, ror #6 │ │ │ │ + andeq fp, r2, ip, lsl r8 │ │ │ │ + eoreq sp, lr, ip, ror #17 │ │ │ │ + strdeq pc, [fp], -r0 @ │ │ │ │ + eoreq ip, ip, r0, lsr #10 │ │ │ │ + andeq fp, r2, lr, ror sp │ │ │ │ + eoreq sp, lr, r8, asr #17 │ │ │ │ + eoreq pc, fp, ip, asr #19 │ │ │ │ + eoreq ip, ip, r8, lsl #10 │ │ │ │ + @ instruction: 0x0002bdb3 │ │ │ │ + eoreq sp, lr, r4, lsr #17 │ │ │ │ + eoreq pc, fp, r8, lsr #19 │ │ │ │ + strdeq ip, [ip], -r0 @ │ │ │ │ + andeq fp, r2, sp, ror #27 │ │ │ │ + eoreq sp, lr, r0, lsl #17 │ │ │ │ + eoreq pc, fp, r4, lsl #19 │ │ │ │ + ldrdeq ip, [ip], -r8 @ │ │ │ │ + andeq fp, r2, r9, lsr #28 │ │ │ │ + eoreq sp, lr, ip, asr r8 │ │ │ │ + eoreq pc, fp, r0, ror #18 │ │ │ │ + eoreq ip, ip, r8, lsl #7 │ │ │ │ + andeq fp, r2, r4, ror #19 │ │ │ │ + eoreq sp, lr, r8, lsr r8 │ │ │ │ + eoreq pc, fp, ip, lsr r9 @ │ │ │ │ + eoreq ip, ip, r8, asr #3 │ │ │ │ + andeq fp, r2, r3, lsr r7 │ │ │ │ + eoreq sp, lr, r4, lsl r8 │ │ │ │ + eoreq pc, fp, r8, lsl r9 @ │ │ │ │ + eoreq ip, ip, ip, lsl #3 │ │ │ │ + andeq fp, r2, r4, lsl r7 │ │ │ │ + strdeq sp, [lr], -r0 @ │ │ │ │ + strdeq pc, [fp], -r4 @ │ │ │ │ + eoreq ip, ip, r4, asr r4 │ │ │ │ + andeq fp, r2, r1, lsr lr │ │ │ │ + eoreq sp, lr, ip, asr #15 │ │ │ │ + ldrdeq pc, [fp], -r0 @ │ │ │ │ + eoreq ip, ip, r4, lsr #5 │ │ │ │ + ldrdeq fp, [r2], -r0 │ │ │ │ + eoreq sp, lr, r8, lsr #15 │ │ │ │ + eoreq pc, fp, ip, lsr #17 │ │ │ │ + eoreq ip, ip, r4, lsl r1 │ │ │ │ + strdeq fp, [r2], -r9 │ │ │ │ + eoreq sp, lr, r4, lsl #15 │ │ │ │ + eoreq pc, fp, r8, lsl #17 │ │ │ │ + eoreq ip, ip, r0, lsr #2 │ │ │ │ + andeq fp, r2, r7, asr #14 │ │ │ │ + eoreq sp, lr, r0, ror #14 │ │ │ │ + eoreq pc, fp, r4, ror #16 │ │ │ │ + eoreq ip, ip, r4, lsr #32 │ │ │ │ + andeq fp, r2, ip, ror #10 │ │ │ │ + eoreq sp, lr, ip, lsr r7 │ │ │ │ + eoreq pc, fp, r0, asr #16 │ │ │ │ + eoreq ip, ip, r4, ror r2 │ │ │ │ + andeq fp, r2, r8, asr #20 │ │ │ │ + eoreq sp, lr, r8, lsl r7 │ │ │ │ + eoreq pc, fp, ip, lsl r8 @ │ │ │ │ + eoreq ip, ip, r4, asr r0 │ │ │ │ + andeq fp, r2, r6, asr #12 │ │ │ │ + strdeq sp, [lr], -r4 @ │ │ │ │ + strdeq pc, [fp], -r8 @ │ │ │ │ + eoreq ip, ip, r4, asr r0 │ │ │ │ + ldrdeq fp, [r2], -sl │ │ │ │ + ldrdeq sp, [lr], -r0 @ │ │ │ │ + ldrdeq pc, [fp], -r4 @ │ │ │ │ + @ instruction: 0x002ca8b0 │ │ │ │ + andeq fp, r2, r5, lsr #12 │ │ │ │ + eoreq sp, lr, ip, lsr #13 │ │ │ │ + @ instruction: 0x002bf7b0 │ │ │ │ + eoreq ip, ip, r4, ror #1 │ │ │ │ + strdeq fp, [r2], -sp │ │ │ │ + eoreq sp, lr, r8, lsl #13 │ │ │ │ + eoreq pc, fp, ip, lsl #15 │ │ │ │ + eoreq ip, ip, r8, lsr #6 │ │ │ │ + ldrdeq fp, [r2], -r6 │ │ │ │ + eoreq sp, lr, r4, ror #12 │ │ │ │ + eoreq pc, fp, r8, ror #14 │ │ │ │ + mlaeq ip, r0, r0, ip │ │ │ │ + @ instruction: 0x0002b7b7 │ │ │ │ + eoreq sp, lr, r0, asr #12 │ │ │ │ + eoreq pc, fp, r4, asr #14 │ │ │ │ + ldrdeq ip, [ip], -r4 @ │ │ │ │ + ldrdeq fp, [r2], -r1 │ │ │ │ + eoreq sp, lr, ip, lsl r6 │ │ │ │ + eoreq pc, fp, r0, lsr #14 │ │ │ │ + eoreq fp, ip, r4, lsr pc │ │ │ │ + andeq fp, r2, sp, lsr #12 │ │ │ │ + strdeq sp, [lr], -r8 @ │ │ │ │ + strdeq pc, [fp], -ip @ │ │ │ │ + eoreq sl, ip, ip, lsl r0 │ │ │ │ + andeq fp, r2, r6, asr #8 │ │ │ │ + ldrdeq sp, [lr], -r4 @ │ │ │ │ + ldrdeq pc, [fp], -r8 @ │ │ │ │ + @ instruction: 0x002cbeb0 │ │ │ │ + muleq r2, pc, r5 @ │ │ │ │ + @ instruction: 0x002ed5b0 │ │ │ │ + @ instruction: 0x002bf6b4 │ │ │ │ + eoreq sl, ip, r8, ror #14 │ │ │ │ + muleq r2, r0, r5 │ │ │ │ + eoreq sp, lr, ip, lsl #11 │ │ │ │ + mlaeq fp, r0, r6, pc @ │ │ │ │ + @ instruction: 0x002cbebc │ │ │ │ + andeq fp, r2, sp, lsr r6 │ │ │ │ + eoreq sp, lr, r8, ror #10 │ │ │ │ + eoreq pc, fp, ip, ror #12 │ │ │ │ + eoreq ip, ip, ip, asr #32 │ │ │ │ + andeq fp, r2, pc, lsl #18 │ │ │ │ + eoreq sp, lr, r4, asr #10 │ │ │ │ + eoreq pc, fp, r8, asr #12 │ │ │ │ + eoreq fp, ip, r8, ror #4 │ │ │ │ + andeq fp, r2, r2, lsr r5 │ │ │ │ + eoreq sp, lr, r0, lsr #10 │ │ │ │ + eoreq pc, fp, r4, lsr #12 │ │ │ │ + eoreq fp, ip, r8, lsl #28 │ │ │ │ + andeq fp, r2, r3, lsr #11 │ │ │ │ + strdeq sp, [lr], -ip @ │ │ │ │ + eoreq pc, fp, r0, lsl #12 │ │ │ │ + eoreq fp, ip, r4, lsr #29 │ │ │ │ + andeq fp, r2, r2, ror #14 │ │ │ │ + ldrdeq sp, [lr], -r8 @ │ │ │ │ + ldrdeq pc, [fp], -ip @ │ │ │ │ + strdeq fp, [ip], -r8 @ │ │ │ │ + andeq fp, r2, r0, lsr #19 │ │ │ │ + @ instruction: 0x002ed4b4 │ │ │ │ + @ instruction: 0x002bf5b8 │ │ │ │ + eoreq fp, ip, r0, lsl sp │ │ │ │ + andeq fp, r2, fp, ror #9 │ │ │ │ + mlaeq lr, r0, r4, sp │ │ │ │ + mlaeq fp, r4, r5, pc @ │ │ │ │ + eoreq fp, ip, ip, lsl #31 │ │ │ │ + andeq fp, r2, r3, asr r9 │ │ │ │ + eoreq sp, lr, ip, ror #8 │ │ │ │ + eoreq pc, fp, r0, ror r5 @ │ │ │ │ + @ instruction: 0x002cbdb4 │ │ │ │ + andeq fp, r2, r3, asr r6 │ │ │ │ + eoreq sp, lr, r8, asr #8 │ │ │ │ + eoreq pc, fp, ip, asr #10 │ │ │ │ + @ instruction: 0x002cbeb0 │ │ │ │ + andeq fp, r2, r1, lsr #16 │ │ │ │ + eoreq sp, lr, r4, lsr #8 │ │ │ │ + eoreq pc, fp, r8, lsr #10 │ │ │ │ + eoreq fp, ip, ip, lsr #30 │ │ │ │ + andeq fp, r2, pc, lsl #19 │ │ │ │ + eoreq sp, lr, r0, lsl #8 │ │ │ │ + eoreq pc, fp, r4, lsl #10 │ │ │ │ + eoreq fp, ip, r0, asr #29 │ │ │ │ + andeq fp, r2, r5, lsl #17 │ │ │ │ + ldrdeq sp, [lr], -ip @ │ │ │ │ + eoreq pc, fp, r0, ror #9 │ │ │ │ + eoreq fp, ip, ip, asr #29 │ │ │ │ + andeq fp, r2, ip, lsl r9 │ │ │ │ + @ instruction: 0x002ed3b8 │ │ │ │ + @ instruction: 0x002bf4bc │ │ │ │ + eoreq fp, ip, r8, ror #30 │ │ │ │ + andeq fp, r2, pc, lsr #23 │ │ │ │ + mlaeq lr, r4, r3, sp │ │ │ │ + mlaeq fp, r8, r4, pc @ │ │ │ │ + eoreq fp, ip, r8, lsl #28 │ │ │ │ + andeq fp, r2, sp, lsr #16 │ │ │ │ + eoreq sp, lr, r0, ror r3 │ │ │ │ + eoreq pc, fp, r4, ror r4 @ │ │ │ │ + eoreq ip, ip, ip, lsl r1 │ │ │ │ + andeq ip, r2, ip, ror #3 │ │ │ │ + eoreq sp, lr, ip, asr #6 │ │ │ │ + eoreq pc, fp, r0, asr r4 @ │ │ │ │ + eoreq fp, ip, r8, lsr pc │ │ │ │ + andeq fp, r2, sp, lsl #25 │ │ │ │ + eoreq sp, lr, r8, lsr #6 │ │ │ │ + eoreq pc, fp, ip, lsr #8 │ │ │ │ + eoreq fp, ip, r8, lsl #30 │ │ │ │ + andeq fp, r2, r2, ror #24 │ │ │ │ + eoreq sp, lr, r4, lsl #6 │ │ │ │ + eoreq pc, fp, r8, lsl #8 │ │ │ │ + strdeq fp, [ip], -ip @ │ │ │ │ + andeq fp, r2, r4, ror #25 │ │ │ │ + eoreq sp, lr, r0, ror #5 │ │ │ │ + eoreq pc, fp, r4, ror #7 │ │ │ │ + eoreq fp, ip, r4, ror #29 │ │ │ │ + andeq fp, r2, sp, ror #25 │ │ │ │ + @ instruction: 0x002ed2bc │ │ │ │ + eoreq pc, fp, r0, asr #7 │ │ │ │ + eoreq fp, ip, r0, lsl ip │ │ │ │ + andeq fp, r2, r4, asr #13 │ │ │ │ + mlaeq lr, r8, r2, sp │ │ │ │ + mlaeq fp, ip, r3, pc @ │ │ │ │ + eoreq fp, ip, ip, lsr #27 │ │ │ │ + muleq r2, r7, r9 │ │ │ │ + eoreq sp, lr, r4, ror r2 │ │ │ │ + eoreq pc, fp, r8, ror r3 @ │ │ │ │ + eoreq fp, ip, ip, lsr lr │ │ │ │ + strdeq fp, [r2], -fp @ │ │ │ │ + eoreq sp, lr, r0, asr r2 │ │ │ │ + eoreq pc, fp, r4, asr r3 @ │ │ │ │ + eoreq fp, ip, r4, lsr #28 │ │ │ │ + andeq fp, r2, sp, lsr #24 │ │ │ │ + ldr r3, [pc, #-1288] @ 134fd8 │ │ │ │ + ldr r1, [pc, #-1288] @ 134fdc │ │ │ │ + ldr r0, [pc, #-1288] @ 134fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2168] @ 135690 │ │ │ │ + ldr r2, [pc, #-1292] @ 134fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2152] @ 135694 │ │ │ │ - ldr r1, [pc, #2152] @ 135698 │ │ │ │ - ldr r0, [pc, #2152] @ 13569c │ │ │ │ + ldr r3, [pc, #-1308] @ 134fe8 │ │ │ │ + ldr r1, [pc, #-1308] @ 134fec │ │ │ │ + ldr r0, [pc, #-1308] @ 134ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2148] @ 1356a0 │ │ │ │ + ldr r2, [pc, #-1312] @ 134ff4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2132] @ 1356a4 │ │ │ │ - ldr r1, [pc, #2132] @ 1356a8 │ │ │ │ - ldr r0, [pc, #2132] @ 1356ac │ │ │ │ + ldr r3, [pc, #-1328] @ 134ff8 │ │ │ │ + ldr r1, [pc, #-1328] @ 134ffc │ │ │ │ + ldr r0, [pc, #-1328] @ 135000 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2128] @ 1356b0 │ │ │ │ + ldr r2, [pc, #-1332] @ 135004 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2112] @ 1356b4 │ │ │ │ - ldr r1, [pc, #2112] @ 1356b8 │ │ │ │ - ldr r0, [pc, #2112] @ 1356bc │ │ │ │ + ldr r3, [pc, #-1348] @ 135008 │ │ │ │ + ldr r1, [pc, #-1348] @ 13500c │ │ │ │ + ldr r0, [pc, #-1348] @ 135010 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2108] @ 1356c0 │ │ │ │ + ldr r2, [pc, #-1352] @ 135014 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2092] @ 1356c4 │ │ │ │ - ldr r1, [pc, #2092] @ 1356c8 │ │ │ │ - ldr r0, [pc, #2092] @ 1356cc │ │ │ │ + ldr r3, [pc, #-1368] @ 135018 │ │ │ │ + ldr r1, [pc, #-1368] @ 13501c │ │ │ │ + ldr r0, [pc, #-1368] @ 135020 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2088] @ 1356d0 │ │ │ │ + ldr r2, [pc, #-1372] @ 135024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2072] @ 1356d4 │ │ │ │ - ldr r1, [pc, #2072] @ 1356d8 │ │ │ │ - ldr r0, [pc, #2072] @ 1356dc │ │ │ │ + ldr r3, [pc, #-1388] @ 135028 │ │ │ │ + ldr r1, [pc, #-1388] @ 13502c │ │ │ │ + ldr r0, [pc, #-1388] @ 135030 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2068] @ 1356e0 │ │ │ │ + ldr r2, [pc, #-1392] @ 135034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2052] @ 1356e4 │ │ │ │ - ldr r1, [pc, #2052] @ 1356e8 │ │ │ │ - ldr r0, [pc, #2052] @ 1356ec │ │ │ │ + ldr r3, [pc, #-1408] @ 135038 │ │ │ │ + ldr r1, [pc, #-1408] @ 13503c │ │ │ │ + ldr r0, [pc, #-1408] @ 135040 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2048] @ 1356f0 │ │ │ │ + ldr r2, [pc, #-1412] @ 135044 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2032] @ 1356f4 │ │ │ │ - ldr r1, [pc, #2032] @ 1356f8 │ │ │ │ - ldr r0, [pc, #2032] @ 1356fc │ │ │ │ + ldr r3, [pc, #-1428] @ 135048 │ │ │ │ + ldr r1, [pc, #-1428] @ 13504c │ │ │ │ + ldr r0, [pc, #-1428] @ 135050 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2028] @ 135700 │ │ │ │ + ldr r2, [pc, #-1432] @ 135054 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2012] @ 135704 │ │ │ │ - ldr r1, [pc, #2012] @ 135708 │ │ │ │ - ldr r0, [pc, #2012] @ 13570c │ │ │ │ + ldr r3, [pc, #-1448] @ 135058 │ │ │ │ + ldr r1, [pc, #-1448] @ 13505c │ │ │ │ + ldr r0, [pc, #-1448] @ 135060 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2008] @ 135710 │ │ │ │ + ldr r2, [pc, #-1452] @ 135064 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1992] @ 135714 │ │ │ │ - ldr r1, [pc, #1992] @ 135718 │ │ │ │ - ldr r0, [pc, #1992] @ 13571c │ │ │ │ + ldr r3, [pc, #-1468] @ 135068 │ │ │ │ + ldr r1, [pc, #-1468] @ 13506c │ │ │ │ + ldr r0, [pc, #-1468] @ 135070 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1988] @ 135720 │ │ │ │ + ldr r2, [pc, #-1472] @ 135074 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1972] @ 135724 │ │ │ │ - ldr r1, [pc, #1972] @ 135728 │ │ │ │ - ldr r0, [pc, #1972] @ 13572c │ │ │ │ + ldr r3, [pc, #-1488] @ 135078 │ │ │ │ + ldr r1, [pc, #-1488] @ 13507c │ │ │ │ + ldr r0, [pc, #-1488] @ 135080 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1968] @ 135730 │ │ │ │ + ldr r2, [pc, #-1492] @ 135084 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1952] @ 135734 │ │ │ │ - ldr r1, [pc, #1952] @ 135738 │ │ │ │ - ldr r0, [pc, #1952] @ 13573c │ │ │ │ + ldr r3, [pc, #-1508] @ 135088 │ │ │ │ + ldr r1, [pc, #-1508] @ 13508c │ │ │ │ + ldr r0, [pc, #-1508] @ 135090 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1948] @ 135740 │ │ │ │ + ldr r2, [pc, #-1512] @ 135094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1932] @ 135744 │ │ │ │ - ldr r1, [pc, #1932] @ 135748 │ │ │ │ - ldr r0, [pc, #1932] @ 13574c │ │ │ │ + ldr r3, [pc, #-1528] @ 135098 │ │ │ │ + ldr r1, [pc, #-1528] @ 13509c │ │ │ │ + ldr r0, [pc, #-1528] @ 1350a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1928] @ 135750 │ │ │ │ + ldr r2, [pc, #-1532] @ 1350a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1912] @ 135754 │ │ │ │ - ldr r1, [pc, #1912] @ 135758 │ │ │ │ - ldr r0, [pc, #1912] @ 13575c │ │ │ │ + ldr r3, [pc, #-1548] @ 1350a8 │ │ │ │ + ldr r1, [pc, #-1548] @ 1350ac │ │ │ │ + ldr r0, [pc, #-1548] @ 1350b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1908] @ 135760 │ │ │ │ + ldr r2, [pc, #-1552] @ 1350b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1892] @ 135764 │ │ │ │ - ldr r1, [pc, #1892] @ 135768 │ │ │ │ - ldr r0, [pc, #1892] @ 13576c │ │ │ │ + ldr r3, [pc, #-1568] @ 1350b8 │ │ │ │ + ldr r1, [pc, #-1568] @ 1350bc │ │ │ │ + ldr r0, [pc, #-1568] @ 1350c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1888] @ 135770 │ │ │ │ + ldr r2, [pc, #-1572] @ 1350c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1872] @ 135774 │ │ │ │ - ldr r1, [pc, #1872] @ 135778 │ │ │ │ - ldr r0, [pc, #1872] @ 13577c │ │ │ │ + ldr r3, [pc, #-1588] @ 1350c8 │ │ │ │ + ldr r1, [pc, #-1588] @ 1350cc │ │ │ │ + ldr r0, [pc, #-1588] @ 1350d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1868] @ 135780 │ │ │ │ + ldr r2, [pc, #-1592] @ 1350d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1852] @ 135784 │ │ │ │ - ldr r1, [pc, #1852] @ 135788 │ │ │ │ - ldr r0, [pc, #1852] @ 13578c │ │ │ │ + ldr r3, [pc, #-1608] @ 1350d8 │ │ │ │ + ldr r1, [pc, #-1608] @ 1350dc │ │ │ │ + ldr r0, [pc, #-1608] @ 1350e0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1848] @ 135790 │ │ │ │ + ldr r2, [pc, #-1612] @ 1350e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1832] @ 135794 │ │ │ │ - ldr r1, [pc, #1832] @ 135798 │ │ │ │ - ldr r0, [pc, #1832] @ 13579c │ │ │ │ + ldr r3, [pc, #-1628] @ 1350e8 │ │ │ │ + ldr r1, [pc, #-1628] @ 1350ec │ │ │ │ + ldr r0, [pc, #-1628] @ 1350f0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1828] @ 1357a0 │ │ │ │ + ldr r2, [pc, #-1632] @ 1350f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1812] @ 1357a4 │ │ │ │ - ldr r1, [pc, #1812] @ 1357a8 │ │ │ │ - ldr r0, [pc, #1812] @ 1357ac │ │ │ │ + ldr r3, [pc, #-1648] @ 1350f8 │ │ │ │ + ldr r1, [pc, #-1648] @ 1350fc │ │ │ │ + ldr r0, [pc, #-1648] @ 135100 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1808] @ 1357b0 │ │ │ │ + ldr r2, [pc, #-1652] @ 135104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1792] @ 1357b4 │ │ │ │ - ldr r1, [pc, #1792] @ 1357b8 │ │ │ │ - ldr r0, [pc, #1792] @ 1357bc │ │ │ │ + ldr r3, [pc, #-1668] @ 135108 │ │ │ │ + ldr r1, [pc, #-1668] @ 13510c │ │ │ │ + ldr r0, [pc, #-1668] @ 135110 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1788] @ 1357c0 │ │ │ │ + ldr r2, [pc, #-1672] @ 135114 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1772] @ 1357c4 │ │ │ │ - ldr r1, [pc, #1772] @ 1357c8 │ │ │ │ - ldr r0, [pc, #1772] @ 1357cc │ │ │ │ + ldr r3, [pc, #-1688] @ 135118 │ │ │ │ + ldr r1, [pc, #-1688] @ 13511c │ │ │ │ + ldr r0, [pc, #-1688] @ 135120 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1768] @ 1357d0 │ │ │ │ + ldr r2, [pc, #-1692] @ 135124 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1752] @ 1357d4 │ │ │ │ - ldr r1, [pc, #1752] @ 1357d8 │ │ │ │ - ldr r0, [pc, #1752] @ 1357dc │ │ │ │ + ldr r3, [pc, #-1708] @ 135128 │ │ │ │ + ldr r1, [pc, #-1708] @ 13512c │ │ │ │ + ldr r0, [pc, #-1708] @ 135130 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1748] @ 1357e0 │ │ │ │ + ldr r2, [pc, #-1712] @ 135134 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1732] @ 1357e4 │ │ │ │ - ldr r1, [pc, #1732] @ 1357e8 │ │ │ │ - ldr r0, [pc, #1732] @ 1357ec │ │ │ │ + ldr r3, [pc, #-1728] @ 135138 │ │ │ │ + ldr r1, [pc, #-1728] @ 13513c │ │ │ │ + ldr r0, [pc, #-1728] @ 135140 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1728] @ 1357f0 │ │ │ │ + ldr r2, [pc, #-1732] @ 135144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1712] @ 1357f4 │ │ │ │ - ldr r1, [pc, #1712] @ 1357f8 │ │ │ │ - ldr r0, [pc, #1712] @ 1357fc │ │ │ │ + ldr r3, [pc, #-1748] @ 135148 │ │ │ │ + ldr r1, [pc, #-1748] @ 13514c │ │ │ │ + ldr r0, [pc, #-1748] @ 135150 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1708] @ 135800 │ │ │ │ + ldr r2, [pc, #-1752] @ 135154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1692] @ 135804 │ │ │ │ - ldr r1, [pc, #1692] @ 135808 │ │ │ │ - ldr r0, [pc, #1692] @ 13580c │ │ │ │ + ldr r3, [pc, #-1768] @ 135158 │ │ │ │ + ldr r1, [pc, #-1768] @ 13515c │ │ │ │ + ldr r0, [pc, #-1768] @ 135160 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1688] @ 135810 │ │ │ │ + ldr r2, [pc, #-1772] @ 135164 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1672] @ 135814 │ │ │ │ - ldr r1, [pc, #1672] @ 135818 │ │ │ │ - ldr r0, [pc, #1672] @ 13581c │ │ │ │ + ldr r3, [pc, #-1788] @ 135168 │ │ │ │ + ldr r1, [pc, #-1788] @ 13516c │ │ │ │ + ldr r0, [pc, #-1788] @ 135170 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1668] @ 135820 │ │ │ │ + ldr r2, [pc, #-1792] @ 135174 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1652] @ 135824 │ │ │ │ - ldr r1, [pc, #1652] @ 135828 │ │ │ │ - ldr r0, [pc, #1652] @ 13582c │ │ │ │ + ldr r3, [pc, #-1808] @ 135178 │ │ │ │ + ldr r1, [pc, #-1808] @ 13517c │ │ │ │ + ldr r0, [pc, #-1808] @ 135180 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1648] @ 135830 │ │ │ │ + ldr r2, [pc, #-1812] @ 135184 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1632] @ 135834 │ │ │ │ - ldr r1, [pc, #1632] @ 135838 │ │ │ │ - ldr r0, [pc, #1632] @ 13583c │ │ │ │ + ldr r3, [pc, #-1828] @ 135188 │ │ │ │ + ldr r1, [pc, #-1828] @ 13518c │ │ │ │ + ldr r0, [pc, #-1828] @ 135190 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1628] @ 135840 │ │ │ │ + ldr r2, [pc, #-1832] @ 135194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1612] @ 135844 │ │ │ │ - ldr r1, [pc, #1612] @ 135848 │ │ │ │ - ldr r0, [pc, #1612] @ 13584c │ │ │ │ + ldr r3, [pc, #-1848] @ 135198 │ │ │ │ + ldr r1, [pc, #-1848] @ 13519c │ │ │ │ + ldr r0, [pc, #-1848] @ 1351a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1608] @ 135850 │ │ │ │ + ldr r2, [pc, #-1852] @ 1351a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1592] @ 135854 │ │ │ │ - ldr r1, [pc, #1592] @ 135858 │ │ │ │ - ldr r0, [pc, #1592] @ 13585c │ │ │ │ + ldr r3, [pc, #-1868] @ 1351a8 │ │ │ │ + ldr r1, [pc, #-1868] @ 1351ac │ │ │ │ + ldr r0, [pc, #-1868] @ 1351b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1588] @ 135860 │ │ │ │ + ldr r2, [pc, #-1872] @ 1351b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1572] @ 135864 │ │ │ │ - ldr r1, [pc, #1572] @ 135868 │ │ │ │ - ldr r0, [pc, #1572] @ 13586c │ │ │ │ + ldr r3, [pc, #-1888] @ 1351b8 │ │ │ │ + ldr r1, [pc, #-1888] @ 1351bc │ │ │ │ + ldr r0, [pc, #-1888] @ 1351c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1568] @ 135870 │ │ │ │ + ldr r2, [pc, #-1892] @ 1351c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1552] @ 135874 │ │ │ │ - ldr r1, [pc, #1552] @ 135878 │ │ │ │ - ldr r0, [pc, #1552] @ 13587c │ │ │ │ + ldr r3, [pc, #-1908] @ 1351c8 │ │ │ │ + ldr r1, [pc, #-1908] @ 1351cc │ │ │ │ + ldr r0, [pc, #-1908] @ 1351d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1548] @ 135880 │ │ │ │ + ldr r2, [pc, #-1912] @ 1351d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1532] @ 135884 │ │ │ │ - ldr r1, [pc, #1532] @ 135888 │ │ │ │ - ldr r0, [pc, #1532] @ 13588c │ │ │ │ + ldr r3, [pc, #-1928] @ 1351d8 │ │ │ │ + ldr r1, [pc, #-1928] @ 1351dc │ │ │ │ + ldr r0, [pc, #-1928] @ 1351e0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1528] @ 135890 │ │ │ │ + ldr r2, [pc, #-1932] @ 1351e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1512] @ 135894 │ │ │ │ - ldr r1, [pc, #1512] @ 135898 │ │ │ │ - ldr r0, [pc, #1512] @ 13589c │ │ │ │ + ldr r3, [pc, #-1948] @ 1351e8 │ │ │ │ + ldr r1, [pc, #-1948] @ 1351ec │ │ │ │ + ldr r0, [pc, #-1948] @ 1351f0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1508] @ 1358a0 │ │ │ │ + ldr r2, [pc, #-1952] @ 1351f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1492] @ 1358a4 │ │ │ │ - ldr r1, [pc, #1492] @ 1358a8 │ │ │ │ - ldr r0, [pc, #1492] @ 1358ac │ │ │ │ + ldr r3, [pc, #-1968] @ 1351f8 │ │ │ │ + ldr r1, [pc, #-1968] @ 1351fc │ │ │ │ + ldr r0, [pc, #-1968] @ 135200 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1488] @ 1358b0 │ │ │ │ + ldr r2, [pc, #-1972] @ 135204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1472] @ 1358b4 │ │ │ │ - ldr r1, [pc, #1472] @ 1358b8 │ │ │ │ - ldr r0, [pc, #1472] @ 1358bc │ │ │ │ + ldr r3, [pc, #-1988] @ 135208 │ │ │ │ + ldr r1, [pc, #-1988] @ 13520c │ │ │ │ + ldr r0, [pc, #-1988] @ 135210 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1468] @ 1358c0 │ │ │ │ + ldr r2, [pc, #-1992] @ 135214 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1452] @ 1358c4 │ │ │ │ - ldr r1, [pc, #1452] @ 1358c8 │ │ │ │ - ldr r0, [pc, #1452] @ 1358cc │ │ │ │ + ldr r3, [pc, #-2008] @ 135218 │ │ │ │ + ldr r1, [pc, #-2008] @ 13521c │ │ │ │ + ldr r0, [pc, #-2008] @ 135220 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1448] @ 1358d0 │ │ │ │ + ldr r2, [pc, #-2012] @ 135224 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1432] @ 1358d4 │ │ │ │ - ldr r1, [pc, #1432] @ 1358d8 │ │ │ │ - ldr r0, [pc, #1432] @ 1358dc │ │ │ │ + ldr r3, [pc, #-2028] @ 135228 │ │ │ │ + ldr r1, [pc, #-2028] @ 13522c │ │ │ │ + ldr r0, [pc, #-2028] @ 135230 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1428] @ 1358e0 │ │ │ │ + ldr r2, [pc, #-2032] @ 135234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1412] @ 1358e4 │ │ │ │ - ldr r1, [pc, #1412] @ 1358e8 │ │ │ │ - ldr r0, [pc, #1412] @ 1358ec │ │ │ │ + ldr r3, [pc, #-2048] @ 135238 │ │ │ │ + ldr r1, [pc, #-2048] @ 13523c │ │ │ │ + ldr r0, [pc, #-2048] @ 135240 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1408] @ 1358f0 │ │ │ │ + ldr r2, [pc, #-2052] @ 135244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1392] @ 1358f4 │ │ │ │ - ldr r1, [pc, #1392] @ 1358f8 │ │ │ │ - ldr r0, [pc, #1392] @ 1358fc │ │ │ │ + ldr r3, [pc, #-2068] @ 135248 │ │ │ │ + ldr r1, [pc, #-2068] @ 13524c │ │ │ │ + ldr r0, [pc, #-2068] @ 135250 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1388] @ 135900 │ │ │ │ + ldr r2, [pc, #-2072] @ 135254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1372] @ 135904 │ │ │ │ - ldr r1, [pc, #1372] @ 135908 │ │ │ │ - ldr r0, [pc, #1372] @ 13590c │ │ │ │ + ldr r3, [pc, #-2088] @ 135258 │ │ │ │ + ldr r1, [pc, #-2088] @ 13525c │ │ │ │ + ldr r0, [pc, #-2088] @ 135260 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1368] @ 135910 │ │ │ │ + ldr r2, [pc, #-2092] @ 135264 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1352] @ 135914 │ │ │ │ - ldr r1, [pc, #1352] @ 135918 │ │ │ │ - ldr r0, [pc, #1352] @ 13591c │ │ │ │ + ldr r3, [pc, #-2108] @ 135268 │ │ │ │ + ldr r1, [pc, #-2108] @ 13526c │ │ │ │ + ldr r0, [pc, #-2108] @ 135270 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1348] @ 135920 │ │ │ │ + ldr r2, [pc, #-2112] @ 135274 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1332] @ 135924 │ │ │ │ - ldr r1, [pc, #1332] @ 135928 │ │ │ │ - ldr r0, [pc, #1332] @ 13592c │ │ │ │ + ldr r3, [pc, #-2128] @ 135278 │ │ │ │ + ldr r1, [pc, #-2128] @ 13527c │ │ │ │ + ldr r0, [pc, #-2128] @ 135280 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1328] @ 135930 │ │ │ │ + ldr r2, [pc, #-2132] @ 135284 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1312] @ 135934 │ │ │ │ - ldr r1, [pc, #1312] @ 135938 │ │ │ │ - ldr r0, [pc, #1312] @ 13593c │ │ │ │ + ldr r3, [pc, #-2148] @ 135288 │ │ │ │ + ldr r1, [pc, #-2148] @ 13528c │ │ │ │ + ldr r0, [pc, #-2148] @ 135290 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1308] @ 135940 │ │ │ │ + ldr r2, [pc, #-2152] @ 135294 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1292] @ 135944 │ │ │ │ - ldr r1, [pc, #1292] @ 135948 │ │ │ │ - ldr r0, [pc, #1292] @ 13594c │ │ │ │ + ldr r3, [pc, #-2168] @ 135298 │ │ │ │ + ldr r1, [pc, #-2168] @ 13529c │ │ │ │ + ldr r0, [pc, #-2168] @ 1352a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1288] @ 135950 │ │ │ │ + ldr r2, [pc, #-2172] @ 1352a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1272] @ 135954 │ │ │ │ - ldr r1, [pc, #1272] @ 135958 │ │ │ │ - ldr r0, [pc, #1272] @ 13595c │ │ │ │ + ldr r3, [pc, #-2188] @ 1352a8 │ │ │ │ + ldr r1, [pc, #-2188] @ 1352ac │ │ │ │ + ldr r0, [pc, #-2188] @ 1352b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1268] @ 135960 │ │ │ │ + ldr r2, [pc, #-2192] @ 1352b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, sp, r8, asr fp │ │ │ │ - eoreq sl, ip, r8, asr r7 │ │ │ │ - eoreq ip, sp, r0, asr #24 │ │ │ │ - strdeq r2, [sp], -r0 @ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ - strdeq sl, [ip], -r0 @ │ │ │ │ - eoreq r1, lr, r4, ror r6 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq fp, ip, ip, asr #26 │ │ │ │ - eoreq r2, sp, r0, ror #20 │ │ │ │ - eoreq sl, ip, r0, ror #12 │ │ │ │ - eoreq fp, ip, r0, asr #14 │ │ │ │ - eoreq r2, sp, r4, lsl #20 │ │ │ │ - eoreq sl, ip, r4, lsl #12 │ │ │ │ - strdeq ip, [sp], -ip @ │ │ │ │ - eoreq r2, sp, ip, lsr #19 │ │ │ │ - andeq r0, r0, pc, lsl r1 │ │ │ │ - eoreq sl, ip, ip, lsr #11 │ │ │ │ - eoreq ip, ip, ip, lsr r4 │ │ │ │ - eoreq r2, sp, r8, lsl #19 │ │ │ │ - eoreq sl, ip, r8, lsl #11 │ │ │ │ - eoreq r9, ip, r8, lsl fp │ │ │ │ - eoreq r2, sp, ip, lsr #18 │ │ │ │ - eoreq sl, ip, r8, lsr #10 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ - eoreq sp, ip, r4, ror #9 │ │ │ │ - @ instruction: 0x002d28b4 │ │ │ │ - @ instruction: 0x002ca4b4 │ │ │ │ - andeq r0, r0, r7, lsl #2 │ │ │ │ - eoreq r2, sp, r4, lsr #16 │ │ │ │ - eoreq sl, ip, r4, lsr #8 │ │ │ │ - @ instruction: 0x002d27b0 │ │ │ │ - @ instruction: 0x002ca3b0 │ │ │ │ - eoreq ip, sp, r4, ror r8 │ │ │ │ - eoreq r2, sp, r4, lsr #14 │ │ │ │ - eoreq sl, ip, r4, lsr #6 │ │ │ │ - strdeq sp, [ip], -ip @ │ │ │ │ - eoreq fp, ip, r4, asr r9 │ │ │ │ - eoreq r2, sp, r8, ror #12 │ │ │ │ - eoreq sl, ip, r8, ror #4 │ │ │ │ - eoreq r2, sp, ip, lsr #12 │ │ │ │ - eoreq sl, ip, ip, lsr #4 │ │ │ │ - eoreq r2, sp, r0, asr #11 │ │ │ │ - eoreq sl, ip, r0, asr #3 │ │ │ │ - eoreq fp, ip, r0, lsr #16 │ │ │ │ - eoreq r2, sp, r8, lsr r5 │ │ │ │ - eoreq sl, ip, r8, lsr r1 │ │ │ │ - eoreq r9, ip, ip, ror #13 │ │ │ │ - eoreq r2, sp, r0, lsl #10 │ │ │ │ - strdeq sl, [ip], -ip @ │ │ │ │ - eoreq lr, lr, ip, lsr #12 │ │ │ │ - eoreq r0, ip, r0, lsr r7 │ │ │ │ - mlaeq ip, r8, pc, ip @ │ │ │ │ - strdeq fp, [r2], -r9 │ │ │ │ - eoreq lr, lr, r8, lsl #12 │ │ │ │ - eoreq r0, ip, ip, lsl #14 │ │ │ │ - eoreq sp, ip, ip, ror #1 │ │ │ │ - andeq fp, r2, pc, lsl #18 │ │ │ │ - eoreq lr, lr, r4, ror #11 │ │ │ │ - eoreq r0, ip, r8, ror #13 │ │ │ │ - eoreq sp, ip, r4 │ │ │ │ - andeq fp, r2, r4, lsr #15 │ │ │ │ - eoreq lr, lr, r0, asr #11 │ │ │ │ - eoreq r0, ip, r4, asr #13 │ │ │ │ - eoreq sp, ip, ip, lsl r0 │ │ │ │ - andeq fp, r2, ip, lsl r8 │ │ │ │ - mlaeq lr, ip, r5, lr │ │ │ │ - eoreq r0, ip, r0, lsr #13 │ │ │ │ - eoreq sp, ip, r0, lsl r0 │ │ │ │ - andeq fp, r2, sp, lsr #16 │ │ │ │ - eoreq lr, lr, r8, ror r5 │ │ │ │ - eoreq r0, ip, ip, ror r6 │ │ │ │ - eoreq ip, ip, r4, lsr #31 │ │ │ │ - @ instruction: 0x0002b7b7 │ │ │ │ - eoreq lr, lr, r4, asr r5 │ │ │ │ - eoreq r0, ip, r8, asr r6 │ │ │ │ - eoreq sp, ip, r0, lsl #1 │ │ │ │ - andeq fp, r2, r4, ror #19 │ │ │ │ - eoreq lr, lr, r0, lsr r5 │ │ │ │ - eoreq r0, ip, r4, lsr r6 │ │ │ │ - eoreq ip, ip, r0, asr #29 │ │ │ │ - andeq fp, r2, r3, lsr r7 │ │ │ │ - eoreq lr, lr, ip, lsl #10 │ │ │ │ - eoreq r0, ip, r0, lsl r6 │ │ │ │ - eoreq ip, ip, r4, lsl #29 │ │ │ │ - andeq fp, r2, r4, lsl r7 │ │ │ │ - eoreq lr, lr, r8, ror #9 │ │ │ │ - eoreq r0, ip, ip, ror #11 │ │ │ │ - eoreq ip, ip, r0, lsr lr │ │ │ │ - andeq fp, r2, r3, asr r6 │ │ │ │ - eoreq lr, lr, r4, asr #9 │ │ │ │ - eoreq r0, ip, r8, asr #11 │ │ │ │ - eoreq ip, ip, r8, ror #3 │ │ │ │ - andeq fp, r2, r2, lsr r5 │ │ │ │ - eoreq lr, lr, r0, lsr #9 │ │ │ │ - eoreq r0, ip, r4, lsr #11 │ │ │ │ - eoreq ip, ip, r8, lsl #27 │ │ │ │ - andeq fp, r2, r3, lsr #11 │ │ │ │ - eoreq lr, lr, ip, ror r4 │ │ │ │ - eoreq r0, ip, r0, lsl #11 │ │ │ │ - eoreq sp, ip, ip, lsr #32 │ │ │ │ - andeq fp, r2, pc, lsr #23 │ │ │ │ - eoreq lr, lr, r8, asr r4 │ │ │ │ - eoreq r0, ip, ip, asr r5 │ │ │ │ - eoreq ip, ip, r0, asr #29 │ │ │ │ - andeq fp, r2, r1, lsr #16 │ │ │ │ - eoreq lr, lr, r4, lsr r4 │ │ │ │ - eoreq r0, ip, r8, lsr r5 │ │ │ │ - eoreq ip, ip, r4, lsr #30 │ │ │ │ - andeq fp, r2, ip, lsl r9 │ │ │ │ - eoreq lr, lr, r0, lsl r4 │ │ │ │ - eoreq r0, ip, r4, lsl r5 │ │ │ │ - @ instruction: 0x002cd1bc │ │ │ │ - andeq ip, r2, ip, ror #3 │ │ │ │ - eoreq lr, lr, ip, ror #7 │ │ │ │ - strdeq r0, [ip], -r0 @ │ │ │ │ - eoreq ip, ip, r4, asr #29 │ │ │ │ - ldrdeq fp, [r2], -r0 │ │ │ │ - eoreq lr, lr, r8, asr #7 │ │ │ │ - eoreq r0, ip, ip, asr #9 │ │ │ │ - eoreq ip, ip, ip, ror #25 │ │ │ │ - andeq fp, r2, r5, lsr r6 │ │ │ │ - eoreq lr, lr, r4, lsr #7 │ │ │ │ - eoreq r0, ip, r8, lsr #9 │ │ │ │ - eoreq ip, ip, ip, lsr #29 │ │ │ │ - andeq fp, r2, pc, lsl #19 │ │ │ │ - eoreq lr, lr, r0, lsl #7 │ │ │ │ - eoreq r0, ip, r4, lsl #9 │ │ │ │ - eoreq ip, ip, r0, asr #28 │ │ │ │ - andeq fp, r2, r5, lsl #17 │ │ │ │ - eoreq lr, lr, ip, asr r3 │ │ │ │ - eoreq r0, ip, r0, ror #8 │ │ │ │ - mlaeq ip, ip, pc, ip @ │ │ │ │ - @ instruction: 0x0002bdb3 │ │ │ │ - eoreq lr, lr, r8, lsr r3 │ │ │ │ - eoreq r0, ip, ip, lsr r4 │ │ │ │ - eoreq ip, ip, r8, asr #30 │ │ │ │ - andeq fp, r2, fp, lsl sp │ │ │ │ - eoreq lr, lr, r4, lsl r3 │ │ │ │ - eoreq r0, ip, r8, lsl r4 │ │ │ │ - ldrdeq ip, [ip], -ip @ │ │ │ │ - strdeq fp, [r2], -fp @ │ │ │ │ - strdeq lr, [lr], -r0 @ │ │ │ │ - strdeq r0, [ip], -r4 @ │ │ │ │ - eoreq ip, ip, ip, lsr pc │ │ │ │ - andeq fp, r2, sp, ror #27 │ │ │ │ - eoreq lr, lr, ip, asr #5 │ │ │ │ - ldrdeq r0, [ip], -r0 @ │ │ │ │ - eoreq ip, ip, r8, lsl #24 │ │ │ │ - andeq fp, r2, r6, asr #12 │ │ │ │ - eoreq lr, lr, r8, lsr #5 │ │ │ │ - eoreq r0, ip, ip, lsr #7 │ │ │ │ - eoreq ip, ip, ip, asr sp │ │ │ │ - andeq fp, r2, r8, ror r8 │ │ │ │ - eoreq lr, lr, r4, lsl #5 │ │ │ │ - eoreq r0, ip, r8, lsl #7 │ │ │ │ - eoreq ip, ip, r8, lsr #28 │ │ │ │ - andeq fp, r2, lr, ror fp │ │ │ │ - eoreq lr, lr, r0, ror #4 │ │ │ │ - eoreq r0, ip, r4, ror #6 │ │ │ │ - eoreq ip, ip, r0, ror #27 │ │ │ │ - andeq fp, r2, r3, asr #21 │ │ │ │ - eoreq lr, lr, ip, lsr r2 │ │ │ │ - eoreq r0, ip, r0, asr #6 │ │ │ │ - eoreq ip, ip, r0, lsl lr │ │ │ │ - andeq fp, r2, sp, lsr #24 │ │ │ │ - eoreq lr, lr, r8, lsl r2 │ │ │ │ - eoreq r0, ip, ip, lsl r3 │ │ │ │ - ldrdeq ip, [ip], -r4 @ │ │ │ │ - andeq fp, r2, r5, ror #23 │ │ │ │ - strdeq lr, [lr], -r4 @ │ │ │ │ - strdeq r0, [ip], -r8 @ │ │ │ │ - eoreq ip, ip, ip, asr #28 │ │ │ │ - andeq fp, r2, r9, lsr #28 │ │ │ │ - ldrdeq lr, [lr], -r0 @ │ │ │ │ - ldrdeq r0, [ip], -r4 @ │ │ │ │ - eoreq ip, ip, r4, lsr lr │ │ │ │ - andeq fp, r2, r1, lsr lr │ │ │ │ - eoreq lr, lr, ip, lsr #3 │ │ │ │ - @ instruction: 0x002c02b0 │ │ │ │ - eoreq ip, ip, r0, ror #27 │ │ │ │ - andeq fp, r2, lr, ror sp │ │ │ │ - eoreq lr, lr, r8, lsl #3 │ │ │ │ - eoreq r0, ip, ip, lsl #5 │ │ │ │ - @ instruction: 0x002ccdb0 │ │ │ │ - andeq fp, r2, r6, asr sp │ │ │ │ - eoreq lr, lr, r4, ror #2 │ │ │ │ - eoreq r0, ip, r8, ror #4 │ │ │ │ - strdeq ip, [ip], -r8 @ │ │ │ │ - ldrdeq fp, [r2], -r1 │ │ │ │ - eoreq lr, lr, r0, asr #2 │ │ │ │ - eoreq r0, ip, r4, asr #4 │ │ │ │ - eoreq ip, ip, r0, ror #27 │ │ │ │ - ldrdeq fp, [r2], -r6 │ │ │ │ - eoreq lr, lr, ip, lsl r1 │ │ │ │ - eoreq r0, ip, r0, lsr #4 │ │ │ │ - eoreq ip, ip, ip, ror sl │ │ │ │ - ldrdeq fp, [r2], -sl │ │ │ │ - strdeq lr, [lr], -r8 @ │ │ │ │ - strdeq r0, [ip], -ip @ │ │ │ │ - eoreq ip, ip, r8, lsr #20 │ │ │ │ - andeq fp, r2, sp, lsr r6 │ │ │ │ - ldrdeq lr, [lr], -r4 @ │ │ │ │ - ldrdeq r0, [ip], -r8 @ │ │ │ │ - eoreq ip, ip, r0, ror sl │ │ │ │ - andeq fp, r2, r7, asr #14 │ │ │ │ - strheq lr, [lr], -r0 @ │ │ │ │ - @ instruction: 0x002c01b4 │ │ │ │ - eoreq ip, ip, r4, ror r9 │ │ │ │ - andeq fp, r2, ip, ror #10 │ │ │ │ - eoreq lr, lr, ip, lsl #1 │ │ │ │ - mlaeq ip, r0, r1, r0 │ │ │ │ - eoreq ip, ip, r8, asr fp │ │ │ │ - muleq r2, r9, r8 │ │ │ │ - eoreq lr, lr, r8, rrx │ │ │ │ - eoreq r0, ip, ip, ror #2 │ │ │ │ - eoreq ip, ip, r0, lsl #19 │ │ │ │ - andeq fp, r2, sp, lsr #12 │ │ │ │ - eoreq lr, lr, r4, asr #32 │ │ │ │ - eoreq r0, ip, r8, asr #2 │ │ │ │ - eoreq fp, ip, r4, lsr #4 │ │ │ │ - andeq fp, r2, r5, lsr #12 │ │ │ │ - eoreq lr, lr, r0, lsr #32 │ │ │ │ - eoreq r0, ip, r4, lsr #2 │ │ │ │ - eoreq ip, ip, r8, asr fp │ │ │ │ - andeq fp, r2, r8, asr #20 │ │ │ │ - strdeq sp, [lr], -ip @ │ │ │ │ - eoreq r0, ip, r0, lsl #2 │ │ │ │ - eoreq ip, ip, r4, lsr #19 │ │ │ │ - andeq fp, r2, r2, ror #14 │ │ │ │ - ldrdeq sp, [lr], -r8 @ │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ - eoreq ip, ip, ip, lsl sl │ │ │ │ - andeq fp, r2, r5, lsl #16 │ │ │ │ - @ instruction: 0x002edfb4 │ │ │ │ - strheq r0, [ip], -r8 @ │ │ │ │ - eoreq ip, ip, ip, ror #19 │ │ │ │ - strdeq fp, [r2], -sp │ │ │ │ - mlaeq lr, r0, pc, sp @ │ │ │ │ - mlaeq ip, r4, r0, r0 │ │ │ │ - eoreq ip, ip, r0, ror #19 │ │ │ │ - andeq fp, r2, lr, lsl #16 │ │ │ │ - eoreq sp, lr, ip, ror #30 │ │ │ │ - eoreq r0, ip, r0, ror r0 │ │ │ │ - eoreq ip, ip, r0, lsl #21 │ │ │ │ - muleq r2, r7, r9 │ │ │ │ - eoreq sp, lr, r8, asr #30 │ │ │ │ - eoreq r0, ip, ip, asr #32 │ │ │ │ - eoreq ip, ip, r8, ror #20 │ │ │ │ - andeq fp, r2, r0, lsr #19 │ │ │ │ - eoreq sp, lr, r4, lsr #30 │ │ │ │ - eoreq r0, ip, r8, lsr #32 │ │ │ │ - eoreq ip, ip, r0, lsl #15 │ │ │ │ - andeq fp, r2, fp, ror #9 │ │ │ │ - eoreq sp, lr, r0, lsl #30 │ │ │ │ - eoreq r0, ip, r4 │ │ │ │ - strdeq ip, [ip], -ip @ │ │ │ │ - andeq fp, r2, r3, asr r9 │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - eoreq pc, fp, r0, ror #31 │ │ │ │ - @ instruction: 0x002cc7b8 │ │ │ │ - muleq r2, pc, r5 @ │ │ │ │ - @ instruction: 0x002edeb8 │ │ │ │ - @ instruction: 0x002bffbc │ │ │ │ - eoreq fp, ip, r0, ror r0 │ │ │ │ - muleq r2, r0, r5 │ │ │ │ - mlaeq lr, r4, lr, sp │ │ │ │ - mlaeq fp, r8, pc, pc @ │ │ │ │ - eoreq fp, ip, r8, lsl #13 │ │ │ │ - strdeq fp, [r2], -r4 │ │ │ │ - eoreq sp, lr, r0, ror lr │ │ │ │ - eoreq pc, fp, r4, ror pc @ │ │ │ │ - eoreq ip, ip, r0, asr #13 │ │ │ │ - andeq fp, r2, r3, ror #9 │ │ │ │ - eoreq sp, lr, ip, asr #28 │ │ │ │ - eoreq pc, fp, r0, asr pc @ │ │ │ │ - strdeq fp, [ip], -r0 @ │ │ │ │ - ldrdeq fp, [r2], -fp @ │ │ │ │ - eoreq sp, lr, r8, lsr #28 │ │ │ │ - eoreq pc, fp, ip, lsr #30 │ │ │ │ - strdeq ip, [ip], -r8 @ │ │ │ │ - andeq fp, r2, r9, ror r5 │ │ │ │ - eoreq sp, lr, r4, lsl #28 │ │ │ │ - eoreq pc, fp, r8, lsl #30 │ │ │ │ - eoreq sl, ip, r8, lsr fp │ │ │ │ - andeq fp, r2, r9, ror #8 │ │ │ │ - eoreq sp, lr, r0, ror #27 │ │ │ │ - eoreq pc, fp, r4, ror #29 │ │ │ │ - eoreq ip, ip, r8, asr #12 │ │ │ │ - andeq fp, r2, r2, lsl #10 │ │ │ │ - @ instruction: 0x002eddbc │ │ │ │ - eoreq pc, fp, r0, asr #29 │ │ │ │ - eoreq sl, ip, r0, ror #15 │ │ │ │ - andeq fp, r2, r6, asr #8 │ │ │ │ - mlaeq lr, r8, sp, sp │ │ │ │ - mlaeq fp, ip, lr, pc @ │ │ │ │ - ldrdeq pc, [fp], -r0 @ │ │ │ │ - andeq fp, r2, r6, lsl r4 │ │ │ │ - eoreq sp, lr, r4, ror sp │ │ │ │ - eoreq pc, fp, r8, ror lr @ │ │ │ │ - eoreq pc, fp, r4, lsl pc @ │ │ │ │ - andeq fp, r2, fp, lsl r4 │ │ │ │ - eoreq sp, lr, r0, asr sp │ │ │ │ - eoreq pc, fp, r4, asr lr @ │ │ │ │ - eoreq sl, ip, r8, ror #14 │ │ │ │ - andeq fp, r2, ip, lsr r4 │ │ │ │ - eoreq sp, lr, ip, lsr #26 │ │ │ │ - eoreq pc, fp, r0, lsr lr @ │ │ │ │ - strdeq pc, [fp], -r0 @ │ │ │ │ - andeq fp, r2, pc, lsr #8 │ │ │ │ - eoreq sp, lr, r8, lsl #26 │ │ │ │ - eoreq pc, fp, ip, lsl #28 │ │ │ │ - eoreq r9, ip, r8, lsl #16 │ │ │ │ - andeq fp, r2, r3, lsl r4 │ │ │ │ - ldrdeq sp, [lr], -r8 @ │ │ │ │ - ldrdeq pc, [fp], -ip @ │ │ │ │ - eoreq pc, fp, r0, ror #14 │ │ │ │ - andeq fp, r2, r0, lsl r4 │ │ │ │ - @ instruction: 0x002ed5b4 │ │ │ │ - @ instruction: 0x002bf6b8 │ │ │ │ - eoreq pc, fp, r0, ror #14 │ │ │ │ - andeq fp, r2, sp, lsl r4 │ │ │ │ - mlaeq lr, r0, r5, sp │ │ │ │ - mlaeq fp, r4, r6, pc @ │ │ │ │ - eoreq ip, ip, ip, ror r1 │ │ │ │ - andeq fp, r2, sp, lsl #25 │ │ │ │ - eoreq sp, lr, ip, ror #10 │ │ │ │ - eoreq pc, fp, r0, ror r6 @ │ │ │ │ - eoreq ip, ip, r0, ror r1 │ │ │ │ - andeq fp, r2, sp, ror #25 │ │ │ │ - eoreq sp, lr, r8, asr #10 │ │ │ │ - eoreq pc, fp, ip, asr #12 │ │ │ │ - eoreq ip, ip, r0, asr #2 │ │ │ │ - andeq fp, r2, r4, ror #25 │ │ │ │ - eoreq sp, lr, r4, lsr #10 │ │ │ │ - eoreq pc, fp, r8, lsr #12 │ │ │ │ - eoreq ip, ip, r4, lsl #2 │ │ │ │ - andeq fp, r2, r2, ror #24 │ │ │ │ - eoreq sp, lr, r0, lsl #10 │ │ │ │ - eoreq pc, fp, r4, lsl #12 │ │ │ │ - eoreq ip, ip, ip, ror r1 │ │ │ │ - muleq r2, r7, lr │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - eoreq pc, fp, r0, ror #11 │ │ │ │ - eoreq ip, ip, r4, ror #2 │ │ │ │ - muleq r2, fp, lr │ │ │ │ - @ instruction: 0x002ed4b8 │ │ │ │ - @ instruction: 0x002bf5bc │ │ │ │ - eoreq ip, ip, r0, asr r0 │ │ │ │ - andeq fp, r2, r3, ror #22 │ │ │ │ - mlaeq lr, r4, r4, sp │ │ │ │ - mlaeq fp, r8, r5, pc @ │ │ │ │ - eoreq ip, ip, r4, lsl #2 │ │ │ │ - andeq fp, r2, sl, lsr lr │ │ │ │ - eoreq sp, lr, r0, ror r4 │ │ │ │ - eoreq pc, fp, r4, ror r5 @ │ │ │ │ - ldrdeq ip, [ip], -r0 @ │ │ │ │ - andeq ip, r2, r7, lsr r1 │ │ │ │ - eoreq sp, lr, ip, asr #8 │ │ │ │ - eoreq pc, fp, r0, asr r5 @ │ │ │ │ - eoreq ip, ip, r8, lsl #3 │ │ │ │ - strheq ip, [r2], -lr │ │ │ │ - eoreq sp, lr, r8, lsr #8 │ │ │ │ - eoreq pc, fp, ip, lsr #10 │ │ │ │ - eoreq ip, ip, r0, ror #1 │ │ │ │ - andeq fp, r2, r4, ror pc │ │ │ │ - eoreq sp, lr, r4, lsl #8 │ │ │ │ - eoreq pc, fp, r8, lsl #10 │ │ │ │ - strheq ip, [ip], -r0 @ │ │ │ │ - andeq fp, r2, r0, lsl pc │ │ │ │ - eoreq sp, lr, r0, ror #7 │ │ │ │ - eoreq pc, fp, r4, ror #9 │ │ │ │ - eoreq fp, ip, r4, lsr #30 │ │ │ │ - andeq fp, r2, r2, lsl #21 │ │ │ │ - @ instruction: 0x002ed3bc │ │ │ │ - eoreq pc, fp, r0, asr #9 │ │ │ │ - eoreq fp, ip, r8, asr #30 │ │ │ │ - andeq fp, r2, sp, asr #21 │ │ │ │ - mlaeq lr, r8, r3, sp │ │ │ │ - mlaeq fp, ip, r4, pc @ │ │ │ │ - eoreq fp, ip, ip, ror #25 │ │ │ │ - andeq fp, r2, r4, asr #13 │ │ │ │ - eoreq sp, lr, r4, ror r3 │ │ │ │ - eoreq pc, fp, r8, ror r4 @ │ │ │ │ - eoreq fp, ip, r8, ror #24 │ │ │ │ - @ instruction: 0x0002b5b6 │ │ │ │ - eoreq sp, lr, r0, asr r3 │ │ │ │ - eoreq pc, fp, r4, asr r4 @ │ │ │ │ - eoreq ip, ip, r4, lsl r0 │ │ │ │ - @ instruction: 0x0002bfb0 │ │ │ │ - eoreq sp, lr, ip, lsr #6 │ │ │ │ - eoreq pc, fp, r0, lsr r4 @ │ │ │ │ - eoreq ip, ip, r0, lsl #1 │ │ │ │ - andeq ip, r2, sp, asr #1 │ │ │ │ - eoreq sp, lr, r8, lsl #6 │ │ │ │ - eoreq pc, fp, ip, lsl #8 │ │ │ │ - eoreq ip, ip, r0, asr r0 │ │ │ │ - andeq ip, r2, r4, asr #1 │ │ │ │ - eoreq sp, lr, r4, ror #5 │ │ │ │ - eoreq pc, fp, r8, ror #7 │ │ │ │ - eoreq fp, ip, r0, asr #31 │ │ │ │ - andeq fp, r2, r1, asr #31 │ │ │ │ - eoreq sp, lr, r0, asr #5 │ │ │ │ - eoreq pc, fp, r4, asr #7 │ │ │ │ - eoreq ip, ip, r0, rrx │ │ │ │ - andeq ip, r2, r8, ror #3 │ │ │ │ - mlaeq lr, ip, r2, sp │ │ │ │ - eoreq pc, fp, r0, lsr #7 │ │ │ │ - eoreq ip, ip, r0, lsr #32 │ │ │ │ - @ instruction: 0x0002c1ba │ │ │ │ - eoreq sp, lr, r8, ror r2 │ │ │ │ - eoreq pc, fp, ip, ror r3 @ │ │ │ │ - strdeq fp, [ip], -r0 @ │ │ │ │ - andeq ip, r2, ip, lsl #3 │ │ │ │ - eoreq sp, lr, r4, asr r2 │ │ │ │ - eoreq pc, fp, r8, asr r3 @ │ │ │ │ - eoreq fp, ip, r0, asr #31 │ │ │ │ - andeq ip, r2, r2, asr r1 │ │ │ │ - eoreq sp, lr, r0, lsr r2 │ │ │ │ - eoreq pc, fp, r4, lsr r3 @ │ │ │ │ - eoreq fp, ip, r4, asr pc │ │ │ │ - andeq ip, r2, ip, ror r0 │ │ │ │ - eoreq sp, lr, ip, lsl #4 │ │ │ │ - eoreq pc, fp, r0, lsl r3 @ │ │ │ │ - eoreq fp, ip, ip, lsr pc │ │ │ │ - andeq ip, r2, r9, lsl #1 │ │ │ │ - eoreq sp, lr, r8, ror #3 │ │ │ │ - eoreq pc, fp, ip, ror #5 │ │ │ │ - eoreq fp, ip, r0, lsl #30 │ │ │ │ - andeq ip, r2, r3, ror r0 │ │ │ │ - eoreq sp, lr, r4, asr #3 │ │ │ │ - eoreq pc, fp, r8, asr #5 │ │ │ │ - ldrdeq fp, [ip], -r0 @ │ │ │ │ - andeq ip, r2, fp, rrx │ │ │ │ - eoreq sp, lr, r0, lsr #3 │ │ │ │ - eoreq pc, fp, r4, lsr #5 │ │ │ │ - mlaeq ip, r4, lr, fp │ │ │ │ - andeq ip, r2, pc │ │ │ │ - eoreq sp, lr, ip, ror r1 │ │ │ │ - eoreq pc, fp, r0, lsl #5 │ │ │ │ - eoreq fp, ip, r4, ror #28 │ │ │ │ - andeq ip, r2, r2 │ │ │ │ - eoreq sp, lr, r8, asr r1 │ │ │ │ - eoreq pc, fp, ip, asr r2 @ │ │ │ │ - eoreq fp, ip, r8, asr lr │ │ │ │ - andeq ip, r2, r9, lsl r0 │ │ │ │ - eoreq sp, lr, r4, lsr r1 │ │ │ │ - eoreq pc, fp, r8, lsr r2 @ │ │ │ │ - eoreq fp, ip, r4, lsl #28 │ │ │ │ - @ instruction: 0x0002bfb8 │ │ │ │ - ldr r3, [pc, #-552] @ 135964 │ │ │ │ - ldr r1, [pc, #-552] @ 135968 │ │ │ │ - ldr r0, [pc, #-552] @ 13596c │ │ │ │ + ldr r3, [pc, #-2208] @ 1352b8 │ │ │ │ + ldr r1, [pc, #-2208] @ 1352bc │ │ │ │ + ldr r0, [pc, #-2208] @ 1352c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-556] @ 135970 │ │ │ │ + ldr r2, [pc, #-2212] @ 1352c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-572] @ 135974 │ │ │ │ - ldr r1, [pc, #-572] @ 135978 │ │ │ │ - ldr r0, [pc, #-572] @ 13597c │ │ │ │ + ldr r3, [pc, #-2228] @ 1352c8 │ │ │ │ + ldr r1, [pc, #-2228] @ 1352cc │ │ │ │ + ldr r0, [pc, #-2228] @ 1352d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-576] @ 135980 │ │ │ │ + ldr r2, [pc, #-2232] @ 1352d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-592] @ 135984 │ │ │ │ - ldr r1, [pc, #-592] @ 135988 │ │ │ │ - ldr r0, [pc, #-592] @ 13598c │ │ │ │ + ldr r3, [pc, #-2248] @ 1352d8 │ │ │ │ + ldr r1, [pc, #-2248] @ 1352dc │ │ │ │ + ldr r0, [pc, #-2248] @ 1352e0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-596] @ 135990 │ │ │ │ + ldr r2, [pc, #-2252] @ 1352e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-612] @ 135994 │ │ │ │ - ldr r1, [pc, #-612] @ 135998 │ │ │ │ - ldr r0, [pc, #-612] @ 13599c │ │ │ │ + ldr r3, [pc, #-2268] @ 1352e8 │ │ │ │ + ldr r1, [pc, #-2268] @ 1352ec │ │ │ │ + ldr r0, [pc, #-2268] @ 1352f0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-616] @ 1359a0 │ │ │ │ + ldr r2, [pc, #-2272] @ 1352f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-632] @ 1359a4 │ │ │ │ - ldr r1, [pc, #-632] @ 1359a8 │ │ │ │ - ldr r0, [pc, #-632] @ 1359ac │ │ │ │ + ldr r3, [pc, #-2288] @ 1352f8 │ │ │ │ + ldr r1, [pc, #-2288] @ 1352fc │ │ │ │ + ldr r0, [pc, #-2288] @ 135300 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-636] @ 1359b0 │ │ │ │ + ldr r2, [pc, #-2292] @ 135304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-652] @ 1359b4 │ │ │ │ - ldr r1, [pc, #-652] @ 1359b8 │ │ │ │ - ldr r0, [pc, #-652] @ 1359bc │ │ │ │ + ldr r3, [pc, #-2308] @ 135308 │ │ │ │ + ldr r1, [pc, #-2308] @ 13530c │ │ │ │ + ldr r0, [pc, #-2308] @ 135310 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-656] @ 1359c0 │ │ │ │ + ldr r2, [pc, #-2312] @ 135314 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-672] @ 1359c4 │ │ │ │ - ldr r1, [pc, #-672] @ 1359c8 │ │ │ │ - ldr r0, [pc, #-672] @ 1359cc │ │ │ │ + ldr r3, [pc, #-2328] @ 135318 │ │ │ │ + ldr r1, [pc, #-2328] @ 13531c │ │ │ │ + ldr r0, [pc, #-2328] @ 135320 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-676] @ 1359d0 │ │ │ │ + ldr r2, [pc, #-2332] @ 135324 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-692] @ 1359d4 │ │ │ │ - ldr r1, [pc, #-692] @ 1359d8 │ │ │ │ - ldr r0, [pc, #-692] @ 1359dc │ │ │ │ + ldr r3, [pc, #-2348] @ 135328 │ │ │ │ + ldr r1, [pc, #-2348] @ 13532c │ │ │ │ + ldr r0, [pc, #-2348] @ 135330 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-696] @ 1359e0 │ │ │ │ + ldr r2, [pc, #-2352] @ 135334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-712] @ 1359e4 │ │ │ │ - ldr r1, [pc, #-712] @ 1359e8 │ │ │ │ - ldr r0, [pc, #-712] @ 1359ec │ │ │ │ + ldr r3, [pc, #-2368] @ 135338 │ │ │ │ + ldr r1, [pc, #-2368] @ 13533c │ │ │ │ + ldr r0, [pc, #-2368] @ 135340 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-716] @ 1359f0 │ │ │ │ + ldr r2, [pc, #-2372] @ 135344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-732] @ 1359f4 │ │ │ │ - ldr r1, [pc, #-732] @ 1359f8 │ │ │ │ - ldr r0, [pc, #-732] @ 1359fc │ │ │ │ + ldr r3, [pc, #-2388] @ 135348 │ │ │ │ + ldr r1, [pc, #-2388] @ 13534c │ │ │ │ + ldr r0, [pc, #-2388] @ 135350 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-736] @ 135a00 │ │ │ │ + ldr r2, [pc, #-2392] @ 135354 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-752] @ 135a04 │ │ │ │ - ldr r1, [pc, #-752] @ 135a08 │ │ │ │ - ldr r0, [pc, #-752] @ 135a0c │ │ │ │ + ldr r3, [pc, #-2408] @ 135358 │ │ │ │ + ldr r1, [pc, #-2408] @ 13535c │ │ │ │ + ldr r0, [pc, #-2408] @ 135360 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-756] @ 135a10 │ │ │ │ + ldr r2, [pc, #-2412] @ 135364 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-772] @ 135a14 │ │ │ │ - ldr r1, [pc, #-772] @ 135a18 │ │ │ │ - ldr r0, [pc, #-772] @ 135a1c │ │ │ │ + ldr r3, [pc, #-2428] @ 135368 │ │ │ │ + ldr r1, [pc, #-2428] @ 13536c │ │ │ │ + ldr r0, [pc, #-2428] @ 135370 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-776] @ 135a20 │ │ │ │ + ldr r2, [pc, #-2432] @ 135374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-792] @ 135a24 │ │ │ │ - ldr r1, [pc, #-792] @ 135a28 │ │ │ │ - ldr r0, [pc, #-792] @ 135a2c │ │ │ │ + ldr r3, [pc, #-2448] @ 135378 │ │ │ │ + ldr r1, [pc, #-2448] @ 13537c │ │ │ │ + ldr r0, [pc, #-2448] @ 135380 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-796] @ 135a30 │ │ │ │ + ldr r2, [pc, #-2452] @ 135384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-812] @ 135a34 │ │ │ │ - ldr r1, [pc, #-812] @ 135a38 │ │ │ │ - ldr r0, [pc, #-812] @ 135a3c │ │ │ │ + ldr r3, [pc, #-2468] @ 135388 │ │ │ │ + ldr r1, [pc, #-2468] @ 13538c │ │ │ │ + ldr r0, [pc, #-2468] @ 135390 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-816] @ 135a40 │ │ │ │ + ldr r2, [pc, #-2472] @ 135394 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-832] @ 135a44 │ │ │ │ - ldr r1, [pc, #-832] @ 135a48 │ │ │ │ - ldr r0, [pc, #-832] @ 135a4c │ │ │ │ + ldr r3, [pc, #-2488] @ 135398 │ │ │ │ + ldr r1, [pc, #-2488] @ 13539c │ │ │ │ + ldr r0, [pc, #-2488] @ 1353a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-836] @ 135a50 │ │ │ │ + ldr r2, [pc, #-2492] @ 1353a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-852] @ 135a54 │ │ │ │ - ldr r1, [pc, #-852] @ 135a58 │ │ │ │ - ldr r0, [pc, #-852] @ 135a5c │ │ │ │ + ldr r3, [pc, #-2508] @ 1353a8 │ │ │ │ + ldr r1, [pc, #-2508] @ 1353ac │ │ │ │ + ldr r0, [pc, #-2508] @ 1353b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-856] @ 135a60 │ │ │ │ + ldr r2, [pc, #-2512] @ 1353b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-872] @ 135a64 │ │ │ │ - ldr r1, [pc, #-872] @ 135a68 │ │ │ │ - ldr r0, [pc, #-872] @ 135a6c │ │ │ │ + ldr r3, [pc, #-2528] @ 1353b8 │ │ │ │ + ldr r1, [pc, #-2528] @ 1353bc │ │ │ │ + ldr r0, [pc, #-2528] @ 1353c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-876] @ 135a70 │ │ │ │ + ldr r2, [pc, #-2532] @ 1353c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-892] @ 135a74 │ │ │ │ - ldr r1, [pc, #-892] @ 135a78 │ │ │ │ - ldr r0, [pc, #-892] @ 135a7c │ │ │ │ + ldr r3, [pc, #-2548] @ 1353c8 │ │ │ │ + ldr r1, [pc, #-2548] @ 1353cc │ │ │ │ + ldr r0, [pc, #-2548] @ 1353d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-896] @ 135a80 │ │ │ │ + ldr r2, [pc, #-2552] @ 1353d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-912] @ 135a84 │ │ │ │ - ldr r1, [pc, #-912] @ 135a88 │ │ │ │ - ldr r0, [pc, #-912] @ 135a8c │ │ │ │ + ldr r3, [pc, #-2568] @ 1353d8 │ │ │ │ + ldr r1, [pc, #-2568] @ 1353dc │ │ │ │ + ldr r0, [pc, #-2568] @ 1353e0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-916] @ 135a90 │ │ │ │ + ldr r2, [pc, #-2572] @ 1353e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-932] @ 135a94 │ │ │ │ - ldr r1, [pc, #-932] @ 135a98 │ │ │ │ - ldr r0, [pc, #-932] @ 135a9c │ │ │ │ + ldr r3, [pc, #-2588] @ 1353e8 │ │ │ │ + ldr r1, [pc, #-2588] @ 1353ec │ │ │ │ + ldr r0, [pc, #-2588] @ 1353f0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-936] @ 135aa0 │ │ │ │ + ldr r2, [pc, #-2592] @ 1353f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-952] @ 135aa4 │ │ │ │ - ldr r1, [pc, #-952] @ 135aa8 │ │ │ │ - ldr r0, [pc, #-952] @ 135aac │ │ │ │ + ldr r3, [pc, #-2608] @ 1353f8 │ │ │ │ + ldr r1, [pc, #-2608] @ 1353fc │ │ │ │ + ldr r0, [pc, #-2608] @ 135400 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-956] @ 135ab0 │ │ │ │ + ldr r2, [pc, #-2612] @ 135404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-972] @ 135ab4 │ │ │ │ - ldr r1, [pc, #-972] @ 135ab8 │ │ │ │ - ldr r0, [pc, #-972] @ 135abc │ │ │ │ + ldr r3, [pc, #-2628] @ 135408 │ │ │ │ + ldr r1, [pc, #-2628] @ 13540c │ │ │ │ + ldr r0, [pc, #-2628] @ 135410 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-976] @ 135ac0 │ │ │ │ + ldr r2, [pc, #-2632] @ 135414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-992] @ 135ac4 │ │ │ │ - ldr r1, [pc, #-992] @ 135ac8 │ │ │ │ - ldr r0, [pc, #-992] @ 135acc │ │ │ │ + ldr r3, [pc, #-2648] @ 135418 │ │ │ │ + ldr r1, [pc, #-2648] @ 13541c │ │ │ │ + ldr r0, [pc, #-2648] @ 135420 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-996] @ 135ad0 │ │ │ │ + ldr r2, [pc, #-2652] @ 135424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1012] @ 135ad4 │ │ │ │ - ldr r1, [pc, #-1012] @ 135ad8 │ │ │ │ - ldr r0, [pc, #-1012] @ 135adc │ │ │ │ + ldr r3, [pc, #-2668] @ 135428 │ │ │ │ + ldr r1, [pc, #-2668] @ 13542c │ │ │ │ + ldr r0, [pc, #-2668] @ 135430 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1016] @ 135ae0 │ │ │ │ + ldr r2, [pc, #-2672] @ 135434 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1032] @ 135ae4 │ │ │ │ - ldr r1, [pc, #-1032] @ 135ae8 │ │ │ │ - ldr r0, [pc, #-1032] @ 135aec │ │ │ │ + ldr r3, [pc, #-2688] @ 135438 │ │ │ │ + ldr r1, [pc, #-2688] @ 13543c │ │ │ │ + ldr r0, [pc, #-2688] @ 135440 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1036] @ 135af0 │ │ │ │ + ldr r2, [pc, #-2692] @ 135444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1052] @ 135af4 │ │ │ │ - ldr r1, [pc, #-1052] @ 135af8 │ │ │ │ - ldr r0, [pc, #-1052] @ 135afc │ │ │ │ + ldr r3, [pc, #-2708] @ 135448 │ │ │ │ + ldr r1, [pc, #-2708] @ 13544c │ │ │ │ + ldr r0, [pc, #-2708] @ 135450 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1056] @ 135b00 │ │ │ │ + ldr r2, [pc, #-2712] @ 135454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1072] @ 135b04 │ │ │ │ - ldr r1, [pc, #-1072] @ 135b08 │ │ │ │ - ldr r0, [pc, #-1072] @ 135b0c │ │ │ │ + ldr r3, [pc, #-2728] @ 135458 │ │ │ │ + ldr r1, [pc, #-2728] @ 13545c │ │ │ │ + ldr r0, [pc, #-2728] @ 135460 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1076] @ 135b10 │ │ │ │ + ldr r2, [pc, #-2732] @ 135464 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1092] @ 135b14 │ │ │ │ - ldr r1, [pc, #-1092] @ 135b18 │ │ │ │ - ldr r0, [pc, #-1092] @ 135b1c │ │ │ │ + ldr r3, [pc, #-2748] @ 135468 │ │ │ │ + ldr r1, [pc, #-2748] @ 13546c │ │ │ │ + ldr r0, [pc, #-2748] @ 135470 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1096] @ 135b20 │ │ │ │ + ldr r2, [pc, #-2752] @ 135474 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1112] @ 135b24 │ │ │ │ - ldr r1, [pc, #-1112] @ 135b28 │ │ │ │ - ldr r0, [pc, #-1112] @ 135b2c │ │ │ │ + ldr r3, [pc, #-2768] @ 135478 │ │ │ │ + ldr r1, [pc, #-2768] @ 13547c │ │ │ │ + ldr r0, [pc, #-2768] @ 135480 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1116] @ 135b30 │ │ │ │ + ldr r2, [pc, #-2772] @ 135484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1132] @ 135b34 │ │ │ │ - ldr r1, [pc, #-1132] @ 135b38 │ │ │ │ - ldr r0, [pc, #-1132] @ 135b3c │ │ │ │ + ldr r3, [pc, #-2788] @ 135488 │ │ │ │ + ldr r1, [pc, #-2788] @ 13548c │ │ │ │ + ldr r0, [pc, #-2788] @ 135490 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1136] @ 135b40 │ │ │ │ + ldr r2, [pc, #-2792] @ 135494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1152] @ 135b44 │ │ │ │ - ldr r1, [pc, #-1152] @ 135b48 │ │ │ │ - ldr r0, [pc, #-1152] @ 135b4c │ │ │ │ + ldr r3, [pc, #-2808] @ 135498 │ │ │ │ + ldr r1, [pc, #-2808] @ 13549c │ │ │ │ + ldr r0, [pc, #-2808] @ 1354a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1156] @ 135b50 │ │ │ │ + ldr r2, [pc, #-2812] @ 1354a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1172] @ 135b54 │ │ │ │ - ldr r1, [pc, #-1172] @ 135b58 │ │ │ │ - ldr r0, [pc, #-1172] @ 135b5c │ │ │ │ + ldr r3, [pc, #-2828] @ 1354a8 │ │ │ │ + ldr r1, [pc, #-2828] @ 1354ac │ │ │ │ + ldr r0, [pc, #-2828] @ 1354b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1176] @ 135b60 │ │ │ │ + ldr r2, [pc, #-2832] @ 1354b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1192] @ 135b64 │ │ │ │ - ldr r1, [pc, #-1192] @ 135b68 │ │ │ │ - ldr r0, [pc, #-1192] @ 135b6c │ │ │ │ + ldr r3, [pc, #-2848] @ 1354b8 │ │ │ │ + ldr r1, [pc, #-2848] @ 1354bc │ │ │ │ + ldr r0, [pc, #-2848] @ 1354c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1196] @ 135b70 │ │ │ │ + ldr r2, [pc, #-2852] @ 1354c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1212] @ 135b74 │ │ │ │ - ldr r1, [pc, #-1212] @ 135b78 │ │ │ │ - ldr r0, [pc, #-1212] @ 135b7c │ │ │ │ + ldr r3, [pc, #-2868] @ 1354c8 │ │ │ │ + ldr r1, [pc, #-2868] @ 1354cc │ │ │ │ + ldr r0, [pc, #-2868] @ 1354d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1216] @ 135b80 │ │ │ │ + ldr r2, [pc, #-2872] @ 1354d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -0013604c : │ │ │ │ +00136018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #344] @ 1361bc │ │ │ │ + ldr ip, [pc, #344] @ 136188 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2688 @ 0xa80 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #304] @ 1361c0 │ │ │ │ + ldr lr, [pc, #304] @ 13618c │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #296] @ 1361c4 │ │ │ │ + ldr ip, [pc, #296] @ 136190 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #288] @ 1361c8 │ │ │ │ + ldr r4, [pc, #288] @ 136194 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ bl a2fd0 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13618c │ │ │ │ - ldr r3, [pc, #260] @ 1361cc │ │ │ │ + beq 136158 │ │ │ │ + ldr r3, [pc, #260] @ 136198 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [ip, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 136158 │ │ │ │ + bne 136124 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - ldr r3, [pc, #232] @ 1361d0 │ │ │ │ + ldr r3, [pc, #232] @ 13619c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 136194 │ │ │ │ - ldr r2, [pc, #216] @ 1361d4 │ │ │ │ - ldr r3, [pc, #216] @ 1361d8 │ │ │ │ + bne 136160 │ │ │ │ + ldr r2, [pc, #216] @ 1361a0 │ │ │ │ + ldr r3, [pc, #216] @ 1361a4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ sub r1, r1, r3 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ clz r1, r1 │ │ │ │ cmp r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bne 1361a4 │ │ │ │ + bne 136170 │ │ │ │ mov r0, ip │ │ │ │ bl 12b884 │ │ │ │ - ldr r2, [pc, #168] @ 1361dc │ │ │ │ - ldr r3, [pc, #140] @ 1361c4 │ │ │ │ + ldr r2, [pc, #168] @ 1361a8 │ │ │ │ + ldr r3, [pc, #140] @ 136190 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1361b8 │ │ │ │ + bne 136184 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #128] @ 1361e0 │ │ │ │ + ldr r0, [pc, #128] @ 1361ac │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #116] @ 1361e4 │ │ │ │ - ldr r1, [pc, #116] @ 1361e8 │ │ │ │ + ldr r3, [pc, #116] @ 1361b0 │ │ │ │ + ldr r1, [pc, #116] @ 1361b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #112] @ 1361ec │ │ │ │ + ldr r0, [pc, #112] @ 1361b8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13612c │ │ │ │ - ldr r0, [pc, #84] @ 1361f0 │ │ │ │ + b 1360f8 │ │ │ │ + ldr r0, [pc, #84] @ 1361bc │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 136168 │ │ │ │ - ldr r0, [pc, #72] @ 1361f4 │ │ │ │ + b 136134 │ │ │ │ + ldr r0, [pc, #72] @ 1361c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 136168 │ │ │ │ + b 136134 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r1, r4, lsr #21 │ │ │ │ - eorseq r9, r0, r0, ror #30 │ │ │ │ + @ instruction: 0x0031ead8 │ │ │ │ + mlaseq r0, r4, pc, r9 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r9, r0, r4, asr #30 │ │ │ │ + eorseq r9, r0, r8, ror pc │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r0, r4, asr #29 │ │ │ │ - eoreq r5, ip, r4, ror #30 │ │ │ │ + @ instruction: 0x00309ef8 │ │ │ │ + eoreq r6, ip, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r0, sp, ip, ror #28 │ │ │ │ - eoreq r8, ip, ip, ror #20 │ │ │ │ - eoreq r5, ip, ip, ror #11 │ │ │ │ - eoreq r5, ip, r0, asr #10 │ │ │ │ + eoreq r0, sp, r8, lsl #31 │ │ │ │ + eoreq r8, ip, r8, lsl #23 │ │ │ │ + eoreq r5, ip, r8, lsl #14 │ │ │ │ + eoreq r5, ip, ip, asr r6 │ │ │ │ │ │ │ │ -001361f8 : │ │ │ │ +001361c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ bl 69a14 │ │ │ │ - ldr r6, [pc, #1996] @ 1369e8 │ │ │ │ + ldr r6, [pc, #2152] @ 136a50 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 136690 │ │ │ │ + beq 1366ec │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13697c │ │ │ │ + beq 1369e4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1364c0 │ │ │ │ + blt 136508 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1368b0 │ │ │ │ - ldr r3, [pc, #1932] @ 1369ec │ │ │ │ + beq 136918 │ │ │ │ + ldr r3, [pc, #2088] @ 136a54 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r8] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 136574 │ │ │ │ + beq 136558 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #1904] @ 1369f0 │ │ │ │ + ldr r1, [pc, #2060] @ 136a58 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 1366b8 │ │ │ │ + bne 136720 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1369a0 │ │ │ │ + beq 136a2c │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1362b8 │ │ │ │ + beq 136284 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1362d0 │ │ │ │ + beq 13629c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1365b4 │ │ │ │ - ldr r3, [pc, #1820] @ 1369f4 │ │ │ │ + beq 136598 │ │ │ │ + ldr r3, [pc, #1976] @ 136a5c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, r3 │ │ │ │ - beq 13652c │ │ │ │ + beq 136604 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 136650 │ │ │ │ - ldr r3, [pc, #1776] @ 1369f0 │ │ │ │ + beq 1366ac │ │ │ │ + ldr r3, [pc, #1932] @ 136a58 │ │ │ │ ldr fp, [r6, r3] │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1365c0 │ │ │ │ + beq 1365a4 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1368d8 │ │ │ │ + bne 136940 │ │ │ │ bl 69a14 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 136340 │ │ │ │ + beq 13630c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 136614 │ │ │ │ + beq 136658 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1367cc │ │ │ │ + beq 136834 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 50168 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 136374 │ │ │ │ + beq 136340 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 136510 │ │ │ │ + beq 13664c │ │ │ │ cmn r9, #1 │ │ │ │ - beq 136520 │ │ │ │ + beq 1365f8 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 13652c │ │ │ │ - ldr r3, [pc, #1644] @ 1369f8 │ │ │ │ + bne 136604 │ │ │ │ + ldr r3, [pc, #1800] @ 136a60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1366f0 │ │ │ │ + beq 136758 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 136764 │ │ │ │ + beq 1367cc │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 136500 │ │ │ │ + bne 136548 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 13652c │ │ │ │ + beq 136604 │ │ │ │ + ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r5] │ │ │ │ bl 12ac14 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1367a4 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r9, r0 │ │ │ │ + beq 1363bc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 136688 │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 13680c │ │ │ │ + ldr r3, [r9] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1363e0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r9] │ │ │ │ + beq 136694 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 136490 │ │ │ │ + cmp r9, r3 │ │ │ │ + beq 1364d8 │ │ │ │ + ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r5] │ │ │ │ bl 12ac14 │ │ │ │ - subs r9, r0, #0 │ │ │ │ - beq 1367f4 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r9, r0 │ │ │ │ + beq 136424 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 1366a0 │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 13685c │ │ │ │ ldr r2, [fp] │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 136400 │ │ │ │ + beq 136448 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13691c │ │ │ │ + bne 136984 │ │ │ │ ldr r8, [r9, #12] │ │ │ │ tst r8, #1 │ │ │ │ - bne 13687c │ │ │ │ + bne 136884 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136428 │ │ │ │ + beq 136470 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 136620 │ │ │ │ - ldr r3, [pc, #1484] @ 1369fc │ │ │ │ + beq 136664 │ │ │ │ + ldr r3, [pc, #1516] @ 136a64 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 13681c │ │ │ │ + beq 136890 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fc88 │ │ │ │ cmp r8, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1369c4 │ │ │ │ + beq 136a08 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13647c │ │ │ │ + beq 1364c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13662c │ │ │ │ + beq 136670 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 136888 │ │ │ │ + blt 1368f0 │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ - bne 13652c │ │ │ │ + bne 136604 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1364ac │ │ │ │ + beq 1364f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 136644 │ │ │ │ + beq 136714 │ │ │ │ mov r4, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 13624c │ │ │ │ - ldr r3, [pc, #1336] @ 136a00 │ │ │ │ - ldr r1, [pc, #1336] @ 136a04 │ │ │ │ + bge 136218 │ │ │ │ + ldr r3, [pc, #1368] @ 136a68 │ │ │ │ + ldr r1, [pc, #1368] @ 136a6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1332] @ 136a08 │ │ │ │ - ldr r2, [pc, #1332] @ 136a0c │ │ │ │ + ldr r0, [pc, #1364] @ 136a70 │ │ │ │ + ldr r2, [pc, #1364] @ 136a74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1363b8 │ │ │ │ - b 13652c │ │ │ │ - mov r0, sl │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmn r9, #1 │ │ │ │ - bne 13637c │ │ │ │ - bl 50048 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 136954 │ │ │ │ - ldr r3, [r7] │ │ │ │ + beq 136384 │ │ │ │ + b 136604 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136550 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r7] │ │ │ │ - bne 136550 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13656c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 136910 │ │ │ │ - mov r0, r4 │ │ │ │ - b 1364f8 │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136748 │ │ │ │ + beq 1367b0 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 1362a0 │ │ │ │ - ldr r3, [pc, #1144] @ 136a10 │ │ │ │ - ldr r1, [pc, #1144] @ 136a14 │ │ │ │ - ldr r0, [pc, #1144] @ 136a18 │ │ │ │ + bne 13626c │ │ │ │ + ldr r3, [pc, #1276] @ 136a78 │ │ │ │ + ldr r1, [pc, #1276] @ 136a7c │ │ │ │ + ldr r0, [pc, #1276] @ 136a80 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1140] @ 136a1c │ │ │ │ + ldr r2, [pc, #1272] @ 136a84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1362d0 │ │ │ │ + b 13629c │ │ │ │ bl ec984 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1365e4 │ │ │ │ + beq 1365c8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 136638 │ │ │ │ + beq 13667c │ │ │ │ cmp sl, #0 │ │ │ │ - bne 136348 │ │ │ │ - ldr r3, [pc, #1036] @ 136a00 │ │ │ │ - ldr r1, [pc, #1064] @ 136a20 │ │ │ │ + bne 136314 │ │ │ │ + ldr r3, [pc, #1168] @ 136a68 │ │ │ │ + ldr r1, [pc, #1196] @ 136a88 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1060] @ 136a24 │ │ │ │ - ldr r2, [pc, #1060] @ 136a28 │ │ │ │ + ldr r0, [pc, #1192] @ 136a8c │ │ │ │ + ldr r2, [pc, #1192] @ 136a90 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ + b 1366d0 │ │ │ │ + bl 50048 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 1369bc │ │ │ │ + ldr r3, [r7] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 136628 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r7] │ │ │ │ + bne 136628 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 136644 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 136978 │ │ │ │ + mov r0, r4 │ │ │ │ + b 136540 │ │ │ │ + mov r0, sl │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 136340 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136340 │ │ │ │ + b 13630c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136428 │ │ │ │ + b 136470 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13647c │ │ │ │ + b 1364c4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1365e4 │ │ │ │ - mov r0, r4 │ │ │ │ + b 1365c8 │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1364ac │ │ │ │ - ldr r3, [pc, #936] @ 136a00 │ │ │ │ - ldr r1, [pc, #976] @ 136a2c │ │ │ │ + b 1363bc │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1363e0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 136424 │ │ │ │ + ldr r3, [pc, #948] @ 136a68 │ │ │ │ + ldr r1, [pc, #988] @ 136a94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #972] @ 136a30 │ │ │ │ - ldr r2, [pc, #960] @ 136a28 │ │ │ │ + ldr r0, [pc, #984] @ 136a98 │ │ │ │ + ldr r2, [pc, #972] @ 136a90 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1364f4 │ │ │ │ - ldr r3, [pc, #872] @ 136a00 │ │ │ │ - ldr r1, [pc, #920] @ 136a34 │ │ │ │ + b 13653c │ │ │ │ + ldr r3, [pc, #884] @ 136a68 │ │ │ │ + ldr r1, [pc, #932] @ 136a9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #916] @ 136a38 │ │ │ │ + ldr r0, [pc, #928] @ 136aa0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #508 @ 0x1fc │ │ │ │ bl b6f00 │ │ │ │ - b 1364f4 │ │ │ │ - ldr r3, [pc, #832] @ 136a00 │ │ │ │ - ldr r2, [pc, #888] @ 136a3c │ │ │ │ + b 13653c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1364f4 │ │ │ │ + ldr r3, [pc, #832] @ 136a68 │ │ │ │ + ldr r2, [pc, #888] @ 136aa4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #884] @ 136a40 │ │ │ │ - ldr r0, [pc, #884] @ 136a44 │ │ │ │ + ldr r1, [pc, #884] @ 136aa8 │ │ │ │ + ldr r0, [pc, #884] @ 136aac │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #860] @ 136a48 │ │ │ │ + ldr r2, [pc, #860] @ 136ab0 │ │ │ │ bl d8818 │ │ │ │ - b 1364e4 │ │ │ │ + b 13652c │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #828] @ 136a4c │ │ │ │ - ldr r1, [pc, #828] @ 136a50 │ │ │ │ + ldr r3, [pc, #828] @ 136ab4 │ │ │ │ + ldr r1, [pc, #828] @ 136ab8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #728] @ 136a00 │ │ │ │ - ldr r1, [pc, #808] @ 136a54 │ │ │ │ + ldr r3, [pc, #728] @ 136a68 │ │ │ │ + ldr r1, [pc, #808] @ 136abc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #804] @ 136a58 │ │ │ │ - ldr r2, [pc, #804] @ 136a5c │ │ │ │ + ldr r0, [pc, #804] @ 136ac0 │ │ │ │ + ldr r2, [pc, #804] @ 136ac4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1364f4 │ │ │ │ + b 13653c │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 136590 │ │ │ │ + beq 136574 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1362ac │ │ │ │ - b 1362d0 │ │ │ │ - ldr r3, [pc, #660] @ 136a00 │ │ │ │ - ldr r1, [pc, #752] @ 136a60 │ │ │ │ + bne 136278 │ │ │ │ + b 13629c │ │ │ │ + ldr r3, [pc, #660] @ 136a68 │ │ │ │ + ldr r1, [pc, #752] @ 136ac8 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #740] @ 136a5c │ │ │ │ + ldr r3, [pc, #740] @ 136ac4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #732] @ 136a64 │ │ │ │ - ldr r3, [pc, #732] @ 136a68 │ │ │ │ - ldr r0, [pc, #732] @ 136a6c │ │ │ │ + ldr r2, [pc, #732] @ 136acc │ │ │ │ + ldr r3, [pc, #732] @ 136ad0 │ │ │ │ + ldr r0, [pc, #732] @ 136ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #596] @ 136a00 │ │ │ │ - ldr r1, [pc, #704] @ 136a70 │ │ │ │ + b 1366d0 │ │ │ │ + ldr r3, [pc, #596] @ 136a68 │ │ │ │ + ldr r1, [pc, #704] @ 136ad8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #700] @ 136a74 │ │ │ │ - ldr r2, [pc, #700] @ 136a78 │ │ │ │ + ldr r0, [pc, #700] @ 136adc │ │ │ │ + ldr r2, [pc, #700] @ 136ae0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #556] @ 136a00 │ │ │ │ - ldr r1, [pc, #676] @ 136a7c │ │ │ │ + b 1366d0 │ │ │ │ + ldr r3, [pc, #556] @ 136a68 │ │ │ │ + ldr r1, [pc, #676] @ 136ae4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #672] @ 136a80 │ │ │ │ - ldr r2, [pc, #580] @ 136a28 │ │ │ │ + ldr r0, [pc, #672] @ 136ae8 │ │ │ │ + ldr r2, [pc, #580] @ 136a90 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #516] @ 136a00 │ │ │ │ - ldr r1, [pc, #644] @ 136a84 │ │ │ │ + b 1366d0 │ │ │ │ + ldr r3, [pc, #516] @ 136a68 │ │ │ │ + ldr r1, [pc, #644] @ 136aec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #640] @ 136a88 │ │ │ │ - ldr r2, [pc, #620] @ 136a78 │ │ │ │ + ldr r0, [pc, #640] @ 136af0 │ │ │ │ + ldr r2, [pc, #620] @ 136ae0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ + b 1366d0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4704 │ │ │ │ + b 136454 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #520] @ 136a4c │ │ │ │ - ldr r1, [pc, #580] @ 136a8c │ │ │ │ + ldr r3, [pc, #508] @ 136ab4 │ │ │ │ + ldr r1, [pc, #568] @ 136af4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #420] @ 136a00 │ │ │ │ - ldr r1, [pc, #560] @ 136a90 │ │ │ │ + ldr r3, [pc, #408] @ 136a68 │ │ │ │ + ldr r1, [pc, #548] @ 136af8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #556] @ 136a94 │ │ │ │ - ldr r2, [pc, #524] @ 136a78 │ │ │ │ + ldr r0, [pc, #544] @ 136afc │ │ │ │ + ldr r2, [pc, #512] @ 136ae0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1364f4 │ │ │ │ - mov r0, r8 │ │ │ │ - bl a4704 │ │ │ │ - b 13640c │ │ │ │ - ldr r3, [pc, #368] @ 136a00 │ │ │ │ - ldr r1, [pc, #516] @ 136a98 │ │ │ │ + b 13653c │ │ │ │ + ldr r3, [pc, #368] @ 136a68 │ │ │ │ + ldr r1, [pc, #516] @ 136b00 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #512] @ 136a9c │ │ │ │ - ldr r2, [pc, #472] @ 136a78 │ │ │ │ + ldr r0, [pc, #512] @ 136b04 │ │ │ │ + ldr r2, [pc, #472] @ 136ae0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ + b 1366d0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13656c │ │ │ │ + beq 136644 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 13656c │ │ │ │ + bne 136644 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13656c │ │ │ │ - ldr r3, [pc, #288] @ 136a00 │ │ │ │ - ldr r2, [pc, #444] @ 136aa0 │ │ │ │ + b 136644 │ │ │ │ + ldr r3, [pc, #288] @ 136a68 │ │ │ │ + ldr r2, [pc, #444] @ 136b08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #440] @ 136aa4 │ │ │ │ - ldr r0, [pc, #440] @ 136aa8 │ │ │ │ + ldr r1, [pc, #440] @ 136b0c │ │ │ │ + ldr r0, [pc, #440] @ 136b10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #284] @ 136a28 │ │ │ │ + ldr r2, [pc, #284] @ 136a90 │ │ │ │ bl d8818 │ │ │ │ - b 136674 │ │ │ │ + b 1366d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13656c │ │ │ │ - ldr r3, [pc, #220] @ 136a00 │ │ │ │ - ldr r2, [pc, #388] @ 136aac │ │ │ │ + b 136644 │ │ │ │ + ldr r3, [pc, #220] @ 136a68 │ │ │ │ + ldr r2, [pc, #388] @ 136b14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #384] @ 136ab0 │ │ │ │ - ldr r0, [pc, #384] @ 136ab4 │ │ │ │ + ldr r1, [pc, #384] @ 136b18 │ │ │ │ + ldr r0, [pc, #384] @ 136b1c │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #296] @ 136a78 │ │ │ │ + ldr r2, [pc, #296] @ 136ae0 │ │ │ │ bl d8818 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #164] @ 136a00 │ │ │ │ - ldr r1, [pc, #344] @ 136ab8 │ │ │ │ + b 1366d0 │ │ │ │ + ldr r3, [pc, #164] @ 136a68 │ │ │ │ + ldr r1, [pc, #344] @ 136b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #340] @ 136abc │ │ │ │ - ldr r2, [pc, #188] @ 136a28 │ │ │ │ + ldr r0, [pc, #340] @ 136b24 │ │ │ │ + ldr r2, [pc, #188] @ 136a90 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #316] @ 136ac0 │ │ │ │ - ldr r1, [pc, #316] @ 136ac4 │ │ │ │ - ldr r0, [pc, #316] @ 136ac8 │ │ │ │ + b 1366d0 │ │ │ │ + ldr r3, [pc, #316] @ 136b28 │ │ │ │ + ldr r1, [pc, #316] @ 136b2c │ │ │ │ + ldr r0, [pc, #316] @ 136b30 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #312] @ 136acc │ │ │ │ + ldr r2, [pc, #312] @ 136b34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #296] @ 136ad0 │ │ │ │ - ldr r1, [pc, #296] @ 136ad4 │ │ │ │ - ldr r0, [pc, #296] @ 136ad8 │ │ │ │ + ldr r3, [pc, #296] @ 136b38 │ │ │ │ + ldr r1, [pc, #296] @ 136b3c │ │ │ │ + ldr r0, [pc, #296] @ 136b40 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 136adc │ │ │ │ + ldr r2, [pc, #292] @ 136b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #276] @ 136ae0 │ │ │ │ - ldr r1, [pc, #276] @ 136ae4 │ │ │ │ - ldr r0, [pc, #276] @ 136ae8 │ │ │ │ + ldr r3, [pc, #276] @ 136b48 │ │ │ │ + ldr r1, [pc, #276] @ 136b4c │ │ │ │ + ldr r0, [pc, #276] @ 136b50 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #272] @ 136aec │ │ │ │ + ldr r2, [pc, #272] @ 136b54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r9, r0, r0, ror #27 │ │ │ │ + eorseq r9, r0, r4, lsl lr │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq fp, ip, r4, ror sl │ │ │ │ - eoreq r8, ip, r0, lsl r7 │ │ │ │ + eoreq fp, ip, r4, lsl fp │ │ │ │ + @ instruction: 0x002c87b0 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - eoreq ip, lr, ip, asr #23 │ │ │ │ - ldrdeq lr, [fp], -r0 @ │ │ │ │ - mlaeq fp, ip, sp, lr │ │ │ │ + ldrdeq ip, [lr], -r0 @ │ │ │ │ + ldrdeq lr, [fp], -r4 @ │ │ │ │ + eoreq lr, fp, r0, lsr #29 │ │ │ │ muleq r2, r9, fp │ │ │ │ - eoreq fp, ip, r8, asr #18 │ │ │ │ - eoreq r8, ip, r4, ror #11 │ │ │ │ + eoreq fp, ip, ip, asr #20 │ │ │ │ + eoreq r8, ip, r8, ror #13 │ │ │ │ andeq r0, r0, r3, lsl #4 │ │ │ │ - eoreq fp, ip, r4, ror #17 │ │ │ │ - eoreq r8, ip, r0, lsl #11 │ │ │ │ - eoreq fp, ip, r8, lsr #17 │ │ │ │ - eoreq r8, ip, r4, asr #10 │ │ │ │ - eoreq r7, ip, r0, lsl #22 │ │ │ │ - eoreq fp, ip, r8, ror r8 │ │ │ │ - eoreq r8, ip, r0, lsl r5 │ │ │ │ + eoreq fp, ip, r0, ror r9 │ │ │ │ + eoreq r8, ip, ip, lsl #12 │ │ │ │ + eoreq fp, ip, r4, lsr r9 │ │ │ │ + ldrdeq r8, [ip], -r0 @ │ │ │ │ + eoreq r7, ip, r0, lsl #23 │ │ │ │ + strdeq fp, [ip], -r8 @ │ │ │ │ + mlaeq ip, r0, r5, r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - mlaeq ip, ip, fp, r9 │ │ │ │ - eoreq fp, ip, r4, lsl r8 │ │ │ │ - @ instruction: 0x002c84b0 │ │ │ │ + eoreq r9, ip, ip, lsl ip │ │ │ │ + mlaeq ip, r4, r8, fp │ │ │ │ + eoreq r8, ip, r0, lsr r5 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ - @ instruction: 0x002cb7b8 │ │ │ │ - eoreq sl, sp, r0, lsr #19 │ │ │ │ - ldrdeq fp, [ip], -r0 @ │ │ │ │ - eoreq r8, ip, r4, asr r4 │ │ │ │ - mlaeq ip, r0, r7, fp │ │ │ │ - eoreq r8, ip, ip, lsr #8 │ │ │ │ + eoreq fp, ip, r8, lsr r8 │ │ │ │ + eoreq sl, sp, r0, lsr #20 │ │ │ │ + eoreq fp, ip, r0, asr r8 │ │ │ │ + ldrdeq r8, [ip], -r4 @ │ │ │ │ + eoreq fp, ip, r0, lsl r8 │ │ │ │ + eoreq r8, ip, ip, lsr #9 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ - eoreq fp, ip, r8, ror #14 │ │ │ │ - eoreq r8, ip, r4, lsl #8 │ │ │ │ - eoreq fp, ip, r0, asr #14 │ │ │ │ - ldrdeq r8, [ip], -ip @ │ │ │ │ - eoreq fp, ip, r0, lsr #14 │ │ │ │ - eoreq fp, ip, r0, ror #13 │ │ │ │ - eoreq r8, ip, ip, ror r3 │ │ │ │ - eoreq fp, ip, ip, lsr #13 │ │ │ │ - eoreq r8, ip, r8, asr #6 │ │ │ │ - eoreq r9, ip, r0, lsr #8 │ │ │ │ - eoreq fp, ip, r8, asr r6 │ │ │ │ + eoreq fp, ip, r8, ror #15 │ │ │ │ + eoreq r8, ip, r4, lsl #9 │ │ │ │ + eoreq fp, ip, r0, asr #15 │ │ │ │ + eoreq r8, ip, ip, asr r4 │ │ │ │ + mlaeq ip, r4, r7, fp │ │ │ │ + eoreq fp, ip, r4, asr r7 │ │ │ │ strdeq r8, [ip], -r0 @ │ │ │ │ - ldrdeq r9, [ip], -ip @ │ │ │ │ - eoreq fp, ip, r4, lsl r6 │ │ │ │ - eoreq r8, ip, ip, lsr #5 │ │ │ │ - eoreq fp, ip, r0, ror #11 │ │ │ │ - eoreq r8, ip, ip, ror r2 │ │ │ │ - eoreq ip, lr, r0, ror #15 │ │ │ │ - eoreq lr, fp, r4, ror #17 │ │ │ │ - eoreq r7, ip, ip, lsr #11 │ │ │ │ + eoreq fp, ip, ip, lsr #14 │ │ │ │ + eoreq r8, ip, r8, asr #7 │ │ │ │ + eoreq r9, ip, r0, lsr #9 │ │ │ │ + ldrdeq fp, [ip], -r8 @ │ │ │ │ + eoreq r8, ip, r0, ror r3 │ │ │ │ + eoreq r9, ip, ip, asr r4 │ │ │ │ + mlaeq ip, r4, r6, fp │ │ │ │ + eoreq r8, ip, ip, lsr #6 │ │ │ │ + eoreq fp, ip, r0, ror #12 │ │ │ │ + strdeq r8, [ip], -ip @ │ │ │ │ + eoreq ip, lr, r0, ror #16 │ │ │ │ + eoreq lr, fp, r4, ror #18 │ │ │ │ + eoreq r7, ip, ip, lsr #12 │ │ │ │ andeq ip, r2, r1, lsl #23 │ │ │ │ - @ instruction: 0x002ec7bc │ │ │ │ - eoreq lr, fp, r0, asr #17 │ │ │ │ - ldrdeq r9, [ip], -r4 @ │ │ │ │ + eoreq ip, lr, ip, lsr r8 │ │ │ │ + eoreq lr, fp, r0, asr #18 │ │ │ │ + @ instruction: 0x002ca9b0 │ │ │ │ + andeq ip, r2, lr, ror ip │ │ │ │ + eoreq ip, lr, r8, lsl r8 │ │ │ │ + eoreq lr, fp, ip, lsl r9 │ │ │ │ + eoreq r9, ip, r0, lsr r2 │ │ │ │ andeq ip, r2, r6, lsr #23 │ │ │ │ - mlaeq lr, r8, r7, ip │ │ │ │ - mlaeq fp, ip, r8, lr │ │ │ │ - eoreq sl, ip, ip, lsl #18 │ │ │ │ - andeq ip, r2, r9, ror ip │ │ │ │ │ │ │ │ -00136af0 : │ │ │ │ +00136b58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #216] @ 136be0 │ │ │ │ + ldr ip, [pc, #216] @ 136c48 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #204] @ 136be4 │ │ │ │ + ldr lr, [pc, #204] @ 136c4c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2736 @ 0xab0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #184] @ 136be8 │ │ │ │ + ldr ip, [pc, #184] @ 136c50 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #176] @ 136bec │ │ │ │ + ldr r4, [pc, #176] @ 136c54 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 136bd4 │ │ │ │ - ldr r3, [pc, #148] @ 136bf0 │ │ │ │ + beq 136c3c │ │ │ │ + ldr r3, [pc, #148] @ 136c58 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 136ba4 │ │ │ │ + bne 136c0c │ │ │ │ mov r0, r1 │ │ │ │ - bl 1361f8 │ │ │ │ - ldr r2, [pc, #116] @ 136bf4 │ │ │ │ - ldr r3, [pc, #100] @ 136be8 │ │ │ │ + bl 1361c4 │ │ │ │ + ldr r2, [pc, #116] @ 136c5c │ │ │ │ + ldr r3, [pc, #100] @ 136c50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 136bdc │ │ │ │ + bne 136c44 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #76] @ 136bf8 │ │ │ │ + ldr r0, [pc, #76] @ 136c60 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 136bfc │ │ │ │ - ldr r1, [pc, #68] @ 136c00 │ │ │ │ - ldr r0, [pc, #68] @ 136c04 │ │ │ │ + ldr r3, [pc, #68] @ 136c64 │ │ │ │ + ldr r1, [pc, #68] @ 136c68 │ │ │ │ + ldr r0, [pc, #68] @ 136c6c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #64] @ 136c08 │ │ │ │ + ldr r2, [pc, #64] @ 136c70 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 136b78 │ │ │ │ + b 136be0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r1, r0 │ │ │ │ - eorseq r9, r0, ip, asr #9 │ │ │ │ + mlaseq r1, r8, pc, sp @ │ │ │ │ + eorseq r9, r0, r4, ror #8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003094b0 │ │ │ │ + eorseq r9, r0, r8, asr #8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r9, r0, r8, ror r4 │ │ │ │ - eoreq r5, ip, ip, lsl r5 │ │ │ │ + eorseq r9, r0, r0, lsl r4 │ │ │ │ + mlaeq ip, ip, r5, r5 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq fp, ip, r4, lsl #7 │ │ │ │ - eoreq r8, ip, r0, lsr #32 │ │ │ │ + eoreq fp, ip, r4, lsl #8 │ │ │ │ + eoreq r8, ip, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ -00136c0c : │ │ │ │ +00136c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ - ldr r7, [pc, #1352] @ 137170 │ │ │ │ + ldr r8, [pc, #1476] @ 137254 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - beq 137128 │ │ │ │ + add r8, pc, r8 │ │ │ │ + beq 137230 │ │ │ │ ldr r3, [r4] │ │ │ │ + ldr r2, [pc, #1456] @ 137258 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + ldr r7, [r8, r2] │ │ │ │ + cmp r4, r7 │ │ │ │ + beq 13709c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #1320] @ 137174 │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ - cmp r4, r6 │ │ │ │ - beq 136fb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 12ac14 │ │ │ │ - subs r8, r0, #0 │ │ │ │ - beq 136db8 │ │ │ │ - bl 50138 │ │ │ │ - ldr r3, [r8] │ │ │ │ + ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 136c88 │ │ │ │ + beq 136cf0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 136df0 │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 136e00 │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ + str r3, [r4] │ │ │ │ + beq 136e78 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 136d08 │ │ │ │ + beq 136e88 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 50138 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r6, r0 │ │ │ │ + beq 136d20 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 136f08 │ │ │ │ + cmp r6, #0 │ │ │ │ + blt 136f18 │ │ │ │ + and r6, r6, #255 @ 0xff │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 136dd0 │ │ │ │ + ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ bl 12ac14 │ │ │ │ - subs r5, r0, #0 │ │ │ │ - beq 136f54 │ │ │ │ - ldr r3, [pc, #1220] @ 137178 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - beq 136cd8 │ │ │ │ - ldr r2, [pc, #1200] @ 13717c │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 137080 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - tst r8, #1 │ │ │ │ - bne 136f7c │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r5, r0 │ │ │ │ + beq 136d6c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 136fa0 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 136fb0 │ │ │ │ + ldr r3, [pc, #1248] @ 13725c │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 136da0 │ │ │ │ + ldr r3, [pc, #1228] @ 137260 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 137164 │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ + tst r6, #1 │ │ │ │ + bne 137060 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136d00 │ │ │ │ + beq 136dc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 136ec4 │ │ │ │ - cmp r8, #110 @ 0x6e │ │ │ │ - beq 13702c │ │ │ │ + beq 136efc │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ + beq 1370cc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13714c │ │ │ │ + beq 1371e8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1370e0 │ │ │ │ + beq 1371dc │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 1370f0 │ │ │ │ + beq 1371c4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 136e64 │ │ │ │ - cmp r5, r6 │ │ │ │ - beq 136d78 │ │ │ │ - ldr r3, [pc, #1088] @ 137180 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ + beq 136f40 │ │ │ │ + cmp r5, r7 │ │ │ │ + beq 136e40 │ │ │ │ + ldr r3, [pc, #1116] @ 137264 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 136ecc │ │ │ │ + beq 136fd8 │ │ │ │ ldr r1, [r3, #380] @ 0x17c │ │ │ │ cmp r1, #1 │ │ │ │ - beq 136f14 │ │ │ │ + beq 137020 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 136e28 │ │ │ │ + bne 136ec0 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 136fe8 │ │ │ │ + beq 137110 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136d80 │ │ │ │ + beq 136e48 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136d9c │ │ │ │ + beq 136e64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 136eb8 │ │ │ │ - cmp r5, r6 │ │ │ │ - beq 136fb8 │ │ │ │ + beq 136f94 │ │ │ │ + cmp r5, r7 │ │ │ │ + beq 13709c │ │ │ │ + ldr r3, [r5] │ │ │ │ mov r4, r5 │ │ │ │ + b 136cbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 12ac14 │ │ │ │ - subs r8, r0, #0 │ │ │ │ - bne 136c64 │ │ │ │ - ldr r3, [pc, #964] @ 137184 │ │ │ │ - ldr r1, [pc, #964] @ 137188 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #960] @ 13718c │ │ │ │ - ldr r2, [pc, #960] @ 137190 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, #0 │ │ │ │ + bne 136cf8 │ │ │ │ + ldr r3, [pc, #984] @ 137268 │ │ │ │ + ldr r1, [pc, #984] @ 13726c │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [pc, #980] @ 137270 │ │ │ │ + ldr r2, [pc, #980] @ 137274 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - bge 136c90 │ │ │ │ - ldr r3, [pc, #892] @ 137184 │ │ │ │ - ldr r1, [pc, #904] @ 137194 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #900] @ 137198 │ │ │ │ - ldr r2, [pc, #888] @ 137190 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 136ddc │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 136fe8 │ │ │ │ + bne 137110 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 136d6c │ │ │ │ - ldr r3, [pc, #852] @ 13719c │ │ │ │ - ldr r1, [pc, #852] @ 1371a0 │ │ │ │ - ldr r0, [pc, #852] @ 1371a4 │ │ │ │ + bne 136e34 │ │ │ │ + ldr r3, [pc, #920] @ 137278 │ │ │ │ + ldr r1, [pc, #920] @ 13727c │ │ │ │ + ldr r0, [pc, #920] @ 137280 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #848] @ 1371a8 │ │ │ │ + ldr r2, [pc, #916] @ 137284 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, r6 │ │ │ │ - beq 136e34 │ │ │ │ + b 136dc8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r6, #0 │ │ │ │ + bge 136d28 │ │ │ │ + ldr r3, [pc, #840] @ 137268 │ │ │ │ + ldr r1, [pc, #868] @ 137288 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [pc, #864] @ 13728c │ │ │ │ + ldr r2, [pc, #836] @ 137274 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 136eac │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, r7 │ │ │ │ + beq 136ecc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - cmp r5, r6 │ │ │ │ - bne 136d38 │ │ │ │ - ldr r3, [pc, #764] @ 137184 │ │ │ │ - ldr ip, [pc, #800] @ 1371ac │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #796] @ 1371b0 │ │ │ │ - ldr r0, [pc, #796] @ 1371b4 │ │ │ │ + cmp r5, r7 │ │ │ │ + bne 136e00 │ │ │ │ + ldr r3, [pc, #772] @ 137268 │ │ │ │ + ldr ip, [pc, #808] @ 137290 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r1, [pc, #804] @ 137294 │ │ │ │ + ldr r0, [pc, #804] @ 137298 │ │ │ │ add ip, pc, ip │ │ │ │ - str r6, [sp, #4] │ │ │ │ + str r7, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 136ddc │ │ │ │ + b 136eac │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136d9c │ │ │ │ + b 136e64 │ │ │ │ + mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136d00 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne 136d74 │ │ │ │ + ldr r3, [pc, #688] @ 137268 │ │ │ │ + ldr r1, [pc, #736] @ 13729c │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [pc, #732] @ 1372a0 │ │ │ │ + ldr r2, [pc, #684] @ 137274 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 136eac │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #732] @ 1371b8 │ │ │ │ - ldr r1, [pc, #732] @ 1371bc │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ + ldr r3, [pc, #700] @ 1372a4 │ │ │ │ + ldr r1, [pc, #700] @ 1372a8 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #656] @ 137184 │ │ │ │ - ldr r1, [pc, #712] @ 1371c0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #708] @ 1371c4 │ │ │ │ + ldr r3, [pc, #616] @ 137268 │ │ │ │ + ldr r1, [pc, #680] @ 1372ac │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [pc, #676] @ 1372b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ bl b6f00 │ │ │ │ - b 136de4 │ │ │ │ - ldr r3, [pc, #616] @ 137184 │ │ │ │ + b 136eb4 │ │ │ │ + ldr r3, [pc, #576] @ 137268 │ │ │ │ mov r1, #1012 @ 0x3f4 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #672] @ 1371c8 │ │ │ │ + ldr r2, [r8, r3] │ │ │ │ + ldr r3, [pc, #640] @ 1372b4 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #660] @ 1371cc │ │ │ │ - ldr r1, [pc, #660] @ 1371d0 │ │ │ │ - ldr r0, [pc, #660] @ 1371d4 │ │ │ │ + ldr r2, [pc, #628] @ 1372b8 │ │ │ │ + ldr r1, [pc, #628] @ 1372bc │ │ │ │ + ldr r0, [pc, #628] @ 1372c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 136ddc │ │ │ │ - ldr r3, [pc, #552] @ 137184 │ │ │ │ - ldr r1, [pc, #632] @ 1371d8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #628] @ 1371dc │ │ │ │ - ldr r2, [pc, #548] @ 137190 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 136ddc │ │ │ │ - mov r0, r8 │ │ │ │ + b 136eac │ │ │ │ + mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136fa0 │ │ │ │ + beq 137084 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 136fac │ │ │ │ - mov r0, r8 │ │ │ │ + beq 137090 │ │ │ │ + mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 136d08 │ │ │ │ + b 136dd0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136fa0 │ │ │ │ - ldr r3, [r6] │ │ │ │ + b 137084 │ │ │ │ + ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136fe0 │ │ │ │ + beq 1370c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 1370b8 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 13719c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ - strne r3, [r6] │ │ │ │ - mov r0, r6 │ │ │ │ - b 136de8 │ │ │ │ + strne r3, [r7] │ │ │ │ + mov r0, r7 │ │ │ │ + b 136eb8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137004 │ │ │ │ + beq 1370e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1370c8 │ │ │ │ - ldr r3, [pc, #468] @ 1371e0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [r3, #3768] @ 0xeb8 │ │ │ │ + beq 1371ac │ │ │ │ + ldr r3, [pc, #468] @ 1372c4 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [r3, #2892] @ 0xb4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 137104 │ │ │ │ + beq 13720c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - b 136de8 │ │ │ │ + b 136eb8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137048 │ │ │ │ + beq 13712c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1370d4 │ │ │ │ - ldr r3, [pc, #400] @ 1371e0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [r3, #2892] @ 0xb4c │ │ │ │ + beq 1371b8 │ │ │ │ + ldr r3, [pc, #400] @ 1372c4 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [r3, #3768] @ 0xeb8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 137018 │ │ │ │ - ldr r3, [pc, #384] @ 1371e4 │ │ │ │ - ldr r1, [pc, #384] @ 1371e8 │ │ │ │ - ldr r0, [pc, #384] @ 1371ec │ │ │ │ + bne 1370fc │ │ │ │ + ldr r3, [pc, #384] @ 1372c8 │ │ │ │ + ldr r1, [pc, #384] @ 1372cc │ │ │ │ + ldr r0, [pc, #384] @ 1372d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #380] @ 1371f0 │ │ │ │ + ldr r2, [pc, #380] @ 1372d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #252] @ 137184 │ │ │ │ - ldr r0, [pc, #360] @ 1371f4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ + ldr r3, [pc, #252] @ 137268 │ │ │ │ + ldr r0, [pc, #360] @ 1372d8 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #348] @ 1371f8 │ │ │ │ + ldr r1, [pc, #348] @ 1372dc │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #340] @ 1371fc │ │ │ │ - ldr r2, [pc, #228] @ 137190 │ │ │ │ + ldr r0, [pc, #340] @ 1372e0 │ │ │ │ + ldr r2, [pc, #228] @ 137274 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 136ddc │ │ │ │ - mov r0, r6 │ │ │ │ + b 136eac │ │ │ │ + mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [r6] │ │ │ │ - b 136fd4 │ │ │ │ + ldr r3, [r7] │ │ │ │ + b 1370b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137004 │ │ │ │ + b 1370e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137048 │ │ │ │ - cmp r5, r6 │ │ │ │ - bne 136d38 │ │ │ │ - mov r5, r6 │ │ │ │ - b 136d80 │ │ │ │ + b 13712c │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ - cmp r5, r6 │ │ │ │ + cmp r5, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bne 136d38 │ │ │ │ - b 1370e8 │ │ │ │ - ldr r3, [pc, #244] @ 137200 │ │ │ │ - ldr r1, [pc, #244] @ 137204 │ │ │ │ - ldr r0, [pc, #244] @ 137208 │ │ │ │ + bne 136e00 │ │ │ │ + mov r5, r7 │ │ │ │ + b 136e48 │ │ │ │ + cmp r5, r7 │ │ │ │ + bne 136e00 │ │ │ │ + b 1371d4 │ │ │ │ + ldr r3, [pc, #244] @ 1372e4 │ │ │ │ + ldr r1, [pc, #244] @ 1372e8 │ │ │ │ + ldr r0, [pc, #244] @ 1372ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 13720c │ │ │ │ + ldr r2, [pc, #240] @ 1372f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #224] @ 137210 │ │ │ │ - ldr r1, [pc, #224] @ 137214 │ │ │ │ - ldr r0, [pc, #224] @ 137218 │ │ │ │ + ldr r3, [pc, #224] @ 1372f4 │ │ │ │ + ldr r1, [pc, #224] @ 1372f8 │ │ │ │ + ldr r0, [pc, #224] @ 1372fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #220] @ 13721c │ │ │ │ + ldr r2, [pc, #220] @ 137300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #204] @ 137220 │ │ │ │ - ldr r1, [pc, #204] @ 137224 │ │ │ │ - ldr r0, [pc, #204] @ 137228 │ │ │ │ + ldr r3, [pc, #204] @ 137304 │ │ │ │ + ldr r1, [pc, #204] @ 137308 │ │ │ │ + ldr r0, [pc, #204] @ 13730c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #200] @ 13722c │ │ │ │ + ldr r2, [pc, #200] @ 137310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r9, r0, ip, asr #7 │ │ │ │ + eorseq r9, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq fp, ip, r4, asr #3 │ │ │ │ - eoreq r7, ip, r8, lsl lr │ │ │ │ + ldrdeq fp, [ip], -ip @ │ │ │ │ + eoreq r7, ip, r0, lsr lr │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - eoreq fp, ip, ip, ror r1 │ │ │ │ - ldrdeq r7, [ip], -r0 @ │ │ │ │ - eoreq ip, lr, ip, lsl r3 │ │ │ │ - eoreq lr, fp, r0, lsr #8 │ │ │ │ - eoreq r9, ip, ip, lsl #9 │ │ │ │ - andeq pc, r2, r3, lsl #20 │ │ │ │ - eoreq r7, ip, r8, lsr r3 │ │ │ │ - strdeq fp, [ip], -r8 @ │ │ │ │ - eoreq r7, ip, r8, asr #26 │ │ │ │ + eoreq ip, lr, ip, ror #6 │ │ │ │ + eoreq lr, fp, r0, ror r4 │ │ │ │ + ldrdeq r9, [ip], -ip @ │ │ │ │ + andeq pc, r2, ip, lsl #20 │ │ │ │ + eoreq fp, ip, ip, asr #2 │ │ │ │ + eoreq r7, ip, r0, lsr #27 │ │ │ │ + eoreq r7, ip, r4, asr #6 │ │ │ │ + eoreq fp, ip, r4, lsl #2 │ │ │ │ + eoreq r7, ip, r4, asr sp │ │ │ │ + strheq fp, [ip], -r4 @ │ │ │ │ + eoreq r7, ip, r8, lsl #26 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - ldrdeq r9, [ip], -r0 @ │ │ │ │ - mlaeq ip, r4, r0, fp │ │ │ │ - eoreq r7, ip, r8, ror #25 │ │ │ │ - eoreq pc, sp, r4, lsr #9 │ │ │ │ - strdeq sl, [sp], -r0 @ │ │ │ │ - eoreq fp, ip, r0, asr r0 │ │ │ │ - eoreq r7, ip, r4, lsr #25 │ │ │ │ - eoreq fp, ip, r8, lsr #32 │ │ │ │ - eoreq r7, ip, ip, ror ip │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - eoreq ip, lr, r0, lsl #2 │ │ │ │ - eoreq lr, fp, r4, lsl #4 │ │ │ │ - eoreq r8, ip, r4, lsl ip │ │ │ │ - @ instruction: 0x0002f9b8 │ │ │ │ - eoreq r8, ip, r0, lsl #25 │ │ │ │ - eoreq sl, ip, ip, ror #29 │ │ │ │ - eoreq r7, ip, r0, asr #22 │ │ │ │ - eoreq ip, lr, r8, asr r0 │ │ │ │ - eoreq lr, fp, ip, asr r1 │ │ │ │ - mlaeq ip, ip, r7, r9 │ │ │ │ - strdeq pc, [r2], -r9 │ │ │ │ - eoreq ip, lr, r4, lsr r0 │ │ │ │ - eoreq lr, fp, r8, lsr r1 │ │ │ │ - @ instruction: 0x002be1bc │ │ │ │ - andeq pc, r2, lr, asr r9 @ │ │ │ │ - eoreq ip, lr, r0, lsl r0 │ │ │ │ - eoreq lr, fp, r4, lsl r1 │ │ │ │ - eoreq r8, ip, r8, lsl #29 │ │ │ │ - andeq pc, r2, r2, asr #19 │ │ │ │ + eoreq r9, ip, ip, lsr #7 │ │ │ │ + eoreq fp, ip, r0, ror r0 │ │ │ │ + eoreq r7, ip, r4, asr #25 │ │ │ │ + eoreq pc, sp, r0, lsl #9 │ │ │ │ + eoreq sl, sp, ip, asr #3 │ │ │ │ + eoreq fp, ip, ip, lsr #32 │ │ │ │ + eoreq r7, ip, r0, lsl #25 │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + eoreq ip, lr, r4, lsl #2 │ │ │ │ + eoreq lr, fp, r8, lsl #4 │ │ │ │ + eoreq r9, ip, r8, asr #16 │ │ │ │ + andeq pc, r2, r2, lsl #20 │ │ │ │ + eoreq r8, ip, r4, lsl #25 │ │ │ │ + strdeq sl, [ip], -r0 @ │ │ │ │ + eoreq r7, ip, r4, asr #22 │ │ │ │ + eoreq ip, lr, ip, asr r0 │ │ │ │ + eoreq lr, fp, r0, ror #2 │ │ │ │ + ldrdeq r8, [ip], -r4 @ │ │ │ │ + andeq pc, r2, fp, asr #19 │ │ │ │ + eoreq ip, lr, r8, lsr r0 │ │ │ │ + eoreq lr, fp, ip, lsr r1 │ │ │ │ + eoreq r8, ip, ip, asr #22 │ │ │ │ + andeq pc, r2, r1, asr #19 │ │ │ │ + eoreq ip, lr, r4, lsl r0 │ │ │ │ + eoreq lr, fp, r8, lsl r1 │ │ │ │ + mlaeq fp, ip, r1, lr │ │ │ │ + andeq pc, r2, r3, ror #18 │ │ │ │ │ │ │ │ -00137230 : │ │ │ │ +00137314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #216] @ 137320 │ │ │ │ + ldr ip, [pc, #216] @ 137404 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #204] @ 137324 │ │ │ │ + ldr lr, [pc, #204] @ 137408 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2784 @ 0xae0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #184] @ 137328 │ │ │ │ + ldr ip, [pc, #184] @ 13740c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #176] @ 13732c │ │ │ │ + ldr r4, [pc, #176] @ 137410 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 137314 │ │ │ │ - ldr r3, [pc, #148] @ 137330 │ │ │ │ + beq 1373f8 │ │ │ │ + ldr r3, [pc, #148] @ 137414 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1372e4 │ │ │ │ + bne 1373c8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 136c0c │ │ │ │ - ldr r2, [pc, #116] @ 137334 │ │ │ │ - ldr r3, [pc, #100] @ 137328 │ │ │ │ + bl 136c74 │ │ │ │ + ldr r2, [pc, #116] @ 137418 │ │ │ │ + ldr r3, [pc, #100] @ 13740c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13731c │ │ │ │ + bne 137400 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #76] @ 137338 │ │ │ │ + ldr r0, [pc, #76] @ 13741c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 13733c │ │ │ │ - ldr r1, [pc, #68] @ 137340 │ │ │ │ - ldr r0, [pc, #68] @ 137344 │ │ │ │ + ldr r3, [pc, #68] @ 137420 │ │ │ │ + ldr r1, [pc, #68] @ 137424 │ │ │ │ + ldr r0, [pc, #68] @ 137428 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #64] @ 137348 │ │ │ │ + ldr r2, [pc, #64] @ 13742c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1372b8 │ │ │ │ + b 13739c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sp, r1, r0, asr #17 │ │ │ │ - eorseq r8, r0, ip, lsl #27 │ │ │ │ + @ instruction: 0x0031d7dc │ │ │ │ + eorseq r8, r0, r8, lsr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r0, r0, ror sp │ │ │ │ + eorseq r8, r0, ip, lsl #25 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r8, r0, r8, lsr sp │ │ │ │ - ldrdeq r4, [ip], -ip @ │ │ │ │ + eorseq r8, r0, r4, asr ip │ │ │ │ + eoreq r4, ip, r0, ror #27 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, ip, ip, lsl #25 │ │ │ │ - eoreq r7, ip, r0, ror #17 │ │ │ │ + mlaeq ip, r0, ip, sl │ │ │ │ + eoreq r7, ip, r4, ror #17 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ │ │ │ │ -0013734c : │ │ │ │ +00137430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #188] @ 137420 │ │ │ │ - ldr r3, [pc, #188] @ 137424 │ │ │ │ + ldr r5, [pc, #188] @ 137504 │ │ │ │ + ldr r3, [pc, #188] @ 137508 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, r4 │ │ │ │ - beq 1373bc │ │ │ │ - bl 136c0c │ │ │ │ + beq 1374a0 │ │ │ │ + bl 136c74 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1373f8 │ │ │ │ + beq 1374dc │ │ │ │ ldr r2, [r3] │ │ │ │ subs r4, r3, r4 │ │ │ │ movne r4, #1 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1373a8 │ │ │ │ + beq 13748c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 1373b0 │ │ │ │ + beq 137494 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #100] @ 137428 │ │ │ │ + ldr r3, [pc, #100] @ 13750c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #88] @ 13742c │ │ │ │ - ldr r1, [pc, #88] @ 137430 │ │ │ │ - ldr r0, [pc, #88] @ 137434 │ │ │ │ + ldr r3, [pc, #88] @ 137510 │ │ │ │ + ldr r1, [pc, #88] @ 137514 │ │ │ │ + ldr r0, [pc, #88] @ 137518 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #1020 @ 0x3fc │ │ │ │ bl b6f00 │ │ │ │ mov r4, #2 │ │ │ │ - b 1373a8 │ │ │ │ - ldr r3, [pc, #44] @ 13742c │ │ │ │ - ldr r1, [pc, #52] @ 137438 │ │ │ │ + b 13748c │ │ │ │ + ldr r3, [pc, #44] @ 137510 │ │ │ │ + ldr r1, [pc, #52] @ 13751c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #48] @ 13743c │ │ │ │ - ldr r2, [pc, #48] @ 137440 │ │ │ │ + ldr r0, [pc, #48] @ 137520 │ │ │ │ + ldr r2, [pc, #48] @ 137524 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1373f0 │ │ │ │ - mlaseq r0, r4, ip, r8 │ │ │ │ + b 1374d4 │ │ │ │ + @ instruction: 0x00308bb0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, ip, ip, asr #23 │ │ │ │ - eoreq r7, ip, r8, lsl #16 │ │ │ │ - mlaeq ip, r8, fp, sl │ │ │ │ - ldrdeq r7, [ip], -r8 @ │ │ │ │ + ldrdeq sl, [ip], -r0 @ │ │ │ │ + eoreq r7, ip, ip, lsl #16 │ │ │ │ + mlaeq ip, ip, fp, sl │ │ │ │ + ldrdeq r7, [ip], -ip @ │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ │ │ │ │ -00137444 : │ │ │ │ +00137528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #268] @ 137568 │ │ │ │ + ldr ip, [pc, #268] @ 13764c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #256] @ 13756c │ │ │ │ + ldr lr, [pc, #256] @ 137650 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2832 @ 0xb10 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #236] @ 137570 │ │ │ │ + ldr ip, [pc, #236] @ 137654 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #228] @ 137574 │ │ │ │ + ldr r4, [pc, #228] @ 137658 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13755c │ │ │ │ - ldr r3, [pc, #200] @ 137578 │ │ │ │ + beq 137640 │ │ │ │ + ldr r3, [pc, #200] @ 13765c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13752c │ │ │ │ + bne 137610 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13734c │ │ │ │ + bl 137430 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13755c │ │ │ │ + beq 137640 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 137520 │ │ │ │ - ldr r3, [pc, #152] @ 13757c │ │ │ │ + bne 137604 │ │ │ │ + ldr r3, [pc, #152] @ 137660 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #132] @ 137580 │ │ │ │ - ldr r3, [pc, #112] @ 137570 │ │ │ │ + ldr r2, [pc, #132] @ 137664 │ │ │ │ + ldr r3, [pc, #112] @ 137654 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 137564 │ │ │ │ + bne 137648 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #92] @ 137584 │ │ │ │ + ldr r3, [pc, #92] @ 137668 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 1374e4 │ │ │ │ - ldr r0, [pc, #84] @ 137588 │ │ │ │ + b 1375c8 │ │ │ │ + ldr r0, [pc, #84] @ 13766c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 13758c │ │ │ │ - ldr r1, [pc, #76] @ 137590 │ │ │ │ - ldr r0, [pc, #76] @ 137594 │ │ │ │ + ldr r3, [pc, #76] @ 137670 │ │ │ │ + ldr r1, [pc, #76] @ 137674 │ │ │ │ + ldr r0, [pc, #76] @ 137678 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #72] @ 137598 │ │ │ │ + ldr r2, [pc, #72] @ 13767c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1374f4 │ │ │ │ + b 1375d8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sp, r1, ip, lsr #13 │ │ │ │ - eorseq r8, r0, r8, ror fp │ │ │ │ + eorseq sp, r1, r8, asr #11 │ │ │ │ + mlaseq r0, r4, sl, r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r0, ip, asr fp │ │ │ │ + eorseq r8, r0, r8, ror sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x00308afc │ │ │ │ + eorseq r8, r0, r8, lsl sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaeq ip, r4, fp, r4 │ │ │ │ + mlaeq ip, r8, fp, r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, ip, r8, asr sl │ │ │ │ - mlaeq ip, r8, r6, r7 │ │ │ │ + eoreq sl, ip, ip, asr sl │ │ │ │ + mlaeq ip, ip, r6, r7 │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ -0013759c : │ │ │ │ +00137680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ - ldr r7, [pc, #2456] @ 137f50 │ │ │ │ + ldr r7, [pc, #2456] @ 138034 │ │ │ │ lsls r3, r3, #1 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - bne 1375d0 │ │ │ │ + bne 1376b4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ bl 109a10 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 137600 │ │ │ │ + beq 1376e4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13762c │ │ │ │ + beq 137710 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #2380] @ 137f54 │ │ │ │ - ldr r1, [pc, #2380] @ 137f58 │ │ │ │ + ldr r3, [pc, #2380] @ 138038 │ │ │ │ + ldr r1, [pc, #2380] @ 13803c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2376] @ 137f5c │ │ │ │ - ldr r2, [pc, #2376] @ 137f60 │ │ │ │ + ldr r0, [pc, #2376] @ 138040 │ │ │ │ + ldr r2, [pc, #2376] @ 138044 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - b 1375c8 │ │ │ │ + b 1376ac │ │ │ │ mov r0, r5 │ │ │ │ bl fe7a8 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1377e0 │ │ │ │ + beq 1378c4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1375c4 │ │ │ │ + beq 1376a8 │ │ │ │ ldr r5, [r6, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 137ee4 │ │ │ │ + beq 137fc8 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #2296] @ 137f64 │ │ │ │ + ldr r3, [pc, #2296] @ 138048 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [r3, #2824] @ 0xb08 │ │ │ │ mov fp, r3 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 137698 │ │ │ │ + beq 13777c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137808 │ │ │ │ + beq 1378ec │ │ │ │ cmn r8, #1 │ │ │ │ - beq 1377ac │ │ │ │ + beq 137890 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 1375c4 │ │ │ │ + bne 1376a8 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ lsl r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, r8 │ │ │ │ movgt r6, r8 │ │ │ │ - bgt 13771c │ │ │ │ - b 13797c │ │ │ │ - ldr r2, [pc, #2204] @ 137f68 │ │ │ │ + bgt 137800 │ │ │ │ + b 137a60 │ │ │ │ + ldr r2, [pc, #2204] @ 13804c │ │ │ │ add r1, r3, #1 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r7, r2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r9] │ │ │ │ cmp r0, r2 │ │ │ │ - bne 137814 │ │ │ │ + bne 1378f8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, #24 │ │ │ │ - beq 137760 │ │ │ │ + beq 137844 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137704 │ │ │ │ + beq 1377e8 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13779c │ │ │ │ + beq 137880 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r6, r6, #2 │ │ │ │ cmp r6, r2, lsl #1 │ │ │ │ mov r3, r6 │ │ │ │ lsl r1, r2, #1 │ │ │ │ - bge 137854 │ │ │ │ + bge 137938 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r5, [r1, r3, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 137e9c │ │ │ │ + beq 137f80 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1376c4 │ │ │ │ - ldr r3, [pc, #2084] @ 137f68 │ │ │ │ + bne 1377a8 │ │ │ │ + ldr r3, [pc, #2084] @ 13804c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 137814 │ │ │ │ + bne 1378f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #24 │ │ │ │ - bne 137708 │ │ │ │ + bne 1377ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 13734c │ │ │ │ + bl 137430 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 137788 │ │ │ │ + beq 13786c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137848 │ │ │ │ + beq 13792c │ │ │ │ cmp sl, #2 │ │ │ │ - beq 137920 │ │ │ │ + beq 137a04 │ │ │ │ cmp sl, #1 │ │ │ │ - beq 137704 │ │ │ │ - b 1375c4 │ │ │ │ + beq 1377e8 │ │ │ │ + b 1376a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ - b 137708 │ │ │ │ + b 1377ec │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1375c4 │ │ │ │ - ldr r3, [pc, #1940] @ 137f54 │ │ │ │ - ldr r1, [pc, #1960] @ 137f6c │ │ │ │ + beq 1376a8 │ │ │ │ + ldr r3, [pc, #1940] @ 138038 │ │ │ │ + ldr r1, [pc, #1960] @ 138050 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1956] @ 137f70 │ │ │ │ - ldr r2, [pc, #1956] @ 137f74 │ │ │ │ + ldr r0, [pc, #1956] @ 138054 │ │ │ │ + ldr r2, [pc, #1956] @ 138058 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137624 │ │ │ │ - ldr r3, [pc, #1900] @ 137f54 │ │ │ │ - ldr r1, [pc, #1932] @ 137f78 │ │ │ │ + b 137708 │ │ │ │ + ldr r3, [pc, #1900] @ 138038 │ │ │ │ + ldr r1, [pc, #1932] @ 13805c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1928] @ 137f7c │ │ │ │ - ldr r2, [pc, #1928] @ 137f80 │ │ │ │ + ldr r0, [pc, #1928] @ 138060 │ │ │ │ + ldr r2, [pc, #1928] @ 138064 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137624 │ │ │ │ + b 137708 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137698 │ │ │ │ - ldr r3, [pc, #1848] @ 137f54 │ │ │ │ - ldr r0, [pc, #1892] @ 137f84 │ │ │ │ + b 13777c │ │ │ │ + ldr r3, [pc, #1848] @ 138038 │ │ │ │ + ldr r0, [pc, #1892] @ 138068 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1880] @ 137f88 │ │ │ │ + ldr r1, [pc, #1880] @ 13806c │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #1876] @ 137f8c │ │ │ │ - ldr r2, [pc, #1876] @ 137f90 │ │ │ │ + ldr r0, [pc, #1876] @ 138070 │ │ │ │ + ldr r2, [pc, #1876] @ 138074 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 137624 │ │ │ │ + b 137708 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137788 │ │ │ │ + b 13786c │ │ │ │ cmp r1, #0 │ │ │ │ movgt sl, #0 │ │ │ │ - bgt 1378a4 │ │ │ │ - b 13797c │ │ │ │ - ldr r3, [pc, #1832] @ 137f94 │ │ │ │ + bgt 137988 │ │ │ │ + b 137a60 │ │ │ │ + ldr r3, [pc, #1832] @ 138078 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ cmp r8, r6 │ │ │ │ - bne 1379c0 │ │ │ │ + bne 137aa4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137890 │ │ │ │ + beq 137974 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137914 │ │ │ │ + beq 1379f8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r3, lsl #1 │ │ │ │ mov r8, sl │ │ │ │ - bge 137984 │ │ │ │ + bge 137a68 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ asr r8, r8, #1 │ │ │ │ ldr r5, [r3, r8, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 137f2c │ │ │ │ + beq 138010 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 137948 │ │ │ │ + bne 137a2c │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 137f08 │ │ │ │ + beq 137fec │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137864 │ │ │ │ + beq 137948 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r8] │ │ │ │ - beq 137864 │ │ │ │ + beq 137948 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 137864 │ │ │ │ + bne 137948 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137864 │ │ │ │ + b 137948 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137890 │ │ │ │ - ldr r3, [pc, #1580] @ 137f54 │ │ │ │ - ldr r1, [pc, #1644] @ 137f98 │ │ │ │ + b 137974 │ │ │ │ + ldr r3, [pc, #1580] @ 138038 │ │ │ │ + ldr r1, [pc, #1644] @ 13807c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1640] @ 137f9c │ │ │ │ - ldr r2, [pc, #1640] @ 137fa0 │ │ │ │ + ldr r0, [pc, #1640] @ 138080 │ │ │ │ + ldr r2, [pc, #1640] @ 138084 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137624 │ │ │ │ - ldr r3, [pc, #1540] @ 137f54 │ │ │ │ - ldr r0, [pc, #1616] @ 137fa4 │ │ │ │ + b 137708 │ │ │ │ + ldr r3, [pc, #1540] @ 138038 │ │ │ │ + ldr r0, [pc, #1616] @ 138088 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1604] @ 137fa8 │ │ │ │ + ldr r1, [pc, #1604] @ 13808c │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #1600] @ 137fac │ │ │ │ - ldr r2, [pc, #1600] @ 137fb0 │ │ │ │ + ldr r0, [pc, #1600] @ 138090 │ │ │ │ + ldr r2, [pc, #1600] @ 138094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 137624 │ │ │ │ - ldr r3, [pc, #1552] @ 137f94 │ │ │ │ + b 137708 │ │ │ │ + ldr r3, [pc, #1552] @ 138078 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - beq 1375f4 │ │ │ │ + beq 1376d8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1375f4 │ │ │ │ + beq 1376d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1375f4 │ │ │ │ + bne 1376d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1375f4 │ │ │ │ + b 1376d8 │ │ │ │ cmp r5, r6 │ │ │ │ - beq 137998 │ │ │ │ + beq 137a7c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - bl 136c0c │ │ │ │ + bl 136c74 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 137a00 │ │ │ │ + beq 137ae4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137e90 │ │ │ │ + beq 137f74 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 137e5c │ │ │ │ + beq 137f40 │ │ │ │ ldr r1, [fp, #2892] @ 0xb4c │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 137a38 │ │ │ │ + beq 137b1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 137e84 │ │ │ │ + beq 137f68 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 137d88 │ │ │ │ - ldr r3, [pc, #1388] @ 137fb4 │ │ │ │ + beq 137e6c │ │ │ │ + ldr r3, [pc, #1388] @ 138098 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 137ce0 │ │ │ │ - ldr r3, [pc, #1372] @ 137fb8 │ │ │ │ + bne 137dc4 │ │ │ │ + ldr r3, [pc, #1372] @ 13809c │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ sub r8, r4, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ clz r8, r8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ - beq 137a84 │ │ │ │ + beq 137b68 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 137db4 │ │ │ │ + beq 137e98 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 137ab4 │ │ │ │ + beq 137b98 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1375c4 │ │ │ │ + beq 1376a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 1375c4 │ │ │ │ + bne 1376a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1375c4 │ │ │ │ + b 1376a8 │ │ │ │ ldr r4, [r5, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 137ec0 │ │ │ │ + beq 137fa4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137ae4 │ │ │ │ + beq 137bc8 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 137ae4 │ │ │ │ + beq 137bc8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 137d34 │ │ │ │ + beq 137e18 │ │ │ │ cmp r4, r6 │ │ │ │ - beq 137dc8 │ │ │ │ + beq 137eac │ │ │ │ mov r0, r4 │ │ │ │ bl 129a5c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 137dfc │ │ │ │ + beq 137ee0 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 137b20 │ │ │ │ + beq 137c04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 137df0 │ │ │ │ + beq 137ed4 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 137c84 │ │ │ │ + blt 137d68 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 137dc8 │ │ │ │ + beq 137eac │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, r6 │ │ │ │ - beq 137c44 │ │ │ │ + beq 137d28 │ │ │ │ bl 129a5c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 137cac │ │ │ │ - ldr r2, [pc, #1128] @ 137fbc │ │ │ │ + beq 137d90 │ │ │ │ + ldr r2, [pc, #1128] @ 1380a0 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r7, r2] │ │ │ │ ldr r2, [r4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 137b70 │ │ │ │ + beq 137c54 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 137e24 │ │ │ │ + bne 137f08 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137b8c │ │ │ │ + beq 137c70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137cd4 │ │ │ │ + beq 137db8 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 137ba8 │ │ │ │ + beq 137c8c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 137c04 │ │ │ │ + bne 137ce8 │ │ │ │ ldr r4, [r6, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 137be4 │ │ │ │ + bne 137cc8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137bd8 │ │ │ │ + beq 137cbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 137c38 │ │ │ │ + beq 137d1c │ │ │ │ cmp r5, #0 │ │ │ │ - bne 137bf8 │ │ │ │ + bne 137cdc │ │ │ │ subs r0, r4, #36 @ 0x24 │ │ │ │ movne r0, #1 │ │ │ │ - b 1375c8 │ │ │ │ + b 1376ac │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 137bc0 │ │ │ │ + bne 137ca4 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 1375f4 │ │ │ │ - ldr r3, [pc, #840] @ 137f54 │ │ │ │ - ldr r0, [pc, #944] @ 137fc0 │ │ │ │ + b 1376d8 │ │ │ │ + ldr r3, [pc, #840] @ 138038 │ │ │ │ + ldr r0, [pc, #944] @ 1380a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #932] @ 137fc4 │ │ │ │ + ldr r1, [pc, #932] @ 1380a8 │ │ │ │ stm sp, {r0, r6} │ │ │ │ - ldr r0, [pc, #928] @ 137fc8 │ │ │ │ - ldr r2, [pc, #928] @ 137fcc │ │ │ │ + ldr r0, [pc, #928] @ 1380ac │ │ │ │ + ldr r2, [pc, #928] @ 1380b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 137624 │ │ │ │ + b 137708 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137bd0 │ │ │ │ - ldr r3, [pc, #776] @ 137f54 │ │ │ │ - ldr r0, [pc, #896] @ 137fd0 │ │ │ │ + b 137cb4 │ │ │ │ + ldr r3, [pc, #776] @ 138038 │ │ │ │ + ldr r0, [pc, #896] @ 1380b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #888] @ 137fd4 │ │ │ │ + ldr r1, [pc, #888] @ 1380b8 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #876] @ 137fd8 │ │ │ │ - ldr r2, [pc, #860] @ 137fcc │ │ │ │ + ldr r0, [pc, #876] @ 1380bc │ │ │ │ + ldr r2, [pc, #860] @ 1380b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 137624 │ │ │ │ - ldr r3, [pc, #712] @ 137f54 │ │ │ │ - ldr r1, [pc, #844] @ 137fdc │ │ │ │ + b 137708 │ │ │ │ + ldr r3, [pc, #712] @ 138038 │ │ │ │ + ldr r1, [pc, #844] @ 1380c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #840] @ 137fe0 │ │ │ │ - ldr r2, [pc, #840] @ 137fe4 │ │ │ │ + ldr r0, [pc, #840] @ 1380c4 │ │ │ │ + ldr r2, [pc, #840] @ 1380c8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ - ldr r3, [pc, #672] @ 137f54 │ │ │ │ - ldr r1, [pc, #816] @ 137fe8 │ │ │ │ + b 137d5c │ │ │ │ + ldr r3, [pc, #672] @ 138038 │ │ │ │ + ldr r1, [pc, #816] @ 1380cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #812] @ 137fec │ │ │ │ - ldr r2, [pc, #776] @ 137fcc │ │ │ │ + ldr r0, [pc, #812] @ 1380d0 │ │ │ │ + ldr r2, [pc, #776] @ 1380b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ + b 137d5c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137b8c │ │ │ │ - ldr r0, [pc, #776] @ 137ff0 │ │ │ │ + b 137c70 │ │ │ │ + ldr r0, [pc, #776] @ 1380d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137d0c │ │ │ │ + beq 137df0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 137db0 │ │ │ │ - ldr r3, [pc, #576] @ 137f54 │ │ │ │ - ldr r1, [pc, #732] @ 137ff4 │ │ │ │ + beq 137e94 │ │ │ │ + ldr r3, [pc, #576] @ 138038 │ │ │ │ + ldr r1, [pc, #732] @ 1380d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #728] @ 137ff8 │ │ │ │ - ldr r2, [pc, #728] @ 137ffc │ │ │ │ + ldr r0, [pc, #728] @ 1380dc │ │ │ │ + ldr r2, [pc, #728] @ 1380e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ + b 137d5c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r4, r6 │ │ │ │ - beq 137dc8 │ │ │ │ + beq 137eac │ │ │ │ ldr r4, [r5, #16] │ │ │ │ cmp r4, r6 │ │ │ │ - bne 137aec │ │ │ │ - ldr r3, [pc, #508] @ 137f54 │ │ │ │ - ldr r0, [pc, #676] @ 138000 │ │ │ │ + bne 137bd0 │ │ │ │ + ldr r3, [pc, #508] @ 138038 │ │ │ │ + ldr r0, [pc, #676] @ 1380e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr r1, [pc, #664] @ 138004 │ │ │ │ + ldr r1, [pc, #664] @ 1380e8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #656] @ 138008 │ │ │ │ - ldr r2, [pc, #616] @ 137fe4 │ │ │ │ + ldr r0, [pc, #656] @ 1380ec │ │ │ │ + ldr r2, [pc, #616] @ 1380c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 137c78 │ │ │ │ - ldr r3, [pc, #452] @ 137f54 │ │ │ │ - ldr r1, [pc, #632] @ 13800c │ │ │ │ + b 137d5c │ │ │ │ + ldr r3, [pc, #452] @ 138038 │ │ │ │ + ldr r1, [pc, #632] @ 1380f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #628] @ 138010 │ │ │ │ - ldr r2, [pc, #604] @ 137ffc │ │ │ │ + ldr r0, [pc, #628] @ 1380f4 │ │ │ │ + ldr r2, [pc, #604] @ 1380e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ + b 137d5c │ │ │ │ mov r8, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #2 │ │ │ │ - bne 137a84 │ │ │ │ - b 137d0c │ │ │ │ + bne 137b68 │ │ │ │ + b 137df0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1375f4 │ │ │ │ + beq 1376d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 1375f4 │ │ │ │ + bne 1376d8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1375f4 │ │ │ │ + b 1376d8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137b20 │ │ │ │ - ldr r3, [pc, #336] @ 137f54 │ │ │ │ - ldr r1, [pc, #524] @ 138014 │ │ │ │ + b 137c04 │ │ │ │ + ldr r3, [pc, #336] @ 138038 │ │ │ │ + ldr r1, [pc, #524] @ 1380f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #520] @ 138018 │ │ │ │ - ldr r2, [pc, #464] @ 137fe4 │ │ │ │ + ldr r0, [pc, #520] @ 1380fc │ │ │ │ + ldr r2, [pc, #464] @ 1380c8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ - ldr r3, [pc, #296] @ 137f54 │ │ │ │ - ldr r0, [pc, #492] @ 13801c │ │ │ │ + b 137d5c │ │ │ │ + ldr r3, [pc, #296] @ 138038 │ │ │ │ + ldr r0, [pc, #492] @ 138100 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr r1, [pc, #480] @ 138020 │ │ │ │ + ldr r1, [pc, #480] @ 138104 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #472] @ 138024 │ │ │ │ - ldr r2, [pc, #380] @ 137fcc │ │ │ │ + ldr r0, [pc, #472] @ 138108 │ │ │ │ + ldr r2, [pc, #380] @ 1380b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 137c78 │ │ │ │ - ldr r3, [pc, #240] @ 137f54 │ │ │ │ - ldr r1, [pc, #448] @ 138028 │ │ │ │ + b 137d5c │ │ │ │ + ldr r3, [pc, #240] @ 138038 │ │ │ │ + ldr r1, [pc, #448] @ 13810c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #444] @ 13802c │ │ │ │ - ldr r2, [pc, #392] @ 137ffc │ │ │ │ + ldr r0, [pc, #444] @ 138110 │ │ │ │ + ldr r2, [pc, #392] @ 1380e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ + b 137d5c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137a38 │ │ │ │ + b 137b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137a00 │ │ │ │ - ldr r3, [pc, #396] @ 138030 │ │ │ │ - ldr r1, [pc, #396] @ 138034 │ │ │ │ - ldr r0, [pc, #396] @ 138038 │ │ │ │ + b 137ae4 │ │ │ │ + ldr r3, [pc, #396] @ 138114 │ │ │ │ + ldr r1, [pc, #396] @ 138118 │ │ │ │ + ldr r0, [pc, #396] @ 13811c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 13803c │ │ │ │ + ldr r2, [pc, #392] @ 138120 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 138040 │ │ │ │ - ldr r1, [pc, #376] @ 138044 │ │ │ │ - ldr r0, [pc, #376] @ 138048 │ │ │ │ + ldr r3, [pc, #376] @ 138124 │ │ │ │ + ldr r1, [pc, #376] @ 138128 │ │ │ │ + ldr r0, [pc, #376] @ 13812c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 13804c │ │ │ │ + ldr r2, [pc, #372] @ 138130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 138050 │ │ │ │ - ldr r1, [pc, #356] @ 138054 │ │ │ │ - ldr r0, [pc, #356] @ 138058 │ │ │ │ + ldr r3, [pc, #356] @ 138134 │ │ │ │ + ldr r1, [pc, #356] @ 138138 │ │ │ │ + ldr r0, [pc, #356] @ 13813c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 13805c │ │ │ │ + ldr r2, [pc, #352] @ 138140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 138060 │ │ │ │ - ldr r1, [pc, #336] @ 138064 │ │ │ │ - ldr r0, [pc, #336] @ 138068 │ │ │ │ + ldr r3, [pc, #336] @ 138144 │ │ │ │ + ldr r1, [pc, #336] @ 138148 │ │ │ │ + ldr r0, [pc, #336] @ 13814c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 13806c │ │ │ │ + ldr r2, [pc, #332] @ 138150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #316] @ 138070 │ │ │ │ - ldr r1, [pc, #316] @ 138074 │ │ │ │ - ldr r0, [pc, #316] @ 138078 │ │ │ │ + ldr r3, [pc, #316] @ 138154 │ │ │ │ + ldr r1, [pc, #316] @ 138158 │ │ │ │ + ldr r0, [pc, #316] @ 13815c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #312] @ 13807c │ │ │ │ + ldr r2, [pc, #312] @ 138160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r8, r0, ip, lsr sl │ │ │ │ + eorseq r8, r0, r8, asr r9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq lr, sp, r4, lsr #24 │ │ │ │ - strdeq r6, [ip], -r8 @ │ │ │ │ + eoreq lr, sp, r8, lsr #24 │ │ │ │ + strdeq r6, [ip], -ip @ │ │ │ │ andeq r0, r0, r1, ror #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq lr, sp, ip, ror #20 │ │ │ │ - eoreq r6, ip, r0, asr #18 │ │ │ │ + eoreq lr, sp, r0, ror sl │ │ │ │ + eoreq r6, ip, r4, asr #18 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ - eoreq lr, sp, r4, asr #20 │ │ │ │ - eoreq r6, ip, r8, lsl r9 │ │ │ │ + eoreq lr, sp, r8, asr #20 │ │ │ │ + eoreq r6, ip, ip, lsl r9 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ - eoreq r4, ip, r4, lsr #17 │ │ │ │ - eoreq lr, sp, r4, lsl #20 │ │ │ │ - ldrdeq r6, [ip], -r8 @ │ │ │ │ + eoreq r4, ip, r8, lsr #17 │ │ │ │ + eoreq lr, sp, r8, lsl #20 │ │ │ │ + ldrdeq r6, [ip], -ip @ │ │ │ │ andeq r0, r0, r9, ror #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq lr, sp, r4, lsl #18 │ │ │ │ - ldrdeq r6, [ip], -r8 @ │ │ │ │ + eoreq lr, sp, r8, lsl #18 │ │ │ │ + ldrdeq r6, [ip], -ip @ │ │ │ │ andeq r0, r0, sl, ror #8 │ │ │ │ - eoreq r4, ip, r0, ror r7 │ │ │ │ - ldrdeq lr, [sp], -r0 @ │ │ │ │ - eoreq r6, ip, r4, lsr #15 │ │ │ │ + eoreq r4, ip, r4, ror r7 │ │ │ │ + ldrdeq lr, [sp], -r4 @ │ │ │ │ + eoreq r6, ip, r8, lsr #15 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x002c44b4 │ │ │ │ - eoreq lr, sp, r4, lsl r6 │ │ │ │ - eoreq r6, ip, r8, ror #9 │ │ │ │ + @ instruction: 0x002c44b8 │ │ │ │ + eoreq lr, sp, r8, lsl r6 │ │ │ │ + eoreq r6, ip, ip, ror #9 │ │ │ │ andeq r0, r0, r9, ror r4 │ │ │ │ - eoreq r6, ip, ip, ror r5 │ │ │ │ - ldrdeq lr, [sp], -r0 @ │ │ │ │ - eoreq r6, ip, r4, lsr #9 │ │ │ │ - eoreq lr, sp, r0, lsr #11 │ │ │ │ - eoreq r6, ip, r4, ror r4 │ │ │ │ + eoreq r6, ip, r0, lsl #11 │ │ │ │ + ldrdeq lr, [sp], -r4 @ │ │ │ │ + eoreq r6, ip, r8, lsr #9 │ │ │ │ + eoreq lr, sp, r4, lsr #11 │ │ │ │ + eoreq r6, ip, r8, ror r4 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ - eoreq lr, sp, r8, ror r5 │ │ │ │ - eoreq r6, ip, ip, asr #8 │ │ │ │ - mlaeq ip, ip, sl, r3 │ │ │ │ - eoreq lr, sp, r8, lsl r5 │ │ │ │ - eoreq r6, ip, ip, ror #7 │ │ │ │ + eoreq lr, sp, ip, ror r5 │ │ │ │ + eoreq r6, ip, r0, asr r4 │ │ │ │ + eoreq r3, ip, r0, lsr #21 │ │ │ │ + eoreq lr, sp, ip, lsl r5 │ │ │ │ + strdeq r6, [ip], -r0 @ │ │ │ │ andeq r0, r0, r3, ror r4 │ │ │ │ - eoreq r6, ip, r0, ror r4 │ │ │ │ - eoreq lr, sp, r4, asr #9 │ │ │ │ - mlaeq ip, r8, r3, r6 │ │ │ │ - mlaeq sp, ip, r4, lr │ │ │ │ - eoreq r6, ip, r0, ror r3 │ │ │ │ - eoreq lr, sp, r8, lsr #8 │ │ │ │ - strdeq r6, [ip], -ip @ │ │ │ │ - ldrdeq r7, [ip], -ip @ │ │ │ │ - strdeq lr, [sp], -r0 @ │ │ │ │ - eoreq r6, ip, r4, asr #5 │ │ │ │ - eoreq lr, sp, r8, asr #7 │ │ │ │ - mlaeq ip, ip, r2, r6 │ │ │ │ - eoreq fp, lr, r0, asr #5 │ │ │ │ - eoreq sp, fp, r4, asr #7 │ │ │ │ - eoreq r7, ip, r0, ror #27 │ │ │ │ + eoreq r6, ip, r4, ror r4 │ │ │ │ + eoreq lr, sp, r8, asr #9 │ │ │ │ + mlaeq ip, ip, r3, r6 │ │ │ │ + eoreq lr, sp, r0, lsr #9 │ │ │ │ + eoreq r6, ip, r4, ror r3 │ │ │ │ + eoreq lr, sp, ip, lsr #8 │ │ │ │ + eoreq r6, ip, r0, lsl #6 │ │ │ │ + eoreq r7, ip, r0, ror #29 │ │ │ │ + strdeq lr, [sp], -r4 @ │ │ │ │ + eoreq r6, ip, r8, asr #5 │ │ │ │ + eoreq lr, sp, ip, asr #7 │ │ │ │ + eoreq r6, ip, r0, lsr #5 │ │ │ │ + eoreq fp, lr, r4, asr #5 │ │ │ │ + eoreq sp, fp, r8, asr #7 │ │ │ │ + eoreq r7, ip, r4, ror #27 │ │ │ │ @ instruction: 0x0001e7bb │ │ │ │ - mlaeq lr, ip, r2, fp │ │ │ │ - eoreq sp, fp, r0, lsr #7 │ │ │ │ - strdeq sl, [ip], -r4 @ │ │ │ │ + eoreq fp, lr, r0, lsr #5 │ │ │ │ + eoreq sp, fp, r4, lsr #7 │ │ │ │ + strdeq sl, [ip], -r8 @ │ │ │ │ andeq lr, r1, fp, lsr r8 │ │ │ │ - eoreq fp, lr, r8, ror r2 │ │ │ │ - eoreq sp, fp, ip, ror r3 │ │ │ │ - strdeq sp, [fp], -r4 @ │ │ │ │ + eoreq fp, lr, ip, ror r2 │ │ │ │ + eoreq sp, fp, r0, lsl #7 │ │ │ │ + strdeq sp, [fp], -r8 @ │ │ │ │ muleq r1, sl, r7 │ │ │ │ - eoreq fp, lr, r4, asr r2 │ │ │ │ - eoreq sp, fp, r8, asr r3 │ │ │ │ - eoreq sl, ip, r0, lsr #1 │ │ │ │ + eoreq fp, lr, r8, asr r2 │ │ │ │ + eoreq sp, fp, ip, asr r3 │ │ │ │ + eoreq sl, ip, r4, lsr #1 │ │ │ │ strdeq lr, [r1], -r6 │ │ │ │ - eoreq fp, lr, r0, lsr r2 │ │ │ │ - eoreq sp, fp, r4, lsr r3 │ │ │ │ - eoreq r8, ip, ip, lsr #7 │ │ │ │ + eoreq fp, lr, r4, lsr r2 │ │ │ │ + eoreq sp, fp, r8, lsr r3 │ │ │ │ + @ instruction: 0x002c83b0 │ │ │ │ andeq lr, r1, lr, ror #15 │ │ │ │ │ │ │ │ -00138080 : │ │ │ │ +00138164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #372] @ 13820c │ │ │ │ + ldr ip, [pc, #372] @ 1382f0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2880 @ 0xb40 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #332] @ 138210 │ │ │ │ + ldr lr, [pc, #332] @ 1382f4 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #324] @ 138214 │ │ │ │ + ldr ip, [pc, #324] @ 1382f8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #316] @ 138218 │ │ │ │ + ldr r4, [pc, #316] @ 1382fc │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ bl a31b0 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1381dc │ │ │ │ + beq 1382c0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [ip, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 1381a8 │ │ │ │ - ldr r3, [pc, #268] @ 13821c │ │ │ │ + beq 13828c │ │ │ │ + ldr r3, [pc, #268] @ 138300 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1381e4 │ │ │ │ - ldr r3, [pc, #244] @ 138220 │ │ │ │ + bne 1382c8 │ │ │ │ + ldr r3, [pc, #244] @ 138304 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp r0, r3 │ │ │ │ - bne 1381f4 │ │ │ │ + bne 1382d8 │ │ │ │ mov r0, ip │ │ │ │ - bl 13759c │ │ │ │ + bl 137680 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1381dc │ │ │ │ + beq 1382c0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13819c │ │ │ │ - ldr r3, [pc, #196] @ 138224 │ │ │ │ + bne 138280 │ │ │ │ + ldr r3, [pc, #196] @ 138308 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #176] @ 138228 │ │ │ │ - ldr r3, [pc, #152] @ 138214 │ │ │ │ + ldr r2, [pc, #176] @ 13830c │ │ │ │ + ldr r3, [pc, #152] @ 1382f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 138208 │ │ │ │ + bne 1382ec │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #136] @ 13822c │ │ │ │ + ldr r3, [pc, #136] @ 138310 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 138160 │ │ │ │ - ldr r0, [pc, #128] @ 138230 │ │ │ │ + b 138244 │ │ │ │ + ldr r0, [pc, #128] @ 138314 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #116] @ 138234 │ │ │ │ - ldr r1, [pc, #116] @ 138238 │ │ │ │ + ldr r3, [pc, #116] @ 138318 │ │ │ │ + ldr r1, [pc, #116] @ 13831c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #112] @ 13823c │ │ │ │ - ldr r2, [pc, #112] @ 138240 │ │ │ │ + ldr r0, [pc, #112] @ 138320 │ │ │ │ + ldr r2, [pc, #112] @ 138324 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 138170 │ │ │ │ - ldr r0, [pc, #88] @ 138244 │ │ │ │ + b 138254 │ │ │ │ + ldr r0, [pc, #88] @ 138328 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 1381b8 │ │ │ │ - ldr r0, [pc, #76] @ 138248 │ │ │ │ + b 13829c │ │ │ │ + ldr r0, [pc, #76] @ 13832c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 1381b8 │ │ │ │ + b 13829c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq ip, r1, r0, ror sl │ │ │ │ - eorseq r7, r0, ip, lsr #30 │ │ │ │ + eorseq ip, r1, ip, lsl #19 │ │ │ │ + eorseq r7, r0, r8, asr #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r7, r0, r0, lsl pc │ │ │ │ + eorseq r7, r0, ip, lsr #28 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r7, r0, r0, lsl #29 │ │ │ │ + mlaseq r0, ip, sp, r7 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r0, ip, r4, ror #30 │ │ │ │ + eoreq r0, ip, r8, ror #30 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq lr, sp, ip, rrx │ │ │ │ - eoreq r5, ip, r0, asr #30 │ │ │ │ + eoreq lr, sp, r0, ror r0 │ │ │ │ + eoreq r5, ip, r4, asr #30 │ │ │ │ andeq r0, r0, fp, asr r4 │ │ │ │ - mlaeq ip, ip, sl, r3 │ │ │ │ - eoreq r3, ip, r8, asr #29 │ │ │ │ + eoreq r3, ip, r0, lsr #21 │ │ │ │ + eoreq r3, ip, ip, asr #29 │ │ │ │ │ │ │ │ -0013824c : │ │ │ │ +00138330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl a760c │ │ │ │ - ldr r4, [pc, #4068] @ 139258 │ │ │ │ + ldr r4, [pc, #4068] @ 13933c │ │ │ │ add r4, pc, r4 │ │ │ │ subs ip, r0, #0 │ │ │ │ - beq 138798 │ │ │ │ - ldr r3, [pc, #4056] @ 13925c │ │ │ │ + beq 13887c │ │ │ │ + ldr r3, [pc, #4056] @ 139340 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [ip, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1387c8 │ │ │ │ + bne 1388ac │ │ │ │ ldr r3, [ip, #12] │ │ │ │ cmp r3, #6 │ │ │ │ - beq 1382c0 │ │ │ │ - ldr r3, [pc, #4024] @ 139260 │ │ │ │ + beq 1383a4 │ │ │ │ + ldr r3, [pc, #4024] @ 139344 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #3996] @ 139264 │ │ │ │ + ldr r3, [pc, #3996] @ 139348 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1388d4 │ │ │ │ + beq 1389b8 │ │ │ │ ldr r8, [r3, #228] @ 0xe4 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 138914 │ │ │ │ + beq 1389f8 │ │ │ │ tst r8, #1 │ │ │ │ - bne 138950 │ │ │ │ + bne 138a34 │ │ │ │ ldr sl, [r3, #116] @ 0x74 │ │ │ │ cmp sl, #1 │ │ │ │ - beq 1389b0 │ │ │ │ + beq 138a94 │ │ │ │ tst sl, #1 │ │ │ │ - bne 1389f8 │ │ │ │ + bne 138adc │ │ │ │ ldr fp, [r3, #360] @ 0x168 │ │ │ │ cmp fp, #1 │ │ │ │ - beq 138a60 │ │ │ │ + beq 138b44 │ │ │ │ tst fp, #1 │ │ │ │ - bne 138ab0 │ │ │ │ + bne 138b94 │ │ │ │ mov r0, #3 │ │ │ │ bl 4fb5c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 138abc │ │ │ │ + beq 138ba0 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ bl aaa68 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ @@ -239956,3143 +240013,3143 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r9, [r3] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl a7518 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 138afc │ │ │ │ + beq 138be0 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138b2c │ │ │ │ + bne 138c10 │ │ │ │ bl e4334 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 13839c │ │ │ │ + beq 138480 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1388c8 │ │ │ │ + beq 1389ac │ │ │ │ cmp sl, #0 │ │ │ │ - beq 138b70 │ │ │ │ + beq 138c54 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 4fe74 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1383d8 │ │ │ │ + beq 1384bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 1383d8 │ │ │ │ + bne 1384bc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - blt 138b98 │ │ │ │ + blt 138c7c │ │ │ │ ands r1, r8, #255 @ 0xff │ │ │ │ - beq 1387fc │ │ │ │ + beq 1388e0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 138404 │ │ │ │ + beq 1384e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 138b64 │ │ │ │ + beq 138c48 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl a760c │ │ │ │ subs ip, r0, #0 │ │ │ │ - beq 138c0c │ │ │ │ + beq 138cf0 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [ip, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138c34 │ │ │ │ + bne 138d18 │ │ │ │ bl 12ac14 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 138cbc │ │ │ │ + beq 138da0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl a760c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 138ce4 │ │ │ │ + beq 138dc8 │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 138d34 │ │ │ │ + bne 138e18 │ │ │ │ bl 129a5c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 138d6c │ │ │ │ + beq 138e50 │ │ │ │ mov r0, r7 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 138e5c │ │ │ │ + blt 138f40 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13867c │ │ │ │ + bne 138760 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 138f24 │ │ │ │ + blt 139008 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13867c │ │ │ │ + bne 138760 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl a7518 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 138fe4 │ │ │ │ + beq 1390c8 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138fb0 │ │ │ │ + bne 139094 │ │ │ │ bl e4334 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 1384e4 │ │ │ │ + beq 1385c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 138f74 │ │ │ │ + beq 139058 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1390ec │ │ │ │ + beq 1391d0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 139094 │ │ │ │ + beq 139178 │ │ │ │ ldr r9, [r3, #52] @ 0x34 │ │ │ │ cmp r9, #1 │ │ │ │ - beq 13903c │ │ │ │ + beq 139120 │ │ │ │ tst r9, #1 │ │ │ │ - bne 139114 │ │ │ │ + bne 1391f8 │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 13854c │ │ │ │ + beq 138630 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 138f8c │ │ │ │ + beq 139070 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 139554 │ │ │ │ + beq 139638 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 138570 │ │ │ │ + beq 138654 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 138f98 │ │ │ │ + beq 13907c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 139120 │ │ │ │ - ldr r3, [pc, #3304] @ 139268 │ │ │ │ + beq 139204 │ │ │ │ + ldr r3, [pc, #3304] @ 13934c │ │ │ │ ldr r2, [r9, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 139148 │ │ │ │ + bne 13922c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1385a8 │ │ │ │ + beq 13868c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 138fa4 │ │ │ │ - ldr r3, [pc, #3260] @ 13926c │ │ │ │ + beq 139088 │ │ │ │ + ldr r3, [pc, #3260] @ 139350 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r9, r3 │ │ │ │ - bne 13867c │ │ │ │ + bne 138760 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1385d4 │ │ │ │ + beq 1386b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13919c │ │ │ │ + beq 139280 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1385f0 │ │ │ │ + beq 1386d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1391fc │ │ │ │ + beq 1392e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1394a0 │ │ │ │ + beq 139584 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 139220 │ │ │ │ + bne 139304 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13959c │ │ │ │ + beq 139680 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #3112] @ 139260 │ │ │ │ + ldr r3, [pc, #3112] @ 139344 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r5, r3 │ │ │ │ - beq 1391a8 │ │ │ │ + beq 13928c │ │ │ │ mov r0, r5 │ │ │ │ bl 12ac14 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 139524 │ │ │ │ + beq 139608 │ │ │ │ mov r0, r5 │ │ │ │ bl 129a5c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1394ec │ │ │ │ + beq 1395d0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13867c │ │ │ │ + beq 138760 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1394c8 │ │ │ │ + beq 1395ac │ │ │ │ mov r0, r7 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 138ebc │ │ │ │ + blt 138fa0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 138be4 │ │ │ │ - ldr r2, [pc, #3024] @ 139270 │ │ │ │ + beq 138cc8 │ │ │ │ + ldr r2, [pc, #3024] @ 139354 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1386bc │ │ │ │ + beq 1387a0 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138df4 │ │ │ │ + bne 138ed8 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 138c68 │ │ │ │ + bne 138d4c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1386e4 │ │ │ │ + beq 1387c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 138ee4 │ │ │ │ + beq 138fc8 │ │ │ │ cmp r5, #24 │ │ │ │ - bne 138c94 │ │ │ │ + bne 138d78 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 138f4c │ │ │ │ + blt 139030 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 138dcc │ │ │ │ - ldr r3, [pc, #2912] @ 139270 │ │ │ │ + beq 138eb0 │ │ │ │ + ldr r3, [pc, #2912] @ 139354 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13872c │ │ │ │ + beq 138810 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 138ef0 │ │ │ │ + bne 138fd4 │ │ │ │ ldr r5, [r8, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13900c │ │ │ │ + bne 1390f0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 138754 │ │ │ │ + beq 138838 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 138f80 │ │ │ │ + beq 139064 │ │ │ │ cmp r5, #24 │ │ │ │ - bne 1382a0 │ │ │ │ - ldr r3, [pc, #2832] @ 139274 │ │ │ │ + bne 138384 │ │ │ │ + ldr r3, [pc, #2832] @ 139358 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #2920] @ 0xb68 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1382a8 │ │ │ │ - ldr r3, [pc, #2812] @ 139278 │ │ │ │ - ldr r1, [pc, #2812] @ 13927c │ │ │ │ - ldr r0, [pc, #2812] @ 139280 │ │ │ │ + bne 13838c │ │ │ │ + ldr r3, [pc, #2812] @ 13935c │ │ │ │ + ldr r1, [pc, #2812] @ 139360 │ │ │ │ + ldr r0, [pc, #2812] @ 139364 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2808] @ 139284 │ │ │ │ + ldr r2, [pc, #2808] @ 139368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #3264] @ 139460 │ │ │ │ - ldr r1, [pc, #2788] @ 139288 │ │ │ │ + ldr r3, [pc, #3264] @ 139544 │ │ │ │ + ldr r1, [pc, #2788] @ 13936c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2784] @ 13928c │ │ │ │ - ldr r2, [pc, #2784] @ 139290 │ │ │ │ + ldr r0, [pc, #2784] @ 139370 │ │ │ │ + ldr r2, [pc, #2784] @ 139374 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #3216] @ 139460 │ │ │ │ - ldr r0, [pc, #2752] @ 139294 │ │ │ │ + ldr r3, [pc, #3216] @ 139544 │ │ │ │ + ldr r0, [pc, #2752] @ 139378 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2740] @ 139298 │ │ │ │ + ldr r1, [pc, #2740] @ 13937c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #2736] @ 13929c │ │ │ │ - ldr r2, [pc, #2720] @ 139290 │ │ │ │ + ldr r0, [pc, #2736] @ 139380 │ │ │ │ + ldr r2, [pc, #2720] @ 139374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 1387bc │ │ │ │ + b 1388a0 │ │ │ │ mov r0, r5 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 138d0c │ │ │ │ + beq 138df0 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138d94 │ │ │ │ + bne 138e78 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 139578 │ │ │ │ + beq 13965c │ │ │ │ ldr r3, [r8] │ │ │ │ mov r0, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ bl e4334 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 138860 │ │ │ │ + beq 138944 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 138bc0 │ │ │ │ + beq 138ca4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 138e34 │ │ │ │ + beq 138f18 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 4fe74 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 138894 │ │ │ │ + beq 138978 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 138bd8 │ │ │ │ + beq 138cbc │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1388b0 │ │ │ │ + beq 138994 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 138bcc │ │ │ │ + beq 138cb0 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 138e94 │ │ │ │ + blt 138f78 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ cmp r8, #0 │ │ │ │ - bne 138404 │ │ │ │ - b 1382a0 │ │ │ │ + bne 1384e8 │ │ │ │ + b 138384 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13839c │ │ │ │ - ldr r3, [pc, #2500] @ 1392a0 │ │ │ │ - ldr r1, [pc, #2500] @ 1392a4 │ │ │ │ + b 138480 │ │ │ │ + ldr r3, [pc, #2500] @ 139384 │ │ │ │ + ldr r1, [pc, #2500] @ 139388 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2924] @ 139460 │ │ │ │ - ldr r1, [pc, #2480] @ 1392a8 │ │ │ │ + ldr r3, [pc, #2924] @ 139544 │ │ │ │ + ldr r1, [pc, #2480] @ 13938c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2476] @ 1392ac │ │ │ │ - ldr r2, [pc, #2476] @ 1392b0 │ │ │ │ + ldr r0, [pc, #2476] @ 139390 │ │ │ │ + ldr r2, [pc, #2476] @ 139394 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2884] @ 139460 │ │ │ │ - ldr r0, [pc, #2448] @ 1392b0 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #2884] @ 139544 │ │ │ │ + ldr r0, [pc, #2448] @ 139394 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r1, [pc, #2444] @ 1392b4 │ │ │ │ + ldr r1, [pc, #2444] @ 139398 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #2440] @ 1392b8 │ │ │ │ + ldr r3, [pc, #2440] @ 13939c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #2436] @ 1392bc │ │ │ │ - ldr r0, [pc, #2436] @ 1392c0 │ │ │ │ + ldr r2, [pc, #2436] @ 1393a0 │ │ │ │ + ldr r0, [pc, #2436] @ 1393a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1387bc │ │ │ │ + b 1388a0 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1382ec │ │ │ │ + bne 1383d0 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2344] @ 1392a0 │ │ │ │ - ldr r1, [pc, #2376] @ 1392c4 │ │ │ │ + ldr r3, [pc, #2344] @ 139384 │ │ │ │ + ldr r1, [pc, #2376] @ 1393a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2768] @ 139460 │ │ │ │ - ldr r1, [pc, #2356] @ 1392c8 │ │ │ │ + ldr r3, [pc, #2768] @ 139544 │ │ │ │ + ldr r1, [pc, #2356] @ 1393ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2352] @ 1392cc │ │ │ │ - ldr r2, [pc, #2352] @ 1392d0 │ │ │ │ + ldr r0, [pc, #2352] @ 1393b0 │ │ │ │ + ldr r2, [pc, #2352] @ 1393b4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2728] @ 139460 │ │ │ │ - ldr r1, [pc, #2324] @ 1392d0 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #2728] @ 139544 │ │ │ │ + ldr r1, [pc, #2324] @ 1393b4 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #2320] @ 1392d4 │ │ │ │ + ldr r3, [pc, #2320] @ 1393b8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #2308] @ 1392d8 │ │ │ │ - ldr r1, [pc, #2308] @ 1392dc │ │ │ │ - ldr r0, [pc, #2308] @ 1392e0 │ │ │ │ + ldr r2, [pc, #2308] @ 1393bc │ │ │ │ + ldr r1, [pc, #2308] @ 1393c0 │ │ │ │ + ldr r0, [pc, #2308] @ 1393c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 1387bc │ │ │ │ + b 1388a0 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 138300 │ │ │ │ + bne 1383e4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2168] @ 1392a0 │ │ │ │ - ldr r1, [pc, #2232] @ 1392e4 │ │ │ │ + ldr r3, [pc, #2168] @ 139384 │ │ │ │ + ldr r1, [pc, #2232] @ 1393c8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2592] @ 139460 │ │ │ │ - ldr r1, [pc, #2212] @ 1392e8 │ │ │ │ + ldr r3, [pc, #2592] @ 139544 │ │ │ │ + ldr r1, [pc, #2212] @ 1393cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2208] @ 1392ec │ │ │ │ - ldr r2, [pc, #2208] @ 1392f0 │ │ │ │ + ldr r0, [pc, #2208] @ 1393d0 │ │ │ │ + ldr r2, [pc, #2208] @ 1393d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2552] @ 139460 │ │ │ │ - ldr r2, [pc, #2180] @ 1392f0 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #2552] @ 139544 │ │ │ │ + ldr r2, [pc, #2180] @ 1393d4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #2164] @ 1392f4 │ │ │ │ - ldr r2, [pc, #2164] @ 1392f8 │ │ │ │ - ldr r1, [pc, #2164] @ 1392fc │ │ │ │ - ldr r0, [pc, #2164] @ 139300 │ │ │ │ + ldr r3, [pc, #2164] @ 1393d8 │ │ │ │ + ldr r2, [pc, #2164] @ 1393dc │ │ │ │ + ldr r1, [pc, #2164] @ 1393e0 │ │ │ │ + ldr r0, [pc, #2164] @ 1393e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 1387bc │ │ │ │ + b 1388a0 │ │ │ │ mov r0, fp │ │ │ │ bl a4704 │ │ │ │ - b 138314 │ │ │ │ - ldr r3, [pc, #2460] @ 139460 │ │ │ │ - ldr r1, [pc, #2108] @ 139304 │ │ │ │ + b 1383f8 │ │ │ │ + ldr r3, [pc, #2460] @ 139544 │ │ │ │ + ldr r1, [pc, #2108] @ 1393e8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2104] @ 139308 │ │ │ │ - ldr r2, [pc, #2104] @ 13930c │ │ │ │ + ldr r0, [pc, #2104] @ 1393ec │ │ │ │ + ldr r2, [pc, #2104] @ 1393f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2396] @ 139460 │ │ │ │ - ldr r1, [pc, #2056] @ 139310 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #2396] @ 139544 │ │ │ │ + ldr r1, [pc, #2056] @ 1393f4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2052] @ 139314 │ │ │ │ - ldr r2, [pc, #2052] @ 139318 │ │ │ │ + ldr r0, [pc, #2052] @ 1393f8 │ │ │ │ + ldr r2, [pc, #2052] @ 1393fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2348] @ 139460 │ │ │ │ - ldr r0, [pc, #2020] @ 13931c │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #2348] @ 139544 │ │ │ │ + ldr r0, [pc, #2020] @ 139400 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - ldr r1, [pc, #2008] @ 139320 │ │ │ │ + ldr r1, [pc, #2008] @ 139404 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #2000] @ 139324 │ │ │ │ - ldr r2, [pc, #1984] @ 139318 │ │ │ │ + ldr r0, [pc, #2000] @ 139408 │ │ │ │ + ldr r2, [pc, #1984] @ 1393fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 138b20 │ │ │ │ + b 138c04 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138404 │ │ │ │ - ldr r3, [pc, #2280] @ 139460 │ │ │ │ - ldr r1, [pc, #1964] @ 139328 │ │ │ │ + b 1384e8 │ │ │ │ + ldr r3, [pc, #2280] @ 139544 │ │ │ │ + ldr r1, [pc, #1964] @ 13940c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1960] @ 13932c │ │ │ │ - ldr r2, [pc, #1936] @ 139318 │ │ │ │ + ldr r0, [pc, #1960] @ 139410 │ │ │ │ + ldr r2, [pc, #1936] @ 1393fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #2240] @ 139460 │ │ │ │ - ldr r1, [pc, #1932] @ 139330 │ │ │ │ + b 138c04 │ │ │ │ + ldr r3, [pc, #2240] @ 139544 │ │ │ │ + ldr r1, [pc, #1932] @ 139414 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1928] @ 139334 │ │ │ │ - ldr r2, [pc, #1896] @ 139318 │ │ │ │ + ldr r0, [pc, #1928] @ 139418 │ │ │ │ + ldr r2, [pc, #1896] @ 1393fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ + b 138c04 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138860 │ │ │ │ + b 138944 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1388b0 │ │ │ │ + b 138994 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138894 │ │ │ │ + b 138978 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1386ec │ │ │ │ + beq 1387d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 1386ec │ │ │ │ + bne 1387d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1386ec │ │ │ │ - ldr r3, [pc, #2124] @ 139460 │ │ │ │ - ldr r1, [pc, #1824] @ 139338 │ │ │ │ + b 1387d0 │ │ │ │ + ldr r3, [pc, #2124] @ 139544 │ │ │ │ + ldr r1, [pc, #1824] @ 13941c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1820] @ 13933c │ │ │ │ - ldr r2, [pc, #1820] @ 139340 │ │ │ │ + ldr r0, [pc, #1820] @ 139420 │ │ │ │ + ldr r2, [pc, #1820] @ 139424 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2084] @ 139460 │ │ │ │ - ldr r0, [pc, #1796] @ 139344 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #2084] @ 139544 │ │ │ │ + ldr r0, [pc, #1796] @ 139428 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1784] @ 139348 │ │ │ │ + ldr r1, [pc, #1784] @ 13942c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #1780] @ 13934c │ │ │ │ - ldr r2, [pc, #1764] @ 139340 │ │ │ │ + ldr r0, [pc, #1780] @ 139430 │ │ │ │ + ldr r2, [pc, #1764] @ 139424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 1387bc │ │ │ │ + b 1388a0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 138c8c │ │ │ │ + beq 138d70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 139208 │ │ │ │ + beq 1392ec │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1382a0 │ │ │ │ + beq 138384 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 1382a0 │ │ │ │ + bne 138384 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1382a0 │ │ │ │ - ldr r3, [pc, #1948] @ 139460 │ │ │ │ - ldr r1, [pc, #1672] @ 139350 │ │ │ │ + b 138384 │ │ │ │ + ldr r3, [pc, #1948] @ 139544 │ │ │ │ + ldr r1, [pc, #1672] @ 139434 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1668] @ 139354 │ │ │ │ - ldr r2, [pc, #1644] @ 139340 │ │ │ │ + ldr r0, [pc, #1668] @ 139438 │ │ │ │ + ldr r2, [pc, #1644] @ 139424 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1908] @ 139460 │ │ │ │ - ldr r1, [pc, #1640] @ 139358 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #1908] @ 139544 │ │ │ │ + ldr r1, [pc, #1640] @ 13943c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1636] @ 13935c │ │ │ │ - ldr r2, [pc, #1636] @ 139360 │ │ │ │ + ldr r0, [pc, #1636] @ 139440 │ │ │ │ + ldr r2, [pc, #1636] @ 139444 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #1868] @ 139460 │ │ │ │ - ldr r1, [pc, #1612] @ 139364 │ │ │ │ + b 138c04 │ │ │ │ + ldr r3, [pc, #1868] @ 139544 │ │ │ │ + ldr r1, [pc, #1612] @ 139448 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1608] @ 139368 │ │ │ │ - ldr r2, [pc, #1608] @ 13936c │ │ │ │ + ldr r0, [pc, #1608] @ 13944c │ │ │ │ + ldr r2, [pc, #1608] @ 139450 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r2, [pc, #1828] @ 139460 │ │ │ │ - ldr r0, [pc, #1584] @ 139370 │ │ │ │ + b 138c04 │ │ │ │ + ldr r2, [pc, #1828] @ 139544 │ │ │ │ + ldr r0, [pc, #1584] @ 139454 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r1, [pc, #1572] @ 139374 │ │ │ │ + ldr r1, [pc, #1572] @ 139458 │ │ │ │ ldr r3, [r2] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #1564] @ 139378 │ │ │ │ - ldr r2, [pc, #1536] @ 139360 │ │ │ │ + ldr r0, [pc, #1564] @ 13945c │ │ │ │ + ldr r2, [pc, #1536] @ 139444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #1772] @ 139460 │ │ │ │ - ldr r1, [pc, #1540] @ 13937c │ │ │ │ + b 138c04 │ │ │ │ + ldr r3, [pc, #1772] @ 139544 │ │ │ │ + ldr r1, [pc, #1540] @ 139460 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1536] @ 139380 │ │ │ │ - ldr r2, [pc, #1500] @ 139360 │ │ │ │ + ldr r0, [pc, #1536] @ 139464 │ │ │ │ + ldr r2, [pc, #1500] @ 139444 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #1732] @ 139460 │ │ │ │ - ldr ip, [pc, #1508] @ 139384 │ │ │ │ + b 138c04 │ │ │ │ + ldr r3, [pc, #1732] @ 139544 │ │ │ │ + ldr ip, [pc, #1508] @ 139468 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #1504] @ 139388 │ │ │ │ + ldr r1, [pc, #1504] @ 13946c │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #1500] @ 13938c │ │ │ │ + ldr r0, [pc, #1500] @ 139470 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #1456] @ 13936c │ │ │ │ + ldr r2, [pc, #1456] @ 139450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 138b20 │ │ │ │ + b 138c04 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13875c │ │ │ │ + beq 138840 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 13875c │ │ │ │ + bne 138840 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13875c │ │ │ │ - ldr r3, [pc, #1636] @ 139460 │ │ │ │ - ldr r0, [pc, #1424] @ 139390 │ │ │ │ + b 138840 │ │ │ │ + ldr r3, [pc, #1636] @ 139544 │ │ │ │ + ldr r0, [pc, #1424] @ 139474 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #1416] @ 139394 │ │ │ │ + ldr r1, [pc, #1416] @ 139478 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #1404] @ 139398 │ │ │ │ - ldr r2, [pc, #1404] @ 13939c │ │ │ │ + ldr r0, [pc, #1404] @ 13947c │ │ │ │ + ldr r2, [pc, #1404] @ 139480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1572] @ 139460 │ │ │ │ - ldr r1, [pc, #1376] @ 1393a0 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #1572] @ 139544 │ │ │ │ + ldr r1, [pc, #1376] @ 139484 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1372] @ 1393a4 │ │ │ │ - ldr r2, [pc, #1312] @ 13936c │ │ │ │ + ldr r0, [pc, #1372] @ 139488 │ │ │ │ + ldr r2, [pc, #1312] @ 139450 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #1532] @ 139460 │ │ │ │ - ldr r1, [pc, #1344] @ 1393a8 │ │ │ │ + b 138c04 │ │ │ │ + ldr r3, [pc, #1532] @ 139544 │ │ │ │ + ldr r1, [pc, #1344] @ 13948c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1340] @ 1393ac │ │ │ │ - ldr r2, [pc, #1228] @ 139340 │ │ │ │ + ldr r0, [pc, #1340] @ 139490 │ │ │ │ + ldr r2, [pc, #1228] @ 139424 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1476] @ 139460 │ │ │ │ - ldr r1, [pc, #1296] @ 1393b0 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #1476] @ 139544 │ │ │ │ + ldr r1, [pc, #1296] @ 139494 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1292] @ 1393b4 │ │ │ │ - ldr r2, [pc, #1216] @ 13936c │ │ │ │ + ldr r0, [pc, #1292] @ 139498 │ │ │ │ + ldr r2, [pc, #1216] @ 139450 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1436] @ 139460 │ │ │ │ - ldr r1, [pc, #1264] @ 1393b8 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #1436] @ 139544 │ │ │ │ + ldr r1, [pc, #1264] @ 13949c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1260] @ 1393bc │ │ │ │ - ldr r2, [pc, #1132] @ 139340 │ │ │ │ + ldr r0, [pc, #1260] @ 1394a0 │ │ │ │ + ldr r2, [pc, #1132] @ 139424 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ + b 138f64 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1386e4 │ │ │ │ - ldr r3, [pc, #1384] @ 139460 │ │ │ │ - ldr r0, [pc, #1220] @ 1393c0 │ │ │ │ + b 1387c8 │ │ │ │ + ldr r3, [pc, #1384] @ 139544 │ │ │ │ + ldr r0, [pc, #1220] @ 1394a4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1208] @ 1393c4 │ │ │ │ + ldr r1, [pc, #1208] @ 1394a8 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #1204] @ 1393c8 │ │ │ │ - ldr r2, [pc, #1204] @ 1393cc │ │ │ │ + ldr r0, [pc, #1204] @ 1394ac │ │ │ │ + ldr r2, [pc, #1204] @ 1394b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1332] @ 139460 │ │ │ │ - ldr r1, [pc, #1184] @ 1393d0 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #1332] @ 139544 │ │ │ │ + ldr r1, [pc, #1184] @ 1394b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1180] @ 1393d4 │ │ │ │ - ldr r2, [pc, #1060] @ 139360 │ │ │ │ + ldr r0, [pc, #1180] @ 1394b8 │ │ │ │ + ldr r2, [pc, #1060] @ 139444 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ - ldr r3, [pc, #1292] @ 139460 │ │ │ │ - ldr r1, [pc, #1152] @ 1393d8 │ │ │ │ + b 138f64 │ │ │ │ + ldr r3, [pc, #1292] @ 139544 │ │ │ │ + ldr r1, [pc, #1152] @ 1394bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1148] @ 1393dc │ │ │ │ - ldr r2, [pc, #1020] @ 139360 │ │ │ │ + ldr r0, [pc, #1148] @ 1394c0 │ │ │ │ + ldr r2, [pc, #1020] @ 139444 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e28 │ │ │ │ + b 138f0c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1384e4 │ │ │ │ + b 1385c8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138754 │ │ │ │ + b 138838 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13854c │ │ │ │ + b 138630 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138570 │ │ │ │ + b 138654 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1385a8 │ │ │ │ - ldr r3, [pc, #1192] @ 139460 │ │ │ │ - ldr r2, [pc, #1060] @ 1393e0 │ │ │ │ + b 13868c │ │ │ │ + ldr r3, [pc, #1192] @ 139544 │ │ │ │ + ldr r2, [pc, #1060] @ 1394c4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #1056] @ 1393e4 │ │ │ │ - ldr r0, [pc, #1056] @ 1393e8 │ │ │ │ + ldr r1, [pc, #1056] @ 1394c8 │ │ │ │ + ldr r0, [pc, #1056] @ 1394cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #1036] @ 1393ec │ │ │ │ + ldr r2, [pc, #1036] @ 1394d0 │ │ │ │ bl d8818 │ │ │ │ - b 138e80 │ │ │ │ - ldr r3, [pc, #1140] @ 139460 │ │ │ │ - ldr r1, [pc, #1024] @ 1393f0 │ │ │ │ + b 138f64 │ │ │ │ + ldr r3, [pc, #1140] @ 139544 │ │ │ │ + ldr r1, [pc, #1024] @ 1394d4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1020] @ 1393f4 │ │ │ │ - ldr r2, [pc, #1008] @ 1393ec │ │ │ │ + ldr r0, [pc, #1020] @ 1394d8 │ │ │ │ + ldr r2, [pc, #1008] @ 1394d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ + b 138f64 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139030 │ │ │ │ + beq 139114 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1394e0 │ │ │ │ + beq 1395c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 1382a0 │ │ │ │ - ldr r3, [pc, #1052] @ 139460 │ │ │ │ - ldr r1, [pc, #944] @ 1393f8 │ │ │ │ + b 138384 │ │ │ │ + ldr r3, [pc, #1052] @ 139544 │ │ │ │ + ldr r1, [pc, #944] @ 1394dc │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #924] @ 1393ec │ │ │ │ + ldr r3, [pc, #924] @ 1394d0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #924] @ 1393fc │ │ │ │ - ldr r3, [pc, #924] @ 139400 │ │ │ │ - ldr r0, [pc, #924] @ 139404 │ │ │ │ + ldr r2, [pc, #924] @ 1394e0 │ │ │ │ + ldr r3, [pc, #924] @ 1394e4 │ │ │ │ + ldr r0, [pc, #924] @ 1394e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ + b 1388a0 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #492] @ 1392a0 │ │ │ │ - ldr r1, [pc, #848] @ 139408 │ │ │ │ + ldr r3, [pc, #492] @ 139384 │ │ │ │ + ldr r1, [pc, #848] @ 1394ec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #916] @ 139460 │ │ │ │ - ldr r1, [pc, #828] @ 13940c │ │ │ │ + ldr r3, [pc, #916] @ 139544 │ │ │ │ + ldr r1, [pc, #828] @ 1394f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #824] @ 139410 │ │ │ │ - ldr r2, [pc, #784] @ 1393ec │ │ │ │ + ldr r0, [pc, #824] @ 1394f4 │ │ │ │ + ldr r2, [pc, #784] @ 1394d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #876] @ 139460 │ │ │ │ - ldr r1, [pc, #796] @ 139414 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #876] @ 139544 │ │ │ │ + ldr r1, [pc, #796] @ 1394f8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #792] @ 139418 │ │ │ │ - ldr r2, [pc, #744] @ 1393ec │ │ │ │ + ldr r0, [pc, #792] @ 1394fc │ │ │ │ + ldr r2, [pc, #744] @ 1394d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ + b 138f64 │ │ │ │ mov r0, r9 │ │ │ │ bl a4704 │ │ │ │ - b 138510 │ │ │ │ - ldr r3, [pc, #824] @ 139460 │ │ │ │ - ldr r1, [pc, #752] @ 13941c │ │ │ │ + b 1385f4 │ │ │ │ + ldr r3, [pc, #824] @ 139544 │ │ │ │ + ldr r1, [pc, #752] @ 139500 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #748] @ 139420 │ │ │ │ - ldr r2, [pc, #692] @ 1393ec │ │ │ │ + ldr r0, [pc, #748] @ 139504 │ │ │ │ + ldr r2, [pc, #692] @ 1394d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ - ldr r0, [pc, #724] @ 139424 │ │ │ │ + b 138f64 │ │ │ │ + ldr r0, [pc, #724] @ 139508 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139174 │ │ │ │ + beq 139258 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 139214 │ │ │ │ - ldr r3, [pc, #740] @ 139460 │ │ │ │ - ldr r1, [pc, #680] @ 139428 │ │ │ │ + beq 1392f8 │ │ │ │ + ldr r3, [pc, #740] @ 139544 │ │ │ │ + ldr r1, [pc, #680] @ 13950c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #676] @ 13942c │ │ │ │ - ldr r2, [pc, #608] @ 1393ec │ │ │ │ + ldr r0, [pc, #676] @ 139510 │ │ │ │ + ldr r2, [pc, #608] @ 1394d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ + b 138f64 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1385d4 │ │ │ │ + b 1386b8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1391c4 │ │ │ │ + beq 1392a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1394d4 │ │ │ │ - ldr r3, [pc, #612] @ 139430 │ │ │ │ + beq 1395b8 │ │ │ │ + ldr r3, [pc, #612] @ 139514 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #644] @ 139460 │ │ │ │ - ldr r1, [pc, #596] @ 139434 │ │ │ │ + ldr r3, [pc, #644] @ 139544 │ │ │ │ + ldr r1, [pc, #596] @ 139518 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #592] @ 139438 │ │ │ │ + ldr r0, [pc, #592] @ 13951c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #1296 @ 0x510 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ + b 1388a0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1385f0 │ │ │ │ + b 1386d4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138c8c │ │ │ │ + b 138d70 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139174 │ │ │ │ - ldr r3, [pc, #568] @ 139460 │ │ │ │ - ldr ip, [pc, #528] @ 13943c │ │ │ │ + b 139258 │ │ │ │ + ldr r3, [pc, #568] @ 139544 │ │ │ │ + ldr ip, [pc, #528] @ 139520 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #524] @ 139440 │ │ │ │ + ldr r1, [pc, #524] @ 139524 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #516] @ 139444 │ │ │ │ + ldr r0, [pc, #516] @ 139528 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r2, [pc, #520] @ 139450 │ │ │ │ + ldr r2, [pc, #520] @ 139534 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 1387bc │ │ │ │ - eorseq r7, r0, r8, lsl #27 │ │ │ │ + b 1388a0 │ │ │ │ + eorseq r7, r0, r4, lsr #25 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eoreq sl, lr, r8, ror #19 │ │ │ │ - eoreq ip, fp, ip, ror #21 │ │ │ │ - mlaeq ip, r4, fp, r7 │ │ │ │ - andeq ip, r3, r8, lsr r9 │ │ │ │ - eoreq r9, ip, r8, lsr #16 │ │ │ │ - @ instruction: 0x002c67b0 │ │ │ │ + eoreq sl, lr, ip, ror #19 │ │ │ │ + strdeq ip, [fp], -r0 @ │ │ │ │ + mlaeq ip, r8, fp, r7 │ │ │ │ + andeq ip, r3, r1, asr #18 │ │ │ │ + eoreq r9, ip, ip, lsr #16 │ │ │ │ + @ instruction: 0x002c67b4 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - strdeq r3, [ip], -r0 @ │ │ │ │ - eoreq r9, ip, ip, ror #15 │ │ │ │ - eoreq r6, ip, r4, ror r7 │ │ │ │ + strdeq r3, [ip], -r4 @ │ │ │ │ + strdeq r9, [ip], -r0 @ │ │ │ │ + eoreq r6, ip, r8, ror r7 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - ldrdeq r7, [ip], -r0 @ │ │ │ │ - ldrdeq r9, [ip], -r4 @ │ │ │ │ - eoreq r6, ip, ip, asr r6 │ │ │ │ + ldrdeq r7, [ip], -r4 @ │ │ │ │ + ldrdeq r9, [ip], -r8 @ │ │ │ │ + eoreq r6, ip, r0, ror #12 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - mlaeq ip, r8, r6, r9 │ │ │ │ - @ instruction: 0x002c96bc │ │ │ │ - strdeq r8, [sp], -r4 @ │ │ │ │ - eoreq r6, ip, r0, lsr #12 │ │ │ │ - eoreq r7, ip, r4, lsr r9 │ │ │ │ - eoreq r9, ip, r8, lsr r6 │ │ │ │ - eoreq r6, ip, r0, asr #11 │ │ │ │ + mlaeq ip, ip, r6, r9 │ │ │ │ + eoreq r9, ip, r0, asr #13 │ │ │ │ + strdeq r8, [sp], -r8 @ │ │ │ │ + eoreq r6, ip, r4, lsr #12 │ │ │ │ + eoreq r7, ip, r8, lsr r9 │ │ │ │ + eoreq r9, ip, ip, lsr r6 │ │ │ │ + eoreq r6, ip, r4, asr #11 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - eoreq sp, sp, r4, asr #21 │ │ │ │ - eoreq r8, sp, r4, asr r7 │ │ │ │ - strdeq r9, [ip], -r8 @ │ │ │ │ - eoreq r6, ip, r0, lsl #11 │ │ │ │ - eoreq r7, ip, r4, lsl #17 │ │ │ │ - eoreq r9, ip, r8, lsl #11 │ │ │ │ - eoreq r6, ip, r0, lsl r5 │ │ │ │ + eoreq sp, sp, r8, asr #21 │ │ │ │ + eoreq r8, sp, r8, asr r7 │ │ │ │ + strdeq r9, [ip], -ip @ │ │ │ │ + eoreq r6, ip, r4, lsl #11 │ │ │ │ + eoreq r7, ip, r8, lsl #17 │ │ │ │ + eoreq r9, ip, ip, lsl #11 │ │ │ │ + eoreq r6, ip, r4, lsl r5 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x002c78b0 │ │ │ │ - eoreq r8, sp, r4, lsr #13 │ │ │ │ - eoreq r9, ip, r8, asr #10 │ │ │ │ - ldrdeq r6, [ip], -r0 @ │ │ │ │ - eoreq r9, ip, r4, lsl #10 │ │ │ │ - eoreq r6, ip, ip, lsl #9 │ │ │ │ + @ instruction: 0x002c78b4 │ │ │ │ + eoreq r8, sp, r8, lsr #13 │ │ │ │ + eoreq r9, ip, ip, asr #10 │ │ │ │ + ldrdeq r6, [ip], -r4 @ │ │ │ │ + eoreq r9, ip, r8, lsl #10 │ │ │ │ + mlaeq ip, r0, r4, r6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r9, ip, r4, asr #9 │ │ │ │ - eoreq r6, ip, ip, asr #8 │ │ │ │ + eoreq r9, ip, r8, asr #9 │ │ │ │ + eoreq r6, ip, r0, asr r4 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ - eoreq r3, ip, ip, lsl #11 │ │ │ │ - eoreq r9, ip, r4, lsl #9 │ │ │ │ - eoreq r6, ip, ip, lsl #8 │ │ │ │ - eoreq r9, ip, r0, asr r4 │ │ │ │ - ldrdeq r6, [ip], -r8 @ │ │ │ │ - eoreq r9, ip, r8, lsr #8 │ │ │ │ - @ instruction: 0x002c63b0 │ │ │ │ - @ instruction: 0x002c93b4 │ │ │ │ - eoreq r6, ip, ip, lsr r3 │ │ │ │ + mlaeq ip, r0, r5, r3 │ │ │ │ + eoreq r9, ip, r8, lsl #9 │ │ │ │ + eoreq r6, ip, r0, lsl r4 │ │ │ │ + eoreq r9, ip, r4, asr r4 │ │ │ │ + ldrdeq r6, [ip], -ip @ │ │ │ │ + eoreq r9, ip, ip, lsr #8 │ │ │ │ + @ instruction: 0x002c63b4 │ │ │ │ + @ instruction: 0x002c93b8 │ │ │ │ + eoreq r6, ip, r0, asr #6 │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ - eoreq r3, ip, r4, lsl #9 │ │ │ │ - eoreq r9, ip, r0, lsl #7 │ │ │ │ - eoreq r6, ip, r8, lsl #6 │ │ │ │ - eoreq r9, ip, r4, lsl #6 │ │ │ │ - eoreq r6, ip, ip, lsl #5 │ │ │ │ - ldrdeq r9, [ip], -ip @ │ │ │ │ - eoreq r6, ip, r4, ror #4 │ │ │ │ + eoreq r3, ip, r8, lsl #9 │ │ │ │ + eoreq r9, ip, r4, lsl #7 │ │ │ │ + eoreq r6, ip, ip, lsl #6 │ │ │ │ + eoreq r9, ip, r8, lsl #6 │ │ │ │ + mlaeq ip, r0, r2, r6 │ │ │ │ + eoreq r9, ip, r0, ror #5 │ │ │ │ + eoreq r6, ip, r8, ror #4 │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ - @ instruction: 0x002c92b4 │ │ │ │ - eoreq r6, ip, ip, lsr r2 │ │ │ │ + @ instruction: 0x002c92b8 │ │ │ │ + eoreq r6, ip, r0, asr #4 │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ - eoreq r3, ip, r4, lsl #7 │ │ │ │ - eoreq r9, ip, ip, ror r2 │ │ │ │ - eoreq r6, ip, r4, lsl #4 │ │ │ │ - eoreq r9, ip, r4, asr r2 │ │ │ │ - ldrdeq r6, [ip], -ip @ │ │ │ │ - eoreq r3, ip, r8, lsl r3 │ │ │ │ - eoreq r9, ip, r0, lsr #4 │ │ │ │ - eoreq r6, ip, r8, lsr #3 │ │ │ │ - eoreq r6, ip, ip, lsl #30 │ │ │ │ - @ instruction: 0x002c91bc │ │ │ │ - eoreq r6, ip, r4, asr #2 │ │ │ │ + eoreq r3, ip, r8, lsl #7 │ │ │ │ + eoreq r9, ip, r0, lsl #5 │ │ │ │ + eoreq r6, ip, r8, lsl #4 │ │ │ │ + eoreq r9, ip, r8, asr r2 │ │ │ │ + eoreq r6, ip, r0, ror #3 │ │ │ │ + eoreq r3, ip, ip, lsl r3 │ │ │ │ + eoreq r9, ip, r4, lsr #4 │ │ │ │ + eoreq r6, ip, ip, lsr #3 │ │ │ │ + eoreq r6, ip, r0, lsl pc │ │ │ │ + eoreq r9, ip, r0, asr #3 │ │ │ │ + eoreq r6, ip, r8, asr #2 │ │ │ │ andeq r0, r0, r3, lsl r5 │ │ │ │ - eoreq r9, ip, ip, lsl #3 │ │ │ │ - eoreq r6, ip, r4, lsl r1 │ │ │ │ - eoreq r9, ip, r4, ror #2 │ │ │ │ - eoreq r6, ip, ip, ror #1 │ │ │ │ - eoreq r9, ip, ip, lsr #2 │ │ │ │ - strheq r6, [ip], -r4 @ │ │ │ │ - eoreq r9, ip, r4, lsl #2 │ │ │ │ - eoreq r6, ip, ip, lsl #1 │ │ │ │ - eoreq r6, ip, r0, lsl lr │ │ │ │ - eoreq r9, ip, r4, asr #1 │ │ │ │ - eoreq r6, ip, ip, asr #32 │ │ │ │ + mlaeq ip, r0, r1, r9 │ │ │ │ + eoreq r6, ip, r8, lsl r1 │ │ │ │ + eoreq r9, ip, r8, ror #2 │ │ │ │ + strdeq r6, [ip], -r0 @ │ │ │ │ + eoreq r9, ip, r0, lsr r1 │ │ │ │ + strheq r6, [ip], -r8 @ │ │ │ │ + eoreq r9, ip, r8, lsl #2 │ │ │ │ + mlaeq ip, r0, r0, r6 │ │ │ │ + eoreq r6, ip, r4, lsl lr │ │ │ │ + eoreq r9, ip, r8, asr #1 │ │ │ │ + eoreq r6, ip, r0, asr r0 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - mlaeq ip, ip, r0, r9 │ │ │ │ - eoreq r6, ip, r4, lsr #32 │ │ │ │ - eoreq r9, ip, r4, ror r0 │ │ │ │ - strdeq r5, [ip], -ip @ │ │ │ │ - eoreq r3, ip, r0, lsl #2 │ │ │ │ - eoreq r9, ip, ip │ │ │ │ - mlaeq ip, r0, pc, r5 @ │ │ │ │ + eoreq r9, ip, r0, lsr #1 │ │ │ │ + eoreq r6, ip, r8, lsr #32 │ │ │ │ + eoreq r9, ip, r8, ror r0 │ │ │ │ + eoreq r6, ip, r0 │ │ │ │ + eoreq r3, ip, r4, lsl #2 │ │ │ │ + eoreq r9, ip, r0, lsl r0 │ │ │ │ + mlaeq ip, r4, pc, r5 @ │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ - ldrdeq r8, [ip], -ip @ │ │ │ │ - eoreq r5, ip, r4, ror #30 │ │ │ │ - eoreq r8, ip, ip, ror #30 │ │ │ │ - eoreq r8, sp, r8, asr #1 │ │ │ │ - eoreq sp, sp, ip, lsr r0 │ │ │ │ - strdeq r5, [ip], -r4 @ │ │ │ │ - strdeq r7, [ip], -r8 @ │ │ │ │ - strdeq r8, [ip], -ip @ │ │ │ │ - eoreq r5, ip, r4, lsl #29 │ │ │ │ - ldrdeq r8, [ip], -r4 @ │ │ │ │ - eoreq r5, ip, ip, asr lr │ │ │ │ - eoreq r8, ip, r0, lsr #29 │ │ │ │ - eoreq r5, ip, r8, lsr #28 │ │ │ │ - eoreq r2, ip, r4, lsr r6 │ │ │ │ - eoreq r8, ip, ip, asr #28 │ │ │ │ - ldrdeq r5, [ip], -r4 @ │ │ │ │ + eoreq r8, ip, r0, ror #31 │ │ │ │ + eoreq r5, ip, r8, ror #30 │ │ │ │ + eoreq r8, ip, r0, ror pc │ │ │ │ + eoreq r8, sp, ip, asr #1 │ │ │ │ + eoreq sp, sp, r0, asr #32 │ │ │ │ + strdeq r5, [ip], -r8 @ │ │ │ │ + strdeq r7, [ip], -ip @ │ │ │ │ + eoreq r8, ip, r0, lsl #30 │ │ │ │ + eoreq r5, ip, r8, lsl #29 │ │ │ │ + ldrdeq r8, [ip], -r8 @ │ │ │ │ + eoreq r5, ip, r0, ror #28 │ │ │ │ + eoreq r8, ip, r4, lsr #29 │ │ │ │ + eoreq r5, ip, ip, lsr #28 │ │ │ │ + eoreq r2, ip, r8, lsr r6 │ │ │ │ + eoreq r8, ip, r0, asr lr │ │ │ │ + ldrdeq r5, [ip], -r8 @ │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - strdeq r8, [ip], -r0 @ │ │ │ │ - eoreq r5, ip, r8, ror sp │ │ │ │ - eoreq r2, ip, r8, lsl #29 │ │ │ │ - mlaeq ip, r4, sp, r8 │ │ │ │ - eoreq r5, ip, ip, lsl sp │ │ │ │ - eoreq r8, ip, r0, lsr #22 │ │ │ │ - eoreq r5, ip, r8, lsr #21 │ │ │ │ + strdeq r8, [ip], -r4 @ │ │ │ │ + eoreq r5, ip, ip, ror sp │ │ │ │ + eoreq r2, ip, ip, lsl #29 │ │ │ │ + mlaeq ip, r8, sp, r8 │ │ │ │ + eoreq r5, ip, r0, lsr #26 │ │ │ │ + eoreq r8, ip, r4, lsr #22 │ │ │ │ + eoreq r5, ip, ip, lsr #21 │ │ │ │ andeq r0, r0, pc, lsl #10 │ │ │ │ - ldrdeq r8, [ip], -r4 @ │ │ │ │ - eoreq r5, ip, ip, asr sl │ │ │ │ + ldrdeq r8, [ip], -r8 @ │ │ │ │ + eoreq r5, ip, r0, ror #20 │ │ │ │ andeq r0, r0, r2, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaeq ip, ip, sl, r8 │ │ │ │ - eoreq r5, ip, r4, lsr #20 │ │ │ │ + eoreq r8, ip, r0, lsr #21 │ │ │ │ + eoreq r5, ip, r8, lsr #20 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ - eoreq r9, lr, r8, lsl #24 │ │ │ │ - eoreq fp, fp, ip, lsl #26 │ │ │ │ - eoreq r8, ip, r8, asr r4 │ │ │ │ - andeq ip, r3, lr, ror r8 │ │ │ │ - eoreq r9, lr, r4, ror #23 │ │ │ │ - eoreq fp, fp, r8, ror #25 │ │ │ │ - eoreq r6, ip, ip, asr #19 │ │ │ │ - andeq ip, r3, pc, lsl #16 │ │ │ │ - eoreq r9, lr, r0, asr #23 │ │ │ │ - eoreq fp, fp, r4, asr #25 │ │ │ │ - eoreq r8, ip, r8, lsl sl │ │ │ │ - muleq r3, sp, r8 │ │ │ │ - ldr r3, [pc, #-72] @ 139460 │ │ │ │ - ldr r1, [pc, #-100] @ 139448 │ │ │ │ + eoreq r9, lr, ip, lsl #24 │ │ │ │ + eoreq fp, fp, r0, lsl sp │ │ │ │ + eoreq r8, ip, ip, asr r4 │ │ │ │ + andeq ip, r3, r7, lsl #17 │ │ │ │ + eoreq r9, lr, r8, ror #23 │ │ │ │ + eoreq fp, fp, ip, ror #25 │ │ │ │ + ldrdeq r6, [ip], -r0 @ │ │ │ │ + andeq ip, r3, r8, lsl r8 │ │ │ │ + eoreq r9, lr, r4, asr #23 │ │ │ │ + eoreq fp, fp, r8, asr #25 │ │ │ │ + eoreq r8, ip, ip, lsl sl │ │ │ │ + andeq ip, r3, r6, lsr #17 │ │ │ │ + ldr r3, [pc, #-72] @ 139544 │ │ │ │ + ldr r1, [pc, #-100] @ 13952c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-104] @ 13944c │ │ │ │ - ldr r2, [pc, #-104] @ 139450 │ │ │ │ + ldr r0, [pc, #-104] @ 139530 │ │ │ │ + ldr r2, [pc, #-104] @ 139534 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ + b 1388a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13867c │ │ │ │ + b 138760 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1391c4 │ │ │ │ + b 1392a8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139030 │ │ │ │ - ldr r3, [pc, #-148] @ 139460 │ │ │ │ - ldr r1, [pc, #-164] @ 139454 │ │ │ │ + b 139114 │ │ │ │ + ldr r3, [pc, #-148] @ 139544 │ │ │ │ + ldr r1, [pc, #-164] @ 139538 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-168] @ 139458 │ │ │ │ - ldr r2, [pc, #-168] @ 13945c │ │ │ │ + ldr r0, [pc, #-168] @ 13953c │ │ │ │ + ldr r2, [pc, #-168] @ 139540 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #-204] @ 139460 │ │ │ │ - ldr r1, [pc, #-204] @ 139464 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #-204] @ 139544 │ │ │ │ + ldr r1, [pc, #-204] @ 139548 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-208] @ 139468 │ │ │ │ - ldr r2, [pc, #-208] @ 13946c │ │ │ │ + ldr r0, [pc, #-208] @ 13954c │ │ │ │ + ldr r2, [pc, #-208] @ 139550 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #-236] @ 139470 │ │ │ │ - ldr r1, [pc, #-236] @ 139474 │ │ │ │ - ldr r0, [pc, #-236] @ 139478 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #-236] @ 139554 │ │ │ │ + ldr r1, [pc, #-236] @ 139558 │ │ │ │ + ldr r0, [pc, #-236] @ 13955c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-240] @ 13947c │ │ │ │ + ldr r2, [pc, #-240] @ 139560 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-256] @ 139480 │ │ │ │ - ldr r1, [pc, #-256] @ 139484 │ │ │ │ - ldr r0, [pc, #-256] @ 139488 │ │ │ │ + ldr r3, [pc, #-256] @ 139564 │ │ │ │ + ldr r1, [pc, #-256] @ 139568 │ │ │ │ + ldr r0, [pc, #-256] @ 13956c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-260] @ 13948c │ │ │ │ + ldr r2, [pc, #-260] @ 139570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-276] @ 139490 │ │ │ │ - ldr r1, [pc, #-276] @ 139494 │ │ │ │ - ldr r0, [pc, #-276] @ 139498 │ │ │ │ + ldr r3, [pc, #-276] @ 139574 │ │ │ │ + ldr r1, [pc, #-276] @ 139578 │ │ │ │ + ldr r0, [pc, #-276] @ 13957c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-280] @ 13949c │ │ │ │ + ldr r2, [pc, #-280] @ 139580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -001395c0 : │ │ │ │ +001396a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #208] @ 1396a8 │ │ │ │ + ldr ip, [pc, #208] @ 13978c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #196] @ 1396ac │ │ │ │ + ldr lr, [pc, #196] @ 139790 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2928 @ 0xb70 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 1396b0 │ │ │ │ + ldr ip, [pc, #176] @ 139794 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #168] @ 1396b4 │ │ │ │ + ldr r4, [pc, #168] @ 139798 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13969c │ │ │ │ + beq 139780 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 13966c │ │ │ │ + beq 139750 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13824c │ │ │ │ - ldr r2, [pc, #112] @ 1396b8 │ │ │ │ - ldr r3, [pc, #100] @ 1396b0 │ │ │ │ + bl 138330 │ │ │ │ + ldr r2, [pc, #112] @ 13979c │ │ │ │ + ldr r3, [pc, #100] @ 139794 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1396a4 │ │ │ │ + bne 139788 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #72] @ 1396bc │ │ │ │ + ldr r0, [pc, #72] @ 1397a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #64] @ 1396c0 │ │ │ │ - ldr r1, [pc, #64] @ 1396c4 │ │ │ │ - ldr r0, [pc, #64] @ 1396c8 │ │ │ │ + ldr r3, [pc, #64] @ 1397a4 │ │ │ │ + ldr r1, [pc, #64] @ 1397a8 │ │ │ │ + ldr r0, [pc, #64] @ 1397ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #60] @ 1396cc │ │ │ │ + ldr r2, [pc, #60] @ 1397b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 139640 │ │ │ │ + b 139724 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r1, r0, lsr r5 │ │ │ │ - @ instruction: 0x003069fc │ │ │ │ + eorseq fp, r1, ip, asr #8 │ │ │ │ + eorseq r6, r0, r8, lsl r9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r0, r0, ror #19 │ │ │ │ - @ instruction: 0x003069b0 │ │ │ │ - eoreq pc, fp, r4, lsr #21 │ │ │ │ + @ instruction: 0x003068fc │ │ │ │ + eorseq r6, r0, ip, asr #17 │ │ │ │ + eoreq pc, fp, r8, lsr #21 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, ip, r8, asr #18 │ │ │ │ - ldrdeq r5, [ip], -r0 @ │ │ │ │ + eoreq r8, ip, ip, asr #18 │ │ │ │ + ldrdeq r5, [ip], -r4 @ │ │ │ │ andeq r0, r0, lr, ror #9 │ │ │ │ b 12ac14 │ │ │ │ │ │ │ │ -001396d4 : │ │ │ │ +001397b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r2, [pc, #416] @ 13988c │ │ │ │ - ldr r3, [pc, #416] @ 139890 │ │ │ │ + ldr r2, [pc, #416] @ 139970 │ │ │ │ + ldr r3, [pc, #416] @ 139974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ tst r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bne 139820 │ │ │ │ + bne 139904 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, #127 @ 0x7f │ │ │ │ mov r0, #22 │ │ │ │ bl 50414 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1397f4 │ │ │ │ + beq 1398d8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 139888 │ │ │ │ + beq 13996c │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ tst r3, #32 │ │ │ │ - beq 139854 │ │ │ │ + beq 139938 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ addne lr, r0, #20 │ │ │ │ addeq lr, r0, #28 │ │ │ │ asr r7, r7, #1 │ │ │ │ add r5, sp, #4 │ │ │ │ eor r1, r7, r7, asr #31 │ │ │ │ - ldr r8, [pc, #308] @ 139894 │ │ │ │ + ldr r8, [pc, #308] @ 139978 │ │ │ │ sub r1, r1, r7, asr #31 │ │ │ │ mov r6, r5 │ │ │ │ mov ip, #0 │ │ │ │ smull r3, r2, r8, r1 │ │ │ │ asr r3, r1, #31 │ │ │ │ rsb r3, r3, r2, asr #2 │ │ │ │ add r2, r3, r3, lsl #2 │ │ │ │ sub r2, r1, r2, lsl #1 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r4, ip │ │ │ │ strb r2, [r6], #1 │ │ │ │ add ip, ip, #1 │ │ │ │ - bne 139768 │ │ │ │ + bne 13984c │ │ │ │ cmp r7, #0 │ │ │ │ movlt r1, #1 │ │ │ │ sub r2, r1, #1 │ │ │ │ movlt r3, #45 @ 0x2d │ │ │ │ movge r4, ip │ │ │ │ addlt r4, r4, #2 │ │ │ │ add ip, r5, ip │ │ │ │ add r2, lr, r2 │ │ │ │ strblt r3, [lr] │ │ │ │ add r3, r2, #2 │ │ │ │ sub r3, r3, lr │ │ │ │ ldrb r5, [ip, #-1]! │ │ │ │ cmp r3, r4 │ │ │ │ strb r5, [r2, #1]! │ │ │ │ - blt 1397b8 │ │ │ │ + blt 13989c │ │ │ │ sub r3, r4, #1 │ │ │ │ cmp r1, r4 │ │ │ │ sublt r3, r3, r1 │ │ │ │ movge r3, #0 │ │ │ │ add lr, lr, r1 │ │ │ │ add lr, lr, r3 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [lr, #1] │ │ │ │ str r4, [r0, #8] │ │ │ │ - ldr r2, [pc, #156] @ 139898 │ │ │ │ - ldr r3, [pc, #144] @ 139890 │ │ │ │ + ldr r2, [pc, #156] @ 13997c │ │ │ │ + ldr r3, [pc, #144] @ 139974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 139884 │ │ │ │ + bne 139968 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl aa94c │ │ │ │ - ldr r2, [pc, #112] @ 13989c │ │ │ │ - ldr r3, [pc, #96] @ 139890 │ │ │ │ + ldr r2, [pc, #112] @ 139980 │ │ │ │ + ldr r3, [pc, #96] @ 139974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 139884 │ │ │ │ + bne 139968 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4fd84 │ │ │ │ ldr lr, [r0, #28] │ │ │ │ cmp lr, #0 │ │ │ │ - bne 13974c │ │ │ │ - ldr r3, [pc, #56] @ 1398a0 │ │ │ │ - ldr r1, [pc, #56] @ 1398a4 │ │ │ │ - ldr r0, [pc, #56] @ 1398a8 │ │ │ │ + bne 139830 │ │ │ │ + ldr r3, [pc, #56] @ 139984 │ │ │ │ + ldr r1, [pc, #56] @ 139988 │ │ │ │ + ldr r0, [pc, #56] @ 13998c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1398ac │ │ │ │ + ldr r2, [pc, #52] @ 139990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #820 @ 0x334 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ bl 50618 │ │ │ │ - eorseq r6, r0, ip, lsl #18 │ │ │ │ + eorseq r6, r0, r8, lsr #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ - @ instruction: 0x003067fc │ │ │ │ - eorseq r6, r0, ip, asr #15 │ │ │ │ - eoreq r7, lr, r4, lsl #18 │ │ │ │ - eoreq fp, fp, r4, lsl #23 │ │ │ │ - mlaeq fp, r0, r4, pc @ │ │ │ │ + eorseq r6, r0, r8, lsl r7 │ │ │ │ + eorseq r6, r0, r8, ror #13 │ │ │ │ + eoreq r7, lr, r8, lsl #18 │ │ │ │ + eoreq fp, fp, r8, lsl #23 │ │ │ │ + mlaeq fp, r4, r4, pc @ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ -001398b0 : │ │ │ │ +00139994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r0, r2 │ │ │ │ - ldr r2, [pc, #1224] @ 139d94 │ │ │ │ - ldr r3, [pc, #1224] @ 139d98 │ │ │ │ + ldr r2, [pc, #1224] @ 139e78 │ │ │ │ + ldr r3, [pc, #1224] @ 139e7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 4fd84 │ │ │ │ - ldr r6, [pc, #1192] @ 139d9c │ │ │ │ + ldr r6, [pc, #1192] @ 139e80 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 139ae8 │ │ │ │ - ldr r2, [pc, #1180] @ 139da0 │ │ │ │ + beq 139bcc │ │ │ │ + ldr r2, [pc, #1180] @ 139e84 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [r6, r2] │ │ │ │ add r1, sp, #12 │ │ │ │ ldr r0, [r8, #2320] @ 0x910 │ │ │ │ mov r2, #-2147483647 @ 0x80000001 │ │ │ │ str r5, [sp, #12] │ │ │ │ bl 501c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 139b10 │ │ │ │ + beq 139bf4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139940 │ │ │ │ + beq 139a24 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1399dc │ │ │ │ + beq 139ac0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 139bc4 │ │ │ │ + beq 139ca8 │ │ │ │ mov r0, r4 │ │ │ │ bl a6a3c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 139978 │ │ │ │ + beq 139a5c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1399e8 │ │ │ │ + beq 139acc │ │ │ │ cmp r5, #0 │ │ │ │ - blt 139bf8 │ │ │ │ + blt 139cdc │ │ │ │ mov r0, r7 │ │ │ │ bl 1005e0 │ │ │ │ lsl r5, r5, #1 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 139c20 │ │ │ │ + beq 139d04 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1399ac │ │ │ │ + bne 139a90 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 139b40 │ │ │ │ + beq 139c24 │ │ │ │ cmp r5, #5 │ │ │ │ - ble 1399f4 │ │ │ │ + ble 139ad8 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #1004] @ 139da4 │ │ │ │ - ldr r3, [pc, #988] @ 139d98 │ │ │ │ + ldr r2, [pc, #1004] @ 139e88 │ │ │ │ + ldr r3, [pc, #988] @ 139e7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 139d90 │ │ │ │ + bne 139e74 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139940 │ │ │ │ + b 139a24 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139978 │ │ │ │ + b 139a5c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r8, #2956] @ 0xb8c │ │ │ │ - bl 1396d4 │ │ │ │ + bl 1397b8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 139c80 │ │ │ │ + beq 139d64 │ │ │ │ ldr r3, [r8, #2960] @ 0xb90 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #3 │ │ │ │ bl a633c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 139a3c │ │ │ │ + beq 139b20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 139c50 │ │ │ │ + beq 139d34 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 139ca8 │ │ │ │ - ldr r2, [pc, #860] @ 139da8 │ │ │ │ + beq 139d8c │ │ │ │ + ldr r2, [pc, #860] @ 139e8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r6, r2] │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 50114 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 139cd0 │ │ │ │ + beq 139db4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139a88 │ │ │ │ + beq 139b6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 139c5c │ │ │ │ + beq 139d40 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 139d28 │ │ │ │ + bne 139e0c │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139abc │ │ │ │ + beq 139ba0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 139c68 │ │ │ │ - ldr r3, [pc, #744] @ 139dac │ │ │ │ - ldr r1, [pc, #744] @ 139db0 │ │ │ │ + beq 139d4c │ │ │ │ + ldr r3, [pc, #744] @ 139e90 │ │ │ │ + ldr r1, [pc, #744] @ 139e94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #740] @ 139db4 │ │ │ │ - ldr r2, [pc, #740] @ 139db8 │ │ │ │ + ldr r0, [pc, #740] @ 139e98 │ │ │ │ + ldr r2, [pc, #740] @ 139e9c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - b 1399b0 │ │ │ │ - ldr r3, [pc, #700] @ 139dac │ │ │ │ - ldr r1, [pc, #712] @ 139dbc │ │ │ │ + b 139a94 │ │ │ │ + ldr r3, [pc, #700] @ 139e90 │ │ │ │ + ldr r1, [pc, #712] @ 139ea0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #708] @ 139dc0 │ │ │ │ - ldr r2, [pc, #708] @ 139dc4 │ │ │ │ + ldr r0, [pc, #708] @ 139ea4 │ │ │ │ + ldr r2, [pc, #708] @ 139ea8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #660] @ 139dac │ │ │ │ - ldr r1, [pc, #684] @ 139dc8 │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #660] @ 139e90 │ │ │ │ + ldr r1, [pc, #684] @ 139eac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #680] @ 139dcc │ │ │ │ - ldr r2, [pc, #668] @ 139dc4 │ │ │ │ + ldr r0, [pc, #680] @ 139eb0 │ │ │ │ + ldr r2, [pc, #668] @ 139ea8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #608] @ 139da8 │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #608] @ 139e8c │ │ │ │ ldr r1, [r8, #2952] @ 0xb88 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ mov r2, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #16 │ │ │ │ bl 50114 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 139d00 │ │ │ │ + beq 139de4 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 139d5c │ │ │ │ + bne 139e40 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139b9c │ │ │ │ + beq 139c80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 139c74 │ │ │ │ - ldr r3, [pc, #520] @ 139dac │ │ │ │ - ldr r1, [pc, #552] @ 139dd0 │ │ │ │ + beq 139d58 │ │ │ │ + ldr r3, [pc, #520] @ 139e90 │ │ │ │ + ldr r1, [pc, #552] @ 139eb4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #548] @ 139dd4 │ │ │ │ - ldr r2, [pc, #548] @ 139dd8 │ │ │ │ + ldr r0, [pc, #548] @ 139eb8 │ │ │ │ + ldr r2, [pc, #548] @ 139ebc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #480] @ 139dac │ │ │ │ - ldr r0, [pc, #524] @ 139ddc │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #480] @ 139e90 │ │ │ │ + ldr r0, [pc, #524] @ 139ec0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #512] @ 139de0 │ │ │ │ + ldr r1, [pc, #512] @ 139ec4 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #508] @ 139de4 │ │ │ │ - ldr r2, [pc, #472] @ 139dc4 │ │ │ │ + ldr r0, [pc, #508] @ 139ec8 │ │ │ │ + ldr r2, [pc, #472] @ 139ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #428] @ 139dac │ │ │ │ - ldr r1, [pc, #484] @ 139de8 │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #428] @ 139e90 │ │ │ │ + ldr r1, [pc, #484] @ 139ecc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #480] @ 139dec │ │ │ │ - ldr r2, [pc, #436] @ 139dc4 │ │ │ │ + ldr r0, [pc, #480] @ 139ed0 │ │ │ │ + ldr r2, [pc, #436] @ 139ea8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #388] @ 139dac │ │ │ │ - ldr r1, [pc, #452] @ 139df0 │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #388] @ 139e90 │ │ │ │ + ldr r1, [pc, #452] @ 139ed4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #448] @ 139df4 │ │ │ │ - ldr r2, [pc, #448] @ 139df8 │ │ │ │ + ldr r0, [pc, #448] @ 139ed8 │ │ │ │ + ldr r2, [pc, #448] @ 139edc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 139ae0 │ │ │ │ + b 139bc4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139a3c │ │ │ │ + b 139b20 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139a88 │ │ │ │ + b 139b6c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139abc │ │ │ │ + b 139ba0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139b9c │ │ │ │ - ldr r3, [pc, #292] @ 139dac │ │ │ │ - ldr r1, [pc, #368] @ 139dfc │ │ │ │ + b 139c80 │ │ │ │ + ldr r3, [pc, #292] @ 139e90 │ │ │ │ + ldr r1, [pc, #368] @ 139ee0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #364] @ 139e00 │ │ │ │ - ldr r2, [pc, #364] @ 139e04 │ │ │ │ + ldr r0, [pc, #364] @ 139ee4 │ │ │ │ + ldr r2, [pc, #364] @ 139ee8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #252] @ 139dac │ │ │ │ - ldr r1, [pc, #340] @ 139e08 │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #252] @ 139e90 │ │ │ │ + ldr r1, [pc, #340] @ 139eec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #336] @ 139e0c │ │ │ │ - ldr r2, [pc, #324] @ 139e04 │ │ │ │ + ldr r0, [pc, #336] @ 139ef0 │ │ │ │ + ldr r2, [pc, #324] @ 139ee8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #212] @ 139dac │ │ │ │ - ldr r1, [pc, #308] @ 139e10 │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #212] @ 139e90 │ │ │ │ + ldr r1, [pc, #308] @ 139ef4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #304] @ 139e14 │ │ │ │ - ldr r2, [pc, #208] @ 139db8 │ │ │ │ + ldr r0, [pc, #304] @ 139ef8 │ │ │ │ + ldr r2, [pc, #208] @ 139e9c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #164] @ 139dac │ │ │ │ - ldr r1, [pc, #268] @ 139e18 │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #164] @ 139e90 │ │ │ │ + ldr r1, [pc, #268] @ 139efc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #264] @ 139e1c │ │ │ │ - ldr r2, [pc, #192] @ 139dd8 │ │ │ │ + ldr r0, [pc, #264] @ 139f00 │ │ │ │ + ldr r2, [pc, #192] @ 139ebc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #124] @ 139dac │ │ │ │ - ldr r0, [pc, #236] @ 139e20 │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #124] @ 139e90 │ │ │ │ + ldr r0, [pc, #236] @ 139f04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #224] @ 139e24 │ │ │ │ + ldr r1, [pc, #224] @ 139f08 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #220] @ 139e28 │ │ │ │ - ldr r2, [pc, #104] @ 139db8 │ │ │ │ + ldr r0, [pc, #220] @ 139f0c │ │ │ │ + ldr r2, [pc, #104] @ 139e9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #72] @ 139dac │ │ │ │ - ldr r0, [pc, #196] @ 139e2c │ │ │ │ + b 139bc4 │ │ │ │ + ldr r3, [pc, #72] @ 139e90 │ │ │ │ + ldr r0, [pc, #196] @ 139f10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #184] @ 139e30 │ │ │ │ + ldr r1, [pc, #184] @ 139f14 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #180] @ 139e34 │ │ │ │ - ldr r2, [pc, #84] @ 139dd8 │ │ │ │ + ldr r0, [pc, #180] @ 139f18 │ │ │ │ + ldr r2, [pc, #84] @ 139ebc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 139ae0 │ │ │ │ + b 139bc4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r6, r0, ip, lsr #14 │ │ │ │ + eorseq r6, r0, r8, asr #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r0, r8, lsl #14 │ │ │ │ + eorseq r6, r0, r4, lsr #12 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r6, r0, r0, asr #12 │ │ │ │ + eorseq r6, r0, ip, asr r5 │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq ip, sp, r4, lsl #15 │ │ │ │ - eoreq r4, ip, ip, lsr r6 │ │ │ │ + eoreq ip, sp, r8, lsl #15 │ │ │ │ + eoreq r4, ip, r0, asr #12 │ │ │ │ andeq r0, r0, r5, asr r4 │ │ │ │ - eoreq ip, sp, r8, asr r7 │ │ │ │ - eoreq r4, ip, r0, lsl r6 │ │ │ │ + eoreq ip, sp, ip, asr r7 │ │ │ │ + eoreq r4, ip, r4, lsl r6 │ │ │ │ andeq r0, r0, pc, asr #8 │ │ │ │ - eoreq ip, sp, r0, lsr r7 │ │ │ │ - eoreq r4, ip, r8, ror #11 │ │ │ │ - eoreq ip, sp, r4, lsr #13 │ │ │ │ - eoreq r4, ip, ip, asr r5 │ │ │ │ + eoreq ip, sp, r4, lsr r7 │ │ │ │ + eoreq r4, ip, ip, ror #11 │ │ │ │ + eoreq ip, sp, r8, lsr #13 │ │ │ │ + eoreq r4, ip, r0, ror #10 │ │ │ │ andeq r0, r0, r2, asr r4 │ │ │ │ - eoreq r8, sp, r4, asr #25 │ │ │ │ - eoreq ip, sp, r0, ror r6 │ │ │ │ - eoreq r4, ip, r8, lsr #10 │ │ │ │ - eoreq ip, sp, r8, asr #12 │ │ │ │ - eoreq r4, ip, r0, lsl #10 │ │ │ │ - eoreq ip, sp, r0, lsr #12 │ │ │ │ - ldrdeq r4, [ip], -r8 @ │ │ │ │ + eoreq r8, sp, r8, asr #25 │ │ │ │ + eoreq ip, sp, r4, ror r6 │ │ │ │ + eoreq r4, ip, ip, lsr #10 │ │ │ │ + eoreq ip, sp, ip, asr #12 │ │ │ │ + eoreq r4, ip, r4, lsl #10 │ │ │ │ + eoreq ip, sp, r4, lsr #12 │ │ │ │ + ldrdeq r4, [ip], -ip @ │ │ │ │ andeq r0, r0, r1, asr #8 │ │ │ │ - eoreq ip, sp, r0, asr #11 │ │ │ │ - eoreq r4, ip, r8, ror r4 │ │ │ │ + eoreq ip, sp, r4, asr #11 │ │ │ │ + eoreq r4, ip, ip, ror r4 │ │ │ │ andeq r0, r0, r6, asr r4 │ │ │ │ - mlaeq sp, r8, r5, ip │ │ │ │ - eoreq r4, ip, r0, asr r4 │ │ │ │ - eoreq ip, sp, r0, ror r5 │ │ │ │ - eoreq r4, ip, r8, lsr #8 │ │ │ │ - eoreq ip, sp, r0, asr #10 │ │ │ │ - strdeq r4, [ip], -r8 @ │ │ │ │ - eoreq r8, ip, ip, asr #5 │ │ │ │ - eoreq ip, sp, ip, lsl #10 │ │ │ │ - eoreq r4, ip, r4, asr #7 │ │ │ │ - mlaeq ip, r8, r2, r8 │ │ │ │ - ldrdeq ip, [sp], -r8 @ │ │ │ │ - mlaeq ip, r0, r3, r4 │ │ │ │ + mlaeq sp, ip, r5, ip │ │ │ │ + eoreq r4, ip, r4, asr r4 │ │ │ │ + eoreq ip, sp, r4, ror r5 │ │ │ │ + eoreq r4, ip, ip, lsr #8 │ │ │ │ + eoreq ip, sp, r4, asr #10 │ │ │ │ + strdeq r4, [ip], -ip @ │ │ │ │ + ldrdeq r8, [ip], -r0 @ │ │ │ │ + eoreq ip, sp, r0, lsl r5 │ │ │ │ + eoreq r4, ip, r8, asr #7 │ │ │ │ + mlaeq ip, ip, r2, r8 │ │ │ │ + ldrdeq ip, [sp], -ip @ │ │ │ │ + mlaeq ip, r4, r3, r4 │ │ │ │ │ │ │ │ -00139e38 : │ │ │ │ +00139f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #336] @ 139fa0 │ │ │ │ + ldr ip, [pc, #336] @ 13a084 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2976 @ 0xba0 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #296] @ 139fa4 │ │ │ │ + ldr lr, [pc, #296] @ 13a088 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #288] @ 139fa8 │ │ │ │ + ldr ip, [pc, #288] @ 13a08c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #280] @ 139fac │ │ │ │ + ldr r4, [pc, #280] @ 13a090 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ bl a31b0 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 139f70 │ │ │ │ - ldr r3, [pc, #252] @ 139fb0 │ │ │ │ + beq 13a054 │ │ │ │ + ldr r3, [pc, #252] @ 13a094 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 139f3c │ │ │ │ + bne 13a020 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 139f78 │ │ │ │ + bne 13a05c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r2, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 139f88 │ │ │ │ + bne 13a06c │ │ │ │ mov r0, ip │ │ │ │ - bl 1398b0 │ │ │ │ + bl 139994 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 139f70 │ │ │ │ - ldr r3, [pc, #180] @ 139fb4 │ │ │ │ + beq 13a054 │ │ │ │ + ldr r3, [pc, #180] @ 13a098 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #160] @ 139fb8 │ │ │ │ - ldr r3, [pc, #140] @ 139fa8 │ │ │ │ + ldr r2, [pc, #160] @ 13a09c │ │ │ │ + ldr r3, [pc, #140] @ 13a08c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 139f9c │ │ │ │ + bne 13a080 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #120] @ 139fbc │ │ │ │ + ldr r0, [pc, #120] @ 13a0a0 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #108] @ 139fc0 │ │ │ │ - ldr r1, [pc, #108] @ 139fc4 │ │ │ │ + ldr r3, [pc, #108] @ 13a0a4 │ │ │ │ + ldr r1, [pc, #108] @ 13a0a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #104] @ 139fc8 │ │ │ │ - ldr r2, [pc, #104] @ 139fcc │ │ │ │ + ldr r0, [pc, #104] @ 13a0ac │ │ │ │ + ldr r2, [pc, #104] @ 13a0b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 139f10 │ │ │ │ - ldr r0, [pc, #80] @ 139fd0 │ │ │ │ + b 139ff4 │ │ │ │ + ldr r0, [pc, #80] @ 13a0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 139f4c │ │ │ │ - ldr r0, [pc, #68] @ 139fd4 │ │ │ │ + b 13a030 │ │ │ │ + ldr r0, [pc, #68] @ 13a0b8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 139f4c │ │ │ │ + b 13a030 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0031acb8 │ │ │ │ - eorseq r6, r0, r4, ror r1 │ │ │ │ + @ instruction: 0x0031abd4 │ │ │ │ + mlaseq r0, r0, r0, r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r0, r8, asr r1 │ │ │ │ + eorseq r6, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r6, r0, r0, ror #1 │ │ │ │ - eoreq r1, ip, r0, asr #26 │ │ │ │ + @ instruction: 0x00305ffc │ │ │ │ + eoreq r1, ip, r4, asr #26 │ │ │ │ muleq r0, r4, fp │ │ │ │ - strdeq ip, [sp], -r4 @ │ │ │ │ - eoreq r4, ip, ip, lsr #3 │ │ │ │ + strdeq ip, [sp], -r8 @ │ │ │ │ + @ instruction: 0x002c41b0 │ │ │ │ andeq r0, r0, r1, asr #8 │ │ │ │ - eoreq r1, ip, r8, lsl #26 │ │ │ │ - strdeq r1, [ip], -r4 @ │ │ │ │ + eoreq r1, ip, ip, lsl #26 │ │ │ │ + strdeq r1, [ip], -r8 @ │ │ │ │ │ │ │ │ -00139fd8 : │ │ │ │ +0013a0bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr lr, [pc, #3840] @ 13aef0 │ │ │ │ - ldr ip, [pc, #3840] @ 13aef4 │ │ │ │ + ldr lr, [pc, #3840] @ 13afd4 │ │ │ │ + ldr ip, [pc, #3840] @ 13afd8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #3832] @ 13aef8 │ │ │ │ + ldr r4, [pc, #3832] @ 13afdc │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ - ldr r0, [pc, #3828] @ 13aefc │ │ │ │ + ldr r0, [pc, #3828] @ 13afe0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ mov ip, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r9, [r4, r0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #3804] @ 13af00 │ │ │ │ + ldr r3, [pc, #3804] @ 13afe4 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r8, [r3, #1936] @ 0x790 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 13a950 │ │ │ │ + beq 13aa34 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 13a084 │ │ │ │ + beq 13a168 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13a5f8 │ │ │ │ + beq 13a6dc │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13a978 │ │ │ │ + beq 13aa5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a0a8 │ │ │ │ + beq 13a18c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13a604 │ │ │ │ + beq 13a6e8 │ │ │ │ mov r0, #1 │ │ │ │ bl 4fb5c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 13a9a0 │ │ │ │ + beq 13aa84 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - beq 13ae80 │ │ │ │ + beq 13af64 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r6, [r2] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ strgt r3, [sp, #16] │ │ │ │ - ble 13a5d4 │ │ │ │ + ble 13a6b8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r7, [r2, r3, lsl #2] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13aea4 │ │ │ │ + beq 13af88 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ - ldr r3, [pc, #3560] @ 13af04 │ │ │ │ + ldr r3, [pc, #3560] @ 13afe8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13aa24 │ │ │ │ + bne 13ab08 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r7, r3 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr fp, [r3, #1940] @ 0x794 │ │ │ │ - beq 13a75c │ │ │ │ - ldr r3, [pc, #3512] @ 13af08 │ │ │ │ + beq 13a840 │ │ │ │ + ldr r3, [pc, #3512] @ 13afec │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a164 │ │ │ │ + beq 13a248 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13aa80 │ │ │ │ + blt 13ab64 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13a718 │ │ │ │ + beq 13a7fc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 13ab98 │ │ │ │ + beq 13ac7c │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 13aac8 │ │ │ │ + beq 13abac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl aaa68 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #3 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 13a1f8 │ │ │ │ + beq 13a2dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13a8f4 │ │ │ │ + beq 13a9d8 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 13ab04 │ │ │ │ + beq 13abe8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a21c │ │ │ │ + beq 13a300 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 13a90c │ │ │ │ + beq 13a9f0 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13ae14 │ │ │ │ + beq 13aef8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a240 │ │ │ │ + beq 13a324 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13a930 │ │ │ │ + beq 13aa14 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a25c │ │ │ │ + beq 13a340 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13a924 │ │ │ │ + beq 13aa08 │ │ │ │ ldr r8, [r7, #12] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13adf0 │ │ │ │ + beq 13aed4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a294 │ │ │ │ + beq 13a378 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13a918 │ │ │ │ + beq 13a9fc │ │ │ │ ldr r3, [r8, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt fp, #0 │ │ │ │ movgt r3, fp │ │ │ │ - ble 13a598 │ │ │ │ + ble 13a67c │ │ │ │ ldr r2, [r8, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r0, [r2, r3, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13ae38 │ │ │ │ + beq 13af1c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 13a610 │ │ │ │ - ldr r2, [pc, #3108] @ 13af0c │ │ │ │ + beq 13a6f4 │ │ │ │ + ldr r2, [pc, #3108] @ 13aff0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13aec8 │ │ │ │ - ldr r2, [pc, #3096] @ 13af10 │ │ │ │ + beq 13afac │ │ │ │ + ldr r2, [pc, #3096] @ 13aff4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13aeec │ │ │ │ + beq 13afd0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 13a610 │ │ │ │ + bne 13a6f4 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ - ldr r3, [pc, #3068] @ 13af14 │ │ │ │ + ldr r3, [pc, #3068] @ 13aff8 │ │ │ │ ldr sl, [r4, r3] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ sub r1, r6, sl │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ clz r1, r1 │ │ │ │ and r3, r3, #268435456 @ 0x10000000 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orrs r1, r1, r3, lsr #28 │ │ │ │ - beq 13a610 │ │ │ │ + beq 13a6f4 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr ip, [r2] │ │ │ │ cmp ip, r1 │ │ │ │ - bne 13a610 │ │ │ │ + bne 13a6f4 │ │ │ │ ldr r1, [r6] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13aa68 │ │ │ │ + beq 13ab4c │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r1, [r6] │ │ │ │ - bne 13a370 │ │ │ │ + bne 13a454 │ │ │ │ mov r6, sl │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a39c │ │ │ │ + beq 13a480 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13a890 │ │ │ │ + beq 13a974 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a8d8 │ │ │ │ + beq 13a9bc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ ldr r1, [r7] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a900 │ │ │ │ + beq 13a9e4 │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r7] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a3e4 │ │ │ │ + beq 13a4c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13a8bc │ │ │ │ + beq 13a9a0 │ │ │ │ ldr r1, [r7] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a3fc │ │ │ │ + beq 13a4e0 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r7] │ │ │ │ - beq 13a8b0 │ │ │ │ + beq 13a994 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fe74 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13a9c8 │ │ │ │ + blt 13aaac │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13a6a4 │ │ │ │ + beq 13a788 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl a85f8 │ │ │ │ ldr r1, [r7] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 13a448 │ │ │ │ + beq 13a52c │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r7] │ │ │ │ - beq 13a93c │ │ │ │ + beq 13aa20 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 13ab58 │ │ │ │ + beq 13ac3c │ │ │ │ cmp r6, sl │ │ │ │ - beq 13a8c8 │ │ │ │ + beq 13a9ac │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 1396d4 │ │ │ │ + bl 1397b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ tst r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ - bne 13aaf8 │ │ │ │ + bne 13abdc │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13abe8 │ │ │ │ + beq 13accc │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #1952] @ 0x7a0 │ │ │ │ ldr r1, [r9, #2836] @ 0xb14 │ │ │ │ mov r0, #4 │ │ │ │ bl a633c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 13a4b8 │ │ │ │ + beq 13a59c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13a8a4 │ │ │ │ + beq 13a988 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a4d4 │ │ │ │ + beq 13a5b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13a898 │ │ │ │ + beq 13a97c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13ac10 │ │ │ │ + beq 13acf4 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 13ac6c │ │ │ │ + beq 13ad50 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ bl 50114 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 13a534 │ │ │ │ + beq 13a618 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - bne 13a534 │ │ │ │ + bne 13a618 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13acd4 │ │ │ │ + beq 13adb8 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a560 │ │ │ │ + beq 13a644 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - bne 13a560 │ │ │ │ + bne 13a644 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a584 │ │ │ │ + beq 13a668 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 13a584 │ │ │ │ + bne 13a668 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r8, #8] │ │ │ │ add fp, fp, #2 │ │ │ │ cmp fp, r3, lsl #1 │ │ │ │ mov r3, fp │ │ │ │ - blt 13a2ac │ │ │ │ + blt 13a390 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a5b4 │ │ │ │ + beq 13a698 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13adb0 │ │ │ │ + beq 13ae94 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r3, r3, #2 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r2, r3, lsl #1 │ │ │ │ mov r3, r2 │ │ │ │ - blt 13a0f0 │ │ │ │ + blt 13a1d4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a5f0 │ │ │ │ + beq 13a6d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13adbc │ │ │ │ + beq 13aea0 │ │ │ │ mov r0, #1 │ │ │ │ - b 13a678 │ │ │ │ + b 13a75c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a084 │ │ │ │ + b 13a168 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a0a8 │ │ │ │ + b 13a18c │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r0 │ │ │ │ - ldr r0, [pc, #2296] @ 13af18 │ │ │ │ + ldr r0, [pc, #2296] @ 13affc │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a640 │ │ │ │ + beq 13a724 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13a8e8 │ │ │ │ - ldr r3, [pc, #2260] @ 13af1c │ │ │ │ - ldr r1, [pc, #2260] @ 13af20 │ │ │ │ + beq 13a9cc │ │ │ │ + ldr r3, [pc, #2260] @ 13b000 │ │ │ │ + ldr r1, [pc, #2260] @ 13b004 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2256] @ 13af24 │ │ │ │ + ldr r0, [pc, #2256] @ 13b008 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #2216] @ 13af28 │ │ │ │ - ldr r3, [pc, #2160] @ 13aef4 │ │ │ │ + ldr r2, [pc, #2216] @ 13b00c │ │ │ │ + ldr r3, [pc, #2160] @ 13afd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13adc8 │ │ │ │ + bne 13aeac │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r1, r7 │ │ │ │ lsl r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4ff7c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a6f8 │ │ │ │ + beq 13a7dc │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r7] │ │ │ │ - bne 13a6f8 │ │ │ │ + bne 13a7dc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ - blt 13acfc │ │ │ │ + blt 13ade0 │ │ │ │ cmp r6, sl │ │ │ │ - beq 13a778 │ │ │ │ + beq 13a85c │ │ │ │ mov r0, r3 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 1397b8 │ │ │ │ mov r7, r0 │ │ │ │ - b 13a474 │ │ │ │ + b 13a558 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a73c │ │ │ │ + beq 13a820 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 13a73c │ │ │ │ + bne 13a820 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r6, [r9, #796] @ 0x31c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13ae5c │ │ │ │ + beq 13af40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - b 13a190 │ │ │ │ + b 13a274 │ │ │ │ ldr r6, [r3, #1944] @ 0x798 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13adcc │ │ │ │ + beq 13aeb0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13a15c │ │ │ │ - b 13a164 │ │ │ │ + bne 13a240 │ │ │ │ + b 13a248 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ada0 │ │ │ │ + beq 13ae84 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 13aa10 │ │ │ │ + beq 13aaf4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 1396d4 │ │ │ │ + bl 1397b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ tst r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ - bne 13ac60 │ │ │ │ + bne 13ad44 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13ac38 │ │ │ │ + beq 13ad1c │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1948] @ 0x79c │ │ │ │ mov r2, sl │ │ │ │ mov r0, #2 │ │ │ │ bl a633c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 13a7ec │ │ │ │ + beq 13a8d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13aa74 │ │ │ │ + beq 13ab58 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13acac │ │ │ │ + beq 13ad90 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 13ad48 │ │ │ │ + beq 13ae2c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ bl 50114 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 13a844 │ │ │ │ + beq 13a928 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 13aaec │ │ │ │ + beq 13abd0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13ad74 │ │ │ │ + beq 13ae58 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a868 │ │ │ │ + beq 13a94c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 13ab4c │ │ │ │ + beq 13ac30 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a584 │ │ │ │ + beq 13a668 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 13a584 │ │ │ │ + bne 13a668 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a584 │ │ │ │ + b 13a668 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a39c │ │ │ │ + b 13a480 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a4d4 │ │ │ │ + b 13a5b8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a4b8 │ │ │ │ + b 13a59c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a3fc │ │ │ │ + b 13a4e0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a3e0 │ │ │ │ + b 13a4c4 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13a784 │ │ │ │ - b 13a794 │ │ │ │ + bne 13a868 │ │ │ │ + b 13a878 │ │ │ │ ldr r1, [r7] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13a3bc │ │ │ │ - b 13a3fc │ │ │ │ + bne 13a4a0 │ │ │ │ + b 13a4e0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a640 │ │ │ │ + b 13a724 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a1f8 │ │ │ │ + b 13a2dc │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13a3d0 │ │ │ │ - b 13a3fc │ │ │ │ + bne 13a4b4 │ │ │ │ + b 13a4e0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a21c │ │ │ │ + b 13a300 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a294 │ │ │ │ + b 13a378 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a25c │ │ │ │ + b 13a340 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a240 │ │ │ │ + b 13a324 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 13a448 │ │ │ │ - ldr r3, [pc, #1476] @ 13af1c │ │ │ │ - ldr r1, [pc, #1488] @ 13af2c │ │ │ │ + b 13a52c │ │ │ │ + ldr r3, [pc, #1476] @ 13b000 │ │ │ │ + ldr r1, [pc, #1488] @ 13b010 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1484] @ 13af30 │ │ │ │ + ldr r0, [pc, #1484] @ 13b014 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl b6f00 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #1436] @ 13af1c │ │ │ │ - ldr r1, [pc, #1456] @ 13af34 │ │ │ │ + b 13a758 │ │ │ │ + ldr r3, [pc, #1436] @ 13b000 │ │ │ │ + ldr r1, [pc, #1456] @ 13b018 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1452] @ 13af38 │ │ │ │ + ldr r0, [pc, #1452] @ 13b01c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl b6f00 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #1396] @ 13af1c │ │ │ │ - ldr r1, [pc, #1424] @ 13af3c │ │ │ │ + b 13a758 │ │ │ │ + ldr r3, [pc, #1396] @ 13b000 │ │ │ │ + ldr r1, [pc, #1424] @ 13b020 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1420] @ 13af40 │ │ │ │ + ldr r0, [pc, #1420] @ 13b024 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ bl b6f00 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #1356] @ 13af1c │ │ │ │ - ldr r1, [pc, #1392] @ 13af44 │ │ │ │ + b 13a758 │ │ │ │ + ldr r3, [pc, #1356] @ 13b000 │ │ │ │ + ldr r1, [pc, #1392] @ 13b028 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1388] @ 13af48 │ │ │ │ + ldr r0, [pc, #1388] @ 13b02c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ + b 13a758 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 13a794 │ │ │ │ - ldr r3, [pc, #1264] @ 13af1c │ │ │ │ - ldr r2, [pc, #1308] @ 13af4c │ │ │ │ + b 13a878 │ │ │ │ + ldr r3, [pc, #1264] @ 13b000 │ │ │ │ + ldr r2, [pc, #1308] @ 13b030 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #1304] @ 13af50 │ │ │ │ - ldr r0, [pc, #1304] @ 13af54 │ │ │ │ + ldr r1, [pc, #1304] @ 13b034 │ │ │ │ + ldr r0, [pc, #1304] @ 13b038 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl a4764 │ │ │ │ - b 13a674 │ │ │ │ + b 13a758 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13a36c │ │ │ │ - b 13a370 │ │ │ │ + beq 13a450 │ │ │ │ + b 13a454 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a7ec │ │ │ │ - ldr r3, [pc, #1172] @ 13af1c │ │ │ │ - ldr r1, [pc, #1228] @ 13af58 │ │ │ │ + b 13a8d0 │ │ │ │ + ldr r3, [pc, #1172] @ 13b000 │ │ │ │ + ldr r1, [pc, #1228] @ 13b03c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1224] @ 13af5c │ │ │ │ + ldr r0, [pc, #1224] @ 13b040 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #1100] @ 13af1c │ │ │ │ - ldr r1, [pc, #1164] @ 13af60 │ │ │ │ + b 13a758 │ │ │ │ + ldr r3, [pc, #1100] @ 13b000 │ │ │ │ + ldr r1, [pc, #1164] @ 13b044 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1160] @ 13af64 │ │ │ │ + ldr r0, [pc, #1160] @ 13b048 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #233 @ 0xe9 │ │ │ │ - b 13aaa0 │ │ │ │ + b 13ab84 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a844 │ │ │ │ + b 13a928 │ │ │ │ mov r0, r3 │ │ │ │ bl a4764 │ │ │ │ - b 13a474 │ │ │ │ - ldr r3, [pc, #1040] @ 13af1c │ │ │ │ - ldr r1, [pc, #1112] @ 13af68 │ │ │ │ + b 13a558 │ │ │ │ + ldr r3, [pc, #1040] @ 13b000 │ │ │ │ + ldr r1, [pc, #1112] @ 13b04c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1108] @ 13af6c │ │ │ │ + ldr r0, [pc, #1108] @ 13b050 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #233 @ 0xe9 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ + b 13a758 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a868 │ │ │ │ - ldr r3, [pc, #956] @ 13af1c │ │ │ │ - ldr r1, [pc, #1036] @ 13af70 │ │ │ │ + b 13a94c │ │ │ │ + ldr r3, [pc, #956] @ 13b000 │ │ │ │ + ldr r1, [pc, #1036] @ 13b054 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1032] @ 13af74 │ │ │ │ + ldr r0, [pc, #1032] @ 13b058 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #892] @ 13af1c │ │ │ │ - ldr r2, [pc, #980] @ 13af78 │ │ │ │ + b 13a758 │ │ │ │ + ldr r3, [pc, #892] @ 13b000 │ │ │ │ + ldr r2, [pc, #980] @ 13b05c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #976] @ 13af7c │ │ │ │ - ldr r0, [pc, #976] @ 13af80 │ │ │ │ + ldr r1, [pc, #976] @ 13b060 │ │ │ │ + ldr r0, [pc, #976] @ 13b064 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #233 @ 0xe9 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #812] @ 13af1c │ │ │ │ - ldr r1, [pc, #912] @ 13af84 │ │ │ │ + b 13a758 │ │ │ │ + ldr r3, [pc, #812] @ 13b000 │ │ │ │ + ldr r1, [pc, #912] @ 13b068 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #908] @ 13af88 │ │ │ │ + ldr r0, [pc, #908] @ 13b06c │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13ab7c │ │ │ │ - ldr r3, [pc, #772] @ 13af1c │ │ │ │ - ldr r1, [pc, #880] @ 13af8c │ │ │ │ + b 13ac60 │ │ │ │ + ldr r3, [pc, #772] @ 13b000 │ │ │ │ + ldr r1, [pc, #880] @ 13b070 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #876] @ 13af90 │ │ │ │ + ldr r0, [pc, #876] @ 13b074 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13a664 │ │ │ │ - ldr r3, [pc, #732] @ 13af1c │ │ │ │ - ldr r1, [pc, #848] @ 13af94 │ │ │ │ + b 13a748 │ │ │ │ + ldr r3, [pc, #732] @ 13b000 │ │ │ │ + ldr r1, [pc, #848] @ 13b078 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #844] @ 13af98 │ │ │ │ + ldr r0, [pc, #844] @ 13b07c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13a664 │ │ │ │ + b 13a748 │ │ │ │ mov r0, r3 │ │ │ │ bl a4764 │ │ │ │ - b 13a7b0 │ │ │ │ - ldr r3, [pc, #680] @ 13af1c │ │ │ │ - ldr r1, [pc, #804] @ 13af9c │ │ │ │ + b 13a894 │ │ │ │ + ldr r3, [pc, #680] @ 13b000 │ │ │ │ + ldr r1, [pc, #804] @ 13b080 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #800] @ 13afa0 │ │ │ │ + ldr r0, [pc, #800] @ 13b084 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #616] @ 13af1c │ │ │ │ - ldr r1, [pc, #748] @ 13afa4 │ │ │ │ + b 13a758 │ │ │ │ + ldr r3, [pc, #616] @ 13b000 │ │ │ │ + ldr r1, [pc, #748] @ 13b088 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #744] @ 13afa8 │ │ │ │ + ldr r0, [pc, #744] @ 13b08c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13a664 │ │ │ │ - ldr r3, [pc, #576] @ 13af1c │ │ │ │ - ldr r1, [pc, #716] @ 13afac │ │ │ │ + b 13a748 │ │ │ │ + ldr r3, [pc, #576] @ 13b000 │ │ │ │ + ldr r1, [pc, #716] @ 13b090 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #712] @ 13afb0 │ │ │ │ + ldr r0, [pc, #712] @ 13b094 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13ac90 │ │ │ │ + b 13ad74 │ │ │ │ mov sl, r3 │ │ │ │ - ldr r3, [pc, #532] @ 13af1c │ │ │ │ - ldr r1, [pc, #680] @ 13afb4 │ │ │ │ + ldr r3, [pc, #532] @ 13b000 │ │ │ │ + ldr r1, [pc, #680] @ 13b098 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #676] @ 13afb8 │ │ │ │ + ldr r0, [pc, #676] @ 13b09c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #239 @ 0xef │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #460] @ 13af1c │ │ │ │ - ldr r1, [pc, #616] @ 13afbc │ │ │ │ + b 13a758 │ │ │ │ + ldr r3, [pc, #460] @ 13b000 │ │ │ │ + ldr r1, [pc, #616] @ 13b0a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #612] @ 13afc0 │ │ │ │ + ldr r0, [pc, #612] @ 13b0a4 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, r7 │ │ │ │ bl b6f00 │ │ │ │ - b 13ab7c │ │ │ │ - ldr r3, [pc, #416] @ 13af1c │ │ │ │ - ldr r1, [pc, #580] @ 13afc4 │ │ │ │ + b 13ac60 │ │ │ │ + ldr r3, [pc, #416] @ 13b000 │ │ │ │ + ldr r1, [pc, #580] @ 13b0a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #576] @ 13afc8 │ │ │ │ + ldr r0, [pc, #576] @ 13b0ac │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, r7 │ │ │ │ bl b6f00 │ │ │ │ - b 13ab7c │ │ │ │ + b 13ac60 │ │ │ │ mov r0, r3 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 1397b8 │ │ │ │ mov sl, r0 │ │ │ │ - b 13a7b0 │ │ │ │ + b 13a894 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a5b4 │ │ │ │ + b 13a698 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a5f0 │ │ │ │ + b 13a6d4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #504] @ 13afcc │ │ │ │ - ldr r1, [pc, #504] @ 13afd0 │ │ │ │ - ldr r0, [pc, #504] @ 13afd4 │ │ │ │ + ldr r3, [pc, #504] @ 13b0b0 │ │ │ │ + ldr r1, [pc, #504] @ 13b0b4 │ │ │ │ + ldr r0, [pc, #504] @ 13b0b8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #500] @ 13afd8 │ │ │ │ + ldr r2, [pc, #500] @ 13b0bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #484] @ 13afdc │ │ │ │ - ldr r1, [pc, #484] @ 13afe0 │ │ │ │ - ldr r0, [pc, #484] @ 13afe4 │ │ │ │ + ldr r3, [pc, #484] @ 13b0c0 │ │ │ │ + ldr r1, [pc, #484] @ 13b0c4 │ │ │ │ + ldr r0, [pc, #484] @ 13b0c8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #480] @ 13afe8 │ │ │ │ + ldr r2, [pc, #480] @ 13b0cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #464] @ 13afec │ │ │ │ - ldr r1, [pc, #464] @ 13aff0 │ │ │ │ - ldr r0, [pc, #464] @ 13aff4 │ │ │ │ + ldr r3, [pc, #464] @ 13b0d0 │ │ │ │ + ldr r1, [pc, #464] @ 13b0d4 │ │ │ │ + ldr r0, [pc, #464] @ 13b0d8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #460] @ 13aff8 │ │ │ │ + ldr r2, [pc, #460] @ 13b0dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 13affc │ │ │ │ - ldr r1, [pc, #444] @ 13b000 │ │ │ │ - ldr r0, [pc, #444] @ 13b004 │ │ │ │ + ldr r3, [pc, #444] @ 13b0e0 │ │ │ │ + ldr r1, [pc, #444] @ 13b0e4 │ │ │ │ + ldr r0, [pc, #444] @ 13b0e8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #440] @ 13b008 │ │ │ │ + ldr r2, [pc, #440] @ 13b0ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #424] @ 13b00c │ │ │ │ - ldr r1, [pc, #424] @ 13b010 │ │ │ │ - ldr r0, [pc, #424] @ 13b014 │ │ │ │ + ldr r3, [pc, #424] @ 13b0f0 │ │ │ │ + ldr r1, [pc, #424] @ 13b0f4 │ │ │ │ + ldr r0, [pc, #424] @ 13b0f8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #420] @ 13b018 │ │ │ │ + ldr r2, [pc, #420] @ 13b0fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #404] @ 13b01c │ │ │ │ - ldr r1, [pc, #404] @ 13b020 │ │ │ │ - ldr r0, [pc, #404] @ 13b024 │ │ │ │ + ldr r3, [pc, #404] @ 13b100 │ │ │ │ + ldr r1, [pc, #404] @ 13b104 │ │ │ │ + ldr r0, [pc, #404] @ 13b108 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #400] @ 13b028 │ │ │ │ + ldr r2, [pc, #400] @ 13b10c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #384] @ 13b02c │ │ │ │ - ldr r1, [pc, #384] @ 13b030 │ │ │ │ - ldr r0, [pc, #384] @ 13b034 │ │ │ │ + ldr r3, [pc, #384] @ 13b110 │ │ │ │ + ldr r1, [pc, #384] @ 13b114 │ │ │ │ + ldr r0, [pc, #384] @ 13b118 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #380] @ 13b038 │ │ │ │ + ldr r2, [pc, #380] @ 13b11c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #364] @ 13b03c │ │ │ │ - ldr r1, [pc, #364] @ 13b040 │ │ │ │ - ldr r0, [pc, #364] @ 13b044 │ │ │ │ + ldr r3, [pc, #364] @ 13b120 │ │ │ │ + ldr r1, [pc, #364] @ 13b124 │ │ │ │ + ldr r0, [pc, #364] @ 13b128 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #360] @ 13b048 │ │ │ │ + ldr r2, [pc, #360] @ 13b12c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - eorseq r6, r0, r8 │ │ │ │ + eorseq r5, r0, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r0, r8, ror #31 │ │ │ │ + eorseq r5, r0, r4, lsl #30 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r6, ip, r4, lsr #29 │ │ │ │ + eoreq r6, ip, r8, lsr #29 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq sl, sp, r0, lsl #1 │ │ │ │ + eoreq sl, sp, r4, lsl #1 │ │ │ │ + ldrdeq r5, [ip], -r8 @ │ │ │ │ + mlaseq r0, r4, r8, r5 │ │ │ │ + eoreq r9, sp, r4, ror sp │ │ │ │ + eoreq r4, ip, ip, asr #29 │ │ │ │ + eoreq r9, sp, ip, asr #26 │ │ │ │ + eoreq r4, ip, r4, lsr #29 │ │ │ │ + eoreq r9, sp, r4, lsr #26 │ │ │ │ + eoreq r4, ip, ip, ror lr │ │ │ │ + strdeq r9, [sp], -ip @ │ │ │ │ + eoreq r4, ip, r0, asr lr │ │ │ │ + eoreq r4, ip, r8, lsl lr │ │ │ │ + mlaeq sp, r8, ip, r9 │ │ │ │ + eoreq r4, ip, ip, ror #27 │ │ │ │ + eoreq r9, sp, r4, asr #24 │ │ │ │ + mlaeq ip, ip, sp, r4 │ │ │ │ + strdeq r9, [sp], -ip @ │ │ │ │ + eoreq r4, ip, r4, asr sp │ │ │ │ + eoreq r9, sp, r0, asr #23 │ │ │ │ + eoreq r4, ip, r4, lsl sp │ │ │ │ + eoreq r9, sp, r8, ror #22 │ │ │ │ + eoreq r4, ip, r0, asr #25 │ │ │ │ + eoreq r7, sp, ip, ror #25 │ │ │ │ + eoreq r9, sp, r8, lsr #22 │ │ │ │ + eoreq r4, ip, ip, ror ip │ │ │ │ + ldrdeq r9, [sp], -r8 @ │ │ │ │ + eoreq r4, ip, r0, lsr ip │ │ │ │ + @ instruction: 0x002d9ab4 │ │ │ │ + eoreq r4, ip, r8, lsl #24 │ │ │ │ + eoreq r9, sp, ip, lsl #21 │ │ │ │ + eoreq r4, ip, r0, ror #23 │ │ │ │ + eoreq r9, sp, r4, asr sl │ │ │ │ + eoreq r4, ip, ip, lsr #23 │ │ │ │ + eoreq r9, sp, r8, lsl sl │ │ │ │ + eoreq r4, ip, ip, ror #22 │ │ │ │ + eoreq r9, sp, ip, ror #19 │ │ │ │ + eoreq r4, ip, r4, asr #22 │ │ │ │ + eoreq r9, sp, r4, asr #19 │ │ │ │ + eoreq r4, ip, r8, lsl fp │ │ │ │ + eoreq r9, sp, r8, ror r9 │ │ │ │ + ldrdeq r4, [ip], -r0 @ │ │ │ │ + eoreq r9, sp, ip, asr #18 │ │ │ │ + eoreq r4, ip, r4, lsr #21 │ │ │ │ + mlaeq lr, r4, r3, r8 │ │ │ │ + mlaeq fp, r8, r4, sl │ │ │ │ + eoreq r4, ip, r4, lsr #2 │ │ │ │ + @ instruction: 0x000553b1 │ │ │ │ + eoreq r8, lr, r0, ror r3 │ │ │ │ + eoreq sl, fp, r4, ror r4 │ │ │ │ + eoreq r6, ip, r0, asr #32 │ │ │ │ + ldrdeq r5, [r5], -lr │ │ │ │ + eoreq r8, lr, ip, asr #6 │ │ │ │ + eoreq sl, fp, r0, asr r4 │ │ │ │ + mlaeq ip, r0, sl, r5 │ │ │ │ + ldrdeq r5, [r5], -fp │ │ │ │ + eoreq r8, lr, r8, lsr #6 │ │ │ │ + eoreq sl, fp, ip, lsr #8 │ │ │ │ + @ instruction: 0x002c54b0 │ │ │ │ + andeq r5, r5, sp, ror #7 │ │ │ │ + eoreq r8, lr, r4, lsl #6 │ │ │ │ + eoreq sl, fp, r8, lsl #8 │ │ │ │ ldrdeq r5, [ip], -r4 @ │ │ │ │ - eorseq r5, r0, r8, ror r9 │ │ │ │ - eoreq r9, sp, r0, ror sp │ │ │ │ - eoreq r4, ip, r8, asr #29 │ │ │ │ - eoreq r9, sp, r8, asr #26 │ │ │ │ - eoreq r4, ip, r0, lsr #29 │ │ │ │ - eoreq r9, sp, r0, lsr #26 │ │ │ │ - eoreq r4, ip, r8, ror lr │ │ │ │ - strdeq r9, [sp], -r8 @ │ │ │ │ - eoreq r4, ip, ip, asr #28 │ │ │ │ - eoreq r4, ip, r4, lsl lr │ │ │ │ - mlaeq sp, r4, ip, r9 │ │ │ │ - eoreq r4, ip, r8, ror #27 │ │ │ │ - eoreq r9, sp, r0, asr #24 │ │ │ │ - mlaeq ip, r8, sp, r4 │ │ │ │ - strdeq r9, [sp], -r8 @ │ │ │ │ - eoreq r4, ip, r0, asr sp │ │ │ │ - @ instruction: 0x002d9bbc │ │ │ │ - eoreq r4, ip, r0, lsl sp │ │ │ │ - eoreq r9, sp, r4, ror #22 │ │ │ │ - @ instruction: 0x002c4cbc │ │ │ │ - eoreq r7, sp, r8, ror #25 │ │ │ │ - eoreq r9, sp, r4, lsr #22 │ │ │ │ - eoreq r4, ip, r8, ror ip │ │ │ │ - ldrdeq r9, [sp], -r4 @ │ │ │ │ - eoreq r4, ip, ip, lsr #24 │ │ │ │ - @ instruction: 0x002d9ab0 │ │ │ │ - eoreq r4, ip, r4, lsl #24 │ │ │ │ - eoreq r9, sp, r8, lsl #21 │ │ │ │ - ldrdeq r4, [ip], -ip @ │ │ │ │ - eoreq r9, sp, r0, asr sl │ │ │ │ - eoreq r4, ip, r8, lsr #23 │ │ │ │ - eoreq r9, sp, r4, lsl sl │ │ │ │ - eoreq r4, ip, r8, ror #22 │ │ │ │ - eoreq r9, sp, r8, ror #19 │ │ │ │ - eoreq r4, ip, r0, asr #22 │ │ │ │ - eoreq r9, sp, r0, asr #19 │ │ │ │ - eoreq r4, ip, r4, lsl fp │ │ │ │ - eoreq r9, sp, r4, ror r9 │ │ │ │ - eoreq r4, ip, ip, asr #21 │ │ │ │ - eoreq r9, sp, r8, asr #18 │ │ │ │ - eoreq r4, ip, r0, lsr #21 │ │ │ │ - mlaeq lr, r0, r3, r8 │ │ │ │ - mlaeq fp, r4, r4, sl │ │ │ │ - eoreq r4, ip, r0, lsr #2 │ │ │ │ - andeq r5, r5, r8, lsr #7 │ │ │ │ - eoreq r8, lr, ip, ror #6 │ │ │ │ - eoreq sl, fp, r0, ror r4 │ │ │ │ - eoreq r6, ip, ip, lsr r0 │ │ │ │ - ldrdeq r5, [r5], -r5 @ │ │ │ │ - eoreq r8, lr, r8, asr #6 │ │ │ │ - eoreq sl, fp, ip, asr #8 │ │ │ │ - eoreq r5, ip, ip, lsl #21 │ │ │ │ - ldrdeq r5, [r5], -r2 │ │ │ │ - eoreq r8, lr, r4, lsr #6 │ │ │ │ - eoreq sl, fp, r8, lsr #8 │ │ │ │ - eoreq r5, ip, ip, lsr #9 │ │ │ │ - andeq r5, r5, r4, ror #7 │ │ │ │ - eoreq r8, lr, r0, lsl #6 │ │ │ │ - eoreq sl, fp, r4, lsl #8 │ │ │ │ - ldrdeq r5, [ip], -r0 @ │ │ │ │ - @ instruction: 0x000553bd │ │ │ │ - ldrdeq r8, [lr], -ip @ │ │ │ │ - eoreq sl, fp, r0, ror #7 │ │ │ │ - eoreq r7, ip, r4, lsl #3 │ │ │ │ - andeq r5, r5, r7, lsl #7 │ │ │ │ - @ instruction: 0x002e82b8 │ │ │ │ - @ instruction: 0x002ba3bc │ │ │ │ - eoreq r4, ip, ip, asr #27 │ │ │ │ - muleq r5, r8, r3 │ │ │ │ - eoreq r4, lr, r4, lsr #5 │ │ │ │ - eoreq sl, fp, r0, lsl #9 │ │ │ │ - eoreq sp, fp, r8, lsr #11 │ │ │ │ + andeq r5, r5, r6, asr #7 │ │ │ │ + eoreq r8, lr, r0, ror #5 │ │ │ │ + eoreq sl, fp, r4, ror #7 │ │ │ │ + eoreq r7, ip, r8, lsl #3 │ │ │ │ + muleq r5, r0, r3 │ │ │ │ + @ instruction: 0x002e82bc │ │ │ │ + eoreq sl, fp, r0, asr #7 │ │ │ │ + ldrdeq r4, [ip], -r0 @ │ │ │ │ + andeq r5, r5, r1, lsr #7 │ │ │ │ + eoreq r4, lr, r8, lsr #5 │ │ │ │ + eoreq sl, fp, r4, lsl #9 │ │ │ │ + eoreq sp, fp, ip, lsr #11 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0013b04c : │ │ │ │ +0013b130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #380] @ 13b1ec │ │ │ │ + ldr ip, [pc, #380] @ 13b2d0 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #372] @ 13b1f0 │ │ │ │ + ldr r3, [pc, #372] @ 13b2d4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #348] @ 13b1f4 │ │ │ │ + ldr r3, [pc, #348] @ 13b2d8 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #16 │ │ │ │ add r3, r3, #3024 @ 0xbd0 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #312] @ 13b1f8 │ │ │ │ + ldr r5, [pc, #312] @ 13b2dc │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13b1a8 │ │ │ │ - ldr r3, [pc, #300] @ 13b1fc │ │ │ │ + beq 13b28c │ │ │ │ + ldr r3, [pc, #300] @ 13b2e0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13b174 │ │ │ │ + bne 13b258 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 13b1b0 │ │ │ │ - ldr r3, [pc, #260] @ 13b200 │ │ │ │ + beq 13b294 │ │ │ │ + ldr r3, [pc, #260] @ 13b2e4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp r0, r3 │ │ │ │ - bne 13b1c0 │ │ │ │ + bne 13b2a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr ip, [r3, #4] │ │ │ │ cmp r0, ip │ │ │ │ - bne 13b1d4 │ │ │ │ + bne 13b2b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 139fd8 │ │ │ │ + bl 13a0bc │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13b1a8 │ │ │ │ - ldr r3, [pc, #204] @ 13b204 │ │ │ │ + beq 13b28c │ │ │ │ + ldr r3, [pc, #204] @ 13b2e8 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #184] @ 13b208 │ │ │ │ - ldr r3, [pc, #156] @ 13b1f0 │ │ │ │ + ldr r2, [pc, #184] @ 13b2ec │ │ │ │ + ldr r3, [pc, #156] @ 13b2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13b1e8 │ │ │ │ + bne 13b2cc │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #144] @ 13b20c │ │ │ │ + ldr r0, [pc, #144] @ 13b2f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #132] @ 13b210 │ │ │ │ - ldr r1, [pc, #132] @ 13b214 │ │ │ │ + ldr r3, [pc, #132] @ 13b2f4 │ │ │ │ + ldr r1, [pc, #132] @ 13b2f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #128] @ 13b218 │ │ │ │ + ldr r0, [pc, #128] @ 13b2fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13b148 │ │ │ │ - ldr r0, [pc, #100] @ 13b21c │ │ │ │ + b 13b22c │ │ │ │ + ldr r0, [pc, #100] @ 13b300 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 13b184 │ │ │ │ - ldr r0, [pc, #88] @ 13b220 │ │ │ │ + b 13b268 │ │ │ │ + ldr r0, [pc, #88] @ 13b304 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 13b184 │ │ │ │ - ldr r0, [pc, #72] @ 13b224 │ │ │ │ + b 13b268 │ │ │ │ + ldr r0, [pc, #72] @ 13b308 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 13b184 │ │ │ │ + b 13b268 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r4, r0, r0, lsl #31 │ │ │ │ + mlaseq r0, ip, lr, r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r9, r1, r4, ror #20 │ │ │ │ - eorseq r4, r0, ip, lsr pc │ │ │ │ + eorseq r9, r1, r0, lsl #19 │ │ │ │ + eorseq r4, r0, r8, asr lr │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r4, r0, r8, lsr #29 │ │ │ │ - eoreq r6, ip, r8, ror #4 │ │ │ │ + eorseq r4, r0, r4, asr #27 │ │ │ │ + eoreq r6, ip, ip, ror #4 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r9, sp, ip, lsr r5 │ │ │ │ - mlaeq ip, r4, r6, r4 │ │ │ │ - eoreq r7, sp, r0, ror #13 │ │ │ │ - eoreq r4, ip, r4, lsl #13 │ │ │ │ - eoreq r4, ip, r0, ror r6 │ │ │ │ + eoreq r9, sp, r0, asr #10 │ │ │ │ + mlaeq ip, r8, r6, r4 │ │ │ │ + eoreq r7, sp, r4, ror #13 │ │ │ │ + eoreq r4, ip, r8, lsl #13 │ │ │ │ + eoreq r4, ip, r4, ror r6 │ │ │ │ │ │ │ │ -0013b228 : │ │ │ │ +0013b30c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ - ldr r1, [pc, #1992] @ 13ba14 │ │ │ │ + ldr r1, [pc, #1992] @ 13baf8 │ │ │ │ stm ip, {r2, r3} │ │ │ │ mov fp, r2 │ │ │ │ - ldr r2, [pc, #1984] @ 13ba18 │ │ │ │ + ldr r2, [pc, #1984] @ 13bafc │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #1980] @ 13ba1c │ │ │ │ + ldr r4, [pc, #1980] @ 13bb00 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ands r9, fp, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r8, [sp, #116] @ 0x74 │ │ │ │ mov r6, r3 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ - bne 13b6e4 │ │ │ │ + bne 13b7c8 │ │ │ │ ands sl, r6, #1 │ │ │ │ - bne 13b6b0 │ │ │ │ + bne 13b794 │ │ │ │ ands r3, r7, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bne 13b6c4 │ │ │ │ + bne 13b7a8 │ │ │ │ ands r3, r8, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bne 13b6d8 │ │ │ │ + bne 13b7bc │ │ │ │ mov r0, fp │ │ │ │ - bl 1396d4 │ │ │ │ + bl 1397b8 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bne 13b6f0 │ │ │ │ + bne 13b7d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13b704 │ │ │ │ + beq 13b7e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 1397b8 │ │ │ │ cmp sl, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bne 13b744 │ │ │ │ + bne 13b828 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 13b750 │ │ │ │ + beq 13b834 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 1397b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bne 13b790 │ │ │ │ + bne 13b874 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13b79c │ │ │ │ + beq 13b880 │ │ │ │ mov r0, r8 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 1397b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bne 13b7dc │ │ │ │ + bne 13b8c0 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13b7e8 │ │ │ │ - ldr r3, [pc, #1780] @ 13ba20 │ │ │ │ + beq 13b8cc │ │ │ │ + ldr r3, [pc, #1780] @ 13bb04 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr sl, [r3] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13b828 │ │ │ │ + beq 13b90c │ │ │ │ tst r5, #1 │ │ │ │ - bne 13b888 │ │ │ │ + bne 13b96c │ │ │ │ mov r0, r5 │ │ │ │ bl aaa68 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl a86c4 │ │ │ │ cmp r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ - beq 13b9f0 │ │ │ │ + beq 13bad4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b380 │ │ │ │ + beq 13b464 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13b5d0 │ │ │ │ + beq 13b6b4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13b894 │ │ │ │ + beq 13b978 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 13b648 │ │ │ │ - ldr r3, [pc, #1668] @ 13ba24 │ │ │ │ + beq 13b72c │ │ │ │ + ldr r3, [pc, #1668] @ 13bb08 │ │ │ │ ldr fp, [r4, r3] │ │ │ │ - ldr r3, [pc, #1664] @ 13ba28 │ │ │ │ + ldr r3, [pc, #1664] @ 13bb0c │ │ │ │ ldr r1, [fp, #148] @ 0x94 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 13b8bc │ │ │ │ + beq 13b9a0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 13b3f8 │ │ │ │ + beq 13b4dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13b6a4 │ │ │ │ + beq 13b788 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13b90c │ │ │ │ + beq 13b9f0 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 13b934 │ │ │ │ + beq 13ba18 │ │ │ │ str r8, [sp, #28] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r2, [fp, #2848] @ 0xb20 │ │ │ │ add r3, fp, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -243106,140 +243163,140 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, #11 │ │ │ │ bl a633c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 13b47c │ │ │ │ + beq 13b560 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 13b5dc │ │ │ │ + beq 13b6c0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b498 │ │ │ │ + beq 13b57c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13b618 │ │ │ │ + beq 13b6fc │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b4b4 │ │ │ │ + beq 13b598 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13b60c │ │ │ │ + beq 13b6f0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b4d0 │ │ │ │ + beq 13b5b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13b600 │ │ │ │ + beq 13b6e4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b4ec │ │ │ │ + beq 13b5d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13b5f4 │ │ │ │ + beq 13b6d8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b508 │ │ │ │ + beq 13b5ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13b5e8 │ │ │ │ + beq 13b6cc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13b96c │ │ │ │ + beq 13ba50 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add fp, fp, #4096 @ 0x1000 │ │ │ │ ldr r1, [fp, #688] @ 0x2b0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 13b994 │ │ │ │ + beq 13ba78 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 13b560 │ │ │ │ + beq 13b644 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13b624 │ │ │ │ + beq 13b708 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13b9c4 │ │ │ │ + beq 13baa8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b584 │ │ │ │ + beq 13b668 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13b63c │ │ │ │ + beq 13b720 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b5a0 │ │ │ │ + beq 13b684 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13b630 │ │ │ │ + beq 13b714 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #1152] @ 13ba2c │ │ │ │ - ldr r3, [pc, #1128] @ 13ba18 │ │ │ │ + ldr r2, [pc, #1152] @ 13bb10 │ │ │ │ + ldr r3, [pc, #1128] @ 13bafc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13b9ec │ │ │ │ + bne 13bad0 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b380 │ │ │ │ + b 13b464 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b47c │ │ │ │ + b 13b560 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b508 │ │ │ │ + b 13b5ec │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b4ec │ │ │ │ + b 13b5d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b4d0 │ │ │ │ + b 13b5b4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b4b4 │ │ │ │ + b 13b598 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b498 │ │ │ │ + b 13b57c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b560 │ │ │ │ + b 13b644 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b5a0 │ │ │ │ + b 13b684 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b584 │ │ │ │ - ldr r3, [pc, #992] @ 13ba30 │ │ │ │ - ldr r2, [pc, #992] @ 13ba34 │ │ │ │ + b 13b668 │ │ │ │ + ldr r3, [pc, #992] @ 13bb14 │ │ │ │ + ldr r2, [pc, #992] @ 13bb18 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #988] @ 13ba38 │ │ │ │ - ldr r0, [pc, #988] @ 13ba3c │ │ │ │ + ldr r1, [pc, #988] @ 13bb1c │ │ │ │ + ldr r0, [pc, #988] @ 13bb20 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ @@ -243249,153 +243306,153 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ - b 13b5a4 │ │ │ │ + b 13b688 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b3f8 │ │ │ │ + b 13b4dc │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ands r3, r7, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - beq 13b29c │ │ │ │ + beq 13b380 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ ands r3, r8, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - beq 13b2a8 │ │ │ │ + beq 13b38c │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ - b 13b2a8 │ │ │ │ + b 13b38c │ │ │ │ mov r0, fp │ │ │ │ bl a4704 │ │ │ │ - b 13b288 │ │ │ │ + b 13b36c │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 13b2c8 │ │ │ │ - ldr r3, [pc, #804] @ 13ba30 │ │ │ │ - ldr r1, [pc, #816] @ 13ba40 │ │ │ │ + bne 13b3ac │ │ │ │ + ldr r3, [pc, #804] @ 13bb14 │ │ │ │ + ldr r1, [pc, #816] @ 13bb24 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #812] @ 13ba44 │ │ │ │ + ldr r0, [pc, #812] @ 13bb28 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 13b69c │ │ │ │ + b 13b780 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 13b2dc │ │ │ │ - ldr r3, [pc, #728] @ 13ba30 │ │ │ │ - ldr r1, [pc, #748] @ 13ba48 │ │ │ │ + b 13b3c0 │ │ │ │ + ldr r3, [pc, #728] @ 13bb14 │ │ │ │ + ldr r1, [pc, #748] @ 13bb2c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #744] @ 13ba4c │ │ │ │ + ldr r0, [pc, #744] @ 13bb30 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ + b 13b780 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 13b2fc │ │ │ │ - ldr r3, [pc, #652] @ 13ba30 │ │ │ │ - ldr r1, [pc, #680] @ 13ba50 │ │ │ │ + b 13b3e0 │ │ │ │ + ldr r3, [pc, #652] @ 13bb14 │ │ │ │ + ldr r1, [pc, #680] @ 13bb34 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #676] @ 13ba54 │ │ │ │ + ldr r0, [pc, #676] @ 13bb38 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ + b 13b780 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 13b31c │ │ │ │ - ldr r3, [pc, #576] @ 13ba30 │ │ │ │ - ldr r1, [pc, #612] @ 13ba58 │ │ │ │ + b 13b400 │ │ │ │ + ldr r3, [pc, #576] @ 13bb14 │ │ │ │ + ldr r1, [pc, #612] @ 13bb3c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #608] @ 13ba5c │ │ │ │ + ldr r0, [pc, #608] @ 13bb40 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ + b 13b780 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #528] @ 13ba60 │ │ │ │ - ldr r1, [pc, #528] @ 13ba64 │ │ │ │ + ldr r3, [pc, #528] @ 13bb44 │ │ │ │ + ldr r1, [pc, #528] @ 13bb48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #456] @ 13ba30 │ │ │ │ - ldr r1, [pc, #508] @ 13ba68 │ │ │ │ + ldr r3, [pc, #456] @ 13bb14 │ │ │ │ + ldr r1, [pc, #508] @ 13bb4c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #504] @ 13ba6c │ │ │ │ + ldr r0, [pc, #504] @ 13bb50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 13b69c │ │ │ │ + b 13b780 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ - b 13b340 │ │ │ │ - ldr r3, [pc, #404] @ 13ba30 │ │ │ │ - ldr r1, [pc, #464] @ 13ba70 │ │ │ │ + b 13b424 │ │ │ │ + ldr r3, [pc, #404] @ 13bb14 │ │ │ │ + ldr r1, [pc, #464] @ 13bb54 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #460] @ 13ba74 │ │ │ │ + ldr r0, [pc, #460] @ 13bb58 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 13b67c │ │ │ │ - ldr r3, [pc, #364] @ 13ba30 │ │ │ │ - ldr r1, [pc, #432] @ 13ba78 │ │ │ │ + b 13b760 │ │ │ │ + ldr r3, [pc, #364] @ 13bb14 │ │ │ │ + ldr r1, [pc, #432] @ 13bb5c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #428] @ 13ba7c │ │ │ │ + ldr r0, [pc, #428] @ 13bb60 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ @@ -243403,6100 +243460,6100 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ - ldr r3, [pc, #284] @ 13ba30 │ │ │ │ - ldr r1, [pc, #360] @ 13ba80 │ │ │ │ + b 13b780 │ │ │ │ + ldr r3, [pc, #284] @ 13bb14 │ │ │ │ + ldr r1, [pc, #360] @ 13bb64 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #356] @ 13ba84 │ │ │ │ + ldr r0, [pc, #356] @ 13bb68 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 13b8e0 │ │ │ │ - ldr r3, [pc, #244] @ 13ba30 │ │ │ │ - ldr r2, [pc, #328] @ 13ba88 │ │ │ │ + b 13b9c4 │ │ │ │ + ldr r3, [pc, #244] @ 13bb14 │ │ │ │ + ldr r2, [pc, #328] @ 13bb6c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #324] @ 13ba8c │ │ │ │ - ldr r0, [pc, #324] @ 13ba90 │ │ │ │ + ldr r1, [pc, #324] @ 13bb70 │ │ │ │ + ldr r0, [pc, #324] @ 13bb74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl d8818 │ │ │ │ - b 13b8e0 │ │ │ │ - ldr r3, [pc, #188] @ 13ba30 │ │ │ │ - ldr r1, [pc, #284] @ 13ba94 │ │ │ │ + b 13b9c4 │ │ │ │ + ldr r3, [pc, #188] @ 13bb14 │ │ │ │ + ldr r1, [pc, #284] @ 13bb78 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #280] @ 13ba98 │ │ │ │ + ldr r0, [pc, #280] @ 13bb7c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 13b69c │ │ │ │ - ldr r3, [pc, #148] @ 13ba30 │ │ │ │ - ldr r1, [pc, #252] @ 13ba9c │ │ │ │ + b 13b780 │ │ │ │ + ldr r3, [pc, #148] @ 13bb14 │ │ │ │ + ldr r1, [pc, #252] @ 13bb80 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #248] @ 13baa0 │ │ │ │ + ldr r0, [pc, #248] @ 13bb84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl b6f00 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ - ldr r3, [pc, #100] @ 13ba30 │ │ │ │ - ldr r1, [pc, #212] @ 13baa4 │ │ │ │ + b 13b780 │ │ │ │ + ldr r3, [pc, #100] @ 13bb14 │ │ │ │ + ldr r1, [pc, #212] @ 13bb88 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #208] @ 13baa8 │ │ │ │ + ldr r0, [pc, #208] @ 13bb8c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl b6f00 │ │ │ │ - b 13b9b8 │ │ │ │ + b 13ba9c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #180] @ 13baac │ │ │ │ - ldr r1, [pc, #180] @ 13bab0 │ │ │ │ - ldr r0, [pc, #180] @ 13bab4 │ │ │ │ + ldr r3, [pc, #180] @ 13bb90 │ │ │ │ + ldr r1, [pc, #180] @ 13bb94 │ │ │ │ + ldr r0, [pc, #180] @ 13bb98 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #176] @ 13bab8 │ │ │ │ + ldr r2, [pc, #176] @ 13bb9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r4, r0, r4, lsr #27 │ │ │ │ + eorseq r4, r0, r0, asr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r0, r4, sp, r4 │ │ │ │ + @ instruction: 0x00304cb0 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r4, r0, ip, asr #20 │ │ │ │ + eorseq r4, r0, r8, ror #18 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eoreq r7, sp, r8, lsr r2 │ │ │ │ - eoreq r6, ip, r4, asr #19 │ │ │ │ - eoreq r4, ip, r0, asr r2 │ │ │ │ - eoreq r6, ip, ip, lsl #18 │ │ │ │ - mlaeq ip, ip, r1, r4 │ │ │ │ - eoreq r6, ip, r0, asr #17 │ │ │ │ - eoreq r4, ip, r0, asr r1 │ │ │ │ - eoreq r6, ip, r4, ror r8 │ │ │ │ - eoreq r4, ip, r4, lsl #2 │ │ │ │ - eoreq r6, ip, r8, lsr #16 │ │ │ │ - strheq r4, [ip], -r8 @ │ │ │ │ + eoreq r7, sp, ip, lsr r2 │ │ │ │ + eoreq r6, ip, r8, asr #19 │ │ │ │ + eoreq r4, ip, r4, asr r2 │ │ │ │ + eoreq r6, ip, r0, lsl r9 │ │ │ │ + eoreq r4, ip, r0, lsr #3 │ │ │ │ + eoreq r6, ip, r4, asr #17 │ │ │ │ + eoreq r4, ip, r4, asr r1 │ │ │ │ + eoreq r6, ip, r8, ror r8 │ │ │ │ + eoreq r4, ip, r8, lsl #2 │ │ │ │ + eoreq r6, ip, ip, lsr #16 │ │ │ │ + strheq r4, [ip], -ip @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r6, ip, r0, ror #15 │ │ │ │ - @ instruction: 0x002c67b4 │ │ │ │ - eoreq r4, ip, r4, asr #32 │ │ │ │ - eoreq r6, ip, r0, lsl #15 │ │ │ │ - eoreq r4, ip, r0, lsl r0 │ │ │ │ - eoreq r6, ip, r8, asr r7 │ │ │ │ - eoreq r3, ip, r8, ror #31 │ │ │ │ - eoreq r6, ip, r8, lsl #14 │ │ │ │ - mlaeq ip, r8, pc, r3 @ │ │ │ │ - eoreq r6, sp, ip, asr #30 │ │ │ │ - ldrdeq r6, [ip], -r8 @ │ │ │ │ - eoreq r3, ip, r4, ror #30 │ │ │ │ - eoreq r6, ip, r8, lsr #13 │ │ │ │ - eoreq r3, ip, r8, lsr pc │ │ │ │ - eoreq r6, ip, r0, lsl #13 │ │ │ │ - eoreq r3, ip, r0, lsl pc │ │ │ │ - eoreq r6, ip, r0, asr r6 │ │ │ │ - eoreq r3, ip, r0, ror #29 │ │ │ │ - eoreq r7, lr, ip, ror #14 │ │ │ │ - eoreq r9, fp, r0, ror r8 │ │ │ │ - mlaeq ip, r0, r1, r4 │ │ │ │ - andeq r7, r5, r0, ror #7 │ │ │ │ + eoreq r6, ip, r4, ror #15 │ │ │ │ + @ instruction: 0x002c67b8 │ │ │ │ + eoreq r4, ip, r8, asr #32 │ │ │ │ + eoreq r6, ip, r4, lsl #15 │ │ │ │ + eoreq r4, ip, r4, lsl r0 │ │ │ │ + eoreq r6, ip, ip, asr r7 │ │ │ │ + eoreq r3, ip, ip, ror #31 │ │ │ │ + eoreq r6, ip, ip, lsl #14 │ │ │ │ + mlaeq ip, ip, pc, r3 @ │ │ │ │ + eoreq r6, sp, r0, asr pc │ │ │ │ + ldrdeq r6, [ip], -ip @ │ │ │ │ + eoreq r3, ip, r8, ror #30 │ │ │ │ + eoreq r6, ip, ip, lsr #13 │ │ │ │ + eoreq r3, ip, ip, lsr pc │ │ │ │ + eoreq r6, ip, r4, lsl #13 │ │ │ │ + eoreq r3, ip, r4, lsl pc │ │ │ │ + eoreq r6, ip, r4, asr r6 │ │ │ │ + eoreq r3, ip, r4, ror #29 │ │ │ │ + eoreq r7, lr, r0, ror r7 │ │ │ │ + eoreq r9, fp, r4, ror r8 │ │ │ │ + mlaeq ip, r4, r1, r4 │ │ │ │ + andeq r7, r5, r9, ror #7 │ │ │ │ │ │ │ │ -0013babc : │ │ │ │ +0013bba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #24] @ 13baec │ │ │ │ + ldr r4, [pc, #24] @ 13bbd0 │ │ │ │ bl 4ff70 │ │ │ │ - ldr r3, [pc, #20] @ 13baf0 │ │ │ │ + ldr r3, [pc, #20] @ 13bbd4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3] │ │ │ │ b 4fc34 │ │ │ │ - eorseq r4, r0, r0, lsr #10 │ │ │ │ + eorseq r4, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ │ │ │ │ -0013baf4 : │ │ │ │ +0013bbd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr ip, [pc, #152] @ 13bba4 │ │ │ │ - ldr r3, [pc, #152] @ 13bba8 │ │ │ │ + ldr ip, [pc, #152] @ 13bc88 │ │ │ │ + ldr r3, [pc, #152] @ 13bc8c │ │ │ │ add ip, pc, ip │ │ │ │ ldr lr, [r0, #4] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ cmp lr, r3 │ │ │ │ - beq 13bb7c │ │ │ │ - ldr r3, [pc, #132] @ 13bbac │ │ │ │ + beq 13bc60 │ │ │ │ + ldr r3, [pc, #132] @ 13bc90 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ cmp lr, r3 │ │ │ │ - beq 13bba0 │ │ │ │ + beq 13bc84 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r2, r1 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 13bb48 │ │ │ │ + bne 13bc2c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r1, [pc, #96] @ 13bbb0 │ │ │ │ + ldr r1, [pc, #96] @ 13bc94 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ - ble 13bb6c │ │ │ │ - ldr r1, [pc, #84] @ 13bbb4 │ │ │ │ + ble 13bc50 │ │ │ │ + ldr r1, [pc, #84] @ 13bc98 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r1, [pc, #68] @ 13bbb8 │ │ │ │ + ldr r1, [pc, #68] @ 13bc9c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ - b 13bb64 │ │ │ │ - ldr r3, [pc, #56] @ 13bbbc │ │ │ │ - ldr r1, [pc, #56] @ 13bbc0 │ │ │ │ - ldr r0, [pc, #56] @ 13bbc4 │ │ │ │ + b 13bc48 │ │ │ │ + ldr r3, [pc, #56] @ 13bca0 │ │ │ │ + ldr r1, [pc, #56] @ 13bca4 │ │ │ │ + ldr r0, [pc, #56] @ 13bca8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 13bbc8 │ │ │ │ + ldr r2, [pc, #52] @ 13bcac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - eorseq r4, r0, ip, ror #9 │ │ │ │ + eorseq r4, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq r6, ip, r4, lsl #10 │ │ │ │ - eoreq r6, ip, r4, lsr #10 │ │ │ │ - strdeq r3, [lr], -r0 @ │ │ │ │ - eoreq r9, fp, ip, asr #15 │ │ │ │ - strdeq ip, [fp], -r4 @ │ │ │ │ + eoreq r6, ip, r8, lsl #10 │ │ │ │ + eoreq r6, ip, r8, lsr #10 │ │ │ │ + strdeq r3, [lr], -r4 @ │ │ │ │ + ldrdeq r9, [fp], -r0 @ │ │ │ │ + strdeq ip, [fp], -r8 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0013bbcc : │ │ │ │ +0013bcb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r7, [pc, #3332] @ 13c8e8 │ │ │ │ - ldr r3, [pc, #3332] @ 13c8ec │ │ │ │ + ldr r7, [pc, #3332] @ 13c9cc │ │ │ │ + ldr r3, [pc, #3332] @ 13c9d0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13bc90 │ │ │ │ + beq 13bd74 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13be3c │ │ │ │ - ldr r1, [pc, #3288] @ 13c8f0 │ │ │ │ + beq 13bf20 │ │ │ │ + ldr r1, [pc, #3288] @ 13c9d4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13bdfc │ │ │ │ + bne 13bee0 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13bf0c │ │ │ │ + bne 13bff0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13bc50 │ │ │ │ + beq 13bd34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13bdf0 │ │ │ │ - ldr r3, [pc, #3228] @ 13c8f4 │ │ │ │ + beq 13bed4 │ │ │ │ + ldr r3, [pc, #3228] @ 13c9d8 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13bec4 │ │ │ │ + beq 13bfa8 │ │ │ │ ldr r1, [r3, #452] @ 0x1c4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13be7c │ │ │ │ + beq 13bf60 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13bcc0 │ │ │ │ + bne 13bda4 │ │ │ │ cmp r1, r5 │ │ │ │ - bne 13bcdc │ │ │ │ + bne 13bdc0 │ │ │ │ mov r4, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13bf20 │ │ │ │ + beq 13c004 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13bc38 │ │ │ │ + beq 13bd1c │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13bc38 │ │ │ │ + b 13bd1c │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13bc80 │ │ │ │ + bne 13bd64 │ │ │ │ mov r0, r4 │ │ │ │ bl e52cc │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13c260 │ │ │ │ + beq 13c344 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13bd64 │ │ │ │ + beq 13be48 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13c308 │ │ │ │ + bne 13c3ec │ │ │ │ ldr r5, [r4, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13c810 │ │ │ │ + beq 13c8f4 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #3020] @ 13c8f8 │ │ │ │ + ldr r3, [pc, #3020] @ 13c9dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [r3, #3756] @ 0xeac │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 13bd54 │ │ │ │ + beq 13be38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13bf2c │ │ │ │ + beq 13c010 │ │ │ │ cmn r8, #1 │ │ │ │ - beq 13bf68 │ │ │ │ + beq 13c04c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13bc80 │ │ │ │ + beq 13bd64 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 13bf38 │ │ │ │ + beq 13c01c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c288 │ │ │ │ - ldr r1, [pc, #2920] @ 13c8f0 │ │ │ │ + beq 13c36c │ │ │ │ + ldr r1, [pc, #2920] @ 13c9d4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13c384 │ │ │ │ + bne 13c468 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13c400 │ │ │ │ + bne 13c4e4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13bdc0 │ │ │ │ + beq 13bea4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13c254 │ │ │ │ + beq 13c338 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13c33c │ │ │ │ + beq 13c420 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13c2c0 │ │ │ │ + beq 13c3a4 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13bf9c │ │ │ │ + bne 13c080 │ │ │ │ cmp r5, r1 │ │ │ │ - beq 13bfb8 │ │ │ │ + beq 13c09c │ │ │ │ mov r4, #0 │ │ │ │ - b 13bc84 │ │ │ │ + b 13bd68 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bc50 │ │ │ │ - ldr r3, [pc, #2808] @ 13c8fc │ │ │ │ - ldr r0, [pc, #2808] @ 13c900 │ │ │ │ + b 13bd34 │ │ │ │ + ldr r3, [pc, #2808] @ 13c9e0 │ │ │ │ + ldr r0, [pc, #2808] @ 13c9e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2796] @ 13c904 │ │ │ │ + ldr r1, [pc, #2796] @ 13c9e8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #2792] @ 13c908 │ │ │ │ - ldr r2, [pc, #2792] @ 13c90c │ │ │ │ + ldr r0, [pc, #2792] @ 13c9ec │ │ │ │ + ldr r2, [pc, #2792] @ 13c9f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r4, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #2732] @ 13c8f0 │ │ │ │ + ldr r3, [pc, #2732] @ 13c9d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13bdfc │ │ │ │ + bne 13bee0 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13bf0c │ │ │ │ - ldr r3, [pc, #2704] @ 13c8f4 │ │ │ │ + bne 13bff0 │ │ │ │ + ldr r3, [pc, #2704] @ 13c9d8 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13bec4 │ │ │ │ + beq 13bfa8 │ │ │ │ ldr r1, [r3, #452] @ 0x1c4 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13bc78 │ │ │ │ - ldr r3, [pc, #2680] @ 13c8fc │ │ │ │ - ldr r1, [pc, #2692] @ 13c90c │ │ │ │ + bne 13bd5c │ │ │ │ + ldr r3, [pc, #2680] @ 13c9e0 │ │ │ │ + ldr r1, [pc, #2692] @ 13c9f0 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #2688] @ 13c910 │ │ │ │ + ldr r3, [pc, #2688] @ 13c9f4 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #2676] @ 13c914 │ │ │ │ - ldr r1, [pc, #2676] @ 13c918 │ │ │ │ - ldr r0, [pc, #2676] @ 13c91c │ │ │ │ + ldr r2, [pc, #2676] @ 13c9f8 │ │ │ │ + ldr r1, [pc, #2676] @ 13c9fc │ │ │ │ + ldr r0, [pc, #2676] @ 13ca00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2636] @ 13c920 │ │ │ │ - ldr r1, [pc, #2636] @ 13c924 │ │ │ │ + ldr r3, [pc, #2636] @ 13ca04 │ │ │ │ + ldr r1, [pc, #2636] @ 13ca08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2576] @ 13c8fc │ │ │ │ - ldr r1, [pc, #2616] @ 13c928 │ │ │ │ + ldr r3, [pc, #2576] @ 13c9e0 │ │ │ │ + ldr r1, [pc, #2616] @ 13ca0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2612] @ 13c92c │ │ │ │ - ldr r2, [pc, #2576] @ 13c90c │ │ │ │ + ldr r0, [pc, #2612] @ 13ca10 │ │ │ │ + ldr r2, [pc, #2576] @ 13c9f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13bc38 │ │ │ │ + b 13bd1c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13be5c │ │ │ │ - b 13bcb0 │ │ │ │ + beq 13bf40 │ │ │ │ + b 13bd94 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bd54 │ │ │ │ + b 13be38 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13c3b8 │ │ │ │ + beq 13c49c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13bda8 │ │ │ │ + beq 13be8c │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13bda8 │ │ │ │ + b 13be8c │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13bd64 │ │ │ │ - ldr r3, [pc, #2432] @ 13c8fc │ │ │ │ - ldr r1, [pc, #2480] @ 13c930 │ │ │ │ + beq 13be48 │ │ │ │ + ldr r3, [pc, #2432] @ 13c9e0 │ │ │ │ + ldr r1, [pc, #2480] @ 13ca14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2476] @ 13c934 │ │ │ │ - ldr r2, [pc, #2476] @ 13c938 │ │ │ │ + ldr r0, [pc, #2476] @ 13ca18 │ │ │ │ + ldr r2, [pc, #2476] @ 13ca1c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13bde8 │ │ │ │ + beq 13becc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13c42c │ │ │ │ + beq 13c510 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #2328] @ 13c8f0 │ │ │ │ + ldr r1, [pc, #2328] @ 13c9d4 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13c478 │ │ │ │ + bne 13c55c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13c87c │ │ │ │ + beq 13c960 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c46c │ │ │ │ + beq 13c550 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c02c │ │ │ │ + beq 13c110 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13c414 │ │ │ │ + beq 13c4f8 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - beq 13c048 │ │ │ │ + beq 13c12c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 13c420 │ │ │ │ + beq 13c504 │ │ │ │ lsl r8, r8, #1 │ │ │ │ cmp r8, #6 │ │ │ │ - bne 13bde8 │ │ │ │ + bne 13becc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13c4ac │ │ │ │ + beq 13c590 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #2164] @ 13c8f0 │ │ │ │ + ldr r3, [pc, #2164] @ 13c9d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13c6bc │ │ │ │ + bne 13c7a0 │ │ │ │ ldr r9, [r4, #20] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 13c834 │ │ │ │ + beq 13c918 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c0c0 │ │ │ │ + beq 13c1a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13c4e8 │ │ │ │ + beq 13c5cc │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 13baf4 │ │ │ │ + bl 13bbd8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13c68c │ │ │ │ + blt 13c770 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13c8c4 │ │ │ │ + beq 13c9a8 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r5] │ │ │ │ ldrne r3, [r9, #12] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13c8a0 │ │ │ │ + beq 13c984 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ ldrne r3, [r9, #12] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13c858 │ │ │ │ + beq 13c93c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c150 │ │ │ │ + beq 13c234 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13c538 │ │ │ │ - ldr r3, [pc, #1944] @ 13c8f0 │ │ │ │ + beq 13c61c │ │ │ │ + ldr r3, [pc, #1944] @ 13c9d4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13c588 │ │ │ │ + beq 13c66c │ │ │ │ ldr r0, [r6] │ │ │ │ cmp r0, r2 │ │ │ │ - bne 13c4f4 │ │ │ │ + bne 13c5d8 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ cmp r3, r1 │ │ │ │ - beq 13c674 │ │ │ │ + beq 13c758 │ │ │ │ cmp r1, r0 │ │ │ │ - bne 13c544 │ │ │ │ + bne 13c628 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13c19c │ │ │ │ + beq 13c280 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 13c5b0 │ │ │ │ + bne 13c694 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13c1b0 │ │ │ │ + beq 13c294 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13c6fc │ │ │ │ + bne 13c7e0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ands fp, sl, #1 │ │ │ │ - bne 13c5f4 │ │ │ │ + bne 13c6d8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c1d8 │ │ │ │ + beq 13c2bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13c618 │ │ │ │ + beq 13c6fc │ │ │ │ cmp sl, #14 │ │ │ │ - bne 13c630 │ │ │ │ + bne 13c714 │ │ │ │ ldr r2, [r9] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13c1fc │ │ │ │ + beq 13c2e0 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13c7d0 │ │ │ │ + bne 13c8b4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r6, r5, #1 │ │ │ │ - bne 13c72c │ │ │ │ + bne 13c810 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c224 │ │ │ │ + beq 13c308 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13c750 │ │ │ │ + beq 13c834 │ │ │ │ cmp r5, #16 │ │ │ │ - beq 13c76c │ │ │ │ + beq 13c850 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13bde8 │ │ │ │ + beq 13becc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 13bde8 │ │ │ │ + bne 13becc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bde8 │ │ │ │ + b 13becc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bdc0 │ │ │ │ - ldr r3, [pc, #1684] @ 13c8fc │ │ │ │ - ldr r1, [pc, #1744] @ 13c93c │ │ │ │ + b 13bea4 │ │ │ │ + ldr r3, [pc, #1684] @ 13c9e0 │ │ │ │ + ldr r1, [pc, #1744] @ 13ca20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1740] @ 13c940 │ │ │ │ - ldr r2, [pc, #1728] @ 13c938 │ │ │ │ + ldr r0, [pc, #1740] @ 13ca24 │ │ │ │ + ldr r2, [pc, #1728] @ 13ca1c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #1632] @ 13c8f0 │ │ │ │ + b 13bf10 │ │ │ │ + ldr r3, [pc, #1632] @ 13c9d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13c384 │ │ │ │ + bne 13c468 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13c400 │ │ │ │ + bne 13c4e4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13c33c │ │ │ │ + beq 13c420 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13bde0 │ │ │ │ - ldr r3, [pc, #1588] @ 13c8fc │ │ │ │ + bne 13bec4 │ │ │ │ + ldr r3, [pc, #1588] @ 13c9e0 │ │ │ │ mov r1, #740 @ 0x2e4 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1648] @ 13c944 │ │ │ │ + ldr r3, [pc, #1648] @ 13ca28 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1636] @ 13c948 │ │ │ │ - ldr r1, [pc, #1636] @ 13c94c │ │ │ │ - ldr r0, [pc, #1636] @ 13c950 │ │ │ │ + ldr r2, [pc, #1636] @ 13ca2c │ │ │ │ + ldr r1, [pc, #1636] @ 13ca30 │ │ │ │ + ldr r0, [pc, #1636] @ 13ca34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #1516] @ 13c8fc │ │ │ │ - ldr r0, [pc, #1600] @ 13c954 │ │ │ │ + b 13bf10 │ │ │ │ + ldr r3, [pc, #1516] @ 13c9e0 │ │ │ │ + ldr r0, [pc, #1600] @ 13ca38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1588] @ 13c958 │ │ │ │ + ldr r1, [pc, #1588] @ 13ca3c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1584] @ 13c95c │ │ │ │ - ldr r2, [pc, #1544] @ 13c938 │ │ │ │ + ldr r0, [pc, #1584] @ 13ca40 │ │ │ │ + ldr r2, [pc, #1544] @ 13ca1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1492] @ 13c920 │ │ │ │ - ldr r1, [pc, #1552] @ 13c960 │ │ │ │ + ldr r3, [pc, #1492] @ 13ca04 │ │ │ │ + ldr r1, [pc, #1552] @ 13ca44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1432] @ 13c8fc │ │ │ │ - ldr r1, [pc, #1532] @ 13c964 │ │ │ │ + ldr r3, [pc, #1432] @ 13c9e0 │ │ │ │ + ldr r1, [pc, #1532] @ 13ca48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1528] @ 13c968 │ │ │ │ + ldr r0, [pc, #1528] @ 13ca4c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #740 @ 0x2e4 │ │ │ │ bl b6f00 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #1392] @ 13c8fc │ │ │ │ - ldr r0, [pc, #1500] @ 13c96c │ │ │ │ + b 13bf10 │ │ │ │ + ldr r3, [pc, #1392] @ 13c9e0 │ │ │ │ + ldr r0, [pc, #1500] @ 13ca50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1488] @ 13c970 │ │ │ │ + ldr r1, [pc, #1488] @ 13ca54 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1484] @ 13c974 │ │ │ │ + ldr r0, [pc, #1484] @ 13ca58 │ │ │ │ mov r2, #740 @ 0x2e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13bf58 │ │ │ │ + bne 13c03c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13c33c │ │ │ │ + beq 13c420 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 13c2c0 │ │ │ │ + beq 13c3a4 │ │ │ │ cmp r3, r5 │ │ │ │ - bne 13bde8 │ │ │ │ + bne 13becc │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13c448 │ │ │ │ + beq 13c52c │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13c004 │ │ │ │ + bne 13c0e8 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - b 13c048 │ │ │ │ + b 13c12c │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13bda8 │ │ │ │ + b 13be8c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c028 │ │ │ │ + b 13c10c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c048 │ │ │ │ + b 13c12c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - beq 13c3e4 │ │ │ │ + beq 13c4c8 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13bff8 │ │ │ │ - ldr r3, [pc, #1320] @ 13c978 │ │ │ │ - ldr r1, [pc, #1320] @ 13c97c │ │ │ │ - ldr r0, [pc, #1320] @ 13c980 │ │ │ │ + bne 13c0dc │ │ │ │ + ldr r3, [pc, #1320] @ 13ca5c │ │ │ │ + ldr r1, [pc, #1320] @ 13ca60 │ │ │ │ + ldr r0, [pc, #1320] @ 13ca64 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1316] @ 13c984 │ │ │ │ + ldr r2, [pc, #1316] @ 13ca68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13c018 │ │ │ │ - b 13c3f8 │ │ │ │ - ldr r3, [pc, #1148] @ 13c8fc │ │ │ │ - ldr r0, [pc, #1284] @ 13c988 │ │ │ │ + bne 13c0fc │ │ │ │ + b 13c4dc │ │ │ │ + ldr r3, [pc, #1148] @ 13c9e0 │ │ │ │ + ldr r0, [pc, #1284] @ 13ca6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1272] @ 13c98c │ │ │ │ + ldr r1, [pc, #1272] @ 13ca70 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1268] @ 13c990 │ │ │ │ - ldr r2, [pc, #1268] @ 13c994 │ │ │ │ + ldr r0, [pc, #1268] @ 13ca74 │ │ │ │ + ldr r2, [pc, #1268] @ 13ca78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r9, [r4, #20] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ - bne 13c094 │ │ │ │ - ldr r3, [pc, #1228] @ 13c998 │ │ │ │ - ldr r1, [pc, #1228] @ 13c99c │ │ │ │ - ldr r0, [pc, #1228] @ 13c9a0 │ │ │ │ + bne 13c178 │ │ │ │ + ldr r3, [pc, #1228] @ 13ca7c │ │ │ │ + ldr r1, [pc, #1228] @ 13ca80 │ │ │ │ + ldr r0, [pc, #1228] @ 13ca84 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1224] @ 13c9a4 │ │ │ │ + ldr r2, [pc, #1224] @ 13ca88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c0c0 │ │ │ │ - ldr r3, [pc, #1024] @ 13c8fc │ │ │ │ - ldr r2, [pc, #1192] @ 13c9a8 │ │ │ │ + b 13c1a4 │ │ │ │ + ldr r3, [pc, #1024] @ 13c9e0 │ │ │ │ + ldr r2, [pc, #1192] @ 13ca8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #1184] @ 13c9ac │ │ │ │ - ldr r0, [pc, #1184] @ 13c9b0 │ │ │ │ + ldr r1, [pc, #1184] @ 13ca90 │ │ │ │ + ldr r0, [pc, #1184] @ 13ca94 │ │ │ │ ldr r3, [r3] │ │ │ │ stm sp, {r2, r5} │ │ │ │ - ldr r2, [pc, #1176] @ 13c9b4 │ │ │ │ + ldr r2, [pc, #1176] @ 13ca98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c150 │ │ │ │ - ldr r3, [pc, #944] @ 13c8fc │ │ │ │ - ldr r2, [pc, #1128] @ 13c9b8 │ │ │ │ + b 13c234 │ │ │ │ + ldr r3, [pc, #944] @ 13c9e0 │ │ │ │ + ldr r2, [pc, #1128] @ 13ca9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1124] @ 13c9bc │ │ │ │ - ldr r0, [pc, #1124] @ 13c9c0 │ │ │ │ + ldr r1, [pc, #1124] @ 13caa0 │ │ │ │ + ldr r0, [pc, #1124] @ 13caa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #1088] @ 13c9b4 │ │ │ │ + ldr r2, [pc, #1088] @ 13ca98 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ cmp r3, r1 │ │ │ │ ldrne r0, [r6] │ │ │ │ - bne 13c180 │ │ │ │ + bne 13c264 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13c1b0 │ │ │ │ + beq 13c294 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13c1b0 │ │ │ │ - ldr r3, [pc, #836] @ 13c8fc │ │ │ │ - ldr r2, [pc, #1032] @ 13c9c4 │ │ │ │ + beq 13c294 │ │ │ │ + ldr r3, [pc, #836] @ 13c9e0 │ │ │ │ + ldr r2, [pc, #1032] @ 13caa8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1028] @ 13c9c8 │ │ │ │ - ldr r0, [pc, #1028] @ 13c9cc │ │ │ │ + ldr r1, [pc, #1028] @ 13caac │ │ │ │ + ldr r0, [pc, #1028] @ 13cab0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #980] @ 13c9b4 │ │ │ │ + ldr r2, [pc, #980] @ 13ca98 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c628 │ │ │ │ + beq 13c70c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 13c628 │ │ │ │ + bne 13c70c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp fp, #0 │ │ │ │ - beq 13c1d8 │ │ │ │ + beq 13c2bc │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c64c │ │ │ │ + beq 13c730 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13c6f0 │ │ │ │ + beq 13c7d4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13bde8 │ │ │ │ + beq 13becc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13bde8 │ │ │ │ + bne 13becc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bde8 │ │ │ │ + b 13becc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ cmp r3, r1 │ │ │ │ - beq 13c1b0 │ │ │ │ + beq 13c294 │ │ │ │ cmp r2, r1 │ │ │ │ - beq 13c1a4 │ │ │ │ - b 13c5b0 │ │ │ │ - ldr r3, [pc, #616] @ 13c8fc │ │ │ │ - ldr r1, [pc, #824] @ 13c9d0 │ │ │ │ + beq 13c288 │ │ │ │ + b 13c694 │ │ │ │ + ldr r3, [pc, #616] @ 13c9e0 │ │ │ │ + ldr r1, [pc, #824] @ 13cab4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #820] @ 13c9d4 │ │ │ │ - ldr r2, [pc, #784] @ 13c9b4 │ │ │ │ + ldr r0, [pc, #820] @ 13cab8 │ │ │ │ + ldr r2, [pc, #784] @ 13ca98 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #568] @ 13c8fc │ │ │ │ - ldr r0, [pc, #784] @ 13c9d8 │ │ │ │ + b 13bf10 │ │ │ │ + ldr r3, [pc, #568] @ 13c9e0 │ │ │ │ + ldr r0, [pc, #784] @ 13cabc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #772] @ 13c9dc │ │ │ │ + ldr r1, [pc, #772] @ 13cac0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #768] @ 13c9e0 │ │ │ │ - ldr r2, [pc, #720] @ 13c9b4 │ │ │ │ + ldr r0, [pc, #768] @ 13cac4 │ │ │ │ + ldr r2, [pc, #720] @ 13ca98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13be2c │ │ │ │ + b 13bf10 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c64c │ │ │ │ - ldr r3, [pc, #504] @ 13c8fc │ │ │ │ - ldr r2, [pc, #732] @ 13c9e4 │ │ │ │ + b 13c730 │ │ │ │ + ldr r3, [pc, #504] @ 13c9e0 │ │ │ │ + ldr r2, [pc, #732] @ 13cac8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #728] @ 13c9e8 │ │ │ │ - ldr r0, [pc, #728] @ 13c9ec │ │ │ │ + ldr r1, [pc, #728] @ 13cacc │ │ │ │ + ldr r0, [pc, #728] @ 13cad0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #708] @ 13c9f0 │ │ │ │ - b 13c520 │ │ │ │ + ldr r2, [pc, #708] @ 13cad4 │ │ │ │ + b 13c604 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c760 │ │ │ │ + beq 13c844 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13c760 │ │ │ │ + bne 13c844 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13c224 │ │ │ │ + beq 13c308 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13c22c │ │ │ │ + b 13c310 │ │ │ │ mov r0, r8 │ │ │ │ - bl 13bbcc │ │ │ │ + bl 13bcb0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13c794 │ │ │ │ + beq 13c878 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13c7c4 │ │ │ │ + beq 13c8a8 │ │ │ │ cmp r4, #2 │ │ │ │ - bne 13bc84 │ │ │ │ - ldr r3, [pc, #344] @ 13c8fc │ │ │ │ - ldr r1, [pc, #588] @ 13c9f4 │ │ │ │ + bne 13bd68 │ │ │ │ + ldr r3, [pc, #344] @ 13c9e0 │ │ │ │ + ldr r1, [pc, #588] @ 13cad8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #584] @ 13c9f8 │ │ │ │ + ldr r0, [pc, #584] @ 13cadc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #748 @ 0x2ec │ │ │ │ bl b6f00 │ │ │ │ - b 13bc84 │ │ │ │ + b 13bd68 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c794 │ │ │ │ - ldr r3, [pc, #292] @ 13c8fc │ │ │ │ - ldr r0, [pc, #544] @ 13c9fc │ │ │ │ + b 13c878 │ │ │ │ + ldr r3, [pc, #292] @ 13c9e0 │ │ │ │ + ldr r0, [pc, #544] @ 13cae0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - ldr r1, [pc, #532] @ 13ca00 │ │ │ │ + ldr r1, [pc, #532] @ 13cae4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #524] @ 13ca04 │ │ │ │ - ldr r2, [pc, #500] @ 13c9f0 │ │ │ │ + ldr r0, [pc, #524] @ 13cae8 │ │ │ │ + ldr r2, [pc, #500] @ 13cad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #496] @ 13ca08 │ │ │ │ - ldr r1, [pc, #496] @ 13ca0c │ │ │ │ - ldr r0, [pc, #496] @ 13ca10 │ │ │ │ + b 13bf10 │ │ │ │ + ldr r3, [pc, #496] @ 13caec │ │ │ │ + ldr r1, [pc, #496] @ 13caf0 │ │ │ │ + ldr r0, [pc, #496] @ 13caf4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #492] @ 13ca14 │ │ │ │ + ldr r2, [pc, #492] @ 13caf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #476] @ 13ca18 │ │ │ │ - ldr r1, [pc, #476] @ 13ca1c │ │ │ │ - ldr r0, [pc, #476] @ 13ca20 │ │ │ │ + ldr r3, [pc, #476] @ 13cafc │ │ │ │ + ldr r1, [pc, #476] @ 13cb00 │ │ │ │ + ldr r0, [pc, #476] @ 13cb04 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #472] @ 13ca24 │ │ │ │ + ldr r2, [pc, #472] @ 13cb08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 13ca28 │ │ │ │ - ldr r1, [pc, #456] @ 13ca2c │ │ │ │ - ldr r0, [pc, #456] @ 13ca30 │ │ │ │ + ldr r3, [pc, #456] @ 13cb0c │ │ │ │ + ldr r1, [pc, #456] @ 13cb10 │ │ │ │ + ldr r0, [pc, #456] @ 13cb14 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 13ca34 │ │ │ │ + ldr r2, [pc, #452] @ 13cb18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 13ca38 │ │ │ │ - ldr r1, [pc, #436] @ 13ca3c │ │ │ │ - ldr r0, [pc, #436] @ 13ca40 │ │ │ │ + ldr r3, [pc, #436] @ 13cb1c │ │ │ │ + ldr r1, [pc, #436] @ 13cb20 │ │ │ │ + ldr r0, [pc, #436] @ 13cb24 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 13ca44 │ │ │ │ + ldr r2, [pc, #432] @ 13cb28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 13ca48 │ │ │ │ - ldr r1, [pc, #416] @ 13ca4c │ │ │ │ - ldr r0, [pc, #416] @ 13ca50 │ │ │ │ + ldr r3, [pc, #416] @ 13cb2c │ │ │ │ + ldr r1, [pc, #416] @ 13cb30 │ │ │ │ + ldr r0, [pc, #416] @ 13cb34 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 13ca54 │ │ │ │ + ldr r2, [pc, #412] @ 13cb38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 13ca58 │ │ │ │ - ldr r1, [pc, #396] @ 13ca5c │ │ │ │ - ldr r0, [pc, #396] @ 13ca60 │ │ │ │ + ldr r3, [pc, #396] @ 13cb3c │ │ │ │ + ldr r1, [pc, #396] @ 13cb40 │ │ │ │ + ldr r0, [pc, #396] @ 13cb44 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 13ca64 │ │ │ │ + ldr r2, [pc, #392] @ 13cb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r4, r0, r4, lsl r4 │ │ │ │ + eorseq r4, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, ip, r4, asr #7 │ │ │ │ - eoreq r6, ip, r0, lsr #5 │ │ │ │ - eoreq r2, ip, r8, asr #27 │ │ │ │ + eoreq r2, ip, r8, asr #7 │ │ │ │ + eoreq r6, ip, r4, lsr #5 │ │ │ │ + eoreq r2, ip, ip, asr #27 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - strdeq r4, [ip], -r0 @ │ │ │ │ - eoreq r5, sp, r8, lsl #5 │ │ │ │ - eoreq r6, ip, r4, lsl r2 │ │ │ │ - eoreq r2, ip, ip, lsr sp │ │ │ │ + strdeq r4, [ip], -r4 @ │ │ │ │ + eoreq r5, sp, ip, lsl #5 │ │ │ │ + eoreq r6, ip, r8, lsl r2 │ │ │ │ + eoreq r2, ip, r0, asr #26 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - ldrdeq r4, [ip], -r8 @ │ │ │ │ - eoreq r6, ip, r4, asr #3 │ │ │ │ - eoreq r2, ip, ip, ror #25 │ │ │ │ - eoreq r6, ip, r4, lsr r1 │ │ │ │ - eoreq r2, ip, ip, asr ip │ │ │ │ + ldrdeq r4, [ip], -ip @ │ │ │ │ + eoreq r6, ip, r8, asr #3 │ │ │ │ + strdeq r2, [ip], -r0 @ │ │ │ │ + eoreq r6, ip, r8, lsr r1 │ │ │ │ + eoreq r2, ip, r0, ror #24 │ │ │ │ andeq r0, r0, r1, ror #5 │ │ │ │ - eoreq r5, ip, r8, asr #28 │ │ │ │ - eoreq r2, ip, r0, ror r9 │ │ │ │ - @ instruction: 0x002d9db8 │ │ │ │ - eoreq r4, sp, r4, asr #28 │ │ │ │ - ldrdeq r5, [ip], -r0 @ │ │ │ │ - strdeq r2, [ip], -r8 @ │ │ │ │ - @ instruction: 0x002bfdb0 │ │ │ │ - mlaeq ip, r4, sp, r5 │ │ │ │ - @ instruction: 0x002c28bc │ │ │ │ - eoreq r3, ip, r0, ror #30 │ │ │ │ - eoreq r5, ip, r0, asr sp │ │ │ │ - eoreq r2, ip, r8, ror r8 │ │ │ │ - eoreq r1, ip, ip, lsr lr │ │ │ │ - eoreq r5, ip, r8, lsl sp │ │ │ │ - eoreq r2, ip, r0, asr #16 │ │ │ │ - eoreq r6, lr, r4, lsl sp │ │ │ │ - eoreq r8, fp, r8, lsl lr │ │ │ │ - @ instruction: 0x002c4db8 │ │ │ │ - andeq lr, r2, r7, ror r5 │ │ │ │ - eoreq r1, ip, r8, asr #26 │ │ │ │ - eoreq r5, ip, r4, lsr #24 │ │ │ │ - eoreq r2, ip, ip, asr #14 │ │ │ │ + eoreq r5, ip, ip, asr #28 │ │ │ │ + eoreq r2, ip, r4, ror r9 │ │ │ │ + @ instruction: 0x002d9dbc │ │ │ │ + eoreq r4, sp, r8, asr #28 │ │ │ │ + ldrdeq r5, [ip], -r4 @ │ │ │ │ + strdeq r2, [ip], -ip @ │ │ │ │ + @ instruction: 0x002bfdb4 │ │ │ │ + mlaeq ip, r8, sp, r5 │ │ │ │ + eoreq r2, ip, r0, asr #17 │ │ │ │ + eoreq r3, ip, r4, ror #30 │ │ │ │ + eoreq r5, ip, r4, asr sp │ │ │ │ + eoreq r2, ip, ip, ror r8 │ │ │ │ + eoreq r1, ip, r0, asr #28 │ │ │ │ + eoreq r5, ip, ip, lsl sp │ │ │ │ + eoreq r2, ip, r4, asr #16 │ │ │ │ + eoreq r6, lr, r8, lsl sp │ │ │ │ + eoreq r8, fp, ip, lsl lr │ │ │ │ + @ instruction: 0x002c4dbc │ │ │ │ + andeq lr, r2, ip, ror r5 │ │ │ │ + eoreq r1, ip, ip, asr #26 │ │ │ │ + eoreq r5, ip, r8, lsr #24 │ │ │ │ + eoreq r2, ip, r0, asr r7 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - mlaeq lr, r8, ip, r6 │ │ │ │ - mlaeq fp, ip, sp, r8 │ │ │ │ - strdeq r5, [ip], -r0 @ │ │ │ │ - muleq r2, sp, r5 │ │ │ │ - eoreq r3, ip, ip, lsl #16 │ │ │ │ - eoreq r5, ip, r8, lsr #23 │ │ │ │ - ldrdeq r2, [ip], -r0 @ │ │ │ │ - andeq r0, r0, sl, ror #5 │ │ │ │ - @ instruction: 0x002c37b4 │ │ │ │ - eoreq r5, ip, r0, ror #22 │ │ │ │ - eoreq r2, ip, r4, lsl #13 │ │ │ │ - eoreq r3, ip, r8, asr #14 │ │ │ │ + mlaeq lr, ip, ip, r6 │ │ │ │ + eoreq r8, fp, r0, lsr #27 │ │ │ │ strdeq r5, [ip], -r4 @ │ │ │ │ - eoreq r2, ip, r8, lsl r6 │ │ │ │ - eoreq r5, ip, ip, lsl sl │ │ │ │ - eoreq r2, ip, r4, asr #10 │ │ │ │ - eoreq r1, ip, r4, lsl #22 │ │ │ │ - eoreq r5, ip, r0, ror #19 │ │ │ │ - eoreq r2, ip, r8, lsl #10 │ │ │ │ - @ instruction: 0x002bf9b4 │ │ │ │ - eoreq r5, ip, r8, lsr #19 │ │ │ │ - eoreq r2, ip, ip, asr #9 │ │ │ │ + andeq lr, r2, r2, lsr #11 │ │ │ │ + eoreq r3, ip, r0, lsl r8 │ │ │ │ + eoreq r5, ip, ip, lsr #23 │ │ │ │ + ldrdeq r2, [ip], -r4 @ │ │ │ │ + andeq r0, r0, sl, ror #5 │ │ │ │ + @ instruction: 0x002c37b8 │ │ │ │ + eoreq r5, ip, r4, ror #22 │ │ │ │ + eoreq r2, ip, r8, lsl #13 │ │ │ │ + eoreq r3, ip, ip, asr #14 │ │ │ │ + strdeq r5, [ip], -r8 @ │ │ │ │ + eoreq r2, ip, ip, lsl r6 │ │ │ │ + eoreq r5, ip, r0, lsr #20 │ │ │ │ + eoreq r2, ip, r8, asr #10 │ │ │ │ + eoreq r1, ip, r8, lsl #22 │ │ │ │ + eoreq r5, ip, r4, ror #19 │ │ │ │ + eoreq r2, ip, ip, lsl #10 │ │ │ │ + @ instruction: 0x002bf9b8 │ │ │ │ + eoreq r5, ip, ip, lsr #19 │ │ │ │ + ldrdeq r2, [ip], -r0 @ │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - eoreq r5, ip, r0, lsl r9 │ │ │ │ - eoreq r2, ip, r8, lsr r4 │ │ │ │ - eoreq pc, fp, r8, ror #17 │ │ │ │ - eoreq r5, ip, r8, asr #17 │ │ │ │ - strdeq r2, [ip], -r0 @ │ │ │ │ - eoreq r6, lr, ip, asr #18 │ │ │ │ - eoreq r8, fp, r0, asr sl │ │ │ │ - eoreq r1, ip, ip, ror r8 │ │ │ │ - andeq lr, r2, r6, lsl r5 │ │ │ │ - eoreq r6, lr, r8, lsr #18 │ │ │ │ - eoreq r8, fp, ip, lsr #20 │ │ │ │ - eoreq r5, ip, ip, lsl #17 │ │ │ │ - andeq lr, r2, sl, lsr #11 │ │ │ │ - eoreq r6, lr, r4, lsl #18 │ │ │ │ - eoreq r8, fp, r8, lsl #20 │ │ │ │ - eoreq r5, ip, r0, lsl #17 │ │ │ │ - andeq lr, r2, r5, asr #11 │ │ │ │ - eoreq r6, lr, r0, ror #17 │ │ │ │ - eoreq r8, fp, r4, ror #19 │ │ │ │ - eoreq r5, ip, r0, lsr r1 │ │ │ │ - andeq lr, r2, r4, lsl #11 │ │ │ │ - @ instruction: 0x002e68bc │ │ │ │ - eoreq r8, fp, r0, asr #19 │ │ │ │ - eoreq r5, ip, ip, lsr #16 │ │ │ │ - @ instruction: 0x0002e5bf │ │ │ │ - mlaeq lr, r8, r8, r6 │ │ │ │ - mlaeq fp, ip, r9, r8 │ │ │ │ - eoreq r3, ip, r0, asr r1 │ │ │ │ - @ instruction: 0x0002e5b9 │ │ │ │ + eoreq r5, ip, r4, lsl r9 │ │ │ │ + eoreq r2, ip, ip, lsr r4 │ │ │ │ + eoreq pc, fp, ip, ror #17 │ │ │ │ + eoreq r5, ip, ip, asr #17 │ │ │ │ + strdeq r2, [ip], -r4 @ │ │ │ │ + eoreq r6, lr, r0, asr r9 │ │ │ │ + eoreq r8, fp, r4, asr sl │ │ │ │ + eoreq r1, ip, r0, lsl #17 │ │ │ │ + andeq lr, r2, fp, lsl r5 │ │ │ │ + eoreq r6, lr, ip, lsr #18 │ │ │ │ + eoreq r8, fp, r0, lsr sl │ │ │ │ + mlaeq ip, r0, r8, r5 │ │ │ │ + andeq lr, r2, pc, lsr #11 │ │ │ │ + eoreq r6, lr, r8, lsl #18 │ │ │ │ + eoreq r8, fp, ip, lsl #20 │ │ │ │ + eoreq r5, ip, r4, lsl #17 │ │ │ │ + andeq lr, r2, sl, asr #11 │ │ │ │ + eoreq r6, lr, r4, ror #17 │ │ │ │ + eoreq r8, fp, r8, ror #19 │ │ │ │ + eoreq r5, ip, r4, lsr r1 │ │ │ │ + andeq lr, r2, r9, lsl #11 │ │ │ │ + eoreq r6, lr, r0, asr #17 │ │ │ │ + eoreq r8, fp, r4, asr #19 │ │ │ │ + eoreq r5, ip, r0, lsr r8 │ │ │ │ + andeq lr, r2, r4, asr #11 │ │ │ │ + mlaeq lr, ip, r8, r6 │ │ │ │ + eoreq r8, fp, r0, lsr #19 │ │ │ │ + eoreq r3, ip, r4, asr r1 │ │ │ │ + @ instruction: 0x0002e5be │ │ │ │ │ │ │ │ -0013ca68 : │ │ │ │ +0013cb4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 13cba0 │ │ │ │ + ldr ip, [pc, #288] @ 13cc84 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 13cba4 │ │ │ │ + ldr lr, [pc, #276] @ 13cc88 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3072 @ 0xc00 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 13cba8 │ │ │ │ + ldr ip, [pc, #256] @ 13cc8c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 13cbac │ │ │ │ + ldr r4, [pc, #248] @ 13cc90 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13cb94 │ │ │ │ - ldr r3, [pc, #220] @ 13cbb0 │ │ │ │ + beq 13cc78 │ │ │ │ + ldr r3, [pc, #220] @ 13cc94 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13cafc │ │ │ │ - ldr r2, [pc, #196] @ 13cbb4 │ │ │ │ + beq 13cbe0 │ │ │ │ + ldr r2, [pc, #196] @ 13cc98 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13cb64 │ │ │ │ + bne 13cc48 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13bbcc │ │ │ │ + bl 13bcb0 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13cb94 │ │ │ │ + beq 13cc78 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13cb58 │ │ │ │ - ldr r3, [pc, #156] @ 13cbb8 │ │ │ │ + bne 13cc3c │ │ │ │ + ldr r3, [pc, #156] @ 13cc9c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 13cbbc │ │ │ │ - ldr r3, [pc, #112] @ 13cba8 │ │ │ │ + ldr r2, [pc, #136] @ 13cca0 │ │ │ │ + ldr r3, [pc, #112] @ 13cc8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13cb9c │ │ │ │ + bne 13cc80 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 13cbc0 │ │ │ │ + ldr r3, [pc, #96] @ 13cca4 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 13cb1c │ │ │ │ - ldr r0, [pc, #88] @ 13cbc4 │ │ │ │ + b 13cc00 │ │ │ │ + ldr r0, [pc, #88] @ 13cca8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 13cbc8 │ │ │ │ - ldr r1, [pc, #80] @ 13cbcc │ │ │ │ - ldr r0, [pc, #80] @ 13cbd0 │ │ │ │ + ldr r3, [pc, #80] @ 13ccac │ │ │ │ + ldr r1, [pc, #80] @ 13ccb0 │ │ │ │ + ldr r0, [pc, #80] @ 13ccb4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #732 @ 0x2dc │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13cb2c │ │ │ │ + b 13cc10 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r8, r1, r8, lsl #1 │ │ │ │ - eorseq r3, r0, r4, asr r5 │ │ │ │ + eorseq r7, r1, r4, lsr #31 │ │ │ │ + eorseq r3, r0, r0, ror r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r3, r0, r8, lsr r5 │ │ │ │ + eorseq r3, r0, r4, asr r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r3, r0, r4, asr #9 │ │ │ │ + eorseq r3, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r1, ip, r4, ror #7 │ │ │ │ + eoreq r1, ip, r8, ror #7 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r5, ip, r0, asr #10 │ │ │ │ - eoreq r2, ip, r4, rrx │ │ │ │ + eoreq r5, ip, r4, asr #10 │ │ │ │ + eoreq r2, ip, r8, rrx │ │ │ │ │ │ │ │ -0013cbd4 : │ │ │ │ +0013ccb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r5, [pc, #1920] @ 13d36c │ │ │ │ - ldr r3, [pc, #1920] @ 13d370 │ │ │ │ + ldr r5, [pc, #1920] @ 13d450 │ │ │ │ + ldr r3, [pc, #1920] @ 13d454 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13cee0 │ │ │ │ + beq 13cfc4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #1880] @ 13d374 │ │ │ │ + ldr r1, [pc, #1880] @ 13d458 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13cf30 │ │ │ │ + bne 13d014 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13d348 │ │ │ │ + beq 13d42c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cf20 │ │ │ │ + beq 13d004 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cc70 │ │ │ │ + beq 13cd54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13ced4 │ │ │ │ + beq 13cfb8 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - beq 13cc8c │ │ │ │ + beq 13cd70 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 13ccc0 │ │ │ │ + beq 13cda4 │ │ │ │ lsl r3, r8, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - beq 13ccd4 │ │ │ │ - ldr r3, [pc, #1752] @ 13d378 │ │ │ │ + beq 13cdb8 │ │ │ │ + ldr r3, [pc, #1752] @ 13d45c │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ lsl r3, r8, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bne 13cc98 │ │ │ │ + bne 13cd7c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13cf88 │ │ │ │ + beq 13d06c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #1664] @ 13d374 │ │ │ │ + ldr r1, [pc, #1664] @ 13d458 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13d198 │ │ │ │ + bne 13d27c │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13d324 │ │ │ │ + beq 13d408 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cd2c │ │ │ │ + beq 13ce10 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cd44 │ │ │ │ + beq 13ce28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d038 │ │ │ │ + beq 13d11c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 13baf4 │ │ │ │ + bl 13bbd8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13d15c │ │ │ │ + blt 13d240 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r8, [r3] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13d2dc │ │ │ │ + beq 13d3c0 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ ldrne r3, [r7, #12] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13d2b8 │ │ │ │ + beq 13d39c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r4] │ │ │ │ ldrne r3, [r7, #12] │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 13d300 │ │ │ │ + beq 13d3e4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cdd4 │ │ │ │ + beq 13ceb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13d088 │ │ │ │ - ldr r3, [pc, #1432] @ 13d374 │ │ │ │ + beq 13d16c │ │ │ │ + ldr r3, [pc, #1432] @ 13d458 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13d148 │ │ │ │ + beq 13d22c │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13d044 │ │ │ │ + bne 13d128 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13cfc8 │ │ │ │ + beq 13d0ac │ │ │ │ cmp r0, r1 │ │ │ │ - bne 13d094 │ │ │ │ + bne 13d178 │ │ │ │ ldr r0, [r9, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13ce20 │ │ │ │ + beq 13cf04 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 13cfdc │ │ │ │ + bne 13d0c0 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13ce30 │ │ │ │ + beq 13cf14 │ │ │ │ cmp r2, r1 │ │ │ │ - bne 13d200 │ │ │ │ + bne 13d2e4 │ │ │ │ ldr sl, [r8, #12] │ │ │ │ tst sl, #1 │ │ │ │ - bne 13d0d8 │ │ │ │ + bne 13d1bc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ce58 │ │ │ │ + beq 13cf3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13d18c │ │ │ │ + beq 13d270 │ │ │ │ cmp sl, #14 │ │ │ │ - bne 13d104 │ │ │ │ + bne 13d1e8 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13ce7c │ │ │ │ + beq 13cf60 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13d260 │ │ │ │ + bne 13d344 │ │ │ │ ldr r6, [r9, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 13d230 │ │ │ │ + bne 13d314 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cea4 │ │ │ │ + beq 13cf88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13d1d8 │ │ │ │ + beq 13d2bc │ │ │ │ cmp r6, #16 │ │ │ │ - beq 13ccb4 │ │ │ │ + beq 13cd98 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cc98 │ │ │ │ + beq 13cd7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13cc98 │ │ │ │ + bne 13cd7c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cc98 │ │ │ │ + b 13cd7c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cc6c │ │ │ │ + b 13cd50 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ - beq 13cf70 │ │ │ │ + beq 13d054 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 13cc3c │ │ │ │ - ldr r3, [pc, #1144] @ 13d37c │ │ │ │ - ldr r1, [pc, #1144] @ 13d380 │ │ │ │ - ldr r0, [pc, #1144] @ 13d384 │ │ │ │ + bne 13cd20 │ │ │ │ + ldr r3, [pc, #1144] @ 13d460 │ │ │ │ + ldr r1, [pc, #1144] @ 13d464 │ │ │ │ + ldr r0, [pc, #1144] @ 13d468 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1140] @ 13d388 │ │ │ │ + ldr r2, [pc, #1140] @ 13d46c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13cc5c │ │ │ │ + bne 13cd40 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 13cc8c │ │ │ │ - ldr r3, [pc, #1108] @ 13d38c │ │ │ │ - ldr r0, [pc, #1108] @ 13d390 │ │ │ │ + b 13cd70 │ │ │ │ + ldr r3, [pc, #1108] @ 13d470 │ │ │ │ + ldr r0, [pc, #1108] @ 13d474 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1096] @ 13d394 │ │ │ │ + ldr r1, [pc, #1096] @ 13d478 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1092] @ 13d398 │ │ │ │ + ldr r0, [pc, #1092] @ 13d47c │ │ │ │ mov r2, #968 @ 0x3c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13cefc │ │ │ │ + beq 13cfe0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13cc48 │ │ │ │ - b 13cf28 │ │ │ │ + bne 13cd2c │ │ │ │ + b 13d00c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - beq 13d020 │ │ │ │ + beq 13d104 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13cd14 │ │ │ │ - ldr r3, [pc, #1008] @ 13d39c │ │ │ │ - ldr r1, [pc, #1008] @ 13d3a0 │ │ │ │ - ldr r0, [pc, #1008] @ 13d3a4 │ │ │ │ + bne 13cdf8 │ │ │ │ + ldr r3, [pc, #1008] @ 13d480 │ │ │ │ + ldr r1, [pc, #1008] @ 13d484 │ │ │ │ + ldr r0, [pc, #1008] @ 13d488 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1004] @ 13d3a8 │ │ │ │ + ldr r2, [pc, #1004] @ 13d48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ ldr r0, [r9, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13ce30 │ │ │ │ + beq 13cf14 │ │ │ │ cmp r1, r0 │ │ │ │ - beq 13ce28 │ │ │ │ - ldr r3, [pc, #936] @ 13d38c │ │ │ │ - ldr r2, [pc, #964] @ 13d3ac │ │ │ │ + beq 13cf0c │ │ │ │ + ldr r3, [pc, #936] @ 13d470 │ │ │ │ + ldr r2, [pc, #964] @ 13d490 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #960] @ 13d3b0 │ │ │ │ - ldr r0, [pc, #960] @ 13d3b4 │ │ │ │ + ldr r1, [pc, #960] @ 13d494 │ │ │ │ + ldr r0, [pc, #960] @ 13d498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r9} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #940] @ 13d3b8 │ │ │ │ + ldr r2, [pc, #940] @ 13d49c │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d044 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13cfa4 │ │ │ │ + beq 13d088 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13cd20 │ │ │ │ - b 13cd44 │ │ │ │ + bne 13ce04 │ │ │ │ + b 13ce28 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cd44 │ │ │ │ - ldr r3, [pc, #832] @ 13d38c │ │ │ │ - ldr r2, [pc, #876] @ 13d3bc │ │ │ │ + b 13ce28 │ │ │ │ + ldr r3, [pc, #832] @ 13d470 │ │ │ │ + ldr r2, [pc, #876] @ 13d4a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #868] @ 13d3c0 │ │ │ │ - ldr r0, [pc, #868] @ 13d3c4 │ │ │ │ + ldr r1, [pc, #868] @ 13d4a4 │ │ │ │ + ldr r0, [pc, #868] @ 13d4a8 │ │ │ │ ldr r3, [r3] │ │ │ │ stm sp, {r2, r8} │ │ │ │ - ldr r2, [pc, #844] @ 13d3b8 │ │ │ │ + ldr r2, [pc, #844] @ 13d49c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d044 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cdd4 │ │ │ │ - ldr r3, [pc, #752] @ 13d38c │ │ │ │ - ldr r2, [pc, #808] @ 13d3c8 │ │ │ │ + b 13ceb8 │ │ │ │ + ldr r3, [pc, #752] @ 13d470 │ │ │ │ + ldr r2, [pc, #808] @ 13d4ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #804] @ 13d3cc │ │ │ │ - ldr r0, [pc, #804] @ 13d3d0 │ │ │ │ + ldr r1, [pc, #804] @ 13d4b0 │ │ │ │ + ldr r0, [pc, #804] @ 13d4b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #756] @ 13d3b8 │ │ │ │ + ldr r2, [pc, #756] @ 13d49c │ │ │ │ bl d8818 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d044 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d0fc │ │ │ │ + beq 13d1e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13d2a0 │ │ │ │ + beq 13d384 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d120 │ │ │ │ + beq 13d204 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d1cc │ │ │ │ + beq 13d2b0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cc98 │ │ │ │ + beq 13cd7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 13cc98 │ │ │ │ + bne 13cd7c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cc98 │ │ │ │ + b 13cd7c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13d1e4 │ │ │ │ + beq 13d2c8 │ │ │ │ ldr r1, [r6] │ │ │ │ - b 13ce04 │ │ │ │ - ldr r3, [pc, #552] @ 13d38c │ │ │ │ - ldr r1, [pc, #620] @ 13d3d4 │ │ │ │ + b 13cee8 │ │ │ │ + ldr r3, [pc, #552] @ 13d470 │ │ │ │ + ldr r1, [pc, #620] @ 13d4b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #616] @ 13d3d8 │ │ │ │ - ldr r2, [pc, #580] @ 13d3b8 │ │ │ │ + ldr r0, [pc, #616] @ 13d4bc │ │ │ │ + ldr r2, [pc, #580] @ 13d49c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d044 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13ce58 │ │ │ │ - ldr r3, [pc, #492] @ 13d38c │ │ │ │ - ldr r0, [pc, #568] @ 13d3dc │ │ │ │ + b 13cf3c │ │ │ │ + ldr r3, [pc, #492] @ 13d470 │ │ │ │ + ldr r0, [pc, #568] @ 13d4c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #556] @ 13d3e0 │ │ │ │ + ldr r1, [pc, #556] @ 13d4c4 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #552] @ 13d3e4 │ │ │ │ - ldr r2, [pc, #504] @ 13d3b8 │ │ │ │ + ldr r0, [pc, #552] @ 13d4c8 │ │ │ │ + ldr r2, [pc, #504] @ 13d49c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d044 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d120 │ │ │ │ + b 13d204 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cea4 │ │ │ │ + b 13cf88 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13ce30 │ │ │ │ + beq 13cf14 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13ce30 │ │ │ │ - b 13cfdc │ │ │ │ - ldr r3, [pc, #388] @ 13d38c │ │ │ │ - ldr r2, [pc, #476] @ 13d3e8 │ │ │ │ + beq 13cf14 │ │ │ │ + b 13d0c0 │ │ │ │ + ldr r3, [pc, #388] @ 13d470 │ │ │ │ + ldr r2, [pc, #476] @ 13d4cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #472] @ 13d3ec │ │ │ │ - ldr r0, [pc, #472] @ 13d3f0 │ │ │ │ + ldr r1, [pc, #472] @ 13d4d0 │ │ │ │ + ldr r0, [pc, #472] @ 13d4d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #972 @ 0x3cc │ │ │ │ - b 13d070 │ │ │ │ + b 13d154 │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d254 │ │ │ │ + beq 13d338 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13d2ac │ │ │ │ + beq 13d390 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 13ceac │ │ │ │ - ldr r3, [pc, #292] @ 13d38c │ │ │ │ - ldr ip, [pc, #392] @ 13d3f4 │ │ │ │ + b 13cf90 │ │ │ │ + ldr r3, [pc, #292] @ 13d470 │ │ │ │ + ldr ip, [pc, #392] @ 13d4d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #388] @ 13d3f8 │ │ │ │ - ldr r0, [pc, #388] @ 13d3fc │ │ │ │ + ldr r1, [pc, #388] @ 13d4dc │ │ │ │ + ldr r0, [pc, #388] @ 13d4e0 │ │ │ │ add ip, pc, ip │ │ │ │ str r9, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #972 @ 0x3cc │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d044 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d0fc │ │ │ │ + b 13d1e0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d254 │ │ │ │ - ldr r3, [pc, #320] @ 13d400 │ │ │ │ - ldr r1, [pc, #320] @ 13d404 │ │ │ │ - ldr r0, [pc, #320] @ 13d408 │ │ │ │ + b 13d338 │ │ │ │ + ldr r3, [pc, #320] @ 13d4e4 │ │ │ │ + ldr r1, [pc, #320] @ 13d4e8 │ │ │ │ + ldr r0, [pc, #320] @ 13d4ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #316] @ 13d40c │ │ │ │ + ldr r2, [pc, #316] @ 13d4f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #300] @ 13d410 │ │ │ │ - ldr r1, [pc, #300] @ 13d414 │ │ │ │ - ldr r0, [pc, #300] @ 13d418 │ │ │ │ + ldr r3, [pc, #300] @ 13d4f4 │ │ │ │ + ldr r1, [pc, #300] @ 13d4f8 │ │ │ │ + ldr r0, [pc, #300] @ 13d4fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #296] @ 13d41c │ │ │ │ + ldr r2, [pc, #296] @ 13d500 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #280] @ 13d420 │ │ │ │ - ldr r1, [pc, #280] @ 13d424 │ │ │ │ - ldr r0, [pc, #280] @ 13d428 │ │ │ │ + ldr r3, [pc, #280] @ 13d504 │ │ │ │ + ldr r1, [pc, #280] @ 13d508 │ │ │ │ + ldr r0, [pc, #280] @ 13d50c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #276] @ 13d42c │ │ │ │ + ldr r2, [pc, #276] @ 13d510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #260] @ 13d430 │ │ │ │ - ldr r1, [pc, #260] @ 13d434 │ │ │ │ - ldr r0, [pc, #260] @ 13d438 │ │ │ │ + ldr r3, [pc, #260] @ 13d514 │ │ │ │ + ldr r1, [pc, #260] @ 13d518 │ │ │ │ + ldr r0, [pc, #260] @ 13d51c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #256] @ 13d43c │ │ │ │ + ldr r2, [pc, #256] @ 13d520 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #240] @ 13d440 │ │ │ │ - ldr r1, [pc, #240] @ 13d444 │ │ │ │ - ldr r0, [pc, #240] @ 13d448 │ │ │ │ + ldr r3, [pc, #240] @ 13d524 │ │ │ │ + ldr r1, [pc, #240] @ 13d528 │ │ │ │ + ldr r0, [pc, #240] @ 13d52c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #236] @ 13d44c │ │ │ │ + ldr r2, [pc, #236] @ 13d530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r3, r0, ip, lsl #8 │ │ │ │ + eorseq r3, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r6, lr, r0, ror #4 │ │ │ │ - eoreq r8, fp, r4, ror #6 │ │ │ │ - eoreq r8, fp, ip, lsl #8 │ │ │ │ - andeq pc, r2, r0, lsr #13 │ │ │ │ + eoreq r6, lr, r4, ror #4 │ │ │ │ + eoreq r8, fp, r8, ror #6 │ │ │ │ + eoreq r8, fp, r0, lsl r4 │ │ │ │ + andeq pc, r2, r5, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaeq ip, r0, r2, r1 │ │ │ │ - eoreq r5, ip, r8, lsr #3 │ │ │ │ - mlaeq ip, r4, ip, r1 │ │ │ │ - @ instruction: 0x002e61b8 │ │ │ │ - @ instruction: 0x002b82bc │ │ │ │ - eoreq r1, ip, r8, ror #1 │ │ │ │ - andeq pc, r2, r8, asr #13 │ │ │ │ - eoreq r2, ip, ip, lsl sp │ │ │ │ - eoreq r5, ip, r4, lsl #2 │ │ │ │ - eoreq r1, ip, ip, ror #23 │ │ │ │ + mlaeq ip, r4, r2, r1 │ │ │ │ + eoreq r5, ip, ip, lsr #3 │ │ │ │ + mlaeq ip, r8, ip, r1 │ │ │ │ + @ instruction: 0x002e61bc │ │ │ │ + eoreq r8, fp, r0, asr #5 │ │ │ │ + eoreq r1, ip, ip, ror #1 │ │ │ │ + andeq pc, r2, sp, asr #13 │ │ │ │ + eoreq r2, ip, r0, lsr #26 │ │ │ │ + eoreq r5, ip, r8, lsl #2 │ │ │ │ + strdeq r1, [ip], -r0 @ │ │ │ │ andeq r0, r0, fp, asr #7 │ │ │ │ - @ instruction: 0x002c2cbc │ │ │ │ - mlaeq ip, r4, r0, r5 │ │ │ │ - eoreq r1, ip, r0, lsl #23 │ │ │ │ - eoreq r2, ip, r4, ror #24 │ │ │ │ - eoreq r5, ip, ip, asr #32 │ │ │ │ - eoreq r1, ip, r4, lsr fp │ │ │ │ - eoreq r4, ip, r8, lsl #31 │ │ │ │ - eoreq r1, ip, r4, ror sl │ │ │ │ - eoreq r1, ip, r8, lsr #32 │ │ │ │ - eoreq r4, ip, r0, asr #30 │ │ │ │ - eoreq r1, ip, ip, lsr #20 │ │ │ │ - @ instruction: 0x002beeb0 │ │ │ │ - eoreq r4, ip, r0, ror #29 │ │ │ │ - eoreq r1, ip, r8, asr #19 │ │ │ │ - eoreq lr, fp, r0, asr lr │ │ │ │ - eoreq r4, ip, r0, lsl #29 │ │ │ │ - eoreq r1, ip, r8, ror #18 │ │ │ │ - eoreq r5, lr, r4, lsr #29 │ │ │ │ - eoreq r7, fp, r8, lsr #31 │ │ │ │ - eoreq r2, ip, r0, asr r7 │ │ │ │ - andeq pc, r2, sl, ror #13 │ │ │ │ - eoreq r5, lr, r0, lsl #29 │ │ │ │ - eoreq r7, fp, r4, lsl #31 │ │ │ │ - eoreq r2, ip, r0, lsl sp │ │ │ │ - andeq pc, r2, r4, ror #13 │ │ │ │ - eoreq r5, lr, ip, asr lr │ │ │ │ - eoreq r7, fp, r0, ror #30 │ │ │ │ - eoreq r2, ip, ip, asr #31 │ │ │ │ - strdeq pc, [r2], -r0 │ │ │ │ - eoreq r5, lr, r8, lsr lr │ │ │ │ - eoreq r7, fp, ip, lsr pc │ │ │ │ - eoreq r2, ip, r0, lsl #21 │ │ │ │ - ldrdeq pc, [r2], -r5 │ │ │ │ - eoreq r5, lr, r4, lsl lr │ │ │ │ - eoreq r7, fp, r8, lsl pc │ │ │ │ - ldrdeq r7, [fp], -r8 @ │ │ │ │ - andeq pc, r2, sp, lsr #13 │ │ │ │ + eoreq r2, ip, r0, asr #25 │ │ │ │ + mlaeq ip, r8, r0, r5 │ │ │ │ + eoreq r1, ip, r4, lsl #23 │ │ │ │ + eoreq r2, ip, r8, ror #24 │ │ │ │ + eoreq r5, ip, r0, asr r0 │ │ │ │ + eoreq r1, ip, r8, lsr fp │ │ │ │ + eoreq r4, ip, ip, lsl #31 │ │ │ │ + eoreq r1, ip, r8, ror sl │ │ │ │ + eoreq r1, ip, ip, lsr #32 │ │ │ │ + eoreq r4, ip, r4, asr #30 │ │ │ │ + eoreq r1, ip, r0, lsr sl │ │ │ │ + @ instruction: 0x002beeb4 │ │ │ │ + eoreq r4, ip, r4, ror #29 │ │ │ │ + eoreq r1, ip, ip, asr #19 │ │ │ │ + eoreq lr, fp, r4, asr lr │ │ │ │ + eoreq r4, ip, r4, lsl #29 │ │ │ │ + eoreq r1, ip, ip, ror #18 │ │ │ │ + eoreq r5, lr, r8, lsr #29 │ │ │ │ + eoreq r7, fp, ip, lsr #31 │ │ │ │ + eoreq r2, ip, r4, asr r7 │ │ │ │ + andeq pc, r2, pc, ror #13 │ │ │ │ + eoreq r5, lr, r4, lsl #29 │ │ │ │ + eoreq r7, fp, r8, lsl #31 │ │ │ │ + eoreq r2, ip, r4, lsl sp │ │ │ │ + andeq pc, r2, r9, ror #13 │ │ │ │ + eoreq r5, lr, r0, ror #28 │ │ │ │ + eoreq r7, fp, r4, ror #30 │ │ │ │ + ldrdeq r2, [ip], -r0 @ │ │ │ │ + strdeq pc, [r2], -r5 │ │ │ │ + eoreq r5, lr, ip, lsr lr │ │ │ │ + eoreq r7, fp, r0, asr #30 │ │ │ │ + eoreq r2, ip, r4, lsl #21 │ │ │ │ + ldrdeq pc, [r2], -sl │ │ │ │ + eoreq r5, lr, r8, lsl lr │ │ │ │ + eoreq r7, fp, ip, lsl pc │ │ │ │ + ldrdeq r7, [fp], -ip @ │ │ │ │ + @ instruction: 0x0002f6b2 │ │ │ │ │ │ │ │ -0013d450 : │ │ │ │ +0013d534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r6, [pc, #3388] @ 13e1a4 │ │ │ │ - ldr r3, [pc, #3388] @ 13e1a8 │ │ │ │ + ldr r6, [pc, #3388] @ 13e288 │ │ │ │ + ldr r3, [pc, #3388] @ 13e28c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13d758 │ │ │ │ + beq 13d83c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d9c4 │ │ │ │ - ldr r1, [pc, #3344] @ 13e1ac │ │ │ │ + beq 13daa8 │ │ │ │ + ldr r1, [pc, #3344] @ 13e290 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13d7d8 │ │ │ │ + bne 13d8bc │ │ │ │ ldr r7, [r0, #12] │ │ │ │ ands r8, r7, #1 │ │ │ │ - bne 13db08 │ │ │ │ + bne 13dbec │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d4d4 │ │ │ │ + beq 13d5b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d788 │ │ │ │ - ldr r3, [pc, #3284] @ 13e1b0 │ │ │ │ + beq 13d86c │ │ │ │ + ldr r3, [pc, #3284] @ 13e294 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13dab4 │ │ │ │ + beq 13db98 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13da04 │ │ │ │ + beq 13dae8 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13d674 │ │ │ │ + bne 13d758 │ │ │ │ cmp r7, r1 │ │ │ │ - beq 13d690 │ │ │ │ + beq 13d774 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ ldreq r0, [r4, #12] │ │ │ │ - beq 13da7c │ │ │ │ + beq 13db60 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13db1c │ │ │ │ - ldr r1, [pc, #3200] @ 13e1ac │ │ │ │ + beq 13dc00 │ │ │ │ + ldr r1, [pc, #3200] @ 13e290 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13db78 │ │ │ │ + bne 13dc5c │ │ │ │ ldr r7, [r4, #12] │ │ │ │ tst r7, #1 │ │ │ │ - bne 13db3c │ │ │ │ + bne 13dc20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d564 │ │ │ │ + beq 13d648 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13daa8 │ │ │ │ - ldr r3, [pc, #3144] @ 13e1b4 │ │ │ │ + beq 13db8c │ │ │ │ + ldr r3, [pc, #3144] @ 13e298 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13dd1c │ │ │ │ + beq 13de00 │ │ │ │ bl aaa68 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fc88 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 13e114 │ │ │ │ + beq 13e1f8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d5b8 │ │ │ │ + beq 13d69c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13dafc │ │ │ │ + beq 13dbe0 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 13dd78 │ │ │ │ + blt 13de5c │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13d668 │ │ │ │ + beq 13d74c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13dcb4 │ │ │ │ + beq 13dd98 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #3008] @ 13e1ac │ │ │ │ + ldr r1, [pc, #3008] @ 13e290 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13df0c │ │ │ │ + bne 13dff0 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13e138 │ │ │ │ + beq 13e21c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13dda0 │ │ │ │ + beq 13de84 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d640 │ │ │ │ + beq 13d724 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13dd6c │ │ │ │ + beq 13de50 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - beq 13d65c │ │ │ │ + beq 13d740 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 13dd60 │ │ │ │ + beq 13de44 │ │ │ │ lsl r3, r8, #1 │ │ │ │ cmp r3, #4 │ │ │ │ - beq 13dbac │ │ │ │ + beq 13dc90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13d504 │ │ │ │ + beq 13d5e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13cbd4 │ │ │ │ + bl 13ccb8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 13dcf4 │ │ │ │ - ldr r3, [pc, #2832] @ 13e1b8 │ │ │ │ + beq 13ddd8 │ │ │ │ + ldr r3, [pc, #2832] @ 13e29c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 13d730 │ │ │ │ + beq 13d814 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r5] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13d6e4 │ │ │ │ - ldr r1, [pc, #2772] @ 13e1ac │ │ │ │ + beq 13d7c8 │ │ │ │ + ldr r1, [pc, #2772] @ 13e290 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13d794 │ │ │ │ + bne 13d878 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ ands r8, r7, #1 │ │ │ │ - bne 13de0c │ │ │ │ + bne 13def0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d708 │ │ │ │ + beq 13d7ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13dca8 │ │ │ │ + beq 13dd8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13ddbc │ │ │ │ + beq 13dea0 │ │ │ │ ldr r1, [r3, #360] @ 0x168 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13de1c │ │ │ │ + beq 13df00 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13d80c │ │ │ │ + bne 13d8f0 │ │ │ │ cmp r7, r1 │ │ │ │ - beq 13d828 │ │ │ │ + beq 13d90c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d668 │ │ │ │ + beq 13d74c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13d668 │ │ │ │ + bne 13d74c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d668 │ │ │ │ + b 13d74c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ and r8, r0, #1 │ │ │ │ - beq 13da4c │ │ │ │ + beq 13db30 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d4bc │ │ │ │ + beq 13d5a0 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13d4bc │ │ │ │ + b 13d5a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d4d4 │ │ │ │ - ldr r3, [pc, #2592] @ 13e1bc │ │ │ │ - ldr r0, [pc, #2592] @ 13e1c0 │ │ │ │ + b 13d5b8 │ │ │ │ + ldr r3, [pc, #2592] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #2592] @ 13e2a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2580] @ 13e1c4 │ │ │ │ + ldr r1, [pc, #2580] @ 13e2a8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #2576] @ 13e1c8 │ │ │ │ - ldr r2, [pc, #2576] @ 13e1cc │ │ │ │ + ldr r0, [pc, #2576] @ 13e2ac │ │ │ │ + ldr r2, [pc, #2576] @ 13e2b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #2524] @ 13e1bc │ │ │ │ - ldr r0, [pc, #2540] @ 13e1d0 │ │ │ │ + ldr r3, [pc, #2524] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #2540] @ 13e2b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2528] @ 13e1d4 │ │ │ │ + ldr r1, [pc, #2528] @ 13e2b8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #2524] @ 13e1d8 │ │ │ │ + ldr r0, [pc, #2524] @ 13e2bc │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ mov r0, r7 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13d730 │ │ │ │ + beq 13d814 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r5] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13de6c │ │ │ │ - ldr r1, [pc, #2396] @ 13e1ac │ │ │ │ + beq 13df50 │ │ │ │ + ldr r1, [pc, #2396] @ 13e290 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13db44 │ │ │ │ + bne 13dc28 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13e0f0 │ │ │ │ + beq 13e1d4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13df40 │ │ │ │ + beq 13e024 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d89c │ │ │ │ + beq 13d980 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13dedc │ │ │ │ + beq 13dfc0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - beq 13d8b8 │ │ │ │ + beq 13d99c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 13dee8 │ │ │ │ + beq 13dfcc │ │ │ │ lsl r8, r8, #1 │ │ │ │ cmp r8, #4 │ │ │ │ - bne 13d730 │ │ │ │ + bne 13d814 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13dff8 │ │ │ │ - ldr r2, [pc, #2256] @ 13e1ac │ │ │ │ + beq 13e0dc │ │ │ │ + ldr r2, [pc, #2256] @ 13e290 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13df68 │ │ │ │ + bne 13e04c │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13e15c │ │ │ │ + beq 13e240 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d920 │ │ │ │ + beq 13da04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13e0a4 │ │ │ │ + beq 13e188 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13d94c │ │ │ │ + beq 13da30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13e0b0 │ │ │ │ + beq 13e194 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13e0bc │ │ │ │ - ldr r3, [pc, #2128] @ 13e1ac │ │ │ │ + beq 13e1a0 │ │ │ │ + ldr r3, [pc, #2128] @ 13e290 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13d978 │ │ │ │ + beq 13da5c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13e070 │ │ │ │ + bne 13e154 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13e028 │ │ │ │ + bne 13e10c │ │ │ │ ldr r3, [r4] │ │ │ │ sub r0, r5, #24 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - beq 13d66c │ │ │ │ + beq 13d750 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13d66c │ │ │ │ + bne 13d750 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ sub r0, r5, #24 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 13d66c │ │ │ │ - ldr r3, [pc, #2016] @ 13e1ac │ │ │ │ + b 13d750 │ │ │ │ + ldr r3, [pc, #2016] @ 13e290 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13d7d8 │ │ │ │ + bne 13d8bc │ │ │ │ ldr r7, [r0, #12] │ │ │ │ tst r7, #1 │ │ │ │ - bne 13db08 │ │ │ │ - ldr r3, [pc, #1988] @ 13e1b0 │ │ │ │ + bne 13dbec │ │ │ │ + ldr r3, [pc, #1988] @ 13e294 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13dab4 │ │ │ │ + beq 13db98 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13d4fc │ │ │ │ - ldr r3, [pc, #1968] @ 13e1bc │ │ │ │ + bne 13d5e0 │ │ │ │ + ldr r3, [pc, #1968] @ 13e2a0 │ │ │ │ mov r1, #592 @ 0x250 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1988] @ 13e1dc │ │ │ │ + ldr r3, [pc, #1988] @ 13e2c0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1976] @ 13e1e0 │ │ │ │ - ldr r1, [pc, #1976] @ 13e1e4 │ │ │ │ - ldr r0, [pc, #1976] @ 13e1e8 │ │ │ │ + ldr r2, [pc, #1976] @ 13e2c4 │ │ │ │ + ldr r1, [pc, #1976] @ 13e2c8 │ │ │ │ + ldr r0, [pc, #1976] @ 13e2cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13d77c │ │ │ │ - ldr r2, [pc, #1876] @ 13e1b0 │ │ │ │ + bne 13d860 │ │ │ │ + ldr r2, [pc, #1876] @ 13e294 │ │ │ │ ldr r9, [r6, r2] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 13dab4 │ │ │ │ + beq 13db98 │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 13da04 │ │ │ │ + beq 13dae8 │ │ │ │ cmp r2, r0 │ │ │ │ - beq 13d690 │ │ │ │ + beq 13d774 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ and r2, r0, #1 │ │ │ │ - beq 13ddb0 │ │ │ │ + beq 13de94 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d54c │ │ │ │ + beq 13d630 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13d54c │ │ │ │ + b 13d630 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d564 │ │ │ │ + b 13d648 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1832] @ 13e1ec │ │ │ │ - ldr r1, [pc, #1832] @ 13e1f0 │ │ │ │ + ldr r3, [pc, #1832] @ 13e2d0 │ │ │ │ + ldr r1, [pc, #1832] @ 13e2d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1760] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1812] @ 13e1f4 │ │ │ │ + ldr r3, [pc, #1760] @ 13e2a0 │ │ │ │ + ldr r1, [pc, #1812] @ 13e2d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1808] @ 13e1f8 │ │ │ │ + ldr r0, [pc, #1808] @ 13e2dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d5b8 │ │ │ │ + b 13d69c │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13d4bc │ │ │ │ - ldr r3, [pc, #1672] @ 13e1ac │ │ │ │ + b 13d5a0 │ │ │ │ + ldr r3, [pc, #1672] @ 13e290 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13db78 │ │ │ │ + bne 13dc5c │ │ │ │ ldr r7, [r4, #12] │ │ │ │ tst r7, #1 │ │ │ │ - beq 13d564 │ │ │ │ + beq 13d648 │ │ │ │ mov r0, r7 │ │ │ │ - b 13da9c │ │ │ │ - ldr r3, [pc, #1648] @ 13e1bc │ │ │ │ - ldr r0, [pc, #1708] @ 13e1fc │ │ │ │ + b 13db80 │ │ │ │ + ldr r3, [pc, #1648] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #1708] @ 13e2e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1696] @ 13e200 │ │ │ │ + ldr r1, [pc, #1696] @ 13e2e4 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1692] @ 13e204 │ │ │ │ - ldr r2, [pc, #1692] @ 13e208 │ │ │ │ + ldr r0, [pc, #1692] @ 13e2e8 │ │ │ │ + ldr r2, [pc, #1692] @ 13e2ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7c4 │ │ │ │ - ldr r3, [pc, #1596] @ 13e1bc │ │ │ │ - ldr r0, [pc, #1672] @ 13e20c │ │ │ │ + b 13d8a8 │ │ │ │ + ldr r3, [pc, #1596] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #1672] @ 13e2f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1660] @ 13e210 │ │ │ │ + ldr r1, [pc, #1660] @ 13e2f4 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1656] @ 13e214 │ │ │ │ + ldr r0, [pc, #1656] @ 13e2f8 │ │ │ │ mov r2, #600 @ 0x258 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13de9c │ │ │ │ + beq 13df80 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #1504] @ 13e1ac │ │ │ │ + ldr r1, [pc, #1504] @ 13e290 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13dfc4 │ │ │ │ + bne 13e0a8 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13e180 │ │ │ │ + beq 13e264 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13dc04 │ │ │ │ + beq 13dce8 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13dc1c │ │ │ │ + beq 13dd00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13def4 │ │ │ │ + beq 13dfd8 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13dc48 │ │ │ │ + beq 13dd2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13df00 │ │ │ │ + beq 13dfe4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13df9c │ │ │ │ - ldr r3, [pc, #1364] @ 13e1ac │ │ │ │ + beq 13e080 │ │ │ │ + ldr r3, [pc, #1364] @ 13e290 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13d978 │ │ │ │ + beq 13da5c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13d978 │ │ │ │ - ldr r3, [pc, #1344] @ 13e1bc │ │ │ │ - ldr r0, [pc, #1432] @ 13e218 │ │ │ │ + beq 13da5c │ │ │ │ + ldr r3, [pc, #1344] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #1432] @ 13e2fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1420] @ 13e21c │ │ │ │ + ldr r1, [pc, #1420] @ 13e300 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1416] @ 13e220 │ │ │ │ - ldr r2, [pc, #1416] @ 13e224 │ │ │ │ + ldr r0, [pc, #1416] @ 13e304 │ │ │ │ + ldr r2, [pc, #1416] @ 13e308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d708 │ │ │ │ + b 13d7ec │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - beq 13df50 │ │ │ │ + beq 13e034 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13d60c │ │ │ │ - ldr r3, [pc, #1360] @ 13e228 │ │ │ │ - ldr r1, [pc, #1360] @ 13e22c │ │ │ │ - ldr r0, [pc, #1360] @ 13e230 │ │ │ │ + bne 13d6f0 │ │ │ │ + ldr r3, [pc, #1360] @ 13e30c │ │ │ │ + ldr r1, [pc, #1360] @ 13e310 │ │ │ │ + ldr r0, [pc, #1360] @ 13e314 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1356] @ 13e234 │ │ │ │ + ldr r2, [pc, #1356] @ 13e318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1216] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1336] @ 13e238 │ │ │ │ + ldr r3, [pc, #1216] @ 13e2a0 │ │ │ │ + ldr r1, [pc, #1336] @ 13e31c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1332] @ 13e23c │ │ │ │ - ldr r2, [pc, #1332] @ 13e240 │ │ │ │ + ldr r0, [pc, #1332] @ 13e320 │ │ │ │ + ldr r2, [pc, #1332] @ 13e324 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1220] @ 13e1ec │ │ │ │ - ldr r1, [pc, #1304] @ 13e244 │ │ │ │ + ldr r3, [pc, #1220] @ 13e2d0 │ │ │ │ + ldr r1, [pc, #1304] @ 13e328 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1148] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1284] @ 13e248 │ │ │ │ + ldr r3, [pc, #1148] @ 13e2a0 │ │ │ │ + ldr r1, [pc, #1284] @ 13e32c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1280] @ 13e24c │ │ │ │ + ldr r0, [pc, #1280] @ 13e330 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #600 @ 0x258 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d65c │ │ │ │ + b 13d740 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d63c │ │ │ │ - ldr r3, [pc, #1084] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1228] @ 13e250 │ │ │ │ + b 13d720 │ │ │ │ + ldr r3, [pc, #1084] @ 13e2a0 │ │ │ │ + ldr r1, [pc, #1228] @ 13e334 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1224] @ 13e254 │ │ │ │ + ldr r0, [pc, #1224] @ 13e338 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #600 @ 0x258 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13d62c │ │ │ │ + bne 13d710 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 13d65c │ │ │ │ + b 13d740 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 13d564 │ │ │ │ - b 13da9c │ │ │ │ + beq 13d648 │ │ │ │ + b 13db80 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1048] @ 13e1ec │ │ │ │ - ldr r1, [pc, #1152] @ 13e258 │ │ │ │ + ldr r3, [pc, #1048] @ 13e2d0 │ │ │ │ + ldr r1, [pc, #1152] @ 13e33c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #976] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1132] @ 13e25c │ │ │ │ + ldr r3, [pc, #976] @ 13e2a0 │ │ │ │ + ldr r1, [pc, #1132] @ 13e340 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1128] @ 13e260 │ │ │ │ - ldr r2, [pc, #976] @ 13e1cc │ │ │ │ + ldr r0, [pc, #1128] @ 13e344 │ │ │ │ + ldr r2, [pc, #976] @ 13e2b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13d6f0 │ │ │ │ - ldr r3, [pc, #920] @ 13e1bc │ │ │ │ - ldr r2, [pc, #932] @ 13e1cc │ │ │ │ + b 13d7d4 │ │ │ │ + ldr r3, [pc, #920] @ 13e2a0 │ │ │ │ + ldr r2, [pc, #932] @ 13e2b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1064] @ 13e264 │ │ │ │ - ldr r2, [pc, #1064] @ 13e268 │ │ │ │ - ldr r1, [pc, #1064] @ 13e26c │ │ │ │ - ldr r0, [pc, #1064] @ 13e270 │ │ │ │ + ldr r3, [pc, #1064] @ 13e348 │ │ │ │ + ldr r2, [pc, #1064] @ 13e34c │ │ │ │ + ldr r1, [pc, #1064] @ 13e350 │ │ │ │ + ldr r0, [pc, #1064] @ 13e354 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - bne 13d868 │ │ │ │ - ldr r3, [pc, #1012] @ 13e274 │ │ │ │ - ldr r1, [pc, #1012] @ 13e278 │ │ │ │ - ldr r0, [pc, #1012] @ 13e27c │ │ │ │ + bne 13d94c │ │ │ │ + ldr r3, [pc, #1012] @ 13e358 │ │ │ │ + ldr r1, [pc, #1012] @ 13e35c │ │ │ │ + ldr r0, [pc, #1012] @ 13e360 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1008] @ 13e280 │ │ │ │ + ldr r2, [pc, #1008] @ 13e364 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - beq 13e058 │ │ │ │ + beq 13e13c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13dbec │ │ │ │ - ldr r3, [pc, #964] @ 13e284 │ │ │ │ - ldr r1, [pc, #964] @ 13e288 │ │ │ │ - ldr r0, [pc, #964] @ 13e28c │ │ │ │ + bne 13dcd0 │ │ │ │ + ldr r3, [pc, #964] @ 13e368 │ │ │ │ + ldr r1, [pc, #964] @ 13e36c │ │ │ │ + ldr r0, [pc, #964] @ 13e370 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #960] @ 13e290 │ │ │ │ + ldr r2, [pc, #960] @ 13e374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d898 │ │ │ │ + b 13d97c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d8b8 │ │ │ │ + b 13d99c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13dc1c │ │ │ │ + b 13dd00 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13dc48 │ │ │ │ - ldr r3, [pc, #680] @ 13e1bc │ │ │ │ - ldr r0, [pc, #892] @ 13e294 │ │ │ │ + b 13dd2c │ │ │ │ + ldr r3, [pc, #680] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #892] @ 13e378 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #880] @ 13e298 │ │ │ │ + ldr r1, [pc, #880] @ 13e37c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #876] @ 13e29c │ │ │ │ - ldr r2, [pc, #876] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #876] @ 13e380 │ │ │ │ + ldr r2, [pc, #876] @ 13e384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldreq r8, [r7, #8] │ │ │ │ - bne 13d888 │ │ │ │ - b 13d8b8 │ │ │ │ + bne 13d96c │ │ │ │ + b 13d99c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13dcd0 │ │ │ │ + beq 13ddb4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13d618 │ │ │ │ - b 13dda8 │ │ │ │ - ldr r3, [pc, #588] @ 13e1bc │ │ │ │ - ldr r0, [pc, #816] @ 13e2a4 │ │ │ │ + bne 13d6fc │ │ │ │ + b 13de8c │ │ │ │ + ldr r3, [pc, #588] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #816] @ 13e388 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #804] @ 13e2a8 │ │ │ │ + ldr r1, [pc, #804] @ 13e38c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #800] @ 13e2ac │ │ │ │ - ldr r2, [pc, #632] @ 13e208 │ │ │ │ + ldr r0, [pc, #800] @ 13e390 │ │ │ │ + ldr r2, [pc, #632] @ 13e2ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ - ldr r3, [pc, #536] @ 13e1bc │ │ │ │ - ldr r1, [pc, #776] @ 13e2b0 │ │ │ │ + b 13d8b0 │ │ │ │ + ldr r3, [pc, #536] @ 13e2a0 │ │ │ │ + ldr r1, [pc, #776] @ 13e394 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #772] @ 13e2b4 │ │ │ │ - ldr r2, [pc, #624] @ 13e224 │ │ │ │ + ldr r0, [pc, #772] @ 13e398 │ │ │ │ + ldr r2, [pc, #624] @ 13e308 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ - ldr r3, [pc, #496] @ 13e1bc │ │ │ │ - ldr r0, [pc, #744] @ 13e2b8 │ │ │ │ + b 13d8b0 │ │ │ │ + ldr r3, [pc, #496] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #744] @ 13e39c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #732] @ 13e2bc │ │ │ │ + ldr r1, [pc, #732] @ 13e3a0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #728] @ 13e2c0 │ │ │ │ - ldr r2, [pc, #568] @ 13e224 │ │ │ │ + ldr r0, [pc, #728] @ 13e3a4 │ │ │ │ + ldr r2, [pc, #568] @ 13e308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - bne 13d8f4 │ │ │ │ - ldr r3, [pc, #696] @ 13e2c4 │ │ │ │ - ldr r1, [pc, #696] @ 13e2c8 │ │ │ │ - ldr r0, [pc, #696] @ 13e2cc │ │ │ │ + bne 13d9d8 │ │ │ │ + ldr r3, [pc, #696] @ 13e3a8 │ │ │ │ + ldr r1, [pc, #696] @ 13e3ac │ │ │ │ + ldr r0, [pc, #696] @ 13e3b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #692] @ 13e2d0 │ │ │ │ + ldr r2, [pc, #692] @ 13e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e04c │ │ │ │ + beq 13e130 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13e0e4 │ │ │ │ + beq 13e1c8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13d668 │ │ │ │ + b 13d74c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13deb8 │ │ │ │ + beq 13df9c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13dbf8 │ │ │ │ - b 13dc1c │ │ │ │ - ldr r3, [pc, #324] @ 13e1bc │ │ │ │ - ldr r0, [pc, #600] @ 13e2d4 │ │ │ │ + bne 13dcdc │ │ │ │ + b 13dd00 │ │ │ │ + ldr r3, [pc, #324] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #600] @ 13e3b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #588] @ 13e2d8 │ │ │ │ + ldr r1, [pc, #588] @ 13e3bc │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #584] @ 13e2dc │ │ │ │ - ldr r2, [pc, #368] @ 13e208 │ │ │ │ + ldr r0, [pc, #584] @ 13e3c0 │ │ │ │ + ldr r2, [pc, #368] @ 13e2ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d920 │ │ │ │ + b 13da04 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d94c │ │ │ │ - ldr r3, [pc, #248] @ 13e1bc │ │ │ │ - ldr r1, [pc, #536] @ 13e2e0 │ │ │ │ + b 13da30 │ │ │ │ + ldr r3, [pc, #248] @ 13e2a0 │ │ │ │ + ldr r1, [pc, #536] @ 13e3c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #532] @ 13e2e4 │ │ │ │ - ldr r2, [pc, #308] @ 13e208 │ │ │ │ + ldr r0, [pc, #532] @ 13e3c8 │ │ │ │ + ldr r2, [pc, #308] @ 13e2ec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d8b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e04c │ │ │ │ - ldr r3, [pc, #496] @ 13e2e8 │ │ │ │ - ldr r1, [pc, #496] @ 13e2ec │ │ │ │ - ldr r0, [pc, #496] @ 13e2f0 │ │ │ │ + b 13e130 │ │ │ │ + ldr r3, [pc, #496] @ 13e3cc │ │ │ │ + ldr r1, [pc, #496] @ 13e3d0 │ │ │ │ + ldr r0, [pc, #496] @ 13e3d4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #492] @ 13e2f4 │ │ │ │ + ldr r2, [pc, #492] @ 13e3d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #476] @ 13e2f8 │ │ │ │ - ldr r1, [pc, #476] @ 13e2fc │ │ │ │ - ldr r0, [pc, #476] @ 13e300 │ │ │ │ + ldr r3, [pc, #476] @ 13e3dc │ │ │ │ + ldr r1, [pc, #476] @ 13e3e0 │ │ │ │ + ldr r0, [pc, #476] @ 13e3e4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #472] @ 13e304 │ │ │ │ + ldr r2, [pc, #472] @ 13e3e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 13e308 │ │ │ │ - ldr r1, [pc, #456] @ 13e30c │ │ │ │ - ldr r0, [pc, #456] @ 13e310 │ │ │ │ + ldr r3, [pc, #456] @ 13e3ec │ │ │ │ + ldr r1, [pc, #456] @ 13e3f0 │ │ │ │ + ldr r0, [pc, #456] @ 13e3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 13e314 │ │ │ │ + ldr r2, [pc, #452] @ 13e3f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 13e318 │ │ │ │ - ldr r1, [pc, #436] @ 13e31c │ │ │ │ - ldr r0, [pc, #436] @ 13e320 │ │ │ │ + ldr r3, [pc, #436] @ 13e3fc │ │ │ │ + ldr r1, [pc, #436] @ 13e400 │ │ │ │ + ldr r0, [pc, #436] @ 13e404 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 13e324 │ │ │ │ + ldr r2, [pc, #432] @ 13e408 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 13e328 │ │ │ │ - ldr r1, [pc, #416] @ 13e32c │ │ │ │ - ldr r0, [pc, #416] @ 13e330 │ │ │ │ + ldr r3, [pc, #416] @ 13e40c │ │ │ │ + ldr r1, [pc, #416] @ 13e410 │ │ │ │ + ldr r0, [pc, #416] @ 13e414 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 13e334 │ │ │ │ + ldr r2, [pc, #412] @ 13e418 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq r0, r0, fp, r2 │ │ │ │ + eorseq r2, r0, ip, lsr #21 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, ror #9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r0, ip, ip, lsr #15 │ │ │ │ - eoreq r4, ip, r4, ror #18 │ │ │ │ - eoreq r1, ip, r0, lsr r4 │ │ │ │ + @ instruction: 0x002c07b0 │ │ │ │ + eoreq r4, ip, r8, ror #18 │ │ │ │ + eoreq r1, ip, r4, lsr r4 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - eoreq r0, ip, r8, ror #19 │ │ │ │ - eoreq r4, ip, r0, lsr #18 │ │ │ │ - eoreq r1, ip, ip, ror #7 │ │ │ │ - eoreq r8, sp, r4, ror r6 │ │ │ │ - eoreq r3, sp, r0, lsl #14 │ │ │ │ - eoreq r4, ip, r8, ror #13 │ │ │ │ - @ instruction: 0x002c11b4 │ │ │ │ + eoreq r0, ip, ip, ror #19 │ │ │ │ + eoreq r4, ip, r4, lsr #18 │ │ │ │ + strdeq r1, [ip], -r0 @ │ │ │ │ + eoreq r8, sp, r8, ror r6 │ │ │ │ + eoreq r3, sp, r4, lsl #14 │ │ │ │ + eoreq r4, ip, ip, ror #13 │ │ │ │ + @ instruction: 0x002c11b8 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r2, ip, r8, ror #15 │ │ │ │ - eoreq r4, ip, r4, lsr r6 │ │ │ │ - eoreq r1, ip, r0, lsl #2 │ │ │ │ - strdeq r0, [ip], -ip @ │ │ │ │ - @ instruction: 0x002c45b4 │ │ │ │ - eoreq r1, ip, r0, lsl #1 │ │ │ │ + eoreq r2, ip, ip, ror #15 │ │ │ │ + eoreq r4, ip, r8, lsr r6 │ │ │ │ + eoreq r1, ip, r4, lsl #2 │ │ │ │ + eoreq r0, ip, r0, lsl #8 │ │ │ │ + @ instruction: 0x002c45b8 │ │ │ │ + eoreq r1, ip, r4, lsl #1 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - eoreq r0, ip, r8, asr #12 │ │ │ │ - eoreq r4, ip, r0, lsl #11 │ │ │ │ - eoreq r1, ip, ip, asr #32 │ │ │ │ - eoreq r2, ip, ip, lsl #1 │ │ │ │ - eoreq r4, ip, r4, lsl #9 │ │ │ │ - eoreq r0, ip, r0, asr pc │ │ │ │ + eoreq r0, ip, ip, asr #12 │ │ │ │ + eoreq r4, ip, r4, lsl #11 │ │ │ │ + eoreq r1, ip, r0, asr r0 │ │ │ │ + mlaeq ip, r0, r0, r2 │ │ │ │ + eoreq r4, ip, r8, lsl #9 │ │ │ │ + eoreq r0, ip, r4, asr pc │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ - eoreq r5, lr, ip, lsl #9 │ │ │ │ - mlaeq fp, r0, r5, r7 │ │ │ │ - eoreq r2, ip, r4, asr #12 │ │ │ │ - andeq sp, r2, sl, lsl #10 │ │ │ │ - eoreq r4, ip, r0, lsl r4 │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ + mlaeq lr, r0, r4, r5 │ │ │ │ + mlaeq fp, r4, r5, r7 │ │ │ │ + eoreq r2, ip, r8, asr #12 │ │ │ │ + andeq sp, r2, pc, lsl #10 │ │ │ │ + eoreq r4, ip, r4, lsl r4 │ │ │ │ + eoreq r0, ip, r0, ror #29 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - eoreq r4, ip, r0, lsl #8 │ │ │ │ - ldrdeq r4, [ip], -r0 @ │ │ │ │ - mlaeq ip, ip, lr, r0 │ │ │ │ - mlaeq ip, r0, r3, r4 │ │ │ │ - eoreq r0, ip, ip, asr lr │ │ │ │ - ldrdeq r2, [ip], -r8 @ │ │ │ │ - eoreq r4, ip, r0, lsr #6 │ │ │ │ - eoreq r0, ip, ip, ror #27 │ │ │ │ - strdeq r2, [ip], -r4 @ │ │ │ │ - eoreq r3, sp, r8, ror #5 │ │ │ │ - ldrdeq r4, [ip], -r0 @ │ │ │ │ - mlaeq ip, ip, sp, r0 │ │ │ │ - eoreq r5, lr, r4, ror #5 │ │ │ │ - eoreq r7, fp, r8, ror #7 │ │ │ │ - eoreq r1, ip, r0, lsl #1 │ │ │ │ - andeq sp, r2, r5, asr #8 │ │ │ │ - eoreq r5, lr, r4, lsr #5 │ │ │ │ - eoreq r7, fp, r8, lsr #7 │ │ │ │ - eoreq r4, ip, r8, lsr #5 │ │ │ │ - andeq sp, r2, r1, lsr r5 │ │ │ │ - @ instruction: 0x002c02b4 │ │ │ │ - eoreq r4, ip, ip, ror #3 │ │ │ │ - @ instruction: 0x002c0cb8 │ │ │ │ + eoreq r4, ip, r4, lsl #8 │ │ │ │ + ldrdeq r4, [ip], -r4 @ │ │ │ │ + eoreq r0, ip, r0, lsr #29 │ │ │ │ + mlaeq ip, r4, r3, r4 │ │ │ │ + eoreq r0, ip, r0, ror #28 │ │ │ │ + ldrdeq r2, [ip], -ip @ │ │ │ │ + eoreq r4, ip, r4, lsr #6 │ │ │ │ + strdeq r0, [ip], -r0 @ │ │ │ │ + strdeq r2, [ip], -r8 @ │ │ │ │ + eoreq r3, sp, ip, ror #5 │ │ │ │ + ldrdeq r4, [ip], -r4 @ │ │ │ │ + eoreq r0, ip, r0, lsr #27 │ │ │ │ + eoreq r5, lr, r8, ror #5 │ │ │ │ + eoreq r7, fp, ip, ror #7 │ │ │ │ + eoreq r1, ip, r4, lsl #1 │ │ │ │ + andeq sp, r2, sl, asr #8 │ │ │ │ + eoreq r5, lr, r8, lsr #5 │ │ │ │ + eoreq r7, fp, ip, lsr #7 │ │ │ │ + eoreq r4, ip, ip, lsr #5 │ │ │ │ + andeq sp, r2, r6, lsr r5 │ │ │ │ + @ instruction: 0x002c02b8 │ │ │ │ + strdeq r4, [ip], -r0 @ │ │ │ │ + @ instruction: 0x002c0cbc │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - ldrdeq pc, [fp], -r8 @ │ │ │ │ - mlaeq ip, r0, r1, r4 │ │ │ │ - eoreq r0, ip, ip, asr ip │ │ │ │ - eoreq r4, ip, r8, ror #2 │ │ │ │ - eoreq r0, ip, r4, lsr ip │ │ │ │ - strdeq r0, [ip], -ip @ │ │ │ │ - eoreq r4, ip, r4, lsr r1 │ │ │ │ - eoreq r0, ip, r0, lsl #24 │ │ │ │ - eoreq r5, lr, r8, asr r1 │ │ │ │ - eoreq r7, fp, ip, asr r2 │ │ │ │ - eoreq r3, ip, r0, asr #5 │ │ │ │ - andeq sp, r2, sp, ror r4 │ │ │ │ - mlaeq ip, r0, ip, r1 │ │ │ │ - eoreq r4, ip, r8, lsl #1 │ │ │ │ - eoreq r0, ip, r4, asr fp │ │ │ │ - eoreq r4, ip, r8, asr #32 │ │ │ │ - eoreq r0, ip, r4, lsl fp │ │ │ │ - eoreq r5, lr, ip, rrx │ │ │ │ - eoreq r7, fp, r0, ror r1 │ │ │ │ - eoreq r0, ip, r8, lsr #24 │ │ │ │ - andeq sp, r2, r1, asr r4 │ │ │ │ - eoreq r5, lr, r8, asr #32 │ │ │ │ - eoreq r7, fp, ip, asr #2 │ │ │ │ - eoreq r4, ip, r4, lsr r0 │ │ │ │ - strdeq sp, [r2], -r2 │ │ │ │ - eoreq r5, lr, r4, lsr #32 │ │ │ │ - eoreq r7, fp, r8, lsr #2 │ │ │ │ - eoreq r4, ip, ip, lsl r0 │ │ │ │ - andeq sp, r2, r7, lsl r5 │ │ │ │ - eoreq r5, lr, r0 │ │ │ │ - eoreq r7, fp, r4, lsl #2 │ │ │ │ - eoreq r3, ip, r8, asr pc │ │ │ │ - andeq sp, r2, r9, lsl #9 │ │ │ │ - ldrdeq r4, [lr], -ip @ │ │ │ │ - eoreq r7, fp, r0, ror #1 │ │ │ │ - eoreq r3, ip, ip, ror #31 │ │ │ │ - andeq sp, r2, lr, lsr r5 │ │ │ │ + ldrdeq pc, [fp], -ip @ │ │ │ │ + mlaeq ip, r4, r1, r4 │ │ │ │ + eoreq r0, ip, r0, ror #24 │ │ │ │ + eoreq r4, ip, ip, ror #2 │ │ │ │ + eoreq r0, ip, r8, lsr ip │ │ │ │ + eoreq r0, ip, r0, lsl #4 │ │ │ │ + eoreq r4, ip, r8, lsr r1 │ │ │ │ + eoreq r0, ip, r4, lsl #24 │ │ │ │ + eoreq r5, lr, ip, asr r1 │ │ │ │ + eoreq r7, fp, r0, ror #4 │ │ │ │ + eoreq r3, ip, r4, asr #5 │ │ │ │ + andeq sp, r2, r2, lsl #9 │ │ │ │ + mlaeq ip, r4, ip, r1 │ │ │ │ + eoreq r4, ip, ip, lsl #1 │ │ │ │ + eoreq r0, ip, r8, asr fp │ │ │ │ + eoreq r4, ip, ip, asr #32 │ │ │ │ + eoreq r0, ip, r8, lsl fp │ │ │ │ + eoreq r5, lr, r0, ror r0 │ │ │ │ + eoreq r7, fp, r4, ror r1 │ │ │ │ + eoreq r0, ip, ip, lsr #24 │ │ │ │ + andeq sp, r2, r6, asr r4 │ │ │ │ + eoreq r5, lr, ip, asr #32 │ │ │ │ + eoreq r7, fp, r0, asr r1 │ │ │ │ + eoreq r4, ip, r8, lsr r0 │ │ │ │ + strdeq sp, [r2], -r7 │ │ │ │ + eoreq r5, lr, r8, lsr #32 │ │ │ │ + eoreq r7, fp, ip, lsr #2 │ │ │ │ + eoreq r4, ip, r0, lsr #32 │ │ │ │ + andeq sp, r2, ip, lsl r5 │ │ │ │ + eoreq r5, lr, r4 │ │ │ │ + eoreq r7, fp, r8, lsl #2 │ │ │ │ + eoreq r3, ip, ip, asr pc │ │ │ │ + andeq sp, r2, lr, lsl #9 │ │ │ │ + eoreq r4, lr, r0, ror #31 │ │ │ │ + eoreq r7, fp, r4, ror #1 │ │ │ │ + strdeq r3, [ip], -r0 @ │ │ │ │ + andeq sp, r2, r3, asr #10 │ │ │ │ │ │ │ │ -0013e338 : │ │ │ │ +0013e41c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 13e470 │ │ │ │ + ldr ip, [pc, #288] @ 13e554 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 13e474 │ │ │ │ + ldr lr, [pc, #276] @ 13e558 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3120 @ 0xc30 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 13e478 │ │ │ │ + ldr ip, [pc, #256] @ 13e55c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 13e47c │ │ │ │ + ldr r4, [pc, #248] @ 13e560 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13e464 │ │ │ │ - ldr r3, [pc, #220] @ 13e480 │ │ │ │ + beq 13e548 │ │ │ │ + ldr r3, [pc, #220] @ 13e564 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13e3cc │ │ │ │ - ldr r2, [pc, #196] @ 13e484 │ │ │ │ + beq 13e4b0 │ │ │ │ + ldr r2, [pc, #196] @ 13e568 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13e434 │ │ │ │ + bne 13e518 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13d450 │ │ │ │ + bl 13d534 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13e464 │ │ │ │ + beq 13e548 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13e428 │ │ │ │ - ldr r3, [pc, #156] @ 13e488 │ │ │ │ + bne 13e50c │ │ │ │ + ldr r3, [pc, #156] @ 13e56c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 13e48c │ │ │ │ - ldr r3, [pc, #112] @ 13e478 │ │ │ │ + ldr r2, [pc, #136] @ 13e570 │ │ │ │ + ldr r3, [pc, #112] @ 13e55c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13e46c │ │ │ │ + bne 13e550 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 13e490 │ │ │ │ + ldr r3, [pc, #96] @ 13e574 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 13e3ec │ │ │ │ - ldr r0, [pc, #88] @ 13e494 │ │ │ │ + b 13e4d0 │ │ │ │ + ldr r0, [pc, #88] @ 13e578 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 13e498 │ │ │ │ - ldr r1, [pc, #80] @ 13e49c │ │ │ │ - ldr r0, [pc, #80] @ 13e4a0 │ │ │ │ + ldr r3, [pc, #80] @ 13e57c │ │ │ │ + ldr r1, [pc, #80] @ 13e580 │ │ │ │ + ldr r0, [pc, #80] @ 13e584 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #76] @ 13e4a4 │ │ │ │ + ldr r2, [pc, #76] @ 13e588 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13e3fc │ │ │ │ + b 13e4e0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x003167b8 │ │ │ │ - eorseq r1, r0, r4, lsl #25 │ │ │ │ + @ instruction: 0x003166d4 │ │ │ │ + eorseq r1, r0, r0, lsr #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r0, r8, ror #24 │ │ │ │ + eorseq r1, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x00301bf4 │ │ │ │ + eorseq r1, r0, r0, lsl fp │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq pc, fp, r4, lsl fp @ │ │ │ │ + eoreq pc, fp, r8, lsl fp @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r3, ip, r4, asr #25 │ │ │ │ - mlaeq ip, r0, r7, r0 │ │ │ │ + eoreq r3, ip, r8, asr #25 │ │ │ │ + mlaeq ip, r4, r7, r0 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ │ │ │ │ -0013e4a8 : │ │ │ │ +0013e58c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r7, [pc, #1908] @ 13ec34 │ │ │ │ - ldr r3, [pc, #1908] @ 13ec38 │ │ │ │ + ldr r7, [pc, #1908] @ 13ed18 │ │ │ │ + ldr r3, [pc, #1908] @ 13ed1c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13e568 │ │ │ │ + beq 13e64c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e7e0 │ │ │ │ - ldr r1, [pc, #1864] @ 13ec3c │ │ │ │ + beq 13e8c4 │ │ │ │ + ldr r1, [pc, #1864] @ 13ed20 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13e7a4 │ │ │ │ + bne 13e888 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13e8b0 │ │ │ │ + bne 13e994 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e52c │ │ │ │ + beq 13e610 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13e798 │ │ │ │ - ldr r3, [pc, #1804] @ 13ec40 │ │ │ │ + beq 13e87c │ │ │ │ + ldr r3, [pc, #1804] @ 13ed24 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13e868 │ │ │ │ + beq 13e94c │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13e820 │ │ │ │ + beq 13e904 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13e598 │ │ │ │ + bne 13e67c │ │ │ │ cmp r1, r5 │ │ │ │ - beq 13e5b4 │ │ │ │ + beq 13e698 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13e8c4 │ │ │ │ + beq 13e9a8 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13e514 │ │ │ │ + beq 13e5f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13e514 │ │ │ │ + b 13e5f8 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13e55c │ │ │ │ + beq 13e640 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13cbd4 │ │ │ │ + bl 13ccb8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 13e99c │ │ │ │ - ldr r3, [pc, #1656] @ 13ec44 │ │ │ │ + beq 13ea80 │ │ │ │ + ldr r3, [pc, #1656] @ 13ed28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 13e8ec │ │ │ │ + beq 13e9d0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r6] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13e608 │ │ │ │ - ldr r1, [pc, #1600] @ 13ec3c │ │ │ │ + beq 13e6ec │ │ │ │ + ldr r1, [pc, #1600] @ 13ed20 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 13e920 │ │ │ │ + bne 13ea04 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13ea04 │ │ │ │ + bne 13eae8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e62c │ │ │ │ + beq 13e710 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13e914 │ │ │ │ + beq 13e9f8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13ea14 │ │ │ │ + beq 13eaf8 │ │ │ │ ldr r1, [r3, #360] @ 0x168 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13ea64 │ │ │ │ + beq 13eb48 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13e8d0 │ │ │ │ + bne 13e9b4 │ │ │ │ cmp r5, r1 │ │ │ │ - bne 13e8ec │ │ │ │ + bne 13e9d0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13eab4 │ │ │ │ - ldr r2, [pc, #1488] @ 13ec3c │ │ │ │ + beq 13eb98 │ │ │ │ + ldr r2, [pc, #1488] @ 13ed20 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13e9d0 │ │ │ │ + bne 13eab4 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13ebec │ │ │ │ + beq 13ecd0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e6b0 │ │ │ │ + beq 13e794 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13ebd4 │ │ │ │ + beq 13ecb8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt sl, #0 │ │ │ │ movgt r3, sl │ │ │ │ - ble 13e770 │ │ │ │ + ble 13e854 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r8, [r2, r3, lsl #2] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13ec10 │ │ │ │ + beq 13ecf4 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #1364] @ 13ec3c │ │ │ │ + ldr r2, [pc, #1364] @ 13ed20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r8, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13e710 │ │ │ │ + beq 13e7f4 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13eb44 │ │ │ │ + bne 13ec28 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands fp, r4, #1 │ │ │ │ - bne 13eae4 │ │ │ │ + bne 13ebc8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e734 │ │ │ │ + beq 13e818 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13e9c4 │ │ │ │ + beq 13eaa8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13eaf4 │ │ │ │ + beq 13ebd8 │ │ │ │ ldr r1, [r3, #236] @ 0xec │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13eb84 │ │ │ │ + beq 13ec68 │ │ │ │ cmp fp, #0 │ │ │ │ - bne 13e95c │ │ │ │ + bne 13ea40 │ │ │ │ cmp r4, r1 │ │ │ │ - beq 13e978 │ │ │ │ + beq 13ea5c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r3, lsl #1 │ │ │ │ mov r3, sl │ │ │ │ - blt 13e6c8 │ │ │ │ + blt 13e7ac │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e55c │ │ │ │ + beq 13e640 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 13e55c │ │ │ │ + bne 13e640 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e55c │ │ │ │ + b 13e640 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e52c │ │ │ │ - ldr r3, [pc, #1180] @ 13ec48 │ │ │ │ - ldr r0, [pc, #1180] @ 13ec4c │ │ │ │ + b 13e610 │ │ │ │ + ldr r3, [pc, #1180] @ 13ed2c │ │ │ │ + ldr r0, [pc, #1180] @ 13ed30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1168] @ 13ec50 │ │ │ │ + ldr r1, [pc, #1168] @ 13ed34 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1164] @ 13ec54 │ │ │ │ + ldr r0, [pc, #1164] @ 13ed38 │ │ │ │ mov r2, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #1108] @ 13ec3c │ │ │ │ + ldr r3, [pc, #1108] @ 13ed20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13e7a4 │ │ │ │ + bne 13e888 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13e8b0 │ │ │ │ - ldr r3, [pc, #1080] @ 13ec40 │ │ │ │ + bne 13e994 │ │ │ │ + ldr r3, [pc, #1080] @ 13ed24 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13e868 │ │ │ │ + beq 13e94c │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13e554 │ │ │ │ - ldr r3, [pc, #1056] @ 13ec48 │ │ │ │ + bne 13e638 │ │ │ │ + ldr r3, [pc, #1056] @ 13ed2c │ │ │ │ mov r1, #608 @ 0x260 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1060] @ 13ec58 │ │ │ │ + ldr r3, [pc, #1060] @ 13ed3c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1048] @ 13ec5c │ │ │ │ - ldr r1, [pc, #1048] @ 13ec60 │ │ │ │ - ldr r0, [pc, #1048] @ 13ec64 │ │ │ │ + ldr r2, [pc, #1048] @ 13ed40 │ │ │ │ + ldr r1, [pc, #1048] @ 13ed44 │ │ │ │ + ldr r0, [pc, #1048] @ 13ed48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e8b8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1008] @ 13ec68 │ │ │ │ - ldr r1, [pc, #1008] @ 13ec6c │ │ │ │ + ldr r3, [pc, #1008] @ 13ed4c │ │ │ │ + ldr r1, [pc, #1008] @ 13ed50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #952] @ 13ec48 │ │ │ │ - ldr r1, [pc, #988] @ 13ec70 │ │ │ │ + ldr r3, [pc, #952] @ 13ed2c │ │ │ │ + ldr r1, [pc, #988] @ 13ed54 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #984] @ 13ec74 │ │ │ │ + ldr r0, [pc, #984] @ 13ed58 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #608 @ 0x260 │ │ │ │ bl b6f00 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e8b8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13e514 │ │ │ │ + b 13e5f8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13e800 │ │ │ │ - b 13e588 │ │ │ │ + beq 13e8e4 │ │ │ │ + b 13e66c │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13e654 │ │ │ │ + bne 13e738 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e55c │ │ │ │ + beq 13e640 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13e55c │ │ │ │ + bne 13e640 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e55c │ │ │ │ + b 13e640 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e62c │ │ │ │ - ldr r3, [pc, #800] @ 13ec48 │ │ │ │ - ldr r0, [pc, #844] @ 13ec78 │ │ │ │ + b 13e710 │ │ │ │ + ldr r3, [pc, #800] @ 13ed2c │ │ │ │ + ldr r0, [pc, #844] @ 13ed5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #832] @ 13ec7c │ │ │ │ + ldr r1, [pc, #832] @ 13ed60 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #828] @ 13ec80 │ │ │ │ - ldr r2, [pc, #828] @ 13ec84 │ │ │ │ + ldr r0, [pc, #828] @ 13ed64 │ │ │ │ + ldr r2, [pc, #828] @ 13ed68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e8b8 │ │ │ │ mov r0, r4 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13e75c │ │ │ │ + beq 13e840 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e994 │ │ │ │ + beq 13ea78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13ebe0 │ │ │ │ + beq 13ecc4 │ │ │ │ mov r0, #1 │ │ │ │ - b 13e560 │ │ │ │ - ldr r3, [pc, #676] @ 13ec48 │ │ │ │ - ldr r1, [pc, #736] @ 13ec88 │ │ │ │ + b 13e644 │ │ │ │ + ldr r3, [pc, #676] @ 13ed2c │ │ │ │ + ldr r1, [pc, #736] @ 13ed6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #732] @ 13ec8c │ │ │ │ - ldr r2, [pc, #732] @ 13ec90 │ │ │ │ + ldr r0, [pc, #732] @ 13ed70 │ │ │ │ + ldr r2, [pc, #732] @ 13ed74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e8b8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e734 │ │ │ │ - ldr r3, [pc, #624] @ 13ec48 │ │ │ │ - ldr r0, [pc, #696] @ 13ec94 │ │ │ │ + b 13e818 │ │ │ │ + ldr r3, [pc, #624] @ 13ed2c │ │ │ │ + ldr r0, [pc, #696] @ 13ed78 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #684] @ 13ec98 │ │ │ │ + ldr r1, [pc, #684] @ 13ed7c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #680] @ 13ec9c │ │ │ │ - ldr r2, [pc, #680] @ 13eca0 │ │ │ │ + ldr r0, [pc, #680] @ 13ed80 │ │ │ │ + ldr r2, [pc, #680] @ 13ed84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e8b8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13e614 │ │ │ │ + b 13e6f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #572] @ 13ec68 │ │ │ │ - ldr r1, [pc, #628] @ 13eca4 │ │ │ │ + ldr r3, [pc, #572] @ 13ed4c │ │ │ │ + ldr r1, [pc, #628] @ 13ed88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #516] @ 13ec48 │ │ │ │ - ldr r1, [pc, #608] @ 13eca8 │ │ │ │ + ldr r3, [pc, #516] @ 13ed2c │ │ │ │ + ldr r1, [pc, #608] @ 13ed8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #604] @ 13ecac │ │ │ │ - ldr r2, [pc, #560] @ 13ec84 │ │ │ │ + ldr r0, [pc, #604] @ 13ed90 │ │ │ │ + ldr r2, [pc, #560] @ 13ed68 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13e7d4 │ │ │ │ - ldr r3, [pc, #476] @ 13ec48 │ │ │ │ - ldr r2, [pc, #532] @ 13ec84 │ │ │ │ + b 13e8b8 │ │ │ │ + ldr r3, [pc, #476] @ 13ed2c │ │ │ │ + ldr r2, [pc, #532] @ 13ed68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #556] @ 13ecb0 │ │ │ │ - ldr r2, [pc, #556] @ 13ecb4 │ │ │ │ - ldr r1, [pc, #556] @ 13ecb8 │ │ │ │ - ldr r0, [pc, #556] @ 13ecbc │ │ │ │ + ldr r3, [pc, #556] @ 13ed94 │ │ │ │ + ldr r2, [pc, #556] @ 13ed98 │ │ │ │ + ldr r1, [pc, #556] @ 13ed9c │ │ │ │ + ldr r0, [pc, #556] @ 13eda0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e8b8 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 13e684 │ │ │ │ - ldr r3, [pc, #504] @ 13ecc0 │ │ │ │ - ldr r1, [pc, #504] @ 13ecc4 │ │ │ │ - ldr r0, [pc, #504] @ 13ecc8 │ │ │ │ + bne 13e768 │ │ │ │ + ldr r3, [pc, #504] @ 13eda4 │ │ │ │ + ldr r1, [pc, #504] @ 13eda8 │ │ │ │ + ldr r0, [pc, #504] @ 13edac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #500] @ 13eccc │ │ │ │ + ldr r2, [pc, #500] @ 13edb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #620 @ 0x26c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ - b 13e71c │ │ │ │ + b 13e800 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #348] @ 13ec68 │ │ │ │ - ldr r1, [pc, #448] @ 13ecd0 │ │ │ │ + ldr r3, [pc, #348] @ 13ed4c │ │ │ │ + ldr r1, [pc, #448] @ 13edb4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #292] @ 13ec48 │ │ │ │ - ldr r1, [pc, #428] @ 13ecd4 │ │ │ │ + ldr r3, [pc, #292] @ 13ed2c │ │ │ │ + ldr r1, [pc, #428] @ 13edb8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #424] @ 13ecd8 │ │ │ │ - ldr r2, [pc, #364] @ 13eca0 │ │ │ │ + ldr r0, [pc, #424] @ 13edbc │ │ │ │ + ldr r2, [pc, #364] @ 13ed84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13e7d4 │ │ │ │ - ldr r3, [pc, #252] @ 13ec48 │ │ │ │ - ldr r0, [pc, #396] @ 13ecdc │ │ │ │ + b 13e8b8 │ │ │ │ + ldr r3, [pc, #252] @ 13ed2c │ │ │ │ + ldr r0, [pc, #396] @ 13edc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - ldr r1, [pc, #384] @ 13ece0 │ │ │ │ + ldr r1, [pc, #384] @ 13edc4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #376] @ 13ece4 │ │ │ │ - ldr r2, [pc, #304] @ 13eca0 │ │ │ │ + ldr r0, [pc, #376] @ 13edc8 │ │ │ │ + ldr r2, [pc, #304] @ 13ed84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13e7d4 │ │ │ │ - ldr r3, [pc, #188] @ 13ec48 │ │ │ │ - ldr r2, [pc, #272] @ 13eca0 │ │ │ │ + b 13e8b8 │ │ │ │ + ldr r3, [pc, #188] @ 13ed2c │ │ │ │ + ldr r2, [pc, #272] @ 13ed84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #324] @ 13ece8 │ │ │ │ - ldr r2, [pc, #324] @ 13ecec │ │ │ │ - ldr r1, [pc, #324] @ 13ecf0 │ │ │ │ - ldr r0, [pc, #324] @ 13ecf4 │ │ │ │ + ldr r3, [pc, #324] @ 13edcc │ │ │ │ + ldr r2, [pc, #324] @ 13edd0 │ │ │ │ + ldr r1, [pc, #324] @ 13edd4 │ │ │ │ + ldr r0, [pc, #324] @ 13edd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e8b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e6b0 │ │ │ │ + b 13e794 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e994 │ │ │ │ - ldr r3, [pc, #260] @ 13ecf8 │ │ │ │ - ldr r1, [pc, #260] @ 13ecfc │ │ │ │ - ldr r0, [pc, #260] @ 13ed00 │ │ │ │ + b 13ea78 │ │ │ │ + ldr r3, [pc, #260] @ 13eddc │ │ │ │ + ldr r1, [pc, #260] @ 13ede0 │ │ │ │ + ldr r0, [pc, #260] @ 13ede4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #256] @ 13ed04 │ │ │ │ + ldr r2, [pc, #256] @ 13ede8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #620 @ 0x26c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #240] @ 13ed08 │ │ │ │ - ldr r1, [pc, #240] @ 13ed0c │ │ │ │ - ldr r0, [pc, #240] @ 13ed10 │ │ │ │ + ldr r3, [pc, #240] @ 13edec │ │ │ │ + ldr r1, [pc, #240] @ 13edf0 │ │ │ │ + ldr r0, [pc, #240] @ 13edf4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #236] @ 13ed14 │ │ │ │ + ldr r2, [pc, #236] @ 13edf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #620 @ 0x26c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r1, r0, r8, lsr fp │ │ │ │ + eorseq r1, r0, r4, asr sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq pc, fp, ip, lsl sl @ │ │ │ │ - eoreq r3, ip, r8, asr #19 │ │ │ │ - eoreq r0, ip, r0, lsr #8 │ │ │ │ - eoreq r7, sp, r8, asr r8 │ │ │ │ - eoreq r2, sp, r4, ror #17 │ │ │ │ - eoreq r3, ip, r0, asr #18 │ │ │ │ - mlaeq ip, r8, r3, r0 │ │ │ │ + eoreq pc, fp, r0, lsr #20 │ │ │ │ + eoreq r3, ip, ip, asr #19 │ │ │ │ + eoreq r0, ip, r4, lsr #8 │ │ │ │ + eoreq r7, sp, ip, asr r8 │ │ │ │ + eoreq r2, sp, r8, ror #17 │ │ │ │ + eoreq r3, ip, r4, asr #18 │ │ │ │ + mlaeq ip, ip, r3, r0 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r1, ip, r4, lsr sl │ │ │ │ - strdeq r3, [ip], -r4 @ │ │ │ │ - eoreq r0, ip, ip, asr #6 │ │ │ │ - eoreq pc, fp, r0, lsr #12 │ │ │ │ - eoreq r3, ip, ip, asr #16 │ │ │ │ - eoreq r0, ip, r4, lsr #5 │ │ │ │ + eoreq r1, ip, r8, lsr sl │ │ │ │ + strdeq r3, [ip], -r8 @ │ │ │ │ + eoreq r0, ip, r0, asr r3 │ │ │ │ + eoreq pc, fp, r4, lsr #12 │ │ │ │ + eoreq r3, ip, r0, asr r8 │ │ │ │ + eoreq r0, ip, r8, lsr #5 │ │ │ │ andeq r0, r0, r3, ror #4 │ │ │ │ - ldrdeq r3, [ip], -ip @ │ │ │ │ - eoreq r0, ip, r4, lsr r2 │ │ │ │ + eoreq r3, ip, r0, ror #15 │ │ │ │ + eoreq r0, ip, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ - eoreq pc, fp, r0, ror r5 @ │ │ │ │ - mlaeq ip, ip, r7, r3 │ │ │ │ - strdeq r0, [ip], -r4 @ │ │ │ │ + eoreq pc, fp, r4, ror r5 @ │ │ │ │ + eoreq r3, ip, r0, lsr #15 │ │ │ │ + strdeq r0, [ip], -r8 @ │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ - eoreq r1, ip, r0, lsl #17 │ │ │ │ - eoreq r3, ip, ip, lsr r7 │ │ │ │ - mlaeq ip, r4, r1, r0 │ │ │ │ - eoreq r1, ip, ip, lsr #17 │ │ │ │ - eoreq r2, sp, r0, lsr #13 │ │ │ │ - strdeq r3, [ip], -ip @ │ │ │ │ - eoreq r0, ip, r4, asr r1 │ │ │ │ - mlaeq lr, ip, r6, r4 │ │ │ │ - eoreq r6, fp, r0, lsr #15 │ │ │ │ - eoreq r0, ip, ip, asr #4 │ │ │ │ - andeq sp, r2, r7, asr #13 │ │ │ │ - eoreq r1, ip, r0, lsr #15 │ │ │ │ - eoreq r3, ip, ip, asr r6 │ │ │ │ - strheq r0, [ip], -r4 @ │ │ │ │ - @ instruction: 0x002c11bc │ │ │ │ - eoreq r3, ip, r4, lsr #12 │ │ │ │ - eoreq r0, ip, ip, ror r0 │ │ │ │ - eoreq r3, ip, r0, lsl #12 │ │ │ │ - eoreq r2, sp, r0, lsl #11 │ │ │ │ - ldrdeq r3, [ip], -ip @ │ │ │ │ - eoreq r0, ip, r4, lsr r0 │ │ │ │ - eoreq r4, lr, r0, ror r5 │ │ │ │ - eoreq r6, fp, r4, ror r6 │ │ │ │ - eoreq r2, ip, r4, lsl r6 │ │ │ │ - ldrdeq sp, [r2], -r3 │ │ │ │ - eoreq r4, lr, ip, asr #10 │ │ │ │ - eoreq r6, fp, r0, asr r6 │ │ │ │ - eoreq r2, ip, r0, asr #13 │ │ │ │ - andeq sp, r2, r4, ror #13 │ │ │ │ + eoreq r1, ip, r4, lsl #17 │ │ │ │ + eoreq r3, ip, r0, asr #14 │ │ │ │ + mlaeq ip, r8, r1, r0 │ │ │ │ + @ instruction: 0x002c18b0 │ │ │ │ + eoreq r2, sp, r4, lsr #13 │ │ │ │ + eoreq r3, ip, r0, lsl #14 │ │ │ │ + eoreq r0, ip, r8, asr r1 │ │ │ │ + eoreq r4, lr, r0, lsr #13 │ │ │ │ + eoreq r6, fp, r4, lsr #15 │ │ │ │ + eoreq r0, ip, r0, asr r2 │ │ │ │ + andeq sp, r2, ip, asr #13 │ │ │ │ + eoreq r1, ip, r4, lsr #15 │ │ │ │ + eoreq r3, ip, r0, ror #12 │ │ │ │ + strheq r0, [ip], -r8 @ │ │ │ │ + eoreq r1, ip, r0, asr #3 │ │ │ │ + eoreq r3, ip, r8, lsr #12 │ │ │ │ + eoreq r0, ip, r0, lsl #1 │ │ │ │ + eoreq r3, ip, r4, lsl #12 │ │ │ │ + eoreq r2, sp, r4, lsl #11 │ │ │ │ + eoreq r3, ip, r0, ror #11 │ │ │ │ + eoreq r0, ip, r8, lsr r0 │ │ │ │ + eoreq r4, lr, r4, ror r5 │ │ │ │ + eoreq r6, fp, r8, ror r6 │ │ │ │ + eoreq r2, ip, r8, lsl r6 │ │ │ │ + ldrdeq sp, [r2], -r8 │ │ │ │ + eoreq r4, lr, r0, asr r5 │ │ │ │ + eoreq r6, fp, r4, asr r6 │ │ │ │ + eoreq r2, ip, r4, asr #13 │ │ │ │ + andeq sp, r2, r9, ror #13 │ │ │ │ │ │ │ │ -0013ed18 : │ │ │ │ +0013edfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 13ee50 │ │ │ │ + ldr ip, [pc, #288] @ 13ef34 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 13ee54 │ │ │ │ + ldr lr, [pc, #276] @ 13ef38 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3168 @ 0xc60 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 13ee58 │ │ │ │ + ldr ip, [pc, #256] @ 13ef3c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 13ee5c │ │ │ │ + ldr r4, [pc, #248] @ 13ef40 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13ee44 │ │ │ │ - ldr r3, [pc, #220] @ 13ee60 │ │ │ │ + beq 13ef28 │ │ │ │ + ldr r3, [pc, #220] @ 13ef44 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13edac │ │ │ │ - ldr r2, [pc, #196] @ 13ee64 │ │ │ │ + beq 13ee90 │ │ │ │ + ldr r2, [pc, #196] @ 13ef48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13ee14 │ │ │ │ + bne 13eef8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13e4a8 │ │ │ │ + bl 13e58c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13ee44 │ │ │ │ + beq 13ef28 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13ee08 │ │ │ │ - ldr r3, [pc, #156] @ 13ee68 │ │ │ │ + bne 13eeec │ │ │ │ + ldr r3, [pc, #156] @ 13ef4c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 13ee6c │ │ │ │ - ldr r3, [pc, #112] @ 13ee58 │ │ │ │ + ldr r2, [pc, #136] @ 13ef50 │ │ │ │ + ldr r3, [pc, #112] @ 13ef3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13ee4c │ │ │ │ + bne 13ef30 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 13ee70 │ │ │ │ + ldr r3, [pc, #96] @ 13ef54 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 13edcc │ │ │ │ - ldr r0, [pc, #88] @ 13ee74 │ │ │ │ + b 13eeb0 │ │ │ │ + ldr r0, [pc, #88] @ 13ef58 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 13ee78 │ │ │ │ - ldr r1, [pc, #80] @ 13ee7c │ │ │ │ - ldr r0, [pc, #80] @ 13ee80 │ │ │ │ + ldr r3, [pc, #80] @ 13ef5c │ │ │ │ + ldr r1, [pc, #80] @ 13ef60 │ │ │ │ + ldr r0, [pc, #80] @ 13ef64 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #76] @ 13ee84 │ │ │ │ + ldr r2, [pc, #76] @ 13ef68 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13eddc │ │ │ │ + b 13eec0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00315dd8 │ │ │ │ - eorseq r1, r0, r4, lsr #5 │ │ │ │ + @ instruction: 0x00315cf4 │ │ │ │ + eorseq r1, r0, r0, asr #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r0, r8, lsl #5 │ │ │ │ + eorseq r1, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r1, r0, r4, lsl r2 │ │ │ │ + eorseq r1, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq pc, fp, r4, lsr r1 @ │ │ │ │ + eoreq pc, fp, r8, lsr r1 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r3, ip, r8, asr r3 │ │ │ │ - @ instruction: 0x002bfdb0 │ │ │ │ + eoreq r3, ip, ip, asr r3 │ │ │ │ + @ instruction: 0x002bfdb4 │ │ │ │ andeq r0, r0, lr, asr r2 │ │ │ │ │ │ │ │ -0013ee88 : │ │ │ │ +0013ef6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r7, [pc, #1908] @ 13f614 │ │ │ │ - ldr r3, [pc, #1908] @ 13f618 │ │ │ │ + ldr r7, [pc, #1908] @ 13f6f8 │ │ │ │ + ldr r3, [pc, #1908] @ 13f6fc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13ef48 │ │ │ │ + beq 13f02c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f1c0 │ │ │ │ - ldr r1, [pc, #1864] @ 13f61c │ │ │ │ + beq 13f2a4 │ │ │ │ + ldr r1, [pc, #1864] @ 13f700 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13f184 │ │ │ │ + bne 13f268 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13f290 │ │ │ │ + bne 13f374 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ef0c │ │ │ │ + beq 13eff0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13f178 │ │ │ │ - ldr r3, [pc, #1804] @ 13f620 │ │ │ │ + beq 13f25c │ │ │ │ + ldr r3, [pc, #1804] @ 13f704 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13f248 │ │ │ │ + beq 13f32c │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13f200 │ │ │ │ + beq 13f2e4 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13ef78 │ │ │ │ + bne 13f05c │ │ │ │ cmp r1, r5 │ │ │ │ - beq 13ef94 │ │ │ │ + beq 13f078 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13f2a4 │ │ │ │ + beq 13f388 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13eef4 │ │ │ │ + beq 13efd8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13eef4 │ │ │ │ + b 13efd8 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13ef3c │ │ │ │ + beq 13f020 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13cbd4 │ │ │ │ + bl 13ccb8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 13f37c │ │ │ │ - ldr r3, [pc, #1656] @ 13f624 │ │ │ │ + beq 13f460 │ │ │ │ + ldr r3, [pc, #1656] @ 13f708 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 13f2cc │ │ │ │ + beq 13f3b0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r6] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13efe8 │ │ │ │ - ldr r1, [pc, #1600] @ 13f61c │ │ │ │ + beq 13f0cc │ │ │ │ + ldr r1, [pc, #1600] @ 13f700 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 13f300 │ │ │ │ + bne 13f3e4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13f3e4 │ │ │ │ + bne 13f4c8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f00c │ │ │ │ + beq 13f0f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13f2f4 │ │ │ │ + beq 13f3d8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13f3f4 │ │ │ │ + beq 13f4d8 │ │ │ │ ldr r1, [r3, #360] @ 0x168 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13f444 │ │ │ │ + beq 13f528 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13f2b0 │ │ │ │ + bne 13f394 │ │ │ │ cmp r5, r1 │ │ │ │ - bne 13f2cc │ │ │ │ + bne 13f3b0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13f494 │ │ │ │ - ldr r2, [pc, #1488] @ 13f61c │ │ │ │ + beq 13f578 │ │ │ │ + ldr r2, [pc, #1488] @ 13f700 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13f3b0 │ │ │ │ + bne 13f494 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13f5cc │ │ │ │ + beq 13f6b0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f090 │ │ │ │ + beq 13f174 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13f5b4 │ │ │ │ + beq 13f698 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt sl, #0 │ │ │ │ movgt r3, sl │ │ │ │ - ble 13f150 │ │ │ │ + ble 13f234 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r8, [r2, r3, lsl #2] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13f5f0 │ │ │ │ + beq 13f6d4 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #1364] @ 13f61c │ │ │ │ + ldr r2, [pc, #1364] @ 13f700 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r8, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13f0f0 │ │ │ │ + beq 13f1d4 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13f524 │ │ │ │ + bne 13f608 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands fp, r4, #1 │ │ │ │ - bne 13f4c4 │ │ │ │ + bne 13f5a8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f114 │ │ │ │ + beq 13f1f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13f3a4 │ │ │ │ + beq 13f488 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13f4d4 │ │ │ │ + beq 13f5b8 │ │ │ │ ldr r1, [r3, #324] @ 0x144 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13f564 │ │ │ │ + beq 13f648 │ │ │ │ cmp fp, #0 │ │ │ │ - bne 13f33c │ │ │ │ + bne 13f420 │ │ │ │ cmp r4, r1 │ │ │ │ - beq 13f358 │ │ │ │ + beq 13f43c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r3, lsl #1 │ │ │ │ mov r3, sl │ │ │ │ - blt 13f0a8 │ │ │ │ + blt 13f18c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ef3c │ │ │ │ + beq 13f020 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 13ef3c │ │ │ │ + bne 13f020 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13ef3c │ │ │ │ + b 13f020 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13ef0c │ │ │ │ - ldr r3, [pc, #1180] @ 13f628 │ │ │ │ - ldr r0, [pc, #1180] @ 13f62c │ │ │ │ + b 13eff0 │ │ │ │ + ldr r3, [pc, #1180] @ 13f70c │ │ │ │ + ldr r0, [pc, #1180] @ 13f710 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1168] @ 13f630 │ │ │ │ + ldr r1, [pc, #1168] @ 13f714 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1164] @ 13f634 │ │ │ │ - ldr r2, [pc, #1164] @ 13f638 │ │ │ │ + ldr r0, [pc, #1164] @ 13f718 │ │ │ │ + ldr r2, [pc, #1164] @ 13f71c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #1108] @ 13f61c │ │ │ │ + ldr r3, [pc, #1108] @ 13f700 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13f184 │ │ │ │ + bne 13f268 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13f290 │ │ │ │ - ldr r3, [pc, #1080] @ 13f620 │ │ │ │ + bne 13f374 │ │ │ │ + ldr r3, [pc, #1080] @ 13f704 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13f248 │ │ │ │ + beq 13f32c │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13ef34 │ │ │ │ - ldr r3, [pc, #1056] @ 13f628 │ │ │ │ - ldr r1, [pc, #1068] @ 13f638 │ │ │ │ + bne 13f018 │ │ │ │ + ldr r3, [pc, #1056] @ 13f70c │ │ │ │ + ldr r1, [pc, #1068] @ 13f71c │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1064] @ 13f63c │ │ │ │ + ldr r3, [pc, #1064] @ 13f720 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1052] @ 13f640 │ │ │ │ - ldr r1, [pc, #1052] @ 13f644 │ │ │ │ - ldr r0, [pc, #1052] @ 13f648 │ │ │ │ + ldr r2, [pc, #1052] @ 13f724 │ │ │ │ + ldr r1, [pc, #1052] @ 13f728 │ │ │ │ + ldr r0, [pc, #1052] @ 13f72c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f298 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1012] @ 13f64c │ │ │ │ - ldr r1, [pc, #1012] @ 13f650 │ │ │ │ + ldr r3, [pc, #1012] @ 13f730 │ │ │ │ + ldr r1, [pc, #1012] @ 13f734 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #952] @ 13f628 │ │ │ │ - ldr r1, [pc, #992] @ 13f654 │ │ │ │ + ldr r3, [pc, #952] @ 13f70c │ │ │ │ + ldr r1, [pc, #992] @ 13f738 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #988] @ 13f658 │ │ │ │ - ldr r2, [pc, #952] @ 13f638 │ │ │ │ + ldr r0, [pc, #988] @ 13f73c │ │ │ │ + ldr r2, [pc, #952] @ 13f71c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f298 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13eef4 │ │ │ │ + b 13efd8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13f1e0 │ │ │ │ - b 13ef68 │ │ │ │ + beq 13f2c4 │ │ │ │ + b 13f04c │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13f034 │ │ │ │ + bne 13f118 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ef3c │ │ │ │ + beq 13f020 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13ef3c │ │ │ │ + bne 13f020 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13ef3c │ │ │ │ + b 13f020 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f00c │ │ │ │ - ldr r3, [pc, #800] @ 13f628 │ │ │ │ - ldr r0, [pc, #848] @ 13f65c │ │ │ │ + b 13f0f0 │ │ │ │ + ldr r3, [pc, #800] @ 13f70c │ │ │ │ + ldr r0, [pc, #848] @ 13f740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #836] @ 13f660 │ │ │ │ + ldr r1, [pc, #836] @ 13f744 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #832] @ 13f664 │ │ │ │ - ldr r2, [pc, #832] @ 13f668 │ │ │ │ + ldr r0, [pc, #832] @ 13f748 │ │ │ │ + ldr r2, [pc, #832] @ 13f74c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f298 │ │ │ │ mov r0, r4 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13f13c │ │ │ │ + beq 13f220 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f374 │ │ │ │ + beq 13f458 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13f5c0 │ │ │ │ + beq 13f6a4 │ │ │ │ mov r0, #1 │ │ │ │ - b 13ef40 │ │ │ │ - ldr r3, [pc, #676] @ 13f628 │ │ │ │ - ldr r1, [pc, #740] @ 13f66c │ │ │ │ + b 13f024 │ │ │ │ + ldr r3, [pc, #676] @ 13f70c │ │ │ │ + ldr r1, [pc, #740] @ 13f750 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #736] @ 13f670 │ │ │ │ - ldr r2, [pc, #736] @ 13f674 │ │ │ │ + ldr r0, [pc, #736] @ 13f754 │ │ │ │ + ldr r2, [pc, #736] @ 13f758 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f298 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f114 │ │ │ │ - ldr r3, [pc, #624] @ 13f628 │ │ │ │ - ldr r0, [pc, #700] @ 13f678 │ │ │ │ + b 13f1f8 │ │ │ │ + ldr r3, [pc, #624] @ 13f70c │ │ │ │ + ldr r0, [pc, #700] @ 13f75c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #688] @ 13f67c │ │ │ │ + ldr r1, [pc, #688] @ 13f760 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #684] @ 13f680 │ │ │ │ - ldr r2, [pc, #684] @ 13f684 │ │ │ │ + ldr r0, [pc, #684] @ 13f764 │ │ │ │ + ldr r2, [pc, #684] @ 13f768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f298 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13eff4 │ │ │ │ + b 13f0d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #576] @ 13f64c │ │ │ │ - ldr r1, [pc, #632] @ 13f688 │ │ │ │ + ldr r3, [pc, #576] @ 13f730 │ │ │ │ + ldr r1, [pc, #632] @ 13f76c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #516] @ 13f628 │ │ │ │ - ldr r1, [pc, #612] @ 13f68c │ │ │ │ + ldr r3, [pc, #516] @ 13f70c │ │ │ │ + ldr r1, [pc, #612] @ 13f770 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #608] @ 13f690 │ │ │ │ - ldr r2, [pc, #564] @ 13f668 │ │ │ │ + ldr r0, [pc, #608] @ 13f774 │ │ │ │ + ldr r2, [pc, #564] @ 13f74c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13f1b4 │ │ │ │ - ldr r3, [pc, #476] @ 13f628 │ │ │ │ - ldr r2, [pc, #536] @ 13f668 │ │ │ │ + b 13f298 │ │ │ │ + ldr r3, [pc, #476] @ 13f70c │ │ │ │ + ldr r2, [pc, #536] @ 13f74c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #560] @ 13f694 │ │ │ │ - ldr r2, [pc, #560] @ 13f698 │ │ │ │ - ldr r1, [pc, #560] @ 13f69c │ │ │ │ - ldr r0, [pc, #560] @ 13f6a0 │ │ │ │ + ldr r3, [pc, #560] @ 13f778 │ │ │ │ + ldr r2, [pc, #560] @ 13f77c │ │ │ │ + ldr r1, [pc, #560] @ 13f780 │ │ │ │ + ldr r0, [pc, #560] @ 13f784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f298 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 13f064 │ │ │ │ - ldr r3, [pc, #508] @ 13f6a4 │ │ │ │ - ldr r1, [pc, #508] @ 13f6a8 │ │ │ │ - ldr r0, [pc, #508] @ 13f6ac │ │ │ │ + bne 13f148 │ │ │ │ + ldr r3, [pc, #508] @ 13f788 │ │ │ │ + ldr r1, [pc, #508] @ 13f78c │ │ │ │ + ldr r0, [pc, #508] @ 13f790 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #504] @ 13f6b0 │ │ │ │ + ldr r2, [pc, #504] @ 13f794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #664 @ 0x298 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ - b 13f0fc │ │ │ │ + b 13f1e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #352] @ 13f64c │ │ │ │ - ldr r1, [pc, #452] @ 13f6b4 │ │ │ │ + ldr r3, [pc, #352] @ 13f730 │ │ │ │ + ldr r1, [pc, #452] @ 13f798 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #292] @ 13f628 │ │ │ │ - ldr r1, [pc, #432] @ 13f6b8 │ │ │ │ + ldr r3, [pc, #292] @ 13f70c │ │ │ │ + ldr r1, [pc, #432] @ 13f79c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #428] @ 13f6bc │ │ │ │ - ldr r2, [pc, #368] @ 13f684 │ │ │ │ + ldr r0, [pc, #428] @ 13f7a0 │ │ │ │ + ldr r2, [pc, #368] @ 13f768 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13f1b4 │ │ │ │ - ldr r3, [pc, #252] @ 13f628 │ │ │ │ - ldr r0, [pc, #400] @ 13f6c0 │ │ │ │ + b 13f298 │ │ │ │ + ldr r3, [pc, #252] @ 13f70c │ │ │ │ + ldr r0, [pc, #400] @ 13f7a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - ldr r1, [pc, #388] @ 13f6c4 │ │ │ │ + ldr r1, [pc, #388] @ 13f7a8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #380] @ 13f6c8 │ │ │ │ - ldr r2, [pc, #308] @ 13f684 │ │ │ │ + ldr r0, [pc, #380] @ 13f7ac │ │ │ │ + ldr r2, [pc, #308] @ 13f768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13f1b4 │ │ │ │ - ldr r3, [pc, #188] @ 13f628 │ │ │ │ - ldr r2, [pc, #276] @ 13f684 │ │ │ │ + b 13f298 │ │ │ │ + ldr r3, [pc, #188] @ 13f70c │ │ │ │ + ldr r2, [pc, #276] @ 13f768 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #328] @ 13f6cc │ │ │ │ - ldr r2, [pc, #328] @ 13f6d0 │ │ │ │ - ldr r1, [pc, #328] @ 13f6d4 │ │ │ │ - ldr r0, [pc, #328] @ 13f6d8 │ │ │ │ + ldr r3, [pc, #328] @ 13f7b0 │ │ │ │ + ldr r2, [pc, #328] @ 13f7b4 │ │ │ │ + ldr r1, [pc, #328] @ 13f7b8 │ │ │ │ + ldr r0, [pc, #328] @ 13f7bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f298 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f090 │ │ │ │ + b 13f174 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f374 │ │ │ │ - ldr r3, [pc, #264] @ 13f6dc │ │ │ │ - ldr r1, [pc, #264] @ 13f6e0 │ │ │ │ - ldr r0, [pc, #264] @ 13f6e4 │ │ │ │ + b 13f458 │ │ │ │ + ldr r3, [pc, #264] @ 13f7c0 │ │ │ │ + ldr r1, [pc, #264] @ 13f7c4 │ │ │ │ + ldr r0, [pc, #264] @ 13f7c8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 13f6e8 │ │ │ │ + ldr r2, [pc, #260] @ 13f7cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #664 @ 0x298 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 13f6ec │ │ │ │ - ldr r1, [pc, #244] @ 13f6f0 │ │ │ │ - ldr r0, [pc, #244] @ 13f6f4 │ │ │ │ + ldr r3, [pc, #244] @ 13f7d0 │ │ │ │ + ldr r1, [pc, #244] @ 13f7d4 │ │ │ │ + ldr r0, [pc, #244] @ 13f7d8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 13f6f8 │ │ │ │ + ldr r2, [pc, #240] @ 13f7dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #664 @ 0x298 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r1, r0, r8, asr r1 │ │ │ │ + eorseq r1, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq pc, fp, ip, lsr r0 @ │ │ │ │ - eoreq r3, ip, r4, lsl r0 │ │ │ │ - eoreq pc, fp, r0, asr #20 │ │ │ │ + eoreq pc, fp, r0, asr #32 │ │ │ │ + eoreq r3, ip, r8, lsl r0 │ │ │ │ + eoreq pc, fp, r4, asr #20 │ │ │ │ andeq r0, r0, fp, ror #4 │ │ │ │ - eoreq r6, sp, r8, ror lr │ │ │ │ - eoreq r1, sp, r4, lsl #30 │ │ │ │ - eoreq r2, ip, ip, lsl #31 │ │ │ │ - @ instruction: 0x002bf9b8 │ │ │ │ + eoreq r6, sp, ip, ror lr │ │ │ │ + eoreq r1, sp, r8, lsl #30 │ │ │ │ + mlaeq ip, r0, pc, r2 @ │ │ │ │ + @ instruction: 0x002bf9bc │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r1, ip, r4, asr r0 │ │ │ │ - eoreq r2, ip, ip, lsr pc │ │ │ │ - eoreq pc, fp, r8, ror #18 │ │ │ │ - eoreq lr, fp, r0, asr #24 │ │ │ │ - mlaeq ip, r8, lr, r2 │ │ │ │ - eoreq pc, fp, r4, asr #17 │ │ │ │ + eoreq r1, ip, r8, asr r0 │ │ │ │ + eoreq r2, ip, r0, asr #30 │ │ │ │ + eoreq pc, fp, ip, ror #18 │ │ │ │ + eoreq lr, fp, r4, asr #24 │ │ │ │ + mlaeq ip, ip, lr, r2 │ │ │ │ + eoreq pc, fp, r8, asr #17 │ │ │ │ andeq r0, r0, lr, ror #4 │ │ │ │ - eoreq r2, ip, r8, lsr #28 │ │ │ │ - eoreq pc, fp, r4, asr r8 @ │ │ │ │ + eoreq r2, ip, ip, lsr #28 │ │ │ │ + eoreq pc, fp, r8, asr r8 @ │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ - mlaeq fp, r0, fp, lr │ │ │ │ - eoreq r2, ip, r8, ror #27 │ │ │ │ - eoreq pc, fp, r4, lsl r8 @ │ │ │ │ + mlaeq fp, r4, fp, lr │ │ │ │ + eoreq r2, ip, ip, ror #27 │ │ │ │ + eoreq pc, fp, r8, lsl r8 @ │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ - eoreq r0, ip, r0, lsr #29 │ │ │ │ - eoreq r2, ip, r8, lsl #27 │ │ │ │ - @ instruction: 0x002bf7b4 │ │ │ │ - eoreq r0, ip, ip, asr #29 │ │ │ │ - eoreq r1, sp, r0, asr #25 │ │ │ │ - eoreq r2, ip, r8, asr #26 │ │ │ │ - eoreq pc, fp, r4, ror r7 @ │ │ │ │ - @ instruction: 0x002e3cbc │ │ │ │ - eoreq r5, fp, r0, asr #27 │ │ │ │ - eoreq pc, fp, ip, ror #16 │ │ │ │ - muleq r2, r4, r8 │ │ │ │ - eoreq r0, ip, r0, asr #27 │ │ │ │ - eoreq r2, ip, r8, lsr #25 │ │ │ │ - ldrdeq pc, [fp], -r4 @ │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ - eoreq r2, ip, r0, ror ip │ │ │ │ - mlaeq fp, ip, r6, pc @ │ │ │ │ - eoreq r1, ip, r4, asr #9 │ │ │ │ - eoreq r1, sp, r0, lsr #23 │ │ │ │ - eoreq r2, ip, r8, lsr #24 │ │ │ │ - eoreq pc, fp, r4, asr r6 @ │ │ │ │ - mlaeq lr, r0, fp, r3 │ │ │ │ - mlaeq fp, r4, ip, r5 │ │ │ │ - eoreq r1, ip, r4, lsr ip │ │ │ │ - andeq sp, r2, r0, lsr #17 │ │ │ │ - eoreq r3, lr, ip, ror #22 │ │ │ │ - eoreq r5, fp, r0, ror ip │ │ │ │ - eoreq r1, ip, r0, ror #25 │ │ │ │ - @ instruction: 0x0002d8b1 │ │ │ │ + eoreq r0, ip, r4, lsr #29 │ │ │ │ + eoreq r2, ip, ip, lsl #27 │ │ │ │ + @ instruction: 0x002bf7b8 │ │ │ │ + ldrdeq r0, [ip], -r0 @ │ │ │ │ + eoreq r1, sp, r4, asr #25 │ │ │ │ + eoreq r2, ip, ip, asr #26 │ │ │ │ + eoreq pc, fp, r8, ror r7 @ │ │ │ │ + eoreq r3, lr, r0, asr #25 │ │ │ │ + eoreq r5, fp, r4, asr #27 │ │ │ │ + eoreq pc, fp, r0, ror r8 @ │ │ │ │ + muleq r2, r9, r8 │ │ │ │ + eoreq r0, ip, r4, asr #27 │ │ │ │ + eoreq r2, ip, ip, lsr #25 │ │ │ │ + ldrdeq pc, [fp], -r8 @ │ │ │ │ + eoreq r0, ip, r0, ror #15 │ │ │ │ + eoreq r2, ip, r4, ror ip │ │ │ │ + eoreq pc, fp, r0, lsr #13 │ │ │ │ + eoreq r1, ip, r8, asr #9 │ │ │ │ + eoreq r1, sp, r4, lsr #23 │ │ │ │ + eoreq r2, ip, ip, lsr #24 │ │ │ │ + eoreq pc, fp, r8, asr r6 @ │ │ │ │ + mlaeq lr, r4, fp, r3 │ │ │ │ + mlaeq fp, r8, ip, r5 │ │ │ │ + eoreq r1, ip, r8, lsr ip │ │ │ │ + andeq sp, r2, r5, lsr #17 │ │ │ │ + eoreq r3, lr, r0, ror fp │ │ │ │ + eoreq r5, fp, r4, ror ip │ │ │ │ + eoreq r1, ip, r4, ror #25 │ │ │ │ + @ instruction: 0x0002d8b6 │ │ │ │ │ │ │ │ -0013f6fc : │ │ │ │ +0013f7e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 13f834 │ │ │ │ + ldr ip, [pc, #288] @ 13f918 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 13f838 │ │ │ │ + ldr lr, [pc, #276] @ 13f91c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3216 @ 0xc90 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 13f83c │ │ │ │ + ldr ip, [pc, #256] @ 13f920 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 13f840 │ │ │ │ + ldr r4, [pc, #248] @ 13f924 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13f828 │ │ │ │ - ldr r3, [pc, #220] @ 13f844 │ │ │ │ + beq 13f90c │ │ │ │ + ldr r3, [pc, #220] @ 13f928 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13f790 │ │ │ │ - ldr r2, [pc, #196] @ 13f848 │ │ │ │ + beq 13f874 │ │ │ │ + ldr r2, [pc, #196] @ 13f92c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13f7f8 │ │ │ │ + bne 13f8dc │ │ │ │ mov r0, r1 │ │ │ │ - bl 13ee88 │ │ │ │ + bl 13ef6c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13f828 │ │ │ │ + beq 13f90c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13f7ec │ │ │ │ - ldr r3, [pc, #156] @ 13f84c │ │ │ │ + bne 13f8d0 │ │ │ │ + ldr r3, [pc, #156] @ 13f930 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 13f850 │ │ │ │ - ldr r3, [pc, #112] @ 13f83c │ │ │ │ + ldr r2, [pc, #136] @ 13f934 │ │ │ │ + ldr r3, [pc, #112] @ 13f920 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13f830 │ │ │ │ + bne 13f914 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 13f854 │ │ │ │ + ldr r3, [pc, #96] @ 13f938 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 13f7b0 │ │ │ │ - ldr r0, [pc, #88] @ 13f858 │ │ │ │ + b 13f894 │ │ │ │ + ldr r0, [pc, #88] @ 13f93c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 13f85c │ │ │ │ - ldr r1, [pc, #80] @ 13f860 │ │ │ │ - ldr r0, [pc, #80] @ 13f864 │ │ │ │ + ldr r3, [pc, #80] @ 13f940 │ │ │ │ + ldr r1, [pc, #80] @ 13f944 │ │ │ │ + ldr r0, [pc, #80] @ 13f948 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #76] @ 13f868 │ │ │ │ + ldr r2, [pc, #76] @ 13f94c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13f7c0 │ │ │ │ + b 13f8a4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x003153f4 │ │ │ │ - eorseq r0, r0, r0, asr #17 │ │ │ │ + eorseq r5, r1, r0, lsl r3 │ │ │ │ + @ instruction: 0x003007dc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r0, r0, r4, lsr #17 │ │ │ │ + eorseq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r0, r0, r0, lsr r8 │ │ │ │ + eorseq r0, r0, ip, asr #14 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq lr, fp, r0, asr r7 │ │ │ │ + eoreq lr, fp, r4, asr r7 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, ip, r0, lsr #19 │ │ │ │ - eoreq pc, fp, ip, asr #7 │ │ │ │ + eoreq r2, ip, r4, lsr #19 │ │ │ │ + ldrdeq pc, [fp], -r0 @ │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ │ │ │ │ -0013f86c : │ │ │ │ +0013f950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r7, [pc, #1908] @ 13fff8 │ │ │ │ - ldr r3, [pc, #1908] @ 13fffc │ │ │ │ + ldr r7, [pc, #1908] @ 1400dc │ │ │ │ + ldr r3, [pc, #1908] @ 1400e0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13f92c │ │ │ │ + beq 13fa10 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13fba4 │ │ │ │ - ldr r1, [pc, #1864] @ 140000 │ │ │ │ + beq 13fc88 │ │ │ │ + ldr r1, [pc, #1864] @ 1400e4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13fb68 │ │ │ │ + bne 13fc4c │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13fc74 │ │ │ │ + bne 13fd58 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f8f0 │ │ │ │ + beq 13f9d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13fb5c │ │ │ │ - ldr r3, [pc, #1804] @ 140004 │ │ │ │ + beq 13fc40 │ │ │ │ + ldr r3, [pc, #1804] @ 1400e8 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13fc2c │ │ │ │ + beq 13fd10 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13fbe4 │ │ │ │ + beq 13fcc8 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13f95c │ │ │ │ + bne 13fa40 │ │ │ │ cmp r1, r5 │ │ │ │ - beq 13f978 │ │ │ │ + beq 13fa5c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13fc88 │ │ │ │ + beq 13fd6c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13f8d8 │ │ │ │ + beq 13f9bc │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13f8d8 │ │ │ │ + b 13f9bc │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13f920 │ │ │ │ + beq 13fa04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13cbd4 │ │ │ │ + bl 13ccb8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 13fd60 │ │ │ │ - ldr r3, [pc, #1656] @ 140008 │ │ │ │ + beq 13fe44 │ │ │ │ + ldr r3, [pc, #1656] @ 1400ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 13fcb0 │ │ │ │ + beq 13fd94 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r6] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13f9cc │ │ │ │ - ldr r1, [pc, #1600] @ 140000 │ │ │ │ + beq 13fab0 │ │ │ │ + ldr r1, [pc, #1600] @ 1400e4 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 13fce4 │ │ │ │ + bne 13fdc8 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13fdc8 │ │ │ │ + bne 13feac │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f9f0 │ │ │ │ + beq 13fad4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13fcd8 │ │ │ │ + beq 13fdbc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13fdd8 │ │ │ │ + beq 13febc │ │ │ │ ldr r1, [r3, #360] @ 0x168 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13fe28 │ │ │ │ + beq 13ff0c │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13fc94 │ │ │ │ + bne 13fd78 │ │ │ │ cmp r5, r1 │ │ │ │ - bne 13fcb0 │ │ │ │ + bne 13fd94 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13fe78 │ │ │ │ - ldr r2, [pc, #1488] @ 140000 │ │ │ │ + beq 13ff5c │ │ │ │ + ldr r2, [pc, #1488] @ 1400e4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13fd94 │ │ │ │ + bne 13fe78 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13ffb0 │ │ │ │ + beq 140094 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13fa74 │ │ │ │ + beq 13fb58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13ff98 │ │ │ │ + beq 14007c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt sl, #0 │ │ │ │ movgt r3, sl │ │ │ │ - ble 13fb34 │ │ │ │ + ble 13fc18 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r8, [r2, r3, lsl #2] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13ffd4 │ │ │ │ + beq 1400b8 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #1364] @ 140000 │ │ │ │ + ldr r2, [pc, #1364] @ 1400e4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r8, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13fad4 │ │ │ │ + beq 13fbb8 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13ff08 │ │ │ │ + bne 13ffec │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands fp, r4, #1 │ │ │ │ - bne 13fea8 │ │ │ │ + bne 13ff8c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13faf8 │ │ │ │ + beq 13fbdc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13fd88 │ │ │ │ + beq 13fe6c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13feb8 │ │ │ │ + beq 13ff9c │ │ │ │ ldr r1, [r3, #244] @ 0xf4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13ff48 │ │ │ │ + beq 14002c │ │ │ │ cmp fp, #0 │ │ │ │ - bne 13fd20 │ │ │ │ + bne 13fe04 │ │ │ │ cmp r4, r1 │ │ │ │ - beq 13fd3c │ │ │ │ + beq 13fe20 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r3, lsl #1 │ │ │ │ mov r3, sl │ │ │ │ - blt 13fa8c │ │ │ │ + blt 13fb70 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f920 │ │ │ │ + beq 13fa04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 13f920 │ │ │ │ + bne 13fa04 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f920 │ │ │ │ + b 13fa04 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f8f0 │ │ │ │ - ldr r3, [pc, #1180] @ 14000c │ │ │ │ - ldr r0, [pc, #1180] @ 140010 │ │ │ │ + b 13f9d4 │ │ │ │ + ldr r3, [pc, #1180] @ 1400f0 │ │ │ │ + ldr r0, [pc, #1180] @ 1400f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1168] @ 140014 │ │ │ │ + ldr r1, [pc, #1168] @ 1400f8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1164] @ 140018 │ │ │ │ - ldr r2, [pc, #1164] @ 14001c │ │ │ │ + ldr r0, [pc, #1164] @ 1400fc │ │ │ │ + ldr r2, [pc, #1164] @ 140100 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #1108] @ 140000 │ │ │ │ + ldr r3, [pc, #1108] @ 1400e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13fb68 │ │ │ │ + bne 13fc4c │ │ │ │ ldr r5, [r0, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13fc74 │ │ │ │ - ldr r3, [pc, #1080] @ 140004 │ │ │ │ + bne 13fd58 │ │ │ │ + ldr r3, [pc, #1080] @ 1400e8 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13fc2c │ │ │ │ + beq 13fd10 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13f918 │ │ │ │ - ldr r3, [pc, #1056] @ 14000c │ │ │ │ - ldr r1, [pc, #1068] @ 14001c │ │ │ │ + bne 13f9fc │ │ │ │ + ldr r3, [pc, #1056] @ 1400f0 │ │ │ │ + ldr r1, [pc, #1068] @ 140100 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1064] @ 140020 │ │ │ │ + ldr r3, [pc, #1064] @ 140104 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1052] @ 140024 │ │ │ │ - ldr r1, [pc, #1052] @ 140028 │ │ │ │ - ldr r0, [pc, #1052] @ 14002c │ │ │ │ + ldr r2, [pc, #1052] @ 140108 │ │ │ │ + ldr r1, [pc, #1052] @ 14010c │ │ │ │ + ldr r0, [pc, #1052] @ 140110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fc7c │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1012] @ 140030 │ │ │ │ - ldr r1, [pc, #1012] @ 140034 │ │ │ │ + ldr r3, [pc, #1012] @ 140114 │ │ │ │ + ldr r1, [pc, #1012] @ 140118 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #952] @ 14000c │ │ │ │ - ldr r1, [pc, #992] @ 140038 │ │ │ │ + ldr r3, [pc, #952] @ 1400f0 │ │ │ │ + ldr r1, [pc, #992] @ 14011c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #988] @ 14003c │ │ │ │ - ldr r2, [pc, #952] @ 14001c │ │ │ │ + ldr r0, [pc, #988] @ 140120 │ │ │ │ + ldr r2, [pc, #952] @ 140100 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fc7c │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13f8d8 │ │ │ │ + b 13f9bc │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13fbc4 │ │ │ │ - b 13f94c │ │ │ │ + beq 13fca8 │ │ │ │ + b 13fa30 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13fa18 │ │ │ │ + bne 13fafc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f920 │ │ │ │ + beq 13fa04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13f920 │ │ │ │ + bne 13fa04 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f920 │ │ │ │ + b 13fa04 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f9f0 │ │ │ │ - ldr r3, [pc, #800] @ 14000c │ │ │ │ - ldr r0, [pc, #848] @ 140040 │ │ │ │ + b 13fad4 │ │ │ │ + ldr r3, [pc, #800] @ 1400f0 │ │ │ │ + ldr r0, [pc, #848] @ 140124 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #836] @ 140044 │ │ │ │ + ldr r1, [pc, #836] @ 140128 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #832] @ 140048 │ │ │ │ - ldr r2, [pc, #832] @ 14004c │ │ │ │ + ldr r0, [pc, #832] @ 14012c │ │ │ │ + ldr r2, [pc, #832] @ 140130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fc7c │ │ │ │ mov r0, r4 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13fb20 │ │ │ │ + beq 13fc04 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13fd58 │ │ │ │ + beq 13fe3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13ffa4 │ │ │ │ + beq 140088 │ │ │ │ mov r0, #1 │ │ │ │ - b 13f924 │ │ │ │ - ldr r3, [pc, #676] @ 14000c │ │ │ │ - ldr r1, [pc, #740] @ 140050 │ │ │ │ + b 13fa08 │ │ │ │ + ldr r3, [pc, #676] @ 1400f0 │ │ │ │ + ldr r1, [pc, #740] @ 140134 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #736] @ 140054 │ │ │ │ + ldr r0, [pc, #736] @ 140138 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #632 @ 0x278 │ │ │ │ bl b6f00 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fc7c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13faf8 │ │ │ │ - ldr r3, [pc, #624] @ 14000c │ │ │ │ - ldr r0, [pc, #696] @ 140058 │ │ │ │ + b 13fbdc │ │ │ │ + ldr r3, [pc, #624] @ 1400f0 │ │ │ │ + ldr r0, [pc, #696] @ 14013c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #684] @ 14005c │ │ │ │ + ldr r1, [pc, #684] @ 140140 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #680] @ 140060 │ │ │ │ + ldr r0, [pc, #680] @ 140144 │ │ │ │ mov r2, #636 @ 0x27c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fc7c │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13f9d8 │ │ │ │ + b 13fabc │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #576] @ 140030 │ │ │ │ - ldr r1, [pc, #624] @ 140064 │ │ │ │ + ldr r3, [pc, #576] @ 140114 │ │ │ │ + ldr r1, [pc, #624] @ 140148 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #516] @ 14000c │ │ │ │ - ldr r1, [pc, #604] @ 140068 │ │ │ │ + ldr r3, [pc, #516] @ 1400f0 │ │ │ │ + ldr r1, [pc, #604] @ 14014c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #600] @ 14006c │ │ │ │ - ldr r2, [pc, #564] @ 14004c │ │ │ │ + ldr r0, [pc, #600] @ 140150 │ │ │ │ + ldr r2, [pc, #564] @ 140130 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13fb98 │ │ │ │ - ldr r3, [pc, #476] @ 14000c │ │ │ │ - ldr r2, [pc, #536] @ 14004c │ │ │ │ + b 13fc7c │ │ │ │ + ldr r3, [pc, #476] @ 1400f0 │ │ │ │ + ldr r2, [pc, #536] @ 140130 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #552] @ 140070 │ │ │ │ - ldr r2, [pc, #552] @ 140074 │ │ │ │ - ldr r1, [pc, #552] @ 140078 │ │ │ │ - ldr r0, [pc, #552] @ 14007c │ │ │ │ + ldr r3, [pc, #552] @ 140154 │ │ │ │ + ldr r2, [pc, #552] @ 140158 │ │ │ │ + ldr r1, [pc, #552] @ 14015c │ │ │ │ + ldr r0, [pc, #552] @ 140160 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fc7c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 13fa48 │ │ │ │ - ldr r3, [pc, #500] @ 140080 │ │ │ │ - ldr r1, [pc, #500] @ 140084 │ │ │ │ - ldr r0, [pc, #500] @ 140088 │ │ │ │ + bne 13fb2c │ │ │ │ + ldr r3, [pc, #500] @ 140164 │ │ │ │ + ldr r1, [pc, #500] @ 140168 │ │ │ │ + ldr r0, [pc, #500] @ 14016c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #496] @ 14008c │ │ │ │ + ldr r2, [pc, #496] @ 140170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #704 @ 0x2c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ - b 13fae0 │ │ │ │ + b 13fbc4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #352] @ 140030 │ │ │ │ - ldr r1, [pc, #444] @ 140090 │ │ │ │ + ldr r3, [pc, #352] @ 140114 │ │ │ │ + ldr r1, [pc, #444] @ 140174 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #292] @ 14000c │ │ │ │ - ldr r1, [pc, #424] @ 140094 │ │ │ │ + ldr r3, [pc, #292] @ 1400f0 │ │ │ │ + ldr r1, [pc, #424] @ 140178 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #420] @ 140098 │ │ │ │ + ldr r0, [pc, #420] @ 14017c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #636 @ 0x27c │ │ │ │ bl b6f00 │ │ │ │ - b 13fb98 │ │ │ │ - ldr r3, [pc, #252] @ 14000c │ │ │ │ - ldr ip, [pc, #392] @ 14009c │ │ │ │ + b 13fc7c │ │ │ │ + ldr r3, [pc, #252] @ 1400f0 │ │ │ │ + ldr ip, [pc, #392] @ 140180 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #388] @ 1400a0 │ │ │ │ - ldr r0, [pc, #388] @ 1400a4 │ │ │ │ + ldr r1, [pc, #388] @ 140184 │ │ │ │ + ldr r0, [pc, #388] @ 140188 │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #636 @ 0x27c │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13fb98 │ │ │ │ - ldr r3, [pc, #188] @ 14000c │ │ │ │ + b 13fc7c │ │ │ │ + ldr r3, [pc, #188] @ 1400f0 │ │ │ │ mov r2, #636 @ 0x27c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #320] @ 1400a8 │ │ │ │ - ldr r2, [pc, #320] @ 1400ac │ │ │ │ - ldr r1, [pc, #320] @ 1400b0 │ │ │ │ - ldr r0, [pc, #320] @ 1400b4 │ │ │ │ + ldr r3, [pc, #320] @ 14018c │ │ │ │ + ldr r2, [pc, #320] @ 140190 │ │ │ │ + ldr r1, [pc, #320] @ 140194 │ │ │ │ + ldr r0, [pc, #320] @ 140198 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fc7c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13fa74 │ │ │ │ + b 13fb58 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13fd58 │ │ │ │ - ldr r3, [pc, #256] @ 1400b8 │ │ │ │ - ldr r1, [pc, #256] @ 1400bc │ │ │ │ - ldr r0, [pc, #256] @ 1400c0 │ │ │ │ + b 13fe3c │ │ │ │ + ldr r3, [pc, #256] @ 14019c │ │ │ │ + ldr r1, [pc, #256] @ 1401a0 │ │ │ │ + ldr r0, [pc, #256] @ 1401a4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #252] @ 1400c4 │ │ │ │ + ldr r2, [pc, #252] @ 1401a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #704 @ 0x2c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #236] @ 1400c8 │ │ │ │ - ldr r1, [pc, #236] @ 1400cc │ │ │ │ - ldr r0, [pc, #236] @ 1400d0 │ │ │ │ + ldr r3, [pc, #236] @ 1401ac │ │ │ │ + ldr r1, [pc, #236] @ 1401b0 │ │ │ │ + ldr r0, [pc, #236] @ 1401b4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #232] @ 1400d4 │ │ │ │ + ldr r2, [pc, #232] @ 1401b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #704 @ 0x2c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r0, r0, r4, ror r7 │ │ │ │ + mlaseq r0, r0, r6, r0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq lr, fp, r8, asr r6 │ │ │ │ - eoreq r2, ip, ip, asr #12 │ │ │ │ - eoreq pc, fp, ip, asr r0 @ │ │ │ │ + eoreq lr, fp, ip, asr r6 │ │ │ │ + eoreq r2, ip, r0, asr r6 │ │ │ │ + eoreq pc, fp, r0, rrx │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ - mlaeq sp, r4, r4, r6 │ │ │ │ - eoreq r1, sp, r0, lsr #10 │ │ │ │ - eoreq r2, ip, r4, asr #11 │ │ │ │ - ldrdeq lr, [fp], -r4 @ │ │ │ │ + mlaeq sp, r8, r4, r6 │ │ │ │ + eoreq r1, sp, r4, lsr #10 │ │ │ │ + eoreq r2, ip, r8, asr #11 │ │ │ │ + ldrdeq lr, [fp], -r8 @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r0, ip, r0, ror r6 │ │ │ │ - eoreq r2, ip, r4, ror r5 │ │ │ │ - eoreq lr, fp, r4, lsl #31 │ │ │ │ - eoreq lr, fp, ip, asr r2 │ │ │ │ - ldrdeq r2, [ip], -r0 @ │ │ │ │ - eoreq lr, fp, r0, ror #29 │ │ │ │ + eoreq r0, ip, r4, ror r6 │ │ │ │ + eoreq r2, ip, r8, ror r5 │ │ │ │ + eoreq lr, fp, r8, lsl #31 │ │ │ │ + eoreq lr, fp, r0, ror #4 │ │ │ │ + ldrdeq r2, [ip], -r4 @ │ │ │ │ + eoreq lr, fp, r4, ror #29 │ │ │ │ andeq r0, r0, r9, ror r2 │ │ │ │ - eoreq r2, ip, r4, ror #8 │ │ │ │ - eoreq lr, fp, r4, ror lr │ │ │ │ - eoreq lr, fp, ip, lsr #3 │ │ │ │ - eoreq r2, ip, r0, lsr #8 │ │ │ │ - eoreq lr, fp, r0, lsr lr │ │ │ │ - @ instruction: 0x002c04bc │ │ │ │ - eoreq r2, ip, r0, asr #7 │ │ │ │ - ldrdeq lr, [fp], -r0 @ │ │ │ │ - eoreq r0, ip, r8, ror #9 │ │ │ │ - ldrdeq r1, [sp], -ip @ │ │ │ │ - eoreq r2, ip, r0, lsl #7 │ │ │ │ - mlaeq fp, r0, sp, lr │ │ │ │ - ldrdeq r3, [lr], -r8 @ │ │ │ │ - ldrdeq r5, [fp], -ip @ │ │ │ │ - eoreq lr, fp, r8, lsl #29 │ │ │ │ - andeq sp, r2, r1, ror #20 │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ - eoreq r2, ip, r4, ror #5 │ │ │ │ - strdeq lr, [fp], -r4 @ │ │ │ │ - strdeq pc, [fp], -r0 @ │ │ │ │ - @ instruction: 0x002c22b4 │ │ │ │ - eoreq lr, fp, r0, asr #25 │ │ │ │ - eoreq r2, ip, r8, ror r2 │ │ │ │ - @ instruction: 0x002d11bc │ │ │ │ - eoreq r2, ip, r0, ror #4 │ │ │ │ - eoreq lr, fp, r0, ror ip │ │ │ │ - eoreq r3, lr, ip, lsr #3 │ │ │ │ - @ instruction: 0x002b52b0 │ │ │ │ - eoreq r1, ip, r0, asr r2 │ │ │ │ - andeq sp, r2, sp, ror #20 │ │ │ │ - eoreq r3, lr, r8, lsl #3 │ │ │ │ - eoreq r5, fp, ip, lsl #5 │ │ │ │ - strdeq r1, [ip], -ip @ │ │ │ │ - andeq sp, r2, lr, ror sl │ │ │ │ + eoreq r2, ip, r8, ror #8 │ │ │ │ + eoreq lr, fp, r8, ror lr │ │ │ │ + @ instruction: 0x002be1b0 │ │ │ │ + eoreq r2, ip, r4, lsr #8 │ │ │ │ + eoreq lr, fp, r4, lsr lr │ │ │ │ + eoreq r0, ip, r0, asr #9 │ │ │ │ + eoreq r2, ip, r4, asr #7 │ │ │ │ + ldrdeq lr, [fp], -r4 @ │ │ │ │ + eoreq r0, ip, ip, ror #9 │ │ │ │ + eoreq r1, sp, r0, ror #5 │ │ │ │ + eoreq r2, ip, r4, lsl #7 │ │ │ │ + mlaeq fp, r4, sp, lr │ │ │ │ + ldrdeq r3, [lr], -ip @ │ │ │ │ + eoreq r5, fp, r0, ror #7 │ │ │ │ + eoreq lr, fp, ip, lsl #29 │ │ │ │ + andeq sp, r2, r6, ror #20 │ │ │ │ + eoreq r0, ip, r0, ror #7 │ │ │ │ + eoreq r2, ip, r8, ror #5 │ │ │ │ + strdeq lr, [fp], -r8 @ │ │ │ │ + strdeq pc, [fp], -r4 @ │ │ │ │ + @ instruction: 0x002c22b8 │ │ │ │ + eoreq lr, fp, r4, asr #25 │ │ │ │ + eoreq r2, ip, ip, ror r2 │ │ │ │ + eoreq r1, sp, r0, asr #3 │ │ │ │ + eoreq r2, ip, r4, ror #4 │ │ │ │ + eoreq lr, fp, r4, ror ip │ │ │ │ + @ instruction: 0x002e31b0 │ │ │ │ + @ instruction: 0x002b52b4 │ │ │ │ + eoreq r1, ip, r4, asr r2 │ │ │ │ + andeq sp, r2, r2, ror sl │ │ │ │ + eoreq r3, lr, ip, lsl #3 │ │ │ │ + mlaeq fp, r0, r2, r5 │ │ │ │ + eoreq r1, ip, r0, lsl #6 │ │ │ │ + andeq sp, r2, r3, lsl #21 │ │ │ │ │ │ │ │ -001400d8 : │ │ │ │ +001401bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 140210 │ │ │ │ + ldr ip, [pc, #288] @ 1402f4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 140214 │ │ │ │ + ldr lr, [pc, #276] @ 1402f8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3264 @ 0xcc0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 140218 │ │ │ │ + ldr ip, [pc, #256] @ 1402fc │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 14021c │ │ │ │ + ldr r4, [pc, #248] @ 140300 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 140204 │ │ │ │ - ldr r3, [pc, #220] @ 140220 │ │ │ │ + beq 1402e8 │ │ │ │ + ldr r3, [pc, #220] @ 140304 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 14016c │ │ │ │ - ldr r2, [pc, #196] @ 140224 │ │ │ │ + beq 140250 │ │ │ │ + ldr r2, [pc, #196] @ 140308 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1401d4 │ │ │ │ + bne 1402b8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13f86c │ │ │ │ + bl 13f950 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 140204 │ │ │ │ + beq 1402e8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1401c8 │ │ │ │ - ldr r3, [pc, #156] @ 140228 │ │ │ │ + bne 1402ac │ │ │ │ + ldr r3, [pc, #156] @ 14030c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 14022c │ │ │ │ - ldr r3, [pc, #112] @ 140218 │ │ │ │ + ldr r2, [pc, #136] @ 140310 │ │ │ │ + ldr r3, [pc, #112] @ 1402fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 14020c │ │ │ │ + bne 1402f0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 140230 │ │ │ │ + ldr r3, [pc, #96] @ 140314 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 14018c │ │ │ │ - ldr r0, [pc, #88] @ 140234 │ │ │ │ + b 140270 │ │ │ │ + ldr r0, [pc, #88] @ 140318 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 140238 │ │ │ │ - ldr r1, [pc, #80] @ 14023c │ │ │ │ - ldr r0, [pc, #80] @ 140240 │ │ │ │ + ldr r3, [pc, #80] @ 14031c │ │ │ │ + ldr r1, [pc, #80] @ 140320 │ │ │ │ + ldr r0, [pc, #80] @ 140324 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #628 @ 0x274 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 14019c │ │ │ │ + b 140280 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r4, r1, r8, lsl sl │ │ │ │ - eoreq pc, pc, r4, ror #29 │ │ │ │ + eorseq r4, r1, r4, lsr r9 │ │ │ │ + eoreq pc, pc, r0, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, pc, r8, asr #29 │ │ │ │ + eoreq pc, pc, r4, ror #27 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eoreq pc, pc, r4, asr lr @ │ │ │ │ + eoreq pc, pc, r0, ror sp @ │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq sp, fp, r4, ror sp │ │ │ │ + eoreq sp, fp, r8, ror sp │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r1, ip, r8, ror #31 │ │ │ │ - strdeq lr, [fp], -r4 @ │ │ │ │ + eoreq r1, ip, ip, ror #31 │ │ │ │ + strdeq lr, [fp], -r8 @ │ │ │ │ │ │ │ │ -00140244 : │ │ │ │ +00140328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 13cbd4 │ │ │ │ - ldr r5, [pc, #520] @ 14046c │ │ │ │ + bl 13ccb8 │ │ │ │ + ldr r5, [pc, #520] @ 140550 │ │ │ │ add r5, pc, r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1403a8 │ │ │ │ - ldr r3, [pc, #508] @ 140470 │ │ │ │ + beq 14048c │ │ │ │ + ldr r3, [pc, #508] @ 140554 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 140310 │ │ │ │ - ldr r3, [pc, #496] @ 140474 │ │ │ │ + beq 1403f4 │ │ │ │ + ldr r3, [pc, #496] @ 140558 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1402a8 │ │ │ │ - ldr r3, [pc, #476] @ 140478 │ │ │ │ + beq 14038c │ │ │ │ + ldr r3, [pc, #476] @ 14055c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 140334 │ │ │ │ + bne 140418 │ │ │ │ ldr r6, [r4, #12] │ │ │ │ ands r7, r6, #1 │ │ │ │ - bne 1403d0 │ │ │ │ + bne 1404b4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1402d0 │ │ │ │ + beq 1403b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 14039c │ │ │ │ - ldr r3, [pc, #420] @ 14047c │ │ │ │ + beq 140480 │ │ │ │ + ldr r3, [pc, #420] @ 140560 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1403dc │ │ │ │ + beq 1404c0 │ │ │ │ ldr r1, [r3, #236] @ 0xec │ │ │ │ cmp r1, #1 │ │ │ │ - beq 140424 │ │ │ │ + beq 140508 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 14037c │ │ │ │ + bne 140460 │ │ │ │ sub r4, r6, r1 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 14032c │ │ │ │ + beq 140410 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 140374 │ │ │ │ + beq 140458 │ │ │ │ mov r4, #0 │ │ │ │ - b 140304 │ │ │ │ - ldr r3, [pc, #324] @ 140480 │ │ │ │ - ldr r0, [pc, #324] @ 140484 │ │ │ │ + b 1403e8 │ │ │ │ + ldr r3, [pc, #324] @ 140564 │ │ │ │ + ldr r0, [pc, #324] @ 140568 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #312] @ 140488 │ │ │ │ + ldr r1, [pc, #312] @ 14056c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #308] @ 14048c │ │ │ │ - ldr r2, [pc, #308] @ 140490 │ │ │ │ + ldr r0, [pc, #308] @ 140570 │ │ │ │ + ldr r2, [pc, #308] @ 140574 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r4, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 14032c │ │ │ │ + b 140410 │ │ │ │ mov r0, r6 │ │ │ │ bl aefd4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1402d0 │ │ │ │ - ldr r3, [pc, #208] @ 140480 │ │ │ │ - ldr r1, [pc, #224] @ 140494 │ │ │ │ + b 1403b4 │ │ │ │ + ldr r3, [pc, #208] @ 140564 │ │ │ │ + ldr r1, [pc, #224] @ 140578 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #220] @ 140498 │ │ │ │ - ldr r2, [pc, #220] @ 14049c │ │ │ │ + ldr r0, [pc, #220] @ 14057c │ │ │ │ + ldr r2, [pc, #220] @ 140580 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 140364 │ │ │ │ + b 140448 │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ - b 1402b4 │ │ │ │ + b 140398 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #180] @ 1404a0 │ │ │ │ - ldr r1, [pc, #180] @ 1404a4 │ │ │ │ + ldr r3, [pc, #180] @ 140584 │ │ │ │ + ldr r1, [pc, #180] @ 140588 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #124] @ 140480 │ │ │ │ - ldr r1, [pc, #160] @ 1404a8 │ │ │ │ + ldr r3, [pc, #124] @ 140564 │ │ │ │ + ldr r1, [pc, #160] @ 14058c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #156] @ 1404ac │ │ │ │ - ldr r2, [pc, #124] @ 140490 │ │ │ │ + ldr r0, [pc, #156] @ 140590 │ │ │ │ + ldr r2, [pc, #124] @ 140574 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 140364 │ │ │ │ - ldr r3, [pc, #84] @ 140480 │ │ │ │ - ldr r1, [pc, #96] @ 140490 │ │ │ │ + b 140448 │ │ │ │ + ldr r3, [pc, #84] @ 140564 │ │ │ │ + ldr r1, [pc, #96] @ 140574 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #120] @ 1404b0 │ │ │ │ + ldr r3, [pc, #120] @ 140594 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #108] @ 1404b4 │ │ │ │ - ldr r1, [pc, #108] @ 1404b8 │ │ │ │ - ldr r0, [pc, #108] @ 1404bc │ │ │ │ + ldr r2, [pc, #108] @ 140598 │ │ │ │ + ldr r1, [pc, #108] @ 14059c │ │ │ │ + ldr r0, [pc, #108] @ 1405a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 140364 │ │ │ │ - mlaeq pc, r8, sp, pc @ │ │ │ │ + b 140448 │ │ │ │ + @ instruction: 0x002ffcb4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sp, fp, ip, lsl #24 │ │ │ │ - eoreq r1, ip, r0, lsr #29 │ │ │ │ - mlaeq fp, r0, r8, lr │ │ │ │ + eoreq sp, fp, r0, lsl ip │ │ │ │ + eoreq r1, ip, r4, lsr #29 │ │ │ │ + mlaeq fp, r4, r8, lr │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - eoreq r1, ip, r8, lsr lr │ │ │ │ - eoreq lr, fp, r8, lsr #16 │ │ │ │ + eoreq r1, ip, ip, lsr lr │ │ │ │ + eoreq lr, fp, ip, lsr #16 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq pc, fp, r0, asr #29 │ │ │ │ - eoreq r1, ip, r4, ror #27 │ │ │ │ - ldrdeq lr, [fp], -r4 @ │ │ │ │ - eoreq r1, ip, r0, ror #26 │ │ │ │ - eoreq r0, sp, r0, ror #25 │ │ │ │ - eoreq r1, ip, r4, lsr #27 │ │ │ │ - mlaeq fp, r4, r7, lr │ │ │ │ + eoreq pc, fp, r4, asr #29 │ │ │ │ + eoreq r1, ip, r8, ror #27 │ │ │ │ + ldrdeq lr, [fp], -r8 @ │ │ │ │ + eoreq r1, ip, r4, ror #26 │ │ │ │ + eoreq r0, sp, r4, ror #25 │ │ │ │ + eoreq r1, ip, r8, lsr #27 │ │ │ │ + mlaeq fp, r8, r7, lr │ │ │ │ │ │ │ │ -001404c0 : │ │ │ │ +001405a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 1405f8 │ │ │ │ + ldr ip, [pc, #288] @ 1406dc │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 1405fc │ │ │ │ + ldr lr, [pc, #276] @ 1406e0 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3312 @ 0xcf0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 140600 │ │ │ │ + ldr ip, [pc, #256] @ 1406e4 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 140604 │ │ │ │ + ldr r4, [pc, #248] @ 1406e8 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1405ec │ │ │ │ - ldr r3, [pc, #220] @ 140608 │ │ │ │ + beq 1406d0 │ │ │ │ + ldr r3, [pc, #220] @ 1406ec │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 140554 │ │ │ │ - ldr r2, [pc, #196] @ 14060c │ │ │ │ + beq 140638 │ │ │ │ + ldr r2, [pc, #196] @ 1406f0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1405bc │ │ │ │ + bne 1406a0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 140244 │ │ │ │ + bl 140328 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1405ec │ │ │ │ + beq 1406d0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1405b0 │ │ │ │ - ldr r3, [pc, #156] @ 140610 │ │ │ │ + bne 140694 │ │ │ │ + ldr r3, [pc, #156] @ 1406f4 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 140614 │ │ │ │ - ldr r3, [pc, #112] @ 140600 │ │ │ │ + ldr r2, [pc, #136] @ 1406f8 │ │ │ │ + ldr r3, [pc, #112] @ 1406e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1405f4 │ │ │ │ + bne 1406d8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 140618 │ │ │ │ + ldr r3, [pc, #96] @ 1406fc │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 140574 │ │ │ │ - ldr r0, [pc, #88] @ 14061c │ │ │ │ + b 140658 │ │ │ │ + ldr r0, [pc, #88] @ 140700 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 140620 │ │ │ │ - ldr r1, [pc, #80] @ 140624 │ │ │ │ - ldr r0, [pc, #80] @ 140628 │ │ │ │ + ldr r3, [pc, #80] @ 140704 │ │ │ │ + ldr r1, [pc, #80] @ 140708 │ │ │ │ + ldr r0, [pc, #80] @ 14070c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #676 @ 0x2a4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 140584 │ │ │ │ + b 140668 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r4, r1, r0, lsr r6 │ │ │ │ - strdeq pc, [pc], -ip @ │ │ │ │ + eorseq r4, r1, ip, asr #10 │ │ │ │ + eoreq pc, pc, r8, lsl sl @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, pc, r0, ror #21 │ │ │ │ + strdeq pc, [pc], -ip @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eoreq pc, pc, ip, ror #20 │ │ │ │ + eoreq pc, pc, r8, lsl #19 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq sp, fp, ip, lsl #19 │ │ │ │ + mlaeq fp, r0, r9, sp │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r1, ip, r0, lsr #24 │ │ │ │ - eoreq lr, fp, ip, lsl #12 │ │ │ │ + eoreq r1, ip, r4, lsr #24 │ │ │ │ + eoreq lr, fp, r0, lsl r6 │ │ │ │ │ │ │ │ -0014062c : │ │ │ │ +00140710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #236] @ 140730 │ │ │ │ + ldr ip, [pc, #236] @ 140814 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #224] @ 140734 │ │ │ │ + ldr lr, [pc, #224] @ 140818 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3360 @ 0xd20 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #204] @ 140738 │ │ │ │ + ldr ip, [pc, #204] @ 14081c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #196] @ 14073c │ │ │ │ + ldr r4, [pc, #196] @ 140820 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 140724 │ │ │ │ - ldr r3, [pc, #168] @ 140740 │ │ │ │ + beq 140808 │ │ │ │ + ldr r3, [pc, #168] @ 140824 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1406c0 │ │ │ │ - ldr r2, [pc, #144] @ 140744 │ │ │ │ + beq 1407a4 │ │ │ │ + ldr r2, [pc, #144] @ 140828 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1406f4 │ │ │ │ + bne 1407d8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13cbd4 │ │ │ │ - ldr r2, [pc, #120] @ 140748 │ │ │ │ - ldr r3, [pc, #100] @ 140738 │ │ │ │ + bl 13ccb8 │ │ │ │ + ldr r2, [pc, #120] @ 14082c │ │ │ │ + ldr r3, [pc, #100] @ 14081c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 14072c │ │ │ │ + bne 140810 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #80] @ 14074c │ │ │ │ + ldr r0, [pc, #80] @ 140830 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #72] @ 140750 │ │ │ │ - ldr r1, [pc, #72] @ 140754 │ │ │ │ - ldr r0, [pc, #72] @ 140758 │ │ │ │ + ldr r3, [pc, #72] @ 140834 │ │ │ │ + ldr r1, [pc, #72] @ 140838 │ │ │ │ + ldr r0, [pc, #72] @ 14083c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #964 @ 0x3c4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1406c8 │ │ │ │ + b 1407ac │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r4, r1, r4, asr #9 │ │ │ │ - mlaeq pc, r0, r9, pc @ │ │ │ │ + eorseq r4, r1, r0, ror #7 │ │ │ │ + eoreq pc, pc, ip, lsr #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, pc, r4, ror r9 @ │ │ │ │ + mlaeq pc, r0, r8, pc @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eoreq pc, pc, r8, lsr #18 │ │ │ │ - eoreq sp, fp, r4, asr r8 │ │ │ │ + eoreq pc, pc, r4, asr #16 │ │ │ │ + eoreq sp, fp, r8, asr r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r1, ip, ip, ror #19 │ │ │ │ - ldrdeq lr, [fp], -r4 @ │ │ │ │ + strdeq r1, [ip], -r0 @ │ │ │ │ + ldrdeq lr, [fp], -r8 @ │ │ │ │ │ │ │ │ -0014075c : │ │ │ │ +00140840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #1232] @ 140c44 │ │ │ │ - ldr r3, [pc, #1232] @ 140c48 │ │ │ │ + ldr r5, [pc, #1232] @ 140d28 │ │ │ │ + ldr r3, [pc, #1232] @ 140d2c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [r6, #264] @ 0x108 │ │ │ │ mov r4, r0 │ │ │ │ bl 4fe74 │ │ │ │ subs r3, r0, #0 │ │ │ │ - blt 1409fc │ │ │ │ + blt 140ae0 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1407c4 │ │ │ │ + beq 1408a8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 140b90 │ │ │ │ + beq 140c74 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r6, #264] @ 0x108 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 500a8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 140a40 │ │ │ │ + beq 140b24 │ │ │ │ mov r1, #2 │ │ │ │ - bl 13baf4 │ │ │ │ + bl 13bbd8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 140a68 │ │ │ │ + blt 140b4c │ │ │ │ ldr r2, [r8, #12] │ │ │ │ ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 140bb4 │ │ │ │ + beq 140c98 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldrne r2, [r8, #12] │ │ │ │ ldr r7, [r2, #4] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 140bfc │ │ │ │ + beq 140ce0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 140848 │ │ │ │ + beq 14092c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 140a28 │ │ │ │ + beq 140b0c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 140aa4 │ │ │ │ + beq 140b88 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 140af0 │ │ │ │ + beq 140bd4 │ │ │ │ mov r0, r4 │ │ │ │ bl a6a08 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1408b4 │ │ │ │ + bne 140998 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 140894 │ │ │ │ + beq 140978 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 140a98 │ │ │ │ + beq 140b7c │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ ldr r4, [r3, #2920] @ 0xb68 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 140bd8 │ │ │ │ + beq 140cbc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd84 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1408dc │ │ │ │ + beq 1409c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 140a34 │ │ │ │ + beq 140b18 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 140b30 │ │ │ │ + beq 140c14 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r6, #264] @ 0x108 │ │ │ │ bl a6a08 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 140934 │ │ │ │ + bne 140a18 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 140914 │ │ │ │ + beq 1409f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 140ae4 │ │ │ │ + beq 140bc8 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ ldr r7, [r6, #2920] @ 0xb68 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 140c20 │ │ │ │ + beq 140d04 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd84 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 140964 │ │ │ │ + beq 140a48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 140964 │ │ │ │ + bne 140a48 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #0 │ │ │ │ - beq 140b60 │ │ │ │ + beq 140c44 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ bl a633c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 1409a8 │ │ │ │ + beq 140a8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 1409a8 │ │ │ │ + bne 140a8c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1409cc │ │ │ │ + beq 140ab0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1409cc │ │ │ │ + bne 140ab0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r4, #0 │ │ │ │ - bne 1407b8 │ │ │ │ - ldr r3, [pc, #624] @ 140c4c │ │ │ │ - ldr r1, [pc, #624] @ 140c50 │ │ │ │ + bne 14089c │ │ │ │ + ldr r3, [pc, #624] @ 140d30 │ │ │ │ + ldr r1, [pc, #624] @ 140d34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #620] @ 140c54 │ │ │ │ + ldr r0, [pc, #620] @ 140d38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ - b 1407b8 │ │ │ │ - ldr r3, [pc, #584] @ 140c4c │ │ │ │ - ldr r1, [pc, #592] @ 140c58 │ │ │ │ + b 14089c │ │ │ │ + ldr r3, [pc, #584] @ 140d30 │ │ │ │ + ldr r1, [pc, #592] @ 140d3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #588] @ 140c5c │ │ │ │ + ldr r0, [pc, #588] @ 140d40 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ mov r4, #0 │ │ │ │ - b 1407b8 │ │ │ │ + b 14089c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 140848 │ │ │ │ + b 14092c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1408dc │ │ │ │ - ldr r3, [pc, #516] @ 140c4c │ │ │ │ - ldr r1, [pc, #532] @ 140c60 │ │ │ │ + b 1409c0 │ │ │ │ + ldr r3, [pc, #516] @ 140d30 │ │ │ │ + ldr r1, [pc, #532] @ 140d44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #528] @ 140c64 │ │ │ │ + ldr r0, [pc, #528] @ 140d48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl b6f00 │ │ │ │ - b 140a20 │ │ │ │ - ldr r3, [pc, #476] @ 140c4c │ │ │ │ - ldr r1, [pc, #500] @ 140c68 │ │ │ │ + b 140b04 │ │ │ │ + ldr r3, [pc, #476] @ 140d30 │ │ │ │ + ldr r1, [pc, #500] @ 140d4c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #496] @ 140c6c │ │ │ │ + ldr r0, [pc, #496] @ 140d50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ + b 140b04 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 140894 │ │ │ │ - ldr r3, [pc, #416] @ 140c4c │ │ │ │ - ldr ip, [pc, #448] @ 140c70 │ │ │ │ + b 140978 │ │ │ │ + ldr r3, [pc, #416] @ 140d30 │ │ │ │ + ldr ip, [pc, #448] @ 140d54 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #444] @ 140c74 │ │ │ │ - ldr r0, [pc, #444] @ 140c78 │ │ │ │ + ldr r1, [pc, #444] @ 140d58 │ │ │ │ + ldr r0, [pc, #444] @ 140d5c │ │ │ │ add ip, pc, ip │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ + b 140b04 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 140914 │ │ │ │ - ldr r3, [pc, #340] @ 140c4c │ │ │ │ - ldr ip, [pc, #384] @ 140c7c │ │ │ │ + b 1409f8 │ │ │ │ + ldr r3, [pc, #340] @ 140d30 │ │ │ │ + ldr ip, [pc, #384] @ 140d60 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #380] @ 140c80 │ │ │ │ - ldr r0, [pc, #380] @ 140c84 │ │ │ │ + ldr r1, [pc, #380] @ 140d64 │ │ │ │ + ldr r0, [pc, #380] @ 140d68 │ │ │ │ add ip, pc, ip │ │ │ │ str r7, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ - ldr r3, [pc, #276] @ 140c4c │ │ │ │ - ldr r1, [pc, #332] @ 140c88 │ │ │ │ + b 140b04 │ │ │ │ + ldr r3, [pc, #276] @ 140d30 │ │ │ │ + ldr r1, [pc, #332] @ 140d6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #328] @ 140c8c │ │ │ │ + ldr r0, [pc, #328] @ 140d70 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ - ldr r3, [pc, #228] @ 140c4c │ │ │ │ - ldr r1, [pc, #292] @ 140c90 │ │ │ │ + b 140b04 │ │ │ │ + ldr r3, [pc, #228] @ 140d30 │ │ │ │ + ldr r1, [pc, #292] @ 140d74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #288] @ 140c94 │ │ │ │ + ldr r0, [pc, #288] @ 140d78 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ - ldr r3, [pc, #256] @ 140c98 │ │ │ │ - ldr r1, [pc, #256] @ 140c9c │ │ │ │ - ldr r0, [pc, #256] @ 140ca0 │ │ │ │ + b 140b04 │ │ │ │ + ldr r3, [pc, #256] @ 140d7c │ │ │ │ + ldr r1, [pc, #256] @ 140d80 │ │ │ │ + ldr r0, [pc, #256] @ 140d84 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #252] @ 140ca4 │ │ │ │ + ldr r2, [pc, #252] @ 140d88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #236] @ 140ca8 │ │ │ │ - ldr r1, [pc, #236] @ 140cac │ │ │ │ - ldr r0, [pc, #236] @ 140cb0 │ │ │ │ + ldr r3, [pc, #236] @ 140d8c │ │ │ │ + ldr r1, [pc, #236] @ 140d90 │ │ │ │ + ldr r0, [pc, #236] @ 140d94 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #232] @ 140cb4 │ │ │ │ + ldr r2, [pc, #232] @ 140d98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #216] @ 140cb8 │ │ │ │ - ldr r1, [pc, #216] @ 140cbc │ │ │ │ - ldr r0, [pc, #216] @ 140cc0 │ │ │ │ + ldr r3, [pc, #216] @ 140d9c │ │ │ │ + ldr r1, [pc, #216] @ 140da0 │ │ │ │ + ldr r0, [pc, #216] @ 140da4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #212] @ 140cc4 │ │ │ │ + ldr r2, [pc, #212] @ 140da8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #196] @ 140cc8 │ │ │ │ - ldr r1, [pc, #196] @ 140ccc │ │ │ │ - ldr r0, [pc, #196] @ 140cd0 │ │ │ │ + ldr r3, [pc, #196] @ 140dac │ │ │ │ + ldr r1, [pc, #196] @ 140db0 │ │ │ │ + ldr r0, [pc, #196] @ 140db4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #192] @ 140cd4 │ │ │ │ + ldr r2, [pc, #192] @ 140db8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #176] @ 140cd8 │ │ │ │ - ldr r1, [pc, #176] @ 140cdc │ │ │ │ - ldr r0, [pc, #176] @ 140ce0 │ │ │ │ + ldr r3, [pc, #176] @ 140dbc │ │ │ │ + ldr r1, [pc, #176] @ 140dc0 │ │ │ │ + ldr r0, [pc, #176] @ 140dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #172] @ 140ce4 │ │ │ │ + ldr r2, [pc, #172] @ 140dc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq pc, pc, r4, lsl #17 │ │ │ │ + eoreq pc, pc, r0, lsr #15 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ - eoreq r1, ip, r8, lsr #16 │ │ │ │ - eoreq r1, ip, r0, asr #16 │ │ │ │ - eoreq r1, ip, r0, lsl #16 │ │ │ │ - eoreq r1, ip, r8, lsl r8 │ │ │ │ - @ instruction: 0x002c17bc │ │ │ │ - ldrdeq r1, [ip], -r4 @ │ │ │ │ - mlaeq ip, r4, r7, r1 │ │ │ │ - eoreq r1, ip, ip, lsr #15 │ │ │ │ - ldrdeq r1, [sp], -ip @ │ │ │ │ - eoreq r1, ip, r0, asr r7 │ │ │ │ - eoreq r1, ip, r4, ror #14 │ │ │ │ - mlaeq sp, r0, sp, r1 │ │ │ │ - eoreq r1, ip, r4, lsl #14 │ │ │ │ - eoreq r1, ip, r8, lsl r7 │ │ │ │ - eoreq r1, ip, ip, asr #13 │ │ │ │ - eoreq r1, ip, r4, ror #13 │ │ │ │ - mlaeq ip, ip, r6, r1 │ │ │ │ - @ instruction: 0x002c16b4 │ │ │ │ - eoreq r2, lr, ip, asr #11 │ │ │ │ - ldrdeq r4, [fp], -r0 @ │ │ │ │ - mlaeq ip, ip, r6, r1 │ │ │ │ - andeq r0, r3, sl, asr #27 │ │ │ │ - eoreq r2, lr, r8, lsr #11 │ │ │ │ - eoreq r4, fp, ip, lsr #13 │ │ │ │ - eoreq lr, fp, r0, lsr #25 │ │ │ │ - ldrdeq r0, [r3], -lr │ │ │ │ - eoreq r2, lr, r4, lsl #11 │ │ │ │ - eoreq r4, fp, r8, lsl #13 │ │ │ │ - strdeq pc, [fp], -ip @ │ │ │ │ - strdeq r0, [r3], -r8 │ │ │ │ - eoreq r2, lr, r0, ror #10 │ │ │ │ - eoreq r4, fp, r4, ror #12 │ │ │ │ - mlaeq fp, r4, r2, pc @ │ │ │ │ - andeq r0, r3, r4, ror #27 │ │ │ │ - eoreq r2, lr, ip, lsr r5 │ │ │ │ - eoreq r4, fp, r0, asr #12 │ │ │ │ - eoreq pc, fp, ip, ror r5 @ │ │ │ │ - andeq r0, r3, r8, lsl #28 │ │ │ │ + eoreq r1, ip, ip, lsr #16 │ │ │ │ + eoreq r1, ip, r4, asr #16 │ │ │ │ + eoreq r1, ip, r4, lsl #16 │ │ │ │ + eoreq r1, ip, ip, lsl r8 │ │ │ │ + eoreq r1, ip, r0, asr #15 │ │ │ │ + ldrdeq r1, [ip], -r8 @ │ │ │ │ + mlaeq ip, r8, r7, r1 │ │ │ │ + @ instruction: 0x002c17b0 │ │ │ │ + eoreq r1, sp, r0, ror #27 │ │ │ │ + eoreq r1, ip, r4, asr r7 │ │ │ │ + eoreq r1, ip, r8, ror #14 │ │ │ │ + mlaeq sp, r4, sp, r1 │ │ │ │ + eoreq r1, ip, r8, lsl #14 │ │ │ │ + eoreq r1, ip, ip, lsl r7 │ │ │ │ + ldrdeq r1, [ip], -r0 @ │ │ │ │ + eoreq r1, ip, r8, ror #13 │ │ │ │ + eoreq r1, ip, r0, lsr #13 │ │ │ │ + @ instruction: 0x002c16b8 │ │ │ │ + ldrdeq r2, [lr], -r0 @ │ │ │ │ + ldrdeq r4, [fp], -r4 @ │ │ │ │ + eoreq r1, ip, r0, lsr #13 │ │ │ │ + ldrdeq r0, [r3], -r3 │ │ │ │ + eoreq r2, lr, ip, lsr #11 │ │ │ │ + @ instruction: 0x002b46b0 │ │ │ │ + eoreq lr, fp, r4, lsr #25 │ │ │ │ + andeq r0, r3, r7, ror #27 │ │ │ │ + eoreq r2, lr, r8, lsl #11 │ │ │ │ + eoreq r4, fp, ip, lsl #13 │ │ │ │ + eoreq pc, fp, r0, lsl #8 │ │ │ │ + andeq r0, r3, r1, lsl #28 │ │ │ │ + eoreq r2, lr, r4, ror #10 │ │ │ │ + eoreq r4, fp, r8, ror #12 │ │ │ │ + mlaeq fp, r8, r2, pc @ │ │ │ │ + andeq r0, r3, sp, ror #27 │ │ │ │ + eoreq r2, lr, r0, asr #10 │ │ │ │ + eoreq r4, fp, r4, asr #12 │ │ │ │ + eoreq pc, fp, r0, lsl #11 │ │ │ │ + andeq r0, r3, r1, lsl lr │ │ │ │ │ │ │ │ -00140ce8 : │ │ │ │ +00140dcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #208] @ 140dd0 │ │ │ │ + ldr ip, [pc, #208] @ 140eb4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #196] @ 140dd4 │ │ │ │ + ldr lr, [pc, #196] @ 140eb8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3408 @ 0xd50 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 140dd8 │ │ │ │ + ldr ip, [pc, #176] @ 140ebc │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #168] @ 140ddc │ │ │ │ + ldr r4, [pc, #168] @ 140ec0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 140dc4 │ │ │ │ + beq 140ea8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 140d94 │ │ │ │ + beq 140e78 │ │ │ │ mov r0, r1 │ │ │ │ - bl 14075c │ │ │ │ - ldr r2, [pc, #112] @ 140de0 │ │ │ │ - ldr r3, [pc, #100] @ 140dd8 │ │ │ │ + bl 140840 │ │ │ │ + ldr r2, [pc, #112] @ 140ec4 │ │ │ │ + ldr r3, [pc, #100] @ 140ebc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 140dcc │ │ │ │ + bne 140eb0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #72] @ 140de4 │ │ │ │ + ldr r0, [pc, #72] @ 140ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #64] @ 140de8 │ │ │ │ - ldr r1, [pc, #64] @ 140dec │ │ │ │ - ldr r0, [pc, #64] @ 140df0 │ │ │ │ + ldr r3, [pc, #64] @ 140ecc │ │ │ │ + ldr r1, [pc, #64] @ 140ed0 │ │ │ │ + ldr r0, [pc, #64] @ 140ed4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 140d68 │ │ │ │ + b 140e4c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r3, r1, r8, lsl #28 │ │ │ │ - ldrdeq pc, [pc], -r4 @ │ │ │ │ + eorseq r3, r1, r4, lsr #26 │ │ │ │ + strdeq pc, [pc], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x002ff2b8 │ │ │ │ - eoreq pc, pc, r8, lsl #5 │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ + ldrdeq pc, [pc], -r4 @ │ │ │ │ + eoreq pc, pc, r4, lsr #3 │ │ │ │ + eoreq r1, sp, r0, lsl #22 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ - eoreq r1, ip, r0, ror #8 │ │ │ │ - eoreq r1, ip, r4, ror r4 │ │ │ │ + eoreq r1, ip, r4, ror #8 │ │ │ │ + eoreq r1, ip, r8, ror r4 │ │ │ │ │ │ │ │ -00140df4 : │ │ │ │ +00140ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr lr, [pc, #1460] @ 1413c0 │ │ │ │ - ldr ip, [pc, #1460] @ 1413c4 │ │ │ │ + ldr lr, [pc, #1460] @ 1414a4 │ │ │ │ + ldr ip, [pc, #1460] @ 1414a8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ - ldr r4, [pc, #1448] @ 1413c8 │ │ │ │ + ldr r4, [pc, #1448] @ 1414ac │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r3, [pc, #1432] @ 1413cc │ │ │ │ + ldr r3, [pc, #1432] @ 1414b0 │ │ │ │ mov r9, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ str r2, [r9] │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ - ldr r3, [pc, #1384] @ 1413d0 │ │ │ │ + ldr r3, [pc, #1384] @ 1414b4 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ str r2, [r9, #4] │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r5, [sp, #84] @ 0x54 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ - ldr r3, [pc, #1344] @ 1413d4 │ │ │ │ + ldr r3, [pc, #1344] @ 1414b8 │ │ │ │ add r6, r9, #12 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 140f94 │ │ │ │ + beq 141078 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrb ip, [r2] │ │ │ │ cmp ip, #0 │ │ │ │ - beq 140f94 │ │ │ │ + beq 141078 │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ movne r0, #0 │ │ │ │ - beq 1410ec │ │ │ │ + beq 1411d0 │ │ │ │ and ip, ip, #127 @ 0x7f │ │ │ │ add r0, ip, r0, lsl #7 │ │ │ │ mov r3, r2 │ │ │ │ ldrb ip, [r2, #1]! │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ - bne 140ed0 │ │ │ │ + bne 140fb4 │ │ │ │ orrs fp, ip, r0, lsl #7 │ │ │ │ add r2, r3, #2 │ │ │ │ - beq 140f84 │ │ │ │ - ldr r7, [pc, #1244] @ 1413d8 │ │ │ │ + beq 141068 │ │ │ │ + ldr r7, [pc, #1244] @ 1414bc │ │ │ │ str sl, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r9, [sl] │ │ │ │ mov r3, #0 │ │ │ │ tst r9, #128 @ 0x80 │ │ │ │ - beq 140f38 │ │ │ │ + beq 14101c │ │ │ │ and r9, r9, #127 @ 0x7f │ │ │ │ add r3, r9, r3, lsl #7 │ │ │ │ ldrb r9, [sl, #1]! │ │ │ │ tst r9, #128 @ 0x80 │ │ │ │ - bne 140f20 │ │ │ │ + bne 141004 │ │ │ │ lsl r3, r3, #7 │ │ │ │ orr r9, r9, r3 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ bl 500f0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - beq 1410bc │ │ │ │ + beq 1411a0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fef8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ subs fp, fp, #1 │ │ │ │ add sl, sl, r9 │ │ │ │ str r3, [r6], #4 │ │ │ │ - bne 140f10 │ │ │ │ + bne 140ff4 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r2, [r1, #4]! │ │ │ │ ldrb ip, [r2] │ │ │ │ cmp ip, #0 │ │ │ │ - bne 140ec4 │ │ │ │ + bne 140fa8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 141040 │ │ │ │ + beq 141124 │ │ │ │ ldr r2, [sl] │ │ │ │ ldrb r7, [r2] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 141040 │ │ │ │ + beq 141124 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ movne r3, #0 │ │ │ │ - beq 141158 │ │ │ │ + beq 14123c │ │ │ │ and r7, r7, #127 @ 0x7f │ │ │ │ add r3, r7, r3, lsl #7 │ │ │ │ mov r1, r2 │ │ │ │ ldrb r7, [r2, #1]! │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ - bne 140fb8 │ │ │ │ + bne 14109c │ │ │ │ orrs r7, r7, r3, lsl #7 │ │ │ │ add r2, r1, #2 │ │ │ │ - beq 141030 │ │ │ │ + beq 141114 │ │ │ │ ldrb r1, [r2] │ │ │ │ mov r3, #0 │ │ │ │ tst r1, #128 @ 0x80 │ │ │ │ - beq 141004 │ │ │ │ + beq 1410e8 │ │ │ │ and r1, r1, #127 @ 0x7f │ │ │ │ add r3, r1, r3, lsl #7 │ │ │ │ ldrb r1, [r2, #1]! │ │ │ │ tst r1, #128 @ 0x80 │ │ │ │ - bne 140fec │ │ │ │ + bne 1410d0 │ │ │ │ lsl r3, r3, #7 │ │ │ │ orr r8, r1, r3 │ │ │ │ add fp, r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fcf4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1410bc │ │ │ │ + beq 1411a0 │ │ │ │ subs r7, r7, #1 │ │ │ │ add r2, fp, r8 │ │ │ │ str r0, [r6], #4 │ │ │ │ - bne 140fdc │ │ │ │ + bne 1410c0 │ │ │ │ ldr r2, [sl, #4]! │ │ │ │ ldrb r7, [r2] │ │ │ │ cmp r7, #0 │ │ │ │ - bne 140fac │ │ │ │ + bne 141090 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 141110 │ │ │ │ + beq 1411f4 │ │ │ │ ldr r0, [r3] │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 141110 │ │ │ │ + beq 1411f4 │ │ │ │ tst r2, #128 @ 0x80 │ │ │ │ movne r1, #0 │ │ │ │ - beq 1411b0 │ │ │ │ + beq 141294 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ add r1, r2, r1, lsl #7 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r0, #1]! │ │ │ │ tst r2, #128 @ 0x80 │ │ │ │ - bne 141068 │ │ │ │ + bne 14114c │ │ │ │ orrs r8, r2, r1, lsl #7 │ │ │ │ add r0, r3, #2 │ │ │ │ - beq 1410f8 │ │ │ │ + beq 1411dc │ │ │ │ add r7, sp, #32 │ │ │ │ - b 1410a8 │ │ │ │ + b 14118c │ │ │ │ str r0, [r6], #4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r8, r8, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - beq 1410f8 │ │ │ │ + beq 1411dc │ │ │ │ mov r2, #10 │ │ │ │ mov r1, r7 │ │ │ │ bl 503c0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 141094 │ │ │ │ + bne 141178 │ │ │ │ mvn r0, #0 │ │ │ │ - ldr r2, [pc, #788] @ 1413dc │ │ │ │ - ldr r3, [pc, #760] @ 1413c4 │ │ │ │ + ldr r2, [pc, #788] @ 1414c0 │ │ │ │ + ldr r3, [pc, #760] @ 1414a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 141318 │ │ │ │ + bne 1413fc │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, r2, #1 │ │ │ │ mov fp, ip │ │ │ │ - b 140ef4 │ │ │ │ + b 140fd8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 14105c │ │ │ │ + bne 141140 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 141160 │ │ │ │ + beq 141244 │ │ │ │ mov r8, r3 │ │ │ │ ldrd r0, [r8], #8 │ │ │ │ - bl 3f4f58 │ │ │ │ + bl 3f503c │ │ │ │ cmp r0, #0 │ │ │ │ sub r7, r0, #1 │ │ │ │ - bne 141144 │ │ │ │ - b 141160 │ │ │ │ + bne 141228 │ │ │ │ + b 141244 │ │ │ │ subs r7, r7, #1 │ │ │ │ str r0, [r6], #4 │ │ │ │ - bcc 141160 │ │ │ │ + bcc 141244 │ │ │ │ ldrd r0, [r8], #8 │ │ │ │ bl 4ff10 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 141138 │ │ │ │ - b 1410bc │ │ │ │ + bne 14121c │ │ │ │ + b 1411a0 │ │ │ │ add r2, r2, #1 │ │ │ │ - b 140fdc │ │ │ │ + b 1410c0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1411bc │ │ │ │ + beq 1412a0 │ │ │ │ ldrd r0, [r5] │ │ │ │ - bl 3f4f58 │ │ │ │ + bl 3f503c │ │ │ │ cmp r0, #0 │ │ │ │ sub r7, r0, #1 │ │ │ │ - beq 1411bc │ │ │ │ + beq 1412a0 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 141198 │ │ │ │ + b 14127c │ │ │ │ sub r7, r7, #1 │ │ │ │ cmn r7, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ str r0, [r6], #4 │ │ │ │ - beq 1411bc │ │ │ │ + beq 1412a0 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ ldrd r0, [r5, #-16] │ │ │ │ bl 50300 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 141184 │ │ │ │ - b 1410bc │ │ │ │ + bne 141268 │ │ │ │ + b 1411a0 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ - b 14108c │ │ │ │ + b 141170 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 14127c │ │ │ │ + beq 141360 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [r5], #4 │ │ │ │ cmp r8, #0 │ │ │ │ sub r8, r8, #1 │ │ │ │ - ble 14127c │ │ │ │ + ble 141360 │ │ │ │ mov fp, r5 │ │ │ │ ldr r7, [fp], #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4ffe8 │ │ │ │ subs ip, r0, #0 │ │ │ │ - beq 1410bc │ │ │ │ + beq 1411a0 │ │ │ │ cmp r7, #0 │ │ │ │ - ble 1412f8 │ │ │ │ - ldr r3, [pc, #476] @ 1413e0 │ │ │ │ + ble 1413dc │ │ │ │ + ldr r3, [pc, #476] @ 1414c4 │ │ │ │ ldr lr, [ip, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr sl, [lr, #84] @ 0x54 │ │ │ │ cmp lr, r3 │ │ │ │ and sl, sl, #67108864 @ 0x4000000 │ │ │ │ - beq 14131c │ │ │ │ + beq 141400 │ │ │ │ mov r5, fp │ │ │ │ add r0, ip, #8 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r5], #4 │ │ │ │ ldr r1, [r9, r3, lsl #2] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r1] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 14136c │ │ │ │ - ldr r3, [pc, #408] @ 1413e4 │ │ │ │ + beq 141450 │ │ │ │ + ldr r3, [pc, #408] @ 1414c8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp lr, r3 │ │ │ │ - beq 14139c │ │ │ │ + beq 141480 │ │ │ │ ldr r3, [ip, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - ble 141350 │ │ │ │ + ble 141434 │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r7, r2 │ │ │ │ str r1, [r0, #4]! │ │ │ │ - bne 141224 │ │ │ │ + bne 141308 │ │ │ │ subs r8, r8, #1 │ │ │ │ str ip, [r6], #4 │ │ │ │ - bcs 1411dc │ │ │ │ + bcs 1412c0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 141310 │ │ │ │ + beq 1413f4 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r4], #4 │ │ │ │ cmp r5, #0 │ │ │ │ sub r5, r5, #1 │ │ │ │ - ble 141310 │ │ │ │ + ble 1413f4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r8, [r4], #4 │ │ │ │ bl 5027c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1410bc │ │ │ │ + beq 1411a0 │ │ │ │ cmp r8, #0 │ │ │ │ - ble 141300 │ │ │ │ + ble 1413e4 │ │ │ │ mov sl, #0 │ │ │ │ - b 1412cc │ │ │ │ + b 1413b0 │ │ │ │ add sl, sl, #1 │ │ │ │ cmp r8, sl │ │ │ │ - beq 141300 │ │ │ │ + beq 1413e4 │ │ │ │ ldr r3, [r4], #4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r9, r3, lsl #2] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r1] │ │ │ │ bl 50270 │ │ │ │ cmn r0, #1 │ │ │ │ - bne 1412c0 │ │ │ │ - b 1410bc │ │ │ │ + bne 1413a4 │ │ │ │ + b 1411a0 │ │ │ │ mov r5, fp │ │ │ │ - b 141270 │ │ │ │ + b 141354 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmn r5, #1 │ │ │ │ str r7, [r6], #4 │ │ │ │ - bne 14129c │ │ │ │ + bne 141380 │ │ │ │ mov r0, #0 │ │ │ │ - b 1410c0 │ │ │ │ + b 1411a4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 141354 │ │ │ │ - ldr r3, [pc, #184] @ 1413e4 │ │ │ │ + beq 141438 │ │ │ │ + ldr r3, [pc, #184] @ 1414c8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp lr, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r9, r3, lsl #2] │ │ │ │ ldr r3, [r2] │ │ │ │ - beq 141390 │ │ │ │ + beq 141474 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ bl 504d4 │ │ │ │ bl 50554 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r9, r3, lsl #2] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ - ldr r3, [pc, #116] @ 1413e8 │ │ │ │ - ldr r1, [pc, #116] @ 1413ec │ │ │ │ - ldr r0, [pc, #116] @ 1413f0 │ │ │ │ + ldr r3, [pc, #116] @ 1414cc │ │ │ │ + ldr r1, [pc, #116] @ 1414d0 │ │ │ │ + ldr r0, [pc, #116] @ 1414d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ - ldr r3, [pc, #80] @ 1413f4 │ │ │ │ - ldr r1, [pc, #80] @ 1413f8 │ │ │ │ - ldr r0, [pc, #80] @ 1413fc │ │ │ │ + ldr r3, [pc, #80] @ 1414d8 │ │ │ │ + ldr r1, [pc, #80] @ 1414dc │ │ │ │ + ldr r0, [pc, #80] @ 1414e0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 141400 │ │ │ │ + ldr r2, [pc, #76] @ 1414e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq pc, pc, ip, ror #3 │ │ │ │ + eoreq pc, pc, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, pc, r4, asr #3 │ │ │ │ + eoreq pc, pc, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r1, ip, r4, asr r3 │ │ │ │ - eoreq lr, pc, r0, lsr pc @ │ │ │ │ + eoreq r1, ip, r8, asr r3 │ │ │ │ + eoreq lr, pc, ip, asr #28 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ - eoreq sp, sp, r0, lsl #28 │ │ │ │ - eoreq r4, fp, r0, lsr #32 │ │ │ │ - eoreq r4, fp, ip, asr #32 │ │ │ │ - ldrdeq sp, [sp], -r0 @ │ │ │ │ - eoreq r3, fp, ip, lsr #31 │ │ │ │ - ldrdeq r7, [fp], -r4 @ │ │ │ │ + eoreq sp, sp, r4, lsl #28 │ │ │ │ + eoreq r4, fp, r4, lsr #32 │ │ │ │ + eoreq r4, fp, r0, asr r0 │ │ │ │ + ldrdeq sp, [sp], -r4 @ │ │ │ │ + @ instruction: 0x002b3fb0 │ │ │ │ + ldrdeq r7, [fp], -r8 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00141404 : │ │ │ │ +001414e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #88] @ 141478 │ │ │ │ + ldr r1, [pc, #88] @ 14155c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fc70 │ │ │ │ subs r4, r0, #0 │ │ │ │ moveq r5, r4 │ │ │ │ - beq 141460 │ │ │ │ + beq 141544 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ bl 500b4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 141460 │ │ │ │ + beq 141544 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 141468 │ │ │ │ + beq 14154c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r0, ip, r4, asr #28 │ │ │ │ + eoreq r0, ip, r8, asr #28 │ │ │ │ │ │ │ │ -0014147c : │ │ │ │ +00141560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #640] @ 14171c │ │ │ │ + ldr r2, [pc, #640] @ 141800 │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #636] @ 141720 │ │ │ │ + ldr r3, [pc, #636] @ 141804 │ │ │ │ add r2, pc, r2 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [fp, #4] │ │ │ │ - ldr sl, [pc, #612] @ 141724 │ │ │ │ + ldr sl, [pc, #612] @ 141808 │ │ │ │ ldr r0, [r2, #84] @ 0x54 │ │ │ │ add sl, pc, sl │ │ │ │ tst r0, #67108864 @ 0x4000000 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - beq 141718 │ │ │ │ + beq 1417fc │ │ │ │ sub r5, r1, #4 │ │ │ │ - ldr r1, [pc, #576] @ 141728 │ │ │ │ + ldr r1, [pc, #576] @ 14180c │ │ │ │ add r6, fp, #8 │ │ │ │ ldr r9, [sl, r1] │ │ │ │ mov r4, #0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r7, sl │ │ │ │ mov sl, r9 │ │ │ │ - b 141564 │ │ │ │ + b 141648 │ │ │ │ bl 4fda8 │ │ │ │ mov r1, r8 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1415d8 │ │ │ │ + beq 1416bc │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl a89ac │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 141548 │ │ │ │ + beq 14162c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 141644 │ │ │ │ + beq 141728 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 1415d8 │ │ │ │ + blt 1416bc │ │ │ │ ldr r2, [fp, #4] │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 141718 │ │ │ │ + beq 1417fc │ │ │ │ cmp r2, sl │ │ │ │ - beq 1416f4 │ │ │ │ - ldr r1, [pc, #440] @ 14172c │ │ │ │ + beq 1417d8 │ │ │ │ + ldr r1, [pc, #440] @ 141810 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 1416f0 │ │ │ │ + beq 1417d4 │ │ │ │ ldr r2, [fp, #8] │ │ │ │ cmp r4, r2 │ │ │ │ - bge 141650 │ │ │ │ + bge 141734 │ │ │ │ ldr r2, [r6, #4]! │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r1, [r1, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 1416cc │ │ │ │ + beq 1417b0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #392] @ 141730 │ │ │ │ + ldr r0, [pc, #392] @ 141814 │ │ │ │ ldr ip, [r1] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r8, [r2, #16] │ │ │ │ cmp ip, r0 │ │ │ │ ldr r9, [r2, #20] │ │ │ │ - bne 141504 │ │ │ │ + bne 1415e8 │ │ │ │ ldr r0, [r2, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 504b0 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r1, [sp, #16] │ │ │ │ strne r0, [r1] │ │ │ │ - bne 141504 │ │ │ │ + bne 1415e8 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1416a8 │ │ │ │ + beq 14178c │ │ │ │ add r2, sp, #32 │ │ │ │ add r1, sp, #28 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 50204 │ │ │ │ mov r0, r8 │ │ │ │ bl 501e0 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 141680 │ │ │ │ + beq 141764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 501e0 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 141698 │ │ │ │ + beq 14177c │ │ │ │ add r0, sp, #24 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ bl 4fbf8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r7, r4, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 141654 │ │ │ │ + b 141738 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141548 │ │ │ │ + b 14162c │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #216] @ 141734 │ │ │ │ - ldr r3, [pc, #192] @ 141720 │ │ │ │ + ldr r2, [pc, #216] @ 141818 │ │ │ │ + ldr r3, [pc, #192] @ 141804 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1416a4 │ │ │ │ + bne 141788 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 501e0 │ │ │ │ - ldr r5, [pc, #168] @ 141738 │ │ │ │ + ldr r5, [pc, #168] @ 14181c │ │ │ │ add r5, pc, r5 │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 14161c │ │ │ │ - ldr r6, [pc, #156] @ 14173c │ │ │ │ + bne 141700 │ │ │ │ + ldr r6, [pc, #156] @ 141820 │ │ │ │ add r6, pc, r6 │ │ │ │ - b 14161c │ │ │ │ + b 141700 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #144] @ 141740 │ │ │ │ - ldr r1, [pc, #144] @ 141744 │ │ │ │ - ldr r0, [pc, #144] @ 141748 │ │ │ │ + ldr r3, [pc, #144] @ 141824 │ │ │ │ + ldr r1, [pc, #144] @ 141828 │ │ │ │ + ldr r0, [pc, #144] @ 14182c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #140] @ 14174c │ │ │ │ + ldr r2, [pc, #140] @ 141830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #780 @ 0x30c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #124] @ 141750 │ │ │ │ - ldr r1, [pc, #124] @ 141754 │ │ │ │ - ldr r0, [pc, #124] @ 141758 │ │ │ │ + ldr r3, [pc, #124] @ 141834 │ │ │ │ + ldr r1, [pc, #124] @ 141838 │ │ │ │ + ldr r0, [pc, #124] @ 14183c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #120] @ 14175c │ │ │ │ + ldr r2, [pc, #120] @ 141840 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #780 @ 0x30c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #100] @ 141760 │ │ │ │ - ldr r1, [pc, #100] @ 141764 │ │ │ │ - ldr r0, [pc, #100] @ 141768 │ │ │ │ + ldr r3, [pc, #100] @ 141844 │ │ │ │ + ldr r1, [pc, #100] @ 141848 │ │ │ │ + ldr r0, [pc, #100] @ 14184c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 14176c │ │ │ │ + ldr r2, [pc, #96] @ 141850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50514 │ │ │ │ - eoreq lr, pc, r8, asr fp @ │ │ │ │ + eoreq lr, pc, r4, ror sl @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq lr, pc, r8, lsr fp @ │ │ │ │ + eoreq lr, pc, r4, asr sl @ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - mlaeq pc, ip, r9, lr @ │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ - eoreq r0, ip, ip, asr #23 │ │ │ │ - @ instruction: 0x002e1ab4 │ │ │ │ - eoreq pc, fp, r4, lsl #30 │ │ │ │ - ldrdeq r0, [ip], -r4 @ │ │ │ │ + @ instruction: 0x002fe8b8 │ │ │ │ + eoreq r0, ip, r0, ror #23 │ │ │ │ + ldrdeq r0, [ip], -r0 @ │ │ │ │ + @ instruction: 0x002e1ab8 │ │ │ │ + eoreq pc, fp, r8, lsl #30 │ │ │ │ + ldrdeq r0, [ip], -r8 @ │ │ │ │ andeq r0, r0, r3, ror #5 │ │ │ │ - mlaeq lr, r0, sl, r1 │ │ │ │ - eoreq pc, fp, r0, ror #29 │ │ │ │ - mlaeq ip, r8, fp, r0 │ │ │ │ + mlaeq lr, r4, sl, r1 │ │ │ │ + eoreq pc, fp, r4, ror #29 │ │ │ │ + mlaeq ip, ip, fp, r0 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - eoreq sp, sp, r8, ror sl │ │ │ │ - eoreq r3, fp, r4, asr ip │ │ │ │ - eoreq r6, fp, ip, ror sp │ │ │ │ + eoreq sp, sp, ip, ror sl │ │ │ │ + eoreq r3, fp, r8, asr ip │ │ │ │ + eoreq r6, fp, r0, lsl #27 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00141770 : │ │ │ │ +00141854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -249504,1214 +249561,1214 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp] │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 50144 │ │ │ │ - ldr fp, [pc, #624] @ 141a24 │ │ │ │ + ldr fp, [pc, #624] @ 141b08 │ │ │ │ add fp, pc, fp │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - beq 1418c4 │ │ │ │ + beq 1419a8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1419d4 │ │ │ │ - ldr r2, [pc, #592] @ 141a28 │ │ │ │ + beq 141ab8 │ │ │ │ + ldr r2, [pc, #592] @ 141b0c │ │ │ │ mov r4, #12 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #580] @ 141a2c │ │ │ │ + ldr r2, [pc, #580] @ 141b10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - b 141810 │ │ │ │ + b 1418f4 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 1418a4 │ │ │ │ + blt 141988 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ add r4, r4, #4 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1419d4 │ │ │ │ + beq 141ab8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 141a00 │ │ │ │ - ldr r2, [pc, #524] @ 141a30 │ │ │ │ + beq 141ae4 │ │ │ │ + ldr r2, [pc, #524] @ 141b14 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1419fc │ │ │ │ + beq 141ae0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r6, r3 │ │ │ │ - bge 1418cc │ │ │ │ + bge 1419b0 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r8, [r5, r4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 1419d8 │ │ │ │ + beq 141abc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ ldr r9, [r7, r4] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 1418d8 │ │ │ │ + beq 1419bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1417f0 │ │ │ │ + beq 1418d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 1417f0 │ │ │ │ + bne 1418d4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bge 1417f8 │ │ │ │ + bge 1418dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1418c4 │ │ │ │ + beq 1419a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1419b4 │ │ │ │ + beq 141a98 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, r8 │ │ │ │ bl 4fb38 │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 141928 │ │ │ │ + beq 141a0c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 4fe5c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 141920 │ │ │ │ + beq 141a04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 1419a8 │ │ │ │ + beq 141a8c │ │ │ │ cmp sl, #0 │ │ │ │ - bne 141864 │ │ │ │ + bne 141948 │ │ │ │ bl 4ff64 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 4fdf0 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #228] @ 141a34 │ │ │ │ + ldr r0, [pc, #228] @ 141b18 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4fb38 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 4fde4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 141980 │ │ │ │ + beq 141a64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1419c8 │ │ │ │ + beq 141aac │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1418a4 │ │ │ │ + beq 141988 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 1418a4 │ │ │ │ + bne 141988 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1418a4 │ │ │ │ + b 141988 │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141920 │ │ │ │ + b 141a04 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - b 1418cc │ │ │ │ + b 1419b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141980 │ │ │ │ + b 141a64 │ │ │ │ bl 50514 │ │ │ │ - ldr r3, [pc, #88] @ 141a38 │ │ │ │ - ldr r1, [pc, #88] @ 141a3c │ │ │ │ - ldr r0, [pc, #88] @ 141a40 │ │ │ │ + ldr r3, [pc, #88] @ 141b1c │ │ │ │ + ldr r1, [pc, #88] @ 141b20 │ │ │ │ + ldr r0, [pc, #88] @ 141b24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #804 @ 0x324 │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #60] @ 141a44 │ │ │ │ - ldr r1, [pc, #60] @ 141a48 │ │ │ │ - ldr r0, [pc, #60] @ 141a4c │ │ │ │ + ldr r3, [pc, #60] @ 141b28 │ │ │ │ + ldr r1, [pc, #60] @ 141b2c │ │ │ │ + ldr r0, [pc, #60] @ 141b30 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 141a50 │ │ │ │ + ldr r2, [pc, #56] @ 141b34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq lr, pc, r8, asr #16 │ │ │ │ + eoreq lr, pc, r4, ror #14 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ - eoreq r6, fp, ip, lsr #27 │ │ │ │ + @ instruction: 0x002b6db0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r0, ip, r4, lsr #19 │ │ │ │ - eoreq r1, lr, r4, lsl #15 │ │ │ │ - ldrdeq pc, [fp], -r8 @ │ │ │ │ - eoreq r0, ip, ip, ror #17 │ │ │ │ - eoreq sp, sp, ip, ror #14 │ │ │ │ - eoreq r3, fp, r8, asr #18 │ │ │ │ - eoreq r6, fp, r0, ror sl │ │ │ │ + eoreq r0, ip, r8, lsr #19 │ │ │ │ + eoreq r1, lr, r8, lsl #15 │ │ │ │ + ldrdeq pc, [fp], -ip @ │ │ │ │ + strdeq r0, [ip], -r0 @ │ │ │ │ + eoreq sp, sp, r0, ror r7 │ │ │ │ + eoreq r3, fp, ip, asr #18 │ │ │ │ + eoreq r6, fp, r4, ror sl │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00141a54 : │ │ │ │ +00141b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #312] @ 0x138 │ │ │ │ - ldr r6, [pc, #4084] @ 142a60 │ │ │ │ - ldr r2, [pc, #4084] @ 142a64 │ │ │ │ + ldr r6, [pc, #4084] @ 142b44 │ │ │ │ + ldr r2, [pc, #4084] @ 142b48 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [r6, r2] │ │ │ │ - ldr r3, [pc, #4076] @ 142a68 │ │ │ │ + ldr r3, [pc, #4076] @ 142b4c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ sub sp, sp, #3744 @ 0xea0 │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4060] @ 142a6c │ │ │ │ + ldr r3, [pc, #4060] @ 142b50 │ │ │ │ sub sp, sp, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #3724] @ 0xe8c │ │ │ │ - beq 1530f8 │ │ │ │ + beq 1531dc │ │ │ │ ldr r1, [sp, #3724] @ 0xe8c │ │ │ │ - ldr r3, [pc, #4040] @ 142a70 │ │ │ │ + ldr r3, [pc, #4040] @ 142b54 │ │ │ │ add r2, r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r2, #3520] @ 0xdc0 │ │ │ │ ldr r0, [r1, #1108] @ 0x454 │ │ │ │ str r3, [sp, #3736] @ 0xe98 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 153138 │ │ │ │ - ldr r2, [pc, #4000] @ 142a74 │ │ │ │ + beq 15321c │ │ │ │ + ldr r2, [pc, #4000] @ 142b58 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 141afc │ │ │ │ + beq 141be0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 141afc │ │ │ │ + beq 141be0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1530e4 │ │ │ │ + beq 1531c8 │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2612] @ 0xa34 │ │ │ │ - beq 153168 │ │ │ │ + beq 15324c │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r4, [sp, #2612] @ 0xa34 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 7303c │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ - ldr r2, [pc, #3888] @ 142a78 │ │ │ │ + beq 1541c4 │ │ │ │ + ldr r2, [pc, #3888] @ 142b5c │ │ │ │ ldr r5, [r6, r2] │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ - ldr r2, [pc, #3876] @ 142a7c │ │ │ │ + beq 1541f0 │ │ │ │ + ldr r2, [pc, #3876] @ 142b60 │ │ │ │ ldr r4, [r6, r2] │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [sp, #2612] @ 0xa34 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ ldr r7, [sp, #2612] @ 0xa34 │ │ │ │ str r0, [r7, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r7, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3728] @ 0xe90 │ │ │ │ - beq 153170 │ │ │ │ + beq 153254 │ │ │ │ mov r0, #2 │ │ │ │ bl aaa68 │ │ │ │ ldr r7, [sp, #3728] @ 0xe90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7303c │ │ │ │ mov r0, #62 @ 0x3e │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r7, #16] │ │ │ │ mvn r0, #1 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r7, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3732] @ 0xe94 │ │ │ │ - beq 153178 │ │ │ │ + beq 15325c │ │ │ │ mov r0, #254 @ 0xfe │ │ │ │ bl aaa68 │ │ │ │ ldr r7, [sp, #3732] @ 0xe94 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3584] @ 142a80 │ │ │ │ + ldr r0, [pc, #3584] @ 142b64 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r7, #16] │ │ │ │ mvn r0, #1 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r7, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 153180 │ │ │ │ + beq 153264 │ │ │ │ mov r0, #1536 @ 0x600 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3440] @ 142a84 │ │ │ │ + ldr r0, [pc, #3440] @ 142b68 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [sl, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [sl, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [sl, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [sl, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 153188 │ │ │ │ - ldr r0, [pc, #3316] @ 142a88 │ │ │ │ + beq 15326c │ │ │ │ + ldr r0, [pc, #3316] @ 142b6c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3300] @ 142a8c │ │ │ │ + ldr r0, [pc, #3300] @ 142b70 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [fp, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [fp, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 153190 │ │ │ │ - ldr r0, [pc, #3176] @ 142a90 │ │ │ │ + beq 153274 │ │ │ │ + ldr r0, [pc, #3176] @ 142b74 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3160] @ 142a94 │ │ │ │ + ldr r0, [pc, #3160] @ 142b78 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r7, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r7, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 153198 │ │ │ │ - ldr r0, [pc, #3036] @ 142a98 │ │ │ │ + beq 15327c │ │ │ │ + ldr r0, [pc, #3036] @ 142b7c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3016] @ 142a98 │ │ │ │ + ldr r0, [pc, #3016] @ 142b7c │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r8, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r8, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1531a0 │ │ │ │ - ldr r0, [pc, #2892] @ 142a9c │ │ │ │ + beq 153284 │ │ │ │ + ldr r0, [pc, #2892] @ 142b80 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2876] @ 142aa0 │ │ │ │ + ldr r0, [pc, #2876] @ 142b84 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1872] @ 0x750 │ │ │ │ - beq 1531a8 │ │ │ │ - ldr r0, [pc, #2748] @ 142aa4 │ │ │ │ + beq 15328c │ │ │ │ + ldr r0, [pc, #2748] @ 142b88 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1872] @ 0x750 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2732] @ 142aa8 │ │ │ │ + ldr r0, [pc, #2732] @ 142b8c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1872] @ 0x750 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1872] @ 0x750 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1876] @ 0x754 │ │ │ │ - beq 1531b0 │ │ │ │ - ldr r0, [pc, #2596] @ 142aac │ │ │ │ + beq 153294 │ │ │ │ + ldr r0, [pc, #2596] @ 142b90 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1876] @ 0x754 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2576] @ 142aac │ │ │ │ + ldr r0, [pc, #2576] @ 142b90 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1876] @ 0x754 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1876] @ 0x754 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1880] @ 0x758 │ │ │ │ - beq 1531b8 │ │ │ │ + beq 15329c │ │ │ │ mov r0, #3104 @ 0xc20 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1880] @ 0x758 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2420] @ 142ab0 │ │ │ │ + ldr r0, [pc, #2420] @ 142b94 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1880] @ 0x758 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1880] @ 0x758 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1884] @ 0x75c │ │ │ │ - beq 1531c0 │ │ │ │ - ldr r0, [pc, #2284] @ 142ab4 │ │ │ │ + beq 1532a4 │ │ │ │ + ldr r0, [pc, #2284] @ 142b98 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1884] @ 0x75c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2268] @ 142ab8 │ │ │ │ + ldr r0, [pc, #2268] @ 142b9c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1884] @ 0x75c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1884] @ 0x75c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1888] @ 0x760 │ │ │ │ - beq 1531c8 │ │ │ │ + beq 1532ac │ │ │ │ mov r0, #3296 @ 0xce0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1888] @ 0x760 │ │ │ │ bl 7303c │ │ │ │ mov r0, #3296 @ 0xce0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1888] @ 0x760 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1888] @ 0x760 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1892] @ 0x764 │ │ │ │ - beq 1531d0 │ │ │ │ - ldr r0, [pc, #1972] @ 142abc │ │ │ │ + beq 1532b4 │ │ │ │ + ldr r0, [pc, #1972] @ 142ba0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1892] @ 0x764 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1956] @ 142ac0 │ │ │ │ + ldr r0, [pc, #1956] @ 142ba4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1892] @ 0x764 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1892] @ 0x764 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1896] @ 0x768 │ │ │ │ - beq 1531d8 │ │ │ │ - ldr r0, [pc, #1820] @ 142ac4 │ │ │ │ + beq 1532bc │ │ │ │ + ldr r0, [pc, #1820] @ 142ba8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1896] @ 0x768 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1804] @ 142ac8 │ │ │ │ + ldr r0, [pc, #1804] @ 142bac │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1896] @ 0x768 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1896] @ 0x768 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1900] @ 0x76c │ │ │ │ - beq 1531e0 │ │ │ │ - ldr r0, [pc, #1668] @ 142acc │ │ │ │ + beq 1532c4 │ │ │ │ + ldr r0, [pc, #1668] @ 142bb0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1900] @ 0x76c │ │ │ │ bl 7303c │ │ │ │ mov r0, #3536 @ 0xdd0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1900] @ 0x76c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1900] @ 0x76c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1904] @ 0x770 │ │ │ │ - beq 1531e8 │ │ │ │ - ldr r0, [pc, #1512] @ 142ad0 │ │ │ │ + beq 1532cc │ │ │ │ + ldr r0, [pc, #1512] @ 142bb4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1904] @ 0x770 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1496] @ 142ad4 │ │ │ │ + ldr r0, [pc, #1496] @ 142bb8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1904] @ 0x770 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1904] @ 0x770 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1908] @ 0x774 │ │ │ │ - beq 1531f0 │ │ │ │ - ldr r0, [pc, #1360] @ 142ad8 │ │ │ │ + beq 1532d4 │ │ │ │ + ldr r0, [pc, #1360] @ 142bbc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1908] @ 0x774 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1340] @ 142ad8 │ │ │ │ + ldr r0, [pc, #1340] @ 142bbc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1908] @ 0x774 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1908] @ 0x774 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1912] @ 0x778 │ │ │ │ - beq 1531f8 │ │ │ │ + beq 1532dc │ │ │ │ mov r0, #3680 @ 0xe60 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1912] @ 0x778 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1184] @ 142adc │ │ │ │ + ldr r0, [pc, #1184] @ 142bc0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1912] @ 0x778 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1912] @ 0x778 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1916] @ 0x77c │ │ │ │ - beq 153200 │ │ │ │ - ldr r0, [pc, #1048] @ 142ae0 │ │ │ │ + beq 1532e4 │ │ │ │ + ldr r0, [pc, #1048] @ 142bc4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1916] @ 0x77c │ │ │ │ bl 7303c │ │ │ │ mov r0, #3936 @ 0xf60 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1916] @ 0x77c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1916] @ 0x77c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1920] @ 0x780 │ │ │ │ - beq 153208 │ │ │ │ - ldr r0, [pc, #892] @ 142ae4 │ │ │ │ + beq 1532ec │ │ │ │ + ldr r0, [pc, #892] @ 142bc8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1920] @ 0x780 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #876] @ 142ae8 │ │ │ │ + ldr r0, [pc, #876] @ 142bcc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1920] @ 0x780 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1920] @ 0x780 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1924] @ 0x784 │ │ │ │ - beq 153210 │ │ │ │ - ldr r0, [pc, #740] @ 142aec │ │ │ │ + beq 1532f4 │ │ │ │ + ldr r0, [pc, #740] @ 142bd0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1924] @ 0x784 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #720] @ 142aec │ │ │ │ + ldr r0, [pc, #720] @ 142bd0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1924] @ 0x784 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1924] @ 0x784 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1928] @ 0x788 │ │ │ │ - beq 153218 │ │ │ │ - ldr r0, [pc, #584] @ 142af0 │ │ │ │ + beq 1532fc │ │ │ │ + ldr r0, [pc, #584] @ 142bd4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1928] @ 0x788 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #568] @ 142af4 │ │ │ │ + ldr r0, [pc, #568] @ 142bd8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1928] @ 0x788 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1928] @ 0x788 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1932] @ 0x78c │ │ │ │ - beq 153220 │ │ │ │ - ldr r0, [pc, #432] @ 142af8 │ │ │ │ + beq 153304 │ │ │ │ + ldr r0, [pc, #432] @ 142bdc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1932] @ 0x78c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #416] @ 142afc │ │ │ │ + ldr r0, [pc, #416] @ 142be0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1932] @ 0x78c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1932] @ 0x78c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1936] @ 0x790 │ │ │ │ - beq 153228 │ │ │ │ - ldr r0, [pc, #280] @ 142b00 │ │ │ │ + beq 15330c │ │ │ │ + ldr r0, [pc, #280] @ 142be4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1936] @ 0x790 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #264] @ 142b04 │ │ │ │ + ldr r0, [pc, #264] @ 142be8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1936] @ 0x790 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1936] @ 0x790 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ - b 142bb0 │ │ │ │ - eoreq lr, pc, ip, lsl #11 │ │ │ │ + beq 1541ec │ │ │ │ + b 142c94 │ │ │ │ + eoreq lr, pc, r8, lsr #9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, lsr #24 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ @@ -250789,2081 +250846,2081 @@ │ │ │ │ andeq r1, r0, r0, ror #9 │ │ │ │ andeq r1, r0, r2, ror #9 │ │ │ │ andeq r1, r0, sl, ror #9 │ │ │ │ andeq r1, r0, r2, lsl #10 │ │ │ │ andeq r1, r0, r4, lsl #10 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1940] @ 0x794 │ │ │ │ - beq 153230 │ │ │ │ - ldr r0, [pc, #-212] @ 142b08 │ │ │ │ + beq 153314 │ │ │ │ + ldr r0, [pc, #-212] @ 142bec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1940] @ 0x794 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-228] @ 142b0c │ │ │ │ + ldr r0, [pc, #-228] @ 142bf0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1940] @ 0x794 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1940] @ 0x794 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1944] @ 0x798 │ │ │ │ - beq 153238 │ │ │ │ - ldr r0, [pc, #-364] @ 142b10 │ │ │ │ + beq 15331c │ │ │ │ + ldr r0, [pc, #-364] @ 142bf4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1944] @ 0x798 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-380] @ 142b14 │ │ │ │ + ldr r0, [pc, #-380] @ 142bf8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1944] @ 0x798 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1944] @ 0x798 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1948] @ 0x79c │ │ │ │ - beq 153240 │ │ │ │ - ldr r0, [pc, #-516] @ 142b18 │ │ │ │ + beq 153324 │ │ │ │ + ldr r0, [pc, #-516] @ 142bfc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1948] @ 0x79c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-532] @ 142b1c │ │ │ │ + ldr r0, [pc, #-532] @ 142c00 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1948] @ 0x79c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1948] @ 0x79c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1952] @ 0x7a0 │ │ │ │ - beq 153248 │ │ │ │ - ldr r0, [pc, #-668] @ 142b20 │ │ │ │ + beq 15332c │ │ │ │ + ldr r0, [pc, #-668] @ 142c04 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1952] @ 0x7a0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-684] @ 142b24 │ │ │ │ + ldr r0, [pc, #-684] @ 142c08 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1952] @ 0x7a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1952] @ 0x7a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1956] @ 0x7a4 │ │ │ │ - beq 153250 │ │ │ │ - ldr r0, [pc, #-820] @ 142b28 │ │ │ │ + beq 153334 │ │ │ │ + ldr r0, [pc, #-820] @ 142c0c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1956] @ 0x7a4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-836] @ 142b2c │ │ │ │ + ldr r0, [pc, #-836] @ 142c10 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1956] @ 0x7a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1956] @ 0x7a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1960] @ 0x7a8 │ │ │ │ - beq 153258 │ │ │ │ - ldr r0, [pc, #-972] @ 142b30 │ │ │ │ + beq 15333c │ │ │ │ + ldr r0, [pc, #-972] @ 142c14 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1960] @ 0x7a8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-992] @ 142b30 │ │ │ │ + ldr r0, [pc, #-992] @ 142c14 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1960] @ 0x7a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1960] @ 0x7a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1964] @ 0x7ac │ │ │ │ - beq 153260 │ │ │ │ - ldr r0, [pc, #-1128] @ 142b34 │ │ │ │ + beq 153344 │ │ │ │ + ldr r0, [pc, #-1128] @ 142c18 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1964] @ 0x7ac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1148] @ 142b34 │ │ │ │ + ldr r0, [pc, #-1148] @ 142c18 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1964] @ 0x7ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1964] @ 0x7ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1968] @ 0x7b0 │ │ │ │ - beq 153268 │ │ │ │ - ldr r0, [pc, #-1284] @ 142b38 │ │ │ │ + beq 15334c │ │ │ │ + ldr r0, [pc, #-1284] @ 142c1c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1968] @ 0x7b0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1300] @ 142b3c │ │ │ │ + ldr r0, [pc, #-1300] @ 142c20 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1968] @ 0x7b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1968] @ 0x7b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1972] @ 0x7b4 │ │ │ │ - beq 153270 │ │ │ │ - ldr r0, [pc, #-1436] @ 142b40 │ │ │ │ + beq 153354 │ │ │ │ + ldr r0, [pc, #-1436] @ 142c24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1972] @ 0x7b4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1456] @ 142b40 │ │ │ │ + ldr r0, [pc, #-1456] @ 142c24 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1972] @ 0x7b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1972] @ 0x7b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1976] @ 0x7b8 │ │ │ │ - beq 153278 │ │ │ │ - ldr r0, [pc, #-1592] @ 142b44 │ │ │ │ + beq 15335c │ │ │ │ + ldr r0, [pc, #-1592] @ 142c28 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1976] @ 0x7b8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1608] @ 142b48 │ │ │ │ + ldr r0, [pc, #-1608] @ 142c2c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1976] @ 0x7b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1976] @ 0x7b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1980] @ 0x7bc │ │ │ │ - beq 153280 │ │ │ │ - ldr r0, [pc, #-1744] @ 142b4c │ │ │ │ + beq 153364 │ │ │ │ + ldr r0, [pc, #-1744] @ 142c30 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1980] @ 0x7bc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1760] @ 142b50 │ │ │ │ + ldr r0, [pc, #-1760] @ 142c34 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1980] @ 0x7bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1980] @ 0x7bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1984] @ 0x7c0 │ │ │ │ - beq 153288 │ │ │ │ - ldr r0, [pc, #-1896] @ 142b54 │ │ │ │ + beq 15336c │ │ │ │ + ldr r0, [pc, #-1896] @ 142c38 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1984] @ 0x7c0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1916] @ 142b54 │ │ │ │ + ldr r0, [pc, #-1916] @ 142c38 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1984] @ 0x7c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1984] @ 0x7c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1988] @ 0x7c4 │ │ │ │ - beq 153290 │ │ │ │ - ldr r0, [pc, #-2052] @ 142b58 │ │ │ │ + beq 153374 │ │ │ │ + ldr r0, [pc, #-2052] @ 142c3c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1988] @ 0x7c4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2072] @ 142b58 │ │ │ │ + ldr r0, [pc, #-2072] @ 142c3c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1988] @ 0x7c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1988] @ 0x7c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1992] @ 0x7c8 │ │ │ │ - beq 153298 │ │ │ │ - ldr r0, [pc, #-2208] @ 142b5c │ │ │ │ + beq 15337c │ │ │ │ + ldr r0, [pc, #-2208] @ 142c40 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1992] @ 0x7c8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2224] @ 142b60 │ │ │ │ + ldr r0, [pc, #-2224] @ 142c44 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1992] @ 0x7c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1992] @ 0x7c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1996] @ 0x7cc │ │ │ │ - beq 1532a0 │ │ │ │ - ldr r0, [pc, #-2360] @ 142b64 │ │ │ │ + beq 153384 │ │ │ │ + ldr r0, [pc, #-2360] @ 142c48 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1996] @ 0x7cc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2380] @ 142b64 │ │ │ │ + ldr r0, [pc, #-2380] @ 142c48 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1996] @ 0x7cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1996] @ 0x7cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2000] @ 0x7d0 │ │ │ │ - beq 1532a8 │ │ │ │ - ldr r0, [pc, #-2516] @ 142b68 │ │ │ │ + beq 15338c │ │ │ │ + ldr r0, [pc, #-2516] @ 142c4c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2000] @ 0x7d0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2532] @ 142b6c │ │ │ │ + ldr r0, [pc, #-2532] @ 142c50 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2000] @ 0x7d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2000] @ 0x7d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2004] @ 0x7d4 │ │ │ │ - beq 1532b0 │ │ │ │ - ldr r0, [pc, #-2668] @ 142b70 │ │ │ │ + beq 153394 │ │ │ │ + ldr r0, [pc, #-2668] @ 142c54 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2004] @ 0x7d4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2688] @ 142b70 │ │ │ │ + ldr r0, [pc, #-2688] @ 142c54 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2004] @ 0x7d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2004] @ 0x7d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2008] @ 0x7d8 │ │ │ │ - beq 1532b8 │ │ │ │ - ldr r0, [pc, #-2824] @ 142b74 │ │ │ │ + beq 15339c │ │ │ │ + ldr r0, [pc, #-2824] @ 142c58 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2008] @ 0x7d8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2840] @ 142b78 │ │ │ │ + ldr r0, [pc, #-2840] @ 142c5c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2008] @ 0x7d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2008] @ 0x7d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2012] @ 0x7dc │ │ │ │ - beq 1532c0 │ │ │ │ - ldr r0, [pc, #-2976] @ 142b7c │ │ │ │ + beq 1533a4 │ │ │ │ + ldr r0, [pc, #-2976] @ 142c60 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2012] @ 0x7dc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2996] @ 142b7c │ │ │ │ + ldr r0, [pc, #-2996] @ 142c60 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2012] @ 0x7dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2012] @ 0x7dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2016] @ 0x7e0 │ │ │ │ - beq 1532c8 │ │ │ │ - ldr r0, [pc, #-3132] @ 142b80 │ │ │ │ + beq 1533ac │ │ │ │ + ldr r0, [pc, #-3132] @ 142c64 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2016] @ 0x7e0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3148] @ 142b84 │ │ │ │ + ldr r0, [pc, #-3148] @ 142c68 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2016] @ 0x7e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2016] @ 0x7e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2020] @ 0x7e4 │ │ │ │ - beq 1532d0 │ │ │ │ - ldr r0, [pc, #-3284] @ 142b88 │ │ │ │ + beq 1533b4 │ │ │ │ + ldr r0, [pc, #-3284] @ 142c6c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2020] @ 0x7e4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3300] @ 142b8c │ │ │ │ + ldr r0, [pc, #-3300] @ 142c70 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2020] @ 0x7e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2020] @ 0x7e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2024] @ 0x7e8 │ │ │ │ - beq 1532d8 │ │ │ │ - ldr r0, [pc, #-3436] @ 142b90 │ │ │ │ + beq 1533bc │ │ │ │ + ldr r0, [pc, #-3436] @ 142c74 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2024] @ 0x7e8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3452] @ 142b94 │ │ │ │ + ldr r0, [pc, #-3452] @ 142c78 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2024] @ 0x7e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2024] @ 0x7e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2028] @ 0x7ec │ │ │ │ - beq 1532e0 │ │ │ │ - ldr r0, [pc, #-3588] @ 142b98 │ │ │ │ + beq 1533c4 │ │ │ │ + ldr r0, [pc, #-3588] @ 142c7c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2028] @ 0x7ec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3608] @ 142b98 │ │ │ │ + ldr r0, [pc, #-3608] @ 142c7c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2028] @ 0x7ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2028] @ 0x7ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2032] @ 0x7f0 │ │ │ │ - beq 1532e8 │ │ │ │ - ldr r0, [pc, #-3744] @ 142b9c │ │ │ │ + beq 1533cc │ │ │ │ + ldr r0, [pc, #-3744] @ 142c80 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2032] @ 0x7f0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3760] @ 142ba0 │ │ │ │ + ldr r0, [pc, #-3760] @ 142c84 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2032] @ 0x7f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2032] @ 0x7f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2036] @ 0x7f4 │ │ │ │ - beq 1532f0 │ │ │ │ - ldr r0, [pc, #-3896] @ 142ba4 │ │ │ │ + beq 1533d4 │ │ │ │ + ldr r0, [pc, #-3896] @ 142c88 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2036] @ 0x7f4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3916] @ 142ba4 │ │ │ │ + ldr r0, [pc, #-3916] @ 142c88 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2036] @ 0x7f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2036] @ 0x7f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2040] @ 0x7f8 │ │ │ │ - beq 1532f8 │ │ │ │ - ldr r0, [pc, #-4052] @ 142ba8 │ │ │ │ + beq 1533dc │ │ │ │ + ldr r0, [pc, #-4052] @ 142c8c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2040] @ 0x7f8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-4068] @ 142bac │ │ │ │ + ldr r0, [pc, #-4068] @ 142c90 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2040] @ 0x7f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2040] @ 0x7f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2044] @ 0x7fc │ │ │ │ - beq 153300 │ │ │ │ - ldr r0, [pc, #4072] @ 144c04 │ │ │ │ + beq 1533e4 │ │ │ │ + ldr r0, [pc, #4072] @ 144ce8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2044] @ 0x7fc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4052] @ 144c04 │ │ │ │ + ldr r0, [pc, #4052] @ 144ce8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2044] @ 0x7fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2044] @ 0x7fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2048] @ 0x800 │ │ │ │ - beq 153308 │ │ │ │ - ldr r0, [pc, #3916] @ 144c08 │ │ │ │ + beq 1533ec │ │ │ │ + ldr r0, [pc, #3916] @ 144cec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2048] @ 0x800 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3900] @ 144c0c │ │ │ │ + ldr r0, [pc, #3900] @ 144cf0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2048] @ 0x800 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2048] @ 0x800 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2052] @ 0x804 │ │ │ │ - beq 153310 │ │ │ │ - ldr r0, [pc, #3764] @ 144c10 │ │ │ │ + beq 1533f4 │ │ │ │ + ldr r0, [pc, #3764] @ 144cf4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2052] @ 0x804 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3748] @ 144c14 │ │ │ │ + ldr r0, [pc, #3748] @ 144cf8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2052] @ 0x804 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2052] @ 0x804 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2056] @ 0x808 │ │ │ │ - beq 153318 │ │ │ │ - ldr r0, [pc, #3612] @ 144c18 │ │ │ │ + beq 1533fc │ │ │ │ + ldr r0, [pc, #3612] @ 144cfc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2056] @ 0x808 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3592] @ 144c18 │ │ │ │ + ldr r0, [pc, #3592] @ 144cfc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2056] @ 0x808 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2056] @ 0x808 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2060] @ 0x80c │ │ │ │ - beq 153320 │ │ │ │ - ldr r0, [pc, #3456] @ 144c1c │ │ │ │ + beq 153404 │ │ │ │ + ldr r0, [pc, #3456] @ 144d00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2060] @ 0x80c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3440] @ 144c20 │ │ │ │ + ldr r0, [pc, #3440] @ 144d04 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2060] @ 0x80c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2060] @ 0x80c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2064] @ 0x810 │ │ │ │ - beq 153328 │ │ │ │ - ldr r0, [pc, #3304] @ 144c24 │ │ │ │ + beq 15340c │ │ │ │ + ldr r0, [pc, #3304] @ 144d08 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2064] @ 0x810 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3288] @ 144c28 │ │ │ │ + ldr r0, [pc, #3288] @ 144d0c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2064] @ 0x810 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2064] @ 0x810 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2068] @ 0x814 │ │ │ │ - beq 153330 │ │ │ │ - ldr r0, [pc, #3152] @ 144c2c │ │ │ │ + beq 153414 │ │ │ │ + ldr r0, [pc, #3152] @ 144d10 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2068] @ 0x814 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3132] @ 144c2c │ │ │ │ + ldr r0, [pc, #3132] @ 144d10 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2068] @ 0x814 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2068] @ 0x814 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2072] @ 0x818 │ │ │ │ - beq 153338 │ │ │ │ - ldr r0, [pc, #2996] @ 144c30 │ │ │ │ + beq 15341c │ │ │ │ + ldr r0, [pc, #2996] @ 144d14 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2072] @ 0x818 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2976] @ 144c30 │ │ │ │ + ldr r0, [pc, #2976] @ 144d14 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2072] @ 0x818 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2072] @ 0x818 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2076] @ 0x81c │ │ │ │ - beq 153340 │ │ │ │ - ldr r0, [pc, #2840] @ 144c34 │ │ │ │ + beq 153424 │ │ │ │ + ldr r0, [pc, #2840] @ 144d18 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2076] @ 0x81c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2820] @ 144c34 │ │ │ │ + ldr r0, [pc, #2820] @ 144d18 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2076] @ 0x81c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2076] @ 0x81c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2080] @ 0x820 │ │ │ │ - beq 153348 │ │ │ │ - ldr r0, [pc, #2684] @ 144c38 │ │ │ │ + beq 15342c │ │ │ │ + ldr r0, [pc, #2684] @ 144d1c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2080] @ 0x820 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2668] @ 144c3c │ │ │ │ + ldr r0, [pc, #2668] @ 144d20 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2080] @ 0x820 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2080] @ 0x820 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2084] @ 0x824 │ │ │ │ - beq 153350 │ │ │ │ - ldr r0, [pc, #2532] @ 144c40 │ │ │ │ + beq 153434 │ │ │ │ + ldr r0, [pc, #2532] @ 144d24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2084] @ 0x824 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2512] @ 144c40 │ │ │ │ + ldr r0, [pc, #2512] @ 144d24 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2084] @ 0x824 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2084] @ 0x824 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2088] @ 0x828 │ │ │ │ - beq 153358 │ │ │ │ - ldr r0, [pc, #2376] @ 144c44 │ │ │ │ + beq 15343c │ │ │ │ + ldr r0, [pc, #2376] @ 144d28 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2088] @ 0x828 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2360] @ 144c48 │ │ │ │ + ldr r0, [pc, #2360] @ 144d2c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2088] @ 0x828 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2088] @ 0x828 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2092] @ 0x82c │ │ │ │ - beq 153360 │ │ │ │ - ldr r0, [pc, #2224] @ 144c4c │ │ │ │ + beq 153444 │ │ │ │ + ldr r0, [pc, #2224] @ 144d30 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2092] @ 0x82c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2208] @ 144c50 │ │ │ │ + ldr r0, [pc, #2208] @ 144d34 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2092] @ 0x82c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2092] @ 0x82c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2096] @ 0x830 │ │ │ │ - beq 153368 │ │ │ │ - ldr r0, [pc, #2072] @ 144c54 │ │ │ │ + beq 15344c │ │ │ │ + ldr r0, [pc, #2072] @ 144d38 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2096] @ 0x830 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2052] @ 144c54 │ │ │ │ + ldr r0, [pc, #2052] @ 144d38 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2096] @ 0x830 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2096] @ 0x830 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2100] @ 0x834 │ │ │ │ - beq 153370 │ │ │ │ + beq 153454 │ │ │ │ mov r0, #6016 @ 0x1780 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2100] @ 0x834 │ │ │ │ bl 7303c │ │ │ │ mov r0, #6016 @ 0x1780 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2100] @ 0x834 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2100] @ 0x834 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2104] @ 0x838 │ │ │ │ - beq 153378 │ │ │ │ - ldr r0, [pc, #1756] @ 144c58 │ │ │ │ + beq 15345c │ │ │ │ + ldr r0, [pc, #1756] @ 144d3c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2104] @ 0x838 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1736] @ 144c58 │ │ │ │ + ldr r0, [pc, #1736] @ 144d3c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2104] @ 0x838 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2104] @ 0x838 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2108] @ 0x83c │ │ │ │ - beq 153380 │ │ │ │ + beq 153464 │ │ │ │ mov r0, #6144 @ 0x1800 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2108] @ 0x83c │ │ │ │ bl 7303c │ │ │ │ mov r0, #6144 @ 0x1800 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2108] @ 0x83c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2108] @ 0x83c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2112] @ 0x840 │ │ │ │ - beq 153388 │ │ │ │ - ldr r0, [pc, #1440] @ 144c5c │ │ │ │ + beq 15346c │ │ │ │ + ldr r0, [pc, #1440] @ 144d40 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2112] @ 0x840 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1420] @ 144c5c │ │ │ │ + ldr r0, [pc, #1420] @ 144d40 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2112] @ 0x840 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2112] @ 0x840 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2116] @ 0x844 │ │ │ │ - beq 153390 │ │ │ │ - ldr r0, [pc, #1284] @ 144c60 │ │ │ │ + beq 153474 │ │ │ │ + ldr r0, [pc, #1284] @ 144d44 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2116] @ 0x844 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1264] @ 144c60 │ │ │ │ + ldr r0, [pc, #1264] @ 144d44 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2116] @ 0x844 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2116] @ 0x844 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2120] @ 0x848 │ │ │ │ - beq 153398 │ │ │ │ - ldr r0, [pc, #1128] @ 144c64 │ │ │ │ + beq 15347c │ │ │ │ + ldr r0, [pc, #1128] @ 144d48 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2120] @ 0x848 │ │ │ │ bl 7303c │ │ │ │ mov r0, #6272 @ 0x1880 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2120] @ 0x848 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2120] @ 0x848 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2124] @ 0x84c │ │ │ │ - beq 1533a0 │ │ │ │ - ldr r0, [pc, #972] @ 144c68 │ │ │ │ + beq 153484 │ │ │ │ + ldr r0, [pc, #972] @ 144d4c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2124] @ 0x84c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #956] @ 144c6c │ │ │ │ + ldr r0, [pc, #956] @ 144d50 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2124] @ 0x84c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2124] @ 0x84c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2128] @ 0x850 │ │ │ │ - beq 1533a8 │ │ │ │ - ldr r0, [pc, #820] @ 144c70 │ │ │ │ + beq 15348c │ │ │ │ + ldr r0, [pc, #820] @ 144d54 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2128] @ 0x850 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #804] @ 144c74 │ │ │ │ + ldr r0, [pc, #804] @ 144d58 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2128] @ 0x850 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2128] @ 0x850 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2132] @ 0x854 │ │ │ │ - beq 1533b0 │ │ │ │ - ldr r0, [pc, #668] @ 144c78 │ │ │ │ + beq 153494 │ │ │ │ + ldr r0, [pc, #668] @ 144d5c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2132] @ 0x854 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #652] @ 144c7c │ │ │ │ + ldr r0, [pc, #652] @ 144d60 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2132] @ 0x854 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2132] @ 0x854 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2136] @ 0x858 │ │ │ │ - beq 1533b8 │ │ │ │ - ldr r0, [pc, #516] @ 144c80 │ │ │ │ + beq 15349c │ │ │ │ + ldr r0, [pc, #516] @ 144d64 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2136] @ 0x858 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #500] @ 144c84 │ │ │ │ + ldr r0, [pc, #500] @ 144d68 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2136] @ 0x858 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2136] @ 0x858 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2140] @ 0x85c │ │ │ │ - beq 1533c0 │ │ │ │ - ldr r0, [pc, #364] @ 144c88 │ │ │ │ + beq 1534a4 │ │ │ │ + ldr r0, [pc, #364] @ 144d6c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2140] @ 0x85c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #344] @ 144c88 │ │ │ │ + ldr r0, [pc, #344] @ 144d6c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2140] @ 0x85c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2140] @ 0x85c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2144] @ 0x860 │ │ │ │ - beq 1533c8 │ │ │ │ - ldr r0, [pc, #208] @ 144c8c │ │ │ │ + beq 1534ac │ │ │ │ + ldr r0, [pc, #208] @ 144d70 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2144] @ 0x860 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #188] @ 144c8c │ │ │ │ + ldr r0, [pc, #188] @ 144d70 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2144] @ 0x860 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ - b 144d24 │ │ │ │ + ble 1541e8 │ │ │ │ + b 144e08 │ │ │ │ andeq r1, r0, r8, ror r5 │ │ │ │ andeq r1, r0, r2, lsl #11 │ │ │ │ andeq r1, r0, sl, lsl #11 │ │ │ │ andeq r1, r0, lr, lsl #11 │ │ │ │ muleq r0, r0, r5 │ │ │ │ muleq r0, sl, r5 │ │ │ │ andeq r1, r0, r4, asr #11 │ │ │ │ @@ -252935,2048 +252992,2048 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2144] @ 0x860 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2148] @ 0x864 │ │ │ │ - beq 1533d0 │ │ │ │ - ldr r0, [pc, #-240] @ 144c90 │ │ │ │ + beq 1534b4 │ │ │ │ + ldr r0, [pc, #-240] @ 144d74 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2148] @ 0x864 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-260] @ 144c90 │ │ │ │ + ldr r0, [pc, #-260] @ 144d74 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2148] @ 0x864 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2148] @ 0x864 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2152] @ 0x868 │ │ │ │ - beq 1533d8 │ │ │ │ - ldr r0, [pc, #-396] @ 144c94 │ │ │ │ + beq 1534bc │ │ │ │ + ldr r0, [pc, #-396] @ 144d78 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2152] @ 0x868 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-416] @ 144c94 │ │ │ │ + ldr r0, [pc, #-416] @ 144d78 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2152] @ 0x868 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2152] @ 0x868 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2156] @ 0x86c │ │ │ │ - beq 1533e0 │ │ │ │ - ldr r0, [pc, #-552] @ 144c98 │ │ │ │ + beq 1534c4 │ │ │ │ + ldr r0, [pc, #-552] @ 144d7c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2156] @ 0x86c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-568] @ 144c9c │ │ │ │ + ldr r0, [pc, #-568] @ 144d80 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2156] @ 0x86c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2156] @ 0x86c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2160] @ 0x870 │ │ │ │ - beq 1533e8 │ │ │ │ - ldr r0, [pc, #-704] @ 144ca0 │ │ │ │ + beq 1534cc │ │ │ │ + ldr r0, [pc, #-704] @ 144d84 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2160] @ 0x870 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-720] @ 144ca4 │ │ │ │ + ldr r0, [pc, #-720] @ 144d88 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2160] @ 0x870 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2160] @ 0x870 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2164] @ 0x874 │ │ │ │ - beq 1533f0 │ │ │ │ + beq 1534d4 │ │ │ │ mov r0, #6656 @ 0x1a00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2164] @ 0x874 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-876] @ 144ca8 │ │ │ │ + ldr r0, [pc, #-876] @ 144d8c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2164] @ 0x874 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2164] @ 0x874 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2168] @ 0x878 │ │ │ │ - beq 1533f8 │ │ │ │ - ldr r0, [pc, #-1012] @ 144cac │ │ │ │ + beq 1534dc │ │ │ │ + ldr r0, [pc, #-1012] @ 144d90 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2168] @ 0x878 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1028] @ 144cb0 │ │ │ │ + ldr r0, [pc, #-1028] @ 144d94 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2168] @ 0x878 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2168] @ 0x878 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2172] @ 0x87c │ │ │ │ - beq 153400 │ │ │ │ - ldr r0, [pc, #-1164] @ 144cb4 │ │ │ │ + beq 1534e4 │ │ │ │ + ldr r0, [pc, #-1164] @ 144d98 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2172] @ 0x87c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1180] @ 144cb8 │ │ │ │ + ldr r0, [pc, #-1180] @ 144d9c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2172] @ 0x87c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2172] @ 0x87c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2176] @ 0x880 │ │ │ │ - beq 153408 │ │ │ │ - ldr r0, [pc, #-1316] @ 144cbc │ │ │ │ + beq 1534ec │ │ │ │ + ldr r0, [pc, #-1316] @ 144da0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2176] @ 0x880 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1336] @ 144cbc │ │ │ │ + ldr r0, [pc, #-1336] @ 144da0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2176] @ 0x880 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2176] @ 0x880 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2180] @ 0x884 │ │ │ │ - beq 153410 │ │ │ │ - ldr r0, [pc, #-1472] @ 144cc0 │ │ │ │ + beq 1534f4 │ │ │ │ + ldr r0, [pc, #-1472] @ 144da4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2180] @ 0x884 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1488] @ 144cc4 │ │ │ │ + ldr r0, [pc, #-1488] @ 144da8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2180] @ 0x884 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2180] @ 0x884 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2184] @ 0x888 │ │ │ │ - beq 153418 │ │ │ │ - ldr r0, [pc, #-1624] @ 144cc8 │ │ │ │ + beq 1534fc │ │ │ │ + ldr r0, [pc, #-1624] @ 144dac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2184] @ 0x888 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1644] @ 144cc8 │ │ │ │ + ldr r0, [pc, #-1644] @ 144dac │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2184] @ 0x888 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2184] @ 0x888 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2188] @ 0x88c │ │ │ │ - beq 153420 │ │ │ │ - ldr r0, [pc, #-1780] @ 144ccc │ │ │ │ + beq 153504 │ │ │ │ + ldr r0, [pc, #-1780] @ 144db0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2188] @ 0x88c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1800] @ 144ccc │ │ │ │ + ldr r0, [pc, #-1800] @ 144db0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2188] @ 0x88c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2188] @ 0x88c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2192] @ 0x890 │ │ │ │ - beq 153428 │ │ │ │ - ldr r0, [pc, #-1936] @ 144cd0 │ │ │ │ + beq 15350c │ │ │ │ + ldr r0, [pc, #-1936] @ 144db4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2192] @ 0x890 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1952] @ 144cd4 │ │ │ │ + ldr r0, [pc, #-1952] @ 144db8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2192] @ 0x890 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2192] @ 0x890 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2196] @ 0x894 │ │ │ │ - beq 153430 │ │ │ │ - ldr r0, [pc, #-2088] @ 144cd8 │ │ │ │ + beq 153514 │ │ │ │ + ldr r0, [pc, #-2088] @ 144dbc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2196] @ 0x894 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2108] @ 144cd8 │ │ │ │ + ldr r0, [pc, #-2108] @ 144dbc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2196] @ 0x894 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2196] @ 0x894 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2200] @ 0x898 │ │ │ │ - beq 153438 │ │ │ │ - ldr r0, [pc, #-2244] @ 144cdc │ │ │ │ + beq 15351c │ │ │ │ + ldr r0, [pc, #-2244] @ 144dc0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2200] @ 0x898 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2264] @ 144cdc │ │ │ │ + ldr r0, [pc, #-2264] @ 144dc0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2200] @ 0x898 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2200] @ 0x898 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2204] @ 0x89c │ │ │ │ - beq 153440 │ │ │ │ - ldr r0, [pc, #-2400] @ 144ce0 │ │ │ │ + beq 153524 │ │ │ │ + ldr r0, [pc, #-2400] @ 144dc4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2204] @ 0x89c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2416] @ 144ce4 │ │ │ │ + ldr r0, [pc, #-2416] @ 144dc8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2204] @ 0x89c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2204] @ 0x89c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2208] @ 0x8a0 │ │ │ │ - beq 153448 │ │ │ │ - ldr r0, [pc, #-2552] @ 144ce8 │ │ │ │ + beq 15352c │ │ │ │ + ldr r0, [pc, #-2552] @ 144dcc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2208] @ 0x8a0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2568] @ 144cec │ │ │ │ + ldr r0, [pc, #-2568] @ 144dd0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2208] @ 0x8a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2208] @ 0x8a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2212] @ 0x8a4 │ │ │ │ - beq 153450 │ │ │ │ - ldr r0, [pc, #-2704] @ 144cf0 │ │ │ │ + beq 153534 │ │ │ │ + ldr r0, [pc, #-2704] @ 144dd4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2212] @ 0x8a4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2724] @ 144cf0 │ │ │ │ + ldr r0, [pc, #-2724] @ 144dd4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2212] @ 0x8a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2212] @ 0x8a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2216] @ 0x8a8 │ │ │ │ - beq 153458 │ │ │ │ - ldr r0, [pc, #-2860] @ 144cf4 │ │ │ │ + beq 15353c │ │ │ │ + ldr r0, [pc, #-2860] @ 144dd8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2216] @ 0x8a8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2876] @ 144cf8 │ │ │ │ + ldr r0, [pc, #-2876] @ 144ddc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2216] @ 0x8a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2216] @ 0x8a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2220] @ 0x8ac │ │ │ │ - beq 153460 │ │ │ │ - ldr r0, [pc, #-3012] @ 144cfc │ │ │ │ + beq 153544 │ │ │ │ + ldr r0, [pc, #-3012] @ 144de0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2220] @ 0x8ac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3028] @ 144d00 │ │ │ │ + ldr r0, [pc, #-3028] @ 144de4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2220] @ 0x8ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2220] @ 0x8ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2224] @ 0x8b0 │ │ │ │ - beq 153468 │ │ │ │ - ldr r0, [pc, #-3164] @ 144d04 │ │ │ │ + beq 15354c │ │ │ │ + ldr r0, [pc, #-3164] @ 144de8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2224] @ 0x8b0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3180] @ 144d08 │ │ │ │ + ldr r0, [pc, #-3180] @ 144dec │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2224] @ 0x8b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2224] @ 0x8b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2228] @ 0x8b4 │ │ │ │ - beq 153470 │ │ │ │ - ldr r0, [pc, #-3316] @ 144d0c │ │ │ │ + beq 153554 │ │ │ │ + ldr r0, [pc, #-3316] @ 144df0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2228] @ 0x8b4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3336] @ 144d0c │ │ │ │ + ldr r0, [pc, #-3336] @ 144df0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2228] @ 0x8b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2228] @ 0x8b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2232] @ 0x8b8 │ │ │ │ - beq 153478 │ │ │ │ - ldr r0, [pc, #-3472] @ 144d10 │ │ │ │ + beq 15355c │ │ │ │ + ldr r0, [pc, #-3472] @ 144df4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2232] @ 0x8b8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3492] @ 144d10 │ │ │ │ + ldr r0, [pc, #-3492] @ 144df4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2232] @ 0x8b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2232] @ 0x8b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2236] @ 0x8bc │ │ │ │ - beq 153480 │ │ │ │ - ldr r0, [pc, #-3628] @ 144d14 │ │ │ │ + beq 153564 │ │ │ │ + ldr r0, [pc, #-3628] @ 144df8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2236] @ 0x8bc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3648] @ 144d14 │ │ │ │ + ldr r0, [pc, #-3648] @ 144df8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2236] @ 0x8bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2236] @ 0x8bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2240] @ 0x8c0 │ │ │ │ - beq 153488 │ │ │ │ - ldr r0, [pc, #-3784] @ 144d18 │ │ │ │ + beq 15356c │ │ │ │ + ldr r0, [pc, #-3784] @ 144dfc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2240] @ 0x8c0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3800] @ 144d1c │ │ │ │ + ldr r0, [pc, #-3800] @ 144e00 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2240] @ 0x8c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2240] @ 0x8c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2244] @ 0x8c4 │ │ │ │ - beq 153490 │ │ │ │ + beq 153574 │ │ │ │ mov r0, #7936 @ 0x1f00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2244] @ 0x8c4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3956] @ 144d20 │ │ │ │ + ldr r0, [pc, #-3956] @ 144e04 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2244] @ 0x8c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2244] @ 0x8c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2248] @ 0x8c8 │ │ │ │ - beq 153498 │ │ │ │ - ldr r0, [pc, #4072] @ 146d08 │ │ │ │ + beq 15357c │ │ │ │ + ldr r0, [pc, #4072] @ 146dec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2248] @ 0x8c8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4056] @ 146d0c │ │ │ │ + ldr r0, [pc, #4056] @ 146df0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2248] @ 0x8c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2248] @ 0x8c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2252] @ 0x8cc │ │ │ │ - beq 1534a0 │ │ │ │ - ldr r0, [pc, #3920] @ 146d10 │ │ │ │ + beq 153584 │ │ │ │ + ldr r0, [pc, #3920] @ 146df4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2252] @ 0x8cc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3904] @ 146d14 │ │ │ │ + ldr r0, [pc, #3904] @ 146df8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2252] @ 0x8cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2252] @ 0x8cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2256] @ 0x8d0 │ │ │ │ - beq 1534a8 │ │ │ │ - ldr r0, [pc, #3768] @ 146d18 │ │ │ │ + beq 15358c │ │ │ │ + ldr r0, [pc, #3768] @ 146dfc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2256] @ 0x8d0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3752] @ 146d1c │ │ │ │ + ldr r0, [pc, #3752] @ 146e00 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2256] @ 0x8d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2256] @ 0x8d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2260] @ 0x8d4 │ │ │ │ - beq 1534b0 │ │ │ │ - ldr r0, [pc, #3616] @ 146d20 │ │ │ │ + beq 153594 │ │ │ │ + ldr r0, [pc, #3616] @ 146e04 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2260] @ 0x8d4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3596] @ 146d20 │ │ │ │ + ldr r0, [pc, #3596] @ 146e04 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2260] @ 0x8d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2260] @ 0x8d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2264] @ 0x8d8 │ │ │ │ - beq 1534b8 │ │ │ │ - ldr r0, [pc, #3460] @ 146d24 │ │ │ │ + beq 15359c │ │ │ │ + ldr r0, [pc, #3460] @ 146e08 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2264] @ 0x8d8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3444] @ 146d28 │ │ │ │ + ldr r0, [pc, #3444] @ 146e0c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2264] @ 0x8d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2264] @ 0x8d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2268] @ 0x8dc │ │ │ │ - beq 1534c0 │ │ │ │ - ldr r0, [pc, #3308] @ 146d2c │ │ │ │ + beq 1535a4 │ │ │ │ + ldr r0, [pc, #3308] @ 146e10 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2268] @ 0x8dc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3292] @ 146d30 │ │ │ │ + ldr r0, [pc, #3292] @ 146e14 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2268] @ 0x8dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2268] @ 0x8dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2272] @ 0x8e0 │ │ │ │ - beq 1534c8 │ │ │ │ - ldr r0, [pc, #3156] @ 146d34 │ │ │ │ + beq 1535ac │ │ │ │ + ldr r0, [pc, #3156] @ 146e18 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2272] @ 0x8e0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3140] @ 146d38 │ │ │ │ + ldr r0, [pc, #3140] @ 146e1c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2272] @ 0x8e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2272] @ 0x8e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2276] @ 0x8e4 │ │ │ │ - beq 1534d0 │ │ │ │ - ldr r0, [pc, #3004] @ 146d3c │ │ │ │ + beq 1535b4 │ │ │ │ + ldr r0, [pc, #3004] @ 146e20 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2276] @ 0x8e4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2988] @ 146d40 │ │ │ │ + ldr r0, [pc, #2988] @ 146e24 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2276] @ 0x8e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2276] @ 0x8e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2280] @ 0x8e8 │ │ │ │ - beq 1534d8 │ │ │ │ - ldr r0, [pc, #2852] @ 146d44 │ │ │ │ + beq 1535bc │ │ │ │ + ldr r0, [pc, #2852] @ 146e28 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2280] @ 0x8e8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2836] @ 146d48 │ │ │ │ + ldr r0, [pc, #2836] @ 146e2c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2280] @ 0x8e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2280] @ 0x8e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2284] @ 0x8ec │ │ │ │ - beq 1534e0 │ │ │ │ - ldr r0, [pc, #2700] @ 146d4c │ │ │ │ + beq 1535c4 │ │ │ │ + ldr r0, [pc, #2700] @ 146e30 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2284] @ 0x8ec │ │ │ │ bl 7303c │ │ │ │ mov r0, #8384 @ 0x20c0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2284] @ 0x8ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2284] @ 0x8ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2288] @ 0x8f0 │ │ │ │ - beq 1534e8 │ │ │ │ - ldr r0, [pc, #2544] @ 146d50 │ │ │ │ + beq 1535cc │ │ │ │ + ldr r0, [pc, #2544] @ 146e34 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2288] @ 0x8f0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2528] @ 146d54 │ │ │ │ + ldr r0, [pc, #2528] @ 146e38 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2288] @ 0x8f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2288] @ 0x8f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2292] @ 0x8f4 │ │ │ │ - beq 1534f0 │ │ │ │ - ldr r0, [pc, #2392] @ 146d58 │ │ │ │ + beq 1535d4 │ │ │ │ + ldr r0, [pc, #2392] @ 146e3c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2292] @ 0x8f4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2372] @ 146d58 │ │ │ │ + ldr r0, [pc, #2372] @ 146e3c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2292] @ 0x8f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2292] @ 0x8f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2296] @ 0x8f8 │ │ │ │ - beq 1534f8 │ │ │ │ - ldr r0, [pc, #2236] @ 146d5c │ │ │ │ + beq 1535dc │ │ │ │ + ldr r0, [pc, #2236] @ 146e40 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2296] @ 0x8f8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2220] @ 146d60 │ │ │ │ + ldr r0, [pc, #2220] @ 146e44 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2296] @ 0x8f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2296] @ 0x8f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2300] @ 0x8fc │ │ │ │ - beq 153500 │ │ │ │ - ldr r0, [pc, #2084] @ 146d64 │ │ │ │ + beq 1535e4 │ │ │ │ + ldr r0, [pc, #2084] @ 146e48 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2300] @ 0x8fc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2064] @ 146d64 │ │ │ │ + ldr r0, [pc, #2064] @ 146e48 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2300] @ 0x8fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2300] @ 0x8fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2304] @ 0x900 │ │ │ │ - beq 153508 │ │ │ │ - ldr r0, [pc, #1928] @ 146d68 │ │ │ │ + beq 1535ec │ │ │ │ + ldr r0, [pc, #1928] @ 146e4c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2304] @ 0x900 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1908] @ 146d68 │ │ │ │ + ldr r0, [pc, #1908] @ 146e4c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2304] @ 0x900 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2304] @ 0x900 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2308] @ 0x904 │ │ │ │ - beq 153510 │ │ │ │ + beq 1535f4 │ │ │ │ mov r0, #8704 @ 0x2200 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2308] @ 0x904 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1752] @ 146d6c │ │ │ │ + ldr r0, [pc, #1752] @ 146e50 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2308] @ 0x904 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2308] @ 0x904 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2312] @ 0x908 │ │ │ │ - beq 153518 │ │ │ │ - ldr r0, [pc, #1616] @ 146d70 │ │ │ │ + beq 1535fc │ │ │ │ + ldr r0, [pc, #1616] @ 146e54 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2312] @ 0x908 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1600] @ 146d74 │ │ │ │ + ldr r0, [pc, #1600] @ 146e58 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2312] @ 0x908 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2312] @ 0x908 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2316] @ 0x90c │ │ │ │ - beq 153520 │ │ │ │ - ldr r0, [pc, #1464] @ 146d78 │ │ │ │ + beq 153604 │ │ │ │ + ldr r0, [pc, #1464] @ 146e5c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2316] @ 0x90c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1448] @ 146d7c │ │ │ │ + ldr r0, [pc, #1448] @ 146e60 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2316] @ 0x90c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2316] @ 0x90c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2320] @ 0x910 │ │ │ │ - beq 153528 │ │ │ │ - ldr r0, [pc, #1312] @ 146d80 │ │ │ │ + beq 15360c │ │ │ │ + ldr r0, [pc, #1312] @ 146e64 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2320] @ 0x910 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1296] @ 146d84 │ │ │ │ + ldr r0, [pc, #1296] @ 146e68 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2320] @ 0x910 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2320] @ 0x910 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2324] @ 0x914 │ │ │ │ - beq 153530 │ │ │ │ - ldr r0, [pc, #1160] @ 146d88 │ │ │ │ + beq 153614 │ │ │ │ + ldr r0, [pc, #1160] @ 146e6c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2324] @ 0x914 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1144] @ 146d8c │ │ │ │ + ldr r0, [pc, #1144] @ 146e70 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2324] @ 0x914 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2324] @ 0x914 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2328] @ 0x918 │ │ │ │ - beq 153538 │ │ │ │ - ldr r0, [pc, #1008] @ 146d90 │ │ │ │ + beq 15361c │ │ │ │ + ldr r0, [pc, #1008] @ 146e74 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2328] @ 0x918 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #992] @ 146d94 │ │ │ │ + ldr r0, [pc, #992] @ 146e78 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2328] @ 0x918 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2328] @ 0x918 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2332] @ 0x91c │ │ │ │ - beq 153540 │ │ │ │ - ldr r0, [pc, #856] @ 146d98 │ │ │ │ + beq 153624 │ │ │ │ + ldr r0, [pc, #856] @ 146e7c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2332] @ 0x91c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #840] @ 146d9c │ │ │ │ + ldr r0, [pc, #840] @ 146e80 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2332] @ 0x91c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2332] @ 0x91c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2336] @ 0x920 │ │ │ │ - beq 153548 │ │ │ │ - ldr r0, [pc, #704] @ 146da0 │ │ │ │ + beq 15362c │ │ │ │ + ldr r0, [pc, #704] @ 146e84 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2336] @ 0x920 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #688] @ 146da4 │ │ │ │ + ldr r0, [pc, #688] @ 146e88 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2336] @ 0x920 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2336] @ 0x920 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2340] @ 0x924 │ │ │ │ - beq 153550 │ │ │ │ - ldr r0, [pc, #552] @ 146da8 │ │ │ │ + beq 153634 │ │ │ │ + ldr r0, [pc, #552] @ 146e8c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2340] @ 0x924 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #532] @ 146da8 │ │ │ │ + ldr r0, [pc, #532] @ 146e8c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2340] @ 0x924 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2340] @ 0x924 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2344] @ 0x928 │ │ │ │ - beq 153558 │ │ │ │ - ldr r0, [pc, #396] @ 146dac │ │ │ │ + beq 15363c │ │ │ │ + ldr r0, [pc, #396] @ 146e90 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2344] @ 0x928 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #380] @ 146db0 │ │ │ │ + ldr r0, [pc, #380] @ 146e94 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2344] @ 0x928 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2344] @ 0x928 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2348] @ 0x92c │ │ │ │ - beq 153560 │ │ │ │ - ldr r0, [pc, #244] @ 146db4 │ │ │ │ + beq 153644 │ │ │ │ + ldr r0, [pc, #244] @ 146e98 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2348] @ 0x92c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #224] @ 146db4 │ │ │ │ + ldr r0, [pc, #224] @ 146e98 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2348] @ 0x92c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ - b 146e44 │ │ │ │ + ble 1541e8 │ │ │ │ + b 146f28 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ andeq r1, r0, lr, lsl #30 │ │ │ │ andeq r1, r0, sl, lsl pc │ │ │ │ andeq r1, r0, lr, lsr #30 │ │ │ │ andeq r1, r0, r2, lsr pc │ │ │ │ andeq r1, r0, r8, ror pc │ │ │ │ andeq r1, r0, ip, lsl #31 │ │ │ │ @@ -255055,2048 +255112,2048 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2348] @ 0x92c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2352] @ 0x930 │ │ │ │ - beq 153568 │ │ │ │ - ldr r0, [pc, #-232] @ 146db8 │ │ │ │ + beq 15364c │ │ │ │ + ldr r0, [pc, #-232] @ 146e9c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2352] @ 0x930 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-248] @ 146dbc │ │ │ │ + ldr r0, [pc, #-248] @ 146ea0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2352] @ 0x930 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2352] @ 0x930 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2356] @ 0x934 │ │ │ │ - beq 153570 │ │ │ │ - ldr r0, [pc, #-384] @ 146dc0 │ │ │ │ + beq 153654 │ │ │ │ + ldr r0, [pc, #-384] @ 146ea4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2356] @ 0x934 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-404] @ 146dc0 │ │ │ │ + ldr r0, [pc, #-404] @ 146ea4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2356] @ 0x934 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2356] @ 0x934 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2360] @ 0x938 │ │ │ │ - beq 153578 │ │ │ │ - ldr r0, [pc, #-540] @ 146dc4 │ │ │ │ + beq 15365c │ │ │ │ + ldr r0, [pc, #-540] @ 146ea8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2360] @ 0x938 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-556] @ 146dc8 │ │ │ │ + ldr r0, [pc, #-556] @ 146eac │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2360] @ 0x938 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2360] @ 0x938 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2364] @ 0x93c │ │ │ │ - beq 153580 │ │ │ │ - ldr r0, [pc, #-692] @ 146dcc │ │ │ │ + beq 153664 │ │ │ │ + ldr r0, [pc, #-692] @ 146eb0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2364] @ 0x93c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-712] @ 146dcc │ │ │ │ + ldr r0, [pc, #-712] @ 146eb0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2364] @ 0x93c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2364] @ 0x93c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2368] @ 0x940 │ │ │ │ - beq 153588 │ │ │ │ + beq 15366c │ │ │ │ mov r0, #12864 @ 0x3240 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2368] @ 0x940 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-868] @ 146dd0 │ │ │ │ + ldr r0, [pc, #-868] @ 146eb4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2368] @ 0x940 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2368] @ 0x940 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2372] @ 0x944 │ │ │ │ - beq 153590 │ │ │ │ - ldr r0, [pc, #-1004] @ 146dd4 │ │ │ │ + beq 153674 │ │ │ │ + ldr r0, [pc, #-1004] @ 146eb8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2372] @ 0x944 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1020] @ 146dd8 │ │ │ │ + ldr r0, [pc, #-1020] @ 146ebc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2372] @ 0x944 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2372] @ 0x944 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2376] @ 0x948 │ │ │ │ - beq 153598 │ │ │ │ - ldr r0, [pc, #-1156] @ 146ddc │ │ │ │ + beq 15367c │ │ │ │ + ldr r0, [pc, #-1156] @ 146ec0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2376] @ 0x948 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1176] @ 146ddc │ │ │ │ + ldr r0, [pc, #-1176] @ 146ec0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2376] @ 0x948 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2376] @ 0x948 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2380] @ 0x94c │ │ │ │ - beq 1535a0 │ │ │ │ - ldr r0, [pc, #-1312] @ 146de0 │ │ │ │ + beq 153684 │ │ │ │ + ldr r0, [pc, #-1312] @ 146ec4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2380] @ 0x94c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1328] @ 146de4 │ │ │ │ + ldr r0, [pc, #-1328] @ 146ec8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2380] @ 0x94c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2380] @ 0x94c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2384] @ 0x950 │ │ │ │ - beq 1535a8 │ │ │ │ - ldr r0, [pc, #-1464] @ 146de8 │ │ │ │ + beq 15368c │ │ │ │ + ldr r0, [pc, #-1464] @ 146ecc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2384] @ 0x950 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1480] @ 146dec │ │ │ │ + ldr r0, [pc, #-1480] @ 146ed0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2384] @ 0x950 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2384] @ 0x950 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2388] @ 0x954 │ │ │ │ - beq 1535b0 │ │ │ │ - ldr r0, [pc, #-1616] @ 146df0 │ │ │ │ + beq 153694 │ │ │ │ + ldr r0, [pc, #-1616] @ 146ed4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2388] @ 0x954 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1636] @ 146df0 │ │ │ │ + ldr r0, [pc, #-1636] @ 146ed4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2388] @ 0x954 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2388] @ 0x954 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2392] @ 0x958 │ │ │ │ - beq 1535b8 │ │ │ │ - ldr r0, [pc, #-1772] @ 146df4 │ │ │ │ + beq 15369c │ │ │ │ + ldr r0, [pc, #-1772] @ 146ed8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2392] @ 0x958 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1792] @ 146df4 │ │ │ │ + ldr r0, [pc, #-1792] @ 146ed8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2392] @ 0x958 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2392] @ 0x958 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2396] @ 0x95c │ │ │ │ - beq 1535c0 │ │ │ │ - ldr r0, [pc, #-1928] @ 146df8 │ │ │ │ + beq 1536a4 │ │ │ │ + ldr r0, [pc, #-1928] @ 146edc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2396] @ 0x95c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1944] @ 146dfc │ │ │ │ + ldr r0, [pc, #-1944] @ 146ee0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2396] @ 0x95c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2396] @ 0x95c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2400] @ 0x960 │ │ │ │ - beq 1535c8 │ │ │ │ + beq 1536ac │ │ │ │ mov r0, #13504 @ 0x34c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2400] @ 0x960 │ │ │ │ bl 7303c │ │ │ │ mov r0, #13504 @ 0x34c0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2400] @ 0x960 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2400] @ 0x960 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2404] @ 0x964 │ │ │ │ - beq 1535d0 │ │ │ │ - ldr r0, [pc, #-2240] @ 146e00 │ │ │ │ + beq 1536b4 │ │ │ │ + ldr r0, [pc, #-2240] @ 146ee4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2404] @ 0x964 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2260] @ 146e00 │ │ │ │ + ldr r0, [pc, #-2260] @ 146ee4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2404] @ 0x964 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2404] @ 0x964 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2408] @ 0x968 │ │ │ │ - beq 1535d8 │ │ │ │ - ldr r0, [pc, #-2396] @ 146e04 │ │ │ │ + beq 1536bc │ │ │ │ + ldr r0, [pc, #-2396] @ 146ee8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2408] @ 0x968 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2412] @ 146e08 │ │ │ │ + ldr r0, [pc, #-2412] @ 146eec │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2408] @ 0x968 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2408] @ 0x968 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2412] @ 0x96c │ │ │ │ - beq 1535e0 │ │ │ │ - ldr r0, [pc, #-2548] @ 146e0c │ │ │ │ + beq 1536c4 │ │ │ │ + ldr r0, [pc, #-2548] @ 146ef0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2412] @ 0x96c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2564] @ 146e10 │ │ │ │ + ldr r0, [pc, #-2564] @ 146ef4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2412] @ 0x96c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2412] @ 0x96c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2416] @ 0x970 │ │ │ │ - beq 1535e8 │ │ │ │ - ldr r0, [pc, #-2700] @ 146e14 │ │ │ │ + beq 1536cc │ │ │ │ + ldr r0, [pc, #-2700] @ 146ef8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2416] @ 0x970 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2720] @ 146e14 │ │ │ │ + ldr r0, [pc, #-2720] @ 146ef8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2416] @ 0x970 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2416] @ 0x970 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2420] @ 0x974 │ │ │ │ - beq 1535f0 │ │ │ │ - ldr r0, [pc, #-2856] @ 146e18 │ │ │ │ + beq 1536d4 │ │ │ │ + ldr r0, [pc, #-2856] @ 146efc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2420] @ 0x974 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2872] @ 146e1c │ │ │ │ + ldr r0, [pc, #-2872] @ 146f00 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2420] @ 0x974 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2420] @ 0x974 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2424] @ 0x978 │ │ │ │ - beq 1535f8 │ │ │ │ + beq 1536dc │ │ │ │ mov r0, #13824 @ 0x3600 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2424] @ 0x978 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3028] @ 146e20 │ │ │ │ + ldr r0, [pc, #-3028] @ 146f04 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2424] @ 0x978 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2424] @ 0x978 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2428] @ 0x97c │ │ │ │ - beq 153600 │ │ │ │ - ldr r0, [pc, #-3164] @ 146e24 │ │ │ │ + beq 1536e4 │ │ │ │ + ldr r0, [pc, #-3164] @ 146f08 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2428] @ 0x97c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3184] @ 146e24 │ │ │ │ + ldr r0, [pc, #-3184] @ 146f08 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2428] @ 0x97c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2428] @ 0x97c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2432] @ 0x980 │ │ │ │ - beq 153608 │ │ │ │ - ldr r0, [pc, #-3320] @ 146e28 │ │ │ │ + beq 1536ec │ │ │ │ + ldr r0, [pc, #-3320] @ 146f0c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2432] @ 0x980 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3336] @ 146e2c │ │ │ │ + ldr r0, [pc, #-3336] @ 146f10 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2432] @ 0x980 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2432] @ 0x980 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2436] @ 0x984 │ │ │ │ - beq 153610 │ │ │ │ - ldr r0, [pc, #-3472] @ 146e30 │ │ │ │ + beq 1536f4 │ │ │ │ + ldr r0, [pc, #-3472] @ 146f14 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2436] @ 0x984 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3492] @ 146e30 │ │ │ │ + ldr r0, [pc, #-3492] @ 146f14 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2436] @ 0x984 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2436] @ 0x984 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2440] @ 0x988 │ │ │ │ - beq 153618 │ │ │ │ - ldr r0, [pc, #-3628] @ 146e34 │ │ │ │ + beq 1536fc │ │ │ │ + ldr r0, [pc, #-3628] @ 146f18 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2440] @ 0x988 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3648] @ 146e34 │ │ │ │ + ldr r0, [pc, #-3648] @ 146f18 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2440] @ 0x988 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2440] @ 0x988 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2444] @ 0x98c │ │ │ │ - beq 153620 │ │ │ │ - ldr r0, [pc, #-3784] @ 146e38 │ │ │ │ + beq 153704 │ │ │ │ + ldr r0, [pc, #-3784] @ 146f1c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2444] @ 0x98c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3800] @ 146e3c │ │ │ │ + ldr r0, [pc, #-3800] @ 146f20 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2444] @ 0x98c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2444] @ 0x98c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2448] @ 0x990 │ │ │ │ - beq 153628 │ │ │ │ + beq 15370c │ │ │ │ mov r0, #14080 @ 0x3700 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2448] @ 0x990 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3956] @ 146e40 │ │ │ │ + ldr r0, [pc, #-3956] @ 146f24 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2448] @ 0x990 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2448] @ 0x990 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2452] @ 0x994 │ │ │ │ - beq 153630 │ │ │ │ - ldr r0, [pc, #4072] @ 148e28 │ │ │ │ + beq 153714 │ │ │ │ + ldr r0, [pc, #4072] @ 148f0c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2452] @ 0x994 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4056] @ 148e2c │ │ │ │ + ldr r0, [pc, #4056] @ 148f10 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2452] @ 0x994 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2452] @ 0x994 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2456] @ 0x998 │ │ │ │ - beq 153638 │ │ │ │ - ldr r0, [pc, #3920] @ 148e30 │ │ │ │ + beq 15371c │ │ │ │ + ldr r0, [pc, #3920] @ 148f14 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2456] @ 0x998 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3904] @ 148e34 │ │ │ │ + ldr r0, [pc, #3904] @ 148f18 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2456] @ 0x998 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2456] @ 0x998 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2460] @ 0x99c │ │ │ │ - beq 153640 │ │ │ │ - ldr r0, [pc, #3768] @ 148e38 │ │ │ │ + beq 153724 │ │ │ │ + ldr r0, [pc, #3768] @ 148f1c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2460] @ 0x99c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3752] @ 148e3c │ │ │ │ + ldr r0, [pc, #3752] @ 148f20 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2460] @ 0x99c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2460] @ 0x99c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2464] @ 0x9a0 │ │ │ │ - beq 153648 │ │ │ │ - ldr r0, [pc, #3616] @ 148e40 │ │ │ │ + beq 15372c │ │ │ │ + ldr r0, [pc, #3616] @ 148f24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2464] @ 0x9a0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3596] @ 148e40 │ │ │ │ + ldr r0, [pc, #3596] @ 148f24 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2468] @ 0x9a4 │ │ │ │ - beq 153650 │ │ │ │ - ldr r0, [pc, #3460] @ 148e44 │ │ │ │ + beq 153734 │ │ │ │ + ldr r0, [pc, #3460] @ 148f28 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2468] @ 0x9a4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3444] @ 148e48 │ │ │ │ + ldr r0, [pc, #3444] @ 148f2c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2468] @ 0x9a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2468] @ 0x9a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2472] @ 0x9a8 │ │ │ │ - beq 153658 │ │ │ │ - ldr r0, [pc, #3308] @ 148e4c │ │ │ │ + beq 15373c │ │ │ │ + ldr r0, [pc, #3308] @ 148f30 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2472] @ 0x9a8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3288] @ 148e4c │ │ │ │ + ldr r0, [pc, #3288] @ 148f30 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2472] @ 0x9a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2472] @ 0x9a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2476] @ 0x9ac │ │ │ │ - beq 153660 │ │ │ │ - ldr r0, [pc, #3152] @ 148e50 │ │ │ │ + beq 153744 │ │ │ │ + ldr r0, [pc, #3152] @ 148f34 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2476] @ 0x9ac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3136] @ 148e54 │ │ │ │ + ldr r0, [pc, #3136] @ 148f38 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2476] @ 0x9ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2476] @ 0x9ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2480] @ 0x9b0 │ │ │ │ - beq 153668 │ │ │ │ - ldr r0, [pc, #3000] @ 148e58 │ │ │ │ + beq 15374c │ │ │ │ + ldr r0, [pc, #3000] @ 148f3c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2480] @ 0x9b0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2984] @ 148e5c │ │ │ │ + ldr r0, [pc, #2984] @ 148f40 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2480] @ 0x9b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2480] @ 0x9b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2484] @ 0x9b4 │ │ │ │ - beq 153670 │ │ │ │ - ldr r0, [pc, #2848] @ 148e60 │ │ │ │ + beq 153754 │ │ │ │ + ldr r0, [pc, #2848] @ 148f44 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2484] @ 0x9b4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2832] @ 148e64 │ │ │ │ + ldr r0, [pc, #2832] @ 148f48 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2484] @ 0x9b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2484] @ 0x9b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2488] @ 0x9b8 │ │ │ │ - beq 153678 │ │ │ │ - ldr r0, [pc, #2696] @ 148e68 │ │ │ │ + beq 15375c │ │ │ │ + ldr r0, [pc, #2696] @ 148f4c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2488] @ 0x9b8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2680] @ 148e6c │ │ │ │ + ldr r0, [pc, #2680] @ 148f50 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2488] @ 0x9b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2488] @ 0x9b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2492] @ 0x9bc │ │ │ │ - beq 153680 │ │ │ │ - ldr r0, [pc, #2544] @ 148e70 │ │ │ │ + beq 153764 │ │ │ │ + ldr r0, [pc, #2544] @ 148f54 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2492] @ 0x9bc │ │ │ │ bl 7303c │ │ │ │ mov r0, #14784 @ 0x39c0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2492] @ 0x9bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2492] @ 0x9bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2496] @ 0x9c0 │ │ │ │ - beq 153688 │ │ │ │ - ldr r0, [pc, #2388] @ 148e74 │ │ │ │ + beq 15376c │ │ │ │ + ldr r0, [pc, #2388] @ 148f58 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2496] @ 0x9c0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2372] @ 148e78 │ │ │ │ + ldr r0, [pc, #2372] @ 148f5c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2496] @ 0x9c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2496] @ 0x9c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2500] @ 0x9c4 │ │ │ │ - beq 153690 │ │ │ │ - ldr r0, [pc, #2236] @ 148e7c │ │ │ │ + beq 153774 │ │ │ │ + ldr r0, [pc, #2236] @ 148f60 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2500] @ 0x9c4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2216] @ 148e7c │ │ │ │ + ldr r0, [pc, #2216] @ 148f60 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2500] @ 0x9c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2500] @ 0x9c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2504] @ 0x9c8 │ │ │ │ - beq 153698 │ │ │ │ - ldr r0, [pc, #2080] @ 148e80 │ │ │ │ + beq 15377c │ │ │ │ + ldr r0, [pc, #2080] @ 148f64 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2504] @ 0x9c8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2060] @ 148e80 │ │ │ │ + ldr r0, [pc, #2060] @ 148f64 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2504] @ 0x9c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2504] @ 0x9c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2508] @ 0x9cc │ │ │ │ - beq 1536a0 │ │ │ │ - ldr r0, [pc, #1924] @ 148e84 │ │ │ │ + beq 153784 │ │ │ │ + ldr r0, [pc, #1924] @ 148f68 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2508] @ 0x9cc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1908] @ 148e88 │ │ │ │ + ldr r0, [pc, #1908] @ 148f6c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2508] @ 0x9cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2508] @ 0x9cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2512] @ 0x9d0 │ │ │ │ - beq 1536a8 │ │ │ │ + beq 15378c │ │ │ │ mov r0, #15232 @ 0x3b80 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2512] @ 0x9d0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1752] @ 148e8c │ │ │ │ + ldr r0, [pc, #1752] @ 148f70 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2512] @ 0x9d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2512] @ 0x9d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2516] @ 0x9d4 │ │ │ │ - beq 1536b0 │ │ │ │ - ldr r0, [pc, #1616] @ 148e90 │ │ │ │ + beq 153794 │ │ │ │ + ldr r0, [pc, #1616] @ 148f74 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2516] @ 0x9d4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1600] @ 148e94 │ │ │ │ + ldr r0, [pc, #1600] @ 148f78 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2516] @ 0x9d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2516] @ 0x9d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2520] @ 0x9d8 │ │ │ │ - beq 1536b8 │ │ │ │ - ldr r0, [pc, #1464] @ 148e98 │ │ │ │ + beq 15379c │ │ │ │ + ldr r0, [pc, #1464] @ 148f7c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2520] @ 0x9d8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1448] @ 148e9c │ │ │ │ + ldr r0, [pc, #1448] @ 148f80 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2520] @ 0x9d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2520] @ 0x9d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2524] @ 0x9dc │ │ │ │ - beq 1536c0 │ │ │ │ - ldr r0, [pc, #1312] @ 148ea0 │ │ │ │ + beq 1537a4 │ │ │ │ + ldr r0, [pc, #1312] @ 148f84 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2524] @ 0x9dc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1296] @ 148ea4 │ │ │ │ + ldr r0, [pc, #1296] @ 148f88 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2524] @ 0x9dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2524] @ 0x9dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2528] @ 0x9e0 │ │ │ │ - beq 1536c8 │ │ │ │ - ldr r0, [pc, #1160] @ 148ea8 │ │ │ │ + beq 1537ac │ │ │ │ + ldr r0, [pc, #1160] @ 148f8c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2528] @ 0x9e0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1144] @ 148eac │ │ │ │ + ldr r0, [pc, #1144] @ 148f90 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2528] @ 0x9e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2528] @ 0x9e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2532] @ 0x9e4 │ │ │ │ - beq 1536d0 │ │ │ │ - ldr r0, [pc, #1008] @ 148eb0 │ │ │ │ + beq 1537b4 │ │ │ │ + ldr r0, [pc, #1008] @ 148f94 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2532] @ 0x9e4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #992] @ 148eb4 │ │ │ │ + ldr r0, [pc, #992] @ 148f98 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2532] @ 0x9e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2532] @ 0x9e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2536] @ 0x9e8 │ │ │ │ - beq 1536d8 │ │ │ │ - ldr r0, [pc, #856] @ 148eb8 │ │ │ │ + beq 1537bc │ │ │ │ + ldr r0, [pc, #856] @ 148f9c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2536] @ 0x9e8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #840] @ 148ebc │ │ │ │ + ldr r0, [pc, #840] @ 148fa0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2536] @ 0x9e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2536] @ 0x9e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2540] @ 0x9ec │ │ │ │ - beq 1536e0 │ │ │ │ - ldr r0, [pc, #704] @ 148ec0 │ │ │ │ + beq 1537c4 │ │ │ │ + ldr r0, [pc, #704] @ 148fa4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2540] @ 0x9ec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #688] @ 148ec4 │ │ │ │ + ldr r0, [pc, #688] @ 148fa8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2540] @ 0x9ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2540] @ 0x9ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2544] @ 0x9f0 │ │ │ │ - beq 1536e8 │ │ │ │ - ldr r0, [pc, #552] @ 148ec8 │ │ │ │ + beq 1537cc │ │ │ │ + ldr r0, [pc, #552] @ 148fac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2544] @ 0x9f0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #532] @ 148ec8 │ │ │ │ + ldr r0, [pc, #532] @ 148fac │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2544] @ 0x9f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2544] @ 0x9f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2548] @ 0x9f4 │ │ │ │ - beq 1536f0 │ │ │ │ - ldr r0, [pc, #396] @ 148ecc │ │ │ │ + beq 1537d4 │ │ │ │ + ldr r0, [pc, #396] @ 148fb0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2548] @ 0x9f4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #376] @ 148ecc │ │ │ │ + ldr r0, [pc, #376] @ 148fb0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2548] @ 0x9f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2548] @ 0x9f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2552] @ 0x9f8 │ │ │ │ - beq 1536f8 │ │ │ │ - ldr r0, [pc, #240] @ 148ed0 │ │ │ │ + beq 1537dc │ │ │ │ + ldr r0, [pc, #240] @ 148fb4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2552] @ 0x9f8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #224] @ 148ed4 │ │ │ │ + ldr r0, [pc, #224] @ 148fb8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2552] @ 0x9f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ - b 148f78 │ │ │ │ + ble 1541e8 │ │ │ │ + b 14905c │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ andeq r3, r0, sl, asr #14 │ │ │ │ andeq r3, r0, r0, asr r7 │ │ │ │ andeq r3, r0, r2, asr r7 │ │ │ │ andeq r3, r0, r6, asr r7 │ │ │ │ andeq r3, r0, sl, asr r7 │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ @@ -257180,2062 +257237,2062 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2552] @ 0x9f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2556] @ 0x9fc │ │ │ │ - beq 153700 │ │ │ │ - ldr r0, [pc, #-252] @ 148ed8 │ │ │ │ + beq 1537e4 │ │ │ │ + ldr r0, [pc, #-252] @ 148fbc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2556] @ 0x9fc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-268] @ 148edc │ │ │ │ + ldr r0, [pc, #-268] @ 148fc0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2556] @ 0x9fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2556] @ 0x9fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2560] @ 0xa00 │ │ │ │ - beq 153708 │ │ │ │ - ldr r0, [pc, #-404] @ 148ee0 │ │ │ │ + beq 1537ec │ │ │ │ + ldr r0, [pc, #-404] @ 148fc4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2560] @ 0xa00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-420] @ 148ee4 │ │ │ │ + ldr r0, [pc, #-420] @ 148fc8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2560] @ 0xa00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2560] @ 0xa00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2564] @ 0xa04 │ │ │ │ - beq 153710 │ │ │ │ - ldr r0, [pc, #-556] @ 148ee8 │ │ │ │ + beq 1537f4 │ │ │ │ + ldr r0, [pc, #-556] @ 148fcc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2564] @ 0xa04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-576] @ 148ee8 │ │ │ │ + ldr r0, [pc, #-576] @ 148fcc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2564] @ 0xa04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2564] @ 0xa04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2568] @ 0xa08 │ │ │ │ - beq 153718 │ │ │ │ - ldr r0, [pc, #-712] @ 148eec │ │ │ │ + beq 1537fc │ │ │ │ + ldr r0, [pc, #-712] @ 148fd0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2568] @ 0xa08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-732] @ 148eec │ │ │ │ + ldr r0, [pc, #-732] @ 148fd0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2568] @ 0xa08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2568] @ 0xa08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2572] @ 0xa0c │ │ │ │ - beq 153720 │ │ │ │ - ldr r0, [pc, #-868] @ 148ef0 │ │ │ │ + beq 153804 │ │ │ │ + ldr r0, [pc, #-868] @ 148fd4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2572] @ 0xa0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-888] @ 148ef0 │ │ │ │ + ldr r0, [pc, #-888] @ 148fd4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2572] @ 0xa0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2572] @ 0xa0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2576] @ 0xa10 │ │ │ │ - beq 153728 │ │ │ │ - ldr r0, [pc, #-1024] @ 148ef4 │ │ │ │ + beq 15380c │ │ │ │ + ldr r0, [pc, #-1024] @ 148fd8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2576] @ 0xa10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1040] @ 148ef8 │ │ │ │ + ldr r0, [pc, #-1040] @ 148fdc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2576] @ 0xa10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2576] @ 0xa10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2580] @ 0xa14 │ │ │ │ - beq 153730 │ │ │ │ - ldr r0, [pc, #-1176] @ 148efc │ │ │ │ + beq 153814 │ │ │ │ + ldr r0, [pc, #-1176] @ 148fe0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2580] @ 0xa14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1192] @ 148f00 │ │ │ │ + ldr r0, [pc, #-1192] @ 148fe4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2580] @ 0xa14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2580] @ 0xa14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2584] @ 0xa18 │ │ │ │ - beq 153738 │ │ │ │ - ldr r0, [pc, #-1328] @ 148f04 │ │ │ │ + beq 15381c │ │ │ │ + ldr r0, [pc, #-1328] @ 148fe8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2584] @ 0xa18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1344] @ 148f08 │ │ │ │ + ldr r0, [pc, #-1344] @ 148fec │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2584] @ 0xa18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2584] @ 0xa18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2588] @ 0xa1c │ │ │ │ - beq 153740 │ │ │ │ - ldr r0, [pc, #-1480] @ 148f0c │ │ │ │ + beq 153824 │ │ │ │ + ldr r0, [pc, #-1480] @ 148ff0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2588] @ 0xa1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1500] @ 148f0c │ │ │ │ + ldr r0, [pc, #-1500] @ 148ff0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2588] @ 0xa1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2588] @ 0xa1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2592] @ 0xa20 │ │ │ │ - beq 153748 │ │ │ │ - ldr r0, [pc, #-1636] @ 148f10 │ │ │ │ + beq 15382c │ │ │ │ + ldr r0, [pc, #-1636] @ 148ff4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2592] @ 0xa20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1656] @ 148f10 │ │ │ │ + ldr r0, [pc, #-1656] @ 148ff4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2592] @ 0xa20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2592] @ 0xa20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2596] @ 0xa24 │ │ │ │ - beq 153750 │ │ │ │ - ldr r0, [pc, #-1792] @ 148f14 │ │ │ │ + beq 153834 │ │ │ │ + ldr r0, [pc, #-1792] @ 148ff8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2596] @ 0xa24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1812] @ 148f14 │ │ │ │ + ldr r0, [pc, #-1812] @ 148ff8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2596] @ 0xa24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2596] @ 0xa24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2600] @ 0xa28 │ │ │ │ - beq 153758 │ │ │ │ - ldr r0, [pc, #-1948] @ 148f18 │ │ │ │ + beq 15383c │ │ │ │ + ldr r0, [pc, #-1948] @ 148ffc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2600] @ 0xa28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1964] @ 148f1c │ │ │ │ + ldr r0, [pc, #-1964] @ 149000 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2600] @ 0xa28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2600] @ 0xa28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2604] @ 0xa2c │ │ │ │ - beq 153760 │ │ │ │ - ldr r0, [pc, #-2100] @ 148f20 │ │ │ │ + beq 153844 │ │ │ │ + ldr r0, [pc, #-2100] @ 149004 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2604] @ 0xa2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2120] @ 148f20 │ │ │ │ + ldr r0, [pc, #-2120] @ 149004 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2604] @ 0xa2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2604] @ 0xa2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2608] @ 0xa30 │ │ │ │ - beq 153768 │ │ │ │ - ldr r0, [pc, #-2256] @ 148f24 │ │ │ │ + beq 15384c │ │ │ │ + ldr r0, [pc, #-2256] @ 149008 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2608] @ 0xa30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2276] @ 148f24 │ │ │ │ + ldr r0, [pc, #-2276] @ 149008 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2608] @ 0xa30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2608] @ 0xa30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2616] @ 0xa38 │ │ │ │ - beq 153770 │ │ │ │ - ldr r0, [pc, #-2412] @ 148f28 │ │ │ │ + beq 153854 │ │ │ │ + ldr r0, [pc, #-2412] @ 14900c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2616] @ 0xa38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2432] @ 148f28 │ │ │ │ + ldr r0, [pc, #-2432] @ 14900c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2616] @ 0xa38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2616] @ 0xa38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2620] @ 0xa3c │ │ │ │ - beq 153778 │ │ │ │ - ldr r0, [pc, #-2528] @ 148f2c │ │ │ │ + beq 15385c │ │ │ │ + ldr r0, [pc, #-2528] @ 149010 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2620] @ 0xa3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2548] @ 148f2c │ │ │ │ + ldr r0, [pc, #-2548] @ 149010 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2620] @ 0xa3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2620] @ 0xa3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2624] @ 0xa40 │ │ │ │ - beq 153780 │ │ │ │ - ldr r0, [pc, #-2644] @ 148f30 │ │ │ │ + beq 153864 │ │ │ │ + ldr r0, [pc, #-2644] @ 149014 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2624] @ 0xa40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2660] @ 148f34 │ │ │ │ + ldr r0, [pc, #-2660] @ 149018 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2624] @ 0xa40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2624] @ 0xa40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2628] @ 0xa44 │ │ │ │ - beq 153788 │ │ │ │ - ldr r0, [pc, #-2756] @ 148f38 │ │ │ │ + beq 15386c │ │ │ │ + ldr r0, [pc, #-2756] @ 14901c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2628] @ 0xa44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2776] @ 148f38 │ │ │ │ + ldr r0, [pc, #-2776] @ 14901c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2628] @ 0xa44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2628] @ 0xa44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2632] @ 0xa48 │ │ │ │ - beq 153790 │ │ │ │ - ldr r0, [pc, #-2872] @ 148f3c │ │ │ │ + beq 153874 │ │ │ │ + ldr r0, [pc, #-2872] @ 149020 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2632] @ 0xa48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2892] @ 148f3c │ │ │ │ + ldr r0, [pc, #-2892] @ 149020 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2632] @ 0xa48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2632] @ 0xa48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2636] @ 0xa4c │ │ │ │ - beq 153798 │ │ │ │ - ldr r0, [pc, #-2988] @ 148f40 │ │ │ │ + beq 15387c │ │ │ │ + ldr r0, [pc, #-2988] @ 149024 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2636] @ 0xa4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3008] @ 148f40 │ │ │ │ + ldr r0, [pc, #-3008] @ 149024 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2636] @ 0xa4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2636] @ 0xa4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2640] @ 0xa50 │ │ │ │ - beq 1537a0 │ │ │ │ - ldr r0, [pc, #-3104] @ 148f44 │ │ │ │ + beq 153884 │ │ │ │ + ldr r0, [pc, #-3104] @ 149028 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2640] @ 0xa50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3120] @ 148f48 │ │ │ │ + ldr r0, [pc, #-3120] @ 14902c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2640] @ 0xa50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2640] @ 0xa50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2644] @ 0xa54 │ │ │ │ - beq 1537a8 │ │ │ │ - ldr r0, [pc, #-3216] @ 148f4c │ │ │ │ + beq 15388c │ │ │ │ + ldr r0, [pc, #-3216] @ 149030 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2644] @ 0xa54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3236] @ 148f4c │ │ │ │ + ldr r0, [pc, #-3236] @ 149030 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2644] @ 0xa54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2644] @ 0xa54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2648] @ 0xa58 │ │ │ │ - beq 1537b0 │ │ │ │ - ldr r0, [pc, #-3332] @ 148f50 │ │ │ │ + beq 153894 │ │ │ │ + ldr r0, [pc, #-3332] @ 149034 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2648] @ 0xa58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3348] @ 148f54 │ │ │ │ + ldr r0, [pc, #-3348] @ 149038 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2648] @ 0xa58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2648] @ 0xa58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2652] @ 0xa5c │ │ │ │ - beq 1537b8 │ │ │ │ - ldr r0, [pc, #-3444] @ 148f58 │ │ │ │ + beq 15389c │ │ │ │ + ldr r0, [pc, #-3444] @ 14903c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2652] @ 0xa5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3464] @ 148f58 │ │ │ │ + ldr r0, [pc, #-3464] @ 14903c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2652] @ 0xa5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2652] @ 0xa5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2656] @ 0xa60 │ │ │ │ - beq 1537c0 │ │ │ │ - ldr r0, [pc, #-3560] @ 148f5c │ │ │ │ + beq 1538a4 │ │ │ │ + ldr r0, [pc, #-3560] @ 149040 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2656] @ 0xa60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3580] @ 148f5c │ │ │ │ + ldr r0, [pc, #-3580] @ 149040 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2656] @ 0xa60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2656] @ 0xa60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2660] @ 0xa64 │ │ │ │ - beq 1537c8 │ │ │ │ - ldr r0, [pc, #-3676] @ 148f60 │ │ │ │ + beq 1538ac │ │ │ │ + ldr r0, [pc, #-3676] @ 149044 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2660] @ 0xa64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3692] @ 148f64 │ │ │ │ + ldr r0, [pc, #-3692] @ 149048 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2660] @ 0xa64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2660] @ 0xa64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2664] @ 0xa68 │ │ │ │ - beq 1537d0 │ │ │ │ - ldr r0, [pc, #-3788] @ 148f68 │ │ │ │ + beq 1538b4 │ │ │ │ + ldr r0, [pc, #-3788] @ 14904c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2664] @ 0xa68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3808] @ 148f68 │ │ │ │ + ldr r0, [pc, #-3808] @ 14904c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2664] @ 0xa68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2664] @ 0xa68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2668] @ 0xa6c │ │ │ │ - beq 1537d8 │ │ │ │ - ldr r0, [pc, #-3904] @ 148f6c │ │ │ │ + beq 1538bc │ │ │ │ + ldr r0, [pc, #-3904] @ 149050 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2668] @ 0xa6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3924] @ 148f6c │ │ │ │ + ldr r0, [pc, #-3924] @ 149050 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2668] @ 0xa6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2668] @ 0xa6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2672] @ 0xa70 │ │ │ │ - beq 1537e0 │ │ │ │ - ldr r0, [pc, #-4020] @ 148f70 │ │ │ │ + beq 1538c4 │ │ │ │ + ldr r0, [pc, #-4020] @ 149054 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2672] @ 0xa70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-4036] @ 148f74 │ │ │ │ + ldr r0, [pc, #-4036] @ 149058 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2672] @ 0xa70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2672] @ 0xa70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2676] @ 0xa74 │ │ │ │ - beq 1537e8 │ │ │ │ - ldr r0, [pc, #4088] @ 14af94 │ │ │ │ + beq 1538cc │ │ │ │ + ldr r0, [pc, #4088] @ 14b078 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2676] @ 0xa74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4068] @ 14af94 │ │ │ │ + ldr r0, [pc, #4068] @ 14b078 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2676] @ 0xa74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2676] @ 0xa74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2680] @ 0xa78 │ │ │ │ - beq 1537f0 │ │ │ │ - ldr r0, [pc, #3972] @ 14af98 │ │ │ │ + beq 1538d4 │ │ │ │ + ldr r0, [pc, #3972] @ 14b07c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2680] @ 0xa78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3956] @ 14af9c │ │ │ │ + ldr r0, [pc, #3956] @ 14b080 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2680] @ 0xa78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2680] @ 0xa78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2684] @ 0xa7c │ │ │ │ - beq 1537f8 │ │ │ │ + beq 1538dc │ │ │ │ mov r0, #23808 @ 0x5d00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2684] @ 0xa7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3840] @ 14afa0 │ │ │ │ + ldr r0, [pc, #3840] @ 14b084 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2684] @ 0xa7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2684] @ 0xa7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2688] @ 0xa80 │ │ │ │ - beq 153800 │ │ │ │ - ldr r0, [pc, #3744] @ 14afa4 │ │ │ │ + beq 1538e4 │ │ │ │ + ldr r0, [pc, #3744] @ 14b088 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2688] @ 0xa80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3728] @ 14afa8 │ │ │ │ + ldr r0, [pc, #3728] @ 14b08c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2688] @ 0xa80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2688] @ 0xa80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2692] @ 0xa84 │ │ │ │ - beq 153808 │ │ │ │ + beq 1538ec │ │ │ │ mov r0, #24064 @ 0x5e00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2692] @ 0xa84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3612] @ 14afac │ │ │ │ + ldr r0, [pc, #3612] @ 14b090 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2692] @ 0xa84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2692] @ 0xa84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2696] @ 0xa88 │ │ │ │ - beq 153810 │ │ │ │ - ldr r0, [pc, #3516] @ 14afb0 │ │ │ │ + beq 1538f4 │ │ │ │ + ldr r0, [pc, #3516] @ 14b094 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2696] @ 0xa88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3500] @ 14afb4 │ │ │ │ + ldr r0, [pc, #3500] @ 14b098 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2696] @ 0xa88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2696] @ 0xa88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2700] @ 0xa8c │ │ │ │ - beq 153818 │ │ │ │ + beq 1538fc │ │ │ │ mov r0, #24576 @ 0x6000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2700] @ 0xa8c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3384] @ 14afb8 │ │ │ │ + ldr r0, [pc, #3384] @ 14b09c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2700] @ 0xa8c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2700] @ 0xa8c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2704] @ 0xa90 │ │ │ │ - beq 153820 │ │ │ │ - ldr r0, [pc, #3288] @ 14afbc │ │ │ │ + beq 153904 │ │ │ │ + ldr r0, [pc, #3288] @ 14b0a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2704] @ 0xa90 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3272] @ 14afc0 │ │ │ │ + ldr r0, [pc, #3272] @ 14b0a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2704] @ 0xa90 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2704] @ 0xa90 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2708] @ 0xa94 │ │ │ │ - beq 153828 │ │ │ │ - ldr r0, [pc, #3176] @ 14afc4 │ │ │ │ + beq 15390c │ │ │ │ + ldr r0, [pc, #3176] @ 14b0a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2708] @ 0xa94 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3160] @ 14afc8 │ │ │ │ + ldr r0, [pc, #3160] @ 14b0ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2708] @ 0xa94 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2708] @ 0xa94 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2712] @ 0xa98 │ │ │ │ - beq 153c4c │ │ │ │ - ldr r0, [pc, #3064] @ 14afcc │ │ │ │ + beq 153d30 │ │ │ │ + ldr r0, [pc, #3064] @ 14b0b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2712] @ 0xa98 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3048] @ 14afd0 │ │ │ │ + ldr r0, [pc, #3048] @ 14b0b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2712] @ 0xa98 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2712] @ 0xa98 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2716] @ 0xa9c │ │ │ │ - beq 153c54 │ │ │ │ - ldr r0, [pc, #2952] @ 14afd4 │ │ │ │ + beq 153d38 │ │ │ │ + ldr r0, [pc, #2952] @ 14b0b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2716] @ 0xa9c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2936] @ 14afd8 │ │ │ │ + ldr r0, [pc, #2936] @ 14b0bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2716] @ 0xa9c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2716] @ 0xa9c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2720] @ 0xaa0 │ │ │ │ - beq 153c5c │ │ │ │ - ldr r0, [pc, #2840] @ 14afdc │ │ │ │ + beq 153d40 │ │ │ │ + ldr r0, [pc, #2840] @ 14b0c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2720] @ 0xaa0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2824] @ 14afe0 │ │ │ │ + ldr r0, [pc, #2824] @ 14b0c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2720] @ 0xaa0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2720] @ 0xaa0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2724] @ 0xaa4 │ │ │ │ - beq 153c64 │ │ │ │ - ldr r0, [pc, #2728] @ 14afe4 │ │ │ │ + beq 153d48 │ │ │ │ + ldr r0, [pc, #2728] @ 14b0c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2724] @ 0xaa4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2712] @ 14afe8 │ │ │ │ + ldr r0, [pc, #2712] @ 14b0cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2724] @ 0xaa4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2724] @ 0xaa4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2728] @ 0xaa8 │ │ │ │ - beq 153c6c │ │ │ │ - ldr r0, [pc, #2616] @ 14afec │ │ │ │ + beq 153d50 │ │ │ │ + ldr r0, [pc, #2616] @ 14b0d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2728] @ 0xaa8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2600] @ 14aff0 │ │ │ │ + ldr r0, [pc, #2600] @ 14b0d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2728] @ 0xaa8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2728] @ 0xaa8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2732] @ 0xaac │ │ │ │ - beq 153c74 │ │ │ │ - ldr r0, [pc, #2504] @ 14aff4 │ │ │ │ + beq 153d58 │ │ │ │ + ldr r0, [pc, #2504] @ 14b0d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2732] @ 0xaac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2488] @ 14aff8 │ │ │ │ + ldr r0, [pc, #2488] @ 14b0dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2732] @ 0xaac │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2732] @ 0xaac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2736] @ 0xab0 │ │ │ │ - beq 153c7c │ │ │ │ - ldr r0, [pc, #2392] @ 14affc │ │ │ │ + beq 153d60 │ │ │ │ + ldr r0, [pc, #2392] @ 14b0e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2736] @ 0xab0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2376] @ 14b000 │ │ │ │ + ldr r0, [pc, #2376] @ 14b0e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2736] @ 0xab0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2736] @ 0xab0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2740] @ 0xab4 │ │ │ │ - beq 153c84 │ │ │ │ - ldr r0, [pc, #2280] @ 14b004 │ │ │ │ + beq 153d68 │ │ │ │ + ldr r0, [pc, #2280] @ 14b0e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2740] @ 0xab4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2264] @ 14b008 │ │ │ │ + ldr r0, [pc, #2264] @ 14b0ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2740] @ 0xab4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2740] @ 0xab4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2744] @ 0xab8 │ │ │ │ - beq 153c8c │ │ │ │ - ldr r0, [pc, #2168] @ 14b00c │ │ │ │ + beq 153d70 │ │ │ │ + ldr r0, [pc, #2168] @ 14b0f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2744] @ 0xab8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2152] @ 14b010 │ │ │ │ + ldr r0, [pc, #2152] @ 14b0f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2744] @ 0xab8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2744] @ 0xab8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2748] @ 0xabc │ │ │ │ - beq 153c94 │ │ │ │ + beq 153d78 │ │ │ │ mov r0, #39936 @ 0x9c00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2748] @ 0xabc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2036] @ 14b014 │ │ │ │ + ldr r0, [pc, #2036] @ 14b0f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2748] @ 0xabc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2748] @ 0xabc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2752] @ 0xac0 │ │ │ │ - beq 153c9c │ │ │ │ - ldr r0, [pc, #1940] @ 14b018 │ │ │ │ + beq 153d80 │ │ │ │ + ldr r0, [pc, #1940] @ 14b0fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2752] @ 0xac0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1924] @ 14b01c │ │ │ │ + ldr r0, [pc, #1924] @ 14b100 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2752] @ 0xac0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2752] @ 0xac0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2756] @ 0xac4 │ │ │ │ - beq 153ca4 │ │ │ │ - ldr r0, [pc, #1828] @ 14b020 │ │ │ │ + beq 153d88 │ │ │ │ + ldr r0, [pc, #1828] @ 14b104 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2756] @ 0xac4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1812] @ 14b024 │ │ │ │ + ldr r0, [pc, #1812] @ 14b108 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2756] @ 0xac4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2756] @ 0xac4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2760] @ 0xac8 │ │ │ │ - beq 153cac │ │ │ │ - ldr r0, [pc, #1716] @ 14b028 │ │ │ │ + beq 153d90 │ │ │ │ + ldr r0, [pc, #1716] @ 14b10c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2760] @ 0xac8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1700] @ 14b02c │ │ │ │ + ldr r0, [pc, #1700] @ 14b110 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2760] @ 0xac8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2760] @ 0xac8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2764] @ 0xacc │ │ │ │ - beq 153cb4 │ │ │ │ - ldr r0, [pc, #1604] @ 14b030 │ │ │ │ + beq 153d98 │ │ │ │ + ldr r0, [pc, #1604] @ 14b114 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2764] @ 0xacc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1588] @ 14b034 │ │ │ │ + ldr r0, [pc, #1588] @ 14b118 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2764] @ 0xacc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2764] @ 0xacc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2768] @ 0xad0 │ │ │ │ - beq 153cbc │ │ │ │ - ldr r0, [pc, #1492] @ 14b038 │ │ │ │ + beq 153da0 │ │ │ │ + ldr r0, [pc, #1492] @ 14b11c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2768] @ 0xad0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1476] @ 14b03c │ │ │ │ + ldr r0, [pc, #1476] @ 14b120 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2768] @ 0xad0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2768] @ 0xad0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2772] @ 0xad4 │ │ │ │ - beq 153cc4 │ │ │ │ - ldr r0, [pc, #1380] @ 14b040 │ │ │ │ + beq 153da8 │ │ │ │ + ldr r0, [pc, #1380] @ 14b124 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2772] @ 0xad4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1360] @ 14b040 │ │ │ │ + ldr r0, [pc, #1360] @ 14b124 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2772] @ 0xad4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2772] @ 0xad4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2776] @ 0xad8 │ │ │ │ - beq 153ccc │ │ │ │ - ldr r0, [pc, #1264] @ 14b044 │ │ │ │ + beq 153db0 │ │ │ │ + ldr r0, [pc, #1264] @ 14b128 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2776] @ 0xad8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1244] @ 14b044 │ │ │ │ + ldr r0, [pc, #1244] @ 14b128 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2776] @ 0xad8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2776] @ 0xad8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2780] @ 0xadc │ │ │ │ - beq 153cd4 │ │ │ │ - ldr r0, [pc, #1148] @ 14b048 │ │ │ │ + beq 153db8 │ │ │ │ + ldr r0, [pc, #1148] @ 14b12c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2780] @ 0xadc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1128] @ 14b048 │ │ │ │ + ldr r0, [pc, #1128] @ 14b12c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2780] @ 0xadc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2780] @ 0xadc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2784] @ 0xae0 │ │ │ │ - beq 153cdc │ │ │ │ - ldr r0, [pc, #1032] @ 14b04c │ │ │ │ + beq 153dc0 │ │ │ │ + ldr r0, [pc, #1032] @ 14b130 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2784] @ 0xae0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1016] @ 14b050 │ │ │ │ + ldr r0, [pc, #1016] @ 14b134 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2784] @ 0xae0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2784] @ 0xae0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2788] @ 0xae4 │ │ │ │ - beq 153ce4 │ │ │ │ - ldr r0, [pc, #920] @ 14b054 │ │ │ │ + beq 153dc8 │ │ │ │ + ldr r0, [pc, #920] @ 14b138 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2788] @ 0xae4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #900] @ 14b054 │ │ │ │ + ldr r0, [pc, #900] @ 14b138 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2788] @ 0xae4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2788] @ 0xae4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2792] @ 0xae8 │ │ │ │ - beq 153cec │ │ │ │ - ldr r0, [pc, #804] @ 14b058 │ │ │ │ + beq 153dd0 │ │ │ │ + ldr r0, [pc, #804] @ 14b13c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2792] @ 0xae8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #788] @ 14b05c │ │ │ │ + ldr r0, [pc, #788] @ 14b140 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2792] @ 0xae8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2792] @ 0xae8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2796] @ 0xaec │ │ │ │ - beq 153cf4 │ │ │ │ - ldr r0, [pc, #692] @ 14b060 │ │ │ │ + beq 153dd8 │ │ │ │ + ldr r0, [pc, #692] @ 14b144 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2796] @ 0xaec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #676] @ 14b064 │ │ │ │ + ldr r0, [pc, #676] @ 14b148 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2796] @ 0xaec │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2796] @ 0xaec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2800] @ 0xaf0 │ │ │ │ - beq 153cfc │ │ │ │ - ldr r0, [pc, #580] @ 14b068 │ │ │ │ + beq 153de0 │ │ │ │ + ldr r0, [pc, #580] @ 14b14c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2800] @ 0xaf0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #560] @ 14b068 │ │ │ │ + ldr r0, [pc, #560] @ 14b14c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2800] @ 0xaf0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2800] @ 0xaf0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2804] @ 0xaf4 │ │ │ │ - beq 153d04 │ │ │ │ - ldr r0, [pc, #464] @ 14b06c │ │ │ │ + beq 153de8 │ │ │ │ + ldr r0, [pc, #464] @ 14b150 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2804] @ 0xaf4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #448] @ 14b070 │ │ │ │ + ldr r0, [pc, #448] @ 14b154 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2804] @ 0xaf4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2804] @ 0xaf4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2808] @ 0xaf8 │ │ │ │ - beq 153d0c │ │ │ │ - ldr r0, [pc, #352] @ 14b074 │ │ │ │ + beq 153df0 │ │ │ │ + ldr r0, [pc, #352] @ 14b158 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2808] @ 0xaf8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #336] @ 14b078 │ │ │ │ + ldr r0, [pc, #336] @ 14b15c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2808] @ 0xaf8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2808] @ 0xaf8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2812] @ 0xafc │ │ │ │ - beq 153d14 │ │ │ │ - ldr r0, [pc, #240] @ 14b07c │ │ │ │ + beq 153df8 │ │ │ │ + ldr r0, [pc, #240] @ 14b160 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ - b 14b154 │ │ │ │ + b 14b238 │ │ │ │ strdeq r5, [r0], -lr │ │ │ │ andeq r5, r0, r0, asr #23 │ │ │ │ strdeq r5, [r0], -lr │ │ │ │ andeq r5, r0, r2, lsr sp │ │ │ │ andeq r5, r0, r6, lsr sp │ │ │ │ andeq r5, r0, r6, ror #27 │ │ │ │ andeq r5, r0, sl, lsr #31 │ │ │ │ @@ -259342,2058 +259399,2058 @@ │ │ │ │ andeq pc, r1, r0, asr #29 │ │ │ │ andeq pc, r1, r0, asr #31 │ │ │ │ andeq pc, r1, ip, asr #31 │ │ │ │ strdeq r0, [r2], -sl │ │ │ │ andeq r0, r2, r0, asr #11 │ │ │ │ ldr r0, [sp, #2812] @ 0xafc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-228] @ 14b080 │ │ │ │ + ldr r0, [pc, #-228] @ 14b164 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2812] @ 0xafc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2812] @ 0xafc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2816] @ 0xb00 │ │ │ │ - beq 153d1c │ │ │ │ - ldr r0, [pc, #-324] @ 14b084 │ │ │ │ + beq 153e00 │ │ │ │ + ldr r0, [pc, #-324] @ 14b168 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2816] @ 0xb00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-340] @ 14b088 │ │ │ │ + ldr r0, [pc, #-340] @ 14b16c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2816] @ 0xb00 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2816] @ 0xb00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2820] @ 0xb04 │ │ │ │ - beq 153d24 │ │ │ │ - ldr r0, [pc, #-436] @ 14b08c │ │ │ │ + beq 153e08 │ │ │ │ + ldr r0, [pc, #-436] @ 14b170 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2820] @ 0xb04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-456] @ 14b08c │ │ │ │ + ldr r0, [pc, #-456] @ 14b170 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2820] @ 0xb04 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2820] @ 0xb04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2824] @ 0xb08 │ │ │ │ - beq 153d2c │ │ │ │ - ldr r0, [pc, #-552] @ 14b090 │ │ │ │ + beq 153e10 │ │ │ │ + ldr r0, [pc, #-552] @ 14b174 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2824] @ 0xb08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-568] @ 14b094 │ │ │ │ + ldr r0, [pc, #-568] @ 14b178 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2824] @ 0xb08 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2824] @ 0xb08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2828] @ 0xb0c │ │ │ │ - beq 153d34 │ │ │ │ - ldr r0, [pc, #-664] @ 14b098 │ │ │ │ + beq 153e18 │ │ │ │ + ldr r0, [pc, #-664] @ 14b17c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2828] @ 0xb0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-680] @ 14b09c │ │ │ │ + ldr r0, [pc, #-680] @ 14b180 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2828] @ 0xb0c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2828] @ 0xb0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2832] @ 0xb10 │ │ │ │ - beq 153d3c │ │ │ │ - ldr r0, [pc, #-776] @ 14b0a0 │ │ │ │ + beq 153e20 │ │ │ │ + ldr r0, [pc, #-776] @ 14b184 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2832] @ 0xb10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-796] @ 14b0a0 │ │ │ │ + ldr r0, [pc, #-796] @ 14b184 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2832] @ 0xb10 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2832] @ 0xb10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2836] @ 0xb14 │ │ │ │ - beq 153d44 │ │ │ │ - ldr r0, [pc, #-892] @ 14b0a4 │ │ │ │ + beq 153e28 │ │ │ │ + ldr r0, [pc, #-892] @ 14b188 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2836] @ 0xb14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-908] @ 14b0a8 │ │ │ │ + ldr r0, [pc, #-908] @ 14b18c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2836] @ 0xb14 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2836] @ 0xb14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2840] @ 0xb18 │ │ │ │ - beq 153d4c │ │ │ │ - ldr r0, [pc, #-1004] @ 14b0ac │ │ │ │ + beq 153e30 │ │ │ │ + ldr r0, [pc, #-1004] @ 14b190 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2840] @ 0xb18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1020] @ 14b0b0 │ │ │ │ + ldr r0, [pc, #-1020] @ 14b194 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2840] @ 0xb18 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2840] @ 0xb18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2844] @ 0xb1c │ │ │ │ - beq 153d54 │ │ │ │ - ldr r0, [pc, #-1116] @ 14b0b4 │ │ │ │ + beq 153e38 │ │ │ │ + ldr r0, [pc, #-1116] @ 14b198 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2844] @ 0xb1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1132] @ 14b0b8 │ │ │ │ + ldr r0, [pc, #-1132] @ 14b19c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2844] @ 0xb1c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2844] @ 0xb1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2848] @ 0xb20 │ │ │ │ - beq 153d5c │ │ │ │ - ldr r0, [pc, #-1228] @ 14b0bc │ │ │ │ + beq 153e40 │ │ │ │ + ldr r0, [pc, #-1228] @ 14b1a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2848] @ 0xb20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1248] @ 14b0bc │ │ │ │ + ldr r0, [pc, #-1248] @ 14b1a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2848] @ 0xb20 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2848] @ 0xb20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2852] @ 0xb24 │ │ │ │ - beq 153d64 │ │ │ │ - ldr r0, [pc, #-1344] @ 14b0c0 │ │ │ │ + beq 153e48 │ │ │ │ + ldr r0, [pc, #-1344] @ 14b1a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2852] @ 0xb24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1364] @ 14b0c0 │ │ │ │ + ldr r0, [pc, #-1364] @ 14b1a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2852] @ 0xb24 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2852] @ 0xb24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2856] @ 0xb28 │ │ │ │ - beq 153d6c │ │ │ │ - ldr r0, [pc, #-1460] @ 14b0c4 │ │ │ │ + beq 153e50 │ │ │ │ + ldr r0, [pc, #-1460] @ 14b1a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2856] @ 0xb28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1480] @ 14b0c4 │ │ │ │ + ldr r0, [pc, #-1480] @ 14b1a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2856] @ 0xb28 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2856] @ 0xb28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2860] @ 0xb2c │ │ │ │ - beq 153d74 │ │ │ │ - ldr r0, [pc, #-1576] @ 14b0c8 │ │ │ │ + beq 153e58 │ │ │ │ + ldr r0, [pc, #-1576] @ 14b1ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2860] @ 0xb2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1596] @ 14b0c8 │ │ │ │ + ldr r0, [pc, #-1596] @ 14b1ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2860] @ 0xb2c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2860] @ 0xb2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2864] @ 0xb30 │ │ │ │ - beq 153d7c │ │ │ │ - ldr r0, [pc, #-1692] @ 14b0cc │ │ │ │ + beq 153e60 │ │ │ │ + ldr r0, [pc, #-1692] @ 14b1b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2864] @ 0xb30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1708] @ 14b0d0 │ │ │ │ + ldr r0, [pc, #-1708] @ 14b1b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2864] @ 0xb30 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2864] @ 0xb30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2868] @ 0xb34 │ │ │ │ - beq 153d84 │ │ │ │ - ldr r0, [pc, #-1804] @ 14b0d4 │ │ │ │ + beq 153e68 │ │ │ │ + ldr r0, [pc, #-1804] @ 14b1b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2868] @ 0xb34 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1820] @ 14b0d8 │ │ │ │ + ldr r0, [pc, #-1820] @ 14b1bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2868] @ 0xb34 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2868] @ 0xb34 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2872] @ 0xb38 │ │ │ │ - beq 153d8c │ │ │ │ - ldr r0, [pc, #-1916] @ 14b0dc │ │ │ │ + beq 153e70 │ │ │ │ + ldr r0, [pc, #-1916] @ 14b1c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2872] @ 0xb38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1932] @ 14b0e0 │ │ │ │ + ldr r0, [pc, #-1932] @ 14b1c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2872] @ 0xb38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2872] @ 0xb38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2876] @ 0xb3c │ │ │ │ - beq 153d94 │ │ │ │ - ldr r0, [pc, #-2028] @ 14b0e4 │ │ │ │ + beq 153e78 │ │ │ │ + ldr r0, [pc, #-2028] @ 14b1c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2876] @ 0xb3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2048] @ 14b0e4 │ │ │ │ + ldr r0, [pc, #-2048] @ 14b1c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2876] @ 0xb3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2876] @ 0xb3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2880] @ 0xb40 │ │ │ │ - beq 153d9c │ │ │ │ - ldr r0, [pc, #-2144] @ 14b0e8 │ │ │ │ + beq 153e80 │ │ │ │ + ldr r0, [pc, #-2144] @ 14b1cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2880] @ 0xb40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2160] @ 14b0ec │ │ │ │ + ldr r0, [pc, #-2160] @ 14b1d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2880] @ 0xb40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2880] @ 0xb40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2884] @ 0xb44 │ │ │ │ - beq 153da4 │ │ │ │ - ldr r0, [pc, #-2256] @ 14b0f0 │ │ │ │ + beq 153e88 │ │ │ │ + ldr r0, [pc, #-2256] @ 14b1d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2884] @ 0xb44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2276] @ 14b0f0 │ │ │ │ + ldr r0, [pc, #-2276] @ 14b1d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2884] @ 0xb44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2884] @ 0xb44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2888] @ 0xb48 │ │ │ │ - beq 153dac │ │ │ │ - ldr r0, [pc, #-2372] @ 14b0f4 │ │ │ │ + beq 153e90 │ │ │ │ + ldr r0, [pc, #-2372] @ 14b1d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2888] @ 0xb48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2392] @ 14b0f4 │ │ │ │ + ldr r0, [pc, #-2392] @ 14b1d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2888] @ 0xb48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2888] @ 0xb48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2892] @ 0xb4c │ │ │ │ - beq 153db4 │ │ │ │ - ldr r0, [pc, #-2488] @ 14b0f8 │ │ │ │ + beq 153e98 │ │ │ │ + ldr r0, [pc, #-2488] @ 14b1dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2892] @ 0xb4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2508] @ 14b0f8 │ │ │ │ + ldr r0, [pc, #-2508] @ 14b1dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2892] @ 0xb4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2892] @ 0xb4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2896] @ 0xb50 │ │ │ │ - beq 153dbc │ │ │ │ - ldr r0, [pc, #-2604] @ 14b0fc │ │ │ │ + beq 153ea0 │ │ │ │ + ldr r0, [pc, #-2604] @ 14b1e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2896] @ 0xb50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2624] @ 14b0fc │ │ │ │ + ldr r0, [pc, #-2624] @ 14b1e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2896] @ 0xb50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2896] @ 0xb50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2900] @ 0xb54 │ │ │ │ - beq 153dc4 │ │ │ │ + beq 153ea8 │ │ │ │ mov r0, #88064 @ 0x15800 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2900] @ 0xb54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2740] @ 14b100 │ │ │ │ + ldr r0, [pc, #-2740] @ 14b1e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2900] @ 0xb54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2900] @ 0xb54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2904] @ 0xb58 │ │ │ │ - beq 153dcc │ │ │ │ - ldr r0, [pc, #-2836] @ 14b104 │ │ │ │ + beq 153eb0 │ │ │ │ + ldr r0, [pc, #-2836] @ 14b1e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2904] @ 0xb58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2852] @ 14b108 │ │ │ │ + ldr r0, [pc, #-2852] @ 14b1ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2904] @ 0xb58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2904] @ 0xb58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2908] @ 0xb5c │ │ │ │ - beq 153dd4 │ │ │ │ - ldr r0, [pc, #-2948] @ 14b10c │ │ │ │ + beq 153eb8 │ │ │ │ + ldr r0, [pc, #-2948] @ 14b1f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2908] @ 0xb5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2968] @ 14b10c │ │ │ │ + ldr r0, [pc, #-2968] @ 14b1f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2908] @ 0xb5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2908] @ 0xb5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2912] @ 0xb60 │ │ │ │ - beq 153ddc │ │ │ │ + beq 153ec0 │ │ │ │ mov r0, #130048 @ 0x1fc00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2912] @ 0xb60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3084] @ 14b110 │ │ │ │ + ldr r0, [pc, #-3084] @ 14b1f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2912] @ 0xb60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2912] @ 0xb60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2916] @ 0xb64 │ │ │ │ - beq 153de4 │ │ │ │ - ldr r0, [pc, #-3180] @ 14b114 │ │ │ │ + beq 153ec8 │ │ │ │ + ldr r0, [pc, #-3180] @ 14b1f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2916] @ 0xb64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3196] @ 14b118 │ │ │ │ + ldr r0, [pc, #-3196] @ 14b1fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2916] @ 0xb64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2916] @ 0xb64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2920] @ 0xb68 │ │ │ │ - beq 153dec │ │ │ │ - ldr r0, [pc, #-3292] @ 14b11c │ │ │ │ + beq 153ed0 │ │ │ │ + ldr r0, [pc, #-3292] @ 14b200 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2920] @ 0xb68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3308] @ 14b120 │ │ │ │ + ldr r0, [pc, #-3308] @ 14b204 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2920] @ 0xb68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2920] @ 0xb68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2924] @ 0xb6c │ │ │ │ - beq 153df4 │ │ │ │ - ldr r0, [pc, #-3404] @ 14b124 │ │ │ │ + beq 153ed8 │ │ │ │ + ldr r0, [pc, #-3404] @ 14b208 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2924] @ 0xb6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3420] @ 14b128 │ │ │ │ + ldr r0, [pc, #-3420] @ 14b20c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2924] @ 0xb6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2924] @ 0xb6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2928] @ 0xb70 │ │ │ │ - beq 153dfc │ │ │ │ - ldr r0, [pc, #-3516] @ 14b12c │ │ │ │ + beq 153ee0 │ │ │ │ + ldr r0, [pc, #-3516] @ 14b210 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2928] @ 0xb70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3532] @ 14b130 │ │ │ │ + ldr r0, [pc, #-3532] @ 14b214 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2928] @ 0xb70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2928] @ 0xb70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2932] @ 0xb74 │ │ │ │ - beq 153e04 │ │ │ │ - ldr r0, [pc, #-3628] @ 14b134 │ │ │ │ + beq 153ee8 │ │ │ │ + ldr r0, [pc, #-3628] @ 14b218 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2932] @ 0xb74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3644] @ 14b138 │ │ │ │ + ldr r0, [pc, #-3644] @ 14b21c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2932] @ 0xb74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2932] @ 0xb74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2936] @ 0xb78 │ │ │ │ - beq 153e0c │ │ │ │ - ldr r0, [pc, #-3740] @ 14b13c │ │ │ │ + beq 153ef0 │ │ │ │ + ldr r0, [pc, #-3740] @ 14b220 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2936] @ 0xb78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3756] @ 14b140 │ │ │ │ + ldr r0, [pc, #-3756] @ 14b224 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2936] @ 0xb78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2936] @ 0xb78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2940] @ 0xb7c │ │ │ │ - beq 153e14 │ │ │ │ - ldr r0, [pc, #-3852] @ 14b144 │ │ │ │ + beq 153ef8 │ │ │ │ + ldr r0, [pc, #-3852] @ 14b228 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2940] @ 0xb7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3868] @ 14b148 │ │ │ │ + ldr r0, [pc, #-3868] @ 14b22c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2940] @ 0xb7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2940] @ 0xb7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2944] @ 0xb80 │ │ │ │ - beq 153e1c │ │ │ │ - ldr r0, [pc, #-3964] @ 14b14c │ │ │ │ + beq 153f00 │ │ │ │ + ldr r0, [pc, #-3964] @ 14b230 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2944] @ 0xb80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3984] @ 14b14c │ │ │ │ + ldr r0, [pc, #-3984] @ 14b230 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2944] @ 0xb80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2944] @ 0xb80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2948] @ 0xb84 │ │ │ │ - beq 153e24 │ │ │ │ - ldr r0, [pc, #-4080] @ 14b150 │ │ │ │ + beq 153f08 │ │ │ │ + ldr r0, [pc, #-4080] @ 14b234 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2948] @ 0xb84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4088] @ 14d14c │ │ │ │ + ldr r0, [pc, #4088] @ 14d230 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2948] @ 0xb84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2948] @ 0xb84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2952] @ 0xb88 │ │ │ │ - beq 153e2c │ │ │ │ - ldr r0, [pc, #3992] @ 14d150 │ │ │ │ + beq 153f10 │ │ │ │ + ldr r0, [pc, #3992] @ 14d234 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2952] @ 0xb88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3976] @ 14d154 │ │ │ │ + ldr r0, [pc, #3976] @ 14d238 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2952] @ 0xb88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2952] @ 0xb88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2956] @ 0xb8c │ │ │ │ - beq 153e34 │ │ │ │ - ldr r0, [pc, #3880] @ 14d158 │ │ │ │ + beq 153f18 │ │ │ │ + ldr r0, [pc, #3880] @ 14d23c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2956] @ 0xb8c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3864] @ 14d15c │ │ │ │ + ldr r0, [pc, #3864] @ 14d240 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2956] @ 0xb8c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2956] @ 0xb8c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2960] @ 0xb90 │ │ │ │ - beq 153e3c │ │ │ │ - ldr r0, [pc, #3768] @ 14d160 │ │ │ │ + beq 153f20 │ │ │ │ + ldr r0, [pc, #3768] @ 14d244 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2960] @ 0xb90 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3752] @ 14d164 │ │ │ │ + ldr r0, [pc, #3752] @ 14d248 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2960] @ 0xb90 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2960] @ 0xb90 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2964] @ 0xb94 │ │ │ │ - beq 153e44 │ │ │ │ - ldr r0, [pc, #3656] @ 14d168 │ │ │ │ + beq 153f28 │ │ │ │ + ldr r0, [pc, #3656] @ 14d24c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2964] @ 0xb94 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3640] @ 14d16c │ │ │ │ + ldr r0, [pc, #3640] @ 14d250 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2964] @ 0xb94 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2964] @ 0xb94 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2968] @ 0xb98 │ │ │ │ - beq 153e4c │ │ │ │ - ldr r0, [pc, #3544] @ 14d170 │ │ │ │ + beq 153f30 │ │ │ │ + ldr r0, [pc, #3544] @ 14d254 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2968] @ 0xb98 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3528] @ 14d174 │ │ │ │ + ldr r0, [pc, #3528] @ 14d258 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2968] @ 0xb98 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2968] @ 0xb98 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2972] @ 0xb9c │ │ │ │ - beq 153e54 │ │ │ │ - ldr r0, [pc, #3432] @ 14d178 │ │ │ │ + beq 153f38 │ │ │ │ + ldr r0, [pc, #3432] @ 14d25c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2972] @ 0xb9c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3412] @ 14d178 │ │ │ │ + ldr r0, [pc, #3412] @ 14d25c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2972] @ 0xb9c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2972] @ 0xb9c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2976] @ 0xba0 │ │ │ │ - beq 153e5c │ │ │ │ - ldr r0, [pc, #3316] @ 14d17c │ │ │ │ + beq 153f40 │ │ │ │ + ldr r0, [pc, #3316] @ 14d260 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2976] @ 0xba0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3300] @ 14d180 │ │ │ │ + ldr r0, [pc, #3300] @ 14d264 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2976] @ 0xba0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2976] @ 0xba0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2980] @ 0xba4 │ │ │ │ - beq 153e64 │ │ │ │ - ldr r0, [pc, #3204] @ 14d184 │ │ │ │ + beq 153f48 │ │ │ │ + ldr r0, [pc, #3204] @ 14d268 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2980] @ 0xba4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3188] @ 14d188 │ │ │ │ + ldr r0, [pc, #3188] @ 14d26c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2980] @ 0xba4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2980] @ 0xba4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2984] @ 0xba8 │ │ │ │ - beq 153e6c │ │ │ │ - ldr r0, [pc, #3092] @ 14d18c │ │ │ │ + beq 153f50 │ │ │ │ + ldr r0, [pc, #3092] @ 14d270 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2984] @ 0xba8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3076] @ 14d190 │ │ │ │ + ldr r0, [pc, #3076] @ 14d274 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2984] @ 0xba8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2984] @ 0xba8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2988] @ 0xbac │ │ │ │ - beq 153e74 │ │ │ │ - ldr r0, [pc, #2980] @ 14d194 │ │ │ │ + beq 153f58 │ │ │ │ + ldr r0, [pc, #2980] @ 14d278 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2988] @ 0xbac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2964] @ 14d198 │ │ │ │ + ldr r0, [pc, #2964] @ 14d27c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2988] @ 0xbac │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2988] @ 0xbac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2992] @ 0xbb0 │ │ │ │ - beq 153e7c │ │ │ │ - ldr r0, [pc, #2868] @ 14d19c │ │ │ │ + beq 153f60 │ │ │ │ + ldr r0, [pc, #2868] @ 14d280 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2992] @ 0xbb0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2852] @ 14d1a0 │ │ │ │ + ldr r0, [pc, #2852] @ 14d284 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2992] @ 0xbb0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2992] @ 0xbb0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2996] @ 0xbb4 │ │ │ │ - beq 153e84 │ │ │ │ - ldr r0, [pc, #2756] @ 14d1a4 │ │ │ │ + beq 153f68 │ │ │ │ + ldr r0, [pc, #2756] @ 14d288 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2996] @ 0xbb4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2740] @ 14d1a8 │ │ │ │ + ldr r0, [pc, #2740] @ 14d28c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2996] @ 0xbb4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2996] @ 0xbb4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3000] @ 0xbb8 │ │ │ │ - beq 153e8c │ │ │ │ - ldr r0, [pc, #2644] @ 14d1ac │ │ │ │ + beq 153f70 │ │ │ │ + ldr r0, [pc, #2644] @ 14d290 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3000] @ 0xbb8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2624] @ 14d1ac │ │ │ │ + ldr r0, [pc, #2624] @ 14d290 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3000] @ 0xbb8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3000] @ 0xbb8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3004] @ 0xbbc │ │ │ │ - beq 153e94 │ │ │ │ - ldr r0, [pc, #2528] @ 14d1b0 │ │ │ │ + beq 153f78 │ │ │ │ + ldr r0, [pc, #2528] @ 14d294 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3004] @ 0xbbc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2512] @ 14d1b4 │ │ │ │ + ldr r0, [pc, #2512] @ 14d298 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3004] @ 0xbbc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3004] @ 0xbbc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3008] @ 0xbc0 │ │ │ │ - beq 153e9c │ │ │ │ - ldr r0, [pc, #2416] @ 14d1b8 │ │ │ │ + beq 153f80 │ │ │ │ + ldr r0, [pc, #2416] @ 14d29c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3008] @ 0xbc0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2396] @ 14d1b8 │ │ │ │ + ldr r0, [pc, #2396] @ 14d29c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3008] @ 0xbc0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3008] @ 0xbc0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3012] @ 0xbc4 │ │ │ │ - beq 153ea4 │ │ │ │ - ldr r0, [pc, #2300] @ 14d1bc │ │ │ │ + beq 153f88 │ │ │ │ + ldr r0, [pc, #2300] @ 14d2a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3012] @ 0xbc4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2284] @ 14d1c0 │ │ │ │ + ldr r0, [pc, #2284] @ 14d2a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3012] @ 0xbc4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3012] @ 0xbc4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3016] @ 0xbc8 │ │ │ │ - beq 153eac │ │ │ │ - ldr r0, [pc, #2188] @ 14d1c4 │ │ │ │ + beq 153f90 │ │ │ │ + ldr r0, [pc, #2188] @ 14d2a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3016] @ 0xbc8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2172] @ 14d1c8 │ │ │ │ + ldr r0, [pc, #2172] @ 14d2ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3016] @ 0xbc8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3016] @ 0xbc8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3020] @ 0xbcc │ │ │ │ - beq 153eb4 │ │ │ │ - ldr r0, [pc, #2076] @ 14d1cc │ │ │ │ + beq 153f98 │ │ │ │ + ldr r0, [pc, #2076] @ 14d2b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3020] @ 0xbcc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2060] @ 14d1d0 │ │ │ │ + ldr r0, [pc, #2060] @ 14d2b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3020] @ 0xbcc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3020] @ 0xbcc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3024] @ 0xbd0 │ │ │ │ - beq 153ebc │ │ │ │ - ldr r0, [pc, #1964] @ 14d1d4 │ │ │ │ + beq 153fa0 │ │ │ │ + ldr r0, [pc, #1964] @ 14d2b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3024] @ 0xbd0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1948] @ 14d1d8 │ │ │ │ + ldr r0, [pc, #1948] @ 14d2bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3024] @ 0xbd0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3024] @ 0xbd0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3028] @ 0xbd4 │ │ │ │ - beq 153ec4 │ │ │ │ - ldr r0, [pc, #1852] @ 14d1dc │ │ │ │ + beq 153fa8 │ │ │ │ + ldr r0, [pc, #1852] @ 14d2c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3028] @ 0xbd4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1832] @ 14d1dc │ │ │ │ + ldr r0, [pc, #1832] @ 14d2c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3028] @ 0xbd4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3032] @ 0xbd8 │ │ │ │ - beq 153ecc │ │ │ │ - ldr r0, [pc, #1736] @ 14d1e0 │ │ │ │ + beq 153fb0 │ │ │ │ + ldr r0, [pc, #1736] @ 14d2c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3032] @ 0xbd8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1720] @ 14d1e4 │ │ │ │ + ldr r0, [pc, #1720] @ 14d2c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3032] @ 0xbd8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3032] @ 0xbd8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3036] @ 0xbdc │ │ │ │ - beq 153ed4 │ │ │ │ - ldr r0, [pc, #1624] @ 14d1e8 │ │ │ │ + beq 153fb8 │ │ │ │ + ldr r0, [pc, #1624] @ 14d2cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3036] @ 0xbdc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1608] @ 14d1ec │ │ │ │ + ldr r0, [pc, #1608] @ 14d2d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3036] @ 0xbdc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3036] @ 0xbdc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3040] @ 0xbe0 │ │ │ │ - beq 153edc │ │ │ │ - ldr r0, [pc, #1512] @ 14d1f0 │ │ │ │ + beq 153fc0 │ │ │ │ + ldr r0, [pc, #1512] @ 14d2d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3040] @ 0xbe0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1496] @ 14d1f4 │ │ │ │ + ldr r0, [pc, #1496] @ 14d2d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3040] @ 0xbe0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3040] @ 0xbe0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3044] @ 0xbe4 │ │ │ │ - beq 153ee4 │ │ │ │ - ldr r0, [pc, #1400] @ 14d1f8 │ │ │ │ + beq 153fc8 │ │ │ │ + ldr r0, [pc, #1400] @ 14d2dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3044] @ 0xbe4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1380] @ 14d1f8 │ │ │ │ + ldr r0, [pc, #1380] @ 14d2dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3044] @ 0xbe4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3044] @ 0xbe4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3048] @ 0xbe8 │ │ │ │ - beq 153eec │ │ │ │ - ldr r0, [pc, #1284] @ 14d1fc │ │ │ │ + beq 153fd0 │ │ │ │ + ldr r0, [pc, #1284] @ 14d2e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3048] @ 0xbe8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1268] @ 14d200 │ │ │ │ + ldr r0, [pc, #1268] @ 14d2e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3048] @ 0xbe8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3048] @ 0xbe8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3052] @ 0xbec │ │ │ │ - beq 153ef4 │ │ │ │ - ldr r0, [pc, #1172] @ 14d204 │ │ │ │ + beq 153fd8 │ │ │ │ + ldr r0, [pc, #1172] @ 14d2e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3052] @ 0xbec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1156] @ 14d208 │ │ │ │ + ldr r0, [pc, #1156] @ 14d2ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3052] @ 0xbec │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3052] @ 0xbec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3056] @ 0xbf0 │ │ │ │ - beq 153efc │ │ │ │ - ldr r0, [pc, #1060] @ 14d20c │ │ │ │ + beq 153fe0 │ │ │ │ + ldr r0, [pc, #1060] @ 14d2f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3056] @ 0xbf0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1044] @ 14d210 │ │ │ │ + ldr r0, [pc, #1044] @ 14d2f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3056] @ 0xbf0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3056] @ 0xbf0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3060] @ 0xbf4 │ │ │ │ - beq 153f04 │ │ │ │ - ldr r0, [pc, #948] @ 14d214 │ │ │ │ + beq 153fe8 │ │ │ │ + ldr r0, [pc, #948] @ 14d2f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3060] @ 0xbf4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #928] @ 14d214 │ │ │ │ + ldr r0, [pc, #928] @ 14d2f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3060] @ 0xbf4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3060] @ 0xbf4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3064] @ 0xbf8 │ │ │ │ - beq 153f0c │ │ │ │ - ldr r0, [pc, #832] @ 14d218 │ │ │ │ + beq 153ff0 │ │ │ │ + ldr r0, [pc, #832] @ 14d2fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3064] @ 0xbf8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #816] @ 14d21c │ │ │ │ + ldr r0, [pc, #816] @ 14d300 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3064] @ 0xbf8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3064] @ 0xbf8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3068] @ 0xbfc │ │ │ │ - beq 153f14 │ │ │ │ - ldr r0, [pc, #720] @ 14d220 │ │ │ │ + beq 153ff8 │ │ │ │ + ldr r0, [pc, #720] @ 14d304 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3068] @ 0xbfc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #700] @ 14d220 │ │ │ │ + ldr r0, [pc, #700] @ 14d304 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3068] @ 0xbfc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3068] @ 0xbfc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3072] @ 0xc00 │ │ │ │ - beq 153f1c │ │ │ │ - ldr r0, [pc, #604] @ 14d224 │ │ │ │ + beq 154000 │ │ │ │ + ldr r0, [pc, #604] @ 14d308 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3072] @ 0xc00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #588] @ 14d228 │ │ │ │ + ldr r0, [pc, #588] @ 14d30c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3072] @ 0xc00 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3072] @ 0xc00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3076] @ 0xc04 │ │ │ │ - beq 153f24 │ │ │ │ - ldr r0, [pc, #492] @ 14d22c │ │ │ │ + beq 154008 │ │ │ │ + ldr r0, [pc, #492] @ 14d310 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3076] @ 0xc04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #472] @ 14d22c │ │ │ │ + ldr r0, [pc, #472] @ 14d310 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3076] @ 0xc04 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3076] @ 0xc04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3080] @ 0xc08 │ │ │ │ - beq 153f2c │ │ │ │ - ldr r0, [pc, #376] @ 14d230 │ │ │ │ + beq 154010 │ │ │ │ + ldr r0, [pc, #376] @ 14d314 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3080] @ 0xc08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #356] @ 14d230 │ │ │ │ + ldr r0, [pc, #356] @ 14d314 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3080] @ 0xc08 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3080] @ 0xc08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3084] @ 0xc0c │ │ │ │ - beq 153f34 │ │ │ │ - ldr r0, [pc, #260] @ 14d234 │ │ │ │ + beq 154018 │ │ │ │ + ldr r0, [pc, #260] @ 14d318 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3084] @ 0xc0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #240] @ 14d234 │ │ │ │ + ldr r0, [pc, #240] @ 14d318 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ - b 14d320 │ │ │ │ + b 14d404 │ │ │ │ andeq r0, r2, r0, asr #11 │ │ │ │ andeq r0, r2, ip, ror #13 │ │ │ │ strdeq r0, [r2], -r4 │ │ │ │ andeq r1, r2, r2, lsl #8 │ │ │ │ andeq r1, r2, r6, lsl #8 │ │ │ │ andeq r1, r2, sl, lsl #8 │ │ │ │ andeq r1, r2, ip, lsl #8 │ │ │ │ @@ -261511,2072 +261568,2072 @@ │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3084] @ 0xc0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3088] @ 0xc10 │ │ │ │ - beq 153f3c │ │ │ │ - ldr r0, [pc, #-328] @ 14d238 │ │ │ │ + beq 154020 │ │ │ │ + ldr r0, [pc, #-328] @ 14d31c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3088] @ 0xc10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-344] @ 14d23c │ │ │ │ + ldr r0, [pc, #-344] @ 14d320 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3088] @ 0xc10 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3088] @ 0xc10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3092] @ 0xc14 │ │ │ │ - beq 153f44 │ │ │ │ - ldr r0, [pc, #-440] @ 14d240 │ │ │ │ + beq 154028 │ │ │ │ + ldr r0, [pc, #-440] @ 14d324 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3092] @ 0xc14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-456] @ 14d244 │ │ │ │ + ldr r0, [pc, #-456] @ 14d328 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3092] @ 0xc14 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3092] @ 0xc14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3096] @ 0xc18 │ │ │ │ - beq 153f4c │ │ │ │ - ldr r0, [pc, #-552] @ 14d248 │ │ │ │ + beq 154030 │ │ │ │ + ldr r0, [pc, #-552] @ 14d32c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3096] @ 0xc18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-568] @ 14d24c │ │ │ │ + ldr r0, [pc, #-568] @ 14d330 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3096] @ 0xc18 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3096] @ 0xc18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3100] @ 0xc1c │ │ │ │ - beq 153f54 │ │ │ │ - ldr r0, [pc, #-664] @ 14d250 │ │ │ │ + beq 154038 │ │ │ │ + ldr r0, [pc, #-664] @ 14d334 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3100] @ 0xc1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-684] @ 14d250 │ │ │ │ + ldr r0, [pc, #-684] @ 14d334 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3100] @ 0xc1c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3100] @ 0xc1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3104] @ 0xc20 │ │ │ │ - beq 153f5c │ │ │ │ - ldr r0, [pc, #-780] @ 14d254 │ │ │ │ + beq 154040 │ │ │ │ + ldr r0, [pc, #-780] @ 14d338 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3104] @ 0xc20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-796] @ 14d258 │ │ │ │ + ldr r0, [pc, #-796] @ 14d33c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3104] @ 0xc20 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3104] @ 0xc20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3108] @ 0xc24 │ │ │ │ - beq 153f64 │ │ │ │ - ldr r0, [pc, #-892] @ 14d25c │ │ │ │ + beq 154048 │ │ │ │ + ldr r0, [pc, #-892] @ 14d340 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3108] @ 0xc24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-908] @ 14d260 │ │ │ │ + ldr r0, [pc, #-908] @ 14d344 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3108] @ 0xc24 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3108] @ 0xc24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3112] @ 0xc28 │ │ │ │ - beq 153f6c │ │ │ │ - ldr r0, [pc, #-1004] @ 14d264 │ │ │ │ + beq 154050 │ │ │ │ + ldr r0, [pc, #-1004] @ 14d348 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3112] @ 0xc28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1020] @ 14d268 │ │ │ │ + ldr r0, [pc, #-1020] @ 14d34c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3112] @ 0xc28 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3112] @ 0xc28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3116] @ 0xc2c │ │ │ │ - beq 153f74 │ │ │ │ - ldr r0, [pc, #-1116] @ 14d26c │ │ │ │ + beq 154058 │ │ │ │ + ldr r0, [pc, #-1116] @ 14d350 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3116] @ 0xc2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1132] @ 14d270 │ │ │ │ + ldr r0, [pc, #-1132] @ 14d354 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3116] @ 0xc2c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3116] @ 0xc2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3120] @ 0xc30 │ │ │ │ - beq 153f7c │ │ │ │ - ldr r0, [pc, #-1228] @ 14d274 │ │ │ │ + beq 154060 │ │ │ │ + ldr r0, [pc, #-1228] @ 14d358 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3120] @ 0xc30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1248] @ 14d274 │ │ │ │ + ldr r0, [pc, #-1248] @ 14d358 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3120] @ 0xc30 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3120] @ 0xc30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3124] @ 0xc34 │ │ │ │ - beq 153f84 │ │ │ │ - ldr r0, [pc, #-1344] @ 14d278 │ │ │ │ + beq 154068 │ │ │ │ + ldr r0, [pc, #-1344] @ 14d35c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3124] @ 0xc34 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1364] @ 14d278 │ │ │ │ + ldr r0, [pc, #-1364] @ 14d35c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3124] @ 0xc34 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3124] @ 0xc34 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3128] @ 0xc38 │ │ │ │ - beq 153f8c │ │ │ │ - ldr r0, [pc, #-1460] @ 14d27c │ │ │ │ + beq 154070 │ │ │ │ + ldr r0, [pc, #-1460] @ 14d360 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3128] @ 0xc38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1476] @ 14d280 │ │ │ │ + ldr r0, [pc, #-1476] @ 14d364 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3128] @ 0xc38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3128] @ 0xc38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3132] @ 0xc3c │ │ │ │ - beq 153f94 │ │ │ │ - ldr r0, [pc, #-1572] @ 14d284 │ │ │ │ + beq 154078 │ │ │ │ + ldr r0, [pc, #-1572] @ 14d368 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3132] @ 0xc3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1592] @ 14d284 │ │ │ │ + ldr r0, [pc, #-1592] @ 14d368 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3132] @ 0xc3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3132] @ 0xc3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3136] @ 0xc40 │ │ │ │ - beq 153f9c │ │ │ │ - ldr r0, [pc, #-1688] @ 14d288 │ │ │ │ + beq 154080 │ │ │ │ + ldr r0, [pc, #-1688] @ 14d36c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3136] @ 0xc40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1704] @ 14d28c │ │ │ │ + ldr r0, [pc, #-1704] @ 14d370 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3136] @ 0xc40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3136] @ 0xc40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3140] @ 0xc44 │ │ │ │ - beq 153fa4 │ │ │ │ - ldr r0, [pc, #-1800] @ 14d290 │ │ │ │ + beq 154088 │ │ │ │ + ldr r0, [pc, #-1800] @ 14d374 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3140] @ 0xc44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1816] @ 14d294 │ │ │ │ + ldr r0, [pc, #-1816] @ 14d378 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3140] @ 0xc44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3140] @ 0xc44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3144] @ 0xc48 │ │ │ │ - beq 153fac │ │ │ │ - ldr r0, [pc, #-1912] @ 14d298 │ │ │ │ + beq 154090 │ │ │ │ + ldr r0, [pc, #-1912] @ 14d37c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3144] @ 0xc48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1928] @ 14d29c │ │ │ │ + ldr r0, [pc, #-1928] @ 14d380 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3144] @ 0xc48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3144] @ 0xc48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3148] @ 0xc4c │ │ │ │ - beq 153fb4 │ │ │ │ - ldr r0, [pc, #-2024] @ 14d2a0 │ │ │ │ + beq 154098 │ │ │ │ + ldr r0, [pc, #-2024] @ 14d384 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3148] @ 0xc4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2040] @ 14d2a4 │ │ │ │ + ldr r0, [pc, #-2040] @ 14d388 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3148] @ 0xc4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3148] @ 0xc4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3152] @ 0xc50 │ │ │ │ - beq 153fbc │ │ │ │ - ldr r0, [pc, #-2136] @ 14d2a8 │ │ │ │ + beq 1540a0 │ │ │ │ + ldr r0, [pc, #-2136] @ 14d38c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3152] @ 0xc50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2152] @ 14d2ac │ │ │ │ + ldr r0, [pc, #-2152] @ 14d390 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3152] @ 0xc50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3152] @ 0xc50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3156] @ 0xc54 │ │ │ │ - beq 153fc4 │ │ │ │ - ldr r0, [pc, #-2248] @ 14d2b0 │ │ │ │ + beq 1540a8 │ │ │ │ + ldr r0, [pc, #-2248] @ 14d394 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3156] @ 0xc54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2264] @ 14d2b4 │ │ │ │ + ldr r0, [pc, #-2264] @ 14d398 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3156] @ 0xc54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3156] @ 0xc54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3160] @ 0xc58 │ │ │ │ - beq 153fcc │ │ │ │ - ldr r0, [pc, #-2360] @ 14d2b8 │ │ │ │ + beq 1540b0 │ │ │ │ + ldr r0, [pc, #-2360] @ 14d39c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3160] @ 0xc58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2376] @ 14d2bc │ │ │ │ + ldr r0, [pc, #-2376] @ 14d3a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3160] @ 0xc58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3160] @ 0xc58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3164] @ 0xc5c │ │ │ │ - beq 153fd4 │ │ │ │ - ldr r0, [pc, #-2472] @ 14d2c0 │ │ │ │ + beq 1540b8 │ │ │ │ + ldr r0, [pc, #-2472] @ 14d3a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3164] @ 0xc5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2492] @ 14d2c0 │ │ │ │ + ldr r0, [pc, #-2492] @ 14d3a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3164] @ 0xc5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3164] @ 0xc5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3168] @ 0xc60 │ │ │ │ - beq 153fdc │ │ │ │ - ldr r0, [pc, #-2588] @ 14d2c4 │ │ │ │ + beq 1540c0 │ │ │ │ + ldr r0, [pc, #-2588] @ 14d3a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3168] @ 0xc60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2604] @ 14d2c8 │ │ │ │ + ldr r0, [pc, #-2604] @ 14d3ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3168] @ 0xc60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3168] @ 0xc60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3172] @ 0xc64 │ │ │ │ - beq 153fe4 │ │ │ │ - ldr r0, [pc, #-2700] @ 14d2cc │ │ │ │ + beq 1540c8 │ │ │ │ + ldr r0, [pc, #-2700] @ 14d3b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3172] @ 0xc64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2720] @ 14d2cc │ │ │ │ + ldr r0, [pc, #-2720] @ 14d3b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3172] @ 0xc64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3172] @ 0xc64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3176] @ 0xc68 │ │ │ │ - beq 153fec │ │ │ │ - ldr r0, [pc, #-2816] @ 14d2d0 │ │ │ │ + beq 1540d0 │ │ │ │ + ldr r0, [pc, #-2816] @ 14d3b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3176] @ 0xc68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2836] @ 14d2d0 │ │ │ │ + ldr r0, [pc, #-2836] @ 14d3b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3176] @ 0xc68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3176] @ 0xc68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3180] @ 0xc6c │ │ │ │ - beq 153ff4 │ │ │ │ - ldr r0, [pc, #-2932] @ 14d2d4 │ │ │ │ + beq 1540d8 │ │ │ │ + ldr r0, [pc, #-2932] @ 14d3b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3180] @ 0xc6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2948] @ 14d2d8 │ │ │ │ + ldr r0, [pc, #-2948] @ 14d3bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3180] @ 0xc6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3180] @ 0xc6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3184] @ 0xc70 │ │ │ │ - beq 153ffc │ │ │ │ - ldr r0, [pc, #-3044] @ 14d2dc │ │ │ │ + beq 1540e0 │ │ │ │ + ldr r0, [pc, #-3044] @ 14d3c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3184] @ 0xc70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3064] @ 14d2dc │ │ │ │ + ldr r0, [pc, #-3064] @ 14d3c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3184] @ 0xc70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3184] @ 0xc70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3188] @ 0xc74 │ │ │ │ - beq 154004 │ │ │ │ - ldr r0, [pc, #-3160] @ 14d2e0 │ │ │ │ + beq 1540e8 │ │ │ │ + ldr r0, [pc, #-3160] @ 14d3c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3188] @ 0xc74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3176] @ 14d2e4 │ │ │ │ + ldr r0, [pc, #-3176] @ 14d3c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3188] @ 0xc74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3188] @ 0xc74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3192] @ 0xc78 │ │ │ │ - beq 15400c │ │ │ │ - ldr r0, [pc, #-3272] @ 14d2e8 │ │ │ │ + beq 1540f0 │ │ │ │ + ldr r0, [pc, #-3272] @ 14d3cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3192] @ 0xc78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3288] @ 14d2ec │ │ │ │ + ldr r0, [pc, #-3288] @ 14d3d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3192] @ 0xc78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3192] @ 0xc78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3196] @ 0xc7c │ │ │ │ - beq 154014 │ │ │ │ - ldr r0, [pc, #-3384] @ 14d2f0 │ │ │ │ + beq 1540f8 │ │ │ │ + ldr r0, [pc, #-3384] @ 14d3d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3196] @ 0xc7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3400] @ 14d2f4 │ │ │ │ + ldr r0, [pc, #-3400] @ 14d3d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3196] @ 0xc7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3196] @ 0xc7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3200] @ 0xc80 │ │ │ │ - beq 15401c │ │ │ │ - ldr r0, [pc, #-3496] @ 14d2f8 │ │ │ │ + beq 154100 │ │ │ │ + ldr r0, [pc, #-3496] @ 14d3dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3200] @ 0xc80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3512] @ 14d2fc │ │ │ │ + ldr r0, [pc, #-3512] @ 14d3e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3200] @ 0xc80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3200] @ 0xc80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3204] @ 0xc84 │ │ │ │ - beq 154024 │ │ │ │ - ldr r0, [pc, #-3608] @ 14d300 │ │ │ │ + beq 154108 │ │ │ │ + ldr r0, [pc, #-3608] @ 14d3e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3204] @ 0xc84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3624] @ 14d304 │ │ │ │ + ldr r0, [pc, #-3624] @ 14d3e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3204] @ 0xc84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3204] @ 0xc84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3208] @ 0xc88 │ │ │ │ - beq 15402c │ │ │ │ - ldr r0, [pc, #-3720] @ 14d308 │ │ │ │ + beq 154110 │ │ │ │ + ldr r0, [pc, #-3720] @ 14d3ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3208] @ 0xc88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3736] @ 14d30c │ │ │ │ + ldr r0, [pc, #-3736] @ 14d3f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3208] @ 0xc88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3208] @ 0xc88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3212] @ 0xc8c │ │ │ │ - beq 154034 │ │ │ │ - ldr r0, [pc, #-3832] @ 14d310 │ │ │ │ + beq 154118 │ │ │ │ + ldr r0, [pc, #-3832] @ 14d3f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3212] @ 0xc8c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3852] @ 14d310 │ │ │ │ + ldr r0, [pc, #-3852] @ 14d3f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3212] @ 0xc8c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3212] @ 0xc8c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3216] @ 0xc90 │ │ │ │ - beq 15403c │ │ │ │ - ldr r0, [pc, #-3948] @ 14d314 │ │ │ │ + beq 154120 │ │ │ │ + ldr r0, [pc, #-3948] @ 14d3f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3216] @ 0xc90 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3968] @ 14d314 │ │ │ │ + ldr r0, [pc, #-3968] @ 14d3f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3216] @ 0xc90 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3216] @ 0xc90 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3220] @ 0xc94 │ │ │ │ - beq 15408c │ │ │ │ - ldr r0, [pc, #-4064] @ 14d318 │ │ │ │ + beq 154170 │ │ │ │ + ldr r0, [pc, #-4064] @ 14d3fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3220] @ 0xc94 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-4080] @ 14d31c │ │ │ │ + ldr r0, [pc, #-4080] @ 14d400 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3220] @ 0xc94 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3220] @ 0xc94 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3224] @ 0xc98 │ │ │ │ - beq 153a4c │ │ │ │ - ldr r0, [pc, #4088] @ 14f368 │ │ │ │ + beq 153b30 │ │ │ │ + ldr r0, [pc, #4088] @ 14f44c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3224] @ 0xc98 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4072] @ 14f36c │ │ │ │ + ldr r0, [pc, #4072] @ 14f450 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3224] @ 0xc98 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3224] @ 0xc98 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3228] @ 0xc9c │ │ │ │ - beq 153a54 │ │ │ │ - ldr r0, [pc, #3976] @ 14f370 │ │ │ │ + beq 153b38 │ │ │ │ + ldr r0, [pc, #3976] @ 14f454 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3228] @ 0xc9c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3956] @ 14f370 │ │ │ │ + ldr r0, [pc, #3956] @ 14f454 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3228] @ 0xc9c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3228] @ 0xc9c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3232] @ 0xca0 │ │ │ │ - beq 153a5c │ │ │ │ - ldr r0, [pc, #3860] @ 14f374 │ │ │ │ + beq 153b40 │ │ │ │ + ldr r0, [pc, #3860] @ 14f458 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3232] @ 0xca0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3844] @ 14f378 │ │ │ │ + ldr r0, [pc, #3844] @ 14f45c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3232] @ 0xca0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3232] @ 0xca0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3236] @ 0xca4 │ │ │ │ - beq 153a64 │ │ │ │ - ldr r0, [pc, #3748] @ 14f37c │ │ │ │ + beq 153b48 │ │ │ │ + ldr r0, [pc, #3748] @ 14f460 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3236] @ 0xca4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3732] @ 14f380 │ │ │ │ + ldr r0, [pc, #3732] @ 14f464 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3236] @ 0xca4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3236] @ 0xca4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3240] @ 0xca8 │ │ │ │ - beq 153a6c │ │ │ │ - ldr r0, [pc, #3636] @ 14f384 │ │ │ │ + beq 153b50 │ │ │ │ + ldr r0, [pc, #3636] @ 14f468 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3240] @ 0xca8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3620] @ 14f388 │ │ │ │ + ldr r0, [pc, #3620] @ 14f46c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3240] @ 0xca8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3240] @ 0xca8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3244] @ 0xcac │ │ │ │ - beq 153a74 │ │ │ │ - ldr r0, [pc, #3524] @ 14f38c │ │ │ │ + beq 153b58 │ │ │ │ + ldr r0, [pc, #3524] @ 14f470 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3244] @ 0xcac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3504] @ 14f38c │ │ │ │ + ldr r0, [pc, #3504] @ 14f470 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3244] @ 0xcac │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3244] @ 0xcac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3248] @ 0xcb0 │ │ │ │ - beq 153a7c │ │ │ │ - ldr r0, [pc, #3408] @ 14f390 │ │ │ │ + beq 153b60 │ │ │ │ + ldr r0, [pc, #3408] @ 14f474 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3248] @ 0xcb0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3392] @ 14f394 │ │ │ │ + ldr r0, [pc, #3392] @ 14f478 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3248] @ 0xcb0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3248] @ 0xcb0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3252] @ 0xcb4 │ │ │ │ - beq 153a84 │ │ │ │ - ldr r0, [pc, #3296] @ 14f398 │ │ │ │ + beq 153b68 │ │ │ │ + ldr r0, [pc, #3296] @ 14f47c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3252] @ 0xcb4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3280] @ 14f39c │ │ │ │ + ldr r0, [pc, #3280] @ 14f480 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3252] @ 0xcb4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3252] @ 0xcb4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3256] @ 0xcb8 │ │ │ │ - beq 153a8c │ │ │ │ - ldr r0, [pc, #3184] @ 14f3a0 │ │ │ │ + beq 153b70 │ │ │ │ + ldr r0, [pc, #3184] @ 14f484 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3256] @ 0xcb8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3168] @ 14f3a4 │ │ │ │ + ldr r0, [pc, #3168] @ 14f488 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3256] @ 0xcb8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3256] @ 0xcb8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3260] @ 0xcbc │ │ │ │ - beq 153a94 │ │ │ │ - ldr r0, [pc, #3072] @ 14f3a8 │ │ │ │ + beq 153b78 │ │ │ │ + ldr r0, [pc, #3072] @ 14f48c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3260] @ 0xcbc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3056] @ 14f3ac │ │ │ │ + ldr r0, [pc, #3056] @ 14f490 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3260] @ 0xcbc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3260] @ 0xcbc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3264] @ 0xcc0 │ │ │ │ - beq 153a9c │ │ │ │ - ldr r0, [pc, #2960] @ 14f3b0 │ │ │ │ + beq 153b80 │ │ │ │ + ldr r0, [pc, #2960] @ 14f494 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3264] @ 0xcc0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2944] @ 14f3b4 │ │ │ │ + ldr r0, [pc, #2944] @ 14f498 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3264] @ 0xcc0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3264] @ 0xcc0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3268] @ 0xcc4 │ │ │ │ - beq 153aa4 │ │ │ │ - ldr r0, [pc, #2848] @ 14f3b8 │ │ │ │ + beq 153b88 │ │ │ │ + ldr r0, [pc, #2848] @ 14f49c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3268] @ 0xcc4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2832] @ 14f3bc │ │ │ │ + ldr r0, [pc, #2832] @ 14f4a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3268] @ 0xcc4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3268] @ 0xcc4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3272] @ 0xcc8 │ │ │ │ - beq 153aac │ │ │ │ - ldr r0, [pc, #2736] @ 14f3c0 │ │ │ │ + beq 153b90 │ │ │ │ + ldr r0, [pc, #2736] @ 14f4a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3272] @ 0xcc8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2716] @ 14f3c0 │ │ │ │ + ldr r0, [pc, #2716] @ 14f4a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3272] @ 0xcc8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3272] @ 0xcc8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3276] @ 0xccc │ │ │ │ - beq 153ab4 │ │ │ │ - ldr r0, [pc, #2620] @ 14f3c4 │ │ │ │ + beq 153b98 │ │ │ │ + ldr r0, [pc, #2620] @ 14f4a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3276] @ 0xccc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2604] @ 14f3c8 │ │ │ │ + ldr r0, [pc, #2604] @ 14f4ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3276] @ 0xccc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3276] @ 0xccc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3280] @ 0xcd0 │ │ │ │ - beq 153abc │ │ │ │ - ldr r0, [pc, #2508] @ 14f3cc │ │ │ │ + beq 153ba0 │ │ │ │ + ldr r0, [pc, #2508] @ 14f4b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3280] @ 0xcd0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2492] @ 14f3d0 │ │ │ │ + ldr r0, [pc, #2492] @ 14f4b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3280] @ 0xcd0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3280] @ 0xcd0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3284] @ 0xcd4 │ │ │ │ - beq 153ac4 │ │ │ │ - ldr r0, [pc, #2396] @ 14f3d4 │ │ │ │ + beq 153ba8 │ │ │ │ + ldr r0, [pc, #2396] @ 14f4b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3284] @ 0xcd4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2380] @ 14f3d8 │ │ │ │ + ldr r0, [pc, #2380] @ 14f4bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3284] @ 0xcd4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3284] @ 0xcd4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3288] @ 0xcd8 │ │ │ │ - beq 153acc │ │ │ │ - ldr r0, [pc, #2284] @ 14f3dc │ │ │ │ + beq 153bb0 │ │ │ │ + ldr r0, [pc, #2284] @ 14f4c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3288] @ 0xcd8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2268] @ 14f3e0 │ │ │ │ + ldr r0, [pc, #2268] @ 14f4c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3288] @ 0xcd8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3288] @ 0xcd8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3292] @ 0xcdc │ │ │ │ - beq 153ad4 │ │ │ │ - ldr r0, [pc, #2172] @ 14f3e4 │ │ │ │ + beq 153bb8 │ │ │ │ + ldr r0, [pc, #2172] @ 14f4c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3292] @ 0xcdc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2156] @ 14f3e8 │ │ │ │ + ldr r0, [pc, #2156] @ 14f4cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3292] @ 0xcdc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3292] @ 0xcdc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3296] @ 0xce0 │ │ │ │ - beq 153adc │ │ │ │ - ldr r0, [pc, #2060] @ 14f3ec │ │ │ │ + beq 153bc0 │ │ │ │ + ldr r0, [pc, #2060] @ 14f4d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3296] @ 0xce0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2040] @ 14f3ec │ │ │ │ + ldr r0, [pc, #2040] @ 14f4d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3296] @ 0xce0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3296] @ 0xce0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3300] @ 0xce4 │ │ │ │ - beq 153ae4 │ │ │ │ - ldr r0, [pc, #1944] @ 14f3f0 │ │ │ │ + beq 153bc8 │ │ │ │ + ldr r0, [pc, #1944] @ 14f4d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3300] @ 0xce4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1928] @ 14f3f4 │ │ │ │ + ldr r0, [pc, #1928] @ 14f4d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3300] @ 0xce4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3300] @ 0xce4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3304] @ 0xce8 │ │ │ │ - beq 153aec │ │ │ │ - ldr r0, [pc, #1832] @ 14f3f8 │ │ │ │ + beq 153bd0 │ │ │ │ + ldr r0, [pc, #1832] @ 14f4dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3304] @ 0xce8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1816] @ 14f3fc │ │ │ │ + ldr r0, [pc, #1816] @ 14f4e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3304] @ 0xce8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3304] @ 0xce8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3308] @ 0xcec │ │ │ │ - beq 153af4 │ │ │ │ - ldr r0, [pc, #1720] @ 14f400 │ │ │ │ + beq 153bd8 │ │ │ │ + ldr r0, [pc, #1720] @ 14f4e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3308] @ 0xcec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1700] @ 14f400 │ │ │ │ + ldr r0, [pc, #1700] @ 14f4e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3308] @ 0xcec │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3308] @ 0xcec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3312] @ 0xcf0 │ │ │ │ - beq 153afc │ │ │ │ - ldr r0, [pc, #1604] @ 14f404 │ │ │ │ + beq 153be0 │ │ │ │ + ldr r0, [pc, #1604] @ 14f4e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3312] @ 0xcf0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1588] @ 14f408 │ │ │ │ + ldr r0, [pc, #1588] @ 14f4ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3312] @ 0xcf0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3312] @ 0xcf0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3316] @ 0xcf4 │ │ │ │ - beq 153b04 │ │ │ │ - ldr r0, [pc, #1492] @ 14f40c │ │ │ │ + beq 153be8 │ │ │ │ + ldr r0, [pc, #1492] @ 14f4f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3316] @ 0xcf4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1472] @ 14f40c │ │ │ │ + ldr r0, [pc, #1472] @ 14f4f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3316] @ 0xcf4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3316] @ 0xcf4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3320] @ 0xcf8 │ │ │ │ - beq 153b0c │ │ │ │ - ldr r0, [pc, #1376] @ 14f410 │ │ │ │ + beq 153bf0 │ │ │ │ + ldr r0, [pc, #1376] @ 14f4f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3320] @ 0xcf8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1356] @ 14f410 │ │ │ │ + ldr r0, [pc, #1356] @ 14f4f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3320] @ 0xcf8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3320] @ 0xcf8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3324] @ 0xcfc │ │ │ │ - beq 153b14 │ │ │ │ - ldr r0, [pc, #1260] @ 14f414 │ │ │ │ + beq 153bf8 │ │ │ │ + ldr r0, [pc, #1260] @ 14f4f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3324] @ 0xcfc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1244] @ 14f418 │ │ │ │ + ldr r0, [pc, #1244] @ 14f4fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3324] @ 0xcfc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3324] @ 0xcfc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3328] @ 0xd00 │ │ │ │ - beq 153b1c │ │ │ │ - ldr r0, [pc, #1148] @ 14f41c │ │ │ │ + beq 153c00 │ │ │ │ + ldr r0, [pc, #1148] @ 14f500 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3328] @ 0xd00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1132] @ 14f420 │ │ │ │ + ldr r0, [pc, #1132] @ 14f504 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3328] @ 0xd00 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3328] @ 0xd00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3332] @ 0xd04 │ │ │ │ - beq 153b24 │ │ │ │ - ldr r0, [pc, #1036] @ 14f424 │ │ │ │ + beq 153c08 │ │ │ │ + ldr r0, [pc, #1036] @ 14f508 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3332] @ 0xd04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1020] @ 14f428 │ │ │ │ + ldr r0, [pc, #1020] @ 14f50c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3332] @ 0xd04 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3332] @ 0xd04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3336] @ 0xd08 │ │ │ │ - beq 153b2c │ │ │ │ - ldr r0, [pc, #924] @ 14f42c │ │ │ │ + beq 153c10 │ │ │ │ + ldr r0, [pc, #924] @ 14f510 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3336] @ 0xd08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #904] @ 14f42c │ │ │ │ + ldr r0, [pc, #904] @ 14f510 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3336] @ 0xd08 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3336] @ 0xd08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3340] @ 0xd0c │ │ │ │ - beq 153b34 │ │ │ │ - ldr r0, [pc, #808] @ 14f430 │ │ │ │ + beq 153c18 │ │ │ │ + ldr r0, [pc, #808] @ 14f514 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3340] @ 0xd0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #788] @ 14f430 │ │ │ │ + ldr r0, [pc, #788] @ 14f514 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3340] @ 0xd0c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3340] @ 0xd0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3344] @ 0xd10 │ │ │ │ - beq 153b3c │ │ │ │ - ldr r0, [pc, #692] @ 14f434 │ │ │ │ + beq 153c20 │ │ │ │ + ldr r0, [pc, #692] @ 14f518 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3344] @ 0xd10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #672] @ 14f434 │ │ │ │ + ldr r0, [pc, #672] @ 14f518 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3344] @ 0xd10 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3344] @ 0xd10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3348] @ 0xd14 │ │ │ │ - beq 153b44 │ │ │ │ - ldr r0, [pc, #576] @ 14f438 │ │ │ │ + beq 153c28 │ │ │ │ + ldr r0, [pc, #576] @ 14f51c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3348] @ 0xd14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #560] @ 14f43c │ │ │ │ + ldr r0, [pc, #560] @ 14f520 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3348] @ 0xd14 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3348] @ 0xd14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3352] @ 0xd18 │ │ │ │ - beq 153b4c │ │ │ │ - ldr r0, [pc, #464] @ 14f440 │ │ │ │ + beq 153c30 │ │ │ │ + ldr r0, [pc, #464] @ 14f524 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3352] @ 0xd18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #448] @ 14f444 │ │ │ │ + ldr r0, [pc, #448] @ 14f528 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3352] @ 0xd18 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3352] @ 0xd18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3356] @ 0xd1c │ │ │ │ - beq 153b54 │ │ │ │ - ldr r0, [pc, #352] @ 14f448 │ │ │ │ + beq 153c38 │ │ │ │ + ldr r0, [pc, #352] @ 14f52c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3356] @ 0xd1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #336] @ 14f44c │ │ │ │ + ldr r0, [pc, #336] @ 14f530 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3356] @ 0xd1c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3356] @ 0xd1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3360] @ 0xd20 │ │ │ │ - beq 153b5c │ │ │ │ - ldr r0, [pc, #240] @ 14f450 │ │ │ │ + beq 153c40 │ │ │ │ + ldr r0, [pc, #240] @ 14f534 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ - b 14f538 │ │ │ │ + b 14f61c │ │ │ │ @ instruction: 0x000233b4 │ │ │ │ @ instruction: 0x000233b6 │ │ │ │ andeq r3, r2, r0, asr #7 │ │ │ │ andeq r3, r2, r2, lsl #8 │ │ │ │ andeq r3, r2, r4, lsl r4 │ │ │ │ andeq r3, r2, r6, ror #8 │ │ │ │ andeq r3, r2, r0, ror r4 │ │ │ │ @@ -263687,2058 +263744,2058 @@ │ │ │ │ andeq ip, r3, r0, lsl r0 │ │ │ │ andeq ip, r3, r0, lsr r0 │ │ │ │ andeq ip, r3, r6, lsr r0 │ │ │ │ andeq ip, r3, r2, asr #32 │ │ │ │ andeq ip, r3, r6, asr #32 │ │ │ │ ldr r0, [sp, #3360] @ 0xd20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-248] @ 14f450 │ │ │ │ + ldr r0, [pc, #-248] @ 14f534 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3360] @ 0xd20 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3360] @ 0xd20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3364] @ 0xd24 │ │ │ │ - beq 153b64 │ │ │ │ - ldr r0, [pc, #-344] @ 14f454 │ │ │ │ + beq 153c48 │ │ │ │ + ldr r0, [pc, #-344] @ 14f538 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3364] @ 0xd24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-360] @ 14f458 │ │ │ │ + ldr r0, [pc, #-360] @ 14f53c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3364] @ 0xd24 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3364] @ 0xd24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3368] @ 0xd28 │ │ │ │ - beq 153b6c │ │ │ │ - ldr r0, [pc, #-456] @ 14f45c │ │ │ │ + beq 153c50 │ │ │ │ + ldr r0, [pc, #-456] @ 14f540 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3368] @ 0xd28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-472] @ 14f460 │ │ │ │ + ldr r0, [pc, #-472] @ 14f544 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3368] @ 0xd28 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3368] @ 0xd28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3372] @ 0xd2c │ │ │ │ - beq 153b74 │ │ │ │ - ldr r0, [pc, #-568] @ 14f464 │ │ │ │ + beq 153c58 │ │ │ │ + ldr r0, [pc, #-568] @ 14f548 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3372] @ 0xd2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-588] @ 14f464 │ │ │ │ + ldr r0, [pc, #-588] @ 14f548 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3372] @ 0xd2c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3372] @ 0xd2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3376] @ 0xd30 │ │ │ │ - beq 153b7c │ │ │ │ - ldr r0, [pc, #-684] @ 14f468 │ │ │ │ + beq 153c60 │ │ │ │ + ldr r0, [pc, #-684] @ 14f54c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3376] @ 0xd30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-700] @ 14f46c │ │ │ │ + ldr r0, [pc, #-700] @ 14f550 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3376] @ 0xd30 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3376] @ 0xd30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3380] @ 0xd34 │ │ │ │ - beq 153b84 │ │ │ │ + beq 153c68 │ │ │ │ mov r0, #188416 @ 0x2e000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3380] @ 0xd34 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-816] @ 14f470 │ │ │ │ + ldr r0, [pc, #-816] @ 14f554 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3380] @ 0xd34 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3380] @ 0xd34 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3384] @ 0xd38 │ │ │ │ - beq 153b8c │ │ │ │ + beq 153c70 │ │ │ │ mov r0, #200704 @ 0x31000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3384] @ 0xd38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-932] @ 14f474 │ │ │ │ + ldr r0, [pc, #-932] @ 14f558 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3384] @ 0xd38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3384] @ 0xd38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3388] @ 0xd3c │ │ │ │ - beq 153b94 │ │ │ │ - ldr r0, [pc, #-1028] @ 14f478 │ │ │ │ + beq 153c78 │ │ │ │ + ldr r0, [pc, #-1028] @ 14f55c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3388] @ 0xd3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1044] @ 14f47c │ │ │ │ + ldr r0, [pc, #-1044] @ 14f560 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3388] @ 0xd3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3388] @ 0xd3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3392] @ 0xd40 │ │ │ │ - beq 153b9c │ │ │ │ - ldr r0, [pc, #-1140] @ 14f480 │ │ │ │ + beq 153c80 │ │ │ │ + ldr r0, [pc, #-1140] @ 14f564 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3392] @ 0xd40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1156] @ 14f484 │ │ │ │ + ldr r0, [pc, #-1156] @ 14f568 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3392] @ 0xd40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3392] @ 0xd40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3396] @ 0xd44 │ │ │ │ - beq 153ba4 │ │ │ │ - ldr r0, [pc, #-1252] @ 14f488 │ │ │ │ + beq 153c88 │ │ │ │ + ldr r0, [pc, #-1252] @ 14f56c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3396] @ 0xd44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1268] @ 14f48c │ │ │ │ + ldr r0, [pc, #-1268] @ 14f570 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3396] @ 0xd44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3396] @ 0xd44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3400] @ 0xd48 │ │ │ │ - beq 153bac │ │ │ │ - ldr r0, [pc, #-1364] @ 14f490 │ │ │ │ + beq 153c90 │ │ │ │ + ldr r0, [pc, #-1364] @ 14f574 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3400] @ 0xd48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1380] @ 14f494 │ │ │ │ + ldr r0, [pc, #-1380] @ 14f578 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3400] @ 0xd48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3400] @ 0xd48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3404] @ 0xd4c │ │ │ │ - beq 153bb4 │ │ │ │ + beq 153c98 │ │ │ │ mov r0, #221184 @ 0x36000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3404] @ 0xd4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1496] @ 14f498 │ │ │ │ + ldr r0, [pc, #-1496] @ 14f57c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3404] @ 0xd4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3404] @ 0xd4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3408] @ 0xd50 │ │ │ │ - beq 153bbc │ │ │ │ - ldr r0, [pc, #-1592] @ 14f49c │ │ │ │ + beq 153ca0 │ │ │ │ + ldr r0, [pc, #-1592] @ 14f580 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3408] @ 0xd50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1612] @ 14f49c │ │ │ │ + ldr r0, [pc, #-1612] @ 14f580 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3408] @ 0xd50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3408] @ 0xd50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3412] @ 0xd54 │ │ │ │ - beq 153bc4 │ │ │ │ - ldr r0, [pc, #-1708] @ 14f4a0 │ │ │ │ + beq 153ca8 │ │ │ │ + ldr r0, [pc, #-1708] @ 14f584 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3412] @ 0xd54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1724] @ 14f4a4 │ │ │ │ + ldr r0, [pc, #-1724] @ 14f588 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3412] @ 0xd54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3412] @ 0xd54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3416] @ 0xd58 │ │ │ │ - beq 153bcc │ │ │ │ - ldr r0, [pc, #-1820] @ 14f4a8 │ │ │ │ + beq 153cb0 │ │ │ │ + ldr r0, [pc, #-1820] @ 14f58c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3416] @ 0xd58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1840] @ 14f4a8 │ │ │ │ + ldr r0, [pc, #-1840] @ 14f58c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3416] @ 0xd58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3416] @ 0xd58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3420] @ 0xd5c │ │ │ │ - beq 153bd4 │ │ │ │ - ldr r0, [pc, #-1936] @ 14f4ac │ │ │ │ + beq 153cb8 │ │ │ │ + ldr r0, [pc, #-1936] @ 14f590 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3420] @ 0xd5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1952] @ 14f4b0 │ │ │ │ + ldr r0, [pc, #-1952] @ 14f594 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3420] @ 0xd5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3420] @ 0xd5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3424] @ 0xd60 │ │ │ │ - beq 153bdc │ │ │ │ - ldr r0, [pc, #-2048] @ 14f4b4 │ │ │ │ + beq 153cc0 │ │ │ │ + ldr r0, [pc, #-2048] @ 14f598 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3424] @ 0xd60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2064] @ 14f4b8 │ │ │ │ + ldr r0, [pc, #-2064] @ 14f59c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3424] @ 0xd60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3424] @ 0xd60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3428] @ 0xd64 │ │ │ │ - beq 153be4 │ │ │ │ - ldr r0, [pc, #-2160] @ 14f4bc │ │ │ │ + beq 153cc8 │ │ │ │ + ldr r0, [pc, #-2160] @ 14f5a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3428] @ 0xd64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2176] @ 14f4c0 │ │ │ │ + ldr r0, [pc, #-2176] @ 14f5a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3428] @ 0xd64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3428] @ 0xd64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3432] @ 0xd68 │ │ │ │ - beq 153bec │ │ │ │ - ldr r0, [pc, #-2272] @ 14f4c4 │ │ │ │ + beq 153cd0 │ │ │ │ + ldr r0, [pc, #-2272] @ 14f5a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3432] @ 0xd68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2288] @ 14f4c8 │ │ │ │ + ldr r0, [pc, #-2288] @ 14f5ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3432] @ 0xd68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3432] @ 0xd68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3436] @ 0xd6c │ │ │ │ - beq 153bf4 │ │ │ │ - ldr r0, [pc, #-2384] @ 14f4cc │ │ │ │ + beq 153cd8 │ │ │ │ + ldr r0, [pc, #-2384] @ 14f5b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3436] @ 0xd6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2400] @ 14f4d0 │ │ │ │ + ldr r0, [pc, #-2400] @ 14f5b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3436] @ 0xd6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3436] @ 0xd6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3440] @ 0xd70 │ │ │ │ - beq 153bfc │ │ │ │ - ldr r0, [pc, #-2496] @ 14f4d4 │ │ │ │ + beq 153ce0 │ │ │ │ + ldr r0, [pc, #-2496] @ 14f5b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3440] @ 0xd70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2512] @ 14f4d8 │ │ │ │ + ldr r0, [pc, #-2512] @ 14f5bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3440] @ 0xd70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3440] @ 0xd70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3444] @ 0xd74 │ │ │ │ - beq 153c04 │ │ │ │ - ldr r0, [pc, #-2608] @ 14f4dc │ │ │ │ + beq 153ce8 │ │ │ │ + ldr r0, [pc, #-2608] @ 14f5c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3444] @ 0xd74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2624] @ 14f4e0 │ │ │ │ + ldr r0, [pc, #-2624] @ 14f5c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3444] @ 0xd74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3444] @ 0xd74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3448] @ 0xd78 │ │ │ │ - beq 153c0c │ │ │ │ - ldr r0, [pc, #-2720] @ 14f4e4 │ │ │ │ + beq 153cf0 │ │ │ │ + ldr r0, [pc, #-2720] @ 14f5c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3448] @ 0xd78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2736] @ 14f4e8 │ │ │ │ + ldr r0, [pc, #-2736] @ 14f5cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3448] @ 0xd78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3448] @ 0xd78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3452] @ 0xd7c │ │ │ │ - beq 153c14 │ │ │ │ - ldr r0, [pc, #-2832] @ 14f4ec │ │ │ │ + beq 153cf8 │ │ │ │ + ldr r0, [pc, #-2832] @ 14f5d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3452] @ 0xd7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2848] @ 14f4f0 │ │ │ │ + ldr r0, [pc, #-2848] @ 14f5d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3452] @ 0xd7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3452] @ 0xd7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3456] @ 0xd80 │ │ │ │ - beq 153c1c │ │ │ │ - ldr r0, [pc, #-2944] @ 14f4f4 │ │ │ │ + beq 153d00 │ │ │ │ + ldr r0, [pc, #-2944] @ 14f5d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3456] @ 0xd80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2960] @ 14f4f8 │ │ │ │ + ldr r0, [pc, #-2960] @ 14f5dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3456] @ 0xd80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3456] @ 0xd80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3460] @ 0xd84 │ │ │ │ - beq 153c24 │ │ │ │ + beq 153d08 │ │ │ │ mov r0, #242688 @ 0x3b400 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3460] @ 0xd84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3076] @ 14f4fc │ │ │ │ + ldr r0, [pc, #-3076] @ 14f5e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3460] @ 0xd84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3460] @ 0xd84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3464] @ 0xd88 │ │ │ │ - beq 153c2c │ │ │ │ - ldr r0, [pc, #-3172] @ 14f500 │ │ │ │ + beq 153d10 │ │ │ │ + ldr r0, [pc, #-3172] @ 14f5e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3464] @ 0xd88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3188] @ 14f504 │ │ │ │ + ldr r0, [pc, #-3188] @ 14f5e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3464] @ 0xd88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3464] @ 0xd88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3468] @ 0xd8c │ │ │ │ - beq 153c34 │ │ │ │ - ldr r0, [pc, #-3284] @ 14f508 │ │ │ │ + beq 153d18 │ │ │ │ + ldr r0, [pc, #-3284] @ 14f5ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3468] @ 0xd8c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3304] @ 14f508 │ │ │ │ + ldr r0, [pc, #-3304] @ 14f5ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3468] @ 0xd8c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3468] @ 0xd8c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3472] @ 0xd90 │ │ │ │ - beq 153c3c │ │ │ │ - ldr r0, [pc, #-3400] @ 14f50c │ │ │ │ + beq 153d20 │ │ │ │ + ldr r0, [pc, #-3400] @ 14f5f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3472] @ 0xd90 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3420] @ 14f50c │ │ │ │ + ldr r0, [pc, #-3420] @ 14f5f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3472] @ 0xd90 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3472] @ 0xd90 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3476] @ 0xd94 │ │ │ │ - beq 153c44 │ │ │ │ - ldr r0, [pc, #-3516] @ 14f510 │ │ │ │ + beq 153d28 │ │ │ │ + ldr r0, [pc, #-3516] @ 14f5f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3476] @ 0xd94 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3532] @ 14f514 │ │ │ │ + ldr r0, [pc, #-3532] @ 14f5f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3476] @ 0xd94 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3476] @ 0xd94 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3480] @ 0xd98 │ │ │ │ - beq 15394c │ │ │ │ - ldr r0, [pc, #-3628] @ 14f518 │ │ │ │ + beq 153a30 │ │ │ │ + ldr r0, [pc, #-3628] @ 14f5fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3480] @ 0xd98 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3644] @ 14f51c │ │ │ │ + ldr r0, [pc, #-3644] @ 14f600 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3480] @ 0xd98 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3480] @ 0xd98 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3484] @ 0xd9c │ │ │ │ - beq 153954 │ │ │ │ + beq 153a38 │ │ │ │ mov r0, #245760 @ 0x3c000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3484] @ 0xd9c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3760] @ 14f520 │ │ │ │ + ldr r0, [pc, #-3760] @ 14f604 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3484] @ 0xd9c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3484] @ 0xd9c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3488] @ 0xda0 │ │ │ │ - beq 15395c │ │ │ │ - ldr r0, [pc, #-3856] @ 14f524 │ │ │ │ + beq 153a40 │ │ │ │ + ldr r0, [pc, #-3856] @ 14f608 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3488] @ 0xda0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3872] @ 14f528 │ │ │ │ + ldr r0, [pc, #-3872] @ 14f60c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3488] @ 0xda0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3488] @ 0xda0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3492] @ 0xda4 │ │ │ │ - beq 153964 │ │ │ │ - ldr r0, [pc, #-3968] @ 14f52c │ │ │ │ + beq 153a48 │ │ │ │ + ldr r0, [pc, #-3968] @ 14f610 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3492] @ 0xda4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3984] @ 14f530 │ │ │ │ + ldr r0, [pc, #-3984] @ 14f614 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3492] @ 0xda4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3492] @ 0xda4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3496] @ 0xda8 │ │ │ │ - beq 15396c │ │ │ │ - ldr r0, [pc, #-4080] @ 14f534 │ │ │ │ + beq 153a50 │ │ │ │ + ldr r0, [pc, #-4080] @ 14f618 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3496] @ 0xda8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4088] @ 151530 │ │ │ │ + ldr r0, [pc, #4088] @ 151614 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3496] @ 0xda8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3496] @ 0xda8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3500] @ 0xdac │ │ │ │ - beq 153974 │ │ │ │ - ldr r0, [pc, #3992] @ 151534 │ │ │ │ + beq 153a58 │ │ │ │ + ldr r0, [pc, #3992] @ 151618 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3500] @ 0xdac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3976] @ 151538 │ │ │ │ + ldr r0, [pc, #3976] @ 15161c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3500] @ 0xdac │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3500] @ 0xdac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3504] @ 0xdb0 │ │ │ │ - beq 15397c │ │ │ │ - ldr r0, [pc, #3880] @ 15153c │ │ │ │ + beq 153a60 │ │ │ │ + ldr r0, [pc, #3880] @ 151620 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3504] @ 0xdb0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3860] @ 15153c │ │ │ │ + ldr r0, [pc, #3860] @ 151620 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3504] @ 0xdb0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3504] @ 0xdb0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3508] @ 0xdb4 │ │ │ │ - beq 153984 │ │ │ │ - ldr r0, [pc, #3764] @ 151540 │ │ │ │ + beq 153a68 │ │ │ │ + ldr r0, [pc, #3764] @ 151624 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3508] @ 0xdb4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3748] @ 151544 │ │ │ │ + ldr r0, [pc, #3748] @ 151628 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3508] @ 0xdb4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3508] @ 0xdb4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3512] @ 0xdb8 │ │ │ │ - beq 15398c │ │ │ │ - ldr r0, [pc, #3652] @ 151548 │ │ │ │ + beq 153a70 │ │ │ │ + ldr r0, [pc, #3652] @ 15162c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3512] @ 0xdb8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3632] @ 151548 │ │ │ │ + ldr r0, [pc, #3632] @ 15162c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3512] @ 0xdb8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3512] @ 0xdb8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3516] @ 0xdbc │ │ │ │ - beq 153994 │ │ │ │ - ldr r0, [pc, #3536] @ 15154c │ │ │ │ + beq 153a78 │ │ │ │ + ldr r0, [pc, #3536] @ 151630 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3516] @ 0xdbc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3520] @ 151550 │ │ │ │ + ldr r0, [pc, #3520] @ 151634 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3516] @ 0xdbc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3516] @ 0xdbc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3520] @ 0xdc0 │ │ │ │ - beq 15399c │ │ │ │ - ldr r0, [pc, #3424] @ 151554 │ │ │ │ + beq 153a80 │ │ │ │ + ldr r0, [pc, #3424] @ 151638 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3520] @ 0xdc0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3408] @ 151558 │ │ │ │ + ldr r0, [pc, #3408] @ 15163c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3520] @ 0xdc0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3520] @ 0xdc0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3524] @ 0xdc4 │ │ │ │ - beq 1539a4 │ │ │ │ - ldr r0, [pc, #3312] @ 15155c │ │ │ │ + beq 153a88 │ │ │ │ + ldr r0, [pc, #3312] @ 151640 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3524] @ 0xdc4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3296] @ 151560 │ │ │ │ + ldr r0, [pc, #3296] @ 151644 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3524] @ 0xdc4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3524] @ 0xdc4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3528] @ 0xdc8 │ │ │ │ - beq 1539ac │ │ │ │ - ldr r0, [pc, #3200] @ 151564 │ │ │ │ + beq 153a90 │ │ │ │ + ldr r0, [pc, #3200] @ 151648 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3528] @ 0xdc8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3184] @ 151568 │ │ │ │ + ldr r0, [pc, #3184] @ 15164c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3528] @ 0xdc8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3528] @ 0xdc8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3532] @ 0xdcc │ │ │ │ - beq 1539b4 │ │ │ │ - ldr r0, [pc, #3088] @ 15156c │ │ │ │ + beq 153a98 │ │ │ │ + ldr r0, [pc, #3088] @ 151650 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3532] @ 0xdcc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3068] @ 15156c │ │ │ │ + ldr r0, [pc, #3068] @ 151650 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3532] @ 0xdcc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3532] @ 0xdcc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3536] @ 0xdd0 │ │ │ │ - beq 1539bc │ │ │ │ - ldr r0, [pc, #2972] @ 151570 │ │ │ │ + beq 153aa0 │ │ │ │ + ldr r0, [pc, #2972] @ 151654 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3536] @ 0xdd0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2952] @ 151570 │ │ │ │ + ldr r0, [pc, #2952] @ 151654 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3536] @ 0xdd0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3536] @ 0xdd0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3540] @ 0xdd4 │ │ │ │ - beq 1539c4 │ │ │ │ - ldr r0, [pc, #2856] @ 151574 │ │ │ │ + beq 153aa8 │ │ │ │ + ldr r0, [pc, #2856] @ 151658 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3540] @ 0xdd4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2836] @ 151574 │ │ │ │ + ldr r0, [pc, #2836] @ 151658 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3540] @ 0xdd4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3540] @ 0xdd4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3544] @ 0xdd8 │ │ │ │ - beq 1539cc │ │ │ │ - ldr r0, [pc, #2740] @ 151578 │ │ │ │ + beq 153ab0 │ │ │ │ + ldr r0, [pc, #2740] @ 15165c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3544] @ 0xdd8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2724] @ 15157c │ │ │ │ + ldr r0, [pc, #2724] @ 151660 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3544] @ 0xdd8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3544] @ 0xdd8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3548] @ 0xddc │ │ │ │ - beq 1539d4 │ │ │ │ + beq 153ab8 │ │ │ │ mov r0, #254976 @ 0x3e400 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3548] @ 0xddc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2608] @ 151580 │ │ │ │ + ldr r0, [pc, #2608] @ 151664 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3548] @ 0xddc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3548] @ 0xddc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3552] @ 0xde0 │ │ │ │ - beq 1539dc │ │ │ │ - ldr r0, [pc, #2512] @ 151584 │ │ │ │ + beq 153ac0 │ │ │ │ + ldr r0, [pc, #2512] @ 151668 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3552] @ 0xde0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2496] @ 151588 │ │ │ │ + ldr r0, [pc, #2496] @ 15166c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3552] @ 0xde0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3552] @ 0xde0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3556] @ 0xde4 │ │ │ │ - beq 1539e4 │ │ │ │ - ldr r0, [pc, #2400] @ 15158c │ │ │ │ + beq 153ac8 │ │ │ │ + ldr r0, [pc, #2400] @ 151670 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3556] @ 0xde4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2384] @ 151590 │ │ │ │ + ldr r0, [pc, #2384] @ 151674 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3556] @ 0xde4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3556] @ 0xde4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3560] @ 0xde8 │ │ │ │ - beq 1539ec │ │ │ │ - ldr r0, [pc, #2288] @ 151594 │ │ │ │ + beq 153ad0 │ │ │ │ + ldr r0, [pc, #2288] @ 151678 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3560] @ 0xde8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2272] @ 151598 │ │ │ │ + ldr r0, [pc, #2272] @ 15167c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3560] @ 0xde8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3560] @ 0xde8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3564] @ 0xdec │ │ │ │ - beq 1539f4 │ │ │ │ - ldr r0, [pc, #2176] @ 15159c │ │ │ │ + beq 153ad8 │ │ │ │ + ldr r0, [pc, #2176] @ 151680 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3564] @ 0xdec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2160] @ 1515a0 │ │ │ │ + ldr r0, [pc, #2160] @ 151684 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3564] @ 0xdec │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3564] @ 0xdec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3568] @ 0xdf0 │ │ │ │ - beq 1539fc │ │ │ │ - ldr r0, [pc, #2064] @ 1515a4 │ │ │ │ + beq 153ae0 │ │ │ │ + ldr r0, [pc, #2064] @ 151688 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3568] @ 0xdf0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2048] @ 1515a8 │ │ │ │ + ldr r0, [pc, #2048] @ 15168c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3568] @ 0xdf0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3568] @ 0xdf0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3572] @ 0xdf4 │ │ │ │ - beq 153a04 │ │ │ │ - ldr r0, [pc, #1952] @ 1515ac │ │ │ │ + beq 153ae8 │ │ │ │ + ldr r0, [pc, #1952] @ 151690 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3572] @ 0xdf4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1936] @ 1515b0 │ │ │ │ + ldr r0, [pc, #1936] @ 151694 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3572] @ 0xdf4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3572] @ 0xdf4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3576] @ 0xdf8 │ │ │ │ - beq 153a0c │ │ │ │ - ldr r0, [pc, #1840] @ 1515b4 │ │ │ │ + beq 153af0 │ │ │ │ + ldr r0, [pc, #1840] @ 151698 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3576] @ 0xdf8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1824] @ 1515b8 │ │ │ │ + ldr r0, [pc, #1824] @ 15169c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3576] @ 0xdf8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3576] @ 0xdf8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3580] @ 0xdfc │ │ │ │ - beq 153a14 │ │ │ │ - ldr r0, [pc, #1728] @ 1515bc │ │ │ │ + beq 153af8 │ │ │ │ + ldr r0, [pc, #1728] @ 1516a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3580] @ 0xdfc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1712] @ 1515c0 │ │ │ │ + ldr r0, [pc, #1712] @ 1516a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3580] @ 0xdfc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3580] @ 0xdfc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3584] @ 0xe00 │ │ │ │ - beq 153a1c │ │ │ │ - ldr r0, [pc, #1616] @ 1515c4 │ │ │ │ + beq 153b00 │ │ │ │ + ldr r0, [pc, #1616] @ 1516a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3584] @ 0xe00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1600] @ 1515c8 │ │ │ │ + ldr r0, [pc, #1600] @ 1516ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3584] @ 0xe00 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3584] @ 0xe00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3588] @ 0xe04 │ │ │ │ - beq 153a24 │ │ │ │ - ldr r0, [pc, #1504] @ 1515cc │ │ │ │ + beq 153b08 │ │ │ │ + ldr r0, [pc, #1504] @ 1516b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3588] @ 0xe04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1488] @ 1515d0 │ │ │ │ + ldr r0, [pc, #1488] @ 1516b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3588] @ 0xe04 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3588] @ 0xe04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3592] @ 0xe08 │ │ │ │ - beq 153a2c │ │ │ │ - ldr r0, [pc, #1392] @ 1515d4 │ │ │ │ + beq 153b10 │ │ │ │ + ldr r0, [pc, #1392] @ 1516b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3592] @ 0xe08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1376] @ 1515d8 │ │ │ │ + ldr r0, [pc, #1376] @ 1516bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3592] @ 0xe08 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3592] @ 0xe08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3596] @ 0xe0c │ │ │ │ - beq 153a34 │ │ │ │ - ldr r0, [pc, #1280] @ 1515dc │ │ │ │ + beq 153b18 │ │ │ │ + ldr r0, [pc, #1280] @ 1516c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3596] @ 0xe0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1260] @ 1515dc │ │ │ │ + ldr r0, [pc, #1260] @ 1516c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3596] @ 0xe0c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3596] @ 0xe0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3600] @ 0xe10 │ │ │ │ - beq 153a3c │ │ │ │ - ldr r0, [pc, #1164] @ 1515e0 │ │ │ │ + beq 153b20 │ │ │ │ + ldr r0, [pc, #1164] @ 1516c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3600] @ 0xe10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1148] @ 1515e4 │ │ │ │ + ldr r0, [pc, #1148] @ 1516c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3600] @ 0xe10 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3600] @ 0xe10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3604] @ 0xe14 │ │ │ │ - beq 153a44 │ │ │ │ - ldr r0, [pc, #1052] @ 1515e8 │ │ │ │ + beq 153b28 │ │ │ │ + ldr r0, [pc, #1052] @ 1516cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3604] @ 0xe14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1032] @ 1515e8 │ │ │ │ + ldr r0, [pc, #1032] @ 1516cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3604] @ 0xe14 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3604] @ 0xe14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3608] @ 0xe18 │ │ │ │ - beq 1538cc │ │ │ │ - ldr r0, [pc, #936] @ 1515ec │ │ │ │ + beq 1539b0 │ │ │ │ + ldr r0, [pc, #936] @ 1516d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3608] @ 0xe18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #920] @ 1515f0 │ │ │ │ + ldr r0, [pc, #920] @ 1516d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3608] @ 0xe18 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3608] @ 0xe18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3612] @ 0xe1c │ │ │ │ - beq 1538d4 │ │ │ │ - ldr r0, [pc, #824] @ 1515f4 │ │ │ │ + beq 1539b8 │ │ │ │ + ldr r0, [pc, #824] @ 1516d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3612] @ 0xe1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #808] @ 1515f8 │ │ │ │ + ldr r0, [pc, #808] @ 1516dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3612] @ 0xe1c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3612] @ 0xe1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3616] @ 0xe20 │ │ │ │ - beq 1538dc │ │ │ │ - ldr r0, [pc, #712] @ 1515fc │ │ │ │ + beq 1539c0 │ │ │ │ + ldr r0, [pc, #712] @ 1516e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3616] @ 0xe20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #696] @ 151600 │ │ │ │ + ldr r0, [pc, #696] @ 1516e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3616] @ 0xe20 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3616] @ 0xe20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3620] @ 0xe24 │ │ │ │ - beq 1538e4 │ │ │ │ - ldr r0, [pc, #600] @ 151604 │ │ │ │ + beq 1539c8 │ │ │ │ + ldr r0, [pc, #600] @ 1516e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3620] @ 0xe24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #584] @ 151608 │ │ │ │ + ldr r0, [pc, #584] @ 1516ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3620] @ 0xe24 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3620] @ 0xe24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3624] @ 0xe28 │ │ │ │ - beq 1538ec │ │ │ │ - ldr r0, [pc, #488] @ 15160c │ │ │ │ + beq 1539d0 │ │ │ │ + ldr r0, [pc, #488] @ 1516f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3624] @ 0xe28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #468] @ 15160c │ │ │ │ + ldr r0, [pc, #468] @ 1516f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3624] @ 0xe28 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3624] @ 0xe28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3628] @ 0xe2c │ │ │ │ - beq 1538f4 │ │ │ │ - ldr r0, [pc, #372] @ 151610 │ │ │ │ + beq 1539d8 │ │ │ │ + ldr r0, [pc, #372] @ 1516f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3628] @ 0xe2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #356] @ 151614 │ │ │ │ + ldr r0, [pc, #356] @ 1516f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3628] @ 0xe2c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3628] @ 0xe2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3632] @ 0xe30 │ │ │ │ - beq 1538fc │ │ │ │ - ldr r0, [pc, #260] @ 151618 │ │ │ │ + beq 1539e0 │ │ │ │ + ldr r0, [pc, #260] @ 1516fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3632] @ 0xe30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #240] @ 151618 │ │ │ │ + ldr r0, [pc, #240] @ 1516fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ - b 1516c4 │ │ │ │ + b 1517a8 │ │ │ │ andeq ip, r3, r8, asr #32 │ │ │ │ andeq ip, r3, ip, asr #32 │ │ │ │ andeq ip, r3, r4, asr r0 │ │ │ │ andeq ip, r3, lr, lsl r1 │ │ │ │ andeq ip, r3, r0, ror #4 │ │ │ │ andeq ip, r3, ip, ror #4 │ │ │ │ andeq ip, r3, ip, asr r5 │ │ │ │ @@ -265840,714 +265897,714 @@ │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3632] @ 0xe30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3636] @ 0xe34 │ │ │ │ - beq 153904 │ │ │ │ - ldr r0, [pc, #-264] @ 15161c │ │ │ │ + beq 1539e8 │ │ │ │ + ldr r0, [pc, #-264] @ 151700 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3636] @ 0xe34 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-280] @ 151620 │ │ │ │ + ldr r0, [pc, #-280] @ 151704 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3636] @ 0xe34 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3636] @ 0xe34 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3640] @ 0xe38 │ │ │ │ - beq 15390c │ │ │ │ - ldr r0, [pc, #-376] @ 151624 │ │ │ │ + beq 1539f0 │ │ │ │ + ldr r0, [pc, #-376] @ 151708 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3640] @ 0xe38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-392] @ 151628 │ │ │ │ + ldr r0, [pc, #-392] @ 15170c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3640] @ 0xe38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3640] @ 0xe38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3644] @ 0xe3c │ │ │ │ - beq 153914 │ │ │ │ - ldr r0, [pc, #-488] @ 15162c │ │ │ │ + beq 1539f8 │ │ │ │ + ldr r0, [pc, #-488] @ 151710 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3644] @ 0xe3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-508] @ 15162c │ │ │ │ + ldr r0, [pc, #-508] @ 151710 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3644] @ 0xe3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3644] @ 0xe3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3648] @ 0xe40 │ │ │ │ - beq 15391c │ │ │ │ - ldr r0, [pc, #-604] @ 151630 │ │ │ │ + beq 153a00 │ │ │ │ + ldr r0, [pc, #-604] @ 151714 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3648] @ 0xe40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-620] @ 151634 │ │ │ │ + ldr r0, [pc, #-620] @ 151718 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3648] @ 0xe40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3648] @ 0xe40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3652] @ 0xe44 │ │ │ │ - beq 153924 │ │ │ │ - ldr r0, [pc, #-716] @ 151638 │ │ │ │ + beq 153a08 │ │ │ │ + ldr r0, [pc, #-716] @ 15171c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3652] @ 0xe44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-732] @ 15163c │ │ │ │ + ldr r0, [pc, #-732] @ 151720 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3652] @ 0xe44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3652] @ 0xe44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3656] @ 0xe48 │ │ │ │ - beq 15392c │ │ │ │ - ldr r0, [pc, #-828] @ 151640 │ │ │ │ + beq 153a10 │ │ │ │ + ldr r0, [pc, #-828] @ 151724 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3656] @ 0xe48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-844] @ 151644 │ │ │ │ + ldr r0, [pc, #-844] @ 151728 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3656] @ 0xe48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3656] @ 0xe48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3660] @ 0xe4c │ │ │ │ - beq 153934 │ │ │ │ - ldr r0, [pc, #-940] @ 151648 │ │ │ │ + beq 153a18 │ │ │ │ + ldr r0, [pc, #-940] @ 15172c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3660] @ 0xe4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-956] @ 15164c │ │ │ │ + ldr r0, [pc, #-956] @ 151730 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3660] @ 0xe4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3660] @ 0xe4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3664] @ 0xe50 │ │ │ │ - beq 15393c │ │ │ │ - ldr r0, [pc, #-1052] @ 151650 │ │ │ │ + beq 153a20 │ │ │ │ + ldr r0, [pc, #-1052] @ 151734 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3664] @ 0xe50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1068] @ 151654 │ │ │ │ + ldr r0, [pc, #-1068] @ 151738 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3664] @ 0xe50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3664] @ 0xe50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3668] @ 0xe54 │ │ │ │ - beq 153944 │ │ │ │ - ldr r0, [pc, #-1164] @ 151658 │ │ │ │ + beq 153a28 │ │ │ │ + ldr r0, [pc, #-1164] @ 15173c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3668] @ 0xe54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1180] @ 15165c │ │ │ │ + ldr r0, [pc, #-1180] @ 151740 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3668] @ 0xe54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3668] @ 0xe54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3672] @ 0xe58 │ │ │ │ - beq 15388c │ │ │ │ - ldr r0, [pc, #-1276] @ 151660 │ │ │ │ + beq 153970 │ │ │ │ + ldr r0, [pc, #-1276] @ 151744 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3672] @ 0xe58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1296] @ 151660 │ │ │ │ + ldr r0, [pc, #-1296] @ 151744 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3672] @ 0xe58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3672] @ 0xe58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3676] @ 0xe5c │ │ │ │ - beq 153894 │ │ │ │ - ldr r0, [pc, #-1392] @ 151664 │ │ │ │ + beq 153978 │ │ │ │ + ldr r0, [pc, #-1392] @ 151748 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3676] @ 0xe5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1408] @ 151668 │ │ │ │ + ldr r0, [pc, #-1408] @ 15174c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3676] @ 0xe5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3676] @ 0xe5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3680] @ 0xe60 │ │ │ │ - beq 15389c │ │ │ │ - ldr r0, [pc, #-1504] @ 15166c │ │ │ │ + beq 153980 │ │ │ │ + ldr r0, [pc, #-1504] @ 151750 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3680] @ 0xe60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1520] @ 151670 │ │ │ │ + ldr r0, [pc, #-1520] @ 151754 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3680] @ 0xe60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3680] @ 0xe60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3684] @ 0xe64 │ │ │ │ - beq 1538a4 │ │ │ │ - ldr r0, [pc, #-1616] @ 151674 │ │ │ │ + beq 153988 │ │ │ │ + ldr r0, [pc, #-1616] @ 151758 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3684] @ 0xe64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1632] @ 151678 │ │ │ │ + ldr r0, [pc, #-1632] @ 15175c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3684] @ 0xe64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3684] @ 0xe64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3688] @ 0xe68 │ │ │ │ - beq 1538ac │ │ │ │ - ldr r0, [pc, #-1728] @ 15167c │ │ │ │ + beq 153990 │ │ │ │ + ldr r0, [pc, #-1728] @ 151760 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3688] @ 0xe68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1744] @ 151680 │ │ │ │ + ldr r0, [pc, #-1744] @ 151764 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3688] @ 0xe68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3688] @ 0xe68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3692] @ 0xe6c │ │ │ │ - beq 1538b4 │ │ │ │ - ldr r0, [pc, #-1840] @ 151684 │ │ │ │ + beq 153998 │ │ │ │ + ldr r0, [pc, #-1840] @ 151768 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3692] @ 0xe6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1856] @ 151688 │ │ │ │ + ldr r0, [pc, #-1856] @ 15176c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3692] @ 0xe6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3692] @ 0xe6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3696] @ 0xe70 │ │ │ │ - beq 1538bc │ │ │ │ - ldr r0, [pc, #-1952] @ 15168c │ │ │ │ + beq 1539a0 │ │ │ │ + ldr r0, [pc, #-1952] @ 151770 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3696] @ 0xe70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1968] @ 151690 │ │ │ │ + ldr r0, [pc, #-1968] @ 151774 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3696] @ 0xe70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3696] @ 0xe70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3700] @ 0xe74 │ │ │ │ - beq 1538c4 │ │ │ │ - ldr r0, [pc, #-2064] @ 151694 │ │ │ │ + beq 1539a8 │ │ │ │ + ldr r0, [pc, #-2064] @ 151778 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3700] @ 0xe74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2080] @ 151698 │ │ │ │ + ldr r0, [pc, #-2080] @ 15177c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3700] @ 0xe74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3700] @ 0xe74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3704] @ 0xe78 │ │ │ │ - beq 15386c │ │ │ │ - ldr r0, [pc, #-2176] @ 15169c │ │ │ │ + beq 153950 │ │ │ │ + ldr r0, [pc, #-2176] @ 151780 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3704] @ 0xe78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2192] @ 1516a0 │ │ │ │ + ldr r0, [pc, #-2192] @ 151784 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3704] @ 0xe78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3704] @ 0xe78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3708] @ 0xe7c │ │ │ │ - beq 153874 │ │ │ │ - ldr r0, [pc, #-2288] @ 1516a4 │ │ │ │ + beq 153958 │ │ │ │ + ldr r0, [pc, #-2288] @ 151788 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3708] @ 0xe7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2304] @ 1516a8 │ │ │ │ + ldr r0, [pc, #-2304] @ 15178c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3708] @ 0xe7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3708] @ 0xe7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3712] @ 0xe80 │ │ │ │ - beq 15387c │ │ │ │ - ldr r0, [pc, #-2400] @ 1516ac │ │ │ │ + beq 153960 │ │ │ │ + ldr r0, [pc, #-2400] @ 151790 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3712] @ 0xe80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2416] @ 1516b0 │ │ │ │ + ldr r0, [pc, #-2416] @ 151794 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3712] @ 0xe80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3712] @ 0xe80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3716] @ 0xe84 │ │ │ │ - beq 153884 │ │ │ │ + beq 153968 │ │ │ │ mov r0, #262144 @ 0x40000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3716] @ 0xe84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2532] @ 1516b4 │ │ │ │ + ldr r0, [pc, #-2532] @ 151798 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3716] @ 0xe84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3716] @ 0xe84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3720] @ 0xe88 │ │ │ │ - beq 153854 │ │ │ │ + beq 153938 │ │ │ │ mov r0, #393216 @ 0x60000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3720] @ 0xe88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2648] @ 1516b8 │ │ │ │ + ldr r0, [pc, #-2648] @ 15179c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3720] @ 0xe88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3720] @ 0xe88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15385c │ │ │ │ - ldr r0, [pc, #-2740] @ 1516bc │ │ │ │ + beq 153940 │ │ │ │ + ldr r0, [pc, #-2740] @ 1517a0 │ │ │ │ str r3, [sp, #3740] @ 0xe9c │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #3740] @ 0xe9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2764] @ 1516c0 │ │ │ │ + ldr r0, [pc, #-2764] @ 1517a4 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #3740] @ 0xe9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #3740] @ 0xe9c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 1541c4 │ │ │ │ cmp r2, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1541f0 │ │ │ │ cmp r2, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1541ec │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1541e8 │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [sp, #1868] @ 0x74c │ │ │ │ ldr r3, [sp, #3720] @ 0xe88 │ │ │ │ str r3, [sp, #1864] @ 0x748 │ │ │ │ ldr r3, [sp, #3716] @ 0xe84 │ │ │ │ str r3, [sp, #1860] @ 0x744 │ │ │ │ ldr r3, [sp, #3712] @ 0xe80 │ │ │ │ @@ -267466,26 +267523,26 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #1880] @ 0x758 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #1876] @ 0x754 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #1872] @ 0x750 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #4080] @ 154044 │ │ │ │ + ldr r0, [pc, #4080] @ 154128 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [sp, #3732] @ 0xe94 │ │ │ │ ldr r2, [sp, #3728] @ 0xe90 │ │ │ │ ldr r1, [sp, #2612] @ 0xa34 │ │ │ │ stm sp, {sl, fp} │ │ │ │ bl a73a0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 153830 │ │ │ │ - ldr r3, [pc, #4040] @ 154048 │ │ │ │ + beq 153914 │ │ │ │ + ldr r3, [pc, #4040] @ 15412c │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r3, [sp, #3724] @ 0xe8c │ │ │ │ @@ -267493,1372 +267550,1372 @@ │ │ │ │ ldr r1, [r3, #1856] @ 0x740 │ │ │ │ ldr r3, [sp, #3736] @ 0xe98 │ │ │ │ ldr r0, [r3] │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1530cc │ │ │ │ + beq 1531b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1530ec │ │ │ │ + beq 1531d0 │ │ │ │ cmp r5, #0 │ │ │ │ movge r0, #1 │ │ │ │ - blt 154094 │ │ │ │ + blt 154178 │ │ │ │ add sp, sp, #3744 @ 0xea0 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141afc │ │ │ │ + b 141be0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1530cc │ │ │ │ + b 1531b0 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1540b8 │ │ │ │ + beq 15419c │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 141a9c │ │ │ │ + beq 141b80 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 141a9c │ │ │ │ + beq 141b80 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 141a9c │ │ │ │ + bne 141b80 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141a9c │ │ │ │ + b 141b80 │ │ │ │ ldr r3, [sp, #3736] @ 0xe98 │ │ │ │ - ldr r1, [pc, #3848] @ 15404c │ │ │ │ - ldr r0, [pc, #3848] @ 154050 │ │ │ │ + ldr r1, [pc, #3848] @ 154130 │ │ │ │ + ldr r0, [pc, #3848] @ 154134 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #3744 @ 0xea0 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl aa8fc │ │ │ │ - b 141b10 │ │ │ │ + b 141bf4 │ │ │ │ bl aa8fc │ │ │ │ - b 141bc4 │ │ │ │ + b 141ca8 │ │ │ │ bl aa8fc │ │ │ │ - b 141c60 │ │ │ │ + b 141d44 │ │ │ │ bl aa8fc │ │ │ │ - b 141cf8 │ │ │ │ + b 141ddc │ │ │ │ bl aa8fc │ │ │ │ - b 141d8c │ │ │ │ + b 141e70 │ │ │ │ bl aa8fc │ │ │ │ - b 141e20 │ │ │ │ + b 141f04 │ │ │ │ bl aa8fc │ │ │ │ - b 141eb4 │ │ │ │ + b 141f98 │ │ │ │ bl aa8fc │ │ │ │ - b 141f48 │ │ │ │ + b 14202c │ │ │ │ bl aa8fc │ │ │ │ - b 141fe0 │ │ │ │ + b 1420c4 │ │ │ │ bl aa8fc │ │ │ │ - b 142080 │ │ │ │ + b 142164 │ │ │ │ bl aa8fc │ │ │ │ - b 142120 │ │ │ │ + b 142204 │ │ │ │ bl aa8fc │ │ │ │ - b 1421c0 │ │ │ │ + b 1422a4 │ │ │ │ bl aa8fc │ │ │ │ - b 142260 │ │ │ │ + b 142344 │ │ │ │ bl aa8fc │ │ │ │ - b 142300 │ │ │ │ + b 1423e4 │ │ │ │ bl aa8fc │ │ │ │ - b 1423a0 │ │ │ │ + b 142484 │ │ │ │ bl aa8fc │ │ │ │ - b 142440 │ │ │ │ + b 142524 │ │ │ │ bl aa8fc │ │ │ │ - b 1424e0 │ │ │ │ + b 1425c4 │ │ │ │ bl aa8fc │ │ │ │ - b 142580 │ │ │ │ + b 142664 │ │ │ │ bl aa8fc │ │ │ │ - b 142620 │ │ │ │ + b 142704 │ │ │ │ bl aa8fc │ │ │ │ - b 1426c0 │ │ │ │ + b 1427a4 │ │ │ │ bl aa8fc │ │ │ │ - b 142760 │ │ │ │ + b 142844 │ │ │ │ bl aa8fc │ │ │ │ - b 142800 │ │ │ │ + b 1428e4 │ │ │ │ bl aa8fc │ │ │ │ - b 1428a0 │ │ │ │ + b 142984 │ │ │ │ bl aa8fc │ │ │ │ - b 142940 │ │ │ │ + b 142a24 │ │ │ │ bl aa8fc │ │ │ │ - b 1429e0 │ │ │ │ + b 142ac4 │ │ │ │ bl aa8fc │ │ │ │ - b 142bd4 │ │ │ │ + b 142cb8 │ │ │ │ bl aa8fc │ │ │ │ - b 142c74 │ │ │ │ + b 142d58 │ │ │ │ bl aa8fc │ │ │ │ - b 142d14 │ │ │ │ + b 142df8 │ │ │ │ bl aa8fc │ │ │ │ - b 142db4 │ │ │ │ + b 142e98 │ │ │ │ bl aa8fc │ │ │ │ - b 142e54 │ │ │ │ + b 142f38 │ │ │ │ bl aa8fc │ │ │ │ - b 142ef4 │ │ │ │ + b 142fd8 │ │ │ │ bl aa8fc │ │ │ │ - b 142f94 │ │ │ │ + b 143078 │ │ │ │ bl aa8fc │ │ │ │ - b 143034 │ │ │ │ + b 143118 │ │ │ │ bl aa8fc │ │ │ │ - b 1430d4 │ │ │ │ + b 1431b8 │ │ │ │ bl aa8fc │ │ │ │ - b 143174 │ │ │ │ + b 143258 │ │ │ │ bl aa8fc │ │ │ │ - b 143214 │ │ │ │ + b 1432f8 │ │ │ │ bl aa8fc │ │ │ │ - b 1432b4 │ │ │ │ + b 143398 │ │ │ │ bl aa8fc │ │ │ │ - b 143354 │ │ │ │ + b 143438 │ │ │ │ bl aa8fc │ │ │ │ - b 1433f4 │ │ │ │ + b 1434d8 │ │ │ │ bl aa8fc │ │ │ │ - b 143494 │ │ │ │ + b 143578 │ │ │ │ bl aa8fc │ │ │ │ - b 143534 │ │ │ │ + b 143618 │ │ │ │ bl aa8fc │ │ │ │ - b 1435d4 │ │ │ │ + b 1436b8 │ │ │ │ bl aa8fc │ │ │ │ - b 143674 │ │ │ │ + b 143758 │ │ │ │ bl aa8fc │ │ │ │ - b 143714 │ │ │ │ + b 1437f8 │ │ │ │ bl aa8fc │ │ │ │ - b 1437b4 │ │ │ │ + b 143898 │ │ │ │ bl aa8fc │ │ │ │ - b 143854 │ │ │ │ + b 143938 │ │ │ │ bl aa8fc │ │ │ │ - b 1438f4 │ │ │ │ + b 1439d8 │ │ │ │ bl aa8fc │ │ │ │ - b 143994 │ │ │ │ + b 143a78 │ │ │ │ bl aa8fc │ │ │ │ - b 143a34 │ │ │ │ + b 143b18 │ │ │ │ bl aa8fc │ │ │ │ - b 143ad4 │ │ │ │ + b 143bb8 │ │ │ │ bl aa8fc │ │ │ │ - b 143b74 │ │ │ │ + b 143c58 │ │ │ │ bl aa8fc │ │ │ │ - b 143c14 │ │ │ │ + b 143cf8 │ │ │ │ bl aa8fc │ │ │ │ - b 143cb4 │ │ │ │ + b 143d98 │ │ │ │ bl aa8fc │ │ │ │ - b 143d54 │ │ │ │ + b 143e38 │ │ │ │ bl aa8fc │ │ │ │ - b 143df4 │ │ │ │ + b 143ed8 │ │ │ │ bl aa8fc │ │ │ │ - b 143e94 │ │ │ │ + b 143f78 │ │ │ │ bl aa8fc │ │ │ │ - b 143f34 │ │ │ │ + b 144018 │ │ │ │ bl aa8fc │ │ │ │ - b 143fd4 │ │ │ │ + b 1440b8 │ │ │ │ bl aa8fc │ │ │ │ - b 144074 │ │ │ │ + b 144158 │ │ │ │ bl aa8fc │ │ │ │ - b 144114 │ │ │ │ + b 1441f8 │ │ │ │ bl aa8fc │ │ │ │ - b 1441b4 │ │ │ │ + b 144298 │ │ │ │ bl aa8fc │ │ │ │ - b 144254 │ │ │ │ + b 144338 │ │ │ │ bl aa8fc │ │ │ │ - b 1442f4 │ │ │ │ + b 1443d8 │ │ │ │ bl aa8fc │ │ │ │ - b 144394 │ │ │ │ + b 144478 │ │ │ │ bl aa8fc │ │ │ │ - b 144434 │ │ │ │ + b 144518 │ │ │ │ bl aa8fc │ │ │ │ - b 1444d4 │ │ │ │ + b 1445b8 │ │ │ │ bl aa8fc │ │ │ │ - b 144574 │ │ │ │ + b 144658 │ │ │ │ bl aa8fc │ │ │ │ - b 144614 │ │ │ │ + b 1446f8 │ │ │ │ bl aa8fc │ │ │ │ - b 1446b4 │ │ │ │ + b 144798 │ │ │ │ bl aa8fc │ │ │ │ - b 144754 │ │ │ │ + b 144838 │ │ │ │ bl aa8fc │ │ │ │ - b 1447f4 │ │ │ │ + b 1448d8 │ │ │ │ bl aa8fc │ │ │ │ - b 144894 │ │ │ │ + b 144978 │ │ │ │ bl aa8fc │ │ │ │ - b 144934 │ │ │ │ + b 144a18 │ │ │ │ bl aa8fc │ │ │ │ - b 1449d4 │ │ │ │ + b 144ab8 │ │ │ │ bl aa8fc │ │ │ │ - b 144a74 │ │ │ │ + b 144b58 │ │ │ │ bl aa8fc │ │ │ │ - b 144b14 │ │ │ │ + b 144bf8 │ │ │ │ bl aa8fc │ │ │ │ - b 144bb4 │ │ │ │ + b 144c98 │ │ │ │ bl aa8fc │ │ │ │ - b 144d78 │ │ │ │ + b 144e5c │ │ │ │ bl aa8fc │ │ │ │ - b 144e18 │ │ │ │ + b 144efc │ │ │ │ bl aa8fc │ │ │ │ - b 144eb8 │ │ │ │ + b 144f9c │ │ │ │ bl aa8fc │ │ │ │ - b 144f58 │ │ │ │ + b 14503c │ │ │ │ bl aa8fc │ │ │ │ - b 144ff8 │ │ │ │ + b 1450dc │ │ │ │ bl aa8fc │ │ │ │ - b 145098 │ │ │ │ + b 14517c │ │ │ │ bl aa8fc │ │ │ │ - b 145138 │ │ │ │ + b 14521c │ │ │ │ bl aa8fc │ │ │ │ - b 1451d8 │ │ │ │ + b 1452bc │ │ │ │ bl aa8fc │ │ │ │ - b 145278 │ │ │ │ + b 14535c │ │ │ │ bl aa8fc │ │ │ │ - b 145318 │ │ │ │ + b 1453fc │ │ │ │ bl aa8fc │ │ │ │ - b 1453b8 │ │ │ │ + b 14549c │ │ │ │ bl aa8fc │ │ │ │ - b 145458 │ │ │ │ + b 14553c │ │ │ │ bl aa8fc │ │ │ │ - b 1454f8 │ │ │ │ + b 1455dc │ │ │ │ bl aa8fc │ │ │ │ - b 145598 │ │ │ │ + b 14567c │ │ │ │ bl aa8fc │ │ │ │ - b 145638 │ │ │ │ + b 14571c │ │ │ │ bl aa8fc │ │ │ │ - b 1456d8 │ │ │ │ + b 1457bc │ │ │ │ bl aa8fc │ │ │ │ - b 145778 │ │ │ │ + b 14585c │ │ │ │ bl aa8fc │ │ │ │ - b 145818 │ │ │ │ + b 1458fc │ │ │ │ bl aa8fc │ │ │ │ - b 1458b8 │ │ │ │ + b 14599c │ │ │ │ bl aa8fc │ │ │ │ - b 145958 │ │ │ │ + b 145a3c │ │ │ │ bl aa8fc │ │ │ │ - b 1459f8 │ │ │ │ + b 145adc │ │ │ │ bl aa8fc │ │ │ │ - b 145a98 │ │ │ │ + b 145b7c │ │ │ │ bl aa8fc │ │ │ │ - b 145b38 │ │ │ │ + b 145c1c │ │ │ │ bl aa8fc │ │ │ │ - b 145bd8 │ │ │ │ + b 145cbc │ │ │ │ bl aa8fc │ │ │ │ - b 145c78 │ │ │ │ + b 145d5c │ │ │ │ bl aa8fc │ │ │ │ - b 145d18 │ │ │ │ + b 145dfc │ │ │ │ bl aa8fc │ │ │ │ - b 145db8 │ │ │ │ + b 145e9c │ │ │ │ bl aa8fc │ │ │ │ - b 145e58 │ │ │ │ + b 145f3c │ │ │ │ bl aa8fc │ │ │ │ - b 145ef8 │ │ │ │ + b 145fdc │ │ │ │ bl aa8fc │ │ │ │ - b 145f98 │ │ │ │ + b 14607c │ │ │ │ bl aa8fc │ │ │ │ - b 146038 │ │ │ │ + b 14611c │ │ │ │ bl aa8fc │ │ │ │ - b 1460d8 │ │ │ │ + b 1461bc │ │ │ │ bl aa8fc │ │ │ │ - b 146178 │ │ │ │ + b 14625c │ │ │ │ bl aa8fc │ │ │ │ - b 146218 │ │ │ │ + b 1462fc │ │ │ │ bl aa8fc │ │ │ │ - b 1462b8 │ │ │ │ + b 14639c │ │ │ │ bl aa8fc │ │ │ │ - b 146358 │ │ │ │ + b 14643c │ │ │ │ bl aa8fc │ │ │ │ - b 1463f8 │ │ │ │ + b 1464dc │ │ │ │ bl aa8fc │ │ │ │ - b 146498 │ │ │ │ + b 14657c │ │ │ │ bl aa8fc │ │ │ │ - b 146538 │ │ │ │ + b 14661c │ │ │ │ bl aa8fc │ │ │ │ - b 1465d8 │ │ │ │ + b 1466bc │ │ │ │ bl aa8fc │ │ │ │ - b 146678 │ │ │ │ + b 14675c │ │ │ │ bl aa8fc │ │ │ │ - b 146718 │ │ │ │ + b 1467fc │ │ │ │ bl aa8fc │ │ │ │ - b 1467b8 │ │ │ │ + b 14689c │ │ │ │ bl aa8fc │ │ │ │ - b 146858 │ │ │ │ + b 14693c │ │ │ │ bl aa8fc │ │ │ │ - b 1468f8 │ │ │ │ + b 1469dc │ │ │ │ bl aa8fc │ │ │ │ - b 146998 │ │ │ │ + b 146a7c │ │ │ │ bl aa8fc │ │ │ │ - b 146a38 │ │ │ │ + b 146b1c │ │ │ │ bl aa8fc │ │ │ │ - b 146ad8 │ │ │ │ + b 146bbc │ │ │ │ bl aa8fc │ │ │ │ - b 146b78 │ │ │ │ + b 146c5c │ │ │ │ bl aa8fc │ │ │ │ - b 146c18 │ │ │ │ + b 146cfc │ │ │ │ bl aa8fc │ │ │ │ - b 146cb8 │ │ │ │ + b 146d9c │ │ │ │ bl aa8fc │ │ │ │ - b 146e98 │ │ │ │ + b 146f7c │ │ │ │ bl aa8fc │ │ │ │ - b 146f38 │ │ │ │ + b 14701c │ │ │ │ bl aa8fc │ │ │ │ - b 146fd8 │ │ │ │ + b 1470bc │ │ │ │ bl aa8fc │ │ │ │ - b 147078 │ │ │ │ + b 14715c │ │ │ │ bl aa8fc │ │ │ │ - b 147118 │ │ │ │ + b 1471fc │ │ │ │ bl aa8fc │ │ │ │ - b 1471b8 │ │ │ │ + b 14729c │ │ │ │ bl aa8fc │ │ │ │ - b 147258 │ │ │ │ + b 14733c │ │ │ │ bl aa8fc │ │ │ │ - b 1472f8 │ │ │ │ + b 1473dc │ │ │ │ bl aa8fc │ │ │ │ - b 147398 │ │ │ │ + b 14747c │ │ │ │ bl aa8fc │ │ │ │ - b 147438 │ │ │ │ + b 14751c │ │ │ │ bl aa8fc │ │ │ │ - b 1474d8 │ │ │ │ + b 1475bc │ │ │ │ bl aa8fc │ │ │ │ - b 147578 │ │ │ │ + b 14765c │ │ │ │ bl aa8fc │ │ │ │ - b 147618 │ │ │ │ + b 1476fc │ │ │ │ bl aa8fc │ │ │ │ - b 1476b8 │ │ │ │ + b 14779c │ │ │ │ bl aa8fc │ │ │ │ - b 147758 │ │ │ │ + b 14783c │ │ │ │ bl aa8fc │ │ │ │ - b 1477f8 │ │ │ │ + b 1478dc │ │ │ │ bl aa8fc │ │ │ │ - b 147898 │ │ │ │ + b 14797c │ │ │ │ bl aa8fc │ │ │ │ - b 147938 │ │ │ │ + b 147a1c │ │ │ │ bl aa8fc │ │ │ │ - b 1479d8 │ │ │ │ + b 147abc │ │ │ │ bl aa8fc │ │ │ │ - b 147a78 │ │ │ │ + b 147b5c │ │ │ │ bl aa8fc │ │ │ │ - b 147b18 │ │ │ │ + b 147bfc │ │ │ │ bl aa8fc │ │ │ │ - b 147bb8 │ │ │ │ + b 147c9c │ │ │ │ bl aa8fc │ │ │ │ - b 147c58 │ │ │ │ + b 147d3c │ │ │ │ bl aa8fc │ │ │ │ - b 147cf8 │ │ │ │ + b 147ddc │ │ │ │ bl aa8fc │ │ │ │ - b 147d98 │ │ │ │ + b 147e7c │ │ │ │ bl aa8fc │ │ │ │ - b 147e38 │ │ │ │ + b 147f1c │ │ │ │ bl aa8fc │ │ │ │ - b 147ed8 │ │ │ │ + b 147fbc │ │ │ │ bl aa8fc │ │ │ │ - b 147f78 │ │ │ │ + b 14805c │ │ │ │ bl aa8fc │ │ │ │ - b 148018 │ │ │ │ + b 1480fc │ │ │ │ bl aa8fc │ │ │ │ - b 1480b8 │ │ │ │ + b 14819c │ │ │ │ bl aa8fc │ │ │ │ - b 148158 │ │ │ │ + b 14823c │ │ │ │ bl aa8fc │ │ │ │ - b 1481f8 │ │ │ │ + b 1482dc │ │ │ │ bl aa8fc │ │ │ │ - b 148298 │ │ │ │ + b 14837c │ │ │ │ bl aa8fc │ │ │ │ - b 148338 │ │ │ │ + b 14841c │ │ │ │ bl aa8fc │ │ │ │ - b 1483d8 │ │ │ │ + b 1484bc │ │ │ │ bl aa8fc │ │ │ │ - b 148478 │ │ │ │ + b 14855c │ │ │ │ bl aa8fc │ │ │ │ - b 148518 │ │ │ │ + b 1485fc │ │ │ │ bl aa8fc │ │ │ │ - b 1485b8 │ │ │ │ + b 14869c │ │ │ │ bl aa8fc │ │ │ │ - b 148658 │ │ │ │ + b 14873c │ │ │ │ bl aa8fc │ │ │ │ - b 1486f8 │ │ │ │ + b 1487dc │ │ │ │ bl aa8fc │ │ │ │ - b 148798 │ │ │ │ + b 14887c │ │ │ │ bl aa8fc │ │ │ │ - b 148838 │ │ │ │ + b 14891c │ │ │ │ bl aa8fc │ │ │ │ - b 1488d8 │ │ │ │ + b 1489bc │ │ │ │ bl aa8fc │ │ │ │ - b 148978 │ │ │ │ + b 148a5c │ │ │ │ bl aa8fc │ │ │ │ - b 148a18 │ │ │ │ + b 148afc │ │ │ │ bl aa8fc │ │ │ │ - b 148ab8 │ │ │ │ + b 148b9c │ │ │ │ bl aa8fc │ │ │ │ - b 148b58 │ │ │ │ + b 148c3c │ │ │ │ bl aa8fc │ │ │ │ - b 148bf8 │ │ │ │ + b 148cdc │ │ │ │ bl aa8fc │ │ │ │ - b 148c98 │ │ │ │ + b 148d7c │ │ │ │ bl aa8fc │ │ │ │ - b 148d38 │ │ │ │ + b 148e1c │ │ │ │ bl aa8fc │ │ │ │ - b 148dd8 │ │ │ │ + b 148ebc │ │ │ │ bl aa8fc │ │ │ │ - b 148fcc │ │ │ │ + b 1490b0 │ │ │ │ bl aa8fc │ │ │ │ - b 14906c │ │ │ │ + b 149150 │ │ │ │ bl aa8fc │ │ │ │ - b 14910c │ │ │ │ + b 1491f0 │ │ │ │ bl aa8fc │ │ │ │ - b 1491ac │ │ │ │ + b 149290 │ │ │ │ bl aa8fc │ │ │ │ - b 14924c │ │ │ │ + b 149330 │ │ │ │ bl aa8fc │ │ │ │ - b 1492ec │ │ │ │ + b 1493d0 │ │ │ │ bl aa8fc │ │ │ │ - b 14938c │ │ │ │ + b 149470 │ │ │ │ bl aa8fc │ │ │ │ - b 14942c │ │ │ │ + b 149510 │ │ │ │ bl aa8fc │ │ │ │ - b 1494cc │ │ │ │ + b 1495b0 │ │ │ │ bl aa8fc │ │ │ │ - b 14956c │ │ │ │ + b 149650 │ │ │ │ bl aa8fc │ │ │ │ - b 14960c │ │ │ │ + b 1496f0 │ │ │ │ bl aa8fc │ │ │ │ - b 1496ac │ │ │ │ + b 149790 │ │ │ │ bl aa8fc │ │ │ │ - b 14974c │ │ │ │ + b 149830 │ │ │ │ bl aa8fc │ │ │ │ - b 1497ec │ │ │ │ + b 1498d0 │ │ │ │ bl aa8fc │ │ │ │ - b 14988c │ │ │ │ + b 149970 │ │ │ │ bl aa8fc │ │ │ │ - b 149904 │ │ │ │ + b 1499e8 │ │ │ │ bl aa8fc │ │ │ │ - b 14997c │ │ │ │ + b 149a60 │ │ │ │ bl aa8fc │ │ │ │ - b 1499f4 │ │ │ │ + b 149ad8 │ │ │ │ bl aa8fc │ │ │ │ - b 149a6c │ │ │ │ + b 149b50 │ │ │ │ bl aa8fc │ │ │ │ - b 149ae4 │ │ │ │ + b 149bc8 │ │ │ │ bl aa8fc │ │ │ │ - b 149b5c │ │ │ │ + b 149c40 │ │ │ │ bl aa8fc │ │ │ │ - b 149bd4 │ │ │ │ + b 149cb8 │ │ │ │ bl aa8fc │ │ │ │ - b 149c4c │ │ │ │ + b 149d30 │ │ │ │ bl aa8fc │ │ │ │ - b 149cc4 │ │ │ │ + b 149da8 │ │ │ │ bl aa8fc │ │ │ │ - b 149d3c │ │ │ │ + b 149e20 │ │ │ │ bl aa8fc │ │ │ │ - b 149db4 │ │ │ │ + b 149e98 │ │ │ │ bl aa8fc │ │ │ │ - b 149e2c │ │ │ │ + b 149f10 │ │ │ │ bl aa8fc │ │ │ │ - b 149ea4 │ │ │ │ + b 149f88 │ │ │ │ bl aa8fc │ │ │ │ - b 149f1c │ │ │ │ + b 14a000 │ │ │ │ bl aa8fc │ │ │ │ - b 149f94 │ │ │ │ + b 14a078 │ │ │ │ bl aa8fc │ │ │ │ - b 14a00c │ │ │ │ + b 14a0f0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a084 │ │ │ │ + b 14a168 │ │ │ │ bl aa8fc │ │ │ │ - b 14a0fc │ │ │ │ + b 14a1e0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a174 │ │ │ │ + b 14a258 │ │ │ │ bl aa8fc │ │ │ │ - b 14a1ec │ │ │ │ + b 14a2d0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a264 │ │ │ │ + b 14a348 │ │ │ │ bl aa8fc │ │ │ │ - b 14a2dc │ │ │ │ + b 14a3c0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a354 │ │ │ │ + b 14a438 │ │ │ │ ldr r3, [sp, #3736] @ 0xe98 │ │ │ │ - ldr r1, [pc, #2072] @ 154054 │ │ │ │ - ldr r0, [pc, #2072] @ 154058 │ │ │ │ + ldr r1, [pc, #2072] @ 154138 │ │ │ │ + ldr r0, [pc, #2072] @ 15413c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ bl b6f00 │ │ │ │ - b 153158 │ │ │ │ + b 15323c │ │ │ │ bl aa8fc │ │ │ │ - b 1520f4 │ │ │ │ + b 1521d8 │ │ │ │ str r3, [sp, #3740] @ 0xe9c │ │ │ │ bl aa8fc │ │ │ │ ldr r3, [sp, #3740] @ 0xe9c │ │ │ │ - b 152168 │ │ │ │ + b 15224c │ │ │ │ bl aa8fc │ │ │ │ - b 151f14 │ │ │ │ + b 151ff8 │ │ │ │ bl aa8fc │ │ │ │ - b 151f8c │ │ │ │ + b 152070 │ │ │ │ bl aa8fc │ │ │ │ - b 152004 │ │ │ │ + b 1520e8 │ │ │ │ bl aa8fc │ │ │ │ - b 15207c │ │ │ │ + b 152160 │ │ │ │ bl aa8fc │ │ │ │ - b 151b54 │ │ │ │ + b 151c38 │ │ │ │ bl aa8fc │ │ │ │ - b 151bcc │ │ │ │ + b 151cb0 │ │ │ │ bl aa8fc │ │ │ │ - b 151c44 │ │ │ │ + b 151d28 │ │ │ │ bl aa8fc │ │ │ │ - b 151cbc │ │ │ │ + b 151da0 │ │ │ │ bl aa8fc │ │ │ │ - b 151d34 │ │ │ │ + b 151e18 │ │ │ │ bl aa8fc │ │ │ │ - b 151dac │ │ │ │ + b 151e90 │ │ │ │ bl aa8fc │ │ │ │ - b 151e24 │ │ │ │ + b 151f08 │ │ │ │ bl aa8fc │ │ │ │ - b 151e9c │ │ │ │ + b 151f80 │ │ │ │ bl aa8fc │ │ │ │ - b 15123c │ │ │ │ + b 151320 │ │ │ │ bl aa8fc │ │ │ │ - b 1512b4 │ │ │ │ + b 151398 │ │ │ │ bl aa8fc │ │ │ │ - b 15132c │ │ │ │ + b 151410 │ │ │ │ bl aa8fc │ │ │ │ - b 1513a4 │ │ │ │ + b 151488 │ │ │ │ bl aa8fc │ │ │ │ - b 15141c │ │ │ │ + b 151500 │ │ │ │ bl aa8fc │ │ │ │ - b 151494 │ │ │ │ + b 151578 │ │ │ │ bl aa8fc │ │ │ │ - b 15150c │ │ │ │ + b 1515f0 │ │ │ │ bl aa8fc │ │ │ │ - b 15171c │ │ │ │ + b 151800 │ │ │ │ bl aa8fc │ │ │ │ - b 151794 │ │ │ │ + b 151878 │ │ │ │ bl aa8fc │ │ │ │ - b 15180c │ │ │ │ + b 1518f0 │ │ │ │ bl aa8fc │ │ │ │ - b 151884 │ │ │ │ + b 151968 │ │ │ │ bl aa8fc │ │ │ │ - b 1518fc │ │ │ │ + b 1519e0 │ │ │ │ bl aa8fc │ │ │ │ - b 151974 │ │ │ │ + b 151a58 │ │ │ │ bl aa8fc │ │ │ │ - b 1519ec │ │ │ │ + b 151ad0 │ │ │ │ bl aa8fc │ │ │ │ - b 151a64 │ │ │ │ + b 151b48 │ │ │ │ bl aa8fc │ │ │ │ - b 151adc │ │ │ │ + b 151bc0 │ │ │ │ bl aa8fc │ │ │ │ - b 15033c │ │ │ │ + b 150420 │ │ │ │ bl aa8fc │ │ │ │ - b 1503b4 │ │ │ │ + b 150498 │ │ │ │ bl aa8fc │ │ │ │ - b 15042c │ │ │ │ + b 150510 │ │ │ │ bl aa8fc │ │ │ │ - b 1504a4 │ │ │ │ + b 150588 │ │ │ │ bl aa8fc │ │ │ │ - b 15051c │ │ │ │ + b 150600 │ │ │ │ bl aa8fc │ │ │ │ - b 150594 │ │ │ │ + b 150678 │ │ │ │ bl aa8fc │ │ │ │ - b 15060c │ │ │ │ + b 1506f0 │ │ │ │ bl aa8fc │ │ │ │ - b 150684 │ │ │ │ + b 150768 │ │ │ │ bl aa8fc │ │ │ │ - b 1506fc │ │ │ │ + b 1507e0 │ │ │ │ bl aa8fc │ │ │ │ - b 150774 │ │ │ │ + b 150858 │ │ │ │ bl aa8fc │ │ │ │ - b 1507ec │ │ │ │ + b 1508d0 │ │ │ │ bl aa8fc │ │ │ │ - b 150864 │ │ │ │ + b 150948 │ │ │ │ bl aa8fc │ │ │ │ - b 1508dc │ │ │ │ + b 1509c0 │ │ │ │ bl aa8fc │ │ │ │ - b 150954 │ │ │ │ + b 150a38 │ │ │ │ bl aa8fc │ │ │ │ - b 1509cc │ │ │ │ + b 150ab0 │ │ │ │ bl aa8fc │ │ │ │ - b 150a44 │ │ │ │ + b 150b28 │ │ │ │ bl aa8fc │ │ │ │ - b 150abc │ │ │ │ + b 150ba0 │ │ │ │ bl aa8fc │ │ │ │ - b 150b34 │ │ │ │ + b 150c18 │ │ │ │ bl aa8fc │ │ │ │ - b 150bac │ │ │ │ + b 150c90 │ │ │ │ bl aa8fc │ │ │ │ - b 150c24 │ │ │ │ + b 150d08 │ │ │ │ bl aa8fc │ │ │ │ - b 150c9c │ │ │ │ + b 150d80 │ │ │ │ bl aa8fc │ │ │ │ - b 150d14 │ │ │ │ + b 150df8 │ │ │ │ bl aa8fc │ │ │ │ - b 150d8c │ │ │ │ + b 150e70 │ │ │ │ bl aa8fc │ │ │ │ - b 150e04 │ │ │ │ + b 150ee8 │ │ │ │ bl aa8fc │ │ │ │ - b 150e7c │ │ │ │ + b 150f60 │ │ │ │ bl aa8fc │ │ │ │ - b 150ef4 │ │ │ │ + b 150fd8 │ │ │ │ bl aa8fc │ │ │ │ - b 150f6c │ │ │ │ + b 151050 │ │ │ │ bl aa8fc │ │ │ │ - b 150fe4 │ │ │ │ + b 1510c8 │ │ │ │ bl aa8fc │ │ │ │ - b 15105c │ │ │ │ + b 151140 │ │ │ │ bl aa8fc │ │ │ │ - b 1510d4 │ │ │ │ + b 1511b8 │ │ │ │ bl aa8fc │ │ │ │ - b 15114c │ │ │ │ + b 151230 │ │ │ │ bl aa8fc │ │ │ │ - b 1511c4 │ │ │ │ + b 1512a8 │ │ │ │ bl aa8fc │ │ │ │ - b 14e368 │ │ │ │ + b 14e44c │ │ │ │ bl aa8fc │ │ │ │ - b 14e3e0 │ │ │ │ + b 14e4c4 │ │ │ │ bl aa8fc │ │ │ │ - b 14e458 │ │ │ │ + b 14e53c │ │ │ │ bl aa8fc │ │ │ │ - b 14e4d0 │ │ │ │ + b 14e5b4 │ │ │ │ bl aa8fc │ │ │ │ - b 14e548 │ │ │ │ + b 14e62c │ │ │ │ bl aa8fc │ │ │ │ - b 14e5c0 │ │ │ │ + b 14e6a4 │ │ │ │ bl aa8fc │ │ │ │ - b 14e638 │ │ │ │ + b 14e71c │ │ │ │ bl aa8fc │ │ │ │ - b 14e6b0 │ │ │ │ + b 14e794 │ │ │ │ bl aa8fc │ │ │ │ - b 14e728 │ │ │ │ + b 14e80c │ │ │ │ bl aa8fc │ │ │ │ - b 14e7a0 │ │ │ │ + b 14e884 │ │ │ │ bl aa8fc │ │ │ │ - b 14e818 │ │ │ │ + b 14e8fc │ │ │ │ bl aa8fc │ │ │ │ - b 14e890 │ │ │ │ + b 14e974 │ │ │ │ bl aa8fc │ │ │ │ - b 14e908 │ │ │ │ + b 14e9ec │ │ │ │ bl aa8fc │ │ │ │ - b 14e980 │ │ │ │ + b 14ea64 │ │ │ │ bl aa8fc │ │ │ │ - b 14e9f8 │ │ │ │ + b 14eadc │ │ │ │ bl aa8fc │ │ │ │ - b 14ea70 │ │ │ │ + b 14eb54 │ │ │ │ bl aa8fc │ │ │ │ - b 14eae8 │ │ │ │ + b 14ebcc │ │ │ │ bl aa8fc │ │ │ │ - b 14eb60 │ │ │ │ + b 14ec44 │ │ │ │ bl aa8fc │ │ │ │ - b 14ebd8 │ │ │ │ + b 14ecbc │ │ │ │ bl aa8fc │ │ │ │ - b 14ec50 │ │ │ │ + b 14ed34 │ │ │ │ bl aa8fc │ │ │ │ - b 14ecc8 │ │ │ │ + b 14edac │ │ │ │ bl aa8fc │ │ │ │ - b 14ed40 │ │ │ │ + b 14ee24 │ │ │ │ bl aa8fc │ │ │ │ - b 14edb8 │ │ │ │ + b 14ee9c │ │ │ │ bl aa8fc │ │ │ │ - b 14ee30 │ │ │ │ + b 14ef14 │ │ │ │ bl aa8fc │ │ │ │ - b 14eea8 │ │ │ │ + b 14ef8c │ │ │ │ bl aa8fc │ │ │ │ - b 14ef20 │ │ │ │ + b 14f004 │ │ │ │ bl aa8fc │ │ │ │ - b 14ef98 │ │ │ │ + b 14f07c │ │ │ │ bl aa8fc │ │ │ │ - b 14f010 │ │ │ │ + b 14f0f4 │ │ │ │ bl aa8fc │ │ │ │ - b 14f088 │ │ │ │ + b 14f16c │ │ │ │ bl aa8fc │ │ │ │ - b 14f100 │ │ │ │ + b 14f1e4 │ │ │ │ bl aa8fc │ │ │ │ - b 14f178 │ │ │ │ + b 14f25c │ │ │ │ bl aa8fc │ │ │ │ - b 14f1f0 │ │ │ │ + b 14f2d4 │ │ │ │ bl aa8fc │ │ │ │ - b 14f268 │ │ │ │ + b 14f34c │ │ │ │ bl aa8fc │ │ │ │ - b 14f2e0 │ │ │ │ + b 14f3c4 │ │ │ │ bl aa8fc │ │ │ │ - b 14f358 │ │ │ │ + b 14f43c │ │ │ │ bl aa8fc │ │ │ │ - b 14f5a4 │ │ │ │ + b 14f688 │ │ │ │ bl aa8fc │ │ │ │ - b 14f61c │ │ │ │ + b 14f700 │ │ │ │ bl aa8fc │ │ │ │ - b 14f694 │ │ │ │ + b 14f778 │ │ │ │ bl aa8fc │ │ │ │ - b 14f70c │ │ │ │ + b 14f7f0 │ │ │ │ bl aa8fc │ │ │ │ - b 14f784 │ │ │ │ + b 14f868 │ │ │ │ bl aa8fc │ │ │ │ - b 14f7fc │ │ │ │ + b 14f8e0 │ │ │ │ bl aa8fc │ │ │ │ - b 14f874 │ │ │ │ + b 14f958 │ │ │ │ bl aa8fc │ │ │ │ - b 14f8ec │ │ │ │ + b 14f9d0 │ │ │ │ bl aa8fc │ │ │ │ - b 14f964 │ │ │ │ + b 14fa48 │ │ │ │ bl aa8fc │ │ │ │ - b 14f9dc │ │ │ │ + b 14fac0 │ │ │ │ bl aa8fc │ │ │ │ - b 14fa54 │ │ │ │ + b 14fb38 │ │ │ │ bl aa8fc │ │ │ │ - b 14facc │ │ │ │ + b 14fbb0 │ │ │ │ bl aa8fc │ │ │ │ - b 14fb44 │ │ │ │ + b 14fc28 │ │ │ │ bl aa8fc │ │ │ │ - b 14fbbc │ │ │ │ + b 14fca0 │ │ │ │ bl aa8fc │ │ │ │ - b 14fc34 │ │ │ │ + b 14fd18 │ │ │ │ bl aa8fc │ │ │ │ - b 14fcac │ │ │ │ + b 14fd90 │ │ │ │ bl aa8fc │ │ │ │ - b 14fd24 │ │ │ │ + b 14fe08 │ │ │ │ bl aa8fc │ │ │ │ - b 14fd9c │ │ │ │ + b 14fe80 │ │ │ │ bl aa8fc │ │ │ │ - b 14fe14 │ │ │ │ + b 14fef8 │ │ │ │ bl aa8fc │ │ │ │ - b 14fe8c │ │ │ │ + b 14ff70 │ │ │ │ bl aa8fc │ │ │ │ - b 14ff04 │ │ │ │ + b 14ffe8 │ │ │ │ bl aa8fc │ │ │ │ - b 14ff7c │ │ │ │ + b 150060 │ │ │ │ bl aa8fc │ │ │ │ - b 14fff4 │ │ │ │ + b 1500d8 │ │ │ │ bl aa8fc │ │ │ │ - b 15006c │ │ │ │ + b 150150 │ │ │ │ bl aa8fc │ │ │ │ - b 1500e4 │ │ │ │ + b 1501c8 │ │ │ │ bl aa8fc │ │ │ │ - b 15015c │ │ │ │ + b 150240 │ │ │ │ bl aa8fc │ │ │ │ - b 1501d4 │ │ │ │ + b 1502b8 │ │ │ │ bl aa8fc │ │ │ │ - b 15024c │ │ │ │ + b 150330 │ │ │ │ bl aa8fc │ │ │ │ - b 1502c4 │ │ │ │ + b 1503a8 │ │ │ │ bl aa8fc │ │ │ │ - b 14a3cc │ │ │ │ + b 14a4b0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a444 │ │ │ │ + b 14a528 │ │ │ │ bl aa8fc │ │ │ │ - b 14a4bc │ │ │ │ + b 14a5a0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a534 │ │ │ │ + b 14a618 │ │ │ │ bl aa8fc │ │ │ │ - b 14a5ac │ │ │ │ + b 14a690 │ │ │ │ bl aa8fc │ │ │ │ - b 14a624 │ │ │ │ + b 14a708 │ │ │ │ bl aa8fc │ │ │ │ - b 14a69c │ │ │ │ + b 14a780 │ │ │ │ bl aa8fc │ │ │ │ - b 14a714 │ │ │ │ + b 14a7f8 │ │ │ │ bl aa8fc │ │ │ │ - b 14a78c │ │ │ │ + b 14a870 │ │ │ │ bl aa8fc │ │ │ │ - b 14a804 │ │ │ │ + b 14a8e8 │ │ │ │ bl aa8fc │ │ │ │ - b 14a87c │ │ │ │ + b 14a960 │ │ │ │ bl aa8fc │ │ │ │ - b 14a8f4 │ │ │ │ + b 14a9d8 │ │ │ │ bl aa8fc │ │ │ │ - b 14a96c │ │ │ │ + b 14aa50 │ │ │ │ bl aa8fc │ │ │ │ - b 14a9e4 │ │ │ │ + b 14aac8 │ │ │ │ bl aa8fc │ │ │ │ - b 14aa5c │ │ │ │ + b 14ab40 │ │ │ │ bl aa8fc │ │ │ │ - b 14aad4 │ │ │ │ + b 14abb8 │ │ │ │ bl aa8fc │ │ │ │ - b 14ab4c │ │ │ │ + b 14ac30 │ │ │ │ bl aa8fc │ │ │ │ - b 14abc4 │ │ │ │ + b 14aca8 │ │ │ │ bl aa8fc │ │ │ │ - b 14ac3c │ │ │ │ + b 14ad20 │ │ │ │ bl aa8fc │ │ │ │ - b 14acb4 │ │ │ │ + b 14ad98 │ │ │ │ bl aa8fc │ │ │ │ - b 14ad2c │ │ │ │ + b 14ae10 │ │ │ │ bl aa8fc │ │ │ │ - b 14ada4 │ │ │ │ + b 14ae88 │ │ │ │ bl aa8fc │ │ │ │ - b 14ae1c │ │ │ │ + b 14af00 │ │ │ │ bl aa8fc │ │ │ │ - b 14ae94 │ │ │ │ + b 14af78 │ │ │ │ bl aa8fc │ │ │ │ - b 14af0c │ │ │ │ + b 14aff0 │ │ │ │ bl aa8fc │ │ │ │ - b 14af84 │ │ │ │ + b 14b068 │ │ │ │ bl aa8fc │ │ │ │ - b 14b1c0 │ │ │ │ + b 14b2a4 │ │ │ │ bl aa8fc │ │ │ │ - b 14b238 │ │ │ │ + b 14b31c │ │ │ │ bl aa8fc │ │ │ │ - b 14b2b0 │ │ │ │ + b 14b394 │ │ │ │ bl aa8fc │ │ │ │ - b 14b328 │ │ │ │ + b 14b40c │ │ │ │ bl aa8fc │ │ │ │ - b 14b3a0 │ │ │ │ + b 14b484 │ │ │ │ bl aa8fc │ │ │ │ - b 14b418 │ │ │ │ + b 14b4fc │ │ │ │ bl aa8fc │ │ │ │ - b 14b490 │ │ │ │ + b 14b574 │ │ │ │ bl aa8fc │ │ │ │ - b 14b508 │ │ │ │ + b 14b5ec │ │ │ │ bl aa8fc │ │ │ │ - b 14b580 │ │ │ │ + b 14b664 │ │ │ │ bl aa8fc │ │ │ │ - b 14b5f8 │ │ │ │ + b 14b6dc │ │ │ │ bl aa8fc │ │ │ │ - b 14b670 │ │ │ │ + b 14b754 │ │ │ │ bl aa8fc │ │ │ │ - b 14b6e8 │ │ │ │ + b 14b7cc │ │ │ │ bl aa8fc │ │ │ │ - b 14b760 │ │ │ │ + b 14b844 │ │ │ │ bl aa8fc │ │ │ │ - b 14b7d8 │ │ │ │ + b 14b8bc │ │ │ │ bl aa8fc │ │ │ │ - b 14b850 │ │ │ │ + b 14b934 │ │ │ │ bl aa8fc │ │ │ │ - b 14b8c8 │ │ │ │ + b 14b9ac │ │ │ │ bl aa8fc │ │ │ │ - b 14b940 │ │ │ │ + b 14ba24 │ │ │ │ bl aa8fc │ │ │ │ - b 14b9b8 │ │ │ │ + b 14ba9c │ │ │ │ bl aa8fc │ │ │ │ - b 14ba30 │ │ │ │ + b 14bb14 │ │ │ │ bl aa8fc │ │ │ │ - b 14baa8 │ │ │ │ + b 14bb8c │ │ │ │ bl aa8fc │ │ │ │ - b 14bb20 │ │ │ │ + b 14bc04 │ │ │ │ bl aa8fc │ │ │ │ - b 14bb98 │ │ │ │ + b 14bc7c │ │ │ │ bl aa8fc │ │ │ │ - b 14bc10 │ │ │ │ + b 14bcf4 │ │ │ │ bl aa8fc │ │ │ │ - b 14bc88 │ │ │ │ + b 14bd6c │ │ │ │ bl aa8fc │ │ │ │ - b 14bd00 │ │ │ │ + b 14bde4 │ │ │ │ bl aa8fc │ │ │ │ - b 14bd78 │ │ │ │ + b 14be5c │ │ │ │ bl aa8fc │ │ │ │ - b 14bdf0 │ │ │ │ + b 14bed4 │ │ │ │ bl aa8fc │ │ │ │ - b 14be68 │ │ │ │ + b 14bf4c │ │ │ │ bl aa8fc │ │ │ │ - b 14bee0 │ │ │ │ + b 14bfc4 │ │ │ │ bl aa8fc │ │ │ │ - b 14bf58 │ │ │ │ + b 14c03c │ │ │ │ bl aa8fc │ │ │ │ - b 14bfd0 │ │ │ │ + b 14c0b4 │ │ │ │ bl aa8fc │ │ │ │ - b 14c048 │ │ │ │ + b 14c12c │ │ │ │ bl aa8fc │ │ │ │ - b 14c0c0 │ │ │ │ + b 14c1a4 │ │ │ │ bl aa8fc │ │ │ │ - b 14c138 │ │ │ │ + b 14c21c │ │ │ │ bl aa8fc │ │ │ │ - b 14c1b0 │ │ │ │ + b 14c294 │ │ │ │ bl aa8fc │ │ │ │ - b 14c228 │ │ │ │ + b 14c30c │ │ │ │ bl aa8fc │ │ │ │ - b 14c2a0 │ │ │ │ + b 14c384 │ │ │ │ bl aa8fc │ │ │ │ - b 14c318 │ │ │ │ + b 14c3fc │ │ │ │ bl aa8fc │ │ │ │ - b 14c390 │ │ │ │ + b 14c474 │ │ │ │ bl aa8fc │ │ │ │ - b 14c408 │ │ │ │ + b 14c4ec │ │ │ │ bl aa8fc │ │ │ │ - b 14c480 │ │ │ │ + b 14c564 │ │ │ │ bl aa8fc │ │ │ │ - b 14c4f8 │ │ │ │ + b 14c5dc │ │ │ │ bl aa8fc │ │ │ │ - b 14c570 │ │ │ │ + b 14c654 │ │ │ │ bl aa8fc │ │ │ │ - b 14c5e8 │ │ │ │ + b 14c6cc │ │ │ │ bl aa8fc │ │ │ │ - b 14c660 │ │ │ │ + b 14c744 │ │ │ │ bl aa8fc │ │ │ │ - b 14c6d8 │ │ │ │ + b 14c7bc │ │ │ │ bl aa8fc │ │ │ │ - b 14c750 │ │ │ │ + b 14c834 │ │ │ │ bl aa8fc │ │ │ │ - b 14c7c8 │ │ │ │ + b 14c8ac │ │ │ │ bl aa8fc │ │ │ │ - b 14c840 │ │ │ │ + b 14c924 │ │ │ │ bl aa8fc │ │ │ │ - b 14c8b8 │ │ │ │ + b 14c99c │ │ │ │ bl aa8fc │ │ │ │ - b 14c930 │ │ │ │ + b 14ca14 │ │ │ │ bl aa8fc │ │ │ │ - b 14c9a8 │ │ │ │ + b 14ca8c │ │ │ │ bl aa8fc │ │ │ │ - b 14ca20 │ │ │ │ + b 14cb04 │ │ │ │ bl aa8fc │ │ │ │ - b 14ca98 │ │ │ │ + b 14cb7c │ │ │ │ bl aa8fc │ │ │ │ - b 14cb10 │ │ │ │ + b 14cbf4 │ │ │ │ bl aa8fc │ │ │ │ - b 14cb88 │ │ │ │ + b 14cc6c │ │ │ │ bl aa8fc │ │ │ │ - b 14cc00 │ │ │ │ + b 14cce4 │ │ │ │ bl aa8fc │ │ │ │ - b 14cc78 │ │ │ │ + b 14cd5c │ │ │ │ bl aa8fc │ │ │ │ - b 14ccf0 │ │ │ │ + b 14cdd4 │ │ │ │ bl aa8fc │ │ │ │ - b 14cd68 │ │ │ │ + b 14ce4c │ │ │ │ bl aa8fc │ │ │ │ - b 14cde0 │ │ │ │ + b 14cec4 │ │ │ │ bl aa8fc │ │ │ │ - b 14ce58 │ │ │ │ + b 14cf3c │ │ │ │ bl aa8fc │ │ │ │ - b 14ced0 │ │ │ │ + b 14cfb4 │ │ │ │ bl aa8fc │ │ │ │ - b 14cf48 │ │ │ │ + b 14d02c │ │ │ │ bl aa8fc │ │ │ │ - b 14cfc0 │ │ │ │ + b 14d0a4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d038 │ │ │ │ + b 14d11c │ │ │ │ bl aa8fc │ │ │ │ - b 14d0b0 │ │ │ │ + b 14d194 │ │ │ │ bl aa8fc │ │ │ │ - b 14d128 │ │ │ │ + b 14d20c │ │ │ │ bl aa8fc │ │ │ │ - b 14d378 │ │ │ │ + b 14d45c │ │ │ │ bl aa8fc │ │ │ │ - b 14d3f0 │ │ │ │ + b 14d4d4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d468 │ │ │ │ + b 14d54c │ │ │ │ bl aa8fc │ │ │ │ - b 14d4e0 │ │ │ │ + b 14d5c4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d558 │ │ │ │ + b 14d63c │ │ │ │ bl aa8fc │ │ │ │ - b 14d5d0 │ │ │ │ + b 14d6b4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d648 │ │ │ │ + b 14d72c │ │ │ │ bl aa8fc │ │ │ │ - b 14d6c0 │ │ │ │ + b 14d7a4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d738 │ │ │ │ + b 14d81c │ │ │ │ bl aa8fc │ │ │ │ - b 14d7b0 │ │ │ │ + b 14d894 │ │ │ │ bl aa8fc │ │ │ │ - b 14d828 │ │ │ │ + b 14d90c │ │ │ │ bl aa8fc │ │ │ │ - b 14d8a0 │ │ │ │ + b 14d984 │ │ │ │ bl aa8fc │ │ │ │ - b 14d918 │ │ │ │ + b 14d9fc │ │ │ │ bl aa8fc │ │ │ │ - b 14d990 │ │ │ │ + b 14da74 │ │ │ │ bl aa8fc │ │ │ │ - b 14da08 │ │ │ │ + b 14daec │ │ │ │ bl aa8fc │ │ │ │ - b 14da80 │ │ │ │ + b 14db64 │ │ │ │ bl aa8fc │ │ │ │ - b 14daf8 │ │ │ │ + b 14dbdc │ │ │ │ bl aa8fc │ │ │ │ - b 14db70 │ │ │ │ + b 14dc54 │ │ │ │ bl aa8fc │ │ │ │ - b 14dbe8 │ │ │ │ + b 14dccc │ │ │ │ bl aa8fc │ │ │ │ - b 14dc60 │ │ │ │ + b 14dd44 │ │ │ │ bl aa8fc │ │ │ │ - b 14dcd8 │ │ │ │ + b 14ddbc │ │ │ │ bl aa8fc │ │ │ │ - b 14dd50 │ │ │ │ + b 14de34 │ │ │ │ bl aa8fc │ │ │ │ - b 14ddc8 │ │ │ │ + b 14deac │ │ │ │ bl aa8fc │ │ │ │ - b 14de40 │ │ │ │ + b 14df24 │ │ │ │ bl aa8fc │ │ │ │ - b 14deb8 │ │ │ │ + b 14df9c │ │ │ │ bl aa8fc │ │ │ │ - b 14df30 │ │ │ │ + b 14e014 │ │ │ │ bl aa8fc │ │ │ │ - b 14dfa8 │ │ │ │ + b 14e08c │ │ │ │ bl aa8fc │ │ │ │ - b 14e020 │ │ │ │ + b 14e104 │ │ │ │ bl aa8fc │ │ │ │ - b 14e098 │ │ │ │ + b 14e17c │ │ │ │ bl aa8fc │ │ │ │ - b 14e110 │ │ │ │ + b 14e1f4 │ │ │ │ bl aa8fc │ │ │ │ - b 14e188 │ │ │ │ + b 14e26c │ │ │ │ bl aa8fc │ │ │ │ - b 14e200 │ │ │ │ + b 14e2e4 │ │ │ │ bl aa8fc │ │ │ │ - b 14e278 │ │ │ │ + b 14e35c │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq sl, sl, r4, lsl #25 │ │ │ │ - eoreq pc, sl, r8, asr #3 │ │ │ │ - eoreq sl, sl, ip, lsl #11 │ │ │ │ - ldrdeq lr, [sl], -r0 @ │ │ │ │ - eoreq r9, sl, r8, lsr #26 │ │ │ │ - eoreq lr, sl, ip, ror #4 │ │ │ │ + eoreq sl, sl, r8, lsl #25 │ │ │ │ + eoreq pc, sl, ip, asr #3 │ │ │ │ + mlaeq sl, r0, r5, sl │ │ │ │ + ldrdeq lr, [sl], -r4 @ │ │ │ │ + eoreq r9, sl, ip, lsr #26 │ │ │ │ + eoreq lr, sl, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsr #24 │ │ │ │ - eoreq r9, sl, r0, lsl #26 │ │ │ │ - eoreq lr, sl, r4, asr #4 │ │ │ │ - eoreq fp, ip, ip, lsl #1 │ │ │ │ - eoreq r1, sl, ip, lsr #5 │ │ │ │ - ldrdeq r1, [sl], -r8 @ │ │ │ │ - eoreq fp, ip, r0, rrx │ │ │ │ - eoreq r1, sl, ip, lsr r2 │ │ │ │ - eoreq r4, sl, r4, ror #6 │ │ │ │ + eoreq r9, sl, r4, lsl #26 │ │ │ │ + eoreq lr, sl, r8, asr #4 │ │ │ │ + mlaeq ip, r0, r0, fp │ │ │ │ + @ instruction: 0x002a12b0 │ │ │ │ + ldrdeq r1, [sl], -ip @ │ │ │ │ + eoreq fp, ip, r4, rrx │ │ │ │ + eoreq r1, sl, r0, asr #4 │ │ │ │ + eoreq r4, sl, r8, ror #6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ bl aa8fc │ │ │ │ - b 14e2f0 │ │ │ │ + b 14e3d4 │ │ │ │ ldr r3, [sp, #3736] @ 0xe98 │ │ │ │ - ldr r1, [pc, #-68] @ 15405c │ │ │ │ - ldr r0, [pc, #-68] @ 154060 │ │ │ │ + ldr r1, [pc, #-68] @ 154140 │ │ │ │ + ldr r0, [pc, #-68] @ 154144 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ bl b6f00 │ │ │ │ - b 153158 │ │ │ │ - ldr r3, [pc, #-92] @ 154064 │ │ │ │ - ldr r1, [pc, #-92] @ 154068 │ │ │ │ + b 15323c │ │ │ │ + ldr r3, [pc, #-92] @ 154148 │ │ │ │ + ldr r1, [pc, #-92] @ 15414c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-96] @ 15406c │ │ │ │ + ldr r0, [pc, #-96] @ 154150 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 153158 │ │ │ │ - ldr r3, [pc, #-120] @ 154070 │ │ │ │ - ldr r1, [pc, #-120] @ 154074 │ │ │ │ - ldr r0, [pc, #-120] @ 154078 │ │ │ │ + b 15323c │ │ │ │ + ldr r3, [pc, #-120] @ 154154 │ │ │ │ + ldr r1, [pc, #-120] @ 154158 │ │ │ │ + ldr r0, [pc, #-120] @ 15415c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-152] @ 15407c │ │ │ │ - ldr r1, [pc, #-152] @ 154080 │ │ │ │ - ldr r0, [pc, #-152] @ 154084 │ │ │ │ + ldr r3, [pc, #-152] @ 154160 │ │ │ │ + ldr r1, [pc, #-152] @ 154164 │ │ │ │ + ldr r0, [pc, #-152] @ 154168 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-156] @ 154088 │ │ │ │ + ldr r2, [pc, #-156] @ 15416c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00154130 : │ │ │ │ +00154214 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ - ldr r1, [pc, #4080] @ 155138 │ │ │ │ - ldr r3, [pc, #4080] @ 15513c │ │ │ │ + ldr r1, [pc, #4080] @ 15521c │ │ │ │ + ldr r3, [pc, #4080] @ 155220 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ - ldr r5, [pc, #4068] @ 155140 │ │ │ │ + ldr r5, [pc, #4068] @ 155224 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #4056] @ 155144 │ │ │ │ - ldr r3, [pc, #4056] @ 155148 │ │ │ │ + ldr r2, [pc, #4056] @ 155228 │ │ │ │ + ldr r3, [pc, #4056] @ 15522c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r3, [pc, #4028] @ 15514c │ │ │ │ + ldr r3, [pc, #4028] @ 155230 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 154e88 │ │ │ │ + beq 154f6c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3524] @ 0xdc4 │ │ │ │ - ldr r3, [pc, #4012] @ 155150 │ │ │ │ + ldr r3, [pc, #4012] @ 155234 │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r6] │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154f58 │ │ │ │ - ldr r2, [pc, #3984] @ 155154 │ │ │ │ + beq 15503c │ │ │ │ + ldr r2, [pc, #3984] @ 155238 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1541ec │ │ │ │ + beq 1542d0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1541ec │ │ │ │ + beq 1542d0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154e78 │ │ │ │ + beq 154f5c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3528] @ 0xdc8 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154f78 │ │ │ │ - ldr r2, [pc, #3908] @ 155158 │ │ │ │ + beq 15505c │ │ │ │ + ldr r2, [pc, #3908] @ 15523c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15423c │ │ │ │ + beq 154320 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15423c │ │ │ │ + beq 154320 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154e80 │ │ │ │ + beq 154f64 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3532] @ 0xdcc │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154f98 │ │ │ │ - ldr r2, [pc, #3832] @ 15515c │ │ │ │ + beq 15507c │ │ │ │ + ldr r2, [pc, #3832] @ 155240 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15428c │ │ │ │ + beq 154370 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15428c │ │ │ │ + beq 154370 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154ec8 │ │ │ │ + beq 154fac │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3536] @ 0xdd0 │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154fb8 │ │ │ │ - ldr r2, [pc, #3756] @ 155160 │ │ │ │ + beq 15509c │ │ │ │ + ldr r2, [pc, #3756] @ 155244 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1542dc │ │ │ │ + beq 1543c0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1542dc │ │ │ │ + beq 1543c0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154ed0 │ │ │ │ + beq 154fb4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3436] @ 0xd6c │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154fd8 │ │ │ │ - ldr r2, [pc, #3680] @ 155164 │ │ │ │ + beq 1550bc │ │ │ │ + ldr r2, [pc, #3680] @ 155248 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15432c │ │ │ │ + beq 154410 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15432c │ │ │ │ + beq 154410 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154ed8 │ │ │ │ + beq 154fbc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3440] @ 0xd70 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154ff8 │ │ │ │ - ldr r2, [pc, #3604] @ 155168 │ │ │ │ + beq 1550dc │ │ │ │ + ldr r2, [pc, #3604] @ 15524c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15437c │ │ │ │ + beq 154460 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15437c │ │ │ │ + beq 154460 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154ee0 │ │ │ │ + beq 154fc4 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 154ee8 │ │ │ │ - ldr r3, [pc, #3540] @ 15516c │ │ │ │ - ldr r2, [pc, #3540] @ 155170 │ │ │ │ + beq 154fcc │ │ │ │ + ldr r3, [pc, #3540] @ 155250 │ │ │ │ + ldr r2, [pc, #3540] @ 155254 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr fp, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 155ac8 │ │ │ │ + beq 155bac │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r3] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 155b18 │ │ │ │ + beq 155bfc │ │ │ │ ldr r2, [fp] │ │ │ │ mov r0, #2 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [fp] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ bl 4ffe8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 155088 │ │ │ │ + beq 15516c │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 155aa4 │ │ │ │ - ldr r1, [pc, #3436] @ 155174 │ │ │ │ + beq 155b88 │ │ │ │ + ldr r1, [pc, #3436] @ 155258 │ │ │ │ ldr sl, [r5, r1] │ │ │ │ cmp r2, sl │ │ │ │ - beq 155aec │ │ │ │ - ldr r1, [pc, #3424] @ 155178 │ │ │ │ + beq 155bd0 │ │ │ │ + ldr r1, [pc, #3424] @ 15525c │ │ │ │ ldr r1, [r5, r1] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 155b10 │ │ │ │ + beq 155bf4 │ │ │ │ ldr r2, [r8, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 155b14 │ │ │ │ + ble 155bf8 │ │ │ │ cmp r2, #1 │ │ │ │ str r3, [r8, #12] │ │ │ │ - beq 155b14 │ │ │ │ + beq 155bf8 │ │ │ │ str fp, [r8, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154468 │ │ │ │ + beq 15454c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 154f40 │ │ │ │ + beq 155024 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154484 │ │ │ │ + beq 154568 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 154f34 │ │ │ │ + beq 155018 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15506c │ │ │ │ + beq 155150 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1204] @ 0x4b4 │ │ │ │ mov r2, fp │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1544c0 │ │ │ │ + beq 1545a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 154f4c │ │ │ │ + beq 155030 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 155094 │ │ │ │ + blt 155178 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1956] @ 0x7a4 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1550b0 │ │ │ │ + blt 155194 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1960] @ 0x7a8 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1550cc │ │ │ │ + blt 1551b0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1964] @ 0x7ac │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1550f4 │ │ │ │ + blt 1551d8 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1553e4 │ │ │ │ + blt 1554c8 │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2944] @ 0xb80 │ │ │ │ ldr r1, [r4, #1972] @ 0x7b4 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155400 │ │ │ │ + blt 1554e4 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2948] @ 0xb84 │ │ │ │ ldr r1, [r4, #1976] @ 0x7b8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155024 │ │ │ │ + blt 155108 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2952] @ 0xb88 │ │ │ │ ldr r1, [r4, #1980] @ 0x7bc │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15541c │ │ │ │ + blt 155500 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2956] @ 0xb8c │ │ │ │ ldr r1, [r4, #1984] @ 0x7c0 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155438 │ │ │ │ + blt 15551c │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2960] @ 0xb90 │ │ │ │ ldr r1, [r4, #1988] @ 0x7c4 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155454 │ │ │ │ + blt 155538 │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r8, #2964] @ 0xb94 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r3 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155470 │ │ │ │ + blt 155554 │ │ │ │ ldr r3, [r8, #2932] @ 0xb74 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r8, #3000] @ 0xbb8 │ │ │ │ @@ -268902,141 +268959,141 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r8, #2976] @ 0xba0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, #14 │ │ │ │ bl a8750 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 155490 │ │ │ │ - ldr r2, [pc, #2748] @ 15517c │ │ │ │ + beq 155574 │ │ │ │ + ldr r2, [pc, #2748] @ 155260 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ str r8, [r2] │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 154704 │ │ │ │ + beq 1547e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1550e8 │ │ │ │ + beq 1551cc │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1554ac │ │ │ │ + blt 155590 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2916] @ 0xb64 │ │ │ │ ldr r1, [r4, #2000] @ 0x7d0 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1554d4 │ │ │ │ + blt 1555b8 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r1, [r4, #640] @ 0x280 │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1554f4 │ │ │ │ + beq 1555d8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15476c │ │ │ │ + beq 154850 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 155018 │ │ │ │ + beq 1550fc │ │ │ │ cmp r8, #0 │ │ │ │ - beq 155514 │ │ │ │ - ldr r0, [pc, #2564] @ 155180 │ │ │ │ + beq 1555f8 │ │ │ │ + ldr r0, [pc, #2564] @ 155264 │ │ │ │ ldr r2, [r4, #2004] @ 0x7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1547a8 │ │ │ │ + beq 15488c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 155040 │ │ │ │ + beq 155124 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 155534 │ │ │ │ + beq 155618 │ │ │ │ ldr r1, [r4, #2012] @ 0x7dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 155554 │ │ │ │ + beq 155638 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 154800 │ │ │ │ + beq 1548e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 154800 │ │ │ │ + bne 1548e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15557c │ │ │ │ - ldr r2, [pc, #2416] @ 155184 │ │ │ │ + blt 155660 │ │ │ │ + ldr r2, [pc, #2416] @ 155268 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #2016] @ 0x7e0 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 154860 │ │ │ │ + beq 154944 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 154860 │ │ │ │ + bne 154944 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - blt 155598 │ │ │ │ - ldr r0, [pc, #2328] @ 155188 │ │ │ │ + blt 15567c │ │ │ │ + ldr r0, [pc, #2328] @ 15526c │ │ │ │ ldr r2, [r4, #2004] @ 0x7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #3456 @ 0xd80 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15504c │ │ │ │ - ldr r8, [pc, #2300] @ 15518c │ │ │ │ + beq 155130 │ │ │ │ + ldr r8, [pc, #2300] @ 155270 │ │ │ │ add lr, sp, #140 @ 0x8c │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #16 │ │ │ │ ldm r8!, {r0, r1, r2, r3} │ │ │ │ mov r9, lr │ │ │ │ str lr, [sp, #116] @ 0x74 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm r8!, {r0, r1, r2, r3} │ │ │ │ - ldr ip, [pc, #2268] @ 155190 │ │ │ │ + ldr ip, [pc, #2268] @ 155274 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, pc, ip │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldm r9!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #2336 @ 0x920 │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -269056,536 +269113,536 @@ │ │ │ │ ldr r0, [r4, #2036] @ 0x7f4 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #2032] @ 0x7f0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, #7 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1555b8 │ │ │ │ + beq 15569c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 154950 │ │ │ │ + beq 154a34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1554c8 │ │ │ │ + beq 1555ac │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1555f0 │ │ │ │ - ldr r2, [pc, #2096] @ 155194 │ │ │ │ + blt 1556d4 │ │ │ │ + ldr r2, [pc, #2096] @ 155278 │ │ │ │ ldr r1, [r4, #2048] @ 0x800 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15560c │ │ │ │ + blt 1556f0 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15562c │ │ │ │ + beq 155710 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15564c │ │ │ │ + beq 155730 │ │ │ │ ldr r1, [r4, #2020] @ 0x7e4 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155688 │ │ │ │ + blt 15576c │ │ │ │ add fp, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [fp, #2920] @ 0xb68 │ │ │ │ ldr r1, [r4, #2020] @ 0x7e4 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1556cc │ │ │ │ - ldr r3, [pc, #1976] @ 155198 │ │ │ │ + blt 1557b0 │ │ │ │ + ldr r3, [pc, #1976] @ 15527c │ │ │ │ ldr r1, [r4, #2024] @ 0x7e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 1556ec │ │ │ │ + blt 1557d0 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15570c │ │ │ │ + beq 1557f0 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [fp, #3540] @ 0xdd4 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ mov r2, #0 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154a48 │ │ │ │ + beq 154b2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1555d8 │ │ │ │ + beq 1556bc │ │ │ │ cmp fp, #0 │ │ │ │ - beq 15572c │ │ │ │ + beq 155810 │ │ │ │ ldr r1, [r4, #2024] @ 0x7e8 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 154a80 │ │ │ │ + beq 154b64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1555e4 │ │ │ │ + beq 1556c8 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 155758 │ │ │ │ + blt 15583c │ │ │ │ ldr r1, [r4, #2028] @ 0x7ec │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 155784 │ │ │ │ + blt 155868 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 1557a4 │ │ │ │ + beq 155888 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154af0 │ │ │ │ + beq 154bd4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15567c │ │ │ │ + beq 155760 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1557c4 │ │ │ │ + beq 1558a8 │ │ │ │ ldr r1, [r4, #2028] @ 0x7ec │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 154b28 │ │ │ │ + beq 154c0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1556c0 │ │ │ │ + beq 1557a4 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 1557f0 │ │ │ │ - ldr r3, [pc, #1636] @ 15519c │ │ │ │ + blt 1558d4 │ │ │ │ + ldr r3, [pc, #1636] @ 155280 │ │ │ │ ldr r1, [r4, #2032] @ 0x7f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15581c │ │ │ │ + blt 155900 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [r4, #2032] @ 0x7f0 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15583c │ │ │ │ - ldr r3, [pc, #1580] @ 1551a0 │ │ │ │ + blt 155920 │ │ │ │ + ldr r3, [pc, #1580] @ 155284 │ │ │ │ ldr r1, [r4, #2036] @ 0x7f4 │ │ │ │ ldr sl, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 15585c │ │ │ │ + blt 155940 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 155888 │ │ │ │ + beq 15596c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #132 @ 0x84 │ │ │ │ str sl, [sp, #132] @ 0x84 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154bd8 │ │ │ │ + beq 154cbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15574c │ │ │ │ + beq 155830 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1558d4 │ │ │ │ + beq 1559b8 │ │ │ │ ldr r1, [r4, #2036] @ 0x7f4 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 154c10 │ │ │ │ + beq 154cf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 155778 │ │ │ │ + beq 15585c │ │ │ │ cmp r5, #0 │ │ │ │ - blt 1558b4 │ │ │ │ + blt 155998 │ │ │ │ ldr r1, [r4, #2040] @ 0x7f8 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 155914 │ │ │ │ + blt 1559f8 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1558f4 │ │ │ │ + beq 1559d8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154c7c │ │ │ │ + beq 154d60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1557e4 │ │ │ │ + beq 1558c8 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 155964 │ │ │ │ + beq 155a48 │ │ │ │ ldr r1, [r4, #2040] @ 0x7f8 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 154cb4 │ │ │ │ + beq 154d98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 155810 │ │ │ │ + beq 1558f4 │ │ │ │ cmp r5, #0 │ │ │ │ - blt 155944 │ │ │ │ + blt 155a28 │ │ │ │ ldr r1, [r4, #2044] @ 0x7fc │ │ │ │ mov r2, sl │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 1559e8 │ │ │ │ + blt 155acc │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1559c8 │ │ │ │ + beq 155aac │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 154d20 │ │ │ │ + beq 154e04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15587c │ │ │ │ + beq 155960 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1559a8 │ │ │ │ + beq 155a8c │ │ │ │ ldr r1, [r4, #2044] @ 0x7fc │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 154d58 │ │ │ │ + beq 154e3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1558a8 │ │ │ │ + beq 15598c │ │ │ │ cmp r5, #0 │ │ │ │ - blt 155a08 │ │ │ │ + blt 155aec │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155a84 │ │ │ │ + blt 155b68 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155a64 │ │ │ │ + blt 155b48 │ │ │ │ ldr r2, [r4, #2004] @ 0x7d4 │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155a48 │ │ │ │ + blt 155b2c │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 155a28 │ │ │ │ + beq 155b0c │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r4, r0, #255 @ 0xff │ │ │ │ - beq 154df8 │ │ │ │ + beq 154edc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 155984 │ │ │ │ + beq 155a68 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154e14 │ │ │ │ + beq 154ef8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 155990 │ │ │ │ + beq 155a74 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154e30 │ │ │ │ + beq 154f14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15599c │ │ │ │ + beq 155a80 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154e4c │ │ │ │ + beq 154f30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 155938 │ │ │ │ + beq 155a1c │ │ │ │ cmp r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ - bne 154f08 │ │ │ │ - ldr r1, [pc, #836] @ 1551a4 │ │ │ │ - ldr r0, [pc, #836] @ 1551a8 │ │ │ │ + bne 154fec │ │ │ │ + ldr r1, [pc, #836] @ 155288 │ │ │ │ + ldr r0, [pc, #836] @ 15528c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 154fe8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1541ec │ │ │ │ + b 1542d0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15423c │ │ │ │ + b 154320 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 155110 │ │ │ │ + beq 1551f4 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154194 │ │ │ │ + beq 154278 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 154194 │ │ │ │ + beq 154278 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 154194 │ │ │ │ + bne 154278 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154194 │ │ │ │ + b 154278 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15428c │ │ │ │ + b 154370 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1542dc │ │ │ │ + b 1543c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15432c │ │ │ │ + b 154410 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15437c │ │ │ │ - ldr r1, [pc, #700] @ 1551ac │ │ │ │ - ldr r0, [pc, #700] @ 1551b0 │ │ │ │ + b 154460 │ │ │ │ + ldr r1, [pc, #700] @ 155290 │ │ │ │ + ldr r0, [pc, #700] @ 155294 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #23 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #676] @ 1551b4 │ │ │ │ - ldr r3, [pc, #552] @ 15513c │ │ │ │ + ldr r2, [pc, #676] @ 155298 │ │ │ │ + ldr r3, [pc, #552] @ 155220 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 155934 │ │ │ │ + bne 155a18 │ │ │ │ add sp, sp, #188 @ 0xbc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154484 │ │ │ │ + b 154568 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154468 │ │ │ │ + b 15454c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1544c0 │ │ │ │ - ldr r1, [pc, #600] @ 1551b8 │ │ │ │ - ldr r0, [pc, #600] @ 1551bc │ │ │ │ + b 1545a4 │ │ │ │ + ldr r1, [pc, #600] @ 15529c │ │ │ │ + ldr r0, [pc, #600] @ 1552a0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #3 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #576] @ 1551c0 │ │ │ │ - ldr r0, [pc, #576] @ 1551c4 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #576] @ 1552a4 │ │ │ │ + ldr r0, [pc, #576] @ 1552a8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #552] @ 1551c8 │ │ │ │ - ldr r0, [pc, #552] @ 1551cc │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #552] @ 1552ac │ │ │ │ + ldr r0, [pc, #552] @ 1552b0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #528] @ 1551d0 │ │ │ │ - ldr r0, [pc, #528] @ 1551d4 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #528] @ 1552b4 │ │ │ │ + ldr r0, [pc, #528] @ 1552b8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #7 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #504] @ 1551d8 │ │ │ │ - ldr r0, [pc, #504] @ 1551dc │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #504] @ 1552bc │ │ │ │ + ldr r0, [pc, #504] @ 1552c0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #480] @ 1551e0 │ │ │ │ - ldr r0, [pc, #480] @ 1551e4 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #480] @ 1552c4 │ │ │ │ + ldr r0, [pc, #480] @ 1552c8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 154fe8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15476c │ │ │ │ - ldr r1, [pc, #444] @ 1551e8 │ │ │ │ - ldr r0, [pc, #444] @ 1551ec │ │ │ │ + b 154850 │ │ │ │ + ldr r1, [pc, #444] @ 1552cc │ │ │ │ + ldr r0, [pc, #444] @ 1552d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #31 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 154fe8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1547a8 │ │ │ │ - ldr r1, [pc, #412] @ 1551f0 │ │ │ │ - ldr r0, [pc, #412] @ 1551f4 │ │ │ │ + b 15488c │ │ │ │ + ldr r1, [pc, #412] @ 1552d4 │ │ │ │ + ldr r0, [pc, #412] @ 1552d8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #388] @ 1551f8 │ │ │ │ - ldr r0, [pc, #388] @ 1551fc │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #388] @ 1552dc │ │ │ │ + ldr r0, [pc, #388] @ 1552e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #23 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 154fe8 │ │ │ │ bl aa8fc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ - b 1543f0 │ │ │ │ - ldr r1, [pc, #356] @ 155200 │ │ │ │ - ldr r0, [pc, #356] @ 155204 │ │ │ │ + b 1544d4 │ │ │ │ + ldr r1, [pc, #356] @ 1552e4 │ │ │ │ + ldr r0, [pc, #356] @ 1552e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #23 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #336] @ 155208 │ │ │ │ - ldr r0, [pc, #336] @ 15520c │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #336] @ 1552ec │ │ │ │ + ldr r0, [pc, #336] @ 1552f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #316] @ 155210 │ │ │ │ - ldr r0, [pc, #316] @ 155214 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #316] @ 1552f4 │ │ │ │ + ldr r0, [pc, #316] @ 1552f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 154fe8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154704 │ │ │ │ - ldr r1, [pc, #284] @ 155218 │ │ │ │ - ldr r0, [pc, #284] @ 15521c │ │ │ │ + b 1547e8 │ │ │ │ + ldr r1, [pc, #284] @ 1552fc │ │ │ │ + ldr r0, [pc, #284] @ 155300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r3, [pc, #56] @ 155150 │ │ │ │ - ldr r1, [pc, #260] @ 155220 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r3, [pc, #56] @ 155234 │ │ │ │ + ldr r1, [pc, #260] @ 155304 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #256] @ 155224 │ │ │ │ + ldr r0, [pc, #256] @ 155308 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - @ instruction: 0x002ebeb0 │ │ │ │ + b 154fe8 │ │ │ │ + eoreq fp, lr, ip, asr #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq fp, lr, ip, lsl #29 │ │ │ │ + eoreq fp, lr, r8, lsr #27 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ @@ -269593,684 +269650,684 @@ │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, ip, asr #17 │ │ │ │ - eoreq ip, lr, ip, asr #22 │ │ │ │ + eoreq ip, lr, r8, ror #20 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ - mlaseq r0, r8, r2, r0 │ │ │ │ - ldrdeq ip, [lr], -r4 @ │ │ │ │ - eorseq r0, r1, r4, lsl pc │ │ │ │ + @ instruction: 0x003001b4 │ │ │ │ + strdeq ip, [lr], -r0 @ │ │ │ │ + eorseq r0, r1, r0, lsr lr │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ - eoreq r8, sl, r8, ror #30 │ │ │ │ - eoreq r9, sl, ip, rrx │ │ │ │ - ldrdeq r8, [sl], -r8 @ │ │ │ │ - ldrdeq r8, [sl], -ip @ │ │ │ │ - eoreq fp, lr, r8, ror #1 │ │ │ │ - eoreq r8, sl, r8, ror #28 │ │ │ │ eoreq r8, sl, ip, ror #30 │ │ │ │ - eoreq r8, sl, r8, asr #28 │ │ │ │ - eoreq r8, sl, ip, asr #30 │ │ │ │ - eoreq r8, sl, r8, lsr #28 │ │ │ │ - eoreq r8, sl, ip, lsr #30 │ │ │ │ - eoreq r8, sl, r8, lsl #28 │ │ │ │ - eoreq r8, sl, ip, lsl #30 │ │ │ │ - eoreq r8, sl, r8, ror #27 │ │ │ │ - eoreq r8, sl, ip, ror #29 │ │ │ │ - eoreq r8, sl, r8, asr #27 │ │ │ │ - eoreq r8, sl, ip, asr #29 │ │ │ │ - eoreq r8, sl, r0, lsr #27 │ │ │ │ - eoreq r8, sl, r4, lsr #29 │ │ │ │ - eoreq r8, sl, r4, ror sp │ │ │ │ - eoreq r8, sl, r8, ror lr │ │ │ │ - eoreq r8, sl, r8, asr sp │ │ │ │ - eoreq r8, sl, ip, asr lr │ │ │ │ - eoreq r8, sl, r0, lsr sp │ │ │ │ - eoreq r8, sl, r4, lsr lr │ │ │ │ - eoreq r8, sl, r4, lsl sp │ │ │ │ - eoreq r8, sl, r8, lsl lr │ │ │ │ - strdeq r8, [sl], -r8 @ │ │ │ │ - strdeq r8, [sl], -ip @ │ │ │ │ - ldrdeq r8, [sl], -r0 @ │ │ │ │ - ldrdeq r8, [sl], -r4 @ │ │ │ │ - eoreq r8, sl, r8, lsr #25 │ │ │ │ - eoreq r8, sl, ip, lsr #27 │ │ │ │ - eoreq r8, sl, r0, ror #19 │ │ │ │ - eoreq r8, sl, r4, ror #21 │ │ │ │ - eoreq r8, sl, r4, asr #19 │ │ │ │ - eoreq r8, sl, r8, asr #21 │ │ │ │ - eoreq r8, sl, r8, lsr #19 │ │ │ │ - eoreq r8, sl, ip, lsr #21 │ │ │ │ - eoreq r8, sl, ip, lsl #19 │ │ │ │ - mlaeq sl, r0, sl, r8 │ │ │ │ - eoreq r8, sl, r0, ror r9 │ │ │ │ - eoreq r8, sl, r4, ror sl │ │ │ │ - eoreq r8, sl, r0, asr r9 │ │ │ │ - eoreq r8, sl, r4, asr sl │ │ │ │ - eoreq r8, sl, r4, lsr r9 │ │ │ │ - eoreq r8, sl, r8, lsr sl │ │ │ │ - eoreq r8, sl, r8, lsl r9 │ │ │ │ - eoreq r8, sl, ip, lsl sl │ │ │ │ - eoreq r8, sl, ip, ror #17 │ │ │ │ + eoreq r9, sl, r0, ror r0 │ │ │ │ + ldrdeq r8, [sl], -ip @ │ │ │ │ + eoreq r8, sl, r0, ror #31 │ │ │ │ + eoreq fp, lr, r4 │ │ │ │ + eoreq r8, sl, ip, ror #28 │ │ │ │ + eoreq r8, sl, r0, ror pc │ │ │ │ + eoreq r8, sl, ip, asr #28 │ │ │ │ + eoreq r8, sl, r0, asr pc │ │ │ │ + eoreq r8, sl, ip, lsr #28 │ │ │ │ + eoreq r8, sl, r0, lsr pc │ │ │ │ + eoreq r8, sl, ip, lsl #28 │ │ │ │ + eoreq r8, sl, r0, lsl pc │ │ │ │ + eoreq r8, sl, ip, ror #27 │ │ │ │ strdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, asr #17 │ │ │ │ + eoreq r8, sl, ip, asr #27 │ │ │ │ ldrdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, lsr #17 │ │ │ │ - @ instruction: 0x002a89b0 │ │ │ │ - eoreq r8, sl, ip, lsl #17 │ │ │ │ - mlaeq sl, r0, r9, r8 │ │ │ │ - eoreq r8, sl, ip, ror #16 │ │ │ │ - eoreq r8, sl, r0, ror r9 │ │ │ │ - eoreq r8, sl, r8, asr #16 │ │ │ │ - eoreq r8, sl, ip, asr #18 │ │ │ │ - eoreq r8, sl, r8, lsr #16 │ │ │ │ - eoreq r8, sl, ip, lsr #18 │ │ │ │ - eoreq r8, sl, r8, lsl #16 │ │ │ │ - eoreq r8, sl, ip, lsl #18 │ │ │ │ + eoreq r8, sl, r4, lsr #27 │ │ │ │ + eoreq r8, sl, r8, lsr #29 │ │ │ │ + eoreq r8, sl, r8, ror sp │ │ │ │ + eoreq r8, sl, ip, ror lr │ │ │ │ + eoreq r8, sl, ip, asr sp │ │ │ │ + eoreq r8, sl, r0, ror #28 │ │ │ │ + eoreq r8, sl, r4, lsr sp │ │ │ │ + eoreq r8, sl, r8, lsr lr │ │ │ │ + eoreq r8, sl, r8, lsl sp │ │ │ │ + eoreq r8, sl, ip, lsl lr │ │ │ │ + strdeq r8, [sl], -ip @ │ │ │ │ + eoreq r8, sl, r0, lsl #28 │ │ │ │ ldrdeq r8, [sl], -r4 @ │ │ │ │ ldrdeq r8, [sl], -r8 @ │ │ │ │ - @ instruction: 0x002a87b4 │ │ │ │ - @ instruction: 0x002a88b8 │ │ │ │ - mlaeq sl, r4, r7, r8 │ │ │ │ - mlaeq sl, r8, r8, r8 │ │ │ │ - eoreq r8, sl, r4, ror r7 │ │ │ │ - eoreq r8, sl, r4, ror r8 │ │ │ │ - eoreq r8, sl, r4, lsr r7 │ │ │ │ - eoreq r8, sl, r8, lsr r8 │ │ │ │ + eoreq r8, sl, ip, lsr #25 │ │ │ │ + @ instruction: 0x002a8db0 │ │ │ │ + eoreq r8, sl, r4, ror #19 │ │ │ │ + eoreq r8, sl, r8, ror #21 │ │ │ │ + eoreq r8, sl, r8, asr #19 │ │ │ │ + eoreq r8, sl, ip, asr #21 │ │ │ │ + eoreq r8, sl, ip, lsr #19 │ │ │ │ + @ instruction: 0x002a8ab0 │ │ │ │ + mlaeq sl, r0, r9, r8 │ │ │ │ + mlaeq sl, r4, sl, r8 │ │ │ │ + eoreq r8, sl, r4, ror r9 │ │ │ │ + eoreq r8, sl, r8, ror sl │ │ │ │ + eoreq r8, sl, r4, asr r9 │ │ │ │ + eoreq r8, sl, r8, asr sl │ │ │ │ + eoreq r8, sl, r8, lsr r9 │ │ │ │ + eoreq r8, sl, ip, lsr sl │ │ │ │ + eoreq r8, sl, ip, lsl r9 │ │ │ │ + eoreq r8, sl, r0, lsr #20 │ │ │ │ strdeq r8, [sl], -r0 @ │ │ │ │ strdeq r8, [sl], -r4 @ │ │ │ │ ldrdeq r8, [sl], -r0 @ │ │ │ │ ldrdeq r8, [sl], -r4 @ │ │ │ │ - @ instruction: 0x002a86b0 │ │ │ │ - @ instruction: 0x002a87b4 │ │ │ │ - mlaeq sl, r0, r6, r8 │ │ │ │ - mlaeq sl, r4, r7, r8 │ │ │ │ - eoreq r8, sl, r4, ror #12 │ │ │ │ - eoreq r8, sl, r8, ror #14 │ │ │ │ - eoreq r8, sl, r8, lsr r6 │ │ │ │ - eoreq r8, sl, ip, lsr r7 │ │ │ │ - eoreq r8, sl, r8, lsl r6 │ │ │ │ - eoreq r8, sl, ip, lsl r7 │ │ │ │ + @ instruction: 0x002a88b0 │ │ │ │ + @ instruction: 0x002a89b4 │ │ │ │ + mlaeq sl, r0, r8, r8 │ │ │ │ + mlaeq sl, r4, r9, r8 │ │ │ │ + eoreq r8, sl, r0, ror r8 │ │ │ │ + eoreq r8, sl, r4, ror r9 │ │ │ │ + eoreq r8, sl, ip, asr #16 │ │ │ │ + eoreq r8, sl, r0, asr r9 │ │ │ │ + eoreq r8, sl, ip, lsr #16 │ │ │ │ + eoreq r8, sl, r0, lsr r9 │ │ │ │ + eoreq r8, sl, ip, lsl #16 │ │ │ │ + eoreq r8, sl, r0, lsl r9 │ │ │ │ + ldrdeq r8, [sl], -r8 @ │ │ │ │ + ldrdeq r8, [sl], -ip @ │ │ │ │ + @ instruction: 0x002a87b8 │ │ │ │ + @ instruction: 0x002a88bc │ │ │ │ + mlaeq sl, r8, r7, r8 │ │ │ │ + mlaeq sl, ip, r8, r8 │ │ │ │ + eoreq r8, sl, r8, ror r7 │ │ │ │ + eoreq r8, sl, r8, ror r8 │ │ │ │ + eoreq r8, sl, r8, lsr r7 │ │ │ │ + eoreq r8, sl, ip, lsr r8 │ │ │ │ + strdeq r8, [sl], -r4 @ │ │ │ │ strdeq r8, [sl], -r8 @ │ │ │ │ + ldrdeq r8, [sl], -r4 @ │ │ │ │ + ldrdeq r8, [sl], -r8 @ │ │ │ │ + @ instruction: 0x002a86b4 │ │ │ │ + @ instruction: 0x002a87b8 │ │ │ │ + mlaeq sl, r4, r6, r8 │ │ │ │ + mlaeq sl, r8, r7, r8 │ │ │ │ + eoreq r8, sl, r8, ror #12 │ │ │ │ + eoreq r8, sl, ip, ror #14 │ │ │ │ + eoreq r8, sl, ip, lsr r6 │ │ │ │ + eoreq r8, sl, r0, asr #14 │ │ │ │ + eoreq r8, sl, ip, lsl r6 │ │ │ │ + eoreq r8, sl, r0, lsr #14 │ │ │ │ strdeq r8, [sl], -ip @ │ │ │ │ - eoreq r8, sl, ip, asr #11 │ │ │ │ + eoreq r8, sl, r0, lsl #14 │ │ │ │ ldrdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, r0, lsr #11 │ │ │ │ - eoreq r8, sl, r4, lsr #13 │ │ │ │ + ldrdeq r8, [sl], -r4 @ │ │ │ │ + eoreq r8, sl, r4, lsr #11 │ │ │ │ + eoreq r8, sl, r8, lsr #13 │ │ │ │ + eoreq r8, sl, r4, lsl #11 │ │ │ │ + eoreq r8, sl, r8, lsl #13 │ │ │ │ + eoreq r8, sl, r4, ror #10 │ │ │ │ + eoreq r8, sl, r8, ror #12 │ │ │ │ + eoreq r8, sl, r8, lsr r5 │ │ │ │ + eoreq r8, sl, ip, lsr r6 │ │ │ │ + eoreq r8, sl, ip, lsl #10 │ │ │ │ + eoreq r8, sl, r0, lsl r6 │ │ │ │ + eoreq r8, sl, ip, ror #9 │ │ │ │ + strdeq r8, [sl], -r0 @ │ │ │ │ + eoreq r8, sl, ip, asr #9 │ │ │ │ + ldrdeq r8, [sl], -r0 @ │ │ │ │ + eoreq r8, sl, ip, lsr #9 │ │ │ │ + @ instruction: 0x002a85b0 │ │ │ │ + eoreq r8, sl, ip, ror r4 │ │ │ │ eoreq r8, sl, r0, lsl #11 │ │ │ │ - eoreq r8, sl, r4, lsl #13 │ │ │ │ + eoreq r8, sl, ip, asr r4 │ │ │ │ eoreq r8, sl, r0, ror #10 │ │ │ │ - eoreq r8, sl, r4, ror #12 │ │ │ │ - eoreq r8, sl, r4, lsr r5 │ │ │ │ - eoreq r8, sl, r8, lsr r6 │ │ │ │ - eoreq r8, sl, r8, lsl #10 │ │ │ │ - eoreq r8, sl, ip, lsl #12 │ │ │ │ - eoreq r8, sl, r8, ror #9 │ │ │ │ - eoreq r8, sl, ip, ror #11 │ │ │ │ - eoreq r8, sl, r8, asr #9 │ │ │ │ - eoreq r8, sl, ip, asr #11 │ │ │ │ - eoreq r8, sl, r8, lsr #9 │ │ │ │ - eoreq r8, sl, ip, lsr #11 │ │ │ │ - eoreq r8, sl, r8, ror r4 │ │ │ │ - eoreq r8, sl, ip, ror r5 │ │ │ │ - eoreq r8, sl, r8, asr r4 │ │ │ │ - eoreq r8, sl, ip, asr r5 │ │ │ │ - eoreq r8, sl, r4, lsl r4 │ │ │ │ - eoreq r8, sl, r8, lsl r5 │ │ │ │ - strdeq r8, [sl], -r4 @ │ │ │ │ + eoreq r8, sl, r8, lsl r4 │ │ │ │ + eoreq r8, sl, ip, lsl r5 │ │ │ │ strdeq r8, [sl], -r8 @ │ │ │ │ - ldrdeq r8, [sl], -r4 @ │ │ │ │ + strdeq r8, [sl], -ip @ │ │ │ │ ldrdeq r8, [sl], -r8 @ │ │ │ │ - @ instruction: 0x002a83b4 │ │ │ │ - @ instruction: 0x002a84b8 │ │ │ │ - mlaeq sl, r4, r3, r8 │ │ │ │ - mlaeq sl, r8, r4, r8 │ │ │ │ - eoreq r8, sl, r8, ror r3 │ │ │ │ - eoreq r8, sl, ip, ror r4 │ │ │ │ - eoreq r8, sl, r8, asr r3 │ │ │ │ - eoreq r8, sl, ip, asr r4 │ │ │ │ - eoreq r8, sl, r8, lsr r3 │ │ │ │ - eoreq r8, sl, ip, lsr r4 │ │ │ │ - eoreq r9, ip, r8, asr #13 │ │ │ │ - eoreq pc, r9, r8, ror #17 │ │ │ │ - eoreq pc, r9, r4, lsl r9 @ │ │ │ │ - mlaeq ip, r4, r6, sp │ │ │ │ - mlaeq r9, r8, r7, pc @ │ │ │ │ - eoreq sl, sl, r8, ror #5 │ │ │ │ + ldrdeq r8, [sl], -ip @ │ │ │ │ + @ instruction: 0x002a83b8 │ │ │ │ + @ instruction: 0x002a84bc │ │ │ │ + mlaeq sl, r8, r3, r8 │ │ │ │ + mlaeq sl, ip, r4, r8 │ │ │ │ + eoreq r8, sl, ip, ror r3 │ │ │ │ + eoreq r8, sl, r0, lsl #9 │ │ │ │ + eoreq r8, sl, ip, asr r3 │ │ │ │ + eoreq r8, sl, r0, ror #8 │ │ │ │ + eoreq r8, sl, ip, lsr r3 │ │ │ │ + eoreq r8, sl, r0, asr #8 │ │ │ │ + eoreq r9, ip, ip, asr #13 │ │ │ │ + eoreq pc, r9, ip, ror #17 │ │ │ │ + eoreq pc, r9, r8, lsl r9 @ │ │ │ │ + mlaeq ip, r8, r6, sp │ │ │ │ + mlaeq r9, ip, r7, pc @ │ │ │ │ + eoreq sl, sl, ip, ror #5 │ │ │ │ andeq sl, r0, r8, asr r1 │ │ │ │ - eoreq r9, ip, r0, lsl #13 │ │ │ │ - eoreq pc, r9, ip, asr r8 @ │ │ │ │ - eoreq r2, sl, r4, lsl #19 │ │ │ │ + eoreq r9, ip, r4, lsl #13 │ │ │ │ + eoreq pc, r9, r0, ror #16 │ │ │ │ + eoreq r2, sl, r8, lsl #19 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq sp, ip, r4, asr #12 │ │ │ │ - eoreq pc, r9, r8, asr #14 │ │ │ │ - eoreq fp, sl, r4, lsl r0 │ │ │ │ + eoreq sp, ip, r8, asr #12 │ │ │ │ + eoreq pc, r9, ip, asr #14 │ │ │ │ + eoreq fp, sl, r8, lsl r0 │ │ │ │ andeq sl, r0, r9, asr r1 │ │ │ │ - ldr r1, [pc, #-452] @ 155228 │ │ │ │ - ldr r0, [pc, #-452] @ 15522c │ │ │ │ + ldr r1, [pc, #-452] @ 15530c │ │ │ │ + ldr r0, [pc, #-452] @ 155310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-472] @ 155230 │ │ │ │ - ldr r0, [pc, #-472] @ 155234 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-472] @ 155314 │ │ │ │ + ldr r0, [pc, #-472] @ 155318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #30 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-492] @ 155238 │ │ │ │ - ldr r0, [pc, #-492] @ 15523c │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-492] @ 15531c │ │ │ │ + ldr r0, [pc, #-492] @ 155320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-512] @ 155240 │ │ │ │ - ldr r0, [pc, #-512] @ 155244 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-512] @ 155324 │ │ │ │ + ldr r0, [pc, #-512] @ 155328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-532] @ 155248 │ │ │ │ - ldr r0, [pc, #-532] @ 15524c │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-532] @ 15532c │ │ │ │ + ldr r0, [pc, #-532] @ 155330 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-552] @ 155250 │ │ │ │ - ldr r0, [pc, #-552] @ 155254 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-552] @ 155334 │ │ │ │ + ldr r0, [pc, #-552] @ 155338 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-576] @ 155258 │ │ │ │ - ldr r0, [pc, #-576] @ 15525c │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-576] @ 15533c │ │ │ │ + ldr r0, [pc, #-576] @ 155340 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-596] @ 155260 │ │ │ │ - ldr r0, [pc, #-596] @ 155264 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-596] @ 155344 │ │ │ │ + ldr r0, [pc, #-596] @ 155348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 154fe8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154950 │ │ │ │ - ldr r1, [pc, #-628] @ 155268 │ │ │ │ - ldr r0, [pc, #-628] @ 15526c │ │ │ │ + b 154a34 │ │ │ │ + ldr r1, [pc, #-628] @ 15534c │ │ │ │ + ldr r0, [pc, #-628] @ 155350 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-652] @ 155270 │ │ │ │ - ldr r0, [pc, #-652] @ 155274 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-652] @ 155354 │ │ │ │ + ldr r0, [pc, #-652] @ 155358 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-676] @ 155278 │ │ │ │ - ldr r0, [pc, #-676] @ 15527c │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-676] @ 15535c │ │ │ │ + ldr r0, [pc, #-676] @ 155360 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-700] @ 155280 │ │ │ │ - ldr r0, [pc, #-700] @ 155284 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-700] @ 155364 │ │ │ │ + ldr r0, [pc, #-700] @ 155368 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-724] @ 155288 │ │ │ │ - ldr r0, [pc, #-724] @ 15528c │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-724] @ 15536c │ │ │ │ + ldr r0, [pc, #-724] @ 155370 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-756] @ 155290 │ │ │ │ - ldr r0, [pc, #-756] @ 155294 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-756] @ 155374 │ │ │ │ + ldr r0, [pc, #-756] @ 155378 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ - ldr r1, [pc, #-776] @ 155298 │ │ │ │ - ldr r0, [pc, #-776] @ 15529c │ │ │ │ + b 155654 │ │ │ │ + ldr r1, [pc, #-776] @ 15537c │ │ │ │ + ldr r0, [pc, #-776] @ 155380 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-800] @ 1552a0 │ │ │ │ - ldr r0, [pc, #-800] @ 1552a4 │ │ │ │ + b 154fe8 │ │ │ │ + ldr r1, [pc, #-800] @ 155384 │ │ │ │ + ldr r0, [pc, #-800] @ 155388 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ + b 155654 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154a48 │ │ │ │ + b 154b2c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154a80 │ │ │ │ - ldr r1, [pc, #-848] @ 1552a8 │ │ │ │ - ldr r0, [pc, #-848] @ 1552ac │ │ │ │ + b 154b64 │ │ │ │ + ldr r1, [pc, #-848] @ 15538c │ │ │ │ + ldr r0, [pc, #-848] @ 155390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ - ldr r1, [pc, #-868] @ 1552b0 │ │ │ │ - ldr r0, [pc, #-868] @ 1552b4 │ │ │ │ + b 155654 │ │ │ │ + ldr r1, [pc, #-868] @ 155394 │ │ │ │ + ldr r0, [pc, #-868] @ 155398 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ - ldr r1, [pc, #-892] @ 1552b8 │ │ │ │ - ldr r0, [pc, #-892] @ 1552bc │ │ │ │ + b 155654 │ │ │ │ + ldr r1, [pc, #-892] @ 15539c │ │ │ │ + ldr r0, [pc, #-892] @ 1553a0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ - ldr r1, [pc, #-916] @ 1552c0 │ │ │ │ - ldr r0, [pc, #-916] @ 1552c4 │ │ │ │ + b 155654 │ │ │ │ + ldr r1, [pc, #-916] @ 1553a4 │ │ │ │ + ldr r0, [pc, #-916] @ 1553a8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 154f04 │ │ │ │ + b 154fe8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154af0 │ │ │ │ - ldr r1, [pc, #-968] @ 1552c8 │ │ │ │ - ldr r0, [pc, #-968] @ 1552cc │ │ │ │ + b 154bd4 │ │ │ │ + ldr r1, [pc, #-968] @ 1553ac │ │ │ │ + ldr r0, [pc, #-968] @ 1553b0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 154f04 │ │ │ │ + b 154fe8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154b28 │ │ │ │ - ldr r1, [pc, #-1028] @ 1552d0 │ │ │ │ - ldr r0, [pc, #-1028] @ 1552d4 │ │ │ │ + b 154c0c │ │ │ │ + ldr r1, [pc, #-1028] @ 1553b4 │ │ │ │ + ldr r0, [pc, #-1028] @ 1553b8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1056] @ 1552d8 │ │ │ │ - ldr r0, [pc, #-1056] @ 1552dc │ │ │ │ + ldr r1, [pc, #-1056] @ 1553bc │ │ │ │ + ldr r0, [pc, #-1056] @ 1553c0 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1076] @ 1552e0 │ │ │ │ - ldr r0, [pc, #-1076] @ 1552e4 │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1076] @ 1553c4 │ │ │ │ + ldr r0, [pc, #-1076] @ 1553c8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1100] @ 1552e8 │ │ │ │ - ldr r0, [pc, #-1100] @ 1552ec │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1100] @ 1553cc │ │ │ │ + ldr r0, [pc, #-1100] @ 1553d0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154bd8 │ │ │ │ - ldr r1, [pc, #-1136] @ 1552f0 │ │ │ │ - ldr r0, [pc, #-1136] @ 1552f4 │ │ │ │ + b 154cbc │ │ │ │ + ldr r1, [pc, #-1136] @ 1553d4 │ │ │ │ + ldr r0, [pc, #-1136] @ 1553d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154c10 │ │ │ │ + b 154cf4 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1176] @ 1552f8 │ │ │ │ - ldr r0, [pc, #-1176] @ 1552fc │ │ │ │ + ldr r1, [pc, #-1176] @ 1553dc │ │ │ │ + ldr r0, [pc, #-1176] @ 1553e0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1196] @ 155300 │ │ │ │ - ldr r0, [pc, #-1196] @ 155304 │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1196] @ 1553e4 │ │ │ │ + ldr r0, [pc, #-1196] @ 1553e8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1220] @ 155308 │ │ │ │ - ldr r0, [pc, #-1220] @ 15530c │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1220] @ 1553ec │ │ │ │ + ldr r0, [pc, #-1220] @ 1553f0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154c7c │ │ │ │ - ldr r1, [pc, #-1256] @ 155310 │ │ │ │ - ldr r0, [pc, #-1256] @ 155314 │ │ │ │ + b 154d60 │ │ │ │ + ldr r1, [pc, #-1256] @ 1553f4 │ │ │ │ + ldr r0, [pc, #-1256] @ 1553f8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154cb4 │ │ │ │ - ldr r1, [pc, #-1292] @ 155318 │ │ │ │ - ldr r0, [pc, #-1292] @ 15531c │ │ │ │ + b 154d98 │ │ │ │ + ldr r1, [pc, #-1292] @ 1553fc │ │ │ │ + ldr r0, [pc, #-1292] @ 155400 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1316] @ 155320 │ │ │ │ - ldr r0, [pc, #-1316] @ 155324 │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1316] @ 155404 │ │ │ │ + ldr r0, [pc, #-1316] @ 155408 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1344] @ 155328 │ │ │ │ - ldr r0, [pc, #-1344] @ 15532c │ │ │ │ + ldr r1, [pc, #-1344] @ 15540c │ │ │ │ + ldr r0, [pc, #-1344] @ 155410 │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154d20 │ │ │ │ - ldr r1, [pc, #-1376] @ 155330 │ │ │ │ - ldr r0, [pc, #-1376] @ 155334 │ │ │ │ + b 154e04 │ │ │ │ + ldr r1, [pc, #-1376] @ 155414 │ │ │ │ + ldr r0, [pc, #-1376] @ 155418 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154d58 │ │ │ │ - ldr r1, [pc, #-1412] @ 155338 │ │ │ │ - ldr r0, [pc, #-1412] @ 15533c │ │ │ │ + b 154e3c │ │ │ │ + ldr r1, [pc, #-1412] @ 15541c │ │ │ │ + ldr r0, [pc, #-1412] @ 155420 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1436] @ 155340 │ │ │ │ - ldr r0, [pc, #-1436] @ 155344 │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1436] @ 155424 │ │ │ │ + ldr r0, [pc, #-1436] @ 155428 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1460] @ 155348 │ │ │ │ - ldr r0, [pc, #-1460] @ 15534c │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1460] @ 15542c │ │ │ │ + ldr r0, [pc, #-1460] @ 155430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1488] @ 155350 │ │ │ │ - ldr r0, [pc, #-1488] @ 155354 │ │ │ │ + ldr r1, [pc, #-1488] @ 155434 │ │ │ │ + ldr r0, [pc, #-1488] @ 155438 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154e4c │ │ │ │ - ldr r1, [pc, #-1524] @ 155358 │ │ │ │ - ldr r0, [pc, #-1524] @ 15535c │ │ │ │ + b 154f30 │ │ │ │ + ldr r1, [pc, #-1524] @ 15543c │ │ │ │ + ldr r0, [pc, #-1524] @ 155440 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1548] @ 155360 │ │ │ │ - ldr r0, [pc, #-1548] @ 155364 │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1548] @ 155444 │ │ │ │ + ldr r0, [pc, #-1548] @ 155448 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154df8 │ │ │ │ + b 154edc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154e14 │ │ │ │ + b 154ef8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154e30 │ │ │ │ - ldr r1, [pc, #-1608] @ 155368 │ │ │ │ - ldr r0, [pc, #-1608] @ 15536c │ │ │ │ + b 154f14 │ │ │ │ + ldr r1, [pc, #-1608] @ 15544c │ │ │ │ + ldr r0, [pc, #-1608] @ 155450 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1632] @ 155370 │ │ │ │ - ldr r0, [pc, #-1632] @ 155374 │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1632] @ 155454 │ │ │ │ + ldr r0, [pc, #-1632] @ 155458 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155788 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1660] @ 155378 │ │ │ │ - ldr r0, [pc, #-1660] @ 15537c │ │ │ │ + ldr r1, [pc, #-1660] @ 15545c │ │ │ │ + ldr r0, [pc, #-1660] @ 155460 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1680] @ 155380 │ │ │ │ - ldr r0, [pc, #-1680] @ 155384 │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1680] @ 155464 │ │ │ │ + ldr r0, [pc, #-1680] @ 155468 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1704] @ 155388 │ │ │ │ - ldr r0, [pc, #-1704] @ 15538c │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1704] @ 15546c │ │ │ │ + ldr r0, [pc, #-1704] @ 155470 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1728] @ 155390 │ │ │ │ - ldr r0, [pc, #-1728] @ 155394 │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1728] @ 155474 │ │ │ │ + ldr r0, [pc, #-1728] @ 155478 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1748] @ 155398 │ │ │ │ - ldr r0, [pc, #-1748] @ 15539c │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1748] @ 15547c │ │ │ │ + ldr r0, [pc, #-1748] @ 155480 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1772] @ 1553a0 │ │ │ │ - ldr r0, [pc, #-1772] @ 1553a4 │ │ │ │ + b 155788 │ │ │ │ + ldr r1, [pc, #-1772] @ 155484 │ │ │ │ + ldr r0, [pc, #-1772] @ 155488 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r3, [pc, #-1796] @ 1553a8 │ │ │ │ - ldr r1, [pc, #-1796] @ 1553ac │ │ │ │ - ldr r0, [pc, #-1796] @ 1553b0 │ │ │ │ + b 155788 │ │ │ │ + ldr r3, [pc, #-1796] @ 15548c │ │ │ │ + ldr r1, [pc, #-1796] @ 155490 │ │ │ │ + ldr r0, [pc, #-1796] @ 155494 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1820] @ 1553b4 │ │ │ │ - ldr r1, [pc, #-1820] @ 1553b8 │ │ │ │ - ldr r0, [pc, #-1820] @ 1553bc │ │ │ │ + ldr r3, [pc, #-1820] @ 155498 │ │ │ │ + ldr r1, [pc, #-1820] @ 15549c │ │ │ │ + ldr r0, [pc, #-1820] @ 1554a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1824] @ 1553c0 │ │ │ │ + ldr r2, [pc, #-1824] @ 1554a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #832 @ 0x340 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1840] @ 1553c4 │ │ │ │ - ldr r1, [pc, #-1840] @ 1553c8 │ │ │ │ - ldr r0, [pc, #-1840] @ 1553cc │ │ │ │ + ldr r3, [pc, #-1840] @ 1554a8 │ │ │ │ + ldr r1, [pc, #-1840] @ 1554ac │ │ │ │ + ldr r0, [pc, #-1840] @ 1554b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1844] @ 1553d0 │ │ │ │ + ldr r2, [pc, #-1844] @ 1554b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #-1868] @ 1553d4 │ │ │ │ - ldr r1, [pc, #-1868] @ 1553d8 │ │ │ │ - ldr r0, [pc, #-1868] @ 1553dc │ │ │ │ + ldr r3, [pc, #-1868] @ 1554b8 │ │ │ │ + ldr r1, [pc, #-1868] @ 1554bc │ │ │ │ + ldr r0, [pc, #-1868] @ 1554c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1872] @ 1553e0 │ │ │ │ + ldr r2, [pc, #-1872] @ 1554c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #832 @ 0x340 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00155b3c : │ │ │ │ +00155c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r1, [pc, #4076] @ 156b40 │ │ │ │ - ldr r3, [pc, #4076] @ 156b44 │ │ │ │ + ldr r1, [pc, #4076] @ 156c24 │ │ │ │ + ldr r3, [pc, #4076] @ 156c28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #4064] @ 156b48 │ │ │ │ + ldr r4, [pc, #4064] @ 156c2c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #4052] @ 156b4c │ │ │ │ - ldr r3, [pc, #4052] @ 156b50 │ │ │ │ + ldr r2, [pc, #4052] @ 156c30 │ │ │ │ + ldr r3, [pc, #4052] @ 156c34 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r3, [pc, #4024] @ 156b54 │ │ │ │ + ldr r3, [pc, #4024] @ 156c38 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 156704 │ │ │ │ - ldr r2, [pc, #4016] @ 156b58 │ │ │ │ - ldr r3, [pc, #4016] @ 156b5c │ │ │ │ + beq 1567e8 │ │ │ │ + ldr r2, [pc, #4016] @ 156c3c │ │ │ │ + ldr r3, [pc, #4016] @ 156c40 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #4008] @ 156b60 │ │ │ │ + ldr r2, [pc, #4008] @ 156c44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #4000] @ 156b64 │ │ │ │ + ldr r3, [pc, #4000] @ 156c48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ - ldr ip, [pc, #3996] @ 156b68 │ │ │ │ + ldr ip, [pc, #3996] @ 156c4c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ - ldr r3, [pc, #3988] @ 156b6c │ │ │ │ + ldr r3, [pc, #3988] @ 156c50 │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ add ip, ip, #864 @ 0x360 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ - ldr r6, [pc, #3964] @ 156b70 │ │ │ │ + ldr r6, [pc, #3964] @ 156c54 │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr sl, [r5, #2176] @ 0x880 │ │ │ │ ldr r6, [r4, r6] │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ @@ -270278,990 +270335,990 @@ │ │ │ │ add r9, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1032] @ 0x408 │ │ │ │ ldr r0, [r9, #3572] @ 0xdf4 │ │ │ │ ldr r2, [r6] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1566d4 │ │ │ │ + beq 1567b8 │ │ │ │ ldr r2, [r9, #3576] @ 0xdf8 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r5, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1567a4 │ │ │ │ - ldr r2, [pc, #3864] @ 156b74 │ │ │ │ + beq 156888 │ │ │ │ + ldr r2, [pc, #3864] @ 156c58 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155c84 │ │ │ │ + beq 155d68 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155c84 │ │ │ │ + beq 155d68 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156744 │ │ │ │ + beq 156828 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3528] @ 0xdc8 │ │ │ │ ldr r0, [r5, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1567c4 │ │ │ │ - ldr r2, [pc, #3788] @ 156b78 │ │ │ │ + beq 1568a8 │ │ │ │ + ldr r2, [pc, #3788] @ 156c5c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155cd4 │ │ │ │ + beq 155db8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155cd4 │ │ │ │ + beq 155db8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15674c │ │ │ │ + beq 156830 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3332] @ 0xd04 │ │ │ │ ldr r0, [r5, #1088] @ 0x440 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156774 │ │ │ │ - ldr r2, [pc, #3712] @ 156b7c │ │ │ │ + beq 156858 │ │ │ │ + ldr r2, [pc, #3712] @ 156c60 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155d28 │ │ │ │ + beq 155e0c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155d28 │ │ │ │ + beq 155e0c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156794 │ │ │ │ + beq 156878 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3580] @ 0xdfc │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156860 │ │ │ │ - ldr r2, [pc, #3632] @ 156b80 │ │ │ │ + beq 156944 │ │ │ │ + ldr r2, [pc, #3632] @ 156c64 │ │ │ │ ldr r9, [r4, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155d78 │ │ │ │ + beq 155e5c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155d78 │ │ │ │ + beq 155e5c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15679c │ │ │ │ + beq 156880 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3584] @ 0xe00 │ │ │ │ ldr r0, [r5, #2184] @ 0x888 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156880 │ │ │ │ - ldr r2, [pc, #3556] @ 156b84 │ │ │ │ + beq 156964 │ │ │ │ + ldr r2, [pc, #3556] @ 156c68 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155dc8 │ │ │ │ + beq 155eac │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155dc8 │ │ │ │ + beq 155eac │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156754 │ │ │ │ + beq 156838 │ │ │ │ add r1, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r2, [r1, #3372] @ 0xd2c │ │ │ │ ldr r0, [r5, #1140] @ 0x474 │ │ │ │ ldr r1, [r1, #3368] @ 0xd28 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1568d8 │ │ │ │ - ldr r2, [pc, #3480] @ 156b88 │ │ │ │ + beq 1569bc │ │ │ │ + ldr r2, [pc, #3480] @ 156c6c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155e18 │ │ │ │ + beq 155efc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155e18 │ │ │ │ + beq 155efc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15675c │ │ │ │ + beq 156840 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3408] @ 0xd50 │ │ │ │ ldr r0, [r5, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156938 │ │ │ │ - ldr r2, [pc, #3404] @ 156b8c │ │ │ │ + beq 156a1c │ │ │ │ + ldr r2, [pc, #3404] @ 156c70 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155e68 │ │ │ │ + beq 155f4c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155e68 │ │ │ │ + beq 155f4c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156764 │ │ │ │ + beq 156848 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3236] @ 0xca4 │ │ │ │ ldr r0, [r5, #1280] @ 0x500 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156964 │ │ │ │ - ldr r2, [pc, #3328] @ 156b90 │ │ │ │ + beq 156a48 │ │ │ │ + ldr r2, [pc, #3328] @ 156c74 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155eb8 │ │ │ │ + beq 155f9c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155eb8 │ │ │ │ + beq 155f9c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15676c │ │ │ │ + beq 156850 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r1, [r5, #212] @ 0xd4 │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1569b8 │ │ │ │ + beq 156a9c │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 156a24 │ │ │ │ + beq 156b08 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 156820 │ │ │ │ + beq 156904 │ │ │ │ mov r0, #6 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 157334 │ │ │ │ - ldr r2, [pc, #3208] @ 156b94 │ │ │ │ + beq 157418 │ │ │ │ + ldr r2, [pc, #3208] @ 156c78 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 157358 │ │ │ │ - ldr r2, [pc, #3192] @ 156b98 │ │ │ │ + beq 15743c │ │ │ │ + ldr r2, [pc, #3192] @ 156c7c │ │ │ │ ldr sl, [r4, r2] │ │ │ │ cmp r3, sl │ │ │ │ - beq 157330 │ │ │ │ + beq 157414 │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 15737c │ │ │ │ + ble 157460 │ │ │ │ str r0, [fp, #12] │ │ │ │ mov r0, #22 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 157334 │ │ │ │ + beq 157418 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 157358 │ │ │ │ + beq 15743c │ │ │ │ cmp r3, sl │ │ │ │ - beq 157330 │ │ │ │ + beq 157414 │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 15737c │ │ │ │ + ble 157460 │ │ │ │ mov r2, #5 │ │ │ │ str r0, [fp, #16] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd9c │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 155fac │ │ │ │ + beq 156090 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - bne 155fac │ │ │ │ + bne 156090 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [fp] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155fd0 │ │ │ │ + beq 1560b4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [fp] │ │ │ │ - bne 155fd0 │ │ │ │ + bne 1560b4 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - beq 156828 │ │ │ │ + beq 15690c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ cmp r2, sl │ │ │ │ - bne 156a54 │ │ │ │ + bne 156b38 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156000 │ │ │ │ + beq 1560e4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 156854 │ │ │ │ - ldr r2, [pc, #2964] @ 156b9c │ │ │ │ + beq 156938 │ │ │ │ + ldr r2, [pc, #2964] @ 156c80 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmp r7, r2 │ │ │ │ - bne 1568a0 │ │ │ │ + bne 156984 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3588] @ 0xe04 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156aa0 │ │ │ │ + beq 156b84 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156058 │ │ │ │ + beq 15613c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 156058 │ │ │ │ + beq 15613c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156958 │ │ │ │ + beq 156a3c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1568f8 │ │ │ │ + beq 1569dc │ │ │ │ bl 4fda8 │ │ │ │ ldr r1, [r5, #1108] @ 0x454 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 156ac0 │ │ │ │ + beq 156ba4 │ │ │ │ ldr r1, [r5, #2192] @ 0x890 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1560a0 │ │ │ │ + beq 156184 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1569ac │ │ │ │ + beq 156a90 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 156ae0 │ │ │ │ + beq 156bc4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1560d4 │ │ │ │ + beq 1561b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156a18 │ │ │ │ + beq 156afc │ │ │ │ cmp r8, #0 │ │ │ │ - beq 156b0c │ │ │ │ + beq 156bf0 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1569d8 │ │ │ │ + beq 156abc │ │ │ │ bl 4fda8 │ │ │ │ ldr r1, [r5, #1108] @ 0x454 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 156db0 │ │ │ │ + beq 156e94 │ │ │ │ ldr r1, [r5, #2196] @ 0x894 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 156128 │ │ │ │ + beq 15620c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 156848 │ │ │ │ + beq 15692c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 156dd8 │ │ │ │ + beq 156ebc │ │ │ │ ldr r1, [r5, #1380] @ 0x564 │ │ │ │ mov r0, r7 │ │ │ │ bl 50258 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1567e4 │ │ │ │ + beq 1568c8 │ │ │ │ ldr r1, [r5, #1380] @ 0x564 │ │ │ │ mov r0, r7 │ │ │ │ ldr r9, [r5, #2092] @ 0x82c │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 156eb8 │ │ │ │ + beq 156f9c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 156198 │ │ │ │ + beq 15627c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156b00 │ │ │ │ + beq 156be4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 156ef8 │ │ │ │ + beq 156fdc │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 156f38 │ │ │ │ + beq 15701c │ │ │ │ bl 501a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 156e28 │ │ │ │ - ldr r3, [pc, #2524] @ 156ba0 │ │ │ │ + beq 156f0c │ │ │ │ + ldr r3, [pc, #2524] @ 156c84 │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156e6c │ │ │ │ + blt 156f50 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [r5, #2116] @ 0x844 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156ed8 │ │ │ │ - ldr r3, [pc, #2472] @ 156ba4 │ │ │ │ + blt 156fbc │ │ │ │ + ldr r3, [pc, #2472] @ 156c88 │ │ │ │ ldr r1, [r5, #2200] @ 0x898 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, sl │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156f18 │ │ │ │ + blt 156ffc │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r0, r9 │ │ │ │ ldr fp, [r5, #2092] @ 0x82c │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15624c │ │ │ │ + beq 156330 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156b2c │ │ │ │ + beq 156c10 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 156f64 │ │ │ │ + blt 157048 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156fb0 │ │ │ │ + blt 157094 │ │ │ │ ldr r2, [r5, #1148] @ 0x47c │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156fd0 │ │ │ │ + blt 1570b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #3 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1562c4 │ │ │ │ + beq 1563a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 156df8 │ │ │ │ + beq 156edc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 156ff0 │ │ │ │ + beq 1570d4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1562e8 │ │ │ │ + beq 1563cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 156e04 │ │ │ │ + beq 156ee8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156304 │ │ │ │ + beq 1563e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 156e10 │ │ │ │ - ldr r3, [pc, #2204] @ 156ba8 │ │ │ │ + beq 156ef4 │ │ │ │ + ldr r3, [pc, #2204] @ 156c8c │ │ │ │ ldr r1, [r5, #2092] @ 0x82c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r6] │ │ │ │ str sl, [r3] │ │ │ │ ldr r3, [sl] │ │ │ │ mov r2, sl │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 156350 │ │ │ │ + beq 156434 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156e1c │ │ │ │ + beq 156f00 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 157040 │ │ │ │ + blt 157124 │ │ │ │ bl e03e4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 157060 │ │ │ │ + beq 157144 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #2068] @ 0x814 │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 156398 │ │ │ │ + beq 15647c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 156eac │ │ │ │ + beq 156f90 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15707c │ │ │ │ - ldr r0, [pc, #2052] @ 156bac │ │ │ │ + blt 157160 │ │ │ │ + ldr r0, [pc, #2052] @ 156c90 │ │ │ │ ldr r2, [r5, #1148] @ 0x47c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #3664 @ 0xe50 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1570b0 │ │ │ │ - ldr sl, [pc, #2024] @ 156bb0 │ │ │ │ + beq 157194 │ │ │ │ + ldr sl, [pc, #2024] @ 156c94 │ │ │ │ add lr, sp, #92 @ 0x5c │ │ │ │ add sl, pc, sl │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ mov fp, lr │ │ │ │ mov r8, lr │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm sl, {r0, r1} │ │ │ │ - ldr ip, [pc, #1992] @ 156bb4 │ │ │ │ + ldr ip, [pc, #1992] @ 156c98 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldm fp!, {r0, r1, r2, r3} │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #2384 @ 0x950 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1} │ │ │ │ ldr r3, [r5, #2208] @ 0x8a0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [r5, #2204] @ 0x89c │ │ │ │ ldr r1, [r5, #444] @ 0x1bc │ │ │ │ mov r0, #3 │ │ │ │ ldr r9, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 1570d0 │ │ │ │ + beq 1571b4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 156454 │ │ │ │ + beq 156538 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156f84 │ │ │ │ + beq 157068 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 157104 │ │ │ │ - ldr r2, [pc, #1872] @ 156bb8 │ │ │ │ + blt 1571e8 │ │ │ │ + ldr r2, [pc, #1872] @ 156c9c │ │ │ │ ldr r1, [r5, #1144] @ 0x478 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15712c │ │ │ │ + blt 157210 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15714c │ │ │ │ + beq 157230 │ │ │ │ bl 501a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15716c │ │ │ │ - ldr r3, [pc, #1800] @ 156bbc │ │ │ │ + beq 157250 │ │ │ │ + ldr r3, [pc, #1800] @ 156ca0 │ │ │ │ ldr r1, [r5, #444] @ 0x1bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15719c │ │ │ │ + blt 157280 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #520] @ 0x208 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 1571bc │ │ │ │ + beq 1572a0 │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [r5, #2204] @ 0x89c │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 156510 │ │ │ │ + beq 1565f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15709c │ │ │ │ + beq 157180 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 157208 │ │ │ │ - ldr r3, [pc, #1696] @ 156bc0 │ │ │ │ + blt 1572ec │ │ │ │ + ldr r3, [pc, #1696] @ 156ca4 │ │ │ │ ldr r1, [r5, #2208] @ 0x8a0 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ mov r0, sl │ │ │ │ mov r2, r4 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 1571e8 │ │ │ │ + blt 1572cc │ │ │ │ ldr r1, [r5, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15724c │ │ │ │ + beq 157330 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 156584 │ │ │ │ + beq 156668 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1570f8 │ │ │ │ + beq 1571dc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 15728c │ │ │ │ + beq 157370 │ │ │ │ ldr r1, [r5, #2208] @ 0x8a0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1565bc │ │ │ │ + beq 1566a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 157120 │ │ │ │ + beq 157204 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15726c │ │ │ │ + blt 157350 │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1572d0 │ │ │ │ + blt 1573b4 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1572b0 │ │ │ │ + blt 157394 │ │ │ │ ldr r2, [r5, #1148] @ 0x47c │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 157310 │ │ │ │ + blt 1573f4 │ │ │ │ ldr r1, [r5, #1912] @ 0x778 │ │ │ │ bl a86c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1572f0 │ │ │ │ + beq 1573d4 │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r7 │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ - beq 156658 │ │ │ │ + beq 15673c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1571dc │ │ │ │ + beq 1572c0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156674 │ │ │ │ + beq 156758 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 157234 │ │ │ │ + beq 157318 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156690 │ │ │ │ + beq 156774 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 157240 │ │ │ │ + beq 157324 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1566ac │ │ │ │ + beq 156790 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 157228 │ │ │ │ + beq 15730c │ │ │ │ cmp r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ - bne 1566d8 │ │ │ │ - ldr r1, [pc, #1284] @ 156bc4 │ │ │ │ - ldr r0, [pc, #1284] @ 156bc8 │ │ │ │ + bne 1567bc │ │ │ │ + ldr r1, [pc, #1284] @ 156ca8 │ │ │ │ + ldr r0, [pc, #1284] @ 156cac │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1260] @ 156bcc │ │ │ │ - ldr r3, [pc, #1120] @ 156b44 │ │ │ │ + ldr r2, [pc, #1260] @ 156cb0 │ │ │ │ + ldr r3, [pc, #1120] @ 156c28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1572ac │ │ │ │ + bne 157390 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156984 │ │ │ │ + beq 156a68 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155ba0 │ │ │ │ + beq 155c84 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155ba0 │ │ │ │ + beq 155c84 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 155ba0 │ │ │ │ + bne 155c84 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155ba0 │ │ │ │ + b 155c84 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155c84 │ │ │ │ + b 155d68 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155cd4 │ │ │ │ + b 155db8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155dc8 │ │ │ │ + b 155eac │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155e18 │ │ │ │ + b 155efc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155e68 │ │ │ │ + b 155f4c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155eb8 │ │ │ │ - ldr r1, [pc, #1108] @ 156bd0 │ │ │ │ - ldr r0, [pc, #1108] @ 156bd4 │ │ │ │ + b 155f9c │ │ │ │ + ldr r1, [pc, #1108] @ 156cb4 │ │ │ │ + ldr r0, [pc, #1108] @ 156cb8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #10 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155d28 │ │ │ │ + b 155e0c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155d78 │ │ │ │ - ldr r1, [pc, #1068] @ 156bd8 │ │ │ │ - ldr r0, [pc, #1068] @ 156bdc │ │ │ │ + b 155e5c │ │ │ │ + ldr r1, [pc, #1068] @ 156cbc │ │ │ │ + ldr r0, [pc, #1068] @ 156cc0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #1044] @ 156be0 │ │ │ │ - ldr r0, [pc, #1044] @ 156be4 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #1044] @ 156cc4 │ │ │ │ + ldr r0, [pc, #1044] @ 156cc8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - bne 1561b0 │ │ │ │ - ldr r1, [pc, #1008] @ 156be8 │ │ │ │ - ldr r0, [pc, #1008] @ 156bec │ │ │ │ + bne 156294 │ │ │ │ + ldr r1, [pc, #1008] @ 156ccc │ │ │ │ + ldr r0, [pc, #1008] @ 156cd0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ bl aa8fc │ │ │ │ - b 155eec │ │ │ │ - ldr r1, [pc, #960] @ 156bf0 │ │ │ │ - ldr r0, [pc, #960] @ 156bf4 │ │ │ │ + b 155fd0 │ │ │ │ + ldr r1, [pc, #960] @ 156cd4 │ │ │ │ + ldr r0, [pc, #960] @ 156cd8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156128 │ │ │ │ + b 15620c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156000 │ │ │ │ - ldr r1, [pc, #912] @ 156bf8 │ │ │ │ - ldr r0, [pc, #912] @ 156bfc │ │ │ │ + b 1560e4 │ │ │ │ + ldr r1, [pc, #912] @ 156cdc │ │ │ │ + ldr r0, [pc, #912] @ 156ce0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #888] @ 156c00 │ │ │ │ - ldr r0, [pc, #888] @ 156c04 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #888] @ 156ce4 │ │ │ │ + ldr r0, [pc, #888] @ 156ce8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r3, [pc, #864] @ 156c08 │ │ │ │ - ldr r1, [pc, #864] @ 156c0c │ │ │ │ + b 1567b8 │ │ │ │ + ldr r3, [pc, #864] @ 156cec │ │ │ │ + ldr r1, [pc, #864] @ 156cf0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #848] @ 156c10 │ │ │ │ - ldr r0, [pc, #848] @ 156c14 │ │ │ │ + ldr r1, [pc, #848] @ 156cf4 │ │ │ │ + ldr r0, [pc, #848] @ 156cf8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #824] @ 156c18 │ │ │ │ - ldr r0, [pc, #824] @ 156c1c │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #824] @ 156cfc │ │ │ │ + ldr r0, [pc, #824] @ 156d00 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #15 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156f90 │ │ │ │ + beq 157074 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156064 │ │ │ │ + beq 156148 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 156064 │ │ │ │ + beq 156148 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 156064 │ │ │ │ + bne 156148 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156064 │ │ │ │ - ldr r1, [pc, #736] @ 156c20 │ │ │ │ - ldr r0, [pc, #736] @ 156c24 │ │ │ │ + b 156148 │ │ │ │ + ldr r1, [pc, #736] @ 156d04 │ │ │ │ + ldr r0, [pc, #736] @ 156d08 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r9] │ │ │ │ - b 156058 │ │ │ │ - ldr r1, [pc, #700] @ 156c28 │ │ │ │ - ldr r0, [pc, #700] @ 156c2c │ │ │ │ + b 15613c │ │ │ │ + ldr r1, [pc, #700] @ 156d0c │ │ │ │ + ldr r0, [pc, #700] @ 156d10 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #17 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r3, [pc, #484] @ 156b70 │ │ │ │ - ldr r1, [pc, #672] @ 156c30 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r3, [pc, #484] @ 156c54 │ │ │ │ + ldr r1, [pc, #672] @ 156d14 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #668] @ 156c34 │ │ │ │ + ldr r0, [pc, #668] @ 156d18 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1560a0 │ │ │ │ - ldr r1, [pc, #632] @ 156c38 │ │ │ │ - ldr r0, [pc, #632] @ 156c3c │ │ │ │ + b 156184 │ │ │ │ + ldr r1, [pc, #632] @ 156d1c │ │ │ │ + ldr r0, [pc, #632] @ 156d20 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157020 │ │ │ │ + beq 157104 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1560ec │ │ │ │ + beq 1561d0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1560ec │ │ │ │ + beq 1561d0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1560ec │ │ │ │ + bne 1561d0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1560ec │ │ │ │ + b 1561d0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1560d4 │ │ │ │ - ldr ip, [pc, #532] @ 156c40 │ │ │ │ - ldr r1, [pc, #532] @ 156c44 │ │ │ │ - ldr r0, [pc, #532] @ 156c48 │ │ │ │ + b 1561b8 │ │ │ │ + ldr ip, [pc, #532] @ 156d24 │ │ │ │ + ldr r1, [pc, #532] @ 156d28 │ │ │ │ + ldr r0, [pc, #532] @ 156d2c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r0, [pc, #496] @ 156c4c │ │ │ │ + b 1567b8 │ │ │ │ + ldr r0, [pc, #496] @ 156d30 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156a80 │ │ │ │ + beq 156b64 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 156e60 │ │ │ │ - ldr r1, [pc, #456] @ 156c50 │ │ │ │ - ldr r0, [pc, #456] @ 156c54 │ │ │ │ + beq 156f44 │ │ │ │ + ldr r1, [pc, #456] @ 156d34 │ │ │ │ + ldr r0, [pc, #456] @ 156d38 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #432] @ 156c58 │ │ │ │ - ldr r0, [pc, #432] @ 156c5c │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #432] @ 156d3c │ │ │ │ + ldr r0, [pc, #432] @ 156d40 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #408] @ 156c60 │ │ │ │ - ldr r0, [pc, #408] @ 156c64 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #408] @ 156d44 │ │ │ │ + ldr r0, [pc, #408] @ 156d48 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #384] @ 156c68 │ │ │ │ - ldr r0, [pc, #384] @ 156c6c │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #384] @ 156d4c │ │ │ │ + ldr r0, [pc, #384] @ 156d50 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156198 │ │ │ │ - ldr r1, [pc, #348] @ 156c70 │ │ │ │ - ldr r0, [pc, #348] @ 156c74 │ │ │ │ + b 15627c │ │ │ │ + ldr r1, [pc, #348] @ 156d54 │ │ │ │ + ldr r0, [pc, #348] @ 156d58 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 15624c │ │ │ │ - eoreq sl, lr, r4, lsr #9 │ │ │ │ + b 156330 │ │ │ │ + eoreq sl, lr, r0, asr #7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq sl, lr, r0, lsl #9 │ │ │ │ + mlaeq lr, ip, r3, sl │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, asr sl │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r0, r0, ip, lsl r9 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ - mlaeq ip, r4, r5, sp │ │ │ │ + mlaeq ip, r8, r5, sp │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, ip, asr ip │ │ │ │ @@ -271270,1547 +271327,1547 @@ │ │ │ │ andeq r0, r0, r0, asr #26 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ - eoreq lr, pc, r0, ror #14 │ │ │ │ - mlaeq lr, ip, r9, sl │ │ │ │ - @ instruction: 0x0030f3dc │ │ │ │ + eoreq lr, pc, ip, ror r6 @ │ │ │ │ + @ instruction: 0x002ea8b8 │ │ │ │ + @ instruction: 0x0030f2f8 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ - eoreq r7, sl, r8, lsl #14 │ │ │ │ - eoreq r9, sl, r4, lsl #9 │ │ │ │ - eoreq r9, lr, r8, lsl r9 │ │ │ │ - eoreq r7, sl, ip, asr #12 │ │ │ │ - eoreq r9, sl, r8, asr #7 │ │ │ │ - eoreq r7, sl, ip, lsl r6 │ │ │ │ - mlaeq sl, r8, r3, r9 │ │ │ │ - strdeq r7, [sl], -ip @ │ │ │ │ - eoreq r9, sl, r8, ror r3 │ │ │ │ - ldrdeq r7, [sl], -r0 @ │ │ │ │ - eoreq r9, sl, ip, asr #6 │ │ │ │ - mlaeq sl, r8, r5, r7 │ │ │ │ - eoreq r9, sl, r4, lsl r3 │ │ │ │ - eoreq r7, sl, r0, ror #10 │ │ │ │ - ldrdeq r9, [sl], -ip @ │ │ │ │ - eoreq r7, sl, r0, asr #10 │ │ │ │ - @ instruction: 0x002a92bc │ │ │ │ + eoreq r7, sl, ip, lsl #14 │ │ │ │ + eoreq r9, sl, r8, lsl #9 │ │ │ │ + eoreq r9, lr, r4, lsr r8 │ │ │ │ + eoreq r7, sl, r0, asr r6 │ │ │ │ + eoreq r9, sl, ip, asr #7 │ │ │ │ + eoreq r7, sl, r0, lsr #12 │ │ │ │ + mlaeq sl, ip, r3, r9 │ │ │ │ + eoreq r7, sl, r0, lsl #12 │ │ │ │ + eoreq r9, sl, ip, ror r3 │ │ │ │ + ldrdeq r7, [sl], -r4 @ │ │ │ │ + eoreq r9, sl, r0, asr r3 │ │ │ │ + mlaeq sl, ip, r5, r7 │ │ │ │ + eoreq r9, sl, r8, lsl r3 │ │ │ │ + eoreq r7, sl, r4, ror #10 │ │ │ │ + eoreq r9, sl, r0, ror #5 │ │ │ │ + eoreq r7, sl, r4, asr #10 │ │ │ │ + eoreq r9, sl, r0, asr #5 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq fp, sl, r4, lsl #21 │ │ │ │ - eoreq r7, sl, r8, lsl #10 │ │ │ │ - eoreq r9, sl, r4, lsl #5 │ │ │ │ - eoreq r7, sl, r8, ror #9 │ │ │ │ - eoreq r9, sl, r4, ror #4 │ │ │ │ - eoreq r7, sl, r8, lsl #9 │ │ │ │ - eoreq r9, sl, r4, lsl #4 │ │ │ │ - eoreq r7, sl, ip, asr r4 │ │ │ │ - ldrdeq r9, [sl], -r8 @ │ │ │ │ - eoreq r7, sl, r4, lsr r4 │ │ │ │ - @ instruction: 0x002a91b0 │ │ │ │ - eoreq r7, sl, r8, lsl #8 │ │ │ │ - eoreq r9, sl, r4, lsl #3 │ │ │ │ - mlaeq sl, r0, r0, r9 │ │ │ │ - mlaeq sl, r4, r3, r7 │ │ │ │ - eoreq r9, sl, r0, lsl r1 │ │ │ │ - eoreq r4, sl, r8, lsr #26 │ │ │ │ - eoreq r7, sl, r0, asr #6 │ │ │ │ - strheq r9, [sl], -ip @ │ │ │ │ - eoreq r7, sl, r0, lsr #6 │ │ │ │ - mlaeq sl, ip, r0, r9 │ │ │ │ - eoreq r7, sl, r0, lsl #6 │ │ │ │ - eoreq r9, sl, ip, ror r0 │ │ │ │ - eoreq r7, sl, r0, ror #5 │ │ │ │ - eoreq r9, sl, ip, asr r0 │ │ │ │ - @ instruction: 0x002a72b4 │ │ │ │ - eoreq r9, sl, r0, lsr r0 │ │ │ │ - eoreq r7, sl, r0, lsl r0 │ │ │ │ - eoreq r8, sl, ip, lsl #27 │ │ │ │ - eoreq r6, sl, r8, ror #31 │ │ │ │ - eoreq r8, sl, r4, ror #26 │ │ │ │ - mlaeq sl, r4, pc, r6 @ │ │ │ │ - eoreq r8, sl, r0, lsl sp │ │ │ │ - eoreq r6, sl, r4, asr pc │ │ │ │ - ldrdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r6, sl, r8, lsl #30 │ │ │ │ - eoreq r8, sl, r4, lsl #25 │ │ │ │ - eoreq r6, sl, r8, ror #29 │ │ │ │ - eoreq r8, sl, r4, ror #24 │ │ │ │ - eoreq r6, sl, r8, asr #29 │ │ │ │ - eoreq r8, sl, r4, asr #24 │ │ │ │ - eoreq r6, sl, r8, lsr #29 │ │ │ │ - eoreq r8, sl, r4, lsr #24 │ │ │ │ - strdeq r4, [sl], -r0 @ │ │ │ │ - eoreq r6, sl, r0, lsl #29 │ │ │ │ - strdeq r8, [sl], -r8 @ │ │ │ │ - eoreq r6, sl, r8, asr lr │ │ │ │ + eoreq fp, sl, r8, lsl #21 │ │ │ │ + eoreq r7, sl, ip, lsl #10 │ │ │ │ + eoreq r9, sl, r8, lsl #5 │ │ │ │ + eoreq r7, sl, ip, ror #9 │ │ │ │ + eoreq r9, sl, r8, ror #4 │ │ │ │ + eoreq r7, sl, ip, lsl #9 │ │ │ │ + eoreq r9, sl, r8, lsl #4 │ │ │ │ + eoreq r7, sl, r0, ror #8 │ │ │ │ + ldrdeq r9, [sl], -ip @ │ │ │ │ + eoreq r7, sl, r8, lsr r4 │ │ │ │ + @ instruction: 0x002a91b4 │ │ │ │ + eoreq r7, sl, ip, lsl #8 │ │ │ │ + eoreq r9, sl, r8, lsl #3 │ │ │ │ + mlaeq sl, r4, r0, r9 │ │ │ │ + mlaeq sl, r8, r3, r7 │ │ │ │ + eoreq r9, sl, r4, lsl r1 │ │ │ │ + eoreq r4, sl, ip, lsr #26 │ │ │ │ + eoreq r7, sl, r4, asr #6 │ │ │ │ + eoreq r9, sl, r0, asr #1 │ │ │ │ + eoreq r7, sl, r4, lsr #6 │ │ │ │ + eoreq r9, sl, r0, lsr #1 │ │ │ │ + eoreq r7, sl, r4, lsl #6 │ │ │ │ + eoreq r9, sl, r0, lsl #1 │ │ │ │ + eoreq r7, sl, r4, ror #5 │ │ │ │ + eoreq r9, sl, r0, rrx │ │ │ │ + @ instruction: 0x002a72b8 │ │ │ │ + eoreq r9, sl, r4, lsr r0 │ │ │ │ + eoreq r7, sl, r4, lsl r0 │ │ │ │ + mlaeq sl, r0, sp, r8 │ │ │ │ + eoreq r6, sl, ip, ror #31 │ │ │ │ + eoreq r8, sl, r8, ror #26 │ │ │ │ + mlaeq sl, r8, pc, r6 @ │ │ │ │ + eoreq r8, sl, r4, lsl sp │ │ │ │ + eoreq r6, sl, r8, asr pc │ │ │ │ ldrdeq r8, [sl], -r4 @ │ │ │ │ - eoreq r6, sl, r0, lsr lr │ │ │ │ - eoreq r8, sl, ip, lsr #23 │ │ │ │ - eoreq r6, sl, ip, lsl #28 │ │ │ │ - eoreq r8, sl, r8, lsl #23 │ │ │ │ - eoreq r6, sl, ip, ror #27 │ │ │ │ - eoreq r8, sl, r8, ror #22 │ │ │ │ - ldrdeq r6, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, r8, asr #22 │ │ │ │ - eoreq r6, sl, r0, lsr #27 │ │ │ │ - eoreq r8, sl, ip, lsl fp │ │ │ │ - eoreq r6, sl, r0, lsl #27 │ │ │ │ + eoreq r6, sl, ip, lsl #30 │ │ │ │ + eoreq r8, sl, r8, lsl #25 │ │ │ │ + eoreq r6, sl, ip, ror #29 │ │ │ │ + eoreq r8, sl, r8, ror #24 │ │ │ │ + eoreq r6, sl, ip, asr #29 │ │ │ │ + eoreq r8, sl, r8, asr #24 │ │ │ │ + eoreq r6, sl, ip, lsr #29 │ │ │ │ + eoreq r8, sl, r8, lsr #24 │ │ │ │ + strdeq r4, [sl], -r4 @ │ │ │ │ + eoreq r6, sl, r4, lsl #29 │ │ │ │ strdeq r8, [sl], -ip @ │ │ │ │ - eoreq r6, sl, r4, ror #26 │ │ │ │ - eoreq r8, sl, r0, ror #21 │ │ │ │ - eoreq r6, sl, r4, asr #26 │ │ │ │ - eoreq r8, sl, r0, asr #21 │ │ │ │ - eoreq r6, sl, r0, lsl sp │ │ │ │ - eoreq r8, sl, ip, lsl #21 │ │ │ │ + eoreq r6, sl, ip, asr lr │ │ │ │ + ldrdeq r8, [sl], -r8 @ │ │ │ │ + eoreq r6, sl, r4, lsr lr │ │ │ │ + @ instruction: 0x002a8bb0 │ │ │ │ + eoreq r6, sl, r0, lsl lr │ │ │ │ + eoreq r8, sl, ip, lsl #23 │ │ │ │ strdeq r6, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, ror #20 │ │ │ │ - eoreq r6, sl, r0, asr #25 │ │ │ │ - eoreq r8, sl, ip, lsr sl │ │ │ │ - mlaeq sl, r4, ip, r6 │ │ │ │ - eoreq r8, sl, r0, lsl sl │ │ │ │ - eoreq r6, sl, r4, ror ip │ │ │ │ - strdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r6, sl, r4, asr ip │ │ │ │ - eoreq r8, sl, ip, asr #19 │ │ │ │ - eoreq r6, sl, r0, lsr #24 │ │ │ │ - mlaeq sl, ip, r9, r8 │ │ │ │ - eoreq r6, sl, r0, lsl #24 │ │ │ │ - eoreq r8, sl, ip, ror r9 │ │ │ │ + eoreq r8, sl, ip, ror #22 │ │ │ │ ldrdeq r6, [sl], -r4 @ │ │ │ │ - eoreq r8, sl, r0, asr r9 │ │ │ │ - @ instruction: 0x002a6bb4 │ │ │ │ - eoreq r8, sl, r0, lsr r9 │ │ │ │ - eoreq r6, sl, r0, ror fp │ │ │ │ - eoreq r8, sl, ip, ror #17 │ │ │ │ - eoreq r6, sl, r0, asr fp │ │ │ │ - eoreq r8, sl, ip, asr #17 │ │ │ │ - eoreq r6, sl, r0, lsr fp │ │ │ │ - eoreq r8, sl, ip, lsr #17 │ │ │ │ - eoreq r6, sl, ip, lsl #22 │ │ │ │ - eoreq r8, sl, r8, lsl #17 │ │ │ │ - eoreq r6, sl, ip, ror #21 │ │ │ │ - eoreq r8, sl, r8, ror #16 │ │ │ │ - eoreq r6, sl, ip, asr #21 │ │ │ │ - eoreq r8, sl, r8, asr #16 │ │ │ │ - eoreq r6, sl, ip, lsr #21 │ │ │ │ - eoreq r8, sl, r8, lsr #16 │ │ │ │ - eoreq r7, ip, r8, lsr lr │ │ │ │ - eoreq lr, r9, r8, asr r0 │ │ │ │ - eoreq lr, r9, r4, lsl #1 │ │ │ │ - eoreq r7, ip, r4, lsl lr │ │ │ │ - strdeq sp, [r9], -r0 @ │ │ │ │ - eoreq r1, sl, r8, lsl r1 │ │ │ │ + eoreq r8, sl, ip, asr #22 │ │ │ │ + eoreq r6, sl, r4, lsr #27 │ │ │ │ + eoreq r8, sl, r0, lsr #22 │ │ │ │ + eoreq r6, sl, r4, lsl #27 │ │ │ │ + eoreq r8, sl, r0, lsl #22 │ │ │ │ + eoreq r6, sl, r8, ror #26 │ │ │ │ + eoreq r8, sl, r4, ror #21 │ │ │ │ + eoreq r6, sl, r8, asr #26 │ │ │ │ + eoreq r8, sl, r4, asr #21 │ │ │ │ + eoreq r6, sl, r4, lsl sp │ │ │ │ + mlaeq sl, r0, sl, r8 │ │ │ │ + strdeq r6, [sl], -r4 @ │ │ │ │ + eoreq r8, sl, r0, ror sl │ │ │ │ + eoreq r6, sl, r4, asr #25 │ │ │ │ + eoreq r8, sl, r0, asr #20 │ │ │ │ + mlaeq sl, r8, ip, r6 │ │ │ │ + eoreq r8, sl, r4, lsl sl │ │ │ │ + eoreq r6, sl, r8, ror ip │ │ │ │ + strdeq r8, [sl], -r4 @ │ │ │ │ + eoreq r6, sl, r8, asr ip │ │ │ │ + ldrdeq r8, [sl], -r0 @ │ │ │ │ + eoreq r6, sl, r4, lsr #24 │ │ │ │ + eoreq r8, sl, r0, lsr #19 │ │ │ │ + eoreq r6, sl, r4, lsl #24 │ │ │ │ + eoreq r8, sl, r0, lsl #19 │ │ │ │ + ldrdeq r6, [sl], -r8 @ │ │ │ │ + eoreq r8, sl, r4, asr r9 │ │ │ │ + @ instruction: 0x002a6bb8 │ │ │ │ + eoreq r8, sl, r4, lsr r9 │ │ │ │ + eoreq r6, sl, r4, ror fp │ │ │ │ + strdeq r8, [sl], -r0 @ │ │ │ │ + eoreq r6, sl, r4, asr fp │ │ │ │ + ldrdeq r8, [sl], -r0 @ │ │ │ │ + eoreq r6, sl, r4, lsr fp │ │ │ │ + @ instruction: 0x002a88b0 │ │ │ │ + eoreq r6, sl, r0, lsl fp │ │ │ │ + eoreq r8, sl, ip, lsl #17 │ │ │ │ + strdeq r6, [sl], -r0 @ │ │ │ │ + eoreq r8, sl, ip, ror #16 │ │ │ │ + ldrdeq r6, [sl], -r0 @ │ │ │ │ + eoreq r8, sl, ip, asr #16 │ │ │ │ + @ instruction: 0x002a6ab0 │ │ │ │ + eoreq r8, sl, ip, lsr #16 │ │ │ │ + eoreq r7, ip, ip, lsr lr │ │ │ │ + eoreq lr, r9, ip, asr r0 │ │ │ │ + eoreq lr, r9, r8, lsl #1 │ │ │ │ + eoreq r7, ip, r8, lsl lr │ │ │ │ + strdeq sp, [r9], -r4 @ │ │ │ │ + eoreq r1, sl, ip, lsl r1 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - ldr r1, [pc, #-320] @ 156c78 │ │ │ │ - ldr r0, [pc, #-320] @ 156c7c │ │ │ │ + ldr r1, [pc, #-320] @ 156d5c │ │ │ │ + ldr r0, [pc, #-320] @ 156d60 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-352] @ 156c80 │ │ │ │ - ldr r0, [pc, #-352] @ 156c84 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #-352] @ 156d64 │ │ │ │ + ldr r0, [pc, #-352] @ 156d68 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 156dcc │ │ │ │ + b 156eb0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1562c4 │ │ │ │ + b 1563a8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1562e8 │ │ │ │ + b 1563cc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156304 │ │ │ │ + b 1563e8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156350 │ │ │ │ - ldr r1, [pc, #-424] @ 156c88 │ │ │ │ - ldr r0, [pc, #-424] @ 156c8c │ │ │ │ + b 156434 │ │ │ │ + ldr r1, [pc, #-424] @ 156d6c │ │ │ │ + ldr r0, [pc, #-424] @ 156d70 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156a80 │ │ │ │ - ldr r1, [pc, #-484] @ 156c90 │ │ │ │ - ldr r0, [pc, #-484] @ 156c94 │ │ │ │ + b 156b64 │ │ │ │ + ldr r1, [pc, #-484] @ 156d74 │ │ │ │ + ldr r0, [pc, #-484] @ 156d78 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156398 │ │ │ │ - ldr r1, [pc, #-552] @ 156c98 │ │ │ │ - ldr r0, [pc, #-552] @ 156c9c │ │ │ │ + b 15647c │ │ │ │ + ldr r1, [pc, #-552] @ 156d7c │ │ │ │ + ldr r0, [pc, #-552] @ 156d80 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 15680c │ │ │ │ - ldr r1, [pc, #-576] @ 156ca0 │ │ │ │ - ldr r0, [pc, #-576] @ 156ca4 │ │ │ │ + b 1568f0 │ │ │ │ + ldr r1, [pc, #-576] @ 156d84 │ │ │ │ + ldr r0, [pc, #-576] @ 156d88 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 156e88 │ │ │ │ - ldr r1, [pc, #-600] @ 156ca8 │ │ │ │ - ldr r0, [pc, #-600] @ 156cac │ │ │ │ + b 156f6c │ │ │ │ + ldr r1, [pc, #-600] @ 156d8c │ │ │ │ + ldr r0, [pc, #-600] @ 156d90 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 15680c │ │ │ │ - ldr r1, [pc, #-624] @ 156cb0 │ │ │ │ - ldr r0, [pc, #-624] @ 156cb4 │ │ │ │ + b 1568f0 │ │ │ │ + ldr r1, [pc, #-624] @ 156d94 │ │ │ │ + ldr r0, [pc, #-624] @ 156d98 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 156e88 │ │ │ │ - ldr r2, [pc, #-648] @ 156cb8 │ │ │ │ - ldr r1, [pc, #-648] @ 156cbc │ │ │ │ - ldr r0, [pc, #-648] @ 156cc0 │ │ │ │ + b 156f6c │ │ │ │ + ldr r2, [pc, #-648] @ 156d9c │ │ │ │ + ldr r1, [pc, #-648] @ 156da0 │ │ │ │ + ldr r0, [pc, #-648] @ 156da4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r9} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl d8818 │ │ │ │ - b 15680c │ │ │ │ - ldr r1, [pc, #-680] @ 156cc4 │ │ │ │ - ldr r0, [pc, #-680] @ 156cc8 │ │ │ │ + b 1568f0 │ │ │ │ + ldr r1, [pc, #-680] @ 156da8 │ │ │ │ + ldr r0, [pc, #-680] @ 156dac │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e44 │ │ │ │ + b 156f28 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156454 │ │ │ │ - ldr r1, [pc, #-716] @ 156ccc │ │ │ │ - ldr r0, [pc, #-716] @ 156cd0 │ │ │ │ + b 156538 │ │ │ │ + ldr r1, [pc, #-716] @ 156db0 │ │ │ │ + ldr r0, [pc, #-716] @ 156db4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-740] @ 156cd4 │ │ │ │ - ldr r0, [pc, #-740] @ 156cd8 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #-740] @ 156db8 │ │ │ │ + ldr r0, [pc, #-740] @ 156dbc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e44 │ │ │ │ - ldr r1, [pc, #-764] @ 156cdc │ │ │ │ - ldr r0, [pc, #-764] @ 156ce0 │ │ │ │ + b 156f28 │ │ │ │ + ldr r1, [pc, #-764] @ 156dc0 │ │ │ │ + ldr r0, [pc, #-764] @ 156dc4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e44 │ │ │ │ - ldr r1, [pc, #-788] @ 156ce4 │ │ │ │ - ldr r0, [pc, #-788] @ 156ce8 │ │ │ │ + b 156f28 │ │ │ │ + ldr r1, [pc, #-788] @ 156dc8 │ │ │ │ + ldr r0, [pc, #-788] @ 156dcc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #25 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-828] @ 156cec │ │ │ │ - ldr r0, [pc, #-828] @ 156cf0 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #-828] @ 156dd0 │ │ │ │ + ldr r0, [pc, #-828] @ 156dd4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 156dcc │ │ │ │ - ldr r1, [pc, #-852] @ 156cf4 │ │ │ │ - ldr r0, [pc, #-852] @ 156cf8 │ │ │ │ + b 156eb0 │ │ │ │ + ldr r1, [pc, #-852] @ 156dd8 │ │ │ │ + ldr r0, [pc, #-852] @ 156ddc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-876] @ 156cfc │ │ │ │ - ldr r0, [pc, #-876] @ 156d00 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #-876] @ 156de0 │ │ │ │ + ldr r0, [pc, #-876] @ 156de4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-896] @ 156d04 │ │ │ │ - ldr r0, [pc, #-896] @ 156d08 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #-896] @ 156de8 │ │ │ │ + ldr r0, [pc, #-896] @ 156dec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 156510 │ │ │ │ - ldr r1, [pc, #-940] @ 156d0c │ │ │ │ - ldr r0, [pc, #-940] @ 156d10 │ │ │ │ + b 1565f4 │ │ │ │ + ldr r1, [pc, #-940] @ 156df0 │ │ │ │ + ldr r0, [pc, #-940] @ 156df4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-964] @ 156d14 │ │ │ │ - ldr r0, [pc, #-964] @ 156d18 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #-964] @ 156df8 │ │ │ │ + ldr r0, [pc, #-964] @ 156dfc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ + b 1567b8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156584 │ │ │ │ - ldr r1, [pc, #-1008] @ 156d1c │ │ │ │ - ldr r0, [pc, #-1008] @ 156d20 │ │ │ │ + b 156668 │ │ │ │ + ldr r1, [pc, #-1008] @ 156e00 │ │ │ │ + ldr r0, [pc, #-1008] @ 156e04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ - b 1570ec │ │ │ │ + b 1571d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1565bc │ │ │ │ - ldr r1, [pc, #-1040] @ 156d24 │ │ │ │ - ldr r0, [pc, #-1040] @ 156d28 │ │ │ │ + b 1566a0 │ │ │ │ + ldr r1, [pc, #-1040] @ 156e08 │ │ │ │ + ldr r0, [pc, #-1040] @ 156e0c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ - b 1570ec │ │ │ │ - ldr r1, [pc, #-1064] @ 156d2c │ │ │ │ - ldr r0, [pc, #-1064] @ 156d30 │ │ │ │ + b 1571d0 │ │ │ │ + ldr r1, [pc, #-1064] @ 156e10 │ │ │ │ + ldr r0, [pc, #-1064] @ 156e14 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ - b 1570ec │ │ │ │ - ldr r1, [pc, #-1088] @ 156d34 │ │ │ │ - ldr r0, [pc, #-1088] @ 156d38 │ │ │ │ + b 1571d0 │ │ │ │ + ldr r1, [pc, #-1088] @ 156e18 │ │ │ │ + ldr r0, [pc, #-1088] @ 156e1c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-1128] @ 156d3c │ │ │ │ - ldr r0, [pc, #-1128] @ 156d40 │ │ │ │ + b 1567b8 │ │ │ │ + ldr r1, [pc, #-1128] @ 156e20 │ │ │ │ + ldr r0, [pc, #-1128] @ 156e24 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1152] @ 156d44 │ │ │ │ - ldr r0, [pc, #-1152] @ 156d48 │ │ │ │ + b 156f74 │ │ │ │ + ldr r1, [pc, #-1152] @ 156e28 │ │ │ │ + ldr r0, [pc, #-1152] @ 156e2c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 156f74 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156658 │ │ │ │ + b 15673c │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1192] @ 156d4c │ │ │ │ - ldr r0, [pc, #-1192] @ 156d50 │ │ │ │ + ldr r1, [pc, #-1192] @ 156e30 │ │ │ │ + ldr r0, [pc, #-1192] @ 156e34 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1212] @ 156d54 │ │ │ │ - ldr r0, [pc, #-1212] @ 156d58 │ │ │ │ + b 156f74 │ │ │ │ + ldr r1, [pc, #-1212] @ 156e38 │ │ │ │ + ldr r0, [pc, #-1212] @ 156e3c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 156f74 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1566ac │ │ │ │ + b 156790 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156674 │ │ │ │ + b 156758 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156690 │ │ │ │ - ldr r1, [pc, #-1272] @ 156d5c │ │ │ │ - ldr r0, [pc, #-1272] @ 156d60 │ │ │ │ + b 156774 │ │ │ │ + ldr r1, [pc, #-1272] @ 156e40 │ │ │ │ + ldr r0, [pc, #-1272] @ 156e44 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1296] @ 156d64 │ │ │ │ - ldr r0, [pc, #-1296] @ 156d68 │ │ │ │ + b 156f74 │ │ │ │ + ldr r1, [pc, #-1296] @ 156e48 │ │ │ │ + ldr r0, [pc, #-1296] @ 156e4c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1320] @ 156d6c │ │ │ │ - ldr r0, [pc, #-1320] @ 156d70 │ │ │ │ + b 156f74 │ │ │ │ + ldr r1, [pc, #-1320] @ 156e50 │ │ │ │ + ldr r0, [pc, #-1320] @ 156e54 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 156f74 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #-1348] @ 156d74 │ │ │ │ - ldr r0, [pc, #-1348] @ 156d78 │ │ │ │ + ldr r1, [pc, #-1348] @ 156e58 │ │ │ │ + ldr r0, [pc, #-1348] @ 156e5c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1372] @ 156d7c │ │ │ │ - ldr r0, [pc, #-1372] @ 156d80 │ │ │ │ + b 156f74 │ │ │ │ + ldr r1, [pc, #-1372] @ 156e60 │ │ │ │ + ldr r0, [pc, #-1372] @ 156e64 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1396] @ 156d84 │ │ │ │ - ldr r0, [pc, #-1396] @ 156d88 │ │ │ │ + b 156f74 │ │ │ │ + ldr r1, [pc, #-1396] @ 156e68 │ │ │ │ + ldr r0, [pc, #-1396] @ 156e6c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 156f74 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1424] @ 156d8c │ │ │ │ - ldr r0, [pc, #-1424] @ 156d90 │ │ │ │ + ldr r1, [pc, #-1424] @ 156e70 │ │ │ │ + ldr r0, [pc, #-1424] @ 156e74 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 156f74 │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-1448] @ 156d94 │ │ │ │ - ldr r1, [pc, #-1448] @ 156d98 │ │ │ │ - ldr r0, [pc, #-1448] @ 156d9c │ │ │ │ + ldr r3, [pc, #-1448] @ 156e78 │ │ │ │ + ldr r1, [pc, #-1448] @ 156e7c │ │ │ │ + ldr r0, [pc, #-1448] @ 156e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1472] @ 156da0 │ │ │ │ - ldr r1, [pc, #-1472] @ 156da4 │ │ │ │ - ldr r0, [pc, #-1472] @ 156da8 │ │ │ │ + ldr r3, [pc, #-1472] @ 156e84 │ │ │ │ + ldr r1, [pc, #-1472] @ 156e88 │ │ │ │ + ldr r0, [pc, #-1472] @ 156e8c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1476] @ 156dac │ │ │ │ + ldr r2, [pc, #-1476] @ 156e90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ │ │ │ │ -00157380 : │ │ │ │ +00157464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r1, [pc, #4084] @ 15838c │ │ │ │ - ldr r3, [pc, #4084] @ 158390 │ │ │ │ + ldr r1, [pc, #4084] @ 158470 │ │ │ │ + ldr r3, [pc, #4084] @ 158474 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #4076] @ 158394 │ │ │ │ - ldr r2, [pc, #4076] @ 158398 │ │ │ │ + ldr r5, [pc, #4076] @ 158478 │ │ │ │ + ldr r2, [pc, #4076] @ 15847c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ - ldr r3, [pc, #4052] @ 15839c │ │ │ │ + ldr r3, [pc, #4052] @ 158480 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4040] @ 1583a0 │ │ │ │ + ldr r3, [pc, #4040] @ 158484 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 157e10 │ │ │ │ - ldr r2, [pc, #4032] @ 1583a4 │ │ │ │ - ldr r3, [pc, #4032] @ 1583a8 │ │ │ │ + beq 157ef4 │ │ │ │ + ldr r2, [pc, #4032] @ 158488 │ │ │ │ + ldr r3, [pc, #4032] @ 15848c │ │ │ │ ldr r1, [r5, r2] │ │ │ │ mov r2, #1 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r6, [r5, r3] │ │ │ │ add r1, sp, #32 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #2328] @ 0x918 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r0, [r7, #3596] @ 0xe0c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #28 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 157de0 │ │ │ │ + beq 157ec4 │ │ │ │ ldr r2, [r7, #3600] @ 0xe10 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157eb0 │ │ │ │ - ldr r2, [pc, #3936] @ 1583ac │ │ │ │ + beq 157f94 │ │ │ │ + ldr r2, [pc, #3936] @ 158490 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157474 │ │ │ │ + beq 157558 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157474 │ │ │ │ + beq 157558 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e50 │ │ │ │ + beq 157f34 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3604] @ 0xe14 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157ed0 │ │ │ │ - ldr r2, [pc, #3860] @ 1583b0 │ │ │ │ + beq 157fb4 │ │ │ │ + ldr r2, [pc, #3860] @ 158494 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1574c4 │ │ │ │ + beq 1575a8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1574c4 │ │ │ │ + beq 1575a8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e58 │ │ │ │ + beq 157f3c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3608] @ 0xe18 │ │ │ │ ldr r0, [r4, #2336] @ 0x920 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157e80 │ │ │ │ - ldr r2, [pc, #3784] @ 1583b4 │ │ │ │ + beq 157f64 │ │ │ │ + ldr r2, [pc, #3784] @ 158498 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157514 │ │ │ │ + beq 1575f8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157514 │ │ │ │ + beq 1575f8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157ea0 │ │ │ │ + beq 157f84 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3532] @ 0xdcc │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157f40 │ │ │ │ - ldr r2, [pc, #3708] @ 1583b8 │ │ │ │ + beq 158024 │ │ │ │ + ldr r2, [pc, #3708] @ 15849c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157564 │ │ │ │ + beq 157648 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157564 │ │ │ │ + beq 157648 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157ea8 │ │ │ │ + beq 157f8c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3408] @ 0xd50 │ │ │ │ ldr r0, [r4, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157f60 │ │ │ │ - ldr r2, [pc, #3632] @ 1583bc │ │ │ │ + beq 158044 │ │ │ │ + ldr r2, [pc, #3632] @ 1584a0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1575b4 │ │ │ │ + beq 157698 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1575b4 │ │ │ │ + beq 157698 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e60 │ │ │ │ + beq 157f44 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3612] @ 0xe1c │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157f80 │ │ │ │ - ldr r2, [pc, #3556] @ 1583c0 │ │ │ │ + beq 158064 │ │ │ │ + ldr r2, [pc, #3556] @ 1584a4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157604 │ │ │ │ + beq 1576e8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157604 │ │ │ │ + beq 1576e8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e68 │ │ │ │ + beq 157f4c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3436] @ 0xd6c │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157fac │ │ │ │ - ldr r2, [pc, #3480] @ 1583c4 │ │ │ │ + beq 158090 │ │ │ │ + ldr r2, [pc, #3480] @ 1584a8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157654 │ │ │ │ + beq 157738 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157654 │ │ │ │ + beq 157738 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e70 │ │ │ │ + beq 157f54 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3440] @ 0xd70 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157fcc │ │ │ │ - ldr r2, [pc, #3404] @ 1583c8 │ │ │ │ + beq 1580b0 │ │ │ │ + ldr r2, [pc, #3404] @ 1584ac │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1576a4 │ │ │ │ + beq 157788 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1576a4 │ │ │ │ + beq 157788 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e78 │ │ │ │ + beq 157f5c │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 158014 │ │ │ │ - ldr r3, [pc, #3340] @ 1583cc │ │ │ │ - ldr r2, [pc, #3340] @ 1583d0 │ │ │ │ + beq 1580f8 │ │ │ │ + ldr r3, [pc, #3340] @ 1584b0 │ │ │ │ + ldr r2, [pc, #3340] @ 1584b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr sl, [r3] │ │ │ │ ldr fp, [r2] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1587f4 │ │ │ │ + beq 1588d8 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [sl] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 158818 │ │ │ │ + beq 1588fc │ │ │ │ ldr r2, [fp] │ │ │ │ mov r0, #2 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [fp] │ │ │ │ bl 4ffe8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 158034 │ │ │ │ + beq 158118 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 15883c │ │ │ │ - ldr r1, [pc, #3244] @ 1583d4 │ │ │ │ + beq 158920 │ │ │ │ + ldr r1, [pc, #3244] @ 1584b8 │ │ │ │ ldr r9, [r5, r1] │ │ │ │ cmp r2, r9 │ │ │ │ - beq 1587c8 │ │ │ │ - ldr r1, [pc, #3232] @ 1583d8 │ │ │ │ + beq 1588ac │ │ │ │ + ldr r1, [pc, #3232] @ 1584bc │ │ │ │ ldr r3, [r5, r1] │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1587ec │ │ │ │ + beq 1588d0 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 1587f0 │ │ │ │ + ble 1588d4 │ │ │ │ cmp r2, #1 │ │ │ │ str sl, [r7, #12] │ │ │ │ - beq 1587f0 │ │ │ │ + beq 1588d4 │ │ │ │ str fp, [r7, #16] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 157794 │ │ │ │ + beq 157878 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 157794 │ │ │ │ + bne 157878 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1577b8 │ │ │ │ + beq 15789c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 1577b8 │ │ │ │ + bne 15789c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15803c │ │ │ │ + beq 158120 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1204] @ 0x4b4 │ │ │ │ mov r2, fp │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1577fc │ │ │ │ + beq 1578e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - bne 1577fc │ │ │ │ + bne 1578e0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - blt 157efc │ │ │ │ + blt 157fe0 │ │ │ │ mov r0, #0 │ │ │ │ ldr sl, [r4, #2364] @ 0x93c │ │ │ │ ldr r8, [r4, #2368] @ 0x940 │ │ │ │ ldr fp, [r4, #2372] @ 0x944 │ │ │ │ bl 4fbb0 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 158058 │ │ │ │ + beq 15813c │ │ │ │ mov r1, sl │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158078 │ │ │ │ + blt 15815c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158098 │ │ │ │ + blt 15817c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1580b8 │ │ │ │ - ldr r2, [pc, #2936] @ 1583dc │ │ │ │ + blt 15819c │ │ │ │ + ldr r2, [pc, #2936] @ 1584c0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #2376] @ 0x948 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1578a8 │ │ │ │ + beq 15798c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 157fa0 │ │ │ │ + beq 158084 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 1580e0 │ │ │ │ + blt 1581c4 │ │ │ │ mov r0, #0 │ │ │ │ ldr fp, [r4, #2380] @ 0x94c │ │ │ │ ldr r8, [r4, #2384] @ 0x950 │ │ │ │ bl 4fbb0 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 158100 │ │ │ │ + beq 1581e4 │ │ │ │ mov r1, fp │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158120 │ │ │ │ + blt 158204 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158140 │ │ │ │ - ldr r2, [pc, #2792] @ 1583e0 │ │ │ │ + blt 158224 │ │ │ │ + ldr r2, [pc, #2792] @ 1584c4 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #2388] @ 0x954 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15793c │ │ │ │ + beq 157a20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 157ef0 │ │ │ │ + beq 157fd4 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15815c │ │ │ │ + blt 158240 │ │ │ │ mov r0, #0 │ │ │ │ ldr sl, [r4, #2392] @ 0x958 │ │ │ │ ldr r8, [r4, #2396] @ 0x95c │ │ │ │ ldr fp, [r4, #2400] @ 0x960 │ │ │ │ bl 4fbb0 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15817c │ │ │ │ + beq 158260 │ │ │ │ mov r1, sl │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1581a8 │ │ │ │ + blt 15828c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1581c8 │ │ │ │ + blt 1582ac │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 157f1c │ │ │ │ - ldr r2, [pc, #2624] @ 1583e4 │ │ │ │ + blt 158000 │ │ │ │ + ldr r2, [pc, #2624] @ 1584c8 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #2404] @ 0x964 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1579e8 │ │ │ │ + beq 157acc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1580d4 │ │ │ │ + beq 1581b8 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1581e8 │ │ │ │ + blt 1582cc │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, #2408] @ 0x968 │ │ │ │ ldr r1, [r4, #2300] @ 0x8fc │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158204 │ │ │ │ + blt 1582e8 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, #2412] @ 0x96c │ │ │ │ ldr r1, [r4, #2316] @ 0x90c │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158220 │ │ │ │ + blt 158304 │ │ │ │ ldr r2, [r4, #2416] @ 0x970 │ │ │ │ ldr r1, [r4, #2324] @ 0x914 │ │ │ │ mov r0, r3 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15823c │ │ │ │ - ldr r0, [pc, #2460] @ 1583e8 │ │ │ │ + blt 158320 │ │ │ │ + ldr r0, [pc, #2460] @ 1584cc │ │ │ │ ldr r2, [r4, #1156] @ 0x484 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #3872 @ 0xf20 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15825c │ │ │ │ + beq 158340 │ │ │ │ ldr r0, [r4, #2276] @ 0x8e4 │ │ │ │ ldr r3, [r4, #2264] @ 0x8d8 │ │ │ │ ldr r2, [r4, #2260] @ 0x8d4 │ │ │ │ ldr r1, [r4, #1460] @ 0x5b4 │ │ │ │ ldr fp, [r4, #2008] @ 0x7d8 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r4, #2272] @ 0x8e0 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #2400] @ 1583ec │ │ │ │ + ldr r0, [pc, #2400] @ 1584d0 │ │ │ │ ldr ip, [r4, #2268] @ 0x8dc │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0, #2408] @ 0x968 │ │ │ │ mov r0, #6 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15827c │ │ │ │ + beq 158360 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 157adc │ │ │ │ + beq 157bc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15819c │ │ │ │ + beq 158280 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15829c │ │ │ │ - ldr r2, [pc, #2304] @ 1583f0 │ │ │ │ + blt 158380 │ │ │ │ + ldr r2, [pc, #2304] @ 1584d4 │ │ │ │ ldr r1, [r4, #2420] @ 0x974 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1582b8 │ │ │ │ + blt 15839c │ │ │ │ bl 501a4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 1582d8 │ │ │ │ + beq 1583bc │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1582f8 │ │ │ │ + beq 1583dc │ │ │ │ ldr r1, [r4, #1460] @ 0x5b4 │ │ │ │ mov r2, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158328 │ │ │ │ - ldr r3, [pc, #2212] @ 1583f4 │ │ │ │ + blt 15840c │ │ │ │ + ldr r3, [pc, #2212] @ 1584d8 │ │ │ │ ldr r1, [r4, #2260] @ 0x8d4 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15836c │ │ │ │ + blt 158450 │ │ │ │ ldr r1, [r4, #2264] @ 0x8d8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1585f4 │ │ │ │ + blt 1586d8 │ │ │ │ ldr r1, [r4, #2268] @ 0x8dc │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158614 │ │ │ │ + blt 1586f8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r4, #2272] @ 0x8e0 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158634 │ │ │ │ + blt 158718 │ │ │ │ ldr r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158660 │ │ │ │ + blt 158744 │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15868c │ │ │ │ + blt 158770 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1586c4 │ │ │ │ + blt 1587a8 │ │ │ │ ldr r2, [r4, #1156] @ 0x484 │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 1586e4 │ │ │ │ + blt 1587c8 │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 158704 │ │ │ │ + beq 1587e8 │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r9, r0, #255 @ 0xff │ │ │ │ - beq 157c5c │ │ │ │ + beq 157d40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 158360 │ │ │ │ + beq 158444 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157c78 │ │ │ │ + beq 157d5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1585e8 │ │ │ │ + beq 1586cc │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157c94 │ │ │ │ + beq 157d78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1585d0 │ │ │ │ + beq 1586b4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157cb0 │ │ │ │ + beq 157d94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1585dc │ │ │ │ + beq 1586c0 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 158724 │ │ │ │ + beq 158808 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #2212] @ 0x8a4 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 158768 │ │ │ │ + beq 15884c │ │ │ │ ldr r1, [r4, #2332] @ 0x91c │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 158740 │ │ │ │ + beq 158824 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3032] @ 0xbd8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #3616] @ 0xe20 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 157d24 │ │ │ │ + beq 157e08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 158654 │ │ │ │ + beq 158738 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1587a8 │ │ │ │ + beq 15888c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 157d64 │ │ │ │ + beq 157e48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 158680 │ │ │ │ + beq 158764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 158784 │ │ │ │ + beq 158868 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157d88 │ │ │ │ + beq 157e6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1586b8 │ │ │ │ + beq 15879c │ │ │ │ ldr r1, [r4, #2212] @ 0x8a4 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 157db8 │ │ │ │ + beq 157e9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1586ac │ │ │ │ + beq 158790 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 157de4 │ │ │ │ - ldr r1, [pc, #1580] @ 1583f8 │ │ │ │ - ldr r0, [pc, #1580] @ 1583fc │ │ │ │ + bge 157ec8 │ │ │ │ + ldr r1, [pc, #1580] @ 1584dc │ │ │ │ + ldr r0, [pc, #1580] @ 1584e0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1556] @ 158400 │ │ │ │ - ldr r3, [pc, #1440] @ 158390 │ │ │ │ + ldr r2, [pc, #1556] @ 1584e4 │ │ │ │ + ldr r3, [pc, #1440] @ 158474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1587a4 │ │ │ │ + bne 158888 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157fec │ │ │ │ + beq 1580d0 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1573dc │ │ │ │ + beq 1574c0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1573dc │ │ │ │ + beq 1574c0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1573dc │ │ │ │ + bne 1574c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1573dc │ │ │ │ + b 1574c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157474 │ │ │ │ + b 157558 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1574c4 │ │ │ │ + b 1575a8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1575b4 │ │ │ │ + b 157698 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157604 │ │ │ │ + b 1576e8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157654 │ │ │ │ + b 157738 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1576a4 │ │ │ │ - ldr r1, [pc, #1404] @ 158404 │ │ │ │ - ldr r0, [pc, #1404] @ 158408 │ │ │ │ + b 157788 │ │ │ │ + ldr r1, [pc, #1404] @ 1584e8 │ │ │ │ + ldr r0, [pc, #1404] @ 1584ec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157ec4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157514 │ │ │ │ + b 1575f8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157564 │ │ │ │ - ldr r1, [pc, #1364] @ 15840c │ │ │ │ - ldr r0, [pc, #1364] @ 158410 │ │ │ │ + b 157648 │ │ │ │ + ldr r1, [pc, #1364] @ 1584f0 │ │ │ │ + ldr r0, [pc, #1364] @ 1584f4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1340] @ 158414 │ │ │ │ - ldr r0, [pc, #1340] @ 158418 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #1340] @ 1584f8 │ │ │ │ + ldr r0, [pc, #1340] @ 1584fc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #3 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157ec4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15793c │ │ │ │ - ldr r1, [pc, #1304] @ 15841c │ │ │ │ - ldr r0, [pc, #1304] @ 158420 │ │ │ │ + b 157a20 │ │ │ │ + ldr r1, [pc, #1304] @ 158500 │ │ │ │ + ldr r0, [pc, #1304] @ 158504 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1280] @ 158424 │ │ │ │ - ldr r0, [pc, #1280] @ 158428 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #1280] @ 158508 │ │ │ │ + ldr r0, [pc, #1280] @ 15850c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1252] @ 15842c │ │ │ │ - ldr r0, [pc, #1252] @ 158430 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #1252] @ 158510 │ │ │ │ + ldr r0, [pc, #1252] @ 158514 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1228] @ 158434 │ │ │ │ - ldr r0, [pc, #1228] @ 158438 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #1228] @ 158518 │ │ │ │ + ldr r0, [pc, #1228] @ 15851c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #7 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1204] @ 15843c │ │ │ │ - ldr r0, [pc, #1204] @ 158440 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #1204] @ 158520 │ │ │ │ + ldr r0, [pc, #1204] @ 158524 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157ec4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1578a8 │ │ │ │ - ldr r1, [pc, #1168] @ 158444 │ │ │ │ - ldr r0, [pc, #1168] @ 158448 │ │ │ │ + b 15798c │ │ │ │ + ldr r1, [pc, #1168] @ 158528 │ │ │ │ + ldr r0, [pc, #1168] @ 15852c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1144] @ 15844c │ │ │ │ - ldr r0, [pc, #1144] @ 158450 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #1144] @ 158530 │ │ │ │ + ldr r0, [pc, #1144] @ 158534 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r3, [pc, #948] @ 1583a8 │ │ │ │ - ldr r1, [pc, #1116] @ 158454 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r3, [pc, #948] @ 15848c │ │ │ │ + ldr r1, [pc, #1116] @ 158538 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1112] @ 158458 │ │ │ │ + ldr r0, [pc, #1112] @ 15853c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1088] @ 15845c │ │ │ │ - ldr r0, [pc, #1088] @ 158460 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #1088] @ 158540 │ │ │ │ + ldr r0, [pc, #1088] @ 158544 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157ec4 │ │ │ │ bl aa8fc │ │ │ │ - b 157710 │ │ │ │ - ldr r1, [pc, #1056] @ 158464 │ │ │ │ - ldr r0, [pc, #1056] @ 158468 │ │ │ │ + b 1577f4 │ │ │ │ + ldr r1, [pc, #1056] @ 158548 │ │ │ │ + ldr r0, [pc, #1056] @ 15854c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1036] @ 15846c │ │ │ │ - ldr r0, [pc, #1036] @ 158470 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #1036] @ 158550 │ │ │ │ + ldr r0, [pc, #1036] @ 158554 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1012] @ 158474 │ │ │ │ - ldr r0, [pc, #1012] @ 158478 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #1012] @ 158558 │ │ │ │ + ldr r0, [pc, #1012] @ 15855c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #988] @ 15847c │ │ │ │ - ldr r0, [pc, #988] @ 158480 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #988] @ 158560 │ │ │ │ + ldr r0, [pc, #988] @ 158564 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #964] @ 158484 │ │ │ │ - ldr r0, [pc, #964] @ 158488 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #964] @ 158568 │ │ │ │ + ldr r0, [pc, #964] @ 15856c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ + b 158018 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1579e8 │ │ │ │ - ldr r1, [pc, #932] @ 15848c │ │ │ │ - ldr r0, [pc, #932] @ 158490 │ │ │ │ + b 157acc │ │ │ │ + ldr r1, [pc, #932] @ 158570 │ │ │ │ + ldr r0, [pc, #932] @ 158574 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #908] @ 158494 │ │ │ │ - ldr r0, [pc, #908] @ 158498 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #908] @ 158578 │ │ │ │ + ldr r0, [pc, #908] @ 15857c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #884] @ 15849c │ │ │ │ - ldr r0, [pc, #884] @ 1584a0 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #884] @ 158580 │ │ │ │ + ldr r0, [pc, #884] @ 158584 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #860] @ 1584a4 │ │ │ │ - ldr r0, [pc, #860] @ 1584a8 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #860] @ 158588 │ │ │ │ + ldr r0, [pc, #860] @ 15858c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #840] @ 1584ac │ │ │ │ - ldr r0, [pc, #840] @ 1584b0 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #840] @ 158590 │ │ │ │ + ldr r0, [pc, #840] @ 158594 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #816] @ 1584b4 │ │ │ │ - ldr r0, [pc, #816] @ 1584b8 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #816] @ 158598 │ │ │ │ + ldr r0, [pc, #816] @ 15859c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157ec4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157adc │ │ │ │ - ldr r1, [pc, #780] @ 1584bc │ │ │ │ - ldr r0, [pc, #780] @ 1584c0 │ │ │ │ + b 157bc0 │ │ │ │ + ldr r1, [pc, #780] @ 1585a0 │ │ │ │ + ldr r0, [pc, #780] @ 1585a4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #756] @ 1584c4 │ │ │ │ - ldr r0, [pc, #756] @ 1584c8 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #756] @ 1585a8 │ │ │ │ + ldr r0, [pc, #756] @ 1585ac │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #732] @ 1584cc │ │ │ │ - ldr r0, [pc, #732] @ 1584d0 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #732] @ 1585b0 │ │ │ │ + ldr r0, [pc, #732] @ 1585b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #712] @ 1584d4 │ │ │ │ - ldr r0, [pc, #712] @ 1584d8 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #712] @ 1585b8 │ │ │ │ + ldr r0, [pc, #712] @ 1585bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #692] @ 1584dc │ │ │ │ - ldr r0, [pc, #692] @ 1584e0 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #692] @ 1585c0 │ │ │ │ + ldr r0, [pc, #692] @ 1585c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #29 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #672] @ 1584e4 │ │ │ │ - ldr r0, [pc, #672] @ 1584e8 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #672] @ 1585c8 │ │ │ │ + ldr r0, [pc, #672] @ 1585cc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #30 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #648] @ 1584ec │ │ │ │ - ldr r0, [pc, #648] @ 1584f0 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #648] @ 1585d0 │ │ │ │ + ldr r0, [pc, #648] @ 1585d4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #624] @ 1584f4 │ │ │ │ - ldr r0, [pc, #624] @ 1584f8 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #624] @ 1585d8 │ │ │ │ + ldr r0, [pc, #624] @ 1585dc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #600] @ 1584fc │ │ │ │ - ldr r0, [pc, #600] @ 158500 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #600] @ 1585e0 │ │ │ │ + ldr r0, [pc, #600] @ 1585e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #580] @ 158504 │ │ │ │ - ldr r0, [pc, #580] @ 158508 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #580] @ 1585e8 │ │ │ │ + ldr r0, [pc, #580] @ 1585ec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #556] @ 15850c │ │ │ │ - ldr r0, [pc, #556] @ 158510 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #556] @ 1585f0 │ │ │ │ + ldr r0, [pc, #556] @ 1585f4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #532] @ 158514 │ │ │ │ - ldr r0, [pc, #532] @ 158518 │ │ │ │ + b 158018 │ │ │ │ + ldr r1, [pc, #532] @ 1585f8 │ │ │ │ + ldr r0, [pc, #532] @ 1585fc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #492] @ 15851c │ │ │ │ - ldr r0, [pc, #492] @ 158520 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #492] @ 158600 │ │ │ │ + ldr r0, [pc, #492] @ 158604 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 157de0 │ │ │ │ + b 157ec4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157c5c │ │ │ │ - ldr r1, [pc, #432] @ 158524 │ │ │ │ - ldr r0, [pc, #432] @ 158528 │ │ │ │ + b 157d40 │ │ │ │ + ldr r1, [pc, #432] @ 158608 │ │ │ │ + ldr r0, [pc, #432] @ 15860c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - eoreq r8, lr, r0, ror #24 │ │ │ │ + b 158428 │ │ │ │ + eoreq r8, lr, ip, ror fp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r8, lr, ip, asr #24 │ │ │ │ + eoreq r8, lr, r8, ror #22 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ @@ -272823,568 +272880,568 @@ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ - strheq sp, [pc], -ip @ │ │ │ │ - eorseq sp, r0, ip, lsr sp │ │ │ │ + ldrdeq ip, [pc], -r8 @ │ │ │ │ + eorseq sp, r0, r8, asr ip │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ muleq r0, ip, fp │ │ │ │ - strdeq r5, [sl], -ip @ │ │ │ │ - eoreq r6, sl, r0, asr #2 │ │ │ │ - eoreq r8, lr, ip, lsl #4 │ │ │ │ - eoreq r5, sl, r0, asr #30 │ │ │ │ - eoreq r6, sl, r4, lsl #1 │ │ │ │ - eoreq r5, sl, r0, lsl pc │ │ │ │ - eoreq r6, sl, r4, asr r0 │ │ │ │ + eoreq r6, sl, r0 │ │ │ │ + eoreq r6, sl, r4, asr #2 │ │ │ │ + eoreq r8, lr, r8, lsr #2 │ │ │ │ + eoreq r5, sl, r4, asr #30 │ │ │ │ + eoreq r6, sl, r8, lsl #1 │ │ │ │ + eoreq r5, sl, r4, lsl pc │ │ │ │ + eoreq r6, sl, r8, asr r0 │ │ │ │ + strdeq r5, [sl], -r4 @ │ │ │ │ + eoreq r6, sl, r8, lsr r0 │ │ │ │ + eoreq r5, sl, r8, asr #29 │ │ │ │ + eoreq r6, sl, ip │ │ │ │ + eoreq r5, sl, ip, lsr #29 │ │ │ │ strdeq r5, [sl], -r0 @ │ │ │ │ - eoreq r6, sl, r4, lsr r0 │ │ │ │ - eoreq r5, sl, r4, asr #29 │ │ │ │ - eoreq r6, sl, r8 │ │ │ │ - eoreq r5, sl, r8, lsr #29 │ │ │ │ - eoreq r5, sl, ip, ror #31 │ │ │ │ - eoreq r5, sl, r0, lsl #29 │ │ │ │ - eoreq r5, sl, r4, asr #31 │ │ │ │ - eoreq r5, sl, r0, ror #28 │ │ │ │ - eoreq r5, sl, r4, lsr #31 │ │ │ │ - eoreq r5, sl, r0, asr #28 │ │ │ │ - eoreq r5, sl, r4, lsl #31 │ │ │ │ - eoreq r5, sl, r4, lsl lr │ │ │ │ - eoreq r5, sl, r8, asr pc │ │ │ │ + eoreq r5, sl, r4, lsl #29 │ │ │ │ + eoreq r5, sl, r8, asr #31 │ │ │ │ + eoreq r5, sl, r4, ror #28 │ │ │ │ + eoreq r5, sl, r8, lsr #31 │ │ │ │ + eoreq r5, sl, r4, asr #28 │ │ │ │ + eoreq r5, sl, r8, lsl #31 │ │ │ │ + eoreq r5, sl, r8, lsl lr │ │ │ │ + eoreq r5, sl, ip, asr pc │ │ │ │ + strdeq r5, [sl], -r8 @ │ │ │ │ + eoreq r5, sl, ip, lsr pc │ │ │ │ + ldrdeq r5, [sl], -r0 @ │ │ │ │ + eoreq r5, sl, r4, lsl pc │ │ │ │ + @ instruction: 0x002a5db0 │ │ │ │ strdeq r5, [sl], -r4 @ │ │ │ │ - eoreq r5, sl, r8, lsr pc │ │ │ │ + eoreq r5, sl, ip, lsl #27 │ │ │ │ + ldrdeq r5, [sl], -r0 @ │ │ │ │ + eoreq r5, sl, ip, ror #26 │ │ │ │ + @ instruction: 0x002a5eb0 │ │ │ │ + eoreq r5, sl, ip, asr #26 │ │ │ │ + mlaeq sl, r0, lr, r5 │ │ │ │ + eoreq r5, sl, ip, lsr #26 │ │ │ │ + eoreq r5, sl, r0, ror lr │ │ │ │ + eoreq r5, sl, r0, lsl sp │ │ │ │ + eoreq r5, sl, r4, asr lr │ │ │ │ + eoreq r5, sl, r4, ror #25 │ │ │ │ + eoreq r5, sl, r8, lsr #28 │ │ │ │ + eoreq r5, sl, r4, asr #25 │ │ │ │ + eoreq r5, sl, r8, lsl #28 │ │ │ │ + eoreq r5, sl, r4, lsr #25 │ │ │ │ + eoreq r5, sl, r8, ror #27 │ │ │ │ + eoreq r5, sl, r8, lsl #25 │ │ │ │ eoreq r5, sl, ip, asr #27 │ │ │ │ - eoreq r5, sl, r0, lsl pc │ │ │ │ + eoreq r5, sl, r8, ror #24 │ │ │ │ eoreq r5, sl, ip, lsr #27 │ │ │ │ + eoreq r5, sl, r8, asr #24 │ │ │ │ + eoreq r5, sl, ip, lsl #27 │ │ │ │ + eoreq r5, sl, ip, lsl ip │ │ │ │ + eoreq r5, sl, r0, ror #26 │ │ │ │ + strdeq r5, [sl], -ip @ │ │ │ │ + eoreq r5, sl, r0, asr #26 │ │ │ │ + eoreq r5, sl, r0, ror #23 │ │ │ │ + eoreq r5, sl, r4, lsr #26 │ │ │ │ + eoreq r5, sl, r4, asr #23 │ │ │ │ + eoreq r5, sl, r8, lsl #26 │ │ │ │ + eoreq r5, sl, r8, lsr #23 │ │ │ │ + eoreq r5, sl, ip, ror #25 │ │ │ │ + eoreq r5, sl, r8, lsl #23 │ │ │ │ + eoreq r5, sl, ip, asr #25 │ │ │ │ + eoreq r5, sl, r8, ror #22 │ │ │ │ + eoreq r5, sl, ip, lsr #25 │ │ │ │ + eoreq r5, sl, r8, asr #22 │ │ │ │ + eoreq r5, sl, ip, lsl #25 │ │ │ │ + eoreq r5, sl, ip, lsr #22 │ │ │ │ + eoreq r5, sl, r0, ror ip │ │ │ │ + eoreq r5, sl, ip, lsl #22 │ │ │ │ + eoreq r5, sl, r0, asr ip │ │ │ │ + eoreq r5, sl, ip, ror #21 │ │ │ │ + eoreq r5, sl, r0, lsr ip │ │ │ │ + eoreq r5, sl, ip, asr #21 │ │ │ │ + eoreq r5, sl, ip, lsl #24 │ │ │ │ + mlaeq sl, r8, sl, r5 │ │ │ │ + ldrdeq r5, [sl], -ip @ │ │ │ │ + eoreq r5, sl, r4, asr sl │ │ │ │ + mlaeq sl, r8, fp, r5 │ │ │ │ + eoreq r5, sl, ip, asr #15 │ │ │ │ + eoreq r5, sl, r0, lsl r9 │ │ │ │ + eoreq r5, sl, ip, lsr #15 │ │ │ │ strdeq r5, [sl], -r0 @ │ │ │ │ - eoreq r5, sl, r8, lsl #27 │ │ │ │ - eoreq r5, sl, ip, asr #29 │ │ │ │ - eoreq r5, sl, r8, ror #26 │ │ │ │ - eoreq r5, sl, ip, lsr #29 │ │ │ │ - eoreq r5, sl, r8, asr #26 │ │ │ │ - eoreq r5, sl, ip, lsl #29 │ │ │ │ - eoreq r5, sl, r8, lsr #26 │ │ │ │ - eoreq r5, sl, ip, ror #28 │ │ │ │ - eoreq r5, sl, ip, lsl #26 │ │ │ │ - eoreq r5, sl, r0, asr lr │ │ │ │ - eoreq r5, sl, r0, ror #25 │ │ │ │ - eoreq r5, sl, r4, lsr #28 │ │ │ │ - eoreq r5, sl, r0, asr #25 │ │ │ │ - eoreq r5, sl, r4, lsl #28 │ │ │ │ - eoreq r5, sl, r0, lsr #25 │ │ │ │ - eoreq r5, sl, r4, ror #27 │ │ │ │ - eoreq r5, sl, r4, lsl #25 │ │ │ │ - eoreq r5, sl, r8, asr #27 │ │ │ │ - eoreq r5, sl, r4, ror #24 │ │ │ │ - eoreq r5, sl, r8, lsr #27 │ │ │ │ - eoreq r5, sl, r4, asr #24 │ │ │ │ - eoreq r5, sl, r8, lsl #27 │ │ │ │ - eoreq r5, sl, r8, lsl ip │ │ │ │ - eoreq r5, sl, ip, asr sp │ │ │ │ - strdeq r5, [sl], -r8 @ │ │ │ │ - eoreq r5, sl, ip, lsr sp │ │ │ │ + eoreq r5, sl, ip, lsl #15 │ │ │ │ + ldrdeq r5, [sl], -r0 @ │ │ │ │ + eoreq r5, sl, r0, ror #14 │ │ │ │ + eoreq r5, sl, r4, lsr #17 │ │ │ │ + eoreq r5, sl, r4, lsr r7 │ │ │ │ + eoreq r5, sl, r8, ror r8 │ │ │ │ + strdeq r5, [sl], -ip @ │ │ │ │ + eoreq r5, sl, r0, asr #16 │ │ │ │ ldrdeq r5, [sl], -ip @ │ │ │ │ - eoreq r5, sl, r0, lsr #26 │ │ │ │ - eoreq r5, sl, r0, asr #23 │ │ │ │ - eoreq r5, sl, r4, lsl #26 │ │ │ │ - eoreq r5, sl, r4, lsr #23 │ │ │ │ - eoreq r5, sl, r8, ror #25 │ │ │ │ - eoreq r5, sl, r4, lsl #23 │ │ │ │ - eoreq r5, sl, r8, asr #25 │ │ │ │ - eoreq r5, sl, r4, ror #22 │ │ │ │ - eoreq r5, sl, r8, lsr #25 │ │ │ │ - eoreq r5, sl, r4, asr #22 │ │ │ │ - eoreq r5, sl, r8, lsl #25 │ │ │ │ - eoreq r5, sl, r8, lsr #22 │ │ │ │ - eoreq r5, sl, ip, ror #24 │ │ │ │ - eoreq r5, sl, r8, lsl #22 │ │ │ │ - eoreq r5, sl, ip, asr #24 │ │ │ │ - eoreq r5, sl, r8, ror #21 │ │ │ │ - eoreq r5, sl, ip, lsr #24 │ │ │ │ - eoreq r5, sl, r8, asr #21 │ │ │ │ - eoreq r5, sl, r8, lsl #24 │ │ │ │ - mlaeq sl, r4, sl, r5 │ │ │ │ - ldrdeq r5, [sl], -r8 @ │ │ │ │ - eoreq r5, sl, r0, asr sl │ │ │ │ - mlaeq sl, r4, fp, r5 │ │ │ │ + eoreq r5, sl, r0, lsr #16 │ │ │ │ + @ instruction: 0x002a56bc │ │ │ │ + eoreq r5, sl, r0, lsl #16 │ │ │ │ + eoreq r5, sl, r4, lsr #13 │ │ │ │ + eoreq r5, sl, r8, ror #15 │ │ │ │ + eoreq r5, sl, r4, lsl #13 │ │ │ │ eoreq r5, sl, r8, asr #15 │ │ │ │ - eoreq r5, sl, ip, lsl #18 │ │ │ │ - eoreq r5, sl, r8, lsr #15 │ │ │ │ - eoreq r5, sl, ip, ror #17 │ │ │ │ - eoreq r5, sl, r8, lsl #15 │ │ │ │ - eoreq r5, sl, ip, asr #17 │ │ │ │ - eoreq r5, sl, ip, asr r7 │ │ │ │ - eoreq r5, sl, r0, lsr #17 │ │ │ │ - eoreq r5, sl, r0, lsr r7 │ │ │ │ - eoreq r5, sl, r4, ror r8 │ │ │ │ - strdeq r5, [sl], -r8 @ │ │ │ │ - eoreq r5, sl, ip, lsr r8 │ │ │ │ - ldrdeq r5, [sl], -r8 @ │ │ │ │ - eoreq r5, sl, ip, lsl r8 │ │ │ │ - @ instruction: 0x002a56b8 │ │ │ │ - strdeq r5, [sl], -ip @ │ │ │ │ - eoreq r5, sl, r0, lsr #13 │ │ │ │ - eoreq r5, sl, r4, ror #15 │ │ │ │ - eoreq r5, sl, r0, lsl #13 │ │ │ │ - eoreq r5, sl, r4, asr #15 │ │ │ │ - eoreq r5, sl, ip, asr r6 │ │ │ │ - eoreq r5, sl, r0, lsr #15 │ │ │ │ - eoreq r5, sl, ip, lsr r6 │ │ │ │ - eoreq r5, sl, r0, lsl #15 │ │ │ │ - eoreq r5, sl, r8, lsl r6 │ │ │ │ - eoreq r5, sl, ip, asr r7 │ │ │ │ - eoreq r6, ip, r4, lsr #19 │ │ │ │ - eoreq ip, r9, r0, lsl #23 │ │ │ │ - eoreq pc, r9, r8, lsr #25 │ │ │ │ + eoreq r5, sl, r0, ror #12 │ │ │ │ + eoreq r5, sl, r4, lsr #15 │ │ │ │ + eoreq r5, sl, r0, asr #12 │ │ │ │ + eoreq r5, sl, r4, lsl #15 │ │ │ │ + eoreq r5, sl, ip, lsl r6 │ │ │ │ + eoreq r5, sl, r0, ror #14 │ │ │ │ + eoreq r6, ip, r8, lsr #19 │ │ │ │ + eoreq ip, r9, r4, lsl #23 │ │ │ │ + eoreq pc, r9, ip, lsr #25 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq sl, ip, r8, ror #18 │ │ │ │ - eoreq ip, r9, ip, ror #20 │ │ │ │ - eoreq r8, sl, ip, lsl #20 │ │ │ │ + eoreq sl, ip, ip, ror #18 │ │ │ │ + eoreq ip, r9, r0, ror sl │ │ │ │ + eoreq r8, sl, r0, lsl sl │ │ │ │ andeq sp, r0, pc, lsr #25 │ │ │ │ - eoreq sl, ip, r4, asr #18 │ │ │ │ - eoreq ip, r9, r8, asr #20 │ │ │ │ - @ instruction: 0x002a75b0 │ │ │ │ + eoreq sl, ip, r8, asr #18 │ │ │ │ + eoreq ip, r9, ip, asr #20 │ │ │ │ + @ instruction: 0x002a75b4 │ │ │ │ @ instruction: 0x0000dcb0 │ │ │ │ - eoreq r6, ip, r0, lsr r9 │ │ │ │ - eoreq ip, r9, r0, asr fp │ │ │ │ - eoreq ip, r9, ip, ror fp │ │ │ │ + eoreq r6, ip, r4, lsr r9 │ │ │ │ + eoreq ip, r9, r4, asr fp │ │ │ │ + eoreq ip, r9, r0, lsl #23 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157c94 │ │ │ │ + b 157d78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157cb0 │ │ │ │ + b 157d94 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157c78 │ │ │ │ - ldr r1, [pc, #-208] @ 15852c │ │ │ │ - ldr r0, [pc, #-208] @ 158530 │ │ │ │ + b 157d5c │ │ │ │ + ldr r1, [pc, #-208] @ 158610 │ │ │ │ + ldr r0, [pc, #-208] @ 158614 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - ldr r1, [pc, #-232] @ 158534 │ │ │ │ - ldr r0, [pc, #-232] @ 158538 │ │ │ │ + b 158428 │ │ │ │ + ldr r1, [pc, #-232] @ 158618 │ │ │ │ + ldr r0, [pc, #-232] @ 15861c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - ldr r1, [pc, #-256] @ 15853c │ │ │ │ - ldr r0, [pc, #-256] @ 158540 │ │ │ │ + b 158428 │ │ │ │ + ldr r1, [pc, #-256] @ 158620 │ │ │ │ + ldr r0, [pc, #-256] @ 158624 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ + b 158428 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157d24 │ │ │ │ - ldr r1, [pc, #-292] @ 158544 │ │ │ │ - ldr r0, [pc, #-292] @ 158548 │ │ │ │ + b 157e08 │ │ │ │ + ldr r1, [pc, #-292] @ 158628 │ │ │ │ + ldr r0, [pc, #-292] @ 15862c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ + b 158428 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157d64 │ │ │ │ - ldr r1, [pc, #-328] @ 15854c │ │ │ │ - ldr r0, [pc, #-328] @ 158550 │ │ │ │ + b 157e48 │ │ │ │ + ldr r1, [pc, #-328] @ 158630 │ │ │ │ + ldr r0, [pc, #-328] @ 158634 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ + b 158428 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157db8 │ │ │ │ + b 157e9c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157d88 │ │ │ │ - ldr r1, [pc, #-376] @ 158554 │ │ │ │ - ldr r0, [pc, #-376] @ 158558 │ │ │ │ + b 157e6c │ │ │ │ + ldr r1, [pc, #-376] @ 158638 │ │ │ │ + ldr r0, [pc, #-376] @ 15863c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ + b 158428 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-404] @ 15855c │ │ │ │ - ldr r0, [pc, #-404] @ 158560 │ │ │ │ + ldr r1, [pc, #-404] @ 158640 │ │ │ │ + ldr r0, [pc, #-404] @ 158644 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - ldr r1, [pc, #-424] @ 158564 │ │ │ │ - ldr r0, [pc, #-424] @ 158568 │ │ │ │ + b 158428 │ │ │ │ + ldr r1, [pc, #-424] @ 158648 │ │ │ │ + ldr r0, [pc, #-424] @ 15864c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - ldr r1, [pc, #-448] @ 15856c │ │ │ │ - ldr r0, [pc, #-448] @ 158570 │ │ │ │ + b 158428 │ │ │ │ + ldr r1, [pc, #-448] @ 158650 │ │ │ │ + ldr r0, [pc, #-448] @ 158654 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #-468] @ 158574 │ │ │ │ - ldr r0, [pc, #-468] @ 158578 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #-468] @ 158658 │ │ │ │ + ldr r0, [pc, #-468] @ 15865c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #-500] @ 15857c │ │ │ │ - ldr r0, [pc, #-500] @ 158580 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #-500] @ 158660 │ │ │ │ + ldr r0, [pc, #-500] @ 158664 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #-520] @ 158584 │ │ │ │ - ldr r0, [pc, #-520] @ 158588 │ │ │ │ + b 157ec4 │ │ │ │ + ldr r1, [pc, #-520] @ 158668 │ │ │ │ + ldr r0, [pc, #-520] @ 15866c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ - b 15875c │ │ │ │ + b 158840 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #-548] @ 15858c │ │ │ │ - ldr r0, [pc, #-548] @ 158590 │ │ │ │ + ldr r1, [pc, #-548] @ 158670 │ │ │ │ + ldr r0, [pc, #-548] @ 158674 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ - b 15875c │ │ │ │ - ldr r3, [pc, #-572] @ 158594 │ │ │ │ - ldr r1, [pc, #-572] @ 158598 │ │ │ │ - ldr r0, [pc, #-572] @ 15859c │ │ │ │ + b 158840 │ │ │ │ + ldr r3, [pc, #-572] @ 158678 │ │ │ │ + ldr r1, [pc, #-572] @ 15867c │ │ │ │ + ldr r0, [pc, #-572] @ 158680 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-576] @ 1585a0 │ │ │ │ + ldr r2, [pc, #-576] @ 158684 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #-600] @ 1585a4 │ │ │ │ - ldr r1, [pc, #-600] @ 1585a8 │ │ │ │ - ldr r0, [pc, #-600] @ 1585ac │ │ │ │ + ldr r3, [pc, #-600] @ 158688 │ │ │ │ + ldr r1, [pc, #-600] @ 15868c │ │ │ │ + ldr r0, [pc, #-600] @ 158690 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-604] @ 1585b0 │ │ │ │ + ldr r2, [pc, #-604] @ 158694 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-620] @ 1585b4 │ │ │ │ - ldr r1, [pc, #-620] @ 1585b8 │ │ │ │ - ldr r0, [pc, #-620] @ 1585bc │ │ │ │ + ldr r3, [pc, #-620] @ 158698 │ │ │ │ + ldr r1, [pc, #-620] @ 15869c │ │ │ │ + ldr r0, [pc, #-620] @ 1586a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-624] @ 1585c0 │ │ │ │ + ldr r2, [pc, #-624] @ 1586a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-640] @ 1585c4 │ │ │ │ - ldr r1, [pc, #-640] @ 1585c8 │ │ │ │ - ldr r0, [pc, #-640] @ 1585cc │ │ │ │ + ldr r3, [pc, #-640] @ 1586a8 │ │ │ │ + ldr r1, [pc, #-640] @ 1586ac │ │ │ │ + ldr r0, [pc, #-640] @ 1586b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00158860 : │ │ │ │ +00158944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr ip, [pc, #3384] @ 1595b0 │ │ │ │ - ldr r2, [pc, #3384] @ 1595b4 │ │ │ │ + ldr ip, [pc, #3384] @ 159694 │ │ │ │ + ldr r2, [pc, #3384] @ 159698 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [ip, r2] │ │ │ │ - ldr sl, [pc, #3376] @ 1595b8 │ │ │ │ + ldr sl, [pc, #3376] @ 15969c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ - ldr r3, [pc, #3372] @ 1595bc │ │ │ │ + ldr r3, [pc, #3372] @ 1596a0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r6, [sl, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3624] @ 0xe28 │ │ │ │ - ldr r3, [pc, #3340] @ 1595c0 │ │ │ │ + ldr r3, [pc, #3340] @ 1596a4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ ldr r0, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 158c60 │ │ │ │ - ldr r2, [pc, #3308] @ 1595c4 │ │ │ │ + beq 158d44 │ │ │ │ + ldr r2, [pc, #3308] @ 1596a8 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158900 │ │ │ │ + beq 1589e4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 158900 │ │ │ │ + beq 1589e4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 158b30 │ │ │ │ + beq 158c14 │ │ │ │ ldr r1, [r6, #2472] @ 0x9a8 │ │ │ │ ldr r0, [r9] │ │ │ │ bl a86c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 158cc8 │ │ │ │ + beq 158dac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15894c │ │ │ │ + beq 158a30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 158b60 │ │ │ │ + beq 158c44 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r9] │ │ │ │ - beq 158d08 │ │ │ │ + beq 158dec │ │ │ │ ldr r1, [r6, #2468] @ 0x9a4 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 158d24 │ │ │ │ + beq 158e08 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #28 │ │ │ │ str fp, [sp, #28] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 1589a0 │ │ │ │ + beq 158a84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 158c08 │ │ │ │ + beq 158cec │ │ │ │ cmp r4, #0 │ │ │ │ - beq 158d4c │ │ │ │ + beq 158e30 │ │ │ │ mov r0, r4 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r0, [sp, #8] │ │ │ │ - beq 1589d0 │ │ │ │ + beq 158ab4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 158c14 │ │ │ │ + beq 158cf8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ strne sl, [sp, #16] │ │ │ │ - beq 158d6c │ │ │ │ + beq 158e50 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 4fd54 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 158d8c │ │ │ │ + beq 158e70 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 158a14 │ │ │ │ + beq 158af8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 158b78 │ │ │ │ + beq 158c5c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 158b88 │ │ │ │ + beq 158c6c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd54 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 158e0c │ │ │ │ + beq 158ef0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd54 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 158ea0 │ │ │ │ + beq 158f84 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 158a64 │ │ │ │ + beq 158b48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 158bf4 │ │ │ │ + beq 158cd8 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 158f50 │ │ │ │ + bne 159034 │ │ │ │ ldr r1, [r6, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldr r0, [r9] │ │ │ │ - beq 158c20 │ │ │ │ + beq 158d04 │ │ │ │ ldr r1, [r6, #2480] @ 0x9b0 │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 158c80 │ │ │ │ + beq 158d64 │ │ │ │ mov r1, r5 │ │ │ │ bl 4fe74 │ │ │ │ ldr r1, [sl] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 158abc │ │ │ │ + beq 158ba0 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sl] │ │ │ │ - beq 158b4c │ │ │ │ + beq 158c30 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158ad8 │ │ │ │ + beq 158bbc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 158b38 │ │ │ │ + beq 158c1c │ │ │ │ cmp r3, #0 │ │ │ │ - blt 158ce8 │ │ │ │ + blt 158dcc │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15901c │ │ │ │ + beq 159100 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158b08 │ │ │ │ + beq 158bec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 158b6c │ │ │ │ + beq 158c50 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1589e0 │ │ │ │ + beq 158ac4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 1589e0 │ │ │ │ + bne 158ac4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1589e0 │ │ │ │ + b 158ac4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158900 │ │ │ │ + b 1589e4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - b 158ad8 │ │ │ │ + b 158bbc │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - b 158abc │ │ │ │ + b 158ba0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15894c │ │ │ │ + b 158a30 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158b08 │ │ │ │ + b 158bec │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 158a1c │ │ │ │ - ldr r1, [pc, #2616] @ 1595c8 │ │ │ │ - ldr r0, [pc, #2616] @ 1595cc │ │ │ │ + bne 158b00 │ │ │ │ + ldr r1, [pc, #2616] @ 1596ac │ │ │ │ + ldr r0, [pc, #2616] @ 1596b0 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 578f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r2, [r8] │ │ │ │ strb r3, [r8, #4] │ │ │ │ - ldr r2, [pc, #2564] @ 1595d0 │ │ │ │ - ldr r3, [pc, #2532] @ 1595b4 │ │ │ │ + ldr r2, [pc, #2564] @ 1596b4 │ │ │ │ + ldr r3, [pc, #2532] @ 159698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1594e8 │ │ │ │ + bne 1595cc │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - b 158a64 │ │ │ │ + b 158b48 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1589a0 │ │ │ │ + b 158a84 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1589d0 │ │ │ │ - ldr r1, [pc, #2476] @ 1595d4 │ │ │ │ + b 158ab4 │ │ │ │ + ldr r1, [pc, #2476] @ 1596b8 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #2472] @ 1595d8 │ │ │ │ + ldr r0, [pc, #2472] @ 1596bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2420] @ 1595dc │ │ │ │ - ldr r0, [pc, #2420] @ 1595e0 │ │ │ │ + b 158c98 │ │ │ │ + ldr r1, [pc, #2420] @ 1596c0 │ │ │ │ + ldr r0, [pc, #2420] @ 1596c4 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2396] @ 1595e4 │ │ │ │ - ldr r0, [pc, #2396] @ 1595e8 │ │ │ │ + b 158c98 │ │ │ │ + ldr r1, [pc, #2396] @ 1596c8 │ │ │ │ + ldr r0, [pc, #2396] @ 1596cc │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ @@ -273392,1062 +273449,1062 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2332] @ 1595ec │ │ │ │ - ldr r0, [pc, #2332] @ 1595f0 │ │ │ │ + b 158c98 │ │ │ │ + ldr r1, [pc, #2332] @ 1596d0 │ │ │ │ + ldr r0, [pc, #2332] @ 1596d4 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2308] @ 1595f4 │ │ │ │ - ldr r0, [pc, #2308] @ 1595f8 │ │ │ │ + b 158c98 │ │ │ │ + ldr r1, [pc, #2308] @ 1596d8 │ │ │ │ + ldr r0, [pc, #2308] @ 1596dc │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl b6f00 │ │ │ │ - b 158c3c │ │ │ │ - ldr r1, [pc, #2284] @ 1595fc │ │ │ │ - ldr r0, [pc, #2284] @ 159600 │ │ │ │ + b 158d20 │ │ │ │ + ldr r1, [pc, #2284] @ 1596e0 │ │ │ │ + ldr r0, [pc, #2284] @ 1596e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2264] @ 159604 │ │ │ │ - ldr r0, [pc, #2264] @ 159608 │ │ │ │ + b 158c98 │ │ │ │ + ldr r1, [pc, #2264] @ 1596e8 │ │ │ │ + ldr r0, [pc, #2264] @ 1596ec │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2232] @ 15960c │ │ │ │ - ldr r0, [pc, #2232] @ 159610 │ │ │ │ + b 158c98 │ │ │ │ + ldr r1, [pc, #2232] @ 1596f0 │ │ │ │ + ldr r0, [pc, #2232] @ 1596f4 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ - ldr r1, [pc, #2208] @ 159614 │ │ │ │ - ldr r0, [pc, #2208] @ 159618 │ │ │ │ + b 158e24 │ │ │ │ + ldr r1, [pc, #2208] @ 1596f8 │ │ │ │ + ldr r0, [pc, #2208] @ 1596fc │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ + b 158e24 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158db0 │ │ │ │ + beq 158e94 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 159114 │ │ │ │ + beq 1591f8 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1592c4 │ │ │ │ + bne 1593a8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158dd8 │ │ │ │ + beq 158ebc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 159108 │ │ │ │ + beq 1591ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15958c │ │ │ │ + beq 159670 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r8] │ │ │ │ strb r3, [r8, #4] │ │ │ │ - b 158bc4 │ │ │ │ + b 158ca8 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [sp, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158e2c │ │ │ │ + beq 158f10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15912c │ │ │ │ + beq 159210 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158e4c │ │ │ │ + beq 158f30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 159138 │ │ │ │ + beq 15921c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158e68 │ │ │ │ + beq 158f4c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 159120 │ │ │ │ - ldr r3, [pc, #1964] @ 15961c │ │ │ │ - ldr r1, [pc, #1964] @ 159620 │ │ │ │ + beq 159204 │ │ │ │ + ldr r3, [pc, #1964] @ 159700 │ │ │ │ + ldr r1, [pc, #1964] @ 159704 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1948] @ 159624 │ │ │ │ - ldr r0, [pc, #1948] @ 159628 │ │ │ │ + ldr r1, [pc, #1948] @ 159708 │ │ │ │ + ldr r0, [pc, #1948] @ 15970c │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ + b 158c98 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [sp, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158ec0 │ │ │ │ + beq 158fa4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15915c │ │ │ │ + beq 159240 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158ee0 │ │ │ │ + beq 158fc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 159168 │ │ │ │ + beq 15924c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158efc │ │ │ │ + beq 158fe0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 159144 │ │ │ │ + beq 159228 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158f18 │ │ │ │ + beq 158ffc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 159150 │ │ │ │ - ldr r3, [pc, #1788] @ 15961c │ │ │ │ - ldr r1, [pc, #1800] @ 15962c │ │ │ │ + beq 159234 │ │ │ │ + ldr r3, [pc, #1788] @ 159700 │ │ │ │ + ldr r1, [pc, #1800] @ 159710 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1784] @ 159630 │ │ │ │ - ldr r0, [pc, #1784] @ 159634 │ │ │ │ + ldr r1, [pc, #1784] @ 159714 │ │ │ │ + ldr r0, [pc, #1784] @ 159718 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ + b 158c98 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [sp, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158f70 │ │ │ │ + beq 159054 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1591bc │ │ │ │ + beq 1592a0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158f90 │ │ │ │ + beq 159074 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 159194 │ │ │ │ + beq 159278 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158fac │ │ │ │ + beq 159090 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1591a8 │ │ │ │ + beq 15928c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158fc8 │ │ │ │ + beq 1590ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 159174 │ │ │ │ + beq 159258 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158fe4 │ │ │ │ + beq 1590c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 159188 │ │ │ │ - ldr r3, [pc, #1584] @ 15961c │ │ │ │ - ldr r1, [pc, #1608] @ 159638 │ │ │ │ + beq 15926c │ │ │ │ + ldr r3, [pc, #1584] @ 159700 │ │ │ │ + ldr r1, [pc, #1608] @ 15971c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1592] @ 15963c │ │ │ │ - ldr r0, [pc, #1592] @ 159640 │ │ │ │ + ldr r1, [pc, #1592] @ 159720 │ │ │ │ + ldr r0, [pc, #1592] @ 159724 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ + b 158c98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159040 │ │ │ │ + beq 159124 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1592a0 │ │ │ │ + beq 159384 │ │ │ │ ldr r1, [r6, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1593cc │ │ │ │ + beq 1594b0 │ │ │ │ ldr r1, [r6, #2484] @ 0x9b4 │ │ │ │ mov r2, #2 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 159080 │ │ │ │ + beq 159164 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1592ac │ │ │ │ + beq 159390 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1593fc │ │ │ │ + beq 1594e0 │ │ │ │ mov r0, sl │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1590b0 │ │ │ │ + beq 159194 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1592b8 │ │ │ │ + beq 15939c │ │ │ │ cmp r5, #0 │ │ │ │ - blt 159434 │ │ │ │ + blt 159518 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ - bne 1591d0 │ │ │ │ + bne 1592b4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1590e0 │ │ │ │ + beq 1591c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1593f0 │ │ │ │ + beq 1594d4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158dbc │ │ │ │ + beq 158ea0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 158dbc │ │ │ │ + bne 158ea0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158dbc │ │ │ │ + b 158ea0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158dd8 │ │ │ │ + b 158ebc │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158db0 │ │ │ │ + b 158e94 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158e68 │ │ │ │ + b 158f4c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158e2c │ │ │ │ + b 158f10 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158e4c │ │ │ │ + b 158f30 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158efc │ │ │ │ + b 158fe0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158f18 │ │ │ │ + b 158ffc │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158ec0 │ │ │ │ + b 158fa4 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158ee0 │ │ │ │ + b 158fc4 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 158fc8 │ │ │ │ + b 1590ac │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158fe4 │ │ │ │ + b 1590c8 │ │ │ │ mov r0, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 158f90 │ │ │ │ + b 159074 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 158fac │ │ │ │ + b 159090 │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 158f70 │ │ │ │ + b 159054 │ │ │ │ ldr r1, [r6, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1591fc │ │ │ │ + beq 1592e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15941c │ │ │ │ + beq 159500 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 159460 │ │ │ │ + beq 159544 │ │ │ │ ldr r1, [r6, #2416] @ 0x970 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 159234 │ │ │ │ + beq 159318 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 159428 │ │ │ │ + beq 15950c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15949c │ │ │ │ + beq 159580 │ │ │ │ mov r0, sl │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159264 │ │ │ │ + beq 159348 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 159454 │ │ │ │ + beq 159538 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 1594c8 │ │ │ │ + blt 1595ac │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - bne 1592e4 │ │ │ │ + bne 1593c8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158dbc │ │ │ │ + beq 158ea0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 158dbc │ │ │ │ + bne 158ea0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158dbc │ │ │ │ + b 158ea0 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159040 │ │ │ │ + b 159124 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159080 │ │ │ │ + b 159164 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1590b0 │ │ │ │ - ldr r1, [pc, #888] @ 159644 │ │ │ │ - ldr r0, [pc, #888] @ 159648 │ │ │ │ + b 159194 │ │ │ │ + ldr r1, [pc, #888] @ 159728 │ │ │ │ + ldr r0, [pc, #888] @ 15972c │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ + b 158e24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ bl 4fe2c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159310 │ │ │ │ + beq 1593f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 159490 │ │ │ │ + beq 159574 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r9] │ │ │ │ - blt 159504 │ │ │ │ + blt 1595e8 │ │ │ │ ldr r1, [r6, #2476] @ 0x9ac │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 159540 │ │ │ │ + beq 159624 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159364 │ │ │ │ + beq 159448 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1594bc │ │ │ │ + beq 1595a0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 159520 │ │ │ │ + beq 159604 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159388 │ │ │ │ + beq 15946c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1594f8 │ │ │ │ + beq 1595dc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1593ac │ │ │ │ + beq 159490 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 1593ac │ │ │ │ + beq 159490 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1594ec │ │ │ │ + beq 1595d0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 159560 │ │ │ │ + beq 159644 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [r8] │ │ │ │ strb r3, [r8, #4] │ │ │ │ - b 158bc4 │ │ │ │ - ldr r1, [pc, #632] @ 15964c │ │ │ │ - ldr r0, [pc, #632] @ 159650 │ │ │ │ + b 158ca8 │ │ │ │ + ldr r1, [pc, #632] @ 159730 │ │ │ │ + ldr r0, [pc, #632] @ 159734 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ - b 158c48 │ │ │ │ + b 158d2c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1590e0 │ │ │ │ - ldr r1, [pc, #592] @ 159654 │ │ │ │ - ldr r0, [pc, #592] @ 159658 │ │ │ │ + b 1591c4 │ │ │ │ + ldr r1, [pc, #592] @ 159738 │ │ │ │ + ldr r0, [pc, #592] @ 15973c │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl b6f00 │ │ │ │ - b 1593e8 │ │ │ │ + b 1594cc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1591fc │ │ │ │ + b 1592e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159234 │ │ │ │ - ldr r1, [pc, #544] @ 15965c │ │ │ │ - ldr r0, [pc, #544] @ 159660 │ │ │ │ + b 159318 │ │ │ │ + ldr r1, [pc, #544] @ 159740 │ │ │ │ + ldr r0, [pc, #544] @ 159744 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl b6f00 │ │ │ │ - b 1593e8 │ │ │ │ + b 1594cc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159264 │ │ │ │ - ldr r1, [pc, #508] @ 159664 │ │ │ │ - ldr r0, [pc, #508] @ 159668 │ │ │ │ + b 159348 │ │ │ │ + ldr r1, [pc, #508] @ 159748 │ │ │ │ + ldr r0, [pc, #508] @ 15974c │ │ │ │ ldr r3, [r9] │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 158bb4 │ │ │ │ + b 158c98 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159310 │ │ │ │ - ldr r1, [pc, #456] @ 15966c │ │ │ │ - ldr r0, [pc, #456] @ 159670 │ │ │ │ + b 1593f4 │ │ │ │ + ldr r1, [pc, #456] @ 159750 │ │ │ │ + ldr r0, [pc, #456] @ 159754 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15947c │ │ │ │ + b 159560 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159364 │ │ │ │ - ldr r1, [pc, #420] @ 159674 │ │ │ │ - ldr r0, [pc, #420] @ 159678 │ │ │ │ + b 159448 │ │ │ │ + ldr r1, [pc, #420] @ 159758 │ │ │ │ + ldr r0, [pc, #420] @ 15975c │ │ │ │ ldr r3, [r9] │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15947c │ │ │ │ + b 159560 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1593ac │ │ │ │ + b 159490 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159388 │ │ │ │ - ldr r1, [pc, #368] @ 15967c │ │ │ │ - ldr r0, [pc, #368] @ 159680 │ │ │ │ + b 15946c │ │ │ │ + ldr r1, [pc, #368] @ 159760 │ │ │ │ + ldr r0, [pc, #368] @ 159764 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ - ldr r1, [pc, #348] @ 159684 │ │ │ │ - ldr r0, [pc, #348] @ 159688 │ │ │ │ + b 158e24 │ │ │ │ + ldr r1, [pc, #348] @ 159768 │ │ │ │ + ldr r0, [pc, #348] @ 15976c │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ - ldr r1, [pc, #324] @ 15968c │ │ │ │ - ldr r0, [pc, #324] @ 159690 │ │ │ │ + b 158e24 │ │ │ │ + ldr r1, [pc, #324] @ 159770 │ │ │ │ + ldr r0, [pc, #324] @ 159774 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ - ldr r0, [pc, #300] @ 159694 │ │ │ │ + b 158e24 │ │ │ │ + ldr r0, [pc, #300] @ 159778 │ │ │ │ ldr r3, [r9] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r1, [pc, #288] @ 159698 │ │ │ │ - ldr r0, [pc, #288] @ 15969c │ │ │ │ + ldr r1, [pc, #288] @ 15977c │ │ │ │ + ldr r0, [pc, #288] @ 159780 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r3, [pc, #268] @ 1596a0 │ │ │ │ - ldr r1, [pc, #268] @ 1596a4 │ │ │ │ - ldr r0, [pc, #268] @ 1596a8 │ │ │ │ + b 158c98 │ │ │ │ + ldr r3, [pc, #268] @ 159784 │ │ │ │ + ldr r1, [pc, #268] @ 159788 │ │ │ │ + ldr r0, [pc, #268] @ 15978c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #264] @ 1596ac │ │ │ │ + ldr r2, [pc, #264] @ 159790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #916 @ 0x394 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r7, lr, r0, lsl #15 │ │ │ │ + mlaeq lr, ip, r6, r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r7, lr, r0, ror #14 │ │ │ │ + eoreq r7, lr, ip, ror r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, ror #18 │ │ │ │ - @ instruction: 0x002a97bc │ │ │ │ - eoreq r5, sl, r4, ror #9 │ │ │ │ - eoreq r7, lr, ip, lsr #8 │ │ │ │ - eoreq r9, sl, r8, lsr #14 │ │ │ │ - eoreq r5, sl, r0, asr r4 │ │ │ │ - eoreq r9, sl, r8, ror #13 │ │ │ │ - eoreq r5, sl, r0, lsl r4 │ │ │ │ - eoreq r9, sl, r8, asr #13 │ │ │ │ - eoreq r5, sl, ip, ror #7 │ │ │ │ - eoreq r9, sl, r0, lsl #13 │ │ │ │ - eoreq r5, sl, r8, lsr #7 │ │ │ │ - eoreq r9, sl, r0, ror #12 │ │ │ │ - eoreq r5, sl, r8, lsl #7 │ │ │ │ - eoreq r9, sl, r4, asr #12 │ │ │ │ - eoreq r5, sl, ip, ror #6 │ │ │ │ - eoreq r9, sl, r4, lsr #12 │ │ │ │ - eoreq r5, sl, ip, asr #6 │ │ │ │ - strdeq r9, [sl], -ip @ │ │ │ │ - eoreq r5, sl, r4, lsr #6 │ │ │ │ - ldrdeq r9, [sl], -ip @ │ │ │ │ - eoreq r5, sl, r4, lsl #6 │ │ │ │ - andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq r8, sl, ip, lsr r1 │ │ │ │ - eoreq r9, sl, r8, asr #9 │ │ │ │ + eoreq r9, sl, r0, asr #15 │ │ │ │ + eoreq r5, sl, r8, ror #9 │ │ │ │ + eoreq r7, lr, r8, asr #6 │ │ │ │ + eoreq r9, sl, ip, lsr #14 │ │ │ │ + eoreq r5, sl, r4, asr r4 │ │ │ │ + eoreq r9, sl, ip, ror #13 │ │ │ │ + eoreq r5, sl, r4, lsl r4 │ │ │ │ + eoreq r9, sl, ip, asr #13 │ │ │ │ strdeq r5, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, lsl #1 │ │ │ │ - eoreq r9, sl, r8, lsl r4 │ │ │ │ - eoreq r5, sl, r0, asr #2 │ │ │ │ - ldrdeq r7, [sl], -ip @ │ │ │ │ - eoreq r9, sl, ip, asr #6 │ │ │ │ - eoreq r5, sl, r4, ror r0 │ │ │ │ - eoreq r9, sl, r4, lsl #1 │ │ │ │ - eoreq r4, sl, ip, lsr #27 │ │ │ │ - eoreq r8, sl, ip, ror pc │ │ │ │ - eoreq r4, sl, r4, lsr #25 │ │ │ │ - eoreq r8, sl, ip, asr #30 │ │ │ │ - eoreq r4, sl, r4, ror ip │ │ │ │ - eoreq r8, sl, r4, lsl pc │ │ │ │ - eoreq r4, sl, ip, lsr ip │ │ │ │ - eoreq r8, sl, r4, ror #29 │ │ │ │ - eoreq r4, sl, ip, lsl #24 │ │ │ │ - eoreq r8, sl, r8, lsr #29 │ │ │ │ - ldrdeq r4, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, ror lr │ │ │ │ - eoreq r4, sl, r4, lsr #23 │ │ │ │ - eoreq r8, sl, r8, asr #28 │ │ │ │ - eoreq r4, sl, r0, ror fp │ │ │ │ - eoreq r8, sl, r8, lsr #28 │ │ │ │ - eoreq r4, sl, r0, asr fp │ │ │ │ - eoreq r8, sl, r8, lsl #28 │ │ │ │ - eoreq r4, sl, r0, lsr fp │ │ │ │ - eoreq r9, fp, ip, lsr #6 │ │ │ │ - ldrdeq r8, [sl], -ip @ │ │ │ │ - eoreq r4, sl, r0, lsl #22 │ │ │ │ - ldrdeq r9, [ip], -r0 @ │ │ │ │ - ldrdeq fp, [r9], -r4 @ │ │ │ │ - eoreq r7, sl, r8, lsr #32 │ │ │ │ + eoreq r9, sl, r4, lsl #13 │ │ │ │ + eoreq r5, sl, ip, lsr #7 │ │ │ │ + eoreq r9, sl, r4, ror #12 │ │ │ │ + eoreq r5, sl, ip, lsl #7 │ │ │ │ + eoreq r9, sl, r8, asr #12 │ │ │ │ + eoreq r5, sl, r0, ror r3 │ │ │ │ + eoreq r9, sl, r8, lsr #12 │ │ │ │ + eoreq r5, sl, r0, asr r3 │ │ │ │ + eoreq r9, sl, r0, lsl #12 │ │ │ │ + eoreq r5, sl, r8, lsr #6 │ │ │ │ + eoreq r9, sl, r0, ror #11 │ │ │ │ + eoreq r5, sl, r8, lsl #6 │ │ │ │ + andeq r0, r0, ip, asr #11 │ │ │ │ + eoreq r8, sl, r0, asr #2 │ │ │ │ + eoreq r9, sl, ip, asr #9 │ │ │ │ + strdeq r5, [sl], -r4 @ │ │ │ │ + mlaeq sl, r0, r0, r8 │ │ │ │ + eoreq r9, sl, ip, lsl r4 │ │ │ │ + eoreq r5, sl, r4, asr #2 │ │ │ │ + eoreq r7, sl, r0, ror #31 │ │ │ │ + eoreq r9, sl, r0, asr r3 │ │ │ │ + eoreq r5, sl, r8, ror r0 │ │ │ │ + eoreq r9, sl, r8, lsl #1 │ │ │ │ + @ instruction: 0x002a4db0 │ │ │ │ + eoreq r8, sl, r0, lsl #31 │ │ │ │ + eoreq r4, sl, r8, lsr #25 │ │ │ │ + eoreq r8, sl, r0, asr pc │ │ │ │ + eoreq r4, sl, r8, ror ip │ │ │ │ + eoreq r8, sl, r8, lsl pc │ │ │ │ + eoreq r4, sl, r0, asr #24 │ │ │ │ + eoreq r8, sl, r8, ror #29 │ │ │ │ + eoreq r4, sl, r0, lsl ip │ │ │ │ + eoreq r8, sl, ip, lsr #29 │ │ │ │ + ldrdeq r4, [sl], -r4 @ │ │ │ │ + eoreq r8, sl, r0, lsl #29 │ │ │ │ + eoreq r4, sl, r8, lsr #23 │ │ │ │ + eoreq r8, sl, ip, asr #28 │ │ │ │ + eoreq r4, sl, r4, ror fp │ │ │ │ + eoreq r8, sl, ip, lsr #28 │ │ │ │ + eoreq r4, sl, r4, asr fp │ │ │ │ + eoreq r8, sl, ip, lsl #28 │ │ │ │ + eoreq r4, sl, r4, lsr fp │ │ │ │ + eoreq r9, fp, r0, lsr r3 │ │ │ │ + eoreq r8, sl, r0, ror #27 │ │ │ │ + eoreq r4, sl, r4, lsl #22 │ │ │ │ + ldrdeq r9, [ip], -r4 @ │ │ │ │ + ldrdeq fp, [r9], -r8 @ │ │ │ │ + eoreq r7, sl, ip, lsr #32 │ │ │ │ andeq lr, r0, r2, lsr r5 │ │ │ │ │ │ │ │ -001596b0 : │ │ │ │ +00159794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #456] @ 159890 │ │ │ │ + ldr ip, [pc, #456] @ 159974 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #444] @ 159894 │ │ │ │ + ldr lr, [pc, #444] @ 159978 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #4080 @ 0xff0 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #424] @ 159898 │ │ │ │ + ldr ip, [pc, #424] @ 15997c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r5, [pc, #416] @ 15989c │ │ │ │ + ldr r5, [pc, #416] @ 159980 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 159824 │ │ │ │ + beq 159908 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 1597f4 │ │ │ │ + beq 1598d8 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 158860 │ │ │ │ + bl 158944 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 159824 │ │ │ │ + beq 159908 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15982c │ │ │ │ + beq 159910 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 159840 │ │ │ │ - ldr r2, [pc, #316] @ 1598a0 │ │ │ │ + beq 159924 │ │ │ │ + ldr r2, [pc, #316] @ 159984 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 159868 │ │ │ │ - ldr r2, [pc, #304] @ 1598a4 │ │ │ │ + beq 15994c │ │ │ │ + ldr r2, [pc, #304] @ 159988 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 159864 │ │ │ │ + beq 159948 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ - ble 15988c │ │ │ │ + ble 159970 │ │ │ │ ldrb r3, [sp, #24] │ │ │ │ str r4, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1597e8 │ │ │ │ - ldr r3, [pc, #264] @ 1598a8 │ │ │ │ + bne 1598cc │ │ │ │ + ldr r3, [pc, #264] @ 15998c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 15988c │ │ │ │ + beq 159970 │ │ │ │ str r2, [r0, #16] │ │ │ │ - ldr r2, [pc, #232] @ 1598ac │ │ │ │ - ldr r3, [pc, #208] @ 159898 │ │ │ │ + ldr r2, [pc, #232] @ 159990 │ │ │ │ + ldr r3, [pc, #208] @ 15997c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15983c │ │ │ │ + bne 159920 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #192] @ 1598b0 │ │ │ │ + ldr r3, [pc, #192] @ 159994 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - b 1597a0 │ │ │ │ - ldr r0, [pc, #184] @ 1598b4 │ │ │ │ + b 159884 │ │ │ │ + ldr r0, [pc, #184] @ 159998 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #176] @ 1598b8 │ │ │ │ - ldr r1, [pc, #176] @ 1598bc │ │ │ │ - ldr r0, [pc, #176] @ 1598c0 │ │ │ │ + ldr r3, [pc, #176] @ 15999c │ │ │ │ + ldr r1, [pc, #176] @ 1599a0 │ │ │ │ + ldr r0, [pc, #176] @ 1599a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1597bc │ │ │ │ + b 1598a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl aa8fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 15974c │ │ │ │ + b 159830 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #124] @ 1598c4 │ │ │ │ - ldr r1, [pc, #124] @ 1598c8 │ │ │ │ - ldr r0, [pc, #124] @ 1598cc │ │ │ │ + ldr r3, [pc, #124] @ 1599a8 │ │ │ │ + ldr r1, [pc, #124] @ 1599ac │ │ │ │ + ldr r0, [pc, #124] @ 1599b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #96] @ 1598d0 │ │ │ │ - ldr r1, [pc, #96] @ 1598d4 │ │ │ │ - ldr r0, [pc, #96] @ 1598d8 │ │ │ │ + ldr r3, [pc, #96] @ 1599b4 │ │ │ │ + ldr r1, [pc, #96] @ 1599b8 │ │ │ │ + ldr r0, [pc, #96] @ 1599bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 1598dc │ │ │ │ + ldr r2, [pc, #92] @ 1599c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - eoreq fp, pc, r0, asr #8 │ │ │ │ - eoreq r6, lr, ip, lsl #18 │ │ │ │ + eoreq fp, pc, ip, asr r3 @ │ │ │ │ + eoreq r6, lr, r8, lsr #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - strdeq r6, [lr], -r0 @ │ │ │ │ + eoreq r6, lr, ip, lsl #16 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eoreq r6, lr, r4, lsr r8 │ │ │ │ + eoreq r6, lr, r0, asr r7 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaeq fp, ip, r0, r9 │ │ │ │ + eoreq r9, fp, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eoreq r8, sl, r4, asr #22 │ │ │ │ - eoreq r4, sl, r8, ror #16 │ │ │ │ - eoreq r5, ip, ip, lsr #18 │ │ │ │ - eoreq fp, r9, ip, asr #22 │ │ │ │ - eoreq fp, r9, r8, ror fp │ │ │ │ - eoreq r5, ip, r4, lsl #18 │ │ │ │ - eoreq fp, r9, r0, ror #21 │ │ │ │ - eoreq lr, r9, r8, lsl #24 │ │ │ │ + eoreq r8, sl, r8, asr #22 │ │ │ │ + eoreq r4, sl, ip, ror #16 │ │ │ │ + eoreq r5, ip, r0, lsr r9 │ │ │ │ + eoreq fp, r9, r0, asr fp │ │ │ │ + eoreq fp, r9, ip, ror fp │ │ │ │ + eoreq r5, ip, r8, lsl #18 │ │ │ │ + eoreq fp, r9, r4, ror #21 │ │ │ │ + eoreq lr, r9, ip, lsl #24 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -001598e0 : │ │ │ │ +001599c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r2, [pc, #3204] @ 15a57c │ │ │ │ - ldr r3, [pc, #3204] @ 15a580 │ │ │ │ + ldr r2, [pc, #3204] @ 15a660 │ │ │ │ + ldr r3, [pc, #3204] @ 15a664 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r5, [pc, #3200] @ 15a584 │ │ │ │ + ldr r5, [pc, #3200] @ 15a668 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ cmp r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15996c │ │ │ │ + bne 159a50 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15a558 │ │ │ │ + beq 15a63c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #3140] @ 15a588 │ │ │ │ - ldr r3, [pc, #3128] @ 15a580 │ │ │ │ + ldr r2, [pc, #3140] @ 15a66c │ │ │ │ + ldr r3, [pc, #3128] @ 15a664 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15a43c │ │ │ │ + bne 15a520 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #3096] @ 15a58c │ │ │ │ - ldr r3, [pc, #3096] @ 15a590 │ │ │ │ + ldr r2, [pc, #3096] @ 15a670 │ │ │ │ + ldr r3, [pc, #3096] @ 15a674 │ │ │ │ ldr r8, [r5, r2] │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3624] @ 0xe28 │ │ │ │ ldr r0, [r8, #2440] @ 0x988 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 159c18 │ │ │ │ - ldr r2, [pc, #3056] @ 15a594 │ │ │ │ + beq 159cfc │ │ │ │ + ldr r2, [pc, #3056] @ 15a678 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1599cc │ │ │ │ + beq 159ab0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1599cc │ │ │ │ + beq 159ab0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 159c3c │ │ │ │ + beq 159d20 │ │ │ │ ldr r1, [r8, #2472] @ 0x9a8 │ │ │ │ ldr r0, [r7] │ │ │ │ bl a86c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 159d54 │ │ │ │ + beq 159e38 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #12 │ │ │ │ str r4, [sp, #12] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 159a14 │ │ │ │ + beq 159af8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 159c6c │ │ │ │ + beq 159d50 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r7] │ │ │ │ - beq 159d94 │ │ │ │ + beq 159e78 │ │ │ │ ldr r1, [r8, #2468] @ 0x9a4 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 159db0 │ │ │ │ + beq 159e94 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ str r9, [sp, #16] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159a68 │ │ │ │ + beq 159b4c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 159c84 │ │ │ │ + beq 159d68 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 159dd8 │ │ │ │ + beq 159ebc │ │ │ │ mov r0, r4 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 159a98 │ │ │ │ + beq 159b7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 159c90 │ │ │ │ + beq 159d74 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 159df8 │ │ │ │ + beq 159edc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd54 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 159e18 │ │ │ │ + beq 159efc │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159ad4 │ │ │ │ + beq 159bb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 159bf8 │ │ │ │ + beq 159cdc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 159c9c │ │ │ │ + beq 159d80 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd54 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 159efc │ │ │ │ + beq 159fe0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd54 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 159f88 │ │ │ │ + beq 15a06c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 159b24 │ │ │ │ + beq 159c08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 159c04 │ │ │ │ + beq 159ce8 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15a030 │ │ │ │ + bne 15a114 │ │ │ │ ldr r1, [r8, #140] @ 0x8c │ │ │ │ mov r0, r6 │ │ │ │ bl 50378 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r0, [r7] │ │ │ │ - beq 159ccc │ │ │ │ + beq 159db0 │ │ │ │ ldr r1, [r8, #2480] @ 0x9b0 │ │ │ │ bl a86c4 │ │ │ │ subs r2, r0, #0 │ │ │ │ - beq 159d0c │ │ │ │ + beq 159df0 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fe74 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 159b84 │ │ │ │ + beq 159c68 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r2] │ │ │ │ - beq 159c58 │ │ │ │ + beq 159d3c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159ba0 │ │ │ │ + beq 159c84 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 159c44 │ │ │ │ + beq 159d28 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 159d74 │ │ │ │ + blt 159e58 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15a0f4 │ │ │ │ + beq 15a1d8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159bd0 │ │ │ │ + beq 159cb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 159c78 │ │ │ │ + beq 159d5c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159aa0 │ │ │ │ + beq 159b84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 159aa0 │ │ │ │ + bne 159b84 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159aa0 │ │ │ │ + b 159b84 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159ad4 │ │ │ │ + b 159bb8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 159b24 │ │ │ │ - ldr r1, [pc, #2424] @ 15a598 │ │ │ │ - ldr r0, [pc, #2424] @ 15a59c │ │ │ │ + b 159c08 │ │ │ │ + ldr r1, [pc, #2424] @ 15a67c │ │ │ │ + ldr r0, [pc, #2424] @ 15a680 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl b6f00 │ │ │ │ mov r4, #0 │ │ │ │ - b 15993c │ │ │ │ + b 159a20 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1599cc │ │ │ │ + b 159ab0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - b 159ba0 │ │ │ │ + b 159c84 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - b 159b84 │ │ │ │ + b 159c68 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159a14 │ │ │ │ + b 159af8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159bd0 │ │ │ │ + b 159cb4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159a68 │ │ │ │ + b 159b4c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159a98 │ │ │ │ - ldr r1, [pc, #2300] @ 15a5a0 │ │ │ │ - ldr r0, [pc, #2300] @ 15a5a4 │ │ │ │ + b 159b7c │ │ │ │ + ldr r1, [pc, #2300] @ 15a684 │ │ │ │ + ldr r0, [pc, #2300] @ 15a688 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2260] @ 15a5a8 │ │ │ │ + b 159d18 │ │ │ │ + ldr r1, [pc, #2260] @ 15a68c │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #2256] @ 15a5ac │ │ │ │ + ldr r0, [pc, #2256] @ 15a690 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2204] @ 15a5b0 │ │ │ │ - ldr r0, [pc, #2204] @ 15a5b4 │ │ │ │ + b 159d18 │ │ │ │ + ldr r1, [pc, #2204] @ 15a694 │ │ │ │ + ldr r0, [pc, #2204] @ 15a698 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ @@ -274455,2124 +274512,2124 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2140] @ 15a5b8 │ │ │ │ - ldr r0, [pc, #2140] @ 15a5bc │ │ │ │ + b 159d18 │ │ │ │ + ldr r1, [pc, #2140] @ 15a69c │ │ │ │ + ldr r0, [pc, #2140] @ 15a6a0 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2116] @ 15a5c0 │ │ │ │ - ldr r0, [pc, #2116] @ 15a5c4 │ │ │ │ + b 159d18 │ │ │ │ + ldr r1, [pc, #2116] @ 15a6a4 │ │ │ │ + ldr r0, [pc, #2116] @ 15a6a8 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl b6f00 │ │ │ │ - b 159ce8 │ │ │ │ - ldr r1, [pc, #2092] @ 15a5c8 │ │ │ │ - ldr r0, [pc, #2092] @ 15a5cc │ │ │ │ + b 159dcc │ │ │ │ + ldr r1, [pc, #2092] @ 15a6ac │ │ │ │ + ldr r0, [pc, #2092] @ 15a6b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2072] @ 15a5d0 │ │ │ │ - ldr r0, [pc, #2072] @ 15a5d4 │ │ │ │ + b 159d18 │ │ │ │ + ldr r1, [pc, #2072] @ 15a6b4 │ │ │ │ + ldr r0, [pc, #2072] @ 15a6b8 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2040] @ 15a5d8 │ │ │ │ - ldr r0, [pc, #2040] @ 15a5dc │ │ │ │ + b 159d18 │ │ │ │ + ldr r1, [pc, #2040] @ 15a6bc │ │ │ │ + ldr r0, [pc, #2040] @ 15a6c0 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ - ldr r1, [pc, #2016] @ 15a5e0 │ │ │ │ - ldr r0, [pc, #2016] @ 15a5e4 │ │ │ │ + b 159eb0 │ │ │ │ + ldr r1, [pc, #2016] @ 15a6c4 │ │ │ │ + ldr r0, [pc, #2016] @ 15a6c8 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ + b 159eb0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159e34 │ │ │ │ + beq 159f18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a2c8 │ │ │ │ + beq 15a3ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159e50 │ │ │ │ + beq 159f34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a2d4 │ │ │ │ + beq 15a3b8 │ │ │ │ bl 50048 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 15a3fc │ │ │ │ - ldr r3, [pc, #1924] @ 15a5e8 │ │ │ │ + bne 15a4e0 │ │ │ │ + ldr r3, [pc, #1924] @ 15a6cc │ │ │ │ ldr r1, [r8, #504] @ 0x1f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r6, [r8, #2492] @ 0x9bc │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15a41c │ │ │ │ + beq 15a500 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159eb0 │ │ │ │ + beq 159f94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15a390 │ │ │ │ + beq 15a474 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 15a440 │ │ │ │ + beq 15a524 │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159edc │ │ │ │ + beq 159fc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a39c │ │ │ │ - ldr r1, [pc, #1800] @ 15a5ec │ │ │ │ - ldr r0, [pc, #1800] @ 15a5f0 │ │ │ │ + beq 15a480 │ │ │ │ + ldr r1, [pc, #1800] @ 15a6d0 │ │ │ │ + ldr r0, [pc, #1800] @ 15a6d4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159d18 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159f18 │ │ │ │ + beq 159ffc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a304 │ │ │ │ + beq 15a3e8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159f34 │ │ │ │ + beq 15a018 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a310 │ │ │ │ + beq 15a3f4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159f50 │ │ │ │ + beq 15a034 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a2f8 │ │ │ │ - ldr r3, [pc, #1692] @ 15a5f4 │ │ │ │ - ldr r1, [pc, #1692] @ 15a5f8 │ │ │ │ + beq 15a3dc │ │ │ │ + ldr r3, [pc, #1692] @ 15a6d8 │ │ │ │ + ldr r1, [pc, #1692] @ 15a6dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1676] @ 15a5fc │ │ │ │ - ldr r0, [pc, #1676] @ 15a600 │ │ │ │ + ldr r1, [pc, #1676] @ 15a6e0 │ │ │ │ + ldr r0, [pc, #1676] @ 15a6e4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159d18 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159fa4 │ │ │ │ + beq 15a088 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a31c │ │ │ │ + beq 15a400 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159fc0 │ │ │ │ + beq 15a0a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a328 │ │ │ │ + beq 15a40c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159fdc │ │ │ │ + beq 15a0c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a2e0 │ │ │ │ + beq 15a3c4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159ff8 │ │ │ │ + beq 15a0dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15a2ec │ │ │ │ - ldr r3, [pc, #1524] @ 15a5f4 │ │ │ │ - ldr r1, [pc, #1536] @ 15a604 │ │ │ │ + beq 15a3d0 │ │ │ │ + ldr r3, [pc, #1524] @ 15a6d8 │ │ │ │ + ldr r1, [pc, #1536] @ 15a6e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1520] @ 15a608 │ │ │ │ - ldr r0, [pc, #1520] @ 15a60c │ │ │ │ + ldr r1, [pc, #1520] @ 15a6ec │ │ │ │ + ldr r0, [pc, #1520] @ 15a6f0 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159d18 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a04c │ │ │ │ + beq 15a130 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a334 │ │ │ │ + beq 15a418 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a068 │ │ │ │ + beq 15a14c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a368 │ │ │ │ + beq 15a44c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a084 │ │ │ │ + beq 15a168 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15a37c │ │ │ │ + beq 15a460 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a0a0 │ │ │ │ + beq 15a184 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 15a348 │ │ │ │ + beq 15a42c │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a0bc │ │ │ │ + beq 15a1a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 15a35c │ │ │ │ - ldr r3, [pc, #1328] @ 15a5f4 │ │ │ │ - ldr r1, [pc, #1352] @ 15a610 │ │ │ │ + beq 15a440 │ │ │ │ + ldr r3, [pc, #1328] @ 15a6d8 │ │ │ │ + ldr r1, [pc, #1352] @ 15a6f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1336] @ 15a614 │ │ │ │ - ldr r0, [pc, #1336] @ 15a618 │ │ │ │ + ldr r1, [pc, #1336] @ 15a6f8 │ │ │ │ + ldr r0, [pc, #1336] @ 15a6fc │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159d18 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a110 │ │ │ │ + beq 15a1f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a3a8 │ │ │ │ + beq 15a48c │ │ │ │ ldr r1, [r8, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ bl 50378 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 15a478 │ │ │ │ + beq 15a55c │ │ │ │ ldr r1, [r8, #2416] @ 0x970 │ │ │ │ bl 4fc64 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 15a14c │ │ │ │ + beq 15a230 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a3b4 │ │ │ │ + beq 15a498 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 15a49c │ │ │ │ + beq 15a580 │ │ │ │ add r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3628] @ 0xe2c │ │ │ │ ldr r0, [r8, #2488] @ 0x9b8 │ │ │ │ mov r2, #-2147483647 @ 0x80000001 │ │ │ │ add r1, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 501c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 15a4bc │ │ │ │ + beq 15a5a0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a198 │ │ │ │ + beq 15a27c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 15a3d8 │ │ │ │ + beq 15a4bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a1b4 │ │ │ │ + beq 15a298 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15a3e4 │ │ │ │ + beq 15a4c8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ bl 4fb50 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 15a1e4 │ │ │ │ + beq 15a2c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15a3c0 │ │ │ │ + beq 15a4a4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a200 │ │ │ │ + beq 15a2e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a3cc │ │ │ │ + beq 15a4b0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r7] │ │ │ │ - blt 15a53c │ │ │ │ + blt 15a620 │ │ │ │ ldr r1, [r8, #2476] @ 0x9ac │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 15a51c │ │ │ │ + beq 15a600 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ str r9, [sp, #20] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 15a254 │ │ │ │ + beq 15a338 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a3f0 │ │ │ │ + beq 15a4d4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 15a4fc │ │ │ │ + beq 15a5e0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a278 │ │ │ │ + beq 15a35c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a460 │ │ │ │ + beq 15a544 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd84 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 15a2a0 │ │ │ │ + beq 15a384 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15a46c │ │ │ │ + beq 15a550 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 15993c │ │ │ │ - ldr r1, [pc, #876] @ 15a61c │ │ │ │ - ldr r0, [pc, #876] @ 15a620 │ │ │ │ + bne 159a20 │ │ │ │ + ldr r1, [pc, #876] @ 15a700 │ │ │ │ + ldr r0, [pc, #876] @ 15a704 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl b6f00 │ │ │ │ - b 15993c │ │ │ │ + b 159a20 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159e34 │ │ │ │ + b 159f18 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159e50 │ │ │ │ + b 159f34 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159fdc │ │ │ │ + b 15a0c0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159ff8 │ │ │ │ + b 15a0dc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159f50 │ │ │ │ + b 15a034 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159f18 │ │ │ │ + b 159ffc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159f34 │ │ │ │ + b 15a018 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159fa4 │ │ │ │ + b 15a088 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159fc0 │ │ │ │ + b 15a0a4 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 15a04c │ │ │ │ + b 15a130 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 15a0a0 │ │ │ │ + b 15a184 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a0bc │ │ │ │ + b 15a1a0 │ │ │ │ mov r0, sl │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 15a068 │ │ │ │ + b 15a14c │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 15a084 │ │ │ │ + b 15a168 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159eb0 │ │ │ │ + b 159f94 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159edc │ │ │ │ + b 159fc0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a110 │ │ │ │ + b 15a1f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a14c │ │ │ │ + b 15a230 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a1e4 │ │ │ │ + b 15a2c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a200 │ │ │ │ + b 15a2e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a198 │ │ │ │ + b 15a27c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a1b4 │ │ │ │ + b 15a298 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a254 │ │ │ │ - ldr r1, [pc, #544] @ 15a624 │ │ │ │ - ldr r0, [pc, #544] @ 15a628 │ │ │ │ + b 15a338 │ │ │ │ + ldr r1, [pc, #544] @ 15a708 │ │ │ │ + ldr r0, [pc, #544] @ 15a70c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #520] @ 15a62c │ │ │ │ - ldr r0, [pc, #520] @ 15a630 │ │ │ │ + b 159d18 │ │ │ │ + ldr r1, [pc, #520] @ 15a710 │ │ │ │ + ldr r0, [pc, #520] @ 15a714 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159d18 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #492] @ 15a634 │ │ │ │ - ldr r0, [pc, #492] @ 15a638 │ │ │ │ + ldr r1, [pc, #492] @ 15a718 │ │ │ │ + ldr r0, [pc, #492] @ 15a71c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159d18 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a278 │ │ │ │ + b 15a35c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a2a0 │ │ │ │ - ldr r1, [pc, #444] @ 15a63c │ │ │ │ - ldr r0, [pc, #444] @ 15a640 │ │ │ │ + b 15a384 │ │ │ │ + ldr r1, [pc, #444] @ 15a720 │ │ │ │ + ldr r0, [pc, #444] @ 15a724 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ - b 159cf4 │ │ │ │ - ldr r1, [pc, #416] @ 15a644 │ │ │ │ - ldr r0, [pc, #416] @ 15a648 │ │ │ │ + b 159dd8 │ │ │ │ + ldr r1, [pc, #416] @ 15a728 │ │ │ │ + ldr r0, [pc, #416] @ 15a72c │ │ │ │ ldr r3, [r7] │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15a494 │ │ │ │ - ldr r1, [pc, #392] @ 15a64c │ │ │ │ - ldr r0, [pc, #392] @ 15a650 │ │ │ │ + b 15a578 │ │ │ │ + ldr r1, [pc, #392] @ 15a730 │ │ │ │ + ldr r0, [pc, #392] @ 15a734 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #336] @ 15a654 │ │ │ │ - ldr r0, [pc, #336] @ 15a658 │ │ │ │ + b 159d18 │ │ │ │ + ldr r1, [pc, #336] @ 15a738 │ │ │ │ + ldr r0, [pc, #336] @ 15a73c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ - ldr r1, [pc, #312] @ 15a65c │ │ │ │ - ldr r0, [pc, #312] @ 15a660 │ │ │ │ + b 159eb0 │ │ │ │ + ldr r1, [pc, #312] @ 15a740 │ │ │ │ + ldr r0, [pc, #312] @ 15a744 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ - ldr r1, [pc, #288] @ 15a664 │ │ │ │ - ldr r0, [pc, #288] @ 15a668 │ │ │ │ + b 159eb0 │ │ │ │ + ldr r1, [pc, #288] @ 15a748 │ │ │ │ + ldr r0, [pc, #288] @ 15a74c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ - ldr r3, [pc, #268] @ 15a66c │ │ │ │ - ldr r1, [pc, #268] @ 15a670 │ │ │ │ - ldr r0, [pc, #268] @ 15a674 │ │ │ │ + b 159eb0 │ │ │ │ + ldr r3, [pc, #268] @ 15a750 │ │ │ │ + ldr r1, [pc, #268] @ 15a754 │ │ │ │ + ldr r0, [pc, #268] @ 15a758 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #264] @ 15a678 │ │ │ │ + ldr r2, [pc, #264] @ 15a75c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #972 @ 0x3cc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r6, lr, r0, lsl #14 │ │ │ │ + eoreq r6, lr, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r6, lr, ip, ror #13 │ │ │ │ - @ instruction: 0x002e66b4 │ │ │ │ + eoreq r6, lr, r8, lsl #12 │ │ │ │ + ldrdeq r6, [lr], -r0 @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, ror #18 │ │ │ │ - eoreq r8, sl, ip, asr #14 │ │ │ │ - eoreq r4, sl, r8, asr r4 │ │ │ │ - eoreq r8, sl, r8, asr #13 │ │ │ │ - ldrdeq r4, [sl], -r0 @ │ │ │ │ - mlaeq sl, r8, r6, r8 │ │ │ │ - eoreq r4, sl, r4, lsr #7 │ │ │ │ - eoreq r8, sl, r8, asr r6 │ │ │ │ - eoreq r4, sl, r0, ror #6 │ │ │ │ - eoreq r8, sl, r0, lsl r6 │ │ │ │ - eoreq r4, sl, ip, lsl r3 │ │ │ │ - strdeq r8, [sl], -r0 @ │ │ │ │ - strdeq r4, [sl], -ip @ │ │ │ │ - ldrdeq r8, [sl], -r4 @ │ │ │ │ - eoreq r4, sl, r0, ror #5 │ │ │ │ - @ instruction: 0x002a85b4 │ │ │ │ - eoreq r4, sl, r0, asr #5 │ │ │ │ - eoreq r8, sl, ip, lsl #11 │ │ │ │ - mlaeq sl, r8, r2, r4 │ │ │ │ - eoreq r8, sl, ip, ror #10 │ │ │ │ - eoreq r4, sl, r8, ror r2 │ │ │ │ + eoreq r8, sl, r0, asr r7 │ │ │ │ + eoreq r4, sl, ip, asr r4 │ │ │ │ + eoreq r8, sl, ip, asr #13 │ │ │ │ + ldrdeq r4, [sl], -r4 @ │ │ │ │ + mlaeq sl, ip, r6, r8 │ │ │ │ + eoreq r4, sl, r8, lsr #7 │ │ │ │ + eoreq r8, sl, ip, asr r6 │ │ │ │ + eoreq r4, sl, r4, ror #6 │ │ │ │ + eoreq r8, sl, r4, lsl r6 │ │ │ │ + eoreq r4, sl, r0, lsr #6 │ │ │ │ + strdeq r8, [sl], -r4 @ │ │ │ │ + eoreq r4, sl, r0, lsl #6 │ │ │ │ + ldrdeq r8, [sl], -r8 @ │ │ │ │ + eoreq r4, sl, r4, ror #5 │ │ │ │ + @ instruction: 0x002a85b8 │ │ │ │ + eoreq r4, sl, r4, asr #5 │ │ │ │ + mlaeq sl, r0, r5, r8 │ │ │ │ + mlaeq sl, ip, r2, r4 │ │ │ │ + eoreq r8, sl, r0, ror r5 │ │ │ │ + eoreq r4, sl, ip, ror r2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r8, sl, r8, lsl #9 │ │ │ │ - mlaeq sl, r4, r1, r4 │ │ │ │ + eoreq r8, sl, ip, lsl #9 │ │ │ │ + mlaeq sl, r8, r1, r4 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq r7, sl, r4, asr r0 │ │ │ │ - strdeq r8, [sl], -ip @ │ │ │ │ - eoreq r4, sl, r8, lsl #2 │ │ │ │ - eoreq r6, sl, ip, lsr #31 │ │ │ │ - eoreq r8, sl, r4, asr r3 │ │ │ │ - eoreq r4, sl, r0, rrx │ │ │ │ - eoreq r6, sl, r4, lsl #30 │ │ │ │ - mlaeq sl, r0, r2, r8 │ │ │ │ - mlaeq sl, ip, pc, r3 @ │ │ │ │ - strheq r8, [sl], -ip @ │ │ │ │ - eoreq r3, sl, r8, asr #27 │ │ │ │ - eoreq r7, sl, r8, ror #30 │ │ │ │ - eoreq r3, sl, r4, ror ip │ │ │ │ - eoreq r7, sl, r8, asr #30 │ │ │ │ - eoreq r3, sl, r4, asr ip │ │ │ │ - eoreq r7, sl, r4, lsr #30 │ │ │ │ - eoreq r3, sl, r0, lsr ip │ │ │ │ - eoreq r7, sl, r8, ror #29 │ │ │ │ - strdeq r3, [sl], -r4 @ │ │ │ │ - eoreq r7, sl, r4, asr #29 │ │ │ │ - ldrdeq r3, [sl], -r0 @ │ │ │ │ - eoreq r7, sl, r8, lsr #29 │ │ │ │ - @ instruction: 0x002a3bb0 │ │ │ │ - eoreq r7, sl, r8, ror #28 │ │ │ │ - eoreq r3, sl, r4, ror fp │ │ │ │ - eoreq r7, sl, r8, asr #28 │ │ │ │ - eoreq r3, sl, r4, asr fp │ │ │ │ - eoreq r7, sl, ip, lsr #28 │ │ │ │ - eoreq r3, sl, r8, lsr fp │ │ │ │ - eoreq r8, ip, r4, lsl #24 │ │ │ │ - eoreq sl, r9, r8, lsl #26 │ │ │ │ - eoreq r6, sl, ip, asr r0 │ │ │ │ + eoreq r7, sl, r8, asr r0 │ │ │ │ + eoreq r8, sl, r0, lsl #8 │ │ │ │ + eoreq r4, sl, ip, lsl #2 │ │ │ │ + @ instruction: 0x002a6fb0 │ │ │ │ + eoreq r8, sl, r8, asr r3 │ │ │ │ + eoreq r4, sl, r4, rrx │ │ │ │ + eoreq r6, sl, r8, lsl #30 │ │ │ │ + mlaeq sl, r4, r2, r8 │ │ │ │ + eoreq r3, sl, r0, lsr #31 │ │ │ │ + eoreq r8, sl, r0, asr #1 │ │ │ │ + eoreq r3, sl, ip, asr #27 │ │ │ │ + eoreq r7, sl, ip, ror #30 │ │ │ │ + eoreq r3, sl, r8, ror ip │ │ │ │ + eoreq r7, sl, ip, asr #30 │ │ │ │ + eoreq r3, sl, r8, asr ip │ │ │ │ + eoreq r7, sl, r8, lsr #30 │ │ │ │ + eoreq r3, sl, r4, lsr ip │ │ │ │ + eoreq r7, sl, ip, ror #29 │ │ │ │ + strdeq r3, [sl], -r8 @ │ │ │ │ + eoreq r7, sl, r8, asr #29 │ │ │ │ + ldrdeq r3, [sl], -r4 @ │ │ │ │ + eoreq r7, sl, ip, lsr #29 │ │ │ │ + @ instruction: 0x002a3bb4 │ │ │ │ + eoreq r7, sl, ip, ror #28 │ │ │ │ + eoreq r3, sl, r8, ror fp │ │ │ │ + eoreq r7, sl, ip, asr #28 │ │ │ │ + eoreq r3, sl, r8, asr fp │ │ │ │ + eoreq r7, sl, r0, lsr lr │ │ │ │ + eoreq r3, sl, ip, lsr fp │ │ │ │ + eoreq r8, ip, r8, lsl #24 │ │ │ │ + eoreq sl, r9, ip, lsl #26 │ │ │ │ + eoreq r6, sl, r0, rrx │ │ │ │ strdeq lr, [r0], -r6 │ │ │ │ │ │ │ │ -0015a67c : │ │ │ │ +0015a760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #284] @ 15a7b0 │ │ │ │ + ldr ip, [pc, #284] @ 15a894 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #4048 @ 0xfd0 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #252] @ 15a7b4 │ │ │ │ + ldr lr, [pc, #252] @ 15a898 │ │ │ │ add ip, sp, #12 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #244] @ 15a7b8 │ │ │ │ + ldr ip, [pc, #244] @ 15a89c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ bl a31b0 │ │ │ │ - ldr r4, [pc, #216] @ 15a7bc │ │ │ │ + ldr r4, [pc, #216] @ 15a8a0 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15a794 │ │ │ │ + beq 15a878 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 15a760 │ │ │ │ + beq 15a844 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - ldr r3, [pc, #180] @ 15a7c0 │ │ │ │ + ldr r3, [pc, #180] @ 15a8a4 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r0, r3 │ │ │ │ - bne 15a79c │ │ │ │ - ldr r3, [pc, #164] @ 15a7c4 │ │ │ │ + bne 15a880 │ │ │ │ + ldr r3, [pc, #164] @ 15a8a8 │ │ │ │ mov r0, r2 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ sub r1, r1, r3 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bl 1598e0 │ │ │ │ - ldr r2, [pc, #140] @ 15a7c8 │ │ │ │ - ldr r3, [pc, #120] @ 15a7b8 │ │ │ │ + bl 1599c4 │ │ │ │ + ldr r2, [pc, #140] @ 15a8ac │ │ │ │ + ldr r3, [pc, #120] @ 15a89c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15a7ac │ │ │ │ + bne 15a890 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #100] @ 15a7cc │ │ │ │ + ldr r0, [pc, #100] @ 15a8b0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #88] @ 15a7d0 │ │ │ │ - ldr r1, [pc, #88] @ 15a7d4 │ │ │ │ + ldr r3, [pc, #88] @ 15a8b4 │ │ │ │ + ldr r1, [pc, #88] @ 15a8b8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #84] @ 15a7d8 │ │ │ │ + ldr r0, [pc, #84] @ 15a8bc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 15a734 │ │ │ │ - ldr r0, [pc, #56] @ 15a7dc │ │ │ │ + b 15a818 │ │ │ │ + ldr r0, [pc, #56] @ 15a8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 15a770 │ │ │ │ + b 15a854 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, pc, ip, ror #8 │ │ │ │ - eoreq r5, lr, r8, lsr r9 │ │ │ │ + eoreq ip, pc, r8, lsl #7 │ │ │ │ + eoreq r5, lr, r4, asr r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r5, lr, r8, lsl r9 │ │ │ │ + eoreq r5, lr, r4, lsr r8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x002e58bc │ │ │ │ - eoreq r8, fp, ip, lsr #2 │ │ │ │ + ldrdeq r5, [lr], -r8 @ │ │ │ │ + eoreq r8, fp, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eoreq r7, sl, ip, ror #23 │ │ │ │ - strdeq r3, [sl], -r8 @ │ │ │ │ - eoreq r0, sl, r4, ror #31 │ │ │ │ + strdeq r7, [sl], -r0 @ │ │ │ │ + strdeq r3, [sl], -ip @ │ │ │ │ + eoreq r0, sl, r8, ror #31 │ │ │ │ │ │ │ │ -0015a7e0 : │ │ │ │ +0015a8c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ - ldr r1, [pc, #4088] @ 15b7f0 │ │ │ │ - ldr r3, [pc, #4088] @ 15b7f4 │ │ │ │ + ldr r1, [pc, #4088] @ 15b8d4 │ │ │ │ + ldr r3, [pc, #4088] @ 15b8d8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r4, [pc, #4080] @ 15b7f8 │ │ │ │ - ldr r2, [pc, #4080] @ 15b7fc │ │ │ │ + ldr r4, [pc, #4080] @ 15b8dc │ │ │ │ + ldr r2, [pc, #4080] @ 15b8e0 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ - ldr r3, [pc, #4056] @ 15b800 │ │ │ │ + ldr r3, [pc, #4056] @ 15b8e4 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4044] @ 15b804 │ │ │ │ + ldr r3, [pc, #4044] @ 15b8e8 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 15bf58 │ │ │ │ - ldr r3, [pc, #4036] @ 15b808 │ │ │ │ - ldr r2, [pc, #4036] @ 15b80c │ │ │ │ + beq 15c03c │ │ │ │ + ldr r3, [pc, #4036] @ 15b8ec │ │ │ │ + ldr r2, [pc, #4036] @ 15b8f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - ldr r3, [pc, #4024] @ 15b810 │ │ │ │ + ldr r3, [pc, #4024] @ 15b8f4 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #4000] @ 15b814 │ │ │ │ - ldr ip, [pc, #4000] @ 15b818 │ │ │ │ + ldr r3, [pc, #4000] @ 15b8f8 │ │ │ │ + ldr ip, [pc, #4000] @ 15b8fc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #3992] @ 15b81c │ │ │ │ + ldr r3, [pc, #3992] @ 15b900 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add ip, ip, #1024 @ 0x400 │ │ │ │ - ldr r3, [pc, #3976] @ 15b820 │ │ │ │ + ldr r3, [pc, #3976] @ 15b904 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #100 @ 0x64 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ - ldr r6, [pc, #3956] @ 15b824 │ │ │ │ + ldr r6, [pc, #3956] @ 15b908 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ stm lr, {r0, r1} │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [r4, r6] │ │ │ │ ldr r3, [r5, #2688] @ 0xa80 │ │ │ │ add r7, r5, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [r5, #1032] @ 0x408 │ │ │ │ ldr r0, [r7, #3656] @ 0xe48 │ │ │ │ ldr r2, [r6] │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15bf28 │ │ │ │ + beq 15c00c │ │ │ │ ldr r2, [r7, #3608] @ 0xe18 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r5, #2336] @ 0x920 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c02c │ │ │ │ - ldr r2, [pc, #3864] @ 15b828 │ │ │ │ + beq 15c110 │ │ │ │ + ldr r2, [pc, #3864] @ 15b90c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a938 │ │ │ │ + beq 15aa1c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15a938 │ │ │ │ + beq 15aa1c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15bf98 │ │ │ │ + beq 15c07c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3660] @ 0xe4c │ │ │ │ ldr r0, [r5, #2692] @ 0xa84 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c04c │ │ │ │ - ldr r2, [pc, #3788] @ 15b82c │ │ │ │ + beq 15c130 │ │ │ │ + ldr r2, [pc, #3788] @ 15b910 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a988 │ │ │ │ + beq 15aa6c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15a988 │ │ │ │ + beq 15aa6c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15bfa0 │ │ │ │ + beq 15c084 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3664] @ 0xe50 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15bfcc │ │ │ │ - ldr r2, [pc, #3712] @ 15b830 │ │ │ │ + beq 15c0b0 │ │ │ │ + ldr r2, [pc, #3712] @ 15b914 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a9d8 │ │ │ │ + beq 15aabc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15a9d8 │ │ │ │ + beq 15aabc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15bfec │ │ │ │ + beq 15c0d0 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r1, [r5, #212] @ 0xd4 │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c0d4 │ │ │ │ + beq 15c1b8 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 15c0fc │ │ │ │ + beq 15c1e0 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c140 │ │ │ │ + beq 15c224 │ │ │ │ mov r0, #6 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ - ldr r2, [pc, #3592] @ 15b834 │ │ │ │ + beq 15cdc8 │ │ │ │ + ldr r2, [pc, #3592] @ 15b918 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd34 │ │ │ │ - ldr r2, [pc, #3576] @ 15b838 │ │ │ │ + beq 15ce18 │ │ │ │ + ldr r2, [pc, #3576] @ 15b91c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cdec │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cdf0 │ │ │ │ str r0, [r9, #12] │ │ │ │ mov r0, #20 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ + beq 15cdc8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd34 │ │ │ │ + beq 15ce18 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cdec │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cdf0 │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15aacc │ │ │ │ + beq 15abb0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15bfa8 │ │ │ │ + beq 15c08c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15aae8 │ │ │ │ + beq 15abcc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15bfb4 │ │ │ │ + beq 15c098 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15c148 │ │ │ │ + beq 15c22c │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 15c174 │ │ │ │ + bne 15c258 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ab1c │ │ │ │ + beq 15ac00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15bfc0 │ │ │ │ - ldr r3, [pc, #3352] @ 15b83c │ │ │ │ + beq 15c0a4 │ │ │ │ + ldr r3, [pc, #3352] @ 15b920 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp sl, r3 │ │ │ │ - bne 15bff4 │ │ │ │ + bne 15c0d8 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3668] @ 0xe54 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c20c │ │ │ │ + beq 15c2f0 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ab7c │ │ │ │ + beq 15ac60 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15ab7c │ │ │ │ + beq 15ac60 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15ab7c │ │ │ │ + bne 15ac60 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3408] @ 0xd50 │ │ │ │ ldr r0, [r5, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c078 │ │ │ │ - ldr r2, [pc, #3228] @ 15b840 │ │ │ │ + beq 15c15c │ │ │ │ + ldr r2, [pc, #3228] @ 15b924 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15abcc │ │ │ │ + beq 15acb0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15abcc │ │ │ │ + beq 15acb0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15c0cc │ │ │ │ + beq 15c1b0 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3672] @ 0xe58 │ │ │ │ ldr r0, [r5, #1280] @ 0x500 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c22c │ │ │ │ - ldr r2, [pc, #3152] @ 15b844 │ │ │ │ + beq 15c310 │ │ │ │ + ldr r2, [pc, #3152] @ 15b928 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ac1c │ │ │ │ + beq 15ad00 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15ac1c │ │ │ │ + beq 15ad00 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15c0f4 │ │ │ │ + beq 15c1d8 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3676] @ 0xe5c │ │ │ │ ldr r0, [r5, #1328] @ 0x530 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c24c │ │ │ │ - ldr r2, [pc, #3076] @ 15b848 │ │ │ │ + beq 15c330 │ │ │ │ + ldr r2, [pc, #3076] @ 15b92c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ac6c │ │ │ │ + beq 15ad50 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15ac6c │ │ │ │ + beq 15ad50 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15c138 │ │ │ │ + beq 15c21c │ │ │ │ ldr fp, [r5, #2700] @ 0xa8c │ │ │ │ ldr sl, [r5, #2704] @ 0xa90 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r9, [r5, #2708] @ 0xa94 │ │ │ │ ldr r8, [r5, #2712] @ 0xa98 │ │ │ │ - beq 15cc9c │ │ │ │ + beq 15cd80 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [fp] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15cc78 │ │ │ │ + beq 15cd5c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15cc0c │ │ │ │ + beq 15ccf0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15cbe8 │ │ │ │ + beq 15cccc │ │ │ │ ldr r3, [r8] │ │ │ │ mov r0, #4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ bl 4ffe8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c288 │ │ │ │ + beq 15c36c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ + beq 15cdc8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd34 │ │ │ │ + beq 15ce18 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cdec │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cdf0 │ │ │ │ cmp r3, #1 │ │ │ │ str fp, [r7, #12] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r3, #2 │ │ │ │ str sl, [r7, #16] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r3, #3 │ │ │ │ str r9, [r7, #20] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ str r8, [r7, #24] │ │ │ │ mov r0, r7 │ │ │ │ bl 5027c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15ad70 │ │ │ │ + beq 15ae54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c12c │ │ │ │ + beq 15c210 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15c26c │ │ │ │ + beq 15c350 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #2456] @ 0x998 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15adac │ │ │ │ + beq 15ae90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c168 │ │ │ │ + beq 15c24c │ │ │ │ cmp r7, #0 │ │ │ │ - blt 15c290 │ │ │ │ + blt 15c374 │ │ │ │ ldr r1, [r5, #2716] @ 0xa9c │ │ │ │ add r2, r5, #2720 @ 0xaa0 │ │ │ │ cmp r1, #0 │ │ │ │ ldm r2, {r2, r3, fp} │ │ │ │ ldr sl, [r5, #2732] @ 0xaac │ │ │ │ ldr r9, [r5, #2736] @ 0xab0 │ │ │ │ ldr r8, [r5, #2740] @ 0xab4 │ │ │ │ - beq 15cd10 │ │ │ │ + beq 15cdf4 │ │ │ │ ldr r0, [r1] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15ce9c │ │ │ │ + beq 15cf80 │ │ │ │ ldr r0, [r2] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15ce78 │ │ │ │ + beq 15cf5c │ │ │ │ ldr r0, [r3] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r3] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 15ce54 │ │ │ │ + beq 15cf38 │ │ │ │ ldr r0, [fp] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [fp] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15ce30 │ │ │ │ + beq 15cf14 │ │ │ │ ldr r0, [sl] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15cd7c │ │ │ │ + beq 15ce60 │ │ │ │ ldr r0, [r9] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15cd58 │ │ │ │ + beq 15ce3c │ │ │ │ ldr r0, [r8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r8] │ │ │ │ mov r0, #7 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 4ffe8 │ │ │ │ add r1, sp, #28 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c2cc │ │ │ │ + beq 15c3b0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr ip, [r0, #84] @ 0x54 │ │ │ │ tst ip, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ + beq 15cdc8 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ cmp r0, ip │ │ │ │ - beq 15cd34 │ │ │ │ + beq 15ce18 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ cmp r0, ip │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cdec │ │ │ │ ldr r0, [r7, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cdf0 │ │ │ │ cmp r0, #1 │ │ │ │ str r1, [r7, #12] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #2 │ │ │ │ str r2, [r7, #16] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #3 │ │ │ │ str r3, [r7, #20] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #4 │ │ │ │ str fp, [r7, #24] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #5 │ │ │ │ str sl, [r7, #28] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #6 │ │ │ │ str r9, [r7, #32] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ str r8, [r7, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ bl 5027c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15af40 │ │ │ │ + beq 15b024 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c1c0 │ │ │ │ + beq 15c2a4 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15c2b0 │ │ │ │ + beq 15c394 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #2480] @ 0x9b0 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15af7c │ │ │ │ + beq 15b060 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c1f4 │ │ │ │ + beq 15c2d8 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 15c2dc │ │ │ │ + blt 15c3c0 │ │ │ │ ldr r2, [r5, #2744] @ 0xab8 │ │ │ │ ldr r3, [r5, #2748] @ 0xabc │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [r5, #2752] @ 0xac0 │ │ │ │ ldr sl, [r5, #828] @ 0x33c │ │ │ │ ldr r9, [r5, #2756] @ 0xac4 │ │ │ │ ldr r8, [r5, #2760] @ 0xac8 │ │ │ │ ldr r1, [r5, #2764] @ 0xacc │ │ │ │ - beq 15ccc0 │ │ │ │ + beq 15cda4 │ │ │ │ ldr r0, [r2] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15ce0c │ │ │ │ + beq 15cef0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r3] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 15cde8 │ │ │ │ + beq 15cecc │ │ │ │ ldr r0, [fp] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [fp] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15cdc4 │ │ │ │ + beq 15cea8 │ │ │ │ ldr r0, [sl] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15cda0 │ │ │ │ + beq 15ce84 │ │ │ │ ldr r0, [r9] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15cc54 │ │ │ │ + beq 15cd38 │ │ │ │ ldr r0, [r8] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 15cc30 │ │ │ │ + beq 15cd14 │ │ │ │ ldr r0, [r1] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r1] │ │ │ │ mov r0, #7 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 4ffe8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c2fc │ │ │ │ + beq 15c3e0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr ip, [r0, #84] @ 0x54 │ │ │ │ tst ip, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ + beq 15cdc8 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ cmp r0, ip │ │ │ │ - beq 15cd34 │ │ │ │ + beq 15ce18 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ cmp r0, ip │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cdec │ │ │ │ ldr r0, [r7, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cdf0 │ │ │ │ cmp r0, #1 │ │ │ │ str r2, [r7, #12] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #2 │ │ │ │ str r3, [r7, #16] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #3 │ │ │ │ str fp, [r7, #20] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #4 │ │ │ │ str sl, [r7, #24] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #5 │ │ │ │ str r9, [r7, #28] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ cmp r0, #6 │ │ │ │ str r8, [r7, #32] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cdf0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #36] @ 0x24 │ │ │ │ bl 5027c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b118 │ │ │ │ + beq 15b1fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c200 │ │ │ │ + beq 15c2e4 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15c310 │ │ │ │ + beq 15c3f4 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #1176] @ 0x498 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15b154 │ │ │ │ + beq 15b238 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c06c │ │ │ │ + beq 15c150 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 15c32c │ │ │ │ - ldr r0, [pc, #1768] @ 15b84c │ │ │ │ + blt 15c410 │ │ │ │ + ldr r0, [pc, #1768] @ 15b930 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #4000 @ 0xfa0 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c358 │ │ │ │ - ldr r3, [pc, #1736] @ 15b850 │ │ │ │ + beq 15c43c │ │ │ │ + ldr r3, [pc, #1736] @ 15b934 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2412] @ 0x96c │ │ │ │ ldr r1, [r5, #2528] @ 0x9e0 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ mov r0, #2 │ │ │ │ ldr r8, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c378 │ │ │ │ + beq 15c45c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b1dc │ │ │ │ + beq 15b2c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c098 │ │ │ │ + beq 15c17c │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15c398 │ │ │ │ - ldr r2, [pc, #1636] @ 15b854 │ │ │ │ + blt 15c47c │ │ │ │ + ldr r2, [pc, #1636] @ 15b938 │ │ │ │ ldr r1, [r5, #2768] @ 0xad0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c3c0 │ │ │ │ + blt 15c4a4 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c0a4 │ │ │ │ + beq 15c188 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c410 │ │ │ │ - ldr r3, [pc, #1564] @ 15b858 │ │ │ │ + beq 15c4f4 │ │ │ │ + ldr r3, [pc, #1564] @ 15b93c │ │ │ │ ldr r1, [r5, #2528] @ 0x9e0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c440 │ │ │ │ + blt 15c524 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c484 │ │ │ │ + blt 15c568 │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c4a4 │ │ │ │ + blt 15c588 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c4dc │ │ │ │ + blt 15c5c0 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c4fc │ │ │ │ + blt 15c5e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r5, #1912] @ 0x778 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15c528 │ │ │ │ + beq 15c60c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3680] @ 0xe60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15b308 │ │ │ │ + beq 15b3ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15c3b4 │ │ │ │ + beq 15c498 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15c548 │ │ │ │ + beq 15c62c │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ - beq 15b34c │ │ │ │ + beq 15b430 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15c3f8 │ │ │ │ + beq 15c4dc │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b368 │ │ │ │ + beq 15b44c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c404 │ │ │ │ + beq 15c4e8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b384 │ │ │ │ + beq 15b468 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c3e0 │ │ │ │ + beq 15c4c4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b3a0 │ │ │ │ + beq 15b484 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c3ec │ │ │ │ + beq 15c4d0 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15c568 │ │ │ │ + beq 15c64c │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #580] @ 0x244 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c584 │ │ │ │ + beq 15c668 │ │ │ │ ldr r1, [r5, #2332] @ 0x91c │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c5a0 │ │ │ │ + beq 15c684 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 15b40c │ │ │ │ + beq 15b4f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c478 │ │ │ │ + beq 15c55c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15c5c0 │ │ │ │ + beq 15c6a4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b430 │ │ │ │ + beq 15b514 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c4d0 │ │ │ │ + beq 15c5b4 │ │ │ │ ldr r1, [r5, #580] @ 0x244 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15b460 │ │ │ │ + beq 15b544 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c4c4 │ │ │ │ + beq 15c5a8 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 15c5e0 │ │ │ │ - ldr r0, [pc, #1004] @ 15b85c │ │ │ │ + blt 15c6c4 │ │ │ │ + ldr r0, [pc, #1004] @ 15b940 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #3792 @ 0xed0 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c600 │ │ │ │ - ldr r3, [pc, #972] @ 15b860 │ │ │ │ + beq 15c6e4 │ │ │ │ + ldr r3, [pc, #972] @ 15b944 │ │ │ │ ldr r1, [r5, #140] @ 0x8c │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #964] @ 15b864 │ │ │ │ + ldr r3, [pc, #964] @ 15b948 │ │ │ │ mov r0, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2416] @ 0x970 │ │ │ │ ldr r3, [r5, #2600] @ 0xa28 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c620 │ │ │ │ + beq 15c704 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b4f0 │ │ │ │ + beq 15b5d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c51c │ │ │ │ + beq 15c600 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15c640 │ │ │ │ - ldr r2, [pc, #868] @ 15b868 │ │ │ │ + blt 15c724 │ │ │ │ + ldr r2, [pc, #868] @ 15b94c │ │ │ │ ldr r1, [r5, #2772] @ 0xad4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c65c │ │ │ │ + blt 15c740 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c688 │ │ │ │ + beq 15c76c │ │ │ │ bl 501a4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15c6a8 │ │ │ │ + beq 15c78c │ │ │ │ ldr r1, [r5, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c738 │ │ │ │ - ldr r3, [pc, #776] @ 15b86c │ │ │ │ + blt 15c81c │ │ │ │ + ldr r3, [pc, #776] @ 15b950 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, fp │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c700 │ │ │ │ + blt 15c7e4 │ │ │ │ ldr r1, [r5, #2600] @ 0xa28 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c784 │ │ │ │ + blt 15c868 │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c764 │ │ │ │ + blt 15c848 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c7d0 │ │ │ │ + blt 15c8b4 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c7b0 │ │ │ │ + blt 15c894 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r5, #1912] @ 0x778 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c840 │ │ │ │ + beq 15c924 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3680] @ 0xe60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15b638 │ │ │ │ + beq 15b71c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c67c │ │ │ │ + beq 15c760 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15c800 │ │ │ │ + beq 15c8e4 │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r9, r0, #255 @ 0xff │ │ │ │ - beq 15b67c │ │ │ │ + beq 15b760 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15c6c4 │ │ │ │ + beq 15c7a8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b698 │ │ │ │ + beq 15b77c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c6d0 │ │ │ │ + beq 15c7b4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b6b4 │ │ │ │ + beq 15b798 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c6dc │ │ │ │ + beq 15c7c0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b6d0 │ │ │ │ + beq 15b7b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15c6e8 │ │ │ │ + beq 15c7cc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15c820 │ │ │ │ + beq 15c904 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #2776] @ 0xad8 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c860 │ │ │ │ + beq 15c944 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b71c │ │ │ │ + beq 15b800 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c6f4 │ │ │ │ + beq 15c7d8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15c88c │ │ │ │ - ldr r0, [pc, #324] @ 15b870 │ │ │ │ + beq 15c970 │ │ │ │ + ldr r0, [pc, #324] @ 15b954 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #3584 @ 0xe00 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15b760 │ │ │ │ + beq 15b844 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c758 │ │ │ │ + beq 15c83c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15c8cc │ │ │ │ - ldr r3, [pc, #260] @ 15b874 │ │ │ │ + beq 15c9b0 │ │ │ │ + ldr r3, [pc, #260] @ 15b958 │ │ │ │ ldr r1, [r5, #2780] @ 0xadc │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #252] @ 15b878 │ │ │ │ + ldr r3, [pc, #252] @ 15b95c │ │ │ │ mov r0, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2584] @ 0xa18 │ │ │ │ - ldr r2, [pc, #240] @ 15b87c │ │ │ │ + ldr r2, [pc, #240] @ 15b960 │ │ │ │ ldr r8, [r5, #2008] @ 0x7d8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [r3, #2588] @ 0xa1c │ │ │ │ ldr r2, [r5, #2012] @ 0x7dc │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c8ac │ │ │ │ + beq 15c990 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b7d4 │ │ │ │ + beq 15b8b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c7a4 │ │ │ │ + beq 15c888 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15c8ec │ │ │ │ - ldr r2, [pc, #152] @ 15b880 │ │ │ │ + blt 15c9d0 │ │ │ │ + ldr r2, [pc, #152] @ 15b964 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ - b 15bb18 │ │ │ │ - eoreq r5, lr, r0, lsl #16 │ │ │ │ + b 15bbfc │ │ │ │ + eoreq r5, lr, ip, lsl r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r5, lr, ip, ror #15 │ │ │ │ + eoreq r5, lr, r8, lsl #14 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ muleq r0, r4, sl │ │ │ │ - eoreq r8, ip, r8, ror #17 │ │ │ │ + eoreq r8, ip, ip, ror #17 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ andeq r0, r0, ip, asr #24 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl fp │ │ │ │ andeq r0, r0, r0, asr #26 │ │ │ │ andeq r0, r0, r8, lsr r7 │ │ │ │ - mlaeq pc, ip, r9, fp @ │ │ │ │ - eorseq sl, r0, r4, asr #12 │ │ │ │ + @ instruction: 0x002fb8b8 │ │ │ │ + eorseq sl, r0, r0, ror #10 │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ muleq r0, ip, fp │ │ │ │ - mlaeq pc, r0, r6, fp @ │ │ │ │ + eoreq fp, pc, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, lsl #19 │ │ │ │ - eorseq sl, r0, ip, lsr #6 │ │ │ │ + eorseq sl, r0, r8, asr #4 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ - ldrdeq fp, [pc], -r4 @ │ │ │ │ + strdeq fp, [pc], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #13 │ │ │ │ - eorseq sl, r0, r0, asr r0 │ │ │ │ + eorseq r9, r0, ip, ror #30 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ - mlaeq pc, r8, pc, sl @ │ │ │ │ - eorseq r9, r0, r0, asr #24 │ │ │ │ + @ instruction: 0x002faeb4 │ │ │ │ + eorseq r9, r0, ip, asr fp │ │ │ │ andeq r0, r0, r8, lsl #11 │ │ │ │ - eoreq sl, pc, ip, lsl #26 │ │ │ │ - eoreq r4, lr, ip, lsr #30 │ │ │ │ - eorseq r9, r0, r8, lsl #19 │ │ │ │ + eoreq sl, pc, r8, lsr #24 │ │ │ │ + eoreq r4, lr, r8, asr #28 │ │ │ │ + eorseq r9, r0, r4, lsr #17 │ │ │ │ andeq r0, r0, r4, asr #26 │ │ │ │ - @ instruction: 0x002a1eb0 │ │ │ │ - eoreq r2, sl, r0, ror #2 │ │ │ │ - eoreq r4, lr, r4, asr #1 │ │ │ │ + @ instruction: 0x002a1eb4 │ │ │ │ + eoreq r2, sl, r4, ror #2 │ │ │ │ + eoreq r3, lr, r0, ror #31 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - strdeq r1, [sl], -r4 @ │ │ │ │ - eoreq r2, sl, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r6, sl, r0, lsr r3 │ │ │ │ - @ instruction: 0x002a1db4 │ │ │ │ - eoreq r2, sl, r4, rrx │ │ │ │ - mlaeq sl, r4, sp, r1 │ │ │ │ - eoreq r2, sl, r4, asr #32 │ │ │ │ - eoreq r1, sl, r4, ror sp │ │ │ │ - eoreq r2, sl, r4, lsr #32 │ │ │ │ - eoreq r1, sl, r8, asr #26 │ │ │ │ strdeq r1, [sl], -r8 @ │ │ │ │ - eoreq r1, sl, ip, lsl sp │ │ │ │ - eoreq r1, sl, ip, asr #31 │ │ │ │ - eoreq r1, sl, ip, ror #25 │ │ │ │ - mlaeq sl, ip, pc, r1 @ │ │ │ │ - @ instruction: 0x002a39b8 │ │ │ │ - @ instruction: 0x002a1cbc │ │ │ │ - eoreq r1, sl, ip, ror #30 │ │ │ │ - eoreq r1, sl, r8, ror ip │ │ │ │ - eoreq r1, sl, r8, lsr #30 │ │ │ │ - eoreq pc, r9, r8, lsl #12 │ │ │ │ - eoreq r1, sl, r0, lsr #24 │ │ │ │ + eoreq r2, sl, r8, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr r5 │ │ │ │ + eoreq r6, sl, r4, lsr r3 │ │ │ │ + @ instruction: 0x002a1db8 │ │ │ │ + eoreq r2, sl, r8, rrx │ │ │ │ + mlaeq sl, r8, sp, r1 │ │ │ │ + eoreq r2, sl, r8, asr #32 │ │ │ │ + eoreq r1, sl, r8, ror sp │ │ │ │ + eoreq r2, sl, r8, lsr #32 │ │ │ │ + eoreq r1, sl, ip, asr #26 │ │ │ │ + strdeq r1, [sl], -ip @ │ │ │ │ + eoreq r1, sl, r0, lsr #26 │ │ │ │ ldrdeq r1, [sl], -r0 @ │ │ │ │ + strdeq r1, [sl], -r0 @ │ │ │ │ + eoreq r1, sl, r0, lsr #31 │ │ │ │ + @ instruction: 0x002a39bc │ │ │ │ + eoreq r1, sl, r0, asr #25 │ │ │ │ + eoreq r1, sl, r0, ror pc │ │ │ │ + eoreq r1, sl, ip, ror ip │ │ │ │ + eoreq r1, sl, ip, lsr #30 │ │ │ │ + eoreq pc, r9, ip, lsl #12 │ │ │ │ + eoreq r1, sl, r4, lsr #24 │ │ │ │ + ldrdeq r1, [sl], -r4 @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ + strdeq r1, [sl], -r0 @ │ │ │ │ + eoreq r1, sl, r0, lsr #29 │ │ │ │ + @ instruction: 0x002a1bb8 │ │ │ │ + eoreq r1, sl, r8, ror #28 │ │ │ │ + mlaeq sl, r8, fp, r1 │ │ │ │ + eoreq r1, sl, r8, asr #28 │ │ │ │ + eoreq r1, sl, r8, ror fp │ │ │ │ + eoreq r1, sl, r8, lsr #28 │ │ │ │ + eoreq r1, sl, ip, asr fp │ │ │ │ + eoreq r1, sl, ip, lsl #28 │ │ │ │ + eoreq r1, sl, r4, lsr fp │ │ │ │ + eoreq r1, sl, r4, ror #27 │ │ │ │ + eoreq r1, sl, r8, lsl fp │ │ │ │ + eoreq r1, sl, r8, asr #27 │ │ │ │ + eoreq r1, sl, r8, ror #21 │ │ │ │ + mlaeq sl, r8, sp, r1 │ │ │ │ + @ instruction: 0x002a1ab8 │ │ │ │ + eoreq r1, sl, r8, ror #26 │ │ │ │ + mlaeq sl, r8, sl, r1 │ │ │ │ + eoreq r1, sl, r8, asr #26 │ │ │ │ + eoreq r1, sl, ip, ror #20 │ │ │ │ + eoreq r1, sl, ip, lsl sp │ │ │ │ + eoreq r1, sl, ip, asr #20 │ │ │ │ + strdeq r1, [sl], -ip @ │ │ │ │ + eoreq r1, sl, r0, lsr sl │ │ │ │ + eoreq r1, sl, r0, ror #25 │ │ │ │ + eoreq r1, sl, r4, lsl #20 │ │ │ │ + @ instruction: 0x002a1cb4 │ │ │ │ + @ instruction: 0x002a19b4 │ │ │ │ + eoreq r1, sl, r4, ror #24 │ │ │ │ + eoreq r1, sl, r0, lsl #19 │ │ │ │ + eoreq r1, sl, r0, lsr ip │ │ │ │ + eoreq r1, sl, ip, lsr r9 │ │ │ │ eoreq r1, sl, ip, ror #23 │ │ │ │ - mlaeq sl, ip, lr, r1 │ │ │ │ - @ instruction: 0x002a1bb4 │ │ │ │ - eoreq r1, sl, r4, ror #28 │ │ │ │ + eoreq r1, sl, ip, lsl r9 │ │ │ │ + eoreq r1, sl, ip, asr #23 │ │ │ │ + eoreq r1, sl, r4, ror #17 │ │ │ │ mlaeq sl, r4, fp, r1 │ │ │ │ - eoreq r1, sl, r4, asr #28 │ │ │ │ + eoreq r1, sl, r4, asr #17 │ │ │ │ eoreq r1, sl, r4, ror fp │ │ │ │ - eoreq r1, sl, r4, lsr #28 │ │ │ │ - eoreq r1, sl, r8, asr fp │ │ │ │ - eoreq r1, sl, r8, lsl #28 │ │ │ │ - eoreq r1, sl, r0, lsr fp │ │ │ │ - eoreq r1, sl, r0, ror #27 │ │ │ │ - eoreq r1, sl, r4, lsl fp │ │ │ │ - eoreq r1, sl, r4, asr #27 │ │ │ │ - eoreq r1, sl, r4, ror #21 │ │ │ │ - mlaeq sl, r4, sp, r1 │ │ │ │ + mlaeq sl, r8, r8, r1 │ │ │ │ + eoreq r1, sl, r8, asr #22 │ │ │ │ + eoreq r1, sl, r8, ror r8 │ │ │ │ + eoreq r1, sl, r8, lsr #22 │ │ │ │ + eoreq r1, sl, r0, ror #16 │ │ │ │ + eoreq r1, sl, r0, lsl fp │ │ │ │ + eoreq r1, sl, r4, asr #16 │ │ │ │ + strdeq r1, [sl], -r4 @ │ │ │ │ + eoreq r1, sl, r4, lsr #16 │ │ │ │ + ldrdeq r1, [sl], -r4 @ │ │ │ │ + eoreq r1, sl, r4, lsl #16 │ │ │ │ @ instruction: 0x002a1ab4 │ │ │ │ - eoreq r1, sl, r4, ror #26 │ │ │ │ + eoreq r1, sl, r4, ror #15 │ │ │ │ mlaeq sl, r4, sl, r1 │ │ │ │ - eoreq r1, sl, r4, asr #26 │ │ │ │ - eoreq r1, sl, r8, ror #20 │ │ │ │ - eoreq r1, sl, r8, lsl sp │ │ │ │ - eoreq r1, sl, r8, asr #20 │ │ │ │ - strdeq r1, [sl], -r8 @ │ │ │ │ - eoreq r1, sl, ip, lsr #20 │ │ │ │ - ldrdeq r1, [sl], -ip @ │ │ │ │ - eoreq r1, sl, r0, lsl #20 │ │ │ │ - @ instruction: 0x002a1cb0 │ │ │ │ - @ instruction: 0x002a19b0 │ │ │ │ - eoreq r1, sl, r0, ror #24 │ │ │ │ - eoreq r1, sl, ip, ror r9 │ │ │ │ - eoreq r1, sl, ip, lsr #24 │ │ │ │ + eoreq r1, sl, r0, asr #15 │ │ │ │ + eoreq r1, sl, r0, ror sl │ │ │ │ + eoreq r1, sl, r0, lsr #15 │ │ │ │ + eoreq r1, sl, r0, asr sl │ │ │ │ + eoreq r1, sl, r4, lsl #15 │ │ │ │ + eoreq r1, sl, r4, lsr sl │ │ │ │ + eoreq r1, sl, r4, ror #14 │ │ │ │ + eoreq r1, sl, r4, lsl sl │ │ │ │ + eoreq r1, sl, r8, lsr r7 │ │ │ │ + eoreq r1, sl, r8, ror #19 │ │ │ │ + eoreq r1, sl, r8, lsl r7 │ │ │ │ + eoreq r1, sl, r8, asr #19 │ │ │ │ + eoreq r1, sl, r0, asr #13 │ │ │ │ + eoreq r1, sl, r0, ror r9 │ │ │ │ + andeq r0, r0, r9, ror #2 │ │ │ │ + eoreq r1, sl, r8, lsl #13 │ │ │ │ eoreq r1, sl, r8, lsr r9 │ │ │ │ - eoreq r1, sl, r8, ror #23 │ │ │ │ - eoreq r1, sl, r8, lsl r9 │ │ │ │ - eoreq r1, sl, r8, asr #23 │ │ │ │ - eoreq r1, sl, r0, ror #17 │ │ │ │ - mlaeq sl, r0, fp, r1 │ │ │ │ + eoreq r1, sl, ip, asr r6 │ │ │ │ + eoreq r1, sl, ip, lsl #18 │ │ │ │ + eoreq r1, sl, ip, lsr r6 │ │ │ │ + eoreq r1, sl, ip, ror #17 │ │ │ │ + andeq r0, r0, sl, ror #2 │ │ │ │ + eoreq r1, sl, r0, lsl r6 │ │ │ │ eoreq r1, sl, r0, asr #17 │ │ │ │ - eoreq r1, sl, r0, ror fp │ │ │ │ - mlaeq sl, r4, r8, r1 │ │ │ │ - eoreq r1, sl, r4, asr #22 │ │ │ │ - eoreq r1, sl, r4, ror r8 │ │ │ │ - eoreq r1, sl, r4, lsr #22 │ │ │ │ - eoreq r1, sl, ip, asr r8 │ │ │ │ - eoreq r1, sl, ip, lsl #22 │ │ │ │ - eoreq r1, sl, r0, asr #16 │ │ │ │ strdeq r1, [sl], -r0 @ │ │ │ │ - eoreq r1, sl, r0, lsr #16 │ │ │ │ - ldrdeq r1, [sl], -r0 @ │ │ │ │ - eoreq r1, sl, r0, lsl #16 │ │ │ │ - @ instruction: 0x002a1ab0 │ │ │ │ - eoreq r1, sl, r0, ror #15 │ │ │ │ - mlaeq sl, r0, sl, r1 │ │ │ │ - @ instruction: 0x002a17bc │ │ │ │ - eoreq r1, sl, ip, ror #20 │ │ │ │ - mlaeq sl, ip, r7, r1 │ │ │ │ - eoreq r1, sl, ip, asr #20 │ │ │ │ - eoreq r1, sl, r0, lsl #15 │ │ │ │ - eoreq r1, sl, r0, lsr sl │ │ │ │ - eoreq r1, sl, r0, ror #14 │ │ │ │ - eoreq r1, sl, r0, lsl sl │ │ │ │ - eoreq r1, sl, r4, lsr r7 │ │ │ │ - eoreq r1, sl, r4, ror #19 │ │ │ │ - eoreq r1, sl, r4, lsl r7 │ │ │ │ - eoreq r1, sl, r4, asr #19 │ │ │ │ - @ instruction: 0x002a16bc │ │ │ │ - eoreq r1, sl, ip, ror #18 │ │ │ │ - andeq r0, r0, r9, ror #2 │ │ │ │ - eoreq r1, sl, r4, lsl #13 │ │ │ │ - eoreq r1, sl, r4, lsr r9 │ │ │ │ - eoreq r1, sl, r8, asr r6 │ │ │ │ - eoreq r1, sl, r8, lsl #18 │ │ │ │ - eoreq r1, sl, r8, lsr r6 │ │ │ │ - eoreq r1, sl, r8, ror #17 │ │ │ │ - andeq r0, r0, sl, ror #2 │ │ │ │ - eoreq r1, sl, ip, lsl #12 │ │ │ │ - @ instruction: 0x002a18bc │ │ │ │ - eoreq r1, sl, ip, ror #11 │ │ │ │ - mlaeq sl, ip, r8, r1 │ │ │ │ - @ instruction: 0x002a15bc │ │ │ │ - eoreq r1, sl, ip, ror #16 │ │ │ │ - mlaeq sl, ip, r5, r1 │ │ │ │ - eoreq r1, sl, ip, asr #16 │ │ │ │ + eoreq r1, sl, r0, lsr #17 │ │ │ │ + eoreq r1, sl, r0, asr #11 │ │ │ │ + eoreq r1, sl, r0, ror r8 │ │ │ │ + eoreq r1, sl, r0, lsr #11 │ │ │ │ + eoreq r1, sl, r0, asr r8 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - eoreq r1, sl, ip, ror r5 │ │ │ │ - eoreq r1, sl, ip, lsr #16 │ │ │ │ + eoreq r1, sl, r0, lsl #11 │ │ │ │ + eoreq r1, sl, r0, lsr r8 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ - eoreq r1, sl, r0, ror #10 │ │ │ │ - eoreq r1, sl, r0, lsl r8 │ │ │ │ - eoreq r1, sl, r4, lsr r5 │ │ │ │ - eoreq r1, sl, r4, ror #15 │ │ │ │ - eoreq r1, sl, r4, lsl r5 │ │ │ │ - eoreq r1, sl, r4, asr #15 │ │ │ │ - strdeq r1, [sl], -r4 @ │ │ │ │ - eoreq r1, sl, r4, lsr #15 │ │ │ │ - ldrdeq r1, [sl], -r8 @ │ │ │ │ - eoreq r1, sl, r8, lsl #15 │ │ │ │ - @ instruction: 0x002a14b4 │ │ │ │ - eoreq r1, sl, r4, ror #14 │ │ │ │ - mlaeq sl, r4, r4, r1 │ │ │ │ - eoreq r1, sl, r4, asr #14 │ │ │ │ + eoreq r1, sl, r4, ror #10 │ │ │ │ + eoreq r1, sl, r4, lsl r8 │ │ │ │ + eoreq r1, sl, r8, lsr r5 │ │ │ │ + eoreq r1, sl, r8, ror #15 │ │ │ │ + eoreq r1, sl, r8, lsl r5 │ │ │ │ + eoreq r1, sl, r8, asr #15 │ │ │ │ + strdeq r1, [sl], -r8 @ │ │ │ │ + eoreq r1, sl, r8, lsr #15 │ │ │ │ + ldrdeq r1, [sl], -ip @ │ │ │ │ + eoreq r1, sl, ip, lsl #15 │ │ │ │ + @ instruction: 0x002a14b8 │ │ │ │ + eoreq r1, sl, r8, ror #14 │ │ │ │ + mlaeq sl, r8, r4, r1 │ │ │ │ + eoreq r1, sl, r8, asr #14 │ │ │ │ muleq r0, r9, r1 │ │ │ │ - eoreq r1, sl, r4, ror r4 │ │ │ │ - eoreq r1, sl, r4, lsr #14 │ │ │ │ - eoreq r1, sl, r4, asr r4 │ │ │ │ - eoreq r1, sl, r4, lsl #14 │ │ │ │ - eoreq r1, sl, r8, lsr r4 │ │ │ │ - eoreq r1, sl, r8, ror #13 │ │ │ │ - eoreq r1, sl, r8, lsl r4 │ │ │ │ - eoreq r1, sl, r8, asr #13 │ │ │ │ - strdeq r1, [sl], -ip @ │ │ │ │ - eoreq r1, sl, ip, lsr #13 │ │ │ │ - ldrdeq r1, [sl], -r0 @ │ │ │ │ - eoreq r1, sl, r0, lsl #13 │ │ │ │ - eoreq r1, sl, r0, lsl #7 │ │ │ │ - eoreq r1, sl, r0, lsr r6 │ │ │ │ - eoreq r1, sl, r0, ror #6 │ │ │ │ - eoreq r1, sl, r0, lsl r6 │ │ │ │ - eoreq r1, sl, r4, asr #6 │ │ │ │ - strdeq r1, [sl], -r4 @ │ │ │ │ - strdeq r1, [sl], -ip @ │ │ │ │ - eoreq r1, sl, ip, lsr #11 │ │ │ │ + eoreq r1, sl, r8, ror r4 │ │ │ │ + eoreq r1, sl, r8, lsr #14 │ │ │ │ + eoreq r1, sl, r8, asr r4 │ │ │ │ + eoreq r1, sl, r8, lsl #14 │ │ │ │ + eoreq r1, sl, ip, lsr r4 │ │ │ │ + eoreq r1, sl, ip, ror #13 │ │ │ │ + eoreq r1, sl, ip, lsl r4 │ │ │ │ + eoreq r1, sl, ip, asr #13 │ │ │ │ + eoreq r1, sl, r0, lsl #8 │ │ │ │ + @ instruction: 0x002a16b0 │ │ │ │ + ldrdeq r1, [sl], -r4 @ │ │ │ │ + eoreq r1, sl, r4, lsl #13 │ │ │ │ + eoreq r1, sl, r4, lsl #7 │ │ │ │ + eoreq r1, sl, r4, lsr r6 │ │ │ │ + eoreq r1, sl, r4, ror #6 │ │ │ │ + eoreq r1, sl, r4, lsl r6 │ │ │ │ + eoreq r1, sl, r8, asr #6 │ │ │ │ + strdeq r1, [sl], -r8 @ │ │ │ │ + eoreq r1, sl, r0, lsl #6 │ │ │ │ + @ instruction: 0x002a15b0 │ │ │ │ muleq r0, r7, r1 │ │ │ │ - ldrdeq r1, [sl], -ip @ │ │ │ │ - eoreq r1, sl, ip, lsl #11 │ │ │ │ + eoreq r1, sl, r0, ror #5 │ │ │ │ + mlaeq sl, r0, r5, r1 │ │ │ │ muleq r0, lr, r1 │ │ │ │ - @ instruction: 0x002a12bc │ │ │ │ - eoreq r1, sl, ip, ror #10 │ │ │ │ + eoreq r1, sl, r0, asr #5 │ │ │ │ + eoreq r1, sl, r0, ror r5 │ │ │ │ ldr r1, [r5, #2784] @ 0xae0 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15bb58 │ │ │ │ + beq 15bc3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c7f0 │ │ │ │ + beq 15c8d4 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15ca7c │ │ │ │ - ldr r0, [pc, #-740] @ 15b884 │ │ │ │ + blt 15cb60 │ │ │ │ + ldr r0, [pc, #-740] @ 15b968 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #3376 @ 0xd30 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15ca5c │ │ │ │ - ldr r3, [pc, #-772] @ 15b888 │ │ │ │ + beq 15cb40 │ │ │ │ + ldr r3, [pc, #-772] @ 15b96c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2420] @ 0x974 │ │ │ │ ldr r1, [r5, #2648] @ 0xa58 │ │ │ │ ldr r2, [r5, #2788] @ 0xae4 │ │ │ │ mov r0, #2 │ │ │ │ ldr r8, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15ca3c │ │ │ │ + beq 15cb20 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15bbe0 │ │ │ │ + beq 15bcc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c880 │ │ │ │ + beq 15c964 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15c9c4 │ │ │ │ - ldr r2, [pc, #-872] @ 15b88c │ │ │ │ + blt 15caa8 │ │ │ │ + ldr r2, [pc, #-872] @ 15b970 │ │ │ │ ldr r1, [r5, #2792] @ 0xae8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c9a4 │ │ │ │ + blt 15ca88 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c984 │ │ │ │ + beq 15ca68 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c968 │ │ │ │ + beq 15ca4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r5, #2648] @ 0xa58 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c948 │ │ │ │ + blt 15ca2c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [r5, #2788] @ 0xae4 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c928 │ │ │ │ + blt 15ca0c │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c908 │ │ │ │ + blt 15c9ec │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c9ec │ │ │ │ + blt 15cad0 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15cba0 │ │ │ │ + blt 15cc84 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r5, #1912] @ 0x778 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15cb00 │ │ │ │ + beq 15cbe4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3680] @ 0xe60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15bd00 │ │ │ │ + beq 15bde4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15c9e0 │ │ │ │ + beq 15cac4 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 15cb20 │ │ │ │ + beq 15cc04 │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and sl, r0, #255 @ 0xff │ │ │ │ - beq 15bd44 │ │ │ │ + beq 15be28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15ca0c │ │ │ │ + beq 15caf0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15bd60 │ │ │ │ + beq 15be44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15ca18 │ │ │ │ + beq 15cafc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15bd7c │ │ │ │ + beq 15be60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15ca24 │ │ │ │ + beq 15cb08 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15bd98 │ │ │ │ + beq 15be7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15ca30 │ │ │ │ + beq 15cb14 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15cac0 │ │ │ │ + beq 15cba4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #2776] @ 0xad8 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15cae0 │ │ │ │ + beq 15cbc4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15bde4 │ │ │ │ + beq 15bec8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15caa8 │ │ │ │ + beq 15cb8c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15cb40 │ │ │ │ - ldr r0, [pc, #-1380] @ 15b890 │ │ │ │ + beq 15cc24 │ │ │ │ + ldr r0, [pc, #-1380] @ 15b974 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #3168 @ 0xc60 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15be28 │ │ │ │ + beq 15bf0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15cab4 │ │ │ │ + beq 15cb98 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15cb80 │ │ │ │ - ldr r3, [pc, #-1444] @ 15b894 │ │ │ │ - ldr ip, [pc, #-1444] @ 15b898 │ │ │ │ + beq 15cc64 │ │ │ │ + ldr r3, [pc, #-1444] @ 15b978 │ │ │ │ + ldr ip, [pc, #-1444] @ 15b97c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ ldm r3, {r0, r1, r2} │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #3408 @ 0xd50 │ │ │ │ add ip, ip, #8 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ @@ -276580,1705 +276637,1705 @@ │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #2012] @ 0x7dc │ │ │ │ ldr r1, [r5, #2796] @ 0xaec │ │ │ │ mov r0, #2 │ │ │ │ ldr r9, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15cb60 │ │ │ │ + beq 15cc44 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 15bea8 │ │ │ │ + beq 15bf8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15ca9c │ │ │ │ + beq 15cb80 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15cbc0 │ │ │ │ - ldr r2, [pc, #-1568] @ 15b89c │ │ │ │ + blt 15cca4 │ │ │ │ + ldr r2, [pc, #-1568] @ 15b980 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r5, #2800] @ 0xaf0 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 15bf00 │ │ │ │ + beq 15bfe4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15cbdc │ │ │ │ + beq 15ccc0 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 15bf2c │ │ │ │ - ldr r1, [pc, #-1652] @ 15b8a0 │ │ │ │ - ldr r0, [pc, #-1652] @ 15b8a4 │ │ │ │ + bge 15c010 │ │ │ │ + ldr r1, [pc, #-1652] @ 15b984 │ │ │ │ + ldr r0, [pc, #-1652] @ 15b988 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1044] @ 15bb0c │ │ │ │ + ldr r2, [pc, #-1044] @ 15bbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #-1676] @ 15b8a8 │ │ │ │ - ldr r3, [pc, #-1676] @ 15b8ac │ │ │ │ + ldr r2, [pc, #-1676] @ 15b98c │ │ │ │ + ldr r3, [pc, #-1676] @ 15b990 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15c7fc │ │ │ │ + bne 15c8e0 │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c1cc │ │ │ │ + beq 15c2b0 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a83c │ │ │ │ + beq 15a920 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15a83c │ │ │ │ + beq 15a920 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15a83c │ │ │ │ + bne 15a920 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a83c │ │ │ │ + b 15a920 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a938 │ │ │ │ + b 15aa1c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a988 │ │ │ │ + b 15aa6c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15aacc │ │ │ │ + b 15abb0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15aae8 │ │ │ │ + b 15abcc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ab1c │ │ │ │ - ldr r1, [pc, #-1828] @ 15b8b0 │ │ │ │ - ldr r0, [pc, #-1828] @ 15b8b4 │ │ │ │ + b 15ac00 │ │ │ │ + ldr r1, [pc, #-1828] @ 15b994 │ │ │ │ + ldr r0, [pc, #-1828] @ 15b998 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a9d8 │ │ │ │ - ldr r3, [pc, #-1860] @ 15b8b8 │ │ │ │ - ldr r1, [pc, #-1860] @ 15b8bc │ │ │ │ + b 15aabc │ │ │ │ + ldr r3, [pc, #-1860] @ 15b99c │ │ │ │ + ldr r1, [pc, #-1860] @ 15b9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-1876] @ 15b8c0 │ │ │ │ - ldr r0, [pc, #-1876] @ 15b8c4 │ │ │ │ + ldr r1, [pc, #-1876] @ 15b9a4 │ │ │ │ + ldr r0, [pc, #-1876] @ 15b9a8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-1900] @ 15b8c8 │ │ │ │ - ldr r0, [pc, #-1900] @ 15b8cc │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-1900] @ 15b9ac │ │ │ │ + ldr r0, [pc, #-1900] @ 15b9b0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-1924] @ 15b8d0 │ │ │ │ - ldr r0, [pc, #-1924] @ 15b8d4 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-1924] @ 15b9b4 │ │ │ │ + ldr r0, [pc, #-1924] @ 15b9b8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #10 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b154 │ │ │ │ - ldr r1, [pc, #-1960] @ 15b8d8 │ │ │ │ - ldr r0, [pc, #-1960] @ 15b8dc │ │ │ │ + b 15b238 │ │ │ │ + ldr r1, [pc, #-1960] @ 15b9bc │ │ │ │ + ldr r0, [pc, #-1960] @ 15b9c0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b1dc │ │ │ │ - ldr r1, [pc, #-1996] @ 15b8e0 │ │ │ │ - ldr r0, [pc, #-1996] @ 15b8e4 │ │ │ │ + b 15b2c0 │ │ │ │ + ldr r1, [pc, #-1996] @ 15b9c4 │ │ │ │ + ldr r0, [pc, #-1996] @ 15b9c8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15abcc │ │ │ │ - ldr r1, [pc, #-2036] @ 15b8e8 │ │ │ │ - ldr r0, [pc, #-2036] @ 15b8ec │ │ │ │ + b 15acb0 │ │ │ │ + ldr r1, [pc, #-2036] @ 15b9cc │ │ │ │ + ldr r0, [pc, #-2036] @ 15b9d0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ac1c │ │ │ │ - ldr ip, [pc, #-2068] @ 15b8f0 │ │ │ │ - ldr r1, [pc, #-2068] @ 15b8f4 │ │ │ │ - ldr r0, [pc, #-2068] @ 15b8f8 │ │ │ │ + b 15ad00 │ │ │ │ + ldr ip, [pc, #-2068] @ 15b9d4 │ │ │ │ + ldr r1, [pc, #-2068] @ 15b9d8 │ │ │ │ + ldr r0, [pc, #-2068] @ 15b9dc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ad70 │ │ │ │ + b 15ae54 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ac6c │ │ │ │ + b 15ad50 │ │ │ │ bl aa8fc │ │ │ │ - b 15aa0c │ │ │ │ - ldr r1, [pc, #-2132] @ 15b8fc │ │ │ │ - ldr r0, [pc, #-2132] @ 15b900 │ │ │ │ + b 15aaf0 │ │ │ │ + ldr r1, [pc, #-2132] @ 15b9e0 │ │ │ │ + ldr r0, [pc, #-2132] @ 15b9e4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15adac │ │ │ │ - ldr r0, [pc, #-2168] @ 15b904 │ │ │ │ + b 15ae90 │ │ │ │ + ldr r0, [pc, #-2168] @ 15b9e8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15c1a0 │ │ │ │ + beq 15c284 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15c34c │ │ │ │ - ldr r1, [pc, #-2208] @ 15b908 │ │ │ │ - ldr r0, [pc, #-2208] @ 15b90c │ │ │ │ + beq 15c430 │ │ │ │ + ldr r1, [pc, #-2208] @ 15b9ec │ │ │ │ + ldr r0, [pc, #-2208] @ 15b9f0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15af40 │ │ │ │ - ldr r3, [pc, #-2244] @ 15b910 │ │ │ │ - ldr r1, [pc, #-2244] @ 15b914 │ │ │ │ + b 15b024 │ │ │ │ + ldr r3, [pc, #-2244] @ 15b9f4 │ │ │ │ + ldr r1, [pc, #-2244] @ 15b9f8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-2248] @ 15b918 │ │ │ │ + ldr r0, [pc, #-2248] @ 15b9fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15af7c │ │ │ │ + b 15b060 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b118 │ │ │ │ - ldr r1, [pc, #-2296] @ 15b91c │ │ │ │ - ldr r0, [pc, #-2296] @ 15b920 │ │ │ │ + b 15b1fc │ │ │ │ + ldr r1, [pc, #-2296] @ 15ba00 │ │ │ │ + ldr r0, [pc, #-2296] @ 15ba04 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2320] @ 15b924 │ │ │ │ - ldr r0, [pc, #-2320] @ 15b928 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-2320] @ 15ba08 │ │ │ │ + ldr r0, [pc, #-2320] @ 15ba0c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2344] @ 15b92c │ │ │ │ - ldr r0, [pc, #-2344] @ 15b930 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-2344] @ 15ba10 │ │ │ │ + ldr r0, [pc, #-2344] @ 15ba14 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2368] @ 15b934 │ │ │ │ - ldr r0, [pc, #-2368] @ 15b938 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-2368] @ 15ba18 │ │ │ │ + ldr r0, [pc, #-2368] @ 15ba1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ bl aa8fc │ │ │ │ - b 15acec │ │ │ │ - ldr r1, [pc, #-2396] @ 15b93c │ │ │ │ - ldr r0, [pc, #-2396] @ 15b940 │ │ │ │ + b 15add0 │ │ │ │ + ldr r1, [pc, #-2396] @ 15ba20 │ │ │ │ + ldr r0, [pc, #-2396] @ 15ba24 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2420] @ 15b944 │ │ │ │ - ldr r0, [pc, #-2420] @ 15b948 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-2420] @ 15ba28 │ │ │ │ + ldr r0, [pc, #-2420] @ 15ba2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ bl aa8fc │ │ │ │ add r1, sp, #28 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - b 15ae98 │ │ │ │ - ldr r1, [pc, #-2456] @ 15b94c │ │ │ │ - ldr r0, [pc, #-2456] @ 15b950 │ │ │ │ + b 15af7c │ │ │ │ + ldr r1, [pc, #-2456] @ 15ba30 │ │ │ │ + ldr r0, [pc, #-2456] @ 15ba34 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ bl aa8fc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - b 15b070 │ │ │ │ - ldr r1, [pc, #-2500] @ 15b954 │ │ │ │ - ldr r0, [pc, #-2500] @ 15b958 │ │ │ │ + b 15b154 │ │ │ │ + ldr r1, [pc, #-2500] @ 15ba38 │ │ │ │ + ldr r0, [pc, #-2500] @ 15ba3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2520] @ 15b95c │ │ │ │ - ldr r0, [pc, #-2520] @ 15b960 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-2520] @ 15ba40 │ │ │ │ + ldr r0, [pc, #-2520] @ 15ba44 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15c1a0 │ │ │ │ - ldr r1, [pc, #-2556] @ 15b964 │ │ │ │ - ldr r0, [pc, #-2556] @ 15b968 │ │ │ │ + b 15c284 │ │ │ │ + ldr r1, [pc, #-2556] @ 15ba48 │ │ │ │ + ldr r0, [pc, #-2556] @ 15ba4c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2580] @ 15b96c │ │ │ │ - ldr r0, [pc, #-2580] @ 15b970 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-2580] @ 15ba50 │ │ │ │ + ldr r0, [pc, #-2580] @ 15ba54 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-2604] @ 15b974 │ │ │ │ - ldr r0, [pc, #-2604] @ 15b978 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-2604] @ 15ba58 │ │ │ │ + ldr r0, [pc, #-2604] @ 15ba5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c1a4 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b308 │ │ │ │ - ldr r1, [pc, #-2636] @ 15b97c │ │ │ │ - ldr r0, [pc, #-2636] @ 15b980 │ │ │ │ + b 15b3ec │ │ │ │ + ldr r1, [pc, #-2636] @ 15ba60 │ │ │ │ + ldr r0, [pc, #-2636] @ 15ba64 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c1a4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b384 │ │ │ │ + b 15b468 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b3a0 │ │ │ │ + b 15b484 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b34c │ │ │ │ + b 15b430 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b368 │ │ │ │ - ldr r1, [pc, #-2708] @ 15b984 │ │ │ │ - ldr r0, [pc, #-2708] @ 15b988 │ │ │ │ + b 15b44c │ │ │ │ + ldr r1, [pc, #-2708] @ 15ba68 │ │ │ │ + ldr r0, [pc, #-2708] @ 15ba6c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2748] @ 15b98c │ │ │ │ - ldr r0, [pc, #-2748] @ 15b990 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-2748] @ 15ba70 │ │ │ │ + ldr r0, [pc, #-2748] @ 15ba74 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b40c │ │ │ │ - ldr r1, [pc, #-2808] @ 15b994 │ │ │ │ - ldr r0, [pc, #-2808] @ 15b998 │ │ │ │ + b 15b4f0 │ │ │ │ + ldr r1, [pc, #-2808] @ 15ba78 │ │ │ │ + ldr r0, [pc, #-2808] @ 15ba7c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-2832] @ 15b99c │ │ │ │ - ldr r0, [pc, #-2832] @ 15b9a0 │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #-2832] @ 15ba80 │ │ │ │ + ldr r0, [pc, #-2832] @ 15ba84 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ + b 15c540 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b460 │ │ │ │ + b 15b544 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b430 │ │ │ │ - ldr r1, [pc, #-2880] @ 15b9a4 │ │ │ │ - ldr r0, [pc, #-2880] @ 15b9a8 │ │ │ │ + b 15b514 │ │ │ │ + ldr r1, [pc, #-2880] @ 15ba88 │ │ │ │ + ldr r0, [pc, #-2880] @ 15ba8c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-2904] @ 15b9ac │ │ │ │ - ldr r0, [pc, #-2904] @ 15b9b0 │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #-2904] @ 15ba90 │ │ │ │ + ldr r0, [pc, #-2904] @ 15ba94 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ + b 15c540 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b4f0 │ │ │ │ - ldr r1, [pc, #-2940] @ 15b9b4 │ │ │ │ - ldr r0, [pc, #-2940] @ 15b9b8 │ │ │ │ + b 15b5d4 │ │ │ │ + ldr r1, [pc, #-2940] @ 15ba98 │ │ │ │ + ldr r0, [pc, #-2940] @ 15ba9c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-2964] @ 15b9bc │ │ │ │ - ldr r0, [pc, #-2964] @ 15b9c0 │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #-2964] @ 15baa0 │ │ │ │ + ldr r0, [pc, #-2964] @ 15baa4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-2988] @ 15b9c4 │ │ │ │ - ldr r0, [pc, #-2988] @ 15b9c8 │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #-2988] @ 15baa8 │ │ │ │ + ldr r0, [pc, #-2988] @ 15baac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3008] @ 15b9cc │ │ │ │ - ldr r0, [pc, #-3008] @ 15b9d0 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-3008] @ 15bab0 │ │ │ │ + ldr r0, [pc, #-3008] @ 15bab4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3028] @ 15b9d4 │ │ │ │ - ldr r0, [pc, #-3028] @ 15b9d8 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-3028] @ 15bab8 │ │ │ │ + ldr r0, [pc, #-3028] @ 15babc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3052] @ 15b9dc │ │ │ │ - ldr r0, [pc, #-3052] @ 15b9e0 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3052] @ 15bac0 │ │ │ │ + ldr r0, [pc, #-3052] @ 15bac4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3076] @ 15b9e4 │ │ │ │ - ldr r0, [pc, #-3076] @ 15b9e8 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3076] @ 15bac8 │ │ │ │ + ldr r0, [pc, #-3076] @ 15bacc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3100] @ 15b9ec │ │ │ │ - ldr r0, [pc, #-3100] @ 15b9f0 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-3100] @ 15bad0 │ │ │ │ + ldr r0, [pc, #-3100] @ 15bad4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2992] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-2992] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3124] @ 15b9f4 │ │ │ │ - ldr r0, [pc, #-3124] @ 15b9f8 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-3124] @ 15bad8 │ │ │ │ + ldr r0, [pc, #-3124] @ 15badc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3024] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3024] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3148] @ 15b9fc │ │ │ │ - ldr r0, [pc, #-3148] @ 15ba00 │ │ │ │ - ldr r2, [pc, #-3052] @ 15ba64 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3148] @ 15bae0 │ │ │ │ + ldr r0, [pc, #-3148] @ 15bae4 │ │ │ │ + ldr r2, [pc, #-3052] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3168] @ 15ba04 │ │ │ │ - ldr r0, [pc, #-3168] @ 15ba08 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3168] @ 15bae8 │ │ │ │ + ldr r0, [pc, #-3168] @ 15baec │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3084] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3084] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c1a4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b638 │ │ │ │ - ldr r1, [pc, #-3204] @ 15ba0c │ │ │ │ - ldr r0, [pc, #-3204] @ 15ba10 │ │ │ │ + b 15b71c │ │ │ │ + ldr r1, [pc, #-3204] @ 15baf0 │ │ │ │ + ldr r0, [pc, #-3204] @ 15baf4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3128] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3128] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3228] @ 15ba14 │ │ │ │ - ldr r0, [pc, #-3228] @ 15ba18 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3228] @ 15baf8 │ │ │ │ + ldr r0, [pc, #-3228] @ 15bafc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3160] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3160] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 15c428 │ │ │ │ + b 15c50c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b67c │ │ │ │ + b 15b760 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b698 │ │ │ │ + b 15b77c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b6b4 │ │ │ │ + b 15b798 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b6d0 │ │ │ │ + b 15b7b4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b71c │ │ │ │ - ldr r1, [pc, #-3308] @ 15ba1c │ │ │ │ - ldr r0, [pc, #-3308] @ 15ba20 │ │ │ │ + b 15b800 │ │ │ │ + ldr r1, [pc, #-3308] @ 15bb00 │ │ │ │ + ldr r0, [pc, #-3308] @ 15bb04 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3312] @ 15ba24 │ │ │ │ + ldr r2, [pc, #-3312] @ 15bb08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3352] @ 15ba28 │ │ │ │ - ldr r0, [pc, #-3352] @ 15ba2c │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-3352] @ 15bb0c │ │ │ │ + ldr r0, [pc, #-3352] @ 15bb10 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ + b 15c800 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b760 │ │ │ │ - ldr r1, [pc, #-3388] @ 15ba30 │ │ │ │ - ldr r0, [pc, #-3388] @ 15ba34 │ │ │ │ + b 15b844 │ │ │ │ + ldr r1, [pc, #-3388] @ 15bb14 │ │ │ │ + ldr r0, [pc, #-3388] @ 15bb18 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3348] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3348] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ - ldr r1, [pc, #-3412] @ 15ba38 │ │ │ │ - ldr r0, [pc, #-3412] @ 15ba3c │ │ │ │ + b 15c800 │ │ │ │ + ldr r1, [pc, #-3412] @ 15bb1c │ │ │ │ + ldr r0, [pc, #-3412] @ 15bb20 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3416] @ 15ba40 │ │ │ │ + ldr r2, [pc, #-3416] @ 15bb24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ + b 15c800 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b7d4 │ │ │ │ - ldr r1, [pc, #-3444] @ 15ba44 │ │ │ │ - ldr r0, [pc, #-3444] @ 15ba48 │ │ │ │ + b 15b8b8 │ │ │ │ + ldr r1, [pc, #-3444] @ 15bb28 │ │ │ │ + ldr r0, [pc, #-3444] @ 15bb2c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3424] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3424] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ - ldr r1, [pc, #-3468] @ 15ba4c │ │ │ │ - ldr r0, [pc, #-3468] @ 15ba50 │ │ │ │ + b 15c800 │ │ │ │ + ldr r1, [pc, #-3468] @ 15bb30 │ │ │ │ + ldr r0, [pc, #-3468] @ 15bb34 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3456] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3456] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ + b 15c800 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bb58 │ │ │ │ + b 15bc3c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #-3508] @ 15ba54 │ │ │ │ - ldr r0, [pc, #-3508] @ 15ba58 │ │ │ │ + ldr r1, [pc, #-3508] @ 15bb38 │ │ │ │ + ldr r0, [pc, #-3508] @ 15bb3c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3492] @ 15ba70 │ │ │ │ + ldr r2, [pc, #-3492] @ 15bb54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ - ldr r1, [pc, #-3532] @ 15ba5c │ │ │ │ - ldr r0, [pc, #-3532] @ 15ba60 │ │ │ │ + b 15c800 │ │ │ │ + ldr r1, [pc, #-3532] @ 15bb40 │ │ │ │ + ldr r0, [pc, #-3532] @ 15bb44 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3536] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3536] @ 15bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3552] @ 15ba68 │ │ │ │ - ldr r0, [pc, #-3552] @ 15ba6c │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-3552] @ 15bb4c │ │ │ │ + ldr r0, [pc, #-3552] @ 15bb50 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3556] @ 15ba70 │ │ │ │ + ldr r2, [pc, #-3556] @ 15bb54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ - ldr r1, [pc, #-3572] @ 15ba74 │ │ │ │ - ldr r0, [pc, #-3572] @ 15ba78 │ │ │ │ + b 15c800 │ │ │ │ + ldr r1, [pc, #-3572] @ 15bb58 │ │ │ │ + ldr r0, [pc, #-3572] @ 15bb5c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bbe0 │ │ │ │ - ldr r1, [pc, #-3608] @ 15ba7c │ │ │ │ - ldr r0, [pc, #-3608] @ 15ba80 │ │ │ │ + b 15bcc4 │ │ │ │ + ldr r1, [pc, #-3608] @ 15bb60 │ │ │ │ + ldr r0, [pc, #-3608] @ 15bb64 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3632] @ 15ba84 │ │ │ │ - ldr r0, [pc, #-3632] @ 15ba88 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-3632] @ 15bb68 │ │ │ │ + ldr r0, [pc, #-3632] @ 15bb6c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3656] @ 15ba8c │ │ │ │ - ldr r0, [pc, #-3656] @ 15ba90 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3656] @ 15bb70 │ │ │ │ + ldr r0, [pc, #-3656] @ 15bb74 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3680] @ 15ba94 │ │ │ │ - ldr r0, [pc, #-3680] @ 15ba98 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-3680] @ 15bb78 │ │ │ │ + ldr r0, [pc, #-3680] @ 15bb7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3700] @ 15ba9c │ │ │ │ - ldr r0, [pc, #-3700] @ 15baa0 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3700] @ 15bb80 │ │ │ │ + ldr r0, [pc, #-3700] @ 15bb84 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3612] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3612] @ 15bbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-3724] @ 15baa4 │ │ │ │ - ldr r0, [pc, #-3724] @ 15baa8 │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #-3724] @ 15bb88 │ │ │ │ + ldr r0, [pc, #-3724] @ 15bb8c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3728] @ 15baac │ │ │ │ + ldr r2, [pc, #-3728] @ 15bb90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-3744] @ 15bab0 │ │ │ │ - ldr r0, [pc, #-3744] @ 15bab4 │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #-3744] @ 15bb94 │ │ │ │ + ldr r0, [pc, #-3744] @ 15bb98 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-3768] @ 15bab8 │ │ │ │ - ldr r0, [pc, #-3768] @ 15babc │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #-3768] @ 15bb9c │ │ │ │ + ldr r0, [pc, #-3768] @ 15bba0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3708] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3708] @ 15bbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 15c428 │ │ │ │ - ldr r1, [pc, #-3788] @ 15bac0 │ │ │ │ - ldr r0, [pc, #-3788] @ 15bac4 │ │ │ │ + b 15c50c │ │ │ │ + ldr r1, [pc, #-3788] @ 15bba4 │ │ │ │ + ldr r0, [pc, #-3788] @ 15bba8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3736] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3736] @ 15bbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3812] @ 15bac8 │ │ │ │ - ldr r0, [pc, #-3812] @ 15bacc │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3812] @ 15bbac │ │ │ │ + ldr r0, [pc, #-3812] @ 15bbb0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3768] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3768] @ 15bbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3836] @ 15bad0 │ │ │ │ - ldr r0, [pc, #-3836] @ 15bad4 │ │ │ │ - ldr r2, [pc, #-3796] @ 15bb00 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3836] @ 15bbb4 │ │ │ │ + ldr r0, [pc, #-3836] @ 15bbb8 │ │ │ │ + ldr r2, [pc, #-3796] @ 15bbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c1a4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd00 │ │ │ │ - ldr r1, [pc, #-3868] @ 15bad8 │ │ │ │ - ldr r0, [pc, #-3868] @ 15badc │ │ │ │ + b 15bde4 │ │ │ │ + ldr r1, [pc, #-3868] @ 15bbbc │ │ │ │ + ldr r0, [pc, #-3868] @ 15bbc0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3840] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3840] @ 15bbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ + b 15c540 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd44 │ │ │ │ + b 15be28 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd60 │ │ │ │ + b 15be44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd7c │ │ │ │ + b 15be60 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd98 │ │ │ │ - ldr r1, [pc, #-3940] @ 15bae0 │ │ │ │ - ldr r0, [pc, #-3940] @ 15bae4 │ │ │ │ + b 15be7c │ │ │ │ + ldr r1, [pc, #-3940] @ 15bbc4 │ │ │ │ + ldr r0, [pc, #-3940] @ 15bbc8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3920] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3920] @ 15bbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3964] @ 15bae8 │ │ │ │ - ldr r0, [pc, #-3964] @ 15baec │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #-3964] @ 15bbcc │ │ │ │ + ldr r0, [pc, #-3964] @ 15bbd0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3952] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3952] @ 15bbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3988] @ 15baf0 │ │ │ │ - ldr r0, [pc, #-3988] @ 15baf4 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-3988] @ 15bbd4 │ │ │ │ + ldr r0, [pc, #-3988] @ 15bbd8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c00c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bea8 │ │ │ │ + b 15bf8c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bde4 │ │ │ │ + b 15bec8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15be28 │ │ │ │ - ldr r1, [pc, #-4048] @ 15baf8 │ │ │ │ - ldr r0, [pc, #-4048] @ 15bafc │ │ │ │ + b 15bf0c │ │ │ │ + ldr r1, [pc, #-4048] @ 15bbdc │ │ │ │ + ldr r0, [pc, #-4048] @ 15bbe0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-4052] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-4052] @ 15bbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-4068] @ 15bb04 │ │ │ │ - ldr r0, [pc, #-4068] @ 15bb08 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-4068] @ 15bbe8 │ │ │ │ + ldr r0, [pc, #-4068] @ 15bbec │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-4072] @ 15bb0c │ │ │ │ + ldr r2, [pc, #-4072] @ 15bbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-4088] @ 15bb10 │ │ │ │ - ldr r0, [pc, #-4088] @ 15bb14 │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #-4088] @ 15bbf4 │ │ │ │ + ldr r0, [pc, #-4088] @ 15bbf8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #940] @ 15cec0 │ │ │ │ + ldr r2, [pc, #940] @ 15cfa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #924] @ 15cec4 │ │ │ │ - ldr r0, [pc, #924] @ 15cec8 │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #924] @ 15cfa8 │ │ │ │ + ldr r0, [pc, #924] @ 15cfac │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #908] @ 15cec0 │ │ │ │ + ldr r2, [pc, #908] @ 15cfa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #900] @ 15cecc │ │ │ │ - ldr r0, [pc, #900] @ 15ced0 │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #900] @ 15cfb0 │ │ │ │ + ldr r0, [pc, #900] @ 15cfb4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #896] @ 15ced4 │ │ │ │ + ldr r2, [pc, #896] @ 15cfb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #880] @ 15ced8 │ │ │ │ - ldr r0, [pc, #880] @ 15cedc │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #880] @ 15cfbc │ │ │ │ + ldr r0, [pc, #880] @ 15cfc0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #864] @ 15ced4 │ │ │ │ + ldr r2, [pc, #864] @ 15cfb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #856] @ 15cee0 │ │ │ │ - ldr r0, [pc, #856] @ 15cee4 │ │ │ │ + b 15c1a4 │ │ │ │ + ldr r1, [pc, #856] @ 15cfc4 │ │ │ │ + ldr r0, [pc, #856] @ 15cfc8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #832] @ 15ced4 │ │ │ │ + ldr r2, [pc, #832] @ 15cfb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #832] @ 15cee8 │ │ │ │ - ldr r0, [pc, #832] @ 15ceec │ │ │ │ + b 15c00c │ │ │ │ + ldr r1, [pc, #832] @ 15cfcc │ │ │ │ + ldr r0, [pc, #832] @ 15cfd0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #828] @ 15cef0 │ │ │ │ + ldr r2, [pc, #828] @ 15cfd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #812] @ 15cef4 │ │ │ │ - ldr r0, [pc, #812] @ 15cef8 │ │ │ │ - ldr r2, [pc, #772] @ 15ced4 │ │ │ │ + b 15c540 │ │ │ │ + ldr r1, [pc, #812] @ 15cfd8 │ │ │ │ + ldr r0, [pc, #812] @ 15cfdc │ │ │ │ + ldr r2, [pc, #772] @ 15cfb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c1a4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bf00 │ │ │ │ - ldr r3, [pc, #780] @ 15cefc │ │ │ │ - ldr r1, [pc, #780] @ 15cf00 │ │ │ │ - ldr r0, [pc, #780] @ 15cf04 │ │ │ │ + b 15bfe4 │ │ │ │ + ldr r3, [pc, #780] @ 15cfe0 │ │ │ │ + ldr r1, [pc, #780] @ 15cfe4 │ │ │ │ + ldr r0, [pc, #780] @ 15cfe8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #776] @ 15cf08 │ │ │ │ + ldr r2, [pc, #776] @ 15cfec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #760] @ 15cf0c │ │ │ │ - ldr r1, [pc, #760] @ 15cf10 │ │ │ │ - ldr r0, [pc, #760] @ 15cf14 │ │ │ │ + ldr r3, [pc, #760] @ 15cff0 │ │ │ │ + ldr r1, [pc, #760] @ 15cff4 │ │ │ │ + ldr r0, [pc, #760] @ 15cff8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #756] @ 15cf18 │ │ │ │ + ldr r2, [pc, #756] @ 15cffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #740] @ 15cf1c │ │ │ │ - ldr r1, [pc, #740] @ 15cf20 │ │ │ │ - ldr r0, [pc, #740] @ 15cf24 │ │ │ │ + ldr r3, [pc, #740] @ 15d000 │ │ │ │ + ldr r1, [pc, #740] @ 15d004 │ │ │ │ + ldr r0, [pc, #740] @ 15d008 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #736] @ 15cf28 │ │ │ │ + ldr r2, [pc, #736] @ 15d00c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #720] @ 15cf2c │ │ │ │ - ldr r1, [pc, #720] @ 15cf30 │ │ │ │ - ldr r0, [pc, #720] @ 15cf34 │ │ │ │ + ldr r3, [pc, #720] @ 15d010 │ │ │ │ + ldr r1, [pc, #720] @ 15d014 │ │ │ │ + ldr r0, [pc, #720] @ 15d018 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #716] @ 15cf38 │ │ │ │ + ldr r2, [pc, #716] @ 15d01c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #700] @ 15cf3c │ │ │ │ - ldr r1, [pc, #700] @ 15cf40 │ │ │ │ - ldr r0, [pc, #700] @ 15cf44 │ │ │ │ + ldr r3, [pc, #700] @ 15d020 │ │ │ │ + ldr r1, [pc, #700] @ 15d024 │ │ │ │ + ldr r0, [pc, #700] @ 15d028 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #696] @ 15cf48 │ │ │ │ + ldr r2, [pc, #696] @ 15d02c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #680] @ 15cf4c │ │ │ │ - ldr r1, [pc, #680] @ 15cf50 │ │ │ │ - ldr r0, [pc, #680] @ 15cf54 │ │ │ │ + ldr r3, [pc, #680] @ 15d030 │ │ │ │ + ldr r1, [pc, #680] @ 15d034 │ │ │ │ + ldr r0, [pc, #680] @ 15d038 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #676] @ 15cf58 │ │ │ │ + ldr r2, [pc, #676] @ 15d03c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #660] @ 15cf5c │ │ │ │ - ldr r1, [pc, #660] @ 15cf60 │ │ │ │ - ldr r0, [pc, #660] @ 15cf64 │ │ │ │ + ldr r3, [pc, #660] @ 15d040 │ │ │ │ + ldr r1, [pc, #660] @ 15d044 │ │ │ │ + ldr r0, [pc, #660] @ 15d048 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #656] @ 15cf68 │ │ │ │ + ldr r2, [pc, #656] @ 15d04c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #640] @ 15cf6c │ │ │ │ - ldr r1, [pc, #640] @ 15cf70 │ │ │ │ - ldr r0, [pc, #640] @ 15cf74 │ │ │ │ + ldr r3, [pc, #640] @ 15d050 │ │ │ │ + ldr r1, [pc, #640] @ 15d054 │ │ │ │ + ldr r0, [pc, #640] @ 15d058 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #608] @ 15cf78 │ │ │ │ - ldr r1, [pc, #608] @ 15cf7c │ │ │ │ - ldr r0, [pc, #608] @ 15cf80 │ │ │ │ + ldr r3, [pc, #608] @ 15d05c │ │ │ │ + ldr r1, [pc, #608] @ 15d060 │ │ │ │ + ldr r0, [pc, #608] @ 15d064 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #604] @ 15cf84 │ │ │ │ + ldr r2, [pc, #604] @ 15d068 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #588] @ 15cf88 │ │ │ │ - ldr r1, [pc, #588] @ 15cf8c │ │ │ │ - ldr r0, [pc, #588] @ 15cf90 │ │ │ │ + ldr r3, [pc, #588] @ 15d06c │ │ │ │ + ldr r1, [pc, #588] @ 15d070 │ │ │ │ + ldr r0, [pc, #588] @ 15d074 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #584] @ 15cf94 │ │ │ │ + ldr r2, [pc, #584] @ 15d078 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #568] @ 15cf98 │ │ │ │ - ldr r1, [pc, #568] @ 15cf9c │ │ │ │ - ldr r0, [pc, #568] @ 15cfa0 │ │ │ │ + ldr r3, [pc, #568] @ 15d07c │ │ │ │ + ldr r1, [pc, #568] @ 15d080 │ │ │ │ + ldr r0, [pc, #568] @ 15d084 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #564] @ 15cfa4 │ │ │ │ + ldr r2, [pc, #564] @ 15d088 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #548] @ 15cfa8 │ │ │ │ - ldr r1, [pc, #548] @ 15cfac │ │ │ │ - ldr r0, [pc, #548] @ 15cfb0 │ │ │ │ + ldr r3, [pc, #548] @ 15d08c │ │ │ │ + ldr r1, [pc, #548] @ 15d090 │ │ │ │ + ldr r0, [pc, #548] @ 15d094 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #544] @ 15cfb4 │ │ │ │ + ldr r2, [pc, #544] @ 15d098 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #528] @ 15cfb8 │ │ │ │ - ldr r1, [pc, #528] @ 15cfbc │ │ │ │ - ldr r0, [pc, #528] @ 15cfc0 │ │ │ │ + ldr r3, [pc, #528] @ 15d09c │ │ │ │ + ldr r1, [pc, #528] @ 15d0a0 │ │ │ │ + ldr r0, [pc, #528] @ 15d0a4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #524] @ 15cfc4 │ │ │ │ + ldr r2, [pc, #524] @ 15d0a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #508] @ 15cfc8 │ │ │ │ - ldr r1, [pc, #508] @ 15cfcc │ │ │ │ - ldr r0, [pc, #508] @ 15cfd0 │ │ │ │ + ldr r3, [pc, #508] @ 15d0ac │ │ │ │ + ldr r1, [pc, #508] @ 15d0b0 │ │ │ │ + ldr r0, [pc, #508] @ 15d0b4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #504] @ 15cfd4 │ │ │ │ + ldr r2, [pc, #504] @ 15d0b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #488] @ 15cfd8 │ │ │ │ - ldr r1, [pc, #488] @ 15cfdc │ │ │ │ - ldr r0, [pc, #488] @ 15cfe0 │ │ │ │ + ldr r3, [pc, #488] @ 15d0bc │ │ │ │ + ldr r1, [pc, #488] @ 15d0c0 │ │ │ │ + ldr r0, [pc, #488] @ 15d0c4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #484] @ 15cfe4 │ │ │ │ + ldr r2, [pc, #484] @ 15d0c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 15cfe8 │ │ │ │ - ldr r1, [pc, #468] @ 15cfec │ │ │ │ - ldr r0, [pc, #468] @ 15cff0 │ │ │ │ + ldr r3, [pc, #468] @ 15d0cc │ │ │ │ + ldr r1, [pc, #468] @ 15d0d0 │ │ │ │ + ldr r0, [pc, #468] @ 15d0d4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #464] @ 15cff4 │ │ │ │ + ldr r2, [pc, #464] @ 15d0d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #448] @ 15cff8 │ │ │ │ - ldr r1, [pc, #448] @ 15cffc │ │ │ │ - ldr r0, [pc, #448] @ 15d000 │ │ │ │ + ldr r3, [pc, #448] @ 15d0dc │ │ │ │ + ldr r1, [pc, #448] @ 15d0e0 │ │ │ │ + ldr r0, [pc, #448] @ 15d0e4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #444] @ 15d004 │ │ │ │ + ldr r2, [pc, #444] @ 15d0e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #428] @ 15d008 │ │ │ │ - ldr r1, [pc, #428] @ 15d00c │ │ │ │ - ldr r0, [pc, #428] @ 15d010 │ │ │ │ + ldr r3, [pc, #428] @ 15d0ec │ │ │ │ + ldr r1, [pc, #428] @ 15d0f0 │ │ │ │ + ldr r0, [pc, #428] @ 15d0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #424] @ 15d014 │ │ │ │ + ldr r2, [pc, #424] @ 15d0f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #408] @ 15d018 │ │ │ │ - ldr r1, [pc, #408] @ 15d01c │ │ │ │ - ldr r0, [pc, #408] @ 15d020 │ │ │ │ + ldr r3, [pc, #408] @ 15d0fc │ │ │ │ + ldr r1, [pc, #408] @ 15d100 │ │ │ │ + ldr r0, [pc, #408] @ 15d104 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #404] @ 15d024 │ │ │ │ + ldr r2, [pc, #404] @ 15d108 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #388] @ 15d028 │ │ │ │ - ldr r1, [pc, #388] @ 15d02c │ │ │ │ - ldr r0, [pc, #388] @ 15d030 │ │ │ │ + ldr r3, [pc, #388] @ 15d10c │ │ │ │ + ldr r1, [pc, #388] @ 15d110 │ │ │ │ + ldr r0, [pc, #388] @ 15d114 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #384] @ 15d034 │ │ │ │ + ldr r2, [pc, #384] @ 15d118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ muleq r0, r6, r1 │ │ │ │ - mlaeq sl, ip, r2, r1 │ │ │ │ - eoreq r1, sl, ip, asr #10 │ │ │ │ - eoreq r1, sl, ip, ror r2 │ │ │ │ - eoreq r1, sl, ip, lsr #10 │ │ │ │ + eoreq r1, sl, r0, lsr #5 │ │ │ │ + eoreq r1, sl, r0, asr r5 │ │ │ │ + eoreq r1, sl, r0, lsl #5 │ │ │ │ + eoreq r1, sl, r0, lsr r5 │ │ │ │ muleq r0, lr, r1 │ │ │ │ - eoreq r1, sl, ip, asr r2 │ │ │ │ - eoreq r1, sl, ip, lsl #10 │ │ │ │ - eoreq r1, sl, ip, lsr r2 │ │ │ │ - eoreq r1, sl, ip, ror #9 │ │ │ │ - eoreq r1, sl, ip, lsl r2 │ │ │ │ - eoreq r1, sl, ip, asr #9 │ │ │ │ + eoreq r1, sl, r0, ror #4 │ │ │ │ + eoreq r1, sl, r0, lsl r5 │ │ │ │ + eoreq r1, sl, r0, asr #4 │ │ │ │ + strdeq r1, [sl], -r0 @ │ │ │ │ + eoreq r1, sl, r0, lsr #4 │ │ │ │ + ldrdeq r1, [sl], -r0 @ │ │ │ │ muleq r0, r7, r1 │ │ │ │ - eoreq r1, sl, r0, lsl #4 │ │ │ │ - @ instruction: 0x002a14b0 │ │ │ │ - eoreq r6, ip, r4, ror r5 │ │ │ │ - eoreq r8, r9, r8, ror r6 │ │ │ │ - ldrdeq r4, [sl], -ip @ │ │ │ │ + eoreq r1, sl, r4, lsl #4 │ │ │ │ + @ instruction: 0x002a14b4 │ │ │ │ + eoreq r6, ip, r8, ror r5 │ │ │ │ + eoreq r8, r9, ip, ror r6 │ │ │ │ + eoreq r4, sl, r0, ror #13 │ │ │ │ andeq pc, r0, pc, asr r9 @ │ │ │ │ - eoreq r6, ip, r0, asr r5 │ │ │ │ - eoreq r8, r9, r4, asr r6 │ │ │ │ - eoreq r3, sl, r4, asr #26 │ │ │ │ + eoreq r6, ip, r4, asr r5 │ │ │ │ + eoreq r8, r9, r8, asr r6 │ │ │ │ + eoreq r3, sl, r8, asr #26 │ │ │ │ andeq pc, r0, lr, asr r9 @ │ │ │ │ - eoreq r6, ip, ip, lsr #10 │ │ │ │ - eoreq r8, r9, r0, lsr r6 │ │ │ │ - strdeq r4, [sl], -r0 @ │ │ │ │ + eoreq r6, ip, r0, lsr r5 │ │ │ │ + eoreq r8, r9, r4, lsr r6 │ │ │ │ + strdeq r4, [sl], -r4 @ │ │ │ │ andeq pc, r0, r0, asr #19 │ │ │ │ - eoreq r6, ip, r8, lsl #10 │ │ │ │ - eoreq r8, r9, ip, lsl #12 │ │ │ │ - strdeq r5, [sl], -r4 @ │ │ │ │ + eoreq r6, ip, ip, lsl #10 │ │ │ │ + eoreq r8, r9, r0, lsl r6 │ │ │ │ + strdeq r5, [sl], -r8 @ │ │ │ │ @ instruction: 0x0000f9bf │ │ │ │ - eoreq r6, ip, r4, ror #9 │ │ │ │ - eoreq r8, r9, r8, ror #11 │ │ │ │ - eoreq r5, sl, ip, lsr r3 │ │ │ │ + eoreq r6, ip, r8, ror #9 │ │ │ │ + eoreq r8, r9, ip, ror #11 │ │ │ │ + eoreq r5, sl, r0, asr #6 │ │ │ │ andeq pc, r0, sp, asr r9 @ │ │ │ │ - eoreq r6, ip, r0, asr #9 │ │ │ │ - eoreq r8, r9, r4, asr #11 │ │ │ │ - ldrdeq r5, [sl], -r8 @ │ │ │ │ + eoreq r6, ip, r4, asr #9 │ │ │ │ + eoreq r8, r9, r8, asr #11 │ │ │ │ + ldrdeq r5, [sl], -ip @ │ │ │ │ andeq pc, r0, ip, asr r9 @ │ │ │ │ - mlaeq ip, ip, r4, r6 │ │ │ │ - eoreq r8, r9, r0, lsr #11 │ │ │ │ - eoreq r3, sl, r8, lsr #25 │ │ │ │ + eoreq r6, ip, r0, lsr #9 │ │ │ │ + eoreq r8, r9, r4, lsr #11 │ │ │ │ + eoreq r3, sl, ip, lsr #25 │ │ │ │ @ instruction: 0x0000f9ba │ │ │ │ - eoreq r2, ip, r8, lsl #9 │ │ │ │ - eoreq r8, r9, r8, lsr #13 │ │ │ │ - ldrdeq r8, [r9], -r4 @ │ │ │ │ - eoreq r6, ip, ip, asr #8 │ │ │ │ - eoreq r8, r9, r0, asr r5 │ │ │ │ - eoreq r5, sl, r0, ror r6 │ │ │ │ + eoreq r2, ip, ip, lsl #9 │ │ │ │ + eoreq r8, r9, ip, lsr #13 │ │ │ │ + ldrdeq r8, [r9], -r8 @ │ │ │ │ + eoreq r6, ip, r0, asr r4 │ │ │ │ + eoreq r8, r9, r4, asr r5 │ │ │ │ + eoreq r5, sl, r4, ror r6 │ │ │ │ andeq pc, r0, r5, lsl #19 │ │ │ │ - eoreq r2, ip, r8, lsr r4 │ │ │ │ - eoreq r8, r9, r4, lsl r6 │ │ │ │ - eoreq fp, r9, ip, lsr r7 │ │ │ │ + eoreq r2, ip, ip, lsr r4 │ │ │ │ + eoreq r8, r9, r8, lsl r6 │ │ │ │ + eoreq fp, r9, r0, asr #14 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq r6, ip, r4, lsl #8 │ │ │ │ - eoreq r8, r9, r8, lsl #10 │ │ │ │ - eoreq r2, sl, r8, asr #25 │ │ │ │ + eoreq r6, ip, r8, lsl #8 │ │ │ │ + eoreq r8, r9, ip, lsl #10 │ │ │ │ + eoreq r2, sl, ip, asr #25 │ │ │ │ andeq pc, r0, fp, lsl #19 │ │ │ │ - eoreq r6, ip, r0, ror #7 │ │ │ │ - eoreq r8, r9, r4, ror #9 │ │ │ │ - mlaeq sl, r8, ip, r2 │ │ │ │ + eoreq r6, ip, r4, ror #7 │ │ │ │ + eoreq r8, r9, r8, ror #9 │ │ │ │ + mlaeq sl, ip, ip, r2 │ │ │ │ andeq pc, r0, sl, lsl #19 │ │ │ │ - @ instruction: 0x002c63bc │ │ │ │ - eoreq r8, r9, r0, asr #9 │ │ │ │ - eoreq r5, sl, r0, lsl r6 │ │ │ │ + eoreq r6, ip, r0, asr #7 │ │ │ │ + eoreq r8, r9, r4, asr #9 │ │ │ │ + eoreq r5, sl, r4, lsl r6 │ │ │ │ @ instruction: 0x0000f9be │ │ │ │ - mlaeq ip, r8, r3, r6 │ │ │ │ - mlaeq r9, ip, r4, r8 │ │ │ │ - @ instruction: 0x002a3bb0 │ │ │ │ + mlaeq ip, ip, r3, r6 │ │ │ │ + eoreq r8, r9, r0, lsr #9 │ │ │ │ + @ instruction: 0x002a3bb4 │ │ │ │ @ instruction: 0x0000f9bd │ │ │ │ - eoreq r6, ip, r4, ror r3 │ │ │ │ - eoreq r8, r9, r8, ror r4 │ │ │ │ - @ instruction: 0x002a45b8 │ │ │ │ + eoreq r6, ip, r8, ror r3 │ │ │ │ + eoreq r8, r9, ip, ror r4 │ │ │ │ + @ instruction: 0x002a45bc │ │ │ │ @ instruction: 0x0000f9bc │ │ │ │ - eoreq r6, ip, r0, asr r3 │ │ │ │ - eoreq r8, r9, r4, asr r4 │ │ │ │ - eoreq r5, sl, ip, asr #5 │ │ │ │ + eoreq r6, ip, r4, asr r3 │ │ │ │ + eoreq r8, r9, r8, asr r4 │ │ │ │ + ldrdeq r5, [sl], -r0 @ │ │ │ │ @ instruction: 0x0000f9bb │ │ │ │ - eoreq r6, ip, ip, lsr #6 │ │ │ │ - eoreq r8, r9, r0, lsr r4 │ │ │ │ - eoreq r4, sl, r4, asr #32 │ │ │ │ + eoreq r6, ip, r0, lsr r3 │ │ │ │ + eoreq r8, r9, r4, lsr r4 │ │ │ │ + eoreq r4, sl, r8, asr #32 │ │ │ │ andeq pc, r0, r9, lsl #19 │ │ │ │ - eoreq r6, ip, r8, lsl #6 │ │ │ │ - eoreq r8, r9, ip, lsl #8 │ │ │ │ - eoreq r5, sl, r0, asr r5 │ │ │ │ + eoreq r6, ip, ip, lsl #6 │ │ │ │ + eoreq r8, r9, r0, lsl r4 │ │ │ │ + eoreq r5, sl, r4, asr r5 │ │ │ │ andeq pc, r0, r8, lsl #19 │ │ │ │ - eoreq r6, ip, r4, ror #5 │ │ │ │ - eoreq r8, r9, r8, ror #7 │ │ │ │ - eoreq r5, sl, r0, lsr #10 │ │ │ │ + eoreq r6, ip, r8, ror #5 │ │ │ │ + eoreq r8, r9, ip, ror #7 │ │ │ │ + eoreq r5, sl, r4, lsr #10 │ │ │ │ andeq pc, r0, r7, lsl #19 │ │ │ │ - eoreq r6, ip, r0, asr #5 │ │ │ │ - eoreq r8, r9, r4, asr #7 │ │ │ │ - strdeq r5, [sl], -r0 @ │ │ │ │ + eoreq r6, ip, r4, asr #5 │ │ │ │ + eoreq r8, r9, r8, asr #7 │ │ │ │ + strdeq r5, [sl], -r4 @ │ │ │ │ andeq pc, r0, r6, lsl #19 │ │ │ │ │ │ │ │ -0015d038 : │ │ │ │ +0015d11c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ - ldr r1, [pc, #4056] @ 15e028 │ │ │ │ - ldr r3, [pc, #4056] @ 15e02c │ │ │ │ + ldr r1, [pc, #4056] @ 15e10c │ │ │ │ + ldr r3, [pc, #4056] @ 15e110 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #4048] @ 15e030 │ │ │ │ - ldr r2, [pc, #4048] @ 15e034 │ │ │ │ + ldr r5, [pc, #4048] @ 15e114 │ │ │ │ + ldr r2, [pc, #4048] @ 15e118 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ - ldr r3, [pc, #4024] @ 15e038 │ │ │ │ + ldr r3, [pc, #4024] @ 15e11c │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4012] @ 15e03c │ │ │ │ + ldr r3, [pc, #4012] @ 15e120 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 15e484 │ │ │ │ - ldr r2, [pc, #4004] @ 15e040 │ │ │ │ - ldr r3, [pc, #4004] @ 15e044 │ │ │ │ + beq 15e568 │ │ │ │ + ldr r2, [pc, #4004] @ 15e124 │ │ │ │ + ldr r3, [pc, #4004] @ 15e128 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [pc, #3988] @ 15e048 │ │ │ │ + ldr r3, [pc, #3988] @ 15e12c │ │ │ │ mov r0, #5 │ │ │ │ mov r1, #6 │ │ │ │ strd r0, [sp, #104] @ 0x68 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #3012] @ 0xbc4 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r0, [r7, #3692] @ 0xe6c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15e454 │ │ │ │ + beq 15e538 │ │ │ │ ldr r2, [r7, #3600] @ 0xe10 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e524 │ │ │ │ - ldr r2, [pc, #3896] @ 15e04c │ │ │ │ + beq 15e608 │ │ │ │ + ldr r2, [pc, #3896] @ 15e130 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d13c │ │ │ │ + beq 15d220 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d13c │ │ │ │ + beq 15d220 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4c4 │ │ │ │ + beq 15e5a8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3316] @ 0xcf4 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e544 │ │ │ │ - ldr r2, [pc, #3820] @ 15e050 │ │ │ │ + beq 15e628 │ │ │ │ + ldr r2, [pc, #3820] @ 15e134 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d18c │ │ │ │ + beq 15d270 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d18c │ │ │ │ + beq 15d270 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4cc │ │ │ │ + beq 15e5b0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3696] @ 0xe70 │ │ │ │ ldr r0, [r4, #1080] @ 0x438 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e4f4 │ │ │ │ - ldr r2, [pc, #3744] @ 15e054 │ │ │ │ + beq 15e5d8 │ │ │ │ + ldr r2, [pc, #3744] @ 15e138 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d1e0 │ │ │ │ + beq 15d2c4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d1e0 │ │ │ │ + beq 15d2c4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e514 │ │ │ │ + beq 15e5f8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3700] @ 0xe74 │ │ │ │ ldr r0, [r4, #2336] @ 0x920 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e5cc │ │ │ │ - ldr r2, [pc, #3664] @ 15e058 │ │ │ │ + beq 15e6b0 │ │ │ │ + ldr r2, [pc, #3664] @ 15e13c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d230 │ │ │ │ + beq 15d314 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d230 │ │ │ │ + beq 15d314 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e51c │ │ │ │ + beq 15e600 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3704] @ 0xe78 │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e5f4 │ │ │ │ - ldr r2, [pc, #3588] @ 15e05c │ │ │ │ + beq 15e6d8 │ │ │ │ + ldr r2, [pc, #3588] @ 15e140 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d280 │ │ │ │ + beq 15d364 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d280 │ │ │ │ + beq 15d364 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4d4 │ │ │ │ + beq 15e5b8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3708] @ 0xe7c │ │ │ │ ldr r0, [r4, #2004] @ 0x7d4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e61c │ │ │ │ - ldr r2, [pc, #3512] @ 15e060 │ │ │ │ + beq 15e700 │ │ │ │ + ldr r2, [pc, #3512] @ 15e144 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d2d0 │ │ │ │ + beq 15d3b4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d2d0 │ │ │ │ + beq 15d3b4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4dc │ │ │ │ + beq 15e5c0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3712] @ 0xe80 │ │ │ │ ldr r0, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e644 │ │ │ │ - ldr r2, [pc, #3436] @ 15e064 │ │ │ │ + beq 15e728 │ │ │ │ + ldr r2, [pc, #3436] @ 15e148 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d320 │ │ │ │ + beq 15d404 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d320 │ │ │ │ + beq 15d404 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4e4 │ │ │ │ + beq 15e5c8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3716] @ 0xe84 │ │ │ │ ldr r0, [r4, #1228] @ 0x4cc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e664 │ │ │ │ - ldr r2, [pc, #3360] @ 15e068 │ │ │ │ + beq 15e748 │ │ │ │ + ldr r2, [pc, #3360] @ 15e14c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d370 │ │ │ │ + beq 15d454 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d370 │ │ │ │ + beq 15d454 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4ec │ │ │ │ + beq 15e5d0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3720] @ 0xe88 │ │ │ │ ldr r0, [r4, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e6c4 │ │ │ │ - ldr r2, [pc, #3284] @ 15e06c │ │ │ │ + beq 15e7a8 │ │ │ │ + ldr r2, [pc, #3284] @ 15e150 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d3c4 │ │ │ │ + beq 15d4a8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d3c4 │ │ │ │ + beq 15d4a8 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15d3c4 │ │ │ │ + bne 15d4a8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3724] @ 0xe8c │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e6e4 │ │ │ │ - ldr r2, [pc, #3204] @ 15e070 │ │ │ │ + beq 15e7c8 │ │ │ │ + ldr r2, [pc, #3204] @ 15e154 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d418 │ │ │ │ + beq 15d4fc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d418 │ │ │ │ + beq 15d4fc │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15d418 │ │ │ │ + bne 15d4fc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3728] @ 0xe90 │ │ │ │ ldr r0, [r4, #3184] @ 0xc70 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e578 │ │ │ │ - ldr r2, [pc, #3124] @ 15e074 │ │ │ │ + beq 15e65c │ │ │ │ + ldr r2, [pc, #3124] @ 15e158 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d468 │ │ │ │ + beq 15d54c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d468 │ │ │ │ + beq 15d54c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e564 │ │ │ │ + beq 15e648 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3732] @ 0xe94 │ │ │ │ ldr r0, [r4, #3208] @ 0xc88 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e704 │ │ │ │ - ldr r2, [pc, #3048] @ 15e078 │ │ │ │ + beq 15e7e8 │ │ │ │ + ldr r2, [pc, #3048] @ 15e15c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d4b8 │ │ │ │ + beq 15d59c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d4b8 │ │ │ │ + beq 15d59c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e5c4 │ │ │ │ + beq 15e6a8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3736] @ 0xe98 │ │ │ │ ldr r0, [r4, #3236] @ 0xca4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e724 │ │ │ │ - ldr r2, [pc, #2972] @ 15e07c │ │ │ │ + beq 15e808 │ │ │ │ + ldr r2, [pc, #2972] @ 15e160 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d508 │ │ │ │ + beq 15d5ec │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d508 │ │ │ │ + beq 15d5ec │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e5ec │ │ │ │ + beq 15e6d0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3436] @ 0xd6c │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e744 │ │ │ │ - ldr r2, [pc, #2896] @ 15e080 │ │ │ │ + beq 15e828 │ │ │ │ + ldr r2, [pc, #2896] @ 15e164 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d558 │ │ │ │ + beq 15d63c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d558 │ │ │ │ + beq 15d63c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e614 │ │ │ │ + beq 15e6f8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3440] @ 0xd70 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e764 │ │ │ │ - ldr r2, [pc, #2820] @ 15e084 │ │ │ │ + beq 15e848 │ │ │ │ + ldr r2, [pc, #2820] @ 15e168 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d5a8 │ │ │ │ + beq 15d68c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d5a8 │ │ │ │ + beq 15d68c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e63c │ │ │ │ - ldr r3, [pc, #2776] @ 15e088 │ │ │ │ + beq 15e720 │ │ │ │ + ldr r3, [pc, #2776] @ 15e16c │ │ │ │ ldr r1, [r4, #1960] @ 0x7a8 │ │ │ │ ldr fp, [r5, r3] │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, fp │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15e784 │ │ │ │ + blt 15e868 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15e7ac │ │ │ │ - ldr r3, [pc, #2724] @ 15e08c │ │ │ │ - ldr r2, [pc, #2724] @ 15e090 │ │ │ │ + beq 15e890 │ │ │ │ + ldr r3, [pc, #2724] @ 15e170 │ │ │ │ + ldr r2, [pc, #2724] @ 15e174 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr sl, [r2] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15efd0 │ │ │ │ + beq 15f0b4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15efa8 │ │ │ │ + beq 15f08c │ │ │ │ ldr r2, [sl] │ │ │ │ mov r0, #2 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [sl] │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15e7f4 │ │ │ │ + beq 15e8d8 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 15f024 │ │ │ │ + beq 15f108 │ │ │ │ cmp r2, fp │ │ │ │ - beq 15f000 │ │ │ │ - ldr r1, [pc, #2620] @ 15e094 │ │ │ │ + beq 15f0e4 │ │ │ │ + ldr r1, [pc, #2620] @ 15e178 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 15effc │ │ │ │ + beq 15f0e0 │ │ │ │ ldr r2, [r8, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 15eff8 │ │ │ │ + ble 15f0dc │ │ │ │ cmp r2, #1 │ │ │ │ str r7, [r8, #12] │ │ │ │ - beq 15eff8 │ │ │ │ + beq 15f0dc │ │ │ │ str sl, [r8, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15d6a8 │ │ │ │ + beq 15d78c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15e6b8 │ │ │ │ + beq 15e79c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d6c4 │ │ │ │ + beq 15d7a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15e6ac │ │ │ │ + beq 15e790 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15e7d8 │ │ │ │ + beq 15e8bc │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1204] @ 0x4b4 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15d700 │ │ │ │ + beq 15d7e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15e56c │ │ │ │ + beq 15e650 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15e7fc │ │ │ │ - ldr r3, [pc, #2440] @ 15e098 │ │ │ │ + blt 15e8e0 │ │ │ │ + ldr r3, [pc, #2440] @ 15e17c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15e828 │ │ │ │ - ldr r0, [pc, #2416] @ 15e09c │ │ │ │ + beq 15e90c │ │ │ │ + ldr r0, [pc, #2416] @ 15e180 │ │ │ │ ldr r2, [r4, #1216] @ 0x4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #208 @ 0xd0 │ │ │ │ mov r1, r9 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15d75c │ │ │ │ + beq 15d840 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15e598 │ │ │ │ + beq 15e67c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15e854 │ │ │ │ + beq 15e938 │ │ │ │ ldr r1, [r4, #2012] @ 0x7dc │ │ │ │ mov r0, #1 │ │ │ │ ldr sl, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15e874 │ │ │ │ + beq 15e958 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15d7b4 │ │ │ │ + beq 15d898 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 15d7b4 │ │ │ │ + bne 15d898 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15e8dc │ │ │ │ - ldr r2, [pc, #2264] @ 15e0a0 │ │ │ │ + blt 15e9c0 │ │ │ │ + ldr r2, [pc, #2264] @ 15e184 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #3240] @ 0xca8 │ │ │ │ str r8, [r2] │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 15d814 │ │ │ │ + beq 15d8f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 15d814 │ │ │ │ + bne 15d8f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ - blt 15e5a4 │ │ │ │ - ldr r3, [pc, #2176] @ 15e0a4 │ │ │ │ + blt 15e688 │ │ │ │ + ldr r3, [pc, #2176] @ 15e188 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r3, [pc, #2168] @ 15e0a8 │ │ │ │ + ldr r3, [pc, #2168] @ 15e18c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe5c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15e8f8 │ │ │ │ + beq 15e9dc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 15d86c │ │ │ │ + beq 15d950 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15e7a0 │ │ │ │ + beq 15e884 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15e918 │ │ │ │ - ldr r0, [pc, #2096] @ 15e0ac │ │ │ │ + beq 15e9fc │ │ │ │ + ldr r0, [pc, #2096] @ 15e190 │ │ │ │ ldr r2, [r4, #1216] @ 0x4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #2960 @ 0xb90 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r9 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15d8b0 │ │ │ │ + beq 15d994 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15e7cc │ │ │ │ + beq 15e8b0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15e938 │ │ │ │ - ldr r1, [pc, #2032] @ 15e0b0 │ │ │ │ + beq 15ea1c │ │ │ │ + ldr r1, [pc, #2032] @ 15e194 │ │ │ │ add r9, sp, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #92 @ 0x5c │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd00 │ │ │ │ - ldr r0, [pc, #2008] @ 15e0b4 │ │ │ │ + ldr r0, [pc, #2008] @ 15e198 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #3504 @ 0xdb0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 4fd00 │ │ │ │ ldr ip, [r4, #2012] @ 0x7dc │ │ │ │ @@ -278320,436 +278377,436 @@ │ │ │ │ ldr ip, [r4, #3256] @ 0xcb8 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r4, #3252] @ 0xcb4 │ │ │ │ mov r0, #21 │ │ │ │ str ip, [sp] │ │ │ │ bl 5042c │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15e958 │ │ │ │ + beq 15ea3c │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15d9d0 │ │ │ │ + beq 15dab4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15e81c │ │ │ │ + beq 15e900 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15e978 │ │ │ │ - ldr r2, [pc, #1748] @ 15e0b8 │ │ │ │ + blt 15ea5c │ │ │ │ + ldr r2, [pc, #1748] @ 15e19c │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #1208] @ 0x4b8 │ │ │ │ str r8, [r2] │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15da28 │ │ │ │ + beq 15db0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15e848 │ │ │ │ + beq 15e92c │ │ │ │ cmp sl, #0 │ │ │ │ - blt 15e9a0 │ │ │ │ + blt 15ea84 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15e9d4 │ │ │ │ + beq 15eab8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15da74 │ │ │ │ + beq 15db58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15e8d0 │ │ │ │ + beq 15e9b4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15ea00 │ │ │ │ - ldr r3, [pc, #1592] @ 15e0bc │ │ │ │ + beq 15eae4 │ │ │ │ + ldr r3, [pc, #1592] @ 15e1a0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r0, r3 │ │ │ │ bl 124f00 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - beq 15ea20 │ │ │ │ + beq 15eb04 │ │ │ │ ldr r1, [r4, #1380] @ 0x564 │ │ │ │ bl 50258 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15e89c │ │ │ │ + beq 15e980 │ │ │ │ ldr r1, [r4, #1380] @ 0x564 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ ldr r8, [r4, #3320] @ 0xcf8 │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15eac0 │ │ │ │ + beq 15eba4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15db04 │ │ │ │ + beq 15dbe8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15e994 │ │ │ │ + beq 15ea78 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15eb34 │ │ │ │ + beq 15ec18 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 15eb60 │ │ │ │ + beq 15ec44 │ │ │ │ bl 501a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15ea60 │ │ │ │ + beq 15eb44 │ │ │ │ ldr r1, [r4, #3324] @ 0xcfc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 15ea88 │ │ │ │ + blt 15eb6c │ │ │ │ ldr r1, [r4, #3016] @ 0xbc8 │ │ │ │ bl a86c4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15eae0 │ │ │ │ + beq 15ebc4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15db80 │ │ │ │ + beq 15dc64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15e9c0 │ │ │ │ + beq 15eaa4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15eb14 │ │ │ │ + beq 15ebf8 │ │ │ │ ldr r1, [r4, #3324] @ 0xcfc │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl a89ac │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15dbbc │ │ │ │ + beq 15dca0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 15e9f4 │ │ │ │ + beq 15ead8 │ │ │ │ cmp fp, #0 │ │ │ │ - blt 15eba0 │ │ │ │ + blt 15ec84 │ │ │ │ ldr r1, [r4, #2600] @ 0xa28 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 15ebc0 │ │ │ │ + blt 15eca4 │ │ │ │ ldr r1, [r4, #3016] @ 0xbc8 │ │ │ │ bl a86c4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15ebe0 │ │ │ │ + beq 15ecc4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15dc20 │ │ │ │ + beq 15dd04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15ea40 │ │ │ │ + beq 15eb24 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15ec00 │ │ │ │ + beq 15ece4 │ │ │ │ ldr r1, [r4, #2600] @ 0xa28 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl a89ac │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15dc5c │ │ │ │ + beq 15dd40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 15ea54 │ │ │ │ + beq 15eb38 │ │ │ │ cmp fp, #0 │ │ │ │ - blt 15ec2c │ │ │ │ + blt 15ed10 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #3328] @ 0xd00 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 15ec64 │ │ │ │ + blt 15ed48 │ │ │ │ ldr r1, [r4, #3016] @ 0xbc8 │ │ │ │ bl a86c4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15ec84 │ │ │ │ + beq 15ed68 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15dcc0 │ │ │ │ + beq 15dda4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15eb00 │ │ │ │ + beq 15ebe4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15eca4 │ │ │ │ + beq 15ed88 │ │ │ │ ldr r1, [r4, #3328] @ 0xd00 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ bl a89ac │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15dcfc │ │ │ │ + beq 15dde0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 15eb54 │ │ │ │ + beq 15ec38 │ │ │ │ cmp fp, #0 │ │ │ │ - blt 15ecdc │ │ │ │ + blt 15edc0 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r0, r8 │ │ │ │ ldr fp, [r4, #3320] @ 0xcf8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15dd38 │ │ │ │ + beq 15de1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15eb8c │ │ │ │ + beq 15ec70 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 15ecfc │ │ │ │ + blt 15ede0 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15ed40 │ │ │ │ + blt 15ee24 │ │ │ │ ldr r2, [r4, #1216] @ 0x4c0 │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15ed80 │ │ │ │ + blt 15ee64 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #3 │ │ │ │ str fp, [sp, #120] @ 0x78 │ │ │ │ str r7, [sp, #124] @ 0x7c │ │ │ │ str r8, [sp, #128] @ 0x80 │ │ │ │ bl 50114 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15ed60 │ │ │ │ + beq 15ee44 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ddb4 │ │ │ │ + beq 15de98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15ec20 │ │ │ │ + beq 15ed04 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ddd0 │ │ │ │ + beq 15deb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15ec4c │ │ │ │ - ldr r3, [pc, #744] @ 15e0c0 │ │ │ │ + beq 15ed30 │ │ │ │ + ldr r3, [pc, #744] @ 15e1a4 │ │ │ │ ldr r1, [r4, #3320] @ 0xcf8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ str r9, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15de1c │ │ │ │ + beq 15df00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15ec58 │ │ │ │ + beq 15ed3c │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15ed20 │ │ │ │ + blt 15ee04 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r1, [r4, #3324] @ 0xcfc │ │ │ │ mov r0, r7 │ │ │ │ bl 50378 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15ee1c │ │ │ │ - ldr r2, [pc, #640] @ 15e0c4 │ │ │ │ + beq 15ef00 │ │ │ │ + ldr r2, [pc, #640] @ 15e1a8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15de6c │ │ │ │ + beq 15df50 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15de6c │ │ │ │ + beq 15df50 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15ecc4 │ │ │ │ + beq 15eda8 │ │ │ │ ldr r1, [r4, #2600] @ 0xa28 │ │ │ │ mov r0, r7 │ │ │ │ bl 50378 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15ee3c │ │ │ │ - ldr r2, [pc, #576] @ 15e0c8 │ │ │ │ + beq 15ef20 │ │ │ │ + ldr r2, [pc, #576] @ 15e1ac │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15deb0 │ │ │ │ + beq 15df94 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15deb0 │ │ │ │ + beq 15df94 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15eccc │ │ │ │ + beq 15edb0 │ │ │ │ ldr r1, [r4, #3328] @ 0xd00 │ │ │ │ mov r0, r7 │ │ │ │ bl 50378 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15edd0 │ │ │ │ - ldr r2, [pc, #508] @ 15e0cc │ │ │ │ + beq 15eeb4 │ │ │ │ + ldr r2, [pc, #508] @ 15e1b0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15def8 │ │ │ │ + beq 15dfdc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15def8 │ │ │ │ + beq 15dfdc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15ecd4 │ │ │ │ + beq 15edb8 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15edf0 │ │ │ │ + beq 15eed4 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r7, #2960] @ 0xb90 │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15eed4 │ │ │ │ + blt 15efb8 │ │ │ │ ldr r1, [r7, #2948] @ 0xb84 │ │ │ │ mov r0, r5 │ │ │ │ bl 50270 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15ef4c │ │ │ │ + blt 15f030 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #2988] @ 0xbac │ │ │ │ mov r2, r5 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15df64 │ │ │ │ + beq 15e048 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15eda0 │ │ │ │ + beq 15ee84 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15ee84 │ │ │ │ + blt 15ef68 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #2928] @ 0xb70 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15ee68 │ │ │ │ + beq 15ef4c │ │ │ │ ldr r1, [r4, #3332] @ 0xd04 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15ef68 │ │ │ │ + beq 15f04c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15dfd0 │ │ │ │ + beq 15e0b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15edac │ │ │ │ + beq 15ee90 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15ef88 │ │ │ │ + beq 15f06c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15dff4 │ │ │ │ + beq 15e0d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15edb8 │ │ │ │ + beq 15ee9c │ │ │ │ ldr r1, [r4, #2928] @ 0xb70 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 15e36c │ │ │ │ + beq 15e450 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15edc4 │ │ │ │ - b 15e36c │ │ │ │ - eoreq r2, lr, r8, lsr #31 │ │ │ │ + beq 15eea8 │ │ │ │ + b 15e450 │ │ │ │ + eoreq r2, lr, r4, asr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaeq lr, r4, pc, r2 @ │ │ │ │ + @ instruction: 0x002e2eb0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ muleq r0, r4, fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @@ -278768,1403 +278825,1403 @@ │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mlaeq lr, ip, fp, r3 │ │ │ │ + @ instruction: 0x002e3ab8 │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ - eoreq r9, pc, r4, lsl #5 │ │ │ │ - eoreq r3, lr, r4, lsr #9 │ │ │ │ - @ instruction: 0x00307ef0 │ │ │ │ + eoreq r9, pc, r0, lsr #3 │ │ │ │ + eoreq r3, lr, r0, asr #7 │ │ │ │ + eorseq r7, r0, ip, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ andeq r0, r0, r8, asr #26 │ │ │ │ andeq r0, r0, ip, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ - eoreq pc, r9, r4, lsl #19 │ │ │ │ - eoreq pc, r9, r8, asr #25 │ │ │ │ - mlaeq lr, r8, fp, r1 │ │ │ │ - andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, r9, ip, asr #17 │ │ │ │ - eoreq pc, r9, r0, lsl ip @ │ │ │ │ - mlaeq r9, ip, r8, pc @ │ │ │ │ - eoreq pc, r9, r0, ror #23 │ │ │ │ - eoreq pc, r9, ip, ror r8 @ │ │ │ │ - eoreq pc, r9, r0, asr #23 │ │ │ │ - eoreq pc, r9, r8, asr #16 │ │ │ │ - eoreq pc, r9, ip, lsl #23 │ │ │ │ - eoreq pc, r9, ip, lsl r8 @ │ │ │ │ - eoreq pc, r9, r0, ror #22 │ │ │ │ - strdeq pc, [r9], -r4 @ │ │ │ │ - eoreq pc, r9, r8, lsr fp @ │ │ │ │ - eoreq pc, r9, ip, asr #15 │ │ │ │ - eoreq pc, r9, r0, lsl fp @ │ │ │ │ - eoreq pc, r9, r4, lsr #15 │ │ │ │ - eoreq pc, r9, r8, ror #21 │ │ │ │ - eoreq pc, r9, ip, ror r7 @ │ │ │ │ - eoreq pc, r9, r0, asr #21 │ │ │ │ - eoreq pc, r9, ip, asr r7 @ │ │ │ │ - eoreq pc, r9, r0, lsr #21 │ │ │ │ - muleq r0, r4, fp │ │ │ │ - eoreq pc, r9, r4, lsr r7 @ │ │ │ │ - eoreq pc, r9, r8, ror sl @ │ │ │ │ - strdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, asr #20 │ │ │ │ - ldrdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, lsr #20 │ │ │ │ - @ instruction: 0x0029f6bc │ │ │ │ - eoreq pc, r9, r0, lsl #20 │ │ │ │ - mlaeq r9, ip, r6, pc @ │ │ │ │ - eoreq pc, r9, r0, ror #19 │ │ │ │ - eoreq pc, r9, ip, ror r6 @ │ │ │ │ - eoreq pc, r9, r0, asr #19 │ │ │ │ - eoreq pc, r9, ip, asr r6 @ │ │ │ │ - eoreq pc, r9, r0, lsr #19 │ │ │ │ - eoreq pc, r9, r0, asr #12 │ │ │ │ - eoreq pc, r9, r4, lsl #19 │ │ │ │ - eoreq pc, r9, r4, lsl r6 @ │ │ │ │ - eoreq pc, r9, r8, asr r9 @ │ │ │ │ - eoreq pc, r9, ip, ror #11 │ │ │ │ - eoreq pc, r9, r0, lsr r9 @ │ │ │ │ - eoreq pc, r9, r4, asr #11 │ │ │ │ - eoreq pc, r9, r8, lsl #18 │ │ │ │ - mlaeq r9, r8, r5, pc @ │ │ │ │ - ldrdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, ip, ror #10 │ │ │ │ - @ instruction: 0x0029f8b0 │ │ │ │ - eoreq pc, r9, ip, asr #10 │ │ │ │ - mlaeq r9, r0, r8, pc @ │ │ │ │ - eoreq pc, r9, r4, lsl r5 @ │ │ │ │ - eoreq pc, r9, r8, asr r8 @ │ │ │ │ - eoreq pc, r9, r8, ror #9 │ │ │ │ - eoreq pc, r9, ip, lsr #16 │ │ │ │ - eoreq pc, r9, r8, asr #9 │ │ │ │ - eoreq pc, r9, ip, lsl #16 │ │ │ │ - eoreq pc, r9, r8, lsr #9 │ │ │ │ - eoreq pc, r9, ip, ror #15 │ │ │ │ - eoreq pc, r9, r8, lsl #9 │ │ │ │ - eoreq pc, r9, ip, asr #15 │ │ │ │ - eoreq pc, r9, r8, ror #8 │ │ │ │ - eoreq pc, r9, ip, lsr #15 │ │ │ │ - eoreq pc, r9, ip, asr #8 │ │ │ │ - mlaeq r9, r0, r7, pc @ │ │ │ │ - eoreq pc, r9, r0, lsr #8 │ │ │ │ - eoreq pc, r9, r4, ror #14 │ │ │ │ - eoreq pc, r9, r8, ror #7 │ │ │ │ - eoreq pc, r9, ip, lsr #14 │ │ │ │ - @ instruction: 0x0029f3bc │ │ │ │ + eoreq pc, r9, r8, lsl #19 │ │ │ │ + eoreq pc, r9, ip, asr #25 │ │ │ │ + @ instruction: 0x002e1ab4 │ │ │ │ + andeq r0, r0, ip, asr #8 │ │ │ │ + ldrdeq pc, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, r4, lsl ip @ │ │ │ │ + eoreq pc, r9, r0, lsr #17 │ │ │ │ + eoreq pc, r9, r4, ror #23 │ │ │ │ + eoreq pc, r9, r0, lsl #17 │ │ │ │ + eoreq pc, r9, r4, asr #23 │ │ │ │ + eoreq pc, r9, ip, asr #16 │ │ │ │ + mlaeq r9, r0, fp, pc @ │ │ │ │ + eoreq pc, r9, r0, lsr #16 │ │ │ │ + eoreq pc, r9, r4, ror #22 │ │ │ │ + strdeq pc, [r9], -r8 @ │ │ │ │ + eoreq pc, r9, ip, lsr fp @ │ │ │ │ + ldrdeq pc, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, r4, lsl fp @ │ │ │ │ + eoreq pc, r9, r8, lsr #15 │ │ │ │ + eoreq pc, r9, ip, ror #21 │ │ │ │ + eoreq pc, r9, r0, lsl #15 │ │ │ │ + eoreq pc, r9, r4, asr #21 │ │ │ │ + eoreq pc, r9, r0, ror #14 │ │ │ │ + eoreq pc, r9, r4, lsr #21 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + eoreq pc, r9, r8, lsr r7 @ │ │ │ │ + eoreq pc, r9, ip, ror sl @ │ │ │ │ eoreq pc, r9, r0, lsl #14 │ │ │ │ - mlaeq r9, ip, r3, pc @ │ │ │ │ + eoreq pc, r9, r4, asr #20 │ │ │ │ eoreq pc, r9, r0, ror #13 │ │ │ │ - eoreq pc, r9, ip, asr r3 @ │ │ │ │ + eoreq pc, r9, r4, lsr #20 │ │ │ │ + eoreq pc, r9, r0, asr #13 │ │ │ │ + eoreq pc, r9, r4, lsl #20 │ │ │ │ eoreq pc, r9, r0, lsr #13 │ │ │ │ - eoreq pc, r9, r4, lsr r3 @ │ │ │ │ - eoreq pc, r9, r8, ror r6 @ │ │ │ │ - strdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, asr #12 │ │ │ │ - ldrdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, lsr #12 │ │ │ │ - eoreq pc, r9, r8, lsr #5 │ │ │ │ - eoreq pc, r9, ip, ror #11 │ │ │ │ - eoreq pc, r9, r8, lsl #5 │ │ │ │ - eoreq pc, r9, ip, asr #11 │ │ │ │ - eoreq ip, r9, ip, asr #21 │ │ │ │ - mlaeq r9, r4, r5, pc @ │ │ │ │ - eoreq pc, r9, r0, asr r2 @ │ │ │ │ - eoreq pc, r9, ip, lsl r2 @ │ │ │ │ - eoreq pc, r9, r0, ror #10 │ │ │ │ - strdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, asr #10 │ │ │ │ - ldrdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, lsr #10 │ │ │ │ - @ instruction: 0x0029f1bc │ │ │ │ - eoreq pc, r9, r0, lsl #10 │ │ │ │ - mlaeq r9, r0, r1, pc @ │ │ │ │ - ldrdeq pc, [r9], -r4 @ │ │ │ │ - andeq r0, r0, r1, lsl #6 │ │ │ │ - eoreq pc, r9, r8, asr r1 @ │ │ │ │ - mlaeq r9, ip, r4, pc @ │ │ │ │ - eoreq pc, r9, r8, lsr r1 @ │ │ │ │ - eoreq pc, r9, ip, ror r4 @ │ │ │ │ - eoreq pc, r9, r8, lsl r1 @ │ │ │ │ - eoreq pc, r9, ip, asr r4 @ │ │ │ │ - eoreq pc, r9, r0, ror #1 │ │ │ │ + eoreq pc, r9, r4, ror #19 │ │ │ │ + eoreq pc, r9, r0, lsl #13 │ │ │ │ + eoreq pc, r9, r4, asr #19 │ │ │ │ + eoreq pc, r9, r0, ror #12 │ │ │ │ + eoreq pc, r9, r4, lsr #19 │ │ │ │ + eoreq pc, r9, r4, asr #12 │ │ │ │ + eoreq pc, r9, r8, lsl #19 │ │ │ │ + eoreq pc, r9, r8, lsl r6 @ │ │ │ │ + eoreq pc, r9, ip, asr r9 @ │ │ │ │ + strdeq pc, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, r4, lsr r9 @ │ │ │ │ + eoreq pc, r9, r8, asr #11 │ │ │ │ + eoreq pc, r9, ip, lsl #18 │ │ │ │ + mlaeq r9, ip, r5, pc @ │ │ │ │ + eoreq pc, r9, r0, ror #17 │ │ │ │ + eoreq pc, r9, r0, ror r5 @ │ │ │ │ + @ instruction: 0x0029f8b4 │ │ │ │ + eoreq pc, r9, r0, asr r5 @ │ │ │ │ + mlaeq r9, r4, r8, pc @ │ │ │ │ + eoreq pc, r9, r8, lsl r5 @ │ │ │ │ + eoreq pc, r9, ip, asr r8 @ │ │ │ │ + eoreq pc, r9, ip, ror #9 │ │ │ │ + eoreq pc, r9, r0, lsr r8 @ │ │ │ │ + eoreq pc, r9, ip, asr #9 │ │ │ │ + eoreq pc, r9, r0, lsl r8 @ │ │ │ │ + eoreq pc, r9, ip, lsr #9 │ │ │ │ + strdeq pc, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, ip, lsl #9 │ │ │ │ + ldrdeq pc, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, ip, ror #8 │ │ │ │ + @ instruction: 0x0029f7b0 │ │ │ │ + eoreq pc, r9, r0, asr r4 @ │ │ │ │ + mlaeq r9, r4, r7, pc @ │ │ │ │ eoreq pc, r9, r4, lsr #8 │ │ │ │ - andeq r0, r0, r2, lsl #6 │ │ │ │ - eoreq pc, r9, r0, asr #1 │ │ │ │ - eoreq pc, r9, r4, lsl #8 │ │ │ │ - mlaeq r9, ip, r0, pc @ │ │ │ │ - eoreq pc, r9, r0, ror #7 │ │ │ │ - eoreq pc, r9, ip, ror r0 @ │ │ │ │ + eoreq pc, r9, r8, ror #14 │ │ │ │ + eoreq pc, r9, ip, ror #7 │ │ │ │ + eoreq pc, r9, r0, lsr r7 @ │ │ │ │ eoreq pc, r9, r0, asr #7 │ │ │ │ - eoreq pc, r9, ip, asr r0 @ │ │ │ │ + eoreq pc, r9, r4, lsl #14 │ │ │ │ eoreq pc, r9, r0, lsr #7 │ │ │ │ - eoreq pc, r9, ip, lsr r0 @ │ │ │ │ - eoreq pc, r9, r0, lsl #7 │ │ │ │ - eoreq lr, r9, ip, ror #31 │ │ │ │ - eoreq pc, r9, r0, lsr r3 @ │ │ │ │ - eoreq lr, r9, ip, asr #31 │ │ │ │ - eoreq pc, r9, r0, lsl r3 @ │ │ │ │ - eoreq lr, r9, r0, lsr #31 │ │ │ │ - eoreq pc, r9, r4, ror #5 │ │ │ │ - eoreq lr, r9, r0, lsl #31 │ │ │ │ - eoreq pc, r9, r4, asr #5 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ - eoreq lr, r9, r8, asr pc │ │ │ │ - mlaeq r9, ip, r2, pc @ │ │ │ │ - eoreq lr, r9, ip, lsr pc │ │ │ │ - eoreq pc, r9, r0, lsl #5 │ │ │ │ - eoreq lr, r9, ip, lsl pc │ │ │ │ - eoreq pc, r9, r0, ror #4 │ │ │ │ - eoreq lr, r9, r8, ror #29 │ │ │ │ - eoreq pc, r9, ip, lsr #4 │ │ │ │ - eoreq lr, r9, ip, asr #29 │ │ │ │ - eoreq pc, r9, r0, lsl r2 @ │ │ │ │ - eoreq lr, r9, ip, lsr #29 │ │ │ │ + eoreq pc, r9, r4, ror #13 │ │ │ │ + eoreq pc, r9, r0, ror #6 │ │ │ │ + eoreq pc, r9, r4, lsr #13 │ │ │ │ + eoreq pc, r9, r8, lsr r3 @ │ │ │ │ + eoreq pc, r9, ip, ror r6 @ │ │ │ │ + eoreq pc, r9, r0, lsl #6 │ │ │ │ + eoreq pc, r9, r4, asr #12 │ │ │ │ + eoreq pc, r9, r0, ror #5 │ │ │ │ + eoreq pc, r9, r4, lsr #12 │ │ │ │ + eoreq pc, r9, ip, lsr #5 │ │ │ │ strdeq pc, [r9], -r0 @ │ │ │ │ - mlaeq r9, r0, lr, lr │ │ │ │ - ldrdeq pc, [r9], -r4 @ │ │ │ │ + eoreq pc, r9, ip, lsl #5 │ │ │ │ + ldrdeq pc, [r9], -r0 @ │ │ │ │ + ldrdeq ip, [r9], -r0 @ │ │ │ │ + mlaeq r9, r8, r5, pc @ │ │ │ │ + eoreq pc, r9, r4, asr r2 @ │ │ │ │ + eoreq pc, r9, r0, lsr #4 │ │ │ │ + eoreq pc, r9, r4, ror #10 │ │ │ │ + eoreq pc, r9, r0, lsl #4 │ │ │ │ + eoreq pc, r9, r4, asr #10 │ │ │ │ + eoreq pc, r9, r0, ror #3 │ │ │ │ + eoreq pc, r9, r4, lsr #10 │ │ │ │ + eoreq pc, r9, r0, asr #3 │ │ │ │ + eoreq pc, r9, r4, lsl #10 │ │ │ │ + mlaeq r9, r4, r1, pc @ │ │ │ │ + ldrdeq pc, [r9], -r8 @ │ │ │ │ + andeq r0, r0, r1, lsl #6 │ │ │ │ + eoreq pc, r9, ip, asr r1 @ │ │ │ │ + eoreq pc, r9, r0, lsr #9 │ │ │ │ + eoreq pc, r9, ip, lsr r1 @ │ │ │ │ + eoreq pc, r9, r0, lsl #9 │ │ │ │ + eoreq pc, r9, ip, lsl r1 @ │ │ │ │ + eoreq pc, r9, r0, ror #8 │ │ │ │ + eoreq pc, r9, r4, ror #1 │ │ │ │ + eoreq pc, r9, r8, lsr #8 │ │ │ │ + andeq r0, r0, r2, lsl #6 │ │ │ │ + eoreq pc, r9, r4, asr #1 │ │ │ │ + eoreq pc, r9, r8, lsl #8 │ │ │ │ + eoreq pc, r9, r0, lsr #1 │ │ │ │ + eoreq pc, r9, r4, ror #7 │ │ │ │ + eoreq pc, r9, r0, lsl #1 │ │ │ │ + eoreq pc, r9, r4, asr #7 │ │ │ │ + eoreq pc, r9, r0, rrx │ │ │ │ + eoreq pc, r9, r4, lsr #7 │ │ │ │ + eoreq pc, r9, r0, asr #32 │ │ │ │ + eoreq pc, r9, r4, lsl #7 │ │ │ │ + strdeq lr, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, r4, lsr r3 @ │ │ │ │ + ldrdeq lr, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, r4, lsl r3 @ │ │ │ │ + eoreq lr, r9, r4, lsr #31 │ │ │ │ + eoreq pc, r9, r8, ror #5 │ │ │ │ + eoreq lr, r9, r4, lsl #31 │ │ │ │ + eoreq pc, r9, r8, asr #5 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + eoreq lr, r9, ip, asr pc │ │ │ │ + eoreq pc, r9, r0, lsr #5 │ │ │ │ + eoreq lr, r9, r0, asr #30 │ │ │ │ + eoreq pc, r9, r4, lsl #5 │ │ │ │ + eoreq lr, r9, r0, lsr #30 │ │ │ │ + eoreq pc, r9, r4, ror #4 │ │ │ │ + eoreq lr, r9, ip, ror #29 │ │ │ │ + eoreq pc, r9, r0, lsr r2 @ │ │ │ │ + ldrdeq lr, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, r4, lsl r2 @ │ │ │ │ + @ instruction: 0x0029eeb0 │ │ │ │ + strdeq pc, [r9], -r4 @ │ │ │ │ + mlaeq r9, r4, lr, lr │ │ │ │ + ldrdeq pc, [r9], -r8 @ │ │ │ │ andeq r0, r0, r9, lsr r5 │ │ │ │ - eoreq lr, r9, r4, ror lr │ │ │ │ - @ instruction: 0x0029f1b8 │ │ │ │ + eoreq lr, r9, r8, ror lr │ │ │ │ + @ instruction: 0x0029f1bc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - eoreq lr, r9, r4, asr lr │ │ │ │ - mlaeq r9, r8, r1, pc @ │ │ │ │ - eoreq lr, r9, r4, lsr lr │ │ │ │ - eoreq pc, r9, r8, ror r1 @ │ │ │ │ + eoreq lr, r9, r8, asr lr │ │ │ │ + mlaeq r9, ip, r1, pc @ │ │ │ │ + eoreq lr, r9, r8, lsr lr │ │ │ │ + eoreq pc, r9, ip, ror r1 @ │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x002c41b4 │ │ │ │ - @ instruction: 0x002962b4 │ │ │ │ - eoreq r1, sl, r8, asr #19 │ │ │ │ + @ instruction: 0x002c41b8 │ │ │ │ + @ instruction: 0x002962b8 │ │ │ │ + eoreq r1, sl, ip, asr #19 │ │ │ │ @ instruction: 0x000236b0 │ │ │ │ - eoreq r4, ip, ip, lsl #3 │ │ │ │ - eoreq r6, r9, ip, lsl #5 │ │ │ │ - eoreq r2, sl, ip, asr #7 │ │ │ │ + mlaeq ip, r0, r1, r4 │ │ │ │ + mlaeq r9, r0, r2, r6 │ │ │ │ + ldrdeq r2, [sl], -r0 @ │ │ │ │ andeq r3, r2, pc, lsr #13 │ │ │ │ - eoreq r0, ip, ip, ror #2 │ │ │ │ - eoreq r6, r9, r8, asr #6 │ │ │ │ - eoreq r9, r9, r0, ror r4 │ │ │ │ + eoreq r0, ip, r0, ror r1 │ │ │ │ + eoreq r6, r9, ip, asr #6 │ │ │ │ + eoreq r9, r9, r4, ror r4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq r0, ip, r8, asr #2 │ │ │ │ - eoreq r6, r9, r8, ror #6 │ │ │ │ - mlaeq r9, r4, r3, r6 │ │ │ │ + eoreq r0, ip, ip, asr #2 │ │ │ │ + eoreq r6, r9, ip, ror #6 │ │ │ │ + mlaeq r9, r8, r3, r6 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15eef4 │ │ │ │ + blt 15efd8 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #2932] @ 0xb74 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15ef30 │ │ │ │ + beq 15f014 │ │ │ │ ldr r1, [r4, #3332] @ 0xd04 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15ef10 │ │ │ │ + beq 15eff4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15e3d8 │ │ │ │ + beq 15e4bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15ee10 │ │ │ │ + beq 15eef4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15eea0 │ │ │ │ + beq 15ef84 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15e3fc │ │ │ │ + beq 15e4e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15eec8 │ │ │ │ + beq 15efac │ │ │ │ ldr r1, [r4, #2932] @ 0xb74 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 15e42c │ │ │ │ + beq 15e510 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15ee5c │ │ │ │ + beq 15ef40 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 15e458 │ │ │ │ - ldr r1, [pc, #-880] @ 15e0d0 │ │ │ │ - ldr r0, [pc, #-880] @ 15e0d4 │ │ │ │ + bge 15e53c │ │ │ │ + ldr r1, [pc, #-880] @ 15e1b4 │ │ │ │ + ldr r0, [pc, #-880] @ 15e1b8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-320] @ 15e30c │ │ │ │ + ldr r2, [pc, #-320] @ 15e3f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #-904] @ 15e0d8 │ │ │ │ - ldr r3, [pc, #-904] @ 15e0dc │ │ │ │ + ldr r2, [pc, #-904] @ 15e1bc │ │ │ │ + ldr r3, [pc, #-904] @ 15e1c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15ed1c │ │ │ │ + bne 15ee00 │ │ │ │ add sp, sp, #252 @ 0xfc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e684 │ │ │ │ + beq 15e768 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d094 │ │ │ │ + beq 15d178 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d094 │ │ │ │ + beq 15d178 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15d094 │ │ │ │ + bne 15d178 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d094 │ │ │ │ + b 15d178 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d13c │ │ │ │ + b 15d220 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d18c │ │ │ │ + b 15d270 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d280 │ │ │ │ + b 15d364 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d2d0 │ │ │ │ + b 15d3b4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d320 │ │ │ │ + b 15d404 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d370 │ │ │ │ - ldr r1, [pc, #-1052] @ 15e0e0 │ │ │ │ - ldr r0, [pc, #-1052] @ 15e0e4 │ │ │ │ + b 15d454 │ │ │ │ + ldr r1, [pc, #-1052] @ 15e1c4 │ │ │ │ + ldr r0, [pc, #-1052] @ 15e1c8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d1e0 │ │ │ │ + b 15d2c4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d230 │ │ │ │ - ldr r1, [pc, #-1092] @ 15e0e8 │ │ │ │ - ldr r0, [pc, #-1092] @ 15e0ec │ │ │ │ + b 15d314 │ │ │ │ + ldr r1, [pc, #-1092] @ 15e1cc │ │ │ │ + ldr r0, [pc, #-1092] @ 15e1d0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #7 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1116] @ 15e0f0 │ │ │ │ - ldr r0, [pc, #-1116] @ 15e0f4 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1116] @ 15e1d4 │ │ │ │ + ldr r0, [pc, #-1116] @ 15e1d8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d468 │ │ │ │ + b 15d54c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d700 │ │ │ │ - ldr r1, [pc, #-1160] @ 15e0f8 │ │ │ │ - ldr r0, [pc, #-1160] @ 15e0fc │ │ │ │ + b 15d7e4 │ │ │ │ + ldr r1, [pc, #-1160] @ 15e1dc │ │ │ │ + ldr r0, [pc, #-1160] @ 15e1e0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d75c │ │ │ │ - ldr r1, [pc, #-1196] @ 15e100 │ │ │ │ - ldr r0, [pc, #-1196] @ 15e104 │ │ │ │ + b 15d840 │ │ │ │ + ldr r1, [pc, #-1196] @ 15e1e4 │ │ │ │ + ldr r0, [pc, #-1196] @ 15e1e8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d4b8 │ │ │ │ - ldr r1, [pc, #-1228] @ 15e108 │ │ │ │ - ldr r0, [pc, #-1228] @ 15e10c │ │ │ │ + b 15d59c │ │ │ │ + ldr r1, [pc, #-1228] @ 15e1ec │ │ │ │ + ldr r0, [pc, #-1228] @ 15e1f0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #10 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d508 │ │ │ │ - ldr r1, [pc, #-1260] @ 15e110 │ │ │ │ - ldr r0, [pc, #-1260] @ 15e114 │ │ │ │ + b 15d5ec │ │ │ │ + ldr r1, [pc, #-1260] @ 15e1f4 │ │ │ │ + ldr r0, [pc, #-1260] @ 15e1f8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d558 │ │ │ │ - ldr r1, [pc, #-1292] @ 15e118 │ │ │ │ - ldr r0, [pc, #-1292] @ 15e11c │ │ │ │ + b 15d63c │ │ │ │ + ldr r1, [pc, #-1292] @ 15e1fc │ │ │ │ + ldr r0, [pc, #-1292] @ 15e200 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d5a8 │ │ │ │ - ldr r1, [pc, #-1324] @ 15e120 │ │ │ │ - ldr r0, [pc, #-1324] @ 15e124 │ │ │ │ + b 15d68c │ │ │ │ + ldr r1, [pc, #-1324] @ 15e204 │ │ │ │ + ldr r0, [pc, #-1324] @ 15e208 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1348] @ 15e128 │ │ │ │ - ldr r0, [pc, #-1348] @ 15e12c │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1348] @ 15e20c │ │ │ │ + ldr r0, [pc, #-1348] @ 15e210 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #21 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r3, [pc, #-1372] @ 15e130 │ │ │ │ - ldr r1, [pc, #-1372] @ 15e134 │ │ │ │ + b 15e538 │ │ │ │ + ldr r3, [pc, #-1372] @ 15e214 │ │ │ │ + ldr r1, [pc, #-1372] @ 15e218 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-1376] @ 15e138 │ │ │ │ + ldr r0, [pc, #-1376] @ 15e21c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d6c4 │ │ │ │ + b 15d7a8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d6a8 │ │ │ │ - ldr r1, [pc, #-1424] @ 15e13c │ │ │ │ - ldr r0, [pc, #-1424] @ 15e140 │ │ │ │ + b 15d78c │ │ │ │ + ldr r1, [pc, #-1424] @ 15e220 │ │ │ │ + ldr r0, [pc, #-1424] @ 15e224 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #30 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1448] @ 15e144 │ │ │ │ - ldr r0, [pc, #-1448] @ 15e148 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1448] @ 15e228 │ │ │ │ + ldr r0, [pc, #-1448] @ 15e22c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #31 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1472] @ 15e14c │ │ │ │ - ldr r0, [pc, #-1472] @ 15e150 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1472] @ 15e230 │ │ │ │ + ldr r0, [pc, #-1472] @ 15e234 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1496] @ 15e154 │ │ │ │ - ldr r0, [pc, #-1496] @ 15e158 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1496] @ 15e238 │ │ │ │ + ldr r0, [pc, #-1496] @ 15e23c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1520] @ 15e15c │ │ │ │ - ldr r0, [pc, #-1520] @ 15e160 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1520] @ 15e240 │ │ │ │ + ldr r0, [pc, #-1520] @ 15e244 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1544] @ 15e164 │ │ │ │ - ldr r0, [pc, #-1544] @ 15e168 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1544] @ 15e248 │ │ │ │ + ldr r0, [pc, #-1544] @ 15e24c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1568] @ 15e16c │ │ │ │ - ldr r0, [pc, #-1568] @ 15e170 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1568] @ 15e250 │ │ │ │ + ldr r0, [pc, #-1568] @ 15e254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d86c │ │ │ │ - ldr r1, [pc, #-1600] @ 15e174 │ │ │ │ - ldr r0, [pc, #-1600] @ 15e178 │ │ │ │ + b 15d950 │ │ │ │ + ldr r1, [pc, #-1600] @ 15e258 │ │ │ │ + ldr r0, [pc, #-1600] @ 15e25c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d8b0 │ │ │ │ - ldr r1, [pc, #-1636] @ 15e17c │ │ │ │ - ldr r0, [pc, #-1636] @ 15e180 │ │ │ │ + b 15d994 │ │ │ │ + ldr r1, [pc, #-1636] @ 15e260 │ │ │ │ + ldr r0, [pc, #-1636] @ 15e264 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ bl aa8fc │ │ │ │ - b 15d638 │ │ │ │ - ldr r1, [pc, #-1664] @ 15e184 │ │ │ │ - ldr r0, [pc, #-1664] @ 15e188 │ │ │ │ + b 15d71c │ │ │ │ + ldr r1, [pc, #-1664] @ 15e268 │ │ │ │ + ldr r0, [pc, #-1664] @ 15e26c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d9d0 │ │ │ │ - ldr r1, [pc, #-1700] @ 15e18c │ │ │ │ - ldr r0, [pc, #-1700] @ 15e190 │ │ │ │ + b 15dab4 │ │ │ │ + ldr r1, [pc, #-1700] @ 15e270 │ │ │ │ + ldr r0, [pc, #-1700] @ 15e274 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15da28 │ │ │ │ - ldr r1, [pc, #-1736] @ 15e194 │ │ │ │ - ldr r0, [pc, #-1736] @ 15e198 │ │ │ │ + b 15db0c │ │ │ │ + ldr r1, [pc, #-1736] @ 15e278 │ │ │ │ + ldr r0, [pc, #-1736] @ 15e27c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1760] @ 15e19c │ │ │ │ - ldr r0, [pc, #-1760] @ 15e1a0 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1760] @ 15e280 │ │ │ │ + ldr r0, [pc, #-1760] @ 15e284 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - bne 15db1c │ │ │ │ - ldr r1, [pc, #-1804] @ 15e1a4 │ │ │ │ - ldr r0, [pc, #-1804] @ 15e1a8 │ │ │ │ + bne 15dc00 │ │ │ │ + ldr r1, [pc, #-1804] @ 15e288 │ │ │ │ + ldr r0, [pc, #-1804] @ 15e28c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1516] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1516] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15da74 │ │ │ │ - ldr r1, [pc, #-1848] @ 15e1ac │ │ │ │ - ldr r0, [pc, #-1848] @ 15e1b0 │ │ │ │ + b 15db58 │ │ │ │ + ldr r1, [pc, #-1848] @ 15e290 │ │ │ │ + ldr r0, [pc, #-1848] @ 15e294 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ - b 15e890 │ │ │ │ - ldr r1, [pc, #-1868] @ 15e1b4 │ │ │ │ - ldr r0, [pc, #-1868] @ 15e1b8 │ │ │ │ + b 15e974 │ │ │ │ + ldr r1, [pc, #-1868] @ 15e298 │ │ │ │ + ldr r0, [pc, #-1868] @ 15e29c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1892] @ 15e1bc │ │ │ │ - ldr r0, [pc, #-1892] @ 15e1c0 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1892] @ 15e2a0 │ │ │ │ + ldr r0, [pc, #-1892] @ 15e2a4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1916] @ 15e1c4 │ │ │ │ - ldr r0, [pc, #-1916] @ 15e1c8 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1916] @ 15e2a8 │ │ │ │ + ldr r0, [pc, #-1916] @ 15e2ac │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1940] @ 15e1cc │ │ │ │ - ldr r0, [pc, #-1940] @ 15e1d0 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-1940] @ 15e2b0 │ │ │ │ + ldr r0, [pc, #-1940] @ 15e2b4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e890 │ │ │ │ - ldr r1, [pc, #-1964] @ 15e1d4 │ │ │ │ - ldr r0, [pc, #-1964] @ 15e1d8 │ │ │ │ + b 15e974 │ │ │ │ + ldr r1, [pc, #-1964] @ 15e2b8 │ │ │ │ + ldr r0, [pc, #-1964] @ 15e2bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e890 │ │ │ │ + b 15e974 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15db04 │ │ │ │ - ldr r1, [pc, #-1996] @ 15e1dc │ │ │ │ - ldr r0, [pc, #-1996] @ 15e1e0 │ │ │ │ + b 15dbe8 │ │ │ │ + ldr r1, [pc, #-1996] @ 15e2c0 │ │ │ │ + ldr r0, [pc, #-1996] @ 15e2c4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ - b 15db80 │ │ │ │ - ldr r1, [pc, #-2040] @ 15e1e4 │ │ │ │ - ldr r0, [pc, #-2040] @ 15e1e8 │ │ │ │ + b 15dc64 │ │ │ │ + ldr r1, [pc, #-2040] @ 15e2c8 │ │ │ │ + ldr r0, [pc, #-2040] @ 15e2cc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1816] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1816] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15dbbc │ │ │ │ - ldr r1, [pc, #-2076] @ 15e1ec │ │ │ │ - ldr r0, [pc, #-2076] @ 15e1f0 │ │ │ │ + b 15dca0 │ │ │ │ + ldr r1, [pc, #-2076] @ 15e2d0 │ │ │ │ + ldr r0, [pc, #-2076] @ 15e2d4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1860] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1860] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-2100] @ 15e1f4 │ │ │ │ - ldr r0, [pc, #-2100] @ 15e1f8 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-2100] @ 15e2d8 │ │ │ │ + ldr r0, [pc, #-2100] @ 15e2dc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1892] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1892] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e8c4 │ │ │ │ + b 15e9a8 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ - b 15dc20 │ │ │ │ + b 15dd04 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15dc5c │ │ │ │ - ldr r1, [pc, #-2156] @ 15e1fc │ │ │ │ - ldr r0, [pc, #-2156] @ 15e200 │ │ │ │ + b 15dd40 │ │ │ │ + ldr r1, [pc, #-2156] @ 15e2e0 │ │ │ │ + ldr r0, [pc, #-2156] @ 15e2e4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1956] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1956] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 15e890 │ │ │ │ - ldr r1, [pc, #-2188] @ 15e204 │ │ │ │ + b 15e974 │ │ │ │ + ldr r1, [pc, #-2188] @ 15e2e8 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #-2192] @ 15e208 │ │ │ │ + ldr r0, [pc, #-2192] @ 15e2ec │ │ │ │ mov r2, #768 @ 0x300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-2236] @ 15e20c │ │ │ │ - ldr r0, [pc, #-2236] @ 15e210 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-2236] @ 15e2f0 │ │ │ │ + ldr r0, [pc, #-2236] @ 15e2f4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2052] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2052] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e8c4 │ │ │ │ - ldr r1, [pc, #-2260] @ 15e214 │ │ │ │ - ldr r0, [pc, #-2260] @ 15e218 │ │ │ │ + b 15e9a8 │ │ │ │ + ldr r1, [pc, #-2260] @ 15e2f8 │ │ │ │ + ldr r0, [pc, #-2260] @ 15e2fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #768 @ 0x300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ + b 15eb88 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ - b 15dcc0 │ │ │ │ - ldr r1, [pc, #-2304] @ 15e21c │ │ │ │ - ldr r0, [pc, #-2304] @ 15e220 │ │ │ │ + b 15dda4 │ │ │ │ + ldr r1, [pc, #-2304] @ 15e300 │ │ │ │ + ldr r0, [pc, #-2304] @ 15e304 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #768 @ 0x300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ - ldr r1, [pc, #-2328] @ 15e224 │ │ │ │ - ldr r0, [pc, #-2328] @ 15e228 │ │ │ │ + b 15eb88 │ │ │ │ + ldr r1, [pc, #-2328] @ 15e308 │ │ │ │ + ldr r0, [pc, #-2328] @ 15e30c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2168] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2168] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e8c4 │ │ │ │ + b 15e9a8 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15dcfc │ │ │ │ - ldr r1, [pc, #-2364] @ 15e22c │ │ │ │ + b 15dde0 │ │ │ │ + ldr r1, [pc, #-2364] @ 15e310 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r8} │ │ │ │ - ldr r0, [pc, #-2376] @ 15e230 │ │ │ │ - ldr r1, [pc, #-2376] @ 15e234 │ │ │ │ - ldr r2, [pc, #-2224] @ 15e2d0 │ │ │ │ + ldr r0, [pc, #-2376] @ 15e314 │ │ │ │ + ldr r1, [pc, #-2376] @ 15e318 │ │ │ │ + ldr r2, [pc, #-2224] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 15e8c4 │ │ │ │ + b 15e9a8 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ - b 15dd38 │ │ │ │ - ldr r1, [pc, #-2416] @ 15e238 │ │ │ │ - ldr r0, [pc, #-2416] @ 15e23c │ │ │ │ + b 15de1c │ │ │ │ + ldr r1, [pc, #-2416] @ 15e31c │ │ │ │ + ldr r0, [pc, #-2416] @ 15e320 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #768 @ 0x300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ + b 15eb88 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-2444] @ 15e240 │ │ │ │ - ldr r0, [pc, #-2444] @ 15e244 │ │ │ │ - ldr r2, [pc, #-2420] @ 15e260 │ │ │ │ + ldr r1, [pc, #-2444] @ 15e324 │ │ │ │ + ldr r0, [pc, #-2444] @ 15e328 │ │ │ │ + ldr r2, [pc, #-2420] @ 15e344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ - ldr r1, [pc, #-2464] @ 15e248 │ │ │ │ - ldr r0, [pc, #-2464] @ 15e24c │ │ │ │ + b 15eb88 │ │ │ │ + ldr r1, [pc, #-2464] @ 15e32c │ │ │ │ + ldr r0, [pc, #-2464] @ 15e330 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2452] @ 15e260 │ │ │ │ + ldr r2, [pc, #-2452] @ 15e344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ - ldr r1, [pc, #-2488] @ 15e250 │ │ │ │ - ldr r0, [pc, #-2488] @ 15e254 │ │ │ │ + b 15eb88 │ │ │ │ + ldr r1, [pc, #-2488] @ 15e334 │ │ │ │ + ldr r0, [pc, #-2488] @ 15e338 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2484] @ 15e260 │ │ │ │ + ldr r2, [pc, #-2484] @ 15e344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ + b 15eb88 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ddb4 │ │ │ │ - ldr r1, [pc, #-2524] @ 15e258 │ │ │ │ - ldr r0, [pc, #-2524] @ 15e25c │ │ │ │ + b 15de98 │ │ │ │ + ldr r1, [pc, #-2524] @ 15e33c │ │ │ │ + ldr r0, [pc, #-2524] @ 15e340 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2528] @ 15e260 │ │ │ │ + ldr r2, [pc, #-2528] @ 15e344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ + b 15eb88 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ddd0 │ │ │ │ + b 15deb4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15de1c │ │ │ │ + b 15df00 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-2572] @ 15e264 │ │ │ │ - ldr r0, [pc, #-2572] @ 15e268 │ │ │ │ - ldr r2, [pc, #-2548] @ 15e284 │ │ │ │ + ldr r1, [pc, #-2572] @ 15e348 │ │ │ │ + ldr r0, [pc, #-2572] @ 15e34c │ │ │ │ + ldr r2, [pc, #-2548] @ 15e368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ - ldr r1, [pc, #-2592] @ 15e26c │ │ │ │ - ldr r0, [pc, #-2592] @ 15e270 │ │ │ │ + b 15eb88 │ │ │ │ + ldr r1, [pc, #-2592] @ 15e350 │ │ │ │ + ldr r0, [pc, #-2592] @ 15e354 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2580] @ 15e284 │ │ │ │ + ldr r2, [pc, #-2580] @ 15e368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ - ldr r1, [pc, #-2616] @ 15e274 │ │ │ │ - ldr r0, [pc, #-2616] @ 15e278 │ │ │ │ + b 15eb88 │ │ │ │ + ldr r1, [pc, #-2616] @ 15e358 │ │ │ │ + ldr r0, [pc, #-2616] @ 15e35c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2612] @ 15e284 │ │ │ │ + ldr r2, [pc, #-2612] @ 15e368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ + b 15eb88 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15de6c │ │ │ │ + b 15df50 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15deb0 │ │ │ │ + b 15df94 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15def8 │ │ │ │ - ldr r1, [pc, #-2664] @ 15e27c │ │ │ │ - ldr r0, [pc, #-2664] @ 15e280 │ │ │ │ + b 15dfdc │ │ │ │ + ldr r1, [pc, #-2664] @ 15e360 │ │ │ │ + ldr r0, [pc, #-2664] @ 15e364 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2668] @ 15e284 │ │ │ │ + ldr r2, [pc, #-2668] @ 15e368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eaa4 │ │ │ │ - ldr r1, [pc, #-2684] @ 15e288 │ │ │ │ - ldr r0, [pc, #-2684] @ 15e28c │ │ │ │ + b 15eb88 │ │ │ │ + ldr r1, [pc, #-2684] @ 15e36c │ │ │ │ + ldr r0, [pc, #-2684] @ 15e370 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2624] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2624] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15ea7c │ │ │ │ + b 15eb60 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #-2712] @ 15e290 │ │ │ │ - ldr r0, [pc, #-2712] @ 15e294 │ │ │ │ + ldr r1, [pc, #-2712] @ 15e374 │ │ │ │ + ldr r0, [pc, #-2712] @ 15e378 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2660] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2660] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-2736] @ 15e298 │ │ │ │ - ldr r0, [pc, #-2736] @ 15e29c │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-2736] @ 15e37c │ │ │ │ + ldr r0, [pc, #-2736] @ 15e380 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2692] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2692] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15ea7c │ │ │ │ - ldr r1, [pc, #-2760] @ 15e2a0 │ │ │ │ - ldr r0, [pc, #-2760] @ 15e2a4 │ │ │ │ + b 15eb60 │ │ │ │ + ldr r1, [pc, #-2760] @ 15e384 │ │ │ │ + ldr r0, [pc, #-2760] @ 15e388 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2724] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2724] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15ea7c │ │ │ │ - ldr r1, [pc, #-2784] @ 15e2a8 │ │ │ │ - ldr r0, [pc, #-2784] @ 15e2ac │ │ │ │ + b 15eb60 │ │ │ │ + ldr r1, [pc, #-2784] @ 15e38c │ │ │ │ + ldr r0, [pc, #-2784] @ 15e390 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2756] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2756] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15ea7c │ │ │ │ + b 15eb60 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15df64 │ │ │ │ + b 15e048 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15dfd0 │ │ │ │ + b 15e0b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15dff4 │ │ │ │ + b 15e0d8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15e36c │ │ │ │ - ldr r1, [pc, #-2856] @ 15e2b0 │ │ │ │ - ldr r0, [pc, #-2856] @ 15e2b4 │ │ │ │ + b 15e450 │ │ │ │ + ldr r1, [pc, #-2856] @ 15e394 │ │ │ │ + ldr r0, [pc, #-2856] @ 15e398 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2836] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2836] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-2880] @ 15e2b8 │ │ │ │ - ldr r0, [pc, #-2880] @ 15e2bc │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-2880] @ 15e39c │ │ │ │ + ldr r0, [pc, #-2880] @ 15e3a0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2796] @ 15e318 │ │ │ │ + ldr r2, [pc, #-2796] @ 15e3fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15e3d8 │ │ │ │ - ldr r1, [pc, #-2916] @ 15e2c0 │ │ │ │ - ldr r0, [pc, #-2916] @ 15e2c4 │ │ │ │ + b 15e4bc │ │ │ │ + ldr r1, [pc, #-2916] @ 15e3a4 │ │ │ │ + ldr r0, [pc, #-2916] @ 15e3a8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2912] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2912] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-2940] @ 15e2c8 │ │ │ │ - ldr r0, [pc, #-2940] @ 15e2cc │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-2940] @ 15e3ac │ │ │ │ + ldr r0, [pc, #-2940] @ 15e3b0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2944] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-2944] @ 15e3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15e42c │ │ │ │ - ldr r1, [pc, #-2972] @ 15e2d4 │ │ │ │ - ldr r0, [pc, #-2972] @ 15e2d8 │ │ │ │ - ldr r2, [pc, #-2892] @ 15e32c │ │ │ │ + b 15e510 │ │ │ │ + ldr r1, [pc, #-2972] @ 15e3b8 │ │ │ │ + ldr r0, [pc, #-2972] @ 15e3bc │ │ │ │ + ldr r2, [pc, #-2892] @ 15e410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-2992] @ 15e2dc │ │ │ │ - ldr r0, [pc, #-2992] @ 15e2e0 │ │ │ │ - ldr r2, [pc, #-2940] @ 15e318 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-2992] @ 15e3c0 │ │ │ │ + ldr r0, [pc, #-2992] @ 15e3c4 │ │ │ │ + ldr r2, [pc, #-2940] @ 15e3fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-3012] @ 15e2e4 │ │ │ │ - ldr r0, [pc, #-3012] @ 15e2e8 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-3012] @ 15e3c8 │ │ │ │ + ldr r0, [pc, #-3012] @ 15e3cc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2984] @ 15e30c │ │ │ │ + ldr r2, [pc, #-2984] @ 15e3f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 15e454 │ │ │ │ + b 15e538 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15e3fc │ │ │ │ - ldr r1, [pc, #-3056] @ 15e2ec │ │ │ │ - ldr r0, [pc, #-3056] @ 15e2f0 │ │ │ │ + b 15e4e0 │ │ │ │ + ldr r1, [pc, #-3056] @ 15e3d0 │ │ │ │ + ldr r0, [pc, #-3056] @ 15e3d4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3024] @ 15e318 │ │ │ │ + ldr r2, [pc, #-3024] @ 15e3fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eebc │ │ │ │ - ldr r1, [pc, #-3080] @ 15e2f4 │ │ │ │ - ldr r0, [pc, #-3080] @ 15e2f8 │ │ │ │ - ldr r2, [pc, #-3032] @ 15e32c │ │ │ │ + b 15efa0 │ │ │ │ + ldr r1, [pc, #-3080] @ 15e3d8 │ │ │ │ + ldr r0, [pc, #-3080] @ 15e3dc │ │ │ │ + ldr r2, [pc, #-3032] @ 15e410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-3100] @ 15e2fc │ │ │ │ - ldr r0, [pc, #-3100] @ 15e300 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-3100] @ 15e3e0 │ │ │ │ + ldr r0, [pc, #-3100] @ 15e3e4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3096] @ 15e30c │ │ │ │ + ldr r2, [pc, #-3096] @ 15e3f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eebc │ │ │ │ - ldr r1, [pc, #-3124] @ 15e304 │ │ │ │ - ldr r0, [pc, #-3124] @ 15e308 │ │ │ │ - ldr r2, [pc, #-3124] @ 15e30c │ │ │ │ + b 15efa0 │ │ │ │ + ldr r1, [pc, #-3124] @ 15e3e8 │ │ │ │ + ldr r0, [pc, #-3124] @ 15e3ec │ │ │ │ + ldr r2, [pc, #-3124] @ 15e3f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-3140] @ 15e310 │ │ │ │ - ldr r0, [pc, #-3140] @ 15e314 │ │ │ │ - ldr r2, [pc, #-3140] @ 15e318 │ │ │ │ + b 15e538 │ │ │ │ + ldr r1, [pc, #-3140] @ 15e3f4 │ │ │ │ + ldr r0, [pc, #-3140] @ 15e3f8 │ │ │ │ + ldr r2, [pc, #-3140] @ 15e3fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eebc │ │ │ │ - ldr r1, [pc, #-3156] @ 15e31c │ │ │ │ - ldr r0, [pc, #-3156] @ 15e320 │ │ │ │ + b 15efa0 │ │ │ │ + ldr r1, [pc, #-3156] @ 15e400 │ │ │ │ + ldr r0, [pc, #-3156] @ 15e404 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3152] @ 15e32c │ │ │ │ + ldr r2, [pc, #-3152] @ 15e410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eebc │ │ │ │ - ldr r1, [pc, #-3180] @ 15e324 │ │ │ │ - ldr r0, [pc, #-3180] @ 15e328 │ │ │ │ + b 15efa0 │ │ │ │ + ldr r1, [pc, #-3180] @ 15e408 │ │ │ │ + ldr r0, [pc, #-3180] @ 15e40c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3184] @ 15e32c │ │ │ │ + ldr r2, [pc, #-3184] @ 15e410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15eebc │ │ │ │ - ldr r3, [pc, #-3200] @ 15e330 │ │ │ │ - ldr r1, [pc, #-3200] @ 15e334 │ │ │ │ - ldr r0, [pc, #-3200] @ 15e338 │ │ │ │ + b 15efa0 │ │ │ │ + ldr r3, [pc, #-3200] @ 15e414 │ │ │ │ + ldr r1, [pc, #-3200] @ 15e418 │ │ │ │ + ldr r0, [pc, #-3200] @ 15e41c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ - ldr r2, [pc, #-3208] @ 15e33c │ │ │ │ + ldr r2, [pc, #-3208] @ 15e420 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3224] @ 15e340 │ │ │ │ - ldr r1, [pc, #-3224] @ 15e344 │ │ │ │ - ldr r0, [pc, #-3224] @ 15e348 │ │ │ │ + ldr r3, [pc, #-3224] @ 15e424 │ │ │ │ + ldr r1, [pc, #-3224] @ 15e428 │ │ │ │ + ldr r0, [pc, #-3224] @ 15e42c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ - ldr r2, [pc, #-3232] @ 15e34c │ │ │ │ + ldr r2, [pc, #-3232] @ 15e430 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-3256] @ 15e350 │ │ │ │ - ldr r1, [pc, #-3256] @ 15e354 │ │ │ │ - ldr r0, [pc, #-3256] @ 15e358 │ │ │ │ + ldr r3, [pc, #-3256] @ 15e434 │ │ │ │ + ldr r1, [pc, #-3256] @ 15e438 │ │ │ │ + ldr r0, [pc, #-3256] @ 15e43c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3260] @ 15e35c │ │ │ │ + ldr r2, [pc, #-3260] @ 15e440 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3276] @ 15e360 │ │ │ │ - ldr r1, [pc, #-3276] @ 15e364 │ │ │ │ - ldr r0, [pc, #-3276] @ 15e368 │ │ │ │ + ldr r3, [pc, #-3276] @ 15e444 │ │ │ │ + ldr r1, [pc, #-3276] @ 15e448 │ │ │ │ + ldr r0, [pc, #-3276] @ 15e44c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -0015f048 : │ │ │ │ +0015f12c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ - ldr r1, [pc, #4076] @ 16004c │ │ │ │ - ldr r3, [pc, #4076] @ 160050 │ │ │ │ + ldr r1, [pc, #4076] @ 160130 │ │ │ │ + ldr r3, [pc, #4076] @ 160134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ sub sp, sp, #236 @ 0xec │ │ │ │ - ldr r5, [pc, #4064] @ 160054 │ │ │ │ + ldr r5, [pc, #4064] @ 160138 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #4052] @ 160058 │ │ │ │ - ldr r3, [pc, #4052] @ 16005c │ │ │ │ + ldr r2, [pc, #4052] @ 16013c │ │ │ │ + ldr r3, [pc, #4052] @ 160140 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r3, [pc, #4024] @ 160060 │ │ │ │ + ldr r3, [pc, #4024] @ 160144 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 16086c │ │ │ │ - ldr r2, [pc, #4016] @ 160064 │ │ │ │ - ldr r3, [pc, #4016] @ 160068 │ │ │ │ + beq 160950 │ │ │ │ + ldr r2, [pc, #4016] @ 160148 │ │ │ │ + ldr r3, [pc, #4016] @ 16014c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #3988] @ 16006c │ │ │ │ + ldr r3, [pc, #3988] @ 160150 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #3432] @ 0xd68 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r0, [r7, #3748] @ 0xea4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 16083c │ │ │ │ + beq 160920 │ │ │ │ ldr r2, [r7, #3752] @ 0xea8 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16090c │ │ │ │ - ldr r2, [pc, #3908] @ 160070 │ │ │ │ + beq 1609f0 │ │ │ │ + ldr r2, [pc, #3908] @ 160154 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f154 │ │ │ │ + beq 15f238 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f154 │ │ │ │ + beq 15f238 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1608ac │ │ │ │ + beq 160990 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3528] @ 0xdc8 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16092c │ │ │ │ - ldr r2, [pc, #3832] @ 160074 │ │ │ │ + beq 160a10 │ │ │ │ + ldr r2, [pc, #3832] @ 160158 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f1a4 │ │ │ │ + beq 15f288 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f1a4 │ │ │ │ + beq 15f288 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1608b4 │ │ │ │ + beq 160998 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3756] @ 0xeac │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1608dc │ │ │ │ - ldr r2, [pc, #3756] @ 160078 │ │ │ │ + beq 1609c0 │ │ │ │ + ldr r2, [pc, #3756] @ 16015c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f1f4 │ │ │ │ + beq 15f2d8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f1f4 │ │ │ │ + beq 15f2d8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1608fc │ │ │ │ + beq 1609e0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3760] @ 0xeb0 │ │ │ │ ldr r0, [r4, #2004] @ 0x7d4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1609b8 │ │ │ │ - ldr r2, [pc, #3680] @ 16007c │ │ │ │ + beq 160a9c │ │ │ │ + ldr r2, [pc, #3680] @ 160160 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f244 │ │ │ │ + beq 15f328 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f244 │ │ │ │ + beq 15f328 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 160904 │ │ │ │ + beq 1609e8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3764] @ 0xeb4 │ │ │ │ ldr r0, [r4, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1609d8 │ │ │ │ - ldr r2, [pc, #3604] @ 160080 │ │ │ │ + beq 160abc │ │ │ │ + ldr r2, [pc, #3604] @ 160164 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f294 │ │ │ │ + beq 15f378 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f294 │ │ │ │ + beq 15f378 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1608bc │ │ │ │ + beq 1609a0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3768] @ 0xeb8 │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1609f8 │ │ │ │ - ldr r2, [pc, #3528] @ 160084 │ │ │ │ + beq 160adc │ │ │ │ + ldr r2, [pc, #3528] @ 160168 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f2e4 │ │ │ │ + beq 15f3c8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f2e4 │ │ │ │ + beq 15f3c8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1608c4 │ │ │ │ + beq 1609a8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3772] @ 0xebc │ │ │ │ ldr r0, [r4, #3208] @ 0xc88 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 160a30 │ │ │ │ - ldr r2, [pc, #3452] @ 160088 │ │ │ │ + beq 160b14 │ │ │ │ + ldr r2, [pc, #3452] @ 16016c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f334 │ │ │ │ + beq 15f418 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f334 │ │ │ │ + beq 15f418 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1608cc │ │ │ │ + beq 1609b0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3436] @ 0xd6c │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 160a5c │ │ │ │ - ldr r2, [pc, #3376] @ 16008c │ │ │ │ + beq 160b40 │ │ │ │ + ldr r2, [pc, #3376] @ 160170 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f384 │ │ │ │ + beq 15f468 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f384 │ │ │ │ + beq 15f468 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1608d4 │ │ │ │ + beq 1609b8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3440] @ 0xd70 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 160aa4 │ │ │ │ - ldr r2, [pc, #3300] @ 160090 │ │ │ │ + beq 160b88 │ │ │ │ + ldr r2, [pc, #3300] @ 160174 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f3d8 │ │ │ │ + beq 15f4bc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f3d8 │ │ │ │ + beq 15f4bc │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15f3d8 │ │ │ │ + bne 15f4bc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [r4, #3440] @ 0xd70 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [r4, #3476] @ 0xd94 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 160ac4 │ │ │ │ + beq 160ba8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15f42c │ │ │ │ + beq 15f510 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 15f42c │ │ │ │ + bne 15f510 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 160964 │ │ │ │ + beq 160a48 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #3476] @ 0xd94 │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15f468 │ │ │ │ + beq 15f54c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16094c │ │ │ │ + beq 160a30 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 160ae4 │ │ │ │ + blt 160bc8 │ │ │ │ mov r0, r3 │ │ │ │ - ldr r3, [pc, #3092] @ 160094 │ │ │ │ + ldr r3, [pc, #3092] @ 160178 │ │ │ │ ldr r1, [r4, #3480] @ 0xd98 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160b00 │ │ │ │ + blt 160be4 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1960] @ 0x7a8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160b1c │ │ │ │ + blt 160c00 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 160b38 │ │ │ │ - ldr r3, [pc, #3012] @ 160098 │ │ │ │ + beq 160c1c │ │ │ │ + ldr r3, [pc, #3012] @ 16017c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #3008] @ 16009c │ │ │ │ + ldr r3, [pc, #3008] @ 160180 │ │ │ │ ldr sl, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp sl, #0 │ │ │ │ ldr r9, [r3] │ │ │ │ - beq 1619b8 │ │ │ │ + beq 161a9c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 161990 │ │ │ │ + beq 161a74 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r0, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 160b58 │ │ │ │ + beq 160c3c │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 161968 │ │ │ │ + beq 161a4c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1619e4 │ │ │ │ - ldr r2, [pc, #2900] @ 1600a0 │ │ │ │ + beq 161ac8 │ │ │ │ + ldr r2, [pc, #2900] @ 160184 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1619e0 │ │ │ │ + beq 161ac4 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 16198c │ │ │ │ + ble 161a70 │ │ │ │ cmp r3, #1 │ │ │ │ str sl, [r8, #12] │ │ │ │ - beq 16198c │ │ │ │ + beq 161a70 │ │ │ │ str r9, [r8, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 15f5a0 │ │ │ │ + beq 15f684 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 160a24 │ │ │ │ + beq 160b08 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f5bc │ │ │ │ + beq 15f6a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 160a18 │ │ │ │ + beq 160afc │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 160b60 │ │ │ │ + beq 160c44 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1204] @ 0x4b4 │ │ │ │ mov r2, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15f5f8 │ │ │ │ + beq 15f6dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 160a50 │ │ │ │ + beq 160b34 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 160b88 │ │ │ │ - ldr r0, [pc, #2716] @ 1600a4 │ │ │ │ + blt 160c6c │ │ │ │ + ldr r0, [pc, #2716] @ 160188 │ │ │ │ ldr r2, [r4, #1228] @ 0x4cc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #416 @ 0x1a0 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 160bb4 │ │ │ │ - ldr r1, [pc, #2688] @ 1600a8 │ │ │ │ + beq 160c98 │ │ │ │ + ldr r1, [pc, #2688] @ 16018c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, #212 @ 0xd4 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ mov r8, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 4fd00 │ │ │ │ - ldr r0, [pc, #2656] @ 1600ac │ │ │ │ + ldr r0, [pc, #2656] @ 160190 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #2416 @ 0x970 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 4fd00 │ │ │ │ ldr ip, [r4, #388] @ 0x184 │ │ │ │ @@ -280180,635 +280237,635 @@ │ │ │ │ ldr ip, [r4, #3492] @ 0xda4 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r4, #3488] @ 0xda0 │ │ │ │ mov r0, #8 │ │ │ │ str ip, [sp] │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 160bd4 │ │ │ │ + beq 160cb8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15f6d8 │ │ │ │ + beq 15f7bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 160958 │ │ │ │ + beq 160a3c │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 160bfc │ │ │ │ - ldr r2, [pc, #2500] @ 1600b0 │ │ │ │ + blt 160ce0 │ │ │ │ + ldr r2, [pc, #2500] @ 160194 │ │ │ │ ldr r1, [r4, #3036] @ 0xbdc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ mov r0, r3 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160c18 │ │ │ │ + blt 160cfc │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 160c38 │ │ │ │ + beq 160d1c │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 160c64 │ │ │ │ - ldr r3, [pc, #2424] @ 1600b4 │ │ │ │ + beq 160d48 │ │ │ │ + ldr r3, [pc, #2424] @ 160198 │ │ │ │ ldr r1, [r4, #444] @ 0x1bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 160980 │ │ │ │ + blt 160a64 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 160ca0 │ │ │ │ - ldr r3, [pc, #2376] @ 1600b8 │ │ │ │ + beq 160d84 │ │ │ │ + ldr r3, [pc, #2376] @ 16019c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3776] @ 0xec0 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15f7ac │ │ │ │ + beq 15f890 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 160b7c │ │ │ │ + beq 160c60 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 160cc0 │ │ │ │ + beq 160da4 │ │ │ │ ldr r1, [r4, #444] @ 0x1bc │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15f7e4 │ │ │ │ + beq 15f8c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 160ba8 │ │ │ │ + beq 160c8c │ │ │ │ cmp sl, #0 │ │ │ │ - blt 160cec │ │ │ │ + blt 160dd0 │ │ │ │ ldr r1, [r4, #2020] @ 0x7e4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160d0c │ │ │ │ + blt 160df0 │ │ │ │ add fp, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [fp, #2920] @ 0xb68 │ │ │ │ ldr r1, [r4, #2020] @ 0x7e4 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160d38 │ │ │ │ - ldr r3, [pc, #2196] @ 1600bc │ │ │ │ + blt 160e1c │ │ │ │ + ldr r3, [pc, #2196] @ 1601a0 │ │ │ │ ldr r1, [r4, #3484] @ 0xd9c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 160d58 │ │ │ │ + blt 160e3c │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 160d84 │ │ │ │ + beq 160e68 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [fp, #3540] @ 0xdd4 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ mov r2, #0 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15f890 │ │ │ │ + beq 15f974 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 160c58 │ │ │ │ + beq 160d3c │ │ │ │ cmp fp, #0 │ │ │ │ - beq 160db0 │ │ │ │ + beq 160e94 │ │ │ │ ldr r1, [r4, #3484] @ 0xd9c │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15f8c8 │ │ │ │ + beq 15f9ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 160c94 │ │ │ │ + beq 160d78 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 160dd0 │ │ │ │ - ldr r3, [pc, #2024] @ 1600c0 │ │ │ │ + blt 160eb4 │ │ │ │ + ldr r3, [pc, #2024] @ 1601a4 │ │ │ │ ldr r1, [r4, #3488] @ 0xda0 │ │ │ │ ldr fp, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 160df0 │ │ │ │ + blt 160ed4 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 160e10 │ │ │ │ + beq 160ef4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15f93c │ │ │ │ + beq 15fa20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 160ce0 │ │ │ │ + beq 160dc4 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 160e30 │ │ │ │ + beq 160f14 │ │ │ │ ldr r1, [r4, #3488] @ 0xda0 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15f974 │ │ │ │ + beq 15fa58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 160d2c │ │ │ │ + beq 160e10 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 160e50 │ │ │ │ - ldr r3, [pc, #1856] @ 1600c4 │ │ │ │ + blt 160f34 │ │ │ │ + ldr r3, [pc, #1856] @ 1601a8 │ │ │ │ ldr r1, [r4, #3492] @ 0xda4 │ │ │ │ ldr sl, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sl] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 160e70 │ │ │ │ + blt 160f54 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ ldr fp, [sl] │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 160e90 │ │ │ │ + beq 160f74 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15f9ec │ │ │ │ + beq 15fad0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 160d78 │ │ │ │ + beq 160e5c │ │ │ │ cmp fp, #0 │ │ │ │ - beq 160eb0 │ │ │ │ + beq 160f94 │ │ │ │ ldr r1, [r4, #3492] @ 0xda4 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15fa24 │ │ │ │ + beq 15fb08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 160da4 │ │ │ │ + beq 160e88 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 160ed0 │ │ │ │ + blt 160fb4 │ │ │ │ ldr r1, [r4, #2972] @ 0xb9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160efc │ │ │ │ + blt 160fe0 │ │ │ │ ldr r1, [r4, #2972] @ 0xb9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160f40 │ │ │ │ + blt 161024 │ │ │ │ ldr r1, [r4, #3384] @ 0xd38 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160f60 │ │ │ │ + blt 161044 │ │ │ │ ldr r1, [r4, #3384] @ 0xd38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160f80 │ │ │ │ - ldr r3, [pc, #1588] @ 1600c8 │ │ │ │ + blt 161064 │ │ │ │ + ldr r3, [pc, #1588] @ 1601ac │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160fcc │ │ │ │ + blt 1610b0 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160fac │ │ │ │ + blt 161090 │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161010 │ │ │ │ + blt 1610f4 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 160ff0 │ │ │ │ + blt 1610d4 │ │ │ │ ldr r2, [r4, #1228] @ 0x4cc │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 161030 │ │ │ │ + blt 161114 │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 161050 │ │ │ │ + beq 161134 │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ - beq 15fb5c │ │ │ │ + beq 15fc40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 160ef0 │ │ │ │ + beq 160fd4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15fb78 │ │ │ │ + beq 15fc5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 160f28 │ │ │ │ + beq 16100c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15fb94 │ │ │ │ + beq 15fc78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 160f34 │ │ │ │ + beq 161018 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15fbb0 │ │ │ │ + beq 15fc94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 160f1c │ │ │ │ + beq 161000 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 161090 │ │ │ │ - ldr r0, [pc, #1292] @ 1600cc │ │ │ │ + beq 161174 │ │ │ │ + ldr r0, [pc, #1292] @ 1601b0 │ │ │ │ ldr r2, [r4, #1228] @ 0x4cc │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #2752 @ 0xac0 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 161070 │ │ │ │ + beq 161154 │ │ │ │ ldr r0, [r4, #3500] @ 0xdac │ │ │ │ ldr r3, [r4, #3328] @ 0xd00 │ │ │ │ ldr r2, [r4, #2600] @ 0xa28 │ │ │ │ ldr r1, [r4, #3324] @ 0xcfc │ │ │ │ ldr r8, [r4, #2008] @ 0x7d8 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #1236] @ 1600d0 │ │ │ │ + ldr r0, [pc, #1236] @ 1601b4 │ │ │ │ ldr ip, [r4, #3496] @ 0xda8 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0, #2544] @ 0x9f0 │ │ │ │ mov r0, #5 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1610ec │ │ │ │ + beq 1611d0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15fc4c │ │ │ │ + beq 15fd30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 160fa0 │ │ │ │ + beq 161084 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1610d0 │ │ │ │ - ldr r2, [pc, #1140] @ 1600d4 │ │ │ │ + blt 1611b4 │ │ │ │ + ldr r2, [pc, #1140] @ 1601b8 │ │ │ │ ldr r1, [r4, #3040] @ 0xbe0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1610b0 │ │ │ │ + blt 161194 │ │ │ │ bl 501a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 16113c │ │ │ │ + beq 161220 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 16110c │ │ │ │ + beq 1611f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #3324] @ 0xcfc │ │ │ │ ldr r2, [r3] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1611a0 │ │ │ │ + blt 161284 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #2600] @ 0xa28 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161168 │ │ │ │ + blt 16124c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #3328] @ 0xd00 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161220 │ │ │ │ + blt 161304 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #3496] @ 0xda8 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161200 │ │ │ │ + blt 1612e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #3500] @ 0xdac │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1611e0 │ │ │ │ + blt 1612c4 │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1611c0 │ │ │ │ + blt 1612a4 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1612a0 │ │ │ │ + blt 161384 │ │ │ │ ldr r2, [r4, #1228] @ 0x4cc │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161284 │ │ │ │ + blt 161368 │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1612c0 │ │ │ │ + beq 1613a4 │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ - beq 15fdc4 │ │ │ │ + beq 15fea8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16115c │ │ │ │ + beq 161240 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15fde0 │ │ │ │ + beq 15fec4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1612e0 │ │ │ │ + beq 1613c4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15fdfc │ │ │ │ + beq 15fee0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16126c │ │ │ │ + beq 161350 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15fe18 │ │ │ │ + beq 15fefc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 161278 │ │ │ │ + beq 16135c │ │ │ │ cmp fp, #0 │ │ │ │ - beq 161240 │ │ │ │ - ldr r0, [pc, #688] @ 1600d8 │ │ │ │ + beq 161324 │ │ │ │ + ldr r0, [pc, #688] @ 1601bc │ │ │ │ ldr r2, [r4, #1228] @ 0x4cc │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #2544 @ 0x9f0 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 161948 │ │ │ │ - ldr r3, [pc, #656] @ 1600dc │ │ │ │ + beq 161a2c │ │ │ │ + ldr r3, [pc, #656] @ 1601c0 │ │ │ │ ldr r7, [r4, #2008] @ 0x7d8 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r4, #2272] @ 0x8e0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r4, #3412] @ 0xd54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #3504] @ 0xdb0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #624] @ 1600e0 │ │ │ │ + ldr r3, [pc, #624] @ 1601c4 │ │ │ │ mov r0, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2548] @ 0x9f4 │ │ │ │ ldr r3, [r4, #3408] @ 0xd50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #3404] @ 0xd4c │ │ │ │ ldr r2, [r4, #3400] @ 0xd48 │ │ │ │ ldr r1, [r4, #444] @ 0x1bc │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 161928 │ │ │ │ + beq 161a0c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15fec8 │ │ │ │ + beq 15ffac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 161260 │ │ │ │ + beq 161344 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 161900 │ │ │ │ - ldr r2, [pc, #520] @ 1600e4 │ │ │ │ + blt 1619e4 │ │ │ │ + ldr r2, [pc, #520] @ 1601c8 │ │ │ │ ldr r1, [r4, #1224] @ 0x4c8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r0, r3 │ │ │ │ str sl, [r2] │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [sl] │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1618e0 │ │ │ │ + blt 1619c4 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1618b8 │ │ │ │ + beq 16199c │ │ │ │ bl 501a4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 161888 │ │ │ │ + beq 16196c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r4, #444] @ 0x1bc │ │ │ │ ldr r2, [r3] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161868 │ │ │ │ + blt 16194c │ │ │ │ ldr r1, [r4, #3400] @ 0xd48 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161848 │ │ │ │ + blt 16192c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #3404] @ 0xd4c │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161828 │ │ │ │ + blt 16190c │ │ │ │ ldr r1, [r4, #3408] @ 0xd50 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161808 │ │ │ │ + blt 1618ec │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2920] @ 0xb68 │ │ │ │ ldr r1, [r4, #3408] @ 0xd50 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1617e8 │ │ │ │ + blt 1618cc │ │ │ │ ldr r1, [r4, #3504] @ 0xdb0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1617cc │ │ │ │ + blt 1618b0 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1617ac │ │ │ │ + beq 161890 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ mov r0, r7 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 160010 │ │ │ │ + beq 1600f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16191c │ │ │ │ + beq 161a00 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 161780 │ │ │ │ + beq 161864 │ │ │ │ ldr r1, [r4, #3504] @ 0xdb0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 160368 │ │ │ │ + beq 16044c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1617a0 │ │ │ │ - b 160368 │ │ │ │ - mlaeq lr, r8, pc, r0 @ │ │ │ │ + beq 161884 │ │ │ │ + b 16044c │ │ │ │ + @ instruction: 0x002e0eb4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r0, lr, r4, ror pc │ │ │ │ + mlaeq lr, r0, lr, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @@ -280820,290 +280877,290 @@ │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r1, lr, r0, asr #25 │ │ │ │ - eoreq r1, lr, ip, lsr r7 │ │ │ │ - eorseq r6, r0, r0, lsl #3 │ │ │ │ + ldrdeq r1, [lr], -ip @ │ │ │ │ + eoreq r1, lr, r8, asr r6 │ │ │ │ + mlaseq r0, ip, r0, r6 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ - eoreq r6, pc, r0, asr #30 │ │ │ │ - eorseq r5, r0, ip, asr #23 │ │ │ │ + eoreq r6, pc, ip, asr lr @ │ │ │ │ + eorseq r5, r0, r8, ror #21 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ - ldrdeq r6, [pc], -r8 @ │ │ │ │ + strdeq r6, [pc], -r4 @ │ │ │ │ andeq r0, r0, r8, ror #22 │ │ │ │ - eorseq r5, r0, ip, asr r9 │ │ │ │ + eorseq r5, r0, r8, ror r8 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ - eoreq r6, pc, r0, lsr r6 @ │ │ │ │ - eoreq r0, lr, r0, ror r8 │ │ │ │ - eorseq r5, r0, ip, asr #5 │ │ │ │ + eoreq r6, pc, ip, asr #10 │ │ │ │ + eoreq r0, lr, ip, lsl #15 │ │ │ │ + eorseq r5, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ - mlaeq r9, ip, r5, sp │ │ │ │ - eoreq lr, r9, r4, lsr #6 │ │ │ │ - @ instruction: 0x002df7b0 │ │ │ │ + eoreq sp, r9, r0, lsr #11 │ │ │ │ + eoreq lr, r9, r8, lsr #6 │ │ │ │ + eoreq pc, sp, ip, asr #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq sp, r9, r4, ror #9 │ │ │ │ - eoreq lr, r9, ip, ror #4 │ │ │ │ - @ instruction: 0x0029d4b4 │ │ │ │ - eoreq lr, r9, ip, lsr r2 │ │ │ │ - mlaeq r9, r4, r4, sp │ │ │ │ - eoreq lr, r9, ip, lsl r2 │ │ │ │ - eoreq sp, r9, r0, ror #8 │ │ │ │ - eoreq lr, r9, r8, ror #3 │ │ │ │ - eoreq sp, r9, ip, lsr r4 │ │ │ │ - eoreq lr, r9, r4, asr #3 │ │ │ │ - eoreq sp, r9, r8, lsl #8 │ │ │ │ - mlaeq r9, r0, r1, lr │ │ │ │ - eoreq sp, r9, r8, ror #7 │ │ │ │ - eoreq lr, r9, r0, ror r1 │ │ │ │ - eoreq sp, r9, r8, asr #7 │ │ │ │ - eoreq lr, r9, r0, asr r1 │ │ │ │ - mlaeq r9, r0, r3, sp │ │ │ │ - eoreq lr, r9, r8, lsl r1 │ │ │ │ - eoreq sp, r9, r4, ror #6 │ │ │ │ - eoreq lr, r9, ip, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, r9, ip, lsr r3 │ │ │ │ - eoreq lr, r9, r4, asr #1 │ │ │ │ - eoreq sp, r9, ip, lsl r3 │ │ │ │ - eoreq lr, r9, r4, lsr #1 │ │ │ │ - strdeq sp, [r9], -ip @ │ │ │ │ - eoreq lr, r9, r4, lsl #1 │ │ │ │ - eoreq sp, r9, r0, ror #5 │ │ │ │ - eoreq lr, r9, r8, rrx │ │ │ │ - eoreq sp, r9, r4, asr #5 │ │ │ │ - eoreq lr, r9, ip, asr #32 │ │ │ │ - eoreq sp, r9, r8, lsr #5 │ │ │ │ - eoreq lr, r9, r0, lsr r0 │ │ │ │ - eoreq sp, r9, r8, lsl #5 │ │ │ │ - eoreq lr, r9, r0, lsl r0 │ │ │ │ - eoreq sp, r9, r4, ror #4 │ │ │ │ - eoreq sp, r9, ip, ror #31 │ │ │ │ - eoreq sp, r9, r8, lsr r2 │ │ │ │ - eoreq sp, r9, r0, asr #31 │ │ │ │ - eoreq sp, r9, ip, lsl #4 │ │ │ │ - mlaeq r9, r4, pc, sp @ │ │ │ │ - eoreq sp, r9, ip, ror #3 │ │ │ │ - eoreq sp, r9, r4, ror pc │ │ │ │ - eoreq sp, r9, r8, asr #3 │ │ │ │ - eoreq sp, r9, r0, asr pc │ │ │ │ - eoreq sp, r9, r8, lsr #3 │ │ │ │ - eoreq sp, r9, r0, lsr pc │ │ │ │ - eoreq sp, r9, r8, lsl #3 │ │ │ │ - eoreq sp, r9, r0, lsl pc │ │ │ │ - eoreq sp, r9, ip, asr r1 │ │ │ │ - eoreq sp, r9, r0, ror #29 │ │ │ │ - eoreq sp, r9, ip, lsl r1 │ │ │ │ - eoreq sp, r9, r4, lsr #29 │ │ │ │ - strdeq sp, [r9], -ip @ │ │ │ │ - eoreq sp, r9, r4, lsl #29 │ │ │ │ - ldrdeq sp, [r9], -r0 @ │ │ │ │ - eoreq sp, r9, r8, asr lr │ │ │ │ - strheq sp, [r9], -r0 @ │ │ │ │ - eoreq sp, r9, r8, lsr lr │ │ │ │ - eoreq sp, r9, r4, lsl #1 │ │ │ │ - eoreq sp, r9, ip, lsl #28 │ │ │ │ - eoreq sp, r9, r4, rrx │ │ │ │ - eoreq sp, r9, ip, ror #27 │ │ │ │ - eoreq sp, r9, r8, lsr r0 │ │ │ │ - eoreq sp, r9, r0, asr #27 │ │ │ │ - eoreq sp, r9, ip │ │ │ │ - mlaeq r9, r4, sp, sp │ │ │ │ - eoreq ip, r9, ip, ror #31 │ │ │ │ - eoreq sp, r9, r4, ror sp │ │ │ │ - eoreq ip, r9, ip, asr #31 │ │ │ │ - eoreq sp, r9, r4, asr sp │ │ │ │ - eoreq ip, r9, ip, lsr #31 │ │ │ │ - eoreq sp, r9, r4, lsr sp │ │ │ │ - eoreq ip, r9, ip, lsl #31 │ │ │ │ - eoreq sp, r9, r4, lsl sp │ │ │ │ - eoreq ip, r9, ip, ror #30 │ │ │ │ - strdeq sp, [r9], -r4 @ │ │ │ │ - eoreq ip, r9, ip, asr #30 │ │ │ │ + eoreq sp, r9, r8, ror #9 │ │ │ │ + eoreq lr, r9, r0, ror r2 │ │ │ │ + @ instruction: 0x0029d4b8 │ │ │ │ + eoreq lr, r9, r0, asr #4 │ │ │ │ + mlaeq r9, r8, r4, sp │ │ │ │ + eoreq lr, r9, r0, lsr #4 │ │ │ │ + eoreq sp, r9, r4, ror #8 │ │ │ │ + eoreq lr, r9, ip, ror #3 │ │ │ │ + eoreq sp, r9, r0, asr #8 │ │ │ │ + eoreq lr, r9, r8, asr #3 │ │ │ │ + eoreq sp, r9, ip, lsl #8 │ │ │ │ + mlaeq r9, r4, r1, lr │ │ │ │ + eoreq sp, r9, ip, ror #7 │ │ │ │ + eoreq lr, r9, r4, ror r1 │ │ │ │ + eoreq sp, r9, ip, asr #7 │ │ │ │ + eoreq lr, r9, r4, asr r1 │ │ │ │ + mlaeq r9, r4, r3, sp │ │ │ │ + eoreq lr, r9, ip, lsl r1 │ │ │ │ + eoreq sp, r9, r8, ror #6 │ │ │ │ + strdeq lr, [r9], -r0 @ │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + eoreq sp, r9, r0, asr #6 │ │ │ │ + eoreq lr, r9, r8, asr #1 │ │ │ │ + eoreq sp, r9, r0, lsr #6 │ │ │ │ + eoreq lr, r9, r8, lsr #1 │ │ │ │ + eoreq sp, r9, r0, lsl #6 │ │ │ │ + eoreq lr, r9, r8, lsl #1 │ │ │ │ + eoreq sp, r9, r4, ror #5 │ │ │ │ + eoreq lr, r9, ip, rrx │ │ │ │ + eoreq sp, r9, r8, asr #5 │ │ │ │ + eoreq lr, r9, r0, asr r0 │ │ │ │ + eoreq sp, r9, ip, lsr #5 │ │ │ │ + eoreq lr, r9, r4, lsr r0 │ │ │ │ + eoreq sp, r9, ip, lsl #5 │ │ │ │ + eoreq lr, r9, r4, lsl r0 │ │ │ │ + eoreq sp, r9, r8, ror #4 │ │ │ │ + strdeq sp, [r9], -r0 @ │ │ │ │ + eoreq sp, r9, ip, lsr r2 │ │ │ │ + eoreq sp, r9, r4, asr #31 │ │ │ │ + eoreq sp, r9, r0, lsl r2 │ │ │ │ + mlaeq r9, r8, pc, sp @ │ │ │ │ + strdeq sp, [r9], -r0 @ │ │ │ │ + eoreq sp, r9, r8, ror pc │ │ │ │ + eoreq sp, r9, ip, asr #3 │ │ │ │ + eoreq sp, r9, r4, asr pc │ │ │ │ + eoreq sp, r9, ip, lsr #3 │ │ │ │ + eoreq sp, r9, r4, lsr pc │ │ │ │ + eoreq sp, r9, ip, lsl #3 │ │ │ │ + eoreq sp, r9, r4, lsl pc │ │ │ │ + eoreq sp, r9, r0, ror #2 │ │ │ │ + eoreq sp, r9, r4, ror #29 │ │ │ │ + eoreq sp, r9, r0, lsr #2 │ │ │ │ + eoreq sp, r9, r8, lsr #29 │ │ │ │ + eoreq sp, r9, r0, lsl #2 │ │ │ │ + eoreq sp, r9, r8, lsl #29 │ │ │ │ ldrdeq sp, [r9], -r4 @ │ │ │ │ - eoreq ip, r9, ip, lsr #30 │ │ │ │ - @ instruction: 0x0029dcb4 │ │ │ │ - eoreq ip, r9, ip, lsl #30 │ │ │ │ - mlaeq r9, r4, ip, sp │ │ │ │ - eoreq ip, r9, ip, ror #29 │ │ │ │ - eoreq sp, r9, r4, ror ip │ │ │ │ - eoreq ip, r9, r0, asr #29 │ │ │ │ - eoreq sp, r9, r8, asr #24 │ │ │ │ - eoreq ip, r9, ip, ror lr │ │ │ │ - eoreq sp, r9, r4, lsl #24 │ │ │ │ - eoreq ip, r9, ip, asr lr │ │ │ │ - eoreq sp, r9, r4, ror #23 │ │ │ │ - eoreq ip, r9, ip, lsr lr │ │ │ │ - eoreq sp, r9, r4, asr #23 │ │ │ │ - eoreq ip, r9, r0, lsl lr │ │ │ │ - mlaeq r9, r8, fp, sp │ │ │ │ + eoreq sp, r9, ip, asr lr │ │ │ │ + strheq sp, [r9], -r4 @ │ │ │ │ + eoreq sp, r9, ip, lsr lr │ │ │ │ + eoreq sp, r9, r8, lsl #1 │ │ │ │ + eoreq sp, r9, r0, lsl lr │ │ │ │ + eoreq sp, r9, r8, rrx │ │ │ │ + strdeq sp, [r9], -r0 @ │ │ │ │ + eoreq sp, r9, ip, lsr r0 │ │ │ │ + eoreq sp, r9, r4, asr #27 │ │ │ │ + eoreq sp, r9, r0, lsl r0 │ │ │ │ + mlaeq r9, r8, sp, sp │ │ │ │ strdeq ip, [r9], -r0 @ │ │ │ │ - eoreq sp, r9, r8, ror fp │ │ │ │ - eoreq ip, r9, ip, asr #27 │ │ │ │ - eoreq sp, r9, r4, asr fp │ │ │ │ - eoreq ip, r9, ip, lsr #27 │ │ │ │ - eoreq sp, r9, r4, lsr fp │ │ │ │ - eoreq ip, r9, ip, lsl #27 │ │ │ │ - eoreq sp, r9, r4, lsl fp │ │ │ │ - eoreq ip, r9, ip, ror #26 │ │ │ │ - strdeq sp, [r9], -r4 @ │ │ │ │ - eoreq ip, r9, r0, asr sp │ │ │ │ + eoreq sp, r9, r8, ror sp │ │ │ │ + ldrdeq ip, [r9], -r0 @ │ │ │ │ + eoreq sp, r9, r8, asr sp │ │ │ │ + @ instruction: 0x0029cfb0 │ │ │ │ + eoreq sp, r9, r8, lsr sp │ │ │ │ + mlaeq r9, r0, pc, ip @ │ │ │ │ + eoreq sp, r9, r8, lsl sp │ │ │ │ + eoreq ip, r9, r0, ror pc │ │ │ │ + strdeq sp, [r9], -r8 @ │ │ │ │ + eoreq ip, r9, r0, asr pc │ │ │ │ ldrdeq sp, [r9], -r8 @ │ │ │ │ - eoreq ip, r9, r0, lsr sp │ │ │ │ - @ instruction: 0x0029dab8 │ │ │ │ - eoreq ip, r9, r0, lsl sp │ │ │ │ - mlaeq r9, r8, sl, sp │ │ │ │ + eoreq ip, r9, r0, lsr pc │ │ │ │ + @ instruction: 0x0029dcb8 │ │ │ │ + eoreq ip, r9, r0, lsl pc │ │ │ │ + mlaeq r9, r8, ip, sp │ │ │ │ + strdeq ip, [r9], -r0 @ │ │ │ │ + eoreq sp, r9, r8, ror ip │ │ │ │ + eoreq ip, r9, r4, asr #29 │ │ │ │ + eoreq sp, r9, ip, asr #24 │ │ │ │ + eoreq ip, r9, r0, lsl #29 │ │ │ │ + eoreq sp, r9, r8, lsl #24 │ │ │ │ + eoreq ip, r9, r0, ror #28 │ │ │ │ + eoreq sp, r9, r8, ror #23 │ │ │ │ + eoreq ip, r9, r0, asr #28 │ │ │ │ + eoreq sp, r9, r8, asr #23 │ │ │ │ + eoreq ip, r9, r4, lsl lr │ │ │ │ + mlaeq r9, ip, fp, sp │ │ │ │ strdeq ip, [r9], -r4 @ │ │ │ │ - eoreq sp, r9, ip, ror sl │ │ │ │ - ldrdeq ip, [r9], -r4 @ │ │ │ │ - eoreq sp, r9, ip, asr sl │ │ │ │ - @ instruction: 0x0029ccb4 │ │ │ │ - eoreq sp, r9, r8, lsr sl │ │ │ │ - eoreq ip, r9, r4, lsl #25 │ │ │ │ - eoreq sp, r9, ip, lsl #20 │ │ │ │ - eoreq ip, r9, r4, asr ip │ │ │ │ + eoreq sp, r9, ip, ror fp │ │ │ │ + ldrdeq ip, [r9], -r0 @ │ │ │ │ + eoreq sp, r9, r8, asr fp │ │ │ │ + @ instruction: 0x0029cdb0 │ │ │ │ + eoreq sp, r9, r8, lsr fp │ │ │ │ + mlaeq r9, r0, sp, ip │ │ │ │ + eoreq sp, r9, r8, lsl fp │ │ │ │ + eoreq ip, r9, r0, ror sp │ │ │ │ + strdeq sp, [r9], -r8 @ │ │ │ │ + eoreq ip, r9, r4, asr sp │ │ │ │ ldrdeq sp, [r9], -ip @ │ │ │ │ - eoreq ip, r9, ip, lsl ip │ │ │ │ - eoreq sp, r9, r4, lsr #19 │ │ │ │ + eoreq ip, r9, r4, lsr sp │ │ │ │ + @ instruction: 0x0029dabc │ │ │ │ + eoreq ip, r9, r4, lsl sp │ │ │ │ + mlaeq r9, ip, sl, sp │ │ │ │ + strdeq ip, [r9], -r8 @ │ │ │ │ + eoreq sp, r9, r0, lsl #21 │ │ │ │ + ldrdeq ip, [r9], -r8 @ │ │ │ │ + eoreq sp, r9, r0, ror #20 │ │ │ │ + @ instruction: 0x0029ccb8 │ │ │ │ + eoreq sp, r9, ip, lsr sl │ │ │ │ + eoreq ip, r9, r8, lsl #25 │ │ │ │ + eoreq sp, r9, r0, lsl sl │ │ │ │ + eoreq ip, r9, r8, asr ip │ │ │ │ + eoreq sp, r9, r0, ror #19 │ │ │ │ + eoreq ip, r9, r0, lsr #24 │ │ │ │ + eoreq sp, r9, r8, lsr #19 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ - strdeq ip, [r9], -ip @ │ │ │ │ - eoreq sp, r9, r4, lsl #19 │ │ │ │ - ldrdeq ip, [r9], -ip @ │ │ │ │ - eoreq sp, r9, r4, ror #18 │ │ │ │ + eoreq ip, r9, r0, lsl #24 │ │ │ │ + eoreq sp, r9, r8, lsl #19 │ │ │ │ + eoreq ip, r9, r0, ror #23 │ │ │ │ + eoreq sp, r9, r8, ror #18 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - @ instruction: 0x0029cbbc │ │ │ │ - eoreq sp, r9, r4, asr #18 │ │ │ │ + eoreq ip, r9, r0, asr #23 │ │ │ │ + eoreq sp, r9, r8, asr #18 │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ - mlaeq r9, ip, fp, ip │ │ │ │ - eoreq sp, r9, r4, lsr #18 │ │ │ │ + eoreq ip, r9, r0, lsr #23 │ │ │ │ + eoreq sp, r9, r8, lsr #18 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - eoreq ip, r9, r0, lsl #23 │ │ │ │ - eoreq sp, r9, r8, lsl #18 │ │ │ │ - eoreq ip, r9, ip, lsr fp │ │ │ │ - eoreq sp, r9, r4, asr #17 │ │ │ │ - eoreq ip, r9, ip, lsl fp │ │ │ │ - eoreq sp, r9, r4, lsr #17 │ │ │ │ - strdeq ip, [r9], -ip @ │ │ │ │ - eoreq sp, r9, r4, lsl #17 │ │ │ │ + eoreq ip, r9, r4, lsl #23 │ │ │ │ + eoreq sp, r9, ip, lsl #18 │ │ │ │ + eoreq ip, r9, r0, asr #22 │ │ │ │ + eoreq sp, r9, r8, asr #17 │ │ │ │ + eoreq ip, r9, r0, lsr #22 │ │ │ │ + eoreq sp, r9, r8, lsr #17 │ │ │ │ + eoreq ip, r9, r0, lsl #22 │ │ │ │ + eoreq sp, r9, r8, lsl #17 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ - ldrdeq ip, [r9], -r0 @ │ │ │ │ - eoreq sp, r9, r8, asr r8 │ │ │ │ + ldrdeq ip, [r9], -r4 @ │ │ │ │ + eoreq sp, r9, ip, asr r8 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ - mlaeq r9, r8, sl, ip │ │ │ │ - eoreq sp, r9, r0, lsr #16 │ │ │ │ - eoreq ip, r9, r8, ror sl │ │ │ │ - eoreq sp, r9, r0, lsl #16 │ │ │ │ + mlaeq r9, ip, sl, ip │ │ │ │ + eoreq sp, r9, r4, lsr #16 │ │ │ │ + eoreq ip, r9, ip, ror sl │ │ │ │ + eoreq sp, r9, r4, lsl #16 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 161754 │ │ │ │ + blt 161838 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #3412] @ 0xd54 │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161734 │ │ │ │ + blt 161818 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2920] @ 0xb68 │ │ │ │ ldr r1, [r4, #3412] @ 0xd54 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161714 │ │ │ │ + blt 1617f8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [r4, #2272] @ 0x8e0 │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1616f4 │ │ │ │ + blt 1617d8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r4, #2272] @ 0x8e0 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1616d4 │ │ │ │ + blt 1617b8 │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1616b4 │ │ │ │ + blt 161798 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161694 │ │ │ │ + blt 161778 │ │ │ │ ldr r2, [r4, #1228] @ 0x4cc │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161660 │ │ │ │ + blt 161744 │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 161628 │ │ │ │ + beq 16170c │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r9, r0, #255 @ 0xff │ │ │ │ - beq 16046c │ │ │ │ + beq 160550 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 161774 │ │ │ │ + beq 161858 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 160488 │ │ │ │ + beq 16056c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16167c │ │ │ │ + beq 161760 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1604a4 │ │ │ │ + beq 160588 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 161688 │ │ │ │ + beq 16176c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1604c0 │ │ │ │ + beq 1605a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 161610 │ │ │ │ + beq 1616f4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1615f0 │ │ │ │ - ldr r0, [pc, #-1000] @ 1600e8 │ │ │ │ + beq 1616d4 │ │ │ │ + ldr r0, [pc, #-1000] @ 1601cc │ │ │ │ ldr r2, [r4, #1228] @ 0x4cc │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #2336 @ 0x920 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1615d0 │ │ │ │ - ldr r2, [pc, #-1032] @ 1600ec │ │ │ │ - ldr r3, [pc, #-1032] @ 1600f0 │ │ │ │ + beq 1616b4 │ │ │ │ + ldr r2, [pc, #-1032] @ 1601d0 │ │ │ │ + ldr r3, [pc, #-1032] @ 1601d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #332 @ 0x14c │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #2544 @ 0x9f0 │ │ │ │ ldr ip, [r4, #3516] @ 0xdbc │ │ │ │ @@ -281116,5779 +281173,5779 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, #5 │ │ │ │ ldr r3, [r4, #3400] @ 0xd48 │ │ │ │ ldr r2, [r4, #3508] @ 0xdb4 │ │ │ │ ldr r1, [r4, #444] @ 0x1bc │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1614d0 │ │ │ │ + beq 1615b4 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 160578 │ │ │ │ + beq 16065c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 16161c │ │ │ │ + beq 161700 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1614b4 │ │ │ │ - ldr r2, [pc, #-1176] @ 1600f4 │ │ │ │ + blt 161598 │ │ │ │ + ldr r2, [pc, #-1176] @ 1601d8 │ │ │ │ ldr r1, [r4, #1220] @ 0x4c4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161494 │ │ │ │ + blt 161578 │ │ │ │ bl 501a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 161474 │ │ │ │ + beq 161558 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 161444 │ │ │ │ + beq 161528 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r4, #444] @ 0x1bc │ │ │ │ ldr r2, [r3] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161424 │ │ │ │ + blt 161508 │ │ │ │ ldr r1, [r4, #3508] @ 0xdb4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161404 │ │ │ │ + blt 1614e8 │ │ │ │ ldr r1, [r4, #3508] @ 0xdb4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161558 │ │ │ │ + blt 16163c │ │ │ │ ldr r1, [r4, #3400] @ 0xd48 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161538 │ │ │ │ + blt 16161c │ │ │ │ ldr r1, [r4, #3400] @ 0xd48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161518 │ │ │ │ + blt 1615fc │ │ │ │ ldr r1, [r4, #3512] @ 0xdb8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1614fc │ │ │ │ + blt 1615e0 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 161578 │ │ │ │ + beq 16165c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1606b8 │ │ │ │ + beq 16079c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1614f0 │ │ │ │ + beq 1615d4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1615a4 │ │ │ │ + beq 161688 │ │ │ │ ldr r1, [r4, #3512] @ 0xdb8 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1606f0 │ │ │ │ + beq 1607d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 161598 │ │ │ │ + beq 16167c │ │ │ │ cmp r9, #0 │ │ │ │ - blt 161364 │ │ │ │ + blt 161448 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r4, #3516] @ 0xdbc │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161344 │ │ │ │ + blt 161428 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r4, #3516] @ 0xdbc │ │ │ │ mov r0, r5 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161324 │ │ │ │ + blt 161408 │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1612ec │ │ │ │ + blt 1613d0 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, r5 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1613a0 │ │ │ │ + blt 161484 │ │ │ │ ldr r2, [r4, #1228] @ 0x4cc │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, r5 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 161384 │ │ │ │ + blt 161468 │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1613c0 │ │ │ │ + beq 1614a4 │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r4, r0, #255 @ 0xff │ │ │ │ - beq 1607c0 │ │ │ │ + beq 1608a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1615c4 │ │ │ │ + beq 1616a8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1607dc │ │ │ │ + beq 1608c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1613e0 │ │ │ │ + beq 1614c4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1607f8 │ │ │ │ + beq 1608dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1613ec │ │ │ │ + beq 1614d0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 160814 │ │ │ │ + beq 1608f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1613f8 │ │ │ │ + beq 1614dc │ │ │ │ cmp r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ - bne 160840 │ │ │ │ - ldr r1, [pc, #-1840] @ 1600f8 │ │ │ │ - ldr r0, [pc, #-1840] @ 1600fc │ │ │ │ + bne 160924 │ │ │ │ + ldr r1, [pc, #-1840] @ 1601dc │ │ │ │ + ldr r0, [pc, #-1840] @ 1601e0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1252] @ 160350 │ │ │ │ + ldr r2, [pc, #-1252] @ 160434 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #-1864] @ 160100 │ │ │ │ - ldr r3, [pc, #-1864] @ 160104 │ │ │ │ + ldr r2, [pc, #-1864] @ 1601e4 │ │ │ │ + ldr r3, [pc, #-1864] @ 1601e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 160fec │ │ │ │ + bne 1610d0 │ │ │ │ add sp, sp, #236 @ 0xec │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 160a7c │ │ │ │ + beq 160b60 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15f0ac │ │ │ │ + beq 15f190 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15f0ac │ │ │ │ + beq 15f190 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15f0ac │ │ │ │ + bne 15f190 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f0ac │ │ │ │ + b 15f190 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f154 │ │ │ │ + b 15f238 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f1a4 │ │ │ │ + b 15f288 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f294 │ │ │ │ + b 15f378 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f2e4 │ │ │ │ + b 15f3c8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f334 │ │ │ │ + b 15f418 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f384 │ │ │ │ - ldr r1, [pc, #-2012] @ 160108 │ │ │ │ - ldr r0, [pc, #-2012] @ 16010c │ │ │ │ + b 15f468 │ │ │ │ + ldr r1, [pc, #-2012] @ 1601ec │ │ │ │ + ldr r0, [pc, #-2012] @ 1601f0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f1f4 │ │ │ │ + b 15f2d8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f244 │ │ │ │ - ldr r1, [pc, #-2052] @ 160110 │ │ │ │ - ldr r0, [pc, #-2052] @ 160114 │ │ │ │ + b 15f328 │ │ │ │ + ldr r1, [pc, #-2052] @ 1601f4 │ │ │ │ + ldr r0, [pc, #-2052] @ 1601f8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #3 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2076] @ 160118 │ │ │ │ - ldr r0, [pc, #-2076] @ 16011c │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2076] @ 1601fc │ │ │ │ + ldr r0, [pc, #-2076] @ 160200 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f468 │ │ │ │ + b 15f54c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f6d8 │ │ │ │ - ldr r1, [pc, #-2124] @ 160120 │ │ │ │ - ldr r0, [pc, #-2124] @ 160124 │ │ │ │ + b 15f7bc │ │ │ │ + ldr r1, [pc, #-2124] @ 160204 │ │ │ │ + ldr r0, [pc, #-2124] @ 160208 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2144] @ 160128 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2144] @ 16020c │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #-2148] @ 16012c │ │ │ │ + ldr r0, [pc, #-2148] @ 160210 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2192] @ 160130 │ │ │ │ - ldr r0, [pc, #-2192] @ 160134 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2192] @ 160214 │ │ │ │ + ldr r0, [pc, #-2192] @ 160218 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #7 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2216] @ 160138 │ │ │ │ - ldr r0, [pc, #-2216] @ 16013c │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2216] @ 16021c │ │ │ │ + ldr r0, [pc, #-2216] @ 160220 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2240] @ 160140 │ │ │ │ - ldr r0, [pc, #-2240] @ 160144 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2240] @ 160224 │ │ │ │ + ldr r0, [pc, #-2240] @ 160228 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f5bc │ │ │ │ + b 15f6a0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f5a0 │ │ │ │ - ldr r1, [pc, #-2288] @ 160148 │ │ │ │ - ldr r0, [pc, #-2288] @ 16014c │ │ │ │ + b 15f684 │ │ │ │ + ldr r1, [pc, #-2288] @ 16022c │ │ │ │ + ldr r0, [pc, #-2288] @ 160230 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f5f8 │ │ │ │ - ldr r1, [pc, #-2324] @ 160150 │ │ │ │ - ldr r0, [pc, #-2324] @ 160154 │ │ │ │ + b 15f6dc │ │ │ │ + ldr r1, [pc, #-2324] @ 160234 │ │ │ │ + ldr r0, [pc, #-2324] @ 160238 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #29 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r3, [pc, #-2348] @ 160158 │ │ │ │ - ldr r1, [pc, #-2348] @ 16015c │ │ │ │ + b 160920 │ │ │ │ + ldr r3, [pc, #-2348] @ 16023c │ │ │ │ + ldr r1, [pc, #-2348] @ 160240 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-2352] @ 160160 │ │ │ │ + ldr r0, [pc, #-2352] @ 160244 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2376] @ 160164 │ │ │ │ - ldr r0, [pc, #-2376] @ 160168 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2376] @ 160248 │ │ │ │ + ldr r0, [pc, #-2376] @ 16024c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #30 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2400] @ 16016c │ │ │ │ - ldr r0, [pc, #-2400] @ 160170 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2400] @ 160250 │ │ │ │ + ldr r0, [pc, #-2400] @ 160254 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2424] @ 160174 │ │ │ │ - ldr r0, [pc, #-2424] @ 160178 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2424] @ 160258 │ │ │ │ + ldr r0, [pc, #-2424] @ 16025c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2444] @ 16017c │ │ │ │ - ldr r0, [pc, #-2444] @ 160180 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2444] @ 160260 │ │ │ │ + ldr r0, [pc, #-2444] @ 160264 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2464] @ 160184 │ │ │ │ - ldr r0, [pc, #-2464] @ 160188 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2464] @ 160268 │ │ │ │ + ldr r0, [pc, #-2464] @ 16026c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2484] @ 16018c │ │ │ │ - ldr r0, [pc, #-2484] @ 160190 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2484] @ 160270 │ │ │ │ + ldr r0, [pc, #-2484] @ 160274 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ bl aa8fc │ │ │ │ - b 15f528 │ │ │ │ - ldr r1, [pc, #-2516] @ 160194 │ │ │ │ - ldr r0, [pc, #-2516] @ 160198 │ │ │ │ + b 15f60c │ │ │ │ + ldr r1, [pc, #-2516] @ 160278 │ │ │ │ + ldr r0, [pc, #-2516] @ 16027c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f7ac │ │ │ │ - ldr r1, [pc, #-2548] @ 16019c │ │ │ │ - ldr r0, [pc, #-2548] @ 1601a0 │ │ │ │ + b 15f890 │ │ │ │ + ldr r1, [pc, #-2548] @ 160280 │ │ │ │ + ldr r0, [pc, #-2548] @ 160284 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f7e4 │ │ │ │ - ldr r1, [pc, #-2584] @ 1601a4 │ │ │ │ - ldr r0, [pc, #-2584] @ 1601a8 │ │ │ │ + b 15f8c8 │ │ │ │ + ldr r1, [pc, #-2584] @ 160288 │ │ │ │ + ldr r0, [pc, #-2584] @ 16028c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2608] @ 1601ac │ │ │ │ - ldr r0, [pc, #-2608] @ 1601b0 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2608] @ 160290 │ │ │ │ + ldr r0, [pc, #-2608] @ 160294 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-2640] @ 1601b4 │ │ │ │ - ldr r0, [pc, #-2640] @ 1601b8 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-2640] @ 160298 │ │ │ │ + ldr r0, [pc, #-2640] @ 16029c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ - ldr r1, [pc, #-2660] @ 1601bc │ │ │ │ - ldr r0, [pc, #-2660] @ 1601c0 │ │ │ │ + b 160cd4 │ │ │ │ + ldr r1, [pc, #-2660] @ 1602a0 │ │ │ │ + ldr r0, [pc, #-2660] @ 1602a4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ - ldr r1, [pc, #-2684] @ 1601c4 │ │ │ │ - ldr r0, [pc, #-2684] @ 1601c8 │ │ │ │ + b 160cd4 │ │ │ │ + ldr r1, [pc, #-2684] @ 1602a8 │ │ │ │ + ldr r0, [pc, #-2684] @ 1602ac │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ + b 160cd4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f890 │ │ │ │ - ldr r1, [pc, #-2720] @ 1601cc │ │ │ │ - ldr r0, [pc, #-2720] @ 1601d0 │ │ │ │ + b 15f974 │ │ │ │ + ldr r1, [pc, #-2720] @ 1602b0 │ │ │ │ + ldr r0, [pc, #-2720] @ 1602b4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f8c8 │ │ │ │ - ldr r1, [pc, #-2772] @ 1601d4 │ │ │ │ - ldr r0, [pc, #-2772] @ 1601d8 │ │ │ │ + b 15f9ac │ │ │ │ + ldr r1, [pc, #-2772] @ 1602b8 │ │ │ │ + ldr r0, [pc, #-2772] @ 1602bc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-2796] @ 1601dc │ │ │ │ - ldr r0, [pc, #-2796] @ 1601e0 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-2796] @ 1602c0 │ │ │ │ + ldr r0, [pc, #-2796] @ 1602c4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f93c │ │ │ │ - ldr r1, [pc, #-2832] @ 1601e4 │ │ │ │ - ldr r0, [pc, #-2832] @ 1601e8 │ │ │ │ + b 15fa20 │ │ │ │ + ldr r1, [pc, #-2832] @ 1602c8 │ │ │ │ + ldr r0, [pc, #-2832] @ 1602cc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-2856] @ 1601ec │ │ │ │ - ldr r0, [pc, #-2856] @ 1601f0 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-2856] @ 1602d0 │ │ │ │ + ldr r0, [pc, #-2856] @ 1602d4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f974 │ │ │ │ - ldr r1, [pc, #-2892] @ 1601f4 │ │ │ │ - ldr r0, [pc, #-2892] @ 1601f8 │ │ │ │ + b 15fa58 │ │ │ │ + ldr r1, [pc, #-2892] @ 1602d8 │ │ │ │ + ldr r0, [pc, #-2892] @ 1602dc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-2920] @ 1601fc │ │ │ │ - ldr r0, [pc, #-2920] @ 160200 │ │ │ │ + ldr r1, [pc, #-2920] @ 1602e0 │ │ │ │ + ldr r0, [pc, #-2920] @ 1602e4 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15f9ec │ │ │ │ - ldr r1, [pc, #-2952] @ 160204 │ │ │ │ - ldr r0, [pc, #-2952] @ 160208 │ │ │ │ + b 15fad0 │ │ │ │ + ldr r1, [pc, #-2952] @ 1602e8 │ │ │ │ + ldr r0, [pc, #-2952] @ 1602ec │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fa24 │ │ │ │ - ldr r1, [pc, #-2988] @ 16020c │ │ │ │ - ldr r0, [pc, #-2988] @ 160210 │ │ │ │ + b 15fb08 │ │ │ │ + ldr r1, [pc, #-2988] @ 1602f0 │ │ │ │ + ldr r0, [pc, #-2988] @ 1602f4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3012] @ 160214 │ │ │ │ - ldr r0, [pc, #-3012] @ 160218 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3012] @ 1602f8 │ │ │ │ + ldr r0, [pc, #-3012] @ 1602fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-3040] @ 16021c │ │ │ │ - ldr r0, [pc, #-3040] @ 160220 │ │ │ │ + ldr r1, [pc, #-3040] @ 160300 │ │ │ │ + ldr r0, [pc, #-3040] @ 160304 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3060] @ 160224 │ │ │ │ - ldr r0, [pc, #-3060] @ 160228 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3060] @ 160308 │ │ │ │ + ldr r0, [pc, #-3060] @ 16030c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3084] @ 16022c │ │ │ │ - ldr r0, [pc, #-3084] @ 160230 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3084] @ 160310 │ │ │ │ + ldr r0, [pc, #-3084] @ 160314 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3108] @ 160234 │ │ │ │ - ldr r0, [pc, #-3108] @ 160238 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3108] @ 160318 │ │ │ │ + ldr r0, [pc, #-3108] @ 16031c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-3136] @ 16023c │ │ │ │ - ldr r0, [pc, #-3136] @ 160240 │ │ │ │ + ldr r1, [pc, #-3136] @ 160320 │ │ │ │ + ldr r0, [pc, #-3136] @ 160324 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3156] @ 160244 │ │ │ │ - ldr r0, [pc, #-3156] @ 160248 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3156] @ 160328 │ │ │ │ + ldr r0, [pc, #-3156] @ 16032c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3180] @ 16024c │ │ │ │ - ldr r0, [pc, #-3180] @ 160250 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3180] @ 160330 │ │ │ │ + ldr r0, [pc, #-3180] @ 160334 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3204] @ 160254 │ │ │ │ - ldr r0, [pc, #-3204] @ 160258 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3204] @ 160338 │ │ │ │ + ldr r0, [pc, #-3204] @ 16033c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fb5c │ │ │ │ - ldr r1, [pc, #-3240] @ 16025c │ │ │ │ - ldr r0, [pc, #-3240] @ 160260 │ │ │ │ + b 15fc40 │ │ │ │ + ldr r1, [pc, #-3240] @ 160340 │ │ │ │ + ldr r0, [pc, #-3240] @ 160344 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fbb0 │ │ │ │ + b 15fc94 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fb78 │ │ │ │ + b 15fc5c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fb94 │ │ │ │ - ldr r1, [pc, #-3300] @ 160264 │ │ │ │ - ldr r0, [pc, #-3300] @ 160268 │ │ │ │ + b 15fc78 │ │ │ │ + ldr r1, [pc, #-3300] @ 160348 │ │ │ │ + ldr r0, [pc, #-3300] @ 16034c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3324] @ 16026c │ │ │ │ - ldr r0, [pc, #-3324] @ 160270 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3324] @ 160350 │ │ │ │ + ldr r0, [pc, #-3324] @ 160354 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3348] @ 160274 │ │ │ │ - ldr r0, [pc, #-3348] @ 160278 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3348] @ 160358 │ │ │ │ + ldr r0, [pc, #-3348] @ 16035c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fc4c │ │ │ │ - ldr r1, [pc, #-3384] @ 16027c │ │ │ │ - ldr r0, [pc, #-3384] @ 160280 │ │ │ │ + b 15fd30 │ │ │ │ + ldr r1, [pc, #-3384] @ 160360 │ │ │ │ + ldr r0, [pc, #-3384] @ 160364 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3408] @ 160284 │ │ │ │ - ldr r0, [pc, #-3408] @ 160288 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3408] @ 160368 │ │ │ │ + ldr r0, [pc, #-3408] @ 16036c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #-3436] @ 16028c │ │ │ │ - ldr r0, [pc, #-3436] @ 160290 │ │ │ │ + ldr r1, [pc, #-3436] @ 160370 │ │ │ │ + ldr r0, [pc, #-3436] @ 160374 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3460] @ 160294 │ │ │ │ - ldr r0, [pc, #-3460] @ 160298 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3460] @ 160378 │ │ │ │ + ldr r0, [pc, #-3460] @ 16037c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ + b 160a80 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-3488] @ 16029c │ │ │ │ - ldr r0, [pc, #-3488] @ 1602a0 │ │ │ │ + ldr r1, [pc, #-3488] @ 160380 │ │ │ │ + ldr r0, [pc, #-3488] @ 160384 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3508] @ 1602a4 │ │ │ │ - ldr r0, [pc, #-3508] @ 1602a8 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3508] @ 160388 │ │ │ │ + ldr r0, [pc, #-3508] @ 16038c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16099c │ │ │ │ - ldr r1, [pc, #-3532] @ 1602ac │ │ │ │ - ldr r0, [pc, #-3532] @ 1602b0 │ │ │ │ + b 160a80 │ │ │ │ + ldr r1, [pc, #-3532] @ 160390 │ │ │ │ + ldr r0, [pc, #-3532] @ 160394 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-3556] @ 1602b4 │ │ │ │ - ldr r0, [pc, #-3556] @ 1602b8 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-3556] @ 160398 │ │ │ │ + ldr r0, [pc, #-3556] @ 16039c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-3580] @ 1602bc │ │ │ │ - ldr r0, [pc, #-3580] @ 1602c0 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-3580] @ 1603a0 │ │ │ │ + ldr r0, [pc, #-3580] @ 1603a4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ - ldr r1, [pc, #-3604] @ 1602c4 │ │ │ │ - ldr r0, [pc, #-3604] @ 1602c8 │ │ │ │ + b 160cd4 │ │ │ │ + ldr r1, [pc, #-3604] @ 1603a8 │ │ │ │ + ldr r0, [pc, #-3604] @ 1603ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ - ldr r1, [pc, #-3624] @ 1602cc │ │ │ │ - ldr r0, [pc, #-3624] @ 1602d0 │ │ │ │ + b 160cd4 │ │ │ │ + ldr r1, [pc, #-3624] @ 1603b0 │ │ │ │ + ldr r0, [pc, #-3624] @ 1603b4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ - ldr r1, [pc, #-3648] @ 1602d4 │ │ │ │ - ldr r0, [pc, #-3648] @ 1602d8 │ │ │ │ + b 160cd4 │ │ │ │ + ldr r1, [pc, #-3648] @ 1603b8 │ │ │ │ + ldr r0, [pc, #-3648] @ 1603bc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-3688] @ 1602dc │ │ │ │ - ldr r0, [pc, #-3688] @ 1602e0 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-3688] @ 1603c0 │ │ │ │ + ldr r0, [pc, #-3688] @ 1603c4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ + b 160cd4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fdc4 │ │ │ │ - ldr r1, [pc, #-3724] @ 1602e4 │ │ │ │ - ldr r0, [pc, #-3724] @ 1602e8 │ │ │ │ + b 15fea8 │ │ │ │ + ldr r1, [pc, #-3724] @ 1603c8 │ │ │ │ + ldr r0, [pc, #-3724] @ 1603cc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-3772] @ 1602ec │ │ │ │ - ldr r0, [pc, #-3772] @ 1602f0 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-3772] @ 1603d0 │ │ │ │ + ldr r0, [pc, #-3772] @ 1603d4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3776] @ 1602f4 │ │ │ │ + ldr r2, [pc, #-3776] @ 1603d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161184 │ │ │ │ - ldr r1, [pc, #-3792] @ 1602f8 │ │ │ │ - ldr r0, [pc, #-3792] @ 1602fc │ │ │ │ + b 161268 │ │ │ │ + ldr r1, [pc, #-3792] @ 1603dc │ │ │ │ + ldr r0, [pc, #-3792] @ 1603e0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161184 │ │ │ │ - ldr r1, [pc, #-3816] @ 160300 │ │ │ │ - ldr r0, [pc, #-3816] @ 160304 │ │ │ │ + b 161268 │ │ │ │ + ldr r1, [pc, #-3816] @ 1603e4 │ │ │ │ + ldr r0, [pc, #-3816] @ 1603e8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3820] @ 160308 │ │ │ │ + ldr r2, [pc, #-3820] @ 1603ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161184 │ │ │ │ - ldr r1, [pc, #-3836] @ 16030c │ │ │ │ - ldr r0, [pc, #-3836] @ 160310 │ │ │ │ + b 161268 │ │ │ │ + ldr r1, [pc, #-3836] @ 1603f0 │ │ │ │ + ldr r0, [pc, #-3836] @ 1603f4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3840] @ 160314 │ │ │ │ + ldr r2, [pc, #-3840] @ 1603f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161184 │ │ │ │ - ldr r1, [pc, #-3856] @ 160318 │ │ │ │ - ldr r0, [pc, #-3856] @ 16031c │ │ │ │ + b 161268 │ │ │ │ + ldr r1, [pc, #-3856] @ 1603fc │ │ │ │ + ldr r0, [pc, #-3856] @ 160400 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3860] @ 160320 │ │ │ │ + ldr r2, [pc, #-3860] @ 160404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161184 │ │ │ │ - ldr r1, [pc, #-3876] @ 160324 │ │ │ │ - ldr r0, [pc, #-3876] @ 160328 │ │ │ │ + b 161268 │ │ │ │ + ldr r1, [pc, #-3876] @ 160408 │ │ │ │ + ldr r0, [pc, #-3876] @ 16040c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fec8 │ │ │ │ + b 15ffac │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fdfc │ │ │ │ + b 15fee0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fe18 │ │ │ │ - ldr r1, [pc, #-3936] @ 16032c │ │ │ │ - ldr r0, [pc, #-3936] @ 160330 │ │ │ │ + b 15fefc │ │ │ │ + ldr r1, [pc, #-3936] @ 160410 │ │ │ │ + ldr r0, [pc, #-3936] @ 160414 │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161184 │ │ │ │ - ldr r1, [pc, #-3956] @ 160334 │ │ │ │ - ldr r0, [pc, #-3956] @ 160338 │ │ │ │ + b 161268 │ │ │ │ + ldr r1, [pc, #-3956] @ 160418 │ │ │ │ + ldr r0, [pc, #-3956] @ 16041c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #500 @ 0x1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161184 │ │ │ │ - ldr r1, [pc, #-3980] @ 16033c │ │ │ │ - ldr r0, [pc, #-3980] @ 160340 │ │ │ │ + b 161268 │ │ │ │ + ldr r1, [pc, #-3980] @ 160420 │ │ │ │ + ldr r0, [pc, #-3980] @ 160424 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3984] @ 160344 │ │ │ │ + ldr r2, [pc, #-3984] @ 160428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161184 │ │ │ │ + b 161268 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15fde0 │ │ │ │ - ldr r1, [pc, #-4012] @ 160348 │ │ │ │ - ldr r0, [pc, #-4012] @ 16034c │ │ │ │ + b 15fec4 │ │ │ │ + ldr r1, [pc, #-4012] @ 16042c │ │ │ │ + ldr r0, [pc, #-4012] @ 160430 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-4016] @ 160350 │ │ │ │ + ldr r2, [pc, #-4016] @ 160434 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #-4056] @ 160354 │ │ │ │ - ldr r0, [pc, #-4056] @ 160358 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #-4056] @ 160438 │ │ │ │ + ldr r0, [pc, #-4056] @ 16043c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-4052] @ 160364 │ │ │ │ + ldr r2, [pc, #-4052] @ 160448 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #-4080] @ 16035c │ │ │ │ - ldr r0, [pc, #-4080] @ 160360 │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #-4080] @ 160440 │ │ │ │ + ldr r0, [pc, #-4080] @ 160444 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-4084] @ 160364 │ │ │ │ + ldr r2, [pc, #-4084] @ 160448 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1692] @ 161a08 │ │ │ │ - ldr r0, [pc, #1692] @ 161a0c │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1692] @ 161aec │ │ │ │ + ldr r0, [pc, #1692] @ 161af0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1688] @ 161a10 │ │ │ │ + ldr r2, [pc, #1688] @ 161af4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1672] @ 161a14 │ │ │ │ - ldr r0, [pc, #1672] @ 161a18 │ │ │ │ - ldr r2, [pc, #1672] @ 161a1c │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1672] @ 161af8 │ │ │ │ + ldr r0, [pc, #1672] @ 161afc │ │ │ │ + ldr r2, [pc, #1672] @ 161b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1656] @ 161a20 │ │ │ │ - ldr r0, [pc, #1656] @ 161a24 │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1656] @ 161b04 │ │ │ │ + ldr r0, [pc, #1656] @ 161b08 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1640] @ 161a1c │ │ │ │ + ldr r2, [pc, #1640] @ 161b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1632] @ 161a28 │ │ │ │ - ldr r0, [pc, #1632] @ 161a2c │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1632] @ 161b0c │ │ │ │ + ldr r0, [pc, #1632] @ 161b10 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #532 @ 0x214 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ + b 1613ec │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1607dc │ │ │ │ + b 1608c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1607f8 │ │ │ │ + b 1608dc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 160814 │ │ │ │ - ldr r1, [pc, #1572] @ 161a30 │ │ │ │ - ldr r0, [pc, #1572] @ 161a34 │ │ │ │ + b 1608f8 │ │ │ │ + ldr r1, [pc, #1572] @ 161b14 │ │ │ │ + ldr r0, [pc, #1572] @ 161b18 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1568] @ 161a38 │ │ │ │ + ldr r2, [pc, #1568] @ 161b1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1552] @ 161a3c │ │ │ │ - ldr r0, [pc, #1552] @ 161a40 │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1552] @ 161b20 │ │ │ │ + ldr r0, [pc, #1552] @ 161b24 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1548] @ 161a44 │ │ │ │ + ldr r2, [pc, #1548] @ 161b28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1532] @ 161a48 │ │ │ │ - ldr r0, [pc, #1532] @ 161a4c │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1532] @ 161b2c │ │ │ │ + ldr r0, [pc, #1532] @ 161b30 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1476] @ 161a1c │ │ │ │ + ldr r2, [pc, #1476] @ 161b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #1492] @ 161a50 │ │ │ │ - ldr r0, [pc, #1492] @ 161a54 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #1492] @ 161b34 │ │ │ │ + ldr r0, [pc, #1492] @ 161b38 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1428] @ 161a1c │ │ │ │ + ldr r2, [pc, #1428] @ 161b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ - ldr r1, [pc, #1468] @ 161a58 │ │ │ │ - ldr r0, [pc, #1468] @ 161a5c │ │ │ │ + b 160cd4 │ │ │ │ + ldr r1, [pc, #1468] @ 161b3c │ │ │ │ + ldr r0, [pc, #1468] @ 161b40 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1396] @ 161a1c │ │ │ │ + ldr r2, [pc, #1396] @ 161b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ - ldr r1, [pc, #1444] @ 161a60 │ │ │ │ - ldr r0, [pc, #1444] @ 161a64 │ │ │ │ - ldr r2, [pc, #1368] @ 161a1c │ │ │ │ + b 160cd4 │ │ │ │ + ldr r1, [pc, #1444] @ 161b44 │ │ │ │ + ldr r0, [pc, #1444] @ 161b48 │ │ │ │ + ldr r2, [pc, #1368] @ 161b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ - ldr r1, [pc, #1424] @ 161a68 │ │ │ │ - ldr r0, [pc, #1424] @ 161a6c │ │ │ │ + b 160cd4 │ │ │ │ + ldr r1, [pc, #1424] @ 161b4c │ │ │ │ + ldr r0, [pc, #1424] @ 161b50 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1336] @ 161a1c │ │ │ │ + ldr r2, [pc, #1336] @ 161b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 160bf0 │ │ │ │ + b 160cd4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1606b8 │ │ │ │ - ldr r1, [pc, #1388] @ 161a70 │ │ │ │ - ldr r0, [pc, #1388] @ 161a74 │ │ │ │ - ldr r2, [pc, #1284] @ 161a10 │ │ │ │ + b 16079c │ │ │ │ + ldr r1, [pc, #1388] @ 161b54 │ │ │ │ + ldr r0, [pc, #1388] @ 161b58 │ │ │ │ + ldr r2, [pc, #1284] @ 161af4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1368] @ 161a78 │ │ │ │ - ldr r0, [pc, #1368] @ 161a7c │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1368] @ 161b5c │ │ │ │ + ldr r0, [pc, #1368] @ 161b60 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #544 @ 0x220 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1344] @ 161a80 │ │ │ │ - ldr r0, [pc, #1344] @ 161a84 │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1344] @ 161b64 │ │ │ │ + ldr r0, [pc, #1344] @ 161b68 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #544 @ 0x220 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1320] @ 161a88 │ │ │ │ - ldr r0, [pc, #1320] @ 161a8c │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1320] @ 161b6c │ │ │ │ + ldr r0, [pc, #1320] @ 161b70 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1228] @ 161a38 │ │ │ │ + ldr r2, [pc, #1228] @ 161b1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ - ldr r1, [pc, #1296] @ 161a90 │ │ │ │ - ldr r0, [pc, #1296] @ 161a94 │ │ │ │ + b 1613ec │ │ │ │ + ldr r1, [pc, #1296] @ 161b74 │ │ │ │ + ldr r0, [pc, #1296] @ 161b78 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1156] @ 161a10 │ │ │ │ + ldr r2, [pc, #1156] @ 161af4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ + b 1613ec │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1606f0 │ │ │ │ - ldr r1, [pc, #1260] @ 161a98 │ │ │ │ - ldr r0, [pc, #1260] @ 161a9c │ │ │ │ + b 1607d4 │ │ │ │ + ldr r1, [pc, #1260] @ 161b7c │ │ │ │ + ldr r0, [pc, #1260] @ 161b80 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1112] @ 161a10 │ │ │ │ + ldr r2, [pc, #1112] @ 161af4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161308 │ │ │ │ + b 1613ec │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1607c0 │ │ │ │ - ldr r1, [pc, #1224] @ 161aa0 │ │ │ │ - ldr r0, [pc, #1224] @ 161aa4 │ │ │ │ + b 1608a4 │ │ │ │ + ldr r1, [pc, #1224] @ 161b84 │ │ │ │ + ldr r0, [pc, #1224] @ 161b88 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1080] @ 161a1c │ │ │ │ + ldr r2, [pc, #1080] @ 161b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #1200] @ 161aa8 │ │ │ │ - ldr r0, [pc, #1200] @ 161aac │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #1200] @ 161b8c │ │ │ │ + ldr r0, [pc, #1200] @ 161b90 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1196] @ 161ab0 │ │ │ │ + ldr r2, [pc, #1196] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ + b 160920 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1604c0 │ │ │ │ + b 1605a4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 160578 │ │ │ │ - ldr r1, [pc, #1156] @ 161ab4 │ │ │ │ - ldr r0, [pc, #1156] @ 161ab8 │ │ │ │ + b 16065c │ │ │ │ + ldr r1, [pc, #1156] @ 161b98 │ │ │ │ + ldr r0, [pc, #1156] @ 161b9c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1152] @ 161abc │ │ │ │ + ldr r2, [pc, #1152] @ 161ba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #1112] @ 161ac0 │ │ │ │ - ldr r0, [pc, #1112] @ 161ac4 │ │ │ │ - ldr r2, [pc, #1088] @ 161ab0 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #1112] @ 161ba4 │ │ │ │ + ldr r0, [pc, #1112] @ 161ba8 │ │ │ │ + ldr r2, [pc, #1088] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ + b 161728 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 160488 │ │ │ │ + b 16056c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1604a4 │ │ │ │ - ldr r1, [pc, #1068] @ 161ac8 │ │ │ │ - ldr r0, [pc, #1068] @ 161acc │ │ │ │ + b 160588 │ │ │ │ + ldr r1, [pc, #1068] @ 161bac │ │ │ │ + ldr r0, [pc, #1068] @ 161bb0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1032] @ 161ab0 │ │ │ │ + ldr r2, [pc, #1032] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #1044] @ 161ad0 │ │ │ │ - ldr r0, [pc, #1044] @ 161ad4 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #1044] @ 161bb4 │ │ │ │ + ldr r0, [pc, #1044] @ 161bb8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1000] @ 161ab0 │ │ │ │ + ldr r2, [pc, #1000] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #1020] @ 161ad8 │ │ │ │ - ldr r0, [pc, #1020] @ 161adc │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #1020] @ 161bbc │ │ │ │ + ldr r0, [pc, #1020] @ 161bc0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #524 @ 0x20c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #996] @ 161ae0 │ │ │ │ - ldr r0, [pc, #996] @ 161ae4 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #996] @ 161bc4 │ │ │ │ + ldr r0, [pc, #996] @ 161bc8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #524 @ 0x20c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #972] @ 161ae8 │ │ │ │ - ldr r0, [pc, #972] @ 161aec │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #972] @ 161bcc │ │ │ │ + ldr r0, [pc, #972] @ 161bd0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #968] @ 161af0 │ │ │ │ + ldr r2, [pc, #968] @ 161bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #952] @ 161af4 │ │ │ │ - ldr r0, [pc, #952] @ 161af8 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #952] @ 161bd8 │ │ │ │ + ldr r0, [pc, #952] @ 161bdc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #936] @ 161af0 │ │ │ │ + ldr r2, [pc, #936] @ 161bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #928] @ 161afc │ │ │ │ - ldr r0, [pc, #928] @ 161b00 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #928] @ 161be0 │ │ │ │ + ldr r0, [pc, #928] @ 161be4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #924] @ 161b04 │ │ │ │ + ldr r2, [pc, #924] @ 161be8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ + b 161728 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16046c │ │ │ │ - ldr r1, [pc, #896] @ 161b08 │ │ │ │ - ldr r0, [pc, #896] @ 161b0c │ │ │ │ + b 160550 │ │ │ │ + ldr r1, [pc, #896] @ 161bec │ │ │ │ + ldr r0, [pc, #896] @ 161bf0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #880] @ 161b04 │ │ │ │ + ldr r2, [pc, #880] @ 161be8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ + b 161728 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 160368 │ │ │ │ - ldr r1, [pc, #860] @ 161b10 │ │ │ │ - ldr r0, [pc, #860] @ 161b14 │ │ │ │ + b 16044c │ │ │ │ + ldr r1, [pc, #860] @ 161bf4 │ │ │ │ + ldr r0, [pc, #860] @ 161bf8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #836] @ 161b04 │ │ │ │ + ldr r2, [pc, #836] @ 161be8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #836] @ 161b18 │ │ │ │ - ldr r0, [pc, #836] @ 161b1c │ │ │ │ - ldr r2, [pc, #808] @ 161b04 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #836] @ 161bfc │ │ │ │ + ldr r0, [pc, #836] @ 161c00 │ │ │ │ + ldr r2, [pc, #808] @ 161be8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #816] @ 161b20 │ │ │ │ - ldr r0, [pc, #816] @ 161b24 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #816] @ 161c04 │ │ │ │ + ldr r0, [pc, #816] @ 161c08 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #812] @ 161b28 │ │ │ │ + ldr r2, [pc, #812] @ 161c0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #796] @ 161b2c │ │ │ │ - ldr r0, [pc, #796] @ 161b30 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #796] @ 161c10 │ │ │ │ + ldr r0, [pc, #796] @ 161c14 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #780] @ 161b28 │ │ │ │ + ldr r2, [pc, #780] @ 161c0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #772] @ 161b34 │ │ │ │ - ldr r0, [pc, #772] @ 161b38 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #772] @ 161c18 │ │ │ │ + ldr r0, [pc, #772] @ 161c1c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #520 @ 0x208 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #748] @ 161b3c │ │ │ │ - ldr r0, [pc, #748] @ 161b40 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #748] @ 161c20 │ │ │ │ + ldr r0, [pc, #748] @ 161c24 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #744] @ 161b44 │ │ │ │ + ldr r2, [pc, #744] @ 161c28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #728] @ 161b48 │ │ │ │ - ldr r0, [pc, #728] @ 161b4c │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #728] @ 161c2c │ │ │ │ + ldr r0, [pc, #728] @ 161c30 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #724] @ 161b50 │ │ │ │ + ldr r2, [pc, #724] @ 161c34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 161644 │ │ │ │ - ldr r1, [pc, #708] @ 161b54 │ │ │ │ - ldr r0, [pc, #708] @ 161b58 │ │ │ │ + b 161728 │ │ │ │ + ldr r1, [pc, #708] @ 161c38 │ │ │ │ + ldr r0, [pc, #708] @ 161c3c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #532] @ 161ab0 │ │ │ │ + ldr r2, [pc, #532] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #668] @ 161b5c │ │ │ │ - ldr r0, [pc, #668] @ 161b60 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #668] @ 161c40 │ │ │ │ + ldr r0, [pc, #668] @ 161c44 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #484] @ 161ab0 │ │ │ │ + ldr r2, [pc, #484] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 16083c │ │ │ │ - ldr r1, [pc, #636] @ 161b64 │ │ │ │ - ldr r0, [pc, #636] @ 161b68 │ │ │ │ + b 160920 │ │ │ │ + ldr r1, [pc, #636] @ 161c48 │ │ │ │ + ldr r0, [pc, #636] @ 161c4c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #444] @ 161ab0 │ │ │ │ + ldr r2, [pc, #444] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1618d4 │ │ │ │ - ldr r1, [pc, #612] @ 161b6c │ │ │ │ - ldr r0, [pc, #612] @ 161b70 │ │ │ │ - ldr r2, [pc, #416] @ 161ab0 │ │ │ │ + b 1619b8 │ │ │ │ + ldr r1, [pc, #612] @ 161c50 │ │ │ │ + ldr r0, [pc, #612] @ 161c54 │ │ │ │ + ldr r2, [pc, #416] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1618d4 │ │ │ │ + b 1619b8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 160010 │ │ │ │ - ldr r1, [pc, #580] @ 161b74 │ │ │ │ - ldr r0, [pc, #580] @ 161b78 │ │ │ │ + b 1600f4 │ │ │ │ + ldr r1, [pc, #580] @ 161c58 │ │ │ │ + ldr r0, [pc, #580] @ 161c5c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #372] @ 161ab0 │ │ │ │ + ldr r2, [pc, #372] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1618d4 │ │ │ │ - ldr r1, [pc, #556] @ 161b7c │ │ │ │ - ldr r0, [pc, #556] @ 161b80 │ │ │ │ + b 1619b8 │ │ │ │ + ldr r1, [pc, #556] @ 161c60 │ │ │ │ + ldr r0, [pc, #556] @ 161c64 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #340] @ 161ab0 │ │ │ │ + ldr r2, [pc, #340] @ 161b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16083c │ │ │ │ - ldr r3, [pc, #532] @ 161b84 │ │ │ │ - ldr r1, [pc, #532] @ 161b88 │ │ │ │ - ldr r0, [pc, #532] @ 161b8c │ │ │ │ + b 160920 │ │ │ │ + ldr r3, [pc, #532] @ 161c68 │ │ │ │ + ldr r1, [pc, #532] @ 161c6c │ │ │ │ + ldr r0, [pc, #532] @ 161c70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #504] @ 161b90 │ │ │ │ - ldr r1, [pc, #504] @ 161b94 │ │ │ │ - ldr r0, [pc, #504] @ 161b98 │ │ │ │ + ldr r3, [pc, #504] @ 161c74 │ │ │ │ + ldr r1, [pc, #504] @ 161c78 │ │ │ │ + ldr r0, [pc, #504] @ 161c7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #496] @ 161b9c │ │ │ │ + ldr r2, [pc, #496] @ 161c80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #480] @ 161ba0 │ │ │ │ - ldr r1, [pc, #480] @ 161ba4 │ │ │ │ - ldr r0, [pc, #480] @ 161ba8 │ │ │ │ + ldr r3, [pc, #480] @ 161c84 │ │ │ │ + ldr r1, [pc, #480] @ 161c88 │ │ │ │ + ldr r0, [pc, #480] @ 161c8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #472] @ 161bac │ │ │ │ + ldr r2, [pc, #472] @ 161c90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #452] @ 161bb0 │ │ │ │ - ldr r1, [pc, #452] @ 161bb4 │ │ │ │ - ldr r0, [pc, #452] @ 161bb8 │ │ │ │ + ldr r3, [pc, #452] @ 161c94 │ │ │ │ + ldr r1, [pc, #452] @ 161c98 │ │ │ │ + ldr r0, [pc, #452] @ 161c9c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #448] @ 161bbc │ │ │ │ + ldr r2, [pc, #448] @ 161ca0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq ip, r9, r8, asr sl │ │ │ │ - eoreq sp, r9, r0, ror #15 │ │ │ │ + eoreq ip, r9, ip, asr sl │ │ │ │ + eoreq sp, r9, r4, ror #15 │ │ │ │ andeq r0, r0, r1, lsr #4 │ │ │ │ - eoreq ip, r9, ip, lsr sl │ │ │ │ - eoreq sp, r9, r4, asr #15 │ │ │ │ + eoreq ip, r9, r0, asr #20 │ │ │ │ + eoreq sp, r9, r8, asr #15 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ - eoreq ip, r9, ip, lsl sl │ │ │ │ - eoreq sp, r9, r4, lsr #15 │ │ │ │ - strdeq ip, [r9], -ip @ │ │ │ │ - eoreq sp, r9, r4, lsl #15 │ │ │ │ - @ instruction: 0x0029c9b8 │ │ │ │ - eoreq sp, r9, r0, asr #14 │ │ │ │ + eoreq ip, r9, r0, lsr #20 │ │ │ │ + eoreq sp, r9, r8, lsr #15 │ │ │ │ + eoreq ip, r9, r0, lsl #20 │ │ │ │ + eoreq sp, r9, r8, lsl #15 │ │ │ │ + @ instruction: 0x0029c9bc │ │ │ │ + eoreq sp, r9, r4, asr #14 │ │ │ │ andeq r0, r0, pc, lsl r2 │ │ │ │ - mlaeq r9, r8, r9, ip │ │ │ │ - eoreq sp, r9, r0, lsr #14 │ │ │ │ + mlaeq r9, ip, r9, ip │ │ │ │ + eoreq sp, r9, r4, lsr #14 │ │ │ │ andeq r0, r0, lr, lsl r2 │ │ │ │ - eoreq ip, r9, r8, ror r9 │ │ │ │ - eoreq sp, r9, r0, lsl #14 │ │ │ │ - eoreq ip, r9, r8, asr #18 │ │ │ │ + eoreq ip, r9, ip, ror r9 │ │ │ │ + eoreq sp, r9, r4, lsl #14 │ │ │ │ + eoreq ip, r9, ip, asr #18 │ │ │ │ + ldrdeq sp, [r9], -r4 @ │ │ │ │ + eoreq ip, r9, ip, lsr #18 │ │ │ │ + @ instruction: 0x0029d6b4 │ │ │ │ + eoreq ip, r9, r0, lsl r9 │ │ │ │ + mlaeq r9, r8, r6, sp │ │ │ │ + strdeq ip, [r9], -r0 @ │ │ │ │ + eoreq sp, r9, r8, ror r6 │ │ │ │ + eoreq ip, r9, r8, asr #17 │ │ │ │ + eoreq sp, r9, r0, asr r6 │ │ │ │ + eoreq ip, r9, r8, lsr #17 │ │ │ │ + eoreq sp, r9, r0, lsr r6 │ │ │ │ + eoreq ip, r9, r8, lsl #17 │ │ │ │ + eoreq sp, r9, r0, lsl r6 │ │ │ │ + eoreq ip, r9, r8, ror #16 │ │ │ │ + strdeq sp, [r9], -r0 @ │ │ │ │ + eoreq ip, r9, r8, asr #16 │ │ │ │ ldrdeq sp, [r9], -r0 @ │ │ │ │ - eoreq ip, r9, r8, lsr #18 │ │ │ │ - @ instruction: 0x0029d6b0 │ │ │ │ - eoreq ip, r9, ip, lsl #18 │ │ │ │ - mlaeq r9, r4, r6, sp │ │ │ │ - eoreq ip, r9, ip, ror #17 │ │ │ │ - eoreq sp, r9, r4, ror r6 │ │ │ │ - eoreq ip, r9, r4, asr #17 │ │ │ │ - eoreq sp, r9, ip, asr #12 │ │ │ │ - eoreq ip, r9, r4, lsr #17 │ │ │ │ - eoreq sp, r9, ip, lsr #12 │ │ │ │ - eoreq ip, r9, r4, lsl #17 │ │ │ │ - eoreq sp, r9, ip, lsl #12 │ │ │ │ - eoreq ip, r9, r4, ror #16 │ │ │ │ - eoreq sp, r9, ip, ror #11 │ │ │ │ - eoreq ip, r9, r4, asr #16 │ │ │ │ - eoreq sp, r9, ip, asr #11 │ │ │ │ - eoreq ip, r9, r8, lsl r8 │ │ │ │ - eoreq sp, r9, r0, lsr #11 │ │ │ │ - eoreq ip, r9, ip, ror #15 │ │ │ │ - eoreq sp, r9, r4, ror r5 │ │ │ │ - eoreq ip, r9, ip, asr #15 │ │ │ │ - eoreq sp, r9, r4, asr r5 │ │ │ │ + eoreq ip, r9, ip, lsl r8 │ │ │ │ + eoreq sp, r9, r4, lsr #11 │ │ │ │ + strdeq ip, [r9], -r0 @ │ │ │ │ + eoreq sp, r9, r8, ror r5 │ │ │ │ + ldrdeq ip, [r9], -r0 @ │ │ │ │ + eoreq sp, r9, r8, asr r5 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - mlaeq r9, r4, r7, ip │ │ │ │ - eoreq sp, r9, ip, lsl r5 │ │ │ │ + mlaeq r9, r8, r7, ip │ │ │ │ + eoreq sp, r9, r0, lsr #10 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - eoreq ip, r9, r0, ror #14 │ │ │ │ - eoreq sp, r9, r8, ror #9 │ │ │ │ - eoreq ip, r9, r8, lsr #14 │ │ │ │ - @ instruction: 0x0029d4b0 │ │ │ │ - eoreq ip, r9, r8, lsl #14 │ │ │ │ - mlaeq r9, r0, r4, sp │ │ │ │ - eoreq ip, r9, r8, ror #13 │ │ │ │ - eoreq sp, r9, r0, ror r4 │ │ │ │ - eoreq ip, r9, r8, asr #13 │ │ │ │ - eoreq sp, r9, r0, asr r4 │ │ │ │ - eoreq ip, r9, r8, lsr #13 │ │ │ │ - eoreq sp, r9, r0, lsr r4 │ │ │ │ + eoreq ip, r9, r4, ror #14 │ │ │ │ + eoreq sp, r9, ip, ror #9 │ │ │ │ + eoreq ip, r9, ip, lsr #14 │ │ │ │ + @ instruction: 0x0029d4b4 │ │ │ │ + eoreq ip, r9, ip, lsl #14 │ │ │ │ + mlaeq r9, r4, r4, sp │ │ │ │ + eoreq ip, r9, ip, ror #13 │ │ │ │ + eoreq sp, r9, r4, ror r4 │ │ │ │ + eoreq ip, r9, ip, asr #13 │ │ │ │ + eoreq sp, r9, r4, asr r4 │ │ │ │ + eoreq ip, r9, ip, lsr #13 │ │ │ │ + eoreq sp, r9, r4, lsr r4 │ │ │ │ andeq r0, r0, fp, lsl #4 │ │ │ │ - eoreq ip, r9, r8, lsl #13 │ │ │ │ - eoreq sp, r9, r0, lsl r4 │ │ │ │ - eoreq ip, r9, r8, ror #12 │ │ │ │ - strdeq sp, [r9], -r0 @ │ │ │ │ + eoreq ip, r9, ip, lsl #13 │ │ │ │ + eoreq sp, r9, r4, lsl r4 │ │ │ │ + eoreq ip, r9, ip, ror #12 │ │ │ │ + strdeq sp, [r9], -r4 @ │ │ │ │ andeq r0, r0, sl, lsl #4 │ │ │ │ - eoreq ip, r9, ip, lsr r6 │ │ │ │ - eoreq sp, r9, r4, asr #7 │ │ │ │ - eoreq ip, r9, r0, lsl r6 │ │ │ │ - mlaeq r9, r8, r3, sp │ │ │ │ - strdeq ip, [r9], -r4 @ │ │ │ │ - eoreq sp, r9, ip, ror r3 │ │ │ │ - ldrdeq ip, [r9], -r4 @ │ │ │ │ - eoreq sp, r9, ip, asr r3 │ │ │ │ + eoreq ip, r9, r0, asr #12 │ │ │ │ + eoreq sp, r9, r8, asr #7 │ │ │ │ + eoreq ip, r9, r4, lsl r6 │ │ │ │ + mlaeq r9, ip, r3, sp │ │ │ │ + strdeq ip, [r9], -r8 @ │ │ │ │ + eoreq sp, r9, r0, lsl #7 │ │ │ │ + ldrdeq ip, [r9], -r8 @ │ │ │ │ + eoreq sp, r9, r0, ror #6 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ - @ instruction: 0x0029c5b4 │ │ │ │ - eoreq sp, r9, ip, lsr r3 │ │ │ │ - mlaeq r9, r4, r5, ip │ │ │ │ - eoreq sp, r9, ip, lsl r3 │ │ │ │ - eoreq ip, r9, r4, ror r5 │ │ │ │ - strdeq sp, [r9], -ip @ │ │ │ │ + @ instruction: 0x0029c5b8 │ │ │ │ + eoreq sp, r9, r0, asr #6 │ │ │ │ + mlaeq r9, r8, r5, ip │ │ │ │ + eoreq sp, r9, r0, lsr #6 │ │ │ │ + eoreq ip, r9, r8, ror r5 │ │ │ │ + eoreq sp, r9, r0, lsl #6 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ - eoreq ip, r9, r4, asr r5 │ │ │ │ - ldrdeq sp, [r9], -ip @ │ │ │ │ + eoreq ip, r9, r8, asr r5 │ │ │ │ + eoreq sp, r9, r0, ror #5 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ - eoreq ip, r9, r4, lsr r5 │ │ │ │ - @ instruction: 0x0029d2bc │ │ │ │ - eoreq ip, r9, r4, lsl #10 │ │ │ │ - eoreq sp, r9, ip, lsl #5 │ │ │ │ - ldrdeq ip, [r9], -ip @ │ │ │ │ - eoreq sp, r9, r4, ror #4 │ │ │ │ - eoreq ip, r9, r0, asr #9 │ │ │ │ - eoreq sp, r9, r8, asr #4 │ │ │ │ - mlaeq r9, r4, r4, ip │ │ │ │ - eoreq sp, r9, ip, lsl r2 │ │ │ │ - eoreq ip, r9, r4, ror r4 │ │ │ │ - strdeq sp, [r9], -ip @ │ │ │ │ - eoreq sp, fp, r4, lsl #16 │ │ │ │ - eoreq r3, r9, r4, lsr #20 │ │ │ │ - eoreq r3, r9, r0, asr sl │ │ │ │ - eoreq r1, ip, ip, asr #15 │ │ │ │ - eoreq r3, r9, ip, asr #17 │ │ │ │ - eoreq r0, sl, r8, lsr #20 │ │ │ │ + eoreq ip, r9, r8, lsr r5 │ │ │ │ + eoreq sp, r9, r0, asr #5 │ │ │ │ + eoreq ip, r9, r8, lsl #10 │ │ │ │ + mlaeq r9, r0, r2, sp │ │ │ │ + eoreq ip, r9, r0, ror #9 │ │ │ │ + eoreq sp, r9, r8, ror #4 │ │ │ │ + eoreq ip, r9, r4, asr #9 │ │ │ │ + eoreq sp, r9, ip, asr #4 │ │ │ │ + mlaeq r9, r8, r4, ip │ │ │ │ + eoreq sp, r9, r0, lsr #4 │ │ │ │ + eoreq ip, r9, r8, ror r4 │ │ │ │ + eoreq sp, r9, r0, lsl #4 │ │ │ │ + eoreq sp, fp, r8, lsl #16 │ │ │ │ + eoreq r3, r9, r8, lsr #20 │ │ │ │ + eoreq r3, r9, r4, asr sl │ │ │ │ + ldrdeq r1, [ip], -r0 @ │ │ │ │ + ldrdeq r3, [r9], -r0 @ │ │ │ │ + eoreq r0, sl, ip, lsr #20 │ │ │ │ andeq r7, r2, sl, ror #29 │ │ │ │ - eoreq r1, ip, r4, lsr #15 │ │ │ │ - eoreq r3, r9, r4, lsr #17 │ │ │ │ - eoreq lr, r9, r0, asr #18 │ │ │ │ + eoreq r1, ip, r8, lsr #15 │ │ │ │ + eoreq r3, r9, r8, lsr #17 │ │ │ │ + eoreq lr, r9, r4, asr #18 │ │ │ │ andeq r7, r2, r9, ror #29 │ │ │ │ - eoreq sp, fp, r8, lsl #15 │ │ │ │ - eoreq r3, r9, r4, ror #18 │ │ │ │ - eoreq r6, r9, ip, lsl #21 │ │ │ │ + eoreq sp, fp, ip, lsl #15 │ │ │ │ + eoreq r3, r9, r8, ror #18 │ │ │ │ + mlaeq r9, r0, sl, r6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00161bc0 : │ │ │ │ +00161ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #284] @ 161cf4 │ │ │ │ - ldr r2, [pc, #284] @ 161cf8 │ │ │ │ + ldr r4, [pc, #284] @ 161dd8 │ │ │ │ + ldr r2, [pc, #284] @ 161ddc │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #280] @ 161cfc │ │ │ │ + ldr r3, [pc, #280] @ 161de0 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #264] @ 161d00 │ │ │ │ + ldr r3, [pc, #264] @ 161de4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 161c68 │ │ │ │ - ldr r3, [pc, #256] @ 161d04 │ │ │ │ + beq 161d4c │ │ │ │ + ldr r3, [pc, #256] @ 161de8 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r2, #3824] @ 0xef0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r0, [r5, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 161ca8 │ │ │ │ - ldr r2, [pc, #220] @ 161d08 │ │ │ │ + beq 161d8c │ │ │ │ + ldr r2, [pc, #220] @ 161dec │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r2] │ │ │ │ - beq 161c54 │ │ │ │ + beq 161d38 │ │ │ │ cmn r1, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 161c54 │ │ │ │ + beq 161d38 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 161c5c │ │ │ │ + beq 161d40 │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 161ccc │ │ │ │ + beq 161db0 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 161bfc │ │ │ │ + beq 161ce0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 161bfc │ │ │ │ + beq 161ce0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 161bfc │ │ │ │ + bne 161ce0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 161bfc │ │ │ │ - ldr r1, [pc, #92] @ 161d0c │ │ │ │ - ldr r0, [pc, #92] @ 161d10 │ │ │ │ + b 161ce0 │ │ │ │ + ldr r1, [pc, #92] @ 161df0 │ │ │ │ + ldr r0, [pc, #92] @ 161df4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #48] @ 161d04 │ │ │ │ - ldr r1, [pc, #60] @ 161d14 │ │ │ │ + ldr r3, [pc, #48] @ 161de8 │ │ │ │ + ldr r1, [pc, #60] @ 161df8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #56] @ 161d18 │ │ │ │ + ldr r0, [pc, #56] @ 161dfc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 161cc4 │ │ │ │ - eoreq lr, sp, r0, lsr #8 │ │ │ │ + b 161da8 │ │ │ │ + eoreq lr, sp, ip, lsr r3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ - eoreq ip, r9, r8, lsl r1 │ │ │ │ - eoreq r0, sl, r4, ror r5 │ │ │ │ - eoreq ip, r9, ip, ror #1 │ │ │ │ - eoreq r0, sl, r8, asr #10 │ │ │ │ + eoreq ip, r9, ip, lsl r1 │ │ │ │ + eoreq r0, sl, r8, ror r5 │ │ │ │ + strdeq ip, [r9], -r0 @ │ │ │ │ + eoreq r0, sl, ip, asr #10 │ │ │ │ │ │ │ │ -00161d1c : │ │ │ │ +00161e00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r1, [pc, #2504] @ 1626fc │ │ │ │ - ldr r3, [pc, #2504] @ 162700 │ │ │ │ + ldr r1, [pc, #2504] @ 1627e0 │ │ │ │ + ldr r3, [pc, #2504] @ 1627e4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #2496] @ 162704 │ │ │ │ - ldr r2, [pc, #2496] @ 162708 │ │ │ │ + ldr r5, [pc, #2496] @ 1627e8 │ │ │ │ + ldr r2, [pc, #2496] @ 1627ec │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ - ldr r3, [pc, #2472] @ 16270c │ │ │ │ + ldr r3, [pc, #2472] @ 1627f0 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #2460] @ 162710 │ │ │ │ + ldr r3, [pc, #2460] @ 1627f4 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 162374 │ │ │ │ - ldr r3, [pc, #2452] @ 162714 │ │ │ │ - ldr r2, [pc, #2452] @ 162718 │ │ │ │ + beq 162458 │ │ │ │ + ldr r3, [pc, #2452] @ 1627f8 │ │ │ │ + ldr r2, [pc, #2452] @ 1627fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #2440] @ 16271c │ │ │ │ + ldr r3, [pc, #2440] @ 162800 │ │ │ │ add r2, r2, #1152 @ 0x480 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r2, r2, #12 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #2420] @ 162720 │ │ │ │ - ldr lr, [pc, #2420] @ 162724 │ │ │ │ + ldr r3, [pc, #2420] @ 162804 │ │ │ │ + ldr lr, [pc, #2420] @ 162808 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add ip, sp, #24 │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r6, [r5, lr] │ │ │ │ ldr r3, [r4, #4028] @ 0xfbc │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ ldr r0, [r8, #3840] @ 0xf00 │ │ │ │ ldr r2, [r6] │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 162344 │ │ │ │ + beq 162428 │ │ │ │ ldr r2, [r8, #3600] @ 0xe10 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162414 │ │ │ │ - ldr r2, [pc, #2328] @ 162728 │ │ │ │ + beq 1624f8 │ │ │ │ + ldr r2, [pc, #2328] @ 16280c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 161e38 │ │ │ │ + beq 161f1c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 161e38 │ │ │ │ + beq 161f1c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1623b4 │ │ │ │ + beq 162498 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3844] @ 0xf04 │ │ │ │ ldr r0, [r4, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162434 │ │ │ │ - ldr r2, [pc, #2252] @ 16272c │ │ │ │ + beq 162518 │ │ │ │ + ldr r2, [pc, #2252] @ 162810 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 161e88 │ │ │ │ + beq 161f6c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 161e88 │ │ │ │ + beq 161f6c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1623bc │ │ │ │ + beq 1624a0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3848] @ 0xf08 │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1623e4 │ │ │ │ - ldr r2, [pc, #2176] @ 162730 │ │ │ │ + beq 1624c8 │ │ │ │ + ldr r2, [pc, #2176] @ 162814 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 161ed8 │ │ │ │ + beq 161fbc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 161ed8 │ │ │ │ + beq 161fbc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 162404 │ │ │ │ + beq 1624e8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3816] @ 0xee8 │ │ │ │ ldr r0, [r4, #3792] @ 0xed0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162498 │ │ │ │ - ldr r2, [pc, #2100] @ 162734 │ │ │ │ + beq 16257c │ │ │ │ + ldr r2, [pc, #2100] @ 162818 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 161f28 │ │ │ │ + beq 16200c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 161f28 │ │ │ │ + beq 16200c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16240c │ │ │ │ + beq 1624f0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3852] @ 0xf0c │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1624c4 │ │ │ │ - ldr r2, [pc, #2024] @ 162738 │ │ │ │ + beq 1625a8 │ │ │ │ + ldr r2, [pc, #2024] @ 16281c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 161f78 │ │ │ │ + beq 16205c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 161f78 │ │ │ │ + beq 16205c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1623c4 │ │ │ │ + beq 1624a8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3856] @ 0xf10 │ │ │ │ ldr r0, [r4, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1624f0 │ │ │ │ - ldr r2, [pc, #1948] @ 16273c │ │ │ │ + beq 1625d4 │ │ │ │ + ldr r2, [pc, #1948] @ 162820 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 161fc8 │ │ │ │ + beq 1620ac │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 161fc8 │ │ │ │ + beq 1620ac │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1623cc │ │ │ │ + beq 1624b0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3860] @ 0xf14 │ │ │ │ ldr r0, [r4, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162510 │ │ │ │ - ldr r2, [pc, #1872] @ 162740 │ │ │ │ + beq 1625f4 │ │ │ │ + ldr r2, [pc, #1872] @ 162824 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 162018 │ │ │ │ + beq 1620fc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 162018 │ │ │ │ + beq 1620fc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1623d4 │ │ │ │ + beq 1624b8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3864] @ 0xf18 │ │ │ │ ldr r0, [r4, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16253c │ │ │ │ - ldr r2, [pc, #1796] @ 162744 │ │ │ │ + beq 162620 │ │ │ │ + ldr r2, [pc, #1796] @ 162828 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 162068 │ │ │ │ + beq 16214c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 162068 │ │ │ │ + beq 16214c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1623dc │ │ │ │ + beq 1624c0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3440] @ 0xd70 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162590 │ │ │ │ - ldr r2, [pc, #1720] @ 162748 │ │ │ │ + beq 162674 │ │ │ │ + ldr r2, [pc, #1720] @ 16282c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1620bc │ │ │ │ + beq 1621a0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1620bc │ │ │ │ + beq 1621a0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1620bc │ │ │ │ + bne 1621a0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1625b0 │ │ │ │ + beq 162694 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 162104 │ │ │ │ + beq 1621e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 162104 │ │ │ │ + bne 1621e8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ - beq 16246c │ │ │ │ - ldr r0, [pc, #1592] @ 16274c │ │ │ │ + beq 162550 │ │ │ │ + ldr r0, [pc, #1592] @ 162830 │ │ │ │ ldr r2, [r4, #1304] @ 0x518 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #624 @ 0x270 │ │ │ │ mov r1, r9 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 162144 │ │ │ │ + beq 162228 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 162454 │ │ │ │ + beq 162538 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1625d0 │ │ │ │ + beq 1626b4 │ │ │ │ ldr r1, [r4, #2012] @ 0x7dc │ │ │ │ mov r0, #1 │ │ │ │ ldr sl, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1625f0 │ │ │ │ + beq 1626d4 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 162194 │ │ │ │ + beq 162278 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1624b8 │ │ │ │ + beq 16259c │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 162618 │ │ │ │ - ldr r2, [pc, #1448] @ 162750 │ │ │ │ + blt 1626fc │ │ │ │ + ldr r2, [pc, #1448] @ 162834 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #1288] @ 0x508 │ │ │ │ str r8, [r2] │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1621ec │ │ │ │ + beq 1622d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1624e4 │ │ │ │ + beq 1625c8 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 162634 │ │ │ │ + blt 162718 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r1, [r4, #640] @ 0x280 │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 162654 │ │ │ │ + beq 162738 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 162234 │ │ │ │ + beq 162318 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 162530 │ │ │ │ + beq 162614 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 162674 │ │ │ │ - ldr r0, [pc, #1296] @ 162754 │ │ │ │ + beq 162758 │ │ │ │ + ldr r0, [pc, #1296] @ 162838 │ │ │ │ ldr r2, [r4, #1304] @ 0x518 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #832 @ 0x340 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 162274 │ │ │ │ + beq 162358 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 162584 │ │ │ │ + beq 162668 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 162694 │ │ │ │ + beq 162778 │ │ │ │ ldr r1, [r4, #2012] @ 0x7dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1626b4 │ │ │ │ + beq 162798 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1622c4 │ │ │ │ + beq 1623a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 162460 │ │ │ │ + beq 162544 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1626dc │ │ │ │ - ldr r2, [pc, #1152] @ 162758 │ │ │ │ + blt 1627c0 │ │ │ │ + ldr r2, [pc, #1152] @ 16283c │ │ │ │ ldr r1, [r4, #1284] @ 0x504 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 16231c │ │ │ │ + beq 162400 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16248c │ │ │ │ + beq 162570 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 162348 │ │ │ │ - ldr r1, [pc, #1068] @ 16275c │ │ │ │ - ldr r0, [pc, #1068] @ 162760 │ │ │ │ + bge 16242c │ │ │ │ + ldr r1, [pc, #1068] @ 162840 │ │ │ │ + ldr r0, [pc, #1068] @ 162844 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #121 @ 0x79 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1044] @ 162764 │ │ │ │ - ldr r3, [pc, #940] @ 162700 │ │ │ │ + ldr r2, [pc, #1044] @ 162848 │ │ │ │ + ldr r3, [pc, #940] @ 1627e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1626f8 │ │ │ │ + bne 1627dc │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16255c │ │ │ │ + beq 162640 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 161d78 │ │ │ │ + beq 161e5c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 161d78 │ │ │ │ + beq 161e5c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 161d78 │ │ │ │ + bne 161e5c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 161d78 │ │ │ │ + b 161e5c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 161e38 │ │ │ │ + b 161f1c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 161e88 │ │ │ │ + b 161f6c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 161f78 │ │ │ │ + b 16205c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 161fc8 │ │ │ │ + b 1620ac │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162018 │ │ │ │ + b 1620fc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162068 │ │ │ │ - ldr r1, [pc, #892] @ 162768 │ │ │ │ - ldr r0, [pc, #892] @ 16276c │ │ │ │ + b 16214c │ │ │ │ + ldr r1, [pc, #892] @ 16284c │ │ │ │ + ldr r0, [pc, #892] @ 162850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ + b 162428 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 161ed8 │ │ │ │ + b 161fbc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 161f28 │ │ │ │ - ldr r1, [pc, #852] @ 162770 │ │ │ │ - ldr r0, [pc, #852] @ 162774 │ │ │ │ + b 16200c │ │ │ │ + ldr r1, [pc, #852] @ 162854 │ │ │ │ + ldr r0, [pc, #852] @ 162858 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #828] @ 162778 │ │ │ │ - ldr r0, [pc, #828] @ 16277c │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #828] @ 16285c │ │ │ │ + ldr r0, [pc, #828] @ 162860 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #10 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ + b 162428 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162144 │ │ │ │ + b 162228 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1622c4 │ │ │ │ - ldr r1, [pc, #780] @ 162780 │ │ │ │ - ldr r0, [pc, #780] @ 162784 │ │ │ │ + b 1623a8 │ │ │ │ + ldr r1, [pc, #780] @ 162864 │ │ │ │ + ldr r0, [pc, #780] @ 162868 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ + b 162428 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16231c │ │ │ │ - ldr r1, [pc, #744] @ 162788 │ │ │ │ - ldr r0, [pc, #744] @ 16278c │ │ │ │ + b 162400 │ │ │ │ + ldr r1, [pc, #744] @ 16286c │ │ │ │ + ldr r0, [pc, #744] @ 162870 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ + b 162428 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162194 │ │ │ │ - ldr r1, [pc, #708] @ 162790 │ │ │ │ - ldr r0, [pc, #708] @ 162794 │ │ │ │ + b 162278 │ │ │ │ + ldr r1, [pc, #708] @ 162874 │ │ │ │ + ldr r0, [pc, #708] @ 162878 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ + b 162428 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1621ec │ │ │ │ - ldr r1, [pc, #672] @ 162798 │ │ │ │ - ldr r0, [pc, #672] @ 16279c │ │ │ │ + b 1622d0 │ │ │ │ + ldr r1, [pc, #672] @ 16287c │ │ │ │ + ldr r0, [pc, #672] @ 162880 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #648] @ 1627a0 │ │ │ │ - ldr r0, [pc, #648] @ 1627a4 │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #648] @ 162884 │ │ │ │ + ldr r0, [pc, #648] @ 162888 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #15 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ + b 162428 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162234 │ │ │ │ - ldr r1, [pc, #612] @ 1627a8 │ │ │ │ - ldr r0, [pc, #612] @ 1627ac │ │ │ │ + b 162318 │ │ │ │ + ldr r1, [pc, #612] @ 16288c │ │ │ │ + ldr r0, [pc, #612] @ 162890 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r3, [pc, #448] @ 162724 │ │ │ │ - ldr r1, [pc, #584] @ 1627b0 │ │ │ │ + b 162428 │ │ │ │ + ldr r3, [pc, #448] @ 162808 │ │ │ │ + ldr r1, [pc, #584] @ 162894 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #580] @ 1627b4 │ │ │ │ + ldr r0, [pc, #580] @ 162898 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ + b 162428 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162274 │ │ │ │ - ldr r1, [pc, #544] @ 1627b8 │ │ │ │ - ldr r0, [pc, #544] @ 1627bc │ │ │ │ + b 162358 │ │ │ │ + ldr r1, [pc, #544] @ 16289c │ │ │ │ + ldr r0, [pc, #544] @ 1628a0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #17 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #520] @ 1627c0 │ │ │ │ - ldr r0, [pc, #520] @ 1627c4 │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #520] @ 1628a4 │ │ │ │ + ldr r0, [pc, #520] @ 1628a8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #496] @ 1627c8 │ │ │ │ - ldr r0, [pc, #496] @ 1627cc │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #496] @ 1628ac │ │ │ │ + ldr r0, [pc, #496] @ 1628b0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #472] @ 1627d0 │ │ │ │ - ldr r0, [pc, #472] @ 1627d4 │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #472] @ 1628b4 │ │ │ │ + ldr r0, [pc, #472] @ 1628b8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #440] @ 1627d8 │ │ │ │ - ldr r0, [pc, #440] @ 1627dc │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #440] @ 1628bc │ │ │ │ + ldr r0, [pc, #440] @ 1628c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 16260c │ │ │ │ - ldr r1, [pc, #420] @ 1627e0 │ │ │ │ - ldr r0, [pc, #420] @ 1627e4 │ │ │ │ + b 1626f0 │ │ │ │ + ldr r1, [pc, #420] @ 1628c4 │ │ │ │ + ldr r0, [pc, #420] @ 1628c8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #396] @ 1627e8 │ │ │ │ - ldr r0, [pc, #396] @ 1627ec │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #396] @ 1628cc │ │ │ │ + ldr r0, [pc, #396] @ 1628d0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #121 @ 0x79 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #372] @ 1627f0 │ │ │ │ - ldr r0, [pc, #372] @ 1627f4 │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #372] @ 1628d4 │ │ │ │ + ldr r0, [pc, #372] @ 1628d8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #121 @ 0x79 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #348] @ 1627f8 │ │ │ │ - ldr r0, [pc, #348] @ 1627fc │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #348] @ 1628dc │ │ │ │ + ldr r0, [pc, #348] @ 1628e0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #121 @ 0x79 │ │ │ │ bl b6f00 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #324] @ 162800 │ │ │ │ - ldr r0, [pc, #324] @ 162804 │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #324] @ 1628e4 │ │ │ │ + ldr r0, [pc, #324] @ 1628e8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #121 @ 0x79 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 162344 │ │ │ │ - ldr r1, [pc, #292] @ 162808 │ │ │ │ - ldr r0, [pc, #292] @ 16280c │ │ │ │ + b 162428 │ │ │ │ + ldr r1, [pc, #292] @ 1628ec │ │ │ │ + ldr r0, [pc, #292] @ 1628f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #121 @ 0x79 │ │ │ │ bl b6f00 │ │ │ │ - b 1626d0 │ │ │ │ + b 1627b4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq lr, sp, r4, asr #5 │ │ │ │ + eoreq lr, sp, r0, ror #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x002de2b0 │ │ │ │ + eoreq lr, sp, ip, asr #3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ - eoreq r1, ip, r0, ror #7 │ │ │ │ + eoreq r1, ip, r4, ror #7 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r0, asr #18 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl fp │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ muleq r0, r4, r7 │ │ │ │ andeq r0, r0, r4, ror #11 │ │ │ │ andeq r0, r0, r4, ror #17 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ - @ instruction: 0x002df1b4 │ │ │ │ + ldrdeq pc, [sp], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #22 │ │ │ │ - eoreq pc, sp, r4, lsl #1 │ │ │ │ + eoreq lr, sp, r0, lsr #31 │ │ │ │ andeq r0, r0, r4, ror #25 │ │ │ │ - mlaeq r9, r8, sl, fp │ │ │ │ - @ instruction: 0x0029c9b0 │ │ │ │ - eoreq sp, sp, r8, lsr #25 │ │ │ │ - ldrdeq fp, [r9], -ip @ │ │ │ │ - strdeq ip, [r9], -r4 @ │ │ │ │ - eoreq fp, r9, ip, lsr #19 │ │ │ │ - eoreq ip, r9, r4, asr #17 │ │ │ │ - eoreq fp, r9, ip, lsl #19 │ │ │ │ - eoreq ip, r9, r4, lsr #17 │ │ │ │ - eoreq fp, r9, r4, asr r9 │ │ │ │ - eoreq ip, r9, ip, ror #16 │ │ │ │ - eoreq fp, r9, r8, lsr #18 │ │ │ │ - eoreq ip, r9, r0, asr #16 │ │ │ │ - strdeq fp, [r9], -ip @ │ │ │ │ - eoreq ip, r9, r4, lsl r8 │ │ │ │ - ldrdeq fp, [r9], -r0 @ │ │ │ │ - eoreq ip, r9, r8, ror #15 │ │ │ │ - @ instruction: 0x0029b8b0 │ │ │ │ - eoreq ip, r9, r8, asr #15 │ │ │ │ - eoreq fp, r9, r4, lsl #17 │ │ │ │ - mlaeq r9, ip, r7, ip │ │ │ │ - eoreq fp, r9, ip, asr r8 │ │ │ │ - eoreq ip, r9, r4, ror r7 │ │ │ │ - eoreq fp, r9, r0, lsr r8 │ │ │ │ - eoreq ip, r9, r8, asr #14 │ │ │ │ - eoreq fp, r9, r0, lsl r8 │ │ │ │ - eoreq ip, r9, r8, lsr #14 │ │ │ │ - strdeq fp, [r9], -r0 @ │ │ │ │ - eoreq ip, r9, r8, lsl #14 │ │ │ │ - ldrdeq fp, [r9], -r0 @ │ │ │ │ - eoreq ip, r9, r8, ror #13 │ │ │ │ - eoreq fp, r9, ip, lsr #15 │ │ │ │ - eoreq ip, r9, r4, asr #13 │ │ │ │ - eoreq fp, r9, ip, lsl #15 │ │ │ │ - eoreq ip, r9, r4, lsr #13 │ │ │ │ - eoreq fp, r9, ip, ror #14 │ │ │ │ - eoreq ip, r9, r4, lsl #13 │ │ │ │ - eoreq fp, r9, ip, asr #14 │ │ │ │ - eoreq ip, r9, r4, ror #12 │ │ │ │ - eoreq fp, r9, ip, lsr #14 │ │ │ │ - eoreq ip, r9, r4, asr #12 │ │ │ │ - eoreq fp, r9, ip, lsl #14 │ │ │ │ - eoreq ip, r9, r4, lsr #12 │ │ │ │ - eoreq fp, r9, r8, ror #13 │ │ │ │ - eoreq ip, r9, r0, lsl #12 │ │ │ │ + mlaeq r9, ip, sl, fp │ │ │ │ + @ instruction: 0x0029c9b4 │ │ │ │ + eoreq sp, sp, r4, asr #23 │ │ │ │ + eoreq fp, r9, r0, ror #19 │ │ │ │ + strdeq ip, [r9], -r8 @ │ │ │ │ + @ instruction: 0x0029b9b0 │ │ │ │ + eoreq ip, r9, r8, asr #17 │ │ │ │ + mlaeq r9, r0, r9, fp │ │ │ │ + eoreq ip, r9, r8, lsr #17 │ │ │ │ + eoreq fp, r9, r8, asr r9 │ │ │ │ + eoreq ip, r9, r0, ror r8 │ │ │ │ + eoreq fp, r9, ip, lsr #18 │ │ │ │ + eoreq ip, r9, r4, asr #16 │ │ │ │ + eoreq fp, r9, r0, lsl #18 │ │ │ │ + eoreq ip, r9, r8, lsl r8 │ │ │ │ + ldrdeq fp, [r9], -r4 @ │ │ │ │ + eoreq ip, r9, ip, ror #15 │ │ │ │ + @ instruction: 0x0029b8b4 │ │ │ │ + eoreq ip, r9, ip, asr #15 │ │ │ │ + eoreq fp, r9, r8, lsl #17 │ │ │ │ + eoreq ip, r9, r0, lsr #15 │ │ │ │ + eoreq fp, r9, r0, ror #16 │ │ │ │ + eoreq ip, r9, r8, ror r7 │ │ │ │ + eoreq fp, r9, r4, lsr r8 │ │ │ │ + eoreq ip, r9, ip, asr #14 │ │ │ │ + eoreq fp, r9, r4, lsl r8 │ │ │ │ + eoreq ip, r9, ip, lsr #14 │ │ │ │ + strdeq fp, [r9], -r4 @ │ │ │ │ + eoreq ip, r9, ip, lsl #14 │ │ │ │ + ldrdeq fp, [r9], -r4 @ │ │ │ │ + eoreq ip, r9, ip, ror #13 │ │ │ │ + @ instruction: 0x0029b7b0 │ │ │ │ + eoreq ip, r9, r8, asr #13 │ │ │ │ + mlaeq r9, r0, r7, fp │ │ │ │ + eoreq ip, r9, r8, lsr #13 │ │ │ │ + eoreq fp, r9, r0, ror r7 │ │ │ │ + eoreq ip, r9, r8, lsl #13 │ │ │ │ + eoreq fp, r9, r0, asr r7 │ │ │ │ + eoreq ip, r9, r8, ror #12 │ │ │ │ + eoreq fp, r9, r0, lsr r7 │ │ │ │ + eoreq ip, r9, r8, asr #12 │ │ │ │ + eoreq fp, r9, r0, lsl r7 │ │ │ │ + eoreq ip, r9, r8, lsr #12 │ │ │ │ + eoreq fp, r9, ip, ror #13 │ │ │ │ + eoreq ip, r9, r4, lsl #12 │ │ │ │ │ │ │ │ -00162810 : │ │ │ │ +001628f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r1, [pc, #2744] @ 1632e0 │ │ │ │ - ldr r3, [pc, #2744] @ 1632e4 │ │ │ │ + ldr r1, [pc, #2744] @ 1633c4 │ │ │ │ + ldr r3, [pc, #2744] @ 1633c8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #2736] @ 1632e8 │ │ │ │ - ldr r2, [pc, #2736] @ 1632ec │ │ │ │ + ldr r5, [pc, #2736] @ 1633cc │ │ │ │ + ldr r2, [pc, #2736] @ 1633d0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ - ldr r3, [pc, #2712] @ 1632f0 │ │ │ │ + ldr r3, [pc, #2712] @ 1633d4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r7 │ │ │ │ - ldr r3, [pc, #2700] @ 1632f4 │ │ │ │ + ldr r3, [pc, #2700] @ 1633d8 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 162e90 │ │ │ │ - ldr r3, [pc, #2692] @ 1632f8 │ │ │ │ + beq 162f74 │ │ │ │ + ldr r3, [pc, #2692] @ 1633dc │ │ │ │ mov r2, #3 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ - ldr r2, [pc, #2680] @ 1632fc │ │ │ │ + ldr r2, [pc, #2680] @ 1633e0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r6, [r5, r2] │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ add r1, sp, #20 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r0, [r8, #3872] @ 0xf20 │ │ │ │ ldr r2, [r6] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 162e60 │ │ │ │ + beq 162f44 │ │ │ │ ldr r2, [r8, #3876] @ 0xf24 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162f30 │ │ │ │ - ldr r2, [pc, #2596] @ 163300 │ │ │ │ + beq 163014 │ │ │ │ + ldr r2, [pc, #2596] @ 1633e4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 162904 │ │ │ │ + beq 1629e8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 162904 │ │ │ │ + beq 1629e8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 162ed0 │ │ │ │ + beq 162fb4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3604] @ 0xe14 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162f50 │ │ │ │ - ldr r2, [pc, #2520] @ 163304 │ │ │ │ + beq 163034 │ │ │ │ + ldr r2, [pc, #2520] @ 1633e8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 162954 │ │ │ │ + beq 162a38 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 162954 │ │ │ │ + beq 162a38 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 162ed8 │ │ │ │ + beq 162fbc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3880] @ 0xf28 │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162f00 │ │ │ │ - ldr r2, [pc, #2444] @ 163308 │ │ │ │ + beq 162fe4 │ │ │ │ + ldr r2, [pc, #2444] @ 1633ec │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1629a4 │ │ │ │ + beq 162a88 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1629a4 │ │ │ │ + beq 162a88 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 162f20 │ │ │ │ + beq 163004 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3884] @ 0xf2c │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162fc8 │ │ │ │ - ldr r2, [pc, #2368] @ 16330c │ │ │ │ + beq 1630ac │ │ │ │ + ldr r2, [pc, #2368] @ 1633f0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1629f4 │ │ │ │ + beq 162ad8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1629f4 │ │ │ │ + beq 162ad8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 162f28 │ │ │ │ + beq 16300c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3888] @ 0xf30 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r6] │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 162ff4 │ │ │ │ - ldr r2, [pc, #2292] @ 163310 │ │ │ │ + beq 1630d8 │ │ │ │ + ldr r2, [pc, #2292] @ 1633f4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 162a44 │ │ │ │ + beq 162b28 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 162a44 │ │ │ │ + beq 162b28 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 162ee0 │ │ │ │ - ldr r3, [pc, #2248] @ 163314 │ │ │ │ + beq 162fc4 │ │ │ │ + ldr r3, [pc, #2248] @ 1633f8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe5c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 163014 │ │ │ │ + beq 1630f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 162a8c │ │ │ │ + beq 162b70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 162ee8 │ │ │ │ + beq 162fcc │ │ │ │ cmp r8, #0 │ │ │ │ - beq 163034 │ │ │ │ - ldr r0, [pc, #2172] @ 163318 │ │ │ │ + beq 163118 │ │ │ │ + ldr r0, [pc, #2172] @ 1633fc │ │ │ │ ldr r2, [r4, #1324] @ 0x52c │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #2128 @ 0x850 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 162ad0 │ │ │ │ + beq 162bb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 162ef4 │ │ │ │ + beq 162fd8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 163054 │ │ │ │ - ldr lr, [pc, #2108] @ 16331c │ │ │ │ + beq 163138 │ │ │ │ + ldr lr, [pc, #2108] @ 163400 │ │ │ │ add r8, sp, #24 │ │ │ │ add lr, pc, lr │ │ │ │ add lr, lr, #344 @ 0x158 │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ mov sl, r8 │ │ │ │ ldr lr, [lr] │ │ │ │ - ldr ip, [pc, #2084] @ 163320 │ │ │ │ + ldr ip, [pc, #2084] @ 163404 │ │ │ │ stmia r8!, {r0, r1, r2, r3} │ │ │ │ str lr, [r8] │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #2592 @ 0xa20 │ │ │ │ add fp, r4, #4096 @ 0x1000 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldr r1, [fp, #32] │ │ │ │ ldr r2, [r4, #2012] @ 0x7dc │ │ │ │ mov r0, #2 │ │ │ │ ldr r9, [r4, #2008] @ 0x7d8 │ │ │ │ str lr, [ip] │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16309c │ │ │ │ + beq 163180 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 162b6c │ │ │ │ + beq 162c50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 162b6c │ │ │ │ + bne 162c50 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1630c4 │ │ │ │ - ldr r2, [pc, #1956] @ 163324 │ │ │ │ + blt 1631a8 │ │ │ │ + ldr r2, [pc, #1956] @ 163408 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r3, #36] @ 0x24 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 162bd0 │ │ │ │ + beq 162cb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 162bd0 │ │ │ │ + bne 162cb4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - blt 162f70 │ │ │ │ - ldr r0, [pc, #1864] @ 163328 │ │ │ │ + blt 163054 │ │ │ │ + ldr r0, [pc, #1864] @ 16340c │ │ │ │ ldr r2, [r4, #1324] @ 0x52c │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #1920 @ 0x780 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1630e0 │ │ │ │ + beq 1631c4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr ip, [r3] │ │ │ │ - ldr r0, [pc, #1824] @ 16332c │ │ │ │ + ldr r0, [pc, #1824] @ 163410 │ │ │ │ add r1, r4, #4080 @ 0xff0 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ ldr r9, [r4, #2008] @ 0x7d8 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r4, #4092] @ 0xffc │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0, #2572] @ 0xa0c │ │ │ │ mov r0, #5 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 163100 │ │ │ │ + beq 1631e4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 162c6c │ │ │ │ + beq 162d50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 162fe8 │ │ │ │ + beq 1630cc │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 163120 │ │ │ │ - ldr r2, [pc, #1712] @ 163330 │ │ │ │ + blt 163204 │ │ │ │ + ldr r2, [pc, #1712] @ 163414 │ │ │ │ add fp, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [fp, #40] @ 0x28 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ mov r0, r3 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16313c │ │ │ │ + blt 163220 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 16315c │ │ │ │ + beq 163240 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16317c │ │ │ │ - ldr r3, [pc, #1636] @ 163334 │ │ │ │ + beq 163260 │ │ │ │ + ldr r3, [pc, #1636] @ 163418 │ │ │ │ ldr r1, [r4, #4080] @ 0xff0 │ │ │ │ ldr sl, [r5, r3] │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1631dc │ │ │ │ + blt 1632c0 │ │ │ │ ldr r1, [r4, #4084] @ 0xff4 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1631fc │ │ │ │ + blt 1632e0 │ │ │ │ ldr r1, [r4, #4088] @ 0xff8 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16321c │ │ │ │ + blt 163300 │ │ │ │ ldr r1, [r4, #4092] @ 0xffc │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16323c │ │ │ │ - ldr r3, [pc, #1540] @ 163338 │ │ │ │ + blt 163320 │ │ │ │ + ldr r3, [pc, #1540] @ 16341c │ │ │ │ ldr r1, [fp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16325c │ │ │ │ + blt 163340 │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16327c │ │ │ │ + blt 163360 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 162f90 │ │ │ │ + blt 163074 │ │ │ │ ldr r2, [r4, #1324] @ 0x52c │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 16329c │ │ │ │ + blt 163380 │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1632bc │ │ │ │ + beq 1633a0 │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r4, r0, #255 @ 0xff │ │ │ │ - beq 162de4 │ │ │ │ + beq 162ec8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1631c4 │ │ │ │ + beq 1632a8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 162e00 │ │ │ │ + beq 162ee4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1631d0 │ │ │ │ + beq 1632b4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 162e1c │ │ │ │ + beq 162f00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1631ac │ │ │ │ + beq 163290 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 162e38 │ │ │ │ + beq 162f1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1631b8 │ │ │ │ + beq 16329c │ │ │ │ cmp r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ - bne 162e64 │ │ │ │ - ldr r1, [pc, #1264] @ 16333c │ │ │ │ - ldr r0, [pc, #1264] @ 163340 │ │ │ │ + bne 162f48 │ │ │ │ + ldr r1, [pc, #1264] @ 163420 │ │ │ │ + ldr r0, [pc, #1264] @ 163424 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1260] @ 163344 │ │ │ │ + ldr r2, [pc, #1260] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1244] @ 163348 │ │ │ │ - ldr r3, [pc, #1140] @ 1632e4 │ │ │ │ + ldr r2, [pc, #1244] @ 16342c │ │ │ │ + ldr r3, [pc, #1140] @ 1633c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1632dc │ │ │ │ + bne 1633c0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 163074 │ │ │ │ + beq 163158 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16286c │ │ │ │ + beq 162950 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16286c │ │ │ │ + beq 162950 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 16286c │ │ │ │ + bne 162950 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16286c │ │ │ │ + b 162950 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162904 │ │ │ │ + b 1629e8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162954 │ │ │ │ + b 162a38 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162a44 │ │ │ │ + b 162b28 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162a8c │ │ │ │ + b 162b70 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162ad0 │ │ │ │ - ldr r1, [pc, #1092] @ 16334c │ │ │ │ - ldr r0, [pc, #1092] @ 163350 │ │ │ │ + b 162bb4 │ │ │ │ + ldr r1, [pc, #1092] @ 163430 │ │ │ │ + ldr r0, [pc, #1092] @ 163434 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ + b 162f44 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1629a4 │ │ │ │ + b 162a88 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1629f4 │ │ │ │ - ldr r1, [pc, #1052] @ 163354 │ │ │ │ - ldr r0, [pc, #1052] @ 163358 │ │ │ │ + b 162ad8 │ │ │ │ + ldr r1, [pc, #1052] @ 163438 │ │ │ │ + ldr r0, [pc, #1052] @ 16343c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #1028] @ 16335c │ │ │ │ - ldr r0, [pc, #1028] @ 163360 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #1028] @ 163440 │ │ │ │ + ldr r0, [pc, #1028] @ 163444 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #1004] @ 163364 │ │ │ │ - ldr r0, [pc, #1004] @ 163368 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #1004] @ 163448 │ │ │ │ + ldr r0, [pc, #1004] @ 16344c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #980] @ 16336c │ │ │ │ - ldr r0, [pc, #980] @ 163370 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #980] @ 163450 │ │ │ │ + ldr r0, [pc, #980] @ 163454 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #928] @ 163344 │ │ │ │ + ldr r2, [pc, #928] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #932] @ 163374 │ │ │ │ - ldr r0, [pc, #932] @ 163378 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #932] @ 163458 │ │ │ │ + ldr r0, [pc, #932] @ 16345c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ + b 162f44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162c6c │ │ │ │ - ldr r1, [pc, #896] @ 16337c │ │ │ │ - ldr r0, [pc, #896] @ 163380 │ │ │ │ + b 162d50 │ │ │ │ + ldr r1, [pc, #896] @ 163460 │ │ │ │ + ldr r0, [pc, #896] @ 163464 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #872] @ 163384 │ │ │ │ - ldr r0, [pc, #872] @ 163388 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #872] @ 163468 │ │ │ │ + ldr r0, [pc, #872] @ 16346c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #848] @ 16338c │ │ │ │ - ldr r0, [pc, #848] @ 163390 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #848] @ 163470 │ │ │ │ + ldr r0, [pc, #848] @ 163474 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #824] @ 163394 │ │ │ │ - ldr r0, [pc, #824] @ 163398 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #824] @ 163478 │ │ │ │ + ldr r0, [pc, #824] @ 16347c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ - ldr r3, [pc, #640] @ 1632fc │ │ │ │ - ldr r1, [pc, #796] @ 16339c │ │ │ │ + b 162f44 │ │ │ │ + ldr r3, [pc, #640] @ 1633e0 │ │ │ │ + ldr r1, [pc, #796] @ 163480 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #792] @ 1633a0 │ │ │ │ + ldr r0, [pc, #792] @ 163484 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #768] @ 1633a4 │ │ │ │ - ldr r0, [pc, #768] @ 1633a8 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #768] @ 163488 │ │ │ │ + ldr r0, [pc, #768] @ 16348c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #736] @ 1633ac │ │ │ │ - ldr r0, [pc, #736] @ 1633b0 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #736] @ 163490 │ │ │ │ + ldr r0, [pc, #736] @ 163494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ bl b6f00 │ │ │ │ - b 1630b8 │ │ │ │ - ldr r1, [pc, #716] @ 1633b4 │ │ │ │ - ldr r0, [pc, #716] @ 1633b8 │ │ │ │ + b 16319c │ │ │ │ + ldr r1, [pc, #716] @ 163498 │ │ │ │ + ldr r0, [pc, #716] @ 16349c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #592] @ 163344 │ │ │ │ + ldr r2, [pc, #592] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 162e60 │ │ │ │ - ldr r1, [pc, #692] @ 1633bc │ │ │ │ - ldr r0, [pc, #692] @ 1633c0 │ │ │ │ + b 162f44 │ │ │ │ + ldr r1, [pc, #692] @ 1634a0 │ │ │ │ + ldr r0, [pc, #692] @ 1634a4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #560] @ 163344 │ │ │ │ + ldr r2, [pc, #560] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1630b8 │ │ │ │ - ldr r1, [pc, #668] @ 1633c4 │ │ │ │ - ldr r0, [pc, #668] @ 1633c8 │ │ │ │ - ldr r2, [pc, #532] @ 163344 │ │ │ │ + b 16319c │ │ │ │ + ldr r1, [pc, #668] @ 1634a8 │ │ │ │ + ldr r0, [pc, #668] @ 1634ac │ │ │ │ + ldr r2, [pc, #532] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1630b8 │ │ │ │ - ldr r1, [pc, #648] @ 1633cc │ │ │ │ - ldr r0, [pc, #648] @ 1633d0 │ │ │ │ + b 16319c │ │ │ │ + ldr r1, [pc, #648] @ 1634b0 │ │ │ │ + ldr r0, [pc, #648] @ 1634b4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #500] @ 163344 │ │ │ │ + ldr r2, [pc, #500] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1630b8 │ │ │ │ - ldr r1, [pc, #624] @ 1633d4 │ │ │ │ - ldr r0, [pc, #624] @ 1633d8 │ │ │ │ + b 16319c │ │ │ │ + ldr r1, [pc, #624] @ 1634b8 │ │ │ │ + ldr r0, [pc, #624] @ 1634bc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #468] @ 163344 │ │ │ │ + ldr r2, [pc, #468] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1630b8 │ │ │ │ - ldr r1, [pc, #600] @ 1633dc │ │ │ │ - ldr r0, [pc, #600] @ 1633e0 │ │ │ │ + b 16319c │ │ │ │ + ldr r1, [pc, #600] @ 1634c0 │ │ │ │ + ldr r0, [pc, #600] @ 1634c4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #436] @ 163344 │ │ │ │ + ldr r2, [pc, #436] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 162e60 │ │ │ │ + b 162f44 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162e1c │ │ │ │ + b 162f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162e38 │ │ │ │ + b 162f1c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162de4 │ │ │ │ + b 162ec8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 162e00 │ │ │ │ - ldr r1, [pc, #512] @ 1633e4 │ │ │ │ - ldr r0, [pc, #512] @ 1633e8 │ │ │ │ + b 162ee4 │ │ │ │ + ldr r1, [pc, #512] @ 1634c8 │ │ │ │ + ldr r0, [pc, #512] @ 1634cc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #508] @ 1633ec │ │ │ │ + ldr r2, [pc, #508] @ 1634d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 162fac │ │ │ │ - ldr r1, [pc, #492] @ 1633f0 │ │ │ │ - ldr r0, [pc, #492] @ 1633f4 │ │ │ │ + b 163090 │ │ │ │ + ldr r1, [pc, #492] @ 1634d4 │ │ │ │ + ldr r0, [pc, #492] @ 1634d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 162fac │ │ │ │ - ldr r1, [pc, #468] @ 1633f8 │ │ │ │ - ldr r0, [pc, #468] @ 1633fc │ │ │ │ + b 163090 │ │ │ │ + ldr r1, [pc, #468] @ 1634dc │ │ │ │ + ldr r0, [pc, #468] @ 1634e0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #464] @ 163400 │ │ │ │ + ldr r2, [pc, #464] @ 1634e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 162fac │ │ │ │ - ldr r1, [pc, #448] @ 163404 │ │ │ │ - ldr r0, [pc, #448] @ 163408 │ │ │ │ + b 163090 │ │ │ │ + ldr r1, [pc, #448] @ 1634e8 │ │ │ │ + ldr r0, [pc, #448] @ 1634ec │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #444] @ 16340c │ │ │ │ + ldr r2, [pc, #444] @ 1634f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 162fac │ │ │ │ - ldr r1, [pc, #428] @ 163410 │ │ │ │ - ldr r0, [pc, #428] @ 163414 │ │ │ │ + b 163090 │ │ │ │ + ldr r1, [pc, #428] @ 1634f4 │ │ │ │ + ldr r0, [pc, #428] @ 1634f8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 162fac │ │ │ │ - ldr r1, [pc, #404] @ 163418 │ │ │ │ - ldr r0, [pc, #404] @ 16341c │ │ │ │ + b 163090 │ │ │ │ + ldr r1, [pc, #404] @ 1634fc │ │ │ │ + ldr r0, [pc, #404] @ 163500 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #180] @ 163344 │ │ │ │ + ldr r2, [pc, #180] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 162fac │ │ │ │ + b 163090 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #376] @ 163420 │ │ │ │ - ldr r0, [pc, #376] @ 163424 │ │ │ │ - ldr r2, [pc, #148] @ 163344 │ │ │ │ + ldr r1, [pc, #376] @ 163504 │ │ │ │ + ldr r0, [pc, #376] @ 163508 │ │ │ │ + ldr r2, [pc, #148] @ 163428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 162fac │ │ │ │ - ldr r1, [pc, #356] @ 163428 │ │ │ │ - ldr r0, [pc, #356] @ 16342c │ │ │ │ + b 163090 │ │ │ │ + ldr r1, [pc, #356] @ 16350c │ │ │ │ + ldr r0, [pc, #356] @ 163510 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #352] @ 163430 │ │ │ │ + ldr r2, [pc, #352] @ 163514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 162fac │ │ │ │ + b 163090 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq sp, [sp], -r0 @ │ │ │ │ + eoreq sp, sp, ip, ror #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x002dd7bc │ │ │ │ + ldrdeq sp, [sp], -r8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ - eoreq r4, pc, r4, rrx │ │ │ │ - eoreq lr, sp, r4, lsl #5 │ │ │ │ - eorseq r2, r0, r8, asr #25 │ │ │ │ + eoreq r3, pc, r0, lsl #31 │ │ │ │ + eoreq lr, sp, r0, lsr #3 │ │ │ │ + eorseq r2, r0, r4, ror #23 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ - eoreq r3, pc, r0, lsr #30 │ │ │ │ - eorseq r2, r0, ip, lsr #23 │ │ │ │ + eoreq r3, pc, ip, lsr lr @ │ │ │ │ + eorseq r2, r0, r8, asr #21 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq sl, r9, r8, ror pc │ │ │ │ - eoreq fp, r9, r8, lsl #31 │ │ │ │ + eoreq sl, r9, ip, ror pc │ │ │ │ + eoreq fp, r9, ip, lsl #31 │ │ │ │ muleq r0, lr, r1 │ │ │ │ - eoreq sp, sp, ip, lsl #3 │ │ │ │ - eoreq sl, r9, r0, asr #29 │ │ │ │ - ldrdeq fp, [r9], -r0 @ │ │ │ │ - mlaeq r9, r0, lr, sl │ │ │ │ - eoreq fp, r9, r0, lsr #29 │ │ │ │ - eoreq sl, r9, r0, ror lr │ │ │ │ - eoreq fp, r9, r0, lsl #29 │ │ │ │ - eoreq sl, r9, r0, asr lr │ │ │ │ - eoreq fp, r9, r0, ror #28 │ │ │ │ - eoreq sl, r9, ip, lsr #28 │ │ │ │ - eoreq fp, r9, ip, lsr lr │ │ │ │ - strdeq sl, [r9], -r8 @ │ │ │ │ - eoreq fp, r9, r8, lsl #28 │ │ │ │ - eoreq sl, r9, ip, asr #27 │ │ │ │ - ldrdeq fp, [r9], -ip @ │ │ │ │ - eoreq sl, r9, ip, lsr #27 │ │ │ │ - @ instruction: 0x0029bdbc │ │ │ │ - eoreq sl, r9, ip, lsl #27 │ │ │ │ - mlaeq r9, ip, sp, fp │ │ │ │ - eoreq sl, r9, ip, ror #26 │ │ │ │ - eoreq fp, r9, ip, ror sp │ │ │ │ - eoreq sl, r9, r4, asr #26 │ │ │ │ - eoreq fp, r9, r4, asr sp │ │ │ │ - eoreq sl, r9, r4, lsr #26 │ │ │ │ - eoreq fp, r9, r4, lsr sp │ │ │ │ - eoreq sl, r9, r0, lsl #26 │ │ │ │ - eoreq fp, r9, r0, lsl sp │ │ │ │ - ldrdeq sl, [r9], -ip @ │ │ │ │ - eoreq fp, r9, ip, ror #25 │ │ │ │ - @ instruction: 0x0029acbc │ │ │ │ - eoreq fp, r9, ip, asr #25 │ │ │ │ - eoreq sl, r9, r0, lsr #25 │ │ │ │ - @ instruction: 0x0029bcb0 │ │ │ │ - eoreq sl, r9, r0, lsl #25 │ │ │ │ - mlaeq r9, r0, ip, fp │ │ │ │ - eoreq sl, r9, r0, ror #24 │ │ │ │ - eoreq fp, r9, r0, ror ip │ │ │ │ - eoreq sl, r9, r0, asr #24 │ │ │ │ - eoreq fp, r9, r0, asr ip │ │ │ │ - eoreq sl, r9, r0, ror #23 │ │ │ │ + eoreq sp, sp, r8, lsr #1 │ │ │ │ + eoreq sl, r9, r4, asr #29 │ │ │ │ + ldrdeq fp, [r9], -r4 @ │ │ │ │ + mlaeq r9, r4, lr, sl │ │ │ │ + eoreq fp, r9, r4, lsr #29 │ │ │ │ + eoreq sl, r9, r4, ror lr │ │ │ │ + eoreq fp, r9, r4, lsl #29 │ │ │ │ + eoreq sl, r9, r4, asr lr │ │ │ │ + eoreq fp, r9, r4, ror #28 │ │ │ │ + eoreq sl, r9, r0, lsr lr │ │ │ │ + eoreq fp, r9, r0, asr #28 │ │ │ │ + strdeq sl, [r9], -ip @ │ │ │ │ + eoreq fp, r9, ip, lsl #28 │ │ │ │ + ldrdeq sl, [r9], -r0 @ │ │ │ │ + eoreq fp, r9, r0, ror #27 │ │ │ │ + @ instruction: 0x0029adb0 │ │ │ │ + eoreq fp, r9, r0, asr #27 │ │ │ │ + mlaeq r9, r0, sp, sl │ │ │ │ + eoreq fp, r9, r0, lsr #27 │ │ │ │ + eoreq sl, r9, r0, ror sp │ │ │ │ + eoreq fp, r9, r0, lsl #27 │ │ │ │ + eoreq sl, r9, r8, asr #26 │ │ │ │ + eoreq fp, r9, r8, asr sp │ │ │ │ + eoreq sl, r9, r8, lsr #26 │ │ │ │ + eoreq fp, r9, r8, lsr sp │ │ │ │ + eoreq sl, r9, r4, lsl #26 │ │ │ │ + eoreq fp, r9, r4, lsl sp │ │ │ │ + eoreq sl, r9, r0, ror #25 │ │ │ │ strdeq fp, [r9], -r0 @ │ │ │ │ - andeq r0, r0, r7, lsr #3 │ │ │ │ - eoreq sl, r9, r0, asr #23 │ │ │ │ + eoreq sl, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [r9], -r0 @ │ │ │ │ - eoreq sl, r9, r0, lsr #23 │ │ │ │ - @ instruction: 0x0029bbb0 │ │ │ │ + eoreq sl, r9, r4, lsr #25 │ │ │ │ + @ instruction: 0x0029bcb4 │ │ │ │ + eoreq sl, r9, r4, lsl #25 │ │ │ │ + mlaeq r9, r4, ip, fp │ │ │ │ + eoreq sl, r9, r4, ror #24 │ │ │ │ + eoreq fp, r9, r4, ror ip │ │ │ │ + eoreq sl, r9, r4, asr #24 │ │ │ │ + eoreq fp, r9, r4, asr ip │ │ │ │ + eoreq sl, r9, r4, ror #23 │ │ │ │ + strdeq fp, [r9], -r4 @ │ │ │ │ + andeq r0, r0, r7, lsr #3 │ │ │ │ + eoreq sl, r9, r4, asr #23 │ │ │ │ + ldrdeq fp, [r9], -r4 @ │ │ │ │ + eoreq sl, r9, r4, lsr #23 │ │ │ │ + @ instruction: 0x0029bbb4 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ - eoreq sl, r9, r0, lsl #23 │ │ │ │ - mlaeq r9, r0, fp, fp │ │ │ │ + eoreq sl, r9, r4, lsl #23 │ │ │ │ + mlaeq r9, r4, fp, fp │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ - eoreq sl, r9, r0, ror #22 │ │ │ │ - eoreq fp, r9, r0, ror fp │ │ │ │ - eoreq sl, r9, r0, asr #22 │ │ │ │ - eoreq fp, r9, r0, asr fp │ │ │ │ - eoreq sl, r9, r0, lsr #22 │ │ │ │ - eoreq fp, r9, r0, lsr fp │ │ │ │ - eoreq sl, r9, r0, lsl #22 │ │ │ │ - eoreq fp, r9, r0, lsl fp │ │ │ │ + eoreq sl, r9, r4, ror #22 │ │ │ │ + eoreq fp, r9, r4, ror fp │ │ │ │ + eoreq sl, r9, r4, asr #22 │ │ │ │ + eoreq fp, r9, r4, asr fp │ │ │ │ + eoreq sl, r9, r4, lsr #22 │ │ │ │ + eoreq fp, r9, r4, lsr fp │ │ │ │ + eoreq sl, r9, r4, lsl #22 │ │ │ │ + eoreq fp, r9, r4, lsl fp │ │ │ │ muleq r0, sp, r1 │ │ │ │ │ │ │ │ -00163434 : │ │ │ │ +00163518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r1, [pc, #3356] @ 164168 │ │ │ │ - ldr r3, [pc, #3356] @ 16416c │ │ │ │ + ldr r1, [pc, #3356] @ 16424c │ │ │ │ + ldr r3, [pc, #3356] @ 164250 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #3348] @ 164170 │ │ │ │ - ldr r2, [pc, #3348] @ 164174 │ │ │ │ + ldr r5, [pc, #3348] @ 164254 │ │ │ │ + ldr r2, [pc, #3348] @ 164258 │ │ │ │ sub sp, sp, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [r5, r2] │ │ │ │ - ldr r3, [pc, #3324] @ 164178 │ │ │ │ + ldr r3, [pc, #3324] @ 16425c │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #3312] @ 16417c │ │ │ │ + ldr r3, [pc, #3312] @ 164260 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 163be0 │ │ │ │ - ldr r3, [pc, #3304] @ 164180 │ │ │ │ + beq 163cc4 │ │ │ │ + ldr r3, [pc, #3304] @ 164264 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r2, #3892] @ 0xf34 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 163cdc │ │ │ │ - ldr r2, [pc, #3268] @ 164184 │ │ │ │ + beq 163dc0 │ │ │ │ + ldr r2, [pc, #3268] @ 164268 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1634e8 │ │ │ │ + beq 1635cc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1634e8 │ │ │ │ + beq 1635cc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 163bcc │ │ │ │ + beq 163cb0 │ │ │ │ ldr r1, [r4, #3440] @ 0xd70 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [r4, #3476] @ 0xd94 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 163cfc │ │ │ │ + beq 163de0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #4 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 163534 │ │ │ │ + beq 163618 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 163bd4 │ │ │ │ + beq 163cb8 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 163d1c │ │ │ │ + beq 163e00 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #3476] @ 0xd94 │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 163570 │ │ │ │ + beq 163654 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 163c20 │ │ │ │ + beq 163d04 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 163d38 │ │ │ │ + blt 163e1c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r1, [r4, #640] @ 0x280 │ │ │ │ add sl, r4, #4096 @ 0x1000 │ │ │ │ ldr r8, [sl, #44] @ 0x2c │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 163d58 │ │ │ │ + beq 163e3c │ │ │ │ ldr r1, [r4, #3440] @ 0xd70 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 163d74 │ │ │ │ + beq 163e58 │ │ │ │ ldr r3, [sl, #3896] @ 0xf38 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1635e4 │ │ │ │ + beq 1636c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 163c2c │ │ │ │ + beq 163d10 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 163c70 │ │ │ │ + beq 163d54 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 163608 │ │ │ │ + beq 1636ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 163cd0 │ │ │ │ + beq 163db4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16363c │ │ │ │ + beq 163720 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 163cc4 │ │ │ │ + beq 163da8 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 163df8 │ │ │ │ + blt 163edc │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #3776] @ 0xec0 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 163e14 │ │ │ │ + beq 163ef8 │ │ │ │ ldr r1, [r4, #3476] @ 0xd94 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 163e48 │ │ │ │ + beq 163f2c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1636a0 │ │ │ │ + beq 163784 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 163c4c │ │ │ │ + beq 163d30 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1636bc │ │ │ │ + beq 1637a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 163c40 │ │ │ │ + beq 163d24 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 163e7c │ │ │ │ + beq 163f60 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1636f0 │ │ │ │ + beq 1637d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 163c58 │ │ │ │ + beq 163d3c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 163ea8 │ │ │ │ - ldr r0, [pc, #2696] @ 164188 │ │ │ │ + beq 163f8c │ │ │ │ + ldr r0, [pc, #2696] @ 16426c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #1712 @ 0x6b0 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 163738 │ │ │ │ + beq 16381c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 163c64 │ │ │ │ + beq 163d48 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 163ef0 │ │ │ │ - ldr r3, [pc, #2628] @ 16418c │ │ │ │ - ldr r2, [pc, #2628] @ 164190 │ │ │ │ + beq 163fd4 │ │ │ │ + ldr r3, [pc, #2628] @ 164270 │ │ │ │ + ldr r2, [pc, #2628] @ 164274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #2612] @ 0xa34 │ │ │ │ - ldr r2, [pc, #2616] @ 164194 │ │ │ │ + ldr r2, [pc, #2616] @ 164278 │ │ │ │ mov r0, #2 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #2616] @ 0xa38 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ ldr r2, [r4, #2012] @ 0x7dc │ │ │ │ ldr r9, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 163f1c │ │ │ │ + beq 164000 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1637b8 │ │ │ │ + beq 16389c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 1637b8 │ │ │ │ + bne 16389c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 163dac │ │ │ │ - ldr r2, [pc, #2508] @ 164198 │ │ │ │ + blt 163e90 │ │ │ │ + ldr r2, [pc, #2508] @ 16427c │ │ │ │ mov r0, r3 │ │ │ │ ldr r9, [r5, r2] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ ldr r1, [r3, #60] @ 0x3c │ │ │ │ str r7, [r9] │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 163814 │ │ │ │ + beq 1638f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 163d94 │ │ │ │ + beq 163e78 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 163f3c │ │ │ │ + blt 164020 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #3776] @ 0xec0 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 163f58 │ │ │ │ + beq 16403c │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 163f74 │ │ │ │ + beq 164058 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16387c │ │ │ │ + beq 163960 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 163e3c │ │ │ │ + beq 163f20 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 163898 │ │ │ │ + beq 16397c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 163e30 │ │ │ │ + beq 163f14 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 163f9c │ │ │ │ + beq 164080 │ │ │ │ mov r1, sl │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1638cc │ │ │ │ + beq 1639b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 163e70 │ │ │ │ + beq 163f54 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 163fbc │ │ │ │ - ldr r0, [pc, #2240] @ 16419c │ │ │ │ + beq 1640a0 │ │ │ │ + ldr r0, [pc, #2240] @ 164280 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #1504 @ 0x5e0 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 163914 │ │ │ │ + beq 1639f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 163e9c │ │ │ │ + beq 163f80 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 163ff4 │ │ │ │ - ldr r3, [pc, #2172] @ 1641a0 │ │ │ │ + beq 1640d8 │ │ │ │ + ldr r3, [pc, #2172] @ 164284 │ │ │ │ mov r0, #2 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #2164] @ 1641a4 │ │ │ │ + ldr r3, [pc, #2164] @ 164288 │ │ │ │ ldr sl, [r4, #2008] @ 0x7d8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2620] @ 0xa3c │ │ │ │ - ldr r2, [pc, #2152] @ 1641a8 │ │ │ │ + ldr r2, [pc, #2152] @ 16428c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #2624] @ 0xa40 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2012] @ 0x7dc │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 164020 │ │ │ │ + beq 164104 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16398c │ │ │ │ + beq 163a70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 163f10 │ │ │ │ + beq 163ff4 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 164040 │ │ │ │ - ldr r2, [pc, #2060] @ 1641ac │ │ │ │ + blt 164124 │ │ │ │ + ldr r2, [pc, #2060] @ 164290 │ │ │ │ mov r0, r3 │ │ │ │ ldr sl, [r5, r2] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ ldr r1, [r3, #68] @ 0x44 │ │ │ │ str r7, [sl] │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1639e8 │ │ │ │ + beq 163acc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 163da0 │ │ │ │ + beq 163e84 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16405c │ │ │ │ + blt 164140 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 164078 │ │ │ │ + beq 16415c │ │ │ │ ldr r1, [r4, #3476] @ 0xd94 │ │ │ │ mov r0, r3 │ │ │ │ ldr r9, [r9] │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 164094 │ │ │ │ + beq 164178 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r8 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 163a58 │ │ │ │ + beq 163b3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 163a58 │ │ │ │ + bne 163b3c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 1640b4 │ │ │ │ + beq 164198 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ ldr sl, [sl] │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1640d0 │ │ │ │ + beq 1641b4 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 163ab4 │ │ │ │ + beq 163b98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 163ab4 │ │ │ │ + bne 163b98 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 163dc8 │ │ │ │ + beq 163eac │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16410c │ │ │ │ + beq 1641f0 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 164118 │ │ │ │ - ldr r2, [pc, #1740] @ 1641b0 │ │ │ │ + beq 1641fc │ │ │ │ + ldr r2, [pc, #1740] @ 164294 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 164144 │ │ │ │ - ldr r2, [pc, #1728] @ 1641b4 │ │ │ │ + beq 164228 │ │ │ │ + ldr r2, [pc, #1728] @ 164298 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 164140 │ │ │ │ + beq 164224 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 16413c │ │ │ │ + ble 164220 │ │ │ │ cmp r3, #1 │ │ │ │ str r9, [r8, #12] │ │ │ │ - beq 16413c │ │ │ │ + beq 164220 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str sl, [r8, #16] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 163b44 │ │ │ │ + beq 163c28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 163fdc │ │ │ │ + beq 1640c0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 163b60 │ │ │ │ + beq 163c44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 163fe8 │ │ │ │ + beq 1640cc │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 1640f0 │ │ │ │ + beq 1641d4 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 163ba0 │ │ │ │ + beq 163c84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 164014 │ │ │ │ + beq 1640f8 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 163c98 │ │ │ │ - ldr r1, [pc, #1540] @ 1641b8 │ │ │ │ - ldr r0, [pc, #1540] @ 1641bc │ │ │ │ + bge 163d7c │ │ │ │ + ldr r1, [pc, #1540] @ 16429c │ │ │ │ + ldr r0, [pc, #1540] @ 1642a0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ + b 163d78 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1634e8 │ │ │ │ + b 1635cc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163534 │ │ │ │ + b 163618 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 163ec8 │ │ │ │ + beq 163fac │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 163490 │ │ │ │ + beq 163574 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 163490 │ │ │ │ + beq 163574 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 163490 │ │ │ │ + bne 163574 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163490 │ │ │ │ + b 163574 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163570 │ │ │ │ + b 163654 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 1635ec │ │ │ │ - b 163c70 │ │ │ │ + bne 1636d0 │ │ │ │ + b 163d54 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1636bc │ │ │ │ + b 1637a0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1636a0 │ │ │ │ + b 163784 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1636f0 │ │ │ │ + b 1637d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163738 │ │ │ │ - ldr r1, [pc, #1352] @ 1641c0 │ │ │ │ - ldr r0, [pc, #1352] @ 1641c4 │ │ │ │ + b 16381c │ │ │ │ + ldr r1, [pc, #1352] @ 1642a4 │ │ │ │ + ldr r0, [pc, #1352] @ 1642a8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1320] @ 1641c8 │ │ │ │ - ldr r3, [pc, #1224] @ 16416c │ │ │ │ + ldr r2, [pc, #1320] @ 1642ac │ │ │ │ + ldr r3, [pc, #1224] @ 164250 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 164114 │ │ │ │ + bne 1641f8 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16363c │ │ │ │ + b 163720 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163608 │ │ │ │ - ldr r1, [pc, #1256] @ 1641cc │ │ │ │ - ldr r0, [pc, #1256] @ 1641d0 │ │ │ │ + b 1636ec │ │ │ │ + ldr r1, [pc, #1256] @ 1642b0 │ │ │ │ + ldr r0, [pc, #1256] @ 1642b4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #1232] @ 1641d4 │ │ │ │ - ldr r0, [pc, #1232] @ 1641d8 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #1232] @ 1642b8 │ │ │ │ + ldr r0, [pc, #1232] @ 1642bc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #1208] @ 1641dc │ │ │ │ - ldr r0, [pc, #1208] @ 1641e0 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #1208] @ 1642c0 │ │ │ │ + ldr r0, [pc, #1208] @ 1642c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #1188] @ 1641e4 │ │ │ │ - ldr r0, [pc, #1188] @ 1641e8 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #1188] @ 1642c8 │ │ │ │ + ldr r0, [pc, #1188] @ 1642cc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #1164] @ 1641ec │ │ │ │ - ldr r0, [pc, #1164] @ 1641f0 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #1164] @ 1642d0 │ │ │ │ + ldr r0, [pc, #1164] @ 1642d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #1144] @ 1641f4 │ │ │ │ - ldr r0, [pc, #1144] @ 1641f8 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #1144] @ 1642d8 │ │ │ │ + ldr r0, [pc, #1144] @ 1642dc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 163c8c │ │ │ │ + b 163d70 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163814 │ │ │ │ + b 1638f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1639e8 │ │ │ │ - ldr r1, [pc, #1096] @ 1641fc │ │ │ │ - ldr r0, [pc, #1096] @ 164200 │ │ │ │ + b 163acc │ │ │ │ + ldr r1, [pc, #1096] @ 1642e0 │ │ │ │ + ldr r0, [pc, #1096] @ 1642e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 163c8c │ │ │ │ - ldr r1, [pc, #1076] @ 164204 │ │ │ │ - ldr r0, [pc, #1076] @ 164208 │ │ │ │ + b 163d70 │ │ │ │ + ldr r1, [pc, #1076] @ 1642e8 │ │ │ │ + ldr r0, [pc, #1076] @ 1642ec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #1036] @ 16420c │ │ │ │ - ldr r0, [pc, #1036] @ 164210 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #1036] @ 1642f0 │ │ │ │ + ldr r0, [pc, #1036] @ 1642f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #1016] @ 164214 │ │ │ │ - ldr r0, [pc, #1016] @ 164218 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #1016] @ 1642f8 │ │ │ │ + ldr r0, [pc, #1016] @ 1642fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ + b 163d78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163898 │ │ │ │ + b 16397c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16387c │ │ │ │ - ldr r1, [pc, #972] @ 16421c │ │ │ │ - ldr r0, [pc, #972] @ 164220 │ │ │ │ + b 163960 │ │ │ │ + ldr r1, [pc, #972] @ 164300 │ │ │ │ + ldr r0, [pc, #972] @ 164304 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 163c94 │ │ │ │ + b 163d78 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1638cc │ │ │ │ - ldr r1, [pc, #928] @ 164224 │ │ │ │ - ldr r0, [pc, #928] @ 164228 │ │ │ │ + b 1639b0 │ │ │ │ + ldr r1, [pc, #928] @ 164308 │ │ │ │ + ldr r0, [pc, #928] @ 16430c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ + b 163d78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163914 │ │ │ │ - ldr r1, [pc, #892] @ 16422c │ │ │ │ - ldr r0, [pc, #892] @ 164230 │ │ │ │ + b 1639f8 │ │ │ │ + ldr r1, [pc, #892] @ 164310 │ │ │ │ + ldr r0, [pc, #892] @ 164314 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r3, [pc, #688] @ 164180 │ │ │ │ - ldr r1, [pc, #864] @ 164234 │ │ │ │ + b 163d78 │ │ │ │ + ldr r3, [pc, #688] @ 164264 │ │ │ │ + ldr r1, [pc, #864] @ 164318 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #860] @ 164238 │ │ │ │ + ldr r0, [pc, #860] @ 16431c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #836] @ 16423c │ │ │ │ - ldr r0, [pc, #836] @ 164240 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #836] @ 164320 │ │ │ │ + ldr r0, [pc, #836] @ 164324 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ + b 163d78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16398c │ │ │ │ - ldr r1, [pc, #800] @ 164244 │ │ │ │ - ldr r0, [pc, #800] @ 164248 │ │ │ │ + b 163a70 │ │ │ │ + ldr r1, [pc, #800] @ 164328 │ │ │ │ + ldr r0, [pc, #800] @ 16432c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 163c8c │ │ │ │ - ldr r1, [pc, #776] @ 16424c │ │ │ │ - ldr r0, [pc, #776] @ 164250 │ │ │ │ + b 163d70 │ │ │ │ + ldr r1, [pc, #776] @ 164330 │ │ │ │ + ldr r0, [pc, #776] @ 164334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #756] @ 164254 │ │ │ │ - ldr r0, [pc, #756] @ 164258 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #756] @ 164338 │ │ │ │ + ldr r0, [pc, #756] @ 16433c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #736] @ 16425c │ │ │ │ - ldr r0, [pc, #736] @ 164260 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #736] @ 164340 │ │ │ │ + ldr r0, [pc, #736] @ 164344 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #704] @ 164264 │ │ │ │ - ldr r0, [pc, #704] @ 164268 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #704] @ 164348 │ │ │ │ + ldr r0, [pc, #704] @ 16434c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #680] @ 16426c │ │ │ │ - ldr r0, [pc, #680] @ 164270 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #680] @ 164350 │ │ │ │ + ldr r0, [pc, #680] @ 164354 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ + b 163d78 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163b44 │ │ │ │ + b 163c28 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163b60 │ │ │ │ - ldr r1, [pc, #632] @ 164274 │ │ │ │ - ldr r0, [pc, #632] @ 164278 │ │ │ │ + b 163c44 │ │ │ │ + ldr r1, [pc, #632] @ 164358 │ │ │ │ + ldr r0, [pc, #632] @ 16435c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ + b 163d78 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 163ba0 │ │ │ │ - ldr r1, [pc, #596] @ 16427c │ │ │ │ - ldr r0, [pc, #596] @ 164280 │ │ │ │ + b 163c84 │ │ │ │ + ldr r1, [pc, #596] @ 164360 │ │ │ │ + ldr r0, [pc, #596] @ 164364 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 163c8c │ │ │ │ - ldr r1, [pc, #572] @ 164284 │ │ │ │ - ldr r0, [pc, #572] @ 164288 │ │ │ │ + b 163d70 │ │ │ │ + ldr r1, [pc, #572] @ 164368 │ │ │ │ + ldr r0, [pc, #572] @ 16436c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 163c8c │ │ │ │ - ldr r1, [pc, #552] @ 16428c │ │ │ │ - ldr r0, [pc, #552] @ 164290 │ │ │ │ + b 163d70 │ │ │ │ + ldr r1, [pc, #552] @ 164370 │ │ │ │ + ldr r0, [pc, #552] @ 164374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #532] @ 164294 │ │ │ │ - ldr r0, [pc, #532] @ 164298 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #532] @ 164378 │ │ │ │ + ldr r0, [pc, #532] @ 16437c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ - ldr r1, [pc, #512] @ 16429c │ │ │ │ - ldr r0, [pc, #512] @ 1642a0 │ │ │ │ + b 163d78 │ │ │ │ + ldr r1, [pc, #512] @ 164380 │ │ │ │ + ldr r0, [pc, #512] @ 164384 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 163c8c │ │ │ │ - ldr r1, [pc, #488] @ 1642a4 │ │ │ │ - ldr r0, [pc, #488] @ 1642a8 │ │ │ │ + b 163d70 │ │ │ │ + ldr r1, [pc, #488] @ 164388 │ │ │ │ + ldr r0, [pc, #488] @ 16438c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 163c8c │ │ │ │ - ldr r1, [pc, #468] @ 1642ac │ │ │ │ - ldr r0, [pc, #468] @ 1642b0 │ │ │ │ + b 163d70 │ │ │ │ + ldr r1, [pc, #468] @ 164390 │ │ │ │ + ldr r0, [pc, #468] @ 164394 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 163de4 │ │ │ │ - ldr r1, [pc, #444] @ 1642b4 │ │ │ │ - ldr r0, [pc, #444] @ 1642b8 │ │ │ │ + b 163ec8 │ │ │ │ + ldr r1, [pc, #444] @ 164398 │ │ │ │ + ldr r0, [pc, #444] @ 16439c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 163c94 │ │ │ │ + b 163d78 │ │ │ │ bl aa8fc │ │ │ │ - b 163acc │ │ │ │ + b 163bb0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #412] @ 1642bc │ │ │ │ - ldr r1, [pc, #412] @ 1642c0 │ │ │ │ - ldr r0, [pc, #412] @ 1642c4 │ │ │ │ + ldr r3, [pc, #412] @ 1643a0 │ │ │ │ + ldr r1, [pc, #412] @ 1643a4 │ │ │ │ + ldr r0, [pc, #412] @ 1643a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #380] @ 1642c8 │ │ │ │ - ldr r1, [pc, #380] @ 1642cc │ │ │ │ - ldr r0, [pc, #380] @ 1642d0 │ │ │ │ + ldr r3, [pc, #380] @ 1643ac │ │ │ │ + ldr r1, [pc, #380] @ 1643b0 │ │ │ │ + ldr r0, [pc, #380] @ 1643b4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #376] @ 1642d4 │ │ │ │ + ldr r2, [pc, #376] @ 1643b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq ip, sp, ip, lsr #23 │ │ │ │ + eoreq ip, sp, r8, asr #21 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaeq sp, r8, fp, ip │ │ │ │ + @ instruction: 0x002dcab4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ - eoreq r3, pc, r0, lsl #8 │ │ │ │ - eorseq r2, r0, r4, lsl #1 │ │ │ │ + eoreq r3, pc, ip, lsl r3 @ │ │ │ │ + eorseq r1, r0, r0, lsr #31 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ - eoreq r3, pc, r4, lsr #4 │ │ │ │ + eoreq r3, pc, r0, asr #2 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ - mlaseq r0, ip, lr, r1 │ │ │ │ + @ instruction: 0x00301db8 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq sl, r9, r4, lsl r2 │ │ │ │ - eoreq fp, r9, r8, ror #5 │ │ │ │ - eoreq sl, r9, r0, asr r1 │ │ │ │ - eoreq fp, r9, r4, lsr #4 │ │ │ │ - eoreq ip, sp, r8, asr r3 │ │ │ │ - eoreq sl, r9, r4, ror #1 │ │ │ │ - @ instruction: 0x0029b1b8 │ │ │ │ - eoreq sl, r9, r4, asr #1 │ │ │ │ - mlaeq r9, r8, r1, fp │ │ │ │ - eoreq sl, r9, r8, lsr #1 │ │ │ │ - eoreq fp, r9, ip, ror r1 │ │ │ │ - eoreq sl, r9, r8, lsl #1 │ │ │ │ - eoreq fp, r9, ip, asr r1 │ │ │ │ - eoreq sl, r9, ip, rrx │ │ │ │ - eoreq fp, r9, r0, asr #2 │ │ │ │ - eoreq sl, r9, ip, asr #32 │ │ │ │ - eoreq fp, r9, r0, lsr #2 │ │ │ │ - eoreq sl, r9, r8, lsl r0 │ │ │ │ - eoreq fp, r9, ip, ror #1 │ │ │ │ - strdeq r9, [r9], -r8 @ │ │ │ │ - eoreq fp, r9, ip, asr #1 │ │ │ │ - eoreq r9, r9, ip, asr #31 │ │ │ │ - eoreq fp, r9, r0, lsr #1 │ │ │ │ - @ instruction: 0x00299fb0 │ │ │ │ - eoreq fp, r9, r4, lsl #1 │ │ │ │ - eoreq r9, r9, r8, ror pc │ │ │ │ - eoreq fp, r9, ip, asr #32 │ │ │ │ - eoreq r9, r9, r4, asr #30 │ │ │ │ - eoreq fp, r9, r8, lsl r0 │ │ │ │ - eoreq r9, r9, r8, lsl pc │ │ │ │ - eoreq sl, r9, ip, ror #31 │ │ │ │ - strdeq r9, [r9], -r0 @ │ │ │ │ - eoreq sl, r9, r4, asr #31 │ │ │ │ + eoreq sl, r9, r8, lsl r2 │ │ │ │ + eoreq fp, r9, ip, ror #5 │ │ │ │ + eoreq sl, r9, r4, asr r1 │ │ │ │ + eoreq fp, r9, r8, lsr #4 │ │ │ │ + eoreq ip, sp, r4, ror r2 │ │ │ │ + eoreq sl, r9, r8, ror #1 │ │ │ │ + @ instruction: 0x0029b1bc │ │ │ │ + eoreq sl, r9, r8, asr #1 │ │ │ │ + mlaeq r9, ip, r1, fp │ │ │ │ + eoreq sl, r9, ip, lsr #1 │ │ │ │ + eoreq fp, r9, r0, lsl #3 │ │ │ │ + eoreq sl, r9, ip, lsl #1 │ │ │ │ + eoreq fp, r9, r0, ror #2 │ │ │ │ + eoreq sl, r9, r0, ror r0 │ │ │ │ + eoreq fp, r9, r4, asr #2 │ │ │ │ + eoreq sl, r9, r0, asr r0 │ │ │ │ + eoreq fp, r9, r4, lsr #2 │ │ │ │ + eoreq sl, r9, ip, lsl r0 │ │ │ │ + strdeq fp, [r9], -r0 @ │ │ │ │ + strdeq r9, [r9], -ip @ │ │ │ │ + ldrdeq fp, [r9], -r0 @ │ │ │ │ ldrdeq r9, [r9], -r0 @ │ │ │ │ - eoreq sl, r9, r4, lsr #31 │ │ │ │ - eoreq r9, r9, r4, lsr #29 │ │ │ │ - eoreq sl, r9, r8, ror pc │ │ │ │ - eoreq r9, r9, r8, lsl #29 │ │ │ │ - eoreq sl, r9, ip, asr pc │ │ │ │ - eoreq r9, r9, ip, ror #28 │ │ │ │ - eoreq sl, r9, r0, asr #30 │ │ │ │ - eoreq r9, r9, ip, asr #28 │ │ │ │ - eoreq sl, r9, r0, lsr #30 │ │ │ │ - eoreq r9, r9, r4, lsr #28 │ │ │ │ - strdeq sl, [r9], -r8 @ │ │ │ │ - eoreq r9, r9, r4, lsl #28 │ │ │ │ - ldrdeq sl, [r9], -r8 @ │ │ │ │ - eoreq r9, r9, ip, asr #27 │ │ │ │ - eoreq sl, r9, r0, lsr #29 │ │ │ │ - eoreq r9, r9, r0, lsr #27 │ │ │ │ - eoreq sl, r9, r4, ror lr │ │ │ │ - eoreq r9, r9, r4, lsl #27 │ │ │ │ - eoreq sl, r9, r8, asr lr │ │ │ │ - eoreq r9, r9, r8, ror #26 │ │ │ │ - eoreq sl, r9, ip, lsr lr │ │ │ │ - eoreq r9, r9, ip, asr #26 │ │ │ │ - eoreq sl, r9, r0, lsr #28 │ │ │ │ - eoreq r9, r9, ip, lsr #26 │ │ │ │ - eoreq sl, r9, r0, lsl #28 │ │ │ │ - eoreq r9, r9, r0, lsl sp │ │ │ │ - eoreq sl, r9, r4, ror #27 │ │ │ │ - strdeq r9, [r9], -r0 @ │ │ │ │ - eoreq sl, r9, r4, asr #27 │ │ │ │ + eoreq fp, r9, r4, lsr #1 │ │ │ │ + @ instruction: 0x00299fb4 │ │ │ │ + eoreq fp, r9, r8, lsl #1 │ │ │ │ + eoreq r9, r9, ip, ror pc │ │ │ │ + eoreq fp, r9, r0, asr r0 │ │ │ │ + eoreq r9, r9, r8, asr #30 │ │ │ │ + eoreq fp, r9, ip, lsl r0 │ │ │ │ + eoreq r9, r9, ip, lsl pc │ │ │ │ + strdeq sl, [r9], -r0 @ │ │ │ │ + strdeq r9, [r9], -r4 @ │ │ │ │ + eoreq sl, r9, r8, asr #31 │ │ │ │ ldrdeq r9, [r9], -r4 @ │ │ │ │ - eoreq sl, r9, r8, lsr #27 │ │ │ │ - eoreq fp, fp, r4, asr r0 │ │ │ │ - eoreq r1, r9, r4, ror r2 │ │ │ │ - eoreq r1, r9, r0, lsr #5 │ │ │ │ - eoreq fp, fp, r8, lsr #32 │ │ │ │ - eoreq r1, r9, r4, lsl #4 │ │ │ │ - eoreq r4, r9, ip, lsr #6 │ │ │ │ + eoreq sl, r9, r8, lsr #31 │ │ │ │ + eoreq r9, r9, r8, lsr #29 │ │ │ │ + eoreq sl, r9, ip, ror pc │ │ │ │ + eoreq r9, r9, ip, lsl #29 │ │ │ │ + eoreq sl, r9, r0, ror #30 │ │ │ │ + eoreq r9, r9, r0, ror lr │ │ │ │ + eoreq sl, r9, r4, asr #30 │ │ │ │ + eoreq r9, r9, r0, asr lr │ │ │ │ + eoreq sl, r9, r4, lsr #30 │ │ │ │ + eoreq r9, r9, r8, lsr #28 │ │ │ │ + strdeq sl, [r9], -ip @ │ │ │ │ + eoreq r9, r9, r8, lsl #28 │ │ │ │ + ldrdeq sl, [r9], -ip @ │ │ │ │ + ldrdeq r9, [r9], -r0 @ │ │ │ │ + eoreq sl, r9, r4, lsr #29 │ │ │ │ + eoreq r9, r9, r4, lsr #27 │ │ │ │ + eoreq sl, r9, r8, ror lr │ │ │ │ + eoreq r9, r9, r8, lsl #27 │ │ │ │ + eoreq sl, r9, ip, asr lr │ │ │ │ + eoreq r9, r9, ip, ror #26 │ │ │ │ + eoreq sl, r9, r0, asr #28 │ │ │ │ + eoreq r9, r9, r0, asr sp │ │ │ │ + eoreq sl, r9, r4, lsr #28 │ │ │ │ + eoreq r9, r9, r0, lsr sp │ │ │ │ + eoreq sl, r9, r4, lsl #28 │ │ │ │ + eoreq r9, r9, r4, lsl sp │ │ │ │ + eoreq sl, r9, r8, ror #27 │ │ │ │ + strdeq r9, [r9], -r4 @ │ │ │ │ + eoreq sl, r9, r8, asr #27 │ │ │ │ + ldrdeq r9, [r9], -r8 @ │ │ │ │ + eoreq sl, r9, ip, lsr #27 │ │ │ │ + eoreq fp, fp, r8, asr r0 │ │ │ │ + eoreq r1, r9, r8, ror r2 │ │ │ │ + eoreq r1, r9, r4, lsr #5 │ │ │ │ + eoreq fp, fp, ip, lsr #32 │ │ │ │ + eoreq r1, r9, r8, lsl #4 │ │ │ │ + eoreq r4, r9, r0, lsr r3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -001642d8 : │ │ │ │ +001643bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r1, [pc, #448] @ 1644b0 │ │ │ │ - ldr r3, [pc, #448] @ 1644b4 │ │ │ │ + ldr r1, [pc, #448] @ 164594 │ │ │ │ + ldr r3, [pc, #448] @ 164598 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r4, [pc, #440] @ 1644b8 │ │ │ │ - ldr r2, [pc, #440] @ 1644bc │ │ │ │ + ldr r4, [pc, #440] @ 16459c │ │ │ │ + ldr r2, [pc, #440] @ 1645a0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ - ldr r3, [pc, #416] @ 1644c0 │ │ │ │ + ldr r3, [pc, #416] @ 1645a4 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #404] @ 1644c4 │ │ │ │ + ldr r3, [pc, #404] @ 1645a8 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 16443c │ │ │ │ - ldr r3, [pc, #396] @ 1644c8 │ │ │ │ - ldr r1, [pc, #396] @ 1644cc │ │ │ │ + beq 164520 │ │ │ │ + ldr r3, [pc, #396] @ 1645ac │ │ │ │ + ldr r1, [pc, #396] @ 1645b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 1644d0 │ │ │ │ + ldr r2, [pc, #392] @ 1645b4 │ │ │ │ add r3, r3, #1168 @ 0x490 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r3, r3, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #20 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - ldr r1, [pc, #356] @ 1644d4 │ │ │ │ + ldr r1, [pc, #356] @ 1645b8 │ │ │ │ add r6, r5, #4096 @ 0x1000 │ │ │ │ ldr r7, [r4, r1] │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [r5, #1032] @ 0x408 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r0, [r6, #3908] @ 0xf44 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 164434 │ │ │ │ + beq 164518 │ │ │ │ ldr r2, [r6, #3912] @ 0xf48 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 164418 │ │ │ │ - ldr r2, [pc, #280] @ 1644d8 │ │ │ │ + beq 1644fc │ │ │ │ + ldr r2, [pc, #280] @ 1645bc │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1643e8 │ │ │ │ + beq 1644cc │ │ │ │ cmn r1, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1643e8 │ │ │ │ + beq 1644cc │ │ │ │ cmp r1, #0 │ │ │ │ - beq 16447c │ │ │ │ + beq 164560 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #232] @ 1644dc │ │ │ │ - ldr r3, [pc, #188] @ 1644b4 │ │ │ │ + ldr r2, [pc, #232] @ 1645c0 │ │ │ │ + ldr r3, [pc, #188] @ 164598 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1644ac │ │ │ │ + bne 164590 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r1, [pc, #192] @ 1644e0 │ │ │ │ - ldr r0, [pc, #192] @ 1644e4 │ │ │ │ + ldr r1, [pc, #192] @ 1645c4 │ │ │ │ + ldr r0, [pc, #192] @ 1645c8 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #3 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - b 1643ec │ │ │ │ + b 1644d0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 164484 │ │ │ │ + beq 164568 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 164334 │ │ │ │ + beq 164418 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 164334 │ │ │ │ + beq 164418 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 164334 │ │ │ │ + bne 164418 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 164334 │ │ │ │ + b 164418 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1643e8 │ │ │ │ - ldr r3, [pc, #72] @ 1644d4 │ │ │ │ - ldr r1, [pc, #88] @ 1644e8 │ │ │ │ + b 1644cc │ │ │ │ + ldr r3, [pc, #72] @ 1645b8 │ │ │ │ + ldr r1, [pc, #88] @ 1645cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #84] @ 1644ec │ │ │ │ + ldr r0, [pc, #84] @ 1645d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 164434 │ │ │ │ + b 164518 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq fp, sp, r8, lsl #26 │ │ │ │ + eoreq fp, sp, r4, lsr #24 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - strdeq fp, [sp], -r4 @ │ │ │ │ + eoreq fp, sp, r0, lsl ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eoreq lr, fp, ip, lsr #28 │ │ │ │ + eoreq lr, fp, r0, lsr lr │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r4, asr r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ - eoreq fp, sp, r4, lsl #24 │ │ │ │ - eoreq r9, r9, r8, lsr #19 │ │ │ │ - eoreq sl, r9, ip, lsr #21 │ │ │ │ - eoreq r9, r9, r4, lsr r9 │ │ │ │ - eoreq sl, r9, r8, lsr sl │ │ │ │ + eoreq fp, sp, r0, lsr #22 │ │ │ │ + eoreq r9, r9, ip, lsr #19 │ │ │ │ + @ instruction: 0x0029aab0 │ │ │ │ + eoreq r9, r9, r8, lsr r9 │ │ │ │ + eoreq sl, r9, ip, lsr sl │ │ │ │ │ │ │ │ -001644f0 : │ │ │ │ +001645d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r1, [pc, #2688] @ 164f88 │ │ │ │ - ldr r3, [pc, #2688] @ 164f8c │ │ │ │ + ldr r1, [pc, #2688] @ 16506c │ │ │ │ + ldr r3, [pc, #2688] @ 165070 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r4, [pc, #2680] @ 164f90 │ │ │ │ - ldr r2, [pc, #2680] @ 164f94 │ │ │ │ + ldr r4, [pc, #2680] @ 165074 │ │ │ │ + ldr r2, [pc, #2680] @ 165078 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ - ldr r3, [pc, #2656] @ 164f98 │ │ │ │ + ldr r3, [pc, #2656] @ 16507c │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #2644] @ 164f9c │ │ │ │ + ldr r3, [pc, #2644] @ 165080 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 164ba0 │ │ │ │ - ldr r1, [pc, #2636] @ 164fa0 │ │ │ │ - ldr r3, [pc, #2636] @ 164fa4 │ │ │ │ - ldr r2, [pc, #2636] @ 164fa8 │ │ │ │ + beq 164c84 │ │ │ │ + ldr r1, [pc, #2636] @ 165084 │ │ │ │ + ldr r3, [pc, #2636] @ 165088 │ │ │ │ + ldr r2, [pc, #2636] @ 16508c │ │ │ │ ldr r7, [r4, r1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r2, [sp, #28] │ │ │ │ - ldr r2, [pc, #2608] @ 164fac │ │ │ │ + ldr r2, [pc, #2608] @ 165090 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r6, [r4, r2] │ │ │ │ add r8, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r3, [r8, #252] @ 0xfc │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r0, [r8, #3692] @ 0xe6c │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 164b70 │ │ │ │ + beq 164c54 │ │ │ │ ldr r2, [r8, #3608] @ 0xe18 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r5, #2336] @ 0x920 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 164c34 │ │ │ │ - ldr r2, [pc, #2524] @ 164fb0 │ │ │ │ + beq 164d18 │ │ │ │ + ldr r2, [pc, #2524] @ 165094 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1645fc │ │ │ │ + beq 1646e0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1645fc │ │ │ │ + beq 1646e0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 164be0 │ │ │ │ + beq 164cc4 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3916] @ 0xf4c │ │ │ │ ldr r0, [r5, #1012] @ 0x3f4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 164c54 │ │ │ │ + beq 164d38 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 164644 │ │ │ │ + beq 164728 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 164644 │ │ │ │ + beq 164728 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 164be8 │ │ │ │ + beq 164ccc │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3520] @ 0xdc0 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 164c04 │ │ │ │ - ldr r2, [pc, #2376] @ 164fb4 │ │ │ │ + beq 164ce8 │ │ │ │ + ldr r2, [pc, #2376] @ 165098 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 164694 │ │ │ │ + beq 164778 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 164694 │ │ │ │ + beq 164778 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 164c24 │ │ │ │ + beq 164d08 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3920] @ 0xf50 │ │ │ │ ldr r0, [r3, #260] @ 0x104 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r6] │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 164cc4 │ │ │ │ - ldr r2, [pc, #2300] @ 164fb8 │ │ │ │ + beq 164da8 │ │ │ │ + ldr r2, [pc, #2300] @ 16509c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1646e4 │ │ │ │ + beq 1647c8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1646e4 │ │ │ │ + beq 1647c8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 164c2c │ │ │ │ + beq 164d10 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3824] @ 0xef0 │ │ │ │ ldr r0, [r5, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 164cfc │ │ │ │ - ldr r2, [pc, #2224] @ 164fbc │ │ │ │ + beq 164de0 │ │ │ │ + ldr r2, [pc, #2224] @ 1650a0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 164734 │ │ │ │ + beq 164818 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 164734 │ │ │ │ + beq 164818 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 164bf0 │ │ │ │ + beq 164cd4 │ │ │ │ add r8, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r8, #108] @ 0x6c │ │ │ │ ldr r1, [r8, #264] @ 0x108 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 164d1c │ │ │ │ + blt 164e00 │ │ │ │ ldr r1, [r8, #272] @ 0x110 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r8, [r8, #268] @ 0x10c │ │ │ │ bl 50378 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 164d3c │ │ │ │ + beq 164e20 │ │ │ │ ldr r1, [r5, #192] @ 0xc0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 164d68 │ │ │ │ + beq 164e4c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #32 │ │ │ │ strd r8, [sp, #32] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1647b0 │ │ │ │ + beq 164894 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 164bf8 │ │ │ │ + beq 164cdc │ │ │ │ cmp r8, #0 │ │ │ │ - beq 164dc4 │ │ │ │ + beq 164ea8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1647dc │ │ │ │ + beq 1648c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 1647dc │ │ │ │ + bne 1648c0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #2012] @ 164fc0 │ │ │ │ + ldr r3, [pc, #2012] @ 1650a4 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r8 │ │ │ │ str r8, [r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #276] @ 0x114 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 164834 │ │ │ │ + beq 164918 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 164834 │ │ │ │ + bne 164918 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ - blt 164de4 │ │ │ │ + blt 164ec8 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #200] @ 0xc8 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr sl, [r3, #280] @ 0x118 │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 164c8c │ │ │ │ + beq 164d70 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r1, [r5, #192] @ 0xc0 │ │ │ │ bl 50378 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 164e04 │ │ │ │ + beq 164ee8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1648a4 │ │ │ │ + beq 164988 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 164cb8 │ │ │ │ + beq 164d9c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 164e2c │ │ │ │ + beq 164f10 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1648c8 │ │ │ │ + beq 1649ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 164cf0 │ │ │ │ - ldr r3, [pc, #1780] @ 164fc4 │ │ │ │ + beq 164dd4 │ │ │ │ + ldr r3, [pc, #1780] @ 1650a8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ str r7, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #284] @ 0x11c │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 164918 │ │ │ │ + beq 1649fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 164ce4 │ │ │ │ + beq 164dc8 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 164e4c │ │ │ │ + blt 164f30 │ │ │ │ add r7, r5, #4096 @ 0x1000 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r7, #176] @ 0xb0 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 164e68 │ │ │ │ + beq 164f4c │ │ │ │ ldr r1, [r5, #2332] @ 0x91c │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 164e84 │ │ │ │ + beq 164f68 │ │ │ │ ldr r3, [r7, #3112] @ 0xc28 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r7, #3616] @ 0xe20 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16498c │ │ │ │ + beq 164a70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 164d5c │ │ │ │ + beq 164e40 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 164eac │ │ │ │ + beq 164f90 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #12] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1649cc │ │ │ │ + beq 164ab0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 164db8 │ │ │ │ + beq 164e9c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 164ecc │ │ │ │ + beq 164fb0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1649f0 │ │ │ │ + beq 164ad4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 164c80 │ │ │ │ + beq 164d64 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #176] @ 0xb0 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 164a24 │ │ │ │ + beq 164b08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 164c74 │ │ │ │ + beq 164d58 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 164eec │ │ │ │ + blt 164fd0 │ │ │ │ add r7, r5, #4096 @ 0x1000 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 164f08 │ │ │ │ + beq 164fec │ │ │ │ ldr r1, [r5, #2332] @ 0x91c │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 164f24 │ │ │ │ + beq 165008 │ │ │ │ ldr r3, [r7, #3032] @ 0xbd8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r7, #3616] @ 0xe20 │ │ │ │ add r1, sp, #16 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 164a98 │ │ │ │ + beq 164b7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 164cac │ │ │ │ + beq 164d90 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 164f44 │ │ │ │ + beq 165028 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 164ae0 │ │ │ │ + beq 164bc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 164ae0 │ │ │ │ + bne 164bc4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 164f64 │ │ │ │ + beq 165048 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 164b0c │ │ │ │ + beq 164bf0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 164b0c │ │ │ │ + bne 164bf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ add r5, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #244] @ 0xf4 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 164b48 │ │ │ │ + beq 164c2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 164b48 │ │ │ │ + bne 164c2c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 164b74 │ │ │ │ - ldr r1, [pc, #1132] @ 164fc8 │ │ │ │ - ldr r0, [pc, #1132] @ 164fcc │ │ │ │ + bge 164c58 │ │ │ │ + ldr r1, [pc, #1132] @ 1650ac │ │ │ │ + ldr r0, [pc, #1132] @ 1650b0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1128] @ 164fd0 │ │ │ │ + ldr r2, [pc, #1128] @ 1650b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1112] @ 164fd4 │ │ │ │ - ldr r3, [pc, #1036] @ 164f8c │ │ │ │ + ldr r2, [pc, #1112] @ 1650b8 │ │ │ │ + ldr r3, [pc, #1036] @ 165070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 164f84 │ │ │ │ + bne 165068 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 164d90 │ │ │ │ + beq 164e74 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16454c │ │ │ │ + beq 164630 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16454c │ │ │ │ + beq 164630 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 16454c │ │ │ │ + bne 164630 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16454c │ │ │ │ + b 164630 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1645fc │ │ │ │ + b 1646e0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 164644 │ │ │ │ + b 164728 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 164734 │ │ │ │ + b 164818 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1647b0 │ │ │ │ - ldr r1, [pc, #972] @ 164fd8 │ │ │ │ - ldr r0, [pc, #972] @ 164fdc │ │ │ │ + b 164894 │ │ │ │ + ldr r1, [pc, #972] @ 1650bc │ │ │ │ + ldr r0, [pc, #972] @ 1650c0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ + b 164c54 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 164694 │ │ │ │ + b 164778 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1646e4 │ │ │ │ - ldr r1, [pc, #932] @ 164fe0 │ │ │ │ - ldr r0, [pc, #932] @ 164fe4 │ │ │ │ + b 1647c8 │ │ │ │ + ldr r1, [pc, #932] @ 1650c4 │ │ │ │ + ldr r0, [pc, #932] @ 1650c8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #7 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #908] @ 164fe8 │ │ │ │ - ldr r0, [pc, #908] @ 164fec │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #908] @ 1650cc │ │ │ │ + ldr r0, [pc, #908] @ 1650d0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ + b 164c54 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 164a24 │ │ │ │ + b 164b08 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1649f0 │ │ │ │ - ldr r1, [pc, #860] @ 164ff0 │ │ │ │ - ldr r0, [pc, #860] @ 164ff4 │ │ │ │ + b 164ad4 │ │ │ │ + ldr r1, [pc, #860] @ 1650d4 │ │ │ │ + ldr r0, [pc, #860] @ 1650d8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ + b 164c54 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 164a98 │ │ │ │ + b 164b7c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1648a4 │ │ │ │ - ldr r1, [pc, #812] @ 164ff8 │ │ │ │ - ldr r0, [pc, #812] @ 164ffc │ │ │ │ + b 164988 │ │ │ │ + ldr r1, [pc, #812] @ 1650dc │ │ │ │ + ldr r0, [pc, #812] @ 1650e0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ + b 164c54 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 164918 │ │ │ │ + b 1649fc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1648c8 │ │ │ │ - ldr r1, [pc, #764] @ 165000 │ │ │ │ - ldr r0, [pc, #764] @ 165004 │ │ │ │ + b 1649ac │ │ │ │ + ldr r1, [pc, #764] @ 1650e4 │ │ │ │ + ldr r0, [pc, #764] @ 1650e8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #740] @ 165008 │ │ │ │ - ldr r0, [pc, #740] @ 16500c │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #740] @ 1650ec │ │ │ │ + ldr r0, [pc, #740] @ 1650f0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #716] @ 165010 │ │ │ │ - ldr r0, [pc, #716] @ 165014 │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #716] @ 1650f4 │ │ │ │ + ldr r0, [pc, #716] @ 1650f8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ + b 164c54 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16498c │ │ │ │ - ldr r1, [pc, #680] @ 165018 │ │ │ │ - ldr r0, [pc, #680] @ 16501c │ │ │ │ + b 164a70 │ │ │ │ + ldr r1, [pc, #680] @ 1650fc │ │ │ │ + ldr r0, [pc, #680] @ 165100 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #15 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 164b70 │ │ │ │ - ldr r3, [pc, #532] @ 164fac │ │ │ │ - ldr r1, [pc, #644] @ 165020 │ │ │ │ + b 164c54 │ │ │ │ + ldr r3, [pc, #532] @ 165090 │ │ │ │ + ldr r1, [pc, #644] @ 165104 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #640] @ 165024 │ │ │ │ + ldr r0, [pc, #640] @ 165108 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ + b 164c54 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1649cc │ │ │ │ - ldr r1, [pc, #604] @ 165028 │ │ │ │ - ldr r0, [pc, #604] @ 16502c │ │ │ │ + b 164ab0 │ │ │ │ + ldr r1, [pc, #604] @ 16510c │ │ │ │ + ldr r0, [pc, #604] @ 165110 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #15 │ │ │ │ bl b6f00 │ │ │ │ - b 164d84 │ │ │ │ - ldr r1, [pc, #580] @ 165030 │ │ │ │ - ldr r0, [pc, #580] @ 165034 │ │ │ │ + b 164e68 │ │ │ │ + ldr r1, [pc, #580] @ 165114 │ │ │ │ + ldr r0, [pc, #580] @ 165118 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #15 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #556] @ 165038 │ │ │ │ - ldr r0, [pc, #556] @ 16503c │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #556] @ 16511c │ │ │ │ + ldr r0, [pc, #556] @ 165120 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #524] @ 165040 │ │ │ │ - ldr r0, [pc, #524] @ 165044 │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #524] @ 165124 │ │ │ │ + ldr r0, [pc, #524] @ 165128 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 164e20 │ │ │ │ - ldr r1, [pc, #500] @ 165048 │ │ │ │ - ldr r0, [pc, #500] @ 16504c │ │ │ │ + b 164f04 │ │ │ │ + ldr r1, [pc, #500] @ 16512c │ │ │ │ + ldr r0, [pc, #500] @ 165130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #480] @ 165050 │ │ │ │ - ldr r0, [pc, #480] @ 165054 │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #480] @ 165134 │ │ │ │ + ldr r0, [pc, #480] @ 165138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #460] @ 165058 │ │ │ │ - ldr r0, [pc, #460] @ 16505c │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #460] @ 16513c │ │ │ │ + ldr r0, [pc, #460] @ 165140 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #428] @ 165060 │ │ │ │ - ldr r0, [pc, #428] @ 165064 │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #428] @ 165144 │ │ │ │ + ldr r0, [pc, #428] @ 165148 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl b6f00 │ │ │ │ - b 164ea0 │ │ │ │ - ldr r1, [pc, #404] @ 165068 │ │ │ │ - ldr r0, [pc, #404] @ 16506c │ │ │ │ + b 164f84 │ │ │ │ + ldr r1, [pc, #404] @ 16514c │ │ │ │ + ldr r0, [pc, #404] @ 165150 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl b6f00 │ │ │ │ - b 164ea0 │ │ │ │ - ldr r1, [pc, #380] @ 165070 │ │ │ │ - ldr r0, [pc, #380] @ 165074 │ │ │ │ + b 164f84 │ │ │ │ + ldr r1, [pc, #380] @ 165154 │ │ │ │ + ldr r0, [pc, #380] @ 165158 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #360] @ 165078 │ │ │ │ - ldr r0, [pc, #360] @ 16507c │ │ │ │ - ldr r2, [pc, #184] @ 164fd0 │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #360] @ 16515c │ │ │ │ + ldr r0, [pc, #360] @ 165160 │ │ │ │ + ldr r2, [pc, #184] @ 1650b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 164b70 │ │ │ │ - ldr r1, [pc, #340] @ 165080 │ │ │ │ - ldr r0, [pc, #340] @ 165084 │ │ │ │ + b 164c54 │ │ │ │ + ldr r1, [pc, #340] @ 165164 │ │ │ │ + ldr r0, [pc, #340] @ 165168 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #152] @ 164fd0 │ │ │ │ + ldr r2, [pc, #152] @ 1650b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 164ea0 │ │ │ │ - ldr r1, [pc, #316] @ 165088 │ │ │ │ - ldr r0, [pc, #316] @ 16508c │ │ │ │ + b 164f84 │ │ │ │ + ldr r1, [pc, #316] @ 16516c │ │ │ │ + ldr r0, [pc, #316] @ 165170 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #120] @ 164fd0 │ │ │ │ + ldr r2, [pc, #120] @ 1650b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 164ea0 │ │ │ │ - ldr r1, [pc, #292] @ 165090 │ │ │ │ - ldr r0, [pc, #292] @ 165094 │ │ │ │ + b 164f84 │ │ │ │ + ldr r1, [pc, #292] @ 165174 │ │ │ │ + ldr r0, [pc, #292] @ 165178 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #88] @ 164fd0 │ │ │ │ + ldr r2, [pc, #88] @ 1650b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 164ea0 │ │ │ │ + b 164f84 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - strdeq fp, [sp], -r0 @ │ │ │ │ + eoreq fp, sp, ip, lsl #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - ldrdeq fp, [sp], -ip @ │ │ │ │ + strdeq fp, [sp], -r8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ - eoreq lr, fp, ip, lsl #24 │ │ │ │ + eoreq lr, fp, r0, lsl ip │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ - eoreq r9, r9, r8, ror #4 │ │ │ │ - eoreq sl, r9, r4, asr #7 │ │ │ │ + eoreq r9, r9, ip, ror #4 │ │ │ │ + eoreq sl, r9, r8, asr #7 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - eoreq fp, sp, ip, ror r4 │ │ │ │ - @ instruction: 0x002991bc │ │ │ │ - eoreq sl, r9, r8, lsl r3 │ │ │ │ - eoreq r9, r9, ip, lsl #3 │ │ │ │ - eoreq sl, r9, r8, ror #5 │ │ │ │ - eoreq r9, r9, ip, ror #2 │ │ │ │ - eoreq sl, r9, r8, asr #5 │ │ │ │ - eoreq r9, r9, r4, lsr r1 │ │ │ │ - mlaeq r9, r0, r2, sl │ │ │ │ - strdeq r9, [r9], -ip @ │ │ │ │ - eoreq sl, r9, r8, asr r2 │ │ │ │ - eoreq r9, r9, r4, asr #1 │ │ │ │ - eoreq sl, r9, r0, lsr #4 │ │ │ │ - eoreq r9, r9, r4, lsr #1 │ │ │ │ - eoreq sl, r9, r0, lsl #4 │ │ │ │ - eoreq r9, r9, r4, lsl #1 │ │ │ │ - eoreq sl, r9, r0, ror #3 │ │ │ │ - eoreq r9, r9, r8, asr r0 │ │ │ │ - @ instruction: 0x0029a1b4 │ │ │ │ - eoreq r9, r9, r8, lsr #32 │ │ │ │ - eoreq sl, r9, r4, lsl #3 │ │ │ │ - strdeq r8, [r9], -ip @ │ │ │ │ - eoreq sl, r9, r8, asr r1 │ │ │ │ + mlaeq sp, r8, r3, fp │ │ │ │ + eoreq r9, r9, r0, asr #3 │ │ │ │ + eoreq sl, r9, ip, lsl r3 │ │ │ │ + mlaeq r9, r0, r1, r9 │ │ │ │ + eoreq sl, r9, ip, ror #5 │ │ │ │ + eoreq r9, r9, r0, ror r1 │ │ │ │ + eoreq sl, r9, ip, asr #5 │ │ │ │ + eoreq r9, r9, r8, lsr r1 │ │ │ │ + mlaeq r9, r4, r2, sl │ │ │ │ + eoreq r9, r9, r0, lsl #2 │ │ │ │ + eoreq sl, r9, ip, asr r2 │ │ │ │ + eoreq r9, r9, r8, asr #1 │ │ │ │ + eoreq sl, r9, r4, lsr #4 │ │ │ │ + eoreq r9, r9, r8, lsr #1 │ │ │ │ + eoreq sl, r9, r4, lsl #4 │ │ │ │ + eoreq r9, r9, r8, lsl #1 │ │ │ │ + eoreq sl, r9, r4, ror #3 │ │ │ │ + eoreq r9, r9, ip, asr r0 │ │ │ │ + @ instruction: 0x0029a1b8 │ │ │ │ + eoreq r9, r9, ip, lsr #32 │ │ │ │ + eoreq sl, r9, r8, lsl #3 │ │ │ │ + eoreq r9, r9, r0 │ │ │ │ + eoreq sl, r9, ip, asr r1 │ │ │ │ + eoreq r8, r9, r0, ror #31 │ │ │ │ + eoreq sl, r9, ip, lsr r1 │ │ │ │ + eoreq r8, r9, r0, asr #31 │ │ │ │ + eoreq sl, r9, ip, lsl r1 │ │ │ │ + mlaeq r9, r8, pc, r8 @ │ │ │ │ + strdeq sl, [r9], -r4 @ │ │ │ │ + eoreq r8, r9, ip, ror pc │ │ │ │ + ldrdeq sl, [r9], -r8 @ │ │ │ │ + eoreq r8, r9, r0, ror #30 │ │ │ │ + strheq sl, [r9], -ip @ │ │ │ │ + eoreq r8, r9, r0, asr #30 │ │ │ │ + mlaeq r9, ip, r0, sl │ │ │ │ + eoreq r8, r9, r8, lsl pc │ │ │ │ + eoreq sl, r9, r4, ror r0 │ │ │ │ + strdeq r8, [r9], -r8 @ │ │ │ │ + eoreq sl, r9, r4, asr r0 │ │ │ │ ldrdeq r8, [r9], -ip @ │ │ │ │ - eoreq sl, r9, r8, lsr r1 │ │ │ │ - @ instruction: 0x00298fbc │ │ │ │ - eoreq sl, r9, r8, lsl r1 │ │ │ │ - mlaeq r9, r4, pc, r8 @ │ │ │ │ - strdeq sl, [r9], -r0 @ │ │ │ │ - eoreq r8, r9, r8, ror pc │ │ │ │ - ldrdeq sl, [r9], -r4 @ │ │ │ │ - eoreq r8, r9, ip, asr pc │ │ │ │ - strheq sl, [r9], -r8 @ │ │ │ │ - eoreq r8, r9, ip, lsr pc │ │ │ │ - mlaeq r9, r8, r0, sl │ │ │ │ - eoreq r8, r9, r4, lsl pc │ │ │ │ - eoreq sl, r9, r0, ror r0 │ │ │ │ - strdeq r8, [r9], -r4 @ │ │ │ │ - eoreq sl, r9, r0, asr r0 │ │ │ │ - ldrdeq r8, [r9], -r8 @ │ │ │ │ - eoreq sl, r9, r4, lsr r0 │ │ │ │ - @ instruction: 0x00298eb8 │ │ │ │ - eoreq sl, r9, r4, lsl r0 │ │ │ │ - mlaeq r9, r8, lr, r8 │ │ │ │ - strdeq r9, [r9], -r4 @ │ │ │ │ - eoreq r8, r9, r8, ror lr │ │ │ │ - ldrdeq r9, [r9], -r4 @ │ │ │ │ - eoreq r8, r9, r8, asr lr │ │ │ │ - @ instruction: 0x00299fb4 │ │ │ │ + eoreq sl, r9, r8, lsr r0 │ │ │ │ + @ instruction: 0x00298ebc │ │ │ │ + eoreq sl, r9, r8, lsl r0 │ │ │ │ + mlaeq r9, ip, lr, r8 │ │ │ │ + strdeq r9, [r9], -r8 @ │ │ │ │ + eoreq r8, r9, ip, ror lr │ │ │ │ + ldrdeq r9, [r9], -r8 @ │ │ │ │ + eoreq r8, r9, ip, asr lr │ │ │ │ + @ instruction: 0x00299fb8 │ │ │ │ │ │ │ │ -00165098 : │ │ │ │ +0016517c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ - ldr r1, [pc, #4084] @ 1660a4 │ │ │ │ - ldr r3, [pc, #4084] @ 1660a8 │ │ │ │ + ldr r1, [pc, #4084] @ 166188 │ │ │ │ + ldr r3, [pc, #4084] @ 16618c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #4076] @ 1660ac │ │ │ │ - ldr r2, [pc, #4076] @ 1660b0 │ │ │ │ + ldr r5, [pc, #4076] @ 166190 │ │ │ │ + ldr r2, [pc, #4076] @ 166194 │ │ │ │ sub sp, sp, #204 @ 0xcc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ - ldr r3, [pc, #4052] @ 1660b4 │ │ │ │ + ldr r3, [pc, #4052] @ 166198 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4040] @ 1660b8 │ │ │ │ + ldr r3, [pc, #4040] @ 16619c │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 167930 │ │ │ │ - ldr r3, [pc, #4032] @ 1660bc │ │ │ │ + beq 167a14 │ │ │ │ + ldr r3, [pc, #4032] @ 1661a0 │ │ │ │ mov r2, #5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [pc, #4020] @ 1660c0 │ │ │ │ + ldr r2, [pc, #4020] @ 1661a4 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ ldr fp, [r5, r2] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ add r1, sp, #140 @ 0x8c │ │ │ │ ldr r3, [r6, #500] @ 0x1f4 │ │ │ │ ldr r0, [r6, #3596] @ 0xe0c │ │ │ │ ldr r2, [fp] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 167900 │ │ │ │ + beq 1679e4 │ │ │ │ ldr r2, [r6, #3928] @ 0xf58 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r0, [r6, #512] @ 0x200 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1678e4 │ │ │ │ - ldr r2, [pc, #3936] @ 1660c4 │ │ │ │ + beq 1679c8 │ │ │ │ + ldr r2, [pc, #3936] @ 1661a8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16518c │ │ │ │ + beq 165270 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16518c │ │ │ │ + beq 165270 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 167970 │ │ │ │ + beq 167a54 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3932] @ 0xf5c │ │ │ │ ldr r0, [r4, #2680] @ 0xa78 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1679d0 │ │ │ │ - ldr r2, [pc, #3860] @ 1660c8 │ │ │ │ + beq 167ab4 │ │ │ │ + ldr r2, [pc, #3860] @ 1661ac │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1651dc │ │ │ │ + beq 1652c0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1651dc │ │ │ │ + beq 1652c0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 167978 │ │ │ │ + beq 167a5c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3936] @ 0xf60 │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1679a0 │ │ │ │ - ldr r2, [pc, #3784] @ 1660cc │ │ │ │ + beq 167a84 │ │ │ │ + ldr r2, [pc, #3784] @ 1661b0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16522c │ │ │ │ + beq 165310 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16522c │ │ │ │ + beq 165310 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1679c0 │ │ │ │ + beq 167aa4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3604] @ 0xe14 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167a64 │ │ │ │ - ldr r2, [pc, #3708] @ 1660d0 │ │ │ │ + beq 167b48 │ │ │ │ + ldr r2, [pc, #3708] @ 1661b4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16527c │ │ │ │ + beq 165360 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16527c │ │ │ │ + beq 165360 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1679c8 │ │ │ │ + beq 167aac │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3940] @ 0xf64 │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167a8c │ │ │ │ - ldr r2, [pc, #3632] @ 1660d4 │ │ │ │ + beq 167b70 │ │ │ │ + ldr r2, [pc, #3632] @ 1661b8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1652cc │ │ │ │ + beq 1653b0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1652cc │ │ │ │ + beq 1653b0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 167980 │ │ │ │ + beq 167a64 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3944] @ 0xf68 │ │ │ │ ldr r0, [r4, #1124] @ 0x464 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167ab4 │ │ │ │ - ldr r2, [pc, #3556] @ 1660d8 │ │ │ │ + beq 167b98 │ │ │ │ + ldr r2, [pc, #3556] @ 1661bc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16531c │ │ │ │ + beq 165400 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16531c │ │ │ │ + beq 165400 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 167988 │ │ │ │ + beq 167a6c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3948] @ 0xf6c │ │ │ │ ldr r0, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167ae0 │ │ │ │ - ldr r2, [pc, #3480] @ 1660dc │ │ │ │ + beq 167bc4 │ │ │ │ + ldr r2, [pc, #3480] @ 1661c0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16536c │ │ │ │ + beq 165450 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16536c │ │ │ │ + beq 165450 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 167990 │ │ │ │ + beq 167a74 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3952] @ 0xf70 │ │ │ │ ldr r0, [r4, #1228] @ 0x4cc │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167b0c │ │ │ │ - ldr r2, [pc, #3404] @ 1660e0 │ │ │ │ + beq 167bf0 │ │ │ │ + ldr r2, [pc, #3404] @ 1661c4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1653bc │ │ │ │ + beq 1654a0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1653bc │ │ │ │ + beq 1654a0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 167998 │ │ │ │ + beq 167a7c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3956] @ 0xf74 │ │ │ │ ldr r0, [r4, #1240] @ 0x4d8 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167b54 │ │ │ │ - ldr r2, [pc, #3328] @ 1660e4 │ │ │ │ + beq 167c38 │ │ │ │ + ldr r2, [pc, #3328] @ 1661c8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 165410 │ │ │ │ + beq 1654f4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 165410 │ │ │ │ + beq 1654f4 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 165410 │ │ │ │ + bne 1654f4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3960] @ 0xf78 │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167b74 │ │ │ │ - ldr r2, [pc, #3248] @ 1660e8 │ │ │ │ + beq 167c58 │ │ │ │ + ldr r2, [pc, #3248] @ 1661cc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 165464 │ │ │ │ + beq 165548 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 165464 │ │ │ │ + beq 165548 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 165464 │ │ │ │ + bne 165548 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3964] @ 0xf7c │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [fp] │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167a10 │ │ │ │ - ldr r2, [pc, #3168] @ 1660ec │ │ │ │ + beq 167af4 │ │ │ │ + ldr r2, [pc, #3168] @ 1661d0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1654b4 │ │ │ │ + beq 165598 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1654b4 │ │ │ │ + beq 165598 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1679f0 │ │ │ │ + beq 167ad4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3968] @ 0xf80 │ │ │ │ ldr r0, [r4, #3208] @ 0xc88 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167b94 │ │ │ │ - ldr r2, [pc, #3092] @ 1660f0 │ │ │ │ + beq 167c78 │ │ │ │ + ldr r2, [pc, #3092] @ 1661d4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 165504 │ │ │ │ + beq 1655e8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 165504 │ │ │ │ + beq 1655e8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 167a5c │ │ │ │ + beq 167b40 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3436] @ 0xd6c │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167bb4 │ │ │ │ - ldr r2, [pc, #3016] @ 1660f4 │ │ │ │ + beq 167c98 │ │ │ │ + ldr r2, [pc, #3016] @ 1661d8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 165554 │ │ │ │ + beq 165638 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 165554 │ │ │ │ + beq 165638 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 167a84 │ │ │ │ + beq 167b68 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3440] @ 0xd70 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167bd4 │ │ │ │ - ldr r2, [pc, #2940] @ 1660f8 │ │ │ │ + beq 167cb8 │ │ │ │ + ldr r2, [pc, #2940] @ 1661dc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1655a4 │ │ │ │ + beq 165688 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1655a4 │ │ │ │ + beq 165688 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 167aac │ │ │ │ + beq 167b90 │ │ │ │ ldr r1, [r4, #640] @ 0x280 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 167bf4 │ │ │ │ + beq 167cd8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1655e4 │ │ │ │ + beq 1656c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 167ad4 │ │ │ │ + beq 167bb8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 167c2c │ │ │ │ - ldr r0, [pc, #2824] @ 1660fc │ │ │ │ + beq 167d10 │ │ │ │ + ldr r0, [pc, #2824] @ 1661e0 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ mov r1, r7 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 165624 │ │ │ │ + beq 165708 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 167b00 │ │ │ │ + beq 167be4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 167c58 │ │ │ │ + beq 167d3c │ │ │ │ ldr r1, [r4, #2012] @ 0x7dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 167c78 │ │ │ │ + beq 167d5c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 165674 │ │ │ │ + beq 165758 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1679f8 │ │ │ │ + beq 167adc │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 167ca0 │ │ │ │ - ldr r2, [pc, #2680] @ 166100 │ │ │ │ + blt 167d84 │ │ │ │ + ldr r2, [pc, #2680] @ 1661e4 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r6, [r2] │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r1, [r4, #3212] @ 0xc8c │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r6] │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1656d0 │ │ │ │ + beq 1657b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 167a04 │ │ │ │ + beq 167ae8 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 167cc8 │ │ │ │ + blt 167dac │ │ │ │ ldr r1, [r4, #3440] @ 0xd70 │ │ │ │ mov r0, r3 │ │ │ │ ldr r6, [r4, #3476] @ 0xd94 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 167ce4 │ │ │ │ + beq 167dc8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 165728 │ │ │ │ + beq 16580c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 167a30 │ │ │ │ + beq 167b14 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - beq 167d04 │ │ │ │ + beq 167de8 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #3476] @ 0xd94 │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16576c │ │ │ │ + beq 165850 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 16576c │ │ │ │ + bne 165850 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 167d2c │ │ │ │ + blt 167e10 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 167a3c │ │ │ │ - ldr r3, [pc, #2416] @ 166104 │ │ │ │ + beq 167b20 │ │ │ │ + ldr r3, [pc, #2416] @ 1661e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr sl, [r3] │ │ │ │ - ldr r3, [pc, #2408] @ 166108 │ │ │ │ + ldr r3, [pc, #2408] @ 1661ec │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r9, [r3] │ │ │ │ - beq 16961c │ │ │ │ + beq 169700 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 169644 │ │ │ │ + beq 169728 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r0, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ bl 4ffe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 167d88 │ │ │ │ + beq 167e6c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 169574 │ │ │ │ - ldr r2, [pc, #2320] @ 16610c │ │ │ │ + beq 169658 │ │ │ │ + ldr r2, [pc, #2320] @ 1661f0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ cmp r3, r2 │ │ │ │ - beq 169550 │ │ │ │ - ldr r2, [pc, #2304] @ 166110 │ │ │ │ + beq 169634 │ │ │ │ + ldr r2, [pc, #2304] @ 1661f4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 16954c │ │ │ │ + beq 169630 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 169548 │ │ │ │ + ble 16962c │ │ │ │ cmp r3, #1 │ │ │ │ str sl, [r6, #12] │ │ │ │ - beq 169548 │ │ │ │ + beq 16962c │ │ │ │ str r9, [r6, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 165864 │ │ │ │ + beq 165948 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 167c14 │ │ │ │ + beq 167cf8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 165880 │ │ │ │ + beq 165964 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 167c20 │ │ │ │ + beq 167d04 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - beq 167d6c │ │ │ │ + beq 167e50 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1204] @ 0x4b4 │ │ │ │ mov r2, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 1658bc │ │ │ │ + beq 1659a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 167c4c │ │ │ │ + beq 167d30 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 167d90 │ │ │ │ + blt 167e74 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #3436] @ 0xd6c │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [fp] │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 167dac │ │ │ │ + beq 167e90 │ │ │ │ mov r0, r3 │ │ │ │ - ldr r3, [pc, #2088] @ 166114 │ │ │ │ + ldr r3, [pc, #2088] @ 1661f8 │ │ │ │ ldr r1, [r4, #1036] @ 0x40c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr sl, [r3] │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 167dc8 │ │ │ │ - ldr r3, [pc, #2060] @ 166118 │ │ │ │ + beq 167eac │ │ │ │ + ldr r3, [pc, #2060] @ 1661fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 165934 │ │ │ │ + beq 165a18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 167cbc │ │ │ │ + beq 167da0 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 167df0 │ │ │ │ - ldr r3, [pc, #2008] @ 16611c │ │ │ │ + beq 167ed4 │ │ │ │ + ldr r3, [pc, #2008] @ 166200 │ │ │ │ mov r0, #3 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ bl 4fb5c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 167e10 │ │ │ │ + beq 167ef4 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ - beq 169480 │ │ │ │ + beq 169564 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [sl] │ │ │ │ cmp r7, #0 │ │ │ │ str sl, [r1] │ │ │ │ str r9, [r1, #4] │ │ │ │ - beq 169458 │ │ │ │ + beq 16953c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ str r7, [r1, #8] │ │ │ │ ldr r0, [fp] │ │ │ │ ldr r1, [r4, #1044] @ 0x414 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 167e40 │ │ │ │ + beq 167f24 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1659d8 │ │ │ │ + beq 165abc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 167d20 │ │ │ │ + beq 167e04 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 167e70 │ │ │ │ + beq 167f54 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 167ed0 │ │ │ │ + beq 167fb4 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 169574 │ │ │ │ + beq 169658 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp r3, r2 │ │ │ │ - beq 169550 │ │ │ │ + beq 169634 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 16954c │ │ │ │ + beq 169630 │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 169548 │ │ │ │ + ble 16962c │ │ │ │ cmp r3, #1 │ │ │ │ str r8, [r9, #12] │ │ │ │ - beq 169548 │ │ │ │ + beq 16962c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r9, #16] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 165a60 │ │ │ │ + beq 165b44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 167d54 │ │ │ │ + beq 167e38 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 165a7c │ │ │ │ + beq 165b60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 167d48 │ │ │ │ + beq 167e2c │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - beq 167eb4 │ │ │ │ + beq 167f98 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #3232] @ 0xca0 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 165ab8 │ │ │ │ + beq 165b9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 167d60 │ │ │ │ + beq 167e44 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 167ed8 │ │ │ │ + blt 167fbc │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #3480] @ 0xd98 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 167ef4 │ │ │ │ + blt 167fd8 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1964] @ 0x7ac │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 167f10 │ │ │ │ + blt 167ff4 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r6, #552] @ 0x228 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 167f38 │ │ │ │ + blt 16801c │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r6, #556] @ 0x22c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 167f78 │ │ │ │ + blt 16805c │ │ │ │ ldr r1, [r6, #72] @ 0x48 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [fp] │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 167f94 │ │ │ │ + beq 168078 │ │ │ │ ldr r1, [r4, #3476] @ 0xd94 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 167fb0 │ │ │ │ + beq 168094 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 16966c │ │ │ │ + beq 169750 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r0, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ bl 4ffe8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 168000 │ │ │ │ + beq 1680e4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 169574 │ │ │ │ + beq 169658 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp r3, r2 │ │ │ │ - beq 169550 │ │ │ │ + beq 169634 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 16954c │ │ │ │ + beq 169630 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 169548 │ │ │ │ + ble 16962c │ │ │ │ cmp r3, #1 │ │ │ │ str r8, [r7, #12] │ │ │ │ - beq 169548 │ │ │ │ + beq 16962c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [r7, #16] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 165c04 │ │ │ │ + beq 165ce8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 167e90 │ │ │ │ + beq 167f74 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 165c20 │ │ │ │ + beq 165d04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 167e9c │ │ │ │ + beq 167f80 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - beq 167fe4 │ │ │ │ + beq 1680c8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #560] @ 0x230 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 165c60 │ │ │ │ + beq 165d44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 167ea8 │ │ │ │ + beq 167f8c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 168014 │ │ │ │ + blt 1680f8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #560] @ 0x230 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [fp] │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 168064 │ │ │ │ + beq 168148 │ │ │ │ ldr r1, [r4, #3480] @ 0xd98 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16803c │ │ │ │ - ldr r3, [pc, #1148] @ 166120 │ │ │ │ + beq 168120 │ │ │ │ + ldr r3, [pc, #1148] @ 166204 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 165cd4 │ │ │ │ + beq 165db8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 167f2c │ │ │ │ + beq 168010 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16808c │ │ │ │ + beq 168170 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 165d08 │ │ │ │ + beq 165dec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 167f54 │ │ │ │ + beq 168038 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 165d24 │ │ │ │ + beq 165e08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 167f60 │ │ │ │ + beq 168044 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - beq 1680cc │ │ │ │ + beq 1681b0 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #564] @ 0x234 │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 165d64 │ │ │ │ + beq 165e48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 167f6c │ │ │ │ + beq 168050 │ │ │ │ cmp r6, #0 │ │ │ │ - blt 1680ac │ │ │ │ + blt 168190 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, #3 │ │ │ │ ldr r9, [r3, #568] @ 0x238 │ │ │ │ ldr r8, [r3, #572] @ 0x23c │ │ │ │ ldr r7, [r3, #576] @ 0x240 │ │ │ │ bl 4fb5c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 16813c │ │ │ │ + beq 168220 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ - beq 1696e4 │ │ │ │ + beq 1697c8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ str r9, [r2] │ │ │ │ - beq 1696bc │ │ │ │ + beq 1697a0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r2, #4] │ │ │ │ - beq 169694 │ │ │ │ + beq 169778 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ str r7, [r2, #8] │ │ │ │ bl 5027c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 165e0c │ │ │ │ + beq 165ef0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 167fd8 │ │ │ │ + beq 1680bc │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - beq 168104 │ │ │ │ + beq 1681e8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #468] @ 0x1d4 │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 165e4c │ │ │ │ + beq 165f30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 168008 │ │ │ │ + beq 1680ec │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 168120 │ │ │ │ + blt 168204 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #504] @ 0x1f8 │ │ │ │ bl a86c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 16817c │ │ │ │ + beq 168260 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 165e9c │ │ │ │ + beq 165f80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 168030 │ │ │ │ + beq 168114 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 16815c │ │ │ │ - ldr r0, [pc, #632] @ 166124 │ │ │ │ + beq 168240 │ │ │ │ + ldr r0, [pc, #632] @ 166208 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1248 @ 0x4e0 │ │ │ │ mov r1, r7 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 165edc │ │ │ │ + beq 165fc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 168080 │ │ │ │ + beq 168164 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 16819c │ │ │ │ - ldr lr, [pc, #572] @ 166128 │ │ │ │ + beq 168280 │ │ │ │ + ldr lr, [pc, #572] @ 16620c │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr sl, [r3, #580] @ 0x244 │ │ │ │ ldr r1, [r4, #1844] @ 0x734 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ add lr, lr, #364 @ 0x16c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ - ldr ip, [pc, #520] @ 16612c │ │ │ │ + ldr ip, [pc, #520] @ 166210 │ │ │ │ ldr lr, [lr] │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str lr, [r7] │ │ │ │ ldm r8!, {r0, r1, r2, r3} │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #2816 @ 0xb00 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ @@ -286898,31 +286955,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ mov r3, sl │ │ │ │ mov r0, #4 │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1681c8 │ │ │ │ + beq 1682ac │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 165f98 │ │ │ │ + beq 16607c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1680e8 │ │ │ │ + beq 1681cc │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 1681f0 │ │ │ │ - ldr r2, [pc, #388] @ 166130 │ │ │ │ + blt 1682d4 │ │ │ │ + ldr r2, [pc, #388] @ 166214 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r6, [r2] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -286930,65 +286987,65 @@ │ │ │ │ strne r2, [r6] │ │ │ │ ldr r1, [r3, #308] @ 0x134 │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 165ff8 │ │ │ │ + beq 1660dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1680f4 │ │ │ │ + beq 1681d8 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 16888c │ │ │ │ + blt 168970 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #308] @ 0x134 │ │ │ │ ldr r1, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16822c │ │ │ │ - ldr r0, [pc, #268] @ 166134 │ │ │ │ + blt 168310 │ │ │ │ + ldr r0, [pc, #268] @ 166218 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #1296 @ 0x510 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 16820c │ │ │ │ - ldr r3, [pc, #236] @ 166138 │ │ │ │ + beq 1682f0 │ │ │ │ + ldr r3, [pc, #236] @ 16621c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #584] @ 0x248 │ │ │ │ str r2, [r3, #2576] @ 0xa10 │ │ │ │ mov r0, #2 │ │ │ │ ldr r2, [r7, #588] @ 0x24c │ │ │ │ ldr r7, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1688ac │ │ │ │ + beq 168990 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16623c │ │ │ │ + beq 166320 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1681bc │ │ │ │ - b 16623c │ │ │ │ - eoreq sl, sp, r8, asr #30 │ │ │ │ + beq 1682a0 │ │ │ │ + b 166320 │ │ │ │ + eoreq sl, sp, r4, ror #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq sl, sp, r4, lsr pc │ │ │ │ + eoreq sl, sp, r0, asr lr │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @@ -287000,64 +287057,64 @@ │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ andeq r0, r0, r4, lsl fp │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ - ldrdeq fp, [sp], -r4 @ │ │ │ │ + strdeq fp, [sp], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ - eoreq fp, sp, ip, lsl r4 │ │ │ │ - eoreq sl, sp, ip, ror #28 │ │ │ │ - mlaeq pc, ip, r8, pc @ │ │ │ │ + eoreq fp, sp, r8, lsr r3 │ │ │ │ + eoreq sl, sp, r8, lsl #27 │ │ │ │ + @ instruction: 0x002ff7b8 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - ldrdeq r0, [pc], -r8 @ │ │ │ │ - eoreq pc, pc, r0, lsl #15 │ │ │ │ + strdeq r0, [pc], -r4 @ │ │ │ │ + mlaeq pc, ip, r6, pc @ │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ - eoreq r0, pc, r0, asr #14 │ │ │ │ + eoreq r0, pc, ip, asr r6 @ │ │ │ │ andeq r0, r0, r0, lsr #26 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - eoreq sl, sp, r8, lsr #25 │ │ │ │ - eoreq pc, pc, ip, ror #2 │ │ │ │ + eoreq sl, sp, r4, asr #23 │ │ │ │ + eoreq pc, pc, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ - eoreq sl, sp, ip, ror #13 │ │ │ │ + eoreq sl, sp, r8, lsl #12 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ muleq r0, r0, r8 │ │ │ │ andeq r0, r0, r4, asr #15 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl ip │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, asr #25 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ - eoreq sl, sp, r0, lsl #21 │ │ │ │ - ldrdeq sl, [sp], -ip @ │ │ │ │ - eoreq lr, pc, r8, lsl pc @ │ │ │ │ + mlaeq sp, ip, r9, sl │ │ │ │ + strdeq sl, [sp], -r8 @ │ │ │ │ + eoreq lr, pc, r4, lsr lr @ │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ - eoreq sl, sp, r0, lsr #18 │ │ │ │ - eoreq sl, sp, ip, ror r3 │ │ │ │ - @ instruction: 0x002fedbc │ │ │ │ + eoreq sl, sp, ip, lsr r8 │ │ │ │ + mlaeq sp, r8, r2, sl │ │ │ │ + ldrdeq lr, [pc], -r8 @ │ │ │ │ muleq r0, r4, r4 │ │ │ │ andeq r0, r0, ip, asr r7 │ │ │ │ - strdeq sl, [sp], -r4 @ │ │ │ │ - @ instruction: 0x002feab8 │ │ │ │ - eoreq sl, sp, r4, lsr r0 │ │ │ │ + eoreq sl, sp, r0, lsl r5 │ │ │ │ + ldrdeq lr, [pc], -r4 @ │ │ │ │ + eoreq r9, sp, r0, asr pc │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000006b0 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #22 │ │ │ │ muleq r0, r8, r8 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ @@ -287065,297 +287122,297 @@ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - eoreq sl, sp, ip, ror #6 │ │ │ │ - eoreq lr, pc, r0, lsr r8 @ │ │ │ │ - eoreq r9, sp, r4, lsr #27 │ │ │ │ + eoreq sl, sp, r8, lsl #5 │ │ │ │ + eoreq lr, pc, ip, asr #14 │ │ │ │ + eoreq r9, sp, r0, asr #25 │ │ │ │ andeq r0, r0, r4, ror #21 │ │ │ │ muleq r0, r4, r3 │ │ │ │ muleq r0, r8, r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #26 │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ - eoreq pc, lr, ip, lsl #19 │ │ │ │ - eoreq r9, sp, ip, asr #23 │ │ │ │ - eoreq lr, pc, r4, lsr #12 │ │ │ │ + eoreq pc, lr, r8, lsr #17 │ │ │ │ + eoreq r9, sp, r8, ror #21 │ │ │ │ + eoreq lr, pc, r0, asr #10 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 1689bc │ │ │ │ - ldr r2, [pc, #-276] @ 16613c │ │ │ │ + blt 168aa0 │ │ │ │ + ldr r2, [pc, #-276] @ 166220 │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r9, #592] @ 0x250 │ │ │ │ str r6, [r2] │ │ │ │ ldr r2, [r6] │ │ │ │ mov r0, r3 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r6] │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16899c │ │ │ │ + blt 168a80 │ │ │ │ bl 501a4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16897c │ │ │ │ + beq 168a60 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16894c │ │ │ │ + beq 168a30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [r9, #584] @ 0x248 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16892c │ │ │ │ + blt 168a10 │ │ │ │ ldr r1, [r9, #588] @ 0x24c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16890c │ │ │ │ + blt 1689f0 │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1688d4 │ │ │ │ + blt 1689b8 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 168a3c │ │ │ │ + blt 168b20 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 168a20 │ │ │ │ + blt 168b04 │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 168ab4 │ │ │ │ + beq 168b98 │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 125b70 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and sl, r0, #255 @ 0xff │ │ │ │ - beq 16635c │ │ │ │ + beq 166440 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1689d8 │ │ │ │ + beq 168abc │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 166378 │ │ │ │ + beq 16645c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 168a5c │ │ │ │ + beq 168b40 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 166394 │ │ │ │ + beq 166478 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 168a08 │ │ │ │ + beq 168aec │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1663b0 │ │ │ │ + beq 166494 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 168a14 │ │ │ │ + beq 168af8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 168a94 │ │ │ │ - ldr r0, [pc, #-640] @ 166140 │ │ │ │ + beq 168b78 │ │ │ │ + ldr r0, [pc, #-640] @ 166224 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #1088 @ 0x440 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 1690c4 │ │ │ │ + beq 1691a8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r8, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1690a4 │ │ │ │ + beq 169188 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 166420 │ │ │ │ + beq 166504 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1689fc │ │ │ │ + beq 168ae0 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 169080 │ │ │ │ - ldr r2, [pc, #-752] @ 166144 │ │ │ │ + blt 169164 │ │ │ │ + ldr r2, [pc, #-752] @ 166228 │ │ │ │ mov r0, r3 │ │ │ │ ldr sl, [r5, r2] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ ldr r1, [r3, #596] @ 0x254 │ │ │ │ str r6, [sl] │ │ │ │ strne r2, [r6] │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16647c │ │ │ │ + beq 166560 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1689f0 │ │ │ │ + beq 168ad4 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 169064 │ │ │ │ + blt 169148 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #556] @ 0x22c │ │ │ │ ldr r9, [sl] │ │ │ │ bl a86c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1690e4 │ │ │ │ - ldr r3, [pc, #-868] @ 166148 │ │ │ │ + beq 1691c8 │ │ │ │ + ldr r3, [pc, #-868] @ 16622c │ │ │ │ mov r0, #2 │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ bl 4ffe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 1695c0 │ │ │ │ + beq 1696a4 │ │ │ │ mov r1, r7 │ │ │ │ bl 7303c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 72f68 │ │ │ │ - ldr r3, [pc, #-924] @ 16614c │ │ │ │ + ldr r3, [pc, #-924] @ 166230 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r0, r7 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 166514 │ │ │ │ + beq 1665f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1689e4 │ │ │ │ + beq 168ac8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 168a74 │ │ │ │ + beq 168b58 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #600] @ 0x258 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 166550 │ │ │ │ + beq 166634 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 168a68 │ │ │ │ + beq 168b4c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 168ad4 │ │ │ │ + blt 168bb8 │ │ │ │ ldr r1, [r4, #2608] @ 0xa30 │ │ │ │ mov r0, r3 │ │ │ │ ldr r8, [sl] │ │ │ │ bl a86c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 168b48 │ │ │ │ + beq 168c2c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #148 @ 0x94 │ │ │ │ str r7, [sp, #148] @ 0x94 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1665a8 │ │ │ │ + beq 16668c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 168af0 │ │ │ │ + beq 168bd4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 168b28 │ │ │ │ + beq 168c0c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 168afc │ │ │ │ + beq 168be0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #312] @ 0x138 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 1665f4 │ │ │ │ + beq 1666d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 168b68 │ │ │ │ + beq 168c4c │ │ │ │ cmp r6, #0 │ │ │ │ - blt 168be4 │ │ │ │ + blt 168cc8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sl] │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, #2 │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 168c10 │ │ │ │ - ldr r0, [pc, #-1232] @ 166150 │ │ │ │ + beq 168cf4 │ │ │ │ + ldr r0, [pc, #-1232] @ 166234 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1456 @ 0x5b0 │ │ │ │ mov r1, r7 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 166650 │ │ │ │ + beq 166734 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 168c04 │ │ │ │ + beq 168ce8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 168bc4 │ │ │ │ - ldr ip, [pc, #-1292] @ 166154 │ │ │ │ - ldr r3, [pc, #-1292] @ 166158 │ │ │ │ + beq 168ca8 │ │ │ │ + ldr ip, [pc, #-1292] @ 166238 │ │ │ │ + ldr r3, [pc, #-1292] @ 16623c │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [pc, #-1300] @ 16615c │ │ │ │ + ldr r2, [pc, #-1300] @ 166240 │ │ │ │ add r3, ip, #3632 @ 0xe30 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [ip, #2844] @ 0xb1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [sl] │ │ │ │ str r3, [ip, #2836] @ 0xb14 │ │ │ │ add r2, r2, #384 @ 0x180 │ │ │ │ @@ -287363,141 +287420,141 @@ │ │ │ │ str r3, [ip, #3644] @ 0xe3c │ │ │ │ ldm r2, {r0, r1, r2, r3} │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ add lr, ip, #3616 @ 0xe20 │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ add lr, lr, #12 │ │ │ │ - ldr r8, [pc, #-1360] @ 166160 │ │ │ │ + ldr r8, [pc, #-1360] @ 166244 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ str lr, [ip, #2840] @ 0xb18 │ │ │ │ - ldr r9, [pc, #-1368] @ 166164 │ │ │ │ + ldr r9, [pc, #-1368] @ 166248 │ │ │ │ ldr r3, [r5, r7] │ │ │ │ str r3, [ip, #2848] @ 0xb20 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [pc, #-1380] @ 166168 │ │ │ │ + ldr r3, [pc, #-1380] @ 16624c │ │ │ │ ldr r2, [r5, r8] │ │ │ │ str r2, [ip, #2852] @ 0xb24 │ │ │ │ ldr r1, [r5, r9] │ │ │ │ str r1, [ip, #2856] @ 0xb28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [ip, #2860] @ 0xb2c │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [pc, #-1408] @ 16616c │ │ │ │ + ldr r3, [pc, #-1408] @ 166250 │ │ │ │ mov r0, #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [ip, #2868] @ 0xb34 │ │ │ │ - ldr r2, [pc, #-1420] @ 166170 │ │ │ │ + ldr r2, [pc, #-1420] @ 166254 │ │ │ │ str r3, [ip, #2864] @ 0xb30 │ │ │ │ str r1, [ip, #2872] @ 0xb38 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #2876] @ 0xb3c │ │ │ │ - ldr r2, [pc, #-1436] @ 166174 │ │ │ │ + ldr r2, [pc, #-1436] @ 166258 │ │ │ │ ldr r7, [r4, #2008] @ 0x7d8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #2880] @ 0xb40 │ │ │ │ - ldr r2, [pc, #-1448] @ 166178 │ │ │ │ + ldr r2, [pc, #-1448] @ 16625c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #2884] @ 0xb44 │ │ │ │ - ldr r2, [pc, #-1456] @ 16617c │ │ │ │ + ldr r2, [pc, #-1456] @ 166260 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [ip, #2892] @ 0xb4c │ │ │ │ - ldr r3, [pc, #-1464] @ 166180 │ │ │ │ + ldr r3, [pc, #-1464] @ 166264 │ │ │ │ str r2, [ip, #2888] @ 0xb48 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [ip, #2896] @ 0xb50 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [pc, #-1480] @ 166184 │ │ │ │ - ldr r2, [pc, #-1480] @ 166188 │ │ │ │ + ldr r3, [pc, #-1480] @ 166268 │ │ │ │ + ldr r2, [pc, #-1480] @ 16626c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [ip, #2900] @ 0xb54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #-1492] @ 16618c │ │ │ │ + ldr r3, [pc, #-1492] @ 166270 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [ip, #2904] @ 0xb58 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #2908] @ 0xb5c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2012] @ 0x7dc │ │ │ │ ldr r3, [r3, #580] @ 0x244 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ ldr r1, [r4, #1844] @ 0x734 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 168ba4 │ │ │ │ + beq 168c88 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1667c8 │ │ │ │ + beq 1668ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 168c30 │ │ │ │ + beq 168d14 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 168b74 │ │ │ │ - ldr r2, [pc, #-1612] @ 166190 │ │ │ │ + blt 168c58 │ │ │ │ + ldr r2, [pc, #-1612] @ 166274 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #3216] @ 0xc90 │ │ │ │ str r6, [r2] │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r6] │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 166820 │ │ │ │ + beq 166904 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 168b98 │ │ │ │ + beq 168c7c │ │ │ │ cmp r7, #0 │ │ │ │ - blt 168d74 │ │ │ │ + blt 168e58 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #1 │ │ │ │ ldr r1, [r3] │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 168da0 │ │ │ │ - ldr r0, [pc, #-1716] @ 166194 │ │ │ │ + beq 168e84 │ │ │ │ + ldr r0, [pc, #-1716] @ 166278 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1664 @ 0x680 │ │ │ │ mov r1, r7 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 166878 │ │ │ │ + beq 16695c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 168d94 │ │ │ │ + beq 168e78 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 168d54 │ │ │ │ - ldr lr, [pc, #-1776] @ 166198 │ │ │ │ + beq 168e38 │ │ │ │ + ldr lr, [pc, #-1776] @ 16627c │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add lr, lr, #400 @ 0x190 │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ mov r7, r8 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ - ldr ip, [pc, #-1804] @ 16619c │ │ │ │ + ldr ip, [pc, #-1804] @ 166280 │ │ │ │ ldr lr, [lr] │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str lr, [r7] │ │ │ │ ldm r8!, {r0, r1, r2, r3} │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #2912 @ 0xb60 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ @@ -287510,84 +287567,84 @@ │ │ │ │ str lr, [ip] │ │ │ │ mov r0, #4 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ ldr r1, [r4, #1844] @ 0x734 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 168d34 │ │ │ │ + beq 168e18 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 166928 │ │ │ │ + beq 166a0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 168dc0 │ │ │ │ + beq 168ea4 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 168d04 │ │ │ │ - ldr r2, [pc, #-1948] @ 1661a0 │ │ │ │ + blt 168de8 │ │ │ │ + ldr r2, [pc, #-1948] @ 166284 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #3220] @ 0xc94 │ │ │ │ str r6, [r2] │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r6] │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 166980 │ │ │ │ + beq 166a64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 168d28 │ │ │ │ + beq 168e0c │ │ │ │ cmp r7, #0 │ │ │ │ - blt 168cac │ │ │ │ + blt 168d90 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #1 │ │ │ │ ldr r1, [r3] │ │ │ │ bl 5042c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 168cd8 │ │ │ │ - ldr r0, [pc, #-2052] @ 1661a4 │ │ │ │ + beq 168dbc │ │ │ │ + ldr r0, [pc, #-2052] @ 166288 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1872 @ 0x750 │ │ │ │ mov r1, r6 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1669d8 │ │ │ │ + beq 166abc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 168ccc │ │ │ │ + beq 168db0 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 168c8c │ │ │ │ - ldr r6, [pc, #-2112] @ 1661a8 │ │ │ │ + beq 168d70 │ │ │ │ + ldr r6, [pc, #-2112] @ 16628c │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ add r6, pc, r6 │ │ │ │ add r6, r6, #436 @ 0x1b4 │ │ │ │ ldm r6!, {r0, r1, r2, r3} │ │ │ │ mov lr, r9 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm r6!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ - ldr ip, [pc, #-2148] @ 1661ac │ │ │ │ + ldr ip, [pc, #-2148] @ 166290 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add ip, pc, ip │ │ │ │ ldm r9!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #2944 @ 0xb80 │ │ │ │ add ip, ip, #4 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r9!, {r0, r1, r2, r3} │ │ │ │ @@ -287602,31 +287659,31 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ ldr r1, [r8, #604] @ 0x25c │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ ldr r2, [r4, #1844] @ 0x734 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 168c6c │ │ │ │ + beq 168d50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 166a98 │ │ │ │ + beq 166b7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 168cf8 │ │ │ │ + beq 168ddc │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 168c3c │ │ │ │ - ldr r2, [pc, #-2300] @ 1661b0 │ │ │ │ + blt 168d20 │ │ │ │ + ldr r2, [pc, #-2300] @ 166294 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -287634,224 +287691,224 @@ │ │ │ │ strne r2, [r7] │ │ │ │ ldr r1, [r3, #608] @ 0x260 │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 166af8 │ │ │ │ + beq 166bdc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 168c60 │ │ │ │ + beq 168d44 │ │ │ │ cmp r6, #0 │ │ │ │ - blt 168f90 │ │ │ │ + blt 169074 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ bl 4fb5c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 168f70 │ │ │ │ + beq 169054 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r7, [r3, #3072] @ 0xc00 │ │ │ │ ldr r8, [r3, #2956] @ 0xb8c │ │ │ │ ldr lr, [r3, #3068] @ 0xbfc │ │ │ │ ldr ip, [r3, #3084] @ 0xc0c │ │ │ │ ldr r0, [r3, #2944] @ 0xb80 │ │ │ │ ldr r1, [r3, #3080] @ 0xc08 │ │ │ │ ldr r2, [r3, #3076] @ 0xc04 │ │ │ │ ldr r9, [r3, #3016] @ 0xbc8 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r3, #2952] @ 0xb88 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ - beq 169598 │ │ │ │ + beq 16967c │ │ │ │ ldr r8, [r7] │ │ │ │ cmn r8, #-1073741823 @ 0xc0000001 │ │ │ │ addne r8, r8, #1 │ │ │ │ strne r8, [r7] │ │ │ │ cmp lr, #0 │ │ │ │ str r7, [r3] │ │ │ │ - beq 169784 │ │ │ │ + beq 169868 │ │ │ │ ldr r7, [lr] │ │ │ │ cmn r7, #-1073741823 @ 0xc0000001 │ │ │ │ addne r7, r7, #1 │ │ │ │ strne r7, [lr] │ │ │ │ cmp ip, #0 │ │ │ │ str lr, [r3, #4] │ │ │ │ - beq 16975c │ │ │ │ + beq 169840 │ │ │ │ ldr lr, [ip] │ │ │ │ cmn lr, #-1073741823 @ 0xc0000001 │ │ │ │ addne lr, lr, #1 │ │ │ │ strne lr, [ip] │ │ │ │ cmp r0, #0 │ │ │ │ str ip, [r3, #8] │ │ │ │ - beq 169734 │ │ │ │ + beq 169818 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r0] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [r3, #12] │ │ │ │ - beq 16970c │ │ │ │ + beq 1697f0 │ │ │ │ ldr r0, [r1] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [r3, #16] │ │ │ │ - beq 169824 │ │ │ │ + beq 169908 │ │ │ │ ldr r1, [r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r2] │ │ │ │ cmp r9, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ - beq 1697fc │ │ │ │ + beq 1698e0 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r9] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r9, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1697d4 │ │ │ │ + beq 1698b8 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r1] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r3, #28] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1697ac │ │ │ │ + beq 169890 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r1] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [r3, #32] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #604] @ 0x25c │ │ │ │ mov r2, r6 │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 168fbc │ │ │ │ - ldr r3, [pc, #-2772] @ 1661b4 │ │ │ │ + blt 1690a0 │ │ │ │ + ldr r3, [pc, #-2772] @ 166298 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r6, [r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 166cb0 │ │ │ │ + beq 166d94 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r6] │ │ │ │ - beq 166cb0 │ │ │ │ + beq 166d94 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 168fb0 │ │ │ │ + beq 169094 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sl] │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, #2 │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 168ff0 │ │ │ │ - ldr r0, [pc, #-2844] @ 1661b8 │ │ │ │ + beq 1690d4 │ │ │ │ + ldr r0, [pc, #-2844] @ 16629c │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ mov r1, r7 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 166d04 │ │ │ │ + beq 166de8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 168fe4 │ │ │ │ + beq 1690c8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 168f50 │ │ │ │ - ldr ip, [pc, #-2904] @ 1661bc │ │ │ │ + beq 169034 │ │ │ │ + ldr ip, [pc, #-2904] @ 1662a0 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [ip, #3004] @ 0xbbc │ │ │ │ - ldr r3, [pc, #-2916] @ 1661c0 │ │ │ │ - ldr r2, [pc, #-2916] @ 1661c4 │ │ │ │ + ldr r3, [pc, #-2916] @ 1662a4 │ │ │ │ + ldr r2, [pc, #-2916] @ 1662a8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sl] │ │ │ │ str r2, [ip, #2992] @ 0xbb0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [ip, #3664] @ 0xe50 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ add r2, ip, #3664 @ 0xe50 │ │ │ │ str r2, [ip, #3000] @ 0xbb8 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ add r7, ip, #3648 @ 0xe40 │ │ │ │ stm r8, {r0, r1, r2, r3} │ │ │ │ ldr r8, [sp, #76] @ 0x4c │ │ │ │ - ldr r9, [pc, #-2972] @ 1661c8 │ │ │ │ + ldr r9, [pc, #-2972] @ 1662ac │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ str r7, [ip, #2996] @ 0xbb4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r7, [r5, r8] │ │ │ │ str r7, [ip, #3008] @ 0xbc0 │ │ │ │ ldr r0, [r5, r9] │ │ │ │ str r3, [ip, #3016] @ 0xbc8 │ │ │ │ - ldr r3, [pc, #-3000] @ 1661cc │ │ │ │ - ldr r2, [pc, #-3000] @ 1661d0 │ │ │ │ + ldr r3, [pc, #-3000] @ 1662b0 │ │ │ │ + ldr r2, [pc, #-3000] @ 1662b4 │ │ │ │ str r0, [ip, #3012] @ 0xbc4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [ip, #3020] @ 0xbcc │ │ │ │ ldr r1, [r5, r2] │ │ │ │ - ldr r2, [pc, #-3016] @ 1661d4 │ │ │ │ + ldr r2, [pc, #-3016] @ 1662b8 │ │ │ │ str r1, [ip, #3024] @ 0xbd0 │ │ │ │ str r7, [ip, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3032] @ 0xbd8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [pc, #-3036] @ 1661d8 │ │ │ │ + ldr r2, [pc, #-3036] @ 1662bc │ │ │ │ add lr, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3036] @ 0xbdc │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [pc, #-3052] @ 1661dc │ │ │ │ + ldr r2, [pc, #-3052] @ 1662c0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3040] @ 0xbe0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [pc, #-3064] @ 1661e0 │ │ │ │ + ldr r2, [pc, #-3064] @ 1662c4 │ │ │ │ str r1, [ip, #3048] @ 0xbe8 │ │ │ │ str r0, [ip, #3052] @ 0xbec │ │ │ │ str r3, [ip, #3044] @ 0xbe4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3056] @ 0xbf0 │ │ │ │ - ldr r2, [pc, #-3084] @ 1661e4 │ │ │ │ + ldr r2, [pc, #-3084] @ 1662c8 │ │ │ │ mov r0, #6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3060] @ 0xbf4 │ │ │ │ - ldr r2, [pc, #-3096] @ 1661e8 │ │ │ │ + ldr r2, [pc, #-3096] @ 1662cc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3064] @ 0xbf8 │ │ │ │ - ldr r2, [pc, #-3104] @ 1661ec │ │ │ │ + ldr r2, [pc, #-3104] @ 1662d0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3068] @ 0xbfc │ │ │ │ - ldr r2, [pc, #-3112] @ 1661f0 │ │ │ │ + ldr r2, [pc, #-3112] @ 1662d4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3072] @ 0xc00 │ │ │ │ - ldr r2, [pc, #-3120] @ 1661f4 │ │ │ │ + ldr r2, [pc, #-3120] @ 1662d8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3076] @ 0xc04 │ │ │ │ - ldr r2, [pc, #-3128] @ 1661f8 │ │ │ │ + ldr r2, [pc, #-3128] @ 1662dc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [ip, #3084] @ 0xc0c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [ip, #3088] @ 0xc10 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [ip, #3092] @ 0xc14 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -287867,140 +287924,140 @@ │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [lr, #604] @ 0x25c │ │ │ │ ldr r1, [lr, #612] @ 0x264 │ │ │ │ ldr r3, [r4, #1844] @ 0x734 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 168f30 │ │ │ │ + beq 169014 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 166ebc │ │ │ │ + beq 166fa0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 169010 │ │ │ │ + beq 1690f4 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 168f00 │ │ │ │ - ldr r2, [pc, #-3284] @ 1661fc │ │ │ │ + blt 168fe4 │ │ │ │ + ldr r2, [pc, #-3284] @ 1662e0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r8, [r5, r2] │ │ │ │ ldr r2, [r6] │ │ │ │ str r6, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r6] │ │ │ │ ldr r1, [r4, #3228] @ 0xc9c │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 166f14 │ │ │ │ + beq 166ff8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 168f24 │ │ │ │ + beq 169008 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 168ed4 │ │ │ │ + blt 168fb8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r2, [r3, #2992] @ 0xbb0 │ │ │ │ ldr r1, [r3, #612] @ 0x264 │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 168eb4 │ │ │ │ + blt 168f98 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sl] │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, #2 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 168e94 │ │ │ │ - ldr r0, [pc, #-3420] @ 166200 │ │ │ │ + beq 168f78 │ │ │ │ + ldr r0, [pc, #-3420] @ 1662e4 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 166f8c │ │ │ │ + beq 167070 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 168ef4 │ │ │ │ + beq 168fd8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 168e3c │ │ │ │ - ldr ip, [pc, #-3480] @ 166204 │ │ │ │ + beq 168f20 │ │ │ │ + ldr ip, [pc, #-3480] @ 1662e8 │ │ │ │ ldr r3, [sl] │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [ip, #3104] @ 0xc20 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [ip, #3116] @ 0xc2c │ │ │ │ - ldr r2, [pc, #-3500] @ 166208 │ │ │ │ - ldr r3, [pc, #-3500] @ 16620c │ │ │ │ + ldr r2, [pc, #-3500] @ 1662ec │ │ │ │ + ldr r3, [pc, #-3500] @ 1662f0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r3, ip, #3680 @ 0xe60 │ │ │ │ add r3, r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [ip, #3112] @ 0xc28 │ │ │ │ add r2, r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [ip, #3684] @ 0xe64 │ │ │ │ ldm r2, {r0, r1, r2, r3} │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ add lr, ip, #3664 @ 0xe50 │ │ │ │ stm r8, {r0, r1, r2, r3} │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ add lr, lr, #4 │ │ │ │ - ldr r9, [pc, #-3556] @ 166210 │ │ │ │ + ldr r9, [pc, #-3556] @ 1662f4 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ str r7, [ip, #3120] @ 0xc30 │ │ │ │ str lr, [ip, #3108] @ 0xc24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [r5, r8] │ │ │ │ - ldr sl, [pc, #-3576] @ 166214 │ │ │ │ + ldr sl, [pc, #-3576] @ 1662f8 │ │ │ │ str r1, [ip, #3124] @ 0xc34 │ │ │ │ str r3, [ip, #3128] @ 0xc38 │ │ │ │ ldr r3, [r5, r9] │ │ │ │ str r3, [ip, #3132] @ 0xc3c │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r5, sl] │ │ │ │ str r7, [ip, #3140] @ 0xc44 │ │ │ │ str r0, [ip, #3144] @ 0xc48 │ │ │ │ str r2, [ip, #3136] @ 0xc40 │ │ │ │ str r2, [ip, #3160] @ 0xc58 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [pc, #-3620] @ 166218 │ │ │ │ + ldr r2, [pc, #-3620] @ 1662fc │ │ │ │ str r0, [ip, #3148] @ 0xc4c │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r0, [ip, #3152] @ 0xc50 │ │ │ │ str r3, [ip, #3156] @ 0xc54 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3164] @ 0xc5c │ │ │ │ - ldr r2, [pc, #-3644] @ 16621c │ │ │ │ + ldr r2, [pc, #-3644] @ 166300 │ │ │ │ ldr r0, [r4, #2012] @ 0x7dc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3168] @ 0xc60 │ │ │ │ - ldr r2, [pc, #-3656] @ 166220 │ │ │ │ + ldr r2, [pc, #-3656] @ 166304 │ │ │ │ ldr r8, [r4, #2008] @ 0x7d8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3172] @ 0xc64 │ │ │ │ - ldr r2, [pc, #-3668] @ 166224 │ │ │ │ + ldr r2, [pc, #-3668] @ 166308 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [ip, #3176] @ 0xc68 │ │ │ │ - ldr r2, [pc, #-3676] @ 166228 │ │ │ │ + ldr r2, [pc, #-3676] @ 16630c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [ip, #3188] @ 0xc74 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [ip, #3192] @ 0xc78 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [ip, #3196] @ 0xc7c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -288015,62 +288072,62 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, #5 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ ldr r2, [r4, #1844] @ 0x734 │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 168e68 │ │ │ │ + beq 168f4c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16710c │ │ │ │ + beq 1671f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 168e5c │ │ │ │ + beq 168f40 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 168e0c │ │ │ │ - ldr r2, [pc, #-3828] @ 16622c │ │ │ │ + blt 168ef0 │ │ │ │ + ldr r2, [pc, #-3828] @ 166310 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #3224] @ 0xc98 │ │ │ │ str r6, [r2] │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r6] │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 167164 │ │ │ │ + beq 167248 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 168e88 │ │ │ │ + beq 168f6c │ │ │ │ cmp r7, #0 │ │ │ │ - blt 168dec │ │ │ │ - ldr r0, [pc, #-3908] @ 166230 │ │ │ │ + blt 168ed0 │ │ │ │ + ldr r0, [pc, #-3908] @ 166314 │ │ │ │ ldr r2, [r4, #3236] @ 0xca4 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #888 @ 0x378 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 168dcc │ │ │ │ - ldr r3, [pc, #-3936] @ 166234 │ │ │ │ + beq 168eb0 │ │ │ │ + ldr r3, [pc, #-3936] @ 166318 │ │ │ │ add ip, r4, #4096 @ 0x1000 │ │ │ │ - ldr lr, [pc, #-3940] @ 166238 │ │ │ │ + ldr lr, [pc, #-3940] @ 16631c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [ip, #656] @ 0x290 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ add lr, pc, lr │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ @@ -288098,114 +288155,114 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [ip, #628] @ 0x274 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, #12 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16929c │ │ │ │ + beq 169380 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 167258 │ │ │ │ + beq 16733c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 168e30 │ │ │ │ + beq 168f14 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ - blt 1692d0 │ │ │ │ - ldr r2, [pc, #4064] @ 16824c │ │ │ │ + blt 1693b4 │ │ │ │ + ldr r2, [pc, #4064] @ 168330 │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ ldr r1, [r3, #664] @ 0x298 │ │ │ │ str r6, [r7] │ │ │ │ strne r2, [r6] │ │ │ │ mov r2, r6 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1672b4 │ │ │ │ + beq 167398 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1692c4 │ │ │ │ + beq 1693a8 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 16927c │ │ │ │ + blt 169360 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r6, #3124] @ 0xc34 │ │ │ │ ldr r1, [r6, #616] @ 0x268 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16925c │ │ │ │ + blt 169340 │ │ │ │ ldr r2, [r6, #2916] @ 0xb64 │ │ │ │ ldr r1, [r6, #620] @ 0x26c │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16923c │ │ │ │ + blt 169320 │ │ │ │ ldr r2, [r6, #2924] @ 0xb6c │ │ │ │ ldr r1, [r6, #624] @ 0x270 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16921c │ │ │ │ + blt 169300 │ │ │ │ ldr r2, [r6, #2928] @ 0xb70 │ │ │ │ ldr r1, [r6, #628] @ 0x274 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1691fc │ │ │ │ + blt 1692e0 │ │ │ │ ldr r2, [r6, #2932] @ 0xb74 │ │ │ │ ldr r1, [r6, #632] @ 0x278 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1691dc │ │ │ │ + blt 1692c0 │ │ │ │ ldr r2, [r6, #3000] @ 0xbb8 │ │ │ │ ldr r1, [r6, #636] @ 0x27c │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1691bc │ │ │ │ + blt 1692a0 │ │ │ │ ldr r2, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r1, [r6, #640] @ 0x280 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16919c │ │ │ │ + blt 169280 │ │ │ │ ldr r2, [r6, #2984] @ 0xba8 │ │ │ │ ldr r1, [r6, #644] @ 0x284 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16917c │ │ │ │ + blt 169260 │ │ │ │ ldr r2, [r6, #2976] @ 0xba0 │ │ │ │ ldr r1, [r6, #648] @ 0x288 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16915c │ │ │ │ + blt 169240 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - beq 169154 │ │ │ │ + beq 169238 │ │ │ │ mov r0, #2 │ │ │ │ bl aaa68 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7303c │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ @@ -288216,15 +288273,15 @@ │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2924] @ 0xb6c │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - beq 16914c │ │ │ │ + beq 169230 │ │ │ │ mov r0, #2 │ │ │ │ bl aaa68 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7303c │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ @@ -288234,32 +288291,32 @@ │ │ │ │ bl 72f68 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2932] @ 0xb74 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 4ffe8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 169330 │ │ │ │ + beq 169414 │ │ │ │ mov r0, #2 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3564] @ 168250 │ │ │ │ + ldr r0, [pc, #3564] @ 168334 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 72f68 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2976] @ 0xba0 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 169328 │ │ │ │ + beq 16940c │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7303c │ │ │ │ mov r0, #2 │ │ │ │ bl aaa68 │ │ │ │ @@ -288268,15 +288325,15 @@ │ │ │ │ bl 72f68 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2928] @ 0xb70 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ bl 4ffe8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 169320 │ │ │ │ + beq 169404 │ │ │ │ mov r0, #6 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7303c │ │ │ │ mov r0, #14 │ │ │ │ bl aaa68 │ │ │ │ @@ -288285,33 +288342,33 @@ │ │ │ │ bl 72f68 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2992] @ 0xbb0 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ bl 4ffe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 169318 │ │ │ │ + beq 1693fc │ │ │ │ mov r0, #6 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3360] @ 168250 │ │ │ │ + ldr r0, [pc, #3360] @ 168334 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 72f68 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2976] @ 0xba0 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - beq 169310 │ │ │ │ + beq 1693f4 │ │ │ │ mov r0, #8 │ │ │ │ bl aaa68 │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 7303c │ │ │ │ mov r0, #14 │ │ │ │ @@ -288322,57 +288379,57 @@ │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2992] @ 0xbb0 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - beq 169308 │ │ │ │ + beq 1693ec │ │ │ │ mov r0, #8 │ │ │ │ bl aaa68 │ │ │ │ ldr sl, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3208] @ 168250 │ │ │ │ + ldr r0, [pc, #3208] @ 168334 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 72f68 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, #2 │ │ │ │ ldr sl, [r3, #3000] @ 0xbb8 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - beq 169300 │ │ │ │ + beq 1693e4 │ │ │ │ mov r0, #10 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3140] @ 168250 │ │ │ │ + ldr r0, [pc, #3140] @ 168334 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ bl 72f68 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2976] @ 0xba0 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - beq 1692f8 │ │ │ │ + beq 1693dc │ │ │ │ mov r0, #14 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3068] @ 168250 │ │ │ │ + ldr r0, [pc, #3068] @ 168334 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 72f68 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ @@ -288407,2329 +288464,2329 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r0, #10 │ │ │ │ bl a8750 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1693b8 │ │ │ │ + beq 16949c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16771c │ │ │ │ + beq 167800 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1692ec │ │ │ │ + beq 1693d0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1693e0 │ │ │ │ + beq 1694c4 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 167748 │ │ │ │ + beq 16782c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 169338 │ │ │ │ + beq 16941c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 169368 │ │ │ │ + beq 16944c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16776c │ │ │ │ + beq 167850 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 169344 │ │ │ │ + beq 169428 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 169390 │ │ │ │ + beq 169474 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 167790 │ │ │ │ + beq 167874 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 169350 │ │ │ │ + beq 169434 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 169408 │ │ │ │ + beq 1694ec │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1677b4 │ │ │ │ + beq 167898 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16935c │ │ │ │ + beq 169440 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 169430 │ │ │ │ + beq 169514 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1677d8 │ │ │ │ + beq 1678bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 169104 │ │ │ │ + beq 1691e8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1694f8 │ │ │ │ + beq 1695dc │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 167804 │ │ │ │ + beq 1678e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 169110 │ │ │ │ + beq 1691f4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 169520 │ │ │ │ + beq 169604 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 167830 │ │ │ │ + beq 167914 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 16911c │ │ │ │ + beq 169200 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1694a8 │ │ │ │ + beq 16958c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16785c │ │ │ │ + beq 167940 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 169128 │ │ │ │ + beq 16920c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1694d0 │ │ │ │ + beq 1695b4 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 167888 │ │ │ │ + beq 16796c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 169134 │ │ │ │ + beq 169218 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 169044 │ │ │ │ + beq 169128 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #652] @ 0x28c │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ mov r2, sl │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16901c │ │ │ │ - ldr r2, [pc, #2464] @ 168254 │ │ │ │ + blt 169100 │ │ │ │ + ldr r2, [pc, #2464] @ 168338 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str sl, [r2] │ │ │ │ - beq 1678dc │ │ │ │ + beq 1679c0 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [sl] │ │ │ │ - beq 1678dc │ │ │ │ + beq 1679c0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 169140 │ │ │ │ + beq 169224 │ │ │ │ mov r0, #1 │ │ │ │ - b 167904 │ │ │ │ - ldr r1, [pc, #2412] @ 168258 │ │ │ │ - ldr r0, [pc, #2412] @ 16825c │ │ │ │ + b 1679e8 │ │ │ │ + ldr r1, [pc, #2412] @ 16833c │ │ │ │ + ldr r0, [pc, #2412] @ 168340 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #2388] @ 168260 │ │ │ │ - ldr r3, [pc, #2388] @ 168264 │ │ │ │ + ldr r2, [pc, #2388] @ 168344 │ │ │ │ + ldr r3, [pc, #2388] @ 168348 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 168100 │ │ │ │ + bne 1681e4 │ │ │ │ add sp, sp, #204 @ 0xcc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 167b2c │ │ │ │ + beq 167c10 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1650f4 │ │ │ │ + beq 1651d8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1650f4 │ │ │ │ + beq 1651d8 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1650f4 │ │ │ │ + bne 1651d8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1650f4 │ │ │ │ + b 1651d8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16518c │ │ │ │ + b 165270 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1651dc │ │ │ │ + b 1652c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1652cc │ │ │ │ + b 1653b0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16531c │ │ │ │ + b 165400 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16536c │ │ │ │ + b 165450 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1653bc │ │ │ │ - ldr r1, [pc, #2240] @ 168268 │ │ │ │ - ldr r0, [pc, #2240] @ 16826c │ │ │ │ + b 1654a0 │ │ │ │ + ldr r1, [pc, #2240] @ 16834c │ │ │ │ + ldr r0, [pc, #2240] @ 168350 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16522c │ │ │ │ + b 165310 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16527c │ │ │ │ - ldr r1, [pc, #2200] @ 168270 │ │ │ │ - ldr r0, [pc, #2200] @ 168274 │ │ │ │ + b 165360 │ │ │ │ + ldr r1, [pc, #2200] @ 168354 │ │ │ │ + ldr r0, [pc, #2200] @ 168358 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #7 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1654b4 │ │ │ │ + b 165598 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165674 │ │ │ │ + b 165758 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1656d0 │ │ │ │ - ldr r1, [pc, #2144] @ 168278 │ │ │ │ - ldr r0, [pc, #2144] @ 16827c │ │ │ │ + b 1657b4 │ │ │ │ + ldr r1, [pc, #2144] @ 16835c │ │ │ │ + ldr r0, [pc, #2144] @ 168360 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #29 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165728 │ │ │ │ - ldr r1, [pc, #2108] @ 168280 │ │ │ │ - ldr r0, [pc, #2108] @ 168284 │ │ │ │ + b 16580c │ │ │ │ + ldr r1, [pc, #2108] @ 168364 │ │ │ │ + ldr r0, [pc, #2108] @ 168368 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165504 │ │ │ │ - ldr r1, [pc, #2076] @ 168288 │ │ │ │ - ldr r0, [pc, #2076] @ 16828c │ │ │ │ + b 1655e8 │ │ │ │ + ldr r1, [pc, #2076] @ 16836c │ │ │ │ + ldr r0, [pc, #2076] @ 168370 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165554 │ │ │ │ - ldr r1, [pc, #2044] @ 168290 │ │ │ │ - ldr r0, [pc, #2044] @ 168294 │ │ │ │ + b 165638 │ │ │ │ + ldr r1, [pc, #2044] @ 168374 │ │ │ │ + ldr r0, [pc, #2044] @ 168378 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #10 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1655a4 │ │ │ │ - ldr r1, [pc, #2012] @ 168298 │ │ │ │ - ldr r0, [pc, #2012] @ 16829c │ │ │ │ + b 165688 │ │ │ │ + ldr r1, [pc, #2012] @ 16837c │ │ │ │ + ldr r0, [pc, #2012] @ 168380 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1655e4 │ │ │ │ - ldr r1, [pc, #1976] @ 1682a0 │ │ │ │ - ldr r0, [pc, #1976] @ 1682a4 │ │ │ │ + b 1656c8 │ │ │ │ + ldr r1, [pc, #1976] @ 168384 │ │ │ │ + ldr r0, [pc, #1976] @ 168388 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165624 │ │ │ │ - ldr r1, [pc, #1940] @ 1682a8 │ │ │ │ - ldr r0, [pc, #1940] @ 1682ac │ │ │ │ + b 165708 │ │ │ │ + ldr r1, [pc, #1940] @ 16838c │ │ │ │ + ldr r0, [pc, #1940] @ 168390 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #15 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r3, [pc, #1916] @ 1682b0 │ │ │ │ - ldr r1, [pc, #1916] @ 1682b4 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r3, [pc, #1916] @ 168394 │ │ │ │ + ldr r1, [pc, #1916] @ 168398 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1912] @ 1682b8 │ │ │ │ + ldr r0, [pc, #1912] @ 16839c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1888] @ 1682bc │ │ │ │ - ldr r0, [pc, #1888] @ 1682c0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1888] @ 1683a0 │ │ │ │ + ldr r0, [pc, #1888] @ 1683a4 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1864] @ 1682c4 │ │ │ │ - ldr r0, [pc, #1864] @ 1682c8 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1864] @ 1683a8 │ │ │ │ + ldr r0, [pc, #1864] @ 1683ac │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #17 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1840] @ 1682cc │ │ │ │ - ldr r0, [pc, #1840] @ 1682d0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1840] @ 1683b0 │ │ │ │ + ldr r0, [pc, #1840] @ 1683b4 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #30 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1816] @ 1682d4 │ │ │ │ - ldr r0, [pc, #1816] @ 1682d8 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1816] @ 1683b8 │ │ │ │ + ldr r0, [pc, #1816] @ 1683bc │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1792] @ 1682dc │ │ │ │ - ldr r0, [pc, #1792] @ 1682e0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1792] @ 1683c0 │ │ │ │ + ldr r0, [pc, #1792] @ 1683c4 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1768] @ 1682e4 │ │ │ │ - ldr r0, [pc, #1768] @ 1682e8 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1768] @ 1683c8 │ │ │ │ + ldr r0, [pc, #1768] @ 1683cc │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165864 │ │ │ │ + b 165948 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165880 │ │ │ │ - ldr r1, [pc, #1720] @ 1682ec │ │ │ │ - ldr r0, [pc, #1720] @ 1682f0 │ │ │ │ + b 165964 │ │ │ │ + ldr r1, [pc, #1720] @ 1683d0 │ │ │ │ + ldr r0, [pc, #1720] @ 1683d4 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1658bc │ │ │ │ - ldr r1, [pc, #1684] @ 1682f4 │ │ │ │ - ldr r0, [pc, #1684] @ 1682f8 │ │ │ │ + b 1659a0 │ │ │ │ + ldr r1, [pc, #1684] @ 1683d8 │ │ │ │ + ldr r0, [pc, #1684] @ 1683dc │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1660] @ 1682fc │ │ │ │ - ldr r0, [pc, #1660] @ 168300 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1660] @ 1683e0 │ │ │ │ + ldr r0, [pc, #1660] @ 1683e4 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1628] @ 168304 │ │ │ │ - ldr r0, [pc, #1628] @ 168308 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1628] @ 1683e8 │ │ │ │ + ldr r0, [pc, #1628] @ 1683ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ - b 167c94 │ │ │ │ + b 167d78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165934 │ │ │ │ - ldr r1, [pc, #1596] @ 16830c │ │ │ │ - ldr r0, [pc, #1596] @ 168310 │ │ │ │ + b 165a18 │ │ │ │ + ldr r1, [pc, #1596] @ 1683f0 │ │ │ │ + ldr r0, [pc, #1596] @ 1683f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1576] @ 168314 │ │ │ │ - ldr r0, [pc, #1576] @ 168318 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1576] @ 1683f8 │ │ │ │ + ldr r0, [pc, #1576] @ 1683fc │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1552] @ 16831c │ │ │ │ - ldr r0, [pc, #1552] @ 168320 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1552] @ 168400 │ │ │ │ + ldr r0, [pc, #1552] @ 168404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1659d8 │ │ │ │ - ldr r1, [pc, #1520] @ 168324 │ │ │ │ - ldr r0, [pc, #1520] @ 168328 │ │ │ │ + b 165abc │ │ │ │ + ldr r1, [pc, #1520] @ 168408 │ │ │ │ + ldr r0, [pc, #1520] @ 16840c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165a7c │ │ │ │ + b 165b60 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165a60 │ │ │ │ + b 165b44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165ab8 │ │ │ │ - ldr r1, [pc, #1464] @ 16832c │ │ │ │ - ldr r0, [pc, #1464] @ 168330 │ │ │ │ + b 165b9c │ │ │ │ + ldr r1, [pc, #1464] @ 168410 │ │ │ │ + ldr r0, [pc, #1464] @ 168414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ bl aa8fc │ │ │ │ - b 1657e4 │ │ │ │ - ldr r1, [pc, #1436] @ 168334 │ │ │ │ - ldr r0, [pc, #1436] @ 168338 │ │ │ │ + b 1658c8 │ │ │ │ + ldr r1, [pc, #1436] @ 168418 │ │ │ │ + ldr r0, [pc, #1436] @ 16841c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1416] @ 16833c │ │ │ │ - ldr r0, [pc, #1416] @ 168340 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1416] @ 168420 │ │ │ │ + ldr r0, [pc, #1416] @ 168424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1396] @ 168344 │ │ │ │ - ldr r0, [pc, #1396] @ 168348 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1396] @ 168428 │ │ │ │ + ldr r0, [pc, #1396] @ 16842c │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1364] @ 16834c │ │ │ │ - ldr r0, [pc, #1364] @ 168350 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1364] @ 168430 │ │ │ │ + ldr r0, [pc, #1364] @ 168434 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 167de4 │ │ │ │ - ldr r1, [pc, #1340] @ 168354 │ │ │ │ - ldr r0, [pc, #1340] @ 168358 │ │ │ │ + b 167ec8 │ │ │ │ + ldr r1, [pc, #1340] @ 168438 │ │ │ │ + ldr r0, [pc, #1340] @ 16843c │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1300] @ 16835c │ │ │ │ - ldr r0, [pc, #1300] @ 168360 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1300] @ 168440 │ │ │ │ + ldr r0, [pc, #1300] @ 168444 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1260] @ 168364 │ │ │ │ - ldr r0, [pc, #1260] @ 168368 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1260] @ 168448 │ │ │ │ + ldr r0, [pc, #1260] @ 16844c │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 167e5c │ │ │ │ + b 167f40 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165c04 │ │ │ │ + b 165ce8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165c20 │ │ │ │ + b 165d04 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165c60 │ │ │ │ - ldr r1, [pc, #1200] @ 16836c │ │ │ │ - ldr r0, [pc, #1200] @ 168370 │ │ │ │ + b 165d44 │ │ │ │ + ldr r1, [pc, #1200] @ 168450 │ │ │ │ + ldr r0, [pc, #1200] @ 168454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ bl aa8fc │ │ │ │ - b 1659f0 │ │ │ │ - ldr r1, [pc, #1172] @ 168374 │ │ │ │ - ldr r0, [pc, #1172] @ 168378 │ │ │ │ + b 165ad4 │ │ │ │ + ldr r1, [pc, #1172] @ 168458 │ │ │ │ + ldr r0, [pc, #1172] @ 16845c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1152] @ 16837c │ │ │ │ - ldr r0, [pc, #1152] @ 168380 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1152] @ 168460 │ │ │ │ + ldr r0, [pc, #1152] @ 168464 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1132] @ 168384 │ │ │ │ - ldr r0, [pc, #1132] @ 168388 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1132] @ 168468 │ │ │ │ + ldr r0, [pc, #1132] @ 16846c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165cd4 │ │ │ │ - ldr r1, [pc, #1100] @ 16838c │ │ │ │ - ldr r0, [pc, #1100] @ 168390 │ │ │ │ + b 165db8 │ │ │ │ + ldr r1, [pc, #1100] @ 168470 │ │ │ │ + ldr r0, [pc, #1100] @ 168474 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165d08 │ │ │ │ + b 165dec │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165d24 │ │ │ │ + b 165e08 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165d64 │ │ │ │ - ldr r1, [pc, #1044] @ 168394 │ │ │ │ - ldr r0, [pc, #1044] @ 168398 │ │ │ │ + b 165e48 │ │ │ │ + ldr r1, [pc, #1044] @ 168478 │ │ │ │ + ldr r0, [pc, #1044] @ 16847c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1024] @ 16839c │ │ │ │ - ldr r0, [pc, #1024] @ 1683a0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1024] @ 168480 │ │ │ │ + ldr r0, [pc, #1024] @ 168484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #1004] @ 1683a4 │ │ │ │ - ldr r0, [pc, #1004] @ 1683a8 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #1004] @ 168488 │ │ │ │ + ldr r0, [pc, #1004] @ 16848c │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165e0c │ │ │ │ - ldr r1, [pc, #960] @ 1683ac │ │ │ │ - ldr r0, [pc, #960] @ 1683b0 │ │ │ │ + b 165ef0 │ │ │ │ + ldr r1, [pc, #960] @ 168490 │ │ │ │ + ldr r0, [pc, #960] @ 168494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ bl aa8fc │ │ │ │ - b 165b94 │ │ │ │ + b 165c78 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165e4c │ │ │ │ - ldr r1, [pc, #920] @ 1683b4 │ │ │ │ - ldr r0, [pc, #920] @ 1683b8 │ │ │ │ + b 165f30 │ │ │ │ + ldr r1, [pc, #920] @ 168498 │ │ │ │ + ldr r0, [pc, #920] @ 16849c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165e9c │ │ │ │ - ldr r1, [pc, #888] @ 1683bc │ │ │ │ - ldr r0, [pc, #888] @ 1683c0 │ │ │ │ + b 165f80 │ │ │ │ + ldr r1, [pc, #888] @ 1684a0 │ │ │ │ + ldr r0, [pc, #888] @ 1684a4 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #856] @ 1683c4 │ │ │ │ - ldr r0, [pc, #856] @ 1683c8 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #856] @ 1684a8 │ │ │ │ + ldr r0, [pc, #856] @ 1684ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165edc │ │ │ │ - ldr r1, [pc, #824] @ 1683cc │ │ │ │ - ldr r0, [pc, #824] @ 1683d0 │ │ │ │ + b 165fc0 │ │ │ │ + ldr r1, [pc, #824] @ 1684b0 │ │ │ │ + ldr r0, [pc, #824] @ 1684b4 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 168058 │ │ │ │ - ldr r1, [pc, #800] @ 1683d4 │ │ │ │ - ldr r0, [pc, #800] @ 1683d8 │ │ │ │ + b 16813c │ │ │ │ + ldr r1, [pc, #800] @ 1684b8 │ │ │ │ + ldr r0, [pc, #800] @ 1684bc │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #776] @ 1683dc │ │ │ │ - ldr r0, [pc, #776] @ 1683e0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #776] @ 1684c0 │ │ │ │ + ldr r0, [pc, #776] @ 1684c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165f98 │ │ │ │ + b 16607c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 165ff8 │ │ │ │ + b 1660dc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #728] @ 1683e4 │ │ │ │ - ldr r0, [pc, #728] @ 1683e8 │ │ │ │ + ldr r1, [pc, #728] @ 1684c8 │ │ │ │ + ldr r0, [pc, #728] @ 1684cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #708] @ 1683ec │ │ │ │ - ldr r0, [pc, #708] @ 1683f0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #708] @ 1684d0 │ │ │ │ + ldr r0, [pc, #708] @ 1684d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #688] @ 1683f4 │ │ │ │ - ldr r0, [pc, #688] @ 1683f8 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #688] @ 1684d8 │ │ │ │ + ldr r0, [pc, #688] @ 1684dc │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #664] @ 1683fc │ │ │ │ - ldr r0, [pc, #664] @ 168400 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #664] @ 1684e0 │ │ │ │ + ldr r0, [pc, #664] @ 1684e4 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #640] @ 168404 │ │ │ │ - ldr r0, [pc, #640] @ 168408 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #640] @ 1684e8 │ │ │ │ + ldr r0, [pc, #640] @ 1684ec │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #616] @ 16840c │ │ │ │ - ldr r0, [pc, #616] @ 168410 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #616] @ 1684f0 │ │ │ │ + ldr r0, [pc, #616] @ 1684f4 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16623c │ │ │ │ - ldr r1, [pc, #580] @ 168414 │ │ │ │ - ldr r0, [pc, #580] @ 168418 │ │ │ │ + b 166320 │ │ │ │ + ldr r1, [pc, #580] @ 1684f8 │ │ │ │ + ldr r0, [pc, #580] @ 1684fc │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #548] @ 16841c │ │ │ │ - ldr r0, [pc, #548] @ 168420 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #548] @ 168500 │ │ │ │ + ldr r0, [pc, #548] @ 168504 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl b6f00 │ │ │ │ - b 1681e4 │ │ │ │ - ldr r1, [pc, #528] @ 168424 │ │ │ │ - ldr r0, [pc, #528] @ 168428 │ │ │ │ + b 1682c8 │ │ │ │ + ldr r1, [pc, #528] @ 168508 │ │ │ │ + ldr r0, [pc, #528] @ 16850c │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #504] @ 16842c │ │ │ │ - ldr r0, [pc, #504] @ 168430 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #504] @ 168510 │ │ │ │ + ldr r0, [pc, #504] @ 168514 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rsbeq ip, r8, #23592960 @ 0x1680000 │ │ │ │ andeq r0, r0, ip, ror #16 │ │ │ │ - ldrdeq r6, [r9], -ip @ │ │ │ │ - eoreq r7, r9, r0, ror r6 │ │ │ │ - eoreq r8, sp, ip, ror #13 │ │ │ │ + eoreq r6, r9, r0, ror #9 │ │ │ │ + eoreq r7, r9, r4, ror r6 │ │ │ │ + eoreq r8, sp, r8, lsl #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r6, r9, r0, lsr #8 │ │ │ │ - @ instruction: 0x002975b4 │ │ │ │ + eoreq r6, r9, r4, lsr #8 │ │ │ │ + @ instruction: 0x002975b8 │ │ │ │ + strdeq r6, [r9], -r4 @ │ │ │ │ + eoreq r7, r9, r8, lsl #11 │ │ │ │ + @ instruction: 0x002963b4 │ │ │ │ + eoreq r7, r9, r8, asr #10 │ │ │ │ + eoreq r6, r9, r8, lsl #7 │ │ │ │ + eoreq r7, r9, ip, lsl r5 │ │ │ │ + eoreq r6, r9, r0, ror #6 │ │ │ │ + strdeq r7, [r9], -r4 @ │ │ │ │ + eoreq r6, r9, r8, lsr r3 │ │ │ │ + eoreq r7, r9, ip, asr #9 │ │ │ │ + eoreq r6, r9, r0, lsl r3 │ │ │ │ + eoreq r7, r9, r4, lsr #9 │ │ │ │ + eoreq r6, r9, r4, ror #5 │ │ │ │ + eoreq r7, r9, r8, ror r4 │ │ │ │ + @ instruction: 0x002962b8 │ │ │ │ + eoreq r7, r9, ip, asr #8 │ │ │ │ + andeq r0, r0, r8, lsr #10 │ │ │ │ + mlaeq r9, r0, r2, r6 │ │ │ │ + eoreq r7, r9, r4, lsr #8 │ │ │ │ + eoreq r6, r9, r0, ror r2 │ │ │ │ + eoreq r7, r9, r4, lsl #8 │ │ │ │ + eoreq r6, r9, r0, asr r2 │ │ │ │ + eoreq r7, r9, r4, ror #7 │ │ │ │ + eoreq r6, r9, r0, lsr r2 │ │ │ │ + eoreq r7, r9, r4, asr #7 │ │ │ │ + eoreq r6, r9, r0, lsl r2 │ │ │ │ + eoreq r7, r9, r4, lsr #7 │ │ │ │ strdeq r6, [r9], -r0 @ │ │ │ │ - eoreq r7, r9, r4, lsl #11 │ │ │ │ - @ instruction: 0x002963b0 │ │ │ │ - eoreq r7, r9, r4, asr #10 │ │ │ │ - eoreq r6, r9, r4, lsl #7 │ │ │ │ - eoreq r7, r9, r8, lsl r5 │ │ │ │ - eoreq r6, r9, ip, asr r3 │ │ │ │ + eoreq r7, r9, r4, lsl #7 │ │ │ │ + ldrdeq r6, [r9], -r0 @ │ │ │ │ + eoreq r7, r9, r4, ror #6 │ │ │ │ + mlaeq r9, r8, r1, r6 │ │ │ │ + eoreq r7, r9, ip, lsr #6 │ │ │ │ + eoreq r6, r9, ip, ror #2 │ │ │ │ + eoreq r7, r9, r0, lsl #6 │ │ │ │ + eoreq r6, r9, ip, asr #2 │ │ │ │ + eoreq r7, r9, r0, ror #5 │ │ │ │ + eoreq r6, r9, r8, lsr #2 │ │ │ │ + @ instruction: 0x002972bc │ │ │ │ + eoreq r6, r9, r0, lsl #2 │ │ │ │ + mlaeq r9, r4, r2, r7 │ │ │ │ + eoreq r6, r9, r0, ror #1 │ │ │ │ + eoreq r7, r9, r4, ror r2 │ │ │ │ + eoreq r6, r9, r4, asr #1 │ │ │ │ + eoreq r7, r9, r8, asr r2 │ │ │ │ + mlaeq r9, ip, r0, r6 │ │ │ │ + eoreq r7, r9, r0, lsr r2 │ │ │ │ + eoreq r6, r9, ip, asr r0 │ │ │ │ strdeq r7, [r9], -r0 @ │ │ │ │ - eoreq r6, r9, r4, lsr r3 │ │ │ │ - eoreq r7, r9, r8, asr #9 │ │ │ │ - eoreq r6, r9, ip, lsl #6 │ │ │ │ - eoreq r7, r9, r0, lsr #9 │ │ │ │ - eoreq r6, r9, r0, ror #5 │ │ │ │ - eoreq r7, r9, r4, ror r4 │ │ │ │ - @ instruction: 0x002962b4 │ │ │ │ - eoreq r7, r9, r8, asr #8 │ │ │ │ - andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r6, r9, ip, lsl #5 │ │ │ │ - eoreq r7, r9, r0, lsr #8 │ │ │ │ - eoreq r6, r9, ip, ror #4 │ │ │ │ - eoreq r7, r9, r0, lsl #8 │ │ │ │ - eoreq r6, r9, ip, asr #4 │ │ │ │ - eoreq r7, r9, r0, ror #7 │ │ │ │ - eoreq r6, r9, ip, lsr #4 │ │ │ │ - eoreq r7, r9, r0, asr #7 │ │ │ │ - eoreq r6, r9, ip, lsl #4 │ │ │ │ - eoreq r7, r9, r0, lsr #7 │ │ │ │ - eoreq r6, r9, ip, ror #3 │ │ │ │ - eoreq r7, r9, r0, lsl #7 │ │ │ │ - eoreq r6, r9, ip, asr #3 │ │ │ │ - eoreq r7, r9, r0, ror #6 │ │ │ │ - mlaeq r9, r4, r1, r6 │ │ │ │ - eoreq r7, r9, r8, lsr #6 │ │ │ │ - eoreq r6, r9, r8, ror #2 │ │ │ │ - strdeq r7, [r9], -ip @ │ │ │ │ - eoreq r6, r9, r8, asr #2 │ │ │ │ - ldrdeq r7, [r9], -ip @ │ │ │ │ - eoreq r6, r9, r4, lsr #2 │ │ │ │ - @ instruction: 0x002972b8 │ │ │ │ + eoreq r6, r9, r8, lsr r0 │ │ │ │ + eoreq r7, r9, ip, asr #3 │ │ │ │ + eoreq r6, r9, ip, lsl r0 │ │ │ │ + @ instruction: 0x002971b0 │ │ │ │ + strdeq r5, [r9], -ip @ │ │ │ │ + mlaeq r9, r0, r1, r7 │ │ │ │ + ldrdeq r5, [r9], -r4 @ │ │ │ │ + eoreq r7, r9, r8, ror #2 │ │ │ │ + @ instruction: 0x00295fb4 │ │ │ │ + eoreq r7, r9, r4, asr #2 │ │ │ │ + eoreq r5, r9, r4, lsl #31 │ │ │ │ + eoreq r7, r9, r8, lsl r1 │ │ │ │ + eoreq r5, r9, r4, asr pc │ │ │ │ + eoreq r7, r9, r8, ror #1 │ │ │ │ + eoreq r5, r9, r4, lsl pc │ │ │ │ + eoreq r7, r9, r8, lsr #1 │ │ │ │ + strdeq r5, [r9], -r0 @ │ │ │ │ + eoreq r7, r9, r4, lsl #1 │ │ │ │ + ldrdeq r5, [r9], -r4 @ │ │ │ │ + eoreq r7, r9, r8, rrx │ │ │ │ + @ instruction: 0x00295eb8 │ │ │ │ + eoreq r7, r9, ip, asr #32 │ │ │ │ + mlaeq r9, r0, lr, r5 │ │ │ │ + eoreq r7, r9, r4, lsr #32 │ │ │ │ + eoreq r5, r9, r0, asr lr │ │ │ │ + eoreq r6, r9, r4, ror #31 │ │ │ │ + eoreq r5, r9, r4, lsr lr │ │ │ │ + eoreq r6, r9, r8, asr #31 │ │ │ │ + eoreq r5, r9, r4, lsl lr │ │ │ │ + eoreq r6, r9, r8, lsr #31 │ │ │ │ + eoreq r5, r9, r4, ror #27 │ │ │ │ + eoreq r6, r9, r8, ror pc │ │ │ │ + @ instruction: 0x00295db4 │ │ │ │ + eoreq r6, r9, r8, asr #30 │ │ │ │ + eoreq r5, r9, r8, lsl #27 │ │ │ │ + eoreq r6, r9, ip, lsl pc │ │ │ │ + eoreq r5, r9, r4, ror #26 │ │ │ │ + strdeq r6, [r9], -r8 @ │ │ │ │ + eoreq r5, r9, r8, lsr sp │ │ │ │ + eoreq r6, r9, ip, asr #29 │ │ │ │ + eoreq r5, r9, r8, lsl sp │ │ │ │ + eoreq r6, r9, ip, lsr #29 │ │ │ │ + strdeq r5, [r9], -ip @ │ │ │ │ + mlaeq r9, r0, lr, r6 │ │ │ │ + eoreq r5, r9, r4, asr #25 │ │ │ │ + eoreq r6, r9, r8, asr lr │ │ │ │ + eoreq r5, r9, r8, lsr #25 │ │ │ │ + eoreq r6, r9, ip, lsr lr │ │ │ │ + eoreq r5, r9, r8, lsl #25 │ │ │ │ + eoreq r6, r9, ip, lsl lr │ │ │ │ + eoreq r5, r9, r8, ror #24 │ │ │ │ strdeq r6, [r9], -ip @ │ │ │ │ - mlaeq r9, r0, r2, r7 │ │ │ │ + eoreq r5, r9, r8, asr #24 │ │ │ │ ldrdeq r6, [r9], -ip @ │ │ │ │ - eoreq r7, r9, r0, ror r2 │ │ │ │ - eoreq r6, r9, r0, asr #1 │ │ │ │ - eoreq r7, r9, r4, asr r2 │ │ │ │ - mlaeq r9, r8, r0, r6 │ │ │ │ - eoreq r7, r9, ip, lsr #4 │ │ │ │ - eoreq r6, r9, r8, asr r0 │ │ │ │ - eoreq r7, r9, ip, ror #3 │ │ │ │ - eoreq r6, r9, r4, lsr r0 │ │ │ │ - eoreq r7, r9, r8, asr #3 │ │ │ │ - eoreq r6, r9, r8, lsl r0 │ │ │ │ - eoreq r7, r9, ip, lsr #3 │ │ │ │ - strdeq r5, [r9], -r8 @ │ │ │ │ - eoreq r7, r9, ip, lsl #3 │ │ │ │ - ldrdeq r5, [r9], -r0 @ │ │ │ │ - eoreq r7, r9, r4, ror #2 │ │ │ │ - @ instruction: 0x00295fb0 │ │ │ │ - eoreq r7, r9, r0, asr #2 │ │ │ │ - eoreq r5, r9, r0, lsl #31 │ │ │ │ - eoreq r7, r9, r4, lsl r1 │ │ │ │ - eoreq r5, r9, r0, asr pc │ │ │ │ - eoreq r7, r9, r4, ror #1 │ │ │ │ - eoreq r5, r9, r0, lsl pc │ │ │ │ - eoreq r7, r9, r4, lsr #1 │ │ │ │ - eoreq r5, r9, ip, ror #29 │ │ │ │ - eoreq r7, r9, r0, lsl #1 │ │ │ │ - ldrdeq r5, [r9], -r0 @ │ │ │ │ - eoreq r7, r9, r4, rrx │ │ │ │ - @ instruction: 0x00295eb4 │ │ │ │ - eoreq r7, r9, r8, asr #32 │ │ │ │ - eoreq r5, r9, ip, lsl #29 │ │ │ │ - eoreq r7, r9, r0, lsr #32 │ │ │ │ - eoreq r5, r9, ip, asr #28 │ │ │ │ - eoreq r6, r9, r0, ror #31 │ │ │ │ - eoreq r5, r9, r0, lsr lr │ │ │ │ - eoreq r6, r9, r4, asr #31 │ │ │ │ - eoreq r5, r9, r0, lsl lr │ │ │ │ - eoreq r6, r9, r4, lsr #31 │ │ │ │ - eoreq r5, r9, r0, ror #27 │ │ │ │ - eoreq r6, r9, r4, ror pc │ │ │ │ - @ instruction: 0x00295db0 │ │ │ │ - eoreq r6, r9, r4, asr #30 │ │ │ │ - eoreq r5, r9, r4, lsl #27 │ │ │ │ - eoreq r6, r9, r8, lsl pc │ │ │ │ - eoreq r5, r9, r0, ror #26 │ │ │ │ - strdeq r6, [r9], -r4 @ │ │ │ │ - eoreq r5, r9, r4, lsr sp │ │ │ │ - eoreq r6, r9, r8, asr #29 │ │ │ │ - eoreq r5, r9, r4, lsl sp │ │ │ │ - eoreq r6, r9, r8, lsr #29 │ │ │ │ - strdeq r5, [r9], -r8 @ │ │ │ │ - eoreq r6, r9, ip, lsl #29 │ │ │ │ - eoreq r5, r9, r0, asr #25 │ │ │ │ - eoreq r6, r9, r4, asr lr │ │ │ │ - eoreq r5, r9, r4, lsr #25 │ │ │ │ - eoreq r6, r9, r8, lsr lr │ │ │ │ - eoreq r5, r9, r4, lsl #25 │ │ │ │ - eoreq r6, r9, r8, lsl lr │ │ │ │ - eoreq r5, r9, r4, ror #24 │ │ │ │ - strdeq r6, [r9], -r8 @ │ │ │ │ - eoreq r5, r9, r4, asr #24 │ │ │ │ - ldrdeq r6, [r9], -r8 @ │ │ │ │ - eoreq r5, r9, r4, lsr #24 │ │ │ │ - @ instruction: 0x00296db8 │ │ │ │ - strdeq r5, [r9], -r8 @ │ │ │ │ - eoreq r6, r9, ip, lsl #27 │ │ │ │ - ldrdeq r5, [r9], -r4 @ │ │ │ │ - eoreq r6, r9, r8, ror #26 │ │ │ │ - @ instruction: 0x00295bb4 │ │ │ │ - eoreq r6, r9, r8, asr #26 │ │ │ │ - mlaeq r9, r4, fp, r5 │ │ │ │ - eoreq r6, r9, r8, lsr #26 │ │ │ │ - eoreq r5, r9, r4, lsr r5 │ │ │ │ - eoreq r6, r9, r8, asr #13 │ │ │ │ - eoreq r5, r9, r4, lsl r5 │ │ │ │ - eoreq r6, r9, r8, lsr #13 │ │ │ │ - eoreq r5, r9, r8, ror #9 │ │ │ │ - eoreq r6, r9, ip, ror r6 │ │ │ │ - @ instruction: 0x002954b0 │ │ │ │ - eoreq r6, r9, r4, asr #12 │ │ │ │ + eoreq r5, r9, r8, lsr #24 │ │ │ │ + @ instruction: 0x00296dbc │ │ │ │ + strdeq r5, [r9], -ip @ │ │ │ │ + mlaeq r9, r0, sp, r6 │ │ │ │ + ldrdeq r5, [r9], -r8 @ │ │ │ │ + eoreq r6, r9, ip, ror #26 │ │ │ │ + @ instruction: 0x00295bb8 │ │ │ │ + eoreq r6, r9, ip, asr #26 │ │ │ │ + mlaeq r9, r8, fp, r5 │ │ │ │ + eoreq r6, r9, ip, lsr #26 │ │ │ │ + eoreq r5, r9, r8, lsr r5 │ │ │ │ + eoreq r6, r9, ip, asr #13 │ │ │ │ + eoreq r5, r9, r8, lsl r5 │ │ │ │ + eoreq r6, r9, ip, lsr #13 │ │ │ │ + eoreq r5, r9, ip, ror #9 │ │ │ │ + eoreq r6, r9, r0, lsl #13 │ │ │ │ + @ instruction: 0x002954b4 │ │ │ │ + eoreq r6, r9, r8, asr #12 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - mlaeq r9, r0, r4, r5 │ │ │ │ - eoreq r6, r9, r4, lsr #12 │ │ │ │ + mlaeq r9, r4, r4, r5 │ │ │ │ + eoreq r6, r9, r8, lsr #12 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - eoreq r5, r9, r4, ror r4 │ │ │ │ - eoreq r6, r9, r4, lsl #12 │ │ │ │ - eoreq r5, r9, r4, asr #8 │ │ │ │ - ldrdeq r6, [r9], -r8 @ │ │ │ │ - eoreq r5, r9, r4, lsr #8 │ │ │ │ - @ instruction: 0x002965b8 │ │ │ │ - eoreq r5, r9, r8, lsl #8 │ │ │ │ - mlaeq r9, ip, r5, r6 │ │ │ │ - eoreq r5, r9, r0, lsr #7 │ │ │ │ - eoreq r6, r9, r4, lsr r5 │ │ │ │ - eoreq r5, r9, r0, lsl #7 │ │ │ │ - eoreq r6, r9, r4, lsl r5 │ │ │ │ - eoreq r5, r9, r8, asr #6 │ │ │ │ + eoreq r5, r9, r8, ror r4 │ │ │ │ + eoreq r6, r9, r8, lsl #12 │ │ │ │ + eoreq r5, r9, r8, asr #8 │ │ │ │ ldrdeq r6, [r9], -ip @ │ │ │ │ - eoreq r5, r9, ip, lsr #6 │ │ │ │ - eoreq r6, r9, r0, asr #9 │ │ │ │ - eoreq r5, r9, r8, lsl #6 │ │ │ │ - mlaeq r9, ip, r4, r6 │ │ │ │ + eoreq r5, r9, r8, lsr #8 │ │ │ │ + @ instruction: 0x002965bc │ │ │ │ + eoreq r5, r9, ip, lsl #8 │ │ │ │ + eoreq r6, r9, r0, lsr #11 │ │ │ │ + eoreq r5, r9, r4, lsr #7 │ │ │ │ + eoreq r6, r9, r8, lsr r5 │ │ │ │ + eoreq r5, r9, r4, lsl #7 │ │ │ │ + eoreq r6, r9, r8, lsl r5 │ │ │ │ + eoreq r5, r9, ip, asr #6 │ │ │ │ + eoreq r6, r9, r0, ror #9 │ │ │ │ + eoreq r5, r9, r0, lsr r3 │ │ │ │ + eoreq r6, r9, r4, asr #9 │ │ │ │ + eoreq r5, r9, ip, lsl #6 │ │ │ │ + eoreq r6, r9, r0, lsr #9 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ - eoreq r5, r9, ip, ror #5 │ │ │ │ - eoreq r6, r9, r0, lsl #9 │ │ │ │ - eoreq r2, r9, r0, lsr fp │ │ │ │ - @ instruction: 0x002952b4 │ │ │ │ - eoreq r6, r9, r8, asr #8 │ │ │ │ - mlaeq r9, r4, r2, r5 │ │ │ │ - eoreq r6, r9, r8, lsr #8 │ │ │ │ - eoreq r5, r9, r4, ror r2 │ │ │ │ - eoreq r6, r9, r8, lsl #8 │ │ │ │ - eoreq r5, r9, ip, asr #4 │ │ │ │ - eoreq r6, r9, r0, ror #7 │ │ │ │ - eoreq r5, r9, r8, lsl r2 │ │ │ │ - eoreq r6, r9, ip, lsr #7 │ │ │ │ - strdeq r5, [r9], -r8 @ │ │ │ │ - eoreq r6, r9, ip, lsl #7 │ │ │ │ - ldrdeq r5, [r9], -r8 @ │ │ │ │ - eoreq r6, r9, ip, ror #6 │ │ │ │ + strdeq r5, [r9], -r0 @ │ │ │ │ + eoreq r6, r9, r4, lsl #9 │ │ │ │ + eoreq r2, r9, r4, lsr fp │ │ │ │ + @ instruction: 0x002952b8 │ │ │ │ + eoreq r6, r9, ip, asr #8 │ │ │ │ + mlaeq r9, r8, r2, r5 │ │ │ │ + eoreq r6, r9, ip, lsr #8 │ │ │ │ + eoreq r5, r9, r8, ror r2 │ │ │ │ + eoreq r6, r9, ip, lsl #8 │ │ │ │ + eoreq r5, r9, r0, asr r2 │ │ │ │ + eoreq r6, r9, r4, ror #7 │ │ │ │ + eoreq r5, r9, ip, lsl r2 │ │ │ │ + @ instruction: 0x002963b0 │ │ │ │ + strdeq r5, [r9], -ip @ │ │ │ │ + mlaeq r9, r0, r3, r6 │ │ │ │ + ldrdeq r5, [r9], -ip @ │ │ │ │ + eoreq r6, r9, r0, ror r3 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ - eoreq r5, r9, ip, lsr #3 │ │ │ │ - eoreq r6, r9, r0, asr #6 │ │ │ │ - eoreq r5, r9, r4, lsl #3 │ │ │ │ - eoreq r6, r9, r8, lsl r3 │ │ │ │ - eoreq r5, r9, r0, asr r1 │ │ │ │ - eoreq r6, r9, r4, ror #5 │ │ │ │ - eoreq r5, r9, r0, lsr r1 │ │ │ │ - eoreq r6, r9, r4, asr #5 │ │ │ │ - eoreq r5, r9, r0, lsl r1 │ │ │ │ - eoreq r6, r9, r4, lsr #5 │ │ │ │ - eoreq r5, r9, r4, ror #1 │ │ │ │ - eoreq r6, r9, r8, ror r2 │ │ │ │ - strheq r5, [r9], -ip @ │ │ │ │ - eoreq r6, r9, r0, asr r2 │ │ │ │ - eoreq r5, r9, r8, lsl #1 │ │ │ │ - eoreq r6, r9, ip, lsl r2 │ │ │ │ - eoreq r5, r9, r8, rrx │ │ │ │ - strdeq r6, [r9], -ip @ │ │ │ │ - eoreq r5, r9, r8, asr #32 │ │ │ │ - ldrdeq r6, [r9], -ip @ │ │ │ │ + @ instruction: 0x002951b0 │ │ │ │ + eoreq r6, r9, r4, asr #6 │ │ │ │ + eoreq r5, r9, r8, lsl #3 │ │ │ │ + eoreq r6, r9, ip, lsl r3 │ │ │ │ + eoreq r5, r9, r4, asr r1 │ │ │ │ + eoreq r6, r9, r8, ror #5 │ │ │ │ + eoreq r5, r9, r4, lsr r1 │ │ │ │ + eoreq r6, r9, r8, asr #5 │ │ │ │ + eoreq r5, r9, r4, lsl r1 │ │ │ │ + eoreq r6, r9, r8, lsr #5 │ │ │ │ + eoreq r5, r9, r8, ror #1 │ │ │ │ + eoreq r6, r9, ip, ror r2 │ │ │ │ + eoreq r5, r9, r0, asr #1 │ │ │ │ + eoreq r6, r9, r4, asr r2 │ │ │ │ + eoreq r5, r9, ip, lsl #1 │ │ │ │ + eoreq r6, r9, r0, lsr #4 │ │ │ │ + eoreq r5, r9, ip, rrx │ │ │ │ + eoreq r6, r9, r0, lsl #4 │ │ │ │ + eoreq r5, r9, ip, asr #32 │ │ │ │ + eoreq r6, r9, r0, ror #3 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - eoreq r5, r9, ip, lsl r0 │ │ │ │ - @ instruction: 0x002961b0 │ │ │ │ + eoreq r5, r9, r0, lsr #32 │ │ │ │ + @ instruction: 0x002961b4 │ │ │ │ andeq r0, r0, r5, asr r3 │ │ │ │ - strdeq r4, [r9], -r0 @ │ │ │ │ - eoreq r6, r9, r4, lsl #3 │ │ │ │ - ldrdeq r4, [r9], -r0 @ │ │ │ │ - eoreq r6, r9, r4, ror #2 │ │ │ │ - @ instruction: 0x00294fb4 │ │ │ │ - eoreq r6, r9, r8, asr #2 │ │ │ │ - eoreq r4, r9, r0, lsl #31 │ │ │ │ - eoreq r6, r9, r4, lsl r1 │ │ │ │ - eoreq r4, r9, r4, asr pc │ │ │ │ - eoreq r6, r9, r8, ror #1 │ │ │ │ - eoreq r4, r9, r8, lsr #30 │ │ │ │ - strheq r6, [r9], -ip @ │ │ │ │ + strdeq r4, [r9], -r4 @ │ │ │ │ + eoreq r6, r9, r8, lsl #3 │ │ │ │ + ldrdeq r4, [r9], -r4 @ │ │ │ │ + eoreq r6, r9, r8, ror #2 │ │ │ │ + @ instruction: 0x00294fb8 │ │ │ │ + eoreq r6, r9, ip, asr #2 │ │ │ │ + eoreq r4, r9, r4, lsl #31 │ │ │ │ + eoreq r6, r9, r8, lsl r1 │ │ │ │ + eoreq r4, r9, r8, asr pc │ │ │ │ + eoreq r6, r9, ip, ror #1 │ │ │ │ + eoreq r4, r9, ip, lsr #30 │ │ │ │ + eoreq r6, r9, r0, asr #1 │ │ │ │ andeq r0, r0, r1, ror #14 │ │ │ │ - eoreq r4, r9, r8, lsl #30 │ │ │ │ - mlaeq r9, ip, r0, r6 │ │ │ │ + eoreq r4, r9, ip, lsl #30 │ │ │ │ + eoreq r6, r9, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ - eoreq r4, r9, r8, ror #29 │ │ │ │ - eoreq r6, r9, ip, ror r0 │ │ │ │ - eoreq r4, r9, r0, asr #29 │ │ │ │ - eoreq r6, r9, r4, asr r0 │ │ │ │ - eoreq r4, r9, ip, lsl #29 │ │ │ │ - eoreq r6, r9, r0, lsr #32 │ │ │ │ - eoreq r4, r9, ip, ror #28 │ │ │ │ - eoreq r6, r9, r0 │ │ │ │ - eoreq r4, r9, ip, asr #28 │ │ │ │ - eoreq r5, r9, r0, ror #31 │ │ │ │ - eoreq r4, r9, ip, lsr #28 │ │ │ │ - eoreq r5, r9, r0, asr #31 │ │ │ │ + eoreq r4, r9, ip, ror #29 │ │ │ │ + eoreq r6, r9, r0, lsl #1 │ │ │ │ + eoreq r4, r9, r4, asr #29 │ │ │ │ + eoreq r6, r9, r8, asr r0 │ │ │ │ + mlaeq r9, r0, lr, r4 │ │ │ │ + eoreq r6, r9, r4, lsr #32 │ │ │ │ + eoreq r4, r9, r0, ror lr │ │ │ │ + eoreq r6, r9, r4 │ │ │ │ + eoreq r4, r9, r0, asr lr │ │ │ │ + eoreq r5, r9, r4, ror #31 │ │ │ │ + eoreq r4, r9, r0, lsr lr │ │ │ │ + eoreq r5, r9, r4, asr #31 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - eoreq r4, r9, r0, lsl #28 │ │ │ │ - mlaeq r9, r4, pc, r5 @ │ │ │ │ + eoreq r4, r9, r4, lsl #28 │ │ │ │ + mlaeq r9, r8, pc, r5 @ │ │ │ │ andeq r0, r0, sp, lsr #8 │ │ │ │ - eoreq r4, r9, ip, asr #27 │ │ │ │ - eoreq r5, r9, r0, ror #30 │ │ │ │ + ldrdeq r4, [r9], -r0 @ │ │ │ │ + eoreq r5, r9, r4, ror #30 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ - eoreq r4, r9, r0, lsr #27 │ │ │ │ - eoreq r5, r9, r4, lsr pc │ │ │ │ - eoreq r4, r9, r8, ror sp │ │ │ │ - eoreq r5, r9, ip, lsl #30 │ │ │ │ + eoreq r4, r9, r4, lsr #27 │ │ │ │ + eoreq r5, r9, r8, lsr pc │ │ │ │ + eoreq r4, r9, ip, ror sp │ │ │ │ + eoreq r5, r9, r0, lsl pc │ │ │ │ andeq r0, r0, r5, lsl r9 │ │ │ │ - eoreq r4, r9, ip, asr sp │ │ │ │ - strdeq r5, [r9], -r0 @ │ │ │ │ - eoreq r4, r9, r0, asr #26 │ │ │ │ - ldrdeq r5, [r9], -r4 @ │ │ │ │ - eoreq r4, r9, r8, lsl sp │ │ │ │ - eoreq r5, r9, ip, lsr #29 │ │ │ │ - strdeq r4, [r9], -r8 @ │ │ │ │ - eoreq r5, r9, ip, lsl #29 │ │ │ │ + eoreq r4, r9, r0, ror #26 │ │ │ │ + strdeq r5, [r9], -r4 @ │ │ │ │ + eoreq r4, r9, r4, asr #26 │ │ │ │ + ldrdeq r5, [r9], -r8 @ │ │ │ │ + eoreq r4, r9, ip, lsl sp │ │ │ │ + @ instruction: 0x00295eb0 │ │ │ │ + strdeq r4, [r9], -ip @ │ │ │ │ + mlaeq r9, r0, lr, r5 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - ldrdeq r4, [r9], -r8 @ │ │ │ │ - eoreq r5, r9, ip, ror #28 │ │ │ │ + ldrdeq r4, [r9], -ip @ │ │ │ │ + eoreq r5, r9, r0, ror lr │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - eoreq r4, r9, r0, ror #24 │ │ │ │ - strdeq r5, [r9], -r4 @ │ │ │ │ + eoreq r4, r9, r4, ror #24 │ │ │ │ + strdeq r5, [r9], -r8 @ │ │ │ │ andeq r0, r0, r2, lsl r9 │ │ │ │ - eoreq r4, r9, r0, asr #24 │ │ │ │ - ldrdeq r5, [r9], -r4 @ │ │ │ │ + eoreq r4, r9, r4, asr #24 │ │ │ │ + ldrdeq r5, [r9], -r8 @ │ │ │ │ andeq r0, r0, r1, lsl r9 │ │ │ │ - eoreq r4, r9, r4, lsr #24 │ │ │ │ - @ instruction: 0x00295db8 │ │ │ │ - eoreq r4, r9, r0, lsl #24 │ │ │ │ - mlaeq r9, r4, sp, r5 │ │ │ │ + eoreq r4, r9, r8, lsr #24 │ │ │ │ + @ instruction: 0x00295dbc │ │ │ │ + eoreq r4, r9, r4, lsl #24 │ │ │ │ + mlaeq r9, r8, sp, r5 │ │ │ │ andeq r0, r0, pc, lsl #18 │ │ │ │ - eoreq r4, r9, r0, ror #23 │ │ │ │ - eoreq r5, r9, r4, ror sp │ │ │ │ + eoreq r4, r9, r4, ror #23 │ │ │ │ + eoreq r5, r9, r8, ror sp │ │ │ │ andeq r0, r0, lr, lsl #18 │ │ │ │ - eoreq r4, r9, r0, asr #23 │ │ │ │ - eoreq r5, r9, r4, asr sp │ │ │ │ + eoreq r4, r9, r4, asr #23 │ │ │ │ + eoreq r5, r9, r8, asr sp │ │ │ │ andeq r0, r0, sp, lsl #18 │ │ │ │ - eoreq r4, r9, r0, lsr #23 │ │ │ │ - eoreq r5, r9, r4, lsr sp │ │ │ │ + eoreq r4, r9, r4, lsr #23 │ │ │ │ + eoreq r5, r9, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsl #18 │ │ │ │ - eoreq r4, r9, r0, lsl #23 │ │ │ │ - eoreq r5, r9, r4, lsl sp │ │ │ │ + eoreq r4, r9, r4, lsl #23 │ │ │ │ + eoreq r5, r9, r8, lsl sp │ │ │ │ andeq r0, r0, fp, lsl #18 │ │ │ │ - eoreq r4, r9, r0, ror #22 │ │ │ │ - strdeq r5, [r9], -r4 @ │ │ │ │ + eoreq r4, r9, r4, ror #22 │ │ │ │ + strdeq r5, [r9], -r8 @ │ │ │ │ andeq r0, r0, r8, lsl #18 │ │ │ │ - eoreq r4, r9, r0, asr #22 │ │ │ │ - ldrdeq r5, [r9], -r4 @ │ │ │ │ - eoreq r4, r9, r0, lsr #22 │ │ │ │ - @ instruction: 0x00295cb4 │ │ │ │ - strdeq r4, [r9], -r0 @ │ │ │ │ - eoreq r5, r9, r4, lsl #25 │ │ │ │ + eoreq r4, r9, r4, asr #22 │ │ │ │ + ldrdeq r5, [r9], -r8 @ │ │ │ │ + eoreq r4, r9, r4, lsr #22 │ │ │ │ + @ instruction: 0x00295cb8 │ │ │ │ + strdeq r4, [r9], -r4 @ │ │ │ │ + eoreq r5, r9, r8, lsl #25 │ │ │ │ andeq r0, r0, sl, ror #17 │ │ │ │ - strdeq r9, [fp], -r4 @ │ │ │ │ - strdeq fp, [r8], -r4 @ │ │ │ │ - eoreq r9, r9, ip, lsl r1 │ │ │ │ - andeq r1, r4, r2, lsl #29 │ │ │ │ - eoreq r9, fp, ip, asr #27 │ │ │ │ - eoreq fp, r8, ip, asr #29 │ │ │ │ - eoreq r9, r9, r0, lsl #2 │ │ │ │ - andeq r1, r4, r3, lsl #29 │ │ │ │ - eoreq r9, fp, r4, lsr #27 │ │ │ │ - eoreq fp, r8, r4, lsr #29 │ │ │ │ - strheq r9, [r9], -r4 @ │ │ │ │ - andeq r1, r4, r0, lsl #29 │ │ │ │ - eoreq r9, fp, ip, ror sp │ │ │ │ - eoreq fp, r8, ip, ror lr │ │ │ │ - mlaeq r9, r8, r0, r9 │ │ │ │ - andeq r1, r4, r1, lsl #29 │ │ │ │ - eoreq r9, fp, r4, asr sp │ │ │ │ - eoreq fp, r8, r4, asr lr │ │ │ │ - mlaeq r9, r4, r0, r9 │ │ │ │ - andeq r1, r4, r4, lsl #29 │ │ │ │ - eoreq r9, fp, ip, lsr #26 │ │ │ │ - eoreq fp, r8, ip, lsr #28 │ │ │ │ - eoreq r9, r9, r8, ror r0 │ │ │ │ - andeq r1, r4, r5, lsl #29 │ │ │ │ - eoreq r9, fp, r4, lsl #26 │ │ │ │ - eoreq fp, r8, r4, lsl #28 │ │ │ │ - eoreq r8, r9, r8, ror pc │ │ │ │ - andeq r1, r4, r1, lsr #21 │ │ │ │ - ldrdeq r9, [fp], -ip @ │ │ │ │ - ldrdeq fp, [r8], -ip @ │ │ │ │ - eoreq r8, r9, r4, asr #30 │ │ │ │ - muleq r4, sp, sl │ │ │ │ - @ instruction: 0x002b9cb4 │ │ │ │ - @ instruction: 0x0028bdb4 │ │ │ │ - eoreq r9, r9, r4, lsr #32 │ │ │ │ - andeq r1, r4, r8, lsl #29 │ │ │ │ - eoreq r9, fp, ip, lsl #25 │ │ │ │ - eoreq fp, r8, ip, lsl #27 │ │ │ │ - eoreq r9, r9, r8 │ │ │ │ - andeq r1, r4, r9, lsl #29 │ │ │ │ - eoreq r9, fp, r4, ror #24 │ │ │ │ - eoreq fp, r8, r4, ror #26 │ │ │ │ - @ instruction: 0x00298fbc │ │ │ │ - andeq r1, r4, r6, lsl #29 │ │ │ │ - eoreq r9, fp, ip, lsr ip │ │ │ │ - eoreq fp, r8, ip, lsr sp │ │ │ │ - eoreq r8, r9, r0, lsr #31 │ │ │ │ - andeq r1, r4, r7, lsl #29 │ │ │ │ - eoreq r5, fp, ip, lsl ip │ │ │ │ + strdeq r9, [fp], -r8 @ │ │ │ │ strdeq fp, [r8], -r8 @ │ │ │ │ - eoreq lr, r8, r0, lsr #30 │ │ │ │ + eoreq r9, r9, r0, lsr #2 │ │ │ │ + andeq r1, r4, fp, lsl #29 │ │ │ │ + ldrdeq r9, [fp], -r0 @ │ │ │ │ + ldrdeq fp, [r8], -r0 @ │ │ │ │ + eoreq r9, r9, r4, lsl #2 │ │ │ │ + andeq r1, r4, ip, lsl #29 │ │ │ │ + eoreq r9, fp, r8, lsr #27 │ │ │ │ + eoreq fp, r8, r8, lsr #29 │ │ │ │ + strheq r9, [r9], -r8 @ │ │ │ │ + andeq r1, r4, r9, lsl #29 │ │ │ │ + eoreq r9, fp, r0, lsl #27 │ │ │ │ + eoreq fp, r8, r0, lsl #29 │ │ │ │ + mlaeq r9, ip, r0, r9 │ │ │ │ + andeq r1, r4, sl, lsl #29 │ │ │ │ + eoreq r9, fp, r8, asr sp │ │ │ │ + eoreq fp, r8, r8, asr lr │ │ │ │ + mlaeq r9, r8, r0, r9 │ │ │ │ + andeq r1, r4, sp, lsl #29 │ │ │ │ + eoreq r9, fp, r0, lsr sp │ │ │ │ + eoreq fp, r8, r0, lsr lr │ │ │ │ + eoreq r9, r9, ip, ror r0 │ │ │ │ + andeq r1, r4, lr, lsl #29 │ │ │ │ + eoreq r9, fp, r8, lsl #26 │ │ │ │ + eoreq fp, r8, r8, lsl #28 │ │ │ │ + eoreq r8, r9, ip, ror pc │ │ │ │ + andeq r1, r4, sl, lsr #21 │ │ │ │ + eoreq r9, fp, r0, ror #25 │ │ │ │ + eoreq fp, r8, r0, ror #27 │ │ │ │ + eoreq r8, r9, r8, asr #30 │ │ │ │ + andeq r1, r4, r6, lsr #21 │ │ │ │ + @ instruction: 0x002b9cb8 │ │ │ │ + @ instruction: 0x0028bdb8 │ │ │ │ + eoreq r9, r9, r8, lsr #32 │ │ │ │ + muleq r4, r1, lr │ │ │ │ + mlaeq fp, r0, ip, r9 │ │ │ │ + mlaeq r8, r0, sp, fp │ │ │ │ + eoreq r9, r9, ip │ │ │ │ + muleq r4, r2, lr │ │ │ │ + eoreq r9, fp, r8, ror #24 │ │ │ │ + eoreq fp, r8, r8, ror #26 │ │ │ │ + eoreq r8, r9, r0, asr #31 │ │ │ │ + andeq r1, r4, pc, lsl #29 │ │ │ │ + eoreq r9, fp, r0, asr #24 │ │ │ │ + eoreq fp, r8, r0, asr #26 │ │ │ │ + eoreq r8, r9, r4, lsr #31 │ │ │ │ + muleq r4, r0, lr │ │ │ │ + eoreq r5, fp, r0, lsr #24 │ │ │ │ + strdeq fp, [r8], -ip @ │ │ │ │ + eoreq lr, r8, r4, lsr #30 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - strdeq r5, [fp], -r8 @ │ │ │ │ - eoreq fp, r8, r8, lsl lr │ │ │ │ - eoreq fp, r8, r4, asr #28 │ │ │ │ - eoreq r9, fp, r4, asr #23 │ │ │ │ - eoreq fp, r8, r4, asr #25 │ │ │ │ - eoreq r8, r9, r4, ror lr │ │ │ │ - andeq r1, r4, r8, lsl #26 │ │ │ │ + strdeq r5, [fp], -ip @ │ │ │ │ + eoreq fp, r8, ip, lsl lr │ │ │ │ + eoreq fp, r8, r8, asr #28 │ │ │ │ + eoreq r9, fp, r8, asr #23 │ │ │ │ + eoreq fp, r8, r8, asr #25 │ │ │ │ + eoreq r8, r9, r8, ror lr │ │ │ │ + andeq r1, r4, r1, lsl sp │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - eoreq r9, fp, r8, ror #22 │ │ │ │ - eoreq fp, r8, r8, ror #24 │ │ │ │ - eoreq r8, r9, ip, lsl #28 │ │ │ │ - andeq r1, r4, ip, lsr ip │ │ │ │ - eoreq r9, fp, r0, asr #22 │ │ │ │ - eoreq fp, r8, r0, asr #24 │ │ │ │ - eoreq r8, r9, r8, lsl r4 │ │ │ │ - andeq r1, r4, r4, ror #20 │ │ │ │ - eoreq r9, fp, r8, lsl fp │ │ │ │ - eoreq fp, r8, r8, lsl ip │ │ │ │ - strdeq r8, [r9], -ip @ │ │ │ │ - andeq r1, r4, r5, ror #20 │ │ │ │ - strdeq r9, [fp], -r0 @ │ │ │ │ - strdeq fp, [r8], -r0 @ │ │ │ │ - eoreq r8, r9, r0, ror sp │ │ │ │ - strdeq r1, [r4], -lr │ │ │ │ - eoreq r9, fp, r8, asr #21 │ │ │ │ - eoreq fp, r8, r8, asr #23 │ │ │ │ - eoreq r8, r9, r0, ror #8 │ │ │ │ - andeq r1, r4, ip, asr #22 │ │ │ │ - eoreq r9, fp, r0, lsr #21 │ │ │ │ - eoreq fp, r8, r0, lsr #23 │ │ │ │ - eoreq r8, r9, r8, lsr sp │ │ │ │ - andeq r1, r4, r9, asr #22 │ │ │ │ - eoreq r9, fp, r8, ror sl │ │ │ │ - eoreq fp, r8, r8, ror fp │ │ │ │ - eoreq r8, r9, r4, lsl #26 │ │ │ │ - andeq r1, r4, r7, asr #22 │ │ │ │ - eoreq r9, fp, r0, asr sl │ │ │ │ - eoreq fp, r8, r0, asr fp │ │ │ │ - eoreq r8, r9, r0, lsr sp │ │ │ │ - andeq r1, r4, r3, lsl sp │ │ │ │ - eoreq r9, fp, r8, lsr #20 │ │ │ │ - eoreq fp, r8, r8, lsr #22 │ │ │ │ - strdeq r8, [r9], -ip @ │ │ │ │ - andeq r1, r4, r0, lsl sp │ │ │ │ - eoreq r9, fp, r0, lsl #20 │ │ │ │ - eoreq fp, r8, r0, lsl #22 │ │ │ │ - eoreq r8, r9, r8, asr #25 │ │ │ │ - andeq r1, r4, sp, lsl #26 │ │ │ │ - ldrdeq r9, [fp], -r8 @ │ │ │ │ - ldrdeq fp, [r8], -r8 @ │ │ │ │ - mlaeq r9, r4, ip, r8 │ │ │ │ - andeq r1, r4, sl, lsl #26 │ │ │ │ - @ instruction: 0x002b99b0 │ │ │ │ - @ instruction: 0x0028bab0 │ │ │ │ - @ instruction: 0x00298cb4 │ │ │ │ - andeq r1, r4, pc, lsl sp │ │ │ │ - eoreq r9, fp, r8, lsl #19 │ │ │ │ - eoreq fp, r8, r8, lsl #21 │ │ │ │ - eoreq r8, r9, r0, lsl #25 │ │ │ │ + eoreq r9, fp, ip, ror #22 │ │ │ │ + eoreq fp, r8, ip, ror #24 │ │ │ │ + eoreq r8, r9, r0, lsl lr │ │ │ │ + andeq r1, r4, r5, asr #24 │ │ │ │ + eoreq r9, fp, r4, asr #22 │ │ │ │ + eoreq fp, r8, r4, asr #24 │ │ │ │ + eoreq r8, r9, ip, lsl r4 │ │ │ │ + andeq r1, r4, sp, ror #20 │ │ │ │ + eoreq r9, fp, ip, lsl fp │ │ │ │ + eoreq fp, r8, ip, lsl ip │ │ │ │ + eoreq r8, r9, r0, lsl #8 │ │ │ │ + andeq r1, r4, lr, ror #20 │ │ │ │ + strdeq r9, [fp], -r4 @ │ │ │ │ + strdeq fp, [r8], -r4 @ │ │ │ │ + eoreq r8, r9, r4, ror sp │ │ │ │ + andeq r1, r4, r7, lsl #22 │ │ │ │ + eoreq r9, fp, ip, asr #21 │ │ │ │ + eoreq fp, r8, ip, asr #23 │ │ │ │ + eoreq r8, r9, r4, ror #8 │ │ │ │ + andeq r1, r4, r5, asr fp │ │ │ │ + eoreq r9, fp, r4, lsr #21 │ │ │ │ + eoreq fp, r8, r4, lsr #23 │ │ │ │ + eoreq r8, r9, ip, lsr sp │ │ │ │ + andeq r1, r4, r2, asr fp │ │ │ │ + eoreq r9, fp, ip, ror sl │ │ │ │ + eoreq fp, r8, ip, ror fp │ │ │ │ + eoreq r8, r9, r8, lsl #26 │ │ │ │ + andeq r1, r4, r0, asr fp │ │ │ │ + eoreq r9, fp, r4, asr sl │ │ │ │ + eoreq fp, r8, r4, asr fp │ │ │ │ + eoreq r8, r9, r4, lsr sp │ │ │ │ andeq r1, r4, ip, lsl sp │ │ │ │ - eoreq r9, fp, r0, ror #18 │ │ │ │ - eoreq fp, r8, r0, ror #20 │ │ │ │ - eoreq r8, r9, ip, asr #24 │ │ │ │ + eoreq r9, fp, ip, lsr #20 │ │ │ │ + eoreq fp, r8, ip, lsr #22 │ │ │ │ + eoreq r8, r9, r0, lsl #26 │ │ │ │ andeq r1, r4, r9, lsl sp │ │ │ │ - eoreq r9, fp, r8, lsr r9 │ │ │ │ - eoreq fp, r8, r8, lsr sl │ │ │ │ - eoreq r8, r9, ip, ror #8 │ │ │ │ + eoreq r9, fp, r4, lsl #20 │ │ │ │ + eoreq fp, r8, r4, lsl #22 │ │ │ │ + eoreq r8, r9, ip, asr #25 │ │ │ │ andeq r1, r4, r6, lsl sp │ │ │ │ - ldr r1, [pc, #-1120] @ 168434 │ │ │ │ - ldr r0, [pc, #-1120] @ 168438 │ │ │ │ + ldrdeq r9, [fp], -ip @ │ │ │ │ + ldrdeq fp, [r8], -ip @ │ │ │ │ + mlaeq r9, r8, ip, r8 │ │ │ │ + andeq r1, r4, r3, lsl sp │ │ │ │ + @ instruction: 0x002b99b4 │ │ │ │ + @ instruction: 0x0028bab4 │ │ │ │ + @ instruction: 0x00298cb8 │ │ │ │ + andeq r1, r4, r8, lsr #26 │ │ │ │ + eoreq r9, fp, ip, lsl #19 │ │ │ │ + eoreq fp, r8, ip, lsl #21 │ │ │ │ + eoreq r8, r9, r4, lsl #25 │ │ │ │ + andeq r1, r4, r5, lsr #26 │ │ │ │ + eoreq r9, fp, r4, ror #18 │ │ │ │ + eoreq fp, r8, r4, ror #20 │ │ │ │ + eoreq r8, r9, r0, asr ip │ │ │ │ + andeq r1, r4, r2, lsr #26 │ │ │ │ + eoreq r9, fp, ip, lsr r9 │ │ │ │ + eoreq fp, r8, ip, lsr sl │ │ │ │ + eoreq r8, r9, r0, ror r4 │ │ │ │ + andeq r1, r4, pc, lsl sp │ │ │ │ + ldr r1, [pc, #-1120] @ 168518 │ │ │ │ + ldr r0, [pc, #-1120] @ 16851c │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1144] @ 16843c │ │ │ │ - ldr r0, [pc, #-1144] @ 168440 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1144] @ 168520 │ │ │ │ + ldr r0, [pc, #-1144] @ 168524 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1176] @ 168444 │ │ │ │ - ldr r0, [pc, #-1176] @ 168448 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1176] @ 168528 │ │ │ │ + ldr r0, [pc, #-1176] @ 16852c │ │ │ │ ldr r3, [fp] │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1224] @ 16844c │ │ │ │ - ldr r0, [pc, #-1224] @ 168450 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1224] @ 168530 │ │ │ │ + ldr r0, [pc, #-1224] @ 168534 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1228] @ 168454 │ │ │ │ + ldr r2, [pc, #-1228] @ 168538 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1688f0 │ │ │ │ - ldr r1, [pc, #-1244] @ 168458 │ │ │ │ - ldr r0, [pc, #-1244] @ 16845c │ │ │ │ + b 1689d4 │ │ │ │ + ldr r1, [pc, #-1244] @ 16853c │ │ │ │ + ldr r0, [pc, #-1244] @ 168540 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1248] @ 168460 │ │ │ │ + ldr r2, [pc, #-1248] @ 168544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1688f0 │ │ │ │ - ldr r1, [pc, #-1264] @ 168464 │ │ │ │ - ldr r0, [pc, #-1264] @ 168468 │ │ │ │ + b 1689d4 │ │ │ │ + ldr r1, [pc, #-1264] @ 168548 │ │ │ │ + ldr r0, [pc, #-1264] @ 16854c │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1304] @ 16846c │ │ │ │ - ldr r0, [pc, #-1304] @ 168470 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1304] @ 168550 │ │ │ │ + ldr r0, [pc, #-1304] @ 168554 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ bl b6f00 │ │ │ │ - b 1688c8 │ │ │ │ - ldr r1, [pc, #-1328] @ 168474 │ │ │ │ - ldr r0, [pc, #-1328] @ 168478 │ │ │ │ + b 1689ac │ │ │ │ + ldr r1, [pc, #-1328] @ 168558 │ │ │ │ + ldr r0, [pc, #-1328] @ 16855c │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ bl b6f00 │ │ │ │ - b 1688c8 │ │ │ │ - ldr r1, [pc, #-1352] @ 16847c │ │ │ │ - ldr r0, [pc, #-1352] @ 168480 │ │ │ │ + b 1689ac │ │ │ │ + ldr r1, [pc, #-1352] @ 168560 │ │ │ │ + ldr r0, [pc, #-1352] @ 168564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ bl b6f00 │ │ │ │ - b 1688c8 │ │ │ │ + b 1689ac │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16635c │ │ │ │ + b 166440 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166514 │ │ │ │ + b 1665f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16647c │ │ │ │ + b 166560 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166420 │ │ │ │ + b 166504 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166394 │ │ │ │ + b 166478 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1663b0 │ │ │ │ - ldr r1, [pc, #-1444] @ 168484 │ │ │ │ - ldr r0, [pc, #-1444] @ 168488 │ │ │ │ + b 166494 │ │ │ │ + ldr r1, [pc, #-1444] @ 168568 │ │ │ │ + ldr r0, [pc, #-1444] @ 16856c │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1688f0 │ │ │ │ - ldr r1, [pc, #-1464] @ 16848c │ │ │ │ - ldr r0, [pc, #-1464] @ 168490 │ │ │ │ + b 1689d4 │ │ │ │ + ldr r1, [pc, #-1464] @ 168570 │ │ │ │ + ldr r0, [pc, #-1464] @ 168574 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1688f0 │ │ │ │ + b 1689d4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166378 │ │ │ │ + b 16645c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166550 │ │ │ │ - ldr r1, [pc, #-1512] @ 168494 │ │ │ │ - ldr r0, [pc, #-1512] @ 168498 │ │ │ │ + b 166634 │ │ │ │ + ldr r1, [pc, #-1512] @ 168578 │ │ │ │ + ldr r0, [pc, #-1512] @ 16857c │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1124] @ 168624 │ │ │ │ + ldr r2, [pc, #-1124] @ 168708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1536] @ 16849c │ │ │ │ - ldr r0, [pc, #-1536] @ 1684a0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1536] @ 168580 │ │ │ │ + ldr r0, [pc, #-1536] @ 168584 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #312 @ 0x138 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1560] @ 1684a4 │ │ │ │ - ldr r0, [pc, #-1560] @ 1684a8 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1560] @ 168588 │ │ │ │ + ldr r0, [pc, #-1560] @ 16858c │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1564] @ 1684ac │ │ │ │ + ldr r2, [pc, #-1564] @ 168590 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1688f0 │ │ │ │ - ldr r1, [pc, #-1580] @ 1684b0 │ │ │ │ - ldr r0, [pc, #-1580] @ 1684b4 │ │ │ │ - ldr r2, [pc, #-1216] @ 168624 │ │ │ │ + b 1689d4 │ │ │ │ + ldr r1, [pc, #-1580] @ 168594 │ │ │ │ + ldr r0, [pc, #-1580] @ 168598 │ │ │ │ + ldr r2, [pc, #-1216] @ 168708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1665a8 │ │ │ │ - ldr r0, [pc, #-1612] @ 1684b8 │ │ │ │ + b 16668c │ │ │ │ + ldr r0, [pc, #-1612] @ 16859c │ │ │ │ ldr r3, [fp] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r7} │ │ │ │ - ldr r1, [pc, #-1624] @ 1684bc │ │ │ │ - ldr r0, [pc, #-1624] @ 1684c0 │ │ │ │ - ldr r2, [pc, #-1576] @ 1684f4 │ │ │ │ + ldr r1, [pc, #-1624] @ 1685a0 │ │ │ │ + ldr r0, [pc, #-1624] @ 1685a4 │ │ │ │ + ldr r2, [pc, #-1576] @ 1685d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1644] @ 1684c4 │ │ │ │ - ldr r0, [pc, #-1644] @ 1684c8 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1644] @ 1685a8 │ │ │ │ + ldr r0, [pc, #-1644] @ 1685ac │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1608] @ 1684f4 │ │ │ │ + ldr r2, [pc, #-1608] @ 1685d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1668] @ 1684cc │ │ │ │ - ldr r0, [pc, #-1668] @ 1684d0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1668] @ 1685b0 │ │ │ │ + ldr r0, [pc, #-1668] @ 1685b4 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1640] @ 1684f4 │ │ │ │ + ldr r2, [pc, #-1640] @ 1685d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1665f4 │ │ │ │ - ldr r1, [pc, #-1704] @ 1684d4 │ │ │ │ - ldr r0, [pc, #-1704] @ 1684d8 │ │ │ │ - ldr r2, [pc, #-1596] @ 168548 │ │ │ │ + b 1666d8 │ │ │ │ + ldr r1, [pc, #-1704] @ 1685b8 │ │ │ │ + ldr r0, [pc, #-1704] @ 1685bc │ │ │ │ + ldr r2, [pc, #-1596] @ 16862c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166820 │ │ │ │ - ldr r1, [pc, #-1744] @ 1684dc │ │ │ │ - ldr r0, [pc, #-1744] @ 1684e0 │ │ │ │ + b 166904 │ │ │ │ + ldr r1, [pc, #-1744] @ 1685c0 │ │ │ │ + ldr r0, [pc, #-1744] @ 1685c4 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1648] @ 168548 │ │ │ │ + ldr r2, [pc, #-1648] @ 16862c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 168b8c │ │ │ │ - ldr r1, [pc, #-1768] @ 1684e4 │ │ │ │ - ldr r0, [pc, #-1768] @ 1684e8 │ │ │ │ + b 168c70 │ │ │ │ + ldr r1, [pc, #-1768] @ 1685c8 │ │ │ │ + ldr r0, [pc, #-1768] @ 1685cc │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1680] @ 168548 │ │ │ │ + ldr r2, [pc, #-1680] @ 16862c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1792] @ 1684ec │ │ │ │ - ldr r0, [pc, #-1792] @ 1684f0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1792] @ 1685d0 │ │ │ │ + ldr r0, [pc, #-1792] @ 1685d4 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1796] @ 1684f4 │ │ │ │ + ldr r2, [pc, #-1796] @ 1685d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166650 │ │ │ │ - ldr r1, [pc, #-1824] @ 1684f8 │ │ │ │ - ldr r0, [pc, #-1824] @ 1684fc │ │ │ │ + b 166734 │ │ │ │ + ldr r1, [pc, #-1824] @ 1685dc │ │ │ │ + ldr r0, [pc, #-1824] @ 1685e0 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1756] @ 168548 │ │ │ │ + ldr r2, [pc, #-1756] @ 16862c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1667c8 │ │ │ │ - ldr r1, [pc, #-1860] @ 168500 │ │ │ │ - ldr r0, [pc, #-1860] @ 168504 │ │ │ │ - ldr r2, [pc, #-1668] @ 1685c8 │ │ │ │ + b 1668ac │ │ │ │ + ldr r1, [pc, #-1860] @ 1685e4 │ │ │ │ + ldr r0, [pc, #-1860] @ 1685e8 │ │ │ │ + ldr r2, [pc, #-1668] @ 1686ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166af8 │ │ │ │ - ldr r1, [pc, #-1900] @ 168508 │ │ │ │ - ldr r0, [pc, #-1900] @ 16850c │ │ │ │ + b 166bdc │ │ │ │ + ldr r1, [pc, #-1900] @ 1685ec │ │ │ │ + ldr r0, [pc, #-1900] @ 1685f0 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1720] @ 1685c8 │ │ │ │ + ldr r2, [pc, #-1720] @ 1686ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 168c54 │ │ │ │ - ldr r1, [pc, #-1924] @ 168510 │ │ │ │ - ldr r0, [pc, #-1924] @ 168514 │ │ │ │ + b 168d38 │ │ │ │ + ldr r1, [pc, #-1924] @ 1685f4 │ │ │ │ + ldr r0, [pc, #-1924] @ 1685f8 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1752] @ 1685c8 │ │ │ │ + ldr r2, [pc, #-1752] @ 1686ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-1948] @ 168518 │ │ │ │ - ldr r0, [pc, #-1948] @ 16851c │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-1948] @ 1685fc │ │ │ │ + ldr r0, [pc, #-1948] @ 168600 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1900] @ 168554 │ │ │ │ + ldr r2, [pc, #-1900] @ 168638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1669d8 │ │ │ │ - ldr r1, [pc, #-1984] @ 168520 │ │ │ │ - ldr r0, [pc, #-1984] @ 168524 │ │ │ │ + b 166abc │ │ │ │ + ldr r1, [pc, #-1984] @ 168604 │ │ │ │ + ldr r0, [pc, #-1984] @ 168608 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1828] @ 1685c8 │ │ │ │ + ldr r2, [pc, #-1828] @ 1686ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166a98 │ │ │ │ - ldr r1, [pc, #-2020] @ 168528 │ │ │ │ - ldr r0, [pc, #-2020] @ 16852c │ │ │ │ - ldr r2, [pc, #-1984] @ 168554 │ │ │ │ + b 166b7c │ │ │ │ + ldr r1, [pc, #-2020] @ 16860c │ │ │ │ + ldr r0, [pc, #-2020] @ 168610 │ │ │ │ + ldr r2, [pc, #-1984] @ 168638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166980 │ │ │ │ - ldr r1, [pc, #-2060] @ 168530 │ │ │ │ - ldr r0, [pc, #-2060] @ 168534 │ │ │ │ + b 166a64 │ │ │ │ + ldr r1, [pc, #-2060] @ 168614 │ │ │ │ + ldr r0, [pc, #-2060] @ 168618 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2036] @ 168554 │ │ │ │ + ldr r2, [pc, #-2036] @ 168638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 168d1c │ │ │ │ - ldr r1, [pc, #-2084] @ 168538 │ │ │ │ - ldr r0, [pc, #-2084] @ 16853c │ │ │ │ + b 168e00 │ │ │ │ + ldr r1, [pc, #-2084] @ 16861c │ │ │ │ + ldr r0, [pc, #-2084] @ 168620 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2068] @ 168554 │ │ │ │ + ldr r2, [pc, #-2068] @ 168638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2108] @ 168540 │ │ │ │ - ldr r0, [pc, #-2108] @ 168544 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2108] @ 168624 │ │ │ │ + ldr r0, [pc, #-2108] @ 168628 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2112] @ 168548 │ │ │ │ + ldr r2, [pc, #-2112] @ 16862c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166878 │ │ │ │ - ldr r1, [pc, #-2140] @ 16854c │ │ │ │ - ldr r0, [pc, #-2140] @ 168550 │ │ │ │ + b 16695c │ │ │ │ + ldr r1, [pc, #-2140] @ 168630 │ │ │ │ + ldr r0, [pc, #-2140] @ 168634 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2144] @ 168554 │ │ │ │ + ldr r2, [pc, #-2144] @ 168638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166928 │ │ │ │ - ldr r1, [pc, #-2172] @ 168558 │ │ │ │ - ldr r0, [pc, #-2172] @ 16855c │ │ │ │ + b 166a0c │ │ │ │ + ldr r1, [pc, #-2172] @ 16863c │ │ │ │ + ldr r0, [pc, #-2172] @ 168640 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-1848] @ 1686a8 │ │ │ │ + ldr r2, [pc, #-1848] @ 16878c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2196] @ 168560 │ │ │ │ - ldr r0, [pc, #-2196] @ 168564 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2196] @ 168644 │ │ │ │ + ldr r0, [pc, #-2196] @ 168648 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2168] @ 168588 │ │ │ │ + ldr r2, [pc, #-2168] @ 16866c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2220] @ 168568 │ │ │ │ - ldr r0, [pc, #-2220] @ 16856c │ │ │ │ - ldr r2, [pc, #-2196] @ 168588 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2220] @ 16864c │ │ │ │ + ldr r0, [pc, #-2220] @ 168650 │ │ │ │ + ldr r2, [pc, #-2196] @ 16866c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 167258 │ │ │ │ - ldr r1, [pc, #-2260] @ 168570 │ │ │ │ - ldr r0, [pc, #-2260] @ 168574 │ │ │ │ + b 16733c │ │ │ │ + ldr r1, [pc, #-2260] @ 168654 │ │ │ │ + ldr r0, [pc, #-2260] @ 168658 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2248] @ 168588 │ │ │ │ + ldr r2, [pc, #-2248] @ 16866c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16710c │ │ │ │ - ldr r1, [pc, #-2296] @ 168578 │ │ │ │ - ldr r0, [pc, #-2296] @ 16857c │ │ │ │ + b 1671f0 │ │ │ │ + ldr r1, [pc, #-2296] @ 16865c │ │ │ │ + ldr r0, [pc, #-2296] @ 168660 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2292] @ 168588 │ │ │ │ + ldr r2, [pc, #-2292] @ 16866c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 168e24 │ │ │ │ + b 168f08 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 167164 │ │ │ │ - ldr r1, [pc, #-2332] @ 168580 │ │ │ │ - ldr r0, [pc, #-2332] @ 168584 │ │ │ │ + b 167248 │ │ │ │ + ldr r1, [pc, #-2332] @ 168664 │ │ │ │ + ldr r0, [pc, #-2332] @ 168668 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2336] @ 168588 │ │ │ │ + ldr r2, [pc, #-2336] @ 16866c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2352] @ 16858c │ │ │ │ - ldr r0, [pc, #-2352] @ 168590 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2352] @ 168670 │ │ │ │ + ldr r0, [pc, #-2352] @ 168674 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2356] @ 168594 │ │ │ │ + ldr r2, [pc, #-2356] @ 168678 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2372] @ 168598 │ │ │ │ - ldr r0, [pc, #-2372] @ 16859c │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2372] @ 16867c │ │ │ │ + ldr r0, [pc, #-2372] @ 168680 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2312] @ 1685e0 │ │ │ │ + ldr r2, [pc, #-2312] @ 1686c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166f8c │ │ │ │ - ldr r1, [pc, #-2408] @ 1685a0 │ │ │ │ - ldr r0, [pc, #-2408] @ 1685a4 │ │ │ │ - ldr r2, [pc, #-2352] @ 1685e0 │ │ │ │ + b 167070 │ │ │ │ + ldr r1, [pc, #-2408] @ 168684 │ │ │ │ + ldr r0, [pc, #-2408] @ 168688 │ │ │ │ + ldr r2, [pc, #-2352] @ 1686c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166f14 │ │ │ │ - ldr r1, [pc, #-2448] @ 1685a8 │ │ │ │ - ldr r0, [pc, #-2448] @ 1685ac │ │ │ │ + b 166ff8 │ │ │ │ + ldr r1, [pc, #-2448] @ 16868c │ │ │ │ + ldr r0, [pc, #-2448] @ 168690 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2404] @ 1685e0 │ │ │ │ + ldr r2, [pc, #-2404] @ 1686c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 168f18 │ │ │ │ - ldr r1, [pc, #-2472] @ 1685b0 │ │ │ │ - ldr r0, [pc, #-2472] @ 1685b4 │ │ │ │ + b 168ffc │ │ │ │ + ldr r1, [pc, #-2472] @ 168694 │ │ │ │ + ldr r0, [pc, #-2472] @ 168698 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2436] @ 1685e0 │ │ │ │ + ldr r2, [pc, #-2436] @ 1686c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2496] @ 1685b8 │ │ │ │ - ldr r0, [pc, #-2496] @ 1685bc │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2496] @ 16869c │ │ │ │ + ldr r0, [pc, #-2496] @ 1686a0 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2480] @ 1685d4 │ │ │ │ + ldr r2, [pc, #-2480] @ 1686b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2520] @ 1685c0 │ │ │ │ - ldr r0, [pc, #-2520] @ 1685c4 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2520] @ 1686a4 │ │ │ │ + ldr r0, [pc, #-2520] @ 1686a8 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2524] @ 1685c8 │ │ │ │ + ldr r2, [pc, #-2524] @ 1686ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166cb0 │ │ │ │ - ldr r1, [pc, #-2552] @ 1685cc │ │ │ │ - ldr r0, [pc, #-2552] @ 1685d0 │ │ │ │ + b 166d94 │ │ │ │ + ldr r1, [pc, #-2552] @ 1686b0 │ │ │ │ + ldr r0, [pc, #-2552] @ 1686b4 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2556] @ 1685d4 │ │ │ │ + ldr r2, [pc, #-2556] @ 1686b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166d04 │ │ │ │ - ldr r1, [pc, #-2592] @ 1685d8 │ │ │ │ - ldr r0, [pc, #-2592] @ 1685dc │ │ │ │ + b 166de8 │ │ │ │ + ldr r1, [pc, #-2592] @ 1686bc │ │ │ │ + ldr r0, [pc, #-2592] @ 1686c0 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2596] @ 1685e0 │ │ │ │ + ldr r2, [pc, #-2596] @ 1686c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 166ebc │ │ │ │ - ldr r1, [pc, #-2624] @ 1685e4 │ │ │ │ - ldr r0, [pc, #-2624] @ 1685e8 │ │ │ │ + b 166fa0 │ │ │ │ + ldr r1, [pc, #-2624] @ 1686c8 │ │ │ │ + ldr r0, [pc, #-2624] @ 1686cc │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2620] @ 1685f4 │ │ │ │ + ldr r2, [pc, #-2620] @ 1686d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2656] @ 1685ec │ │ │ │ - ldr r0, [pc, #-2656] @ 1685f0 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2656] @ 1686d0 │ │ │ │ + ldr r0, [pc, #-2656] @ 1686d4 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2660] @ 1685f4 │ │ │ │ + ldr r2, [pc, #-2660] @ 1686d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2676] @ 1685f8 │ │ │ │ - ldr r0, [pc, #-2676] @ 1685fc │ │ │ │ - ldr r2, [pc, #-2652] @ 168618 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2676] @ 1686dc │ │ │ │ + ldr r0, [pc, #-2676] @ 1686e0 │ │ │ │ + ldr r2, [pc, #-2652] @ 1686fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2696] @ 168600 │ │ │ │ - ldr r0, [pc, #-2696] @ 168604 │ │ │ │ - ldr r2, [pc, #-2680] @ 168618 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2696] @ 1686e4 │ │ │ │ + ldr r0, [pc, #-2696] @ 1686e8 │ │ │ │ + ldr r2, [pc, #-2680] @ 1686fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2724] @ 168608 │ │ │ │ - ldr r0, [pc, #-2724] @ 16860c │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2724] @ 1686ec │ │ │ │ + ldr r0, [pc, #-2724] @ 1686f0 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2720] @ 168618 │ │ │ │ + ldr r2, [pc, #-2720] @ 1686fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 169098 │ │ │ │ - ldr r1, [pc, #-2748] @ 168610 │ │ │ │ - ldr r0, [pc, #-2748] @ 168614 │ │ │ │ + b 16917c │ │ │ │ + ldr r1, [pc, #-2748] @ 1686f4 │ │ │ │ + ldr r0, [pc, #-2748] @ 1686f8 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2752] @ 168618 │ │ │ │ + ldr r2, [pc, #-2752] @ 1686fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2768] @ 16861c │ │ │ │ - ldr r0, [pc, #-2768] @ 168620 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2768] @ 168700 │ │ │ │ + ldr r0, [pc, #-2768] @ 168704 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2772] @ 168624 │ │ │ │ + ldr r2, [pc, #-2772] @ 168708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1677d8 │ │ │ │ + b 1678bc │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 167804 │ │ │ │ + b 1678e8 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 167830 │ │ │ │ + b 167914 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16785c │ │ │ │ + b 167940 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 167888 │ │ │ │ + b 16796c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1678dc │ │ │ │ + b 1679c0 │ │ │ │ bl aa8fc │ │ │ │ - b 167400 │ │ │ │ + b 1674e4 │ │ │ │ bl aa8fc │ │ │ │ - b 1673b4 │ │ │ │ - ldr r1, [pc, #-2876] @ 168628 │ │ │ │ - ldr r0, [pc, #-2876] @ 16862c │ │ │ │ + b 167498 │ │ │ │ + ldr r1, [pc, #-2876] @ 16870c │ │ │ │ + ldr r0, [pc, #-2876] @ 168710 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2880] @ 168630 │ │ │ │ + ldr r2, [pc, #-2880] @ 168714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2896] @ 168634 │ │ │ │ - ldr r0, [pc, #-2896] @ 168638 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2896] @ 168718 │ │ │ │ + ldr r0, [pc, #-2896] @ 16871c │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2900] @ 16863c │ │ │ │ + ldr r2, [pc, #-2900] @ 168720 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2916] @ 168640 │ │ │ │ - ldr r0, [pc, #-2916] @ 168644 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2916] @ 168724 │ │ │ │ + ldr r0, [pc, #-2916] @ 168728 │ │ │ │ ldr r3, [fp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2320 @ 0x910 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2940] @ 168648 │ │ │ │ - ldr r0, [pc, #-2940] @ 16864c │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2940] @ 16872c │ │ │ │ + ldr r0, [pc, #-2940] @ 168730 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2944] @ 168650 │ │ │ │ + ldr r2, [pc, #-2944] @ 168734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2960] @ 168654 │ │ │ │ - ldr r0, [pc, #-2960] @ 168658 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2960] @ 168738 │ │ │ │ + ldr r0, [pc, #-2960] @ 16873c │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2964] @ 16865c │ │ │ │ + ldr r2, [pc, #-2964] @ 168740 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-2980] @ 168660 │ │ │ │ - ldr r0, [pc, #-2980] @ 168664 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-2980] @ 168744 │ │ │ │ + ldr r0, [pc, #-2980] @ 168748 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-2984] @ 168668 │ │ │ │ + ldr r2, [pc, #-2984] @ 16874c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-3000] @ 16866c │ │ │ │ - ldr r0, [pc, #-3000] @ 168670 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-3000] @ 168750 │ │ │ │ + ldr r0, [pc, #-3000] @ 168754 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-3004] @ 168674 │ │ │ │ + ldr r2, [pc, #-3004] @ 168758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-3020] @ 168678 │ │ │ │ - ldr r0, [pc, #-3020] @ 16867c │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-3020] @ 16875c │ │ │ │ + ldr r0, [pc, #-3020] @ 168760 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-3024] @ 168680 │ │ │ │ + ldr r2, [pc, #-3024] @ 168764 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-3040] @ 168684 │ │ │ │ - ldr r0, [pc, #-3040] @ 168688 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-3040] @ 168768 │ │ │ │ + ldr r0, [pc, #-3040] @ 16876c │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-3044] @ 16868c │ │ │ │ + ldr r2, [pc, #-3044] @ 168770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-3060] @ 168690 │ │ │ │ - ldr r0, [pc, #-3060] @ 168694 │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-3060] @ 168774 │ │ │ │ + ldr r0, [pc, #-3060] @ 168778 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-3048] @ 1686a8 │ │ │ │ + ldr r2, [pc, #-3048] @ 16878c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 167900 │ │ │ │ - ldr r1, [pc, #-3084] @ 168698 │ │ │ │ - ldr r0, [pc, #-3084] @ 16869c │ │ │ │ + b 1679e4 │ │ │ │ + ldr r1, [pc, #-3084] @ 16877c │ │ │ │ + ldr r0, [pc, #-3084] @ 168780 │ │ │ │ ldr r3, [fp] │ │ │ │ - ldr r2, [pc, #-3080] @ 1686a8 │ │ │ │ + ldr r2, [pc, #-3080] @ 16878c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 167900 │ │ │ │ + b 1679e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1672b4 │ │ │ │ - ldr r1, [pc, #-3128] @ 1686a0 │ │ │ │ - ldr r0, [pc, #-3128] @ 1686a4 │ │ │ │ - ldr r2, [pc, #-3128] @ 1686a8 │ │ │ │ + b 167398 │ │ │ │ + ldr r1, [pc, #-3128] @ 168784 │ │ │ │ + ldr r0, [pc, #-3128] @ 168788 │ │ │ │ + ldr r2, [pc, #-3128] @ 16878c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1692b8 │ │ │ │ + b 16939c │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16771c │ │ │ │ + b 167800 │ │ │ │ bl aa8fc │ │ │ │ - b 167638 │ │ │ │ + b 16771c │ │ │ │ bl aa8fc │ │ │ │ - b 1675f0 │ │ │ │ + b 1676d4 │ │ │ │ bl aa8fc │ │ │ │ - b 1675a8 │ │ │ │ + b 16768c │ │ │ │ bl aa8fc │ │ │ │ - b 16755c │ │ │ │ + b 167640 │ │ │ │ bl aa8fc │ │ │ │ - b 167514 │ │ │ │ + b 1675f8 │ │ │ │ bl aa8fc │ │ │ │ - b 1674d0 │ │ │ │ + b 1675b4 │ │ │ │ bl aa8fc │ │ │ │ - b 16748c │ │ │ │ + b 167570 │ │ │ │ bl aa8fc │ │ │ │ - b 167448 │ │ │ │ + b 16752c │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 167748 │ │ │ │ + b 16782c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16776c │ │ │ │ + b 167850 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 167790 │ │ │ │ + b 167874 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1677b4 │ │ │ │ - ldr r3, [pc, #-3268] @ 1686ac │ │ │ │ - ldr r1, [pc, #-3268] @ 1686b0 │ │ │ │ - ldr r0, [pc, #-3268] @ 1686b4 │ │ │ │ + b 167898 │ │ │ │ + ldr r3, [pc, #-3268] @ 168790 │ │ │ │ + ldr r1, [pc, #-3268] @ 168794 │ │ │ │ + ldr r0, [pc, #-3268] @ 168798 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3276] @ 1686b8 │ │ │ │ + ldr r2, [pc, #-3276] @ 16879c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3292] @ 1686bc │ │ │ │ - ldr r1, [pc, #-3292] @ 1686c0 │ │ │ │ - ldr r0, [pc, #-3292] @ 1686c4 │ │ │ │ + ldr r3, [pc, #-3292] @ 1687a0 │ │ │ │ + ldr r1, [pc, #-3292] @ 1687a4 │ │ │ │ + ldr r0, [pc, #-3292] @ 1687a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3300] @ 1686c8 │ │ │ │ + ldr r2, [pc, #-3300] @ 1687ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3316] @ 1686cc │ │ │ │ - ldr r1, [pc, #-3316] @ 1686d0 │ │ │ │ - ldr r0, [pc, #-3316] @ 1686d4 │ │ │ │ + ldr r3, [pc, #-3316] @ 1687b0 │ │ │ │ + ldr r1, [pc, #-3316] @ 1687b4 │ │ │ │ + ldr r0, [pc, #-3316] @ 1687b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3324] @ 1686d8 │ │ │ │ + ldr r2, [pc, #-3324] @ 1687bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3340] @ 1686dc │ │ │ │ - ldr r1, [pc, #-3340] @ 1686e0 │ │ │ │ - ldr r0, [pc, #-3340] @ 1686e4 │ │ │ │ + ldr r3, [pc, #-3340] @ 1687c0 │ │ │ │ + ldr r1, [pc, #-3340] @ 1687c4 │ │ │ │ + ldr r0, [pc, #-3340] @ 1687c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3348] @ 1686e8 │ │ │ │ + ldr r2, [pc, #-3348] @ 1687cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3364] @ 1686ec │ │ │ │ - ldr r1, [pc, #-3364] @ 1686f0 │ │ │ │ - ldr r0, [pc, #-3364] @ 1686f4 │ │ │ │ + ldr r3, [pc, #-3364] @ 1687d0 │ │ │ │ + ldr r1, [pc, #-3364] @ 1687d4 │ │ │ │ + ldr r0, [pc, #-3364] @ 1687d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3372] @ 1686f8 │ │ │ │ + ldr r2, [pc, #-3372] @ 1687dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3388] @ 1686fc │ │ │ │ - ldr r1, [pc, #-3388] @ 168700 │ │ │ │ - ldr r0, [pc, #-3388] @ 168704 │ │ │ │ + ldr r3, [pc, #-3388] @ 1687e0 │ │ │ │ + ldr r1, [pc, #-3388] @ 1687e4 │ │ │ │ + ldr r0, [pc, #-3388] @ 1687e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3396] @ 168708 │ │ │ │ + ldr r2, [pc, #-3396] @ 1687ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3412] @ 16870c │ │ │ │ - ldr r1, [pc, #-3412] @ 168710 │ │ │ │ - ldr r0, [pc, #-3412] @ 168714 │ │ │ │ + ldr r3, [pc, #-3412] @ 1687f0 │ │ │ │ + ldr r1, [pc, #-3412] @ 1687f4 │ │ │ │ + ldr r0, [pc, #-3412] @ 1687f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3420] @ 168718 │ │ │ │ + ldr r2, [pc, #-3420] @ 1687fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3436] @ 16871c │ │ │ │ - ldr r1, [pc, #-3436] @ 168720 │ │ │ │ - ldr r0, [pc, #-3436] @ 168724 │ │ │ │ + ldr r3, [pc, #-3436] @ 168800 │ │ │ │ + ldr r1, [pc, #-3436] @ 168804 │ │ │ │ + ldr r0, [pc, #-3436] @ 168808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3444] @ 168728 │ │ │ │ + ldr r2, [pc, #-3444] @ 16880c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3460] @ 16872c │ │ │ │ - ldr r1, [pc, #-3460] @ 168730 │ │ │ │ - ldr r0, [pc, #-3460] @ 168734 │ │ │ │ + ldr r3, [pc, #-3460] @ 168810 │ │ │ │ + ldr r1, [pc, #-3460] @ 168814 │ │ │ │ + ldr r0, [pc, #-3460] @ 168818 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3468] @ 168738 │ │ │ │ + ldr r2, [pc, #-3468] @ 16881c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3484] @ 16873c │ │ │ │ - ldr r1, [pc, #-3484] @ 168740 │ │ │ │ - ldr r0, [pc, #-3484] @ 168744 │ │ │ │ + ldr r3, [pc, #-3484] @ 168820 │ │ │ │ + ldr r1, [pc, #-3484] @ 168824 │ │ │ │ + ldr r0, [pc, #-3484] @ 168828 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3492] @ 168748 │ │ │ │ + ldr r2, [pc, #-3492] @ 16882c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3508] @ 16874c │ │ │ │ - ldr r1, [pc, #-3508] @ 168750 │ │ │ │ - ldr r0, [pc, #-3508] @ 168754 │ │ │ │ + ldr r3, [pc, #-3508] @ 168830 │ │ │ │ + ldr r1, [pc, #-3508] @ 168834 │ │ │ │ + ldr r0, [pc, #-3508] @ 168838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3516] @ 168758 │ │ │ │ + ldr r2, [pc, #-3516] @ 16883c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3532] @ 16875c │ │ │ │ - ldr r1, [pc, #-3532] @ 168760 │ │ │ │ - ldr r0, [pc, #-3532] @ 168764 │ │ │ │ + ldr r3, [pc, #-3532] @ 168840 │ │ │ │ + ldr r1, [pc, #-3532] @ 168844 │ │ │ │ + ldr r0, [pc, #-3532] @ 168848 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3540] @ 168768 │ │ │ │ + ldr r2, [pc, #-3540] @ 16884c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-3564] @ 16876c │ │ │ │ - ldr r1, [pc, #-3564] @ 168770 │ │ │ │ - ldr r0, [pc, #-3564] @ 168774 │ │ │ │ + ldr r3, [pc, #-3564] @ 168850 │ │ │ │ + ldr r1, [pc, #-3564] @ 168854 │ │ │ │ + ldr r0, [pc, #-3564] @ 168858 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3568] @ 168778 │ │ │ │ + ldr r2, [pc, #-3568] @ 16885c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3584] @ 16877c │ │ │ │ - ldr r1, [pc, #-3584] @ 168780 │ │ │ │ - ldr r0, [pc, #-3584] @ 168784 │ │ │ │ + ldr r3, [pc, #-3584] @ 168860 │ │ │ │ + ldr r1, [pc, #-3584] @ 168864 │ │ │ │ + ldr r0, [pc, #-3584] @ 168868 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3608] @ 168788 │ │ │ │ - ldr r1, [pc, #-3608] @ 16878c │ │ │ │ - ldr r0, [pc, #-3608] @ 168790 │ │ │ │ + ldr r3, [pc, #-3608] @ 16886c │ │ │ │ + ldr r1, [pc, #-3608] @ 168870 │ │ │ │ + ldr r0, [pc, #-3608] @ 168874 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3616] @ 168794 │ │ │ │ + ldr r2, [pc, #-3616] @ 168878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl aa8fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 7303c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 72f68 │ │ │ │ - ldr r3, [pc, #-3660] @ 168798 │ │ │ │ + ldr r3, [pc, #-3660] @ 16887c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r0, r3 │ │ │ │ bl 4fe5c │ │ │ │ - ldr r3, [pc, #-3680] @ 16879c │ │ │ │ - ldr r1, [pc, #-3680] @ 1687a0 │ │ │ │ - ldr r0, [pc, #-3680] @ 1687a4 │ │ │ │ + ldr r3, [pc, #-3680] @ 168880 │ │ │ │ + ldr r1, [pc, #-3680] @ 168884 │ │ │ │ + ldr r0, [pc, #-3680] @ 168888 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3688] @ 1687a8 │ │ │ │ + ldr r2, [pc, #-3688] @ 16888c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3704] @ 1687ac │ │ │ │ - ldr r1, [pc, #-3704] @ 1687b0 │ │ │ │ - ldr r0, [pc, #-3704] @ 1687b4 │ │ │ │ + ldr r3, [pc, #-3704] @ 168890 │ │ │ │ + ldr r1, [pc, #-3704] @ 168894 │ │ │ │ + ldr r0, [pc, #-3704] @ 168898 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3712] @ 1687b8 │ │ │ │ + ldr r2, [pc, #-3712] @ 16889c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3728] @ 1687bc │ │ │ │ - ldr r1, [pc, #-3728] @ 1687c0 │ │ │ │ - ldr r0, [pc, #-3728] @ 1687c4 │ │ │ │ + ldr r3, [pc, #-3728] @ 1688a0 │ │ │ │ + ldr r1, [pc, #-3728] @ 1688a4 │ │ │ │ + ldr r0, [pc, #-3728] @ 1688a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3736] @ 1687c8 │ │ │ │ + ldr r2, [pc, #-3736] @ 1688ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3752] @ 1687cc │ │ │ │ - ldr r1, [pc, #-3752] @ 1687d0 │ │ │ │ - ldr r0, [pc, #-3752] @ 1687d4 │ │ │ │ + ldr r3, [pc, #-3752] @ 1688b0 │ │ │ │ + ldr r1, [pc, #-3752] @ 1688b4 │ │ │ │ + ldr r0, [pc, #-3752] @ 1688b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3760] @ 1687d8 │ │ │ │ + ldr r2, [pc, #-3760] @ 1688bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3776] @ 1687dc │ │ │ │ - ldr r1, [pc, #-3776] @ 1687e0 │ │ │ │ - ldr r0, [pc, #-3776] @ 1687e4 │ │ │ │ + ldr r3, [pc, #-3776] @ 1688c0 │ │ │ │ + ldr r1, [pc, #-3776] @ 1688c4 │ │ │ │ + ldr r0, [pc, #-3776] @ 1688c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3784] @ 1687e8 │ │ │ │ + ldr r2, [pc, #-3784] @ 1688cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3800] @ 1687ec │ │ │ │ - ldr r1, [pc, #-3800] @ 1687f0 │ │ │ │ - ldr r0, [pc, #-3800] @ 1687f4 │ │ │ │ + ldr r3, [pc, #-3800] @ 1688d0 │ │ │ │ + ldr r1, [pc, #-3800] @ 1688d4 │ │ │ │ + ldr r0, [pc, #-3800] @ 1688d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3808] @ 1687f8 │ │ │ │ + ldr r2, [pc, #-3808] @ 1688dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3824] @ 1687fc │ │ │ │ - ldr r1, [pc, #-3824] @ 168800 │ │ │ │ - ldr r0, [pc, #-3824] @ 168804 │ │ │ │ + ldr r3, [pc, #-3824] @ 1688e0 │ │ │ │ + ldr r1, [pc, #-3824] @ 1688e4 │ │ │ │ + ldr r0, [pc, #-3824] @ 1688e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3832] @ 168808 │ │ │ │ + ldr r2, [pc, #-3832] @ 1688ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3848] @ 16880c │ │ │ │ - ldr r1, [pc, #-3848] @ 168810 │ │ │ │ - ldr r0, [pc, #-3848] @ 168814 │ │ │ │ + ldr r3, [pc, #-3848] @ 1688f0 │ │ │ │ + ldr r1, [pc, #-3848] @ 1688f4 │ │ │ │ + ldr r0, [pc, #-3848] @ 1688f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3856] @ 168818 │ │ │ │ + ldr r2, [pc, #-3856] @ 1688fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3872] @ 16881c │ │ │ │ - ldr r1, [pc, #-3872] @ 168820 │ │ │ │ - ldr r0, [pc, #-3872] @ 168824 │ │ │ │ + ldr r3, [pc, #-3872] @ 168900 │ │ │ │ + ldr r1, [pc, #-3872] @ 168904 │ │ │ │ + ldr r0, [pc, #-3872] @ 168908 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3880] @ 168828 │ │ │ │ + ldr r2, [pc, #-3880] @ 16890c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3896] @ 16882c │ │ │ │ - ldr r1, [pc, #-3896] @ 168830 │ │ │ │ - ldr r0, [pc, #-3896] @ 168834 │ │ │ │ + ldr r3, [pc, #-3896] @ 168910 │ │ │ │ + ldr r1, [pc, #-3896] @ 168914 │ │ │ │ + ldr r0, [pc, #-3896] @ 168918 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3904] @ 168838 │ │ │ │ + ldr r2, [pc, #-3904] @ 16891c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3920] @ 16883c │ │ │ │ - ldr r1, [pc, #-3920] @ 168840 │ │ │ │ - ldr r0, [pc, #-3920] @ 168844 │ │ │ │ + ldr r3, [pc, #-3920] @ 168920 │ │ │ │ + ldr r1, [pc, #-3920] @ 168924 │ │ │ │ + ldr r0, [pc, #-3920] @ 168928 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3928] @ 168848 │ │ │ │ + ldr r2, [pc, #-3928] @ 16892c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3944] @ 16884c │ │ │ │ - ldr r1, [pc, #-3944] @ 168850 │ │ │ │ - ldr r0, [pc, #-3944] @ 168854 │ │ │ │ + ldr r3, [pc, #-3944] @ 168930 │ │ │ │ + ldr r1, [pc, #-3944] @ 168934 │ │ │ │ + ldr r0, [pc, #-3944] @ 168938 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3952] @ 168858 │ │ │ │ + ldr r2, [pc, #-3952] @ 16893c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3968] @ 16885c │ │ │ │ - ldr r1, [pc, #-3968] @ 168860 │ │ │ │ - ldr r0, [pc, #-3968] @ 168864 │ │ │ │ + ldr r3, [pc, #-3968] @ 168940 │ │ │ │ + ldr r1, [pc, #-3968] @ 168944 │ │ │ │ + ldr r0, [pc, #-3968] @ 168948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-3976] @ 168868 │ │ │ │ + ldr r2, [pc, #-3976] @ 16894c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3992] @ 16886c │ │ │ │ - ldr r1, [pc, #-3992] @ 168870 │ │ │ │ - ldr r0, [pc, #-3992] @ 168874 │ │ │ │ + ldr r3, [pc, #-3992] @ 168950 │ │ │ │ + ldr r1, [pc, #-3992] @ 168954 │ │ │ │ + ldr r0, [pc, #-3992] @ 168958 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-4000] @ 168878 │ │ │ │ + ldr r2, [pc, #-4000] @ 16895c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-4016] @ 16887c │ │ │ │ - ldr r1, [pc, #-4016] @ 168880 │ │ │ │ - ldr r0, [pc, #-4016] @ 168884 │ │ │ │ + ldr r3, [pc, #-4016] @ 168960 │ │ │ │ + ldr r1, [pc, #-4016] @ 168964 │ │ │ │ + ldr r0, [pc, #-4016] @ 168968 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ - ldr r2, [pc, #-4024] @ 168888 │ │ │ │ + ldr r2, [pc, #-4024] @ 16896c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -0016984c : │ │ │ │ +00169930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3600] @ 0xe10 │ │ │ │ - ldr r1, [pc, #2876] @ 16a3a0 │ │ │ │ - ldr r3, [pc, #2876] @ 16a3a4 │ │ │ │ + ldr r1, [pc, #2876] @ 16a484 │ │ │ │ + ldr r3, [pc, #2876] @ 16a488 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r4, [pc, #2868] @ 16a3a8 │ │ │ │ - ldr r2, [pc, #2868] @ 16a3ac │ │ │ │ + ldr r4, [pc, #2868] @ 16a48c │ │ │ │ + ldr r2, [pc, #2868] @ 16a490 │ │ │ │ sub sp, sp, #460 @ 0x1cc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #452] @ 0x1c4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ - ldr r3, [pc, #2844] @ 16a3b0 │ │ │ │ + ldr r3, [pc, #2844] @ 16a494 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #2832] @ 16a3b4 │ │ │ │ + ldr r3, [pc, #2832] @ 16a498 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 16a0cc │ │ │ │ - ldr r2, [pc, #2824] @ 16a3b8 │ │ │ │ - ldr r3, [pc, #2824] @ 16a3bc │ │ │ │ + beq 16a1b0 │ │ │ │ + ldr r2, [pc, #2824] @ 16a49c │ │ │ │ + ldr r3, [pc, #2824] @ 16a4a0 │ │ │ │ ldr r1, [r4, r2] │ │ │ │ mov r2, #7 │ │ │ │ str r1, [sp, #444] @ 0x1bc │ │ │ │ str r2, [sp, #448] @ 0x1c0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ add r7, r5, #4096 @ 0x1000 │ │ │ │ add r1, sp, #448 @ 0x1c0 │ │ │ │ ldr r3, [r7, #704] @ 0x2c0 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r0, [r7, #3972] @ 0xf84 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r5, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #444 @ 0x1bc │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 16a09c │ │ │ │ + beq 16a180 │ │ │ │ ldr r2, [r7, #3880] @ 0xf28 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16a168 │ │ │ │ - ldr r2, [pc, #2728] @ 16a3c0 │ │ │ │ + beq 16a24c │ │ │ │ + ldr r2, [pc, #2728] @ 16a4a4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 169940 │ │ │ │ + beq 169a24 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 169940 │ │ │ │ + beq 169a24 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16a10c │ │ │ │ + beq 16a1f0 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3852] @ 0xf0c │ │ │ │ ldr r0, [r5, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16a188 │ │ │ │ - ldr r2, [pc, #2652] @ 16a3c4 │ │ │ │ + beq 16a26c │ │ │ │ + ldr r2, [pc, #2652] @ 16a4a8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 169990 │ │ │ │ + beq 169a74 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 169990 │ │ │ │ + beq 169a74 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16a114 │ │ │ │ + beq 16a1f8 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3856] @ 0xf10 │ │ │ │ ldr r0, [r5, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16a140 │ │ │ │ - ldr r2, [pc, #2576] @ 16a3c8 │ │ │ │ + beq 16a224 │ │ │ │ + ldr r2, [pc, #2576] @ 16a4ac │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1699e0 │ │ │ │ + beq 169ac4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1699e0 │ │ │ │ + beq 169ac4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16a160 │ │ │ │ - ldr r0, [pc, #2532] @ 16a3cc │ │ │ │ + beq 16a244 │ │ │ │ + ldr r0, [pc, #2532] @ 16a4b0 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #708] @ 0x2c4 │ │ │ │ sub r0, r0, #680 @ 0x2a8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16a1d8 │ │ │ │ - ldr r3, [pc, #2500] @ 16a3d0 │ │ │ │ + beq 16a2bc │ │ │ │ + ldr r3, [pc, #2500] @ 16a4b4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ - ldr r3, [pc, #2492] @ 16a3d4 │ │ │ │ + ldr r3, [pc, #2492] @ 16a4b8 │ │ │ │ ldr sl, [r5, #2008] @ 0x7d8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r3, #3688] @ 0xe68 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 16a204 │ │ │ │ + beq 16a2e8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 169a5c │ │ │ │ + beq 169b40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 16a11c │ │ │ │ + beq 16a200 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16a224 │ │ │ │ - ldr r2, [pc, #2408] @ 16a3d8 │ │ │ │ + blt 16a308 │ │ │ │ + ldr r2, [pc, #2408] @ 16a4bc │ │ │ │ mov r0, r3 │ │ │ │ ldr r9, [r4, r2] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ ldr r1, [r3, #712] @ 0x2c8 │ │ │ │ str r7, [r9] │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 169ab8 │ │ │ │ + beq 169b9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16a128 │ │ │ │ + beq 16a20c │ │ │ │ cmp sl, #0 │ │ │ │ - blt 16a24c │ │ │ │ + blt 16a330 │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 16a278 │ │ │ │ - ldr r0, [pc, #2304] @ 16a3dc │ │ │ │ + beq 16a35c │ │ │ │ + ldr r0, [pc, #2304] @ 16a4c0 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #708] @ 0x2c4 │ │ │ │ sub r0, r0, #472 @ 0x1d8 │ │ │ │ mov r1, sl │ │ │ │ bl 125064 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 169b10 │ │ │ │ + beq 169bf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16a134 │ │ │ │ + beq 16a218 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 16a2c0 │ │ │ │ - ldr r3, [pc, #2240] @ 16a3e0 │ │ │ │ + beq 16a3a4 │ │ │ │ + ldr r3, [pc, #2240] @ 16a4c4 │ │ │ │ add ip, r5, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [ip, #1152] @ 0x480 │ │ │ │ ldr r0, [ip, #1148] @ 0x47c │ │ │ │ ldr r1, [ip, #1144] @ 0x478 │ │ │ │ ldr r2, [ip, #1140] @ 0x474 │ │ │ │ ldr fp, [ip, #1156] @ 0x484 │ │ │ │ @@ -290949,77 +291006,77 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [ip, #728] @ 0x2d8 │ │ │ │ ldr ip, [r5, #1480] @ 0x5c8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ mov r0, #112 @ 0x70 │ │ │ │ bl 5042c │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 16a2e0 │ │ │ │ + beq 16a3c4 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 169ee4 │ │ │ │ + beq 169fc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - bne 169ee4 │ │ │ │ + bne 169fc8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16a1b4 │ │ │ │ - ldr r2, [pc, #1260] @ 16a3e4 │ │ │ │ + blt 16a298 │ │ │ │ + ldr r2, [pc, #1260] @ 16a4c8 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r3, #1160] @ 0x488 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 169f40 │ │ │ │ + beq 16a024 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16a1a8 │ │ │ │ + beq 16a28c │ │ │ │ cmp sl, #0 │ │ │ │ - blt 16a300 │ │ │ │ + blt 16a3e4 │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 16a320 │ │ │ │ - ldr r0, [pc, #1156] @ 16a3e8 │ │ │ │ + beq 16a404 │ │ │ │ + ldr r0, [pc, #1156] @ 16a4cc │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #708] @ 0x2c4 │ │ │ │ sub r0, r0, #264 @ 0x108 │ │ │ │ mov r1, r9 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 169f98 │ │ │ │ + beq 16a07c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 16a1f8 │ │ │ │ + beq 16a2dc │ │ │ │ cmp r7, #0 │ │ │ │ - beq 16a340 │ │ │ │ - ldr ip, [pc, #1092] @ 16a3ec │ │ │ │ + beq 16a424 │ │ │ │ + ldr ip, [pc, #1092] @ 16a4d0 │ │ │ │ add r0, r5, #4096 @ 0x1000 │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [ip, #3692] @ 0xe6c │ │ │ │ ldr r3, [r0, #1172] @ 0x494 │ │ │ │ ldr r8, [r0, #1188] @ 0x4a4 │ │ │ │ ldr r2, [r0, #1168] @ 0x490 │ │ │ │ ldr r1, [r0, #1164] @ 0x48c │ │ │ │ @@ -291028,883 +291085,883 @@ │ │ │ │ ldr r0, [r0, #1176] @ 0x498 │ │ │ │ ldr r9, [r5, #2008] @ 0x7d8 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r0, ip, lr} │ │ │ │ mov r0, #7 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16a360 │ │ │ │ + beq 16a444 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16a018 │ │ │ │ + beq 16a0fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16a240 │ │ │ │ + beq 16a324 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16a380 │ │ │ │ - ldr r2, [pc, #964] @ 16a3f0 │ │ │ │ + blt 16a464 │ │ │ │ + ldr r2, [pc, #964] @ 16a4d4 │ │ │ │ add r5, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r5, #1192] @ 0x4a8 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 16a074 │ │ │ │ + beq 16a158 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16a26c │ │ │ │ + beq 16a350 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 16a0a0 │ │ │ │ - ldr r1, [pc, #876] @ 16a3f4 │ │ │ │ - ldr r0, [pc, #876] @ 16a3f8 │ │ │ │ + bge 16a184 │ │ │ │ + ldr r1, [pc, #876] @ 16a4d8 │ │ │ │ + ldr r0, [pc, #876] @ 16a4dc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #852] @ 16a3fc │ │ │ │ - ldr r3, [pc, #760] @ 16a3a4 │ │ │ │ + ldr r2, [pc, #852] @ 16a4e0 │ │ │ │ + ldr r3, [pc, #760] @ 16a488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #452] @ 0x1c4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 16a39c │ │ │ │ + bne 16a480 │ │ │ │ add sp, sp, #460 @ 0x1cc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16a298 │ │ │ │ + beq 16a37c │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1698a8 │ │ │ │ + beq 16998c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1698a8 │ │ │ │ + beq 16998c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1698a8 │ │ │ │ + bne 16998c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1698a8 │ │ │ │ + b 16998c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 169940 │ │ │ │ + b 169a24 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 169990 │ │ │ │ + b 169a74 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 169a5c │ │ │ │ + b 169b40 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 169ab8 │ │ │ │ + b 169b9c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 169b10 │ │ │ │ - ldr r1, [pc, #696] @ 16a400 │ │ │ │ - ldr r0, [pc, #696] @ 16a404 │ │ │ │ + b 169bf4 │ │ │ │ + ldr r1, [pc, #696] @ 16a4e4 │ │ │ │ + ldr r0, [pc, #696] @ 16a4e8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ + b 16a180 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1699e0 │ │ │ │ - ldr r1, [pc, #664] @ 16a408 │ │ │ │ - ldr r0, [pc, #664] @ 16a40c │ │ │ │ + b 169ac4 │ │ │ │ + ldr r1, [pc, #664] @ 16a4ec │ │ │ │ + ldr r0, [pc, #664] @ 16a4f0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ - ldr r1, [pc, #640] @ 16a410 │ │ │ │ - ldr r0, [pc, #640] @ 16a414 │ │ │ │ + b 16a180 │ │ │ │ + ldr r1, [pc, #640] @ 16a4f4 │ │ │ │ + ldr r0, [pc, #640] @ 16a4f8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ + b 16a180 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 169f40 │ │ │ │ - ldr r1, [pc, #604] @ 16a418 │ │ │ │ - ldr r0, [pc, #604] @ 16a41c │ │ │ │ + b 16a024 │ │ │ │ + ldr r1, [pc, #604] @ 16a4fc │ │ │ │ + ldr r0, [pc, #604] @ 16a500 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 16a09c │ │ │ │ - ldr r1, [pc, #576] @ 16a420 │ │ │ │ - ldr r0, [pc, #576] @ 16a424 │ │ │ │ + b 16a180 │ │ │ │ + ldr r1, [pc, #576] @ 16a504 │ │ │ │ + ldr r0, [pc, #576] @ 16a508 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #21 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ + b 16a180 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 169f98 │ │ │ │ - ldr r1, [pc, #540] @ 16a428 │ │ │ │ - ldr r0, [pc, #540] @ 16a42c │ │ │ │ + b 16a07c │ │ │ │ + ldr r1, [pc, #540] @ 16a50c │ │ │ │ + ldr r0, [pc, #540] @ 16a510 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #21 │ │ │ │ bl b6f00 │ │ │ │ - b 16a1cc │ │ │ │ - ldr r1, [pc, #516] @ 16a430 │ │ │ │ - ldr r0, [pc, #516] @ 16a434 │ │ │ │ + b 16a2b0 │ │ │ │ + ldr r1, [pc, #516] @ 16a514 │ │ │ │ + ldr r0, [pc, #516] @ 16a518 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #21 │ │ │ │ bl b6f00 │ │ │ │ - b 16a1cc │ │ │ │ + b 16a2b0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16a018 │ │ │ │ - ldr r1, [pc, #484] @ 16a438 │ │ │ │ - ldr r0, [pc, #484] @ 16a43c │ │ │ │ + b 16a0fc │ │ │ │ + ldr r1, [pc, #484] @ 16a51c │ │ │ │ + ldr r0, [pc, #484] @ 16a520 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #21 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ + b 16a180 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16a074 │ │ │ │ - ldr r1, [pc, #448] @ 16a440 │ │ │ │ - ldr r0, [pc, #448] @ 16a444 │ │ │ │ + b 16a158 │ │ │ │ + ldr r1, [pc, #448] @ 16a524 │ │ │ │ + ldr r0, [pc, #448] @ 16a528 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ - ldr r3, [pc, #284] @ 16a3bc │ │ │ │ - ldr r1, [pc, #420] @ 16a448 │ │ │ │ + b 16a180 │ │ │ │ + ldr r3, [pc, #284] @ 16a4a0 │ │ │ │ + ldr r1, [pc, #420] @ 16a52c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #416] @ 16a44c │ │ │ │ + ldr r0, [pc, #416] @ 16a530 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ - ldr r1, [pc, #392] @ 16a450 │ │ │ │ - ldr r0, [pc, #392] @ 16a454 │ │ │ │ + b 16a180 │ │ │ │ + ldr r1, [pc, #392] @ 16a534 │ │ │ │ + ldr r0, [pc, #392] @ 16a538 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ - ldr r1, [pc, #368] @ 16a458 │ │ │ │ - ldr r0, [pc, #368] @ 16a45c │ │ │ │ + b 16a180 │ │ │ │ + ldr r1, [pc, #368] @ 16a53c │ │ │ │ + ldr r0, [pc, #368] @ 16a540 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ bl b6f00 │ │ │ │ - b 16a1cc │ │ │ │ - ldr r1, [pc, #344] @ 16a460 │ │ │ │ - ldr r0, [pc, #344] @ 16a464 │ │ │ │ + b 16a2b0 │ │ │ │ + ldr r1, [pc, #344] @ 16a544 │ │ │ │ + ldr r0, [pc, #344] @ 16a548 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ - ldr r1, [pc, #320] @ 16a468 │ │ │ │ - ldr r0, [pc, #320] @ 16a46c │ │ │ │ + b 16a180 │ │ │ │ + ldr r1, [pc, #320] @ 16a54c │ │ │ │ + ldr r0, [pc, #320] @ 16a550 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ - ldr r1, [pc, #296] @ 16a470 │ │ │ │ - ldr r0, [pc, #296] @ 16a474 │ │ │ │ + b 16a180 │ │ │ │ + ldr r1, [pc, #296] @ 16a554 │ │ │ │ + ldr r0, [pc, #296] @ 16a558 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl b6f00 │ │ │ │ - b 16a09c │ │ │ │ - ldr r1, [pc, #272] @ 16a478 │ │ │ │ - ldr r0, [pc, #272] @ 16a47c │ │ │ │ + b 16a180 │ │ │ │ + ldr r1, [pc, #272] @ 16a55c │ │ │ │ + ldr r0, [pc, #272] @ 16a560 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl b6f00 │ │ │ │ - b 16a1cc │ │ │ │ - ldr r1, [pc, #248] @ 16a480 │ │ │ │ - ldr r0, [pc, #248] @ 16a484 │ │ │ │ + b 16a2b0 │ │ │ │ + ldr r1, [pc, #248] @ 16a564 │ │ │ │ + ldr r0, [pc, #248] @ 16a568 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl b6f00 │ │ │ │ - b 16a1cc │ │ │ │ + b 16a2b0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaeq sp, r4, r7, r6 │ │ │ │ + @ instruction: 0x002d66b0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r6, sp, r0, lsl #15 │ │ │ │ + mlaeq sp, ip, r6, r6 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r0, r0, r0, ror fp │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - eoreq sp, lr, r8, lsl r1 │ │ │ │ + eoreq sp, lr, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, ror #17 │ │ │ │ - @ instruction: 0x002fbdb4 │ │ │ │ + ldrdeq fp, [pc], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ - eoreq sp, lr, r4, lsr #32 │ │ │ │ - eoreq fp, pc, ip, lsr #25 │ │ │ │ + eoreq ip, lr, r0, asr #30 │ │ │ │ + eoreq fp, pc, r8, asr #23 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ - mlaeq lr, ip, fp, ip │ │ │ │ - eoreq fp, pc, r4, lsr #16 │ │ │ │ + @ instruction: 0x002ecab8 │ │ │ │ + eoreq fp, pc, r0, asr #14 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq r3, r9, r0, asr #26 │ │ │ │ - eoreq r8, r9, r0, ror r4 │ │ │ │ - eoreq r5, sp, r0, asr pc │ │ │ │ - eoreq r3, r9, r0, lsl #25 │ │ │ │ - @ instruction: 0x002983b0 │ │ │ │ - eoreq r3, r9, r8, asr ip │ │ │ │ - eoreq r8, r9, r8, lsl #7 │ │ │ │ - eoreq r3, r9, r8, lsr ip │ │ │ │ - eoreq r8, r9, r8, ror #6 │ │ │ │ - eoreq r3, r9, r0, lsl ip │ │ │ │ - eoreq r8, r9, r0, asr #6 │ │ │ │ - eoreq r3, r9, r8, ror #23 │ │ │ │ - eoreq r8, r9, r8, lsl r3 │ │ │ │ - @ instruction: 0x00293bbc │ │ │ │ - eoreq r8, r9, ip, ror #5 │ │ │ │ - eoreq r3, r9, r0, lsr #23 │ │ │ │ - ldrdeq r8, [r9], -r0 @ │ │ │ │ - eoreq r3, r9, r4, ror fp │ │ │ │ - eoreq r8, r9, r4, lsr #5 │ │ │ │ - eoreq r3, r9, r8, asr #22 │ │ │ │ - eoreq r8, r9, r8, ror r2 │ │ │ │ - eoreq r3, r9, r0, lsr #22 │ │ │ │ - eoreq r8, r9, r0, asr r2 │ │ │ │ - eoreq r3, r9, r0, lsl #22 │ │ │ │ - eoreq r8, r9, r0, lsr r2 │ │ │ │ - eoreq r3, r9, r0, ror #21 │ │ │ │ - eoreq r8, r9, r0, lsl r2 │ │ │ │ - eoreq r3, r9, r0, asr #21 │ │ │ │ + eoreq r3, r9, r4, asr #26 │ │ │ │ + eoreq r8, r9, r4, ror r4 │ │ │ │ + eoreq r5, sp, ip, ror #28 │ │ │ │ + eoreq r3, r9, r4, lsl #25 │ │ │ │ + @ instruction: 0x002983b4 │ │ │ │ + eoreq r3, r9, ip, asr ip │ │ │ │ + eoreq r8, r9, ip, lsl #7 │ │ │ │ + eoreq r3, r9, ip, lsr ip │ │ │ │ + eoreq r8, r9, ip, ror #6 │ │ │ │ + eoreq r3, r9, r4, lsl ip │ │ │ │ + eoreq r8, r9, r4, asr #6 │ │ │ │ + eoreq r3, r9, ip, ror #23 │ │ │ │ + eoreq r8, r9, ip, lsl r3 │ │ │ │ + eoreq r3, r9, r0, asr #23 │ │ │ │ strdeq r8, [r9], -r0 @ │ │ │ │ - eoreq r3, r9, r0, lsr #21 │ │ │ │ - ldrdeq r8, [r9], -r0 @ │ │ │ │ - eoreq r3, r9, r0, lsl #21 │ │ │ │ - @ instruction: 0x002981b0 │ │ │ │ - eoreq r3, r9, r0, ror #20 │ │ │ │ - mlaeq r9, r0, r1, r8 │ │ │ │ - eoreq r3, r9, r4, asr #20 │ │ │ │ - eoreq r8, r9, r4, ror r1 │ │ │ │ + eoreq r3, r9, r4, lsr #23 │ │ │ │ + ldrdeq r8, [r9], -r4 @ │ │ │ │ + eoreq r3, r9, r8, ror fp │ │ │ │ + eoreq r8, r9, r8, lsr #5 │ │ │ │ + eoreq r3, r9, ip, asr #22 │ │ │ │ + eoreq r8, r9, ip, ror r2 │ │ │ │ + eoreq r3, r9, r4, lsr #22 │ │ │ │ + eoreq r8, r9, r4, asr r2 │ │ │ │ + eoreq r3, r9, r4, lsl #22 │ │ │ │ + eoreq r8, r9, r4, lsr r2 │ │ │ │ + eoreq r3, r9, r4, ror #21 │ │ │ │ + eoreq r8, r9, r4, lsl r2 │ │ │ │ + eoreq r3, r9, r4, asr #21 │ │ │ │ + strdeq r8, [r9], -r4 @ │ │ │ │ + eoreq r3, r9, r4, lsr #21 │ │ │ │ + ldrdeq r8, [r9], -r4 @ │ │ │ │ + eoreq r3, r9, r4, lsl #21 │ │ │ │ + @ instruction: 0x002981b4 │ │ │ │ + eoreq r3, r9, r4, ror #20 │ │ │ │ + mlaeq r9, r4, r1, r8 │ │ │ │ + eoreq r3, r9, r8, asr #20 │ │ │ │ + eoreq r8, r9, r8, ror r1 │ │ │ │ │ │ │ │ -0016a488 : │ │ │ │ +0016a56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r1, [pc, #1388] @ 16aa0c │ │ │ │ - ldr r2, [pc, #1388] @ 16aa10 │ │ │ │ + ldr r1, [pc, #1388] @ 16aaf0 │ │ │ │ + ldr r2, [pc, #1388] @ 16aaf4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r4, [pc, #1380] @ 16aa14 │ │ │ │ - ldr r3, [pc, #1380] @ 16aa18 │ │ │ │ + ldr r4, [pc, #1380] @ 16aaf8 │ │ │ │ + ldr r3, [pc, #1380] @ 16aafc │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ mov r6, r0 │ │ │ │ add r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3976] @ 0xf88 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - ldr r3, [pc, #1340] @ 16aa1c │ │ │ │ + ldr r3, [pc, #1340] @ 16ab00 │ │ │ │ mov r1, r2 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16a824 │ │ │ │ - ldr r2, [pc, #1316] @ 16aa20 │ │ │ │ + beq 16a908 │ │ │ │ + ldr r2, [pc, #1316] @ 16ab04 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16a524 │ │ │ │ + beq 16a608 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16a524 │ │ │ │ + beq 16a608 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16a784 │ │ │ │ + beq 16a868 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 16a844 │ │ │ │ + bne 16a928 │ │ │ │ bl aaa68 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 16a9bc │ │ │ │ + beq 16aaa0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16a558 │ │ │ │ + beq 16a63c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16a740 │ │ │ │ - ldr r3, [pc, #1220] @ 16aa24 │ │ │ │ + beq 16a824 │ │ │ │ + ldr r3, [pc, #1220] @ 16ab08 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r5, r3 │ │ │ │ - beq 16a754 │ │ │ │ + beq 16a838 │ │ │ │ add r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [r7, #3008] @ 0xbc0 │ │ │ │ mov r0, r6 │ │ │ │ ldr sl, [r3, #1212] @ 0x4bc │ │ │ │ bl 50378 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 16a854 │ │ │ │ + beq 16a938 │ │ │ │ ldr r1, [r7, #1844] @ 0x734 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 16a5ac │ │ │ │ + beq 16a690 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 16a78c │ │ │ │ + beq 16a870 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 16a874 │ │ │ │ + beq 16a958 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 16a894 │ │ │ │ - ldr r3, [pc, #1116] @ 16aa28 │ │ │ │ + beq 16a978 │ │ │ │ + ldr r3, [pc, #1116] @ 16ab0c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 16a8c0 │ │ │ │ + beq 16a9a4 │ │ │ │ ldr fp, [r6, #12] │ │ │ │ tst fp, #1 │ │ │ │ moveq r4, fp │ │ │ │ - bne 16a7e0 │ │ │ │ + bne 16a8c4 │ │ │ │ mov r0, fp │ │ │ │ bl aaa68 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl a8850 │ │ │ │ cmp fp, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16a9e4 │ │ │ │ + beq 16aac8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16a638 │ │ │ │ + beq 16a71c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 16a798 │ │ │ │ + beq 16a87c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 16a994 │ │ │ │ + beq 16aa78 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16a65c │ │ │ │ + beq 16a740 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 16a7a4 │ │ │ │ + beq 16a888 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 16a7b4 │ │ │ │ + beq 16a898 │ │ │ │ ldr r6, [r6, #28] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 16a96c │ │ │ │ + beq 16aa50 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r7, #2636] @ 0xa4c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r2, #-2147483644 @ 0x80000004 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ bl 501c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 16a900 │ │ │ │ + beq 16a9e4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16a6c8 │ │ │ │ + beq 16a7ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16a818 │ │ │ │ + beq 16a8fc │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16a6e4 │ │ │ │ + beq 16a7c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 16a80c │ │ │ │ + beq 16a8f0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16a700 │ │ │ │ + beq 16a7e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 16a800 │ │ │ │ + beq 16a8e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 16a938 │ │ │ │ - ldr r2, [pc, #788] @ 16aa2c │ │ │ │ - ldr r3, [pc, #756] @ 16aa10 │ │ │ │ + beq 16aa1c │ │ │ │ + ldr r2, [pc, #788] @ 16ab10 │ │ │ │ + ldr r3, [pc, #756] @ 16aaf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 16a968 │ │ │ │ + bne 16aa4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #728] @ 16aa24 │ │ │ │ + ldr r3, [pc, #728] @ 16ab08 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r5, r3 │ │ │ │ - bne 16a568 │ │ │ │ - ldr r3, [pc, #724] @ 16aa30 │ │ │ │ + bne 16a64c │ │ │ │ + ldr r3, [pc, #724] @ 16ab14 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r1, [pc, #712] @ 16aa34 │ │ │ │ - ldr r0, [pc, #712] @ 16aa38 │ │ │ │ - ldr r2, [pc, #712] @ 16aa3c │ │ │ │ + ldr r1, [pc, #712] @ 16ab18 │ │ │ │ + ldr r0, [pc, #712] @ 16ab1c │ │ │ │ + ldr r2, [pc, #712] @ 16ab20 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16a7d8 │ │ │ │ + b 16a8bc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16a524 │ │ │ │ + b 16a608 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16a5ac │ │ │ │ + b 16a690 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16a638 │ │ │ │ + b 16a71c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ - bne 16a664 │ │ │ │ - ldr r1, [pc, #644] @ 16aa40 │ │ │ │ - ldr r0, [pc, #644] @ 16aa44 │ │ │ │ + bne 16a748 │ │ │ │ + ldr r1, [pc, #644] @ 16ab24 │ │ │ │ + ldr r0, [pc, #644] @ 16ab28 │ │ │ │ ldr r3, [r8] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #636] @ 16aa48 │ │ │ │ + ldr r2, [pc, #636] @ 16ab2c │ │ │ │ add r1, pc, r1 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r4, #0 │ │ │ │ - b 16a710 │ │ │ │ + b 16a7f4 │ │ │ │ mov r0, fp │ │ │ │ bl a4704 │ │ │ │ ldr r4, [r6, #12] │ │ │ │ tst r4, #1 │ │ │ │ - beq 16a5e8 │ │ │ │ + beq 16a6cc │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ - b 16a5e8 │ │ │ │ + b 16a6cc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16a700 │ │ │ │ + b 16a7e4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16a6e4 │ │ │ │ + b 16a7c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16a6c8 │ │ │ │ - ldr r1, [pc, #544] @ 16aa4c │ │ │ │ - ldr r0, [pc, #544] @ 16aa50 │ │ │ │ + b 16a7ac │ │ │ │ + ldr r1, [pc, #544] @ 16ab30 │ │ │ │ + ldr r0, [pc, #544] @ 16ab34 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #540] @ 16aa54 │ │ │ │ + ldr r2, [pc, #540] @ 16ab38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16a7d8 │ │ │ │ + b 16a8bc │ │ │ │ str r0, [sp, #12] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 16a530 │ │ │ │ - ldr r1, [pc, #508] @ 16aa58 │ │ │ │ - ldr r0, [pc, #508] @ 16aa5c │ │ │ │ + b 16a614 │ │ │ │ + ldr r1, [pc, #508] @ 16ab3c │ │ │ │ + ldr r0, [pc, #508] @ 16ab40 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #504] @ 16aa60 │ │ │ │ + ldr r2, [pc, #504] @ 16ab44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16a7d8 │ │ │ │ - ldr r1, [pc, #488] @ 16aa64 │ │ │ │ - ldr r0, [pc, #488] @ 16aa68 │ │ │ │ + b 16a8bc │ │ │ │ + ldr r1, [pc, #488] @ 16ab48 │ │ │ │ + ldr r0, [pc, #488] @ 16ab4c │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #472] @ 16aa60 │ │ │ │ + ldr r2, [pc, #472] @ 16ab44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16a7d8 │ │ │ │ - ldr r0, [pc, #464] @ 16aa6c │ │ │ │ + b 16a8bc │ │ │ │ + ldr r0, [pc, #464] @ 16ab50 │ │ │ │ ldr r3, [r8] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r1, [pc, #452] @ 16aa70 │ │ │ │ - ldr r0, [pc, #452] @ 16aa74 │ │ │ │ - ldr r2, [pc, #428] @ 16aa60 │ │ │ │ + ldr r1, [pc, #452] @ 16ab54 │ │ │ │ + ldr r0, [pc, #452] @ 16ab58 │ │ │ │ + ldr r2, [pc, #428] @ 16ab44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 16a7d8 │ │ │ │ + b 16a8bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #424] @ 16aa78 │ │ │ │ - ldr r1, [pc, #424] @ 16aa7c │ │ │ │ + ldr r3, [pc, #424] @ 16ab5c │ │ │ │ + ldr r1, [pc, #424] @ 16ab60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #408] @ 16aa80 │ │ │ │ - ldr r0, [pc, #408] @ 16aa84 │ │ │ │ - ldr r2, [pc, #344] @ 16aa48 │ │ │ │ + ldr r1, [pc, #408] @ 16ab64 │ │ │ │ + ldr r0, [pc, #408] @ 16ab68 │ │ │ │ + ldr r2, [pc, #344] @ 16ab2c │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16a7d8 │ │ │ │ - ldr r1, [pc, #384] @ 16aa88 │ │ │ │ - ldr r0, [pc, #384] @ 16aa8c │ │ │ │ + b 16a8bc │ │ │ │ + ldr r1, [pc, #384] @ 16ab6c │ │ │ │ + ldr r0, [pc, #384] @ 16ab70 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 16a7d8 │ │ │ │ - ldr ip, [pc, #336] @ 16aa90 │ │ │ │ - ldr r1, [pc, #336] @ 16aa94 │ │ │ │ - ldr r0, [pc, #336] @ 16aa98 │ │ │ │ + b 16a8bc │ │ │ │ + ldr ip, [pc, #336] @ 16ab74 │ │ │ │ + ldr r1, [pc, #336] @ 16ab78 │ │ │ │ + ldr r0, [pc, #336] @ 16ab7c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 16a7d8 │ │ │ │ + b 16a8bc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #296] @ 16aa9c │ │ │ │ - ldr r1, [pc, #296] @ 16aaa0 │ │ │ │ - ldr r0, [pc, #296] @ 16aaa4 │ │ │ │ + ldr r3, [pc, #296] @ 16ab80 │ │ │ │ + ldr r1, [pc, #296] @ 16ab84 │ │ │ │ + ldr r0, [pc, #296] @ 16ab88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1216 @ 0x4c0 │ │ │ │ - ldr r2, [pc, #288] @ 16aaa8 │ │ │ │ + ldr r2, [pc, #288] @ 16ab8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #272] @ 16aaac │ │ │ │ - ldr r1, [pc, #272] @ 16aab0 │ │ │ │ - ldr r0, [pc, #272] @ 16aab4 │ │ │ │ + ldr r3, [pc, #272] @ 16ab90 │ │ │ │ + ldr r1, [pc, #272] @ 16ab94 │ │ │ │ + ldr r0, [pc, #272] @ 16ab98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1216 @ 0x4c0 │ │ │ │ - ldr r2, [pc, #264] @ 16aab8 │ │ │ │ + ldr r2, [pc, #264] @ 16ab9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #248] @ 16aabc │ │ │ │ - ldr r1, [pc, #248] @ 16aac0 │ │ │ │ - ldr r0, [pc, #248] @ 16aac4 │ │ │ │ + ldr r3, [pc, #248] @ 16aba0 │ │ │ │ + ldr r1, [pc, #248] @ 16aba4 │ │ │ │ + ldr r0, [pc, #248] @ 16aba8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1216 @ 0x4c0 │ │ │ │ - ldr r2, [pc, #240] @ 16aac8 │ │ │ │ + ldr r2, [pc, #240] @ 16abac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #224] @ 16aacc │ │ │ │ - ldr r1, [pc, #224] @ 16aad0 │ │ │ │ - ldr r0, [pc, #224] @ 16aad4 │ │ │ │ + ldr r3, [pc, #224] @ 16abb0 │ │ │ │ + ldr r1, [pc, #224] @ 16abb4 │ │ │ │ + ldr r0, [pc, #224] @ 16abb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1216 @ 0x4c0 │ │ │ │ - ldr r2, [pc, #216] @ 16aad8 │ │ │ │ + ldr r2, [pc, #216] @ 16abbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r5, sp, r8, asr fp │ │ │ │ + eoreq r5, sp, r4, ror sl │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r5, sp, r8, lsr fp │ │ │ │ + eoreq r5, sp, r4, asr sl │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - eoreq r5, sp, r0, ror #17 │ │ │ │ + strdeq r5, [sp], -ip @ │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq r7, r9, r4, lsr #27 │ │ │ │ - eoreq r4, r9, ip, lsl #23 │ │ │ │ + eoreq r7, r9, r8, lsr #27 │ │ │ │ + mlaeq r9, r0, fp, r4 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - eoreq r7, r9, r0, asr sp │ │ │ │ - eoreq r4, r9, r4, asr #22 │ │ │ │ + eoreq r7, r9, r4, asr sp │ │ │ │ + eoreq r4, r9, r8, asr #22 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ - eoreq r7, r9, r4, ror #25 │ │ │ │ - eoreq r4, r9, ip, asr #21 │ │ │ │ + eoreq r7, r9, r8, ror #25 │ │ │ │ + ldrdeq r4, [r9], -r0 @ │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ - @ instruction: 0x00297cb4 │ │ │ │ - mlaeq r9, ip, sl, r4 │ │ │ │ + @ instruction: 0x00297cb8 │ │ │ │ + eoreq r4, r9, r0, lsr #21 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ - mlaeq r9, r4, ip, r7 │ │ │ │ - eoreq r4, r9, ip, ror sl │ │ │ │ - strdeq r7, [sl], -r8 @ │ │ │ │ - eoreq r7, r9, r8, ror #24 │ │ │ │ - eoreq r4, r9, r0, asr sl │ │ │ │ + mlaeq r9, r8, ip, r7 │ │ │ │ + eoreq r4, r9, r0, lsl #21 │ │ │ │ + strdeq r7, [sl], -ip @ │ │ │ │ + eoreq r7, r9, ip, ror #24 │ │ │ │ + eoreq r4, r9, r4, asr sl │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r7, r9, r0, ror #14 │ │ │ │ - eoreq r7, r9, r8, lsr #24 │ │ │ │ - eoreq r4, r9, r0, lsl sl │ │ │ │ - eoreq r7, r9, r8, lsl #24 │ │ │ │ - strdeq r4, [r9], -r0 @ │ │ │ │ - eoreq r7, sl, r0, asr pc │ │ │ │ - eoreq r7, r9, ip, asr #23 │ │ │ │ - @ instruction: 0x002949b4 │ │ │ │ - strdeq r8, [fp], -r0 @ │ │ │ │ - strdeq sl, [r8], -r0 @ │ │ │ │ - eoreq r5, r9, r4, lsr r4 │ │ │ │ - andeq r7, r4, r4, asr #6 │ │ │ │ - eoreq r8, fp, r8, asr #15 │ │ │ │ - eoreq sl, r8, r8, asr #17 │ │ │ │ - eoreq r5, r9, r0, lsl #8 │ │ │ │ - andeq r7, r4, lr, lsr r3 │ │ │ │ - eoreq r8, fp, r0, lsr #15 │ │ │ │ - eoreq sl, r8, r0, lsr #17 │ │ │ │ - eoreq sl, r8, r8, lsl r9 │ │ │ │ - andeq r7, r4, sl, lsl #6 │ │ │ │ - eoreq r8, fp, r8, ror r7 │ │ │ │ - eoreq sl, r8, r8, ror r8 │ │ │ │ - eoreq r3, r9, r4, lsr #13 │ │ │ │ - andeq r7, r4, sp, lsr r3 │ │ │ │ + eoreq r7, r9, r4, ror #14 │ │ │ │ + eoreq r7, r9, ip, lsr #24 │ │ │ │ + eoreq r4, r9, r4, lsl sl │ │ │ │ + eoreq r7, r9, ip, lsl #24 │ │ │ │ + strdeq r4, [r9], -r4 @ │ │ │ │ + eoreq r7, sl, r4, asr pc │ │ │ │ + ldrdeq r7, [r9], -r0 @ │ │ │ │ + @ instruction: 0x002949b8 │ │ │ │ + strdeq r8, [fp], -r4 @ │ │ │ │ + strdeq sl, [r8], -r4 @ │ │ │ │ + eoreq r5, r9, r8, lsr r4 │ │ │ │ + andeq r7, r4, sp, asr #6 │ │ │ │ + eoreq r8, fp, ip, asr #15 │ │ │ │ + eoreq sl, r8, ip, asr #17 │ │ │ │ + eoreq r5, r9, r4, lsl #8 │ │ │ │ + andeq r7, r4, r7, asr #6 │ │ │ │ + eoreq r8, fp, r4, lsr #15 │ │ │ │ + eoreq sl, r8, r4, lsr #17 │ │ │ │ + eoreq sl, r8, ip, lsl r9 │ │ │ │ + andeq r7, r4, r3, lsl r3 │ │ │ │ + eoreq r8, fp, ip, ror r7 │ │ │ │ + eoreq sl, r8, ip, ror r8 │ │ │ │ + eoreq r3, r9, r8, lsr #13 │ │ │ │ + andeq r7, r4, r6, asr #6 │ │ │ │ │ │ │ │ -0016aadc : │ │ │ │ +0016abc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 16ab80 │ │ │ │ + ldr r3, [pc, #128] @ 16ac64 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #56 @ 0x38 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 16ab84 │ │ │ │ + ldr r5, [pc, #108] @ 16ac68 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 16ab78 │ │ │ │ - ldr r3, [pc, #96] @ 16ab88 │ │ │ │ + beq 16ac5c │ │ │ │ + ldr r3, [pc, #96] @ 16ac6c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 16ab44 │ │ │ │ + bne 16ac28 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 16a488 │ │ │ │ - ldr r0, [pc, #64] @ 16ab8c │ │ │ │ + b 16a56c │ │ │ │ + ldr r0, [pc, #64] @ 16ac70 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 16ab90 │ │ │ │ - ldr r1, [pc, #52] @ 16ab94 │ │ │ │ - ldr r0, [pc, #52] @ 16ab98 │ │ │ │ + ldr r3, [pc, #52] @ 16ac74 │ │ │ │ + ldr r1, [pc, #52] @ 16ac78 │ │ │ │ + ldr r0, [pc, #52] @ 16ac7c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #48] @ 16ab9c │ │ │ │ + ldr r2, [pc, #48] @ 16ac80 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq ip, lr, r0 │ │ │ │ - eoreq r5, sp, r4, ror #9 │ │ │ │ + eoreq fp, lr, ip, lsl pc │ │ │ │ + eoreq r5, sp, r0, lsl #8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r1, r9, r8, ror r5 │ │ │ │ + eoreq r1, r9, ip, ror r5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r7, r9, ip, lsr #19 │ │ │ │ - mlaeq r9, r4, r7, r4 │ │ │ │ + @ instruction: 0x002979b0 │ │ │ │ + mlaeq r9, r8, r7, r4 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ │ │ │ │ -0016aba0 : │ │ │ │ +0016ac84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r1, [pc, #1196] @ 16b064 │ │ │ │ - ldr r3, [pc, #1196] @ 16b068 │ │ │ │ + ldr r1, [pc, #1196] @ 16b148 │ │ │ │ + ldr r3, [pc, #1196] @ 16b14c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r4, [pc, #1188] @ 16b06c │ │ │ │ - ldr r2, [pc, #1188] @ 16b070 │ │ │ │ + ldr r4, [pc, #1188] @ 16b150 │ │ │ │ + ldr r2, [pc, #1188] @ 16b154 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ - ldr r3, [pc, #1164] @ 16b074 │ │ │ │ + ldr r3, [pc, #1164] @ 16b158 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #1152] @ 16b078 │ │ │ │ + ldr r3, [pc, #1152] @ 16b15c │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 16aec8 │ │ │ │ - ldr r2, [pc, #1144] @ 16b07c │ │ │ │ - ldr r3, [pc, #1144] @ 16b080 │ │ │ │ + beq 16afac │ │ │ │ + ldr r2, [pc, #1144] @ 16b160 │ │ │ │ + ldr r3, [pc, #1144] @ 16b164 │ │ │ │ ldr r1, [r4, r2] │ │ │ │ mov r2, #32 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ add r7, r5, #4096 @ 0x1000 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r7, #1452] @ 0x5ac │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r0, [r7, #3596] @ 0xe0c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r5, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 16ae98 │ │ │ │ + beq 16af7c │ │ │ │ ldr r2, [r7, #3992] @ 0xf98 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r7, #1460] @ 0x5b4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16af74 │ │ │ │ - ldr r2, [pc, #1048] @ 16b084 │ │ │ │ + beq 16b058 │ │ │ │ + ldr r2, [pc, #1048] @ 16b168 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16ac94 │ │ │ │ + beq 16ad78 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16ac94 │ │ │ │ + beq 16ad78 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16af08 │ │ │ │ + beq 16afec │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1456] @ 0x5b0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16af94 │ │ │ │ + beq 16b078 │ │ │ │ ldr r1, [r5, #4036] @ 0xfc4 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16acd4 │ │ │ │ + beq 16adb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16af10 │ │ │ │ + beq 16aff4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 16af3c │ │ │ │ + beq 16b020 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16ad08 │ │ │ │ + beq 16adec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16af5c │ │ │ │ + beq 16b040 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16afb4 │ │ │ │ - ldr r0, [pc, #880] @ 16b088 │ │ │ │ + beq 16b098 │ │ │ │ + ldr r0, [pc, #880] @ 16b16c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #1464] @ 0x5b8 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16ad4c │ │ │ │ + beq 16ae30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16af68 │ │ │ │ + beq 16b04c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 16afd4 │ │ │ │ - ldr r3, [pc, #816] @ 16b08c │ │ │ │ + beq 16b0b8 │ │ │ │ + ldr r3, [pc, #816] @ 16b170 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ - ldr lr, [pc, #812] @ 16b090 │ │ │ │ + ldr lr, [pc, #812] @ 16b174 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r2, #1472] @ 0x5c0 │ │ │ │ ldr r0, [r2, #1468] @ 0x5bc │ │ │ │ add r3, r3, #496 @ 0x1f0 │ │ │ │ ldr fp, [r2, #1476] @ 0x5c4 │ │ │ │ ldr r8, [r2, #1484] @ 0x5cc │ │ │ │ ldr sl, [r2, #1488] @ 0x5d0 │ │ │ │ @@ -291929,1641 +291986,1641 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r0, #8 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16aff4 │ │ │ │ + beq 16b0d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16ae14 │ │ │ │ + beq 16aef8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16af24 │ │ │ │ + beq 16b008 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16b01c │ │ │ │ - ldr r2, [pc, #620] @ 16b094 │ │ │ │ + blt 16b100 │ │ │ │ + ldr r2, [pc, #620] @ 16b178 │ │ │ │ add r5, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r5, #1492] @ 0x5d4 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 16ae70 │ │ │ │ + beq 16af54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16af30 │ │ │ │ + beq 16b014 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 16ae9c │ │ │ │ - ldr r1, [pc, #532] @ 16b098 │ │ │ │ - ldr r0, [pc, #532] @ 16b09c │ │ │ │ + bge 16af80 │ │ │ │ + ldr r1, [pc, #532] @ 16b17c │ │ │ │ + ldr r0, [pc, #532] @ 16b180 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #508] @ 16b0a0 │ │ │ │ - ldr r3, [pc, #448] @ 16b068 │ │ │ │ + ldr r2, [pc, #508] @ 16b184 │ │ │ │ + ldr r3, [pc, #448] @ 16b14c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 16b060 │ │ │ │ + bne 16b144 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16b038 │ │ │ │ + beq 16b11c │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16abfc │ │ │ │ + beq 16ace0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16abfc │ │ │ │ + beq 16ace0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 16abfc │ │ │ │ + bne 16ace0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16abfc │ │ │ │ + b 16ace0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16ac94 │ │ │ │ + b 16ad78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - bne 16acdc │ │ │ │ - b 16af3c │ │ │ │ + bne 16adc0 │ │ │ │ + b 16b020 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16ae14 │ │ │ │ + b 16aef8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16ae70 │ │ │ │ - ldr r1, [pc, #352] @ 16b0a4 │ │ │ │ - ldr r0, [pc, #352] @ 16b0a8 │ │ │ │ + b 16af54 │ │ │ │ + ldr r1, [pc, #352] @ 16b188 │ │ │ │ + ldr r0, [pc, #352] @ 16b18c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ - b 16ae98 │ │ │ │ + b 16af7c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16ad08 │ │ │ │ + b 16adec │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16ad4c │ │ │ │ - ldr r1, [pc, #304] @ 16b0ac │ │ │ │ - ldr r0, [pc, #304] @ 16b0b0 │ │ │ │ + b 16ae30 │ │ │ │ + ldr r1, [pc, #304] @ 16b190 │ │ │ │ + ldr r0, [pc, #304] @ 16b194 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl b6f00 │ │ │ │ - b 16ae98 │ │ │ │ - ldr r1, [pc, #280] @ 16b0b4 │ │ │ │ - ldr r0, [pc, #280] @ 16b0b8 │ │ │ │ + b 16af7c │ │ │ │ + ldr r1, [pc, #280] @ 16b198 │ │ │ │ + ldr r0, [pc, #280] @ 16b19c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ - b 16ae98 │ │ │ │ - ldr r1, [pc, #256] @ 16b0bc │ │ │ │ - ldr r0, [pc, #256] @ 16b0c0 │ │ │ │ + b 16af7c │ │ │ │ + ldr r1, [pc, #256] @ 16b1a0 │ │ │ │ + ldr r0, [pc, #256] @ 16b1a4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ - b 16ae98 │ │ │ │ - ldr r1, [pc, #232] @ 16b0c4 │ │ │ │ - ldr r0, [pc, #232] @ 16b0c8 │ │ │ │ + b 16af7c │ │ │ │ + ldr r1, [pc, #232] @ 16b1a8 │ │ │ │ + ldr r0, [pc, #232] @ 16b1ac │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ - b 16ae98 │ │ │ │ - ldr r1, [pc, #208] @ 16b0cc │ │ │ │ - ldr r0, [pc, #208] @ 16b0d0 │ │ │ │ + b 16af7c │ │ │ │ + ldr r1, [pc, #208] @ 16b1b0 │ │ │ │ + ldr r0, [pc, #208] @ 16b1b4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 16ae98 │ │ │ │ - ldr r1, [pc, #176] @ 16b0d4 │ │ │ │ - ldr r0, [pc, #176] @ 16b0d8 │ │ │ │ + b 16af7c │ │ │ │ + ldr r1, [pc, #176] @ 16b1b8 │ │ │ │ + ldr r0, [pc, #176] @ 16b1bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ - b 16b010 │ │ │ │ - ldr r3, [pc, #64] @ 16b080 │ │ │ │ - ldr r1, [pc, #152] @ 16b0dc │ │ │ │ + b 16b0f4 │ │ │ │ + ldr r3, [pc, #64] @ 16b164 │ │ │ │ + ldr r1, [pc, #152] @ 16b1c0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #148] @ 16b0e0 │ │ │ │ + ldr r0, [pc, #148] @ 16b1c4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 16ae98 │ │ │ │ + b 16af7c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r5, sp, r0, asr #8 │ │ │ │ + eoreq r5, sp, ip, asr r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r5, sp, ip, lsr #8 │ │ │ │ + eoreq r5, sp, r8, asr #6 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r8, asr sl │ │ │ │ andeq r0, r0, r8, lsr #19 │ │ │ │ - eoreq fp, lr, r8, ror #27 │ │ │ │ - eoreq r6, sp, r4 │ │ │ │ - eoreq sl, pc, r4, asr #20 │ │ │ │ + eoreq fp, lr, r4, lsl #26 │ │ │ │ + eoreq r5, sp, r0, lsr #30 │ │ │ │ + eoreq sl, pc, r0, ror #18 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ - eoreq r2, r9, r4, asr #30 │ │ │ │ - eoreq r6, r9, r0, ror r1 │ │ │ │ - eoreq r5, sp, r4, asr r1 │ │ │ │ - eoreq r2, r9, r4, lsl #29 │ │ │ │ - strheq r6, [r9], -r0 @ │ │ │ │ - eoreq r2, r9, ip, asr #28 │ │ │ │ - eoreq r6, r9, r8, ror r0 │ │ │ │ - eoreq r2, r9, ip, lsr #28 │ │ │ │ - eoreq r6, r9, r8, asr r0 │ │ │ │ - eoreq r2, r9, ip, lsl #28 │ │ │ │ - eoreq r6, r9, r8, lsr r0 │ │ │ │ - eoreq r2, r9, ip, ror #27 │ │ │ │ - eoreq r6, r9, r8, lsl r0 │ │ │ │ - eoreq r2, r9, ip, asr #27 │ │ │ │ - strdeq r5, [r9], -r8 @ │ │ │ │ - eoreq r2, r9, r8, lsr #27 │ │ │ │ - ldrdeq r5, [r9], -r4 @ │ │ │ │ - eoreq r2, r9, r0, lsl #27 │ │ │ │ - eoreq r5, r9, ip, lsr #31 │ │ │ │ + eoreq r2, r9, r8, asr #30 │ │ │ │ + eoreq r6, r9, r4, ror r1 │ │ │ │ + eoreq r5, sp, r0, ror r0 │ │ │ │ + eoreq r2, r9, r8, lsl #29 │ │ │ │ + strheq r6, [r9], -r4 @ │ │ │ │ + eoreq r2, r9, r0, asr lr │ │ │ │ + eoreq r6, r9, ip, ror r0 │ │ │ │ + eoreq r2, r9, r0, lsr lr │ │ │ │ + eoreq r6, r9, ip, asr r0 │ │ │ │ + eoreq r2, r9, r0, lsl lr │ │ │ │ + eoreq r6, r9, ip, lsr r0 │ │ │ │ + strdeq r2, [r9], -r0 @ │ │ │ │ + eoreq r6, r9, ip, lsl r0 │ │ │ │ + ldrdeq r2, [r9], -r0 @ │ │ │ │ + strdeq r5, [r9], -ip @ │ │ │ │ + eoreq r2, r9, ip, lsr #27 │ │ │ │ + ldrdeq r5, [r9], -r8 @ │ │ │ │ + eoreq r2, r9, r4, lsl #27 │ │ │ │ + @ instruction: 0x00295fb0 │ │ │ │ │ │ │ │ -0016b0e4 : │ │ │ │ +0016b1c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r1, [pc, #3168] @ 16bd5c │ │ │ │ - ldr r2, [pc, #3168] @ 16bd60 │ │ │ │ + ldr r1, [pc, #3168] @ 16be40 │ │ │ │ + ldr r2, [pc, #3168] @ 16be44 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ - ldr r5, [pc, #3160] @ 16bd64 │ │ │ │ - ldr r3, [pc, #3160] @ 16bd68 │ │ │ │ + ldr r5, [pc, #3160] @ 16be48 │ │ │ │ + ldr r3, [pc, #3160] @ 16be4c │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ mov r6, r0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #4032] @ 0xfc0 │ │ │ │ ldr r0, [r3, #1672] @ 0x688 │ │ │ │ - ldr r3, [pc, #3120] @ 16bd6c │ │ │ │ + ldr r3, [pc, #3120] @ 16be50 │ │ │ │ mov r1, r2 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16b900 │ │ │ │ - ldr r2, [pc, #3096] @ 16bd70 │ │ │ │ + beq 16b9e4 │ │ │ │ + ldr r2, [pc, #3096] @ 16be54 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b180 │ │ │ │ + beq 16b264 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16b180 │ │ │ │ + beq 16b264 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16b7e4 │ │ │ │ - ldr r2, [pc, #3052] @ 16bd74 │ │ │ │ + beq 16b8c8 │ │ │ │ + ldr r2, [pc, #3052] @ 16be58 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r9, [r5, r2] │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r8, [r3, #1676] @ 0x68c │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 16b920 │ │ │ │ + beq 16ba04 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, sp │ │ │ │ str r8, [sp] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16b1d8 │ │ │ │ + beq 16b2bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16b7ec │ │ │ │ + beq 16b8d0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16b940 │ │ │ │ + beq 16ba24 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b1fc │ │ │ │ + beq 16b2e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16b7f8 │ │ │ │ + beq 16b8dc │ │ │ │ ldr r5, [r6, #12] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 16bd0c │ │ │ │ + beq 16bdf0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1672] @ 0x688 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16b960 │ │ │ │ + beq 16ba44 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16b264 │ │ │ │ + beq 16b348 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16b804 │ │ │ │ + beq 16b8e8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16b988 │ │ │ │ + beq 16ba6c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b288 │ │ │ │ + beq 16b36c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16b810 │ │ │ │ + beq 16b8f4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b2a4 │ │ │ │ + beq 16b388 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16b828 │ │ │ │ + beq 16b90c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r8, [r3, #1680] @ 0x690 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 16b9a8 │ │ │ │ + beq 16ba8c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ str r8, [sp, #8] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16b2f4 │ │ │ │ + beq 16b3d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16b834 │ │ │ │ + beq 16b918 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16b884 │ │ │ │ + beq 16b968 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b318 │ │ │ │ + beq 16b3fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16b8d0 │ │ │ │ + beq 16b9b4 │ │ │ │ ldr r5, [r6, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 16bcbc │ │ │ │ + beq 16bda0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1672] @ 0x688 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16ba0c │ │ │ │ + beq 16baf0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #12 │ │ │ │ str r5, [sp, #12] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16b380 │ │ │ │ + beq 16b464 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16b8dc │ │ │ │ + beq 16b9c0 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16ba44 │ │ │ │ + beq 16bb28 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b3a4 │ │ │ │ + beq 16b488 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16b8f4 │ │ │ │ + beq 16b9d8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b3c0 │ │ │ │ + beq 16b4a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16b8e8 │ │ │ │ + beq 16b9cc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r8, [r3, #1476] @ 0x5c4 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 16ba70 │ │ │ │ + beq 16bb54 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ str r8, [sp, #16] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16b410 │ │ │ │ + beq 16b4f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16b848 │ │ │ │ + beq 16b92c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16ba9c │ │ │ │ + beq 16bb80 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b434 │ │ │ │ + beq 16b518 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16b854 │ │ │ │ + beq 16b938 │ │ │ │ ldr r5, [r6, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 16bd34 │ │ │ │ + beq 16be18 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1672] @ 0x688 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16bac8 │ │ │ │ + beq 16bbac │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ str r5, [sp, #20] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16b49c │ │ │ │ + beq 16b580 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16b860 │ │ │ │ + beq 16b944 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16bb00 │ │ │ │ + beq 16bbe4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b4c0 │ │ │ │ + beq 16b5a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16b86c │ │ │ │ + beq 16b950 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b4dc │ │ │ │ + beq 16b5c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16b878 │ │ │ │ + beq 16b95c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r8, [r3, #1480] @ 0x5c8 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 16bb2c │ │ │ │ + beq 16bc10 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16b534 │ │ │ │ + beq 16b618 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 16b534 │ │ │ │ + bne 16b618 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16bb4c │ │ │ │ + beq 16bc30 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b560 │ │ │ │ + beq 16b644 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 16b560 │ │ │ │ + bne 16b644 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r5, [r6, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 16bce4 │ │ │ │ + beq 16bdc8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1672] @ 0x688 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16b9e0 │ │ │ │ + beq 16bac4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #28 │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16b5c8 │ │ │ │ + beq 16b6ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16ba00 │ │ │ │ + beq 16bae4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16bb6c │ │ │ │ + beq 16bc50 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b5ec │ │ │ │ + beq 16b6d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16ba38 │ │ │ │ + beq 16bb1c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b608 │ │ │ │ + beq 16b6ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16ba2c │ │ │ │ + beq 16bb10 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r8, [r3, #1484] @ 0x5cc │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 16bb8c │ │ │ │ + beq 16bc70 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16b658 │ │ │ │ + beq 16b73c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16ba64 │ │ │ │ + beq 16bb48 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16bbac │ │ │ │ + beq 16bc90 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b67c │ │ │ │ + beq 16b760 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16ba90 │ │ │ │ + beq 16bb74 │ │ │ │ ldr r5, [r6, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 16bc6c │ │ │ │ + beq 16bd50 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1672] @ 0x688 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16bbcc │ │ │ │ + beq 16bcb0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16b6e4 │ │ │ │ + beq 16b7c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16babc │ │ │ │ + beq 16bba0 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16bbec │ │ │ │ + beq 16bcd0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b708 │ │ │ │ + beq 16b7ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16baf4 │ │ │ │ + beq 16bbd8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b724 │ │ │ │ + beq 16b808 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16bae8 │ │ │ │ + beq 16bbcc │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #2536] @ 0x9e8 │ │ │ │ tst r5, #1 │ │ │ │ - bne 16bc34 │ │ │ │ + bne 16bd18 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #688] @ 0x2b0 │ │ │ │ ldr r0, [r9] │ │ │ │ bl 50378 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 16bc0c │ │ │ │ + beq 16bcf0 │ │ │ │ mov r0, r5 │ │ │ │ bl aaa68 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 16b794 │ │ │ │ + beq 16b878 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 16bb20 │ │ │ │ + beq 16bc04 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 16bc40 │ │ │ │ + beq 16bd24 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b7b8 │ │ │ │ + beq 16b89c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 16b9c8 │ │ │ │ + beq 16baac │ │ │ │ cmp r5, #0 │ │ │ │ - beq 16bc94 │ │ │ │ + beq 16bd78 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16b7dc │ │ │ │ + beq 16b8c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 16b9d4 │ │ │ │ + beq 16bab8 │ │ │ │ mov r0, #1 │ │ │ │ - b 16b8a4 │ │ │ │ + b 16b988 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b180 │ │ │ │ + b 16b264 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b1d8 │ │ │ │ + b 16b2bc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b1fc │ │ │ │ + b 16b2e0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b264 │ │ │ │ + b 16b348 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 16b294 │ │ │ │ - b 16b2a4 │ │ │ │ + bne 16b378 │ │ │ │ + b 16b388 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b2a4 │ │ │ │ + b 16b388 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 16b2fc │ │ │ │ - b 16b884 │ │ │ │ + bne 16b3e0 │ │ │ │ + b 16b968 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b410 │ │ │ │ + b 16b4f4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b434 │ │ │ │ + b 16b518 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b49c │ │ │ │ + b 16b580 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b4c0 │ │ │ │ + b 16b5a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b4dc │ │ │ │ - ldr r1, [pc, #1260] @ 16bd78 │ │ │ │ - ldr r0, [pc, #1260] @ 16bd7c │ │ │ │ + b 16b5c0 │ │ │ │ + ldr r1, [pc, #1260] @ 16be5c │ │ │ │ + ldr r0, [pc, #1260] @ 16be60 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1236] @ 16bd80 │ │ │ │ - ldr r3, [pc, #1200] @ 16bd60 │ │ │ │ + ldr r2, [pc, #1236] @ 16be64 │ │ │ │ + ldr r3, [pc, #1200] @ 16be44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 16bc68 │ │ │ │ + bne 16bd4c │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b318 │ │ │ │ + b 16b3fc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b380 │ │ │ │ + b 16b464 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b3c0 │ │ │ │ + b 16b4a4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b3a4 │ │ │ │ - ldr r1, [pc, #1148] @ 16bd84 │ │ │ │ - ldr r0, [pc, #1148] @ 16bd88 │ │ │ │ + b 16b488 │ │ │ │ + ldr r1, [pc, #1148] @ 16be68 │ │ │ │ + ldr r0, [pc, #1148] @ 16be6c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #155 @ 0x9b │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ - ldr r1, [pc, #1124] @ 16bd8c │ │ │ │ - ldr r0, [pc, #1124] @ 16bd90 │ │ │ │ + b 16b984 │ │ │ │ + ldr r1, [pc, #1124] @ 16be70 │ │ │ │ + ldr r0, [pc, #1124] @ 16be74 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ - ldr r1, [pc, #1100] @ 16bd94 │ │ │ │ - ldr r0, [pc, #1100] @ 16bd98 │ │ │ │ + b 16b984 │ │ │ │ + ldr r1, [pc, #1100] @ 16be78 │ │ │ │ + ldr r0, [pc, #1100] @ 16be7c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ - ldr r1, [pc, #1076] @ 16bd9c │ │ │ │ - ldr r0, [pc, #1076] @ 16bda0 │ │ │ │ + b 16b984 │ │ │ │ + ldr r1, [pc, #1076] @ 16be80 │ │ │ │ + ldr r0, [pc, #1076] @ 16be84 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 16b8a0 │ │ │ │ - ldr r1, [pc, #1044] @ 16bda4 │ │ │ │ - ldr r0, [pc, #1044] @ 16bda8 │ │ │ │ + b 16b984 │ │ │ │ + ldr r1, [pc, #1044] @ 16be88 │ │ │ │ + ldr r0, [pc, #1044] @ 16be8c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ bl b6f00 │ │ │ │ - b 16b97c │ │ │ │ - ldr r1, [pc, #1020] @ 16bdac │ │ │ │ - ldr r0, [pc, #1020] @ 16bdb0 │ │ │ │ + b 16ba60 │ │ │ │ + ldr r1, [pc, #1020] @ 16be90 │ │ │ │ + ldr r0, [pc, #1020] @ 16be94 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ + b 16b984 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b7b8 │ │ │ │ + b 16b89c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b7dc │ │ │ │ - ldr r1, [pc, #972] @ 16bdb4 │ │ │ │ - ldr r0, [pc, #972] @ 16bdb8 │ │ │ │ + b 16b8c0 │ │ │ │ + ldr r1, [pc, #972] @ 16be98 │ │ │ │ + ldr r0, [pc, #972] @ 16be9c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl b6f00 │ │ │ │ - b 16b97c │ │ │ │ + b 16ba60 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b5c8 │ │ │ │ - ldr r1, [pc, #936] @ 16bdbc │ │ │ │ - ldr r0, [pc, #936] @ 16bdc0 │ │ │ │ + b 16b6ac │ │ │ │ + ldr r1, [pc, #936] @ 16bea0 │ │ │ │ + ldr r0, [pc, #936] @ 16bea4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ bl b6f00 │ │ │ │ - b 16b97c │ │ │ │ + b 16ba60 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b608 │ │ │ │ + b 16b6ec │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b5ec │ │ │ │ - ldr r1, [pc, #888] @ 16bdc4 │ │ │ │ - ldr r0, [pc, #888] @ 16bdc8 │ │ │ │ + b 16b6d0 │ │ │ │ + ldr r1, [pc, #888] @ 16bea8 │ │ │ │ + ldr r0, [pc, #888] @ 16beac │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ bl b6f00 │ │ │ │ - b 16b97c │ │ │ │ + b 16ba60 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b658 │ │ │ │ - ldr r1, [pc, #852] @ 16bdcc │ │ │ │ - ldr r0, [pc, #852] @ 16bdd0 │ │ │ │ + b 16b73c │ │ │ │ + ldr r1, [pc, #852] @ 16beb0 │ │ │ │ + ldr r0, [pc, #852] @ 16beb4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ + b 16b984 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b67c │ │ │ │ - ldr r1, [pc, #816] @ 16bdd4 │ │ │ │ - ldr r0, [pc, #816] @ 16bdd8 │ │ │ │ + b 16b760 │ │ │ │ + ldr r1, [pc, #816] @ 16beb8 │ │ │ │ + ldr r0, [pc, #816] @ 16bebc │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ + b 16b984 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b6e4 │ │ │ │ - ldr r1, [pc, #780] @ 16bddc │ │ │ │ - ldr r0, [pc, #780] @ 16bde0 │ │ │ │ + b 16b7c8 │ │ │ │ + ldr r1, [pc, #780] @ 16bec0 │ │ │ │ + ldr r0, [pc, #780] @ 16bec4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl b6f00 │ │ │ │ - b 16b97c │ │ │ │ + b 16ba60 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b724 │ │ │ │ + b 16b808 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b708 │ │ │ │ - ldr r1, [pc, #732] @ 16bde4 │ │ │ │ - ldr r0, [pc, #732] @ 16bde8 │ │ │ │ + b 16b7ec │ │ │ │ + ldr r1, [pc, #732] @ 16bec8 │ │ │ │ + ldr r0, [pc, #732] @ 16becc │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl b6f00 │ │ │ │ - b 16b97c │ │ │ │ + b 16ba60 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16b794 │ │ │ │ - ldr r1, [pc, #696] @ 16bdec │ │ │ │ - ldr r0, [pc, #696] @ 16bdf0 │ │ │ │ + b 16b878 │ │ │ │ + ldr r1, [pc, #696] @ 16bed0 │ │ │ │ + ldr r0, [pc, #696] @ 16bed4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #163 @ 0xa3 │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ - ldr r1, [pc, #672] @ 16bdf4 │ │ │ │ - ldr r0, [pc, #672] @ 16bdf8 │ │ │ │ + b 16b984 │ │ │ │ + ldr r1, [pc, #672] @ 16bed8 │ │ │ │ + ldr r0, [pc, #672] @ 16bedc │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #163 @ 0xa3 │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ - ldr r1, [pc, #648] @ 16bdfc │ │ │ │ - ldr r0, [pc, #648] @ 16be00 │ │ │ │ + b 16b984 │ │ │ │ + ldr r1, [pc, #648] @ 16bee0 │ │ │ │ + ldr r0, [pc, #648] @ 16bee4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl b6f00 │ │ │ │ - b 16b97c │ │ │ │ - ldr r1, [pc, #624] @ 16be04 │ │ │ │ - ldr r0, [pc, #624] @ 16be08 │ │ │ │ + b 16ba60 │ │ │ │ + ldr r1, [pc, #624] @ 16bee8 │ │ │ │ + ldr r0, [pc, #624] @ 16beec │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ - ldr r1, [pc, #600] @ 16be0c │ │ │ │ - ldr r0, [pc, #600] @ 16be10 │ │ │ │ + b 16b984 │ │ │ │ + ldr r1, [pc, #600] @ 16bef0 │ │ │ │ + ldr r0, [pc, #600] @ 16bef4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ bl b6f00 │ │ │ │ - b 16b8a0 │ │ │ │ - ldr r1, [pc, #576] @ 16be14 │ │ │ │ - ldr r0, [pc, #576] @ 16be18 │ │ │ │ + b 16b984 │ │ │ │ + ldr r1, [pc, #576] @ 16bef8 │ │ │ │ + ldr r0, [pc, #576] @ 16befc │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl b6f00 │ │ │ │ - b 16b97c │ │ │ │ - ldr r1, [pc, #552] @ 16be1c │ │ │ │ - ldr r0, [pc, #552] @ 16be20 │ │ │ │ + b 16ba60 │ │ │ │ + ldr r1, [pc, #552] @ 16bf00 │ │ │ │ + ldr r0, [pc, #552] @ 16bf04 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl b6f00 │ │ │ │ - b 16b97c │ │ │ │ - ldr r1, [pc, #528] @ 16be24 │ │ │ │ - ldr r0, [pc, #528] @ 16be28 │ │ │ │ + b 16ba60 │ │ │ │ + ldr r1, [pc, #528] @ 16bf08 │ │ │ │ + ldr r0, [pc, #528] @ 16bf0c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #167 @ 0xa7 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 16b8a0 │ │ │ │ + b 16b984 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ - b 16b734 │ │ │ │ - ldr r1, [pc, #484] @ 16be2c │ │ │ │ - ldr r0, [pc, #484] @ 16be30 │ │ │ │ + b 16b818 │ │ │ │ + ldr r1, [pc, #484] @ 16bf10 │ │ │ │ + ldr r0, [pc, #484] @ 16bf14 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #167 @ 0xa7 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 16b8a0 │ │ │ │ + b 16b984 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #448] @ 16be34 │ │ │ │ - ldr r1, [pc, #448] @ 16be38 │ │ │ │ - ldr r0, [pc, #448] @ 16be3c │ │ │ │ + ldr r3, [pc, #448] @ 16bf18 │ │ │ │ + ldr r1, [pc, #448] @ 16bf1c │ │ │ │ + ldr r0, [pc, #448] @ 16bf20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #440] @ 16be40 │ │ │ │ + ldr r2, [pc, #440] @ 16bf24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #424] @ 16be44 │ │ │ │ - ldr r1, [pc, #424] @ 16be48 │ │ │ │ - ldr r0, [pc, #424] @ 16be4c │ │ │ │ + ldr r3, [pc, #424] @ 16bf28 │ │ │ │ + ldr r1, [pc, #424] @ 16bf2c │ │ │ │ + ldr r0, [pc, #424] @ 16bf30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #416] @ 16be50 │ │ │ │ + ldr r2, [pc, #416] @ 16bf34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #400] @ 16be54 │ │ │ │ - ldr r1, [pc, #400] @ 16be58 │ │ │ │ - ldr r0, [pc, #400] @ 16be5c │ │ │ │ + ldr r3, [pc, #400] @ 16bf38 │ │ │ │ + ldr r1, [pc, #400] @ 16bf3c │ │ │ │ + ldr r0, [pc, #400] @ 16bf40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #392] @ 16be60 │ │ │ │ + ldr r2, [pc, #392] @ 16bf44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 16be64 │ │ │ │ - ldr r1, [pc, #376] @ 16be68 │ │ │ │ - ldr r0, [pc, #376] @ 16be6c │ │ │ │ + ldr r3, [pc, #376] @ 16bf48 │ │ │ │ + ldr r1, [pc, #376] @ 16bf4c │ │ │ │ + ldr r0, [pc, #376] @ 16bf50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #368] @ 16be70 │ │ │ │ + ldr r2, [pc, #368] @ 16bf54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #352] @ 16be74 │ │ │ │ - ldr r1, [pc, #352] @ 16be78 │ │ │ │ - ldr r0, [pc, #352] @ 16be7c │ │ │ │ + ldr r3, [pc, #352] @ 16bf58 │ │ │ │ + ldr r1, [pc, #352] @ 16bf5c │ │ │ │ + ldr r0, [pc, #352] @ 16bf60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #344] @ 16be80 │ │ │ │ + ldr r2, [pc, #344] @ 16bf64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #328] @ 16be84 │ │ │ │ - ldr r1, [pc, #328] @ 16be88 │ │ │ │ - ldr r0, [pc, #328] @ 16be8c │ │ │ │ + ldr r3, [pc, #328] @ 16bf68 │ │ │ │ + ldr r1, [pc, #328] @ 16bf6c │ │ │ │ + ldr r0, [pc, #328] @ 16bf70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #320] @ 16be90 │ │ │ │ + ldr r2, [pc, #320] @ 16bf74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - strdeq r4, [sp], -ip @ │ │ │ │ + eoreq r4, sp, r8, lsl lr │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - ldrdeq r4, [sp], -ip @ │ │ │ │ + strdeq r4, [sp], -r8 @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ andeq r0, r0, r4, lsr #17 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaeq r9, r4, ip, r6 │ │ │ │ - @ instruction: 0x00293ebc │ │ │ │ - eoreq r4, sp, ip, asr #14 │ │ │ │ - eoreq r6, r9, r8, lsl ip │ │ │ │ - eoreq r3, r9, r0, asr #28 │ │ │ │ - strdeq r6, [r9], -r8 @ │ │ │ │ - eoreq r3, r9, r0, lsr #28 │ │ │ │ + mlaeq r9, r8, ip, r6 │ │ │ │ + eoreq r3, r9, r0, asr #29 │ │ │ │ + eoreq r4, sp, r8, ror #12 │ │ │ │ + eoreq r6, r9, ip, lsl ip │ │ │ │ + eoreq r3, r9, r4, asr #28 │ │ │ │ + strdeq r6, [r9], -ip @ │ │ │ │ + eoreq r3, r9, r4, lsr #28 │ │ │ │ + ldrdeq r6, [r9], -ip @ │ │ │ │ + eoreq r3, r9, r4, lsl #28 │ │ │ │ + @ instruction: 0x00296bbc │ │ │ │ + eoreq r3, r9, r4, ror #27 │ │ │ │ + mlaeq r9, r4, fp, r6 │ │ │ │ + @ instruction: 0x00293dbc │ │ │ │ + eoreq r6, r9, r4, ror fp │ │ │ │ + mlaeq r9, ip, sp, r3 │ │ │ │ + eoreq r6, r9, ip, lsr fp │ │ │ │ + eoreq r3, r9, r4, ror #26 │ │ │ │ + eoreq r6, r9, r0, lsl fp │ │ │ │ + eoreq r3, r9, r8, lsr sp │ │ │ │ ldrdeq r6, [r9], -r8 @ │ │ │ │ - eoreq r3, r9, r0, lsl #28 │ │ │ │ - @ instruction: 0x00296bb8 │ │ │ │ - eoreq r3, r9, r0, ror #27 │ │ │ │ - mlaeq r9, r0, fp, r6 │ │ │ │ - @ instruction: 0x00293db8 │ │ │ │ - eoreq r6, r9, r0, ror fp │ │ │ │ - mlaeq r9, r8, sp, r3 │ │ │ │ - eoreq r6, r9, r8, lsr fp │ │ │ │ - eoreq r3, r9, r0, ror #26 │ │ │ │ - eoreq r6, r9, ip, lsl #22 │ │ │ │ - eoreq r3, r9, r4, lsr sp │ │ │ │ - ldrdeq r6, [r9], -r4 @ │ │ │ │ - strdeq r3, [r9], -ip @ │ │ │ │ - eoreq r6, r9, r8, lsr #21 │ │ │ │ - ldrdeq r3, [r9], -r0 @ │ │ │ │ - eoreq r6, r9, ip, ror sl │ │ │ │ - eoreq r3, r9, r4, lsr #25 │ │ │ │ - eoreq r6, r9, r0, asr sl │ │ │ │ - eoreq r3, r9, r8, ror ip │ │ │ │ - eoreq r6, r9, r8, lsl sl │ │ │ │ - eoreq r3, r9, r0, asr #24 │ │ │ │ - eoreq r6, r9, ip, ror #19 │ │ │ │ - eoreq r3, r9, r4, lsl ip │ │ │ │ - eoreq r6, r9, ip, asr #19 │ │ │ │ - strdeq r3, [r9], -r4 @ │ │ │ │ - eoreq r6, r9, ip, lsr #19 │ │ │ │ + eoreq r3, r9, r0, lsl #26 │ │ │ │ + eoreq r6, r9, ip, lsr #21 │ │ │ │ ldrdeq r3, [r9], -r4 @ │ │ │ │ - eoreq r6, r9, ip, lsl #19 │ │ │ │ - @ instruction: 0x00293bb4 │ │ │ │ - eoreq r6, r9, ip, ror #18 │ │ │ │ - mlaeq r9, r4, fp, r3 │ │ │ │ - eoreq r6, r9, ip, asr #18 │ │ │ │ - eoreq r3, r9, r4, ror fp │ │ │ │ - eoreq r6, r9, ip, lsr #18 │ │ │ │ - eoreq r3, r9, r4, asr fp │ │ │ │ - eoreq r6, r9, ip, lsl #18 │ │ │ │ - eoreq r3, r9, r4, lsr fp │ │ │ │ - ldrdeq r6, [r9], -r8 @ │ │ │ │ - eoreq r3, r9, r0, lsl #22 │ │ │ │ - strdeq r7, [fp], -r0 @ │ │ │ │ - strdeq r9, [r8], -r0 @ │ │ │ │ - eoreq r6, r9, r4, lsr #17 │ │ │ │ - andeq pc, r4, r5, lsl #18 │ │ │ │ - eoreq r7, fp, r8, asr #9 │ │ │ │ - eoreq r9, r8, r8, asr #11 │ │ │ │ - eoreq r6, r9, r8, lsl #17 │ │ │ │ - andeq pc, r4, sp, lsr #18 │ │ │ │ - eoreq r7, fp, r0, lsr #9 │ │ │ │ - eoreq r9, r8, r0, lsr #11 │ │ │ │ - @ instruction: 0x00293fbc │ │ │ │ - muleq r4, r3, r8 │ │ │ │ - eoreq r7, fp, r8, ror r4 │ │ │ │ - eoreq r9, r8, r8, ror r5 │ │ │ │ - eoreq r5, r9, r4, asr #25 │ │ │ │ - ldrdeq pc, [r4], -pc @ │ │ │ │ - eoreq r7, fp, r0, asr r4 │ │ │ │ - eoreq r9, r8, r0, asr r5 │ │ │ │ - eoreq r3, r9, r8, asr #29 │ │ │ │ - andeq pc, r4, sp, ror #16 │ │ │ │ - eoreq r7, fp, r8, lsr #8 │ │ │ │ - eoreq r9, r8, r8, lsr #10 │ │ │ │ - mlaeq r9, r4, r5, r4 │ │ │ │ - @ instruction: 0x0004f8b9 │ │ │ │ + eoreq r6, r9, r0, lsl #21 │ │ │ │ + eoreq r3, r9, r8, lsr #25 │ │ │ │ + eoreq r6, r9, r4, asr sl │ │ │ │ + eoreq r3, r9, ip, ror ip │ │ │ │ + eoreq r6, r9, ip, lsl sl │ │ │ │ + eoreq r3, r9, r4, asr #24 │ │ │ │ + strdeq r6, [r9], -r0 @ │ │ │ │ + eoreq r3, r9, r8, lsl ip │ │ │ │ + ldrdeq r6, [r9], -r0 @ │ │ │ │ + strdeq r3, [r9], -r8 @ │ │ │ │ + @ instruction: 0x002969b0 │ │ │ │ + ldrdeq r3, [r9], -r8 @ │ │ │ │ + mlaeq r9, r0, r9, r6 │ │ │ │ + @ instruction: 0x00293bb8 │ │ │ │ + eoreq r6, r9, r0, ror r9 │ │ │ │ + mlaeq r9, r8, fp, r3 │ │ │ │ + eoreq r6, r9, r0, asr r9 │ │ │ │ + eoreq r3, r9, r8, ror fp │ │ │ │ + eoreq r6, r9, r0, lsr r9 │ │ │ │ + eoreq r3, r9, r8, asr fp │ │ │ │ + eoreq r6, r9, r0, lsl r9 │ │ │ │ + eoreq r3, r9, r8, lsr fp │ │ │ │ + ldrdeq r6, [r9], -ip @ │ │ │ │ + eoreq r3, r9, r4, lsl #22 │ │ │ │ + strdeq r7, [fp], -r4 @ │ │ │ │ + strdeq r9, [r8], -r4 @ │ │ │ │ + eoreq r6, r9, r8, lsr #17 │ │ │ │ + andeq pc, r4, lr, lsl #18 │ │ │ │ + eoreq r7, fp, ip, asr #9 │ │ │ │ + eoreq r9, r8, ip, asr #11 │ │ │ │ + eoreq r6, r9, ip, lsl #17 │ │ │ │ + andeq pc, r4, r6, lsr r9 @ │ │ │ │ + eoreq r7, fp, r4, lsr #9 │ │ │ │ + eoreq r9, r8, r4, lsr #11 │ │ │ │ + eoreq r3, r9, r0, asr #31 │ │ │ │ + muleq r4, ip, r8 │ │ │ │ + eoreq r7, fp, ip, ror r4 │ │ │ │ + eoreq r9, r8, ip, ror r5 │ │ │ │ + eoreq r5, r9, r8, asr #25 │ │ │ │ + andeq pc, r4, r8, ror #17 │ │ │ │ + eoreq r7, fp, r4, asr r4 │ │ │ │ + eoreq r9, r8, r4, asr r5 │ │ │ │ + eoreq r3, r9, ip, asr #29 │ │ │ │ + andeq pc, r4, r6, ror r8 @ │ │ │ │ + eoreq r7, fp, ip, lsr #8 │ │ │ │ + eoreq r9, r8, ip, lsr #10 │ │ │ │ + mlaeq r9, r8, r5, r4 │ │ │ │ + andeq pc, r4, r2, asr #17 │ │ │ │ │ │ │ │ -0016be94 : │ │ │ │ +0016bf78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #180] @ 16bf6c │ │ │ │ + ldr r3, [pc, #180] @ 16c050 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #160] @ 16bf70 │ │ │ │ + ldr r5, [pc, #160] @ 16c054 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 16bf64 │ │ │ │ - ldr r3, [pc, #148] @ 16bf74 │ │ │ │ + beq 16c048 │ │ │ │ + ldr r3, [pc, #148] @ 16c058 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 16bf1c │ │ │ │ + bne 16c000 │ │ │ │ mov r0, r4 │ │ │ │ - bl 16b0e4 │ │ │ │ + bl 16b1c8 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 16bf64 │ │ │ │ - ldr r3, [pc, #112] @ 16bf78 │ │ │ │ + beq 16c048 │ │ │ │ + ldr r3, [pc, #112] @ 16c05c │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #88] @ 16bf7c │ │ │ │ + ldr r3, [pc, #88] @ 16c060 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 16bef0 │ │ │ │ - ldr r0, [pc, #72] @ 16bf80 │ │ │ │ + beq 16bfd4 │ │ │ │ + ldr r0, [pc, #72] @ 16c064 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #60] @ 16bf84 │ │ │ │ - ldr r1, [pc, #60] @ 16bf88 │ │ │ │ - ldr r0, [pc, #60] @ 16bf8c │ │ │ │ + ldr r3, [pc, #60] @ 16c068 │ │ │ │ + ldr r1, [pc, #60] @ 16c06c │ │ │ │ + ldr r0, [pc, #60] @ 16c070 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq sl, lr, r8, asr #24 │ │ │ │ - eoreq r4, sp, ip, lsr #2 │ │ │ │ + eoreq sl, lr, r4, ror #22 │ │ │ │ + eoreq r4, sp, r8, asr #32 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - ldrdeq r1, [r9], -r8 @ │ │ │ │ + ldrdeq r1, [r9], -ip @ │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - ldrdeq r6, [r9], -r4 @ │ │ │ │ - strdeq r3, [r9], -r8 @ │ │ │ │ + ldrdeq r6, [r9], -r8 @ │ │ │ │ + strdeq r3, [r9], -ip @ │ │ │ │ │ │ │ │ -0016bf90 : │ │ │ │ +0016c074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r1, [pc, #4080] @ 16cf98 │ │ │ │ - ldr r3, [pc, #4080] @ 16cf9c │ │ │ │ + ldr r1, [pc, #4080] @ 16d07c │ │ │ │ + ldr r3, [pc, #4080] @ 16d080 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r4, [pc, #4072] @ 16cfa0 │ │ │ │ - ldr r2, [pc, #4072] @ 16cfa4 │ │ │ │ + ldr r4, [pc, #4072] @ 16d084 │ │ │ │ + ldr r2, [pc, #4072] @ 16d088 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ - ldr r3, [pc, #4048] @ 16cfa8 │ │ │ │ + ldr r3, [pc, #4048] @ 16d08c │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4036] @ 16cfac │ │ │ │ + ldr r3, [pc, #4036] @ 16d090 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 16cd2c │ │ │ │ - ldr r2, [pc, #4028] @ 16cfb0 │ │ │ │ - ldr r1, [pc, #4028] @ 16cfb4 │ │ │ │ - ldr r3, [pc, #4028] @ 16cfb8 │ │ │ │ + beq 16ce10 │ │ │ │ + ldr r2, [pc, #4028] @ 16d094 │ │ │ │ + ldr r1, [pc, #4028] @ 16d098 │ │ │ │ + ldr r3, [pc, #4028] @ 16d09c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, r2, #1280 @ 0x500 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ add r2, r2, #12 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #3996] @ 16cfbc │ │ │ │ - ldr lr, [pc, #3996] @ 16cfc0 │ │ │ │ + ldr r3, [pc, #3996] @ 16d0a0 │ │ │ │ + ldr lr, [pc, #3996] @ 16d0a4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add ip, sp, #76 @ 0x4c │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r7, r5, #4096 @ 0x1000 │ │ │ │ ldr r6, [r4, lr] │ │ │ │ ldr r3, [r7, #1684] @ 0x694 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r5, #1032] @ 0x408 │ │ │ │ ldr r0, [r7, #4036] @ 0xfc4 │ │ │ │ ldr r2, [r6] │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 16ccfc │ │ │ │ + beq 16cde0 │ │ │ │ ldr r2, [r7, #3984] @ 0xf90 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16cce0 │ │ │ │ - ldr r2, [pc, #3904] @ 16cfc4 │ │ │ │ + beq 16cdc4 │ │ │ │ + ldr r2, [pc, #3904] @ 16d0a8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16c0ac │ │ │ │ + beq 16c190 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16c0ac │ │ │ │ + beq 16c190 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16cd6c │ │ │ │ + beq 16ce50 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3436] @ 0xd6c │ │ │ │ ldr r0, [r5, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16cdd8 │ │ │ │ - ldr r2, [pc, #3828] @ 16cfc8 │ │ │ │ + beq 16cebc │ │ │ │ + ldr r2, [pc, #3828] @ 16d0ac │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16c0fc │ │ │ │ + beq 16c1e0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16c0fc │ │ │ │ + beq 16c1e0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16cd74 │ │ │ │ + beq 16ce58 │ │ │ │ ldr r1, [r5, #3440] @ 0xd70 │ │ │ │ ldr r0, [r6] │ │ │ │ add r7, r5, #4096 @ 0x1000 │ │ │ │ ldr sl, [r7, #1264] @ 0x4f0 │ │ │ │ ldr r9, [r5, #4036] @ 0xfc4 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16cda0 │ │ │ │ + beq 16ce84 │ │ │ │ ldr r3, [r7, #3896] @ 0xf38 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16c154 │ │ │ │ + beq 16c238 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16cdc0 │ │ │ │ + beq 16cea4 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16ce70 │ │ │ │ + beq 16cf54 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1264] @ 0x4f0 │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16c194 │ │ │ │ + beq 16c278 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16cdcc │ │ │ │ + beq 16ceb0 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16ce8c │ │ │ │ + blt 16cf70 │ │ │ │ ldr r1, [r5, #1100] @ 0x44c │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16ceb4 │ │ │ │ - ldr r3, [pc, #3600] @ 16cfcc │ │ │ │ + beq 16cf98 │ │ │ │ + ldr r3, [pc, #3600] @ 16d0b0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 16c1e8 │ │ │ │ + beq 16c2cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16cd7c │ │ │ │ + beq 16ce60 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 16cee0 │ │ │ │ - ldr r3, [pc, #3544] @ 16cfd0 │ │ │ │ + beq 16cfc4 │ │ │ │ + ldr r3, [pc, #3544] @ 16d0b4 │ │ │ │ mov r0, #2 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16cf0c │ │ │ │ + beq 16cff0 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 16d8dc │ │ │ │ + beq 16d9c0 │ │ │ │ cmp r3, r7 │ │ │ │ - beq 16d8b4 │ │ │ │ - ldr r2, [pc, #3484] @ 16cfd4 │ │ │ │ + beq 16d998 │ │ │ │ + ldr r2, [pc, #3484] @ 16d0b8 │ │ │ │ ldr r9, [r4, r2] │ │ │ │ cmp r3, r9 │ │ │ │ - beq 16d8d8 │ │ │ │ + beq 16d9bc │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 16d860 │ │ │ │ + ble 16d944 │ │ │ │ cmp r3, #1 │ │ │ │ str r7, [r8, #12] │ │ │ │ - beq 16d860 │ │ │ │ - ldr r3, [pc, #3448] @ 16cfd8 │ │ │ │ + beq 16d944 │ │ │ │ + ldr r3, [pc, #3448] @ 16d0bc │ │ │ │ str fp, [r8, #16] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16c294 │ │ │ │ + beq 16c378 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16cd88 │ │ │ │ + beq 16ce6c │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16cf14 │ │ │ │ + beq 16cff8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1688] @ 0x698 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16c2d4 │ │ │ │ + beq 16c3b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16cd94 │ │ │ │ + beq 16ce78 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 16cf58 │ │ │ │ + blt 16d03c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16c2f8 │ │ │ │ + beq 16c3dc │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ addne r3, r3, #2 │ │ │ │ str r3, [r7] │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16d20c │ │ │ │ + beq 16d2f0 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 16d8dc │ │ │ │ + beq 16d9c0 │ │ │ │ cmp r3, r7 │ │ │ │ - beq 16d8b4 │ │ │ │ + beq 16d998 │ │ │ │ cmp r3, r9 │ │ │ │ - beq 16d8d8 │ │ │ │ + beq 16d9bc │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 16d860 │ │ │ │ + ble 16d944 │ │ │ │ cmp r3, #1 │ │ │ │ str r7, [r8, #12] │ │ │ │ - beq 16d860 │ │ │ │ + beq 16d944 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ str r7, [r8, #16] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 16c378 │ │ │ │ + beq 16c45c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 16c378 │ │ │ │ + bne 16c45c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp fp, #0 │ │ │ │ - beq 16cf78 │ │ │ │ - ldr r3, [pc, #3156] @ 16cfdc │ │ │ │ + beq 16d05c │ │ │ │ + ldr r3, [pc, #3156] @ 16d0c0 │ │ │ │ mov r1, fp │ │ │ │ ldr r8, [r4, r3] │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe5c │ │ │ │ ldr r2, [fp] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16c3bc │ │ │ │ + beq 16c4a0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [fp] │ │ │ │ - bne 16c3bc │ │ │ │ + bne 16c4a0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16ce28 │ │ │ │ + beq 16cf0c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, sl │ │ │ │ bl 4fe5c │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16c3f0 │ │ │ │ + beq 16c4d4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 16cdf8 │ │ │ │ + beq 16cedc │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16d214 │ │ │ │ + beq 16d2f8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1692] @ 0x69c │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16c430 │ │ │ │ + beq 16c514 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16ce64 │ │ │ │ + beq 16cf48 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16d230 │ │ │ │ + blt 16d314 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1692] @ 0x69c │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16d24c │ │ │ │ + beq 16d330 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16c470 │ │ │ │ + beq 16c554 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ addne r3, r3, #2 │ │ │ │ str r3, [r7] │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 16d26c │ │ │ │ + beq 16d350 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 16d8dc │ │ │ │ + beq 16d9c0 │ │ │ │ cmp r3, r7 │ │ │ │ - beq 16d8b4 │ │ │ │ + beq 16d998 │ │ │ │ cmp r3, r9 │ │ │ │ - beq 16d8d8 │ │ │ │ + beq 16d9bc │ │ │ │ ldr r3, [sl, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 16d860 │ │ │ │ + ble 16d944 │ │ │ │ cmp r3, #1 │ │ │ │ str r7, [sl, #12] │ │ │ │ - beq 16d860 │ │ │ │ - ldr r3, [pc, #2848] @ 16cfe0 │ │ │ │ + beq 16d944 │ │ │ │ + ldr r3, [pc, #2848] @ 16d0c4 │ │ │ │ str r7, [sl, #16] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 4fe5c │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 16c4f4 │ │ │ │ + beq 16c5d8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 16cea8 │ │ │ │ + beq 16cf8c │ │ │ │ cmp fp, #0 │ │ │ │ - beq 16d274 │ │ │ │ + beq 16d358 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 16d29c │ │ │ │ + beq 16d380 │ │ │ │ ldr r2, [sl, #4] │ │ │ │ ldr r0, [r2, #84] @ 0x54 │ │ │ │ tst r0, #67108864 @ 0x4000000 │ │ │ │ - beq 16d8dc │ │ │ │ + beq 16d9c0 │ │ │ │ cmp r2, r7 │ │ │ │ - beq 16d8b4 │ │ │ │ + beq 16d998 │ │ │ │ cmp r2, r9 │ │ │ │ - beq 16d8d8 │ │ │ │ + beq 16d9bc │ │ │ │ ldr r2, [sl, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 16d860 │ │ │ │ + ble 16d944 │ │ │ │ cmp r2, #1 │ │ │ │ str r8, [sl, #12] │ │ │ │ - beq 16d860 │ │ │ │ + beq 16d944 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, sl │ │ │ │ str fp, [sl, #16] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16c574 │ │ │ │ + beq 16c658 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16ced4 │ │ │ │ + beq 16cfb8 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16d2a4 │ │ │ │ + beq 16d388 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1696] @ 0x6a0 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 16c5b4 │ │ │ │ + beq 16c698 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16cf00 │ │ │ │ + beq 16cfe4 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16d2c0 │ │ │ │ + blt 16d3a4 │ │ │ │ ldr r1, [r5, #1104] @ 0x450 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 16d2e8 │ │ │ │ + beq 16d3cc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r1] │ │ │ │ ldr sl, [r3, #1608] @ 0x648 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r1] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16d88c │ │ │ │ + beq 16d970 │ │ │ │ ldr r2, [sl] │ │ │ │ mov r0, #2 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [sl] │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16d324 │ │ │ │ + beq 16d408 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 16d8dc │ │ │ │ + beq 16d9c0 │ │ │ │ cmp r2, r7 │ │ │ │ - beq 16d8b4 │ │ │ │ + beq 16d998 │ │ │ │ cmp r2, r9 │ │ │ │ - beq 16d8d8 │ │ │ │ + beq 16d9bc │ │ │ │ ldr r2, [r8, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 16d860 │ │ │ │ + ble 16d944 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #1 │ │ │ │ str r3, [r8, #12] │ │ │ │ - beq 16d860 │ │ │ │ + beq 16d944 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str sl, [r8, #16] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16c684 │ │ │ │ + beq 16c768 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 16ce10 │ │ │ │ + beq 16cef4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16c6a0 │ │ │ │ + beq 16c784 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16ce04 │ │ │ │ + beq 16cee8 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16d308 │ │ │ │ + beq 16d3ec │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #520] @ 0x208 │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16c6dc │ │ │ │ + beq 16c7c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16ce1c │ │ │ │ + beq 16cf00 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 16d338 │ │ │ │ - ldr r0, [pc, #2296] @ 16cfe4 │ │ │ │ + blt 16d41c │ │ │ │ + ldr r0, [pc, #2296] @ 16d0c8 │ │ │ │ ldr r2, [r5, #4040] @ 0xfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #248 @ 0xf8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16d358 │ │ │ │ - ldr r7, [pc, #2268] @ 16cfe8 │ │ │ │ + beq 16d43c │ │ │ │ + ldr r7, [pc, #2268] @ 16d0cc │ │ │ │ ldr r3, [r5, #2008] @ 0x7d8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #512 @ 0x200 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldm r7!, {r0, r1, r2, r3} │ │ │ │ add ip, sp, #88 @ 0x58 │ │ │ │ mov fp, ip │ │ │ │ mov r9, ip │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r7, {r0, r1, r2} │ │ │ │ - ldr lr, [pc, #2228] @ 16cfec │ │ │ │ + ldr lr, [pc, #2228] @ 16d0d0 │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ ldm fp!, {r0, r1, r2, r3} │ │ │ │ add lr, pc, lr │ │ │ │ add lr, lr, #3248 @ 0xcb0 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2} │ │ │ │ add sl, r5, #4096 @ 0x1000 │ │ │ │ @@ -293586,1777 +293643,1777 @@ │ │ │ │ ldr r0, [sl, #1480] @ 0x5c8 │ │ │ │ ldr ip, [sl, #1484] @ 0x5cc │ │ │ │ ldr lr, [r5, #2856] @ 0xb28 │ │ │ │ stm sp, {r0, ip, lr} │ │ │ │ mov r0, #12 │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16d384 │ │ │ │ + beq 16d468 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16c7e8 │ │ │ │ + beq 16c8cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 16c7e8 │ │ │ │ + bne 16c8cc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16d3b8 │ │ │ │ - ldr r2, [pc, #2036] @ 16cff0 │ │ │ │ + blt 16d49c │ │ │ │ + ldr r2, [pc, #2036] @ 16d0d4 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r5, #4036] @ 0xfc4 │ │ │ │ str r8, [r2] │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 16c848 │ │ │ │ + beq 16c92c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 16c848 │ │ │ │ + bne 16c92c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16ce48 │ │ │ │ + blt 16cf2c │ │ │ │ add r7, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #1704] @ 0x6a8 │ │ │ │ ldr r1, [r7, #1708] @ 0x6ac │ │ │ │ mov r0, r3 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16d3d4 │ │ │ │ + blt 16d4b8 │ │ │ │ bl 501a4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 16d3f4 │ │ │ │ + beq 16d4d8 │ │ │ │ ldr r1, [r7, #1500] @ 0x5dc │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r4 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16c8b0 │ │ │ │ + beq 16c994 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 16d2dc │ │ │ │ + beq 16d3c0 │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16d410 │ │ │ │ + blt 16d4f4 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #1708] @ 0x6ac │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16d464 │ │ │ │ + beq 16d548 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 16d4a4 │ │ │ │ + beq 16d588 │ │ │ │ ldr r0, [r5, #852] @ 0x354 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #-2147483647 @ 0x80000001 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ bl 501c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 16d4f4 │ │ │ │ + beq 16d5d8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16c920 │ │ │ │ + beq 16ca04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16d378 │ │ │ │ + beq 16d45c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 16d554 │ │ │ │ + beq 16d638 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt fp, #0 │ │ │ │ movgt r3, fp │ │ │ │ addgt r7, r5, #4096 @ 0x1000 │ │ │ │ - ble 16ccbc │ │ │ │ + ble 16cda0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r8, [r2, r3, lsl #2] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16d864 │ │ │ │ + beq 16d948 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r0, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r1, [r7, #1712] @ 0x6b0 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 16d42c │ │ │ │ + beq 16d510 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16c9b0 │ │ │ │ + beq 16ca94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16d32c │ │ │ │ + beq 16d410 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 16d484 │ │ │ │ + blt 16d568 │ │ │ │ ldr r1, [r7, #1712] @ 0x6b0 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16d4d4 │ │ │ │ + beq 16d5b8 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 16d51c │ │ │ │ + beq 16d600 │ │ │ │ bl a6a08 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16ca00 │ │ │ │ + beq 16cae4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16d3ac │ │ │ │ + beq 16d490 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 16cca8 │ │ │ │ + beq 16cd8c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1712] @ 0x6b0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 16d5c8 │ │ │ │ + beq 16d6ac │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 16d5e8 │ │ │ │ + beq 16d6cc │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ bl 500a8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16ca5c │ │ │ │ + beq 16cb40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 16d548 │ │ │ │ + beq 16d62c │ │ │ │ cmp r8, #0 │ │ │ │ ldr sl, [r6] │ │ │ │ - beq 16d614 │ │ │ │ + beq 16d6f8 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #1716] @ 0x6b4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r5, #140] @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 13baf4 │ │ │ │ + bl 13bbd8 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 16d634 │ │ │ │ + blt 16d718 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16d928 │ │ │ │ + beq 16da0c │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ ldrne r1, [r8, #12] │ │ │ │ ldr r9, [r1, #4] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 16d900 │ │ │ │ + beq 16d9e4 │ │ │ │ ldr r1, [r9] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r9] │ │ │ │ ldr r1, [r8] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16caec │ │ │ │ + beq 16cbd0 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r8] │ │ │ │ - beq 16d584 │ │ │ │ + beq 16d668 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl a89ac │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16cb20 │ │ │ │ + beq 16cc04 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r2] │ │ │ │ - beq 16d598 │ │ │ │ + beq 16d67c │ │ │ │ cmp r8, #0 │ │ │ │ - blt 16d664 │ │ │ │ + blt 16d748 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16cb58 │ │ │ │ + beq 16cc3c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 16d5a4 │ │ │ │ + beq 16d688 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 16d6c0 │ │ │ │ + blt 16d7a4 │ │ │ │ ldr r1, [r5, #1332] @ 0x534 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - beq 16d6a0 │ │ │ │ + beq 16d784 │ │ │ │ ldr r1, [r5, #140] @ 0x8c │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16d6f8 │ │ │ │ + beq 16d7dc │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 16d728 │ │ │ │ + beq 16d80c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16cbc4 │ │ │ │ + beq 16cca8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 16d5b0 │ │ │ │ + beq 16d694 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16cbe0 │ │ │ │ + beq 16ccc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16d5bc │ │ │ │ + beq 16d6a0 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - beq 16d754 │ │ │ │ + beq 16d838 │ │ │ │ add r9, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r9, #1500] @ 0x5dc │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - beq 16d774 │ │ │ │ + beq 16d858 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 16d7a4 │ │ │ │ + beq 16d888 │ │ │ │ ldr r1, [r9, #1716] @ 0x6b4 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 16d7d4 │ │ │ │ + beq 16d8b8 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 16d824 │ │ │ │ + beq 16d908 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - beq 16cc64 │ │ │ │ + beq 16cd48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16d694 │ │ │ │ + beq 16d778 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16cc80 │ │ │ │ + beq 16cd64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 16d6ec │ │ │ │ + beq 16d7d0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16cc9c │ │ │ │ + beq 16cd80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16d6e0 │ │ │ │ + beq 16d7c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - blt 16d804 │ │ │ │ + blt 16d8e8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add fp, fp, #2 │ │ │ │ cmp fp, r3, lsl #1 │ │ │ │ mov r3, fp │ │ │ │ - blt 16c94c │ │ │ │ + blt 16ca30 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16ccd8 │ │ │ │ + beq 16cdbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 16d854 │ │ │ │ + beq 16d938 │ │ │ │ mov r0, #1 │ │ │ │ - b 16cd00 │ │ │ │ - ldr r1, [pc, #780] @ 16cff4 │ │ │ │ - ldr r0, [pc, #780] @ 16cff8 │ │ │ │ + b 16cde4 │ │ │ │ + ldr r1, [pc, #780] @ 16d0d8 │ │ │ │ + ldr r0, [pc, #780] @ 16d0dc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #756] @ 16cffc │ │ │ │ - ldr r3, [pc, #656] @ 16cf9c │ │ │ │ + ldr r2, [pc, #756] @ 16d0e0 │ │ │ │ + ldr r3, [pc, #656] @ 16d080 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 16d7d0 │ │ │ │ + bne 16d8b4 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16cf30 │ │ │ │ + beq 16d014 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16bfec │ │ │ │ + beq 16c0d0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16bfec │ │ │ │ + beq 16c0d0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 16bfec │ │ │ │ + bne 16c0d0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16bfec │ │ │ │ + b 16c0d0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c0ac │ │ │ │ + b 16c190 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c0fc │ │ │ │ + b 16c1e0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c1e8 │ │ │ │ + b 16c2cc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c294 │ │ │ │ + b 16c378 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c2d4 │ │ │ │ - ldr r1, [pc, #600] @ 16d000 │ │ │ │ - ldr r0, [pc, #600] @ 16d004 │ │ │ │ + b 16c3b8 │ │ │ │ + ldr r1, [pc, #600] @ 16d0e4 │ │ │ │ + ldr r0, [pc, #600] @ 16d0e8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c154 │ │ │ │ + b 16c238 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c194 │ │ │ │ - ldr r1, [pc, #552] @ 16d008 │ │ │ │ - ldr r0, [pc, #552] @ 16d00c │ │ │ │ + b 16c278 │ │ │ │ + ldr r1, [pc, #552] @ 16d0ec │ │ │ │ + ldr r0, [pc, #552] @ 16d0f0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c3f0 │ │ │ │ + b 16c4d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c6a0 │ │ │ │ + b 16c784 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c684 │ │ │ │ + b 16c768 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c6dc │ │ │ │ - ldr r1, [pc, #480] @ 16d010 │ │ │ │ - ldr r0, [pc, #480] @ 16d014 │ │ │ │ + b 16c7c0 │ │ │ │ + ldr r1, [pc, #480] @ 16d0f4 │ │ │ │ + ldr r0, [pc, #480] @ 16d0f8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #456] @ 16d018 │ │ │ │ - ldr r0, [pc, #456] @ 16d01c │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #456] @ 16d0fc │ │ │ │ + ldr r0, [pc, #456] @ 16d100 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #31 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c430 │ │ │ │ - ldr r1, [pc, #424] @ 16d020 │ │ │ │ - ldr r0, [pc, #424] @ 16d024 │ │ │ │ + b 16c514 │ │ │ │ + ldr r1, [pc, #424] @ 16d104 │ │ │ │ + ldr r0, [pc, #424] @ 16d108 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #404] @ 16d028 │ │ │ │ - ldr r0, [pc, #404] @ 16d02c │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #404] @ 16d10c │ │ │ │ + ldr r0, [pc, #404] @ 16d110 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c4f4 │ │ │ │ - ldr r1, [pc, #372] @ 16d030 │ │ │ │ - ldr r0, [pc, #372] @ 16d034 │ │ │ │ + b 16c5d8 │ │ │ │ + ldr r1, [pc, #372] @ 16d114 │ │ │ │ + ldr r0, [pc, #372] @ 16d118 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c574 │ │ │ │ - ldr r1, [pc, #336] @ 16d038 │ │ │ │ - ldr r0, [pc, #336] @ 16d03c │ │ │ │ + b 16c658 │ │ │ │ + ldr r1, [pc, #336] @ 16d11c │ │ │ │ + ldr r0, [pc, #336] @ 16d120 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c5b4 │ │ │ │ + b 16c698 │ │ │ │ bl aa8fc │ │ │ │ - b 16c218 │ │ │ │ - ldr r1, [pc, #292] @ 16d040 │ │ │ │ - ldr r0, [pc, #292] @ 16d044 │ │ │ │ + b 16c2fc │ │ │ │ + ldr r1, [pc, #292] @ 16d124 │ │ │ │ + ldr r0, [pc, #292] @ 16d128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r3, [pc, #136] @ 16cfc0 │ │ │ │ - ldr r1, [pc, #268] @ 16d048 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r3, [pc, #136] @ 16d0a4 │ │ │ │ + ldr r1, [pc, #268] @ 16d12c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #264] @ 16d04c │ │ │ │ + ldr r0, [pc, #264] @ 16d130 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #240] @ 16d050 │ │ │ │ - ldr r0, [pc, #240] @ 16d054 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #240] @ 16d134 │ │ │ │ + ldr r0, [pc, #240] @ 16d138 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #216] @ 16d058 │ │ │ │ - ldr r0, [pc, #216] @ 16d05c │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #216] @ 16d13c │ │ │ │ + ldr r0, [pc, #216] @ 16d140 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - eoreq r4, sp, r0, asr r0 │ │ │ │ + b 16cde0 │ │ │ │ + eoreq r3, sp, ip, ror #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r4, sp, ip, lsr r0 │ │ │ │ + eoreq r3, sp, r8, asr pc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eoreq r7, fp, r0, ror r1 │ │ │ │ + eoreq r7, fp, r4, ror r1 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r0, r0, ip, lsl r9 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ - eoreq sl, lr, r4, lsl r4 │ │ │ │ - eoreq r4, sp, r8, asr r6 │ │ │ │ - mlaeq pc, r0, r0, r9 @ │ │ │ │ + eoreq sl, lr, r0, lsr r3 │ │ │ │ + eoreq r4, sp, r4, ror r5 │ │ │ │ + eoreq r8, pc, ip, lsr #31 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eoreq r1, r9, r0, ror #1 │ │ │ │ - eoreq r2, r9, r0, ror #20 │ │ │ │ - strdeq r3, [sp], -r0 @ │ │ │ │ - eoreq r1, r9, r0, lsr #32 │ │ │ │ - eoreq r2, r9, r0, lsr #19 │ │ │ │ - eoreq r0, r9, r8, ror #31 │ │ │ │ - eoreq r2, r9, r8, ror #18 │ │ │ │ - mlaeq r9, r8, pc, r0 @ │ │ │ │ - eoreq r2, r9, r8, lsl r9 │ │ │ │ - eoreq r0, r9, ip, ror pc │ │ │ │ - strdeq r2, [r9], -ip @ │ │ │ │ - eoreq r0, r9, r4, asr pc │ │ │ │ - ldrdeq r2, [r9], -r4 @ │ │ │ │ - eoreq r0, r9, r8, lsr pc │ │ │ │ - @ instruction: 0x002928b8 │ │ │ │ - eoreq r0, r9, ip, lsl #30 │ │ │ │ - eoreq r2, r9, ip, lsl #17 │ │ │ │ - eoreq r0, r9, r0, ror #29 │ │ │ │ - eoreq r2, r9, r0, ror #16 │ │ │ │ - @ instruction: 0x00290eb0 │ │ │ │ - eoreq r2, r9, r0, lsr r8 │ │ │ │ - eoreq r0, r9, r8, lsl #29 │ │ │ │ - eoreq r2, r9, r8, lsl #16 │ │ │ │ - eoreq r0, r9, r8, ror #28 │ │ │ │ - eoreq r2, r9, r8, ror #15 │ │ │ │ - eoreq r0, r9, r8, asr #28 │ │ │ │ - eoreq r2, r9, r8, asr #15 │ │ │ │ - @ instruction: 0x00290bb0 │ │ │ │ - eoreq r2, r9, r0, lsr r5 │ │ │ │ - mlaeq r9, r4, fp, r0 │ │ │ │ - eoreq r2, r9, r4, lsl r5 │ │ │ │ - eoreq r0, r9, r4, ror fp │ │ │ │ - strdeq r2, [r9], -r4 @ │ │ │ │ - eoreq r0, r9, ip, asr #22 │ │ │ │ - eoreq r2, r9, ip, asr #9 │ │ │ │ - eoreq r0, r9, r0, lsr #22 │ │ │ │ - eoreq r2, r9, r0, lsr #9 │ │ │ │ - eoreq r0, r9, r4, lsl #22 │ │ │ │ - eoreq r2, r9, r4, lsl #9 │ │ │ │ - ldrdeq r0, [r9], -r8 @ │ │ │ │ - eoreq r2, r9, r8, asr r4 │ │ │ │ - @ instruction: 0x00290abc │ │ │ │ - eoreq r2, r9, ip, lsr r4 │ │ │ │ - eoreq r0, r9, r8, lsl #21 │ │ │ │ - eoreq r2, r9, r8, lsl #8 │ │ │ │ - eoreq r0, r9, r8, ror #20 │ │ │ │ - eoreq r2, r9, r8, ror #7 │ │ │ │ - eoreq r0, r9, ip, lsr sl │ │ │ │ - @ instruction: 0x002923bc │ │ │ │ - eoreq r0, r9, ip, lsl #20 │ │ │ │ - eoreq r2, r9, ip, lsl #7 │ │ │ │ - eoreq r0, r9, ip, ror #19 │ │ │ │ - eoreq r2, r9, ip, ror #6 │ │ │ │ + eoreq r1, r9, r4, ror #1 │ │ │ │ + eoreq r2, r9, r4, ror #20 │ │ │ │ + eoreq r3, sp, ip, lsl #4 │ │ │ │ + eoreq r1, r9, r4, lsr #32 │ │ │ │ + eoreq r2, r9, r4, lsr #19 │ │ │ │ + eoreq r0, r9, ip, ror #31 │ │ │ │ + eoreq r2, r9, ip, ror #18 │ │ │ │ + mlaeq r9, ip, pc, r0 @ │ │ │ │ + eoreq r2, r9, ip, lsl r9 │ │ │ │ + eoreq r0, r9, r0, lsl #31 │ │ │ │ + eoreq r2, r9, r0, lsl #18 │ │ │ │ + eoreq r0, r9, r8, asr pc │ │ │ │ + ldrdeq r2, [r9], -r8 @ │ │ │ │ + eoreq r0, r9, ip, lsr pc │ │ │ │ + @ instruction: 0x002928bc │ │ │ │ + eoreq r0, r9, r0, lsl pc │ │ │ │ + mlaeq r9, r0, r8, r2 │ │ │ │ + eoreq r0, r9, r4, ror #29 │ │ │ │ + eoreq r2, r9, r4, ror #16 │ │ │ │ + @ instruction: 0x00290eb4 │ │ │ │ + eoreq r2, r9, r4, lsr r8 │ │ │ │ + eoreq r0, r9, ip, lsl #29 │ │ │ │ + eoreq r2, r9, ip, lsl #16 │ │ │ │ + eoreq r0, r9, ip, ror #28 │ │ │ │ + eoreq r2, r9, ip, ror #15 │ │ │ │ + eoreq r0, r9, ip, asr #28 │ │ │ │ + eoreq r2, r9, ip, asr #15 │ │ │ │ + @ instruction: 0x00290bb4 │ │ │ │ + eoreq r2, r9, r4, lsr r5 │ │ │ │ + mlaeq r9, r8, fp, r0 │ │ │ │ + eoreq r2, r9, r8, lsl r5 │ │ │ │ + eoreq r0, r9, r8, ror fp │ │ │ │ + strdeq r2, [r9], -r8 @ │ │ │ │ + eoreq r0, r9, r0, asr fp │ │ │ │ + ldrdeq r2, [r9], -r0 @ │ │ │ │ + eoreq r0, r9, r4, lsr #22 │ │ │ │ + eoreq r2, r9, r4, lsr #9 │ │ │ │ + eoreq r0, r9, r8, lsl #22 │ │ │ │ + eoreq r2, r9, r8, lsl #9 │ │ │ │ + ldrdeq r0, [r9], -ip @ │ │ │ │ + eoreq r2, r9, ip, asr r4 │ │ │ │ + eoreq r0, r9, r0, asr #21 │ │ │ │ + eoreq r2, r9, r0, asr #8 │ │ │ │ + eoreq r0, r9, ip, lsl #21 │ │ │ │ + eoreq r2, r9, ip, lsl #8 │ │ │ │ + eoreq r0, r9, ip, ror #20 │ │ │ │ + eoreq r2, r9, ip, ror #7 │ │ │ │ + eoreq r0, r9, r0, asr #20 │ │ │ │ + eoreq r2, r9, r0, asr #7 │ │ │ │ + eoreq r0, r9, r0, lsl sl │ │ │ │ + mlaeq r9, r0, r3, r2 │ │ │ │ + strdeq r0, [r9], -r0 @ │ │ │ │ + eoreq r2, r9, r0, ror r3 │ │ │ │ + ldrdeq r0, [r9], -r4 @ │ │ │ │ + eoreq r2, r9, r4, asr r3 │ │ │ │ + @ instruction: 0x002909b8 │ │ │ │ + eoreq r2, r9, r8, lsr r3 │ │ │ │ + eoreq r5, sl, ip, asr r4 │ │ │ │ + mlaeq r9, r0, r9, r0 │ │ │ │ + eoreq r2, r9, ip, lsl #6 │ │ │ │ + eoreq r0, r9, r0, ror #18 │ │ │ │ + eoreq r2, r9, r0, ror #5 │ │ │ │ + eoreq r0, r9, r0, asr #18 │ │ │ │ + eoreq r2, r9, r0, asr #5 │ │ │ │ + eoreq r5, sl, r8, ror #7 │ │ │ │ + eoreq r0, r9, r8, lsl r9 │ │ │ │ + mlaeq r9, r8, r2, r2 │ │ │ │ + strdeq r0, [r9], -r0 @ │ │ │ │ + eoreq r2, r9, r0, ror r2 │ │ │ │ ldrdeq r0, [r9], -r0 @ │ │ │ │ - eoreq r2, r9, r0, asr r3 │ │ │ │ - @ instruction: 0x002909b4 │ │ │ │ - eoreq r2, r9, r4, lsr r3 │ │ │ │ - eoreq r5, sl, r8, asr r4 │ │ │ │ - eoreq r0, r9, ip, lsl #19 │ │ │ │ - eoreq r2, r9, r8, lsl #6 │ │ │ │ - eoreq r0, r9, ip, asr r9 │ │ │ │ + eoreq r2, r9, r0, asr r2 │ │ │ │ + eoreq r5, sl, r4, ror r3 │ │ │ │ + mlaeq r9, ip, r8, r0 │ │ │ │ + eoreq r2, r9, r8, lsl r2 │ │ │ │ + @ instruction: 0x0028bbb8 │ │ │ │ + eoreq r0, r9, r8, ror #16 │ │ │ │ + eoreq r2, r9, r8, ror #3 │ │ │ │ + strdeq r0, [r9], -ip @ │ │ │ │ + eoreq r2, r9, ip, ror r1 │ │ │ │ + eoreq r5, sl, r8, lsr #5 │ │ │ │ + ldrdeq r0, [r9], -r0 @ │ │ │ │ + eoreq r2, r9, ip, asr #2 │ │ │ │ + @ instruction: 0x002907b4 │ │ │ │ + eoreq r2, r9, r4, lsr r1 │ │ │ │ + mlaeq r9, r0, r7, r0 │ │ │ │ + eoreq r2, r9, ip, lsl #2 │ │ │ │ + eoreq r0, r9, r0, ror #14 │ │ │ │ ldrdeq r2, [r9], -ip @ │ │ │ │ - eoreq r0, r9, ip, lsr r9 │ │ │ │ - @ instruction: 0x002922bc │ │ │ │ - eoreq r5, sl, r4, ror #7 │ │ │ │ - eoreq r0, r9, r4, lsl r9 │ │ │ │ - mlaeq r9, r4, r2, r2 │ │ │ │ - eoreq r0, r9, ip, ror #17 │ │ │ │ - eoreq r2, r9, ip, ror #4 │ │ │ │ - eoreq r0, r9, ip, asr #17 │ │ │ │ - eoreq r2, r9, ip, asr #4 │ │ │ │ - eoreq r5, sl, r0, ror r3 │ │ │ │ - mlaeq r9, r8, r8, r0 │ │ │ │ - eoreq r2, r9, r4, lsl r2 │ │ │ │ - @ instruction: 0x0028bbb4 │ │ │ │ - eoreq r0, r9, r4, ror #16 │ │ │ │ - eoreq r2, r9, r4, ror #3 │ │ │ │ - strdeq r0, [r9], -r8 @ │ │ │ │ - eoreq r2, r9, r8, ror r1 │ │ │ │ - eoreq r5, sl, r4, lsr #5 │ │ │ │ - eoreq r0, r9, ip, asr #15 │ │ │ │ - eoreq r2, r9, r8, asr #2 │ │ │ │ - @ instruction: 0x002907b0 │ │ │ │ - eoreq r2, r9, r0, lsr r1 │ │ │ │ - eoreq r0, r9, ip, lsl #15 │ │ │ │ - eoreq r2, r9, r8, lsl #2 │ │ │ │ - eoreq r0, r9, ip, asr r7 │ │ │ │ - ldrdeq r2, [r9], -r8 @ │ │ │ │ - eoreq r0, r9, r0, lsr #14 │ │ │ │ - eoreq r2, r9, r0, lsr #1 │ │ │ │ - eoreq r0, r9, r0, lsl #14 │ │ │ │ - eoreq r2, r9, r0, lsl #1 │ │ │ │ - eoreq r0, r9, r8, asr #13 │ │ │ │ - eoreq r2, r9, r8, asr #32 │ │ │ │ - eoreq r5, sl, r0, ror #2 │ │ │ │ - mlaeq r9, r0, r6, r0 │ │ │ │ - eoreq r2, r9, ip │ │ │ │ - eoreq r0, r9, ip, ror #12 │ │ │ │ - eoreq r1, r9, ip, ror #31 │ │ │ │ - eoreq r0, r9, ip, asr #12 │ │ │ │ - eoreq r1, r9, ip, asr #31 │ │ │ │ - eoreq sp, r8, r0, lsl #29 │ │ │ │ - eoreq r0, r9, r0, lsl r6 │ │ │ │ - mlaeq r9, r0, pc, r1 @ │ │ │ │ - eoreq r0, r9, r8, ror #11 │ │ │ │ - eoreq r1, r9, r8, ror #30 │ │ │ │ - @ instruction: 0x002905bc │ │ │ │ - eoreq r1, r9, ip, lsr pc │ │ │ │ - eoreq r5, sl, r4, rrx │ │ │ │ - mlaeq r9, r4, r5, r0 │ │ │ │ - eoreq r1, r9, r0, lsl pc │ │ │ │ - strdeq r5, [fp], -r8 @ │ │ │ │ - strdeq r7, [r8], -r8 @ │ │ │ │ - eoreq r4, r9, r4, asr #25 │ │ │ │ - andeq pc, r4, r9, ror #23 │ │ │ │ - ldrdeq r5, [fp], -r0 @ │ │ │ │ - ldrdeq r7, [r8], -r0 @ │ │ │ │ - @ instruction: 0x002948b8 │ │ │ │ - andeq pc, r4, sp, lsr #22 │ │ │ │ - @ instruction: 0x002b18b8 │ │ │ │ - mlaeq r8, r4, sl, r7 │ │ │ │ - @ instruction: 0x0028abbc │ │ │ │ + eoreq r0, r9, r4, lsr #14 │ │ │ │ + eoreq r2, r9, r4, lsr #1 │ │ │ │ + eoreq r0, r9, r4, lsl #14 │ │ │ │ + eoreq r2, r9, r4, lsl #1 │ │ │ │ + eoreq r0, r9, ip, asr #13 │ │ │ │ + eoreq r2, r9, ip, asr #32 │ │ │ │ + eoreq r5, sl, r4, ror #2 │ │ │ │ + mlaeq r9, r4, r6, r0 │ │ │ │ + eoreq r2, r9, r0, lsl r0 │ │ │ │ + eoreq r0, r9, r0, ror r6 │ │ │ │ + strdeq r1, [r9], -r0 @ │ │ │ │ + eoreq r0, r9, r0, asr r6 │ │ │ │ + ldrdeq r1, [r9], -r0 @ │ │ │ │ + eoreq sp, r8, r4, lsl #29 │ │ │ │ + eoreq r0, r9, r4, lsl r6 │ │ │ │ + mlaeq r9, r4, pc, r1 @ │ │ │ │ + eoreq r0, r9, ip, ror #11 │ │ │ │ + eoreq r1, r9, ip, ror #30 │ │ │ │ + eoreq r0, r9, r0, asr #11 │ │ │ │ + eoreq r1, r9, r0, asr #30 │ │ │ │ + eoreq r5, sl, r8, rrx │ │ │ │ + mlaeq r9, r8, r5, r0 │ │ │ │ + eoreq r1, r9, r4, lsl pc │ │ │ │ + strdeq r5, [fp], -ip @ │ │ │ │ + strdeq r7, [r8], -ip @ │ │ │ │ + eoreq r4, r9, r8, asr #25 │ │ │ │ + strdeq pc, [r4], -r2 │ │ │ │ + ldrdeq r5, [fp], -r4 @ │ │ │ │ + ldrdeq r7, [r8], -r4 @ │ │ │ │ + @ instruction: 0x002948bc │ │ │ │ + andeq pc, r4, r6, lsr fp @ │ │ │ │ + @ instruction: 0x002b18bc │ │ │ │ + mlaeq r8, r8, sl, r7 │ │ │ │ + eoreq sl, r8, r0, asr #23 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - mlaeq fp, r0, r8, r1 │ │ │ │ - @ instruction: 0x00287ab0 │ │ │ │ - ldrdeq r7, [r8], -ip @ │ │ │ │ - eoreq r5, fp, ip, asr r8 │ │ │ │ - eoreq r7, r8, ip, asr r9 │ │ │ │ - eoreq r3, r9, r8, ror #1 │ │ │ │ - andeq pc, r4, r1, lsr ip @ │ │ │ │ - eoreq r5, fp, r4, lsr r8 │ │ │ │ - eoreq r7, r8, r4, lsr r9 │ │ │ │ - eoreq r4, r9, ip, lsl #24 │ │ │ │ - andeq pc, r4, fp, lsr #24 │ │ │ │ - bl aa8fc │ │ │ │ - b 16c308 │ │ │ │ - ldr r1, [pc, #-444] @ 16d060 │ │ │ │ - ldr r0, [pc, #-444] @ 16d064 │ │ │ │ + mlaeq fp, r4, r8, r1 │ │ │ │ + @ instruction: 0x00287ab4 │ │ │ │ + eoreq r7, r8, r0, ror #21 │ │ │ │ + eoreq r5, fp, r0, ror #16 │ │ │ │ + eoreq r7, r8, r0, ror #18 │ │ │ │ + eoreq r3, r9, ip, ror #1 │ │ │ │ + andeq pc, r4, sl, lsr ip @ │ │ │ │ + eoreq r5, fp, r8, lsr r8 │ │ │ │ + eoreq r7, r8, r8, lsr r9 │ │ │ │ + eoreq r4, r9, r0, lsl ip │ │ │ │ + andeq pc, r4, r4, lsr ip @ │ │ │ │ + bl aa8fc │ │ │ │ + b 16c3ec │ │ │ │ + ldr r1, [pc, #-444] @ 16d144 │ │ │ │ + ldr r0, [pc, #-444] @ 16d148 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-464] @ 16d068 │ │ │ │ - ldr r0, [pc, #-464] @ 16d06c │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-464] @ 16d14c │ │ │ │ + ldr r0, [pc, #-464] @ 16d150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-484] @ 16d070 │ │ │ │ - ldr r0, [pc, #-484] @ 16d074 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-484] @ 16d154 │ │ │ │ + ldr r0, [pc, #-484] @ 16d158 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ bl aa8fc │ │ │ │ - b 16c480 │ │ │ │ - ldr r1, [pc, #-516] @ 16d078 │ │ │ │ - ldr r0, [pc, #-516] @ 16d07c │ │ │ │ + b 16c564 │ │ │ │ + ldr r1, [pc, #-516] @ 16d15c │ │ │ │ + ldr r0, [pc, #-516] @ 16d160 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ bl aa8fc │ │ │ │ - b 16c50c │ │ │ │ - ldr r1, [pc, #-556] @ 16d080 │ │ │ │ - ldr r0, [pc, #-556] @ 16d084 │ │ │ │ + b 16c5f0 │ │ │ │ + ldr r1, [pc, #-556] @ 16d164 │ │ │ │ + ldr r0, [pc, #-556] @ 16d168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-576] @ 16d088 │ │ │ │ - ldr r0, [pc, #-576] @ 16d08c │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-576] @ 16d16c │ │ │ │ + ldr r0, [pc, #-576] @ 16d170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c8b0 │ │ │ │ - ldr r1, [pc, #-608] @ 16d090 │ │ │ │ - ldr r0, [pc, #-608] @ 16d094 │ │ │ │ + b 16c994 │ │ │ │ + ldr r1, [pc, #-608] @ 16d174 │ │ │ │ + ldr r0, [pc, #-608] @ 16d178 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-632] @ 16d098 │ │ │ │ - ldr r0, [pc, #-632] @ 16d09c │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-632] @ 16d17c │ │ │ │ + ldr r0, [pc, #-632] @ 16d180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ bl aa8fc │ │ │ │ - b 16c618 │ │ │ │ + b 16c6fc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c9b0 │ │ │ │ - ldr r1, [pc, #-672] @ 16d0a0 │ │ │ │ - ldr r0, [pc, #-672] @ 16d0a4 │ │ │ │ + b 16ca94 │ │ │ │ + ldr r1, [pc, #-672] @ 16d184 │ │ │ │ + ldr r0, [pc, #-672] @ 16d188 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-696] @ 16d0a8 │ │ │ │ - ldr r0, [pc, #-696] @ 16d0ac │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-696] @ 16d18c │ │ │ │ + ldr r0, [pc, #-696] @ 16d190 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #31 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16c920 │ │ │ │ - ldr r1, [pc, #-732] @ 16d0b0 │ │ │ │ - ldr r0, [pc, #-732] @ 16d0b4 │ │ │ │ + b 16ca04 │ │ │ │ + ldr r1, [pc, #-732] @ 16d194 │ │ │ │ + ldr r0, [pc, #-732] @ 16d198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #31 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16ca00 │ │ │ │ - ldr r1, [pc, #-776] @ 16d0b8 │ │ │ │ - ldr r0, [pc, #-776] @ 16d0bc │ │ │ │ + b 16cae4 │ │ │ │ + ldr r1, [pc, #-776] @ 16d19c │ │ │ │ + ldr r0, [pc, #-776] @ 16d1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #31 │ │ │ │ bl b6f00 │ │ │ │ - b 16d3a0 │ │ │ │ - ldr r1, [pc, #-796] @ 16d0c0 │ │ │ │ - ldr r0, [pc, #-796] @ 16d0c4 │ │ │ │ + b 16d484 │ │ │ │ + ldr r1, [pc, #-796] @ 16d1a4 │ │ │ │ + ldr r0, [pc, #-796] @ 16d1a8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-820] @ 16d0c8 │ │ │ │ - ldr r0, [pc, #-820] @ 16d0cc │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-820] @ 16d1ac │ │ │ │ + ldr r0, [pc, #-820] @ 16d1b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-840] @ 16d0d0 │ │ │ │ - ldr r0, [pc, #-840] @ 16d0d4 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-840] @ 16d1b4 │ │ │ │ + ldr r0, [pc, #-840] @ 16d1b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ - ldr ip, [pc, #-860] @ 16d0d8 │ │ │ │ - ldr r1, [pc, #-860] @ 16d0dc │ │ │ │ + b 16cde0 │ │ │ │ + ldr ip, [pc, #-860] @ 16d1bc │ │ │ │ + ldr r1, [pc, #-860] @ 16d1c0 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #-864] @ 16d0e0 │ │ │ │ + ldr r0, [pc, #-864] @ 16d1c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-904] @ 16d0e4 │ │ │ │ - ldr r0, [pc, #-904] @ 16d0e8 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-904] @ 16d1c8 │ │ │ │ + ldr r0, [pc, #-904] @ 16d1cc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ bl b6f00 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-932] @ 16d0ec │ │ │ │ - ldr r0, [pc, #-932] @ 16d0f0 │ │ │ │ + ldr r1, [pc, #-932] @ 16d1d0 │ │ │ │ + ldr r0, [pc, #-932] @ 16d1d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ bl b6f00 │ │ │ │ - b 16d458 │ │ │ │ - ldr ip, [pc, #-952] @ 16d0f4 │ │ │ │ - ldr r1, [pc, #-952] @ 16d0f8 │ │ │ │ - ldr r0, [pc, #-952] @ 16d0fc │ │ │ │ + b 16d53c │ │ │ │ + ldr ip, [pc, #-952] @ 16d1d8 │ │ │ │ + ldr r1, [pc, #-952] @ 16d1dc │ │ │ │ + ldr r0, [pc, #-952] @ 16d1e0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-988] @ 16d100 │ │ │ │ - ldr r0, [pc, #-988] @ 16d104 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-988] @ 16d1e4 │ │ │ │ + ldr r0, [pc, #-988] @ 16d1e8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ bl b6f00 │ │ │ │ - b 16d458 │ │ │ │ - ldr r1, [pc, #-1012] @ 16d108 │ │ │ │ - ldr r0, [pc, #-1012] @ 16d10c │ │ │ │ + b 16d53c │ │ │ │ + ldr r1, [pc, #-1012] @ 16d1ec │ │ │ │ + ldr r0, [pc, #-1012] @ 16d1f0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r0, [pc, #-1044] @ 16d110 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r0, [pc, #-1044] @ 16d1f4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r1, [pc, #-1056] @ 16d114 │ │ │ │ - ldr r0, [pc, #-1056] @ 16d118 │ │ │ │ + ldr r1, [pc, #-1056] @ 16d1f8 │ │ │ │ + ldr r0, [pc, #-1056] @ 16d1fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 16d458 │ │ │ │ + b 16d53c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16ca5c │ │ │ │ - ldr ip, [pc, #-1088] @ 16d11c │ │ │ │ - ldr r1, [pc, #-1088] @ 16d120 │ │ │ │ - ldr r0, [pc, #-1088] @ 16d124 │ │ │ │ + b 16cb40 │ │ │ │ + ldr ip, [pc, #-1088] @ 16d200 │ │ │ │ + ldr r1, [pc, #-1088] @ 16d204 │ │ │ │ + ldr r0, [pc, #-1088] @ 16d208 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - b 16caec │ │ │ │ + b 16cbd0 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16cb20 │ │ │ │ + b 16cc04 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16cb58 │ │ │ │ + b 16cc3c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16cbc4 │ │ │ │ + b 16cca8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16cbe0 │ │ │ │ - ldr r1, [pc, #-1192] @ 16d128 │ │ │ │ - ldr r0, [pc, #-1192] @ 16d12c │ │ │ │ + b 16ccc4 │ │ │ │ + ldr r1, [pc, #-1192] @ 16d20c │ │ │ │ + ldr r0, [pc, #-1192] @ 16d210 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl b6f00 │ │ │ │ - b 16d458 │ │ │ │ - ldr r0, [pc, #-1216] @ 16d130 │ │ │ │ + b 16d53c │ │ │ │ + ldr r0, [pc, #-1216] @ 16d214 │ │ │ │ ldr r3, [r6] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r9} │ │ │ │ - ldr r1, [pc, #-1228] @ 16d134 │ │ │ │ - ldr r0, [pc, #-1228] @ 16d138 │ │ │ │ + ldr r1, [pc, #-1228] @ 16d218 │ │ │ │ + ldr r0, [pc, #-1228] @ 16d21c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 16d458 │ │ │ │ - ldr r1, [pc, #-1248] @ 16d13c │ │ │ │ - ldr r0, [pc, #-1248] @ 16d140 │ │ │ │ + b 16d53c │ │ │ │ + ldr r1, [pc, #-1248] @ 16d220 │ │ │ │ + ldr r0, [pc, #-1248] @ 16d224 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl b6f00 │ │ │ │ - b 16d458 │ │ │ │ - ldr r1, [pc, #-1272] @ 16d144 │ │ │ │ - ldr r0, [pc, #-1272] @ 16d148 │ │ │ │ + b 16d53c │ │ │ │ + ldr r1, [pc, #-1272] @ 16d228 │ │ │ │ + ldr r0, [pc, #-1272] @ 16d22c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r1, [pc, #-1312] @ 16d14c │ │ │ │ - ldr r0, [pc, #-1312] @ 16d150 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r1, [pc, #-1312] @ 16d230 │ │ │ │ + ldr r0, [pc, #-1312] @ 16d234 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 16ccfc │ │ │ │ + b 16cde0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16cc64 │ │ │ │ + b 16cd48 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1368] @ 16d154 │ │ │ │ - ldr r0, [pc, #-1368] @ 16d158 │ │ │ │ + ldr r1, [pc, #-1368] @ 16d238 │ │ │ │ + ldr r0, [pc, #-1368] @ 16d23c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl b6f00 │ │ │ │ - b 16d458 │ │ │ │ + b 16d53c │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1392] @ 16d15c │ │ │ │ - ldr r0, [pc, #-1392] @ 16d160 │ │ │ │ + ldr r1, [pc, #-1392] @ 16d240 │ │ │ │ + ldr r0, [pc, #-1392] @ 16d244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl b6f00 │ │ │ │ - b 16d458 │ │ │ │ + b 16d53c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16cc9c │ │ │ │ + b 16cd80 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16cc80 │ │ │ │ - ldr r1, [pc, #-1436] @ 16d164 │ │ │ │ - ldr r0, [pc, #-1436] @ 16d168 │ │ │ │ + b 16cd64 │ │ │ │ + ldr r1, [pc, #-1436] @ 16d248 │ │ │ │ + ldr r0, [pc, #-1436] @ 16d24c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r2, [pc, #-1476] @ 16d16c │ │ │ │ - ldr r1, [pc, #-1476] @ 16d170 │ │ │ │ - ldr r0, [pc, #-1476] @ 16d174 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r2, [pc, #-1476] @ 16d250 │ │ │ │ + ldr r1, [pc, #-1476] @ 16d254 │ │ │ │ + ldr r0, [pc, #-1476] @ 16d258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl d8818 │ │ │ │ - b 16d714 │ │ │ │ + b 16d7f8 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1512] @ 16d178 │ │ │ │ - ldr r0, [pc, #-1512] @ 16d17c │ │ │ │ + ldr r1, [pc, #-1512] @ 16d25c │ │ │ │ + ldr r0, [pc, #-1512] @ 16d260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl b6f00 │ │ │ │ - b 16d458 │ │ │ │ - ldr r1, [pc, #-1532] @ 16d180 │ │ │ │ + b 16d53c │ │ │ │ + ldr r1, [pc, #-1532] @ 16d264 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #-1536] @ 16d184 │ │ │ │ + ldr r0, [pc, #-1536] @ 16d268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 16ccfc │ │ │ │ - ldr r2, [pc, #-1572] @ 16d188 │ │ │ │ + b 16cde0 │ │ │ │ + ldr r2, [pc, #-1572] @ 16d26c │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1576] @ 16d18c │ │ │ │ - ldr r0, [pc, #-1576] @ 16d190 │ │ │ │ + ldr r1, [pc, #-1576] @ 16d270 │ │ │ │ + ldr r0, [pc, #-1576] @ 16d274 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r8} │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl d8818 │ │ │ │ - b 16d790 │ │ │ │ + b 16d874 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #-1608] @ 16d194 │ │ │ │ - ldr r0, [pc, #-1608] @ 16d198 │ │ │ │ + ldr r1, [pc, #-1608] @ 16d278 │ │ │ │ + ldr r0, [pc, #-1608] @ 16d27c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 16d3a0 │ │ │ │ - ldr r1, [pc, #-1648] @ 16d19c │ │ │ │ - ldr r0, [pc, #-1648] @ 16d1a0 │ │ │ │ + b 16d484 │ │ │ │ + ldr r1, [pc, #-1648] @ 16d280 │ │ │ │ + ldr r0, [pc, #-1648] @ 16d284 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl b6f00 │ │ │ │ - b 16d458 │ │ │ │ - ldr r2, [pc, #-1672] @ 16d1a4 │ │ │ │ - ldr r1, [pc, #-1672] @ 16d1a8 │ │ │ │ - ldr r0, [pc, #-1672] @ 16d1ac │ │ │ │ + b 16d53c │ │ │ │ + ldr r2, [pc, #-1672] @ 16d288 │ │ │ │ + ldr r1, [pc, #-1672] @ 16d28c │ │ │ │ + ldr r0, [pc, #-1672] @ 16d290 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ str r9, [sp, #4] │ │ │ │ bl d8818 │ │ │ │ - b 16d7f0 │ │ │ │ + b 16d8d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16ccd8 │ │ │ │ + b 16cdbc │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #-1724] @ 16d1b0 │ │ │ │ - ldr r1, [pc, #-1724] @ 16d1b4 │ │ │ │ - ldr r0, [pc, #-1724] @ 16d1b8 │ │ │ │ + ldr r3, [pc, #-1724] @ 16d294 │ │ │ │ + ldr r1, [pc, #-1724] @ 16d298 │ │ │ │ + ldr r0, [pc, #-1724] @ 16d29c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1296 @ 0x510 │ │ │ │ - ldr r2, [pc, #-1732] @ 16d1bc │ │ │ │ + ldr r2, [pc, #-1732] @ 16d2a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1748] @ 16d1c0 │ │ │ │ - ldr r1, [pc, #-1748] @ 16d1c4 │ │ │ │ - ldr r0, [pc, #-1748] @ 16d1c8 │ │ │ │ + ldr r3, [pc, #-1748] @ 16d2a4 │ │ │ │ + ldr r1, [pc, #-1748] @ 16d2a8 │ │ │ │ + ldr r0, [pc, #-1748] @ 16d2ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1296 @ 0x510 │ │ │ │ - ldr r2, [pc, #-1756] @ 16d1cc │ │ │ │ + ldr r2, [pc, #-1756] @ 16d2b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1772] @ 16d1d0 │ │ │ │ - ldr r1, [pc, #-1772] @ 16d1d4 │ │ │ │ - ldr r0, [pc, #-1772] @ 16d1d8 │ │ │ │ + ldr r3, [pc, #-1772] @ 16d2b4 │ │ │ │ + ldr r1, [pc, #-1772] @ 16d2b8 │ │ │ │ + ldr r0, [pc, #-1772] @ 16d2bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1776] @ 16d1dc │ │ │ │ + ldr r2, [pc, #-1776] @ 16d2c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-1796] @ 16d1e0 │ │ │ │ - ldr r1, [pc, #-1796] @ 16d1e4 │ │ │ │ - ldr r0, [pc, #-1796] @ 16d1e8 │ │ │ │ + ldr r3, [pc, #-1796] @ 16d2c4 │ │ │ │ + ldr r1, [pc, #-1796] @ 16d2c8 │ │ │ │ + ldr r0, [pc, #-1796] @ 16d2cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1820] @ 16d1ec │ │ │ │ - ldr r1, [pc, #-1820] @ 16d1f0 │ │ │ │ - ldr r0, [pc, #-1820] @ 16d1f4 │ │ │ │ + ldr r3, [pc, #-1820] @ 16d2d0 │ │ │ │ + ldr r1, [pc, #-1820] @ 16d2d4 │ │ │ │ + ldr r0, [pc, #-1820] @ 16d2d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1296 @ 0x510 │ │ │ │ - ldr r2, [pc, #-1828] @ 16d1f8 │ │ │ │ + ldr r2, [pc, #-1828] @ 16d2dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1844] @ 16d1fc │ │ │ │ - ldr r1, [pc, #-1844] @ 16d200 │ │ │ │ - ldr r0, [pc, #-1844] @ 16d204 │ │ │ │ + ldr r3, [pc, #-1844] @ 16d2e0 │ │ │ │ + ldr r1, [pc, #-1844] @ 16d2e4 │ │ │ │ + ldr r0, [pc, #-1844] @ 16d2e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1296 @ 0x510 │ │ │ │ - ldr r2, [pc, #-1852] @ 16d208 │ │ │ │ + ldr r2, [pc, #-1852] @ 16d2ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -0016d950 : │ │ │ │ +0016da34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ - ldr r1, [pc, #4072] @ 16e950 │ │ │ │ - ldr r3, [pc, #4072] @ 16e954 │ │ │ │ + ldr r1, [pc, #4072] @ 16ea34 │ │ │ │ + ldr r3, [pc, #4072] @ 16ea38 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #4064] @ 16e958 │ │ │ │ + ldr r5, [pc, #4064] @ 16ea3c │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ - ldr r2, [pc, #4060] @ 16e95c │ │ │ │ + ldr r2, [pc, #4060] @ 16ea40 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ - ldr r3, [pc, #4040] @ 16e960 │ │ │ │ + ldr r3, [pc, #4040] @ 16ea44 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ str r1, [sp, #24] │ │ │ │ cmp r3, r1 │ │ │ │ - ldr r3, [pc, #4020] @ 16e964 │ │ │ │ + ldr r3, [pc, #4020] @ 16ea48 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 16e868 │ │ │ │ + beq 16e94c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #4040] @ 0xfc8 │ │ │ │ - ldr r3, [pc, #4004] @ 16e968 │ │ │ │ + ldr r3, [pc, #4004] @ 16ea4c │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r6] │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16e930 │ │ │ │ - ldr r2, [pc, #3976] @ 16e96c │ │ │ │ + beq 16ea14 │ │ │ │ + ldr r2, [pc, #3976] @ 16ea50 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16da0c │ │ │ │ + beq 16daf0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16da0c │ │ │ │ + beq 16daf0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16e858 │ │ │ │ + beq 16e93c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3312] @ 0xcf0 │ │ │ │ ldr r0, [r4, #1068] @ 0x42c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16eba4 │ │ │ │ - ldr r2, [pc, #3900] @ 16e970 │ │ │ │ + beq 16ec88 │ │ │ │ + ldr r2, [pc, #3900] @ 16ea54 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16da5c │ │ │ │ + beq 16db40 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16da5c │ │ │ │ + beq 16db40 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16e860 │ │ │ │ + beq 16e944 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #4044] @ 0xfcc │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16ebc4 │ │ │ │ - ldr r2, [pc, #3824] @ 16e974 │ │ │ │ + beq 16eca8 │ │ │ │ + ldr r2, [pc, #3824] @ 16ea58 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16daac │ │ │ │ + beq 16db90 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16daac │ │ │ │ + beq 16db90 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16e8ac │ │ │ │ + beq 16e990 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3856] @ 0xf10 │ │ │ │ ldr r0, [r4, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16ebe4 │ │ │ │ - ldr r2, [pc, #3748] @ 16e978 │ │ │ │ + beq 16ecc8 │ │ │ │ + ldr r2, [pc, #3748] @ 16ea5c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16dafc │ │ │ │ + beq 16dbe0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16dafc │ │ │ │ + beq 16dbe0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16e8b4 │ │ │ │ + beq 16e998 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #4048] @ 0xfd0 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16ec04 │ │ │ │ - ldr r2, [pc, #3672] @ 16e97c │ │ │ │ + beq 16ece8 │ │ │ │ + ldr r2, [pc, #3672] @ 16ea60 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16db4c │ │ │ │ + beq 16dc30 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16db4c │ │ │ │ + beq 16dc30 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16e8bc │ │ │ │ + beq 16e9a0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #4052] @ 0xfd4 │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16ec24 │ │ │ │ - ldr r2, [pc, #3596] @ 16e980 │ │ │ │ + beq 16ed08 │ │ │ │ + ldr r2, [pc, #3596] @ 16ea64 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16db9c │ │ │ │ + beq 16dc80 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16db9c │ │ │ │ + beq 16dc80 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16e8c4 │ │ │ │ + beq 16e9a8 │ │ │ │ ldr r1, [r4, #2720] @ 0xaa0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16e8cc │ │ │ │ - ldr r3, [pc, #3532] @ 16e984 │ │ │ │ + beq 16e9b0 │ │ │ │ + ldr r3, [pc, #3532] @ 16ea68 │ │ │ │ mov r0, #2 │ │ │ │ ldr sl, [r5, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ bl 4ffe8 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 16ecb8 │ │ │ │ + beq 16ed9c │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 16f370 │ │ │ │ - ldr r2, [pc, #3480] @ 16e988 │ │ │ │ + beq 16f454 │ │ │ │ + ldr r2, [pc, #3480] @ 16ea6c │ │ │ │ ldr r7, [r5, r2] │ │ │ │ cmp r3, r7 │ │ │ │ - beq 16f348 │ │ │ │ - ldr r2, [pc, #3468] @ 16e98c │ │ │ │ + beq 16f42c │ │ │ │ + ldr r2, [pc, #3468] @ 16ea70 │ │ │ │ ldr r9, [r5, r2] │ │ │ │ cmp r3, r9 │ │ │ │ - beq 16f36c │ │ │ │ + beq 16f450 │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 16eeb8 │ │ │ │ + ble 16ef9c │ │ │ │ cmp r3, #1 │ │ │ │ str sl, [fp, #12] │ │ │ │ - beq 16eeb8 │ │ │ │ - ldr r3, [pc, #3432] @ 16e990 │ │ │ │ + beq 16ef9c │ │ │ │ + ldr r3, [pc, #3432] @ 16ea74 │ │ │ │ str r8, [fp, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16dc5c │ │ │ │ + beq 16dd40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 16e918 │ │ │ │ + beq 16e9fc │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16ecc0 │ │ │ │ + beq 16eda4 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1852] @ 0x73c │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16dc9c │ │ │ │ + beq 16dd80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16e924 │ │ │ │ + beq 16ea08 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16ece8 │ │ │ │ + blt 16edcc │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #3436] @ 0xd6c │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16ed10 │ │ │ │ + beq 16edf4 │ │ │ │ mov r0, r3 │ │ │ │ - ldr r3, [pc, #3272] @ 16e994 │ │ │ │ + ldr r3, [pc, #3272] @ 16ea78 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr fp, [r3] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1276] @ 0x4fc │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 16ed38 │ │ │ │ + beq 16ee1c │ │ │ │ mov r0, #2 │ │ │ │ bl 4fb5c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - beq 16ed60 │ │ │ │ + beq 16ee44 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ - beq 16f2f8 │ │ │ │ + beq 16f3dc │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [fp] │ │ │ │ str sl, [r2, #4] │ │ │ │ str fp, [r2] │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 16edc4 │ │ │ │ - ldr r3, [pc, #3168] @ 16e998 │ │ │ │ - ldr r2, [pc, #3168] @ 16e99c │ │ │ │ + beq 16eea8 │ │ │ │ + ldr r3, [pc, #3168] @ 16ea7c │ │ │ │ + ldr r2, [pc, #3168] @ 16ea80 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr fp, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 16f2d0 │ │ │ │ + beq 16f3b4 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r3] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 16f320 │ │ │ │ + beq 16f404 │ │ │ │ ldr r2, [fp] │ │ │ │ mov r0, #2 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [fp] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 4ffe8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 16ee20 │ │ │ │ + beq 16ef04 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r2, #84] @ 0x54 │ │ │ │ tst r0, #67108864 @ 0x4000000 │ │ │ │ - beq 16f370 │ │ │ │ + beq 16f454 │ │ │ │ cmp r2, r7 │ │ │ │ - beq 16f348 │ │ │ │ + beq 16f42c │ │ │ │ cmp r2, r9 │ │ │ │ - beq 16f36c │ │ │ │ + beq 16f450 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 16eeb8 │ │ │ │ + ble 16ef9c │ │ │ │ cmp r2, #1 │ │ │ │ str r3, [r1, #12] │ │ │ │ - beq 16eeb8 │ │ │ │ + beq 16ef9c │ │ │ │ str fp, [r1, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 16de08 │ │ │ │ + beq 16deec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 16de08 │ │ │ │ + bne 16deec │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16de2c │ │ │ │ + beq 16df10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - bne 16de2c │ │ │ │ + bne 16df10 │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp fp, #0 │ │ │ │ - beq 16ee00 │ │ │ │ + beq 16eee4 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 16ec5c │ │ │ │ + beq 16ed40 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 16f370 │ │ │ │ + beq 16f454 │ │ │ │ cmp r3, r7 │ │ │ │ - beq 16f348 │ │ │ │ + beq 16f42c │ │ │ │ cmp r3, r9 │ │ │ │ - beq 16f36c │ │ │ │ + beq 16f450 │ │ │ │ ldr r3, [sl, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 16eeb8 │ │ │ │ + ble 16ef9c │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #12] │ │ │ │ - beq 16eeb8 │ │ │ │ + beq 16ef9c │ │ │ │ str fp, [sl, #16] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 16deb8 │ │ │ │ + beq 16df9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 16deb8 │ │ │ │ + bne 16df9c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16dedc │ │ │ │ + beq 16dfc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 16dedc │ │ │ │ + bne 16dfc0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16ec64 │ │ │ │ + beq 16ed48 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1856] @ 0x740 │ │ │ │ mov r2, fp │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16df1c │ │ │ │ + beq 16e000 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 16ec44 │ │ │ │ + beq 16ed28 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 16ee34 │ │ │ │ + blt 16ef18 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16df40 │ │ │ │ + beq 16e024 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ addne r3, r3, #2 │ │ │ │ str r3, [r7] │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16ee54 │ │ │ │ + beq 16ef38 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 16f370 │ │ │ │ + beq 16f454 │ │ │ │ cmp r3, r7 │ │ │ │ - beq 16f348 │ │ │ │ + beq 16f42c │ │ │ │ cmp r3, r9 │ │ │ │ - beq 16f36c │ │ │ │ + beq 16f450 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 16eeb8 │ │ │ │ + ble 16ef9c │ │ │ │ cmp r3, #1 │ │ │ │ str r7, [r8, #12] │ │ │ │ - beq 16eeb8 │ │ │ │ - ldr r3, [pc, #2576] @ 16e9a0 │ │ │ │ + beq 16ef9c │ │ │ │ + ldr r3, [pc, #2576] @ 16ea84 │ │ │ │ str r7, [r8, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 16dfc4 │ │ │ │ + beq 16e0a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16ecac │ │ │ │ + beq 16ed90 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 16ee5c │ │ │ │ - ldr r3, [pc, #2512] @ 16e9a4 │ │ │ │ + beq 16ef40 │ │ │ │ + ldr r3, [pc, #2512] @ 16ea88 │ │ │ │ mov r1, fp │ │ │ │ ldr r8, [r5, r3] │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16e000 │ │ │ │ + beq 16e0e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 16ecdc │ │ │ │ + beq 16edc0 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16ee7c │ │ │ │ + beq 16ef60 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, sl │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16e034 │ │ │ │ + beq 16e118 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16ed04 │ │ │ │ + beq 16ede8 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16eebc │ │ │ │ + beq 16efa0 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1692] @ 0x69c │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 16e074 │ │ │ │ + beq 16e158 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16ed2c │ │ │ │ + beq 16ee10 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16eed8 │ │ │ │ + blt 16efbc │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1692] @ 0x69c │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16eef4 │ │ │ │ + beq 16efd8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16e0b4 │ │ │ │ + beq 16e198 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ addne r3, r3, #2 │ │ │ │ str r3, [r7] │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 16ef3c │ │ │ │ + beq 16f020 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 16f370 │ │ │ │ + beq 16f454 │ │ │ │ cmp r3, r7 │ │ │ │ - beq 16f348 │ │ │ │ + beq 16f42c │ │ │ │ cmp r3, r9 │ │ │ │ - beq 16f36c │ │ │ │ + beq 16f450 │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 16eeb8 │ │ │ │ + ble 16ef9c │ │ │ │ cmp r3, #1 │ │ │ │ str r7, [fp, #12] │ │ │ │ - beq 16eeb8 │ │ │ │ + beq 16ef9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ str r7, [fp, #16] │ │ │ │ bl 4fe5c │ │ │ │ ldr r2, [fp] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16e12c │ │ │ │ + beq 16e210 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [fp] │ │ │ │ - beq 16edb8 │ │ │ │ + beq 16ee9c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16ef14 │ │ │ │ + beq 16eff8 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 16ef50 │ │ │ │ + beq 16f034 │ │ │ │ ldr r2, [fp, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 16f370 │ │ │ │ + beq 16f454 │ │ │ │ cmp r2, r7 │ │ │ │ - beq 16f348 │ │ │ │ + beq 16f42c │ │ │ │ cmp r2, r9 │ │ │ │ - beq 16f36c │ │ │ │ + beq 16f450 │ │ │ │ ldr r2, [fp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 16eeb8 │ │ │ │ + ble 16ef9c │ │ │ │ cmp r2, #1 │ │ │ │ str r8, [fp, #12] │ │ │ │ - beq 16eeb8 │ │ │ │ + beq 16ef9c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, fp │ │ │ │ str sl, [fp, #16] │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16e1ac │ │ │ │ + beq 16e290 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 16edf4 │ │ │ │ + beq 16eed8 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16ef58 │ │ │ │ + beq 16f03c │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1696] @ 0x6a0 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16e1ec │ │ │ │ + beq 16e2d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16ec50 │ │ │ │ + beq 16ed34 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r8, [r6] │ │ │ │ - blt 16ef8c │ │ │ │ + blt 16f070 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, #4 │ │ │ │ ldr sl, [r3, #1784] @ 0x6f8 │ │ │ │ bl 4ffe8 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 16efac │ │ │ │ + beq 16f090 │ │ │ │ mvn r0, #1 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 16f370 │ │ │ │ + beq 16f454 │ │ │ │ cmp r3, r7 │ │ │ │ - beq 16f348 │ │ │ │ + beq 16f42c │ │ │ │ cmp r3, r9 │ │ │ │ - beq 16f36c │ │ │ │ + beq 16f450 │ │ │ │ ldr r2, [fp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 16eeb8 │ │ │ │ + ble 16ef9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [fp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16ee9c │ │ │ │ + beq 16ef80 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, r3, #1 │ │ │ │ cmp r2, #1 │ │ │ │ str r1, [r0] │ │ │ │ - beq 16eeb8 │ │ │ │ + beq 16ef9c │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ str r0, [fp, #16] │ │ │ │ - beq 16f2c0 │ │ │ │ + beq 16f3a4 │ │ │ │ add r1, r3, #2 │ │ │ │ cmp r2, #2 │ │ │ │ str r1, [r0] │ │ │ │ - beq 16eeb8 │ │ │ │ + beq 16ef9c │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #3 │ │ │ │ str r0, [fp, #20] │ │ │ │ strne r3, [r0] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 16eeb8 │ │ │ │ + beq 16ef9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [fp, #24] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ mov r2, fp │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16e2d8 │ │ │ │ + beq 16e3bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 16ec80 │ │ │ │ + beq 16ed64 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 16efb4 │ │ │ │ - ldr r0, [pc, #1728] @ 16e9a8 │ │ │ │ + blt 16f098 │ │ │ │ + ldr r0, [pc, #1728] @ 16ea8c │ │ │ │ ldr r2, [r4, #4048] @ 0xfd0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #456 @ 0x1c8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16efd4 │ │ │ │ - ldr r7, [pc, #1700] @ 16e9ac │ │ │ │ + beq 16f0b8 │ │ │ │ + ldr r7, [pc, #1700] @ 16ea90 │ │ │ │ ldr r3, [r4, #2008] @ 0x7d8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #540 @ 0x21c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r7!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #60 @ 0x3c │ │ │ │ mov r9, lr │ │ │ │ str lr, [sp, #32] │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm r7, {r0, r1} │ │ │ │ - ldr ip, [pc, #1660] @ 16e9b0 │ │ │ │ + ldr ip, [pc, #1660] @ 16ea94 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldm r9!, {r0, r1, r2, r3} │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #3696 @ 0xe70 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1} │ │ │ │ add sl, r4, #4096 @ 0x1000 │ │ │ │ @@ -295370,250 +295427,250 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sl, #1868] @ 0x74c │ │ │ │ str r1, [sp] │ │ │ │ mov r0, #6 │ │ │ │ mov r1, fp │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16eff4 │ │ │ │ + beq 16f0d8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16e3c0 │ │ │ │ + beq 16e4a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 16e3c0 │ │ │ │ + bne 16e4a4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16f040 │ │ │ │ - ldr r2, [pc, #1504] @ 16e9b4 │ │ │ │ + blt 16f124 │ │ │ │ + ldr r2, [pc, #1504] @ 16ea98 │ │ │ │ mov r0, r3 │ │ │ │ ldr r9, [r5, r2] │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ ldr r1, [r3, #1880] @ 0x758 │ │ │ │ str r8, [r9] │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16e424 │ │ │ │ + beq 16e508 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 16e424 │ │ │ │ + bne 16e508 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - blt 16ec8c │ │ │ │ + blt 16ed70 │ │ │ │ ldr sl, [r9] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1804] @ 0x70c │ │ │ │ mov r0, sl │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16f068 │ │ │ │ + beq 16f14c │ │ │ │ ldr r1, [r4, #1064] @ 0x428 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16f090 │ │ │ │ + beq 16f174 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 16e494 │ │ │ │ + beq 16e578 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16ef44 │ │ │ │ + beq 16f028 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 16f0b8 │ │ │ │ + beq 16f19c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16e4b8 │ │ │ │ + beq 16e59c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16ef74 │ │ │ │ + beq 16f058 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1804] @ 0x70c │ │ │ │ mov r0, sl │ │ │ │ mov r2, fp │ │ │ │ bl 50030 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16e4ec │ │ │ │ + beq 16e5d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 16ef80 │ │ │ │ + beq 16f064 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 16f0e4 │ │ │ │ + blt 16f1c8 │ │ │ │ ldr r9, [r9] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1792] @ 0x700 │ │ │ │ mov r0, r9 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16f110 │ │ │ │ + beq 16f1f4 │ │ │ │ ldr r1, [r4, #1064] @ 0x428 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16f12c │ │ │ │ + beq 16f210 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16e55c │ │ │ │ + beq 16e640 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16f01c │ │ │ │ + beq 16f100 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 16f14c │ │ │ │ + beq 16f230 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16e580 │ │ │ │ + beq 16e664 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16f028 │ │ │ │ + beq 16f10c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1792] @ 0x700 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, sl │ │ │ │ bl 50030 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16e5b4 │ │ │ │ + beq 16e698 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 16f034 │ │ │ │ + beq 16f118 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 16f16c │ │ │ │ + blt 16f250 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [r4, #640] @ 0x280 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16f1a4 │ │ │ │ + beq 16f288 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16e600 │ │ │ │ + beq 16e6e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16f05c │ │ │ │ + beq 16f140 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16f1c4 │ │ │ │ - ldr r0, [pc, #936] @ 16e9b8 │ │ │ │ + beq 16f2a8 │ │ │ │ + ldr r0, [pc, #936] @ 16ea9c │ │ │ │ ldr r2, [r4, #4048] @ 0xfd0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #2496 @ 0x9c0 │ │ │ │ mov r1, r8 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16e640 │ │ │ │ + beq 16e724 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16f084 │ │ │ │ + beq 16f168 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 16f1e4 │ │ │ │ + beq 16f2c8 │ │ │ │ ldr r1, [r4, #2012] @ 0x7dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16f204 │ │ │ │ + beq 16f2e8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16e690 │ │ │ │ + beq 16e774 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16f0d8 │ │ │ │ + beq 16f1bc │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16f224 │ │ │ │ - ldr r2, [pc, #792] @ 16e9bc │ │ │ │ + blt 16f308 │ │ │ │ + ldr r2, [pc, #792] @ 16eaa0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #4044] @ 0xfcc │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16e6e8 │ │ │ │ + beq 16e7cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16f104 │ │ │ │ + beq 16f1e8 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 16f240 │ │ │ │ - ldr r0, [pc, #712] @ 16e9c0 │ │ │ │ + blt 16f324 │ │ │ │ + ldr r0, [pc, #712] @ 16eaa4 │ │ │ │ ldr r2, [r4, #4048] @ 0xfd0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #664 @ 0x298 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16f260 │ │ │ │ - ldr r8, [pc, #684] @ 16e9c4 │ │ │ │ + beq 16f344 │ │ │ │ + ldr r8, [pc, #684] @ 16eaa8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #564 @ 0x234 │ │ │ │ ldm r8!, {r0, r1, r2, r3} │ │ │ │ mov sl, ip │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r8, {r0, r1, r2, r3} │ │ │ │ - ldr lr, [pc, #656] @ 16e9c8 │ │ │ │ + ldr lr, [pc, #656] @ 16eaac │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ add lr, pc, lr │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, lr, #3296 @ 0xce0 │ │ │ │ add lr, lr, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ @@ -295632,126 +295689,126 @@ │ │ │ │ ldr r0, [r9, #1892] @ 0x764 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r9, #1888] @ 0x760 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, #8 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16f280 │ │ │ │ + beq 16f364 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16e7d0 │ │ │ │ + beq 16e8b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16f18c │ │ │ │ + beq 16f270 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16f2a0 │ │ │ │ - ldr r2, [pc, #488] @ 16e9cc │ │ │ │ + blt 16f384 │ │ │ │ + ldr r2, [pc, #488] @ 16eab0 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #1904] @ 0x770 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ mov r0, r3 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 16e82c │ │ │ │ + beq 16e910 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16f198 │ │ │ │ + beq 16f27c │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 16e8ec │ │ │ │ - ldr r1, [pc, #400] @ 16e9d0 │ │ │ │ - ldr r0, [pc, #400] @ 16e9d4 │ │ │ │ + bge 16e9d0 │ │ │ │ + ldr r1, [pc, #400] @ 16eab4 │ │ │ │ + ldr r0, [pc, #400] @ 16eab8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #135 @ 0x87 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16da0c │ │ │ │ + b 16daf0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16da5c │ │ │ │ + b 16db40 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16ed90 │ │ │ │ + beq 16ee74 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16d9b4 │ │ │ │ + beq 16da98 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16d9b4 │ │ │ │ + beq 16da98 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 16d9b4 │ │ │ │ + bne 16da98 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16d9b4 │ │ │ │ + b 16da98 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16daac │ │ │ │ + b 16db90 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16dafc │ │ │ │ + b 16dbe0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16db4c │ │ │ │ + b 16dc30 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16db9c │ │ │ │ - ldr r1, [pc, #260] @ 16e9d8 │ │ │ │ - ldr r0, [pc, #260] @ 16e9dc │ │ │ │ + b 16dc80 │ │ │ │ + ldr r1, [pc, #260] @ 16eabc │ │ │ │ + ldr r0, [pc, #260] @ 16eac0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #236] @ 16e9e0 │ │ │ │ - ldr r3, [pc, #92] @ 16e954 │ │ │ │ + ldr r2, [pc, #236] @ 16eac4 │ │ │ │ + ldr r3, [pc, #92] @ 16ea38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 16f2bc │ │ │ │ + bne 16f3a0 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16dc5c │ │ │ │ + b 16dd40 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16dc9c │ │ │ │ - ldr r1, [pc, #172] @ 16e9e4 │ │ │ │ - ldr r0, [pc, #172] @ 16e9e8 │ │ │ │ + b 16dd80 │ │ │ │ + ldr r1, [pc, #172] @ 16eac8 │ │ │ │ + ldr r0, [pc, #172] @ 16eacc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #12 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - mlaeq sp, r0, r6, r2 │ │ │ │ + b 16e9cc │ │ │ │ + eoreq r2, sp, ip, lsr #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r2, sp, r0, ror r6 │ │ │ │ + eoreq r2, sp, ip, lsl #11 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ @@ -295763,914 +295820,914 @@ │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ - eoreq r8, lr, r8, lsl r8 │ │ │ │ - eoreq r2, sp, ip, asr sl │ │ │ │ - mlaeq pc, r4, r4, r7 @ │ │ │ │ + eoreq r8, lr, r4, lsr r7 │ │ │ │ + eoreq r2, sp, r8, ror r9 │ │ │ │ + @ instruction: 0x002f73b0 │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ - @ instruction: 0x002d2cb8 │ │ │ │ + ldrdeq r2, [sp], -r4 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r8, lr, r8, lsl #8 │ │ │ │ - eoreq r2, sp, ip, asr #12 │ │ │ │ - mlaeq pc, r4, r0, r7 @ │ │ │ │ + eoreq r8, lr, r4, lsr #6 │ │ │ │ + eoreq r2, sp, r8, ror #10 │ │ │ │ + @ instruction: 0x002f6fb0 │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ - eoreq pc, r8, r8, lsl #11 │ │ │ │ - eoreq r0, r9, r4, asr pc │ │ │ │ - strdeq pc, [r8], -r4 @ │ │ │ │ - eoreq r0, r9, r0, asr #29 │ │ │ │ - eoreq r1, sp, r4, lsl #14 │ │ │ │ - mlaeq r8, r0, r4, pc @ │ │ │ │ - eoreq r0, r9, ip, asr lr │ │ │ │ - eoreq pc, r8, ip, lsl r2 @ │ │ │ │ - eoreq r0, r9, r8, ror #23 │ │ │ │ - strdeq pc, [r8], -ip @ │ │ │ │ - eoreq r0, r9, r8, asr #23 │ │ │ │ - ldrdeq pc, [r8], -ip @ │ │ │ │ - eoreq r0, r9, r8, lsr #23 │ │ │ │ - @ instruction: 0x0028f1bc │ │ │ │ - eoreq r0, r9, r8, lsl #23 │ │ │ │ - mlaeq r8, ip, r1, pc @ │ │ │ │ - eoreq r0, r9, r8, ror #22 │ │ │ │ - eoreq pc, r8, r0, ror #2 │ │ │ │ - eoreq r0, r9, ip, lsr #22 │ │ │ │ - eoreq pc, r8, r4, lsr r1 @ │ │ │ │ - eoreq r0, r9, r0, lsl #22 │ │ │ │ - eoreq pc, r8, r4, lsl #2 │ │ │ │ - ldrdeq r0, [r9], -r0 @ │ │ │ │ - ldrdeq pc, [r8], -ip @ │ │ │ │ - eoreq r0, r9, r8, lsr #21 │ │ │ │ - strheq pc, [r8], -r4 @ │ │ │ │ - eoreq r0, r9, r0, lsl #21 │ │ │ │ - eoreq pc, r8, r8, lsl #1 │ │ │ │ - eoreq r0, r9, r4, asr sl │ │ │ │ - eoreq pc, r8, r0, rrx │ │ │ │ - eoreq r0, r9, r8, lsr #20 │ │ │ │ - andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq pc, r8, r8, lsr #32 │ │ │ │ - strdeq r0, [r9], -r4 @ │ │ │ │ - strdeq lr, [r8], -ip @ │ │ │ │ - eoreq r0, r9, r8, asr #19 │ │ │ │ - eoreq lr, r8, r0, asr #31 │ │ │ │ - eoreq r0, r9, ip, lsl #19 │ │ │ │ - eoreq lr, r8, ip, lsl #31 │ │ │ │ - eoreq r0, r9, r8, asr r9 │ │ │ │ - eoreq lr, r8, r4, ror #30 │ │ │ │ - eoreq r0, r9, r0, lsr r9 │ │ │ │ - eoreq lr, r8, r4, asr #30 │ │ │ │ - eoreq r0, r9, r0, lsl r9 │ │ │ │ - eoreq lr, r8, r8, lsl #30 │ │ │ │ + eoreq pc, r8, ip, lsl #11 │ │ │ │ + eoreq r0, r9, r8, asr pc │ │ │ │ + strdeq pc, [r8], -r8 @ │ │ │ │ + eoreq r0, r9, r4, asr #29 │ │ │ │ + eoreq r1, sp, r0, lsr #12 │ │ │ │ + mlaeq r8, r4, r4, pc @ │ │ │ │ + eoreq r0, r9, r0, ror #28 │ │ │ │ + eoreq pc, r8, r0, lsr #4 │ │ │ │ + eoreq r0, r9, ip, ror #23 │ │ │ │ + eoreq pc, r8, r0, lsl #4 │ │ │ │ + eoreq r0, r9, ip, asr #23 │ │ │ │ + eoreq pc, r8, r0, ror #3 │ │ │ │ + eoreq r0, r9, ip, lsr #23 │ │ │ │ + eoreq pc, r8, r0, asr #3 │ │ │ │ + eoreq r0, r9, ip, lsl #23 │ │ │ │ + eoreq pc, r8, r0, lsr #3 │ │ │ │ + eoreq r0, r9, ip, ror #22 │ │ │ │ + eoreq pc, r8, r4, ror #2 │ │ │ │ + eoreq r0, r9, r0, lsr fp │ │ │ │ + eoreq pc, r8, r8, lsr r1 @ │ │ │ │ + eoreq r0, r9, r4, lsl #22 │ │ │ │ + eoreq pc, r8, r8, lsl #2 │ │ │ │ ldrdeq r0, [r9], -r4 @ │ │ │ │ - eoreq lr, r8, ip, ror #29 │ │ │ │ - @ instruction: 0x002908b8 │ │ │ │ - eoreq lr, r8, ip, asr #29 │ │ │ │ - mlaeq r9, r8, r8, r0 │ │ │ │ - eoreq lr, r8, ip, lsr #29 │ │ │ │ - eoreq r0, r9, r8, ror r8 │ │ │ │ - eoreq lr, r8, ip, ror #28 │ │ │ │ - eoreq r0, r9, r8, lsr r8 │ │ │ │ - eoreq lr, r8, r8, lsr lr │ │ │ │ - eoreq r0, r9, r4, lsl #16 │ │ │ │ - eoreq lr, r8, ip, lsl #28 │ │ │ │ + eoreq pc, r8, r0, ror #1 │ │ │ │ + eoreq r0, r9, ip, lsr #21 │ │ │ │ + strheq pc, [r8], -r8 @ │ │ │ │ + eoreq r0, r9, r4, lsl #21 │ │ │ │ + eoreq pc, r8, ip, lsl #1 │ │ │ │ + eoreq r0, r9, r8, asr sl │ │ │ │ + eoreq pc, r8, r4, rrx │ │ │ │ + eoreq r0, r9, ip, lsr #20 │ │ │ │ + andeq r0, r0, r4, asr #12 │ │ │ │ + eoreq pc, r8, ip, lsr #32 │ │ │ │ + strdeq r0, [r9], -r8 @ │ │ │ │ + eoreq pc, r8, r0 │ │ │ │ + eoreq r0, r9, ip, asr #19 │ │ │ │ + eoreq lr, r8, r4, asr #31 │ │ │ │ + mlaeq r9, r0, r9, r0 │ │ │ │ + mlaeq r8, r0, pc, lr @ │ │ │ │ + eoreq r0, r9, ip, asr r9 │ │ │ │ + eoreq lr, r8, r8, ror #30 │ │ │ │ + eoreq r0, r9, r4, lsr r9 │ │ │ │ + eoreq lr, r8, r8, asr #30 │ │ │ │ + eoreq r0, r9, r4, lsl r9 │ │ │ │ + eoreq lr, r8, ip, lsl #30 │ │ │ │ ldrdeq r0, [r9], -r8 @ │ │ │ │ - eoreq lr, r8, ip, ror #27 │ │ │ │ - @ instruction: 0x002907b8 │ │ │ │ - eoreq lr, r8, ip, asr #27 │ │ │ │ - mlaeq r9, r8, r7, r0 │ │ │ │ - eoreq lr, r8, r4, lsl #27 │ │ │ │ - eoreq r0, r9, r0, asr r7 │ │ │ │ - eoreq lr, r8, ip, asr sp │ │ │ │ - eoreq r0, r9, r8, lsr #14 │ │ │ │ - eoreq lr, r8, r0, lsr sp │ │ │ │ - strdeq r0, [r9], -ip @ │ │ │ │ - eoreq lr, r8, r8, lsl #26 │ │ │ │ - ldrdeq r0, [r9], -r4 @ │ │ │ │ - ldrdeq lr, [r8], -ip @ │ │ │ │ - eoreq r0, r9, r8, lsr #13 │ │ │ │ - @ instruction: 0x0028ecb4 │ │ │ │ - eoreq r0, r9, r0, lsl #13 │ │ │ │ - mlaeq r8, r4, ip, lr │ │ │ │ - eoreq r0, r9, r0, ror #12 │ │ │ │ - eoreq lr, r8, r4, ror ip │ │ │ │ - eoreq r0, r9, r0, asr #12 │ │ │ │ - eoreq lr, r8, r4, asr ip │ │ │ │ - eoreq r0, r9, r0, lsr #12 │ │ │ │ - eoreq lr, r8, ip, lsl ip │ │ │ │ - eoreq r0, r9, r8, ror #11 │ │ │ │ - strdeq lr, [r8], -ip @ │ │ │ │ - eoreq r0, r9, r8, asr #11 │ │ │ │ - ldrdeq lr, [r8], -ip @ │ │ │ │ - eoreq r0, r9, r8, lsr #11 │ │ │ │ - @ instruction: 0x0028ebbc │ │ │ │ - eoreq r0, r9, r8, lsl #11 │ │ │ │ - eoreq lr, r8, r0, lsr #23 │ │ │ │ - eoreq r0, r9, ip, ror #10 │ │ │ │ - eoreq lr, r8, r0, lsl #23 │ │ │ │ - eoreq r0, r9, ip, asr #10 │ │ │ │ - eoreq lr, r8, r0, ror #22 │ │ │ │ - eoreq r0, r9, ip, lsr #10 │ │ │ │ - eoreq lr, r8, r0, asr #22 │ │ │ │ - eoreq r0, r9, ip, lsl #10 │ │ │ │ - eoreq lr, r8, r4, lsr #22 │ │ │ │ - strdeq r0, [r9], -r0 @ │ │ │ │ - eoreq r3, fp, ip, lsl #29 │ │ │ │ - eoreq r5, r8, ip, lsl #31 │ │ │ │ - eoreq r1, r9, ip, lsl r0 │ │ │ │ - muleq r5, r9, r8 │ │ │ │ - eoreq r3, fp, r4, ror #28 │ │ │ │ - eoreq r5, r8, r4, ror #30 │ │ │ │ - eoreq r2, r9, ip, lsr #25 │ │ │ │ - andeq r3, r5, ip, lsl #17 │ │ │ │ - eoreq r3, fp, ip, lsr lr │ │ │ │ - eoreq r5, r8, ip, lsr pc │ │ │ │ - mlaeq r9, r4, r6, r2 │ │ │ │ - muleq r5, sl, r8 │ │ │ │ - eoreq pc, sl, r4, lsr #28 │ │ │ │ - eoreq r6, r8, r0 │ │ │ │ - eoreq r9, r8, r8, lsr #2 │ │ │ │ + strdeq lr, [r8], -r0 @ │ │ │ │ + @ instruction: 0x002908bc │ │ │ │ + ldrdeq lr, [r8], -r0 @ │ │ │ │ + mlaeq r9, ip, r8, r0 │ │ │ │ + @ instruction: 0x0028eeb0 │ │ │ │ + eoreq r0, r9, ip, ror r8 │ │ │ │ + eoreq lr, r8, r0, ror lr │ │ │ │ + eoreq r0, r9, ip, lsr r8 │ │ │ │ + eoreq lr, r8, ip, lsr lr │ │ │ │ + eoreq r0, r9, r8, lsl #16 │ │ │ │ + eoreq lr, r8, r0, lsl lr │ │ │ │ + ldrdeq r0, [r9], -ip @ │ │ │ │ + strdeq lr, [r8], -r0 @ │ │ │ │ + @ instruction: 0x002907bc │ │ │ │ + ldrdeq lr, [r8], -r0 @ │ │ │ │ + mlaeq r9, ip, r7, r0 │ │ │ │ + eoreq lr, r8, r8, lsl #27 │ │ │ │ + eoreq r0, r9, r4, asr r7 │ │ │ │ + eoreq lr, r8, r0, ror #26 │ │ │ │ + eoreq r0, r9, ip, lsr #14 │ │ │ │ + eoreq lr, r8, r4, lsr sp │ │ │ │ + eoreq r0, r9, r0, lsl #14 │ │ │ │ + eoreq lr, r8, ip, lsl #26 │ │ │ │ + ldrdeq r0, [r9], -r8 @ │ │ │ │ + eoreq lr, r8, r0, ror #25 │ │ │ │ + eoreq r0, r9, ip, lsr #13 │ │ │ │ + @ instruction: 0x0028ecb8 │ │ │ │ + eoreq r0, r9, r4, lsl #13 │ │ │ │ + mlaeq r8, r8, ip, lr │ │ │ │ + eoreq r0, r9, r4, ror #12 │ │ │ │ + eoreq lr, r8, r8, ror ip │ │ │ │ + eoreq r0, r9, r4, asr #12 │ │ │ │ + eoreq lr, r8, r8, asr ip │ │ │ │ + eoreq r0, r9, r4, lsr #12 │ │ │ │ + eoreq lr, r8, r0, lsr #24 │ │ │ │ + eoreq r0, r9, ip, ror #11 │ │ │ │ + eoreq lr, r8, r0, lsl #24 │ │ │ │ + eoreq r0, r9, ip, asr #11 │ │ │ │ + eoreq lr, r8, r0, ror #23 │ │ │ │ + eoreq r0, r9, ip, lsr #11 │ │ │ │ + eoreq lr, r8, r0, asr #23 │ │ │ │ + eoreq r0, r9, ip, lsl #11 │ │ │ │ + eoreq lr, r8, r4, lsr #23 │ │ │ │ + eoreq r0, r9, r0, ror r5 │ │ │ │ + eoreq lr, r8, r4, lsl #23 │ │ │ │ + eoreq r0, r9, r0, asr r5 │ │ │ │ + eoreq lr, r8, r4, ror #22 │ │ │ │ + eoreq r0, r9, r0, lsr r5 │ │ │ │ + eoreq lr, r8, r4, asr #22 │ │ │ │ + eoreq r0, r9, r0, lsl r5 │ │ │ │ + eoreq lr, r8, r8, lsr #22 │ │ │ │ + strdeq r0, [r9], -r4 @ │ │ │ │ + mlaeq fp, r0, lr, r3 │ │ │ │ + mlaeq r8, r0, pc, r5 @ │ │ │ │ + eoreq r1, r9, r0, lsr #32 │ │ │ │ + andeq r3, r5, r2, lsr #17 │ │ │ │ + eoreq r3, fp, r8, ror #28 │ │ │ │ + eoreq r5, r8, r8, ror #30 │ │ │ │ + @ instruction: 0x00292cb0 │ │ │ │ + muleq r5, r5, r8 │ │ │ │ + eoreq r3, fp, r0, asr #28 │ │ │ │ + eoreq r5, r8, r0, asr #30 │ │ │ │ + mlaeq r9, r8, r6, r2 │ │ │ │ + andeq r3, r5, r3, lsr #17 │ │ │ │ + eoreq pc, sl, r8, lsr #28 │ │ │ │ + eoreq r6, r8, r4 │ │ │ │ + eoreq r9, r8, ip, lsr #2 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - strdeq pc, [sl], -ip @ │ │ │ │ - eoreq r6, r8, ip, lsl r0 │ │ │ │ - eoreq r6, r8, r8, asr #32 │ │ │ │ - ldr r1, [pc, #-448] @ 16e9ec │ │ │ │ - ldr r0, [pc, #-448] @ 16e9f0 │ │ │ │ + eoreq pc, sl, r0, lsl #28 │ │ │ │ + eoreq r6, r8, r0, lsr #32 │ │ │ │ + eoreq r6, r8, ip, asr #32 │ │ │ │ + ldr r1, [pc, #-448] @ 16ead0 │ │ │ │ + ldr r0, [pc, #-448] @ 16ead4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-472] @ 16e9f4 │ │ │ │ - ldr r0, [pc, #-472] @ 16e9f8 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-472] @ 16ead8 │ │ │ │ + ldr r0, [pc, #-472] @ 16eadc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-496] @ 16e9fc │ │ │ │ - ldr r0, [pc, #-496] @ 16ea00 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-496] @ 16eae0 │ │ │ │ + ldr r0, [pc, #-496] @ 16eae4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-520] @ 16ea04 │ │ │ │ - ldr r0, [pc, #-520] @ 16ea08 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-520] @ 16eae8 │ │ │ │ + ldr r0, [pc, #-520] @ 16eaec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #17 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-544] @ 16ea0c │ │ │ │ - ldr r0, [pc, #-544] @ 16ea10 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-544] @ 16eaf0 │ │ │ │ + ldr r0, [pc, #-544] @ 16eaf4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16df1c │ │ │ │ + b 16e000 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e1ec │ │ │ │ + b 16e2d0 │ │ │ │ bl aa8fc │ │ │ │ - b 16de44 │ │ │ │ - ldr r1, [pc, #-600] @ 16ea14 │ │ │ │ - ldr r0, [pc, #-600] @ 16ea18 │ │ │ │ + b 16df28 │ │ │ │ + ldr r1, [pc, #-600] @ 16eaf8 │ │ │ │ + ldr r0, [pc, #-600] @ 16eafc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e2d8 │ │ │ │ - ldr r1, [pc, #-632] @ 16ea1c │ │ │ │ - ldr r0, [pc, #-632] @ 16ea20 │ │ │ │ + b 16e3bc │ │ │ │ + ldr r1, [pc, #-632] @ 16eb00 │ │ │ │ + ldr r0, [pc, #-632] @ 16eb04 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16dfc4 │ │ │ │ + b 16e0a8 │ │ │ │ bl aa8fc │ │ │ │ - b 16dbd8 │ │ │ │ - ldr r1, [pc, #-676] @ 16ea24 │ │ │ │ - ldr r0, [pc, #-676] @ 16ea28 │ │ │ │ + b 16dcbc │ │ │ │ + ldr r1, [pc, #-676] @ 16eb08 │ │ │ │ + ldr r0, [pc, #-676] @ 16eb0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e000 │ │ │ │ - ldr r1, [pc, #-708] @ 16ea2c │ │ │ │ - ldr r0, [pc, #-708] @ 16ea30 │ │ │ │ + b 16e0e4 │ │ │ │ + ldr r1, [pc, #-708] @ 16eb10 │ │ │ │ + ldr r0, [pc, #-708] @ 16eb14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e034 │ │ │ │ - ldr r1, [pc, #-740] @ 16ea34 │ │ │ │ - ldr r0, [pc, #-740] @ 16ea38 │ │ │ │ + b 16e118 │ │ │ │ + ldr r1, [pc, #-740] @ 16eb18 │ │ │ │ + ldr r0, [pc, #-740] @ 16eb1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e074 │ │ │ │ - ldr r1, [pc, #-772] @ 16ea3c │ │ │ │ - ldr r0, [pc, #-772] @ 16ea40 │ │ │ │ + b 16e158 │ │ │ │ + ldr r1, [pc, #-772] @ 16eb20 │ │ │ │ + ldr r0, [pc, #-772] @ 16eb24 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-804] @ 16ea44 │ │ │ │ - ldr r0, [pc, #-804] @ 16ea48 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-804] @ 16eb28 │ │ │ │ + ldr r0, [pc, #-804] @ 16eb2c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #27 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r3, [pc, #-844] @ 16ea4c │ │ │ │ - ldr r1, [pc, #-844] @ 16ea50 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r3, [pc, #-844] @ 16eb30 │ │ │ │ + ldr r1, [pc, #-844] @ 16eb34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-848] @ 16ea54 │ │ │ │ + ldr r0, [pc, #-848] @ 16eb38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e12c │ │ │ │ - ldr r1, [pc, #-884] @ 16ea58 │ │ │ │ - ldr r0, [pc, #-884] @ 16ea5c │ │ │ │ + b 16e210 │ │ │ │ + ldr r1, [pc, #-884] @ 16eb3c │ │ │ │ + ldr r0, [pc, #-884] @ 16eb40 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 578f8 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e1ac │ │ │ │ - ldr r1, [pc, #-936] @ 16ea60 │ │ │ │ - ldr r0, [pc, #-936] @ 16ea64 │ │ │ │ + b 16e290 │ │ │ │ + ldr r1, [pc, #-936] @ 16eb44 │ │ │ │ + ldr r0, [pc, #-936] @ 16eb48 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 16ede0 │ │ │ │ + b 16eec4 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl aa8fc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - b 16dd90 │ │ │ │ - ldr r1, [pc, #-980] @ 16ea68 │ │ │ │ - ldr r0, [pc, #-980] @ 16ea6c │ │ │ │ + b 16de74 │ │ │ │ + ldr r1, [pc, #-980] @ 16eb4c │ │ │ │ + ldr r0, [pc, #-980] @ 16eb50 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ bl aa8fc │ │ │ │ - b 16df50 │ │ │ │ - ldr r1, [pc, #-1012] @ 16ea70 │ │ │ │ - ldr r0, [pc, #-1012] @ 16ea74 │ │ │ │ + b 16e034 │ │ │ │ + ldr r1, [pc, #-1012] @ 16eb54 │ │ │ │ + ldr r0, [pc, #-1012] @ 16eb58 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1036] @ 16ea78 │ │ │ │ - ldr r0, [pc, #-1036] @ 16ea7c │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1036] @ 16eb5c │ │ │ │ + ldr r0, [pc, #-1036] @ 16eb60 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ cmp r2, #1 │ │ │ │ - beq 16eeb8 │ │ │ │ + beq 16ef9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [fp, #16] │ │ │ │ strne r3, [fp, #20] │ │ │ │ - bne 16e298 │ │ │ │ + bne 16e37c │ │ │ │ bl 50554 │ │ │ │ - ldr r1, [pc, #-1092] @ 16ea80 │ │ │ │ - ldr r0, [pc, #-1092] @ 16ea84 │ │ │ │ + ldr r1, [pc, #-1092] @ 16eb64 │ │ │ │ + ldr r0, [pc, #-1092] @ 16eb68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1112] @ 16ea88 │ │ │ │ - ldr r0, [pc, #-1112] @ 16ea8c │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1112] @ 16eb6c │ │ │ │ + ldr r0, [pc, #-1112] @ 16eb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1132] @ 16ea90 │ │ │ │ - ldr r0, [pc, #-1132] @ 16ea94 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1132] @ 16eb74 │ │ │ │ + ldr r0, [pc, #-1132] @ 16eb78 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #29 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1156] @ 16ea98 │ │ │ │ - ldr r0, [pc, #-1156] @ 16ea9c │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1156] @ 16eb7c │ │ │ │ + ldr r0, [pc, #-1156] @ 16eb80 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #29 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ bl aa8fc │ │ │ │ - b 16e0c4 │ │ │ │ + b 16e1a8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e494 │ │ │ │ + b 16e578 │ │ │ │ bl aa8fc │ │ │ │ - b 16e144 │ │ │ │ - ldr r1, [pc, #-1216] @ 16eaa0 │ │ │ │ - ldr r0, [pc, #-1216] @ 16eaa4 │ │ │ │ + b 16e228 │ │ │ │ + ldr r1, [pc, #-1216] @ 16eb84 │ │ │ │ + ldr r0, [pc, #-1216] @ 16eb88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #29 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e4b8 │ │ │ │ + b 16e59c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e4ec │ │ │ │ - ldr r1, [pc, #-1260] @ 16eaa8 │ │ │ │ - ldr r0, [pc, #-1260] @ 16eaac │ │ │ │ + b 16e5d0 │ │ │ │ + ldr r1, [pc, #-1260] @ 16eb8c │ │ │ │ + ldr r0, [pc, #-1260] @ 16eb90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #29 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ bl aa8fc │ │ │ │ - b 16e210 │ │ │ │ - ldr r1, [pc, #-1292] @ 16eab0 │ │ │ │ - ldr r0, [pc, #-1292] @ 16eab4 │ │ │ │ + b 16e2f4 │ │ │ │ + ldr r1, [pc, #-1292] @ 16eb94 │ │ │ │ + ldr r0, [pc, #-1292] @ 16eb98 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1316] @ 16eab8 │ │ │ │ - ldr r0, [pc, #-1316] @ 16eabc │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1316] @ 16eb9c │ │ │ │ + ldr r0, [pc, #-1316] @ 16eba0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1340] @ 16eac0 │ │ │ │ - ldr r0, [pc, #-1340] @ 16eac4 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1340] @ 16eba4 │ │ │ │ + ldr r0, [pc, #-1340] @ 16eba8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e55c │ │ │ │ + b 16e640 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e580 │ │ │ │ + b 16e664 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e5b4 │ │ │ │ - ldr r1, [pc, #-1408] @ 16eac8 │ │ │ │ - ldr r0, [pc, #-1408] @ 16eacc │ │ │ │ + b 16e698 │ │ │ │ + ldr r1, [pc, #-1408] @ 16ebac │ │ │ │ + ldr r0, [pc, #-1408] @ 16ebb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 16f010 │ │ │ │ + b 16f0f4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e600 │ │ │ │ - ldr r1, [pc, #-1440] @ 16ead0 │ │ │ │ - ldr r0, [pc, #-1440] @ 16ead4 │ │ │ │ + b 16e6e4 │ │ │ │ + ldr r1, [pc, #-1440] @ 16ebb4 │ │ │ │ + ldr r0, [pc, #-1440] @ 16ebb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e640 │ │ │ │ - ldr r1, [pc, #-1472] @ 16ead8 │ │ │ │ - ldr r0, [pc, #-1472] @ 16eadc │ │ │ │ + b 16e724 │ │ │ │ + ldr r1, [pc, #-1472] @ 16ebbc │ │ │ │ + ldr r0, [pc, #-1472] @ 16ebc0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1504] @ 16eae0 │ │ │ │ - ldr r0, [pc, #-1504] @ 16eae4 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1504] @ 16ebc4 │ │ │ │ + ldr r0, [pc, #-1504] @ 16ebc8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ bl b6f00 │ │ │ │ - b 16f0ac │ │ │ │ + b 16f190 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e690 │ │ │ │ - ldr r1, [pc, #-1540] @ 16eae8 │ │ │ │ - ldr r0, [pc, #-1540] @ 16eaec │ │ │ │ + b 16e774 │ │ │ │ + ldr r1, [pc, #-1540] @ 16ebcc │ │ │ │ + ldr r0, [pc, #-1540] @ 16ebd0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e6e8 │ │ │ │ - ldr r1, [pc, #-1576] @ 16eaf0 │ │ │ │ - ldr r0, [pc, #-1576] @ 16eaf4 │ │ │ │ + b 16e7cc │ │ │ │ + ldr r1, [pc, #-1576] @ 16ebd4 │ │ │ │ + ldr r0, [pc, #-1576] @ 16ebd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1596] @ 16eaf8 │ │ │ │ - ldr r0, [pc, #-1596] @ 16eafc │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1596] @ 16ebdc │ │ │ │ + ldr r0, [pc, #-1596] @ 16ebe0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl b6f00 │ │ │ │ - b 16f0ac │ │ │ │ - ldr r1, [pc, #-1620] @ 16eb00 │ │ │ │ - ldr r0, [pc, #-1620] @ 16eb04 │ │ │ │ + b 16f190 │ │ │ │ + ldr r1, [pc, #-1620] @ 16ebe4 │ │ │ │ + ldr r0, [pc, #-1620] @ 16ebe8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ bl b6f00 │ │ │ │ - b 16f0ac │ │ │ │ - ldr r1, [pc, #-1644] @ 16eb08 │ │ │ │ - ldr r0, [pc, #-1644] @ 16eb0c │ │ │ │ + b 16f190 │ │ │ │ + ldr r1, [pc, #-1644] @ 16ebec │ │ │ │ + ldr r0, [pc, #-1644] @ 16ebf0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ + b 16e9cc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e7d0 │ │ │ │ + b 16e8b4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16e82c │ │ │ │ - ldr r1, [pc, #-1692] @ 16eb10 │ │ │ │ - ldr r0, [pc, #-1692] @ 16eb14 │ │ │ │ + b 16e910 │ │ │ │ + ldr r1, [pc, #-1692] @ 16ebf4 │ │ │ │ + ldr r0, [pc, #-1692] @ 16ebf8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1716] @ 16eb18 │ │ │ │ - ldr r0, [pc, #-1716] @ 16eb1c │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1716] @ 16ebfc │ │ │ │ + ldr r0, [pc, #-1716] @ 16ec00 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1740] @ 16eb20 │ │ │ │ - ldr r0, [pc, #-1740] @ 16eb24 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1740] @ 16ec04 │ │ │ │ + ldr r0, [pc, #-1740] @ 16ec08 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1764] @ 16eb28 │ │ │ │ - ldr r0, [pc, #-1764] @ 16eb2c │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1764] @ 16ec0c │ │ │ │ + ldr r0, [pc, #-1764] @ 16ec10 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ bl b6f00 │ │ │ │ - b 16f0ac │ │ │ │ - ldr r1, [pc, #-1788] @ 16eb30 │ │ │ │ - ldr r0, [pc, #-1788] @ 16eb34 │ │ │ │ + b 16f190 │ │ │ │ + ldr r1, [pc, #-1788] @ 16ec14 │ │ │ │ + ldr r0, [pc, #-1788] @ 16ec18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ bl b6f00 │ │ │ │ - b 16f0ac │ │ │ │ - ldr r1, [pc, #-1808] @ 16eb38 │ │ │ │ - ldr r0, [pc, #-1808] @ 16eb3c │ │ │ │ + b 16f190 │ │ │ │ + ldr r1, [pc, #-1808] @ 16ec1c │ │ │ │ + ldr r0, [pc, #-1808] @ 16ec20 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1832] @ 16eb40 │ │ │ │ - ldr r0, [pc, #-1832] @ 16eb44 │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1832] @ 16ec24 │ │ │ │ + ldr r0, [pc, #-1832] @ 16ec28 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #135 @ 0x87 │ │ │ │ bl b6f00 │ │ │ │ - b 16e8e8 │ │ │ │ - ldr r1, [pc, #-1856] @ 16eb48 │ │ │ │ - ldr r0, [pc, #-1856] @ 16eb4c │ │ │ │ + b 16e9cc │ │ │ │ + ldr r1, [pc, #-1856] @ 16ec2c │ │ │ │ + ldr r0, [pc, #-1856] @ 16ec30 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #135 @ 0x87 │ │ │ │ bl b6f00 │ │ │ │ - b 16f0ac │ │ │ │ - ldr r1, [pc, #-1880] @ 16eb50 │ │ │ │ - ldr r0, [pc, #-1880] @ 16eb54 │ │ │ │ + b 16f190 │ │ │ │ + ldr r1, [pc, #-1880] @ 16ec34 │ │ │ │ + ldr r0, [pc, #-1880] @ 16ec38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #135 @ 0x87 │ │ │ │ bl b6f00 │ │ │ │ - b 16f0ac │ │ │ │ + b 16f190 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 16eeb8 │ │ │ │ + beq 16ef9c │ │ │ │ str r0, [fp, #20] │ │ │ │ - b 16e298 │ │ │ │ - ldr r3, [pc, #-1920] @ 16eb58 │ │ │ │ - ldr r1, [pc, #-1920] @ 16eb5c │ │ │ │ - ldr r0, [pc, #-1920] @ 16eb60 │ │ │ │ + b 16e37c │ │ │ │ + ldr r3, [pc, #-1920] @ 16ec3c │ │ │ │ + ldr r1, [pc, #-1920] @ 16ec40 │ │ │ │ + ldr r0, [pc, #-1920] @ 16ec44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1328 @ 0x530 │ │ │ │ - ldr r2, [pc, #-1928] @ 16eb64 │ │ │ │ + ldr r2, [pc, #-1928] @ 16ec48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1944] @ 16eb68 │ │ │ │ - ldr r1, [pc, #-1944] @ 16eb6c │ │ │ │ - ldr r0, [pc, #-1944] @ 16eb70 │ │ │ │ + ldr r3, [pc, #-1944] @ 16ec4c │ │ │ │ + ldr r1, [pc, #-1944] @ 16ec50 │ │ │ │ + ldr r0, [pc, #-1944] @ 16ec54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1328 @ 0x530 │ │ │ │ - ldr r2, [pc, #-1952] @ 16eb74 │ │ │ │ + ldr r2, [pc, #-1952] @ 16ec58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1968] @ 16eb78 │ │ │ │ - ldr r1, [pc, #-1968] @ 16eb7c │ │ │ │ - ldr r0, [pc, #-1968] @ 16eb80 │ │ │ │ + ldr r3, [pc, #-1968] @ 16ec5c │ │ │ │ + ldr r1, [pc, #-1968] @ 16ec60 │ │ │ │ + ldr r0, [pc, #-1968] @ 16ec64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1328 @ 0x530 │ │ │ │ - ldr r2, [pc, #-1976] @ 16eb84 │ │ │ │ + ldr r2, [pc, #-1976] @ 16ec68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1992] @ 16eb88 │ │ │ │ - ldr r1, [pc, #-1992] @ 16eb8c │ │ │ │ - ldr r0, [pc, #-1992] @ 16eb90 │ │ │ │ + ldr r3, [pc, #-1992] @ 16ec6c │ │ │ │ + ldr r1, [pc, #-1992] @ 16ec70 │ │ │ │ + ldr r0, [pc, #-1992] @ 16ec74 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1996] @ 16eb94 │ │ │ │ + ldr r2, [pc, #-1996] @ 16ec78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-2016] @ 16eb98 │ │ │ │ - ldr r1, [pc, #-2016] @ 16eb9c │ │ │ │ - ldr r0, [pc, #-2016] @ 16eba0 │ │ │ │ + ldr r3, [pc, #-2016] @ 16ec7c │ │ │ │ + ldr r1, [pc, #-2016] @ 16ec80 │ │ │ │ + ldr r0, [pc, #-2016] @ 16ec84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -0016f394 : │ │ │ │ +0016f478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ - ldr r1, [pc, #3480] @ 170144 │ │ │ │ - ldr r3, [pc, #3480] @ 170148 │ │ │ │ + ldr r1, [pc, #3480] @ 170228 │ │ │ │ + ldr r3, [pc, #3480] @ 17022c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #3472] @ 17014c │ │ │ │ - ldr r2, [pc, #3472] @ 170150 │ │ │ │ + ldr r5, [pc, #3472] @ 170230 │ │ │ │ + ldr r2, [pc, #3472] @ 170234 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ - ldr r3, [pc, #3448] @ 170154 │ │ │ │ + ldr r3, [pc, #3448] @ 170238 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #3436] @ 170158 │ │ │ │ + ldr r3, [pc, #3436] @ 17023c │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 16fc90 │ │ │ │ - ldr r2, [pc, #3428] @ 17015c │ │ │ │ - ldr r3, [pc, #3428] @ 170160 │ │ │ │ + beq 16fd74 │ │ │ │ + ldr r2, [pc, #3428] @ 170240 │ │ │ │ + ldr r3, [pc, #3428] @ 170244 │ │ │ │ ldr r1, [r5, r2] │ │ │ │ mov r2, #4 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r3, [r7, #1984] @ 0x7c0 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r0, [r7, #3972] @ 0xf84 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 14147c │ │ │ │ + bl 141560 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 16fc60 │ │ │ │ + beq 16fd44 │ │ │ │ ldr r2, [r7, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16fd40 │ │ │ │ - ldr r2, [pc, #3332] @ 170164 │ │ │ │ + beq 16fe24 │ │ │ │ + ldr r2, [pc, #3332] @ 170248 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16f488 │ │ │ │ + beq 16f56c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16f488 │ │ │ │ + beq 16f56c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16fcd0 │ │ │ │ + beq 16fdb4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #4060] @ 0xfdc │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16fd60 │ │ │ │ - ldr r2, [pc, #3256] @ 170168 │ │ │ │ + beq 16fe44 │ │ │ │ + ldr r2, [pc, #3256] @ 17024c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16f4d8 │ │ │ │ + beq 16f5bc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16f4d8 │ │ │ │ + beq 16f5bc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16fcd8 │ │ │ │ + beq 16fdbc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #4052] @ 0xfd4 │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16fd10 │ │ │ │ - ldr r2, [pc, #3180] @ 17016c │ │ │ │ + beq 16fdf4 │ │ │ │ + ldr r2, [pc, #3180] @ 170250 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16f528 │ │ │ │ + beq 16f60c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16f528 │ │ │ │ + beq 16f60c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16fd30 │ │ │ │ + beq 16fe14 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #4020] @ 0xfb4 │ │ │ │ ldr r0, [r4, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16fdec │ │ │ │ - ldr r2, [pc, #3104] @ 170170 │ │ │ │ + beq 16fed0 │ │ │ │ + ldr r2, [pc, #3104] @ 170254 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16f578 │ │ │ │ + beq 16f65c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16f578 │ │ │ │ + beq 16f65c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 16fd38 │ │ │ │ + beq 16fe1c │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16fe18 │ │ │ │ + beq 16fefc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r9, [r3, #1608] @ 0x648 │ │ │ │ - ldr r3, [pc, #3032] @ 170174 │ │ │ │ + ldr r3, [pc, #3032] @ 170258 │ │ │ │ ldr sl, [r5, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1700f4 │ │ │ │ + beq 1701d8 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r0, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ bl 4ffe8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16fe38 │ │ │ │ + beq 16ff1c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1700d0 │ │ │ │ - ldr r2, [pc, #2956] @ 170178 │ │ │ │ + beq 1701b4 │ │ │ │ + ldr r2, [pc, #2956] @ 17025c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 17011c │ │ │ │ - ldr r2, [pc, #2944] @ 17017c │ │ │ │ + beq 170200 │ │ │ │ + ldr r2, [pc, #2944] @ 170260 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 170140 │ │ │ │ + beq 170224 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 1700cc │ │ │ │ + ble 1701b0 │ │ │ │ cmp r3, #1 │ │ │ │ str sl, [r7, #12] │ │ │ │ - beq 1700cc │ │ │ │ + beq 1701b0 │ │ │ │ str r9, [r7, #16] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16f64c │ │ │ │ + beq 16f730 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16fcec │ │ │ │ + beq 16fdd0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16f668 │ │ │ │ + beq 16f74c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16fce0 │ │ │ │ + beq 16fdc4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 16fe40 │ │ │ │ + beq 16ff24 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ mov r2, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16f6a4 │ │ │ │ + beq 16f788 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 16fcf8 │ │ │ │ + beq 16fddc │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16fe5c │ │ │ │ + blt 16ff40 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #1456] @ 0x5b0 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16fe84 │ │ │ │ + beq 16ff68 │ │ │ │ ldr r1, [r4, #4036] @ 0xfc4 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16f6f0 │ │ │ │ + beq 16f7d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16fd04 │ │ │ │ + beq 16fde8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 16fed8 │ │ │ │ + beq 16ffbc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16f72c │ │ │ │ + beq 16f810 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 16f72c │ │ │ │ + bne 16f810 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ - beq 16fef8 │ │ │ │ - ldr r0, [pc, #2628] @ 170180 │ │ │ │ + beq 16ffdc │ │ │ │ + ldr r0, [pc, #2628] @ 170264 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #1992] @ 0x7c8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ mov r1, r9 │ │ │ │ bl 125064 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16f778 │ │ │ │ + beq 16f85c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 16f778 │ │ │ │ + bne 16f85c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 16fd80 │ │ │ │ - ldr r7, [pc, #2556] @ 170184 │ │ │ │ + beq 16fe64 │ │ │ │ + ldr r7, [pc, #2556] @ 170268 │ │ │ │ ldr r3, [r4, #2008] @ 0x7d8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #512 @ 0x200 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldm r7!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #68 @ 0x44 │ │ │ │ mov fp, lr │ │ │ │ mov r9, lr │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm r7, {r0, r1, r2} │ │ │ │ - ldr ip, [pc, #2516] @ 170188 │ │ │ │ + ldr ip, [pc, #2516] @ 17026c │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add ip, pc, ip │ │ │ │ ldm fp!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #3264 @ 0xcc0 │ │ │ │ add ip, ip, #12 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2} │ │ │ │ @@ -296694,69 +296751,69 @@ │ │ │ │ ldr r0, [sl, #1480] @ 0x5c8 │ │ │ │ ldr ip, [sl, #1484] @ 0x5cc │ │ │ │ ldr lr, [r4, #2856] @ 0xb28 │ │ │ │ stm sp, {r0, ip, lr} │ │ │ │ mov r0, #12 │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16ff18 │ │ │ │ + beq 16fffc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16f860 │ │ │ │ + beq 16f944 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16fde0 │ │ │ │ + beq 16fec4 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16ff40 │ │ │ │ - ldr r2, [pc, #2328] @ 17018c │ │ │ │ + blt 170024 │ │ │ │ + ldr r2, [pc, #2328] @ 170270 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r8, [r2] │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r1, [r3, #1996] @ 0x7cc │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 16f8bc │ │ │ │ + beq 16f9a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16fe0c │ │ │ │ + beq 16fef0 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 16ff5c │ │ │ │ - ldr r0, [pc, #2244] @ 170190 │ │ │ │ + blt 170040 │ │ │ │ + ldr r0, [pc, #2244] @ 170274 │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1072 @ 0x430 │ │ │ │ ldr r2, [r8, #1992] @ 0x7c8 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 16ff7c │ │ │ │ - ldr r1, [pc, #2208] @ 170194 │ │ │ │ + beq 170060 │ │ │ │ + ldr r1, [pc, #2208] @ 170278 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #596 @ 0x254 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd00 │ │ │ │ - ldr r0, [pc, #2188] @ 170198 │ │ │ │ + ldr r0, [pc, #2188] @ 17027c │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #3712 @ 0xe80 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 4fd00 │ │ │ │ ldr ip, [r8, #1712] @ 0x6b0 │ │ │ │ @@ -296778,137 +296835,137 @@ │ │ │ │ ldr ip, [r8, #1480] @ 0x5c8 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r8, #2004] @ 0x7d4 │ │ │ │ mov r0, #11 │ │ │ │ str ip, [sp] │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16ffa8 │ │ │ │ + beq 17008c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16f9b0 │ │ │ │ + beq 16fa94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16fe78 │ │ │ │ + beq 16ff5c │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 16ffd4 │ │ │ │ - ldr r2, [pc, #2008] @ 17019c │ │ │ │ + blt 1700b8 │ │ │ │ + ldr r2, [pc, #2008] @ 170280 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r3, #2016] @ 0x7e0 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16fa0c │ │ │ │ + beq 16faf0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16fecc │ │ │ │ + beq 16ffb0 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 16fff0 │ │ │ │ - ldr r0, [pc, #1924] @ 1701a0 │ │ │ │ + blt 1700d4 │ │ │ │ + ldr r0, [pc, #1924] @ 170284 │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1280 @ 0x500 │ │ │ │ ldr r2, [r8, #1992] @ 0x7c8 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 170010 │ │ │ │ - ldr r3, [pc, #1888] @ 1701a4 │ │ │ │ + beq 1700f4 │ │ │ │ + ldr r3, [pc, #1888] @ 170288 │ │ │ │ ldr r1, [r8, #2020] @ 0x7e4 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #1880] @ 1701a8 │ │ │ │ + ldr r3, [pc, #1880] @ 17028c │ │ │ │ mov r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #3336] @ 0xd08 │ │ │ │ - ldr r2, [pc, #1868] @ 1701ac │ │ │ │ + ldr r2, [pc, #1868] @ 170290 │ │ │ │ ldr sl, [r4, #2008] @ 0x7d8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #3340] @ 0xd0c │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 170030 │ │ │ │ + beq 170114 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 16faa4 │ │ │ │ + beq 16fb88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16fda0 │ │ │ │ + beq 16fe84 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 170050 │ │ │ │ - ldr r2, [pc, #1784] @ 1701b0 │ │ │ │ + blt 170134 │ │ │ │ + ldr r2, [pc, #1784] @ 170294 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r3, #2024] @ 0x7e8 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 16fb00 │ │ │ │ + beq 16fbe4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16fdac │ │ │ │ + beq 16fe90 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 17006c │ │ │ │ - ldr r0, [pc, #1700] @ 1701b4 │ │ │ │ + blt 170150 │ │ │ │ + ldr r0, [pc, #1700] @ 170298 │ │ │ │ add sl, r4, #4096 @ 0x1000 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1488 @ 0x5d0 │ │ │ │ ldr r2, [sl, #1992] @ 0x7c8 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ bl 125064 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 17008c │ │ │ │ - ldr lr, [pc, #1664] @ 1701b8 │ │ │ │ + beq 170170 │ │ │ │ + ldr lr, [pc, #1664] @ 17029c │ │ │ │ ldr r3, [sl, #2032] @ 0x7f0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #2028] @ 0x7ec │ │ │ │ ldr r0, [r4, #2008] @ 0x7d8 │ │ │ │ add lr, lr, #668 @ 0x29c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ mov r8, r9 │ │ │ │ stmia r9!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1} │ │ │ │ - ldr ip, [pc, #1616] @ 1701bc │ │ │ │ + ldr ip, [pc, #1616] @ 1702a0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldm r8!, {r0, r1, r2, r3} │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #3344 @ 0xd10 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldr fp, [sl, #2020] @ 0x7e4 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ @@ -296917,1531 +296974,1531 @@ │ │ │ │ mov r3, fp │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, #4 │ │ │ │ str sl, [sp] │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 16fdb8 │ │ │ │ + beq 16fe9c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 16fbdc │ │ │ │ + beq 16fcc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 16ff9c │ │ │ │ + beq 170080 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1700ac │ │ │ │ - ldr r2, [pc, #1488] @ 1701c0 │ │ │ │ + blt 170190 │ │ │ │ + ldr r2, [pc, #1488] @ 1702a4 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #2040] @ 0x7f8 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ mov r0, r3 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 16fc38 │ │ │ │ + beq 16fd1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 16ffc8 │ │ │ │ + beq 1700ac │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 16fc64 │ │ │ │ - ldr r1, [pc, #1400] @ 1701c4 │ │ │ │ - ldr r0, [pc, #1400] @ 1701c8 │ │ │ │ + bge 16fd48 │ │ │ │ + ldr r1, [pc, #1400] @ 1702a8 │ │ │ │ + ldr r0, [pc, #1400] @ 1702ac │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1396] @ 1701cc │ │ │ │ + ldr r2, [pc, #1396] @ 1702b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1380] @ 1701d0 │ │ │ │ - ldr r3, [pc, #1240] @ 170148 │ │ │ │ + ldr r2, [pc, #1380] @ 1702b4 │ │ │ │ + ldr r3, [pc, #1240] @ 17022c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1700c8 │ │ │ │ + bne 1701ac │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 16fea4 │ │ │ │ + beq 16ff88 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 16f3f0 │ │ │ │ + beq 16f4d4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 16f3f0 │ │ │ │ + beq 16f4d4 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 16f3f0 │ │ │ │ + bne 16f4d4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f3f0 │ │ │ │ + b 16f4d4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f488 │ │ │ │ + b 16f56c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f4d8 │ │ │ │ + b 16f5bc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f668 │ │ │ │ + b 16f74c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f64c │ │ │ │ + b 16f730 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f6a4 │ │ │ │ + b 16f788 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f6f0 │ │ │ │ - ldr r1, [pc, #1212] @ 1701d4 │ │ │ │ - ldr r0, [pc, #1212] @ 1701d8 │ │ │ │ + b 16f7d4 │ │ │ │ + ldr r1, [pc, #1212] @ 1702b8 │ │ │ │ + ldr r0, [pc, #1212] @ 1702bc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ + b 16fd44 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f528 │ │ │ │ + b 16f60c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f578 │ │ │ │ - ldr r1, [pc, #1172] @ 1701dc │ │ │ │ - ldr r0, [pc, #1172] @ 1701e0 │ │ │ │ + b 16f65c │ │ │ │ + ldr r1, [pc, #1172] @ 1702c0 │ │ │ │ + ldr r0, [pc, #1172] @ 1702c4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #1148] @ 1701e4 │ │ │ │ - ldr r0, [pc, #1148] @ 1701e8 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #1148] @ 1702c8 │ │ │ │ + ldr r0, [pc, #1148] @ 1702cc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #1124] @ 1701ec │ │ │ │ - ldr r0, [pc, #1124] @ 1701f0 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #1124] @ 1702d0 │ │ │ │ + ldr r0, [pc, #1124] @ 1702d4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ + b 16fd44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16faa4 │ │ │ │ + b 16fb88 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16fb00 │ │ │ │ - ldr r1, [pc, #1076] @ 1701f4 │ │ │ │ - ldr r0, [pc, #1076] @ 1701f8 │ │ │ │ + b 16fbe4 │ │ │ │ + ldr r1, [pc, #1076] @ 1702d8 │ │ │ │ + ldr r0, [pc, #1076] @ 1702dc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1024] @ 1701cc │ │ │ │ + ldr r2, [pc, #1024] @ 1702b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 16fc60 │ │ │ │ + b 16fd44 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f860 │ │ │ │ - ldr r1, [pc, #1032] @ 1701fc │ │ │ │ - ldr r0, [pc, #1032] @ 170200 │ │ │ │ + b 16f944 │ │ │ │ + ldr r1, [pc, #1032] @ 1702e0 │ │ │ │ + ldr r0, [pc, #1032] @ 1702e4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ + b 16fd44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f8bc │ │ │ │ - ldr r1, [pc, #996] @ 170204 │ │ │ │ - ldr r0, [pc, #996] @ 170208 │ │ │ │ + b 16f9a0 │ │ │ │ + ldr r1, [pc, #996] @ 1702e8 │ │ │ │ + ldr r0, [pc, #996] @ 1702ec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ + b 16fd44 │ │ │ │ bl aa8fc │ │ │ │ - b 16f5d4 │ │ │ │ - ldr r1, [pc, #964] @ 17020c │ │ │ │ - ldr r0, [pc, #964] @ 170210 │ │ │ │ + b 16f6b8 │ │ │ │ + ldr r1, [pc, #964] @ 1702f0 │ │ │ │ + ldr r0, [pc, #964] @ 1702f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #944] @ 170214 │ │ │ │ - ldr r0, [pc, #944] @ 170218 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #944] @ 1702f8 │ │ │ │ + ldr r0, [pc, #944] @ 1702fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ + b 16fd44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16f9b0 │ │ │ │ - ldr r1, [pc, #912] @ 17021c │ │ │ │ - ldr r0, [pc, #912] @ 170220 │ │ │ │ + b 16fa94 │ │ │ │ + ldr r1, [pc, #912] @ 170300 │ │ │ │ + ldr r0, [pc, #912] @ 170304 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r3, [pc, #692] @ 170160 │ │ │ │ - ldr r1, [pc, #884] @ 170224 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r3, [pc, #692] @ 170244 │ │ │ │ + ldr r1, [pc, #884] @ 170308 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #880] @ 170228 │ │ │ │ + ldr r0, [pc, #880] @ 17030c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ + b 16fd44 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16fa0c │ │ │ │ - ldr r1, [pc, #844] @ 17022c │ │ │ │ - ldr r0, [pc, #844] @ 170230 │ │ │ │ + b 16faf0 │ │ │ │ + ldr r1, [pc, #844] @ 170310 │ │ │ │ + ldr r0, [pc, #844] @ 170314 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #820] @ 170234 │ │ │ │ - ldr r0, [pc, #820] @ 170238 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #820] @ 170318 │ │ │ │ + ldr r0, [pc, #820] @ 17031c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #796] @ 17023c │ │ │ │ - ldr r0, [pc, #796] @ 170240 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #796] @ 170320 │ │ │ │ + ldr r0, [pc, #796] @ 170324 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #764] @ 170244 │ │ │ │ - ldr r0, [pc, #764] @ 170248 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #764] @ 170328 │ │ │ │ + ldr r0, [pc, #764] @ 17032c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 16ff34 │ │ │ │ - ldr r1, [pc, #744] @ 17024c │ │ │ │ - ldr r0, [pc, #744] @ 170250 │ │ │ │ + b 170018 │ │ │ │ + ldr r1, [pc, #744] @ 170330 │ │ │ │ + ldr r0, [pc, #744] @ 170334 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #720] @ 170254 │ │ │ │ - ldr r0, [pc, #720] @ 170258 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #720] @ 170338 │ │ │ │ + ldr r0, [pc, #720] @ 17033c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ + b 16fd44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16fbdc │ │ │ │ - ldr r1, [pc, #684] @ 17025c │ │ │ │ - ldr r0, [pc, #684] @ 170260 │ │ │ │ + b 16fcc0 │ │ │ │ + ldr r1, [pc, #684] @ 170340 │ │ │ │ + ldr r0, [pc, #684] @ 170344 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 16fdd4 │ │ │ │ + b 16feb8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 16fc38 │ │ │ │ - ldr r1, [pc, #648] @ 170264 │ │ │ │ - ldr r0, [pc, #648] @ 170268 │ │ │ │ + b 16fd1c │ │ │ │ + ldr r1, [pc, #648] @ 170348 │ │ │ │ + ldr r0, [pc, #648] @ 17034c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 16fdd4 │ │ │ │ - ldr r1, [pc, #628] @ 17026c │ │ │ │ - ldr r0, [pc, #628] @ 170270 │ │ │ │ + b 16feb8 │ │ │ │ + ldr r1, [pc, #628] @ 170350 │ │ │ │ + ldr r0, [pc, #628] @ 170354 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #604] @ 170274 │ │ │ │ - ldr r0, [pc, #604] @ 170278 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #604] @ 170358 │ │ │ │ + ldr r0, [pc, #604] @ 17035c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #600] @ 17027c │ │ │ │ + ldr r2, [pc, #600] @ 170360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #584] @ 170280 │ │ │ │ - ldr r0, [pc, #584] @ 170284 │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #584] @ 170364 │ │ │ │ + ldr r0, [pc, #584] @ 170368 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #568] @ 17027c │ │ │ │ + ldr r2, [pc, #568] @ 170360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16fdd4 │ │ │ │ - ldr r1, [pc, #560] @ 170288 │ │ │ │ - ldr r0, [pc, #560] @ 17028c │ │ │ │ - ldr r2, [pc, #540] @ 17027c │ │ │ │ + b 16feb8 │ │ │ │ + ldr r1, [pc, #560] @ 17036c │ │ │ │ + ldr r0, [pc, #560] @ 170370 │ │ │ │ + ldr r2, [pc, #540] @ 170360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16fdd4 │ │ │ │ - ldr r1, [pc, #540] @ 170290 │ │ │ │ - ldr r0, [pc, #540] @ 170294 │ │ │ │ + b 16feb8 │ │ │ │ + ldr r1, [pc, #540] @ 170374 │ │ │ │ + ldr r0, [pc, #540] @ 170378 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #508] @ 17027c │ │ │ │ + ldr r2, [pc, #508] @ 170360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #516] @ 170298 │ │ │ │ - ldr r0, [pc, #516] @ 17029c │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #516] @ 17037c │ │ │ │ + ldr r0, [pc, #516] @ 170380 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #300] @ 1701cc │ │ │ │ + ldr r2, [pc, #300] @ 1702b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16fc60 │ │ │ │ - ldr r1, [pc, #492] @ 1702a0 │ │ │ │ - ldr r0, [pc, #492] @ 1702a4 │ │ │ │ - ldr r2, [pc, #272] @ 1701cc │ │ │ │ + b 16fd44 │ │ │ │ + ldr r1, [pc, #492] @ 170384 │ │ │ │ + ldr r0, [pc, #492] @ 170388 │ │ │ │ + ldr r2, [pc, #272] @ 1702b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 16fdd4 │ │ │ │ + b 16feb8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #464] @ 1702a8 │ │ │ │ - ldr r1, [pc, #464] @ 1702ac │ │ │ │ - ldr r0, [pc, #464] @ 1702b0 │ │ │ │ + ldr r3, [pc, #464] @ 17038c │ │ │ │ + ldr r1, [pc, #464] @ 170390 │ │ │ │ + ldr r0, [pc, #464] @ 170394 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #440] @ 1702b4 │ │ │ │ - ldr r1, [pc, #440] @ 1702b8 │ │ │ │ - ldr r0, [pc, #440] @ 1702bc │ │ │ │ + ldr r3, [pc, #440] @ 170398 │ │ │ │ + ldr r1, [pc, #440] @ 17039c │ │ │ │ + ldr r0, [pc, #440] @ 1703a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ - ldr r2, [pc, #432] @ 1702c0 │ │ │ │ + ldr r2, [pc, #432] @ 1703a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 1702c4 │ │ │ │ - ldr r1, [pc, #416] @ 1702c8 │ │ │ │ - ldr r0, [pc, #416] @ 1702cc │ │ │ │ + ldr r3, [pc, #416] @ 1703a8 │ │ │ │ + ldr r1, [pc, #416] @ 1703ac │ │ │ │ + ldr r0, [pc, #416] @ 1703b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 1702d0 │ │ │ │ + ldr r2, [pc, #412] @ 1703b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - eoreq r0, sp, ip, asr #24 │ │ │ │ + eoreq r0, sp, r8, ror #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r0, sp, r8, lsr ip │ │ │ │ + eoreq r0, sp, r4, asr fp │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, r4, ror #17 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r7, lr, r4, asr #7 │ │ │ │ - ldrdeq r1, [sp], -ip @ │ │ │ │ - eoreq r6, pc, r8, lsl r0 @ │ │ │ │ + eoreq r7, lr, r0, ror #5 │ │ │ │ + strdeq r1, [sp], -r8 @ │ │ │ │ + eoreq r5, pc, r4, lsr pc @ │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ - eoreq r7, lr, r4, lsr r2 │ │ │ │ - eoreq r1, sp, r0, ror r4 │ │ │ │ - eoreq r5, pc, r0, asr #29 │ │ │ │ + eoreq r7, lr, r0, asr r1 │ │ │ │ + eoreq r1, sp, ip, lsl #7 │ │ │ │ + ldrdeq r5, [pc], -ip @ │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ - eoreq r7, lr, r4, ror #1 │ │ │ │ + eoreq r7, lr, r0 │ │ │ │ andeq r0, r0, ip, lsl fp │ │ │ │ - eoreq r5, pc, ip, ror sp @ │ │ │ │ + mlaeq pc, r8, ip, r5 @ │ │ │ │ muleq r0, r0, fp │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ - strdeq r6, [lr], -r0 @ │ │ │ │ - eoreq r1, sp, ip, lsr #4 │ │ │ │ - eoreq r5, pc, ip, asr ip @ │ │ │ │ + eoreq r6, lr, ip, lsl #30 │ │ │ │ + eoreq r1, sp, r8, asr #2 │ │ │ │ + eoreq r5, pc, r8, ror fp @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq lr, r8, r8, ror r1 │ │ │ │ - ldrdeq pc, [r8], -r8 @ │ │ │ │ + eoreq lr, r8, ip, ror r1 │ │ │ │ + ldrdeq pc, [r8], -ip @ │ │ │ │ andeq r0, r0, r9, ror r1 │ │ │ │ - eoreq r0, sp, ip, lsl #7 │ │ │ │ - strheq lr, [r8], -r0 @ │ │ │ │ - eoreq pc, r8, r0, lsl fp @ │ │ │ │ - eoreq lr, r8, r0, lsl #1 │ │ │ │ - eoreq pc, r8, r0, ror #21 │ │ │ │ - eoreq lr, r8, r0, rrx │ │ │ │ - eoreq pc, r8, r0, asr #21 │ │ │ │ - eoreq lr, r8, r0, asr #32 │ │ │ │ - eoreq pc, r8, r0, lsr #21 │ │ │ │ - eoreq lr, r8, r4 │ │ │ │ - eoreq pc, r8, r4, ror #20 │ │ │ │ + eoreq r0, sp, r8, lsr #5 │ │ │ │ + strheq lr, [r8], -r4 @ │ │ │ │ + eoreq pc, r8, r4, lsl fp @ │ │ │ │ + eoreq lr, r8, r4, lsl #1 │ │ │ │ + eoreq pc, r8, r4, ror #21 │ │ │ │ + eoreq lr, r8, r4, rrx │ │ │ │ + eoreq pc, r8, r4, asr #21 │ │ │ │ + eoreq lr, r8, r4, asr #32 │ │ │ │ + eoreq pc, r8, r4, lsr #21 │ │ │ │ + eoreq lr, r8, r8 │ │ │ │ + eoreq pc, r8, r8, ror #20 │ │ │ │ + ldrdeq sp, [r8], -r8 @ │ │ │ │ + eoreq pc, r8, r8, lsr sl @ │ │ │ │ + eoreq sp, r8, ip, lsr #31 │ │ │ │ + eoreq pc, r8, ip, lsl #20 │ │ │ │ + eoreq sp, r8, r8, lsl #31 │ │ │ │ + eoreq pc, r8, r8, ror #19 │ │ │ │ + eoreq sp, r8, ip, ror #30 │ │ │ │ + eoreq pc, r8, ip, asr #19 │ │ │ │ + eoreq sp, r8, r0, asr #30 │ │ │ │ + eoreq pc, r8, r0, lsr #19 │ │ │ │ + eoreq sp, r8, r8, lsl pc │ │ │ │ + eoreq pc, r8, r8, ror r9 @ │ │ │ │ + eoreq sp, r8, ip, ror #29 │ │ │ │ + eoreq pc, r8, ip, asr #18 │ │ │ │ + eoreq sp, r8, ip, asr #29 │ │ │ │ + eoreq pc, r8, ip, lsr #18 │ │ │ │ + eoreq sp, r8, ip, lsr #29 │ │ │ │ + eoreq pc, r8, ip, lsl #18 │ │ │ │ + eoreq sp, r8, r8, lsl #29 │ │ │ │ + eoreq pc, r8, r8, ror #17 │ │ │ │ + eoreq sp, r8, r8, ror #28 │ │ │ │ + eoreq pc, r8, r8, asr #17 │ │ │ │ + eoreq sp, r8, r8, asr #28 │ │ │ │ + eoreq pc, r8, r8, lsr #17 │ │ │ │ + eoreq sp, r8, ip, lsl lr │ │ │ │ + eoreq pc, r8, ip, ror r8 @ │ │ │ │ + strdeq sp, [r8], -r4 @ │ │ │ │ + eoreq pc, r8, r4, asr r8 @ │ │ │ │ ldrdeq sp, [r8], -r4 @ │ │ │ │ - eoreq pc, r8, r4, lsr sl @ │ │ │ │ - eoreq sp, r8, r8, lsr #31 │ │ │ │ - eoreq pc, r8, r8, lsl #20 │ │ │ │ - eoreq sp, r8, r4, lsl #31 │ │ │ │ - eoreq pc, r8, r4, ror #19 │ │ │ │ - eoreq sp, r8, r8, ror #30 │ │ │ │ - eoreq pc, r8, r8, asr #19 │ │ │ │ - eoreq sp, r8, ip, lsr pc │ │ │ │ - mlaeq r8, ip, r9, pc @ │ │ │ │ - eoreq sp, r8, r4, lsl pc │ │ │ │ - eoreq pc, r8, r4, ror r9 @ │ │ │ │ - eoreq sp, r8, r8, ror #29 │ │ │ │ - eoreq pc, r8, r8, asr #18 │ │ │ │ - eoreq sp, r8, r8, asr #29 │ │ │ │ - eoreq pc, r8, r8, lsr #18 │ │ │ │ - eoreq sp, r8, r8, lsr #29 │ │ │ │ - eoreq pc, r8, r8, lsl #18 │ │ │ │ - eoreq sp, r8, r4, lsl #29 │ │ │ │ - eoreq pc, r8, r4, ror #17 │ │ │ │ - eoreq sp, r8, r4, ror #28 │ │ │ │ - eoreq pc, r8, r4, asr #17 │ │ │ │ - eoreq sp, r8, r4, asr #28 │ │ │ │ - eoreq pc, r8, r4, lsr #17 │ │ │ │ - eoreq sp, r8, r8, lsl lr │ │ │ │ - eoreq pc, r8, r8, ror r8 @ │ │ │ │ - strdeq sp, [r8], -r0 @ │ │ │ │ - eoreq pc, r8, r0, asr r8 @ │ │ │ │ - ldrdeq sp, [r8], -r0 @ │ │ │ │ - eoreq pc, r8, r0, lsr r8 @ │ │ │ │ - eoreq sp, r8, ip, lsr #27 │ │ │ │ - eoreq pc, r8, ip, lsl #16 │ │ │ │ + eoreq pc, r8, r4, lsr r8 @ │ │ │ │ + @ instruction: 0x0028ddb0 │ │ │ │ + eoreq pc, r8, r0, lsl r8 @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - eoreq sp, r8, ip, lsl #27 │ │ │ │ - eoreq pc, r8, ip, ror #15 │ │ │ │ - eoreq sp, r8, r0, ror sp │ │ │ │ - ldrdeq pc, [r8], -r0 @ │ │ │ │ - eoreq sp, r8, r0, asr sp │ │ │ │ - @ instruction: 0x0028f7b0 │ │ │ │ - eoreq sp, r8, r0, lsr sp │ │ │ │ - mlaeq r8, r0, r7, pc @ │ │ │ │ - eoreq sp, r8, r4, lsl sp │ │ │ │ - eoreq pc, r8, r4, ror r7 @ │ │ │ │ - mlaeq sl, ip, r0, pc @ │ │ │ │ - @ instruction: 0x002852bc │ │ │ │ - eoreq r5, r8, r8, ror #5 │ │ │ │ - eoreq r3, fp, r8, rrx │ │ │ │ - eoreq r5, r8, r8, ror #2 │ │ │ │ - eoreq r0, r9, r8, lsr #26 │ │ │ │ - andeq r6, r5, r3, lsr #9 │ │ │ │ - eoreq pc, sl, r0, asr r0 @ │ │ │ │ - eoreq r5, r8, ip, lsr #4 │ │ │ │ - eoreq r8, r8, r4, asr r3 │ │ │ │ + mlaeq r8, r0, sp, sp │ │ │ │ + strdeq pc, [r8], -r0 @ │ │ │ │ + eoreq sp, r8, r4, ror sp │ │ │ │ + ldrdeq pc, [r8], -r4 @ │ │ │ │ + eoreq sp, r8, r4, asr sp │ │ │ │ + @ instruction: 0x0028f7b4 │ │ │ │ + eoreq sp, r8, r4, lsr sp │ │ │ │ + mlaeq r8, r4, r7, pc @ │ │ │ │ + eoreq sp, r8, r8, lsl sp │ │ │ │ + eoreq pc, r8, r8, ror r7 @ │ │ │ │ + eoreq pc, sl, r0, lsr #1 │ │ │ │ + eoreq r5, r8, r0, asr #5 │ │ │ │ + eoreq r5, r8, ip, ror #5 │ │ │ │ + eoreq r3, fp, ip, rrx │ │ │ │ + eoreq r5, r8, ip, ror #2 │ │ │ │ + eoreq r0, r9, ip, lsr #26 │ │ │ │ + andeq r6, r5, ip, lsr #9 │ │ │ │ + eoreq pc, sl, r4, asr r0 @ │ │ │ │ + eoreq r5, r8, r0, lsr r2 │ │ │ │ + eoreq r8, r8, r8, asr r3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -001702d4 : │ │ │ │ +001703b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r3 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r2 │ │ │ │ bl 50210 <_PyObject_GetAttrId@plt> │ │ │ │ - ldr r8, [pc, #164] @ 1703ac │ │ │ │ + ldr r8, [pc, #164] @ 170490 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 170358 │ │ │ │ + beq 17043c │ │ │ │ mov r1, r7 │ │ │ │ bl 4fcc4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 170338 │ │ │ │ + beq 17041c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 170344 │ │ │ │ + beq 170428 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #80] @ 1703b0 │ │ │ │ + ldr r3, [pc, #80] @ 170494 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4febc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 170378 │ │ │ │ + bne 17045c │ │ │ │ mov r5, #0 │ │ │ │ - b 170338 │ │ │ │ - ldr r3, [pc, #52] @ 1703b4 │ │ │ │ + b 17041c │ │ │ │ + ldr r3, [pc, #52] @ 170498 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ldr r0, [r1] │ │ │ │ - ldr r1, [pc, #32] @ 1703b8 │ │ │ │ + ldr r1, [pc, #32] @ 17049c │ │ │ │ ldr ip, [r2, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ bl 5030c │ │ │ │ - b 170370 │ │ │ │ - strdeq pc, [ip], -r4 @ │ │ │ │ + b 170454 │ │ │ │ + eoreq pc, ip, r0, lsl ip @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eoreq r2, r9, r4, asr #3 │ │ │ │ + eoreq r2, r9, r8, asr #3 │ │ │ │ │ │ │ │ -001703bc : │ │ │ │ +001704a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #768] @ 1706d8 │ │ │ │ + ldr r2, [pc, #768] @ 1707bc │ │ │ │ sub sp, sp, #24 │ │ │ │ - ldr r3, [pc, #764] @ 1706dc │ │ │ │ + ldr r3, [pc, #764] @ 1707c0 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #756] @ 1706e0 │ │ │ │ + ldr r1, [pc, #756] @ 1707c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 4fc70 │ │ │ │ - ldr r9, [pc, #728] @ 1706e4 │ │ │ │ + ldr r9, [pc, #728] @ 1707c8 │ │ │ │ add r9, pc, r9 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 170604 │ │ │ │ + beq 1706e8 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ - beq 17049c │ │ │ │ + beq 170580 │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r7 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 5024c │ │ │ │ cmn r0, #1 │ │ │ │ - beq 17057c │ │ │ │ - ldr r1, [pc, #672] @ 1706e8 │ │ │ │ + beq 170660 │ │ │ │ + ldr r1, [pc, #672] @ 1707cc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fc70 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17057c │ │ │ │ + beq 170660 │ │ │ │ bl 4ff88 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ - ldr r2, [pc, #628] @ 1706ec │ │ │ │ - ldr r3, [pc, #608] @ 1706dc │ │ │ │ + ldr r2, [pc, #628] @ 1707d0 │ │ │ │ + ldr r3, [pc, #608] @ 1707c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1706d4 │ │ │ │ + bne 1707b8 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 17060c │ │ │ │ + blt 1706f0 │ │ │ │ mov r0, r1 │ │ │ │ bl 4fee0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1706a8 │ │ │ │ + beq 17078c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r0, [pc, #536] @ 1706f0 │ │ │ │ + ldr r0, [pc, #536] @ 1707d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 50078 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 170630 │ │ │ │ - ldr r1, [pc, #520] @ 1706f4 │ │ │ │ + beq 170714 │ │ │ │ + ldr r1, [pc, #520] @ 1707d8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fc70 │ │ │ │ mov r1, r4 │ │ │ │ mov sl, r0 │ │ │ │ bl 4fcc4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, sp, #12 │ │ │ │ add r3, sp, #4 │ │ │ │ mov r7, r0 │ │ │ │ bl 501b0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17067c │ │ │ │ + beq 170760 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 17042c │ │ │ │ - ldr r2, [pc, #444] @ 1706f8 │ │ │ │ + blt 170510 │ │ │ │ + ldr r2, [pc, #444] @ 1707dc │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ - ldr r1, [pc, #436] @ 1706fc │ │ │ │ + ldr r1, [pc, #436] @ 1707e0 │ │ │ │ ldr r0, [r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ bl 5030c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1705a0 │ │ │ │ + beq 170684 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 1705a0 │ │ │ │ + bne 170684 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1705a0 │ │ │ │ + b 170684 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 170598 │ │ │ │ + beq 17067c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 17069c │ │ │ │ + beq 170780 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1705bc │ │ │ │ + beq 1706a0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1705bc │ │ │ │ + beq 1706a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 170658 │ │ │ │ + beq 17073c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1705e0 │ │ │ │ + beq 1706c4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1705e0 │ │ │ │ + beq 1706c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 170670 │ │ │ │ + beq 170754 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 170604 │ │ │ │ + beq 1706e8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 170604 │ │ │ │ + beq 1706e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 170664 │ │ │ │ + beq 170748 │ │ │ │ mov r0, #0 │ │ │ │ - b 170470 │ │ │ │ - ldr r1, [pc, #236] @ 170700 │ │ │ │ + b 170554 │ │ │ │ + ldr r1, [pc, #236] @ 1707e4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fc70 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 170630 │ │ │ │ + beq 170714 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 4fe44 │ │ │ │ - b 170470 │ │ │ │ + b 170554 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 170604 │ │ │ │ + beq 1706e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 170604 │ │ │ │ + bne 1706e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170604 │ │ │ │ + b 1706e8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1705bc │ │ │ │ + b 1706a0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170604 │ │ │ │ + b 1706e8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1705e0 │ │ │ │ - ldr r3, [pc, #116] @ 1706f8 │ │ │ │ + b 1706c4 │ │ │ │ + ldr r3, [pc, #116] @ 1707dc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r1, [pc, #116] @ 170704 │ │ │ │ + ldr r1, [pc, #116] @ 1707e8 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ - b 170554 │ │ │ │ + b 170638 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170598 │ │ │ │ - ldr r3, [pc, #72] @ 1706f8 │ │ │ │ - ldr r1, [pc, #84] @ 170708 │ │ │ │ + b 17067c │ │ │ │ + ldr r3, [pc, #72] @ 1707dc │ │ │ │ + ldr r1, [pc, #84] @ 1707ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r2, r4 │ │ │ │ bl 5030c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 17063c │ │ │ │ - b 170604 │ │ │ │ + bne 170720 │ │ │ │ + b 1706e8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq pc, ip, r8, lsl ip @ │ │ │ │ + eoreq pc, ip, r4, lsr fp @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x002921b0 │ │ │ │ - strdeq pc, [ip], -r0 @ │ │ │ │ - eoreq r2, r9, ip, lsr #4 │ │ │ │ - eoreq pc, ip, r0, lsl #23 │ │ │ │ - eoreq r1, r9, ip, ror #3 │ │ │ │ - eoreq r2, r9, ip, asr #2 │ │ │ │ + @ instruction: 0x002921b4 │ │ │ │ + eoreq pc, ip, ip, lsl #22 │ │ │ │ + eoreq r2, r9, r0, lsr r2 │ │ │ │ + mlaeq ip, ip, sl, pc @ │ │ │ │ + strdeq r1, [r9], -r0 @ │ │ │ │ + eoreq r2, r9, r0, asr r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strdeq r2, [r9], -ip @ │ │ │ │ - mlaeq r9, r4, pc, r1 @ │ │ │ │ - eoreq r1, r9, r4, lsr #30 │ │ │ │ - eoreq r1, r9, r0, lsl #30 │ │ │ │ + eoreq r2, r9, r0, lsl #2 │ │ │ │ + mlaeq r9, r8, pc, r1 @ │ │ │ │ + eoreq r1, r9, r8, lsr #30 │ │ │ │ + eoreq r1, r9, r4, lsl #30 │ │ │ │ │ │ │ │ -0017070c : │ │ │ │ +001707f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ - ldr r5, [pc, #176] @ 1707d8 │ │ │ │ + ldr r5, [pc, #176] @ 1708bc │ │ │ │ ldr r3, [r2, #40] @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq 170774 │ │ │ │ + beq 170858 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 170774 │ │ │ │ + beq 170858 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1707ac │ │ │ │ + beq 170890 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r2, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1707b4 │ │ │ │ + beq 170898 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1707b4 │ │ │ │ + beq 170898 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #96] @ 1707dc │ │ │ │ - ldr r1, [pc, #96] @ 1707e0 │ │ │ │ + ldr r3, [pc, #96] @ 1708c0 │ │ │ │ + ldr r1, [pc, #96] @ 1708c4 │ │ │ │ ldr r2, [r2, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 5030c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1707ac │ │ │ │ + beq 170890 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1707cc │ │ │ │ + beq 1708b0 │ │ │ │ mov r4, #0 │ │ │ │ - b 17076c │ │ │ │ - ldr r3, [pc, #32] @ 1707dc │ │ │ │ - ldr r1, [pc, #36] @ 1707e4 │ │ │ │ + b 170850 │ │ │ │ + ldr r3, [pc, #32] @ 1708c0 │ │ │ │ + ldr r1, [pc, #36] @ 1708c8 │ │ │ │ ldr r2, [r2, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - b 170788 │ │ │ │ + b 17086c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1707ac │ │ │ │ - ldrdeq pc, [ip], -r0 @ │ │ │ │ + b 170890 │ │ │ │ + eoreq pc, ip, ip, ror #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eoreq r1, r9, r0, lsl #30 │ │ │ │ eoreq r1, r9, r4, lsl #30 │ │ │ │ + eoreq r1, r9, r8, lsl #30 │ │ │ │ │ │ │ │ -001707e8 : │ │ │ │ +001708cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r4, [pc, #560] @ 170a30 │ │ │ │ - ldr r3, [pc, #560] @ 170a34 │ │ │ │ + ldr r4, [pc, #560] @ 170b14 │ │ │ │ + ldr r3, [pc, #560] @ 170b18 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ ldr r3, [r2, #40] @ 0x28 │ │ │ │ - beq 1708cc │ │ │ │ + beq 1709b0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 170988 │ │ │ │ + beq 170a6c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 170988 │ │ │ │ + beq 170a6c │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 17094c │ │ │ │ - ldr r3, [pc, #504] @ 170a38 │ │ │ │ + beq 170a30 │ │ │ │ + ldr r3, [pc, #504] @ 170b1c │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r4, r3] │ │ │ │ cmp r2, r7 │ │ │ │ - beq 1708e8 │ │ │ │ - ldr r3, [pc, #488] @ 170a3c │ │ │ │ + beq 1709cc │ │ │ │ + ldr r3, [pc, #488] @ 170b20 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ cmp r2, r8 │ │ │ │ - beq 1708d8 │ │ │ │ + beq 1709bc │ │ │ │ ldr r3, [r2, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 170968 │ │ │ │ + beq 170a4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 170968 │ │ │ │ + beq 170a4c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 170908 │ │ │ │ + beq 1709ec │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, r7 │ │ │ │ - beq 170a08 │ │ │ │ + beq 170aec │ │ │ │ cmp r3, r8 │ │ │ │ - beq 1709f8 │ │ │ │ + beq 170adc │ │ │ │ mov r0, r6 │ │ │ │ bl 50324 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r5] │ │ │ │ - beq 1709b0 │ │ │ │ + beq 170a94 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1708c4 │ │ │ │ + beq 1709a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 170958 │ │ │ │ + beq 170a3c │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r3, [r3, #8] │ │ │ │ bx r3 │ │ │ │ bl 4fc4c │ │ │ │ ldr r3, [r0, #24] │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ - beq 1709a8 │ │ │ │ + beq 170a8c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ moveq r6, r5 │ │ │ │ - beq 1708c4 │ │ │ │ + beq 1709a8 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r6, r5 │ │ │ │ str r3, [r5] │ │ │ │ - b 1708ac │ │ │ │ - ldr r3, [pc, #304] @ 170a40 │ │ │ │ + b 170990 │ │ │ │ + ldr r3, [pc, #304] @ 170b24 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #296] @ 170a44 │ │ │ │ + ldr r1, [pc, #296] @ 170b28 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 501f8 <_PyErr_FormatFromCause@plt> │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17094c │ │ │ │ + beq 170a30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 17094c │ │ │ │ + bne 170a30 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #208] @ 170a40 │ │ │ │ - ldr r1, [pc, #212] @ 170a48 │ │ │ │ + ldr r3, [pc, #208] @ 170b24 │ │ │ │ + ldr r1, [pc, #212] @ 170b2c │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ - b 170910 │ │ │ │ - ldr r3, [pc, #176] @ 170a40 │ │ │ │ - ldr r1, [pc, #184] @ 170a4c │ │ │ │ + b 1709f4 │ │ │ │ + ldr r3, [pc, #176] @ 170b24 │ │ │ │ + ldr r1, [pc, #184] @ 170b30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ - b 17094c │ │ │ │ + b 170a30 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - b 17085c │ │ │ │ - ldr r3, [pc, #136] @ 170a40 │ │ │ │ + b 170940 │ │ │ │ + ldr r3, [pc, #136] @ 170b24 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r4, [r4, r3] │ │ │ │ - ldr r1, [pc, #140] @ 170a50 │ │ │ │ + ldr r1, [pc, #140] @ 170b34 │ │ │ │ ldr r2, [r2, #12] │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 170910 │ │ │ │ + beq 1709f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 170910 │ │ │ │ + bne 1709f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170910 │ │ │ │ + b 1709f4 │ │ │ │ bl 4fc4c │ │ │ │ ldr r3, [r0, #24] │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ - beq 170898 │ │ │ │ - ldr r3, [pc, #48] @ 170a40 │ │ │ │ - ldr r1, [pc, #64] @ 170a54 │ │ │ │ + beq 17097c │ │ │ │ + ldr r3, [pc, #48] @ 170b24 │ │ │ │ + ldr r1, [pc, #64] @ 170b38 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1709dc │ │ │ │ - b 170910 │ │ │ │ - strdeq pc, [ip], -r8 @ │ │ │ │ + bne 170ac0 │ │ │ │ + b 1709f4 │ │ │ │ + eoreq pc, ip, r4, lsl r7 @ │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ andeq r0, r0, ip, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r1, [r9], -r0 @ │ │ │ │ - eoreq r1, r9, r0, asr #28 │ │ │ │ - eoreq r1, r9, r4, lsl #27 │ │ │ │ - eoreq r1, r9, r0, asr #27 │ │ │ │ - eoreq r1, r9, r0, asr sp │ │ │ │ + ldrdeq r1, [r9], -r4 @ │ │ │ │ + eoreq r1, r9, r4, asr #28 │ │ │ │ + eoreq r1, r9, r8, lsl #27 │ │ │ │ + eoreq r1, r9, r4, asr #27 │ │ │ │ + eoreq r1, r9, r4, asr sp │ │ │ │ │ │ │ │ -00170a58 : │ │ │ │ +00170b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 170a98 │ │ │ │ + beq 170b7c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 170a98 │ │ │ │ + beq 170b7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 170aec │ │ │ │ + beq 170bd0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strne r3, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 170ad8 │ │ │ │ + beq 170bbc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 170ad8 │ │ │ │ + beq 170bbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 170ae0 │ │ │ │ + beq 170bc4 │ │ │ │ str r5, [r4, #16] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ str r5, [r4, #16] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170a98 │ │ │ │ + b 170b7c │ │ │ │ │ │ │ │ -00170af4 : │ │ │ │ +00170bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5015c │ │ │ │ cmn r0, #1 │ │ │ │ - bne 170b18 │ │ │ │ + bne 170bfc │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ b a4614 │ │ │ │ │ │ │ │ -00170b20 : │ │ │ │ +00170c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r2 │ │ │ │ bl 50378 │ │ │ │ - ldr r5, [pc, #68] @ 170b84 │ │ │ │ + ldr r5, [pc, #68] @ 170c68 │ │ │ │ add r5, pc, r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 170b50 │ │ │ │ + beq 170c34 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #48] @ 170b88 │ │ │ │ + ldr r3, [pc, #48] @ 170c6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4febc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 170b48 │ │ │ │ + beq 170c2c │ │ │ │ bl 4ff64 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r4, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - b 170b48 │ │ │ │ - @ instruction: 0x002cf4bc │ │ │ │ + b 170c2c │ │ │ │ + ldrdeq pc, [ip], -r8 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ │ │ │ │ -00170b8c : │ │ │ │ +00170c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #724] @ 170e78 │ │ │ │ - ldr r1, [pc, #724] @ 170e7c │ │ │ │ + ldr r4, [pc, #724] @ 170f5c │ │ │ │ + ldr r1, [pc, #724] @ 170f60 │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr r2, [pc, #720] @ 170e80 │ │ │ │ - ldr r3, [pc, #720] @ 170e84 │ │ │ │ + ldr r2, [pc, #720] @ 170f64 │ │ │ │ + ldr r3, [pc, #720] @ 170f68 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ sub sp, sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r7, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - bl 170b20 │ │ │ │ + bl 170c04 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 170d8c │ │ │ │ + beq 170e70 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 170c00 │ │ │ │ + beq 170ce4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 170d54 │ │ │ │ - ldr r3, [pc, #640] @ 170e88 │ │ │ │ + beq 170e38 │ │ │ │ + ldr r3, [pc, #640] @ 170f6c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 170dbc │ │ │ │ + blt 170ea0 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ - bne 170c94 │ │ │ │ + bne 170d78 │ │ │ │ ldr r1, [r7, #224] @ 0xe0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 170dd8 │ │ │ │ + beq 170ebc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 170c64 │ │ │ │ + beq 170d48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 170d60 │ │ │ │ + beq 170e44 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 170df8 │ │ │ │ + beq 170edc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 170c88 │ │ │ │ + beq 170d6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 170d80 │ │ │ │ + beq 170e64 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r2, #3272] @ 0xcc8 │ │ │ │ ldr r0, [r7, #996] @ 0x3e4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 141854 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 170e18 │ │ │ │ - ldr r2, [pc, #468] @ 170e8c │ │ │ │ + beq 170efc │ │ │ │ + ldr r2, [pc, #468] @ 170f70 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 170ce0 │ │ │ │ + beq 170dc4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 170ce0 │ │ │ │ + beq 170dc4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 170d6c │ │ │ │ + beq 170e50 │ │ │ │ ldr r1, [r7, #992] @ 0x3e0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 170e38 │ │ │ │ + beq 170f1c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 170d24 │ │ │ │ + beq 170e08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 170d74 │ │ │ │ + beq 170e58 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 170e58 │ │ │ │ + beq 170f3c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 170c20 │ │ │ │ + beq 170d04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 170c20 │ │ │ │ + bne 170d04 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170c20 │ │ │ │ + b 170d04 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170c00 │ │ │ │ + b 170ce4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170c64 │ │ │ │ + b 170d48 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170ce0 │ │ │ │ + b 170dc4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170d24 │ │ │ │ + b 170e08 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 170c88 │ │ │ │ - ldr r3, [pc, #244] @ 170e88 │ │ │ │ - ldr r1, [pc, #248] @ 170e90 │ │ │ │ + b 170d6c │ │ │ │ + ldr r3, [pc, #244] @ 170f6c │ │ │ │ + ldr r1, [pc, #248] @ 170f74 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #244] @ 170e94 │ │ │ │ - ldr r2, [pc, #244] @ 170e98 │ │ │ │ + ldr r0, [pc, #244] @ 170f78 │ │ │ │ + ldr r2, [pc, #244] @ 170f7c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r1, [pc, #216] @ 170e9c │ │ │ │ - ldr r0, [pc, #216] @ 170ea0 │ │ │ │ - ldr r2, [pc, #204] @ 170e98 │ │ │ │ + ldr r1, [pc, #216] @ 170f80 │ │ │ │ + ldr r0, [pc, #216] @ 170f84 │ │ │ │ + ldr r2, [pc, #204] @ 170f7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 170db0 │ │ │ │ - ldr r1, [pc, #196] @ 170ea4 │ │ │ │ - ldr r0, [pc, #196] @ 170ea8 │ │ │ │ + b 170e94 │ │ │ │ + ldr r1, [pc, #196] @ 170f88 │ │ │ │ + ldr r0, [pc, #196] @ 170f8c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #192] @ 170eac │ │ │ │ + ldr r2, [pc, #192] @ 170f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 170db0 │ │ │ │ - ldr r1, [pc, #176] @ 170eb0 │ │ │ │ - ldr r0, [pc, #176] @ 170eb4 │ │ │ │ + b 170e94 │ │ │ │ + ldr r1, [pc, #176] @ 170f94 │ │ │ │ + ldr r0, [pc, #176] @ 170f98 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #160] @ 170eac │ │ │ │ + ldr r2, [pc, #160] @ 170f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 170db0 │ │ │ │ - ldr r1, [pc, #152] @ 170eb8 │ │ │ │ - ldr r0, [pc, #152] @ 170ebc │ │ │ │ + b 170e94 │ │ │ │ + ldr r1, [pc, #152] @ 170f9c │ │ │ │ + ldr r0, [pc, #152] @ 170fa0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #148] @ 170ec0 │ │ │ │ + ldr r2, [pc, #148] @ 170fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 170db0 │ │ │ │ - ldr r1, [pc, #132] @ 170ec4 │ │ │ │ - ldr r0, [pc, #132] @ 170ec8 │ │ │ │ + b 170e94 │ │ │ │ + ldr r1, [pc, #132] @ 170fa8 │ │ │ │ + ldr r0, [pc, #132] @ 170fac │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #128] @ 170ecc │ │ │ │ + ldr r2, [pc, #128] @ 170fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 170db0 │ │ │ │ - ldr r1, [pc, #112] @ 170ed0 │ │ │ │ - ldr r0, [pc, #112] @ 170ed4 │ │ │ │ + b 170e94 │ │ │ │ + ldr r1, [pc, #112] @ 170fb4 │ │ │ │ + ldr r0, [pc, #112] @ 170fb8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #96] @ 170ecc │ │ │ │ + ldr r2, [pc, #96] @ 170fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 170db0 │ │ │ │ - eoreq pc, ip, r4, asr r4 @ │ │ │ │ + b 170e94 │ │ │ │ + eoreq pc, ip, r0, ror r3 @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ - eoreq r1, r9, ip, lsl #21 │ │ │ │ - eoreq sp, r8, r4, rrx │ │ │ │ + mlaeq r9, r0, sl, r1 │ │ │ │ + eoreq sp, r8, r8, rrx │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ - eoreq r1, r9, r8, ror #20 │ │ │ │ - eoreq sp, r8, r0, asr #32 │ │ │ │ - eoreq r1, r9, r8, asr #20 │ │ │ │ - eoreq sp, r8, r0, lsr #32 │ │ │ │ + eoreq r1, r9, ip, ror #20 │ │ │ │ + eoreq sp, r8, r4, asr #32 │ │ │ │ + eoreq r1, r9, ip, asr #20 │ │ │ │ + eoreq sp, r8, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ - eoreq r1, r9, r8, lsr #20 │ │ │ │ - eoreq sp, r8, r0 │ │ │ │ - eoreq r1, r9, r8, lsl #20 │ │ │ │ - eoreq ip, r8, r0, ror #31 │ │ │ │ + eoreq r1, r9, ip, lsr #20 │ │ │ │ + eoreq sp, r8, r4 │ │ │ │ + eoreq r1, r9, ip, lsl #20 │ │ │ │ + eoreq ip, r8, r4, ror #31 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ - eoreq r1, r9, r8, ror #19 │ │ │ │ - eoreq ip, r8, r0, asr #31 │ │ │ │ + eoreq r1, r9, ip, ror #19 │ │ │ │ + eoreq ip, r8, r4, asr #31 │ │ │ │ andeq r0, r0, r6, lsr r6 │ │ │ │ - eoreq r1, r9, r8, asr #19 │ │ │ │ - eoreq ip, r8, r0, lsr #31 │ │ │ │ + eoreq r1, r9, ip, asr #19 │ │ │ │ + eoreq ip, r8, r4, lsr #31 │ │ │ │ │ │ │ │ -00170ed8 : │ │ │ │ +00170fbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr ip, [pc, #88] @ 170f48 │ │ │ │ + ldr ip, [pc, #88] @ 17102c │ │ │ │ mov r0, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #1696 @ 0x6a0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl a3060 │ │ │ │ - ldr r4, [pc, #60] @ 170f4c │ │ │ │ + ldr r4, [pc, #60] @ 171030 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 170f40 │ │ │ │ - bl 170b8c │ │ │ │ + beq 171024 │ │ │ │ + bl 170c70 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 170f40 │ │ │ │ - ldr r3, [pc, #36] @ 170f50 │ │ │ │ + beq 171024 │ │ │ │ + ldr r3, [pc, #36] @ 171034 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eoreq r5, lr, r0, lsl ip │ │ │ │ - eoreq pc, ip, ip, ror #1 │ │ │ │ + eoreq r5, lr, ip, lsr #22 │ │ │ │ + eoreq pc, ip, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00170f54 : │ │ │ │ +00171038 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ bx r3 │ │ │ │ │ │ │ │ -00170f60 : │ │ │ │ +00171044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr lr, [pc, #216] @ 171050 │ │ │ │ - ldr ip, [pc, #216] @ 171054 │ │ │ │ + ldr lr, [pc, #216] @ 171134 │ │ │ │ + ldr ip, [pc, #216] @ 171138 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #212] @ 171058 │ │ │ │ + ldr r3, [pc, #212] @ 17113c │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #20 │ │ │ │ - ldr r2, [pc, #204] @ 17105c │ │ │ │ + ldr r2, [pc, #204] @ 171140 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 171018 │ │ │ │ + beq 1710fc │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - beq 17104c │ │ │ │ - ldr r0, [pc, #160] @ 171060 │ │ │ │ + beq 171130 │ │ │ │ + ldr r0, [pc, #160] @ 171144 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 4feb0 <_PyUnicode_FromId@plt> │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 170fe8 │ │ │ │ + beq 1710cc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #-2147483646 @ 0x80000002 │ │ │ │ mov r1, sp │ │ │ │ bl 501c8 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #116] @ 171064 │ │ │ │ - ldr r2, [pc, #96] @ 171054 │ │ │ │ + ldr r1, [pc, #116] @ 171148 │ │ │ │ + ldr r2, [pc, #96] @ 171138 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bne 171048 │ │ │ │ + bne 17112c │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldr r2, [pc, #72] @ 171068 │ │ │ │ - ldr r3, [pc, #48] @ 171054 │ │ │ │ + ldr r2, [pc, #72] @ 17114c │ │ │ │ + ldr r3, [pc, #48] @ 171138 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 171048 │ │ │ │ + bne 17112c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 170f54 │ │ │ │ + b 171038 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ bl 50760 │ │ │ │ - eoreq pc, ip, r0, lsl #1 │ │ │ │ + mlaeq ip, ip, pc, lr @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, ip, r0, rrx │ │ │ │ + eoreq lr, ip, ip, ror pc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r5, lr, r4, asr #22 │ │ │ │ - eoreq pc, ip, r8 │ │ │ │ - ldrdeq lr, [ip], -r8 @ │ │ │ │ + eoreq r5, lr, r0, ror #20 │ │ │ │ + eoreq lr, ip, r4, lsr #30 │ │ │ │ + strdeq lr, [ip], -r4 @ │ │ │ │ │ │ │ │ -0017106c : │ │ │ │ +00171150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r7, r1 │ │ │ │ - ldr r1, [pc, #4080] @ 172078 │ │ │ │ + ldr r1, [pc, #4080] @ 17215c │ │ │ │ mov sl, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #4072] @ 17207c │ │ │ │ + ldr r3, [pc, #4072] @ 172160 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r4, [r0, #12] │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ - ldr r8, [pc, #4056] @ 172080 │ │ │ │ + ldr r8, [pc, #4056] @ 172164 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r9, [sp, #136] @ 0x88 │ │ │ │ add r8, pc, r8 │ │ │ │ - beq 171974 │ │ │ │ + beq 171a58 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r6, #1 │ │ │ │ - beq 1719c4 │ │ │ │ + beq 171aa8 │ │ │ │ ands r1, r6, #1 │ │ │ │ - bne 171ba8 │ │ │ │ + bne 171c8c │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 171bc4 │ │ │ │ + beq 171ca8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171754 │ │ │ │ + beq 171838 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r5] │ │ │ │ - beq 171754 │ │ │ │ + beq 171838 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 171724 │ │ │ │ + beq 171808 │ │ │ │ ldr fp, [r5, #16] │ │ │ │ add ip, r3, #1 │ │ │ │ cmp fp, #0 │ │ │ │ str ip, [r5] │ │ │ │ - beq 171810 │ │ │ │ + beq 1718f4 │ │ │ │ ldr r0, [fp] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1719b8 │ │ │ │ + beq 171a9c │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [fp] │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171160 │ │ │ │ + beq 171244 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 171958 │ │ │ │ + beq 171a3c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 171340 │ │ │ │ + beq 171424 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 171a14 │ │ │ │ + beq 171af8 │ │ │ │ cmp r6, #4 │ │ │ │ - beq 171c44 │ │ │ │ + beq 171d28 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 1718b4 │ │ │ │ + bne 171998 │ │ │ │ cmp r6, #6 │ │ │ │ - bne 1718bc │ │ │ │ - ldr r3, [pc, #3828] @ 172084 │ │ │ │ + bne 1719a0 │ │ │ │ + ldr r3, [pc, #3828] @ 172168 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - beq 171a9c │ │ │ │ + beq 171b80 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #4048] @ 17217c │ │ │ │ - ldr r1, [pc, #3800] @ 172088 │ │ │ │ + ldr r3, [pc, #4048] @ 172260 │ │ │ │ + ldr r1, [pc, #3800] @ 17216c │ │ │ │ ldr r6, [r8, r3] │ │ │ │ - ldr r0, [pc, #3796] @ 17208c │ │ │ │ - ldr r2, [pc, #4064] @ 17219c │ │ │ │ + ldr r0, [pc, #3796] @ 172170 │ │ │ │ + ldr r2, [pc, #4064] @ 172280 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r7, sp, #72 @ 0x48 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17124c │ │ │ │ + beq 171330 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1711fc │ │ │ │ + beq 1712e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 171d74 │ │ │ │ + beq 171e58 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17359c │ │ │ │ + beq 173680 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171224 │ │ │ │ + beq 171308 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 171d6c │ │ │ │ + beq 171e50 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1734fc │ │ │ │ + beq 1735e0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17124c │ │ │ │ + beq 171330 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 171d64 │ │ │ │ + beq 171e48 │ │ │ │ ldr r5, [r4, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1, r2} │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 1725e0 │ │ │ │ + beq 1726c4 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r7, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 172668 │ │ │ │ + beq 17274c │ │ │ │ cmp r7, #0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - bne 171f3c │ │ │ │ + bne 172020 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 171dc0 │ │ │ │ + beq 171ea4 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r4, #64] @ 0x40 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ ldr sl, [r4, #68] @ 0x44 │ │ │ │ ldr r9, [r4, #72] @ 0x48 │ │ │ │ - beq 172a24 │ │ │ │ + beq 172b08 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 173664 │ │ │ │ + beq 173748 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 173524 │ │ │ │ + beq 173608 │ │ │ │ ldr r3, [r9] │ │ │ │ str r7, [sp, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #24 │ │ │ │ str sl, [sp, #28] │ │ │ │ @@ -298450,719 +298507,719 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 171b20 │ │ │ │ - ldr r3, [pc, #3388] @ 172084 │ │ │ │ + b 171c04 │ │ │ │ + ldr r3, [pc, #3388] @ 172168 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 171770 │ │ │ │ + bne 171854 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 172534 │ │ │ │ + beq 172618 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 171394 │ │ │ │ + beq 171478 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171394 │ │ │ │ + beq 171478 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 171ce8 │ │ │ │ + beq 171dcc │ │ │ │ ldr r2, [r5] │ │ │ │ mov r3, #0 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #8] │ │ │ │ - beq 171fe4 │ │ │ │ + beq 1720c8 │ │ │ │ add r3, r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1713cc │ │ │ │ + beq 1714b0 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 171e90 │ │ │ │ + beq 171f74 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1725a0 │ │ │ │ + beq 172684 │ │ │ │ cmp r3, r6, lsl #1 │ │ │ │ - bge 171ff4 │ │ │ │ + bge 1720d8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 172628 │ │ │ │ + beq 17270c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r5, [r1, r3, lsl #2] │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r0] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1735c4 │ │ │ │ + beq 1736a8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldrne r2, [r0] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17143c │ │ │ │ + beq 171520 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r0] │ │ │ │ - beq 171d24 │ │ │ │ - ldr r2, [pc, #3148] @ 172090 │ │ │ │ + beq 171e08 │ │ │ │ + ldr r2, [pc, #3148] @ 172174 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r8, r2] │ │ │ │ ldr r6, [r7] │ │ │ │ cmp r6, r3 │ │ │ │ - beq 171468 │ │ │ │ - ldr r2, [pc, #3128] @ 172094 │ │ │ │ + beq 17154c │ │ │ │ + ldr r2, [pc, #3128] @ 172178 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 171cf0 │ │ │ │ + bne 171dd4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 171498 │ │ │ │ + beq 17157c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171498 │ │ │ │ + beq 17157c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 171498 │ │ │ │ + bne 17157c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r6, [r7] │ │ │ │ ldr r3, [r5] │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - beq 171db0 │ │ │ │ + beq 171e94 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 172384 │ │ │ │ + beq 172468 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1724c4 │ │ │ │ + beq 1725a8 │ │ │ │ cmp r6, r9 │ │ │ │ - beq 172394 │ │ │ │ + beq 172478 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r2, [pc, #3008] @ 172094 │ │ │ │ + ldr r2, [pc, #3008] @ 172178 │ │ │ │ ldr sl, [r8, r2] │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, r9 │ │ │ │ - bne 172b14 │ │ │ │ - ldr r2, [pc, #2992] @ 172098 │ │ │ │ + bne 172bf8 │ │ │ │ + ldr r2, [pc, #2992] @ 17217c │ │ │ │ ldr r6, [r8, r2] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 172b48 │ │ │ │ + beq 172c2c │ │ │ │ ldr r1, [r2, #204] @ 0xcc │ │ │ │ cmp r1, #1 │ │ │ │ - beq 172bcc │ │ │ │ + beq 172cb0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 1728f0 │ │ │ │ + bne 1729d4 │ │ │ │ sub r9, r0, r1 │ │ │ │ clz r9, r9 │ │ │ │ lsr r9, r9, #5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171530 │ │ │ │ + beq 171614 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1729a0 │ │ │ │ + beq 172a84 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 172730 │ │ │ │ + bne 172814 │ │ │ │ ldr r5, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 172cf4 │ │ │ │ + beq 172dd8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 172da0 │ │ │ │ + bne 172e84 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 172ddc │ │ │ │ + beq 172ec0 │ │ │ │ ldr r1, [r2, #208] @ 0xd0 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 172ea4 │ │ │ │ + beq 172f88 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 172b04 │ │ │ │ + bne 172be8 │ │ │ │ sub r6, r0, r1 │ │ │ │ clz r6, r6 │ │ │ │ lsr r6, r6, #5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1715ac │ │ │ │ + beq 171690 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 172ba8 │ │ │ │ + beq 172c8c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 172f2c │ │ │ │ + beq 173010 │ │ │ │ ldr r5, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 172eec │ │ │ │ + beq 172fd0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 173040 │ │ │ │ + bne 173124 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1735ec │ │ │ │ + beq 1736d0 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r6] │ │ │ │ ldrne r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171618 │ │ │ │ + beq 1716fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 172cbc │ │ │ │ + beq 172da0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 50114 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1730d8 │ │ │ │ + beq 1731bc │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171654 │ │ │ │ + beq 171738 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 172cd0 │ │ │ │ + beq 172db4 │ │ │ │ mov r0, r5 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17167c │ │ │ │ + beq 171760 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 172cdc │ │ │ │ + beq 172dc0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1731c8 │ │ │ │ + beq 1732ac │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1716ac │ │ │ │ + beq 171790 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1716ac │ │ │ │ + beq 171790 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 172ee4 │ │ │ │ + beq 172fc8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #60] @ 0x3c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1716e8 │ │ │ │ + beq 1717cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 172ce8 │ │ │ │ + beq 172dcc │ │ │ │ cmp r5, #0 │ │ │ │ - bne 171b20 │ │ │ │ + bne 171c04 │ │ │ │ bl 124bd0 │ │ │ │ mov r2, r0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 173378 │ │ │ │ + beq 17345c │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171a24 │ │ │ │ + beq 171b08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - bne 171a24 │ │ │ │ + bne 171b08 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171a24 │ │ │ │ + b 171b08 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r5, [r4, #16] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - beq 171c04 │ │ │ │ + beq 171ce8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 17111c │ │ │ │ + bne 171200 │ │ │ │ ldr fp, [r5, #16] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 171810 │ │ │ │ + beq 1718f4 │ │ │ │ ldr r0, [fp] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 17113c │ │ │ │ - b 171160 │ │ │ │ + bne 171220 │ │ │ │ + b 171244 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1717a4 │ │ │ │ + beq 171888 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1717a4 │ │ │ │ + beq 171888 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 1717a4 │ │ │ │ + bne 171888 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1717c0 │ │ │ │ + beq 1718a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 171d9c │ │ │ │ + beq 171e80 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1717dc │ │ │ │ + beq 1718c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 171d88 │ │ │ │ + beq 171e6c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #2444] @ 17217c │ │ │ │ - ldr r1, [pc, #2216] @ 17209c │ │ │ │ + ldr r3, [pc, #2444] @ 172260 │ │ │ │ + ldr r1, [pc, #2216] @ 172180 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #2212] @ 1720a0 │ │ │ │ - ldr r2, [pc, #2212] @ 1720a4 │ │ │ │ + ldr r0, [pc, #2212] @ 172184 │ │ │ │ + ldr r2, [pc, #2212] @ 172188 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ - ldr r3, [pc, #2520] @ 1721f0 │ │ │ │ - ldr r1, [pc, #2188] @ 1720a8 │ │ │ │ + b 171964 │ │ │ │ + ldr r3, [pc, #2520] @ 1722d4 │ │ │ │ + ldr r1, [pc, #2188] @ 17218c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171844 │ │ │ │ + beq 171928 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 171d7c │ │ │ │ - ldr r3, [pc, #2352] @ 17217c │ │ │ │ - ldr r1, [pc, #2140] @ 1720ac │ │ │ │ + beq 171e60 │ │ │ │ + ldr r3, [pc, #2352] @ 172260 │ │ │ │ + ldr r1, [pc, #2140] @ 172190 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #2136] @ 1720b0 │ │ │ │ + ldr r0, [pc, #2136] @ 172194 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r2, [pc, #2088] @ 1720b4 │ │ │ │ - ldr r3, [pc, #2028] @ 17207c │ │ │ │ + ldr r2, [pc, #2088] @ 172198 │ │ │ │ + ldr r3, [pc, #2028] @ 172160 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1732d8 │ │ │ │ + bne 1733bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1718e8 │ │ │ │ + beq 1719cc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1718e8 │ │ │ │ + beq 1719cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 1718e8 │ │ │ │ + bne 1719cc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171904 │ │ │ │ + beq 1719e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 171d58 │ │ │ │ + beq 171e3c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171920 │ │ │ │ + beq 171a04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 171d4c │ │ │ │ - ldr r3, [pc, #1936] @ 1720b8 │ │ │ │ + beq 171e30 │ │ │ │ + ldr r3, [pc, #1936] @ 17219c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #2116] @ 17217c │ │ │ │ - ldr r1, [pc, #1920] @ 1720bc │ │ │ │ + ldr r3, [pc, #2116] @ 172260 │ │ │ │ + ldr r1, [pc, #1920] @ 1721a0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #1916] @ 1720c0 │ │ │ │ - ldr r2, [pc, #1884] @ 1720a4 │ │ │ │ + ldr r0, [pc, #1916] @ 1721a4 │ │ │ │ + ldr r2, [pc, #1884] @ 172188 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 171160 │ │ │ │ - ldr r3, [pc, #2048] @ 17217c │ │ │ │ - ldr r0, [pc, #1828] @ 1720a4 │ │ │ │ + b 171244 │ │ │ │ + ldr r3, [pc, #2048] @ 172260 │ │ │ │ + ldr r0, [pc, #1828] @ 172188 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r1, [pc, #1852] @ 1720c4 │ │ │ │ + ldr r1, [pc, #1852] @ 1721a8 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1848] @ 1720c8 │ │ │ │ + ldr r3, [pc, #1848] @ 1721ac │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1844] @ 1720cc │ │ │ │ - ldr r0, [pc, #1844] @ 1720d0 │ │ │ │ + ldr r2, [pc, #1844] @ 1721b0 │ │ │ │ + ldr r0, [pc, #1844] @ 1721b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 171154 │ │ │ │ - b 171160 │ │ │ │ - ldr r3, [pc, #1968] @ 17217c │ │ │ │ - ldr r1, [pc, #1748] @ 1720a4 │ │ │ │ + bne 171238 │ │ │ │ + b 171244 │ │ │ │ + ldr r3, [pc, #1968] @ 172260 │ │ │ │ + ldr r1, [pc, #1748] @ 172188 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r3, [pc, #1788] @ 1720d4 │ │ │ │ + ldr r3, [pc, #1788] @ 1721b8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1776] @ 1720d8 │ │ │ │ - ldr r1, [pc, #1776] @ 1720dc │ │ │ │ - ldr r0, [pc, #1776] @ 1720e0 │ │ │ │ + ldr r2, [pc, #1776] @ 1721bc │ │ │ │ + ldr r1, [pc, #1776] @ 1721c0 │ │ │ │ + ldr r0, [pc, #1776] @ 1721c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 171880 │ │ │ │ - ldr r3, [pc, #1640] @ 172084 │ │ │ │ + b 171964 │ │ │ │ + ldr r3, [pc, #1640] @ 172168 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 171ea8 │ │ │ │ + bne 171f8c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1724f4 │ │ │ │ + beq 1725d8 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bne 173470 │ │ │ │ - ldr r3, [pc, #1840] @ 17217c │ │ │ │ - ldr r2, [pc, #1840] @ 172180 │ │ │ │ + bne 173554 │ │ │ │ + ldr r3, [pc, #1840] @ 172260 │ │ │ │ + ldr r2, [pc, #1840] @ 172264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #1668] @ 1720e4 │ │ │ │ - ldr r3, [pc, #1668] @ 1720e8 │ │ │ │ - ldr r0, [pc, #1668] @ 1720ec │ │ │ │ + ldr r2, [pc, #1668] @ 1721c8 │ │ │ │ + ldr r3, [pc, #1668] @ 1721cc │ │ │ │ + ldr r0, [pc, #1668] @ 1721d0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #1664] @ 1720f0 │ │ │ │ + ldr r1, [pc, #1664] @ 1721d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 173484 │ │ │ │ + beq 173568 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 172688 │ │ │ │ + beq 17276c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r9 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 171afc │ │ │ │ + beq 171be0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 171d2c │ │ │ │ + beq 171e10 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171b18 │ │ │ │ + beq 171bfc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 171d38 │ │ │ │ + beq 171e1c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 172574 │ │ │ │ + beq 172658 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 171b34 │ │ │ │ + beq 171c18 │ │ │ │ tst r0, #1 │ │ │ │ - bne 172928 │ │ │ │ + bne 172a0c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #6 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 171b64 │ │ │ │ + beq 171c48 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171b64 │ │ │ │ + beq 171c48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 171d44 │ │ │ │ + beq 171e28 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171b80 │ │ │ │ + beq 171c64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 171e9c │ │ │ │ + beq 171f80 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171884 │ │ │ │ + beq 171968 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - bne 171884 │ │ │ │ + bne 171968 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171884 │ │ │ │ + b 171968 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl a4704 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - b 1710ec │ │ │ │ - ldr r3, [pc, #1456] @ 17217c │ │ │ │ - ldr r2, [pc, #1236] @ 1720a4 │ │ │ │ + b 1711d0 │ │ │ │ + ldr r3, [pc, #1456] @ 172260 │ │ │ │ + ldr r2, [pc, #1236] @ 172188 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1296] @ 1720f4 │ │ │ │ - ldr r2, [pc, #1296] @ 1720f8 │ │ │ │ - ldr r1, [pc, #1296] @ 1720fc │ │ │ │ - ldr r0, [pc, #1296] @ 172100 │ │ │ │ + ldr r3, [pc, #1296] @ 1721d8 │ │ │ │ + ldr r2, [pc, #1296] @ 1721dc │ │ │ │ + ldr r1, [pc, #1296] @ 1721e0 │ │ │ │ + ldr r0, [pc, #1296] @ 1721e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171868 │ │ │ │ - ldr r3, [pc, #1392] @ 17217c │ │ │ │ + b 17194c │ │ │ │ + ldr r3, [pc, #1392] @ 172260 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1248] @ 172104 │ │ │ │ - ldr r2, [pc, #1248] @ 172108 │ │ │ │ - ldr r1, [pc, #1248] @ 17210c │ │ │ │ - ldr r0, [pc, #1248] @ 172110 │ │ │ │ + ldr r3, [pc, #1248] @ 1721e8 │ │ │ │ + ldr r2, [pc, #1248] @ 1721ec │ │ │ │ + ldr r1, [pc, #1248] @ 1721f0 │ │ │ │ + ldr r0, [pc, #1248] @ 1721f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171868 │ │ │ │ - ldr r3, [pc, #1080] @ 172084 │ │ │ │ + b 17194c │ │ │ │ + ldr r3, [pc, #1080] @ 172168 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - beq 171a24 │ │ │ │ + beq 171b08 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 171c7c │ │ │ │ + beq 171d60 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171c7c │ │ │ │ + beq 171d60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 172a74 │ │ │ │ + beq 172b58 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171c98 │ │ │ │ + beq 171d7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1729ac │ │ │ │ + beq 172a90 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171cb4 │ │ │ │ + beq 171d98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1729c0 │ │ │ │ + beq 172aa4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1204] @ 17217c │ │ │ │ - ldr r1, [pc, #1096] @ 172114 │ │ │ │ + ldr r3, [pc, #1204] @ 172260 │ │ │ │ + ldr r1, [pc, #1096] @ 1721f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #1092] @ 172118 │ │ │ │ - ldr r2, [pc, #1620] @ 17232c │ │ │ │ + ldr r0, [pc, #1092] @ 1721fc │ │ │ │ + ldr r2, [pc, #1620] @ 172410 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171394 │ │ │ │ - ldr r3, [pc, #1156] @ 17217c │ │ │ │ - ldr r2, [pc, #1056] @ 17211c │ │ │ │ + b 171478 │ │ │ │ + ldr r3, [pc, #1156] @ 172260 │ │ │ │ + ldr r2, [pc, #1056] @ 172200 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #1052] @ 172120 │ │ │ │ - ldr r0, [pc, #1052] @ 172124 │ │ │ │ + ldr r1, [pc, #1052] @ 172204 │ │ │ │ + ldr r0, [pc, #1052] @ 172208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #1120] @ 172180 │ │ │ │ + ldr r2, [pc, #1120] @ 172264 │ │ │ │ bl d8818 │ │ │ │ - b 171a80 │ │ │ │ + b 171b64 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17143c │ │ │ │ + b 171520 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171afc │ │ │ │ + b 171be0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171b18 │ │ │ │ + b 171bfc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171b64 │ │ │ │ + b 171c48 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171920 │ │ │ │ + b 171a04 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171904 │ │ │ │ + b 1719e8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17124c │ │ │ │ + b 171330 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171224 │ │ │ │ + b 171308 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1711fc │ │ │ │ + b 1712e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171844 │ │ │ │ + b 171928 │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 1717dc │ │ │ │ + b 1718c0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 1717c0 │ │ │ │ + b 1718a4 │ │ │ │ cmp r6, r9 │ │ │ │ - beq 17293c │ │ │ │ + beq 172a20 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ - b 1714cc │ │ │ │ + b 1715b0 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1024] @ 1721d0 │ │ │ │ - ldr r1, [pc, #852] @ 172128 │ │ │ │ + ldr r3, [pc, #1024] @ 1722b4 │ │ │ │ + ldr r1, [pc, #852] @ 17220c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #836] @ 17212c │ │ │ │ - ldr r0, [pc, #836] @ 172130 │ │ │ │ + ldr r1, [pc, #836] @ 172210 │ │ │ │ + ldr r0, [pc, #836] @ 172214 │ │ │ │ ldr r3, [r6] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r9, [r4, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ - beq 172a84 │ │ │ │ + beq 172b68 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17363c │ │ │ │ + beq 173720 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 173614 │ │ │ │ + beq 1736f8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ strne r3, [r7] │ │ │ │ bl 578f8 │ │ │ │ @@ -299174,83 +299231,83 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1713cc │ │ │ │ + b 1714b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171b80 │ │ │ │ + b 171c64 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 171ed0 │ │ │ │ + beq 171fb4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171ed0 │ │ │ │ + beq 171fb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1729d4 │ │ │ │ + beq 172ab8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171eec │ │ │ │ + beq 171fd0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 172914 │ │ │ │ + beq 1729f8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171f08 │ │ │ │ + beq 171fec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 172900 │ │ │ │ + beq 1729e4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #608] @ 17217c │ │ │ │ - ldr r1, [pc, #532] @ 172134 │ │ │ │ + ldr r3, [pc, #608] @ 172260 │ │ │ │ + ldr r1, [pc, #532] @ 172218 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #528] @ 172138 │ │ │ │ - ldr r2, [pc, #1056] @ 17234c │ │ │ │ + ldr r0, [pc, #528] @ 17221c │ │ │ │ + ldr r2, [pc, #1056] @ 172430 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1729e4 │ │ │ │ + beq 172ac8 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r9, [r4, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ - beq 172c0c │ │ │ │ + beq 172cf0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1734d4 │ │ │ │ + beq 1735b8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1734ac │ │ │ │ + beq 173590 │ │ │ │ ldr r3, [r7] │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ @@ -299259,1546 +299316,1546 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 171a24 │ │ │ │ + b 171b08 │ │ │ │ lsl r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ movgt r0, r5 │ │ │ │ - bgt 1713ec │ │ │ │ + bgt 1714d0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17201c │ │ │ │ + beq 172100 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17201c │ │ │ │ + beq 172100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 172cc8 │ │ │ │ + beq 172dac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172038 │ │ │ │ + beq 17211c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 172bb4 │ │ │ │ + beq 172c98 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 17204c │ │ │ │ + beq 172130 │ │ │ │ tst r0, #1 │ │ │ │ - bne 1731f0 │ │ │ │ + bne 1732d4 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 172070 │ │ │ │ + beq 172154 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 172bc0 │ │ │ │ + beq 172ca4 │ │ │ │ bl 718b4 │ │ │ │ - b 171880 │ │ │ │ - eoreq lr, ip, r8, ror #30 │ │ │ │ + b 171964 │ │ │ │ + eoreq lr, ip, r4, lsl #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq lr, ip, r8, lsr pc │ │ │ │ + eoreq lr, ip, r4, asr lr │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - strdeq pc, [r8], -r4 @ │ │ │ │ - eoreq ip, r8, ip, asr #24 │ │ │ │ + strdeq pc, [r8], -r8 @ │ │ │ │ + eoreq ip, r8, r0, asr ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - @ instruction: 0x0028ebb0 │ │ │ │ - eoreq ip, r8, r8, lsl #12 │ │ │ │ + @ instruction: 0x0028ebb4 │ │ │ │ + eoreq ip, r8, ip, lsl #12 │ │ │ │ @ instruction: 0x000005b5 │ │ │ │ - eoreq r1, r9, ip, lsl #1 │ │ │ │ - eoreq lr, r8, r8, asr fp │ │ │ │ - eoreq ip, r8, ip, lsr #11 │ │ │ │ - eoreq lr, ip, ip, ror #14 │ │ │ │ + mlaeq r9, r0, r0, r1 │ │ │ │ + eoreq lr, r8, ip, asr fp │ │ │ │ + @ instruction: 0x0028c5b0 │ │ │ │ + eoreq lr, ip, r8, lsl #13 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq lr, r8, r8, ror #20 │ │ │ │ - eoreq ip, r8, r0, asr #9 │ │ │ │ - eoreq lr, r8, r0, lsl sl │ │ │ │ - ldrdeq lr, [r8], -r4 @ │ │ │ │ - eoreq r0, r9, r4, lsr #29 │ │ │ │ - eoreq ip, r8, r8, ror #8 │ │ │ │ - eoreq lr, r8, r0, lsl #20 │ │ │ │ - eoreq r0, r9, r4, lsl #29 │ │ │ │ - @ instruction: 0x0028e9bc │ │ │ │ - eoreq ip, r8, r4, lsl r4 │ │ │ │ - eoreq r0, r9, r4, lsl #28 │ │ │ │ - eoreq pc, r8, r8, lsl #17 │ │ │ │ - mlaeq r8, r4, r3, ip │ │ │ │ - eoreq lr, r8, ip, lsr r9 │ │ │ │ - eoreq lr, r8, r0, lsl #15 │ │ │ │ - eoreq r0, r9, r4, lsl #25 │ │ │ │ - @ instruction: 0x0028e7bc │ │ │ │ - eoreq ip, r8, r4, lsl r2 │ │ │ │ - eoreq lr, r8, r0, asr #14 │ │ │ │ - eoreq r0, r9, r4, asr #24 │ │ │ │ - eoreq lr, r8, ip, ror r7 │ │ │ │ - ldrdeq ip, [r8], -r4 @ │ │ │ │ + eoreq lr, r8, ip, ror #20 │ │ │ │ + eoreq ip, r8, r4, asr #9 │ │ │ │ + eoreq lr, r8, r4, lsl sl │ │ │ │ ldrdeq lr, [r8], -r8 @ │ │ │ │ - eoreq ip, r8, r0, lsr r1 │ │ │ │ - eoreq ip, r8, r8, asr #4 │ │ │ │ - eoreq lr, r8, r4, lsr #13 │ │ │ │ - strdeq ip, [r8], -r8 @ │ │ │ │ - eoreq r0, r9, ip, lsr #24 │ │ │ │ - eoreq lr, r8, r0, asr #11 │ │ │ │ - eoreq ip, r8, r8, lsl r0 │ │ │ │ - eoreq lr, r8, r4, lsl #9 │ │ │ │ - ldrdeq fp, [r8], -ip @ │ │ │ │ - eoreq lr, r8, r8, ror #27 │ │ │ │ - eoreq r0, r9, r4, asr r3 │ │ │ │ - eoreq sp, r8, ip, lsl #29 │ │ │ │ - eoreq fp, r8, r4, ror #17 │ │ │ │ - eoreq lr, r8, r4, lsr #18 │ │ │ │ - eoreq r0, r9, r4, lsl r3 │ │ │ │ - eoreq sp, r8, ip, asr #28 │ │ │ │ - eoreq fp, r8, r4, lsr #17 │ │ │ │ - eoreq lr, r8, ip, lsr sp │ │ │ │ - eoreq r0, r9, r8, lsr #5 │ │ │ │ - eoreq sp, r8, r0, ror #27 │ │ │ │ - eoreq fp, r8, r8, lsr r8 │ │ │ │ - eoreq r0, r9, r4, ror r2 │ │ │ │ - eoreq sp, r8, r8, lsr #27 │ │ │ │ - eoreq fp, r8, r0, lsl #16 │ │ │ │ - eoreq lr, r8, r0, asr sp │ │ │ │ + eoreq r0, r9, r8, lsr #29 │ │ │ │ + eoreq ip, r8, ip, ror #8 │ │ │ │ + eoreq lr, r8, r4, lsl #20 │ │ │ │ + eoreq r0, r9, r8, lsl #29 │ │ │ │ + eoreq lr, r8, r0, asr #19 │ │ │ │ + eoreq ip, r8, r8, lsl r4 │ │ │ │ + eoreq r0, r9, r8, lsl #28 │ │ │ │ + eoreq pc, r8, ip, lsl #17 │ │ │ │ + mlaeq r8, r8, r3, ip │ │ │ │ + eoreq lr, r8, r0, asr #18 │ │ │ │ + eoreq lr, r8, r4, lsl #15 │ │ │ │ + eoreq r0, r9, r8, lsl #25 │ │ │ │ + eoreq lr, r8, r0, asr #15 │ │ │ │ + eoreq ip, r8, r8, lsl r2 │ │ │ │ + eoreq lr, r8, r4, asr #14 │ │ │ │ + eoreq r0, r9, r8, asr #24 │ │ │ │ + eoreq lr, r8, r0, lsl #15 │ │ │ │ + ldrdeq ip, [r8], -r8 @ │ │ │ │ + ldrdeq lr, [r8], -ip @ │ │ │ │ + eoreq ip, r8, r4, lsr r1 │ │ │ │ + eoreq ip, r8, ip, asr #4 │ │ │ │ + eoreq lr, r8, r8, lsr #13 │ │ │ │ + strdeq ip, [r8], -ip @ │ │ │ │ + eoreq r0, r9, r0, lsr ip │ │ │ │ + eoreq lr, r8, r4, asr #11 │ │ │ │ + eoreq ip, r8, ip, lsl r0 │ │ │ │ + eoreq lr, r8, r8, lsl #9 │ │ │ │ + eoreq fp, r8, r0, ror #29 │ │ │ │ + eoreq lr, r8, ip, ror #27 │ │ │ │ + eoreq r0, r9, r8, asr r3 │ │ │ │ + mlaeq r8, r0, lr, sp │ │ │ │ + eoreq fp, r8, r8, ror #17 │ │ │ │ + eoreq lr, r8, r8, lsr #18 │ │ │ │ + eoreq r0, r9, r8, lsl r3 │ │ │ │ + eoreq sp, r8, r0, asr lr │ │ │ │ + eoreq fp, r8, r8, lsr #17 │ │ │ │ + eoreq lr, r8, r0, asr #26 │ │ │ │ + eoreq r0, r9, ip, lsr #5 │ │ │ │ + eoreq sp, r8, r4, ror #27 │ │ │ │ + eoreq fp, r8, ip, lsr r8 │ │ │ │ + eoreq r0, r9, r8, ror r2 │ │ │ │ + eoreq sp, r8, ip, lsr #27 │ │ │ │ + eoreq fp, r8, r4, lsl #16 │ │ │ │ + eoreq lr, r8, r4, asr sp │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ - eoreq lr, r8, r4, lsr #25 │ │ │ │ - eoreq r0, r9, r0, lsr #4 │ │ │ │ - eoreq sp, r8, r8, asr sp │ │ │ │ - @ instruction: 0x0028b7b0 │ │ │ │ - eoreq sp, r8, r8, lsr sp │ │ │ │ - mlaeq r8, r0, r7, fp │ │ │ │ + eoreq lr, r8, r8, lsr #25 │ │ │ │ + eoreq r0, r9, r4, lsr #4 │ │ │ │ + eoreq sp, r8, ip, asr sp │ │ │ │ + @ instruction: 0x0028b7b4 │ │ │ │ + eoreq sp, r8, ip, lsr sp │ │ │ │ + mlaeq r8, r4, r7, fp │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ - strdeq sp, [r8], -r8 @ │ │ │ │ - eoreq r0, r9, r0, asr #3 │ │ │ │ - eoreq lr, r8, r4, lsr #25 │ │ │ │ - eoreq fp, r8, r0, asr r7 │ │ │ │ - mlaeq sl, r4, r3, r3 │ │ │ │ - eoreq r0, r9, r8, asr r1 │ │ │ │ - mlaeq r8, r0, ip, sp │ │ │ │ - eoreq fp, r8, r8, ror #13 │ │ │ │ - eoreq r9, r8, r4, ror #14 │ │ │ │ - eoreq sp, r8, r8, asr #20 │ │ │ │ - mlaeq r8, ip, r4, fp │ │ │ │ + strdeq sp, [r8], -ip @ │ │ │ │ + eoreq r0, r9, r4, asr #3 │ │ │ │ + eoreq lr, r8, r8, lsr #25 │ │ │ │ + eoreq fp, r8, r4, asr r7 │ │ │ │ + mlaeq sl, r8, r3, r3 │ │ │ │ + eoreq r0, r9, ip, asr r1 │ │ │ │ + mlaeq r8, r4, ip, sp │ │ │ │ + eoreq fp, r8, ip, ror #13 │ │ │ │ + eoreq r9, r8, r8, ror #14 │ │ │ │ + eoreq sp, r8, ip, asr #20 │ │ │ │ + eoreq fp, r8, r0, lsr #9 │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - eoreq r0, r9, r8 │ │ │ │ - mlaeq r8, ip, r9, sp │ │ │ │ - strdeq fp, [r8], -r4 @ │ │ │ │ - eoreq pc, r8, ip, lsr #28 │ │ │ │ - eoreq lr, r8, r4, lsl #15 │ │ │ │ - eoreq sp, r8, r4, ror #18 │ │ │ │ - @ instruction: 0x0028b3bc │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eoreq pc, r8, r0, ror #31 │ │ │ │ - eoreq sp, r8, r0, lsl #18 │ │ │ │ - eoreq fp, r8, r8, asr r3 │ │ │ │ - eoreq r2, sl, r0, asr #31 │ │ │ │ - eoreq pc, r8, r4, lsl #27 │ │ │ │ - @ instruction: 0x0028d8bc │ │ │ │ - eoreq fp, r8, r4, lsl r3 │ │ │ │ - eoreq fp, r8, r4, lsr #13 │ │ │ │ - eoreq sp, r8, r0, lsl #17 │ │ │ │ - ldrdeq fp, [r8], -r4 @ │ │ │ │ - eoreq sp, r8, ip, lsr r7 │ │ │ │ - eoreq sp, r8, r8, lsl r8 │ │ │ │ - eoreq fp, r8, r0, ror r2 │ │ │ │ - @ instruction: 0x0028d7b4 │ │ │ │ + eoreq r0, r9, ip │ │ │ │ + eoreq sp, r8, r0, lsr #19 │ │ │ │ + strdeq fp, [r8], -r8 @ │ │ │ │ + eoreq pc, r8, r0, lsr lr @ │ │ │ │ + eoreq lr, r8, r8, lsl #15 │ │ │ │ + eoreq sp, r8, r8, ror #18 │ │ │ │ + eoreq fp, r8, r0, asr #7 │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq pc, r8, r4, ror #31 │ │ │ │ + eoreq sp, r8, r4, lsl #18 │ │ │ │ + eoreq fp, r8, ip, asr r3 │ │ │ │ + eoreq r2, sl, r4, asr #31 │ │ │ │ + eoreq pc, r8, r8, lsl #27 │ │ │ │ + eoreq sp, r8, r0, asr #17 │ │ │ │ + eoreq fp, r8, r8, lsl r3 │ │ │ │ + eoreq fp, r8, r8, lsr #13 │ │ │ │ + eoreq sp, r8, r4, lsl #17 │ │ │ │ + ldrdeq fp, [r8], -r8 @ │ │ │ │ + eoreq sp, r8, r0, asr #14 │ │ │ │ + eoreq sp, r8, ip, lsl r8 │ │ │ │ + eoreq fp, r8, r4, ror r2 │ │ │ │ + @ instruction: 0x0028d7b8 │ │ │ │ @ instruction: 0x000005bb │ │ │ │ - eoreq lr, r9, r8, lsr r5 │ │ │ │ - eoreq pc, r8, r0, lsl #26 │ │ │ │ - eoreq fp, r8, ip, lsl #4 │ │ │ │ - eoreq pc, r8, r4, asr #24 │ │ │ │ - mlaeq r8, ip, r5, lr │ │ │ │ - eoreq sp, r8, ip, ror r7 │ │ │ │ - ldrdeq fp, [r8], -r4 @ │ │ │ │ - eoreq pc, r8, r0, ror lr @ │ │ │ │ - eoreq sp, r8, r0, lsl r7 │ │ │ │ - eoreq fp, r8, r8, ror #2 │ │ │ │ + eoreq lr, r9, ip, lsr r5 │ │ │ │ + eoreq pc, r8, r4, lsl #26 │ │ │ │ + eoreq fp, r8, r0, lsl r2 │ │ │ │ + eoreq pc, r8, r8, asr #24 │ │ │ │ + eoreq lr, r8, r0, lsr #11 │ │ │ │ + eoreq sp, r8, r0, lsl #15 │ │ │ │ + ldrdeq fp, [r8], -r8 @ │ │ │ │ + eoreq pc, r8, r4, ror lr @ │ │ │ │ + eoreq sp, r8, r4, lsl r7 │ │ │ │ + eoreq fp, r8, ip, ror #2 │ │ │ │ @ instruction: 0x000005bd │ │ │ │ - mlaeq sl, r0, sp, r2 │ │ │ │ - eoreq pc, r8, r4, asr fp @ │ │ │ │ - eoreq sp, r8, ip, lsl #13 │ │ │ │ - eoreq fp, r8, r4, ror #1 │ │ │ │ - eoreq ip, r8, r4, asr #31 │ │ │ │ - eoreq sp, r8, r0, ror #12 │ │ │ │ - strheq fp, [r8], -r4 @ │ │ │ │ - eoreq sp, r8, r0, lsr #12 │ │ │ │ - eoreq fp, r8, r8, ror r0 │ │ │ │ - eoreq fp, r8, r8, lsl r4 │ │ │ │ - strdeq sp, [r8], -r4 @ │ │ │ │ - eoreq fp, r8, r8, asr #32 │ │ │ │ + mlaeq sl, r4, sp, r2 │ │ │ │ + eoreq pc, r8, r8, asr fp @ │ │ │ │ + mlaeq r8, r0, r6, sp │ │ │ │ + eoreq fp, r8, r8, ror #1 │ │ │ │ + eoreq ip, r8, r8, asr #31 │ │ │ │ + eoreq sp, r8, r4, ror #12 │ │ │ │ + strheq fp, [r8], -r8 @ │ │ │ │ + eoreq sp, r8, r4, lsr #12 │ │ │ │ + eoreq fp, r8, ip, ror r0 │ │ │ │ + eoreq fp, r8, ip, lsl r4 │ │ │ │ + strdeq sp, [r8], -r8 @ │ │ │ │ + eoreq fp, r8, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq sp, r8, r8, lsr #9 │ │ │ │ - eoreq sp, r8, r4, lsl #11 │ │ │ │ - ldrdeq sl, [r8], -ip @ │ │ │ │ - ldrdeq sp, [r8], -ip @ │ │ │ │ + eoreq sp, r8, ip, lsr #9 │ │ │ │ + eoreq sp, r8, r8, lsl #11 │ │ │ │ + eoreq sl, r8, r0, ror #31 │ │ │ │ + eoreq sp, r8, r0, ror #9 │ │ │ │ andeq r0, r0, r1, asr #11 │ │ │ │ - eoreq lr, r9, r0, ror #4 │ │ │ │ - eoreq pc, r8, r4, asr #20 │ │ │ │ - eoreq sl, r8, r4, lsr pc │ │ │ │ - mlaeq sl, r8, fp, r2 │ │ │ │ - eoreq pc, r8, ip, asr r9 @ │ │ │ │ - mlaeq r8, r4, r4, sp │ │ │ │ - eoreq sl, r8, ip, ror #29 │ │ │ │ + eoreq lr, r9, r4, ror #4 │ │ │ │ + eoreq pc, r8, r8, asr #20 │ │ │ │ + eoreq sl, r8, r8, lsr pc │ │ │ │ + mlaeq sl, ip, fp, r2 │ │ │ │ + eoreq pc, r8, r0, ror #18 │ │ │ │ + mlaeq r8, r8, r4, sp │ │ │ │ + strdeq sl, [r8], -r0 @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, r8, r4, lsr #7 │ │ │ │ - strdeq sl, [r8], -ip @ │ │ │ │ + eoreq sp, r8, r8, lsr #7 │ │ │ │ + eoreq sl, r8, r0, lsl #28 │ │ │ │ andeq r0, r0, r5, asr #11 │ │ │ │ - eoreq fp, r8, r8, ror r1 │ │ │ │ - eoreq sp, r8, r4, asr r3 │ │ │ │ - eoreq sl, r8, r8, lsr #27 │ │ │ │ + eoreq fp, r8, ip, ror r1 │ │ │ │ + eoreq sp, r8, r8, asr r3 │ │ │ │ + eoreq sl, r8, ip, lsr #27 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq pc, r8, r8, asr #20 │ │ │ │ - eoreq sp, r8, r8, ror #5 │ │ │ │ - eoreq sl, r8, r0, asr #26 │ │ │ │ - eoreq sp, r8, r0, asr #5 │ │ │ │ - eoreq sl, r8, r8, lsl sp │ │ │ │ - eoreq r2, sl, r4, ror #18 │ │ │ │ - eoreq pc, r8, r8, lsr #14 │ │ │ │ - @ instruction: 0x0028acb8 │ │ │ │ - eoreq sp, r8, r0, ror #4 │ │ │ │ - eoreq sp, r8, r0, lsr r2 │ │ │ │ - eoreq sl, r8, r8, lsl #25 │ │ │ │ - eoreq fp, r8, r8, lsr #32 │ │ │ │ - eoreq sp, r8, r4, lsl #4 │ │ │ │ - eoreq sl, r8, r8, asr ip │ │ │ │ + eoreq pc, r8, ip, asr #20 │ │ │ │ + eoreq sp, r8, ip, ror #5 │ │ │ │ + eoreq sl, r8, r4, asr #26 │ │ │ │ + eoreq sp, r8, r4, asr #5 │ │ │ │ + eoreq sl, r8, ip, lsl sp │ │ │ │ + eoreq r2, sl, r8, ror #18 │ │ │ │ + eoreq pc, r8, ip, lsr #14 │ │ │ │ + @ instruction: 0x0028acbc │ │ │ │ + eoreq sp, r8, r4, ror #4 │ │ │ │ + eoreq sp, r8, r4, lsr r2 │ │ │ │ + eoreq sl, r8, ip, lsl #25 │ │ │ │ + eoreq fp, r8, ip, lsr #32 │ │ │ │ + eoreq sp, r8, r8, lsl #4 │ │ │ │ + eoreq sl, r8, ip, asr ip │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - ldrdeq sp, [r8], -r0 @ │ │ │ │ - eoreq sl, r8, r8, lsr #24 │ │ │ │ + ldrdeq sp, [r8], -r4 @ │ │ │ │ + eoreq sl, r8, ip, lsr #24 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ @ instruction: 0x000005bf │ │ │ │ - @ instruction: 0x0028f6bc │ │ │ │ - eoreq pc, r8, r8, lsr #12 │ │ │ │ - eoreq sp, r8, r0, ror #2 │ │ │ │ - @ instruction: 0x0028abb8 │ │ │ │ - eoreq r8, r8, r8, asr lr │ │ │ │ - eoreq sp, r8, r8, lsr #2 │ │ │ │ - eoreq sl, r8, r0, lsl #23 │ │ │ │ + eoreq pc, r8, r0, asr #13 │ │ │ │ + eoreq pc, r8, ip, lsr #12 │ │ │ │ + eoreq sp, r8, r4, ror #2 │ │ │ │ + @ instruction: 0x0028abbc │ │ │ │ + eoreq r8, r8, ip, asr lr │ │ │ │ + eoreq sp, r8, ip, lsr #2 │ │ │ │ + eoreq sl, r8, r4, lsl #23 │ │ │ │ @ instruction: 0x000005b9 │ │ │ │ - eoreq r2, sl, ip, ror #15 │ │ │ │ - @ instruction: 0x0028f5b0 │ │ │ │ - eoreq sp, r8, r8, ror #1 │ │ │ │ - eoreq sl, r8, r0, asr #22 │ │ │ │ - eoreq r8, r8, ip, asr #27 │ │ │ │ - strheq sp, [r8], -r4 @ │ │ │ │ - eoreq sl, r8, r8, lsl #22 │ │ │ │ + strdeq r2, [sl], -r0 @ │ │ │ │ + @ instruction: 0x0028f5b4 │ │ │ │ + eoreq sp, r8, ip, ror #1 │ │ │ │ + eoreq sl, r8, r4, asr #22 │ │ │ │ + ldrdeq r8, [r8], -r0 @ │ │ │ │ + strheq sp, [r8], -r8 @ │ │ │ │ + eoreq sl, r8, ip, lsl #22 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000005be │ │ │ │ - @ instruction: 0x0028f5b0 │ │ │ │ - eoreq pc, r8, ip, lsl r5 @ │ │ │ │ - eoreq sp, r8, r4, asr r0 │ │ │ │ - eoreq sl, r8, ip, lsr #21 │ │ │ │ + @ instruction: 0x0028f5b4 │ │ │ │ + eoreq pc, r8, r0, lsr #10 │ │ │ │ + eoreq sp, r8, r8, asr r0 │ │ │ │ + @ instruction: 0x0028aab0 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ cmp r6, r9 │ │ │ │ str r3, [r5] │ │ │ │ - bne 171db8 │ │ │ │ + bne 171e9c │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ - beq 172940 │ │ │ │ + beq 172a24 │ │ │ │ cmp r2, r6 │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ - bne 17294c │ │ │ │ + bne 172a30 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ - beq 1723d0 │ │ │ │ + beq 1724b4 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 172930 │ │ │ │ + beq 172a14 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 171a24 │ │ │ │ + bne 171b08 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 172400 │ │ │ │ + beq 1724e4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172400 │ │ │ │ + beq 1724e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 173038 │ │ │ │ + beq 17311c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17241c │ │ │ │ + beq 172500 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 172e3c │ │ │ │ + beq 172f20 │ │ │ │ ldr r6, [r4, #52] @ 0x34 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 173298 │ │ │ │ + beq 17337c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 173260 │ │ │ │ + bne 173344 │ │ │ │ ldr r5, [r6, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17354c │ │ │ │ + beq 173630 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172480 │ │ │ │ + beq 172564 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17301c │ │ │ │ + beq 173100 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 172494 │ │ │ │ + beq 172578 │ │ │ │ tst r0, #1 │ │ │ │ - bne 1733a0 │ │ │ │ + bne 173484 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 171884 │ │ │ │ + beq 171968 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 171884 │ │ │ │ + bne 171968 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171884 │ │ │ │ + b 171968 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, r9 │ │ │ │ ldr r5, [r4, #52] @ 0x34 │ │ │ │ - beq 1726e8 │ │ │ │ + beq 1727cc │ │ │ │ cmp r5, #0 │ │ │ │ - beq 172ac4 │ │ │ │ + beq 172ba8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1714c4 │ │ │ │ - b 1714cc │ │ │ │ - ldr r3, [pc, #-896] @ 17217c │ │ │ │ - ldr r2, [pc, #-896] @ 172180 │ │ │ │ + bne 1715a8 │ │ │ │ + b 1715b0 │ │ │ │ + ldr r3, [pc, #-896] @ 172260 │ │ │ │ + ldr r2, [pc, #-896] @ 172264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-984] @ 17213c │ │ │ │ - ldr r2, [pc, #-984] @ 172140 │ │ │ │ - ldr r1, [pc, #-984] @ 172144 │ │ │ │ - ldr r0, [pc, #-984] @ 172148 │ │ │ │ + ldr r3, [pc, #-984] @ 172220 │ │ │ │ + ldr r2, [pc, #-984] @ 172224 │ │ │ │ + ldr r1, [pc, #-984] @ 172228 │ │ │ │ + ldr r0, [pc, #-984] @ 17222c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171a80 │ │ │ │ - ldr r3, [pc, #-960] @ 17217c │ │ │ │ - ldr r2, [pc, #-960] @ 172180 │ │ │ │ + b 171b64 │ │ │ │ + ldr r3, [pc, #-960] @ 172260 │ │ │ │ + ldr r2, [pc, #-960] @ 172264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1032] @ 17214c │ │ │ │ - ldr r2, [pc, #-1032] @ 172150 │ │ │ │ - ldr r1, [pc, #-1032] @ 172154 │ │ │ │ - ldr r0, [pc, #-1032] @ 172158 │ │ │ │ + ldr r3, [pc, #-1032] @ 172230 │ │ │ │ + ldr r2, [pc, #-1032] @ 172234 │ │ │ │ + ldr r1, [pc, #-1032] @ 172238 │ │ │ │ + ldr r0, [pc, #-1032] @ 17223c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171a80 │ │ │ │ + b 171b64 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 172d78 │ │ │ │ + beq 172e5c │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 171a24 │ │ │ │ + beq 171b08 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - bne 171a24 │ │ │ │ - b 17171c │ │ │ │ - ldr r3, [pc, #-1068] @ 17217c │ │ │ │ - ldr r2, [pc, #-1068] @ 172180 │ │ │ │ + bne 171b08 │ │ │ │ + b 171800 │ │ │ │ + ldr r3, [pc, #-1068] @ 172260 │ │ │ │ + ldr r2, [pc, #-1068] @ 172264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1124] @ 17215c │ │ │ │ - ldr r2, [pc, #-1124] @ 172160 │ │ │ │ - ldr r1, [pc, #-1124] @ 172164 │ │ │ │ - ldr r0, [pc, #-1124] @ 172168 │ │ │ │ + ldr r3, [pc, #-1124] @ 172240 │ │ │ │ + ldr r2, [pc, #-1124] @ 172244 │ │ │ │ + ldr r1, [pc, #-1124] @ 172248 │ │ │ │ + ldr r0, [pc, #-1124] @ 17224c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171a80 │ │ │ │ + b 171b64 │ │ │ │ ldr r3, [r6] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r2, [pc, #-1160] @ 17216c │ │ │ │ - ldr r1, [pc, #-1160] @ 172170 │ │ │ │ - ldr r0, [pc, #-1160] @ 172174 │ │ │ │ + ldr r2, [pc, #-1160] @ 172250 │ │ │ │ + ldr r1, [pc, #-1160] @ 172254 │ │ │ │ + ldr r0, [pc, #-1160] @ 172258 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #-1164] @ 172178 │ │ │ │ + ldr r3, [pc, #-1164] @ 17225c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 171dfc │ │ │ │ - ldr r3, [pc, #-1204] @ 17217c │ │ │ │ - ldr r2, [pc, #-1204] @ 172180 │ │ │ │ + b 171ee0 │ │ │ │ + ldr r3, [pc, #-1204] @ 172260 │ │ │ │ + ldr r2, [pc, #-1204] @ 172264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1220] @ 172184 │ │ │ │ - ldr r2, [pc, #-1220] @ 172188 │ │ │ │ - ldr r1, [pc, #-1220] @ 17218c │ │ │ │ - ldr r0, [pc, #-1220] @ 172190 │ │ │ │ + ldr r3, [pc, #-1220] @ 172268 │ │ │ │ + ldr r2, [pc, #-1220] @ 17226c │ │ │ │ + ldr r1, [pc, #-1220] @ 172270 │ │ │ │ + ldr r0, [pc, #-1220] @ 172274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171a80 │ │ │ │ - ldr r1, [pc, #-1244] @ 172194 │ │ │ │ - ldr r0, [pc, #-1244] @ 172198 │ │ │ │ + b 171b64 │ │ │ │ + ldr r1, [pc, #-1244] @ 172278 │ │ │ │ + ldr r0, [pc, #-1244] @ 17227c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1248] @ 17219c │ │ │ │ + ldr r2, [pc, #-1248] @ 172280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 172614 │ │ │ │ - ldr r3, [pc, #-804] @ 17236c │ │ │ │ - ldr r1, [pc, #-1268] @ 1721a0 │ │ │ │ + b 1726f8 │ │ │ │ + ldr r3, [pc, #-804] @ 172450 │ │ │ │ + ldr r1, [pc, #-1268] @ 172284 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1288] @ 1721a4 │ │ │ │ - ldr r3, [pc, #-1288] @ 1721a8 │ │ │ │ - ldr r0, [pc, #-1288] @ 1721ac │ │ │ │ + ldr r2, [pc, #-1288] @ 172288 │ │ │ │ + ldr r3, [pc, #-1288] @ 17228c │ │ │ │ + ldr r0, [pc, #-1288] @ 172290 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 172394 │ │ │ │ - ldr r3, [pc, #-908] @ 17236c │ │ │ │ - ldr r2, [pc, #-1328] @ 1721cc │ │ │ │ + bne 172478 │ │ │ │ + ldr r3, [pc, #-908] @ 172450 │ │ │ │ + ldr r2, [pc, #-1328] @ 1722b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1376] @ 1721b0 │ │ │ │ - ldr r2, [pc, #-1376] @ 1721b4 │ │ │ │ - ldr r1, [pc, #-1376] @ 1721b8 │ │ │ │ - ldr r0, [pc, #-1376] @ 1721bc │ │ │ │ + ldr r3, [pc, #-1376] @ 172294 │ │ │ │ + ldr r2, [pc, #-1376] @ 172298 │ │ │ │ + ldr r1, [pc, #-1376] @ 17229c │ │ │ │ + ldr r0, [pc, #-1376] @ 1722a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171a80 │ │ │ │ + b 171b64 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 172758 │ │ │ │ + beq 17283c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172758 │ │ │ │ + beq 17283c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 172dd4 │ │ │ │ + beq 172eb8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172774 │ │ │ │ + beq 172858 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 172cb0 │ │ │ │ + beq 172d94 │ │ │ │ ldr r6, [r4, #52] @ 0x34 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 173120 │ │ │ │ + beq 173204 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 173190 │ │ │ │ + bne 173274 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 173168 │ │ │ │ + beq 17324c │ │ │ │ ldr r2, [sl] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1727d0 │ │ │ │ + beq 1728b4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 172d34 │ │ │ │ + bne 172e18 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1727ec │ │ │ │ + beq 1728d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 172e48 │ │ │ │ + beq 172f2c │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 172814 │ │ │ │ + beq 1728f8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172814 │ │ │ │ + beq 1728f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 173074 │ │ │ │ + beq 173158 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r9, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ - beq 173028 │ │ │ │ + beq 17310c │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 172c44 │ │ │ │ + beq 172d28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 172e54 │ │ │ │ + beq 172f38 │ │ │ │ cmp r9, r6 │ │ │ │ - bne 172c54 │ │ │ │ + bne 172d38 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 173204 │ │ │ │ + beq 1732e8 │ │ │ │ cmp r6, #2 │ │ │ │ ldreq r6, [r4, #56] @ 0x38 │ │ │ │ - bne 17307c │ │ │ │ + bne 173160 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 17340c │ │ │ │ + bne 1734f0 │ │ │ │ ldr r5, [r6, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 173574 │ │ │ │ + beq 173658 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1728c4 │ │ │ │ + beq 1729a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17336c │ │ │ │ + beq 173450 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 1728d8 │ │ │ │ + beq 1729bc │ │ │ │ tst r0, #1 │ │ │ │ - bne 173468 │ │ │ │ + bne 17354c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - bne 1724a8 │ │ │ │ - b 171884 │ │ │ │ + bne 17258c │ │ │ │ + b 171968 │ │ │ │ bl aefd4 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r9, r0 │ │ │ │ - b 171518 │ │ │ │ + b 1715fc │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 171f08 │ │ │ │ + b 171fec │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 171eec │ │ │ │ + b 171fd0 │ │ │ │ bl a4764 │ │ │ │ - b 171b34 │ │ │ │ + b 171c18 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1723d0 │ │ │ │ + b 1724b4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r6, r2 │ │ │ │ ldreq r6, [r5, #12] │ │ │ │ - beq 1723d0 │ │ │ │ - ldr r3, [pc, #-1512] @ 17236c │ │ │ │ - ldr r2, [pc, #-1944] @ 1721c0 │ │ │ │ + beq 1724b4 │ │ │ │ + ldr r3, [pc, #-1512] @ 172450 │ │ │ │ + ldr r2, [pc, #-1944] @ 1722a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #-1948] @ 1721c4 │ │ │ │ - ldr r0, [pc, #-1948] @ 1721c8 │ │ │ │ + ldr r1, [pc, #-1948] @ 1722a8 │ │ │ │ + ldr r0, [pc, #-1948] @ 1722ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #-1968] @ 1721cc │ │ │ │ + ldr r2, [pc, #-1968] @ 1722b0 │ │ │ │ bl d8818 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171530 │ │ │ │ + b 171614 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 171c98 │ │ │ │ + b 171d7c │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 171cb4 │ │ │ │ + b 171d98 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 171ed0 │ │ │ │ + b 171fb4 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2084] @ 1721d0 │ │ │ │ - ldr r1, [pc, #-2084] @ 1721d4 │ │ │ │ + ldr r3, [pc, #-2084] @ 1722b4 │ │ │ │ + ldr r1, [pc, #-2084] @ 1722b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-2100] @ 1721d8 │ │ │ │ - ldr r0, [pc, #-2100] @ 1721dc │ │ │ │ + ldr r1, [pc, #-2100] @ 1722bc │ │ │ │ + ldr r0, [pc, #-2100] @ 1722c0 │ │ │ │ ldr r3, [r6] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171dfc │ │ │ │ + b 171ee0 │ │ │ │ ldr r3, [r6] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2140] @ 1721e0 │ │ │ │ - ldr r3, [pc, #-2140] @ 1721e4 │ │ │ │ - ldr r1, [pc, #-2140] @ 1721e8 │ │ │ │ - ldr r0, [pc, #-2140] @ 1721ec │ │ │ │ + ldr r2, [pc, #-2140] @ 1722c4 │ │ │ │ + ldr r3, [pc, #-2140] @ 1722c8 │ │ │ │ + ldr r1, [pc, #-2140] @ 1722cc │ │ │ │ + ldr r0, [pc, #-2140] @ 1722d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 171dfc │ │ │ │ + b 171ee0 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 171c7c │ │ │ │ - ldr r3, [pc, #-2204] @ 1721f0 │ │ │ │ - ldr r1, [pc, #-2204] @ 1721f4 │ │ │ │ + b 171d60 │ │ │ │ + ldr r3, [pc, #-2204] @ 1722d4 │ │ │ │ + ldr r1, [pc, #-2204] @ 1722d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-2228] @ 1721f8 │ │ │ │ - ldr r0, [pc, #-2228] @ 1721fc │ │ │ │ + ldr r1, [pc, #-2228] @ 1722dc │ │ │ │ + ldr r0, [pc, #-2228] @ 1722e0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ - ldr r3, [pc, #-1888] @ 17236c │ │ │ │ - ldr r2, [pc, #-2212] @ 17222c │ │ │ │ + b 171964 │ │ │ │ + ldr r3, [pc, #-1888] @ 172450 │ │ │ │ + ldr r2, [pc, #-2212] @ 172310 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2276] @ 172200 │ │ │ │ - ldr r2, [pc, #-2276] @ 172204 │ │ │ │ - ldr r1, [pc, #-2276] @ 172208 │ │ │ │ - ldr r0, [pc, #-2276] @ 17220c │ │ │ │ + ldr r3, [pc, #-2276] @ 1722e4 │ │ │ │ + ldr r2, [pc, #-2276] @ 1722e8 │ │ │ │ + ldr r1, [pc, #-2276] @ 1722ec │ │ │ │ + ldr r0, [pc, #-2276] @ 1722f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171a80 │ │ │ │ + b 171b64 │ │ │ │ bl aefd4 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r6, r0 │ │ │ │ - b 171594 │ │ │ │ - ldr r3, [pc, #-1968] @ 17236c │ │ │ │ - ldr r2, [pc, #-2320] @ 172210 │ │ │ │ + b 171678 │ │ │ │ + ldr r3, [pc, #-1968] @ 172450 │ │ │ │ + ldr r2, [pc, #-2320] @ 1722f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #-2324] @ 172214 │ │ │ │ - ldr r0, [pc, #-2324] @ 172218 │ │ │ │ + ldr r1, [pc, #-2324] @ 1722f8 │ │ │ │ + ldr r0, [pc, #-2324] @ 1722fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #-2328] @ 17222c │ │ │ │ + ldr r2, [pc, #-2328] @ 172310 │ │ │ │ bl d8818 │ │ │ │ - b 17297c │ │ │ │ + b 172a60 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2276] @ 17228c │ │ │ │ - ldr r1, [pc, #-2392] @ 17221c │ │ │ │ + ldr r3, [pc, #-2276] @ 172370 │ │ │ │ + ldr r1, [pc, #-2392] @ 172300 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2076] @ 17236c │ │ │ │ - ldr r1, [pc, #-2412] @ 172220 │ │ │ │ + ldr r3, [pc, #-2076] @ 172450 │ │ │ │ + ldr r1, [pc, #-2412] @ 172304 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #-2416] @ 172224 │ │ │ │ - ldr r2, [pc, #-2412] @ 17222c │ │ │ │ + ldr r0, [pc, #-2416] @ 172308 │ │ │ │ + ldr r2, [pc, #-2412] @ 172310 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1715ac │ │ │ │ + b 171690 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172038 │ │ │ │ + b 17211c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172070 │ │ │ │ - ldr r3, [pc, #-2152] @ 17236c │ │ │ │ - ldr r1, [pc, #-2480] @ 172228 │ │ │ │ + b 172154 │ │ │ │ + ldr r3, [pc, #-2152] @ 172450 │ │ │ │ + ldr r1, [pc, #-2480] @ 17230c │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r3, [pc, #-2484] @ 17222c │ │ │ │ + ldr r3, [pc, #-2484] @ 172310 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2496] @ 172230 │ │ │ │ - ldr r3, [pc, #-2496] @ 172234 │ │ │ │ - ldr r0, [pc, #-2496] @ 172238 │ │ │ │ + ldr r2, [pc, #-2496] @ 172314 │ │ │ │ + ldr r3, [pc, #-2496] @ 172318 │ │ │ │ + ldr r0, [pc, #-2496] @ 17231c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17297c │ │ │ │ + b 172a60 │ │ │ │ ldr r3, [r6] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2536] @ 17223c │ │ │ │ - ldr r3, [pc, #-2536] @ 172240 │ │ │ │ - ldr r1, [pc, #-2536] @ 172244 │ │ │ │ - ldr r0, [pc, #-2536] @ 172248 │ │ │ │ + ldr r2, [pc, #-2536] @ 172320 │ │ │ │ + ldr r3, [pc, #-2536] @ 172324 │ │ │ │ + ldr r1, [pc, #-2536] @ 172328 │ │ │ │ + ldr r0, [pc, #-2536] @ 17232c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 172614 │ │ │ │ + b 1726f8 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ cmp r9, r6 │ │ │ │ str r3, [r5] │ │ │ │ - beq 173030 │ │ │ │ + beq 173114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172c70 │ │ │ │ + beq 172d54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1731f8 │ │ │ │ - ldr r3, [pc, #-2456] @ 1722e0 │ │ │ │ - ldr r1, [pc, #-2608] @ 17224c │ │ │ │ + beq 1732dc │ │ │ │ + ldr r3, [pc, #-2456] @ 1723c4 │ │ │ │ + ldr r1, [pc, #-2608] @ 172330 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2340] @ 17236c │ │ │ │ - ldr r1, [pc, #-2628] @ 172250 │ │ │ │ + ldr r3, [pc, #-2340] @ 172450 │ │ │ │ + ldr r1, [pc, #-2628] @ 172334 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #-2632] @ 172254 │ │ │ │ - ldr r2, [pc, #-2632] @ 172258 │ │ │ │ + ldr r0, [pc, #-2632] @ 172338 │ │ │ │ + ldr r2, [pc, #-2632] @ 17233c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172774 │ │ │ │ + b 172858 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171618 │ │ │ │ + b 1716fc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17201c │ │ │ │ + b 172100 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 171654 │ │ │ │ + b 171738 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17167c │ │ │ │ + b 171760 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1716e8 │ │ │ │ - ldr r3, [pc, #-2448] @ 17236c │ │ │ │ - ldr r2, [pc, #-2656] @ 1722a0 │ │ │ │ + b 1717cc │ │ │ │ + ldr r3, [pc, #-2448] @ 172450 │ │ │ │ + ldr r2, [pc, #-2656] @ 172384 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2744] @ 17225c │ │ │ │ - ldr r2, [pc, #-2744] @ 172260 │ │ │ │ - ldr r1, [pc, #-2744] @ 172264 │ │ │ │ - ldr r0, [pc, #-2744] @ 172268 │ │ │ │ + ldr r3, [pc, #-2744] @ 172340 │ │ │ │ + ldr r2, [pc, #-2744] @ 172344 │ │ │ │ + ldr r1, [pc, #-2744] @ 172348 │ │ │ │ + ldr r0, [pc, #-2744] @ 17234c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171a80 │ │ │ │ - ldr r3, [pc, #-2512] @ 17236c │ │ │ │ - ldr r2, [pc, #-2772] @ 17226c │ │ │ │ + b 171b64 │ │ │ │ + ldr r3, [pc, #-2512] @ 172450 │ │ │ │ + ldr r2, [pc, #-2772] @ 172350 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #-2776] @ 172270 │ │ │ │ - ldr r0, [pc, #-2776] @ 172274 │ │ │ │ + ldr r1, [pc, #-2776] @ 172354 │ │ │ │ + ldr r0, [pc, #-2776] @ 172358 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #-2632] @ 17231c │ │ │ │ + ldr r2, [pc, #-2632] @ 172400 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 171880 │ │ │ │ - ldr r3, [pc, #-2580] @ 17236c │ │ │ │ - ldr r1, [pc, #-2828] @ 172278 │ │ │ │ + b 171964 │ │ │ │ + ldr r3, [pc, #-2580] @ 172450 │ │ │ │ + ldr r1, [pc, #-2828] @ 17235c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #-2832] @ 17227c │ │ │ │ - ldr r2, [pc, #-2664] @ 172328 │ │ │ │ + ldr r0, [pc, #-2832] @ 172360 │ │ │ │ + ldr r2, [pc, #-2664] @ 17240c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171a80 │ │ │ │ - ldr r3, [pc, #-2620] @ 17236c │ │ │ │ - ldr r2, [pc, #-2860] @ 172280 │ │ │ │ + b 171b64 │ │ │ │ + ldr r3, [pc, #-2620] @ 172450 │ │ │ │ + ldr r2, [pc, #-2860] @ 172364 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #-2864] @ 172284 │ │ │ │ - ldr r0, [pc, #-2864] @ 172288 │ │ │ │ + ldr r1, [pc, #-2864] @ 172368 │ │ │ │ + ldr r0, [pc, #-2864] @ 17236c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #-2864] @ 1722a0 │ │ │ │ + ldr r2, [pc, #-2864] @ 172384 │ │ │ │ bl d8818 │ │ │ │ - b 17297c │ │ │ │ + b 172a60 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172758 │ │ │ │ + b 17283c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2936] @ 17228c │ │ │ │ - ldr r1, [pc, #-2936] @ 172290 │ │ │ │ + ldr r3, [pc, #-2936] @ 172370 │ │ │ │ + ldr r1, [pc, #-2936] @ 172374 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2736] @ 17236c │ │ │ │ - ldr r1, [pc, #-2956] @ 172294 │ │ │ │ + ldr r3, [pc, #-2736] @ 172450 │ │ │ │ + ldr r1, [pc, #-2956] @ 172378 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #-2960] @ 172298 │ │ │ │ - ldr r2, [pc, #-2956] @ 1722a0 │ │ │ │ + ldr r0, [pc, #-2960] @ 17237c │ │ │ │ + ldr r2, [pc, #-2956] @ 172384 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17241c │ │ │ │ + b 172500 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1727ec │ │ │ │ + b 1728d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, r6 │ │ │ │ - bne 172c54 │ │ │ │ + bne 172d38 │ │ │ │ ldr r5, [r4, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17332c │ │ │ │ + beq 173410 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - beq 1732dc │ │ │ │ + beq 1733c0 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ str r3, [r5] │ │ │ │ - bne 1732e4 │ │ │ │ + bne 1733c8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ - bne 172850 │ │ │ │ - b 172860 │ │ │ │ - ldr r3, [pc, #-2880] @ 17236c │ │ │ │ - ldr r1, [pc, #-3092] @ 17229c │ │ │ │ + bne 172934 │ │ │ │ + b 172944 │ │ │ │ + ldr r3, [pc, #-2880] @ 172450 │ │ │ │ + ldr r1, [pc, #-3092] @ 172380 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r3, [pc, #-3096] @ 1722a0 │ │ │ │ + ldr r3, [pc, #-3096] @ 172384 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3108] @ 1722a4 │ │ │ │ - ldr r3, [pc, #-3108] @ 1722a8 │ │ │ │ - ldr r0, [pc, #-3108] @ 1722ac │ │ │ │ + ldr r2, [pc, #-3108] @ 172388 │ │ │ │ + ldr r3, [pc, #-3108] @ 17238c │ │ │ │ + ldr r0, [pc, #-3108] @ 172390 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17297c │ │ │ │ + b 172a60 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1716ac │ │ │ │ - ldr r3, [pc, #-2952] @ 17236c │ │ │ │ - ldr r2, [pc, #-3024] @ 172328 │ │ │ │ + b 171790 │ │ │ │ + ldr r3, [pc, #-2952] @ 172450 │ │ │ │ + ldr r2, [pc, #-3024] @ 17240c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-3164] @ 1722b0 │ │ │ │ - ldr r2, [pc, #-3164] @ 1722b4 │ │ │ │ - ldr r1, [pc, #-3164] @ 1722b8 │ │ │ │ - ldr r0, [pc, #-3164] @ 1722bc │ │ │ │ + ldr r3, [pc, #-3164] @ 172394 │ │ │ │ + ldr r2, [pc, #-3164] @ 172398 │ │ │ │ + ldr r1, [pc, #-3164] @ 17239c │ │ │ │ + ldr r0, [pc, #-3164] @ 1723a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 171a80 │ │ │ │ + b 171b64 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 57778 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172f50 │ │ │ │ + beq 173034 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1733c0 │ │ │ │ + beq 1734a4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172f6c │ │ │ │ + beq 173050 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1733cc │ │ │ │ - ldr r2, [pc, #-3252] @ 1722c0 │ │ │ │ - ldr r3, [pc, #-3252] @ 1722c4 │ │ │ │ + beq 1734b0 │ │ │ │ + ldr r2, [pc, #-3252] @ 1723a4 │ │ │ │ + ldr r3, [pc, #-3252] @ 1723a8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r1, [r2, #504] @ 0x1f8 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r4, [r2, #900] @ 0x384 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1733e4 │ │ │ │ + beq 1734c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 172fc8 │ │ │ │ + beq 1730ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1733d8 │ │ │ │ + beq 1734bc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 173440 │ │ │ │ + beq 173524 │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 172ff4 │ │ │ │ + beq 1730d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1733a8 │ │ │ │ - ldr r3, [pc, #-3216] @ 17236c │ │ │ │ - ldr r1, [pc, #-3384] @ 1722c8 │ │ │ │ + beq 17348c │ │ │ │ + ldr r3, [pc, #-3216] @ 172450 │ │ │ │ + ldr r1, [pc, #-3384] @ 1723ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #-3388] @ 1722cc │ │ │ │ - ldr r2, [pc, #-3388] @ 1722d0 │ │ │ │ + ldr r0, [pc, #-3388] @ 1723b0 │ │ │ │ + ldr r2, [pc, #-3388] @ 1723b4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172480 │ │ │ │ + b 172564 │ │ │ │ cmp r9, r6 │ │ │ │ - bne 172c54 │ │ │ │ + bne 172d38 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ - b 172860 │ │ │ │ + b 172944 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172400 │ │ │ │ - ldr r3, [pc, #-3292] @ 17236c │ │ │ │ - ldr r2, [pc, #-3448] @ 1722d4 │ │ │ │ + b 1724e4 │ │ │ │ + ldr r3, [pc, #-3292] @ 172450 │ │ │ │ + ldr r2, [pc, #-3448] @ 1723b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #-3452] @ 1722d8 │ │ │ │ - ldr r0, [pc, #-3452] @ 1722dc │ │ │ │ + ldr r1, [pc, #-3452] @ 1723bc │ │ │ │ + ldr r0, [pc, #-3452] @ 1723c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #-3400] @ 172328 │ │ │ │ + ldr r2, [pc, #-3400] @ 17240c │ │ │ │ bl d8818 │ │ │ │ - b 17297c │ │ │ │ + b 172a60 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172814 │ │ │ │ + b 1728f8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 173098 │ │ │ │ + beq 17317c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1733b4 │ │ │ │ - ldr r3, [pc, #-3520] @ 1722e0 │ │ │ │ - ldr r1, [pc, #-3520] @ 1722e4 │ │ │ │ + beq 173498 │ │ │ │ + ldr r3, [pc, #-3520] @ 1723c4 │ │ │ │ + ldr r1, [pc, #-3520] @ 1723c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3404] @ 17236c │ │ │ │ - ldr r1, [pc, #-3540] @ 1722e8 │ │ │ │ + ldr r3, [pc, #-3404] @ 172450 │ │ │ │ + ldr r1, [pc, #-3540] @ 1723cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #-3544] @ 1722ec │ │ │ │ - ldr r2, [pc, #-3416] @ 172370 │ │ │ │ + ldr r0, [pc, #-3544] @ 1723d0 │ │ │ │ + ldr r2, [pc, #-3416] @ 172454 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ - ldr r3, [pc, #-3444] @ 17236c │ │ │ │ - ldr r1, [pc, #-3572] @ 1722f0 │ │ │ │ + b 171964 │ │ │ │ + ldr r3, [pc, #-3444] @ 172450 │ │ │ │ + ldr r1, [pc, #-3572] @ 1723d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #-3576] @ 1722f4 │ │ │ │ - ldr r2, [pc, #-3528] @ 172328 │ │ │ │ + ldr r0, [pc, #-3576] @ 1723d8 │ │ │ │ + ldr r2, [pc, #-3528] @ 17240c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 171880 │ │ │ │ - ldr r3, [pc, #-3516] @ 17236c │ │ │ │ - ldr r1, [pc, #-3600] @ 17231c │ │ │ │ + b 171964 │ │ │ │ + ldr r3, [pc, #-3516] @ 172450 │ │ │ │ + ldr r1, [pc, #-3600] @ 172400 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r3, [pc, #-3644] @ 1722f8 │ │ │ │ + ldr r3, [pc, #-3644] @ 1723dc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #-3652] @ 1722fc │ │ │ │ - ldr r0, [pc, #-3652] @ 172300 │ │ │ │ + ldr r2, [pc, #-3652] @ 1723e0 │ │ │ │ + ldr r0, [pc, #-3652] @ 1723e4 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #-3656] @ 172304 │ │ │ │ + ldr r1, [pc, #-3656] @ 1723e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 171880 │ │ │ │ - ldr r3, [pc, #-3588] @ 17236c │ │ │ │ - ldr r1, [pc, #-3692] @ 172308 │ │ │ │ + b 171964 │ │ │ │ + ldr r3, [pc, #-3588] @ 172450 │ │ │ │ + ldr r1, [pc, #-3692] @ 1723ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #-3696] @ 17230c │ │ │ │ - ldr r2, [pc, #-3684] @ 17231c │ │ │ │ + ldr r0, [pc, #-3696] @ 1723f0 │ │ │ │ + ldr r2, [pc, #-3684] @ 172400 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 172d64 │ │ │ │ - ldr r3, [pc, #-3628] @ 17236c │ │ │ │ - ldr r2, [pc, #-3724] @ 172310 │ │ │ │ + b 172e48 │ │ │ │ + ldr r3, [pc, #-3628] @ 172450 │ │ │ │ + ldr r2, [pc, #-3724] @ 1723f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #-3728] @ 172314 │ │ │ │ - ldr r0, [pc, #-3728] @ 172318 │ │ │ │ + ldr r1, [pc, #-3728] @ 1723f8 │ │ │ │ + ldr r0, [pc, #-3728] @ 1723fc │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #-3752] @ 17231c │ │ │ │ + ldr r2, [pc, #-3752] @ 172400 │ │ │ │ bl d8818 │ │ │ │ - b 172d64 │ │ │ │ - ldr r3, [pc, #-3684] @ 17236c │ │ │ │ - ldr r1, [pc, #-3764] @ 172320 │ │ │ │ + b 172e48 │ │ │ │ + ldr r3, [pc, #-3684] @ 172450 │ │ │ │ + ldr r1, [pc, #-3764] @ 172404 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #-3768] @ 172324 │ │ │ │ - ldr r2, [pc, #-3768] @ 172328 │ │ │ │ + ldr r0, [pc, #-3768] @ 172408 │ │ │ │ + ldr r2, [pc, #-3768] @ 17240c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171a80 │ │ │ │ + b 171b64 │ │ │ │ bl a4764 │ │ │ │ - b 17204c │ │ │ │ + b 172130 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172c70 │ │ │ │ + b 172d54 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #2 │ │ │ │ - bne 17307c │ │ │ │ + bne 173160 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 17286c │ │ │ │ - ldr r3, [pc, #-3772] @ 17236c │ │ │ │ - ldr r1, [pc, #-3840] @ 17232c │ │ │ │ + bne 172950 │ │ │ │ + ldr r3, [pc, #-3772] @ 172450 │ │ │ │ + ldr r1, [pc, #-3840] @ 172410 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r3, [pc, #-3844] @ 172330 │ │ │ │ + ldr r3, [pc, #-3844] @ 172414 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-3856] @ 172334 │ │ │ │ - ldr r1, [pc, #-3856] @ 172338 │ │ │ │ - ldr r0, [pc, #-3856] @ 17233c │ │ │ │ + ldr r2, [pc, #-3856] @ 172418 │ │ │ │ + ldr r1, [pc, #-3856] @ 17241c │ │ │ │ + ldr r0, [pc, #-3856] @ 172420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17315c │ │ │ │ - ldr r3, [pc, #-3836] @ 17236c │ │ │ │ - ldr r2, [pc, #-3884] @ 172340 │ │ │ │ + b 173240 │ │ │ │ + ldr r3, [pc, #-3836] @ 172450 │ │ │ │ + ldr r2, [pc, #-3884] @ 172424 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #-3892] @ 172344 │ │ │ │ - ldr r0, [pc, #-3892] @ 172348 │ │ │ │ + ldr r1, [pc, #-3892] @ 172428 │ │ │ │ + ldr r0, [pc, #-3892] @ 17242c │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #-3904] @ 17234c │ │ │ │ + ldr r2, [pc, #-3904] @ 172430 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 172d64 │ │ │ │ - ldr r3, [pc, #-3892] @ 17236c │ │ │ │ - ldr r1, [pc, #-3928] @ 17234c │ │ │ │ + b 172e48 │ │ │ │ + ldr r3, [pc, #-3892] @ 172450 │ │ │ │ + ldr r1, [pc, #-3928] @ 172430 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r3, [pc, #-3932] @ 172350 │ │ │ │ + ldr r3, [pc, #-3932] @ 172434 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-3944] @ 172354 │ │ │ │ - ldr r1, [pc, #-3944] @ 172358 │ │ │ │ - ldr r0, [pc, #-3944] @ 17235c │ │ │ │ + ldr r2, [pc, #-3944] @ 172438 │ │ │ │ + ldr r1, [pc, #-3944] @ 17243c │ │ │ │ + ldr r0, [pc, #-3944] @ 172440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17315c │ │ │ │ + b 173240 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ cmp r1, r2 │ │ │ │ - beq 173030 │ │ │ │ - ldr r3, [pc, #-3968] @ 17236c │ │ │ │ - ldr r2, [pc, #-3984] @ 172360 │ │ │ │ + beq 173114 │ │ │ │ + ldr r3, [pc, #-3968] @ 172450 │ │ │ │ + ldr r2, [pc, #-3984] @ 172444 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #-3988] @ 172364 │ │ │ │ - ldr r0, [pc, #-3988] @ 172368 │ │ │ │ + ldr r1, [pc, #-3988] @ 172448 │ │ │ │ + ldr r0, [pc, #-3988] @ 17244c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #-4008] @ 172370 │ │ │ │ + ldr r2, [pc, #-4008] @ 172454 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 171880 │ │ │ │ - ldr r3, [pc, #-4040] @ 17236c │ │ │ │ - ldr r1, [pc, #-4040] @ 172370 │ │ │ │ + b 171964 │ │ │ │ + ldr r3, [pc, #-4040] @ 172450 │ │ │ │ + ldr r1, [pc, #-4040] @ 172454 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r3, [pc, #-4044] @ 172374 │ │ │ │ + ldr r3, [pc, #-4044] @ 172458 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-4056] @ 172378 │ │ │ │ - ldr r1, [pc, #-4056] @ 17237c │ │ │ │ - ldr r0, [pc, #-4056] @ 172380 │ │ │ │ + ldr r2, [pc, #-4056] @ 17245c │ │ │ │ + ldr r1, [pc, #-4056] @ 172460 │ │ │ │ + ldr r0, [pc, #-4056] @ 172464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17315c │ │ │ │ + b 173240 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1728c4 │ │ │ │ - ldr r3, [pc, #780] @ 17368c │ │ │ │ - ldr r1, [pc, #780] @ 173690 │ │ │ │ + b 1729a8 │ │ │ │ + ldr r3, [pc, #780] @ 173770 │ │ │ │ + ldr r1, [pc, #780] @ 173774 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #776] @ 173694 │ │ │ │ - ldr r2, [pc, #776] @ 173698 │ │ │ │ + ldr r0, [pc, #776] @ 173778 │ │ │ │ + ldr r2, [pc, #776] @ 17377c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171a80 │ │ │ │ + b 171b64 │ │ │ │ bl a4764 │ │ │ │ - b 172494 │ │ │ │ + b 172578 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172ff4 │ │ │ │ + b 1730d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 173098 │ │ │ │ + b 17317c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172f50 │ │ │ │ + b 173034 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172f6c │ │ │ │ + b 173050 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 172fc8 │ │ │ │ - ldr r3, [pc, #672] @ 17368c │ │ │ │ - ldr r1, [pc, #684] @ 17369c │ │ │ │ + b 1730ac │ │ │ │ + ldr r3, [pc, #672] @ 173770 │ │ │ │ + ldr r1, [pc, #684] @ 173780 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #680] @ 1736a0 │ │ │ │ - ldr r2, [pc, #680] @ 1736a4 │ │ │ │ + ldr r0, [pc, #680] @ 173784 │ │ │ │ + ldr r2, [pc, #680] @ 173788 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ - ldr r3, [pc, #632] @ 17368c │ │ │ │ - ldr r2, [pc, #656] @ 1736a8 │ │ │ │ + b 171964 │ │ │ │ + ldr r3, [pc, #632] @ 173770 │ │ │ │ + ldr r2, [pc, #656] @ 17378c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #652] @ 1736ac │ │ │ │ - ldr r0, [pc, #652] @ 1736b0 │ │ │ │ + ldr r1, [pc, #652] @ 173790 │ │ │ │ + ldr r0, [pc, #652] @ 173794 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #628] @ 1736b4 │ │ │ │ - b 173290 │ │ │ │ - ldr r3, [pc, #580] @ 17368c │ │ │ │ - ldr r1, [pc, #620] @ 1736b8 │ │ │ │ + ldr r2, [pc, #628] @ 173798 │ │ │ │ + b 173374 │ │ │ │ + ldr r3, [pc, #580] @ 173770 │ │ │ │ + ldr r1, [pc, #620] @ 17379c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #616] @ 1736bc │ │ │ │ - ldr r2, [pc, #588] @ 1736a4 │ │ │ │ + ldr r0, [pc, #616] @ 1737a0 │ │ │ │ + ldr r2, [pc, #588] @ 173788 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 171880 │ │ │ │ + b 171964 │ │ │ │ bl a4764 │ │ │ │ - b 1728d8 │ │ │ │ + b 1729bc │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r6, [r5, #8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1713b0 │ │ │ │ - b 1713d0 │ │ │ │ - ldr r3, [pc, #564] @ 1736c0 │ │ │ │ - ldr r1, [pc, #564] @ 1736c4 │ │ │ │ - ldr r0, [pc, #564] @ 1736c8 │ │ │ │ + bne 171494 │ │ │ │ + b 1714b4 │ │ │ │ + ldr r3, [pc, #564] @ 1737a4 │ │ │ │ + ldr r1, [pc, #564] @ 1737a8 │ │ │ │ + ldr r0, [pc, #564] @ 1737ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #556] @ 1736cc │ │ │ │ + ldr r2, [pc, #556] @ 1737b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #540] @ 1736d0 │ │ │ │ - ldr r1, [pc, #540] @ 1736d4 │ │ │ │ - ldr r0, [pc, #540] @ 1736d8 │ │ │ │ + ldr r3, [pc, #540] @ 1737b4 │ │ │ │ + ldr r1, [pc, #540] @ 1737b8 │ │ │ │ + ldr r0, [pc, #540] @ 1737bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #532] @ 1736dc │ │ │ │ + ldr r2, [pc, #532] @ 1737c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #516] @ 1736e0 │ │ │ │ - ldr r1, [pc, #516] @ 1736e4 │ │ │ │ - ldr r0, [pc, #516] @ 1736e8 │ │ │ │ + ldr r3, [pc, #516] @ 1737c4 │ │ │ │ + ldr r1, [pc, #516] @ 1737c8 │ │ │ │ + ldr r0, [pc, #516] @ 1737cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #508] @ 1736ec │ │ │ │ + ldr r2, [pc, #508] @ 1737d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 1736f0 │ │ │ │ - ldr r1, [pc, #492] @ 1736f4 │ │ │ │ - ldr r0, [pc, #492] @ 1736f8 │ │ │ │ + ldr r3, [pc, #492] @ 1737d4 │ │ │ │ + ldr r1, [pc, #492] @ 1737d8 │ │ │ │ + ldr r0, [pc, #492] @ 1737dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #484] @ 1736fc │ │ │ │ + ldr r2, [pc, #484] @ 1737e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 173700 │ │ │ │ - ldr r1, [pc, #468] @ 173704 │ │ │ │ - ldr r0, [pc, #468] @ 173708 │ │ │ │ + ldr r3, [pc, #468] @ 1737e4 │ │ │ │ + ldr r1, [pc, #468] @ 1737e8 │ │ │ │ + ldr r0, [pc, #468] @ 1737ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #460] @ 17370c │ │ │ │ + ldr r2, [pc, #460] @ 1737f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 173710 │ │ │ │ - ldr r1, [pc, #444] @ 173714 │ │ │ │ - ldr r0, [pc, #444] @ 173718 │ │ │ │ + ldr r3, [pc, #444] @ 1737f4 │ │ │ │ + ldr r1, [pc, #444] @ 1737f8 │ │ │ │ + ldr r0, [pc, #444] @ 1737fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #436] @ 17371c │ │ │ │ + ldr r2, [pc, #436] @ 173800 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #420] @ 173720 │ │ │ │ - ldr r1, [pc, #420] @ 173724 │ │ │ │ - ldr r0, [pc, #420] @ 173728 │ │ │ │ + ldr r3, [pc, #420] @ 173804 │ │ │ │ + ldr r1, [pc, #420] @ 173808 │ │ │ │ + ldr r0, [pc, #420] @ 17380c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #412] @ 17372c │ │ │ │ + ldr r2, [pc, #412] @ 173810 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 173730 │ │ │ │ - ldr r1, [pc, #396] @ 173734 │ │ │ │ - ldr r0, [pc, #396] @ 173738 │ │ │ │ + ldr r3, [pc, #396] @ 173814 │ │ │ │ + ldr r1, [pc, #396] @ 173818 │ │ │ │ + ldr r0, [pc, #396] @ 17381c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #388] @ 17373c │ │ │ │ + ldr r2, [pc, #388] @ 173820 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #372] @ 173740 │ │ │ │ - ldr r1, [pc, #372] @ 173744 │ │ │ │ - ldr r0, [pc, #372] @ 173748 │ │ │ │ + ldr r3, [pc, #372] @ 173824 │ │ │ │ + ldr r1, [pc, #372] @ 173828 │ │ │ │ + ldr r0, [pc, #372] @ 17382c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #364] @ 17374c │ │ │ │ + ldr r2, [pc, #364] @ 173830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #348] @ 173750 │ │ │ │ - ldr r1, [pc, #348] @ 173754 │ │ │ │ - ldr r0, [pc, #348] @ 173758 │ │ │ │ + ldr r3, [pc, #348] @ 173834 │ │ │ │ + ldr r1, [pc, #348] @ 173838 │ │ │ │ + ldr r0, [pc, #348] @ 17383c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #340] @ 17375c │ │ │ │ + ldr r2, [pc, #340] @ 173840 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #324] @ 173760 │ │ │ │ - ldr r1, [pc, #324] @ 173764 │ │ │ │ - ldr r0, [pc, #324] @ 173768 │ │ │ │ + ldr r3, [pc, #324] @ 173844 │ │ │ │ + ldr r1, [pc, #324] @ 173848 │ │ │ │ + ldr r0, [pc, #324] @ 17384c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #316] @ 17376c │ │ │ │ + ldr r2, [pc, #316] @ 173850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #300] @ 173770 │ │ │ │ - ldr r1, [pc, #300] @ 173774 │ │ │ │ - ldr r0, [pc, #300] @ 173778 │ │ │ │ + ldr r3, [pc, #300] @ 173854 │ │ │ │ + ldr r1, [pc, #300] @ 173858 │ │ │ │ + ldr r0, [pc, #300] @ 17385c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #292] @ 17377c │ │ │ │ + ldr r2, [pc, #292] @ 173860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #276] @ 173780 │ │ │ │ - ldr r1, [pc, #276] @ 173784 │ │ │ │ - ldr r0, [pc, #276] @ 173788 │ │ │ │ + ldr r3, [pc, #276] @ 173864 │ │ │ │ + ldr r1, [pc, #276] @ 173868 │ │ │ │ + ldr r0, [pc, #276] @ 17386c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #268] @ 17378c │ │ │ │ + ldr r2, [pc, #268] @ 173870 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq sp, r8, r0, lsr #32 │ │ │ │ - eoreq sl, r8, r8, ror sl │ │ │ │ + eoreq sp, r8, r4, lsr #32 │ │ │ │ + eoreq sl, r8, ip, ror sl │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ - @ instruction: 0x0028cfb4 │ │ │ │ - eoreq sl, r8, ip, lsl #20 │ │ │ │ + @ instruction: 0x0028cfb8 │ │ │ │ + eoreq sl, r8, r0, lsl sl │ │ │ │ andeq r0, r0, r5, asr #11 │ │ │ │ - eoreq r8, r8, r4, lsr #25 │ │ │ │ - eoreq ip, r8, r8, lsl #31 │ │ │ │ - ldrdeq sl, [r8], -ip @ │ │ │ │ + eoreq r8, r8, r8, lsr #25 │ │ │ │ + eoreq ip, r8, ip, lsl #31 │ │ │ │ + eoreq sl, r8, r0, ror #19 │ │ │ │ @ instruction: 0x000005bf │ │ │ │ - eoreq ip, r8, r8, asr pc │ │ │ │ - @ instruction: 0x0028a9b0 │ │ │ │ - ldrdeq pc, [sl], -r8 @ │ │ │ │ - ldrdeq r1, [r8], -r8 @ │ │ │ │ - eoreq pc, r8, ip, lsl #9 │ │ │ │ + eoreq ip, r8, ip, asr pc │ │ │ │ + @ instruction: 0x0028a9b4 │ │ │ │ + ldrdeq pc, [sl], -ip @ │ │ │ │ + ldrdeq r1, [r8], -ip @ │ │ │ │ + mlaeq r8, r0, r4, pc @ │ │ │ │ andeq r5, r0, sp, asr #12 │ │ │ │ - @ instruction: 0x002afcb0 │ │ │ │ - @ instruction: 0x00281db0 │ │ │ │ - mlaeq r8, r8, r5, pc @ │ │ │ │ + @ instruction: 0x002afcb4 │ │ │ │ + @ instruction: 0x00281db4 │ │ │ │ + mlaeq r8, ip, r5, pc @ │ │ │ │ andeq r5, r0, r4, lsr #13 │ │ │ │ - eoreq pc, sl, r8, lsl #25 │ │ │ │ - eoreq r1, r8, r8, lsl #27 │ │ │ │ - eoreq pc, r8, r0, ror #10 │ │ │ │ + eoreq pc, sl, ip, lsl #25 │ │ │ │ + eoreq r1, r8, ip, lsl #27 │ │ │ │ + eoreq pc, r8, r4, ror #10 │ │ │ │ andeq r5, r0, r3, lsr #13 │ │ │ │ - eoreq pc, sl, r0, ror #24 │ │ │ │ - eoreq r1, r8, r0, ror #26 │ │ │ │ - eoreq pc, r8, r4, lsl #9 │ │ │ │ + eoreq pc, sl, r4, ror #24 │ │ │ │ + eoreq r1, r8, r4, ror #26 │ │ │ │ + eoreq pc, r8, r8, lsl #9 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ - eoreq pc, sl, r8, lsr ip @ │ │ │ │ - eoreq r1, r8, r8, lsr sp │ │ │ │ - eoreq pc, r8, r0, lsl #10 │ │ │ │ + eoreq pc, sl, ip, lsr ip @ │ │ │ │ + eoreq r1, r8, ip, lsr sp │ │ │ │ + eoreq pc, r8, r4, lsl #10 │ │ │ │ andeq r5, r0, r3, lsl #13 │ │ │ │ - eoreq pc, sl, r0, lsl ip @ │ │ │ │ - eoreq r1, r8, r0, lsl sp │ │ │ │ - eoreq ip, r8, ip, ror sp │ │ │ │ + eoreq pc, sl, r4, lsl ip @ │ │ │ │ + eoreq r1, r8, r4, lsl sp │ │ │ │ + eoreq ip, r8, r0, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - eoreq pc, sl, r8, ror #23 │ │ │ │ - eoreq r1, r8, r8, ror #25 │ │ │ │ - mlaeq r8, ip, r4, ip │ │ │ │ + eoreq pc, sl, ip, ror #23 │ │ │ │ + eoreq r1, r8, ip, ror #25 │ │ │ │ + eoreq ip, r8, r0, lsr #9 │ │ │ │ andeq r5, r0, lr, lsr #11 │ │ │ │ - eoreq pc, sl, r0, asr #23 │ │ │ │ - eoreq r1, r8, r0, asr #25 │ │ │ │ - eoreq pc, r8, r0, lsl #7 │ │ │ │ + eoreq pc, sl, r4, asr #23 │ │ │ │ + eoreq r1, r8, r4, asr #25 │ │ │ │ + eoreq pc, r8, r4, lsl #7 │ │ │ │ andeq r5, r0, r3, asr r6 │ │ │ │ - mlaeq sl, r8, fp, pc @ │ │ │ │ - mlaeq r8, r8, ip, r1 │ │ │ │ - @ instruction: 0x0028c6b4 │ │ │ │ + mlaeq sl, ip, fp, pc @ │ │ │ │ + mlaeq r8, ip, ip, r1 │ │ │ │ + @ instruction: 0x0028c6b8 │ │ │ │ andeq r5, r0, r6, lsr #9 │ │ │ │ - eoreq pc, sl, r0, ror fp @ │ │ │ │ - eoreq r1, r8, r0, ror ip │ │ │ │ - eoreq pc, r8, r8, lsl r3 @ │ │ │ │ + eoreq pc, sl, r4, ror fp @ │ │ │ │ + eoreq r1, r8, r4, ror ip │ │ │ │ + eoreq pc, r8, ip, lsl r3 @ │ │ │ │ andeq r5, r0, r6, lsl #12 │ │ │ │ - eoreq pc, sl, r8, asr #22 │ │ │ │ - eoreq r1, r8, r8, asr #24 │ │ │ │ - eoreq pc, r8, ip, lsr #9 │ │ │ │ + eoreq pc, sl, ip, asr #22 │ │ │ │ + eoreq r1, r8, ip, asr #24 │ │ │ │ + @ instruction: 0x0028f4b0 │ │ │ │ @ instruction: 0x000056b2 │ │ │ │ - eoreq pc, sl, r0, lsr #22 │ │ │ │ - eoreq r1, r8, r0, lsr #24 │ │ │ │ - eoreq pc, r8, r4, ror r4 @ │ │ │ │ + eoreq pc, sl, r4, lsr #22 │ │ │ │ + eoreq r1, r8, r4, lsr #24 │ │ │ │ + eoreq pc, r8, r8, ror r4 @ │ │ │ │ @ instruction: 0x000056b1 │ │ │ │ - strdeq pc, [sl], -r8 @ │ │ │ │ - strdeq r1, [r8], -r8 @ │ │ │ │ - @ instruction: 0x0028f3b0 │ │ │ │ + strdeq pc, [sl], -ip @ │ │ │ │ + strdeq r1, [r8], -ip @ │ │ │ │ + @ instruction: 0x0028f3b4 │ │ │ │ andeq r5, r0, r2, lsl #13 │ │ │ │ │ │ │ │ -00173790 : │ │ │ │ +00173874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 173854 │ │ │ │ + ldr ip, [pc, #172] @ 173938 │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 173858 │ │ │ │ + ldr lr, [pc, #156] @ 17393c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #1760 @ 0x6e0 │ │ │ │ - ldr ip, [pc, #144] @ 17385c │ │ │ │ + ldr ip, [pc, #144] @ 173940 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -300808,986 +300865,986 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 173824 │ │ │ │ + beq 173908 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 17106c │ │ │ │ - ldr r2, [pc, #52] @ 173860 │ │ │ │ - ldr r3, [pc, #44] @ 17385c │ │ │ │ + bl 171150 │ │ │ │ + ldr r2, [pc, #52] @ 173944 │ │ │ │ + ldr r3, [pc, #44] @ 173940 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 173850 │ │ │ │ + bne 173934 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r3, lr, r8, asr r3 │ │ │ │ - eoreq ip, ip, r0, lsr r8 │ │ │ │ + eoreq r3, lr, r4, ror r2 │ │ │ │ + eoreq ip, ip, ip, asr #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq ip, ip, ip, asr #15 │ │ │ │ + eoreq ip, ip, r8, ror #13 │ │ │ │ │ │ │ │ -00173864 : │ │ │ │ +00173948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 1738a0 │ │ │ │ - ldr r2, [pc, #36] @ 1738a4 │ │ │ │ + ldr r3, [pc, #36] @ 173984 │ │ │ │ + ldr r2, [pc, #36] @ 173988 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 17106c │ │ │ │ + bl 171150 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq ip, ip, ip, ror r7 │ │ │ │ + mlaeq ip, r8, r6, ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001738a8 : │ │ │ │ +0017398c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 173950 │ │ │ │ + ldr r3, [pc, #132] @ 173a34 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 173954 │ │ │ │ + ldr r5, [pc, #108] @ 173a38 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 173948 │ │ │ │ - ldr r3, [pc, #96] @ 173958 │ │ │ │ + beq 173a2c │ │ │ │ + ldr r3, [pc, #96] @ 173a3c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 173914 │ │ │ │ + bne 1739f8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 173864 │ │ │ │ - ldr r0, [pc, #64] @ 17395c │ │ │ │ + b 173948 │ │ │ │ + ldr r0, [pc, #64] @ 173a40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 173960 │ │ │ │ - ldr r1, [pc, #52] @ 173964 │ │ │ │ - ldr r0, [pc, #52] @ 173968 │ │ │ │ + ldr r3, [pc, #52] @ 173a44 │ │ │ │ + ldr r1, [pc, #52] @ 173a48 │ │ │ │ + ldr r0, [pc, #52] @ 173a4c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r3, lr, r4, lsr r2 │ │ │ │ - eoreq ip, ip, r4, lsl r7 │ │ │ │ + eoreq r3, lr, r0, asr r1 │ │ │ │ + eoreq ip, ip, r0, lsr r6 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - eoreq sl, r8, r4, lsr r5 │ │ │ │ + eoreq sl, r8, r8, lsr r5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq ip, r8, r0, ror #21 │ │ │ │ - ldrdeq sl, [r8], -r0 @ │ │ │ │ + eoreq ip, r8, r4, ror #21 │ │ │ │ + ldrdeq sl, [r8], -r4 @ │ │ │ │ │ │ │ │ -0017396c : │ │ │ │ +00173a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 1739ac │ │ │ │ - ldr r3, [pc, #40] @ 1739b0 │ │ │ │ + ldr ip, [pc, #40] @ 173a90 │ │ │ │ + ldr r3, [pc, #40] @ 173a94 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 17106c │ │ │ │ + bl 171150 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq ip, ip, r4, ror r6 │ │ │ │ + mlaeq ip, r0, r5, ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001739b4 : │ │ │ │ +00173a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 173ab4 │ │ │ │ + ldr ip, [pc, #220] @ 173b98 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 173ab8 │ │ │ │ + ldr r3, [pc, #212] @ 173b9c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 173abc │ │ │ │ + ldr r3, [pc, #188] @ 173ba0 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 173ac0 │ │ │ │ + ldr r5, [pc, #164] @ 173ba4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 173aa8 │ │ │ │ - ldr r3, [pc, #152] @ 173ac4 │ │ │ │ + beq 173b8c │ │ │ │ + ldr r3, [pc, #152] @ 173ba8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 173a74 │ │ │ │ + bne 173b58 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 17396c │ │ │ │ - ldr r2, [pc, #120] @ 173ac8 │ │ │ │ - ldr r3, [pc, #100] @ 173ab8 │ │ │ │ + bl 173a50 │ │ │ │ + ldr r2, [pc, #120] @ 173bac │ │ │ │ + ldr r3, [pc, #100] @ 173b9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 173ab0 │ │ │ │ + bne 173b94 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 173acc │ │ │ │ + ldr r0, [pc, #80] @ 173bb0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 173ad0 │ │ │ │ - ldr r1, [pc, #68] @ 173ad4 │ │ │ │ - ldr r0, [pc, #68] @ 173ad8 │ │ │ │ + ldr r3, [pc, #68] @ 173bb4 │ │ │ │ + ldr r1, [pc, #68] @ 173bb8 │ │ │ │ + ldr r0, [pc, #68] @ 173bbc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 173a48 │ │ │ │ + b 173b2c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, ip, r8, lsl r6 │ │ │ │ + eoreq ip, ip, r4, lsr r5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r3, lr, r0, lsl #2 │ │ │ │ - eoreq ip, ip, r0, ror #11 │ │ │ │ + eoreq r3, lr, ip, lsl r0 │ │ │ │ + strdeq ip, [ip], -ip @ │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - eoreq ip, ip, r8, lsr #11 │ │ │ │ - ldrdeq sl, [r8], -r4 @ │ │ │ │ + eoreq ip, ip, r4, asr #9 │ │ │ │ + ldrdeq sl, [r8], -r8 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq ip, r8, ip, lsl #19 │ │ │ │ - eoreq sl, r8, r0, ror r3 │ │ │ │ + mlaeq r8, r0, r9, ip │ │ │ │ + eoreq sl, r8, r4, ror r3 │ │ │ │ │ │ │ │ -00173adc : │ │ │ │ +00173bc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 173bf8 │ │ │ │ + ldr r2, [pc, #256] @ 173cdc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 173ba4 │ │ │ │ + beq 173c88 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 173bfc │ │ │ │ + ldr r3, [pc, #224] @ 173ce0 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 173b8c │ │ │ │ + beq 173c70 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 17106c │ │ │ │ + bl 171150 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 173b64 │ │ │ │ + beq 173c48 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 173bdc │ │ │ │ + beq 173cc0 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 173b80 │ │ │ │ + beq 173c64 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 173bc8 │ │ │ │ + beq 173cac │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 173b34 │ │ │ │ - ldr r3, [pc, #80] @ 173bfc │ │ │ │ + b 173c18 │ │ │ │ + ldr r3, [pc, #80] @ 173ce0 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 173be8 │ │ │ │ + beq 173ccc │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 173b1c │ │ │ │ + b 173c00 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 173b64 │ │ │ │ + b 173c48 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 173b24 │ │ │ │ - b 173b9c │ │ │ │ - eoreq ip, ip, r0, lsl #10 │ │ │ │ + bne 173c08 │ │ │ │ + b 173c80 │ │ │ │ + eoreq ip, ip, ip, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00173c00 : │ │ │ │ +00173ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 173d20 │ │ │ │ + ldr ip, [pc, #252] @ 173e04 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 173d24 │ │ │ │ + ldr r3, [pc, #244] @ 173e08 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 173d28 │ │ │ │ + ldr r3, [pc, #220] @ 173e0c │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 173d2c │ │ │ │ + ldr r5, [pc, #168] @ 173e10 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 173d14 │ │ │ │ - ldr r3, [pc, #156] @ 173d30 │ │ │ │ + beq 173df8 │ │ │ │ + ldr r3, [pc, #156] @ 173e14 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 173ce0 │ │ │ │ + bne 173dc4 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 173adc │ │ │ │ - ldr r2, [pc, #120] @ 173d34 │ │ │ │ - ldr r3, [pc, #100] @ 173d24 │ │ │ │ + bl 173bc0 │ │ │ │ + ldr r2, [pc, #120] @ 173e18 │ │ │ │ + ldr r3, [pc, #100] @ 173e08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 173d1c │ │ │ │ + bne 173e00 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 173d38 │ │ │ │ + ldr r0, [pc, #80] @ 173e1c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 173d3c │ │ │ │ - ldr r1, [pc, #68] @ 173d40 │ │ │ │ - ldr r0, [pc, #68] @ 173d44 │ │ │ │ + ldr r3, [pc, #68] @ 173e20 │ │ │ │ + ldr r1, [pc, #68] @ 173e24 │ │ │ │ + ldr r0, [pc, #68] @ 173e28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 173cb4 │ │ │ │ + b 173d98 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, ip, ip, asr #7 │ │ │ │ + eoreq ip, ip, r8, ror #5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x002e2eb0 │ │ │ │ - eoreq ip, ip, r8, ror r3 │ │ │ │ + eoreq r2, lr, ip, asr #27 │ │ │ │ + mlaeq ip, r4, r2, ip │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - eoreq ip, ip, ip, lsr r3 │ │ │ │ - eoreq sl, r8, r8, ror #2 │ │ │ │ + eoreq ip, ip, r8, asr r2 │ │ │ │ + eoreq sl, r8, ip, ror #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq ip, r8, r8, lsr #14 │ │ │ │ - eoreq sl, r8, r4, lsl #2 │ │ │ │ + eoreq ip, r8, ip, lsr #14 │ │ │ │ + eoreq sl, r8, r8, lsl #2 │ │ │ │ │ │ │ │ -00173d48 : │ │ │ │ +00173e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1500] @ 17433c │ │ │ │ - ldr r1, [pc, #1500] @ 174340 │ │ │ │ + ldr ip, [pc, #1500] @ 174420 │ │ │ │ + ldr r1, [pc, #1500] @ 174424 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1492] @ 174344 │ │ │ │ - ldr r2, [pc, #1492] @ 174348 │ │ │ │ - ldr r3, [pc, #1492] @ 17434c │ │ │ │ + ldr r5, [pc, #1492] @ 174428 │ │ │ │ + ldr r2, [pc, #1492] @ 17442c │ │ │ │ + ldr r3, [pc, #1492] @ 174430 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 173fa4 │ │ │ │ - ldr r3, [pc, #1440] @ 174350 │ │ │ │ + beq 174088 │ │ │ │ + ldr r3, [pc, #1440] @ 174434 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 173adc │ │ │ │ + bl 173bc0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 173f3c │ │ │ │ + bne 174020 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 174078 │ │ │ │ + beq 17415c │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 174130 │ │ │ │ + beq 174214 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1742cc │ │ │ │ - ldr r2, [pc, #1332] @ 174354 │ │ │ │ + beq 1743b0 │ │ │ │ + ldr r2, [pc, #1332] @ 174438 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 174318 │ │ │ │ - ldr r2, [pc, #1320] @ 174358 │ │ │ │ + beq 1743fc │ │ │ │ + ldr r2, [pc, #1320] @ 17443c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 17429c │ │ │ │ + beq 174380 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 1742c8 │ │ │ │ + ble 1743ac │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 1742c8 │ │ │ │ + beq 1743ac │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 173e7c │ │ │ │ + beq 173f60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 17406c │ │ │ │ + beq 174150 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 173ff8 │ │ │ │ + beq 1740dc │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 174274 │ │ │ │ + beq 174358 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 173eb0 │ │ │ │ + beq 173f94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 174124 │ │ │ │ + beq 174208 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1742f0 │ │ │ │ + beq 1743d4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 173ed4 │ │ │ │ + beq 173fb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 174118 │ │ │ │ + beq 1741fc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1742a0 │ │ │ │ + beq 174384 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 173ef8 │ │ │ │ + beq 173fdc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 17410c │ │ │ │ - ldr r3, [pc, #1104] @ 174350 │ │ │ │ + beq 1741f0 │ │ │ │ + ldr r3, [pc, #1104] @ 174434 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1092] @ 17435c │ │ │ │ - ldr r3, [pc, #1060] @ 174340 │ │ │ │ + ldr r2, [pc, #1092] @ 174440 │ │ │ │ + ldr r3, [pc, #1060] @ 174424 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 174180 │ │ │ │ + bne 174264 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 173f60 │ │ │ │ + beq 174044 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 173f60 │ │ │ │ + bne 174044 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 173f84 │ │ │ │ + beq 174068 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 173f84 │ │ │ │ + bne 174068 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #980] @ 174360 │ │ │ │ - ldr r1, [pc, #980] @ 174364 │ │ │ │ + ldr r3, [pc, #980] @ 174444 │ │ │ │ + ldr r1, [pc, #980] @ 174448 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 173f10 │ │ │ │ + b 173ff4 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 173df8 │ │ │ │ - ldr r3, [pc, #912] @ 174368 │ │ │ │ - ldr r1, [pc, #912] @ 17436c │ │ │ │ - ldr r0, [pc, #912] @ 174370 │ │ │ │ + bne 173edc │ │ │ │ + ldr r3, [pc, #912] @ 17444c │ │ │ │ + ldr r1, [pc, #912] @ 174450 │ │ │ │ + ldr r0, [pc, #912] @ 174454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #904] @ 174374 │ │ │ │ + ldr r2, [pc, #904] @ 174458 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 174224 │ │ │ │ + beq 174308 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17401c │ │ │ │ + beq 174100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 174138 │ │ │ │ + beq 17421c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1741fc │ │ │ │ + beq 1742e0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174040 │ │ │ │ + beq 174124 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 174144 │ │ │ │ + beq 174228 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1741d4 │ │ │ │ + beq 1742b8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174064 │ │ │ │ + beq 174148 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 174150 │ │ │ │ + beq 174234 │ │ │ │ bl aa3f4 │ │ │ │ - b 173f9c │ │ │ │ + b 174080 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 173e7c │ │ │ │ + b 173f60 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174094 │ │ │ │ + beq 174178 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 174174 │ │ │ │ + beq 174258 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17424c │ │ │ │ + beq 174330 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1740b8 │ │ │ │ + beq 17419c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 174168 │ │ │ │ + beq 17424c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1741ac │ │ │ │ + beq 174290 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1740dc │ │ │ │ + beq 1741c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17415c │ │ │ │ + beq 174240 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 174184 │ │ │ │ + beq 174268 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 173f9c │ │ │ │ + beq 174080 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 173f9c │ │ │ │ + bne 174080 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 173f9c │ │ │ │ + b 174080 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 173ef8 │ │ │ │ + b 173fdc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 173ed4 │ │ │ │ + b 173fb8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 173eb0 │ │ │ │ + b 173f94 │ │ │ │ bl aa8fc │ │ │ │ - b 173e08 │ │ │ │ + b 173eec │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17401c │ │ │ │ + b 174100 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174040 │ │ │ │ + b 174124 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174064 │ │ │ │ + b 174148 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1740dc │ │ │ │ + b 1741c0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1740b8 │ │ │ │ + b 17419c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174094 │ │ │ │ + b 174178 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 174378 │ │ │ │ - ldr r1, [pc, #492] @ 17437c │ │ │ │ - ldr r0, [pc, #492] @ 174380 │ │ │ │ + ldr r3, [pc, #492] @ 17445c │ │ │ │ + ldr r1, [pc, #492] @ 174460 │ │ │ │ + ldr r0, [pc, #492] @ 174464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #484] @ 174384 │ │ │ │ + ldr r2, [pc, #484] @ 174468 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 174388 │ │ │ │ - ldr r1, [pc, #468] @ 17438c │ │ │ │ - ldr r0, [pc, #468] @ 174390 │ │ │ │ + ldr r3, [pc, #468] @ 17446c │ │ │ │ + ldr r1, [pc, #468] @ 174470 │ │ │ │ + ldr r0, [pc, #468] @ 174474 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #460] @ 174394 │ │ │ │ + ldr r2, [pc, #460] @ 174478 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 174398 │ │ │ │ - ldr r1, [pc, #444] @ 17439c │ │ │ │ - ldr r0, [pc, #444] @ 1743a0 │ │ │ │ + ldr r3, [pc, #444] @ 17447c │ │ │ │ + ldr r1, [pc, #444] @ 174480 │ │ │ │ + ldr r0, [pc, #444] @ 174484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #436] @ 1743a4 │ │ │ │ + ldr r2, [pc, #436] @ 174488 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #420] @ 1743a8 │ │ │ │ - ldr r1, [pc, #420] @ 1743ac │ │ │ │ - ldr r0, [pc, #420] @ 1743b0 │ │ │ │ + ldr r3, [pc, #420] @ 17448c │ │ │ │ + ldr r1, [pc, #420] @ 174490 │ │ │ │ + ldr r0, [pc, #420] @ 174494 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #412] @ 1743b4 │ │ │ │ + ldr r2, [pc, #412] @ 174498 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 1743b8 │ │ │ │ - ldr r1, [pc, #396] @ 1743bc │ │ │ │ - ldr r0, [pc, #396] @ 1743c0 │ │ │ │ + ldr r3, [pc, #396] @ 17449c │ │ │ │ + ldr r1, [pc, #396] @ 1744a0 │ │ │ │ + ldr r0, [pc, #396] @ 1744a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #388] @ 1743c4 │ │ │ │ + ldr r2, [pc, #388] @ 1744a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #372] @ 1743c8 │ │ │ │ - ldr r1, [pc, #372] @ 1743cc │ │ │ │ - ldr r0, [pc, #372] @ 1743d0 │ │ │ │ + ldr r3, [pc, #372] @ 1744ac │ │ │ │ + ldr r1, [pc, #372] @ 1744b0 │ │ │ │ + ldr r0, [pc, #372] @ 1744b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #364] @ 1743d4 │ │ │ │ + ldr r2, [pc, #364] @ 1744b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #348] @ 1743d8 │ │ │ │ - ldr r1, [pc, #348] @ 1743dc │ │ │ │ - ldr r0, [pc, #348] @ 1743e0 │ │ │ │ + ldr r3, [pc, #348] @ 1744bc │ │ │ │ + ldr r1, [pc, #348] @ 1744c0 │ │ │ │ + ldr r0, [pc, #348] @ 1744c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #340] @ 1743e4 │ │ │ │ + ldr r2, [pc, #340] @ 1744c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #320] @ 1743e8 │ │ │ │ - ldr r1, [pc, #320] @ 1743ec │ │ │ │ - ldr r0, [pc, #320] @ 1743f0 │ │ │ │ + ldr r3, [pc, #320] @ 1744cc │ │ │ │ + ldr r1, [pc, #320] @ 1744d0 │ │ │ │ + ldr r0, [pc, #320] @ 1744d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #312] @ 1743f4 │ │ │ │ + ldr r2, [pc, #312] @ 1744d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #292] @ 1743f8 │ │ │ │ - ldr r1, [pc, #292] @ 1743fc │ │ │ │ - ldr r0, [pc, #292] @ 174400 │ │ │ │ + ldr r3, [pc, #292] @ 1744dc │ │ │ │ + ldr r1, [pc, #292] @ 1744e0 │ │ │ │ + ldr r0, [pc, #292] @ 1744e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ 174404 │ │ │ │ - ldr r1, [pc, #268] @ 174408 │ │ │ │ - ldr r0, [pc, #268] @ 17440c │ │ │ │ + ldr r3, [pc, #268] @ 1744e8 │ │ │ │ + ldr r1, [pc, #268] @ 1744ec │ │ │ │ + ldr r0, [pc, #268] @ 1744f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ - ldr r2, [pc, #260] @ 174410 │ │ │ │ + ldr r2, [pc, #260] @ 1744f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 174414 │ │ │ │ - ldr r1, [pc, #244] @ 174418 │ │ │ │ - ldr r0, [pc, #244] @ 17441c │ │ │ │ + ldr r3, [pc, #244] @ 1744f8 │ │ │ │ + ldr r1, [pc, #244] @ 1744fc │ │ │ │ + ldr r0, [pc, #244] @ 174500 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 174420 │ │ │ │ + ldr r2, [pc, #240] @ 174504 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaeq ip, r8, r2, ip │ │ │ │ + @ instruction: 0x002cc1b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq ip, ip, r4, ror r2 │ │ │ │ + mlaeq ip, r0, r1, ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq ip, ip, r0, ror #1 │ │ │ │ + strdeq fp, [ip], -ip @ │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq ip, r8, r4, asr #9 │ │ │ │ - eoreq pc, sl, ip, lsl #3 │ │ │ │ - eoreq r1, r8, ip, lsl #5 │ │ │ │ - eoreq r1, r8, r0, asr #5 │ │ │ │ + eoreq ip, r8, r8, asr #9 │ │ │ │ + mlaeq sl, r0, r1, pc @ │ │ │ │ + mlaeq r8, r0, r2, r1 │ │ │ │ + eoreq r1, r8, r4, asr #5 │ │ │ │ ldrdeq r5, [r0], -sp │ │ │ │ - ldrdeq lr, [sl], -r8 @ │ │ │ │ - ldrdeq r1, [r8], -r8 @ │ │ │ │ - eoreq ip, r8, r8, lsr #5 │ │ │ │ + ldrdeq lr, [sl], -ip @ │ │ │ │ + ldrdeq r1, [r8], -ip @ │ │ │ │ + eoreq ip, r8, ip, lsr #5 │ │ │ │ andeq r5, r0, r0, ror #17 │ │ │ │ - @ instruction: 0x002aefb0 │ │ │ │ - strheq r1, [r8], -r0 @ │ │ │ │ - eoreq ip, r8, r4, ror r2 │ │ │ │ + @ instruction: 0x002aefb4 │ │ │ │ + strheq r1, [r8], -r4 @ │ │ │ │ + eoreq ip, r8, r8, ror r2 │ │ │ │ ldrdeq r5, [r0], -pc @ │ │ │ │ - eoreq lr, sl, r8, lsl #31 │ │ │ │ - eoreq r1, r8, r8, lsl #1 │ │ │ │ - eoreq ip, r8, r8, asr r2 │ │ │ │ + eoreq lr, sl, ip, lsl #31 │ │ │ │ + eoreq r1, r8, ip, lsl #1 │ │ │ │ + eoreq ip, r8, ip, asr r2 │ │ │ │ andeq r5, r0, r5, ror #17 │ │ │ │ - eoreq lr, sl, r0, ror #30 │ │ │ │ - eoreq r1, r8, r0, rrx │ │ │ │ - eoreq ip, r8, r4, lsr #4 │ │ │ │ + eoreq lr, sl, r4, ror #30 │ │ │ │ + eoreq r1, r8, r4, rrx │ │ │ │ + eoreq ip, r8, r8, lsr #4 │ │ │ │ andeq r5, r0, r4, ror #17 │ │ │ │ - eoreq lr, sl, r8, lsr pc │ │ │ │ - eoreq r1, r8, r8, lsr r0 │ │ │ │ - strdeq ip, [r8], -r0 @ │ │ │ │ + eoreq lr, sl, ip, lsr pc │ │ │ │ + eoreq r1, r8, ip, lsr r0 │ │ │ │ + strdeq ip, [r8], -r4 @ │ │ │ │ andeq r5, r0, r3, ror #17 │ │ │ │ - eoreq lr, sl, r0, lsl pc │ │ │ │ - eoreq r1, r8, r0, lsl r0 │ │ │ │ - eoreq ip, r8, r8, asr #3 │ │ │ │ + eoreq lr, sl, r4, lsl pc │ │ │ │ + eoreq r1, r8, r4, lsl r0 │ │ │ │ + eoreq ip, r8, ip, asr #3 │ │ │ │ ldrdeq r5, [r0], -lr │ │ │ │ - eoreq lr, sl, r8, ror #29 │ │ │ │ - eoreq r0, r8, r8, ror #31 │ │ │ │ - eoreq ip, r8, r0, lsr #3 │ │ │ │ + eoreq lr, sl, ip, ror #29 │ │ │ │ + eoreq r0, r8, ip, ror #31 │ │ │ │ + eoreq ip, r8, r4, lsr #3 │ │ │ │ andeq r5, r0, r6, asr #17 │ │ │ │ - @ instruction: 0x002aeebc │ │ │ │ - @ instruction: 0x00280fbc │ │ │ │ - eoreq ip, r8, ip, lsl #3 │ │ │ │ + eoreq lr, sl, r0, asr #29 │ │ │ │ + eoreq r0, r8, r0, asr #31 │ │ │ │ + mlaeq r8, r0, r1, ip │ │ │ │ andeq r5, r0, r8, asr #17 │ │ │ │ - eoreq sl, sl, r0, lsr #29 │ │ │ │ - eoreq r1, r8, r0, asr #1 │ │ │ │ - eoreq r1, r8, ip, ror #1 │ │ │ │ - eoreq lr, sl, ip, ror #28 │ │ │ │ - eoreq r0, r8, ip, ror #30 │ │ │ │ - eoreq ip, r8, r0, lsr r1 │ │ │ │ + eoreq sl, sl, r4, lsr #29 │ │ │ │ + eoreq r1, r8, r4, asr #1 │ │ │ │ + strdeq r1, [r8], -r0 @ │ │ │ │ + eoreq lr, sl, r0, ror lr │ │ │ │ + eoreq r0, r8, r0, ror pc │ │ │ │ + eoreq ip, r8, r4, lsr r1 │ │ │ │ andeq r5, r0, r7, asr #17 │ │ │ │ - eoreq sl, sl, r4, asr lr │ │ │ │ - eoreq r1, r8, r0, lsr r0 │ │ │ │ - eoreq r4, r8, r8, asr r1 │ │ │ │ + eoreq sl, sl, r8, asr lr │ │ │ │ + eoreq r1, r8, r4, lsr r0 │ │ │ │ + eoreq r4, r8, ip, asr r1 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00174424 : │ │ │ │ +00174508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 1744cc │ │ │ │ + ldr r3, [pc, #132] @ 1745b0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1952 @ 0x7a0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 1744d0 │ │ │ │ + ldr r5, [pc, #108] @ 1745b4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1744c4 │ │ │ │ - ldr r3, [pc, #96] @ 1744d4 │ │ │ │ + beq 1745a8 │ │ │ │ + ldr r3, [pc, #96] @ 1745b8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 174490 │ │ │ │ + bne 174574 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 173d48 │ │ │ │ - ldr r0, [pc, #64] @ 1744d8 │ │ │ │ + b 173e2c │ │ │ │ + ldr r0, [pc, #64] @ 1745bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 1744dc │ │ │ │ - ldr r1, [pc, #52] @ 1744e0 │ │ │ │ - ldr r0, [pc, #52] @ 1744e4 │ │ │ │ + ldr r3, [pc, #52] @ 1745c0 │ │ │ │ + ldr r1, [pc, #52] @ 1745c4 │ │ │ │ + ldr r0, [pc, #52] @ 1745c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x002e26b8 │ │ │ │ - mlaeq ip, r8, fp, fp │ │ │ │ + ldrdeq r2, [lr], -r4 @ │ │ │ │ + @ instruction: 0x002cbab4 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - @ instruction: 0x002899b8 │ │ │ │ + @ instruction: 0x002899bc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq fp, r8, r4, asr #31 │ │ │ │ - eoreq r9, r8, r4, asr r9 │ │ │ │ + eoreq fp, r8, r8, asr #31 │ │ │ │ + eoreq r9, r8, r8, asr r9 │ │ │ │ │ │ │ │ -001744e8 : │ │ │ │ +001745cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r0, [pc, #4076] @ 1754f0 │ │ │ │ + ldr r0, [pc, #4076] @ 1755d4 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r2, [pc, #4068] @ 1754f4 │ │ │ │ + ldr r2, [pc, #4068] @ 1755d8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - ldr r7, [pc, #4060] @ 1754f8 │ │ │ │ + ldr r7, [pc, #4060] @ 1755dc │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [sp, #168] @ 0xa8 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 1752ac │ │ │ │ + beq 175390 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ - beq 1753ac │ │ │ │ + beq 175490 │ │ │ │ tst r5, #1 │ │ │ │ - bne 1752f8 │ │ │ │ + bne 1753dc │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1747c4 │ │ │ │ + beq 1748a8 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 1750f4 │ │ │ │ + beq 1751d8 │ │ │ │ cmp r5, #4 │ │ │ │ - bne 175358 │ │ │ │ - ldr r2, [pc, #3956] @ 1754fc │ │ │ │ + bne 17543c │ │ │ │ + ldr r2, [pc, #3956] @ 1755e0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - beq 174f90 │ │ │ │ + beq 175074 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #4064] @ 175584 │ │ │ │ - ldr r1, [pc, #3928] @ 175500 │ │ │ │ + ldr r3, [pc, #4064] @ 175668 │ │ │ │ + ldr r1, [pc, #3928] @ 1755e4 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ - ldr r0, [pc, #3924] @ 175504 │ │ │ │ - ldr r2, [pc, #3924] @ 175508 │ │ │ │ + ldr r0, [pc, #3924] @ 1755e8 │ │ │ │ + ldr r2, [pc, #3924] @ 1755ec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r8, sp, #104 @ 0x68 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 174644 │ │ │ │ + beq 174728 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1745f4 │ │ │ │ + beq 1746d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 175a00 │ │ │ │ + beq 175ae4 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 178144 │ │ │ │ + beq 178228 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17461c │ │ │ │ + beq 174700 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 175a10 │ │ │ │ + beq 175af4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17816c │ │ │ │ + beq 178250 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174644 │ │ │ │ + beq 174728 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 175a08 │ │ │ │ + beq 175aec │ │ │ │ ldr r5, [r4, #88] @ 0x58 │ │ │ │ ldm r8, {r0, r1, r2} │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 175c38 │ │ │ │ + beq 175d1c │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 175c94 │ │ │ │ + beq 175d78 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - bne 175880 │ │ │ │ + bne 175964 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 175a18 │ │ │ │ + beq 175afc │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r4, #92] @ 0x5c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r8, #0 │ │ │ │ ldr sl, [r4, #96] @ 0x60 │ │ │ │ ldr r9, [r4, #100] @ 0x64 │ │ │ │ - beq 176380 │ │ │ │ + beq 176464 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17825c │ │ │ │ + beq 178340 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 178234 │ │ │ │ + beq 178318 │ │ │ │ ldr r3, [r9] │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ @@ -301798,729 +301855,729 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 174748 │ │ │ │ + beq 17482c │ │ │ │ tst r0, #1 │ │ │ │ - bne 175d80 │ │ │ │ + bne 175e64 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #4 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 174778 │ │ │ │ + beq 17485c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174778 │ │ │ │ + beq 17485c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17586c │ │ │ │ + beq 175950 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174794 │ │ │ │ + beq 174878 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1754b4 │ │ │ │ - ldr r2, [pc, #3440] @ 17550c │ │ │ │ - ldr r3, [pc, #3412] @ 1754f4 │ │ │ │ + beq 175598 │ │ │ │ + ldr r2, [pc, #3440] @ 1755f0 │ │ │ │ + ldr r3, [pc, #3412] @ 1755d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 176b84 │ │ │ │ + bne 176c68 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #3376] @ 1754fc │ │ │ │ + ldr r2, [pc, #3376] @ 1755e0 │ │ │ │ ldr r5, [r7, r2] │ │ │ │ cmp r6, r5 │ │ │ │ - bne 1750a4 │ │ │ │ + bne 175188 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 175b30 │ │ │ │ + beq 175c14 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ bl 12ac14 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 174818 │ │ │ │ + beq 1748fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 175874 │ │ │ │ + beq 175958 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 175b70 │ │ │ │ + beq 175c54 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 174848 │ │ │ │ + beq 17492c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174848 │ │ │ │ + beq 17492c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 175948 │ │ │ │ + beq 175a2c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ str r8, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 175b98 │ │ │ │ + beq 175c7c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17592c │ │ │ │ + beq 175a10 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 178374 │ │ │ │ + beq 178458 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174890 │ │ │ │ + beq 174974 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r8] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1748a8 │ │ │ │ + beq 17498c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 175918 │ │ │ │ + beq 1759fc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1748d0 │ │ │ │ + beq 1749b4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1748d0 │ │ │ │ + beq 1749b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1759f8 │ │ │ │ + beq 175adc │ │ │ │ ldr r6, [r4, #16] │ │ │ │ str r8, [r4, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 175bf8 │ │ │ │ + beq 175cdc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ bl 69a14 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 174918 │ │ │ │ + beq 1749fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 175920 │ │ │ │ - ldr r3, [pc, #3172] @ 175584 │ │ │ │ + beq 175a04 │ │ │ │ + ldr r3, [pc, #3172] @ 175668 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 175c78 │ │ │ │ + beq 175d5c │ │ │ │ mov r0, r3 │ │ │ │ - ldr r3, [pc, #3032] @ 175510 │ │ │ │ + ldr r3, [pc, #3032] @ 1755f4 │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r1, [fp, #2212] @ 0x8a4 │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 175d38 │ │ │ │ - ldr r3, [pc, #3012] @ 175514 │ │ │ │ + beq 175e1c │ │ │ │ + ldr r3, [pc, #3012] @ 1755f8 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ add r3, fp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3592] @ 0xe08 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 17498c │ │ │ │ + beq 174a70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1759e0 │ │ │ │ + beq 175ac4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 175d60 │ │ │ │ + beq 175e44 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1749b0 │ │ │ │ + beq 174a94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1754c8 │ │ │ │ + beq 1755ac │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 175dec │ │ │ │ + beq 175ed0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1749ec │ │ │ │ + beq 174ad0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1749ec │ │ │ │ + beq 174ad0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 1749ec │ │ │ │ + bne 174ad0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r8, [r9, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r9, [r4, #52] @ 0x34 │ │ │ │ - beq 174a18 │ │ │ │ + beq 174afc │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r9] │ │ │ │ - beq 174a18 │ │ │ │ + beq 174afc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 175748 │ │ │ │ + beq 17582c │ │ │ │ lsls r8, r8, #1 │ │ │ │ - beq 175acc │ │ │ │ + beq 175bb0 │ │ │ │ ldr r8, [r4, #20] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 175e84 │ │ │ │ + beq 175f68 │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r9, [r8, #16] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17578c │ │ │ │ + beq 175870 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r9, #0 │ │ │ │ str r1, [r8] │ │ │ │ - beq 17632c │ │ │ │ + beq 176410 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175bd8 │ │ │ │ + beq 175cbc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174a7c │ │ │ │ + beq 174b60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 175bec │ │ │ │ + beq 175cd0 │ │ │ │ ldr r8, [r4, #52] @ 0x34 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 176408 │ │ │ │ + beq 1764ec │ │ │ │ ldr r3, [r8] │ │ │ │ mov r1, #0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ mov r0, r8 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 176474 │ │ │ │ - ldr r3, [pc, #2660] @ 175518 │ │ │ │ + beq 176558 │ │ │ │ + ldr r3, [pc, #2660] @ 1755fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1764a8 │ │ │ │ + bne 17658c │ │ │ │ ldr sl, [r0, #16] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 176568 │ │ │ │ + beq 17664c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174afc │ │ │ │ + beq 174be0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 175dc8 │ │ │ │ + beq 175eac │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 174b28 │ │ │ │ + beq 174c0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 175dd4 │ │ │ │ + beq 175eb8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174b44 │ │ │ │ + beq 174c28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 175de0 │ │ │ │ + beq 175ec4 │ │ │ │ cmn r8, #1 │ │ │ │ - beq 175d0c │ │ │ │ + beq 175df0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 175acc │ │ │ │ + bne 175bb0 │ │ │ │ ldr r8, [r4, #44] @ 0x2c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 176668 │ │ │ │ + beq 17674c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174b84 │ │ │ │ + beq 174c68 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r8] │ │ │ │ - beq 174b84 │ │ │ │ + beq 174c68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 176460 │ │ │ │ + beq 176544 │ │ │ │ cmp r8, r5 │ │ │ │ - beq 175ebc │ │ │ │ + beq 175fa0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 174bb4 │ │ │ │ + beq 174c98 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174bb4 │ │ │ │ + beq 174c98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1765d8 │ │ │ │ + beq 1766bc │ │ │ │ ldr r8, [r4, #16] │ │ │ │ ldr r1, [fp, #796] @ 0x31c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 176754 │ │ │ │ + beq 176838 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 17820c │ │ │ │ + beq 1782f0 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r0, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r1] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 174c1c │ │ │ │ + beq 174d00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1765a0 │ │ │ │ + beq 176684 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1767c0 │ │ │ │ + beq 1768a4 │ │ │ │ ldr r8, [r4, #44] @ 0x2c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17686c │ │ │ │ + beq 176950 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ - ldr r3, [pc, #2580] @ 17565c │ │ │ │ + ldr r3, [pc, #2580] @ 175740 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 174c6c │ │ │ │ - ldr r2, [pc, #2560] @ 175660 │ │ │ │ + beq 174d50 │ │ │ │ + ldr r2, [pc, #2560] @ 175744 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1765ac │ │ │ │ + bne 176690 │ │ │ │ mov r0, #1 │ │ │ │ bl 4fb5c │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 176960 │ │ │ │ + beq 176a44 │ │ │ │ ldr r3, [sl, #12] │ │ │ │ str r8, [r3] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 174cac │ │ │ │ + beq 174d90 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174cac │ │ │ │ + beq 174d90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1767b8 │ │ │ │ + beq 17689c │ │ │ │ str sl, [r4, #56] @ 0x38 │ │ │ │ ldr r8, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [fp, #184] @ 0xb8 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - beq 1768e0 │ │ │ │ + beq 1769c4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 176618 │ │ │ │ - ldr r2, [pc, #2420] @ 175660 │ │ │ │ + beq 1766fc │ │ │ │ + ldr r2, [pc, #2420] @ 175744 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 177290 │ │ │ │ + bne 177374 │ │ │ │ mov r0, r8 │ │ │ │ bl 69a14 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 174d20 │ │ │ │ + beq 174e04 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 176748 │ │ │ │ + beq 17682c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 176af4 │ │ │ │ + beq 176bd8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ bl 4fe74 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 174d54 │ │ │ │ + beq 174e38 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 1766d8 │ │ │ │ + beq 1767bc │ │ │ │ cmp r8, #0 │ │ │ │ - blt 176998 │ │ │ │ + blt 176a7c │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ cmp r8, #1 │ │ │ │ - beq 177194 │ │ │ │ + beq 177278 │ │ │ │ ldr r8, [r4, #44] @ 0x2c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 176a48 │ │ │ │ + beq 176b2c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1766f0 │ │ │ │ - ldr r2, [pc, #2244] @ 175660 │ │ │ │ + beq 1767d4 │ │ │ │ + ldr r2, [pc, #2244] @ 175744 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1772e8 │ │ │ │ + bne 1773cc │ │ │ │ mov r0, r8 │ │ │ │ bl 12ac14 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 174dd0 │ │ │ │ + beq 174eb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 176918 │ │ │ │ + beq 1769fc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1770bc │ │ │ │ + beq 1771a0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174df4 │ │ │ │ + beq 174ed8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 176860 │ │ │ │ + beq 176944 │ │ │ │ cmp sl, r5 │ │ │ │ - beq 177194 │ │ │ │ + beq 177278 │ │ │ │ ldr sl, [r4, #44] @ 0x2c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 176b4c │ │ │ │ + beq 176c30 │ │ │ │ ldr r2, [sl] │ │ │ │ ldr r1, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [sl] │ │ │ │ ldr r2, [sl, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 1767e0 │ │ │ │ - ldr r1, [pc, #2096] @ 175660 │ │ │ │ + beq 1768c4 │ │ │ │ + ldr r1, [pc, #2096] @ 175744 │ │ │ │ ldr r3, [r7, r1] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 177524 │ │ │ │ + bne 177608 │ │ │ │ mov r0, sl │ │ │ │ bl 12ac14 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 174e68 │ │ │ │ + beq 174f4c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 1769b8 │ │ │ │ + beq 176a9c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1770e8 │ │ │ │ + beq 1771cc │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 174e90 │ │ │ │ + beq 174f74 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 177d60 │ │ │ │ + bne 177e44 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 174eb8 │ │ │ │ + beq 174f9c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174eb8 │ │ │ │ + beq 174f9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1769c4 │ │ │ │ + beq 176aa8 │ │ │ │ ldr sl, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #44] @ 0x2c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 176c28 │ │ │ │ + beq 176d0c │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 174f0c │ │ │ │ - ldr r2, [pc, #1888] @ 175660 │ │ │ │ + beq 174ff0 │ │ │ │ + ldr r2, [pc, #1888] @ 175744 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 177cd8 │ │ │ │ + bne 177dbc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl a84f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 174f3c │ │ │ │ + beq 175020 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 176924 │ │ │ │ + beq 176a08 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174f58 │ │ │ │ + beq 17503c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 176984 │ │ │ │ + beq 176a68 │ │ │ │ cmp r2, #0 │ │ │ │ - bge 174cb0 │ │ │ │ - ldr r1, [pc, #1460] @ 17551c │ │ │ │ - ldr r0, [pc, #1460] @ 175520 │ │ │ │ + bge 174d94 │ │ │ │ + ldr r1, [pc, #1460] @ 175600 │ │ │ │ + ldr r0, [pc, #1460] @ 175604 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1456] @ 175524 │ │ │ │ + ldr r2, [pc, #1456] @ 175608 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1780cc │ │ │ │ + beq 1781b0 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #88] @ 0x58 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 175cb4 │ │ │ │ + beq 175d98 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 174ff0 │ │ │ │ + beq 1750d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 175950 │ │ │ │ + beq 175a34 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17500c │ │ │ │ + beq 1750f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17595c │ │ │ │ + beq 175a40 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 174734 │ │ │ │ + bne 174818 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17503c │ │ │ │ + beq 175120 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17503c │ │ │ │ + beq 175120 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 176740 │ │ │ │ + beq 176824 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 176938 │ │ │ │ + beq 176a1c │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175064 │ │ │ │ + beq 175148 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 175b1c │ │ │ │ + beq 175c00 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 175078 │ │ │ │ + beq 17515c │ │ │ │ tst r0, #1 │ │ │ │ - bne 17646c │ │ │ │ + bne 176550 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 17509c │ │ │ │ + beq 175180 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 175b24 │ │ │ │ + beq 175c08 │ │ │ │ bl 718b4 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1750bc │ │ │ │ + beq 1751a0 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 1754d4 │ │ │ │ + beq 1755b8 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1204] @ 175584 │ │ │ │ - ldr r1, [pc, #1108] @ 175528 │ │ │ │ - ldr r0, [pc, #1108] @ 17552c │ │ │ │ + ldr r3, [pc, #1204] @ 175668 │ │ │ │ + ldr r1, [pc, #1108] @ 17560c │ │ │ │ + ldr r0, [pc, #1108] @ 175610 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r2, [pc, #1104] @ 175530 │ │ │ │ + ldr r2, [pc, #1104] @ 175614 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - b 174794 │ │ │ │ - ldr r2, [pc, #1024] @ 1754fc │ │ │ │ + b 174878 │ │ │ │ + ldr r2, [pc, #1024] @ 1755e0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - beq 175404 │ │ │ │ + beq 1754e8 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1132] @ 175584 │ │ │ │ - ldr r1, [pc, #1048] @ 175534 │ │ │ │ + ldr r3, [pc, #1132] @ 175668 │ │ │ │ + ldr r1, [pc, #1048] @ 175618 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ - ldr r0, [pc, #1044] @ 175538 │ │ │ │ + ldr r0, [pc, #1044] @ 17561c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r8, sp, #88 @ 0x58 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1751b8 │ │ │ │ + beq 17529c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175168 │ │ │ │ + beq 17524c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 175784 │ │ │ │ + beq 175868 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1781bc │ │ │ │ + beq 1782a0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175190 │ │ │ │ + beq 175274 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17577c │ │ │ │ + beq 175860 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 178194 │ │ │ │ + beq 178278 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1751b8 │ │ │ │ + beq 17529c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 175774 │ │ │ │ + beq 175858 │ │ │ │ ldr r5, [r4, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1, r2} │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 175d88 │ │ │ │ + beq 175e6c │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #16 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r8, #2 │ │ │ │ - beq 175e18 │ │ │ │ + beq 175efc │ │ │ │ cmp r8, #0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - bne 175968 │ │ │ │ + bne 175a4c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1757a4 │ │ │ │ + beq 175888 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r4, #64] @ 0x40 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r8, #0 │ │ │ │ ldr sl, [r4, #68] @ 0x44 │ │ │ │ ldr r9, [r4, #72] @ 0x48 │ │ │ │ - beq 1764d8 │ │ │ │ + beq 1765bc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1782d4 │ │ │ │ + beq 1783b8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17811c │ │ │ │ + beq 178200 │ │ │ │ ldr r3, [r9] │ │ │ │ str r8, [sp, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #24 │ │ │ │ str sl, [sp, #28] │ │ │ │ @@ -302529,363 +302586,363 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 175488 │ │ │ │ - ldr r3, [pc, #720] @ 175584 │ │ │ │ - ldr r0, [pc, #632] @ 175530 │ │ │ │ + b 17556c │ │ │ │ + ldr r3, [pc, #720] @ 175668 │ │ │ │ + ldr r0, [pc, #632] @ 175614 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #636] @ 17553c │ │ │ │ + ldr r1, [pc, #636] @ 175620 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #632] @ 175540 │ │ │ │ + ldr r3, [pc, #632] @ 175624 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #628] @ 175544 │ │ │ │ - ldr r0, [pc, #628] @ 175548 │ │ │ │ + ldr r2, [pc, #628] @ 175628 │ │ │ │ + ldr r0, [pc, #628] @ 17562c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 175328 │ │ │ │ + beq 17540c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175328 │ │ │ │ + beq 17540c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1754c0 │ │ │ │ + beq 1755a4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 175358 │ │ │ │ + beq 17543c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175358 │ │ │ │ + beq 17543c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17576c │ │ │ │ + beq 175850 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175374 │ │ │ │ + beq 175458 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1759ec │ │ │ │ - ldr r3, [pc, #464] @ 17554c │ │ │ │ + beq 175ad0 │ │ │ │ + ldr r3, [pc, #464] @ 175630 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #504] @ 175584 │ │ │ │ - ldr r1, [pc, #448] @ 175550 │ │ │ │ + ldr r3, [pc, #504] @ 175668 │ │ │ │ + ldr r1, [pc, #448] @ 175634 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #444] @ 175554 │ │ │ │ - ldr r2, [pc, #404] @ 175530 │ │ │ │ + ldr r0, [pc, #444] @ 175638 │ │ │ │ + ldr r2, [pc, #404] @ 175614 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1750ec │ │ │ │ - ldr r3, [pc, #464] @ 175584 │ │ │ │ - ldr r1, [pc, #376] @ 175530 │ │ │ │ + b 1751d0 │ │ │ │ + ldr r3, [pc, #464] @ 175668 │ │ │ │ + ldr r1, [pc, #376] @ 175614 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #408] @ 175558 │ │ │ │ + ldr r3, [pc, #408] @ 17563c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #400] @ 17555c │ │ │ │ - ldr r0, [pc, #400] @ 175560 │ │ │ │ + ldr r2, [pc, #400] @ 175640 │ │ │ │ + ldr r0, [pc, #400] @ 175644 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #396] @ 175564 │ │ │ │ + ldr r1, [pc, #396] @ 175648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 178054 │ │ │ │ + beq 178138 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 175e38 │ │ │ │ + beq 175f1c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 175464 │ │ │ │ + beq 175548 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 175760 │ │ │ │ + beq 175844 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175480 │ │ │ │ + beq 175564 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 175754 │ │ │ │ + beq 175838 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1762c8 │ │ │ │ + beq 1763ac │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 17549c │ │ │ │ + beq 175580 │ │ │ │ tst r0, #1 │ │ │ │ - bne 175e7c │ │ │ │ + bne 175f60 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #2 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - bne 17475c │ │ │ │ - b 174778 │ │ │ │ + bne 174840 │ │ │ │ + b 17485c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174794 │ │ │ │ + b 174878 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175328 │ │ │ │ + b 17540c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1749b0 │ │ │ │ + b 174a94 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - b 1750bc │ │ │ │ - eoreq fp, ip, ip, ror #21 │ │ │ │ + b 1751a0 │ │ │ │ + eoreq fp, ip, r8, lsl #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x002cbabc │ │ │ │ + ldrdeq fp, [ip], -r8 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r9, r8, ip, ror #20 │ │ │ │ - eoreq r9, r8, ip, asr r9 │ │ │ │ + eoreq r9, r8, r0, ror sl │ │ │ │ + eoreq r9, r8, r0, ror #18 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - eoreq fp, ip, ip, asr r8 │ │ │ │ + eoreq fp, ip, r8, ror r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ - strheq r9, [r8], -r0 @ │ │ │ │ - eoreq r8, r8, r0, lsr #31 │ │ │ │ + strheq r9, [r8], -r4 @ │ │ │ │ + eoreq r8, r8, r4, lsr #31 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - eoreq r8, r8, r0, asr #30 │ │ │ │ - eoreq r8, r8, r0, lsr lr │ │ │ │ + eoreq r8, r8, r4, asr #30 │ │ │ │ + eoreq r8, r8, r4, lsr lr │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ - strdeq r8, [r8], -r8 @ │ │ │ │ - eoreq r8, r8, r8, ror #27 │ │ │ │ - eoreq r8, r8, r8, asr #26 │ │ │ │ - mlaeq r8, ip, r0, fp │ │ │ │ - eoreq sp, r8, r8, lsr r8 │ │ │ │ - eoreq r8, r8, r8, lsr ip │ │ │ │ + strdeq r8, [r8], -ip @ │ │ │ │ + eoreq r8, r8, ip, ror #27 │ │ │ │ + eoreq r8, r8, ip, asr #26 │ │ │ │ + eoreq fp, r8, r0, lsr #1 │ │ │ │ + eoreq sp, r8, ip, lsr r8 │ │ │ │ + eoreq r8, r8, ip, lsr ip │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r8, r8, r4, lsl #25 │ │ │ │ - eoreq r8, r8, r4, ror fp │ │ │ │ - eoreq fp, r8, r8, lsl r0 │ │ │ │ - eoreq sp, r8, r0, ror #14 │ │ │ │ - eoreq r8, r8, r4, lsr fp │ │ │ │ - eoreq r8, r8, r4, asr #24 │ │ │ │ - eoreq sp, r8, r0, asr r2 │ │ │ │ - eoreq r8, r8, r4, asr r8 │ │ │ │ - eoreq r8, r8, r4, asr #14 │ │ │ │ + eoreq r8, r8, r8, lsl #25 │ │ │ │ + eoreq r8, r8, r8, ror fp │ │ │ │ + eoreq fp, r8, ip, lsl r0 │ │ │ │ + eoreq sp, r8, r4, ror #14 │ │ │ │ + eoreq r8, r8, r8, lsr fp │ │ │ │ + eoreq r8, r8, r8, asr #24 │ │ │ │ + eoreq sp, r8, r4, asr r2 │ │ │ │ + eoreq r8, r8, r8, asr r8 │ │ │ │ + eoreq r8, r8, r8, asr #14 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - ldrdeq ip, [r8], -ip @ │ │ │ │ - eoreq r8, r8, r0, ror #11 │ │ │ │ - ldrdeq r8, [r8], -r0 @ │ │ │ │ + eoreq ip, r8, r0, ror #31 │ │ │ │ + eoreq r8, r8, r4, ror #11 │ │ │ │ + ldrdeq r8, [r8], -r4 @ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eoreq r6, r9, r8, lsr #17 │ │ │ │ - ldrdeq ip, [r8], -ip @ │ │ │ │ - eoreq r8, r8, r0, asr #9 │ │ │ │ - @ instruction: 0x002883b0 │ │ │ │ - mlaeq r8, r8, r4, r8 │ │ │ │ - eoreq r8, r8, r8, lsl #7 │ │ │ │ + eoreq r6, r9, ip, lsr #17 │ │ │ │ + eoreq ip, r8, r0, ror #31 │ │ │ │ + eoreq r8, r8, r4, asr #9 │ │ │ │ + @ instruction: 0x002883b4 │ │ │ │ + mlaeq r8, ip, r4, r8 │ │ │ │ + eoreq r8, r8, ip, lsl #7 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - eoreq r6, r9, r0, asr #16 │ │ │ │ - eoreq ip, r8, r4, ror pc │ │ │ │ - eoreq r8, r8, r8, asr r4 │ │ │ │ - eoreq r8, r8, r8, asr #6 │ │ │ │ - eoreq r6, r9, r0, ror #15 │ │ │ │ - eoreq ip, r8, r4, lsl pc │ │ │ │ - strdeq r8, [r8], -r8 @ │ │ │ │ - eoreq r8, r8, r8, ror #5 │ │ │ │ - eoreq r8, r8, r0, asr #7 │ │ │ │ - @ instruction: 0x002882b0 │ │ │ │ - eoreq ip, r8, r0, ror #29 │ │ │ │ - @ instruction: 0x0028d1b0 │ │ │ │ - mlaeq r8, ip, r3, r8 │ │ │ │ - eoreq r8, r8, ip, lsl #5 │ │ │ │ - eoreq r8, r8, ip, ror r3 │ │ │ │ - eoreq r8, r8, ip, ror #4 │ │ │ │ - andeq r0, r0, lr, asr r1 │ │ │ │ - eoreq ip, r8, r8, asr lr │ │ │ │ - eoreq sp, r8, r0, lsr r1 │ │ │ │ - eoreq r8, r8, ip, lsr #4 │ │ │ │ - eoreq r8, r8, ip, lsr r3 │ │ │ │ + eoreq r6, r9, r4, asr #16 │ │ │ │ + eoreq ip, r8, r8, ror pc │ │ │ │ + eoreq r8, r8, ip, asr r4 │ │ │ │ + eoreq r8, r8, ip, asr #6 │ │ │ │ + eoreq r6, r9, r4, ror #15 │ │ │ │ + eoreq ip, r8, r8, lsl pc │ │ │ │ strdeq r8, [r8], -ip @ │ │ │ │ - eoreq r8, r8, ip, ror #3 │ │ │ │ - ldrdeq r8, [r8], -r8 @ │ │ │ │ - eoreq r8, r8, r8, asr #3 │ │ │ │ - @ instruction: 0x002882b0 │ │ │ │ - eoreq r8, r8, r0, lsr #3 │ │ │ │ + eoreq r8, r8, ip, ror #5 │ │ │ │ + eoreq r8, r8, r4, asr #7 │ │ │ │ + @ instruction: 0x002882b4 │ │ │ │ + eoreq ip, r8, r4, ror #29 │ │ │ │ + @ instruction: 0x0028d1b4 │ │ │ │ + eoreq r8, r8, r0, lsr #7 │ │ │ │ + mlaeq r8, r0, r2, r8 │ │ │ │ + eoreq r8, r8, r0, lsl #7 │ │ │ │ eoreq r8, r8, r0, ror r2 │ │ │ │ - eoreq r8, r8, r0, ror #2 │ │ │ │ - mlaeq r8, r0, sp, ip │ │ │ │ - eoreq sl, r8, r4, asr lr │ │ │ │ - eoreq r3, r8, r0, lsr #6 │ │ │ │ - eoreq r8, r8, r8, lsl #2 │ │ │ │ - eoreq r8, r8, r8, lsl r2 │ │ │ │ + andeq r0, r0, lr, asr r1 │ │ │ │ + eoreq ip, r8, ip, asr lr │ │ │ │ + eoreq sp, r8, r4, lsr r1 │ │ │ │ + eoreq r8, r8, r0, lsr r2 │ │ │ │ + eoreq r8, r8, r0, asr #6 │ │ │ │ + eoreq r8, r8, r0, lsl #6 │ │ │ │ + strdeq r8, [r8], -r0 @ │ │ │ │ + ldrdeq r8, [r8], -ip @ │ │ │ │ + eoreq r8, r8, ip, asr #3 │ │ │ │ + @ instruction: 0x002882b4 │ │ │ │ + eoreq r8, r8, r4, lsr #3 │ │ │ │ + eoreq r8, r8, r4, ror r2 │ │ │ │ + eoreq r8, r8, r4, ror #2 │ │ │ │ + mlaeq r8, r4, sp, ip │ │ │ │ + eoreq sl, r8, r8, asr lr │ │ │ │ + eoreq r3, r8, r4, lsr #6 │ │ │ │ + eoreq r8, r8, ip, lsl #2 │ │ │ │ + eoreq r8, r8, ip, lsl r2 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - strdeq r8, [r8], -r8 @ │ │ │ │ - eoreq r8, r8, r8, ror #1 │ │ │ │ - eoreq sl, r8, r0, lsr #27 │ │ │ │ - ldrdeq ip, [r8], -r0 @ │ │ │ │ - @ instruction: 0x002881b4 │ │ │ │ - strheq r8, [r8], -r0 @ │ │ │ │ - eoreq r9, r8, r0, ror #25 │ │ │ │ - mlaeq r8, r0, ip, ip │ │ │ │ - eoreq r8, r8, r4, ror r1 │ │ │ │ - eoreq r8, r8, r4, rrx │ │ │ │ + strdeq r8, [r8], -ip @ │ │ │ │ + eoreq r8, r8, ip, ror #1 │ │ │ │ + eoreq sl, r8, r4, lsr #27 │ │ │ │ + ldrdeq ip, [r8], -r4 @ │ │ │ │ + @ instruction: 0x002881b8 │ │ │ │ + strheq r8, [r8], -r4 @ │ │ │ │ + eoreq r9, r8, r4, ror #25 │ │ │ │ + mlaeq r8, r4, ip, ip │ │ │ │ + eoreq r8, r8, r8, ror r1 │ │ │ │ + eoreq r8, r8, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r7, r8, ip, ror #26 │ │ │ │ - eoreq r7, r8, ip, asr ip │ │ │ │ + eoreq r7, r8, r0, ror sp │ │ │ │ + eoreq r7, r8, r0, ror #24 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eoreq r7, r8, r0, lsl sp │ │ │ │ - eoreq r7, r8, r0, lsl #24 │ │ │ │ - eoreq pc, r7, r0, lsr #9 │ │ │ │ - @ instruction: 0x00287cb4 │ │ │ │ - eoreq r7, r8, r4, lsr #23 │ │ │ │ - mlaeq r8, r4, r7, ip │ │ │ │ - ldrdeq sl, [r8], -r8 @ │ │ │ │ - eoreq r7, r8, r8, ror ip │ │ │ │ - eoreq r7, r8, r8, ror #22 │ │ │ │ - eoreq ip, r8, r8, lsl #21 │ │ │ │ - eoreq r7, r8, ip, lsr #24 │ │ │ │ - eoreq r7, r8, ip, lsl fp │ │ │ │ - strdeq r4, [sl], -r8 @ │ │ │ │ - eoreq ip, r8, r8, lsl #14 │ │ │ │ - eoreq r7, r8, ip, ror #23 │ │ │ │ - eoreq r7, r8, r8, ror #21 │ │ │ │ - mlaeq r8, ip, fp, r7 │ │ │ │ - eoreq r7, r8, ip, lsl #21 │ │ │ │ - eoreq r7, r8, ip, lsl #22 │ │ │ │ - eoreq r7, r8, ip, asr fp │ │ │ │ - eoreq r7, r8, r8, asr #20 │ │ │ │ - eoreq ip, r8, ip, lsr r6 │ │ │ │ - eoreq sl, r8, r8, lsl r7 │ │ │ │ + eoreq r7, r8, r4, lsl sp │ │ │ │ + eoreq r7, r8, r4, lsl #24 │ │ │ │ + eoreq pc, r7, r4, lsr #9 │ │ │ │ + @ instruction: 0x00287cb8 │ │ │ │ + eoreq r7, r8, r8, lsr #23 │ │ │ │ + mlaeq r8, r8, r7, ip │ │ │ │ + ldrdeq sl, [r8], -ip @ │ │ │ │ + eoreq r7, r8, ip, ror ip │ │ │ │ + eoreq r7, r8, ip, ror #22 │ │ │ │ + eoreq ip, r8, ip, lsl #21 │ │ │ │ + eoreq r7, r8, r0, lsr ip │ │ │ │ eoreq r7, r8, r0, lsr #22 │ │ │ │ - eoreq r7, r8, r0, lsl sl │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eoreq ip, r8, r4, asr r7 │ │ │ │ - ldrdeq r7, [r8], -r4 @ │ │ │ │ - eoreq r7, r8, r4, asr #19 │ │ │ │ - eoreq r9, r8, r4, ror pc │ │ │ │ - eoreq r4, r9, r0, lsl ip │ │ │ │ + strdeq r4, [sl], -ip @ │ │ │ │ + eoreq ip, r8, ip, lsl #14 │ │ │ │ + strdeq r7, [r8], -r0 @ │ │ │ │ + eoreq r7, r8, ip, ror #21 │ │ │ │ + eoreq r7, r8, r0, lsr #23 │ │ │ │ mlaeq r8, r0, sl, r7 │ │ │ │ - eoreq r7, r8, r0, lsl #19 │ │ │ │ - eoreq r9, r8, r8, asr r7 │ │ │ │ - eoreq r7, r8, ip, asr sl │ │ │ │ - eoreq r7, r8, r8, asr #18 │ │ │ │ - eoreq ip, r8, r4, lsr r5 │ │ │ │ - eoreq sl, r8, r8, ror r6 │ │ │ │ - eoreq r7, r8, r8, lsl sl │ │ │ │ - eoreq r7, r8, r8, lsl #18 │ │ │ │ + eoreq r7, r8, r0, lsl fp │ │ │ │ + eoreq r7, r8, r0, ror #22 │ │ │ │ + eoreq r7, r8, ip, asr #20 │ │ │ │ + eoreq ip, r8, r0, asr #12 │ │ │ │ + eoreq sl, r8, ip, lsl r7 │ │ │ │ + eoreq r7, r8, r4, lsr #22 │ │ │ │ + eoreq r7, r8, r4, lsl sl │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq ip, r8, r8, asr r7 │ │ │ │ + ldrdeq r7, [r8], -r8 @ │ │ │ │ eoreq r7, r8, r8, asr #19 │ │ │ │ - @ instruction: 0x002878b8 │ │ │ │ + eoreq r9, r8, r8, ror pc │ │ │ │ + eoreq r4, r9, r4, lsl ip │ │ │ │ + mlaeq r8, r4, sl, r7 │ │ │ │ + eoreq r7, r8, r4, lsl #19 │ │ │ │ + eoreq r9, r8, ip, asr r7 │ │ │ │ + eoreq r7, r8, r0, ror #20 │ │ │ │ + eoreq r7, r8, ip, asr #18 │ │ │ │ + eoreq ip, r8, r8, lsr r5 │ │ │ │ + eoreq sl, r8, ip, ror r6 │ │ │ │ + eoreq r7, r8, ip, lsl sl │ │ │ │ + eoreq r7, r8, ip, lsl #18 │ │ │ │ + eoreq r7, r8, ip, asr #19 │ │ │ │ + @ instruction: 0x002878bc │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ - ldrdeq fp, [r8], -r0 @ │ │ │ │ - eoreq ip, r8, ip, lsr #9 │ │ │ │ - mlaeq r8, r0, r9, r7 │ │ │ │ - eoreq r7, r8, r0, lsl #17 │ │ │ │ - eoreq ip, r8, r4, ror r4 │ │ │ │ - eoreq sl, r8, r0, asr r5 │ │ │ │ - eoreq r7, r8, r8, asr r9 │ │ │ │ - eoreq r7, r8, r8, asr #16 │ │ │ │ - strdeq r7, [r8], -r0 @ │ │ │ │ - eoreq r7, r8, r0, ror #15 │ │ │ │ + ldrdeq fp, [r8], -r4 @ │ │ │ │ + @ instruction: 0x0028c4b0 │ │ │ │ + mlaeq r8, r4, r9, r7 │ │ │ │ + eoreq r7, r8, r4, lsl #17 │ │ │ │ + eoreq ip, r8, r8, ror r4 │ │ │ │ + eoreq sl, r8, r4, asr r5 │ │ │ │ + eoreq r7, r8, ip, asr r9 │ │ │ │ + eoreq r7, r8, ip, asr #16 │ │ │ │ + strdeq r7, [r8], -r4 @ │ │ │ │ + eoreq r7, r8, r4, ror #15 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174a18 │ │ │ │ + b 174afc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175480 │ │ │ │ + b 175564 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175464 │ │ │ │ + b 175548 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175358 │ │ │ │ + b 17543c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1751b8 │ │ │ │ + b 17529c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175190 │ │ │ │ + b 175274 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175168 │ │ │ │ + b 17524c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17632c │ │ │ │ + beq 176410 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 174a58 │ │ │ │ - b 174a7c │ │ │ │ - ldr r3, [pc, #-568] @ 175574 │ │ │ │ - ldr r1, [pc, #-584] @ 175568 │ │ │ │ + bne 174b3c │ │ │ │ + b 174b60 │ │ │ │ + ldr r3, [pc, #-568] @ 175658 │ │ │ │ + ldr r1, [pc, #-584] @ 17564c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-600] @ 17556c │ │ │ │ - ldr r0, [pc, #-600] @ 175570 │ │ │ │ + ldr r1, [pc, #-600] @ 175650 │ │ │ │ + ldr r0, [pc, #-600] @ 175654 │ │ │ │ ldr r3, [r6] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r9, [r4, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r8, [r4, #72] @ 0x48 │ │ │ │ - beq 176520 │ │ │ │ + beq 176604 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1782fc │ │ │ │ + beq 1783e0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 178284 │ │ │ │ + beq 178368 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ strne r3, [r8] │ │ │ │ bl 578f8 │ │ │ │ @@ -302897,41 +302954,41 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174778 │ │ │ │ + b 17485c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174818 │ │ │ │ + b 1748fc │ │ │ │ cmp r5, #0 │ │ │ │ - beq 175a18 │ │ │ │ + beq 175afc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #92] @ 0x5c │ │ │ │ ldr r9, [r4, #96] @ 0x60 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ - beq 1765e0 │ │ │ │ + beq 1766c4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17834c │ │ │ │ + beq 178430 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17839c │ │ │ │ + beq 178480 │ │ │ │ ldr r3, [r8] │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ @@ -302940,2762 +302997,2762 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 175064 │ │ │ │ + b 175148 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1748a8 │ │ │ │ + b 17498c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174918 │ │ │ │ + b 1749fc │ │ │ │ ldr r8, [r0, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 178374 │ │ │ │ + beq 178458 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 174884 │ │ │ │ - b 1748a8 │ │ │ │ + bne 174968 │ │ │ │ + b 17498c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174848 │ │ │ │ + b 17492c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174ff0 │ │ │ │ + b 1750d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17500c │ │ │ │ + b 1750f0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1757a4 │ │ │ │ + beq 175888 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r9, [r4, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r8, [r4, #72] @ 0x48 │ │ │ │ - beq 1766a0 │ │ │ │ + beq 176784 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1782ac │ │ │ │ + beq 178390 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1780f4 │ │ │ │ + beq 1781d8 │ │ │ │ ldr r3, [r8] │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ - b 1758f4 │ │ │ │ + b 1759d8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17498c │ │ │ │ + b 174a70 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175374 │ │ │ │ + b 175458 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1748d0 │ │ │ │ + b 1749b4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1745f4 │ │ │ │ + b 1746d8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174644 │ │ │ │ + b 174728 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17461c │ │ │ │ - ldr r3, [pc, #-1196] @ 175574 │ │ │ │ - ldr r1, [pc, #-1196] @ 175578 │ │ │ │ + b 174700 │ │ │ │ + ldr r3, [pc, #-1196] @ 175658 │ │ │ │ + ldr r1, [pc, #-1196] @ 17565c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-1212] @ 17557c │ │ │ │ - ldr r0, [pc, #-1212] @ 175580 │ │ │ │ + ldr r1, [pc, #-1212] @ 175660 │ │ │ │ + ldr r0, [pc, #-1212] @ 175664 │ │ │ │ ldr r3, [r6] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #92] @ 0x5c │ │ │ │ ldr r9, [r4, #96] @ 0x60 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ - beq 1763c8 │ │ │ │ + beq 1764ac │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1781e4 │ │ │ │ + beq 1782c8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 178324 │ │ │ │ + beq 178408 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ strne r3, [r8] │ │ │ │ bl 578f8 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ - b 175854 │ │ │ │ + b 175938 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 175af4 │ │ │ │ + beq 175bd8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175af4 │ │ │ │ + beq 175bd8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 176560 │ │ │ │ + beq 176644 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 175064 │ │ │ │ + beq 175148 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175064 │ │ │ │ + beq 175148 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 175064 │ │ │ │ + bne 175148 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175064 │ │ │ │ + b 175148 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17509c │ │ │ │ - ldr r3, [pc, #-1460] @ 175584 │ │ │ │ - ldr r1, [pc, #-1436] @ 1755a0 │ │ │ │ + b 175180 │ │ │ │ + ldr r3, [pc, #-1460] @ 175668 │ │ │ │ + ldr r1, [pc, #-1436] @ 175684 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1468] @ 175588 │ │ │ │ + ldr r3, [pc, #-1468] @ 17566c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1480] @ 17558c │ │ │ │ - ldr r1, [pc, #-1480] @ 175590 │ │ │ │ - ldr r0, [pc, #-1480] @ 175594 │ │ │ │ + ldr r2, [pc, #-1480] @ 175670 │ │ │ │ + ldr r1, [pc, #-1480] @ 175674 │ │ │ │ + ldr r0, [pc, #-1480] @ 175678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1753e8 │ │ │ │ - ldr r3, [pc, #-1292] @ 17566c │ │ │ │ - ldr r1, [pc, #-1508] @ 175598 │ │ │ │ + b 1754cc │ │ │ │ + ldr r3, [pc, #-1292] @ 175750 │ │ │ │ + ldr r1, [pc, #-1508] @ 17567c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1512] @ 17559c │ │ │ │ - ldr r2, [pc, #-1512] @ 1755a0 │ │ │ │ + ldr r0, [pc, #-1512] @ 175680 │ │ │ │ + ldr r2, [pc, #-1512] @ 175684 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1753e8 │ │ │ │ - ldr r3, [pc, #-1332] @ 17566c │ │ │ │ + b 1754cc │ │ │ │ + ldr r3, [pc, #-1332] @ 175750 │ │ │ │ mov r1, #316 @ 0x13c │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1544] @ 1755a4 │ │ │ │ + ldr r3, [pc, #-1544] @ 175688 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1556] @ 1755a8 │ │ │ │ - ldr r1, [pc, #-1556] @ 1755ac │ │ │ │ - ldr r0, [pc, #-1556] @ 1755b0 │ │ │ │ + ldr r2, [pc, #-1556] @ 17568c │ │ │ │ + ldr r1, [pc, #-1556] @ 175690 │ │ │ │ + ldr r0, [pc, #-1556] @ 175694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1753e8 │ │ │ │ + b 1754cc │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 174a7c │ │ │ │ + beq 174b60 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - bne 174a7c │ │ │ │ + bne 174b60 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174a7c │ │ │ │ - ldr r3, [pc, #-1428] @ 17566c │ │ │ │ - ldr r1, [pc, #-1496] @ 17562c │ │ │ │ + b 174b60 │ │ │ │ + ldr r3, [pc, #-1428] @ 175750 │ │ │ │ + ldr r1, [pc, #-1496] @ 175710 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1624] @ 1755b4 │ │ │ │ + ldr r3, [pc, #-1624] @ 175698 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1636] @ 1755b8 │ │ │ │ - ldr r1, [pc, #-1636] @ 1755bc │ │ │ │ - ldr r0, [pc, #-1636] @ 1755c0 │ │ │ │ + ldr r2, [pc, #-1636] @ 17569c │ │ │ │ + ldr r1, [pc, #-1636] @ 1756a0 │ │ │ │ + ldr r0, [pc, #-1636] @ 1756a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1753e8 │ │ │ │ + b 1754cc │ │ │ │ ldr r2, [r6] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-1668] @ 1755c4 │ │ │ │ - ldr r0, [pc, #-1668] @ 1755c8 │ │ │ │ + ldr r1, [pc, #-1668] @ 1756a8 │ │ │ │ + ldr r0, [pc, #-1668] @ 1756ac │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1676] @ 1755cc │ │ │ │ - ldr r3, [pc, #-1676] @ 1755d0 │ │ │ │ + ldr r2, [pc, #-1676] @ 1756b0 │ │ │ │ + ldr r3, [pc, #-1676] @ 1756b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 175a4c │ │ │ │ - ldr r1, [pc, #-1708] @ 1755d4 │ │ │ │ - ldr r0, [pc, #-1708] @ 1755d8 │ │ │ │ - ldr r2, [pc, #-1628] @ 17562c │ │ │ │ + b 175b30 │ │ │ │ + ldr r1, [pc, #-1708] @ 1756b8 │ │ │ │ + ldr r0, [pc, #-1708] @ 1756bc │ │ │ │ + ldr r2, [pc, #-1628] @ 175710 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1753e8 │ │ │ │ - ldr r1, [pc, #-1728] @ 1755dc │ │ │ │ - ldr r0, [pc, #-1728] @ 1755e0 │ │ │ │ + b 1754cc │ │ │ │ + ldr r1, [pc, #-1728] @ 1756c0 │ │ │ │ + ldr r0, [pc, #-1728] @ 1756c4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1732] @ 1755e4 │ │ │ │ + ldr r2, [pc, #-1732] @ 1756c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 175c6c │ │ │ │ - ldr r3, [pc, #-1616] @ 17566c │ │ │ │ + b 175d50 │ │ │ │ + ldr r3, [pc, #-1616] @ 175750 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #-1768] @ 1755e8 │ │ │ │ - ldr r3, [pc, #-1768] @ 1755ec │ │ │ │ - ldr r0, [pc, #-1768] @ 1755f0 │ │ │ │ + ldr r2, [pc, #-1768] @ 1756cc │ │ │ │ + ldr r3, [pc, #-1768] @ 1756d0 │ │ │ │ + ldr r0, [pc, #-1768] @ 1756d4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #-1772] @ 1755f4 │ │ │ │ + ldr r1, [pc, #-1772] @ 1756d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 175acc │ │ │ │ - ldr r1, [pc, #-1832] @ 1755f8 │ │ │ │ - ldr r0, [pc, #-1832] @ 1755fc │ │ │ │ + beq 175bb0 │ │ │ │ + ldr r1, [pc, #-1832] @ 1756dc │ │ │ │ + ldr r0, [pc, #-1832] @ 1756e0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ bl b6f00 │ │ │ │ - b 1753e8 │ │ │ │ - ldr r1, [pc, #-1856] @ 175600 │ │ │ │ - ldr r0, [pc, #-1856] @ 175604 │ │ │ │ + b 1754cc │ │ │ │ + ldr r1, [pc, #-1856] @ 1756e4 │ │ │ │ + ldr r0, [pc, #-1856] @ 1756e8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1824] @ 17562c │ │ │ │ + ldr r2, [pc, #-1824] @ 175710 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ - b 175cf0 │ │ │ │ - ldr r1, [pc, #-1888] @ 175608 │ │ │ │ - ldr r0, [pc, #-1888] @ 17560c │ │ │ │ + b 175dd4 │ │ │ │ + ldr r1, [pc, #-1888] @ 1756ec │ │ │ │ + ldr r0, [pc, #-1888] @ 1756f0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1864] @ 17562c │ │ │ │ + ldr r2, [pc, #-1864] @ 175710 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 175d54 │ │ │ │ + b 175e38 │ │ │ │ bl a4764 │ │ │ │ - b 174748 │ │ │ │ + b 17482c │ │ │ │ ldr r2, [r6] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-1928] @ 175610 │ │ │ │ - ldr r0, [pc, #-1928] @ 175614 │ │ │ │ + ldr r1, [pc, #-1928] @ 1756f4 │ │ │ │ + ldr r0, [pc, #-1928] @ 1756f8 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1936] @ 175618 │ │ │ │ - ldr r3, [pc, #-1936] @ 17561c │ │ │ │ + ldr r2, [pc, #-1936] @ 1756fc │ │ │ │ + ldr r3, [pc, #-1936] @ 175700 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ - b 1757d8 │ │ │ │ + b 1758bc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174afc │ │ │ │ + b 174be0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174b28 │ │ │ │ + b 174c0c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174b44 │ │ │ │ - ldr r1, [pc, #-2004] @ 175620 │ │ │ │ + b 174c28 │ │ │ │ + ldr r1, [pc, #-2004] @ 175704 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ - ldr r0, [pc, #-2016] @ 175624 │ │ │ │ - ldr r1, [pc, #-2016] @ 175628 │ │ │ │ - ldr r2, [pc, #-2016] @ 17562c │ │ │ │ + ldr r0, [pc, #-2016] @ 175708 │ │ │ │ + ldr r1, [pc, #-2016] @ 17570c │ │ │ │ + ldr r2, [pc, #-2016] @ 175710 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 1753e8 │ │ │ │ - ldr r1, [pc, #-2032] @ 175630 │ │ │ │ - ldr r0, [pc, #-2032] @ 175634 │ │ │ │ + b 1754cc │ │ │ │ + ldr r1, [pc, #-2032] @ 175714 │ │ │ │ + ldr r0, [pc, #-2032] @ 175718 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 175dbc │ │ │ │ - ldr r3, [pc, #-2004] @ 17566c │ │ │ │ + b 175ea0 │ │ │ │ + ldr r3, [pc, #-2004] @ 175750 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2080] @ 175638 │ │ │ │ - ldr r2, [pc, #-2080] @ 17563c │ │ │ │ - ldr r1, [pc, #-2080] @ 175640 │ │ │ │ - ldr r0, [pc, #-2080] @ 175644 │ │ │ │ + ldr r3, [pc, #-2080] @ 17571c │ │ │ │ + ldr r2, [pc, #-2080] @ 175720 │ │ │ │ + ldr r1, [pc, #-2080] @ 175724 │ │ │ │ + ldr r0, [pc, #-2080] @ 175728 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - b 175cf4 │ │ │ │ + b 175dd8 │ │ │ │ bl a4764 │ │ │ │ - b 17549c │ │ │ │ + b 175580 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #-2132] @ 175648 │ │ │ │ - ldr r2, [pc, #-2132] @ 17564c │ │ │ │ - ldr r1, [pc, #-2132] @ 175650 │ │ │ │ - ldr r0, [pc, #-2132] @ 175654 │ │ │ │ + ldr r3, [pc, #-2132] @ 17572c │ │ │ │ + ldr r2, [pc, #-2132] @ 175730 │ │ │ │ + ldr r1, [pc, #-2132] @ 175734 │ │ │ │ + ldr r0, [pc, #-2132] @ 175738 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1753e8 │ │ │ │ + b 1754cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 175ee4 │ │ │ │ + beq 175fc8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175ee4 │ │ │ │ + beq 175fc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1768bc │ │ │ │ + beq 1769a0 │ │ │ │ ldr r9, [r4, #48] @ 0x30 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1769cc │ │ │ │ + beq 176ab0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1768ac │ │ │ │ + beq 176990 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 177688 │ │ │ │ + beq 17776c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 17678c │ │ │ │ + beq 176870 │ │ │ │ cmp r9, r5 │ │ │ │ - beq 175af4 │ │ │ │ + beq 175bd8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9] │ │ │ │ cmp r9, r5 │ │ │ │ - beq 176a80 │ │ │ │ - ldr r2, [pc, #-2260] @ 175658 │ │ │ │ + beq 176b64 │ │ │ │ + ldr r2, [pc, #-2260] @ 17573c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 176b88 │ │ │ │ + beq 176c6c │ │ │ │ ldr r1, [r2, #340] @ 0x154 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 176b14 │ │ │ │ + beq 176bf8 │ │ │ │ ldr r0, [r9, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 1768c4 │ │ │ │ + bne 1769a8 │ │ │ │ sub sl, r0, r1 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 175f78 │ │ │ │ + beq 17605c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1768d4 │ │ │ │ + beq 1769b8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 175af4 │ │ │ │ + beq 175bd8 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 176bf0 │ │ │ │ + beq 176cd4 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r9, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176ae4 │ │ │ │ + beq 176bc8 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 1775c4 │ │ │ │ + beq 1776a8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 176a0c │ │ │ │ + beq 176af0 │ │ │ │ cmp sl, #8 │ │ │ │ ldreq r1, [fp, #796] @ 0x31c │ │ │ │ - bne 175af4 │ │ │ │ + bne 175bd8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 17807c │ │ │ │ + beq 178160 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r0, r9 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r1] │ │ │ │ ldr r3, [r9, #8] │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 176008 │ │ │ │ + beq 1760ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 176bd8 │ │ │ │ + beq 176cbc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 177140 │ │ │ │ + beq 177224 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fb5c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1772bc │ │ │ │ + beq 1773a0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 176048 │ │ │ │ + beq 17612c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176048 │ │ │ │ + beq 17612c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 177160 │ │ │ │ + beq 177244 │ │ │ │ ldr sl, [r4, #48] @ 0x30 │ │ │ │ str r9, [r4, #76] @ 0x4c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 177358 │ │ │ │ + beq 17743c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp sl, r5 │ │ │ │ - beq 177314 │ │ │ │ + beq 1773f8 │ │ │ │ mov r0, sl │ │ │ │ bl 12ac14 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1773e8 │ │ │ │ + beq 1774cc │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17609c │ │ │ │ + beq 176180 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 177168 │ │ │ │ + beq 17724c │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1760c4 │ │ │ │ + beq 1761a8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1760c4 │ │ │ │ + beq 1761a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 177174 │ │ │ │ + beq 177258 │ │ │ │ ldr r3, [r9] │ │ │ │ str r9, [r4, #80] @ 0x50 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1760ec │ │ │ │ + beq 1761d0 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r9] │ │ │ │ - beq 1760ec │ │ │ │ + beq 1761d0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 17705c │ │ │ │ + beq 177140 │ │ │ │ cmp r9, r5 │ │ │ │ - beq 176c7c │ │ │ │ + beq 176d60 │ │ │ │ ldr r8, [r4, #80] @ 0x50 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ - ldr r2, [pc, #-2740] @ 17565c │ │ │ │ + ldr r2, [pc, #-2740] @ 175740 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r1, [r9] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 176134 │ │ │ │ - ldr r1, [pc, #-2760] @ 175660 │ │ │ │ + beq 176218 │ │ │ │ + ldr r1, [pc, #-2760] @ 175744 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 177d8c │ │ │ │ + bne 177e70 │ │ │ │ ldr sl, [r8, #12] │ │ │ │ ands fp, sl, #1 │ │ │ │ - bne 177518 │ │ │ │ + bne 1775fc │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17615c │ │ │ │ + beq 176240 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 1770b0 │ │ │ │ + beq 177194 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1774c8 │ │ │ │ + beq 1775ac │ │ │ │ ldr r1, [r3, #340] @ 0x154 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 177478 │ │ │ │ + beq 17755c │ │ │ │ cmp fp, #0 │ │ │ │ - bne 176c60 │ │ │ │ + bne 176d44 │ │ │ │ cmp sl, r1 │ │ │ │ - beq 176c7c │ │ │ │ + beq 176d60 │ │ │ │ ldr sl, [r4, #76] @ 0x4c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 177440 │ │ │ │ + beq 177524 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r8, [r4, #80] @ 0x50 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 177408 │ │ │ │ + beq 1774ec │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r1, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r1, r3 │ │ │ │ - beq 1761e4 │ │ │ │ - ldr r1, [pc, #-2936] @ 175660 │ │ │ │ + beq 1762c8 │ │ │ │ + ldr r1, [pc, #-2936] @ 175744 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 177d08 │ │ │ │ + bne 177dec │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl a84f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 176214 │ │ │ │ + beq 1762f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 17717c │ │ │ │ + beq 177260 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176230 │ │ │ │ + beq 176314 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 177188 │ │ │ │ + beq 17726c │ │ │ │ cmp fp, #0 │ │ │ │ - blt 1773c8 │ │ │ │ + blt 1774ac │ │ │ │ ldr sl, [r4, #80] @ 0x50 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 177390 │ │ │ │ + beq 177474 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 177574 │ │ │ │ - ldr r2, [pc, #-3084] @ 175660 │ │ │ │ + beq 177658 │ │ │ │ + ldr r2, [pc, #-3084] @ 175744 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 177dbc │ │ │ │ + bne 177ea0 │ │ │ │ mov r0, sl │ │ │ │ bl 12ac14 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1762a0 │ │ │ │ + beq 176384 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1772dc │ │ │ │ + beq 1773c0 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 17609c │ │ │ │ - ldr r1, [pc, #-3148] @ 175664 │ │ │ │ - ldr r0, [pc, #-3148] @ 175668 │ │ │ │ + bne 176180 │ │ │ │ + ldr r1, [pc, #-3148] @ 175748 │ │ │ │ + ldr r0, [pc, #-3148] @ 17574c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ bl b6f00 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1762f0 │ │ │ │ + beq 1763d4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1762f0 │ │ │ │ + beq 1763d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1768a4 │ │ │ │ + beq 176988 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 175048 │ │ │ │ - ldr r3, [pc, #-3224] @ 17566c │ │ │ │ - ldr r1, [pc, #-3224] @ 175670 │ │ │ │ + bne 17512c │ │ │ │ + ldr r3, [pc, #-3224] @ 175750 │ │ │ │ + ldr r1, [pc, #-3224] @ 175754 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3228] @ 175674 │ │ │ │ + ldr r0, [pc, #-3228] @ 175758 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1750ec │ │ │ │ - ldr r3, [pc, #-3168] @ 1756d4 │ │ │ │ - ldr r1, [pc, #-3264] @ 175678 │ │ │ │ + b 1751d0 │ │ │ │ + ldr r3, [pc, #-3168] @ 1757b8 │ │ │ │ + ldr r1, [pc, #-3264] @ 17575c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176360 │ │ │ │ + beq 176444 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1766e4 │ │ │ │ - ldr r1, [pc, #-3308] @ 17567c │ │ │ │ - ldr r0, [pc, #-3308] @ 175680 │ │ │ │ + beq 1767c8 │ │ │ │ + ldr r1, [pc, #-3308] @ 175760 │ │ │ │ + ldr r0, [pc, #-3308] @ 175764 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ bl b6f00 │ │ │ │ - b 1753e8 │ │ │ │ + b 1754cc │ │ │ │ ldr r3, [r6] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3348] @ 175684 │ │ │ │ - ldr r3, [pc, #-3348] @ 175688 │ │ │ │ - ldr r1, [pc, #-3348] @ 17568c │ │ │ │ - ldr r0, [pc, #-3348] @ 175690 │ │ │ │ + ldr r2, [pc, #-3348] @ 175768 │ │ │ │ + ldr r3, [pc, #-3348] @ 17576c │ │ │ │ + ldr r1, [pc, #-3348] @ 175770 │ │ │ │ + ldr r0, [pc, #-3348] @ 175774 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 175a4c │ │ │ │ - ldr r3, [pc, #-3324] @ 1756d4 │ │ │ │ - ldr r1, [pc, #-3392] @ 175694 │ │ │ │ + b 175b30 │ │ │ │ + ldr r3, [pc, #-3324] @ 1757b8 │ │ │ │ + ldr r1, [pc, #-3392] @ 175778 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-3416] @ 175698 │ │ │ │ - ldr r0, [pc, #-3416] @ 17569c │ │ │ │ + ldr r1, [pc, #-3416] @ 17577c │ │ │ │ + ldr r0, [pc, #-3416] @ 175780 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ ldr r1, [r6] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r3, [pc, #-3456] @ 1756a0 │ │ │ │ - ldr r2, [pc, #-3456] @ 1756a4 │ │ │ │ - ldr r1, [pc, #-3456] @ 1756a8 │ │ │ │ - ldr r0, [pc, #-3456] @ 1756ac │ │ │ │ + ldr r3, [pc, #-3456] @ 175784 │ │ │ │ + ldr r2, [pc, #-3456] @ 175788 │ │ │ │ + ldr r1, [pc, #-3456] @ 17578c │ │ │ │ + ldr r0, [pc, #-3456] @ 175790 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174b84 │ │ │ │ + b 174c68 │ │ │ │ bl a4764 │ │ │ │ - b 175078 │ │ │ │ - ldr r1, [pc, #-3532] @ 1756b0 │ │ │ │ - ldr r0, [pc, #-3532] @ 1756b4 │ │ │ │ + b 17515c │ │ │ │ + ldr r1, [pc, #-3532] @ 175794 │ │ │ │ + ldr r0, [pc, #-3532] @ 175798 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ - b 175854 │ │ │ │ - ldr r2, [pc, #-3576] @ 1756b8 │ │ │ │ + b 175938 │ │ │ │ + ldr r2, [pc, #-3576] @ 17579c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r1, [pc, #-3580] @ 1756bc │ │ │ │ + ldr r1, [pc, #-3580] @ 1757a0 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #-3584] @ 1756c0 │ │ │ │ + ldr r0, [pc, #-3584] @ 1757a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 176490 │ │ │ │ + b 176574 │ │ │ │ ldr r3, [r6] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3628] @ 1756c4 │ │ │ │ - ldr r3, [pc, #-3628] @ 1756c8 │ │ │ │ - ldr r1, [pc, #-3628] @ 1756cc │ │ │ │ - ldr r0, [pc, #-3628] @ 1756d0 │ │ │ │ + ldr r2, [pc, #-3628] @ 1757a8 │ │ │ │ + ldr r3, [pc, #-3628] @ 1757ac │ │ │ │ + ldr r1, [pc, #-3628] @ 1757b0 │ │ │ │ + ldr r0, [pc, #-3628] @ 1757b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1757d8 │ │ │ │ - ldr r3, [pc, #-3668] @ 1756d4 │ │ │ │ - ldr r1, [pc, #-3668] @ 1756d8 │ │ │ │ + b 1758bc │ │ │ │ + ldr r3, [pc, #-3668] @ 1757b8 │ │ │ │ + ldr r1, [pc, #-3668] @ 1757bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-3692] @ 1756dc │ │ │ │ - ldr r0, [pc, #-3692] @ 1756e0 │ │ │ │ + ldr r1, [pc, #-3692] @ 1757c0 │ │ │ │ + ldr r0, [pc, #-3692] @ 1757c4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175af4 │ │ │ │ + b 175bd8 │ │ │ │ ldr r2, [r6] │ │ │ │ mov r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3740] @ 1756e4 │ │ │ │ - ldr r3, [pc, #-3740] @ 1756e8 │ │ │ │ - ldr r1, [pc, #-3740] @ 1756ec │ │ │ │ - ldr r0, [pc, #-3740] @ 1756f0 │ │ │ │ + ldr r2, [pc, #-3740] @ 1757c8 │ │ │ │ + ldr r3, [pc, #-3740] @ 1757cc │ │ │ │ + ldr r1, [pc, #-3740] @ 1757d0 │ │ │ │ + ldr r0, [pc, #-3740] @ 1757d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176490 │ │ │ │ + b 176574 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174c1c │ │ │ │ - ldr r0, [pc, #-3776] @ 1756f4 │ │ │ │ + b 174d00 │ │ │ │ + ldr r0, [pc, #-3776] @ 1757d8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r1, [pc, #-3788] @ 1756f8 │ │ │ │ - ldr r0, [pc, #-3788] @ 1756fc │ │ │ │ + ldr r1, [pc, #-3788] @ 1757dc │ │ │ │ + ldr r0, [pc, #-3788] @ 1757e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174bb4 │ │ │ │ + b 174c98 │ │ │ │ ldr r2, [r6] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3832] @ 175700 │ │ │ │ - ldr r3, [pc, #-3832] @ 175704 │ │ │ │ - ldr r1, [pc, #-3832] @ 175708 │ │ │ │ - ldr r0, [pc, #-3832] @ 17570c │ │ │ │ + ldr r2, [pc, #-3832] @ 1757e4 │ │ │ │ + ldr r3, [pc, #-3832] @ 1757e8 │ │ │ │ + ldr r1, [pc, #-3832] @ 1757ec │ │ │ │ + ldr r0, [pc, #-3832] @ 1757f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 175a4c │ │ │ │ + b 175b30 │ │ │ │ mov r0, r8 │ │ │ │ bl ec984 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 176640 │ │ │ │ + beq 176724 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 176a3c │ │ │ │ + beq 176b20 │ │ │ │ cmp sl, #0 │ │ │ │ - bne 174d28 │ │ │ │ - ldr r1, [pc, #-3904] @ 175710 │ │ │ │ - ldr r0, [pc, #-3904] @ 175714 │ │ │ │ + bne 174e0c │ │ │ │ + ldr r1, [pc, #-3904] @ 1757f4 │ │ │ │ + ldr r0, [pc, #-3904] @ 1757f8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3864] @ 175744 │ │ │ │ + ldr r2, [pc, #-3864] @ 175828 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #-3932] @ 175718 │ │ │ │ + ldr r1, [pc, #-3932] @ 1757fc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #-3940] @ 17571c │ │ │ │ - ldr r2, [pc, #-3940] @ 175720 │ │ │ │ - ldr r1, [pc, #-3940] @ 175724 │ │ │ │ - ldr r0, [pc, #-3940] @ 175728 │ │ │ │ + ldr r3, [pc, #-3940] @ 175800 │ │ │ │ + ldr r2, [pc, #-3940] @ 175804 │ │ │ │ + ldr r1, [pc, #-3940] @ 175808 │ │ │ │ + ldr r0, [pc, #-3940] @ 17580c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1753e8 │ │ │ │ + b 1754cc │ │ │ │ ldr r2, [r6] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3980] @ 17572c │ │ │ │ - ldr r3, [pc, #-3980] @ 175730 │ │ │ │ - ldr r1, [pc, #-3980] @ 175734 │ │ │ │ - ldr r0, [pc, #-3980] @ 175738 │ │ │ │ + ldr r2, [pc, #-3980] @ 175810 │ │ │ │ + ldr r3, [pc, #-3980] @ 175814 │ │ │ │ + ldr r1, [pc, #-3980] @ 175818 │ │ │ │ + ldr r0, [pc, #-3980] @ 17581c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1757d8 │ │ │ │ + b 1758bc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174d54 │ │ │ │ + b 174e38 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176360 │ │ │ │ + b 176444 │ │ │ │ mov r0, r8 │ │ │ │ bl 12ac14 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 176718 │ │ │ │ + beq 1767fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 176be4 │ │ │ │ + beq 176cc8 │ │ │ │ cmp sl, #0 │ │ │ │ - bne 174dd8 │ │ │ │ - ldr r1, [pc, #-4076] @ 17573c │ │ │ │ - ldr r0, [pc, #-4076] @ 175740 │ │ │ │ + bne 174ebc │ │ │ │ + ldr r1, [pc, #-4076] @ 175820 │ │ │ │ + ldr r0, [pc, #-4076] @ 175824 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-4080] @ 175744 │ │ │ │ + ldr r2, [pc, #-4080] @ 175828 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17503c │ │ │ │ + b 175120 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174d20 │ │ │ │ + b 174e04 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #4068] @ 177744 │ │ │ │ + ldr r1, [pc, #4068] @ 177828 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #4060] @ 177748 │ │ │ │ - ldr r2, [pc, #4060] @ 17774c │ │ │ │ - ldr r1, [pc, #4060] @ 177750 │ │ │ │ - ldr r0, [pc, #4060] @ 177754 │ │ │ │ + ldr r3, [pc, #4060] @ 17782c │ │ │ │ + ldr r2, [pc, #4060] @ 177830 │ │ │ │ + ldr r1, [pc, #4060] @ 177834 │ │ │ │ + ldr r0, [pc, #4060] @ 177838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, r5 │ │ │ │ - beq 175af4 │ │ │ │ + beq 175bd8 │ │ │ │ ldr r9, [r4, #48] @ 0x30 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 176aac │ │ │ │ + beq 176b90 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 175f14 │ │ │ │ - b 175f1c │ │ │ │ + bne 175ff8 │ │ │ │ + b 176000 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174cac │ │ │ │ - ldr r1, [pc, #3984] @ 177758 │ │ │ │ - ldr r0, [pc, #3984] @ 17775c │ │ │ │ + b 174d90 │ │ │ │ + ldr r1, [pc, #3984] @ 17783c │ │ │ │ + ldr r0, [pc, #3984] @ 177840 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #3952] @ 177744 │ │ │ │ + ldr r2, [pc, #3952] @ 177828 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ mov r0, sl │ │ │ │ bl 12ac14 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 176808 │ │ │ │ + beq 1768ec │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 1770dc │ │ │ │ + beq 1771c0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 177554 │ │ │ │ + beq 177638 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 174e90 │ │ │ │ - ldr r2, [pc, #3896] @ 177760 │ │ │ │ + beq 174f74 │ │ │ │ + ldr r2, [pc, #3896] @ 177844 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 174e90 │ │ │ │ - ldr r3, [pc, #3880] @ 177764 │ │ │ │ - ldr r1, [pc, #3880] @ 177768 │ │ │ │ - ldr r0, [pc, #3880] @ 17776c │ │ │ │ + beq 174f74 │ │ │ │ + ldr r3, [pc, #3880] @ 177848 │ │ │ │ + ldr r1, [pc, #3880] @ 17784c │ │ │ │ + ldr r0, [pc, #3880] @ 177850 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #3872] @ 177770 │ │ │ │ + ldr r2, [pc, #3872] @ 177854 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174df4 │ │ │ │ + b 174ed8 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r1, #324 @ 0x144 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #3824] @ 177774 │ │ │ │ - ldr r2, [pc, #3824] @ 177778 │ │ │ │ - ldr r1, [pc, #3824] @ 17777c │ │ │ │ - ldr r0, [pc, #3824] @ 177780 │ │ │ │ + ldr r3, [pc, #3824] @ 177858 │ │ │ │ + ldr r2, [pc, #3824] @ 17785c │ │ │ │ + ldr r1, [pc, #3824] @ 177860 │ │ │ │ + ldr r0, [pc, #3824] @ 177864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1762f0 │ │ │ │ + b 1763d4 │ │ │ │ cmp r9, r5 │ │ │ │ - beq 175af4 │ │ │ │ + beq 175bd8 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ - b 175f24 │ │ │ │ + b 176008 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175ee4 │ │ │ │ + b 175fc8 │ │ │ │ bl aefd4 │ │ │ │ ldr r3, [r9] │ │ │ │ mov sl, r0 │ │ │ │ - b 175f60 │ │ │ │ + b 176044 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 175f78 │ │ │ │ + b 17605c │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #3736] @ 177784 │ │ │ │ + ldr r1, [pc, #3736] @ 177868 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #3728] @ 177788 │ │ │ │ - ldr r2, [pc, #3728] @ 17778c │ │ │ │ - ldr r1, [pc, #3728] @ 177790 │ │ │ │ - ldr r0, [pc, #3728] @ 177794 │ │ │ │ + ldr r3, [pc, #3728] @ 17786c │ │ │ │ + ldr r2, [pc, #3728] @ 177870 │ │ │ │ + ldr r1, [pc, #3728] @ 177874 │ │ │ │ + ldr r0, [pc, #3728] @ 177878 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174dd0 │ │ │ │ + b 174eb4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 174f3c │ │ │ │ - ldr r3, [pc, #3672] @ 177798 │ │ │ │ - ldr r1, [pc, #3672] @ 17779c │ │ │ │ + b 175020 │ │ │ │ + ldr r3, [pc, #3672] @ 17787c │ │ │ │ + ldr r1, [pc, #3672] @ 177880 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3668] @ 1777a0 │ │ │ │ - ldr r2, [pc, #3668] @ 1777a4 │ │ │ │ + ldr r0, [pc, #3668] @ 177884 │ │ │ │ + ldr r2, [pc, #3668] @ 177888 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 176320 │ │ │ │ - ldr r1, [pc, #3648] @ 1777a8 │ │ │ │ - ldr r0, [pc, #3648] @ 1777ac │ │ │ │ + b 176404 │ │ │ │ + ldr r1, [pc, #3648] @ 17788c │ │ │ │ + ldr r0, [pc, #3648] @ 177890 │ │ │ │ ldr r3, [r6] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - b 175cf4 │ │ │ │ + b 175dd8 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 174f58 │ │ │ │ - ldr r1, [pc, #3600] @ 1777b0 │ │ │ │ - ldr r0, [pc, #3600] @ 1777b4 │ │ │ │ + b 17503c │ │ │ │ + ldr r1, [pc, #3600] @ 177894 │ │ │ │ + ldr r0, [pc, #3600] @ 177898 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #3544] @ 177784 │ │ │ │ + ldr r2, [pc, #3544] @ 177868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174e68 │ │ │ │ + b 174f4c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 174eb8 │ │ │ │ + b 174f9c │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #3552] @ 1777b8 │ │ │ │ - ldr r3, [pc, #3552] @ 1777bc │ │ │ │ - ldr r2, [pc, #3552] @ 1777c0 │ │ │ │ + ldr r1, [pc, #3552] @ 17789c │ │ │ │ + ldr r3, [pc, #3552] @ 1778a0 │ │ │ │ + ldr r2, [pc, #3552] @ 1778a4 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r0, [pc, #3544] @ 1777c4 │ │ │ │ - ldr r1, [pc, #3544] @ 1777c8 │ │ │ │ + ldr r0, [pc, #3544] @ 1778a8 │ │ │ │ + ldr r1, [pc, #3544] @ 1778ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 176320 │ │ │ │ + b 176404 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #8 │ │ │ │ - bne 175af4 │ │ │ │ + bne 175bd8 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 177108 │ │ │ │ + beq 1771ec │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r1, [fp, #796] @ 0x31c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 175fb8 │ │ │ │ - b 175fc0 │ │ │ │ + bne 17609c │ │ │ │ + b 1760a4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176640 │ │ │ │ + b 176724 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #3376] @ 177784 │ │ │ │ + ldr r1, [pc, #3376] @ 177868 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #3436] @ 1777cc │ │ │ │ - ldr r2, [pc, #3436] @ 1777d0 │ │ │ │ - ldr r1, [pc, #3436] @ 1777d4 │ │ │ │ - ldr r0, [pc, #3436] @ 1777d8 │ │ │ │ + ldr r3, [pc, #3436] @ 1778b0 │ │ │ │ + ldr r2, [pc, #3436] @ 1778b4 │ │ │ │ + ldr r1, [pc, #3436] @ 1778b8 │ │ │ │ + ldr r0, [pc, #3436] @ 1778bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 174f7c │ │ │ │ - ldr r3, [pc, #3412] @ 1777dc │ │ │ │ - ldr r1, [pc, #3412] @ 1777e0 │ │ │ │ - ldr r0, [pc, #3412] @ 1777e4 │ │ │ │ + b 175060 │ │ │ │ + ldr r3, [pc, #3412] @ 1778c0 │ │ │ │ + ldr r1, [pc, #3412] @ 1778c4 │ │ │ │ + ldr r0, [pc, #3412] @ 1778c8 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - ldr r2, [pc, #3356] @ 1777b8 │ │ │ │ + ldr r2, [pc, #3356] @ 17789c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 176444 │ │ │ │ + b 176528 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #3328] @ 1777b8 │ │ │ │ + ldr r1, [pc, #3328] @ 17789c │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #3364] @ 1777e8 │ │ │ │ - ldr r2, [pc, #3364] @ 1777ec │ │ │ │ - ldr r1, [pc, #3364] @ 1777f0 │ │ │ │ - ldr r0, [pc, #3364] @ 1777f4 │ │ │ │ + ldr r3, [pc, #3364] @ 1778cc │ │ │ │ + ldr r2, [pc, #3364] @ 1778d0 │ │ │ │ + ldr r1, [pc, #3364] @ 1778d4 │ │ │ │ + ldr r0, [pc, #3364] @ 1778d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ cmp sl, #8 │ │ │ │ - bne 175af4 │ │ │ │ + bne 175bd8 │ │ │ │ ldr r1, [fp, #796] @ 0x31c │ │ │ │ - b 175fc0 │ │ │ │ - ldr r1, [pc, #3324] @ 1777f8 │ │ │ │ - ldr r0, [pc, #3324] @ 1777fc │ │ │ │ + b 1760a4 │ │ │ │ + ldr r1, [pc, #3324] @ 1778dc │ │ │ │ + ldr r0, [pc, #3324] @ 1778e0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #3196] @ 177784 │ │ │ │ + ldr r2, [pc, #3196] @ 177868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ ldr r1, [r6] │ │ │ │ - ldr r2, [pc, #3224] @ 1777b8 │ │ │ │ + ldr r2, [pc, #3224] @ 17789c │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r3, [pc, #3284] @ 177800 │ │ │ │ - ldr r2, [pc, #3284] @ 177804 │ │ │ │ - ldr r1, [pc, #3284] @ 177808 │ │ │ │ - ldr r0, [pc, #3284] @ 17780c │ │ │ │ + ldr r3, [pc, #3284] @ 1778e4 │ │ │ │ + ldr r2, [pc, #3284] @ 1778e8 │ │ │ │ + ldr r1, [pc, #3284] @ 1778ec │ │ │ │ + ldr r0, [pc, #3284] @ 1778f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176444 │ │ │ │ + b 176528 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #3096] @ 177770 │ │ │ │ + ldr r1, [pc, #3096] @ 177854 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #3244] @ 177810 │ │ │ │ - ldr r2, [pc, #3244] @ 177814 │ │ │ │ - ldr r1, [pc, #3244] @ 177818 │ │ │ │ - ldr r0, [pc, #3244] @ 17781c │ │ │ │ + ldr r3, [pc, #3244] @ 1778f4 │ │ │ │ + ldr r2, [pc, #3244] @ 1778f8 │ │ │ │ + ldr r1, [pc, #3244] @ 1778fc │ │ │ │ + ldr r0, [pc, #3244] @ 177900 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #3192] @ 177820 │ │ │ │ - ldr r1, [pc, #3192] @ 177824 │ │ │ │ + ldr r3, [pc, #3192] @ 177904 │ │ │ │ + ldr r1, [pc, #3192] @ 177908 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #3176] @ 177828 │ │ │ │ - ldr r0, [pc, #3176] @ 17782c │ │ │ │ - ldr r2, [pc, #3056] @ 1777b8 │ │ │ │ + ldr r1, [pc, #3176] @ 17790c │ │ │ │ + ldr r0, [pc, #3176] @ 177910 │ │ │ │ + ldr r2, [pc, #3056] @ 17789c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176008 │ │ │ │ + b 1760ec │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176718 │ │ │ │ + b 1767fc │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #3004] @ 1777b8 │ │ │ │ + ldr r1, [pc, #3004] @ 17789c │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #3112] @ 177830 │ │ │ │ - ldr r2, [pc, #3112] @ 177834 │ │ │ │ - ldr r1, [pc, #3112] @ 177838 │ │ │ │ - ldr r0, [pc, #3112] @ 17783c │ │ │ │ + ldr r3, [pc, #3112] @ 177914 │ │ │ │ + ldr r2, [pc, #3112] @ 177918 │ │ │ │ + ldr r1, [pc, #3112] @ 17791c │ │ │ │ + ldr r0, [pc, #3112] @ 177920 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #3500] @ 1779e0 │ │ │ │ + ldr r1, [pc, #3500] @ 177ac4 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #3072] @ 177840 │ │ │ │ - ldr r2, [pc, #3072] @ 177844 │ │ │ │ - ldr r1, [pc, #3072] @ 177848 │ │ │ │ - ldr r0, [pc, #3072] @ 17784c │ │ │ │ + ldr r3, [pc, #3072] @ 177924 │ │ │ │ + ldr r2, [pc, #3072] @ 177928 │ │ │ │ + ldr r1, [pc, #3072] @ 17792c │ │ │ │ + ldr r0, [pc, #3072] @ 177930 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ mov r0, sl │ │ │ │ bl aefd4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 176188 │ │ │ │ + beq 17626c │ │ │ │ ldr r9, [r4, #48] @ 0x30 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1776c8 │ │ │ │ + beq 1777ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r9, r5 │ │ │ │ - beq 17769c │ │ │ │ + beq 177780 │ │ │ │ ldr r8, [r9, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1780a4 │ │ │ │ + beq 178188 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176cd8 │ │ │ │ + beq 176dbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 177700 │ │ │ │ + beq 1777e4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 176d00 │ │ │ │ + beq 176de4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176d00 │ │ │ │ + beq 176de4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 177f08 │ │ │ │ + beq 177fec │ │ │ │ ldr r3, [r8] │ │ │ │ str r8, [r4, #84] @ 0x54 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176d28 │ │ │ │ + beq 176e0c │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r8] │ │ │ │ - beq 176d28 │ │ │ │ + beq 176e0c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 177f10 │ │ │ │ + beq 177ff4 │ │ │ │ cmp r8, r5 │ │ │ │ - beq 176f3c │ │ │ │ + beq 177020 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176d4c │ │ │ │ + beq 176e30 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r8] │ │ │ │ cmp r8, r5 │ │ │ │ - beq 177edc │ │ │ │ + beq 177fc0 │ │ │ │ mov r0, r8 │ │ │ │ bl 12ac14 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 177c40 │ │ │ │ + beq 177d24 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176d78 │ │ │ │ + beq 176e5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 177c60 │ │ │ │ + beq 177d44 │ │ │ │ cmp r9, r5 │ │ │ │ - beq 176f3c │ │ │ │ + beq 177020 │ │ │ │ ldr sl, [r4, #84] @ 0x54 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17770c │ │ │ │ + beq 1777f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp sl, r5 │ │ │ │ - beq 177ff0 │ │ │ │ + beq 1780d4 │ │ │ │ mov r0, sl │ │ │ │ bl 12ac14 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 177f3c │ │ │ │ - ldr r3, [pc, #2708] @ 177850 │ │ │ │ + beq 178020 │ │ │ │ + ldr r3, [pc, #2708] @ 177934 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 176de0 │ │ │ │ - ldr r2, [pc, #2444] @ 177760 │ │ │ │ + beq 176ec4 │ │ │ │ + ldr r2, [pc, #2444] @ 177844 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 177c14 │ │ │ │ + bne 177cf8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176dfc │ │ │ │ + beq 176ee0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 177fb8 │ │ │ │ + beq 17809c │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 176e20 │ │ │ │ - ldr r2, [pc, #2380] @ 177760 │ │ │ │ + beq 176f04 │ │ │ │ + ldr r2, [pc, #2380] @ 177844 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 177fc4 │ │ │ │ + bne 1780a8 │ │ │ │ ldr sl, [r8, #12] │ │ │ │ ands fp, sl, #1 │ │ │ │ - bne 177f5c │ │ │ │ + bne 178040 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176e50 │ │ │ │ + beq 176f34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 177f7c │ │ │ │ + beq 178060 │ │ │ │ cmp fp, #0 │ │ │ │ - bne 177f70 │ │ │ │ + bne 178054 │ │ │ │ cmp sl, #114 @ 0x72 │ │ │ │ - bne 176f3c │ │ │ │ + bne 177020 │ │ │ │ ldr sl, [r4, #76] @ 0x4c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 177e98 │ │ │ │ + beq 177f7c │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r8, [r4, #84] @ 0x54 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 177e60 │ │ │ │ + beq 177f44 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r8, r5 │ │ │ │ - beq 177e34 │ │ │ │ + beq 177f18 │ │ │ │ mov r0, r8 │ │ │ │ bl 12ac14 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 177df4 │ │ │ │ + beq 177ed8 │ │ │ │ ldr r2, [r9] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 176ecc │ │ │ │ - ldr r2, [pc, #2208] @ 177760 │ │ │ │ + beq 176fb0 │ │ │ │ + ldr r2, [pc, #2208] @ 177844 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 177f88 │ │ │ │ + bne 17806c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176ee8 │ │ │ │ + beq 176fcc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1775d8 │ │ │ │ + beq 1776bc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl a84f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 176f18 │ │ │ │ + beq 176ffc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1775e4 │ │ │ │ + beq 1776c8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176f34 │ │ │ │ + beq 177018 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 177ed0 │ │ │ │ + beq 177fb4 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 1775f0 │ │ │ │ + blt 1776d4 │ │ │ │ ldr r7, [r4, #76] @ 0x4c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 17761c │ │ │ │ + beq 177700 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 176f80 │ │ │ │ + beq 177064 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 177610 │ │ │ │ + beq 1776f4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 177660 │ │ │ │ + beq 177744 │ │ │ │ mov r0, r5 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 176fb0 │ │ │ │ + beq 177094 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 177654 │ │ │ │ + beq 177738 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 177d34 │ │ │ │ + beq 177e18 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 176fe0 │ │ │ │ + beq 1770c4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 176fe0 │ │ │ │ + beq 1770c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 177680 │ │ │ │ + beq 177764 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r7, [r4, #88] @ 0x58 │ │ │ │ strne r3, [r7] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17701c │ │ │ │ + beq 177100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 177d54 │ │ │ │ + beq 177e38 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 174734 │ │ │ │ + bne 174818 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 57778 │ │ │ │ bl 124bd0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 175048 │ │ │ │ - ldr r1, [pc, #2064] @ 177854 │ │ │ │ - ldr r0, [pc, #2064] @ 177858 │ │ │ │ + bne 17512c │ │ │ │ + ldr r1, [pc, #2064] @ 177938 │ │ │ │ + ldr r0, [pc, #2064] @ 17793c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1876] @ 1777a4 │ │ │ │ + ldr r2, [pc, #1876] @ 177888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 176320 │ │ │ │ + b 176404 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, r5 │ │ │ │ - beq 176c7c │ │ │ │ + beq 176d60 │ │ │ │ ldr r8, [r4, #80] @ 0x50 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 1760f8 │ │ │ │ + bne 1761dc │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #2456] @ 177a1c │ │ │ │ + ldr r1, [pc, #2456] @ 177b00 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #1996] @ 17785c │ │ │ │ - ldr r2, [pc, #1996] @ 177860 │ │ │ │ - ldr r1, [pc, #1996] @ 177864 │ │ │ │ - ldr r0, [pc, #1996] @ 177868 │ │ │ │ + ldr r3, [pc, #1996] @ 177940 │ │ │ │ + ldr r2, [pc, #1996] @ 177944 │ │ │ │ + ldr r1, [pc, #1996] @ 177948 │ │ │ │ + ldr r0, [pc, #1996] @ 17794c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17615c │ │ │ │ - ldr r1, [pc, #1960] @ 17786c │ │ │ │ - ldr r0, [pc, #1960] @ 177870 │ │ │ │ + b 176240 │ │ │ │ + ldr r1, [pc, #1960] @ 177950 │ │ │ │ + ldr r0, [pc, #1960] @ 177954 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1716] @ 177784 │ │ │ │ + ldr r2, [pc, #1716] @ 177868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176808 │ │ │ │ - ldr r1, [pc, #1924] @ 177874 │ │ │ │ - ldr r0, [pc, #1924] @ 177878 │ │ │ │ + b 1768ec │ │ │ │ + ldr r1, [pc, #1924] @ 177958 │ │ │ │ + ldr r0, [pc, #1924] @ 17795c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1652] @ 177770 │ │ │ │ + ldr r2, [pc, #1652] @ 177854 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #1896] @ 17787c │ │ │ │ + ldr r1, [pc, #1896] @ 177960 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #1888] @ 177880 │ │ │ │ - ldr r2, [pc, #1888] @ 177884 │ │ │ │ - ldr r1, [pc, #1888] @ 177888 │ │ │ │ - ldr r0, [pc, #1888] @ 17788c │ │ │ │ + ldr r3, [pc, #1888] @ 177964 │ │ │ │ + ldr r2, [pc, #1888] @ 177968 │ │ │ │ + ldr r1, [pc, #1888] @ 17796c │ │ │ │ + ldr r0, [pc, #1888] @ 177970 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ - ldr r1, [pc, #1864] @ 177890 │ │ │ │ - ldr r0, [pc, #1864] @ 177894 │ │ │ │ + b 176ae4 │ │ │ │ + ldr r1, [pc, #1864] @ 177974 │ │ │ │ + ldr r0, [pc, #1864] @ 177978 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1832] @ 17787c │ │ │ │ + ldr r2, [pc, #1832] @ 177960 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176048 │ │ │ │ + b 17612c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17609c │ │ │ │ + b 176180 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1760c4 │ │ │ │ + b 1761a8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176214 │ │ │ │ + b 1762f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176230 │ │ │ │ + b 176314 │ │ │ │ ldr r5, [r4, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 177c78 │ │ │ │ + beq 177d5c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1771d8 │ │ │ │ + beq 1772bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 177284 │ │ │ │ + beq 177368 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 177cb0 │ │ │ │ + beq 177d94 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 177208 │ │ │ │ + beq 1772ec │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 177208 │ │ │ │ + beq 1772ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 177cd0 │ │ │ │ + beq 177db4 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strne r3, [r7] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 177244 │ │ │ │ + beq 177328 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 177c6c │ │ │ │ + beq 177d50 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 175488 │ │ │ │ + bne 17556c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 57778 │ │ │ │ bl 124bd0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 175048 │ │ │ │ - ldr r1, [pc, #1580] @ 177898 │ │ │ │ - ldr r0, [pc, #1580] @ 17789c │ │ │ │ + bne 17512c │ │ │ │ + ldr r1, [pc, #1580] @ 17797c │ │ │ │ + ldr r0, [pc, #1580] @ 177980 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl b6f00 │ │ │ │ - b 176320 │ │ │ │ + b 176404 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1771d8 │ │ │ │ - ldr r3, [pc, #1544] @ 1778a0 │ │ │ │ - ldr r1, [pc, #1544] @ 1778a4 │ │ │ │ - ldr r0, [pc, #1544] @ 1778a8 │ │ │ │ + b 1772bc │ │ │ │ + ldr r3, [pc, #1544] @ 177984 │ │ │ │ + ldr r1, [pc, #1544] @ 177988 │ │ │ │ + ldr r0, [pc, #1544] @ 17798c │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #1240] @ 177784 │ │ │ │ + ldr r2, [pc, #1240] @ 177868 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 174f7c │ │ │ │ - ldr r1, [pc, #1512] @ 1778ac │ │ │ │ - ldr r0, [pc, #1512] @ 1778b0 │ │ │ │ + b 175060 │ │ │ │ + ldr r1, [pc, #1512] @ 177990 │ │ │ │ + ldr r0, [pc, #1512] @ 177994 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl b6f00 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1762a0 │ │ │ │ - ldr r3, [pc, #1476] @ 1778b4 │ │ │ │ - ldr r1, [pc, #1476] @ 1778b8 │ │ │ │ - ldr r0, [pc, #1476] @ 1778bc │ │ │ │ + b 176384 │ │ │ │ + ldr r3, [pc, #1476] @ 177998 │ │ │ │ + ldr r1, [pc, #1476] @ 17799c │ │ │ │ + ldr r0, [pc, #1476] @ 1779a0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #1152] @ 177784 │ │ │ │ + ldr r2, [pc, #1152] @ 177868 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 174f7c │ │ │ │ - ldr r3, [pc, #1444] @ 1778c0 │ │ │ │ - ldr r1, [pc, #1444] @ 1778c4 │ │ │ │ - ldr r0, [pc, #1444] @ 1778c8 │ │ │ │ + b 175060 │ │ │ │ + ldr r3, [pc, #1444] @ 1779a4 │ │ │ │ + ldr r1, [pc, #1444] @ 1779a8 │ │ │ │ + ldr r0, [pc, #1444] @ 1779ac │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, sl} │ │ │ │ - ldr r2, [pc, #1436] @ 1778cc │ │ │ │ + ldr r2, [pc, #1436] @ 1779b0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #1384] @ 1778cc │ │ │ │ + ldr r1, [pc, #1384] @ 1779b0 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #1376] @ 1778d0 │ │ │ │ - ldr r2, [pc, #1376] @ 1778d4 │ │ │ │ - ldr r1, [pc, #1376] @ 1778d8 │ │ │ │ - ldr r0, [pc, #1376] @ 1778dc │ │ │ │ + ldr r3, [pc, #1376] @ 1779b4 │ │ │ │ + ldr r2, [pc, #1376] @ 1779b8 │ │ │ │ + ldr r1, [pc, #1376] @ 1779bc │ │ │ │ + ldr r0, [pc, #1376] @ 1779c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r1, #340 @ 0x154 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #1336] @ 1778e0 │ │ │ │ - ldr r2, [pc, #1336] @ 1778e4 │ │ │ │ - ldr r1, [pc, #1336] @ 1778e8 │ │ │ │ - ldr r0, [pc, #1336] @ 1778ec │ │ │ │ + ldr r3, [pc, #1336] @ 1779c4 │ │ │ │ + ldr r2, [pc, #1336] @ 1779c8 │ │ │ │ + ldr r1, [pc, #1336] @ 1779cc │ │ │ │ + ldr r0, [pc, #1336] @ 1779d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ - ldr r1, [pc, #1312] @ 1778f0 │ │ │ │ - ldr r0, [pc, #1312] @ 1778f4 │ │ │ │ + b 176ae4 │ │ │ │ + ldr r1, [pc, #1312] @ 1779d4 │ │ │ │ + ldr r0, [pc, #1312] @ 1779d8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1556] @ 1779f0 │ │ │ │ + ldr r2, [pc, #1556] @ 177ad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 176a00 │ │ │ │ - ldr r1, [pc, #1288] @ 1778f8 │ │ │ │ - ldr r0, [pc, #1288] @ 1778fc │ │ │ │ + b 176ae4 │ │ │ │ + ldr r1, [pc, #1288] @ 1779dc │ │ │ │ + ldr r0, [pc, #1288] @ 1779e0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1232] @ 1778cc │ │ │ │ + ldr r2, [pc, #1232] @ 1779b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17733c │ │ │ │ + b 177420 │ │ │ │ ldr r1, [r6] │ │ │ │ - ldr r2, [pc, #1500] @ 1779f0 │ │ │ │ + ldr r2, [pc, #1500] @ 177ad4 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r3, [pc, #1248] @ 177900 │ │ │ │ - ldr r2, [pc, #1248] @ 177904 │ │ │ │ - ldr r1, [pc, #1248] @ 177908 │ │ │ │ - ldr r0, [pc, #1248] @ 17790c │ │ │ │ + ldr r3, [pc, #1248] @ 1779e4 │ │ │ │ + ldr r2, [pc, #1248] @ 1779e8 │ │ │ │ + ldr r1, [pc, #1248] @ 1779ec │ │ │ │ + ldr r0, [pc, #1248] @ 1779f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17733c │ │ │ │ + b 177420 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #1444] @ 1779f0 │ │ │ │ + ldr r1, [pc, #1444] @ 177ad4 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #1208] @ 177910 │ │ │ │ - ldr r2, [pc, #1208] @ 177914 │ │ │ │ - ldr r1, [pc, #1208] @ 177918 │ │ │ │ - ldr r0, [pc, #1208] @ 17791c │ │ │ │ + ldr r3, [pc, #1208] @ 1779f4 │ │ │ │ + ldr r2, [pc, #1208] @ 1779f8 │ │ │ │ + ldr r1, [pc, #1208] @ 1779fc │ │ │ │ + ldr r0, [pc, #1208] @ 177a00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ ldr r1, [r6] │ │ │ │ - ldr r2, [pc, #1432] @ 177a1c │ │ │ │ + ldr r2, [pc, #1432] @ 177b00 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r3, [pc, #1168] @ 177920 │ │ │ │ - ldr r2, [pc, #1168] @ 177924 │ │ │ │ - ldr r1, [pc, #1168] @ 177928 │ │ │ │ - ldr r0, [pc, #1168] @ 17792c │ │ │ │ + ldr r3, [pc, #1168] @ 177a04 │ │ │ │ + ldr r2, [pc, #1168] @ 177a08 │ │ │ │ + ldr r1, [pc, #1168] @ 177a0c │ │ │ │ + ldr r0, [pc, #1168] @ 177a10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #824] @ 177820 │ │ │ │ - ldr r1, [pc, #1092] @ 177930 │ │ │ │ + ldr r3, [pc, #824] @ 177904 │ │ │ │ + ldr r1, [pc, #1092] @ 177a14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1076] @ 177934 │ │ │ │ - ldr r0, [pc, #1076] @ 177938 │ │ │ │ - ldr r2, [pc, #1300] @ 177a1c │ │ │ │ + ldr r1, [pc, #1076] @ 177a18 │ │ │ │ + ldr r0, [pc, #1076] @ 177a1c │ │ │ │ + ldr r2, [pc, #1300] @ 177b00 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1750ec │ │ │ │ + b 1751d0 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ - b 176140 │ │ │ │ - ldr r2, [pc, #1040] @ 17793c │ │ │ │ - ldr r1, [pc, #1040] @ 177940 │ │ │ │ - ldr r0, [pc, #1040] @ 177944 │ │ │ │ + b 176224 │ │ │ │ + ldr r2, [pc, #1040] @ 177a20 │ │ │ │ + ldr r1, [pc, #1040] @ 177a24 │ │ │ │ + ldr r0, [pc, #1040] @ 177a28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - ldr r2, [pc, #556] @ 177770 │ │ │ │ + ldr r2, [pc, #556] @ 177854 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 174f7c │ │ │ │ - ldr r1, [pc, #1004] @ 177948 │ │ │ │ - ldr r0, [pc, #1004] @ 17794c │ │ │ │ + b 175060 │ │ │ │ + ldr r1, [pc, #1004] @ 177a2c │ │ │ │ + ldr r0, [pc, #1004] @ 177a30 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #520] @ 177770 │ │ │ │ + ldr r2, [pc, #520] @ 177854 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ mov r0, sl │ │ │ │ bl 12ac14 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 17759c │ │ │ │ + beq 177680 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 177de8 │ │ │ │ + beq 177ecc │ │ │ │ cmp r9, #0 │ │ │ │ - bne 17609c │ │ │ │ - ldr r1, [pc, #932] @ 177950 │ │ │ │ - ldr r0, [pc, #932] @ 177954 │ │ │ │ + bne 176180 │ │ │ │ + ldr r1, [pc, #932] @ 177a34 │ │ │ │ + ldr r0, [pc, #932] @ 177a38 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ bl b6f00 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ cmp sl, #8 │ │ │ │ str r3, [r9] │ │ │ │ - beq 176aec │ │ │ │ - b 175af4 │ │ │ │ + beq 176bd0 │ │ │ │ + b 175bd8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176ee8 │ │ │ │ + b 176fcc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176f18 │ │ │ │ - ldr r1, [pc, #864] @ 177958 │ │ │ │ - ldr r0, [pc, #864] @ 17795c │ │ │ │ + b 176ffc │ │ │ │ + ldr r1, [pc, #864] @ 177a3c │ │ │ │ + ldr r0, [pc, #864] @ 177a40 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #1148] @ 177a80 │ │ │ │ + ldr r2, [pc, #1148] @ 177b64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176f80 │ │ │ │ + b 177064 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #380] @ 1777a4 │ │ │ │ + ldr r1, [pc, #380] @ 177888 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #812] @ 177960 │ │ │ │ - ldr r2, [pc, #812] @ 177964 │ │ │ │ - ldr r1, [pc, #812] @ 177968 │ │ │ │ - ldr r0, [pc, #812] @ 17796c │ │ │ │ + ldr r3, [pc, #812] @ 177a44 │ │ │ │ + ldr r2, [pc, #812] @ 177a48 │ │ │ │ + ldr r1, [pc, #812] @ 177a4c │ │ │ │ + ldr r0, [pc, #812] @ 177a50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176fb0 │ │ │ │ - ldr r1, [pc, #776] @ 177970 │ │ │ │ - ldr r0, [pc, #776] @ 177974 │ │ │ │ + b 177094 │ │ │ │ + ldr r1, [pc, #776] @ 177a54 │ │ │ │ + ldr r0, [pc, #776] @ 177a58 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #304] @ 1777a4 │ │ │ │ + ldr r2, [pc, #304] @ 177888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176fe0 │ │ │ │ + b 1770c4 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ cmp r9, r5 │ │ │ │ str r3, [r9] │ │ │ │ - bne 1768b4 │ │ │ │ - b 175af4 │ │ │ │ - ldr r3, [pc, #724] @ 177978 │ │ │ │ - ldr r1, [pc, #724] @ 17797c │ │ │ │ - ldr r0, [pc, #724] @ 177980 │ │ │ │ + bne 176998 │ │ │ │ + b 175bd8 │ │ │ │ + ldr r3, [pc, #724] @ 177a5c │ │ │ │ + ldr r1, [pc, #724] @ 177a60 │ │ │ │ + ldr r0, [pc, #724] @ 177a64 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - ldr r2, [pc, #716] @ 177984 │ │ │ │ + ldr r2, [pc, #716] @ 177a68 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 176444 │ │ │ │ + b 176528 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #688] @ 177984 │ │ │ │ + ldr r1, [pc, #688] @ 177a68 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #680] @ 177988 │ │ │ │ - ldr r2, [pc, #680] @ 17798c │ │ │ │ - ldr r1, [pc, #680] @ 177990 │ │ │ │ - ldr r0, [pc, #680] @ 177994 │ │ │ │ + ldr r3, [pc, #680] @ 177a6c │ │ │ │ + ldr r2, [pc, #680] @ 177a70 │ │ │ │ + ldr r1, [pc, #680] @ 177a74 │ │ │ │ + ldr r0, [pc, #680] @ 177a78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176cd8 │ │ │ │ + b 176dbc │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #900] @ 177a9c │ │ │ │ + ldr r1, [pc, #900] @ 177b80 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #628] @ 177998 │ │ │ │ - ldr r2, [pc, #628] @ 17799c │ │ │ │ - ldr r1, [pc, #628] @ 1779a0 │ │ │ │ - ldr r0, [pc, #628] @ 1779a4 │ │ │ │ + ldr r3, [pc, #628] @ 177a7c │ │ │ │ + ldr r2, [pc, #628] @ 177a80 │ │ │ │ + ldr r1, [pc, #628] @ 177a84 │ │ │ │ + ldr r0, [pc, #628] @ 177a88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - eoreq r5, r9, ip, lsl #25 │ │ │ │ - eoreq ip, r8, r0, asr #7 │ │ │ │ - eoreq r7, r8, r4, lsr #17 │ │ │ │ - mlaeq r8, r4, r7, r7 │ │ │ │ - eoreq r7, r8, r0, asr r8 │ │ │ │ - eoreq r7, r8, r0, asr #14 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r9, r8, ip, asr #9 │ │ │ │ - ldrdeq r7, [r8], -r0 @ │ │ │ │ - eoreq r7, r8, r0, asr #13 │ │ │ │ + mlaeq r9, r0, ip, r5 │ │ │ │ + eoreq ip, r8, r4, asr #7 │ │ │ │ + eoreq r7, r8, r8, lsr #17 │ │ │ │ + mlaeq r8, r8, r7, r7 │ │ │ │ + eoreq r7, r8, r4, asr r8 │ │ │ │ + eoreq r7, r8, r4, asr #14 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + ldrdeq r9, [r8], -r0 @ │ │ │ │ + ldrdeq r7, [r8], -r4 @ │ │ │ │ + eoreq r7, r8, r4, asr #13 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ - eoreq fp, r8, ip, asr #1 │ │ │ │ - eoreq ip, r8, r8, lsr #5 │ │ │ │ - eoreq r7, r8, ip, lsl #15 │ │ │ │ - eoreq r7, r8, ip, ror r6 │ │ │ │ + ldrdeq fp, [r8], -r0 @ │ │ │ │ + eoreq ip, r8, ip, lsr #5 │ │ │ │ + mlaeq r8, r0, r7, r7 │ │ │ │ + eoreq r7, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - eoreq fp, r8, r8, asr r0 │ │ │ │ - eoreq ip, r8, r4, lsr r2 │ │ │ │ - eoreq r7, r8, r8, lsl r7 │ │ │ │ - eoreq r7, r8, r8, lsl #12 │ │ │ │ + eoreq fp, r8, ip, asr r0 │ │ │ │ + eoreq ip, r8, r8, lsr r2 │ │ │ │ + eoreq r7, r8, ip, lsl r7 │ │ │ │ + eoreq r7, r8, ip, lsl #12 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - ldrdeq r7, [r8], -r0 @ │ │ │ │ - eoreq r7, r8, r0, asr #11 │ │ │ │ + ldrdeq r7, [r8], -r4 @ │ │ │ │ + eoreq r7, r8, r4, asr #11 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - @ instruction: 0x002876b0 │ │ │ │ - eoreq r7, r8, r8, lsr #11 │ │ │ │ - eoreq r7, r8, r8, ror r6 │ │ │ │ - eoreq r7, r8, r8, ror #10 │ │ │ │ + @ instruction: 0x002876b4 │ │ │ │ + eoreq r7, r8, ip, lsr #11 │ │ │ │ + eoreq r7, r8, ip, ror r6 │ │ │ │ + eoreq r7, r8, ip, ror #10 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - mlaeq r9, r4, fp, lr │ │ │ │ - eoreq ip, r8, r8, asr #2 │ │ │ │ - eoreq r7, r8, ip, lsl r5 │ │ │ │ - eoreq r7, r8, ip, lsr #12 │ │ │ │ + mlaeq r9, r8, fp, lr │ │ │ │ + eoreq ip, r8, ip, asr #2 │ │ │ │ + eoreq r7, r8, r0, lsr #10 │ │ │ │ + eoreq r7, r8, r0, lsr r6 │ │ │ │ + strdeq sl, [r8], -r4 @ │ │ │ │ + ldrdeq ip, [r8], -r0 @ │ │ │ │ + @ instruction: 0x002875b4 │ │ │ │ + eoreq r7, r8, r4, lsr #9 │ │ │ │ + eoreq r7, r8, r4, asr #14 │ │ │ │ + eoreq r7, r8, r8, lsl #11 │ │ │ │ + eoreq r7, r8, r8, ror r4 │ │ │ │ + @ instruction: 0x0029eab8 │ │ │ │ + eoreq ip, r8, ip, rrx │ │ │ │ + eoreq r7, r8, r0, asr r5 │ │ │ │ + eoreq r7, r8, r0, asr #8 │ │ │ │ + eoreq r7, r8, r0, lsr #10 │ │ │ │ + eoreq r7, r8, r0, lsl r4 │ │ │ │ + eoreq r4, r9, r0, lsl r7 │ │ │ │ + strdeq sl, [r9], -ip @ │ │ │ │ + eoreq r7, r8, r8, ror #9 │ │ │ │ + ldrdeq r7, [r8], -r8 @ │ │ │ │ strdeq sl, [r8], -r0 @ │ │ │ │ - eoreq ip, r8, ip, asr #1 │ │ │ │ - @ instruction: 0x002875b0 │ │ │ │ - eoreq r7, r8, r0, lsr #9 │ │ │ │ - eoreq r7, r8, r0, asr #14 │ │ │ │ - eoreq r7, r8, r4, lsl #11 │ │ │ │ - eoreq r7, r8, r4, ror r4 │ │ │ │ - @ instruction: 0x0029eab4 │ │ │ │ - eoreq ip, r8, r8, rrx │ │ │ │ - eoreq r7, r8, ip, asr #10 │ │ │ │ - eoreq r7, r8, ip, lsr r4 │ │ │ │ - eoreq r7, r8, ip, lsl r5 │ │ │ │ + eoreq fp, r8, ip, asr #31 │ │ │ │ + @ instruction: 0x002874b0 │ │ │ │ + eoreq r7, r8, r0, lsr #7 │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + eoreq r9, r8, r8, lsl #14 │ │ │ │ + eoreq r7, r8, ip, asr r4 │ │ │ │ + eoreq r7, r8, ip, asr #6 │ │ │ │ + strdeq r5, [r9], -r4 @ │ │ │ │ + eoreq fp, r8, r8, lsr #30 │ │ │ │ eoreq r7, r8, ip, lsl #8 │ │ │ │ - eoreq r4, r9, ip, lsl #14 │ │ │ │ - strdeq sl, [r9], -r8 @ │ │ │ │ - eoreq r7, r8, r4, ror #9 │ │ │ │ + strdeq r7, [r8], -ip @ │ │ │ │ + eoreq fp, r8, r0, lsr #30 │ │ │ │ + strdeq fp, [r8], -r0 @ │ │ │ │ ldrdeq r7, [r8], -r4 @ │ │ │ │ - eoreq sl, r8, ip, ror #27 │ │ │ │ - eoreq fp, r8, r8, asr #31 │ │ │ │ - eoreq r7, r8, ip, lsr #9 │ │ │ │ - mlaeq r8, ip, r3, r7 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r9, r8, r4, lsl #14 │ │ │ │ - eoreq r7, r8, r8, asr r4 │ │ │ │ - eoreq r7, r8, r8, asr #6 │ │ │ │ - strdeq r5, [r9], -r0 @ │ │ │ │ - eoreq fp, r8, r4, lsr #30 │ │ │ │ - eoreq r7, r8, r8, lsl #8 │ │ │ │ - strdeq r7, [r8], -r8 @ │ │ │ │ - eoreq fp, r8, ip, lsl pc │ │ │ │ - eoreq fp, r8, ip, ror #29 │ │ │ │ - ldrdeq r7, [r8], -r0 @ │ │ │ │ - eoreq r7, r8, r0, asr #5 │ │ │ │ + eoreq r7, r8, r4, asr #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r6, [r8], -r4 @ │ │ │ │ - eoreq r6, r8, r4, asr #29 │ │ │ │ - eoreq fp, r8, ip, ror #24 │ │ │ │ - mlaeq r8, ip, sl, fp │ │ │ │ - eoreq r6, r8, r0, lsl #31 │ │ │ │ - eoreq r6, r8, r0, ror lr │ │ │ │ - eoreq r6, r8, r4, asr pc │ │ │ │ - eoreq r6, r8, r4, asr #28 │ │ │ │ - eoreq r6, r8, r8, lsr #30 │ │ │ │ - eoreq r6, r8, r8, lsl lr │ │ │ │ + ldrdeq r6, [r8], -r8 @ │ │ │ │ + eoreq r6, r8, r8, asr #29 │ │ │ │ + eoreq fp, r8, r0, ror ip │ │ │ │ + eoreq fp, r8, r0, lsr #21 │ │ │ │ + eoreq r6, r8, r4, lsl #31 │ │ │ │ + eoreq r6, r8, r4, ror lr │ │ │ │ + eoreq r6, r8, r8, asr pc │ │ │ │ + eoreq r6, r8, r8, asr #28 │ │ │ │ + eoreq r6, r8, ip, lsr #30 │ │ │ │ + eoreq r6, r8, ip, lsl lr │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ - ldrdeq r5, [r9], -r8 @ │ │ │ │ - eoreq fp, r8, ip, lsl #20 │ │ │ │ - strdeq r6, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r0, ror #27 │ │ │ │ - ldrdeq r6, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r0, asr #27 │ │ │ │ - @ instruction: 0x00286db0 │ │ │ │ - eoreq r6, r8, r0, lsr #25 │ │ │ │ - eoreq r8, r8, r0, ror sl │ │ │ │ - eoreq r6, r8, r4, ror sp │ │ │ │ - eoreq r6, r8, r4, ror #24 │ │ │ │ - eoreq r6, r8, r8, asr sp │ │ │ │ - eoreq r6, r8, r8, asr #24 │ │ │ │ - eoreq r8, r8, r8, lsl sl │ │ │ │ - eoreq r6, r8, ip, lsl sp │ │ │ │ - eoreq r6, r8, ip, lsl #24 │ │ │ │ - eoreq r6, r8, ip, lsr #29 │ │ │ │ - strdeq r6, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r0, ror #23 │ │ │ │ - andeq r0, r0, r1, asr r1 │ │ │ │ - eoreq lr, r9, r8, lsl #4 │ │ │ │ - @ instruction: 0x0028b7bc │ │ │ │ - eoreq r6, r8, r0, lsr #25 │ │ │ │ - mlaeq r8, r0, fp, r6 │ │ │ │ - eoreq fp, r8, r4, asr r9 │ │ │ │ - eoreq fp, r8, r4, lsl #15 │ │ │ │ + ldrdeq r5, [r9], -ip @ │ │ │ │ + eoreq fp, r8, r0, lsl sl │ │ │ │ + strdeq r6, [r8], -r4 @ │ │ │ │ + eoreq r6, r8, r4, ror #27 │ │ │ │ + ldrdeq r6, [r8], -r4 @ │ │ │ │ + eoreq r6, r8, r4, asr #27 │ │ │ │ + @ instruction: 0x00286db4 │ │ │ │ + eoreq r6, r8, r4, lsr #25 │ │ │ │ + eoreq r8, r8, r4, ror sl │ │ │ │ + eoreq r6, r8, r8, ror sp │ │ │ │ eoreq r6, r8, r8, ror #24 │ │ │ │ - eoreq r6, r8, r8, asr fp │ │ │ │ - eoreq r6, r8, r8, asr #24 │ │ │ │ - eoreq r6, r8, r8, lsr fp │ │ │ │ - eoreq r6, r8, r8, lsr #24 │ │ │ │ - eoreq r6, r8, r8, lsl fp │ │ │ │ - ldrdeq fp, [r8], -ip @ │ │ │ │ - eoreq fp, r8, ip, lsl #14 │ │ │ │ - strdeq r6, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r0, ror #21 │ │ │ │ - @ instruction: 0x0028b8b4 │ │ │ │ - ldrdeq fp, [r8], -r4 @ │ │ │ │ - @ instruction: 0x00286bb8 │ │ │ │ - eoreq r6, r8, r8, lsr #21 │ │ │ │ - eoreq r3, r9, r8, lsr #27 │ │ │ │ - mlaeq r9, r4, ip, r9 │ │ │ │ - eoreq r6, r8, r0, lsl #23 │ │ │ │ - eoreq r6, r8, r0, ror sl │ │ │ │ - eoreq r8, r8, r4, asr #27 │ │ │ │ - eoreq r6, r8, r8, lsl fp │ │ │ │ - eoreq r6, r8, r8, lsl #20 │ │ │ │ - ldrdeq r8, [r8], -ip @ │ │ │ │ - ldrdeq r6, [r8], -ip @ │ │ │ │ - eoreq r6, r8, ip, asr #19 │ │ │ │ - @ instruction: 0x00286abc │ │ │ │ - eoreq r6, r8, ip, lsr #19 │ │ │ │ - eoreq r6, r8, r0, ror sl │ │ │ │ - eoreq r6, r8, r0, ror #18 │ │ │ │ - eoreq r6, r8, r0, lsr #20 │ │ │ │ - eoreq r6, r8, r0, lsl r9 │ │ │ │ + eoreq r6, r8, ip, asr sp │ │ │ │ + eoreq r6, r8, ip, asr #24 │ │ │ │ + eoreq r8, r8, ip, lsl sl │ │ │ │ + eoreq r6, r8, r0, lsr #26 │ │ │ │ + eoreq r6, r8, r0, lsl ip │ │ │ │ + @ instruction: 0x00286eb0 │ │ │ │ + strdeq r6, [r8], -r4 @ │ │ │ │ + eoreq r6, r8, r4, ror #23 │ │ │ │ + andeq r0, r0, r1, asr r1 │ │ │ │ + eoreq lr, r9, ip, lsl #4 │ │ │ │ + eoreq fp, r8, r0, asr #15 │ │ │ │ + eoreq r6, r8, r4, lsr #25 │ │ │ │ + mlaeq r8, r4, fp, r6 │ │ │ │ + eoreq fp, r8, r8, asr r9 │ │ │ │ + eoreq fp, r8, r8, lsl #15 │ │ │ │ + eoreq r6, r8, ip, ror #24 │ │ │ │ + eoreq r6, r8, ip, asr fp │ │ │ │ + eoreq r6, r8, ip, asr #24 │ │ │ │ + eoreq r6, r8, ip, lsr fp │ │ │ │ + eoreq r6, r8, ip, lsr #24 │ │ │ │ + eoreq r6, r8, ip, lsl fp │ │ │ │ + eoreq fp, r8, r0, ror #17 │ │ │ │ + eoreq fp, r8, r0, lsl r7 │ │ │ │ + strdeq r6, [r8], -r4 @ │ │ │ │ + eoreq r6, r8, r4, ror #21 │ │ │ │ + @ instruction: 0x0028b8b8 │ │ │ │ ldrdeq fp, [r8], -r8 @ │ │ │ │ - strdeq fp, [r8], -r8 @ │ │ │ │ - ldrdeq r6, [r8], -ip @ │ │ │ │ - eoreq r6, r8, ip, asr #17 │ │ │ │ + @ instruction: 0x00286bbc │ │ │ │ + eoreq r6, r8, ip, lsr #21 │ │ │ │ + eoreq r3, r9, ip, lsr #27 │ │ │ │ + mlaeq r9, r8, ip, r9 │ │ │ │ + eoreq r6, r8, r4, lsl #23 │ │ │ │ + eoreq r6, r8, r4, ror sl │ │ │ │ + eoreq r8, r8, r8, asr #27 │ │ │ │ + eoreq r6, r8, ip, lsl fp │ │ │ │ + eoreq r6, r8, ip, lsl #20 │ │ │ │ + eoreq r8, r8, r0, ror #15 │ │ │ │ + eoreq r6, r8, r0, ror #21 │ │ │ │ + ldrdeq r6, [r8], -r0 @ │ │ │ │ + eoreq r6, r8, r0, asr #21 │ │ │ │ @ instruction: 0x002869b0 │ │ │ │ - eoreq r6, r8, r0, lsr #17 │ │ │ │ - eoreq r6, r8, r4, lsr #22 │ │ │ │ - eoreq r6, r8, r8, ror #18 │ │ │ │ - eoreq r6, r8, r8, asr r8 │ │ │ │ + eoreq r6, r8, r4, ror sl │ │ │ │ + eoreq r6, r8, r4, ror #18 │ │ │ │ + eoreq r6, r8, r4, lsr #20 │ │ │ │ + eoreq r6, r8, r4, lsl r9 │ │ │ │ + ldrdeq fp, [r8], -ip @ │ │ │ │ + strdeq fp, [r8], -ip @ │ │ │ │ + eoreq r6, r8, r0, ror #19 │ │ │ │ + ldrdeq r6, [r8], -r0 @ │ │ │ │ + @ instruction: 0x002869b4 │ │ │ │ + eoreq r6, r8, r4, lsr #17 │ │ │ │ + eoreq r6, r8, r8, lsr #22 │ │ │ │ + eoreq r6, r8, ip, ror #18 │ │ │ │ + eoreq r6, r8, ip, asr r8 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ - mlaeq r9, r8, lr, sp │ │ │ │ - eoreq fp, r8, ip, asr #8 │ │ │ │ - eoreq r6, r8, r0, lsr r9 │ │ │ │ - eoreq r6, r8, r0, lsr #16 │ │ │ │ - eoreq fp, r8, r4, lsl #12 │ │ │ │ - eoreq fp, r8, r8, lsl #8 │ │ │ │ - eoreq r6, r8, ip, ror #17 │ │ │ │ - ldrdeq r6, [r8], -ip @ │ │ │ │ - eoreq r8, r8, ip, ror #1 │ │ │ │ + mlaeq r9, ip, lr, sp │ │ │ │ + eoreq fp, r8, r0, asr r4 │ │ │ │ + eoreq r6, r8, r4, lsr r9 │ │ │ │ + eoreq r6, r8, r4, lsr #16 │ │ │ │ + eoreq fp, r8, r8, lsl #12 │ │ │ │ + eoreq fp, r8, ip, lsl #8 │ │ │ │ strdeq r6, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r0, ror #5 │ │ │ │ - ldrdeq r6, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r0, asr #5 │ │ │ │ - eoreq sl, r8, ip, asr #29 │ │ │ │ - mlaeq r8, ip, lr, sl │ │ │ │ - eoreq r6, r8, r0, lsl #7 │ │ │ │ - eoreq r6, r8, r0, ror r2 │ │ │ │ - eoreq r6, r8, r4, ror #6 │ │ │ │ - eoreq r6, r8, r4, asr r2 │ │ │ │ - eoreq r8, r8, r8, lsr #32 │ │ │ │ - eoreq r6, r8, r8, lsr #6 │ │ │ │ - eoreq r6, r8, ip, lsr #4 │ │ │ │ + eoreq r6, r8, r0, ror #15 │ │ │ │ + strdeq r8, [r8], -r0 @ │ │ │ │ + strdeq r6, [r8], -r4 @ │ │ │ │ + eoreq r6, r8, r4, ror #5 │ │ │ │ + ldrdeq r6, [r8], -r4 @ │ │ │ │ + eoreq r6, r8, r4, asr #5 │ │ │ │ + ldrdeq sl, [r8], -r0 @ │ │ │ │ + eoreq sl, r8, r0, lsr #29 │ │ │ │ + eoreq r6, r8, r4, lsl #7 │ │ │ │ + eoreq r6, r8, r4, ror r2 │ │ │ │ + eoreq r6, r8, r8, ror #6 │ │ │ │ + eoreq r6, r8, r8, asr r2 │ │ │ │ + eoreq r8, r8, ip, lsr #32 │ │ │ │ + eoreq r6, r8, ip, lsr #6 │ │ │ │ + eoreq r6, r8, r0, lsr r2 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - strdeq r7, [r8], -r8 @ │ │ │ │ - strdeq r6, [r8], -ip @ │ │ │ │ - eoreq r6, r8, ip, ror #3 │ │ │ │ + strdeq r7, [r8], -ip @ │ │ │ │ + eoreq r6, r8, r0, lsl #6 │ │ │ │ + strdeq r6, [r8], -r0 @ │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - ldrdeq r6, [r8], -ip @ │ │ │ │ - eoreq r6, r8, ip, asr #3 │ │ │ │ + eoreq r6, r8, r0, ror #5 │ │ │ │ + ldrdeq r6, [r8], -r0 @ │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - eoreq r7, r8, r0, lsr #31 │ │ │ │ - eoreq r6, r8, r4, lsr #5 │ │ │ │ - mlaeq r8, r4, r1, r6 │ │ │ │ + eoreq r7, r8, r4, lsr #31 │ │ │ │ + eoreq r6, r8, r8, lsr #5 │ │ │ │ + mlaeq r8, r8, r1, r6 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ - eoreq r7, r8, r4, ror pc │ │ │ │ - eoreq r6, r8, r4, ror r2 │ │ │ │ - eoreq r6, r8, r4, ror #2 │ │ │ │ + eoreq r7, r8, r8, ror pc │ │ │ │ + eoreq r6, r8, r8, ror r2 │ │ │ │ + eoreq r6, r8, r8, ror #2 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - eoreq r7, r8, r4, asr #30 │ │ │ │ - eoreq r6, r8, r0, asr r2 │ │ │ │ - eoreq r6, r8, ip, lsr r1 │ │ │ │ - eoreq r6, r8, ip, lsl r2 │ │ │ │ - eoreq r6, r8, ip, lsl #2 │ │ │ │ - eoreq r6, r8, ip, lsl #7 │ │ │ │ - ldrdeq r6, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r0, asr #1 │ │ │ │ - @ instruction: 0x0028aeb0 │ │ │ │ - @ instruction: 0x0028acb4 │ │ │ │ - mlaeq r8, r8, r1, r6 │ │ │ │ - eoreq r6, r8, r8, lsl #1 │ │ │ │ - eoreq sl, r8, ip, asr lr │ │ │ │ - eoreq sl, r8, ip, ror ip │ │ │ │ - eoreq r6, r8, r0, ror #2 │ │ │ │ - eoreq r6, r8, r0, asr r0 │ │ │ │ - eoreq r6, r8, r4, ror #5 │ │ │ │ - eoreq r6, r8, r8, lsr #2 │ │ │ │ - eoreq r6, r8, r8, lsl r0 │ │ │ │ + eoreq r7, r8, r8, asr #30 │ │ │ │ + eoreq r6, r8, r4, asr r2 │ │ │ │ + eoreq r6, r8, r0, asr #2 │ │ │ │ + eoreq r6, r8, r0, lsr #4 │ │ │ │ + eoreq r6, r8, r0, lsl r1 │ │ │ │ + mlaeq r8, r0, r3, r6 │ │ │ │ ldrdeq r6, [r8], -r4 @ │ │ │ │ - eoreq r5, r8, r4, asr #31 │ │ │ │ - eoreq r7, r8, r8, ror sp │ │ │ │ - eoreq r6, r8, r8, ror r0 │ │ │ │ - eoreq r5, r8, r8, ror #30 │ │ │ │ + eoreq r6, r8, r4, asr #1 │ │ │ │ + @ instruction: 0x0028aeb4 │ │ │ │ + @ instruction: 0x0028acb8 │ │ │ │ + mlaeq r8, ip, r1, r6 │ │ │ │ + eoreq r6, r8, ip, lsl #1 │ │ │ │ + eoreq sl, r8, r0, ror #28 │ │ │ │ + eoreq sl, r8, r0, lsl #25 │ │ │ │ + eoreq r6, r8, r4, ror #2 │ │ │ │ + eoreq r6, r8, r4, asr r0 │ │ │ │ + eoreq r6, r8, r8, ror #5 │ │ │ │ + eoreq r6, r8, ip, lsr #2 │ │ │ │ + eoreq r6, r8, ip, lsl r0 │ │ │ │ + ldrdeq r6, [r8], -r8 @ │ │ │ │ + eoreq r5, r8, r8, asr #31 │ │ │ │ + eoreq r7, r8, ip, ror sp │ │ │ │ + eoreq r6, r8, ip, ror r0 │ │ │ │ + eoreq r5, r8, ip, ror #30 │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ - strdeq r4, [r8], -r4 @ │ │ │ │ - eoreq r6, r8, r0, asr #32 │ │ │ │ - eoreq r5, r8, r0, lsr pc │ │ │ │ - ldrdeq r6, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r4, lsl r0 │ │ │ │ - eoreq r5, r8, r4, lsl #30 │ │ │ │ + strdeq r4, [r8], -r8 @ │ │ │ │ + eoreq r6, r8, r4, asr #32 │ │ │ │ + eoreq r5, r8, r4, lsr pc │ │ │ │ + ldrdeq r6, [r8], -r4 @ │ │ │ │ + eoreq r6, r8, r8, lsl r0 │ │ │ │ + eoreq r5, r8, r8, lsl #30 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ - strdeq sl, [r8], -r4 @ │ │ │ │ strdeq sl, [r8], -r8 @ │ │ │ │ - ldrdeq r5, [r8], -ip @ │ │ │ │ - eoreq r5, r8, ip, asr #29 │ │ │ │ - eoreq fp, sl, r8, lsl #2 │ │ │ │ - eoreq sp, r7, r8, lsl #4 │ │ │ │ - @ instruction: 0x0028a8bc │ │ │ │ + strdeq sl, [r8], -ip @ │ │ │ │ + eoreq r5, r8, r0, ror #31 │ │ │ │ + ldrdeq r5, [r8], -r0 @ │ │ │ │ + eoreq fp, sl, ip, lsl #2 │ │ │ │ + eoreq sp, r7, ip, lsl #4 │ │ │ │ + eoreq sl, r8, r0, asr #17 │ │ │ │ andeq sp, r0, r6, asr r1 │ │ │ │ - eoreq fp, sl, r0, ror #1 │ │ │ │ - eoreq sp, r7, r0, ror #3 │ │ │ │ - eoreq sl, r8, r0, ror #24 │ │ │ │ - andeq sp, r0, r5, lsr #4 │ │ │ │ - strheq fp, [sl], -r8 @ │ │ │ │ - @ instruction: 0x0027d1b8 │ │ │ │ + eoreq fp, sl, r4, ror #1 │ │ │ │ + eoreq sp, r7, r4, ror #3 │ │ │ │ eoreq sl, r8, r4, ror #24 │ │ │ │ + andeq sp, r0, r5, lsr #4 │ │ │ │ + strheq fp, [sl], -ip @ │ │ │ │ + @ instruction: 0x0027d1bc │ │ │ │ + eoreq sl, r8, r8, ror #24 │ │ │ │ andeq sp, r0, lr, lsr #6 │ │ │ │ - mlaeq sl, r0, r0, fp │ │ │ │ - mlaeq r7, r0, r1, sp │ │ │ │ - eoreq sl, r8, r4, asr #16 │ │ │ │ + mlaeq sl, r4, r0, fp │ │ │ │ + mlaeq r7, r4, r1, sp │ │ │ │ + eoreq sl, r8, r8, asr #16 │ │ │ │ andeq sp, r0, lr, lsl r4 │ │ │ │ - eoreq fp, sl, r8, rrx │ │ │ │ - eoreq sp, r7, r8, ror #2 │ │ │ │ - eoreq sl, r8, r0, ror #22 │ │ │ │ + eoreq fp, sl, ip, rrx │ │ │ │ + eoreq sp, r7, ip, ror #2 │ │ │ │ + eoreq sl, r8, r4, ror #22 │ │ │ │ andeq sp, r0, r4, lsr #3 │ │ │ │ - eoreq fp, sl, r0, asr #32 │ │ │ │ - eoreq sp, r7, r0, asr #2 │ │ │ │ - eoreq sl, r8, r8, lsl fp │ │ │ │ + eoreq fp, sl, r4, asr #32 │ │ │ │ + eoreq sp, r7, r4, asr #2 │ │ │ │ + eoreq sl, r8, ip, lsl fp │ │ │ │ andeq sp, r0, r8, lsl #3 │ │ │ │ - eoreq fp, sl, r8, lsl r0 │ │ │ │ - eoreq sp, r7, r8, lsl r1 │ │ │ │ - ldrdeq sl, [r8], -ip @ │ │ │ │ + eoreq fp, sl, ip, lsl r0 │ │ │ │ + eoreq sp, r7, ip, lsl r1 │ │ │ │ + eoreq sl, r8, r0, ror #23 │ │ │ │ andeq sp, r0, r4, lsr #8 │ │ │ │ - strdeq sl, [sl], -r0 @ │ │ │ │ - strdeq sp, [r7], -r0 @ │ │ │ │ - eoreq sl, r8, ip, lsl ip │ │ │ │ + strdeq sl, [sl], -r4 @ │ │ │ │ + strdeq sp, [r7], -r4 @ │ │ │ │ + eoreq sl, r8, r0, lsr #24 │ │ │ │ andeq sp, r0, r5, lsr #8 │ │ │ │ - eoreq sl, sl, r8, asr #31 │ │ │ │ - eoreq sp, r7, r8, asr #1 │ │ │ │ - eoreq sl, r8, r8, lsr #20 │ │ │ │ + eoreq sl, sl, ip, asr #31 │ │ │ │ + eoreq sp, r7, ip, asr #1 │ │ │ │ + eoreq sl, r8, ip, lsr #20 │ │ │ │ andeq sp, r0, sp, asr r1 │ │ │ │ - eoreq sl, sl, r0, lsr #31 │ │ │ │ - eoreq sp, r7, r0, lsr #1 │ │ │ │ - mlaeq r8, r8, r9, sl │ │ │ │ + eoreq sl, sl, r4, lsr #31 │ │ │ │ + eoreq sp, r7, r4, lsr #1 │ │ │ │ + mlaeq r8, ip, r9, sl │ │ │ │ andeq sp, r0, ip, asr r1 │ │ │ │ - eoreq sl, sl, r8, ror pc │ │ │ │ - eoreq sp, r7, r8, ror r0 │ │ │ │ - @ instruction: 0x0028acb4 │ │ │ │ + eoreq sl, sl, ip, ror pc │ │ │ │ + eoreq sp, r7, ip, ror r0 │ │ │ │ + @ instruction: 0x0028acb8 │ │ │ │ andeq sp, r0, r9, ror r4 │ │ │ │ - eoreq sl, sl, r0, asr pc │ │ │ │ - eoreq sp, r7, r0, asr r0 │ │ │ │ - eoreq r6, r8, r8, lsl #22 │ │ │ │ + eoreq sl, sl, r4, asr pc │ │ │ │ + eoreq sp, r7, r4, asr r0 │ │ │ │ + eoreq r6, r8, ip, lsl #22 │ │ │ │ ldrdeq ip, [r0], -r4 │ │ │ │ - eoreq sl, sl, r8, lsr #30 │ │ │ │ - eoreq sp, r7, r8, lsr #32 │ │ │ │ - ldrdeq sl, [r8], -ip @ │ │ │ │ + eoreq sl, sl, ip, lsr #30 │ │ │ │ + eoreq sp, r7, ip, lsr #32 │ │ │ │ + eoreq sl, r8, r0, ror #23 │ │ │ │ andeq sp, r0, r0, asr r4 │ │ │ │ - eoreq sl, sl, r0, lsl #30 │ │ │ │ - eoreq sp, r7, r0 │ │ │ │ - eoreq sl, r8, r4, lsr #23 │ │ │ │ + eoreq sl, sl, r4, lsl #30 │ │ │ │ + eoreq sp, r7, r4 │ │ │ │ + eoreq sl, r8, r8, lsr #23 │ │ │ │ andeq sp, r0, pc, asr #8 │ │ │ │ - ldrdeq sl, [sl], -r8 @ │ │ │ │ - ldrdeq ip, [r7], -r8 @ │ │ │ │ - eoreq sl, r8, r8, asr #20 │ │ │ │ + ldrdeq sl, [sl], -ip @ │ │ │ │ + ldrdeq ip, [r7], -ip @ │ │ │ │ + eoreq sl, r8, ip, asr #20 │ │ │ │ @ instruction: 0x0000d1b2 │ │ │ │ - @ instruction: 0x002aaeb0 │ │ │ │ - @ instruction: 0x0027cfb0 │ │ │ │ - mlaeq r8, r8, r9, sl │ │ │ │ + @ instruction: 0x002aaeb4 │ │ │ │ + @ instruction: 0x0027cfb4 │ │ │ │ + mlaeq r8, ip, r9, sl │ │ │ │ andeq sp, r0, r3, lsr #3 │ │ │ │ - eoreq sl, sl, r8, lsl #29 │ │ │ │ - eoreq ip, r7, r8, lsl #31 │ │ │ │ - eoreq sl, r8, r0, asr r9 │ │ │ │ + eoreq sl, sl, ip, lsl #29 │ │ │ │ + eoreq ip, r7, ip, lsl #31 │ │ │ │ + eoreq sl, r8, r4, asr r9 │ │ │ │ andeq sp, r0, r7, lsl #3 │ │ │ │ - eoreq sl, sl, r0, ror #28 │ │ │ │ - eoreq ip, r7, r0, ror #30 │ │ │ │ - eoreq sl, r8, r0, asr #19 │ │ │ │ + eoreq sl, sl, r4, ror #28 │ │ │ │ + eoreq ip, r7, r4, ror #30 │ │ │ │ + eoreq sl, r8, r4, asr #19 │ │ │ │ @ instruction: 0x0000d1b1 │ │ │ │ - eoreq sl, sl, r8, lsr lr │ │ │ │ - eoreq ip, r7, r8, lsr pc │ │ │ │ - eoreq sl, r8, r4, lsl #23 │ │ │ │ + eoreq sl, sl, ip, lsr lr │ │ │ │ + eoreq ip, r7, ip, lsr pc │ │ │ │ + eoreq sl, r8, r8, lsl #23 │ │ │ │ andeq sp, r0, sl, ror r4 │ │ │ │ - eoreq sl, sl, r0, lsl lr │ │ │ │ - eoreq ip, r7, r0, lsl pc │ │ │ │ - ldrdeq sl, [r8], -r4 @ │ │ │ │ + eoreq sl, sl, r4, lsl lr │ │ │ │ + eoreq ip, r7, r4, lsl pc │ │ │ │ + ldrdeq sl, [r8], -r8 @ │ │ │ │ andeq sp, r0, fp, ror #8 │ │ │ │ - eoreq sl, sl, r8, ror #27 │ │ │ │ - eoreq ip, r7, r8, ror #29 │ │ │ │ - strdeq r7, [r8], -ip @ │ │ │ │ + eoreq sl, sl, ip, ror #27 │ │ │ │ + eoreq ip, r7, ip, ror #29 │ │ │ │ + eoreq r7, r8, r0, lsl #16 │ │ │ │ andeq ip, r0, r6, lsr #30 │ │ │ │ - eoreq sl, sl, r0, asr #27 │ │ │ │ - eoreq ip, r7, r0, asr #29 │ │ │ │ - mlaeq r8, r4, sl, sl │ │ │ │ + eoreq sl, sl, r4, asr #27 │ │ │ │ + eoreq ip, r7, r4, asr #29 │ │ │ │ + mlaeq r8, r8, sl, sl │ │ │ │ andeq sp, r0, ip, ror #8 │ │ │ │ - ldr r3, [pc, #-628] @ 1779a8 │ │ │ │ - ldr r1, [pc, #-628] @ 1779ac │ │ │ │ - ldr r0, [pc, #-628] @ 1779b0 │ │ │ │ + ldr r3, [pc, #-628] @ 177a8c │ │ │ │ + ldr r1, [pc, #-628] @ 177a90 │ │ │ │ + ldr r0, [pc, #-628] @ 177a94 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #-404] @ 177a9c │ │ │ │ + ldr r2, [pc, #-404] @ 177b80 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 17733c │ │ │ │ - ldr r1, [pc, #-660] @ 1779b4 │ │ │ │ - ldr r0, [pc, #-660] @ 1779b8 │ │ │ │ + b 177420 │ │ │ │ + ldr r1, [pc, #-660] @ 177a98 │ │ │ │ + ldr r0, [pc, #-660] @ 177a9c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-436] @ 177aa0 │ │ │ │ + ldr r2, [pc, #-436] @ 177b84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 175cf0 │ │ │ │ + b 175dd4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176d78 │ │ │ │ + b 176e5c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 177244 │ │ │ │ + b 177328 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r1, #328 @ 0x148 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #-724] @ 1779bc │ │ │ │ - ldr r2, [pc, #-724] @ 1779c0 │ │ │ │ - ldr r1, [pc, #-724] @ 1779c4 │ │ │ │ - ldr r0, [pc, #-724] @ 1779c8 │ │ │ │ + ldr r3, [pc, #-724] @ 177aa0 │ │ │ │ + ldr r2, [pc, #-724] @ 177aa4 │ │ │ │ + ldr r1, [pc, #-724] @ 177aa8 │ │ │ │ + ldr r0, [pc, #-724] @ 177aac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 174f7c │ │ │ │ - ldr r1, [pc, #-748] @ 1779cc │ │ │ │ - ldr r0, [pc, #-748] @ 1779d0 │ │ │ │ + b 175060 │ │ │ │ + ldr r1, [pc, #-748] @ 177ab0 │ │ │ │ + ldr r0, [pc, #-748] @ 177ab4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl b6f00 │ │ │ │ - b 174f7c │ │ │ │ + b 175060 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 177208 │ │ │ │ - ldr r3, [pc, #-780] @ 1779d4 │ │ │ │ - ldr r1, [pc, #-780] @ 1779d8 │ │ │ │ - ldr r0, [pc, #-780] @ 1779dc │ │ │ │ + b 1772ec │ │ │ │ + ldr r3, [pc, #-780] @ 177ab8 │ │ │ │ + ldr r1, [pc, #-780] @ 177abc │ │ │ │ + ldr r0, [pc, #-780] @ 177ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #-792] @ 1779e0 │ │ │ │ + ldr r2, [pc, #-792] @ 177ac4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ bl d8818 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - b 177340 │ │ │ │ - ldr r3, [pc, #-812] @ 1779e4 │ │ │ │ - ldr r1, [pc, #-812] @ 1779e8 │ │ │ │ - ldr r0, [pc, #-812] @ 1779ec │ │ │ │ + b 177424 │ │ │ │ + ldr r3, [pc, #-812] @ 177ac8 │ │ │ │ + ldr r1, [pc, #-812] @ 177acc │ │ │ │ + ldr r0, [pc, #-812] @ 177ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #-820] @ 1779f0 │ │ │ │ + ldr r2, [pc, #-820] @ 177ad4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 17733c │ │ │ │ - ldr r1, [pc, #-840] @ 1779f4 │ │ │ │ - ldr r0, [pc, #-840] @ 1779f8 │ │ │ │ + b 177420 │ │ │ │ + ldr r1, [pc, #-840] @ 177ad8 │ │ │ │ + ldr r0, [pc, #-840] @ 177adc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-844] @ 1779fc │ │ │ │ + ldr r2, [pc, #-844] @ 177ae0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17701c │ │ │ │ - ldr r3, [pc, #-872] @ 177a00 │ │ │ │ - ldr r1, [pc, #-872] @ 177a04 │ │ │ │ - ldr r0, [pc, #-872] @ 177a08 │ │ │ │ + b 177100 │ │ │ │ + ldr r3, [pc, #-872] @ 177ae4 │ │ │ │ + ldr r1, [pc, #-872] @ 177ae8 │ │ │ │ + ldr r0, [pc, #-872] @ 177aec │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #-880] @ 177a0c │ │ │ │ + ldr r2, [pc, #-880] @ 177af0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 174f7c │ │ │ │ - ldr r2, [pc, #-900] @ 177a10 │ │ │ │ - ldr r1, [pc, #-900] @ 177a14 │ │ │ │ - ldr r0, [pc, #-900] @ 177a18 │ │ │ │ + b 175060 │ │ │ │ + ldr r2, [pc, #-900] @ 177af4 │ │ │ │ + ldr r1, [pc, #-900] @ 177af8 │ │ │ │ + ldr r0, [pc, #-900] @ 177afc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - ldr r2, [pc, #-912] @ 177a1c │ │ │ │ + ldr r2, [pc, #-912] @ 177b00 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 176a00 │ │ │ │ - ldr r3, [pc, #-932] @ 177a20 │ │ │ │ - ldr r1, [pc, #-932] @ 177a24 │ │ │ │ - ldr r0, [pc, #-932] @ 177a28 │ │ │ │ + b 176ae4 │ │ │ │ + ldr r3, [pc, #-932] @ 177b04 │ │ │ │ + ldr r1, [pc, #-932] @ 177b08 │ │ │ │ + ldr r0, [pc, #-932] @ 177b0c │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r6] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ bl d8818 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17759c │ │ │ │ - ldr r1, [pc, #-976] @ 177a2c │ │ │ │ - ldr r0, [pc, #-976] @ 177a30 │ │ │ │ + b 177680 │ │ │ │ + ldr r1, [pc, #-976] @ 177b10 │ │ │ │ + ldr r0, [pc, #-976] @ 177b14 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-904] @ 177a80 │ │ │ │ + ldr r2, [pc, #-904] @ 177b64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1750ec │ │ │ │ - ldr r3, [pc, #-1032] @ 177a34 │ │ │ │ - ldr r1, [pc, #-1032] @ 177a38 │ │ │ │ - ldr r0, [pc, #-1032] @ 177a3c │ │ │ │ + b 1751d0 │ │ │ │ + ldr r3, [pc, #-1032] @ 177b18 │ │ │ │ + ldr r1, [pc, #-1032] @ 177b1c │ │ │ │ + ldr r0, [pc, #-1032] @ 177b20 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #-976] @ 177a80 │ │ │ │ + ldr r2, [pc, #-976] @ 177b64 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 177e10 │ │ │ │ + b 177ef4 │ │ │ │ ldr r1, [r6] │ │ │ │ - ldr r2, [pc, #-1004] @ 177a80 │ │ │ │ + ldr r2, [pc, #-1004] @ 177b64 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r3, [pc, #-1080] @ 177a40 │ │ │ │ - ldr r2, [pc, #-1080] @ 177a44 │ │ │ │ - ldr r1, [pc, #-1080] @ 177a48 │ │ │ │ - ldr r0, [pc, #-1080] @ 177a4c │ │ │ │ + ldr r3, [pc, #-1080] @ 177b24 │ │ │ │ + ldr r2, [pc, #-1080] @ 177b28 │ │ │ │ + ldr r1, [pc, #-1080] @ 177b2c │ │ │ │ + ldr r0, [pc, #-1080] @ 177b30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17733c │ │ │ │ + b 177420 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #-1060] @ 177a80 │ │ │ │ + ldr r1, [pc, #-1060] @ 177b64 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #-1120] @ 177a50 │ │ │ │ - ldr r2, [pc, #-1120] @ 177a54 │ │ │ │ - ldr r1, [pc, #-1120] @ 177a58 │ │ │ │ - ldr r0, [pc, #-1120] @ 177a5c │ │ │ │ + ldr r3, [pc, #-1120] @ 177b34 │ │ │ │ + ldr r2, [pc, #-1120] @ 177b38 │ │ │ │ + ldr r1, [pc, #-1120] @ 177b3c │ │ │ │ + ldr r0, [pc, #-1120] @ 177b40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ + b 176ae4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176f34 │ │ │ │ - ldr r3, [pc, #-1156] @ 177a60 │ │ │ │ - ldr r1, [pc, #-1156] @ 177a64 │ │ │ │ - ldr r0, [pc, #-1156] @ 177a68 │ │ │ │ + b 177018 │ │ │ │ + ldr r3, [pc, #-1156] @ 177b44 │ │ │ │ + ldr r1, [pc, #-1156] @ 177b48 │ │ │ │ + ldr r0, [pc, #-1156] @ 177b4c │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #-1112] @ 177aa0 │ │ │ │ + ldr r2, [pc, #-1112] @ 177b84 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 175cf0 │ │ │ │ + b 175dd4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176d00 │ │ │ │ + b 176de4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, r5 │ │ │ │ - beq 176f3c │ │ │ │ + beq 177020 │ │ │ │ ldr r8, [r4, #84] @ 0x54 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17801c │ │ │ │ + beq 178100 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 176d3c │ │ │ │ - b 176d44 │ │ │ │ - ldr r1, [pc, #-1240] @ 177a6c │ │ │ │ - ldr r0, [pc, #-1240] @ 177a70 │ │ │ │ + bne 176e20 │ │ │ │ + b 176e28 │ │ │ │ + ldr r1, [pc, #-1240] @ 177b50 │ │ │ │ + ldr r0, [pc, #-1240] @ 177b54 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1204] @ 177a9c │ │ │ │ + ldr r2, [pc, #-1204] @ 177b80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17733c │ │ │ │ + b 177420 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 176e38 │ │ │ │ + bne 176f1c │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 176f3c │ │ │ │ + b 177020 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176e48 │ │ │ │ - ldr r3, [pc, #-1308] @ 177a74 │ │ │ │ - ldr r1, [pc, #-1308] @ 177a78 │ │ │ │ - ldr r0, [pc, #-1308] @ 177a7c │ │ │ │ + b 176f2c │ │ │ │ + ldr r3, [pc, #-1308] @ 177b58 │ │ │ │ + ldr r1, [pc, #-1308] @ 177b5c │ │ │ │ + ldr r0, [pc, #-1308] @ 177b60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1320] @ 177a80 │ │ │ │ + ldr r2, [pc, #-1320] @ 177b64 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 177e10 │ │ │ │ + b 177ef4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 176dfc │ │ │ │ - ldr r3, [pc, #-1352] @ 177a84 │ │ │ │ - ldr r1, [pc, #-1352] @ 177a88 │ │ │ │ - ldr r0, [pc, #-1352] @ 177a8c │ │ │ │ + b 176ee0 │ │ │ │ + ldr r3, [pc, #-1352] @ 177b68 │ │ │ │ + ldr r1, [pc, #-1352] @ 177b6c │ │ │ │ + ldr r0, [pc, #-1352] @ 177b70 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r8} │ │ │ │ - ldr r2, [pc, #-1348] @ 177a9c │ │ │ │ + ldr r2, [pc, #-1348] @ 177b80 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 176a00 │ │ │ │ - ldr r3, [pc, #-1384] @ 177a90 │ │ │ │ - ldr r1, [pc, #-1384] @ 177a94 │ │ │ │ - ldr r0, [pc, #-1384] @ 177a98 │ │ │ │ + b 176ae4 │ │ │ │ + ldr r3, [pc, #-1384] @ 177b74 │ │ │ │ + ldr r1, [pc, #-1384] @ 177b78 │ │ │ │ + ldr r0, [pc, #-1384] @ 177b7c │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, sl} │ │ │ │ - ldr r2, [pc, #-1392] @ 177a9c │ │ │ │ + ldr r2, [pc, #-1392] @ 177b80 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 17733c │ │ │ │ + b 177420 │ │ │ │ ldr r0, [r6] │ │ │ │ - ldr r1, [pc, #-1416] @ 177aa0 │ │ │ │ + ldr r1, [pc, #-1416] @ 177b84 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r3, [pc, #-1424] @ 177aa4 │ │ │ │ - ldr r2, [pc, #-1424] @ 177aa8 │ │ │ │ - ldr r1, [pc, #-1424] @ 177aac │ │ │ │ - ldr r0, [pc, #-1424] @ 177ab0 │ │ │ │ + ldr r3, [pc, #-1424] @ 177b88 │ │ │ │ + ldr r2, [pc, #-1424] @ 177b8c │ │ │ │ + ldr r1, [pc, #-1424] @ 177b90 │ │ │ │ + ldr r0, [pc, #-1424] @ 177b94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 176a00 │ │ │ │ - ldr r3, [pc, #-1448] @ 177ab4 │ │ │ │ - ldr r1, [pc, #-1448] @ 177ab8 │ │ │ │ - ldr r0, [pc, #-1448] @ 177abc │ │ │ │ + b 176ae4 │ │ │ │ + ldr r3, [pc, #-1448] @ 177b98 │ │ │ │ + ldr r1, [pc, #-1448] @ 177b9c │ │ │ │ + ldr r0, [pc, #-1448] @ 177ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1456] @ 177ac0 │ │ │ │ + ldr r2, [pc, #-1456] @ 177ba4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1472] @ 177ac4 │ │ │ │ - ldr r1, [pc, #-1472] @ 177ac8 │ │ │ │ - ldr r0, [pc, #-1472] @ 177acc │ │ │ │ + ldr r3, [pc, #-1472] @ 177ba8 │ │ │ │ + ldr r1, [pc, #-1472] @ 177bac │ │ │ │ + ldr r0, [pc, #-1472] @ 177bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1480] @ 177ad0 │ │ │ │ + ldr r2, [pc, #-1480] @ 177bb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1496] @ 177ad4 │ │ │ │ - ldr r1, [pc, #-1496] @ 177ad8 │ │ │ │ - ldr r0, [pc, #-1496] @ 177adc │ │ │ │ + ldr r3, [pc, #-1496] @ 177bb8 │ │ │ │ + ldr r1, [pc, #-1496] @ 177bbc │ │ │ │ + ldr r0, [pc, #-1496] @ 177bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1504] @ 177ae0 │ │ │ │ + ldr r2, [pc, #-1504] @ 177bc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1520] @ 177ae4 │ │ │ │ - ldr r1, [pc, #-1520] @ 177ae8 │ │ │ │ - ldr r0, [pc, #-1520] @ 177aec │ │ │ │ + ldr r3, [pc, #-1520] @ 177bc8 │ │ │ │ + ldr r1, [pc, #-1520] @ 177bcc │ │ │ │ + ldr r0, [pc, #-1520] @ 177bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1528] @ 177af0 │ │ │ │ + ldr r2, [pc, #-1528] @ 177bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1544] @ 177af4 │ │ │ │ - ldr r1, [pc, #-1544] @ 177af8 │ │ │ │ - ldr r0, [pc, #-1544] @ 177afc │ │ │ │ + ldr r3, [pc, #-1544] @ 177bd8 │ │ │ │ + ldr r1, [pc, #-1544] @ 177bdc │ │ │ │ + ldr r0, [pc, #-1544] @ 177be0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1552] @ 177b00 │ │ │ │ + ldr r2, [pc, #-1552] @ 177be4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1568] @ 177b04 │ │ │ │ - ldr r1, [pc, #-1568] @ 177b08 │ │ │ │ - ldr r0, [pc, #-1568] @ 177b0c │ │ │ │ + ldr r3, [pc, #-1568] @ 177be8 │ │ │ │ + ldr r1, [pc, #-1568] @ 177bec │ │ │ │ + ldr r0, [pc, #-1568] @ 177bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1576] @ 177b10 │ │ │ │ + ldr r2, [pc, #-1576] @ 177bf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1592] @ 177b14 │ │ │ │ - ldr r1, [pc, #-1592] @ 177b18 │ │ │ │ - ldr r0, [pc, #-1592] @ 177b1c │ │ │ │ + ldr r3, [pc, #-1592] @ 177bf8 │ │ │ │ + ldr r1, [pc, #-1592] @ 177bfc │ │ │ │ + ldr r0, [pc, #-1592] @ 177c00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1600] @ 177b20 │ │ │ │ + ldr r2, [pc, #-1600] @ 177c04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1616] @ 177b24 │ │ │ │ - ldr r1, [pc, #-1616] @ 177b28 │ │ │ │ - ldr r0, [pc, #-1616] @ 177b2c │ │ │ │ + ldr r3, [pc, #-1616] @ 177c08 │ │ │ │ + ldr r1, [pc, #-1616] @ 177c0c │ │ │ │ + ldr r0, [pc, #-1616] @ 177c10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1624] @ 177b30 │ │ │ │ + ldr r2, [pc, #-1624] @ 177c14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1640] @ 177b34 │ │ │ │ - ldr r1, [pc, #-1640] @ 177b38 │ │ │ │ - ldr r0, [pc, #-1640] @ 177b3c │ │ │ │ + ldr r3, [pc, #-1640] @ 177c18 │ │ │ │ + ldr r1, [pc, #-1640] @ 177c1c │ │ │ │ + ldr r0, [pc, #-1640] @ 177c20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1648] @ 177b40 │ │ │ │ + ldr r2, [pc, #-1648] @ 177c24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1664] @ 177b44 │ │ │ │ - ldr r1, [pc, #-1664] @ 177b48 │ │ │ │ - ldr r0, [pc, #-1664] @ 177b4c │ │ │ │ + ldr r3, [pc, #-1664] @ 177c28 │ │ │ │ + ldr r1, [pc, #-1664] @ 177c2c │ │ │ │ + ldr r0, [pc, #-1664] @ 177c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1672] @ 177b50 │ │ │ │ + ldr r2, [pc, #-1672] @ 177c34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1688] @ 177b54 │ │ │ │ - ldr r1, [pc, #-1688] @ 177b58 │ │ │ │ - ldr r0, [pc, #-1688] @ 177b5c │ │ │ │ + ldr r3, [pc, #-1688] @ 177c38 │ │ │ │ + ldr r1, [pc, #-1688] @ 177c3c │ │ │ │ + ldr r0, [pc, #-1688] @ 177c40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1696] @ 177b60 │ │ │ │ + ldr r2, [pc, #-1696] @ 177c44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1712] @ 177b64 │ │ │ │ - ldr r1, [pc, #-1712] @ 177b68 │ │ │ │ - ldr r0, [pc, #-1712] @ 177b6c │ │ │ │ + ldr r3, [pc, #-1712] @ 177c48 │ │ │ │ + ldr r1, [pc, #-1712] @ 177c4c │ │ │ │ + ldr r0, [pc, #-1712] @ 177c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1720] @ 177b70 │ │ │ │ + ldr r2, [pc, #-1720] @ 177c54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1736] @ 177b74 │ │ │ │ - ldr r1, [pc, #-1736] @ 177b78 │ │ │ │ - ldr r0, [pc, #-1736] @ 177b7c │ │ │ │ + ldr r3, [pc, #-1736] @ 177c58 │ │ │ │ + ldr r1, [pc, #-1736] @ 177c5c │ │ │ │ + ldr r0, [pc, #-1736] @ 177c60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1744] @ 177b80 │ │ │ │ + ldr r2, [pc, #-1744] @ 177c64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1760] @ 177b84 │ │ │ │ - ldr r1, [pc, #-1760] @ 177b88 │ │ │ │ - ldr r0, [pc, #-1760] @ 177b8c │ │ │ │ + ldr r3, [pc, #-1760] @ 177c68 │ │ │ │ + ldr r1, [pc, #-1760] @ 177c6c │ │ │ │ + ldr r0, [pc, #-1760] @ 177c70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1768] @ 177b90 │ │ │ │ + ldr r2, [pc, #-1768] @ 177c74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1784] @ 177b94 │ │ │ │ - ldr r1, [pc, #-1784] @ 177b98 │ │ │ │ - ldr r0, [pc, #-1784] @ 177b9c │ │ │ │ + ldr r3, [pc, #-1784] @ 177c78 │ │ │ │ + ldr r1, [pc, #-1784] @ 177c7c │ │ │ │ + ldr r0, [pc, #-1784] @ 177c80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1792] @ 177ba0 │ │ │ │ + ldr r2, [pc, #-1792] @ 177c84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1808] @ 177ba4 │ │ │ │ - ldr r1, [pc, #-1808] @ 177ba8 │ │ │ │ - ldr r0, [pc, #-1808] @ 177bac │ │ │ │ + ldr r3, [pc, #-1808] @ 177c88 │ │ │ │ + ldr r1, [pc, #-1808] @ 177c8c │ │ │ │ + ldr r0, [pc, #-1808] @ 177c90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1816] @ 177bb0 │ │ │ │ + ldr r2, [pc, #-1816] @ 177c94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1832] @ 177bb4 │ │ │ │ - ldr r1, [pc, #-1832] @ 177bb8 │ │ │ │ - ldr r0, [pc, #-1832] @ 177bbc │ │ │ │ + ldr r3, [pc, #-1832] @ 177c98 │ │ │ │ + ldr r1, [pc, #-1832] @ 177c9c │ │ │ │ + ldr r0, [pc, #-1832] @ 177ca0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1840] @ 177bc0 │ │ │ │ + ldr r2, [pc, #-1840] @ 177ca4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1856] @ 177bc4 │ │ │ │ - ldr r1, [pc, #-1856] @ 177bc8 │ │ │ │ - ldr r0, [pc, #-1856] @ 177bcc │ │ │ │ + ldr r3, [pc, #-1856] @ 177ca8 │ │ │ │ + ldr r1, [pc, #-1856] @ 177cac │ │ │ │ + ldr r0, [pc, #-1856] @ 177cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1864] @ 177bd0 │ │ │ │ + ldr r2, [pc, #-1864] @ 177cb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1880] @ 177bd4 │ │ │ │ - ldr r1, [pc, #-1880] @ 177bd8 │ │ │ │ - ldr r0, [pc, #-1880] @ 177bdc │ │ │ │ + ldr r3, [pc, #-1880] @ 177cb8 │ │ │ │ + ldr r1, [pc, #-1880] @ 177cbc │ │ │ │ + ldr r0, [pc, #-1880] @ 177cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1888] @ 177be0 │ │ │ │ + ldr r2, [pc, #-1888] @ 177cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1904] @ 177be4 │ │ │ │ - ldr r1, [pc, #-1904] @ 177be8 │ │ │ │ - ldr r0, [pc, #-1904] @ 177bec │ │ │ │ + ldr r3, [pc, #-1904] @ 177cc8 │ │ │ │ + ldr r1, [pc, #-1904] @ 177ccc │ │ │ │ + ldr r0, [pc, #-1904] @ 177cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1912] @ 177bf0 │ │ │ │ + ldr r2, [pc, #-1912] @ 177cd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1928] @ 177bf4 │ │ │ │ - ldr r1, [pc, #-1928] @ 177bf8 │ │ │ │ - ldr r0, [pc, #-1928] @ 177bfc │ │ │ │ + ldr r3, [pc, #-1928] @ 177cd8 │ │ │ │ + ldr r1, [pc, #-1928] @ 177cdc │ │ │ │ + ldr r0, [pc, #-1928] @ 177ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1936] @ 177c00 │ │ │ │ + ldr r2, [pc, #-1936] @ 177ce4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1952] @ 177c04 │ │ │ │ - ldr r1, [pc, #-1952] @ 177c08 │ │ │ │ - ldr r0, [pc, #-1952] @ 177c0c │ │ │ │ + ldr r3, [pc, #-1952] @ 177ce8 │ │ │ │ + ldr r1, [pc, #-1952] @ 177cec │ │ │ │ + ldr r0, [pc, #-1952] @ 177cf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1552 @ 0x610 │ │ │ │ - ldr r2, [pc, #-1960] @ 177c10 │ │ │ │ + ldr r2, [pc, #-1960] @ 177cf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -001783c4 : │ │ │ │ +001784a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 178488 │ │ │ │ + ldr ip, [pc, #172] @ 17856c │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 17848c │ │ │ │ + ldr lr, [pc, #156] @ 178570 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2000 @ 0x7d0 │ │ │ │ - ldr ip, [pc, #144] @ 178490 │ │ │ │ + ldr ip, [pc, #144] @ 178574 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -305705,986 +305762,986 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 178458 │ │ │ │ + beq 17853c │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 1744e8 │ │ │ │ - ldr r2, [pc, #52] @ 178494 │ │ │ │ - ldr r3, [pc, #44] @ 178490 │ │ │ │ + bl 1745cc │ │ │ │ + ldr r2, [pc, #52] @ 178578 │ │ │ │ + ldr r3, [pc, #44] @ 178574 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 178484 │ │ │ │ + bne 178568 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq lr, sp, r4, lsr #14 │ │ │ │ - strdeq r7, [ip], -ip @ │ │ │ │ + eoreq lr, sp, r0, asr #12 │ │ │ │ + eoreq r7, ip, r8, lsl fp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaeq ip, r8, fp, r7 │ │ │ │ + @ instruction: 0x002c7ab4 │ │ │ │ │ │ │ │ -00178498 : │ │ │ │ +0017857c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 1784d4 │ │ │ │ - ldr r2, [pc, #36] @ 1784d8 │ │ │ │ + ldr r3, [pc, #36] @ 1785b8 │ │ │ │ + ldr r2, [pc, #36] @ 1785bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1744e8 │ │ │ │ + bl 1745cc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r7, ip, r8, asr #22 │ │ │ │ + eoreq r7, ip, r4, ror #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001784dc : │ │ │ │ +001785c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 178584 │ │ │ │ + ldr r3, [pc, #132] @ 178668 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2048 @ 0x800 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 178588 │ │ │ │ + ldr r5, [pc, #108] @ 17866c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17857c │ │ │ │ - ldr r3, [pc, #96] @ 17858c │ │ │ │ + beq 178660 │ │ │ │ + ldr r3, [pc, #96] @ 178670 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 178548 │ │ │ │ + bne 17862c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 178498 │ │ │ │ - ldr r0, [pc, #64] @ 178590 │ │ │ │ + b 17857c │ │ │ │ + ldr r0, [pc, #64] @ 178674 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 178594 │ │ │ │ - ldr r1, [pc, #52] @ 178598 │ │ │ │ - ldr r0, [pc, #52] @ 17859c │ │ │ │ + ldr r3, [pc, #52] @ 178678 │ │ │ │ + ldr r1, [pc, #52] @ 17867c │ │ │ │ + ldr r0, [pc, #52] @ 178680 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq lr, sp, r0, lsl #12 │ │ │ │ - eoreq r7, ip, r0, ror #21 │ │ │ │ + eoreq lr, sp, ip, lsl r5 │ │ │ │ + strdeq r7, [ip], -ip @ │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ - mlaeq r8, r4, sl, r5 │ │ │ │ + mlaeq r8, r8, sl, r5 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eoreq r7, r8, ip, lsr #29 │ │ │ │ - eoreq r5, r8, r4, lsr #19 │ │ │ │ + @ instruction: 0x00287eb0 │ │ │ │ + eoreq r5, r8, r8, lsr #19 │ │ │ │ │ │ │ │ -001785a0 : │ │ │ │ +00178684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 1785e0 │ │ │ │ - ldr r3, [pc, #40] @ 1785e4 │ │ │ │ + ldr ip, [pc, #40] @ 1786c4 │ │ │ │ + ldr r3, [pc, #40] @ 1786c8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 1744e8 │ │ │ │ + bl 1745cc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r7, ip, r0, asr #20 │ │ │ │ + eoreq r7, ip, ip, asr r9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001785e8 : │ │ │ │ +001786cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 1786e8 │ │ │ │ + ldr ip, [pc, #220] @ 1787cc │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 1786ec │ │ │ │ + ldr r3, [pc, #212] @ 1787d0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 1786f0 │ │ │ │ + ldr r3, [pc, #188] @ 1787d4 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2096 @ 0x830 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 1786f4 │ │ │ │ + ldr r5, [pc, #164] @ 1787d8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1786dc │ │ │ │ - ldr r3, [pc, #152] @ 1786f8 │ │ │ │ + beq 1787c0 │ │ │ │ + ldr r3, [pc, #152] @ 1787dc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1786a8 │ │ │ │ + bne 17878c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 1785a0 │ │ │ │ - ldr r2, [pc, #120] @ 1786fc │ │ │ │ - ldr r3, [pc, #100] @ 1786ec │ │ │ │ + bl 178684 │ │ │ │ + ldr r2, [pc, #120] @ 1787e0 │ │ │ │ + ldr r3, [pc, #100] @ 1787d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1786e4 │ │ │ │ + bne 1787c8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 178700 │ │ │ │ + ldr r0, [pc, #80] @ 1787e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 178704 │ │ │ │ - ldr r1, [pc, #68] @ 178708 │ │ │ │ - ldr r0, [pc, #68] @ 17870c │ │ │ │ + ldr r3, [pc, #68] @ 1787e8 │ │ │ │ + ldr r1, [pc, #68] @ 1787ec │ │ │ │ + ldr r0, [pc, #68] @ 1787f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 17867c │ │ │ │ + b 178760 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r7, ip, r4, ror #19 │ │ │ │ + eoreq r7, ip, r0, lsl #18 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq lr, sp, ip, asr #9 │ │ │ │ - eoreq r7, ip, ip, lsr #19 │ │ │ │ + eoreq lr, sp, r8, ror #7 │ │ │ │ + eoreq r7, ip, r8, asr #17 │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ - eoreq r7, ip, r4, ror r9 │ │ │ │ - eoreq r5, r8, r4, lsr r9 │ │ │ │ + mlaeq ip, r0, r8, r7 │ │ │ │ + eoreq r5, r8, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eoreq r7, r8, r8, asr sp │ │ │ │ - eoreq r5, r8, r4, asr #16 │ │ │ │ + eoreq r7, r8, ip, asr sp │ │ │ │ + eoreq r5, r8, r8, asr #16 │ │ │ │ │ │ │ │ -00178710 : │ │ │ │ +001787f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 17882c │ │ │ │ + ldr r2, [pc, #256] @ 178910 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 1787d8 │ │ │ │ + beq 1788bc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 178830 │ │ │ │ + ldr r3, [pc, #224] @ 178914 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1787c0 │ │ │ │ + beq 1788a4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 1744e8 │ │ │ │ + bl 1745cc │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 178798 │ │ │ │ + beq 17887c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 178810 │ │ │ │ + beq 1788f4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1787b4 │ │ │ │ + beq 178898 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 1787fc │ │ │ │ + beq 1788e0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 178768 │ │ │ │ - ldr r3, [pc, #80] @ 178830 │ │ │ │ + b 17884c │ │ │ │ + ldr r3, [pc, #80] @ 178914 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17881c │ │ │ │ + beq 178900 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 178750 │ │ │ │ + b 178834 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178798 │ │ │ │ + b 17887c │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 178758 │ │ │ │ - b 1787d0 │ │ │ │ - eoreq r7, ip, ip, asr #17 │ │ │ │ + bne 17883c │ │ │ │ + b 1788b4 │ │ │ │ + eoreq r7, ip, r8, ror #15 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00178834 : │ │ │ │ +00178918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 178954 │ │ │ │ + ldr ip, [pc, #252] @ 178a38 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 178958 │ │ │ │ + ldr r3, [pc, #244] @ 178a3c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 17895c │ │ │ │ + ldr r3, [pc, #220] @ 178a40 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #2144 @ 0x860 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 178960 │ │ │ │ + ldr r5, [pc, #168] @ 178a44 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 178948 │ │ │ │ - ldr r3, [pc, #156] @ 178964 │ │ │ │ + beq 178a2c │ │ │ │ + ldr r3, [pc, #156] @ 178a48 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 178914 │ │ │ │ + bne 1789f8 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 178710 │ │ │ │ - ldr r2, [pc, #120] @ 178968 │ │ │ │ - ldr r3, [pc, #100] @ 178958 │ │ │ │ + bl 1787f4 │ │ │ │ + ldr r2, [pc, #120] @ 178a4c │ │ │ │ + ldr r3, [pc, #100] @ 178a3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 178950 │ │ │ │ + bne 178a34 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 17896c │ │ │ │ + ldr r0, [pc, #80] @ 178a50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 178970 │ │ │ │ - ldr r1, [pc, #68] @ 178974 │ │ │ │ - ldr r0, [pc, #68] @ 178978 │ │ │ │ + ldr r3, [pc, #68] @ 178a54 │ │ │ │ + ldr r1, [pc, #68] @ 178a58 │ │ │ │ + ldr r0, [pc, #68] @ 178a5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1788e8 │ │ │ │ + b 1789cc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaeq ip, r8, r7, r7 │ │ │ │ + @ instruction: 0x002c76b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq lr, sp, ip, ror r2 │ │ │ │ - eoreq r7, ip, r4, asr #14 │ │ │ │ + mlaeq sp, r8, r1, lr │ │ │ │ + eoreq r7, ip, r0, ror #12 │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ - eoreq r7, ip, r8, lsl #14 │ │ │ │ - eoreq r5, r8, r8, asr #13 │ │ │ │ + eoreq r7, ip, r4, lsr #12 │ │ │ │ + eoreq r5, r8, ip, asr #13 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - strdeq r7, [r8], -r4 @ │ │ │ │ - ldrdeq r5, [r8], -r8 @ │ │ │ │ + strdeq r7, [r8], -r8 @ │ │ │ │ + ldrdeq r5, [r8], -ip @ │ │ │ │ │ │ │ │ -0017897c : │ │ │ │ +00178a60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1500] @ 178f70 │ │ │ │ - ldr r1, [pc, #1500] @ 178f74 │ │ │ │ + ldr ip, [pc, #1500] @ 179054 │ │ │ │ + ldr r1, [pc, #1500] @ 179058 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1492] @ 178f78 │ │ │ │ - ldr r2, [pc, #1492] @ 178f7c │ │ │ │ - ldr r3, [pc, #1492] @ 178f80 │ │ │ │ + ldr r5, [pc, #1492] @ 17905c │ │ │ │ + ldr r2, [pc, #1492] @ 179060 │ │ │ │ + ldr r3, [pc, #1492] @ 179064 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 178bd8 │ │ │ │ - ldr r3, [pc, #1440] @ 178f84 │ │ │ │ + beq 178cbc │ │ │ │ + ldr r3, [pc, #1440] @ 179068 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 178710 │ │ │ │ + bl 1787f4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 178b70 │ │ │ │ + bne 178c54 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 178cac │ │ │ │ + beq 178d90 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 178d64 │ │ │ │ + beq 178e48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 178f00 │ │ │ │ - ldr r2, [pc, #1332] @ 178f88 │ │ │ │ + beq 178fe4 │ │ │ │ + ldr r2, [pc, #1332] @ 17906c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 178f4c │ │ │ │ - ldr r2, [pc, #1320] @ 178f8c │ │ │ │ + beq 179030 │ │ │ │ + ldr r2, [pc, #1320] @ 179070 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 178ed0 │ │ │ │ + beq 178fb4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 178efc │ │ │ │ + ble 178fe0 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 178efc │ │ │ │ + beq 178fe0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 178ab0 │ │ │ │ + beq 178b94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 178ca0 │ │ │ │ + beq 178d84 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 178c2c │ │ │ │ + beq 178d10 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 178ea8 │ │ │ │ + beq 178f8c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178ae4 │ │ │ │ + beq 178bc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 178d58 │ │ │ │ + beq 178e3c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 178f24 │ │ │ │ + beq 179008 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178b08 │ │ │ │ + beq 178bec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 178d4c │ │ │ │ + beq 178e30 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 178ed4 │ │ │ │ + beq 178fb8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178b2c │ │ │ │ + beq 178c10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 178d40 │ │ │ │ - ldr r3, [pc, #1104] @ 178f84 │ │ │ │ + beq 178e24 │ │ │ │ + ldr r3, [pc, #1104] @ 179068 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1092] @ 178f90 │ │ │ │ - ldr r3, [pc, #1060] @ 178f74 │ │ │ │ + ldr r2, [pc, #1092] @ 179074 │ │ │ │ + ldr r3, [pc, #1060] @ 179058 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 178db4 │ │ │ │ + bne 178e98 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178b94 │ │ │ │ + beq 178c78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 178b94 │ │ │ │ + bne 178c78 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178bb8 │ │ │ │ + beq 178c9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 178bb8 │ │ │ │ + bne 178c9c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #980] @ 178f94 │ │ │ │ - ldr r1, [pc, #980] @ 178f98 │ │ │ │ + ldr r3, [pc, #980] @ 179078 │ │ │ │ + ldr r1, [pc, #980] @ 17907c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 178b44 │ │ │ │ + b 178c28 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 178a2c │ │ │ │ - ldr r3, [pc, #912] @ 178f9c │ │ │ │ - ldr r1, [pc, #912] @ 178fa0 │ │ │ │ - ldr r0, [pc, #912] @ 178fa4 │ │ │ │ + bne 178b10 │ │ │ │ + ldr r3, [pc, #912] @ 179080 │ │ │ │ + ldr r1, [pc, #912] @ 179084 │ │ │ │ + ldr r0, [pc, #912] @ 179088 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #904] @ 178fa8 │ │ │ │ + ldr r2, [pc, #904] @ 17908c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 178e58 │ │ │ │ + beq 178f3c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178c50 │ │ │ │ + beq 178d34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 178d6c │ │ │ │ + beq 178e50 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 178e30 │ │ │ │ + beq 178f14 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178c74 │ │ │ │ + beq 178d58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 178d78 │ │ │ │ + beq 178e5c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 178e08 │ │ │ │ + beq 178eec │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178c98 │ │ │ │ + beq 178d7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 178d84 │ │ │ │ + beq 178e68 │ │ │ │ bl aa3f4 │ │ │ │ - b 178bd0 │ │ │ │ + b 178cb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178ab0 │ │ │ │ + b 178b94 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178cc8 │ │ │ │ + beq 178dac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 178da8 │ │ │ │ + beq 178e8c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 178e80 │ │ │ │ + beq 178f64 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178cec │ │ │ │ + beq 178dd0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 178d9c │ │ │ │ + beq 178e80 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 178de0 │ │ │ │ + beq 178ec4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178d10 │ │ │ │ + beq 178df4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 178d90 │ │ │ │ + beq 178e74 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 178db8 │ │ │ │ + beq 178e9c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 178bd0 │ │ │ │ + beq 178cb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 178bd0 │ │ │ │ + bne 178cb4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178bd0 │ │ │ │ + b 178cb4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178b2c │ │ │ │ + b 178c10 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178b08 │ │ │ │ + b 178bec │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178ae4 │ │ │ │ + b 178bc8 │ │ │ │ bl aa8fc │ │ │ │ - b 178a3c │ │ │ │ + b 178b20 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178c50 │ │ │ │ + b 178d34 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178c74 │ │ │ │ + b 178d58 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178c98 │ │ │ │ + b 178d7c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178d10 │ │ │ │ + b 178df4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178cec │ │ │ │ + b 178dd0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 178cc8 │ │ │ │ + b 178dac │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 178fac │ │ │ │ - ldr r1, [pc, #492] @ 178fb0 │ │ │ │ - ldr r0, [pc, #492] @ 178fb4 │ │ │ │ + ldr r3, [pc, #492] @ 179090 │ │ │ │ + ldr r1, [pc, #492] @ 179094 │ │ │ │ + ldr r0, [pc, #492] @ 179098 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #484] @ 178fb8 │ │ │ │ + ldr r2, [pc, #484] @ 17909c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 178fbc │ │ │ │ - ldr r1, [pc, #468] @ 178fc0 │ │ │ │ - ldr r0, [pc, #468] @ 178fc4 │ │ │ │ + ldr r3, [pc, #468] @ 1790a0 │ │ │ │ + ldr r1, [pc, #468] @ 1790a4 │ │ │ │ + ldr r0, [pc, #468] @ 1790a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #460] @ 178fc8 │ │ │ │ + ldr r2, [pc, #460] @ 1790ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 178fcc │ │ │ │ - ldr r1, [pc, #444] @ 178fd0 │ │ │ │ - ldr r0, [pc, #444] @ 178fd4 │ │ │ │ + ldr r3, [pc, #444] @ 1790b0 │ │ │ │ + ldr r1, [pc, #444] @ 1790b4 │ │ │ │ + ldr r0, [pc, #444] @ 1790b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #436] @ 178fd8 │ │ │ │ + ldr r2, [pc, #436] @ 1790bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #420] @ 178fdc │ │ │ │ - ldr r1, [pc, #420] @ 178fe0 │ │ │ │ - ldr r0, [pc, #420] @ 178fe4 │ │ │ │ + ldr r3, [pc, #420] @ 1790c0 │ │ │ │ + ldr r1, [pc, #420] @ 1790c4 │ │ │ │ + ldr r0, [pc, #420] @ 1790c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #412] @ 178fe8 │ │ │ │ + ldr r2, [pc, #412] @ 1790cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 178fec │ │ │ │ - ldr r1, [pc, #396] @ 178ff0 │ │ │ │ - ldr r0, [pc, #396] @ 178ff4 │ │ │ │ + ldr r3, [pc, #396] @ 1790d0 │ │ │ │ + ldr r1, [pc, #396] @ 1790d4 │ │ │ │ + ldr r0, [pc, #396] @ 1790d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #388] @ 178ff8 │ │ │ │ + ldr r2, [pc, #388] @ 1790dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #372] @ 178ffc │ │ │ │ - ldr r1, [pc, #372] @ 179000 │ │ │ │ - ldr r0, [pc, #372] @ 179004 │ │ │ │ + ldr r3, [pc, #372] @ 1790e0 │ │ │ │ + ldr r1, [pc, #372] @ 1790e4 │ │ │ │ + ldr r0, [pc, #372] @ 1790e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #364] @ 179008 │ │ │ │ + ldr r2, [pc, #364] @ 1790ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #348] @ 17900c │ │ │ │ - ldr r1, [pc, #348] @ 179010 │ │ │ │ - ldr r0, [pc, #348] @ 179014 │ │ │ │ + ldr r3, [pc, #348] @ 1790f0 │ │ │ │ + ldr r1, [pc, #348] @ 1790f4 │ │ │ │ + ldr r0, [pc, #348] @ 1790f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #340] @ 179018 │ │ │ │ + ldr r2, [pc, #340] @ 1790fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #320] @ 17901c │ │ │ │ - ldr r1, [pc, #320] @ 179020 │ │ │ │ - ldr r0, [pc, #320] @ 179024 │ │ │ │ + ldr r3, [pc, #320] @ 179100 │ │ │ │ + ldr r1, [pc, #320] @ 179104 │ │ │ │ + ldr r0, [pc, #320] @ 179108 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #312] @ 179028 │ │ │ │ + ldr r2, [pc, #312] @ 17910c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #292] @ 17902c │ │ │ │ - ldr r1, [pc, #292] @ 179030 │ │ │ │ - ldr r0, [pc, #292] @ 179034 │ │ │ │ + ldr r3, [pc, #292] @ 179110 │ │ │ │ + ldr r1, [pc, #292] @ 179114 │ │ │ │ + ldr r0, [pc, #292] @ 179118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ 179038 │ │ │ │ - ldr r1, [pc, #268] @ 17903c │ │ │ │ - ldr r0, [pc, #268] @ 179040 │ │ │ │ + ldr r3, [pc, #268] @ 17911c │ │ │ │ + ldr r1, [pc, #268] @ 179120 │ │ │ │ + ldr r0, [pc, #268] @ 179124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ - ldr r2, [pc, #260] @ 179044 │ │ │ │ + ldr r2, [pc, #260] @ 179128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 179048 │ │ │ │ - ldr r1, [pc, #244] @ 17904c │ │ │ │ - ldr r0, [pc, #244] @ 179050 │ │ │ │ + ldr r3, [pc, #244] @ 17912c │ │ │ │ + ldr r1, [pc, #244] @ 179130 │ │ │ │ + ldr r0, [pc, #244] @ 179134 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 179054 │ │ │ │ + ldr r2, [pc, #240] @ 179138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r7, ip, r4, ror #12 │ │ │ │ + eoreq r7, ip, r0, lsl #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r7, ip, r0, asr #12 │ │ │ │ + eoreq r7, ip, ip, asr r5 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r7, ip, ip, lsr #9 │ │ │ │ + eoreq r7, ip, r8, asr #7 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - mlaeq r8, r0, r8, r7 │ │ │ │ - eoreq sl, sl, r8, asr r5 │ │ │ │ - eoreq ip, r7, r8, asr r6 │ │ │ │ - eoreq ip, r7, ip, lsl #13 │ │ │ │ + mlaeq r8, r4, r8, r7 │ │ │ │ + eoreq sl, sl, ip, asr r5 │ │ │ │ + eoreq ip, r7, ip, asr r6 │ │ │ │ + mlaeq r7, r0, r6, ip │ │ │ │ muleq r0, r5, r6 │ │ │ │ - eoreq sl, sl, r4, lsr #7 │ │ │ │ - eoreq ip, r7, r4, lsr #9 │ │ │ │ - eoreq r7, r8, r4, ror r6 │ │ │ │ + eoreq sl, sl, r8, lsr #7 │ │ │ │ + eoreq ip, r7, r8, lsr #9 │ │ │ │ + eoreq r7, r8, r8, ror r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eoreq sl, sl, ip, ror r3 │ │ │ │ - eoreq ip, r7, ip, ror r4 │ │ │ │ - eoreq r7, r8, r0, asr #12 │ │ │ │ + eoreq sl, sl, r0, lsl #7 │ │ │ │ + eoreq ip, r7, r0, lsl #9 │ │ │ │ + eoreq r7, r8, r4, asr #12 │ │ │ │ muleq r0, r7, r6 │ │ │ │ - eoreq sl, sl, r4, asr r3 │ │ │ │ - eoreq ip, r7, r4, asr r4 │ │ │ │ - eoreq r7, r8, r4, lsr #12 │ │ │ │ + eoreq sl, sl, r8, asr r3 │ │ │ │ + eoreq ip, r7, r8, asr r4 │ │ │ │ + eoreq r7, r8, r8, lsr #12 │ │ │ │ muleq r0, sp, r6 │ │ │ │ - eoreq sl, sl, ip, lsr #6 │ │ │ │ - eoreq ip, r7, ip, lsr #8 │ │ │ │ - strdeq r7, [r8], -r0 @ │ │ │ │ + eoreq sl, sl, r0, lsr r3 │ │ │ │ + eoreq ip, r7, r0, lsr r4 │ │ │ │ + strdeq r7, [r8], -r4 @ │ │ │ │ muleq r0, ip, r6 │ │ │ │ - eoreq sl, sl, r4, lsl #6 │ │ │ │ - eoreq ip, r7, r4, lsl #8 │ │ │ │ - @ instruction: 0x002875bc │ │ │ │ + eoreq sl, sl, r8, lsl #6 │ │ │ │ + eoreq ip, r7, r8, lsl #8 │ │ │ │ + eoreq r7, r8, r0, asr #11 │ │ │ │ muleq r0, fp, r6 │ │ │ │ - ldrdeq sl, [sl], -ip @ │ │ │ │ - ldrdeq ip, [r7], -ip @ │ │ │ │ - mlaeq r8, r4, r5, r7 │ │ │ │ + eoreq sl, sl, r0, ror #5 │ │ │ │ + eoreq ip, r7, r0, ror #7 │ │ │ │ + mlaeq r8, r8, r5, r7 │ │ │ │ muleq r0, r6, r6 │ │ │ │ - @ instruction: 0x002aa2b4 │ │ │ │ - @ instruction: 0x0027c3b4 │ │ │ │ - eoreq r7, r8, ip, ror #10 │ │ │ │ + @ instruction: 0x002aa2b8 │ │ │ │ + @ instruction: 0x0027c3b8 │ │ │ │ + eoreq r7, r8, r0, ror r5 │ │ │ │ andeq sp, r0, lr, ror r6 │ │ │ │ - eoreq sl, sl, r8, lsl #5 │ │ │ │ - eoreq ip, r7, r8, lsl #7 │ │ │ │ - eoreq r7, r8, r8, asr r5 │ │ │ │ + eoreq sl, sl, ip, lsl #5 │ │ │ │ + eoreq ip, r7, ip, lsl #7 │ │ │ │ + eoreq r7, r8, ip, asr r5 │ │ │ │ andeq sp, r0, r0, lsl #13 │ │ │ │ - eoreq r6, sl, ip, ror #4 │ │ │ │ - eoreq ip, r7, ip, lsl #9 │ │ │ │ - @ instruction: 0x0027c4b8 │ │ │ │ - eoreq sl, sl, r8, lsr r2 │ │ │ │ - eoreq ip, r7, r8, lsr r3 │ │ │ │ - strdeq r7, [r8], -ip @ │ │ │ │ + eoreq r6, sl, r0, ror r2 │ │ │ │ + mlaeq r7, r0, r4, ip │ │ │ │ + @ instruction: 0x0027c4bc │ │ │ │ + eoreq sl, sl, ip, lsr r2 │ │ │ │ + eoreq ip, r7, ip, lsr r3 │ │ │ │ + eoreq r7, r8, r0, lsl #10 │ │ │ │ andeq sp, r0, pc, ror r6 │ │ │ │ - eoreq r6, sl, r0, lsr #4 │ │ │ │ - strdeq ip, [r7], -ip @ │ │ │ │ - eoreq pc, r7, r4, lsr #10 │ │ │ │ + eoreq r6, sl, r4, lsr #4 │ │ │ │ + eoreq ip, r7, r0, lsl #8 │ │ │ │ + eoreq pc, r7, r8, lsr #10 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00179058 : │ │ │ │ +0017913c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 179100 │ │ │ │ + ldr r3, [pc, #132] @ 1791e4 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 179104 │ │ │ │ + ldr r5, [pc, #108] @ 1791e8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1790f8 │ │ │ │ - ldr r3, [pc, #96] @ 179108 │ │ │ │ + beq 1791dc │ │ │ │ + ldr r3, [pc, #96] @ 1791ec │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1790c4 │ │ │ │ + bne 1791a8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 17897c │ │ │ │ - ldr r0, [pc, #64] @ 17910c │ │ │ │ + b 178a60 │ │ │ │ + ldr r0, [pc, #64] @ 1791f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 179110 │ │ │ │ - ldr r1, [pc, #52] @ 179114 │ │ │ │ - ldr r0, [pc, #52] @ 179118 │ │ │ │ + ldr r3, [pc, #52] @ 1791f4 │ │ │ │ + ldr r1, [pc, #52] @ 1791f8 │ │ │ │ + ldr r0, [pc, #52] @ 1791fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq sp, sp, r4, lsl #21 │ │ │ │ - eoreq r6, ip, r4, ror #30 │ │ │ │ + eoreq sp, sp, r0, lsr #19 │ │ │ │ + eoreq r6, ip, r0, lsl #29 │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ - eoreq r4, r8, r8, lsl pc │ │ │ │ + eoreq r4, r8, ip, lsl pc │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - mlaeq r8, r0, r3, r7 │ │ │ │ - eoreq r4, r8, r8, lsr #28 │ │ │ │ + mlaeq r8, r4, r3, r7 │ │ │ │ + eoreq r4, r8, ip, lsr #28 │ │ │ │ │ │ │ │ -0017911c : │ │ │ │ +00179200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r0, [pc, #4084] @ 17a12c │ │ │ │ + ldr r0, [pc, #4084] @ 17a210 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r2, [pc, #4076] @ 17a130 │ │ │ │ + ldr r2, [pc, #4076] @ 17a214 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - ldr r7, [pc, #4068] @ 17a134 │ │ │ │ + ldr r7, [pc, #4068] @ 17a218 │ │ │ │ sub sp, sp, #120 @ 0x78 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 179a74 │ │ │ │ + beq 179b58 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ - beq 179ac0 │ │ │ │ + beq 179ba4 │ │ │ │ tst r5, #1 │ │ │ │ - bne 1799b0 │ │ │ │ + bne 179a94 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17936c │ │ │ │ + beq 179450 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 179520 │ │ │ │ + beq 179604 │ │ │ │ cmp r5, #4 │ │ │ │ - bne 179a14 │ │ │ │ - ldr r2, [pc, #3964] @ 17a138 │ │ │ │ + bne 179af8 │ │ │ │ + ldr r2, [pc, #3964] @ 17a21c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - beq 179b18 │ │ │ │ + beq 179bfc │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #3940] @ 17a13c │ │ │ │ - ldr r1, [pc, #3940] @ 17a140 │ │ │ │ + ldr r3, [pc, #3940] @ 17a220 │ │ │ │ + ldr r1, [pc, #3940] @ 17a224 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #3936] @ 17a144 │ │ │ │ + ldr r0, [pc, #3936] @ 17a228 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 179278 │ │ │ │ + beq 17935c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179228 │ │ │ │ + beq 17930c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179c10 │ │ │ │ + beq 179cf4 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17a8dc │ │ │ │ + beq 17a9c0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179250 │ │ │ │ + beq 179334 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179c20 │ │ │ │ + beq 179d04 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17a8b4 │ │ │ │ + beq 17a998 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179278 │ │ │ │ + beq 17935c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179c18 │ │ │ │ + beq 179cfc │ │ │ │ ldr r5, [r4, #60] @ 0x3c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 17a400 │ │ │ │ + beq 17a4e4 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 17a440 │ │ │ │ + beq 17a524 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - bne 179dd4 │ │ │ │ + bne 179eb8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 179c28 │ │ │ │ + beq 179d0c │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #64] @ 0x40 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #68] @ 0x44 │ │ │ │ ldr r9, [r4, #72] @ 0x48 │ │ │ │ - beq 17a690 │ │ │ │ + beq 17a774 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17a904 │ │ │ │ + beq 17a9e8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17aa1c │ │ │ │ + beq 17ab00 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ @@ -306693,217 +306750,217 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 179b9c │ │ │ │ - ldr r2, [pc, #3524] @ 17a138 │ │ │ │ + b 179c80 │ │ │ │ + ldr r2, [pc, #3524] @ 17a21c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - bne 179960 │ │ │ │ + bne 179a44 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 179fa8 │ │ │ │ + beq 17a08c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r1, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl b9a8c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1793c4 │ │ │ │ + beq 1794a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 179d00 │ │ │ │ + beq 179de4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 179ff0 │ │ │ │ + beq 17a0d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 1793f4 │ │ │ │ + beq 1794d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 179da4 │ │ │ │ + beq 179e88 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17a018 │ │ │ │ + beq 17a0fc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 179424 │ │ │ │ + beq 179508 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179424 │ │ │ │ + beq 179508 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179f34 │ │ │ │ + beq 17a018 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #44] @ 0x2c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 179460 │ │ │ │ + beq 179544 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 179db0 │ │ │ │ + beq 179e94 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 179f3c │ │ │ │ + beq 17a020 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 17947c │ │ │ │ + beq 179560 │ │ │ │ tst r0, #1 │ │ │ │ - bne 179fe8 │ │ │ │ + bne 17a0cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #2 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 1794ac │ │ │ │ + beq 179590 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1794ac │ │ │ │ + beq 179590 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179cf0 │ │ │ │ + beq 179dd4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1794d4 │ │ │ │ + beq 1795b8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1794d4 │ │ │ │ + beq 1795b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179bc8 │ │ │ │ + beq 179cac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1794f0 │ │ │ │ + beq 1795d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 179a68 │ │ │ │ - ldr r2, [pc, #3152] @ 17a148 │ │ │ │ - ldr r3, [pc, #3124] @ 17a130 │ │ │ │ + beq 179b4c │ │ │ │ + ldr r2, [pc, #3152] @ 17a22c │ │ │ │ + ldr r3, [pc, #3124] @ 17a214 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17a7e8 │ │ │ │ + bne 17a8cc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #120 @ 0x78 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #3088] @ 17a138 │ │ │ │ + ldr r2, [pc, #3088] @ 17a21c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - beq 1796d8 │ │ │ │ + beq 1797bc │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #3064] @ 17a13c │ │ │ │ - ldr r1, [pc, #3076] @ 17a14c │ │ │ │ + ldr r3, [pc, #3064] @ 17a220 │ │ │ │ + ldr r1, [pc, #3076] @ 17a230 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #3072] @ 17a150 │ │ │ │ + ldr r0, [pc, #3072] @ 17a234 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1795e4 │ │ │ │ + beq 1796c8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179594 │ │ │ │ + beq 179678 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179e7c │ │ │ │ + beq 179f60 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17a864 │ │ │ │ + beq 17a948 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1795bc │ │ │ │ + beq 1796a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179e74 │ │ │ │ + beq 179f58 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17a9a4 │ │ │ │ + beq 17aa88 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1795e4 │ │ │ │ + beq 1796c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179e6c │ │ │ │ + beq 179f50 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 17a040 │ │ │ │ + beq 17a124 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #16 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 17a0a0 │ │ │ │ + beq 17a184 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - bne 179d0c │ │ │ │ + bne 179df0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 179e84 │ │ │ │ + beq 179f68 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #52] @ 0x34 │ │ │ │ ldr r9, [r4, #56] @ 0x38 │ │ │ │ - beq 17a4f4 │ │ │ │ + beq 17a5d8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17a954 │ │ │ │ + beq 17aa38 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17a83c │ │ │ │ + beq 17a920 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #24 │ │ │ │ str sl, [sp, #28] │ │ │ │ @@ -306912,385 +306969,385 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 179468 │ │ │ │ + b 17954c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17a814 │ │ │ │ + beq 17a8f8 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17a0c0 │ │ │ │ + beq 17a1a4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 179738 │ │ │ │ + beq 17981c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 179dc8 │ │ │ │ + beq 179eac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179754 │ │ │ │ + beq 179838 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 179dbc │ │ │ │ + beq 179ea0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 179468 │ │ │ │ + bne 17954c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 179784 │ │ │ │ + beq 179868 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179784 │ │ │ │ + beq 179868 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17a720 │ │ │ │ + beq 17a804 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 17a770 │ │ │ │ + beq 17a854 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1797ac │ │ │ │ + beq 179890 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 17a3f0 │ │ │ │ + beq 17a4d4 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17a4b4 │ │ │ │ + beq 17a598 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17a5e8 │ │ │ │ + beq 17a6cc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ bl b9d60 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 179810 │ │ │ │ + beq 1798f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17a088 │ │ │ │ + beq 17a16c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17982c │ │ │ │ + beq 179910 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 17a094 │ │ │ │ + beq 17a178 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17a640 │ │ │ │ + beq 17a724 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17985c │ │ │ │ + beq 179940 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17a120 │ │ │ │ + beq 17a204 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17a668 │ │ │ │ + beq 17a74c │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17988c │ │ │ │ + beq 179970 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17988c │ │ │ │ + beq 179970 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17a4a0 │ │ │ │ + beq 17a584 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #60] @ 0x3c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1798c8 │ │ │ │ + beq 1799ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17a3e4 │ │ │ │ + beq 17a4c8 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 179b9c │ │ │ │ + bne 179c80 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1798f8 │ │ │ │ + beq 1799dc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1798f8 │ │ │ │ + beq 1799dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17a7e0 │ │ │ │ + beq 17a8c4 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 17a7ec │ │ │ │ + beq 17a8d0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179920 │ │ │ │ + beq 179a04 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 17a768 │ │ │ │ + beq 17a84c │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 179934 │ │ │ │ + beq 179a18 │ │ │ │ tst r0, #1 │ │ │ │ - bne 17a7d0 │ │ │ │ + bne 17a8b4 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 179958 │ │ │ │ + beq 179a3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 17a4a8 │ │ │ │ + beq 17a58c │ │ │ │ bl 718b4 │ │ │ │ - b 1799a8 │ │ │ │ + b 179a8c │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179978 │ │ │ │ + beq 179a5c │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 179bd0 │ │ │ │ + beq 179cb4 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1968] @ 17a13c │ │ │ │ - ldr r1, [pc, #1988] @ 17a154 │ │ │ │ - ldr r0, [pc, #1988] @ 17a158 │ │ │ │ + ldr r3, [pc, #1968] @ 17a220 │ │ │ │ + ldr r1, [pc, #1988] @ 17a238 │ │ │ │ + ldr r0, [pc, #1988] @ 17a23c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - b 1794f0 │ │ │ │ + b 1795d4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1799e0 │ │ │ │ + beq 179ac4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1799e0 │ │ │ │ + beq 179ac4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 179cf8 │ │ │ │ + beq 179ddc │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 179a14 │ │ │ │ + beq 179af8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179a14 │ │ │ │ + beq 179af8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 179a14 │ │ │ │ + bne 179af8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179a30 │ │ │ │ + beq 179b14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 179c04 │ │ │ │ - ldr r3, [pc, #1828] @ 17a15c │ │ │ │ + beq 179ce8 │ │ │ │ + ldr r3, [pc, #1828] @ 17a240 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #1780] @ 17a13c │ │ │ │ - ldr r1, [pc, #1812] @ 17a160 │ │ │ │ + ldr r3, [pc, #1780] @ 17a220 │ │ │ │ + ldr r1, [pc, #1812] @ 17a244 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1808] @ 17a164 │ │ │ │ + ldr r0, [pc, #1808] @ 17a248 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl b6f00 │ │ │ │ - b 1799a8 │ │ │ │ + b 179a8c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1794f0 │ │ │ │ - ldr r3, [pc, #1728] @ 17a13c │ │ │ │ + b 1795d4 │ │ │ │ + ldr r3, [pc, #1728] @ 17a220 │ │ │ │ mov r0, #182 @ 0xb6 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #1760] @ 17a168 │ │ │ │ + ldr r1, [pc, #1760] @ 17a24c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1756] @ 17a16c │ │ │ │ + ldr r3, [pc, #1756] @ 17a250 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1752] @ 17a170 │ │ │ │ - ldr r0, [pc, #1752] @ 17a174 │ │ │ │ + ldr r2, [pc, #1752] @ 17a254 │ │ │ │ + ldr r0, [pc, #1752] @ 17a258 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 1799a8 │ │ │ │ - ldr r3, [pc, #1652] @ 17a13c │ │ │ │ + b 179a8c │ │ │ │ + ldr r3, [pc, #1652] @ 17a220 │ │ │ │ mov r1, #182 @ 0xb6 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1700] @ 17a178 │ │ │ │ + ldr r3, [pc, #1700] @ 17a25c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #1692] @ 17a17c │ │ │ │ - ldr r0, [pc, #1692] @ 17a180 │ │ │ │ + ldr r2, [pc, #1692] @ 17a260 │ │ │ │ + ldr r0, [pc, #1692] @ 17a264 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #1688] @ 17a184 │ │ │ │ + ldr r1, [pc, #1688] @ 17a268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1799a8 │ │ │ │ + b 179a8c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17a88c │ │ │ │ + beq 17a970 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17a460 │ │ │ │ + beq 17a544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 179b78 │ │ │ │ + beq 179c5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 179bf8 │ │ │ │ + beq 179cdc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179b94 │ │ │ │ + beq 179c78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 179bec │ │ │ │ + beq 179cd0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17a584 │ │ │ │ + beq 17a668 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 179bb0 │ │ │ │ + beq 179c94 │ │ │ │ tst r0, #1 │ │ │ │ - bne 17a3f8 │ │ │ │ + bne 17a4dc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #4 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - bne 1794b8 │ │ │ │ - b 1794d4 │ │ │ │ + bne 17959c │ │ │ │ + b 1795b8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1794d4 │ │ │ │ + b 1795b8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - b 179978 │ │ │ │ + b 179a5c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179b94 │ │ │ │ + b 179c78 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179b78 │ │ │ │ + b 179c5c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179a30 │ │ │ │ + b 179b14 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179228 │ │ │ │ + b 17930c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179278 │ │ │ │ + b 17935c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179250 │ │ │ │ - ldr r3, [pc, #1368] @ 17a188 │ │ │ │ - ldr r1, [pc, #1368] @ 17a18c │ │ │ │ + b 179334 │ │ │ │ + ldr r3, [pc, #1368] @ 17a26c │ │ │ │ + ldr r1, [pc, #1368] @ 17a270 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1352] @ 17a190 │ │ │ │ - ldr r0, [pc, #1352] @ 17a194 │ │ │ │ + ldr r1, [pc, #1352] @ 17a274 │ │ │ │ + ldr r0, [pc, #1352] @ 17a278 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r9, [r4, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ - beq 17a6e0 │ │ │ │ + beq 17a7c4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17aa44 │ │ │ │ + beq 17ab28 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17aa94 │ │ │ │ + beq 17ab78 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ @@ -307302,43 +307359,43 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 1799a8 │ │ │ │ + b 179a8c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1794ac │ │ │ │ + b 179590 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1799e0 │ │ │ │ + b 179ac4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1793c4 │ │ │ │ + b 1794a8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 179e84 │ │ │ │ + beq 179f68 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 17a728 │ │ │ │ + beq 17a80c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17aa6c │ │ │ │ + beq 17ab50 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17aabc │ │ │ │ + beq 17aba0 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ @@ -307347,48 +307404,48 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 1797ac │ │ │ │ + b 179890 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1793f4 │ │ │ │ + b 1794d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179460 │ │ │ │ + b 179544 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179754 │ │ │ │ + b 179838 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179738 │ │ │ │ + b 17981c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 179c28 │ │ │ │ + beq 179d0c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r9, [r4, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ - beq 17a798 │ │ │ │ + beq 17a87c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17a92c │ │ │ │ + beq 17aa10 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17a9cc │ │ │ │ + beq 17aab0 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ @@ -307397,829 +307454,829 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 179920 │ │ │ │ + b 179a04 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1795e4 │ │ │ │ + b 1796c8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1795bc │ │ │ │ + b 1796a0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179594 │ │ │ │ + b 179678 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - ldr r3, [pc, #756] @ 17a188 │ │ │ │ - ldr r1, [pc, #768] @ 17a198 │ │ │ │ + ldr r3, [pc, #756] @ 17a26c │ │ │ │ + ldr r1, [pc, #768] @ 17a27c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #752] @ 17a19c │ │ │ │ - ldr r0, [pc, #752] @ 17a1a0 │ │ │ │ + ldr r1, [pc, #752] @ 17a280 │ │ │ │ + ldr r0, [pc, #752] @ 17a284 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 17a544 │ │ │ │ + beq 17a628 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17a97c │ │ │ │ + beq 17aa60 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17a9f4 │ │ │ │ + beq 17aad8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r9, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ - b 179ccc │ │ │ │ + b 179db0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179424 │ │ │ │ + b 179508 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 179f64 │ │ │ │ + beq 17a048 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 179f64 │ │ │ │ + beq 17a048 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17a6d8 │ │ │ │ + beq 17a7bc │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 179790 │ │ │ │ - ldr r3, [pc, #452] @ 17a13c │ │ │ │ - ldr r1, [pc, #552] @ 17a1a4 │ │ │ │ + bne 179874 │ │ │ │ + ldr r3, [pc, #452] @ 17a220 │ │ │ │ + ldr r1, [pc, #552] @ 17a288 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #548] @ 17a1a8 │ │ │ │ + ldr r0, [pc, #548] @ 17a28c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1799a8 │ │ │ │ - ldr r3, [pc, #396] @ 17a13c │ │ │ │ + b 179a8c │ │ │ │ + ldr r3, [pc, #396] @ 17a220 │ │ │ │ mov r1, #185 @ 0xb9 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #496] @ 17a1ac │ │ │ │ + ldr r3, [pc, #496] @ 17a290 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #484] @ 17a1b0 │ │ │ │ - ldr r1, [pc, #484] @ 17a1b4 │ │ │ │ - ldr r0, [pc, #484] @ 17a1b8 │ │ │ │ + ldr r2, [pc, #484] @ 17a294 │ │ │ │ + ldr r1, [pc, #484] @ 17a298 │ │ │ │ + ldr r0, [pc, #484] @ 17a29c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 179afc │ │ │ │ + b 179be0 │ │ │ │ bl a4764 │ │ │ │ - b 17947c │ │ │ │ - ldr r3, [pc, #324] @ 17a13c │ │ │ │ - ldr r1, [pc, #448] @ 17a1bc │ │ │ │ + b 179560 │ │ │ │ + ldr r3, [pc, #324] @ 17a220 │ │ │ │ + ldr r1, [pc, #448] @ 17a2a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #444] @ 17a1c0 │ │ │ │ + ldr r0, [pc, #444] @ 17a2a4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl b6f00 │ │ │ │ - b 179afc │ │ │ │ - ldr r3, [pc, #284] @ 17a13c │ │ │ │ - ldr r1, [pc, #416] @ 17a1c4 │ │ │ │ + b 179be0 │ │ │ │ + ldr r3, [pc, #284] @ 17a220 │ │ │ │ + ldr r1, [pc, #416] @ 17a2a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #412] @ 17a1c8 │ │ │ │ + ldr r0, [pc, #412] @ 17a2ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl b6f00 │ │ │ │ - b 179afc │ │ │ │ + b 179be0 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #380] @ 17a1cc │ │ │ │ - ldr r0, [pc, #380] @ 17a1d0 │ │ │ │ + ldr r1, [pc, #380] @ 17a2b0 │ │ │ │ + ldr r0, [pc, #380] @ 17a2b4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #372] @ 17a1d4 │ │ │ │ - ldr r3, [pc, #372] @ 17a1d8 │ │ │ │ + ldr r2, [pc, #372] @ 17a2b8 │ │ │ │ + ldr r3, [pc, #372] @ 17a2bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 179ec0 │ │ │ │ + b 179fa4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179810 │ │ │ │ + b 1798f4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17982c │ │ │ │ - ldr r1, [pc, #308] @ 17a1dc │ │ │ │ - ldr r0, [pc, #308] @ 17a1e0 │ │ │ │ + b 179910 │ │ │ │ + ldr r1, [pc, #308] @ 17a2c0 │ │ │ │ + ldr r0, [pc, #308] @ 17a2c4 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17a074 │ │ │ │ - ldr r3, [pc, #116] @ 17a13c │ │ │ │ + b 17a158 │ │ │ │ + ldr r3, [pc, #116] @ 17a220 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #260] @ 17a1e4 │ │ │ │ - ldr r2, [pc, #260] @ 17a1e8 │ │ │ │ - ldr r1, [pc, #260] @ 17a1ec │ │ │ │ - ldr r0, [pc, #260] @ 17a1f0 │ │ │ │ + ldr r3, [pc, #260] @ 17a2c8 │ │ │ │ + ldr r2, [pc, #260] @ 17a2cc │ │ │ │ + ldr r1, [pc, #260] @ 17a2d0 │ │ │ │ + ldr r0, [pc, #260] @ 17a2d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1799a8 │ │ │ │ + b 179a8c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17985c │ │ │ │ - @ instruction: 0x002c6eb8 │ │ │ │ + b 179940 │ │ │ │ + ldrdeq r6, [ip], -r4 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r6, ip, r8, lsl #29 │ │ │ │ + eoreq r6, ip, r4, lsr #27 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r5, r8, ip, lsr #32 │ │ │ │ - eoreq r4, r8, r8, lsr #30 │ │ │ │ - eoreq r6, ip, r0, lsl #22 │ │ │ │ - eoreq r4, r8, r0, asr #25 │ │ │ │ - @ instruction: 0x00284bbc │ │ │ │ - eoreq r4, r8, r0, lsl #17 │ │ │ │ - eoreq r4, r8, r8, ror r7 │ │ │ │ + eoreq r5, r8, r0, lsr r0 │ │ │ │ + eoreq r4, r8, ip, lsr #30 │ │ │ │ + eoreq r6, ip, ip, lsl sl │ │ │ │ + eoreq r4, r8, r4, asr #25 │ │ │ │ + eoreq r4, r8, r0, asr #23 │ │ │ │ + eoreq r4, r8, r4, lsl #17 │ │ │ │ + eoreq r4, r8, ip, ror r7 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r4, r8, r0, asr #15 │ │ │ │ - @ instruction: 0x002846bc │ │ │ │ - eoreq r4, r8, r4, ror r7 │ │ │ │ - ldrdeq r6, [r8], -r4 @ │ │ │ │ - eoreq r9, r8, r8, lsr r4 │ │ │ │ - eoreq r4, r8, r0, ror r6 │ │ │ │ - eoreq r6, r8, r4, lsl #18 │ │ │ │ - eoreq r9, r8, r8, lsl #8 │ │ │ │ - eoreq r4, r8, r0, lsr #12 │ │ │ │ - eoreq r4, r8, r4, lsr #14 │ │ │ │ + eoreq r4, r8, r4, asr #15 │ │ │ │ + eoreq r4, r8, r0, asr #13 │ │ │ │ + eoreq r4, r8, r8, ror r7 │ │ │ │ + ldrdeq r6, [r8], -r8 @ │ │ │ │ + eoreq r9, r8, ip, lsr r4 │ │ │ │ + eoreq r4, r8, r4, ror r6 │ │ │ │ + eoreq r6, r8, r8, lsl #18 │ │ │ │ + eoreq r9, r8, ip, lsl #8 │ │ │ │ + eoreq r4, r8, r4, lsr #12 │ │ │ │ + eoreq r4, r8, r8, lsr #14 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - eoreq r8, r8, ip, asr #27 │ │ │ │ - eoreq r4, r8, r4, asr #11 │ │ │ │ - eoreq r4, r8, r0, asr #9 │ │ │ │ - eoreq r8, r8, r8, ror #22 │ │ │ │ - eoreq r4, r8, r0, ror #6 │ │ │ │ - eoreq r4, r8, ip, asr r2 │ │ │ │ - mlaeq r8, r0, r2, r4 │ │ │ │ - eoreq r4, r8, ip, lsl #3 │ │ │ │ - eoreq r6, r8, r0, asr ip │ │ │ │ - eoreq r8, r8, r0, lsr #30 │ │ │ │ - eoreq r4, r8, ip, lsr r2 │ │ │ │ - eoreq r4, r8, r8, lsr r1 │ │ │ │ - eoreq r4, r8, r0, lsl r2 │ │ │ │ - eoreq r4, r8, ip, lsl #2 │ │ │ │ - eoreq r4, r8, r8, ror #3 │ │ │ │ - eoreq r4, r8, r4, ror #1 │ │ │ │ - eoreq r4, r8, ip, lsr #3 │ │ │ │ - eoreq r4, r8, r8, lsr #1 │ │ │ │ - mlaeq r8, r4, lr, r8 │ │ │ │ - eoreq r8, r8, r8, ror #30 │ │ │ │ - eoreq r4, r8, r4, ror #2 │ │ │ │ - eoreq r4, r8, r0, rrx │ │ │ │ - eoreq r8, r8, r4, ror #29 │ │ │ │ - eoreq r8, r8, r4, lsl #28 │ │ │ │ - eoreq r4, r8, r0, lsr #2 │ │ │ │ - eoreq r4, r8, r8, lsr #32 │ │ │ │ - eoreq r3, r8, ip, ror #27 │ │ │ │ - eoreq r3, r8, r8, ror #25 │ │ │ │ + ldrdeq r8, [r8], -r0 @ │ │ │ │ + eoreq r4, r8, r8, asr #11 │ │ │ │ + eoreq r4, r8, r4, asr #9 │ │ │ │ + eoreq r8, r8, ip, ror #22 │ │ │ │ + eoreq r4, r8, r4, ror #6 │ │ │ │ + eoreq r4, r8, r0, ror #4 │ │ │ │ + mlaeq r8, r4, r2, r4 │ │ │ │ + mlaeq r8, r0, r1, r4 │ │ │ │ + eoreq r6, r8, r4, asr ip │ │ │ │ + eoreq r8, r8, r4, lsr #30 │ │ │ │ + eoreq r4, r8, r0, asr #4 │ │ │ │ + eoreq r4, r8, ip, lsr r1 │ │ │ │ + eoreq r4, r8, r4, lsl r2 │ │ │ │ + eoreq r4, r8, r0, lsl r1 │ │ │ │ + eoreq r4, r8, ip, ror #3 │ │ │ │ + eoreq r4, r8, r8, ror #1 │ │ │ │ + @ instruction: 0x002841b0 │ │ │ │ + eoreq r4, r8, ip, lsr #1 │ │ │ │ + mlaeq r8, r8, lr, r8 │ │ │ │ + eoreq r8, r8, ip, ror #30 │ │ │ │ + eoreq r4, r8, r8, ror #2 │ │ │ │ + eoreq r4, r8, r4, rrx │ │ │ │ + eoreq r8, r8, r8, ror #29 │ │ │ │ + eoreq r8, r8, r8, lsl #28 │ │ │ │ + eoreq r4, r8, r4, lsr #2 │ │ │ │ + eoreq r4, r8, ip, lsr #32 │ │ │ │ + strdeq r3, [r8], -r0 @ │ │ │ │ + eoreq r3, r8, ip, ror #25 │ │ │ │ + ldrdeq r8, [r8], -r8 @ │ │ │ │ + eoreq r8, r8, r8, lsr sp │ │ │ │ + eoreq r3, r8, r8, asr #27 │ │ │ │ + eoreq r3, r8, r4, asr #25 │ │ │ │ ldrdeq r8, [r8], -r4 @ │ │ │ │ - eoreq r8, r8, r4, lsr sp │ │ │ │ - eoreq r3, r8, r4, asr #27 │ │ │ │ - eoreq r3, r8, r0, asr #25 │ │ │ │ + eoreq r8, r8, ip, ror #20 │ │ │ │ + eoreq r3, r8, r8, lsl #27 │ │ │ │ + eoreq r3, r8, r4, lsl #25 │ │ │ │ + eoreq r6, r8, r8, asr #14 │ │ │ │ + eoreq r8, r8, r8, lsl sl │ │ │ │ + eoreq r3, r8, r4, lsr sp │ │ │ │ + eoreq r3, r8, r0, lsr ip │ │ │ │ + eoreq r8, r8, r0, ror #19 │ │ │ │ ldrdeq r8, [r8], -r0 @ │ │ │ │ - eoreq r8, r8, r8, ror #20 │ │ │ │ - eoreq r3, r8, r4, lsl #27 │ │ │ │ - eoreq r3, r8, r0, lsl #25 │ │ │ │ - eoreq r6, r8, r4, asr #14 │ │ │ │ - eoreq r8, r8, r4, lsl sl │ │ │ │ - eoreq r3, r8, r0, lsr sp │ │ │ │ - eoreq r3, r8, ip, lsr #24 │ │ │ │ - ldrdeq r8, [r8], -ip @ │ │ │ │ - eoreq r8, r8, ip, asr #21 │ │ │ │ - strdeq r3, [r8], -r8 @ │ │ │ │ - strdeq r3, [r8], -r4 @ │ │ │ │ - eoreq r8, r8, r4, ror #21 │ │ │ │ - eoreq r3, r8, r4, lsr #25 │ │ │ │ - eoreq r3, r8, r0, lsr #23 │ │ │ │ - eoreq r3, r8, r8, asr #24 │ │ │ │ - eoreq r3, r8, r4, asr #22 │ │ │ │ - @ instruction: 0x0029aeb8 │ │ │ │ - eoreq r8, r8, r0, ror #17 │ │ │ │ strdeq r3, [r8], -ip @ │ │ │ │ strdeq r3, [r8], -r8 @ │ │ │ │ - eoreq r3, r8, r0, asr #23 │ │ │ │ - @ instruction: 0x00283abc │ │ │ │ - mlaeq r8, r8, fp, r3 │ │ │ │ + eoreq r8, r8, r8, ror #21 │ │ │ │ + eoreq r3, r8, r8, lsr #25 │ │ │ │ + eoreq r3, r8, r4, lsr #23 │ │ │ │ + eoreq r3, r8, ip, asr #24 │ │ │ │ + eoreq r3, r8, r8, asr #22 │ │ │ │ + @ instruction: 0x0029aebc │ │ │ │ + eoreq r8, r8, r4, ror #17 │ │ │ │ + eoreq r3, r8, r0, lsl #24 │ │ │ │ + strdeq r3, [r8], -ip @ │ │ │ │ + eoreq r3, r8, r4, asr #23 │ │ │ │ + eoreq r3, r8, r0, asr #21 │ │ │ │ + mlaeq r8, ip, fp, r3 │ │ │ │ + mlaeq r8, r8, sl, r3 │ │ │ │ + eoreq r8, r8, r4, asr #16 │ │ │ │ + eoreq r8, r8, r0, asr #21 │ │ │ │ + eoreq r3, r8, r0, ror #22 │ │ │ │ + eoreq r3, r8, ip, asr sl │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + ldrdeq r8, [r8], -r8 @ │ │ │ │ + eoreq r3, r8, ip, lsl #22 │ │ │ │ + eoreq r3, r8, r8, lsl #20 │ │ │ │ + eoreq r8, r8, ip, lsr #15 │ │ │ │ + mlaeq r8, ip, r8, r8 │ │ │ │ + eoreq r3, r8, r8, asr #21 │ │ │ │ + eoreq r3, r8, r4, asr #19 │ │ │ │ mlaeq r8, r4, sl, r3 │ │ │ │ - eoreq r8, r8, r0, asr #16 │ │ │ │ - @ instruction: 0x00288abc │ │ │ │ - eoreq r3, r8, ip, asr fp │ │ │ │ + mlaeq r8, r0, r9, r3 │ │ │ │ + eoreq r8, r8, ip, lsr r7 │ │ │ │ + @ instruction: 0x002889b8 │ │ │ │ eoreq r3, r8, r8, asr sl │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - ldrdeq r8, [r8], -r4 @ │ │ │ │ - eoreq r3, r8, r8, lsl #22 │ │ │ │ - eoreq r3, r8, r4, lsl #20 │ │ │ │ - eoreq r8, r8, r8, lsr #15 │ │ │ │ - mlaeq r8, r8, r8, r8 │ │ │ │ - eoreq r3, r8, r4, asr #21 │ │ │ │ - eoreq r3, r8, r0, asr #19 │ │ │ │ - mlaeq r8, r0, sl, r3 │ │ │ │ - eoreq r3, r8, ip, lsl #19 │ │ │ │ - eoreq r8, r8, r8, lsr r7 │ │ │ │ - @ instruction: 0x002889b4 │ │ │ │ - eoreq r3, r8, r4, asr sl │ │ │ │ - eoreq r3, r8, r0, asr r9 │ │ │ │ - muleq r0, r4, fp │ │ │ │ - eoreq r3, r8, r4, lsl sl │ │ │ │ - eoreq r3, r8, r0, lsl r9 │ │ │ │ - eoreq r8, sl, r8, asr #18 │ │ │ │ - eoreq sl, r7, r8, asr #20 │ │ │ │ - strdeq r8, [r8], -ip @ │ │ │ │ + eoreq r3, r8, r4, asr r9 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + eoreq r3, r8, r8, lsl sl │ │ │ │ + eoreq r3, r8, r4, lsl r9 │ │ │ │ + eoreq r8, sl, ip, asr #18 │ │ │ │ + eoreq sl, r7, ip, asr #20 │ │ │ │ + eoreq r8, r8, r0, lsl #2 │ │ │ │ strdeq r3, [r1], -r9 │ │ │ │ - eoreq r8, sl, r0, lsr #18 │ │ │ │ - eoreq sl, r7, r0, lsr #20 │ │ │ │ - eoreq r8, r8, ip, lsr #15 │ │ │ │ + eoreq r8, sl, r4, lsr #18 │ │ │ │ + eoreq sl, r7, r4, lsr #20 │ │ │ │ + @ instruction: 0x002887b0 │ │ │ │ andeq r3, r1, pc, lsr #22 │ │ │ │ - strdeq r8, [sl], -r8 @ │ │ │ │ - strdeq sl, [r7], -r8 @ │ │ │ │ - mlaeq r8, r4, r6, r8 │ │ │ │ + strdeq r8, [sl], -ip @ │ │ │ │ + strdeq sl, [r7], -ip @ │ │ │ │ + mlaeq r8, r8, r6, r8 │ │ │ │ strdeq r3, [r1], -pc @ │ │ │ │ - ldrdeq r8, [sl], -r0 @ │ │ │ │ - ldrdeq sl, [r7], -r0 @ │ │ │ │ - eoreq r8, r8, r4, lsl #1 │ │ │ │ + ldrdeq r8, [sl], -r4 @ │ │ │ │ + ldrdeq sl, [r7], -r4 @ │ │ │ │ + eoreq r8, r8, r8, lsl #1 │ │ │ │ ldrdeq r3, [r1], -r9 │ │ │ │ - eoreq r8, sl, r8, lsr #17 │ │ │ │ - eoreq sl, r7, r8, lsr #19 │ │ │ │ - eoreq r8, r8, ip, lsr #16 │ │ │ │ + eoreq r8, sl, ip, lsr #17 │ │ │ │ + eoreq sl, r7, ip, lsr #19 │ │ │ │ + eoreq r8, r8, r0, lsr r8 │ │ │ │ andeq r3, r1, r0, ror #23 │ │ │ │ - eoreq r8, sl, r0, lsl #17 │ │ │ │ - eoreq sl, r7, r0, lsl #19 │ │ │ │ - eoreq r8, r8, r8, lsr #15 │ │ │ │ + eoreq r8, sl, r4, lsl #17 │ │ │ │ + eoreq sl, r7, r4, lsl #19 │ │ │ │ + eoreq r8, r8, ip, lsr #15 │ │ │ │ ldrdeq r3, [r1], -pc @ │ │ │ │ - eoreq r8, sl, r8, asr r8 │ │ │ │ - eoreq sl, r7, r8, asr r9 │ │ │ │ - eoreq r8, r8, r0, ror #16 │ │ │ │ + eoreq r8, sl, ip, asr r8 │ │ │ │ + eoreq sl, r7, ip, asr r9 │ │ │ │ + eoreq r8, r8, r4, ror #16 │ │ │ │ andeq r3, r1, sl, lsl #24 │ │ │ │ - eoreq r8, sl, r0, lsr r8 │ │ │ │ - eoreq sl, r7, r0, lsr r9 │ │ │ │ - eoreq r8, r8, r8, asr r8 │ │ │ │ + eoreq r8, sl, r4, lsr r8 │ │ │ │ + eoreq sl, r7, r4, lsr r9 │ │ │ │ + eoreq r8, r8, ip, asr r8 │ │ │ │ andeq r3, r1, r6, lsr #24 │ │ │ │ - eoreq r8, sl, r8, lsl #16 │ │ │ │ - eoreq sl, r7, r8, lsl #18 │ │ │ │ - eoreq r8, r8, r4, lsl #13 │ │ │ │ + eoreq r8, sl, ip, lsl #16 │ │ │ │ + eoreq sl, r7, ip, lsl #18 │ │ │ │ + eoreq r8, r8, r8, lsl #13 │ │ │ │ andeq r3, r1, lr, lsr #22 │ │ │ │ - eoreq r8, sl, r0, ror #15 │ │ │ │ - eoreq sl, r7, r0, ror #17 │ │ │ │ - eoreq r8, r8, r8, ror #13 │ │ │ │ + eoreq r8, sl, r4, ror #15 │ │ │ │ + eoreq sl, r7, r4, ror #17 │ │ │ │ + eoreq r8, r8, ip, ror #13 │ │ │ │ andeq r3, r1, ip, asr fp │ │ │ │ - @ instruction: 0x002a87b8 │ │ │ │ - @ instruction: 0x0027a8b8 │ │ │ │ - @ instruction: 0x002885b0 │ │ │ │ + @ instruction: 0x002a87bc │ │ │ │ + @ instruction: 0x0027a8bc │ │ │ │ + @ instruction: 0x002885b4 │ │ │ │ andeq r3, r1, r0, lsl #22 │ │ │ │ - mlaeq sl, r0, r7, r8 │ │ │ │ - mlaeq r7, r0, r8, sl │ │ │ │ - eoreq r8, r8, r8, asr #15 │ │ │ │ + mlaeq sl, r4, r7, r8 │ │ │ │ + mlaeq r7, r4, r8, sl │ │ │ │ + eoreq r8, r8, ip, asr #15 │ │ │ │ andeq r3, r1, r7, lsr #24 │ │ │ │ - eoreq r8, sl, r8, ror #14 │ │ │ │ - eoreq sl, r7, r8, ror #16 │ │ │ │ - eoreq r8, r8, r0, lsl #13 │ │ │ │ + eoreq r8, sl, ip, ror #14 │ │ │ │ + eoreq sl, r7, ip, ror #16 │ │ │ │ + eoreq r8, r8, r4, lsl #13 │ │ │ │ andeq r3, r1, sp, asr fp │ │ │ │ - eoreq r8, sl, r0, asr #14 │ │ │ │ - eoreq sl, r7, r0, asr #16 │ │ │ │ - eoreq r8, r8, r8, asr r7 │ │ │ │ + eoreq r8, sl, r4, asr #14 │ │ │ │ + eoreq sl, r7, r4, asr #16 │ │ │ │ + eoreq r8, r8, ip, asr r7 │ │ │ │ andeq r3, r1, fp, lsl #24 │ │ │ │ - eoreq r8, sl, r8, lsl r7 │ │ │ │ - eoreq sl, r7, r8, lsl r8 │ │ │ │ - eoreq r8, r8, ip, lsr #15 │ │ │ │ + eoreq r8, sl, ip, lsl r7 │ │ │ │ + eoreq sl, r7, ip, lsl r8 │ │ │ │ + @ instruction: 0x002887b0 │ │ │ │ andeq r3, r1, r4, lsr ip │ │ │ │ - strdeq r8, [sl], -r0 @ │ │ │ │ - strdeq sl, [r7], -r0 @ │ │ │ │ - eoreq r8, r8, ip, lsl #11 │ │ │ │ + strdeq r8, [sl], -r4 @ │ │ │ │ + strdeq sl, [r7], -r4 @ │ │ │ │ + mlaeq r8, r0, r5, r8 │ │ │ │ andeq r3, r1, lr, asr #22 │ │ │ │ - eoreq r8, sl, r8, asr #13 │ │ │ │ - eoreq sl, r7, r8, asr #15 │ │ │ │ - eoreq r8, r8, ip, ror #14 │ │ │ │ + eoreq r8, sl, ip, asr #13 │ │ │ │ + eoreq sl, r7, ip, asr #15 │ │ │ │ + eoreq r8, r8, r0, ror r7 │ │ │ │ andeq r3, r1, r5, lsr ip │ │ │ │ - eoreq r8, sl, r0, lsr #13 │ │ │ │ - eoreq sl, r7, r0, lsr #15 │ │ │ │ - eoreq r8, r8, ip, asr #10 │ │ │ │ + eoreq r8, sl, r4, lsr #13 │ │ │ │ + eoreq sl, r7, r4, lsr #15 │ │ │ │ + eoreq r8, r8, r0, asr r5 │ │ │ │ andeq r3, r1, pc, asr #22 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1798c8 │ │ │ │ + b 1799ac │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1797ac │ │ │ │ + b 179890 │ │ │ │ bl a4764 │ │ │ │ - b 179bb0 │ │ │ │ + b 179c94 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-540] @ 17a1f4 │ │ │ │ - ldr r0, [pc, #-540] @ 17a1f8 │ │ │ │ + ldr r1, [pc, #-540] @ 17a2d8 │ │ │ │ + ldr r0, [pc, #-540] @ 17a2dc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-548] @ 17a1fc │ │ │ │ - ldr r3, [pc, #-548] @ 17a200 │ │ │ │ + ldr r2, [pc, #-548] @ 17a2e0 │ │ │ │ + ldr r3, [pc, #-548] @ 17a2e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 179c5c │ │ │ │ - ldr r1, [pc, #-580] @ 17a204 │ │ │ │ - ldr r0, [pc, #-580] @ 17a208 │ │ │ │ + b 179d40 │ │ │ │ + ldr r1, [pc, #-580] @ 17a2e8 │ │ │ │ + ldr r0, [pc, #-580] @ 17a2ec │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17a434 │ │ │ │ - ldr r3, [pc, #-432] @ 17a2b8 │ │ │ │ + b 17a518 │ │ │ │ + ldr r3, [pc, #-432] @ 17a39c │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-628] @ 17a20c │ │ │ │ - ldr r2, [pc, #-628] @ 17a210 │ │ │ │ - ldr r1, [pc, #-628] @ 17a214 │ │ │ │ - ldr r0, [pc, #-628] @ 17a218 │ │ │ │ + ldr r3, [pc, #-628] @ 17a2f0 │ │ │ │ + ldr r2, [pc, #-628] @ 17a2f4 │ │ │ │ + ldr r1, [pc, #-628] @ 17a2f8 │ │ │ │ + ldr r0, [pc, #-628] @ 17a2fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17a104 │ │ │ │ + b 17a1e8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17988c │ │ │ │ + b 179970 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179958 │ │ │ │ - ldr r3, [pc, #-516] @ 17a2b8 │ │ │ │ + b 179a3c │ │ │ │ + ldr r3, [pc, #-516] @ 17a39c │ │ │ │ mov r1, #186 @ 0xba │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-684] @ 17a21c │ │ │ │ + ldr r3, [pc, #-684] @ 17a300 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-696] @ 17a220 │ │ │ │ - ldr r1, [pc, #-696] @ 17a224 │ │ │ │ - ldr r0, [pc, #-696] @ 17a228 │ │ │ │ + ldr r2, [pc, #-696] @ 17a304 │ │ │ │ + ldr r1, [pc, #-696] @ 17a308 │ │ │ │ + ldr r0, [pc, #-696] @ 17a30c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 179f94 │ │ │ │ + b 17a078 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-736] @ 17a22c │ │ │ │ - ldr r3, [pc, #-736] @ 17a230 │ │ │ │ - ldr r1, [pc, #-736] @ 17a234 │ │ │ │ - ldr r0, [pc, #-736] @ 17a238 │ │ │ │ + ldr r2, [pc, #-736] @ 17a310 │ │ │ │ + ldr r3, [pc, #-736] @ 17a314 │ │ │ │ + ldr r1, [pc, #-736] @ 17a318 │ │ │ │ + ldr r0, [pc, #-736] @ 17a31c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 179ec0 │ │ │ │ - ldr r3, [pc, #-716] @ 17a280 │ │ │ │ - ldr r1, [pc, #-788] @ 17a23c │ │ │ │ + b 179fa4 │ │ │ │ + ldr r3, [pc, #-716] @ 17a364 │ │ │ │ + ldr r1, [pc, #-788] @ 17a320 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-812] @ 17a240 │ │ │ │ - ldr r0, [pc, #-812] @ 17a244 │ │ │ │ + ldr r1, [pc, #-812] @ 17a324 │ │ │ │ + ldr r0, [pc, #-812] @ 17a328 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 1799a8 │ │ │ │ + b 179a8c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17a5ac │ │ │ │ + beq 17a690 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17a5ac │ │ │ │ + beq 17a690 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17a7d8 │ │ │ │ + beq 17a8bc │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 179904 │ │ │ │ - ldr r3, [pc, #-776] @ 17a2b8 │ │ │ │ - ldr r1, [pc, #-892] @ 17a248 │ │ │ │ + bne 1799e8 │ │ │ │ + ldr r3, [pc, #-776] @ 17a39c │ │ │ │ + ldr r1, [pc, #-892] @ 17a32c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-896] @ 17a24c │ │ │ │ + ldr r0, [pc, #-896] @ 17a330 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1799a8 │ │ │ │ - ldr r3, [pc, #-824] @ 17a2b8 │ │ │ │ + b 179a8c │ │ │ │ + ldr r3, [pc, #-824] @ 17a39c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-952] @ 17a250 │ │ │ │ - ldr r2, [pc, #-952] @ 17a254 │ │ │ │ - ldr r1, [pc, #-952] @ 17a258 │ │ │ │ - ldr r0, [pc, #-952] @ 17a25c │ │ │ │ + ldr r3, [pc, #-952] @ 17a334 │ │ │ │ + ldr r2, [pc, #-952] @ 17a338 │ │ │ │ + ldr r1, [pc, #-952] @ 17a33c │ │ │ │ + ldr r0, [pc, #-952] @ 17a340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1799a8 │ │ │ │ - ldr r3, [pc, #-912] @ 17a2b8 │ │ │ │ - ldr r1, [pc, #-1004] @ 17a260 │ │ │ │ + b 179a8c │ │ │ │ + ldr r3, [pc, #-912] @ 17a39c │ │ │ │ + ldr r1, [pc, #-1004] @ 17a344 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1008] @ 17a264 │ │ │ │ + ldr r0, [pc, #-1008] @ 17a348 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ bl b6f00 │ │ │ │ - b 179f94 │ │ │ │ - ldr r3, [pc, #-952] @ 17a2b8 │ │ │ │ - ldr r1, [pc, #-1036] @ 17a268 │ │ │ │ + b 17a078 │ │ │ │ + ldr r3, [pc, #-952] @ 17a39c │ │ │ │ + ldr r1, [pc, #-1036] @ 17a34c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1040] @ 17a26c │ │ │ │ + ldr r0, [pc, #-1040] @ 17a350 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ bl b6f00 │ │ │ │ - b 179f94 │ │ │ │ + b 17a078 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1080] @ 17a270 │ │ │ │ - ldr r3, [pc, #-1080] @ 17a274 │ │ │ │ - ldr r1, [pc, #-1080] @ 17a278 │ │ │ │ - ldr r0, [pc, #-1080] @ 17a27c │ │ │ │ + ldr r2, [pc, #-1080] @ 17a354 │ │ │ │ + ldr r3, [pc, #-1080] @ 17a358 │ │ │ │ + ldr r1, [pc, #-1080] @ 17a35c │ │ │ │ + ldr r0, [pc, #-1080] @ 17a360 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 179c5c │ │ │ │ + b 179d40 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179f64 │ │ │ │ - ldr r3, [pc, #-1128] @ 17a280 │ │ │ │ - ldr r1, [pc, #-1128] @ 17a284 │ │ │ │ + b 17a048 │ │ │ │ + ldr r3, [pc, #-1128] @ 17a364 │ │ │ │ + ldr r1, [pc, #-1128] @ 17a368 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-1152] @ 17a288 │ │ │ │ - ldr r0, [pc, #-1152] @ 17a28c │ │ │ │ + ldr r1, [pc, #-1152] @ 17a36c │ │ │ │ + ldr r0, [pc, #-1152] @ 17a370 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 1799a8 │ │ │ │ + b 179a8c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179784 │ │ │ │ + b 179868 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1200] @ 17a290 │ │ │ │ - ldr r3, [pc, #-1200] @ 17a294 │ │ │ │ - ldr r1, [pc, #-1200] @ 17a298 │ │ │ │ - ldr r0, [pc, #-1200] @ 17a29c │ │ │ │ + ldr r2, [pc, #-1200] @ 17a374 │ │ │ │ + ldr r3, [pc, #-1200] @ 17a378 │ │ │ │ + ldr r1, [pc, #-1200] @ 17a37c │ │ │ │ + ldr r0, [pc, #-1200] @ 17a380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 179ec0 │ │ │ │ + b 179fa4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 179920 │ │ │ │ - ldr r3, [pc, #-1216] @ 17a2b8 │ │ │ │ - ldr r1, [pc, #-1244] @ 17a2a0 │ │ │ │ + b 179a04 │ │ │ │ + ldr r3, [pc, #-1216] @ 17a39c │ │ │ │ + ldr r1, [pc, #-1244] @ 17a384 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1248] @ 17a2a4 │ │ │ │ + ldr r0, [pc, #-1248] @ 17a388 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl b6f00 │ │ │ │ - b 179f94 │ │ │ │ + b 17a078 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1288] @ 17a2a8 │ │ │ │ - ldr r3, [pc, #-1288] @ 17a2ac │ │ │ │ - ldr r1, [pc, #-1288] @ 17a2b0 │ │ │ │ - ldr r0, [pc, #-1288] @ 17a2b4 │ │ │ │ + ldr r2, [pc, #-1288] @ 17a38c │ │ │ │ + ldr r3, [pc, #-1288] @ 17a390 │ │ │ │ + ldr r1, [pc, #-1288] @ 17a394 │ │ │ │ + ldr r0, [pc, #-1288] @ 17a398 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 179c5c │ │ │ │ + b 179d40 │ │ │ │ bl a4764 │ │ │ │ - b 179934 │ │ │ │ + b 179a18 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17a5ac │ │ │ │ + b 17a690 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1798f8 │ │ │ │ + b 1799dc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #-1340] @ 17a2b8 │ │ │ │ - ldr r1, [pc, #-1340] @ 17a2bc │ │ │ │ + ldr r3, [pc, #-1340] @ 17a39c │ │ │ │ + ldr r1, [pc, #-1340] @ 17a3a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1344] @ 17a2c0 │ │ │ │ + ldr r0, [pc, #-1344] @ 17a3a4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ bl b6f00 │ │ │ │ - b 17a5dc │ │ │ │ - ldr r3, [pc, #-1368] @ 17a2c4 │ │ │ │ - ldr r1, [pc, #-1368] @ 17a2c8 │ │ │ │ - ldr r0, [pc, #-1368] @ 17a2cc │ │ │ │ + b 17a6c0 │ │ │ │ + ldr r3, [pc, #-1368] @ 17a3a8 │ │ │ │ + ldr r1, [pc, #-1368] @ 17a3ac │ │ │ │ + ldr r0, [pc, #-1368] @ 17a3b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1376] @ 17a2d0 │ │ │ │ + ldr r2, [pc, #-1376] @ 17a3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1392] @ 17a2d4 │ │ │ │ - ldr r1, [pc, #-1392] @ 17a2d8 │ │ │ │ - ldr r0, [pc, #-1392] @ 17a2dc │ │ │ │ + ldr r3, [pc, #-1392] @ 17a3b8 │ │ │ │ + ldr r1, [pc, #-1392] @ 17a3bc │ │ │ │ + ldr r0, [pc, #-1392] @ 17a3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1400] @ 17a2e0 │ │ │ │ + ldr r2, [pc, #-1400] @ 17a3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1416] @ 17a2e4 │ │ │ │ - ldr r1, [pc, #-1416] @ 17a2e8 │ │ │ │ - ldr r0, [pc, #-1416] @ 17a2ec │ │ │ │ + ldr r3, [pc, #-1416] @ 17a3c8 │ │ │ │ + ldr r1, [pc, #-1416] @ 17a3cc │ │ │ │ + ldr r0, [pc, #-1416] @ 17a3d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1424] @ 17a2f0 │ │ │ │ + ldr r2, [pc, #-1424] @ 17a3d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1440] @ 17a2f4 │ │ │ │ - ldr r1, [pc, #-1440] @ 17a2f8 │ │ │ │ - ldr r0, [pc, #-1440] @ 17a2fc │ │ │ │ + ldr r3, [pc, #-1440] @ 17a3d8 │ │ │ │ + ldr r1, [pc, #-1440] @ 17a3dc │ │ │ │ + ldr r0, [pc, #-1440] @ 17a3e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1448] @ 17a300 │ │ │ │ + ldr r2, [pc, #-1448] @ 17a3e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1464] @ 17a304 │ │ │ │ - ldr r1, [pc, #-1464] @ 17a308 │ │ │ │ - ldr r0, [pc, #-1464] @ 17a30c │ │ │ │ + ldr r3, [pc, #-1464] @ 17a3e8 │ │ │ │ + ldr r1, [pc, #-1464] @ 17a3ec │ │ │ │ + ldr r0, [pc, #-1464] @ 17a3f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1472] @ 17a310 │ │ │ │ + ldr r2, [pc, #-1472] @ 17a3f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1488] @ 17a314 │ │ │ │ - ldr r1, [pc, #-1488] @ 17a318 │ │ │ │ - ldr r0, [pc, #-1488] @ 17a31c │ │ │ │ + ldr r3, [pc, #-1488] @ 17a3f8 │ │ │ │ + ldr r1, [pc, #-1488] @ 17a3fc │ │ │ │ + ldr r0, [pc, #-1488] @ 17a400 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1496] @ 17a320 │ │ │ │ + ldr r2, [pc, #-1496] @ 17a404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1512] @ 17a324 │ │ │ │ - ldr r1, [pc, #-1512] @ 17a328 │ │ │ │ - ldr r0, [pc, #-1512] @ 17a32c │ │ │ │ + ldr r3, [pc, #-1512] @ 17a408 │ │ │ │ + ldr r1, [pc, #-1512] @ 17a40c │ │ │ │ + ldr r0, [pc, #-1512] @ 17a410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1520] @ 17a330 │ │ │ │ + ldr r2, [pc, #-1520] @ 17a414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1536] @ 17a334 │ │ │ │ - ldr r1, [pc, #-1536] @ 17a338 │ │ │ │ - ldr r0, [pc, #-1536] @ 17a33c │ │ │ │ + ldr r3, [pc, #-1536] @ 17a418 │ │ │ │ + ldr r1, [pc, #-1536] @ 17a41c │ │ │ │ + ldr r0, [pc, #-1536] @ 17a420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1544] @ 17a340 │ │ │ │ + ldr r2, [pc, #-1544] @ 17a424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1560] @ 17a344 │ │ │ │ - ldr r1, [pc, #-1560] @ 17a348 │ │ │ │ - ldr r0, [pc, #-1560] @ 17a34c │ │ │ │ + ldr r3, [pc, #-1560] @ 17a428 │ │ │ │ + ldr r1, [pc, #-1560] @ 17a42c │ │ │ │ + ldr r0, [pc, #-1560] @ 17a430 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1568] @ 17a350 │ │ │ │ + ldr r2, [pc, #-1568] @ 17a434 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1584] @ 17a354 │ │ │ │ - ldr r1, [pc, #-1584] @ 17a358 │ │ │ │ - ldr r0, [pc, #-1584] @ 17a35c │ │ │ │ + ldr r3, [pc, #-1584] @ 17a438 │ │ │ │ + ldr r1, [pc, #-1584] @ 17a43c │ │ │ │ + ldr r0, [pc, #-1584] @ 17a440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1592] @ 17a360 │ │ │ │ + ldr r2, [pc, #-1592] @ 17a444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1608] @ 17a364 │ │ │ │ - ldr r1, [pc, #-1608] @ 17a368 │ │ │ │ - ldr r0, [pc, #-1608] @ 17a36c │ │ │ │ + ldr r3, [pc, #-1608] @ 17a448 │ │ │ │ + ldr r1, [pc, #-1608] @ 17a44c │ │ │ │ + ldr r0, [pc, #-1608] @ 17a450 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1616] @ 17a370 │ │ │ │ + ldr r2, [pc, #-1616] @ 17a454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1632] @ 17a374 │ │ │ │ - ldr r1, [pc, #-1632] @ 17a378 │ │ │ │ - ldr r0, [pc, #-1632] @ 17a37c │ │ │ │ + ldr r3, [pc, #-1632] @ 17a458 │ │ │ │ + ldr r1, [pc, #-1632] @ 17a45c │ │ │ │ + ldr r0, [pc, #-1632] @ 17a460 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1640] @ 17a380 │ │ │ │ + ldr r2, [pc, #-1640] @ 17a464 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1656] @ 17a384 │ │ │ │ - ldr r1, [pc, #-1656] @ 17a388 │ │ │ │ - ldr r0, [pc, #-1656] @ 17a38c │ │ │ │ + ldr r3, [pc, #-1656] @ 17a468 │ │ │ │ + ldr r1, [pc, #-1656] @ 17a46c │ │ │ │ + ldr r0, [pc, #-1656] @ 17a470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1664] @ 17a390 │ │ │ │ + ldr r2, [pc, #-1664] @ 17a474 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1680] @ 17a394 │ │ │ │ - ldr r1, [pc, #-1680] @ 17a398 │ │ │ │ - ldr r0, [pc, #-1680] @ 17a39c │ │ │ │ + ldr r3, [pc, #-1680] @ 17a478 │ │ │ │ + ldr r1, [pc, #-1680] @ 17a47c │ │ │ │ + ldr r0, [pc, #-1680] @ 17a480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1688] @ 17a3a0 │ │ │ │ + ldr r2, [pc, #-1688] @ 17a484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1704] @ 17a3a4 │ │ │ │ - ldr r1, [pc, #-1704] @ 17a3a8 │ │ │ │ - ldr r0, [pc, #-1704] @ 17a3ac │ │ │ │ + ldr r3, [pc, #-1704] @ 17a488 │ │ │ │ + ldr r1, [pc, #-1704] @ 17a48c │ │ │ │ + ldr r0, [pc, #-1704] @ 17a490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1712] @ 17a3b0 │ │ │ │ + ldr r2, [pc, #-1712] @ 17a494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1728] @ 17a3b4 │ │ │ │ - ldr r1, [pc, #-1728] @ 17a3b8 │ │ │ │ - ldr r0, [pc, #-1728] @ 17a3bc │ │ │ │ + ldr r3, [pc, #-1728] @ 17a498 │ │ │ │ + ldr r1, [pc, #-1728] @ 17a49c │ │ │ │ + ldr r0, [pc, #-1728] @ 17a4a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1736] @ 17a3c0 │ │ │ │ + ldr r2, [pc, #-1736] @ 17a4a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1752] @ 17a3c4 │ │ │ │ - ldr r1, [pc, #-1752] @ 17a3c8 │ │ │ │ - ldr r0, [pc, #-1752] @ 17a3cc │ │ │ │ + ldr r3, [pc, #-1752] @ 17a4a8 │ │ │ │ + ldr r1, [pc, #-1752] @ 17a4ac │ │ │ │ + ldr r0, [pc, #-1752] @ 17a4b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1760] @ 17a3d0 │ │ │ │ + ldr r2, [pc, #-1760] @ 17a4b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1776] @ 17a3d4 │ │ │ │ - ldr r1, [pc, #-1776] @ 17a3d8 │ │ │ │ - ldr r0, [pc, #-1776] @ 17a3dc │ │ │ │ + ldr r3, [pc, #-1776] @ 17a4b8 │ │ │ │ + ldr r1, [pc, #-1776] @ 17a4bc │ │ │ │ + ldr r0, [pc, #-1776] @ 17a4c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #-1784] @ 17a3e0 │ │ │ │ + ldr r2, [pc, #-1784] @ 17a4c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -0017aae4 : │ │ │ │ +0017abc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 17aba8 │ │ │ │ + ldr ip, [pc, #172] @ 17ac8c │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 17abac │ │ │ │ + ldr lr, [pc, #156] @ 17ac90 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2240 @ 0x8c0 │ │ │ │ - ldr ip, [pc, #144] @ 17abb0 │ │ │ │ + ldr ip, [pc, #144] @ 17ac94 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -308229,987 +308286,987 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17ab78 │ │ │ │ + beq 17ac5c │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 17911c │ │ │ │ - ldr r2, [pc, #52] @ 17abb4 │ │ │ │ - ldr r3, [pc, #44] @ 17abb0 │ │ │ │ + bl 179200 │ │ │ │ + ldr r2, [pc, #52] @ 17ac98 │ │ │ │ + ldr r3, [pc, #44] @ 17ac94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17aba4 │ │ │ │ + bne 17ac88 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, sp, r4 │ │ │ │ - ldrdeq r5, [ip], -ip @ │ │ │ │ + eoreq fp, sp, r0, lsr #30 │ │ │ │ + strdeq r5, [ip], -r8 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r5, ip, r8, ror r4 │ │ │ │ + mlaeq ip, r4, r3, r5 │ │ │ │ │ │ │ │ -0017abb8 : │ │ │ │ +0017ac9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 17abf4 │ │ │ │ - ldr r2, [pc, #36] @ 17abf8 │ │ │ │ + ldr r3, [pc, #36] @ 17acd8 │ │ │ │ + ldr r2, [pc, #36] @ 17acdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 17911c │ │ │ │ + bl 179200 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r5, ip, r8, lsr #8 │ │ │ │ + eoreq r5, ip, r4, asr #6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0017abfc : │ │ │ │ +0017ace0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 17aca4 │ │ │ │ + ldr r3, [pc, #132] @ 17ad88 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 17aca8 │ │ │ │ + ldr r5, [pc, #108] @ 17ad8c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17ac9c │ │ │ │ - ldr r3, [pc, #96] @ 17acac │ │ │ │ + beq 17ad80 │ │ │ │ + ldr r3, [pc, #96] @ 17ad90 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17ac68 │ │ │ │ + bne 17ad4c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 17abb8 │ │ │ │ - ldr r0, [pc, #64] @ 17acb0 │ │ │ │ + b 17ac9c │ │ │ │ + ldr r0, [pc, #64] @ 17ad94 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 17acb4 │ │ │ │ - ldr r1, [pc, #52] @ 17acb8 │ │ │ │ - ldr r0, [pc, #52] @ 17acbc │ │ │ │ + ldr r3, [pc, #52] @ 17ad98 │ │ │ │ + ldr r1, [pc, #52] @ 17ad9c │ │ │ │ + ldr r0, [pc, #52] @ 17ada0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq fp, sp, r0, ror #29 │ │ │ │ - eoreq r5, ip, r0, asr #7 │ │ │ │ + strdeq fp, [sp], -ip @ │ │ │ │ + ldrdeq r5, [ip], -ip @ │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - eoreq r3, r8, r4, ror r5 │ │ │ │ + eoreq r3, r8, r8, ror r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r5, r8, ip, lsl #15 │ │ │ │ - eoreq r3, r8, r4, lsl #9 │ │ │ │ + mlaeq r8, r0, r7, r5 │ │ │ │ + eoreq r3, r8, r8, lsl #9 │ │ │ │ │ │ │ │ -0017acc0 : │ │ │ │ +0017ada4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 17ad00 │ │ │ │ - ldr r3, [pc, #40] @ 17ad04 │ │ │ │ + ldr ip, [pc, #40] @ 17ade4 │ │ │ │ + ldr r3, [pc, #40] @ 17ade8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 17911c │ │ │ │ + bl 179200 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r5, ip, r0, lsr #6 │ │ │ │ + eoreq r5, ip, ip, lsr r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0017ad08 : │ │ │ │ +0017adec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 17ae08 │ │ │ │ + ldr ip, [pc, #220] @ 17aeec │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 17ae0c │ │ │ │ + ldr r3, [pc, #212] @ 17aef0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 17ae10 │ │ │ │ + ldr r3, [pc, #188] @ 17aef4 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2336 @ 0x920 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 17ae14 │ │ │ │ + ldr r5, [pc, #164] @ 17aef8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17adfc │ │ │ │ - ldr r3, [pc, #152] @ 17ae18 │ │ │ │ + beq 17aee0 │ │ │ │ + ldr r3, [pc, #152] @ 17aefc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17adc8 │ │ │ │ + bne 17aeac │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 17acc0 │ │ │ │ - ldr r2, [pc, #120] @ 17ae1c │ │ │ │ - ldr r3, [pc, #100] @ 17ae0c │ │ │ │ + bl 17ada4 │ │ │ │ + ldr r2, [pc, #120] @ 17af00 │ │ │ │ + ldr r3, [pc, #100] @ 17aef0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17ae04 │ │ │ │ + bne 17aee8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 17ae20 │ │ │ │ + ldr r0, [pc, #80] @ 17af04 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 17ae24 │ │ │ │ - ldr r1, [pc, #68] @ 17ae28 │ │ │ │ - ldr r0, [pc, #68] @ 17ae2c │ │ │ │ + ldr r3, [pc, #68] @ 17af08 │ │ │ │ + ldr r1, [pc, #68] @ 17af0c │ │ │ │ + ldr r0, [pc, #68] @ 17af10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 17ad9c │ │ │ │ + b 17ae80 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r5, ip, r4, asr #5 │ │ │ │ + eoreq r5, ip, r0, ror #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq fp, sp, ip, lsr #27 │ │ │ │ - eoreq r5, ip, ip, lsl #5 │ │ │ │ + eoreq fp, sp, r8, asr #25 │ │ │ │ + eoreq r5, ip, r8, lsr #3 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - eoreq r5, ip, r4, asr r2 │ │ │ │ - eoreq r3, r8, r4, lsl r4 │ │ │ │ + eoreq r5, ip, r0, ror r1 │ │ │ │ + eoreq r3, r8, r8, lsl r4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r5, r8, r8, lsr r6 │ │ │ │ - eoreq r3, r8, r4, lsr #6 │ │ │ │ + eoreq r5, r8, ip, lsr r6 │ │ │ │ + eoreq r3, r8, r8, lsr #6 │ │ │ │ │ │ │ │ -0017ae30 : │ │ │ │ +0017af14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 17af4c │ │ │ │ + ldr r2, [pc, #256] @ 17b030 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 17aef8 │ │ │ │ + beq 17afdc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 17af50 │ │ │ │ + ldr r3, [pc, #224] @ 17b034 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17aee0 │ │ │ │ + beq 17afc4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 17911c │ │ │ │ + bl 179200 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17aeb8 │ │ │ │ + beq 17af9c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 17af30 │ │ │ │ + beq 17b014 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17aed4 │ │ │ │ + beq 17afb8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 17af1c │ │ │ │ + beq 17b000 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 17ae88 │ │ │ │ - ldr r3, [pc, #80] @ 17af50 │ │ │ │ + b 17af6c │ │ │ │ + ldr r3, [pc, #80] @ 17b034 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17af3c │ │ │ │ + beq 17b020 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 17ae70 │ │ │ │ + b 17af54 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17aeb8 │ │ │ │ + b 17af9c │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 17ae78 │ │ │ │ - b 17aef0 │ │ │ │ - eoreq r5, ip, ip, lsr #3 │ │ │ │ + bne 17af5c │ │ │ │ + b 17afd4 │ │ │ │ + eoreq r5, ip, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0017af54 : │ │ │ │ +0017b038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 17b074 │ │ │ │ + ldr ip, [pc, #252] @ 17b158 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 17b078 │ │ │ │ + ldr r3, [pc, #244] @ 17b15c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 17b07c │ │ │ │ + ldr r3, [pc, #220] @ 17b160 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #2384 @ 0x950 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 17b080 │ │ │ │ + ldr r5, [pc, #168] @ 17b164 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17b068 │ │ │ │ - ldr r3, [pc, #156] @ 17b084 │ │ │ │ + beq 17b14c │ │ │ │ + ldr r3, [pc, #156] @ 17b168 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17b034 │ │ │ │ + bne 17b118 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 17ae30 │ │ │ │ - ldr r2, [pc, #120] @ 17b088 │ │ │ │ - ldr r3, [pc, #100] @ 17b078 │ │ │ │ + bl 17af14 │ │ │ │ + ldr r2, [pc, #120] @ 17b16c │ │ │ │ + ldr r3, [pc, #100] @ 17b15c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17b070 │ │ │ │ + bne 17b154 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 17b08c │ │ │ │ + ldr r0, [pc, #80] @ 17b170 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 17b090 │ │ │ │ - ldr r1, [pc, #68] @ 17b094 │ │ │ │ - ldr r0, [pc, #68] @ 17b098 │ │ │ │ + ldr r3, [pc, #68] @ 17b174 │ │ │ │ + ldr r1, [pc, #68] @ 17b178 │ │ │ │ + ldr r0, [pc, #68] @ 17b17c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 17b008 │ │ │ │ + b 17b0ec │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r5, ip, r8, ror r0 │ │ │ │ + mlaeq ip, r4, pc, r4 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq fp, sp, ip, asr fp │ │ │ │ - eoreq r5, ip, r4, lsr #32 │ │ │ │ + eoreq fp, sp, r8, ror sl │ │ │ │ + eoreq r4, ip, r0, asr #30 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - eoreq r4, ip, r8, ror #31 │ │ │ │ - eoreq r3, r8, r8, lsr #3 │ │ │ │ + eoreq r4, ip, r4, lsl #30 │ │ │ │ + eoreq r3, r8, ip, lsr #3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - ldrdeq r5, [r8], -r4 @ │ │ │ │ - strheq r3, [r8], -r8 @ │ │ │ │ + ldrdeq r5, [r8], -r8 @ │ │ │ │ + strheq r3, [r8], -ip @ │ │ │ │ │ │ │ │ -0017b09c : │ │ │ │ +0017b180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1500] @ 17b690 │ │ │ │ - ldr r1, [pc, #1500] @ 17b694 │ │ │ │ + ldr ip, [pc, #1500] @ 17b774 │ │ │ │ + ldr r1, [pc, #1500] @ 17b778 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1492] @ 17b698 │ │ │ │ - ldr r2, [pc, #1492] @ 17b69c │ │ │ │ - ldr r3, [pc, #1492] @ 17b6a0 │ │ │ │ + ldr r5, [pc, #1492] @ 17b77c │ │ │ │ + ldr r2, [pc, #1492] @ 17b780 │ │ │ │ + ldr r3, [pc, #1492] @ 17b784 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 17b2f8 │ │ │ │ - ldr r3, [pc, #1440] @ 17b6a4 │ │ │ │ + beq 17b3dc │ │ │ │ + ldr r3, [pc, #1440] @ 17b788 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 17ae30 │ │ │ │ + bl 17af14 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 17b290 │ │ │ │ + bne 17b374 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 17b3cc │ │ │ │ + beq 17b4b0 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 17b484 │ │ │ │ + beq 17b568 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 17b620 │ │ │ │ - ldr r2, [pc, #1332] @ 17b6a8 │ │ │ │ + beq 17b704 │ │ │ │ + ldr r2, [pc, #1332] @ 17b78c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 17b66c │ │ │ │ - ldr r2, [pc, #1320] @ 17b6ac │ │ │ │ + beq 17b750 │ │ │ │ + ldr r2, [pc, #1320] @ 17b790 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 17b5f0 │ │ │ │ + beq 17b6d4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 17b61c │ │ │ │ + ble 17b700 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 17b61c │ │ │ │ + beq 17b700 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17b1d0 │ │ │ │ + beq 17b2b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 17b3c0 │ │ │ │ + beq 17b4a4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17b34c │ │ │ │ + beq 17b430 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17b5c8 │ │ │ │ + beq 17b6ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b204 │ │ │ │ + beq 17b2e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 17b478 │ │ │ │ + beq 17b55c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17b644 │ │ │ │ + beq 17b728 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b228 │ │ │ │ + beq 17b30c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17b46c │ │ │ │ + beq 17b550 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17b5f4 │ │ │ │ + beq 17b6d8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b24c │ │ │ │ + beq 17b330 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 17b460 │ │ │ │ - ldr r3, [pc, #1104] @ 17b6a4 │ │ │ │ + beq 17b544 │ │ │ │ + ldr r3, [pc, #1104] @ 17b788 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1092] @ 17b6b0 │ │ │ │ - ldr r3, [pc, #1060] @ 17b694 │ │ │ │ + ldr r2, [pc, #1092] @ 17b794 │ │ │ │ + ldr r3, [pc, #1060] @ 17b778 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17b4d4 │ │ │ │ + bne 17b5b8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b2b4 │ │ │ │ + beq 17b398 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 17b2b4 │ │ │ │ + bne 17b398 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b2d8 │ │ │ │ + beq 17b3bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 17b2d8 │ │ │ │ + bne 17b3bc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #980] @ 17b6b4 │ │ │ │ - ldr r1, [pc, #980] @ 17b6b8 │ │ │ │ + ldr r3, [pc, #980] @ 17b798 │ │ │ │ + ldr r1, [pc, #980] @ 17b79c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 17b264 │ │ │ │ + b 17b348 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 17b14c │ │ │ │ - ldr r3, [pc, #912] @ 17b6bc │ │ │ │ - ldr r1, [pc, #912] @ 17b6c0 │ │ │ │ - ldr r0, [pc, #912] @ 17b6c4 │ │ │ │ + bne 17b230 │ │ │ │ + ldr r3, [pc, #912] @ 17b7a0 │ │ │ │ + ldr r1, [pc, #912] @ 17b7a4 │ │ │ │ + ldr r0, [pc, #912] @ 17b7a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #904] @ 17b6c8 │ │ │ │ + ldr r2, [pc, #904] @ 17b7ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17b578 │ │ │ │ + beq 17b65c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b370 │ │ │ │ + beq 17b454 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 17b48c │ │ │ │ + beq 17b570 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17b550 │ │ │ │ + beq 17b634 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b394 │ │ │ │ + beq 17b478 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17b498 │ │ │ │ + beq 17b57c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17b528 │ │ │ │ + beq 17b60c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b3b8 │ │ │ │ + beq 17b49c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 17b4a4 │ │ │ │ + beq 17b588 │ │ │ │ bl aa3f4 │ │ │ │ - b 17b2f0 │ │ │ │ + b 17b3d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b1d0 │ │ │ │ + b 17b2b4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b3e8 │ │ │ │ + beq 17b4cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17b4c8 │ │ │ │ + beq 17b5ac │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17b5a0 │ │ │ │ + beq 17b684 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b40c │ │ │ │ + beq 17b4f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 17b4bc │ │ │ │ + beq 17b5a0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17b500 │ │ │ │ + beq 17b5e4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b430 │ │ │ │ + beq 17b514 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17b4b0 │ │ │ │ + beq 17b594 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17b4d8 │ │ │ │ + beq 17b5bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b2f0 │ │ │ │ + beq 17b3d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 17b2f0 │ │ │ │ + bne 17b3d4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b2f0 │ │ │ │ + b 17b3d4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b24c │ │ │ │ + b 17b330 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b228 │ │ │ │ + b 17b30c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b204 │ │ │ │ + b 17b2e8 │ │ │ │ bl aa8fc │ │ │ │ - b 17b15c │ │ │ │ + b 17b240 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b370 │ │ │ │ + b 17b454 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b394 │ │ │ │ + b 17b478 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b3b8 │ │ │ │ + b 17b49c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b430 │ │ │ │ + b 17b514 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b40c │ │ │ │ + b 17b4f0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b3e8 │ │ │ │ + b 17b4cc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 17b6cc │ │ │ │ - ldr r1, [pc, #492] @ 17b6d0 │ │ │ │ - ldr r0, [pc, #492] @ 17b6d4 │ │ │ │ + ldr r3, [pc, #492] @ 17b7b0 │ │ │ │ + ldr r1, [pc, #492] @ 17b7b4 │ │ │ │ + ldr r0, [pc, #492] @ 17b7b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #484] @ 17b6d8 │ │ │ │ + ldr r2, [pc, #484] @ 17b7bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 17b6dc │ │ │ │ - ldr r1, [pc, #468] @ 17b6e0 │ │ │ │ - ldr r0, [pc, #468] @ 17b6e4 │ │ │ │ + ldr r3, [pc, #468] @ 17b7c0 │ │ │ │ + ldr r1, [pc, #468] @ 17b7c4 │ │ │ │ + ldr r0, [pc, #468] @ 17b7c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #460] @ 17b6e8 │ │ │ │ + ldr r2, [pc, #460] @ 17b7cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 17b6ec │ │ │ │ - ldr r1, [pc, #444] @ 17b6f0 │ │ │ │ - ldr r0, [pc, #444] @ 17b6f4 │ │ │ │ + ldr r3, [pc, #444] @ 17b7d0 │ │ │ │ + ldr r1, [pc, #444] @ 17b7d4 │ │ │ │ + ldr r0, [pc, #444] @ 17b7d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #436] @ 17b6f8 │ │ │ │ + ldr r2, [pc, #436] @ 17b7dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #420] @ 17b6fc │ │ │ │ - ldr r1, [pc, #420] @ 17b700 │ │ │ │ - ldr r0, [pc, #420] @ 17b704 │ │ │ │ + ldr r3, [pc, #420] @ 17b7e0 │ │ │ │ + ldr r1, [pc, #420] @ 17b7e4 │ │ │ │ + ldr r0, [pc, #420] @ 17b7e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #412] @ 17b708 │ │ │ │ + ldr r2, [pc, #412] @ 17b7ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 17b70c │ │ │ │ - ldr r1, [pc, #396] @ 17b710 │ │ │ │ - ldr r0, [pc, #396] @ 17b714 │ │ │ │ + ldr r3, [pc, #396] @ 17b7f0 │ │ │ │ + ldr r1, [pc, #396] @ 17b7f4 │ │ │ │ + ldr r0, [pc, #396] @ 17b7f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #388] @ 17b718 │ │ │ │ + ldr r2, [pc, #388] @ 17b7fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #372] @ 17b71c │ │ │ │ - ldr r1, [pc, #372] @ 17b720 │ │ │ │ - ldr r0, [pc, #372] @ 17b724 │ │ │ │ + ldr r3, [pc, #372] @ 17b800 │ │ │ │ + ldr r1, [pc, #372] @ 17b804 │ │ │ │ + ldr r0, [pc, #372] @ 17b808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #364] @ 17b728 │ │ │ │ + ldr r2, [pc, #364] @ 17b80c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #348] @ 17b72c │ │ │ │ - ldr r1, [pc, #348] @ 17b730 │ │ │ │ - ldr r0, [pc, #348] @ 17b734 │ │ │ │ + ldr r3, [pc, #348] @ 17b810 │ │ │ │ + ldr r1, [pc, #348] @ 17b814 │ │ │ │ + ldr r0, [pc, #348] @ 17b818 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #340] @ 17b738 │ │ │ │ + ldr r2, [pc, #340] @ 17b81c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #320] @ 17b73c │ │ │ │ - ldr r1, [pc, #320] @ 17b740 │ │ │ │ - ldr r0, [pc, #320] @ 17b744 │ │ │ │ + ldr r3, [pc, #320] @ 17b820 │ │ │ │ + ldr r1, [pc, #320] @ 17b824 │ │ │ │ + ldr r0, [pc, #320] @ 17b828 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #312] @ 17b748 │ │ │ │ + ldr r2, [pc, #312] @ 17b82c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #292] @ 17b74c │ │ │ │ - ldr r1, [pc, #292] @ 17b750 │ │ │ │ - ldr r0, [pc, #292] @ 17b754 │ │ │ │ + ldr r3, [pc, #292] @ 17b830 │ │ │ │ + ldr r1, [pc, #292] @ 17b834 │ │ │ │ + ldr r0, [pc, #292] @ 17b838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ 17b758 │ │ │ │ - ldr r1, [pc, #268] @ 17b75c │ │ │ │ - ldr r0, [pc, #268] @ 17b760 │ │ │ │ + ldr r3, [pc, #268] @ 17b83c │ │ │ │ + ldr r1, [pc, #268] @ 17b840 │ │ │ │ + ldr r0, [pc, #268] @ 17b844 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #260] @ 17b764 │ │ │ │ + ldr r2, [pc, #260] @ 17b848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 17b768 │ │ │ │ - ldr r1, [pc, #244] @ 17b76c │ │ │ │ - ldr r0, [pc, #244] @ 17b770 │ │ │ │ + ldr r3, [pc, #244] @ 17b84c │ │ │ │ + ldr r1, [pc, #244] @ 17b850 │ │ │ │ + ldr r0, [pc, #244] @ 17b854 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 17b774 │ │ │ │ + ldr r2, [pc, #240] @ 17b858 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r4, ip, r4, asr #30 │ │ │ │ + eoreq r4, ip, r0, ror #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r4, ip, r0, lsr #30 │ │ │ │ + eoreq r4, ip, ip, lsr lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r4, ip, ip, lsl #27 │ │ │ │ + eoreq r4, ip, r8, lsr #25 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r5, r8, r0, ror r1 │ │ │ │ - eoreq r7, sl, r8, lsr lr │ │ │ │ - eoreq r9, r7, r8, lsr pc │ │ │ │ - eoreq r9, r7, ip, ror #30 │ │ │ │ + eoreq r5, r8, r4, ror r1 │ │ │ │ + eoreq r7, sl, ip, lsr lr │ │ │ │ + eoreq r9, r7, ip, lsr pc │ │ │ │ + eoreq r9, r7, r0, ror pc │ │ │ │ strdeq r3, [r1], -ip │ │ │ │ - eoreq r7, sl, r4, lsl #25 │ │ │ │ - eoreq r9, r7, r4, lsl #27 │ │ │ │ - eoreq r4, r8, r4, asr pc │ │ │ │ + eoreq r7, sl, r8, lsl #25 │ │ │ │ + eoreq r9, r7, r8, lsl #27 │ │ │ │ + eoreq r4, r8, r8, asr pc │ │ │ │ strdeq r3, [r1], -pc @ │ │ │ │ - eoreq r7, sl, ip, asr ip │ │ │ │ - eoreq r9, r7, ip, asr sp │ │ │ │ - eoreq r4, r8, r0, lsr #30 │ │ │ │ + eoreq r7, sl, r0, ror #24 │ │ │ │ + eoreq r9, r7, r0, ror #26 │ │ │ │ + eoreq r4, r8, r4, lsr #30 │ │ │ │ strdeq r3, [r1], -lr │ │ │ │ - eoreq r7, sl, r4, lsr ip │ │ │ │ - eoreq r9, r7, r4, lsr sp │ │ │ │ - eoreq r4, r8, r4, lsl #30 │ │ │ │ + eoreq r7, sl, r8, lsr ip │ │ │ │ + eoreq r9, r7, r8, lsr sp │ │ │ │ + eoreq r4, r8, r8, lsl #30 │ │ │ │ andeq r3, r1, r4, lsl #28 │ │ │ │ - eoreq r7, sl, ip, lsl #24 │ │ │ │ - eoreq r9, r7, ip, lsl #26 │ │ │ │ - ldrdeq r4, [r8], -r0 @ │ │ │ │ + eoreq r7, sl, r0, lsl ip │ │ │ │ + eoreq r9, r7, r0, lsl sp │ │ │ │ + ldrdeq r4, [r8], -r4 @ │ │ │ │ andeq r3, r1, r3, lsl #28 │ │ │ │ - eoreq r7, sl, r4, ror #23 │ │ │ │ - eoreq r9, r7, r4, ror #25 │ │ │ │ - mlaeq r8, ip, lr, r4 │ │ │ │ + eoreq r7, sl, r8, ror #23 │ │ │ │ + eoreq r9, r7, r8, ror #25 │ │ │ │ + eoreq r4, r8, r0, lsr #29 │ │ │ │ andeq r3, r1, r2, lsl #28 │ │ │ │ - @ instruction: 0x002a7bbc │ │ │ │ - @ instruction: 0x00279cbc │ │ │ │ - eoreq r4, r8, r4, ror lr │ │ │ │ + eoreq r7, sl, r0, asr #23 │ │ │ │ + eoreq r9, r7, r0, asr #25 │ │ │ │ + eoreq r4, r8, r8, ror lr │ │ │ │ strdeq r3, [r1], -sp │ │ │ │ - mlaeq sl, r4, fp, r7 │ │ │ │ - mlaeq r7, r4, ip, r9 │ │ │ │ - eoreq r4, r8, ip, asr #28 │ │ │ │ + mlaeq sl, r8, fp, r7 │ │ │ │ + mlaeq r7, r8, ip, r9 │ │ │ │ + eoreq r4, r8, r0, asr lr │ │ │ │ andeq r3, r1, r5, ror #27 │ │ │ │ - eoreq r7, sl, r8, ror #22 │ │ │ │ - eoreq r9, r7, r8, ror #24 │ │ │ │ - eoreq r4, r8, r8, lsr lr │ │ │ │ + eoreq r7, sl, ip, ror #22 │ │ │ │ + eoreq r9, r7, ip, ror #24 │ │ │ │ + eoreq r4, r8, ip, lsr lr │ │ │ │ andeq r3, r1, r7, ror #27 │ │ │ │ - eoreq r3, sl, ip, asr #22 │ │ │ │ - eoreq r9, r7, ip, ror #26 │ │ │ │ - mlaeq r7, r8, sp, r9 │ │ │ │ - eoreq r7, sl, r8, lsl fp │ │ │ │ - eoreq r9, r7, r8, lsl ip │ │ │ │ - ldrdeq r4, [r8], -ip @ │ │ │ │ + eoreq r3, sl, r0, asr fp │ │ │ │ + eoreq r9, r7, r0, ror sp │ │ │ │ + mlaeq r7, ip, sp, r9 │ │ │ │ + eoreq r7, sl, ip, lsl fp │ │ │ │ + eoreq r9, r7, ip, lsl ip │ │ │ │ + eoreq r4, r8, r0, ror #27 │ │ │ │ andeq r3, r1, r6, ror #27 │ │ │ │ - eoreq r3, sl, r0, lsl #22 │ │ │ │ - ldrdeq r9, [r7], -ip @ │ │ │ │ - eoreq ip, r7, r4, lsl #28 │ │ │ │ + eoreq r3, sl, r4, lsl #22 │ │ │ │ + eoreq r9, r7, r0, ror #25 │ │ │ │ + eoreq ip, r7, r8, lsl #28 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0017b778 : │ │ │ │ +0017b85c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 17b820 │ │ │ │ + ldr r3, [pc, #132] @ 17b904 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2432 @ 0x980 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 17b824 │ │ │ │ + ldr r5, [pc, #108] @ 17b908 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17b818 │ │ │ │ - ldr r3, [pc, #96] @ 17b828 │ │ │ │ + beq 17b8fc │ │ │ │ + ldr r3, [pc, #96] @ 17b90c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17b7e4 │ │ │ │ + bne 17b8c8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 17b09c │ │ │ │ - ldr r0, [pc, #64] @ 17b82c │ │ │ │ + b 17b180 │ │ │ │ + ldr r0, [pc, #64] @ 17b910 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 17b830 │ │ │ │ - ldr r1, [pc, #52] @ 17b834 │ │ │ │ - ldr r0, [pc, #52] @ 17b838 │ │ │ │ + ldr r3, [pc, #52] @ 17b914 │ │ │ │ + ldr r1, [pc, #52] @ 17b918 │ │ │ │ + ldr r0, [pc, #52] @ 17b91c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq fp, sp, r4, ror #6 │ │ │ │ - eoreq r4, ip, r4, asr #16 │ │ │ │ + eoreq fp, sp, r0, lsl #5 │ │ │ │ + eoreq r4, ip, r0, ror #14 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - strdeq r2, [r8], -r8 @ │ │ │ │ + strdeq r2, [r8], -ip @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r4, r8, r0, ror ip │ │ │ │ - eoreq r2, r8, r8, lsl #18 │ │ │ │ + eoreq r4, r8, r4, ror ip │ │ │ │ + eoreq r2, r8, ip, lsl #18 │ │ │ │ │ │ │ │ -0017b83c : │ │ │ │ +0017b920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #4056] @ 17c830 │ │ │ │ + ldr r2, [pc, #4056] @ 17c914 │ │ │ │ mov sl, r3 │ │ │ │ - ldr r3, [pc, #4052] @ 17c834 │ │ │ │ + ldr r3, [pc, #4052] @ 17c918 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r7, [pc, #4040] @ 17c838 │ │ │ │ + ldr r7, [pc, #4040] @ 17c91c │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #216] @ 0xd8 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 17c258 │ │ │ │ + beq 17c33c │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ mov r6, r1 │ │ │ │ - beq 17c2ac │ │ │ │ + beq 17c390 │ │ │ │ ands fp, r5, #1 │ │ │ │ - bne 17c314 │ │ │ │ + bne 17c3f8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17ba90 │ │ │ │ + beq 17bb74 │ │ │ │ cmp r5, #2 │ │ │ │ - bne 17c05c │ │ │ │ - ldr r3, [pc, #3936] @ 17c83c │ │ │ │ + bne 17c140 │ │ │ │ + ldr r3, [pc, #3936] @ 17c920 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r1, r3 │ │ │ │ - beq 17bc6c │ │ │ │ + beq 17bd50 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #4048] @ 17c8cc │ │ │ │ - ldr r1, [pc, #3904] @ 17c840 │ │ │ │ + ldr r3, [pc, #4048] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #3904] @ 17c924 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #3900] @ 17c844 │ │ │ │ + ldr r0, [pc, #3900] @ 17c928 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #132 @ 0x84 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17b99c │ │ │ │ + beq 17ba80 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b94c │ │ │ │ + beq 17ba30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17ccf4 │ │ │ │ + beq 17cdd8 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17d91c │ │ │ │ + beq 17da00 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b974 │ │ │ │ + beq 17ba58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17cd04 │ │ │ │ + beq 17cde8 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17dbc4 │ │ │ │ + beq 17dca8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17b99c │ │ │ │ + beq 17ba80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17ccfc │ │ │ │ + beq 17cde0 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 17cee0 │ │ │ │ + beq 17cfc4 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #12 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 17cfe0 │ │ │ │ + beq 17d0c4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ - bne 17cc2c │ │ │ │ + bne 17cd10 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17cd0c │ │ │ │ + beq 17cdf0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #52] @ 0x34 │ │ │ │ ldr r9, [r4, #56] @ 0x38 │ │ │ │ - beq 17d28c │ │ │ │ + beq 17d370 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17d96c │ │ │ │ + beq 17da50 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17d8f4 │ │ │ │ + beq 17d9d8 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #24 │ │ │ │ str sl, [sp, #28] │ │ │ │ @@ -309218,483 +309275,483 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 17bb8c │ │ │ │ - ldr r3, [pc, #3492] @ 17c83c │ │ │ │ + b 17bc70 │ │ │ │ + ldr r3, [pc, #3492] @ 17c920 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 17c008 │ │ │ │ + bne 17c0ec │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17ce48 │ │ │ │ + beq 17cf2c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r1, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl b9a8c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 17bae8 │ │ │ │ + beq 17bbcc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 17cc20 │ │ │ │ + beq 17cd04 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17ce90 │ │ │ │ + beq 17cf74 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17bb18 │ │ │ │ + beq 17bbfc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17ccc4 │ │ │ │ + beq 17cda8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17ceb8 │ │ │ │ + beq 17cf9c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17bb48 │ │ │ │ + beq 17bc2c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bb48 │ │ │ │ + beq 17bc2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17cde4 │ │ │ │ + beq 17cec8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #44] @ 0x2c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17bb84 │ │ │ │ + beq 17bc68 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17ccd0 │ │ │ │ + beq 17cdb4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17cdec │ │ │ │ + beq 17ced0 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 17bba0 │ │ │ │ + beq 17bc84 │ │ │ │ tst r0, #1 │ │ │ │ - bne 17ce88 │ │ │ │ + bne 17cf6c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #2 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 17bbd0 │ │ │ │ + beq 17bcb4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bbd0 │ │ │ │ + beq 17bcb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17c828 │ │ │ │ + beq 17c90c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17bbf8 │ │ │ │ + beq 17bcdc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bbf8 │ │ │ │ + beq 17bcdc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17c560 │ │ │ │ + beq 17c644 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17bc20 │ │ │ │ + beq 17bd04 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bc20 │ │ │ │ + beq 17bd04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17c30c │ │ │ │ + beq 17c3f0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bc3c │ │ │ │ + beq 17bd20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 17c24c │ │ │ │ - ldr r2, [pc, #3076] @ 17c848 │ │ │ │ - ldr r3, [pc, #3052] @ 17c834 │ │ │ │ + beq 17c330 │ │ │ │ + ldr r2, [pc, #3076] @ 17c92c │ │ │ │ + ldr r3, [pc, #3052] @ 17c918 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17d854 │ │ │ │ + bne 17d938 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17d8cc │ │ │ │ + beq 17d9b0 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17d010 │ │ │ │ + beq 17d0f4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17bccc │ │ │ │ + beq 17bdb0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17cce8 │ │ │ │ + beq 17cdcc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bce8 │ │ │ │ + beq 17bdcc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17ccdc │ │ │ │ + beq 17cdc0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 17bb8c │ │ │ │ + bne 17bc70 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17bd18 │ │ │ │ + beq 17bdfc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bd18 │ │ │ │ + beq 17bdfc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d560 │ │ │ │ + beq 17d644 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 17d764 │ │ │ │ + beq 17d848 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bd40 │ │ │ │ + beq 17be24 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 17d140 │ │ │ │ + beq 17d224 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17d2e4 │ │ │ │ + beq 17d3c8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17d3e4 │ │ │ │ + beq 17d4c8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ bl b9d60 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 17bda4 │ │ │ │ + beq 17be88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17cf30 │ │ │ │ + beq 17d014 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bdc0 │ │ │ │ + beq 17bea4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 17cf3c │ │ │ │ + beq 17d020 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17d450 │ │ │ │ + beq 17d534 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17bdf0 │ │ │ │ + beq 17bed4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17d128 │ │ │ │ + beq 17d20c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17d4c0 │ │ │ │ + beq 17d5a4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17be20 │ │ │ │ + beq 17bf04 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17be20 │ │ │ │ + beq 17bf04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d22c │ │ │ │ + beq 17d310 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #60] @ 0x3c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17be5c │ │ │ │ + beq 17bf40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17d134 │ │ │ │ + beq 17d218 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 17c220 │ │ │ │ + bne 17c304 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17be8c │ │ │ │ + beq 17bf70 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17be8c │ │ │ │ + beq 17bf70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d7d4 │ │ │ │ + beq 17d8b8 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 17d824 │ │ │ │ + beq 17d908 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17beb4 │ │ │ │ + beq 17bf98 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 17d550 │ │ │ │ + beq 17d634 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17d604 │ │ │ │ + beq 17d6e8 │ │ │ │ ldr r3, [r5] │ │ │ │ mvn r1, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl b9a8c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 17befc │ │ │ │ + beq 17bfe0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 17d324 │ │ │ │ + beq 17d408 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17d68c │ │ │ │ + beq 17d770 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17bf2c │ │ │ │ + beq 17c010 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17d3d8 │ │ │ │ + beq 17d4bc │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17d6b4 │ │ │ │ + beq 17d798 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17bf5c │ │ │ │ + beq 17c040 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bf5c │ │ │ │ + beq 17c040 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d558 │ │ │ │ + beq 17d63c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #76] @ 0x4c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17bf98 │ │ │ │ + beq 17c07c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17d444 │ │ │ │ + beq 17d528 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 17c534 │ │ │ │ + bne 17c618 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17bfc8 │ │ │ │ + beq 17c0ac │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17bfc8 │ │ │ │ + beq 17c0ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d858 │ │ │ │ + beq 17d93c │ │ │ │ bl 124bd0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 17c720 │ │ │ │ - ldr r3, [pc, #2284] @ 17c8cc │ │ │ │ - ldr r1, [pc, #2152] @ 17c84c │ │ │ │ + bne 17c804 │ │ │ │ + ldr r3, [pc, #2284] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #2152] @ 17c930 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2148] @ 17c850 │ │ │ │ + ldr r0, [pc, #2148] @ 17c934 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 17c054 │ │ │ │ + b 17c138 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c020 │ │ │ │ + beq 17c104 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 17c784 │ │ │ │ + beq 17c868 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #2196] @ 17c8cc │ │ │ │ - ldr r1, [pc, #2072] @ 17c854 │ │ │ │ - ldr r0, [pc, #2072] @ 17c858 │ │ │ │ + ldr r3, [pc, #2196] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #2072] @ 17c938 │ │ │ │ + ldr r0, [pc, #2072] @ 17c93c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - b 17bc3c │ │ │ │ + b 17bd20 │ │ │ │ cmp r5, #4 │ │ │ │ - bne 17d888 │ │ │ │ - ldr r3, [pc, #2000] @ 17c83c │ │ │ │ + bne 17d96c │ │ │ │ + ldr r3, [pc, #2000] @ 17c920 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r1, r3 │ │ │ │ - beq 17c568 │ │ │ │ + beq 17c64c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #2112] @ 17c8cc │ │ │ │ - ldr r1, [pc, #1996] @ 17c85c │ │ │ │ + ldr r3, [pc, #2112] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #1996] @ 17c940 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #1992] @ 17c860 │ │ │ │ + ldr r0, [pc, #1992] @ 17c944 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #144 @ 0x90 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17c130 │ │ │ │ + beq 17c214 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c0dc │ │ │ │ + beq 17c1c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d000 │ │ │ │ + beq 17d0e4 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17daac │ │ │ │ + beq 17db90 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c104 │ │ │ │ + beq 17c1e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d008 │ │ │ │ + beq 17d0ec │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17db9c │ │ │ │ + beq 17dc80 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c130 │ │ │ │ + beq 17c214 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 17c130 │ │ │ │ + bne 17c214 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r5, [r4, #60] @ 0x3c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 17d23c │ │ │ │ + beq 17d320 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #16 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 17d330 │ │ │ │ + beq 17d414 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - bne 17c790 │ │ │ │ + bne 17c874 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17d078 │ │ │ │ + beq 17d15c │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #64] @ 0x40 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #68] @ 0x44 │ │ │ │ ldr r9, [r4, #72] @ 0x48 │ │ │ │ - beq 17d574 │ │ │ │ + beq 17d658 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17da84 │ │ │ │ + beq 17db68 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17da5c │ │ │ │ + beq 17db40 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ @@ -309705,193 +309762,193 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 17c234 │ │ │ │ + beq 17c318 │ │ │ │ tst r0, #1 │ │ │ │ - bne 17d234 │ │ │ │ + bne 17d318 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #4 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - bne 17bbdc │ │ │ │ - b 17bbf8 │ │ │ │ + bne 17bcc0 │ │ │ │ + b 17bcdc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bc3c │ │ │ │ - ldr r3, [pc, #1644] @ 17c8cc │ │ │ │ + b 17bd20 │ │ │ │ + ldr r3, [pc, #1644] @ 17c9b0 │ │ │ │ mov r0, #188 @ 0xbc │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #1528] @ 17c864 │ │ │ │ + ldr r1, [pc, #1528] @ 17c948 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1524] @ 17c868 │ │ │ │ + ldr r3, [pc, #1524] @ 17c94c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1520] @ 17c86c │ │ │ │ - ldr r0, [pc, #1520] @ 17c870 │ │ │ │ + ldr r2, [pc, #1520] @ 17c950 │ │ │ │ + ldr r0, [pc, #1520] @ 17c954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 17c054 │ │ │ │ - ldr r3, [pc, #1560] @ 17c8cc │ │ │ │ + b 17c138 │ │ │ │ + ldr r3, [pc, #1560] @ 17c9b0 │ │ │ │ mov r1, #188 @ 0xbc │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1460] @ 17c874 │ │ │ │ + ldr r3, [pc, #1460] @ 17c958 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #1452] @ 17c878 │ │ │ │ - ldr r0, [pc, #1452] @ 17c87c │ │ │ │ + ldr r2, [pc, #1452] @ 17c95c │ │ │ │ + ldr r0, [pc, #1452] @ 17c960 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #1448] @ 17c880 │ │ │ │ + ldr r1, [pc, #1448] @ 17c964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 17c054 │ │ │ │ + b 17c138 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bc20 │ │ │ │ + b 17bd04 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17c344 │ │ │ │ + beq 17c428 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c344 │ │ │ │ + beq 17c428 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17cb8c │ │ │ │ + beq 17cc70 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17cb9c │ │ │ │ + beq 17cc80 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17cb9c │ │ │ │ + beq 17cc80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17c77c │ │ │ │ + beq 17c860 │ │ │ │ cmp fp, #0 │ │ │ │ - bne 17cb9c │ │ │ │ + bne 17cc80 │ │ │ │ cmp r5, #6 │ │ │ │ - bne 17cba4 │ │ │ │ - ldr r3, [pc, #1208] @ 17c83c │ │ │ │ + bne 17cc88 │ │ │ │ + ldr r3, [pc, #1208] @ 17c920 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - beq 17c668 │ │ │ │ + beq 17c74c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1320] @ 17c8cc │ │ │ │ - ldr r1, [pc, #1244] @ 17c884 │ │ │ │ + ldr r3, [pc, #1320] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #1244] @ 17c968 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #1240] @ 17c888 │ │ │ │ + ldr r0, [pc, #1240] @ 17c96c │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17c444 │ │ │ │ + beq 17c528 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c3f4 │ │ │ │ + beq 17c4d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d174 │ │ │ │ + beq 17d258 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17d9e4 │ │ │ │ + beq 17dac8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c41c │ │ │ │ + beq 17c500 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d16c │ │ │ │ + beq 17d250 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17dad4 │ │ │ │ + beq 17dbb8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c444 │ │ │ │ + beq 17c528 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d17c │ │ │ │ + beq 17d260 │ │ │ │ ldr r5, [r4, #76] @ 0x4c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 17d478 │ │ │ │ + beq 17d55c │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 17d4e8 │ │ │ │ + beq 17d5cc │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - bne 17cf48 │ │ │ │ + bne 17d02c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17d184 │ │ │ │ + beq 17d268 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #80] @ 0x50 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #84] @ 0x54 │ │ │ │ ldr r9, [r4, #88] @ 0x58 │ │ │ │ - beq 17d6dc │ │ │ │ + beq 17d7c0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17da34 │ │ │ │ + beq 17db18 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17da0c │ │ │ │ + beq 17daf0 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str sl, [sp, #108] @ 0x6c │ │ │ │ @@ -309902,184 +309959,184 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 17c548 │ │ │ │ + beq 17c62c │ │ │ │ tst r0, #1 │ │ │ │ - bne 17d4b8 │ │ │ │ + bne 17d59c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #6 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - bne 17bc04 │ │ │ │ - b 17bc20 │ │ │ │ + bne 17bce8 │ │ │ │ + b 17bd04 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bbf8 │ │ │ │ + b 17bcdc │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17dc14 │ │ │ │ + beq 17dcf8 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17d390 │ │ │ │ + beq 17d474 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17c5d0 │ │ │ │ + beq 17c6b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 17c5d0 │ │ │ │ + bne 17c6b4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c5f4 │ │ │ │ + beq 17c6d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 17c5f4 │ │ │ │ + bne 17c6d8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 17c220 │ │ │ │ + bne 17c304 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17c624 │ │ │ │ + beq 17c708 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c624 │ │ │ │ + beq 17c708 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d78c │ │ │ │ + beq 17d870 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 17be98 │ │ │ │ - ldr r3, [pc, #660] @ 17c8cc │ │ │ │ - ldr r1, [pc, #592] @ 17c88c │ │ │ │ + bne 17bf7c │ │ │ │ + ldr r3, [pc, #660] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #592] @ 17c970 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #588] @ 17c890 │ │ │ │ + ldr r0, [pc, #588] @ 17c974 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 17c054 │ │ │ │ + b 17c138 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17d944 │ │ │ │ + beq 17da28 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17d510 │ │ │ │ + beq 17d5f4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17c6c8 │ │ │ │ + beq 17c7ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17d148 │ │ │ │ + beq 17d22c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c6e4 │ │ │ │ + beq 17c7c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17d154 │ │ │ │ + beq 17d238 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 17c534 │ │ │ │ + bne 17c618 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17c714 │ │ │ │ + beq 17c7f8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c714 │ │ │ │ + beq 17c7f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d84c │ │ │ │ + beq 17d930 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 17d860 │ │ │ │ + beq 17d944 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17c73c │ │ │ │ + beq 17c820 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 17d7dc │ │ │ │ + beq 17d8c0 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 17c750 │ │ │ │ + beq 17c834 │ │ │ │ tst r0, #1 │ │ │ │ - bne 17d81c │ │ │ │ + bne 17d900 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 17c774 │ │ │ │ + beq 17c858 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 17d568 │ │ │ │ + beq 17d64c │ │ │ │ bl 718b4 │ │ │ │ - b 17c054 │ │ │ │ + b 17c138 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c36c │ │ │ │ + b 17c450 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c020 │ │ │ │ + b 17c104 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17d078 │ │ │ │ + beq 17d15c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r9, [r4, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ - beq 17d794 │ │ │ │ + beq 17d878 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17dc3c │ │ │ │ + beq 17dd20 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17dc8c │ │ │ │ + beq 17dd70 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ @@ -310088,293 +310145,293 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 17beb4 │ │ │ │ + b 17bf98 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bbd0 │ │ │ │ - mlaeq ip, r8, r7, r4 │ │ │ │ + b 17bcb4 │ │ │ │ + @ instruction: 0x002c46b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r4, ip, r4, ror #14 │ │ │ │ + eoreq r4, ip, r0, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r2, r8, r8, asr #18 │ │ │ │ - eoreq r2, r8, r4, lsl #16 │ │ │ │ - @ instruction: 0x002c43b4 │ │ │ │ - eoreq r2, r8, r8, ror #4 │ │ │ │ - eoreq r2, r8, r4, lsr #2 │ │ │ │ - eoreq r2, r8, r4, lsl r2 │ │ │ │ - eoreq r2, r8, ip, asr #1 │ │ │ │ - @ instruction: 0x002821b8 │ │ │ │ - eoreq r2, r8, r4, ror r0 │ │ │ │ + eoreq r2, r8, ip, asr #18 │ │ │ │ + eoreq r2, r8, r8, lsl #16 │ │ │ │ + ldrdeq r4, [ip], -r0 @ │ │ │ │ + eoreq r2, r8, ip, ror #4 │ │ │ │ + eoreq r2, r8, r8, lsr #2 │ │ │ │ + eoreq r2, r8, r8, lsl r2 │ │ │ │ + ldrdeq r2, [r8], -r0 @ │ │ │ │ + @ instruction: 0x002821bc │ │ │ │ + eoreq r2, r8, r8, ror r0 │ │ │ │ + ldrdeq r1, [r8], -r4 @ │ │ │ │ + strdeq r4, [r8], -r4 @ │ │ │ │ + @ instruction: 0x00286fb0 │ │ │ │ + mlaeq r8, r0, lr, r1 │ │ │ │ + eoreq r4, r8, ip, lsl r1 │ │ │ │ + eoreq r6, r8, r8, ror pc │ │ │ │ + eoreq r1, r8, r8, lsr lr │ │ │ │ + eoreq r1, r8, ip, ror pc │ │ │ │ + eoreq r1, r8, r4, lsr #29 │ │ │ │ + eoreq r1, r8, r0, ror #26 │ │ │ │ + eoreq r1, r8, r4, lsl ip │ │ │ │ ldrdeq r1, [r8], -r0 @ │ │ │ │ - strdeq r4, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, ip, lsr #31 │ │ │ │ - eoreq r1, r8, ip, lsl #29 │ │ │ │ - eoreq r4, r8, r8, lsl r1 │ │ │ │ - eoreq r6, r8, r4, ror pc │ │ │ │ - eoreq r1, r8, r4, lsr lr │ │ │ │ - eoreq r1, r8, r8, ror pc │ │ │ │ - eoreq r1, r8, r0, lsr #29 │ │ │ │ - eoreq r1, r8, ip, asr sp │ │ │ │ - eoreq r1, r8, r0, lsl ip │ │ │ │ - eoreq r1, r8, ip, asr #21 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r1, r8, r8, asr #12 │ │ │ │ - eoreq r1, r8, r4, lsl #10 │ │ │ │ - ldrdeq r5, [r8], -r8 @ │ │ │ │ - eoreq r1, r8, r0, lsl r5 │ │ │ │ - eoreq r1, r8, ip, asr #7 │ │ │ │ - eoreq r1, r8, r0, lsr #8 │ │ │ │ - ldrdeq r1, [r8], -ip @ │ │ │ │ - @ instruction: 0x00283db0 │ │ │ │ - ldrdeq r6, [r8], -r8 @ │ │ │ │ - ldrdeq r1, [r8], -ip @ │ │ │ │ - mlaeq r8, r8, r2, r1 │ │ │ │ - @ instruction: 0x002813b0 │ │ │ │ - eoreq r1, r8, ip, ror #4 │ │ │ │ - muleq r0, r4, fp │ │ │ │ - eoreq r1, r8, r8, lsl #7 │ │ │ │ - eoreq r1, r8, r4, asr #4 │ │ │ │ - eoreq r1, r8, ip, asr #6 │ │ │ │ - eoreq r1, r8, r8, lsl #4 │ │ │ │ - eoreq r6, r8, ip, asr #6 │ │ │ │ - eoreq r6, r8, r0, lsr #8 │ │ │ │ - eoreq r1, r8, r4, ror #4 │ │ │ │ - eoreq r1, r8, r0, lsr #2 │ │ │ │ - eoreq r6, r8, ip, ror #5 │ │ │ │ - eoreq r6, r8, r0, lsl r2 │ │ │ │ - eoreq r1, r8, r4, lsl r2 │ │ │ │ + eoreq r1, r8, ip, asr #12 │ │ │ │ + eoreq r1, r8, r8, lsl #10 │ │ │ │ + ldrdeq r5, [r8], -ip @ │ │ │ │ + eoreq r1, r8, r4, lsl r5 │ │ │ │ ldrdeq r1, [r8], -r0 @ │ │ │ │ - eoreq r5, r8, r4, ror r9 │ │ │ │ - eoreq r1, r8, ip, lsr #3 │ │ │ │ - eoreq r1, r8, r8, rrx │ │ │ │ + eoreq r1, r8, r4, lsr #8 │ │ │ │ + eoreq r1, r8, r0, ror #5 │ │ │ │ + @ instruction: 0x00283db4 │ │ │ │ + ldrdeq r6, [r8], -ip @ │ │ │ │ + eoreq r1, r8, r0, ror #7 │ │ │ │ + mlaeq r8, ip, r2, r1 │ │ │ │ + @ instruction: 0x002813b4 │ │ │ │ + eoreq r1, r8, r0, ror r2 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + eoreq r1, r8, ip, lsl #7 │ │ │ │ + eoreq r1, r8, r8, asr #4 │ │ │ │ + eoreq r1, r8, r0, asr r3 │ │ │ │ + eoreq r1, r8, ip, lsl #4 │ │ │ │ + eoreq r6, r8, r0, asr r3 │ │ │ │ + eoreq r6, r8, r4, lsr #8 │ │ │ │ + eoreq r1, r8, r8, ror #4 │ │ │ │ + eoreq r1, r8, r4, lsr #2 │ │ │ │ + strdeq r6, [r8], -r0 @ │ │ │ │ + eoreq r6, r8, r4, lsl r2 │ │ │ │ + eoreq r1, r8, r8, lsl r2 │ │ │ │ + ldrdeq r1, [r8], -r4 @ │ │ │ │ + eoreq r5, r8, r8, ror r9 │ │ │ │ + @ instruction: 0x002811b0 │ │ │ │ + eoreq r1, r8, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - eoreq r5, r8, r0, ror r8 │ │ │ │ - eoreq r1, r8, r8, lsr #1 │ │ │ │ - eoreq r0, r8, r4, ror #30 │ │ │ │ - strdeq r0, [r8], -r0 @ │ │ │ │ - eoreq r0, r8, ip, lsr #29 │ │ │ │ - strdeq r5, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r0, lsr r2 │ │ │ │ - mlaeq r8, ip, pc, r5 @ │ │ │ │ - eoreq r6, r8, ip, lsl #1 │ │ │ │ - eoreq r0, r8, r0, lsr #31 │ │ │ │ - eoreq r0, r8, ip, asr lr │ │ │ │ - eoreq r3, r8, r4, lsl r9 │ │ │ │ - eoreq r5, r8, ip, lsr pc │ │ │ │ - eoreq r0, r8, r0, asr #30 │ │ │ │ - strdeq r0, [r8], -ip @ │ │ │ │ - eoreq r0, r8, r4, lsl pc │ │ │ │ - ldrdeq r0, [r8], -r0 @ │ │ │ │ - eoreq r6, r8, r0, lsl r0 │ │ │ │ - ldrdeq r0, [r8], -r8 @ │ │ │ │ - mlaeq r8, r4, sp, r0 │ │ │ │ - ldrdeq r6, [r8], -r8 @ │ │ │ │ - mlaeq r8, r0, lr, r5 │ │ │ │ - mlaeq r8, r4, lr, r0 │ │ │ │ - eoreq r0, r8, r0, asr sp │ │ │ │ - strheq r8, [r9], -ip @ │ │ │ │ - eoreq r5, r8, ip, lsr lr │ │ │ │ - eoreq r0, r8, r0, asr #28 │ │ │ │ - strdeq r0, [r8], -ip @ │ │ │ │ - strdeq r0, [r8], -r0 @ │ │ │ │ - eoreq r0, r8, ip, lsr #25 │ │ │ │ - @ instruction: 0x00280db4 │ │ │ │ - eoreq r0, r8, r0, ror ip │ │ │ │ - @ instruction: 0x00285db4 │ │ │ │ - eoreq r6, r8, r0, ror #2 │ │ │ │ - eoreq r0, r8, r0, lsl #27 │ │ │ │ - eoreq r0, r8, ip, lsr ip │ │ │ │ - eoreq r0, r8, ip, asr sp │ │ │ │ - eoreq r0, r8, r8, lsl ip │ │ │ │ - eoreq r6, r8, r4, asr #1 │ │ │ │ - eoreq r5, r8, r0, lsl sp │ │ │ │ - eoreq r0, r8, r4, lsl sp │ │ │ │ - ldrdeq r0, [r8], -r0 @ │ │ │ │ - @ instruction: 0x00285cb4 │ │ │ │ - eoreq r5, r8, r0, lsl pc │ │ │ │ - @ instruction: 0x00280cb8 │ │ │ │ - eoreq r0, r8, r4, ror fp │ │ │ │ - eoreq r5, r8, r8, lsl #30 │ │ │ │ - eoreq r0, r8, r4, ror #24 │ │ │ │ - eoreq r0, r8, r0, lsr #22 │ │ │ │ - strdeq r3, [r8], -r4 @ │ │ │ │ - eoreq r5, r8, ip, lsl ip │ │ │ │ - eoreq r0, r8, r0, lsr #24 │ │ │ │ + eoreq r5, r8, r4, ror r8 │ │ │ │ + eoreq r1, r8, ip, lsr #1 │ │ │ │ + eoreq r0, r8, r8, ror #30 │ │ │ │ + strdeq r0, [r8], -r4 @ │ │ │ │ + @ instruction: 0x00280eb0 │ │ │ │ + strdeq r5, [r8], -r4 @ │ │ │ │ + eoreq r6, r8, r4, lsr r2 │ │ │ │ + eoreq r5, r8, r0, lsr #31 │ │ │ │ + mlaeq r8, r0, r0, r6 │ │ │ │ + eoreq r0, r8, r4, lsr #31 │ │ │ │ + eoreq r0, r8, r0, ror #28 │ │ │ │ + eoreq r3, r8, r8, lsl r9 │ │ │ │ + eoreq r5, r8, r0, asr #30 │ │ │ │ + eoreq r0, r8, r4, asr #30 │ │ │ │ + eoreq r0, r8, r0, lsl #28 │ │ │ │ + eoreq r0, r8, r8, lsl pc │ │ │ │ + ldrdeq r0, [r8], -r4 @ │ │ │ │ + eoreq r6, r8, r4, lsl r0 │ │ │ │ ldrdeq r0, [r8], -ip @ │ │ │ │ - eoreq r5, r8, r4, ror #23 │ │ │ │ - ldrdeq r5, [r8], -r4 @ │ │ │ │ - eoreq r0, r8, r8, ror #23 │ │ │ │ - eoreq r0, r8, r4, lsr #21 │ │ │ │ - @ instruction: 0x00280bb4 │ │ │ │ - eoreq r0, r8, r0, ror sl │ │ │ │ - eoreq r0, r8, ip, lsl #23 │ │ │ │ - eoreq r0, r8, r8, asr #20 │ │ │ │ - eoreq r5, r8, ip, asr #22 │ │ │ │ + mlaeq r8, r8, sp, r0 │ │ │ │ + ldrdeq r6, [r8], -ip @ │ │ │ │ + mlaeq r8, r4, lr, r5 │ │ │ │ + mlaeq r8, r8, lr, r0 │ │ │ │ + eoreq r0, r8, r4, asr sp │ │ │ │ + eoreq r8, r9, r0, asr #1 │ │ │ │ + eoreq r5, r8, r0, asr #28 │ │ │ │ + eoreq r0, r8, r4, asr #28 │ │ │ │ + eoreq r0, r8, r0, lsl #26 │ │ │ │ + strdeq r0, [r8], -r4 @ │ │ │ │ + @ instruction: 0x00280cb0 │ │ │ │ + @ instruction: 0x00280db8 │ │ │ │ + eoreq r0, r8, r4, ror ip │ │ │ │ + @ instruction: 0x00285db8 │ │ │ │ + eoreq r6, r8, r4, ror #2 │ │ │ │ + eoreq r0, r8, r4, lsl #27 │ │ │ │ + eoreq r0, r8, r0, asr #24 │ │ │ │ + eoreq r0, r8, r0, ror #26 │ │ │ │ + eoreq r0, r8, ip, lsl ip │ │ │ │ + eoreq r6, r8, r8, asr #1 │ │ │ │ + eoreq r5, r8, r4, lsl sp │ │ │ │ + eoreq r0, r8, r8, lsl sp │ │ │ │ + ldrdeq r0, [r8], -r4 @ │ │ │ │ + @ instruction: 0x00285cb8 │ │ │ │ eoreq r5, r8, r4, lsl pc │ │ │ │ - eoreq r0, r8, r0, asr fp │ │ │ │ - eoreq r0, r8, ip, lsl #20 │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eoreq r5, r8, r4, lsr pc │ │ │ │ - eoreq r0, r8, r4, lsl #22 │ │ │ │ - eoreq r0, r8, r0, asr #19 │ │ │ │ + @ instruction: 0x00280cbc │ │ │ │ + eoreq r0, r8, r8, ror fp │ │ │ │ + eoreq r5, r8, ip, lsl #30 │ │ │ │ + eoreq r0, r8, r8, ror #24 │ │ │ │ + eoreq r0, r8, r4, lsr #22 │ │ │ │ + strdeq r3, [r8], -r8 @ │ │ │ │ + eoreq r5, r8, r0, lsr #24 │ │ │ │ + eoreq r0, r8, r4, lsr #24 │ │ │ │ + eoreq r0, r8, r0, ror #21 │ │ │ │ + eoreq r5, r8, r8, ror #23 │ │ │ │ + ldrdeq r5, [r8], -r8 @ │ │ │ │ + eoreq r0, r8, ip, ror #23 │ │ │ │ + eoreq r0, r8, r8, lsr #21 │ │ │ │ + @ instruction: 0x00280bb8 │ │ │ │ + eoreq r0, r8, r4, ror sl │ │ │ │ + mlaeq r8, r0, fp, r0 │ │ │ │ + eoreq r0, r8, ip, asr #20 │ │ │ │ + eoreq r5, r8, r0, asr fp │ │ │ │ + eoreq r5, r8, r8, lsl pc │ │ │ │ + eoreq r0, r8, r4, asr fp │ │ │ │ + eoreq r0, r8, r0, lsl sl │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq r5, r8, r8, lsr pc │ │ │ │ + eoreq r0, r8, r8, lsl #22 │ │ │ │ + eoreq r0, r8, r4, asr #19 │ │ │ │ + eoreq r0, r8, r0, ror #21 │ │ │ │ + mlaeq r8, ip, r9, r0 │ │ │ │ + mlaeq r8, r8, sl, r5 │ │ │ │ + strdeq r5, [r8], -r4 @ │ │ │ │ + mlaeq r8, ip, sl, r0 │ │ │ │ + eoreq r0, r8, r8, asr r9 │ │ │ │ + eoreq r5, r8, r8, asr #20 │ │ │ │ + eoreq r5, r8, r0, lsl lr │ │ │ │ + eoreq r0, r8, ip, asr #20 │ │ │ │ + eoreq r0, r8, r8, lsl #18 │ │ │ │ + eoreq r0, r8, r0, lsr #20 │ │ │ │ ldrdeq r0, [r8], -ip @ │ │ │ │ - mlaeq r8, r8, r9, r0 │ │ │ │ - mlaeq r8, r4, sl, r5 │ │ │ │ - strdeq r5, [r8], -r0 @ │ │ │ │ - mlaeq r8, r8, sl, r0 │ │ │ │ - eoreq r0, r8, r4, asr r9 │ │ │ │ - eoreq r5, r8, r4, asr #20 │ │ │ │ - eoreq r5, r8, ip, lsl #28 │ │ │ │ - eoreq r0, r8, r8, asr #20 │ │ │ │ - eoreq r0, r8, r4, lsl #18 │ │ │ │ - eoreq r0, r8, ip, lsl sl │ │ │ │ - ldrdeq r0, [r8], -r8 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r0, r8, r0, ror #19 │ │ │ │ - mlaeq r8, ip, r8, r0 │ │ │ │ - @ instruction: 0x002a58b8 │ │ │ │ - @ instruction: 0x002779b8 │ │ │ │ - eoreq r5, r8, r4, ror #24 │ │ │ │ + eoreq r0, r8, r4, ror #19 │ │ │ │ + eoreq r0, r8, r0, lsr #17 │ │ │ │ + @ instruction: 0x002a58bc │ │ │ │ + @ instruction: 0x002779bc │ │ │ │ + eoreq r5, r8, r8, ror #24 │ │ │ │ muleq r1, ip, r0 │ │ │ │ - mlaeq sl, r0, r8, r5 │ │ │ │ - mlaeq r7, r0, r9, r7 │ │ │ │ - eoreq r5, r8, r4, asr #32 │ │ │ │ + mlaeq sl, r4, r8, r5 │ │ │ │ + mlaeq r7, r4, r9, r7 │ │ │ │ + eoreq r5, r8, r8, asr #32 │ │ │ │ andeq r3, r1, r9, asr pc │ │ │ │ - eoreq r5, sl, r8, ror #16 │ │ │ │ - eoreq r7, r7, r8, ror #18 │ │ │ │ - eoreq r5, r8, r0, lsl #15 │ │ │ │ + eoreq r5, sl, ip, ror #16 │ │ │ │ + eoreq r7, r7, ip, ror #18 │ │ │ │ + eoreq r5, r8, r4, lsl #15 │ │ │ │ andeq r3, r1, pc, lsl #31 │ │ │ │ - eoreq r5, sl, r0, asr #16 │ │ │ │ - eoreq r7, r7, r0, asr #18 │ │ │ │ - eoreq r5, r8, r4, lsr r9 │ │ │ │ + eoreq r5, sl, r4, asr #16 │ │ │ │ + eoreq r7, r7, r4, asr #18 │ │ │ │ + eoreq r5, r8, r8, lsr r9 │ │ │ │ andeq r3, r1, pc, asr pc │ │ │ │ - eoreq r5, sl, r8, lsl r8 │ │ │ │ - eoreq r7, r7, r8, lsl r9 │ │ │ │ - eoreq r4, r8, ip, asr #31 │ │ │ │ + eoreq r5, sl, ip, lsl r8 │ │ │ │ + eoreq r7, r7, ip, lsl r9 │ │ │ │ + ldrdeq r4, [r8], -r0 @ │ │ │ │ andeq r4, r1, r1, lsl r1 │ │ │ │ - strdeq r5, [sl], -r0 @ │ │ │ │ - strdeq r7, [r7], -r0 @ │ │ │ │ - strdeq r5, [r8], -r8 @ │ │ │ │ + strdeq r5, [sl], -r4 @ │ │ │ │ + strdeq r7, [r7], -r4 @ │ │ │ │ + strdeq r5, [r8], -ip @ │ │ │ │ andeq r3, r1, lr, lsl #31 │ │ │ │ - eoreq r5, sl, r8, asr #15 │ │ │ │ - eoreq r7, r7, r8, asr #17 │ │ │ │ - mlaeq r8, ip, r9, r5 │ │ │ │ + eoreq r5, sl, ip, asr #15 │ │ │ │ + eoreq r7, r7, ip, asr #17 │ │ │ │ + eoreq r5, r8, r0, lsr #19 │ │ │ │ andeq r3, r1, lr, lsr #31 │ │ │ │ - eoreq r5, sl, r0, lsr #15 │ │ │ │ - eoreq r7, r7, r0, lsr #17 │ │ │ │ - eoreq r5, r8, ip, ror ip │ │ │ │ + eoreq r5, sl, r4, lsr #15 │ │ │ │ + eoreq r7, r7, r4, lsr #17 │ │ │ │ + eoreq r5, r8, r0, lsl #25 │ │ │ │ andeq r4, r1, pc, asr r1 │ │ │ │ - eoreq r5, sl, r8, ror r7 │ │ │ │ - eoreq r7, r7, r8, ror r8 │ │ │ │ - eoreq r5, r8, r4, asr #22 │ │ │ │ + eoreq r5, sl, ip, ror r7 │ │ │ │ + eoreq r7, r7, ip, ror r8 │ │ │ │ + eoreq r5, r8, r8, asr #22 │ │ │ │ andeq r4, r1, r7, lsl r1 │ │ │ │ - eoreq r5, sl, r0, asr r7 │ │ │ │ - eoreq r7, r7, r0, asr r8 │ │ │ │ - eoreq r5, r8, ip, lsl #24 │ │ │ │ + eoreq r5, sl, r4, asr r7 │ │ │ │ + eoreq r7, r7, r4, asr r8 │ │ │ │ + eoreq r5, r8, r0, lsl ip │ │ │ │ andeq r4, r1, r3, asr #2 │ │ │ │ - eoreq r5, sl, r8, lsr #14 │ │ │ │ - eoreq r7, r7, r8, lsr #16 │ │ │ │ - ldrdeq r5, [r8], -r4 @ │ │ │ │ + eoreq r5, sl, ip, lsr #14 │ │ │ │ + eoreq r7, r7, ip, lsr #16 │ │ │ │ + ldrdeq r5, [r8], -r8 @ │ │ │ │ andeq r4, r1, r2, asr #2 │ │ │ │ - eoreq r5, sl, r0, lsl #14 │ │ │ │ - eoreq r7, r7, r0, lsl #16 │ │ │ │ - eoreq r5, r8, r4, lsr #15 │ │ │ │ + eoreq r5, sl, r4, lsl #14 │ │ │ │ + eoreq r7, r7, r4, lsl #16 │ │ │ │ + eoreq r5, r8, r8, lsr #15 │ │ │ │ andeq r4, r1, pc, rrx │ │ │ │ - ldrdeq r5, [sl], -r8 @ │ │ │ │ - ldrdeq r7, [r7], -r8 @ │ │ │ │ - eoreq r5, r8, ip, ror #14 │ │ │ │ + ldrdeq r5, [sl], -ip @ │ │ │ │ + ldrdeq r7, [r7], -ip @ │ │ │ │ + eoreq r5, r8, r0, ror r7 │ │ │ │ andeq r4, r1, lr, rrx │ │ │ │ - @ instruction: 0x002a56b0 │ │ │ │ - @ instruction: 0x002777b0 │ │ │ │ - eoreq r5, r8, r0, lsl r9 │ │ │ │ + @ instruction: 0x002a56b4 │ │ │ │ + @ instruction: 0x002777b4 │ │ │ │ + eoreq r5, r8, r4, lsl r9 │ │ │ │ andeq r4, r1, pc, lsr r0 │ │ │ │ - eoreq r5, sl, r8, lsl #13 │ │ │ │ - eoreq r7, r7, r8, lsl #15 │ │ │ │ - @ instruction: 0x00285ab0 │ │ │ │ + eoreq r5, sl, ip, lsl #13 │ │ │ │ + eoreq r7, r7, ip, lsl #15 │ │ │ │ + @ instruction: 0x00285ab4 │ │ │ │ andeq r4, r1, r8, lsl r1 │ │ │ │ - eoreq r5, sl, r0, ror #12 │ │ │ │ - eoreq r7, r7, r0, ror #14 │ │ │ │ - eoreq r5, r8, ip, lsl sl │ │ │ │ + eoreq r5, sl, r4, ror #12 │ │ │ │ + eoreq r7, r7, r4, ror #14 │ │ │ │ + eoreq r5, r8, r0, lsr #20 │ │ │ │ muleq r1, sp, r0 │ │ │ │ - eoreq r5, sl, r8, lsr r6 │ │ │ │ - eoreq r7, r7, r8, lsr r7 │ │ │ │ - eoreq r5, r8, r4, lsl #22 │ │ │ │ + eoreq r5, sl, ip, lsr r6 │ │ │ │ + eoreq r7, r7, ip, lsr r7 │ │ │ │ + eoreq r5, r8, r8, lsl #22 │ │ │ │ andeq r4, r1, lr, asr r1 │ │ │ │ - eoreq r5, sl, r0, lsl r6 │ │ │ │ - eoreq r7, r7, r0, lsl r7 │ │ │ │ - strdeq r5, [r8], -r4 @ │ │ │ │ + eoreq r5, sl, r4, lsl r6 │ │ │ │ + eoreq r7, r7, r4, lsl r7 │ │ │ │ + strdeq r5, [r8], -r8 @ │ │ │ │ andeq r3, r1, pc, lsr #31 │ │ │ │ - eoreq r5, sl, r8, ror #11 │ │ │ │ - eoreq r7, r7, r8, ror #13 │ │ │ │ - eoreq r5, r8, r8, lsr r8 │ │ │ │ + eoreq r5, sl, ip, ror #11 │ │ │ │ + eoreq r7, r7, ip, ror #13 │ │ │ │ + eoreq r5, r8, ip, lsr r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 17c350 │ │ │ │ + bne 17c434 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17cbcc │ │ │ │ + beq 17ccb0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17cbcc │ │ │ │ + beq 17ccb0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d284 │ │ │ │ + beq 17d368 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17cbe8 │ │ │ │ + beq 17cccc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 17d160 │ │ │ │ - ldr r3, [pc, #-860] @ 17c894 │ │ │ │ + beq 17d244 │ │ │ │ + ldr r3, [pc, #-860] @ 17c978 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #-820] @ 17c8cc │ │ │ │ - ldr r1, [pc, #-876] @ 17c898 │ │ │ │ + ldr r3, [pc, #-820] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #-876] @ 17c97c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-880] @ 17c89c │ │ │ │ + ldr r0, [pc, #-880] @ 17c980 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ bl b6f00 │ │ │ │ - b 17c054 │ │ │ │ + b 17c138 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bae8 │ │ │ │ + b 17bbcc │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17cd0c │ │ │ │ + beq 17cdf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 17d644 │ │ │ │ + beq 17d728 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17d994 │ │ │ │ + beq 17da78 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17db4c │ │ │ │ + beq 17dc30 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ @@ -310383,67 +310440,67 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 17bd40 │ │ │ │ + b 17be24 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bb18 │ │ │ │ + b 17bbfc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bb84 │ │ │ │ + b 17bc68 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bce8 │ │ │ │ + b 17bdcc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bccc │ │ │ │ + b 17bdb0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b94c │ │ │ │ + b 17ba30 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b99c │ │ │ │ + b 17ba80 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17b974 │ │ │ │ + b 17ba58 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - ldr r3, [pc, #-1048] @ 17c90c │ │ │ │ - ldr r1, [pc, #-1160] @ 17c8a0 │ │ │ │ + ldr r3, [pc, #-1048] @ 17c9f0 │ │ │ │ + ldr r1, [pc, #-1160] @ 17c984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-1176] @ 17c8a4 │ │ │ │ - ldr r0, [pc, #-1176] @ 17c8a8 │ │ │ │ + ldr r1, [pc, #-1176] @ 17c988 │ │ │ │ + ldr r0, [pc, #-1176] @ 17c98c │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 17d350 │ │ │ │ + beq 17d434 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17dbec │ │ │ │ + beq 17dcd0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17db74 │ │ │ │ + beq 17dc58 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ @@ -310455,125 +310512,125 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 17c054 │ │ │ │ + b 17c138 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bb48 │ │ │ │ + b 17bc2c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17ce14 │ │ │ │ + beq 17cef8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ce14 │ │ │ │ + beq 17cef8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17d508 │ │ │ │ + beq 17d5ec │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 17bd24 │ │ │ │ - ldr r3, [pc, #-1372] @ 17c8cc │ │ │ │ - ldr r1, [pc, #-1408] @ 17c8ac │ │ │ │ + bne 17be08 │ │ │ │ + ldr r3, [pc, #-1372] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #-1408] @ 17c990 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1412] @ 17c8b0 │ │ │ │ + ldr r0, [pc, #-1412] @ 17c994 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl b6f00 │ │ │ │ - b 17c2f0 │ │ │ │ - ldr r3, [pc, #-1412] @ 17c8cc │ │ │ │ + b 17c3d4 │ │ │ │ + ldr r3, [pc, #-1412] @ 17c9b0 │ │ │ │ mov r1, #193 @ 0xc1 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1448] @ 17c8b4 │ │ │ │ + ldr r3, [pc, #-1448] @ 17c998 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1460] @ 17c8b8 │ │ │ │ - ldr r1, [pc, #-1460] @ 17c8bc │ │ │ │ - ldr r0, [pc, #-1460] @ 17c8c0 │ │ │ │ + ldr r2, [pc, #-1460] @ 17c99c │ │ │ │ + ldr r1, [pc, #-1460] @ 17c9a0 │ │ │ │ + ldr r0, [pc, #-1460] @ 17c9a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17c2e8 │ │ │ │ + b 17c3cc │ │ │ │ bl a4764 │ │ │ │ - b 17bba0 │ │ │ │ - ldr r3, [pc, #-1484] @ 17c8cc │ │ │ │ - ldr r1, [pc, #-1496] @ 17c8c4 │ │ │ │ + b 17bc84 │ │ │ │ + ldr r3, [pc, #-1484] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #-1496] @ 17c9a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1500] @ 17c8c8 │ │ │ │ + ldr r0, [pc, #-1500] @ 17c9ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl b6f00 │ │ │ │ - b 17c2e8 │ │ │ │ - ldr r3, [pc, #-1524] @ 17c8cc │ │ │ │ - ldr r1, [pc, #-1524] @ 17c8d0 │ │ │ │ + b 17c3cc │ │ │ │ + ldr r3, [pc, #-1524] @ 17c9b0 │ │ │ │ + ldr r1, [pc, #-1524] @ 17c9b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1528] @ 17c8d4 │ │ │ │ + ldr r0, [pc, #-1528] @ 17c9b8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl b6f00 │ │ │ │ - b 17c2e8 │ │ │ │ + b 17c3cc │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-1560] @ 17c8d8 │ │ │ │ - ldr r0, [pc, #-1560] @ 17c8dc │ │ │ │ + ldr r1, [pc, #-1560] @ 17c9bc │ │ │ │ + ldr r0, [pc, #-1560] @ 17c9c0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1568] @ 17c8e0 │ │ │ │ - ldr r3, [pc, #-1568] @ 17c8e4 │ │ │ │ + ldr r2, [pc, #-1568] @ 17c9c4 │ │ │ │ + ldr r3, [pc, #-1568] @ 17c9c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 17cd50 │ │ │ │ + b 17ce34 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bda4 │ │ │ │ + b 17be88 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bdc0 │ │ │ │ + b 17bea4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17d184 │ │ │ │ + beq 17d268 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r9, [r4, #84] @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #88] @ 0x58 │ │ │ │ - beq 17d7e4 │ │ │ │ + beq 17d8c8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17db24 │ │ │ │ + beq 17dc08 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17d9bc │ │ │ │ + beq 17daa0 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ @@ -310582,37 +310639,37 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 17c73c │ │ │ │ - ldr r1, [pc, #-1792] @ 17c8e8 │ │ │ │ - ldr r0, [pc, #-1792] @ 17c8ec │ │ │ │ + b 17c820 │ │ │ │ + ldr r1, [pc, #-1792] @ 17c9cc │ │ │ │ + ldr r0, [pc, #-1792] @ 17c9d0 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17cf14 │ │ │ │ + b 17cff8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c0dc │ │ │ │ + b 17c1c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c104 │ │ │ │ - ldr r3, [pc, #-1476] @ 17ca54 │ │ │ │ + b 17c1e8 │ │ │ │ + ldr r3, [pc, #-1476] @ 17cb38 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1856] @ 17c8f0 │ │ │ │ - ldr r2, [pc, #-1856] @ 17c8f4 │ │ │ │ - ldr r1, [pc, #-1856] @ 17c8f8 │ │ │ │ - ldr r0, [pc, #-1856] @ 17c8fc │ │ │ │ + ldr r3, [pc, #-1856] @ 17c9d4 │ │ │ │ + ldr r2, [pc, #-1856] @ 17c9d8 │ │ │ │ + ldr r1, [pc, #-1856] @ 17c9dc │ │ │ │ + ldr r0, [pc, #-1856] @ 17c9e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ @@ -310620,857 +310677,857 @@ │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 17c054 │ │ │ │ + b 17c138 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - ldr r3, [pc, #-1916] @ 17c90c │ │ │ │ - ldr r1, [pc, #-1932] @ 17c900 │ │ │ │ + ldr r3, [pc, #-1916] @ 17c9f0 │ │ │ │ + ldr r1, [pc, #-1932] @ 17c9e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-1948] @ 17c904 │ │ │ │ - ldr r0, [pc, #-1948] @ 17c908 │ │ │ │ + ldr r1, [pc, #-1948] @ 17c9e8 │ │ │ │ + ldr r0, [pc, #-1948] @ 17c9ec │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r9, [r4, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ - beq 17d5c4 │ │ │ │ + beq 17d6a8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17d8a4 │ │ │ │ + beq 17d988 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17dafc │ │ │ │ + beq 17dbe0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ str r5, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp, #164] @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ - b 17cdc0 │ │ │ │ + b 17cea4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bdf0 │ │ │ │ + b 17bed4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17be5c │ │ │ │ + b 17bf40 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bd40 │ │ │ │ + b 17be24 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c6c8 │ │ │ │ + b 17c7ac │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c6e4 │ │ │ │ + b 17c7c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17cbe8 │ │ │ │ + b 17cccc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c41c │ │ │ │ + b 17c500 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c3f4 │ │ │ │ + b 17c4d8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c444 │ │ │ │ - ldr r3, [pc, #-2176] @ 17c90c │ │ │ │ - ldr r1, [pc, #-2176] @ 17c910 │ │ │ │ + b 17c528 │ │ │ │ + ldr r3, [pc, #-2176] @ 17c9f0 │ │ │ │ + ldr r1, [pc, #-2176] @ 17c9f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-2192] @ 17c914 │ │ │ │ - ldr r0, [pc, #-2192] @ 17c918 │ │ │ │ + ldr r1, [pc, #-2192] @ 17c9f8 │ │ │ │ + ldr r0, [pc, #-2192] @ 17c9fc │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r9, [r4, #84] @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #88] @ 0x58 │ │ │ │ - beq 17d724 │ │ │ │ + beq 17d808 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17dcb4 │ │ │ │ + beq 17dd98 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17dc64 │ │ │ │ + beq 17dd48 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ str r5, [sp, #144] @ 0x90 │ │ │ │ str r9, [sp, #148] @ 0x94 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ - b 17cdc0 │ │ │ │ + b 17cea4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17be20 │ │ │ │ + b 17bf04 │ │ │ │ bl a4764 │ │ │ │ - b 17c234 │ │ │ │ + b 17c318 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-2352] @ 17c91c │ │ │ │ - ldr r0, [pc, #-2352] @ 17c920 │ │ │ │ + ldr r1, [pc, #-2352] @ 17ca00 │ │ │ │ + ldr r0, [pc, #-2352] @ 17ca04 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2360] @ 17c924 │ │ │ │ - ldr r3, [pc, #-2360] @ 17c928 │ │ │ │ + ldr r2, [pc, #-2360] @ 17ca08 │ │ │ │ + ldr r3, [pc, #-2360] @ 17ca0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 17d0b4 │ │ │ │ + b 17d198 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17cbcc │ │ │ │ + b 17ccb0 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2424] @ 17c92c │ │ │ │ - ldr r3, [pc, #-2424] @ 17c930 │ │ │ │ - ldr r1, [pc, #-2424] @ 17c934 │ │ │ │ - ldr r0, [pc, #-2424] @ 17c938 │ │ │ │ + ldr r2, [pc, #-2424] @ 17ca10 │ │ │ │ + ldr r3, [pc, #-2424] @ 17ca14 │ │ │ │ + ldr r1, [pc, #-2424] @ 17ca18 │ │ │ │ + ldr r0, [pc, #-2424] @ 17ca1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 17cd50 │ │ │ │ - ldr r3, [pc, #-2200] @ 17ca54 │ │ │ │ + b 17ce34 │ │ │ │ + ldr r3, [pc, #-2200] @ 17cb38 │ │ │ │ mov r1, #197 @ 0xc5 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-2492] @ 17c93c │ │ │ │ + ldr r3, [pc, #-2492] @ 17ca20 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-2504] @ 17c940 │ │ │ │ - ldr r1, [pc, #-2504] @ 17c944 │ │ │ │ - ldr r0, [pc, #-2504] @ 17c948 │ │ │ │ + ldr r2, [pc, #-2504] @ 17ca24 │ │ │ │ + ldr r1, [pc, #-2504] @ 17ca28 │ │ │ │ + ldr r0, [pc, #-2504] @ 17ca2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17c2f0 │ │ │ │ + b 17c3d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17befc │ │ │ │ - ldr r1, [pc, #-2540] @ 17c94c │ │ │ │ - ldr r0, [pc, #-2540] @ 17c950 │ │ │ │ + b 17bfe0 │ │ │ │ + ldr r1, [pc, #-2540] @ 17ca30 │ │ │ │ + ldr r0, [pc, #-2540] @ 17ca34 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17d270 │ │ │ │ - ldr r3, [pc, #-2372] @ 17ca14 │ │ │ │ - ldr r1, [pc, #-2568] @ 17c954 │ │ │ │ + b 17d354 │ │ │ │ + ldr r3, [pc, #-2372] @ 17caf8 │ │ │ │ + ldr r1, [pc, #-2568] @ 17ca38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-2592] @ 17c958 │ │ │ │ - ldr r0, [pc, #-2592] @ 17c95c │ │ │ │ + ldr r1, [pc, #-2592] @ 17ca3c │ │ │ │ + ldr r0, [pc, #-2592] @ 17ca40 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 17c054 │ │ │ │ - ldr r3, [pc, #-2372] @ 17ca54 │ │ │ │ + b 17c138 │ │ │ │ + ldr r3, [pc, #-2372] @ 17cb38 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2640] @ 17c960 │ │ │ │ - ldr r2, [pc, #-2640] @ 17c964 │ │ │ │ - ldr r1, [pc, #-2640] @ 17c968 │ │ │ │ - ldr r0, [pc, #-2640] @ 17c96c │ │ │ │ + ldr r3, [pc, #-2640] @ 17ca44 │ │ │ │ + ldr r2, [pc, #-2640] @ 17ca48 │ │ │ │ + ldr r1, [pc, #-2640] @ 17ca4c │ │ │ │ + ldr r0, [pc, #-2640] @ 17ca50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ - b 17d05c │ │ │ │ + b 17d140 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bf2c │ │ │ │ - ldr r3, [pc, #-2456] @ 17ca54 │ │ │ │ + b 17c010 │ │ │ │ + ldr r3, [pc, #-2456] @ 17cb38 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2708] @ 17c970 │ │ │ │ - ldr r2, [pc, #-2708] @ 17c974 │ │ │ │ - ldr r1, [pc, #-2708] @ 17c978 │ │ │ │ - ldr r0, [pc, #-2708] @ 17c97c │ │ │ │ + ldr r3, [pc, #-2708] @ 17ca54 │ │ │ │ + ldr r2, [pc, #-2708] @ 17ca58 │ │ │ │ + ldr r1, [pc, #-2708] @ 17ca5c │ │ │ │ + ldr r0, [pc, #-2708] @ 17ca60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 17c054 │ │ │ │ + b 17c138 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bf98 │ │ │ │ - ldr r3, [pc, #-2564] @ 17ca54 │ │ │ │ - ldr r1, [pc, #-2780] @ 17c980 │ │ │ │ + b 17c07c │ │ │ │ + ldr r3, [pc, #-2564] @ 17cb38 │ │ │ │ + ldr r1, [pc, #-2780] @ 17ca64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2784] @ 17c984 │ │ │ │ + ldr r0, [pc, #-2784] @ 17ca68 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl b6f00 │ │ │ │ - b 17c2f0 │ │ │ │ + b 17c3d4 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-2816] @ 17c988 │ │ │ │ - ldr r0, [pc, #-2816] @ 17c98c │ │ │ │ + ldr r1, [pc, #-2816] @ 17ca6c │ │ │ │ + ldr r0, [pc, #-2816] @ 17ca70 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2824] @ 17c990 │ │ │ │ - ldr r3, [pc, #-2824] @ 17c994 │ │ │ │ + ldr r2, [pc, #-2824] @ 17ca74 │ │ │ │ + ldr r3, [pc, #-2824] @ 17ca78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 17d1b8 │ │ │ │ + b 17d29c │ │ │ │ bl a4764 │ │ │ │ - b 17c548 │ │ │ │ - ldr r3, [pc, #-2676] @ 17ca54 │ │ │ │ - ldr r1, [pc, #-2868] @ 17c998 │ │ │ │ + b 17c62c │ │ │ │ + ldr r3, [pc, #-2676] @ 17cb38 │ │ │ │ + ldr r1, [pc, #-2868] @ 17ca7c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2872] @ 17c99c │ │ │ │ + ldr r0, [pc, #-2872] @ 17ca80 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl b6f00 │ │ │ │ - b 17c2f0 │ │ │ │ - ldr r1, [pc, #-2896] @ 17c9a0 │ │ │ │ - ldr r0, [pc, #-2896] @ 17c9a4 │ │ │ │ + b 17c3d4 │ │ │ │ + ldr r1, [pc, #-2896] @ 17ca84 │ │ │ │ + ldr r0, [pc, #-2896] @ 17ca88 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17d4ac │ │ │ │ + b 17d590 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ce14 │ │ │ │ - ldr r3, [pc, #-2756] @ 17ca54 │ │ │ │ + b 17cef8 │ │ │ │ + ldr r3, [pc, #-2756] @ 17cb38 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2952] @ 17c9a8 │ │ │ │ - ldr r2, [pc, #-2952] @ 17c9ac │ │ │ │ - ldr r1, [pc, #-2952] @ 17c9b0 │ │ │ │ - ldr r0, [pc, #-2952] @ 17c9b4 │ │ │ │ + ldr r3, [pc, #-2952] @ 17ca8c │ │ │ │ + ldr r2, [pc, #-2952] @ 17ca90 │ │ │ │ + ldr r1, [pc, #-2952] @ 17ca94 │ │ │ │ + ldr r0, [pc, #-2952] @ 17ca98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17d05c │ │ │ │ + b 17d140 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17beb4 │ │ │ │ + b 17bf98 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bf5c │ │ │ │ + b 17c040 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bd18 │ │ │ │ + b 17bdfc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c774 │ │ │ │ + b 17c858 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3028] @ 17c9b8 │ │ │ │ - ldr r3, [pc, #-3028] @ 17c9bc │ │ │ │ - ldr r1, [pc, #-3028] @ 17c9c0 │ │ │ │ - ldr r0, [pc, #-3028] @ 17c9c4 │ │ │ │ + ldr r2, [pc, #-3028] @ 17ca9c │ │ │ │ + ldr r3, [pc, #-3028] @ 17caa0 │ │ │ │ + ldr r1, [pc, #-3028] @ 17caa4 │ │ │ │ + ldr r0, [pc, #-3028] @ 17caa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 17d0b4 │ │ │ │ - ldr r3, [pc, #-3000] @ 17ca14 │ │ │ │ - ldr r1, [pc, #-3080] @ 17c9c8 │ │ │ │ + b 17d198 │ │ │ │ + ldr r3, [pc, #-3000] @ 17caf8 │ │ │ │ + ldr r1, [pc, #-3080] @ 17caac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-3104] @ 17c9cc │ │ │ │ - ldr r0, [pc, #-3104] @ 17c9d0 │ │ │ │ + ldr r1, [pc, #-3104] @ 17cab0 │ │ │ │ + ldr r0, [pc, #-3104] @ 17cab4 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 17c054 │ │ │ │ - ldr r3, [pc, #-3000] @ 17ca54 │ │ │ │ + b 17c138 │ │ │ │ + ldr r3, [pc, #-3000] @ 17cb38 │ │ │ │ mov r1, #200 @ 0xc8 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-3140] @ 17c9d4 │ │ │ │ + ldr r3, [pc, #-3140] @ 17cab8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-3152] @ 17c9d8 │ │ │ │ - ldr r1, [pc, #-3152] @ 17c9dc │ │ │ │ - ldr r0, [pc, #-3152] @ 17c9e0 │ │ │ │ + ldr r2, [pc, #-3152] @ 17cabc │ │ │ │ + ldr r1, [pc, #-3152] @ 17cac0 │ │ │ │ + ldr r0, [pc, #-3152] @ 17cac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17c654 │ │ │ │ + b 17c738 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3192] @ 17c9e4 │ │ │ │ - ldr r3, [pc, #-3192] @ 17c9e8 │ │ │ │ - ldr r1, [pc, #-3192] @ 17c9ec │ │ │ │ - ldr r0, [pc, #-3192] @ 17c9f0 │ │ │ │ + ldr r2, [pc, #-3192] @ 17cac8 │ │ │ │ + ldr r3, [pc, #-3192] @ 17cacc │ │ │ │ + ldr r1, [pc, #-3192] @ 17cad0 │ │ │ │ + ldr r0, [pc, #-3192] @ 17cad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 17cd50 │ │ │ │ - ldr r3, [pc, #-3136] @ 17ca54 │ │ │ │ - ldr r1, [pc, #-3236] @ 17c9f4 │ │ │ │ + b 17ce34 │ │ │ │ + ldr r3, [pc, #-3136] @ 17cb38 │ │ │ │ + ldr r1, [pc, #-3236] @ 17cad8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3240] @ 17c9f8 │ │ │ │ + ldr r0, [pc, #-3240] @ 17cadc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl b6f00 │ │ │ │ - b 17c654 │ │ │ │ - ldr r3, [pc, #-3176] @ 17ca54 │ │ │ │ - ldr r1, [pc, #-3268] @ 17c9fc │ │ │ │ + b 17c738 │ │ │ │ + ldr r3, [pc, #-3176] @ 17cb38 │ │ │ │ + ldr r1, [pc, #-3268] @ 17cae0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3272] @ 17ca00 │ │ │ │ + ldr r0, [pc, #-3272] @ 17cae4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl b6f00 │ │ │ │ - b 17c654 │ │ │ │ + b 17c738 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3312] @ 17ca04 │ │ │ │ - ldr r3, [pc, #-3312] @ 17ca08 │ │ │ │ - ldr r1, [pc, #-3312] @ 17ca0c │ │ │ │ - ldr r0, [pc, #-3312] @ 17ca10 │ │ │ │ + ldr r2, [pc, #-3312] @ 17cae8 │ │ │ │ + ldr r3, [pc, #-3312] @ 17caec │ │ │ │ + ldr r1, [pc, #-3312] @ 17caf0 │ │ │ │ + ldr r0, [pc, #-3312] @ 17caf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 17d1b8 │ │ │ │ - ldr r3, [pc, #-3352] @ 17ca14 │ │ │ │ - ldr r1, [pc, #-3352] @ 17ca18 │ │ │ │ + b 17d29c │ │ │ │ + ldr r3, [pc, #-3352] @ 17caf8 │ │ │ │ + ldr r1, [pc, #-3352] @ 17cafc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-3376] @ 17ca1c │ │ │ │ - ldr r0, [pc, #-3376] @ 17ca20 │ │ │ │ + ldr r1, [pc, #-3376] @ 17cb00 │ │ │ │ + ldr r0, [pc, #-3376] @ 17cb04 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 17c054 │ │ │ │ - ldr r3, [pc, #-3352] @ 17ca54 │ │ │ │ - ldr r1, [pc, #-3404] @ 17ca24 │ │ │ │ + b 17c138 │ │ │ │ + ldr r3, [pc, #-3352] @ 17cb38 │ │ │ │ + ldr r1, [pc, #-3404] @ 17cb08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3408] @ 17ca28 │ │ │ │ + ldr r0, [pc, #-3408] @ 17cb0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl b6f00 │ │ │ │ - b 17c2f0 │ │ │ │ + b 17c3d4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c624 │ │ │ │ + b 17c708 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3456] @ 17ca2c │ │ │ │ - ldr r3, [pc, #-3456] @ 17ca30 │ │ │ │ - ldr r1, [pc, #-3456] @ 17ca34 │ │ │ │ - ldr r0, [pc, #-3456] @ 17ca38 │ │ │ │ + ldr r2, [pc, #-3456] @ 17cb10 │ │ │ │ + ldr r3, [pc, #-3456] @ 17cb14 │ │ │ │ + ldr r1, [pc, #-3456] @ 17cb18 │ │ │ │ + ldr r0, [pc, #-3456] @ 17cb1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 17d0b4 │ │ │ │ + b 17d198 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17be8c │ │ │ │ + b 17bf70 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c73c │ │ │ │ + b 17c820 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3520] @ 17ca3c │ │ │ │ - ldr r3, [pc, #-3520] @ 17ca40 │ │ │ │ - ldr r1, [pc, #-3520] @ 17ca44 │ │ │ │ - ldr r0, [pc, #-3520] @ 17ca48 │ │ │ │ + ldr r2, [pc, #-3520] @ 17cb20 │ │ │ │ + ldr r3, [pc, #-3520] @ 17cb24 │ │ │ │ + ldr r1, [pc, #-3520] @ 17cb28 │ │ │ │ + ldr r0, [pc, #-3520] @ 17cb2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17d1b8 │ │ │ │ + b 17d29c │ │ │ │ bl a4764 │ │ │ │ - b 17c750 │ │ │ │ - ldr r3, [pc, #-3544] @ 17ca54 │ │ │ │ - ldr r1, [pc, #-3556] @ 17ca4c │ │ │ │ + b 17c834 │ │ │ │ + ldr r3, [pc, #-3544] @ 17cb38 │ │ │ │ + ldr r1, [pc, #-3556] @ 17cb30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3560] @ 17ca50 │ │ │ │ + ldr r0, [pc, #-3560] @ 17cb34 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl b6f00 │ │ │ │ - b 17c654 │ │ │ │ + b 17c738 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17c714 │ │ │ │ + b 17c7f8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17bfc8 │ │ │ │ - ldr r3, [pc, #-3604] @ 17ca54 │ │ │ │ - ldr r1, [pc, #-3604] @ 17ca58 │ │ │ │ + b 17c0ac │ │ │ │ + ldr r3, [pc, #-3604] @ 17cb38 │ │ │ │ + ldr r1, [pc, #-3604] @ 17cb3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3608] @ 17ca5c │ │ │ │ + ldr r0, [pc, #-3608] @ 17cb40 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl b6f00 │ │ │ │ - b 17bffc │ │ │ │ + b 17c0e0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17c374 │ │ │ │ + beq 17c458 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 17c35c │ │ │ │ - b 17c374 │ │ │ │ - ldr r3, [pc, #-3660] @ 17ca60 │ │ │ │ - ldr r1, [pc, #-3660] @ 17ca64 │ │ │ │ - ldr r0, [pc, #-3660] @ 17ca68 │ │ │ │ + bne 17c440 │ │ │ │ + b 17c458 │ │ │ │ + ldr r3, [pc, #-3660] @ 17cb44 │ │ │ │ + ldr r1, [pc, #-3660] @ 17cb48 │ │ │ │ + ldr r0, [pc, #-3660] @ 17cb4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3668] @ 17ca6c │ │ │ │ + ldr r2, [pc, #-3668] @ 17cb50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3684] @ 17ca70 │ │ │ │ - ldr r1, [pc, #-3684] @ 17ca74 │ │ │ │ - ldr r0, [pc, #-3684] @ 17ca78 │ │ │ │ + ldr r3, [pc, #-3684] @ 17cb54 │ │ │ │ + ldr r1, [pc, #-3684] @ 17cb58 │ │ │ │ + ldr r0, [pc, #-3684] @ 17cb5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3692] @ 17ca7c │ │ │ │ + ldr r2, [pc, #-3692] @ 17cb60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3708] @ 17ca80 │ │ │ │ - ldr r1, [pc, #-3708] @ 17ca84 │ │ │ │ - ldr r0, [pc, #-3708] @ 17ca88 │ │ │ │ + ldr r3, [pc, #-3708] @ 17cb64 │ │ │ │ + ldr r1, [pc, #-3708] @ 17cb68 │ │ │ │ + ldr r0, [pc, #-3708] @ 17cb6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3716] @ 17ca8c │ │ │ │ + ldr r2, [pc, #-3716] @ 17cb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3732] @ 17ca90 │ │ │ │ - ldr r1, [pc, #-3732] @ 17ca94 │ │ │ │ - ldr r0, [pc, #-3732] @ 17ca98 │ │ │ │ + ldr r3, [pc, #-3732] @ 17cb74 │ │ │ │ + ldr r1, [pc, #-3732] @ 17cb78 │ │ │ │ + ldr r0, [pc, #-3732] @ 17cb7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3740] @ 17ca9c │ │ │ │ + ldr r2, [pc, #-3740] @ 17cb80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3756] @ 17caa0 │ │ │ │ - ldr r1, [pc, #-3756] @ 17caa4 │ │ │ │ - ldr r0, [pc, #-3756] @ 17caa8 │ │ │ │ + ldr r3, [pc, #-3756] @ 17cb84 │ │ │ │ + ldr r1, [pc, #-3756] @ 17cb88 │ │ │ │ + ldr r0, [pc, #-3756] @ 17cb8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3764] @ 17caac │ │ │ │ + ldr r2, [pc, #-3764] @ 17cb90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3780] @ 17cab0 │ │ │ │ - ldr r1, [pc, #-3780] @ 17cab4 │ │ │ │ - ldr r0, [pc, #-3780] @ 17cab8 │ │ │ │ + ldr r3, [pc, #-3780] @ 17cb94 │ │ │ │ + ldr r1, [pc, #-3780] @ 17cb98 │ │ │ │ + ldr r0, [pc, #-3780] @ 17cb9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3788] @ 17cabc │ │ │ │ + ldr r2, [pc, #-3788] @ 17cba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3804] @ 17cac0 │ │ │ │ - ldr r1, [pc, #-3804] @ 17cac4 │ │ │ │ - ldr r0, [pc, #-3804] @ 17cac8 │ │ │ │ + ldr r3, [pc, #-3804] @ 17cba4 │ │ │ │ + ldr r1, [pc, #-3804] @ 17cba8 │ │ │ │ + ldr r0, [pc, #-3804] @ 17cbac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3812] @ 17cacc │ │ │ │ + ldr r2, [pc, #-3812] @ 17cbb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3828] @ 17cad0 │ │ │ │ - ldr r1, [pc, #-3828] @ 17cad4 │ │ │ │ - ldr r0, [pc, #-3828] @ 17cad8 │ │ │ │ + ldr r3, [pc, #-3828] @ 17cbb4 │ │ │ │ + ldr r1, [pc, #-3828] @ 17cbb8 │ │ │ │ + ldr r0, [pc, #-3828] @ 17cbbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3836] @ 17cadc │ │ │ │ + ldr r2, [pc, #-3836] @ 17cbc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3852] @ 17cae0 │ │ │ │ - ldr r1, [pc, #-3852] @ 17cae4 │ │ │ │ - ldr r0, [pc, #-3852] @ 17cae8 │ │ │ │ + ldr r3, [pc, #-3852] @ 17cbc4 │ │ │ │ + ldr r1, [pc, #-3852] @ 17cbc8 │ │ │ │ + ldr r0, [pc, #-3852] @ 17cbcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3860] @ 17caec │ │ │ │ + ldr r2, [pc, #-3860] @ 17cbd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3876] @ 17caf0 │ │ │ │ - ldr r1, [pc, #-3876] @ 17caf4 │ │ │ │ - ldr r0, [pc, #-3876] @ 17caf8 │ │ │ │ + ldr r3, [pc, #-3876] @ 17cbd4 │ │ │ │ + ldr r1, [pc, #-3876] @ 17cbd8 │ │ │ │ + ldr r0, [pc, #-3876] @ 17cbdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3884] @ 17cafc │ │ │ │ + ldr r2, [pc, #-3884] @ 17cbe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3900] @ 17cb00 │ │ │ │ - ldr r1, [pc, #-3900] @ 17cb04 │ │ │ │ - ldr r0, [pc, #-3900] @ 17cb08 │ │ │ │ + ldr r3, [pc, #-3900] @ 17cbe4 │ │ │ │ + ldr r1, [pc, #-3900] @ 17cbe8 │ │ │ │ + ldr r0, [pc, #-3900] @ 17cbec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3908] @ 17cb0c │ │ │ │ + ldr r2, [pc, #-3908] @ 17cbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3924] @ 17cb10 │ │ │ │ - ldr r1, [pc, #-3924] @ 17cb14 │ │ │ │ - ldr r0, [pc, #-3924] @ 17cb18 │ │ │ │ + ldr r3, [pc, #-3924] @ 17cbf4 │ │ │ │ + ldr r1, [pc, #-3924] @ 17cbf8 │ │ │ │ + ldr r0, [pc, #-3924] @ 17cbfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3932] @ 17cb1c │ │ │ │ + ldr r2, [pc, #-3932] @ 17cc00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3948] @ 17cb20 │ │ │ │ - ldr r1, [pc, #-3948] @ 17cb24 │ │ │ │ - ldr r0, [pc, #-3948] @ 17cb28 │ │ │ │ + ldr r3, [pc, #-3948] @ 17cc04 │ │ │ │ + ldr r1, [pc, #-3948] @ 17cc08 │ │ │ │ + ldr r0, [pc, #-3948] @ 17cc0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3956] @ 17cb2c │ │ │ │ + ldr r2, [pc, #-3956] @ 17cc10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3972] @ 17cb30 │ │ │ │ - ldr r1, [pc, #-3972] @ 17cb34 │ │ │ │ - ldr r0, [pc, #-3972] @ 17cb38 │ │ │ │ + ldr r3, [pc, #-3972] @ 17cc14 │ │ │ │ + ldr r1, [pc, #-3972] @ 17cc18 │ │ │ │ + ldr r0, [pc, #-3972] @ 17cc1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-3980] @ 17cb3c │ │ │ │ + ldr r2, [pc, #-3980] @ 17cc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3996] @ 17cb40 │ │ │ │ - ldr r1, [pc, #-3996] @ 17cb44 │ │ │ │ - ldr r0, [pc, #-3996] @ 17cb48 │ │ │ │ + ldr r3, [pc, #-3996] @ 17cc24 │ │ │ │ + ldr r1, [pc, #-3996] @ 17cc28 │ │ │ │ + ldr r0, [pc, #-3996] @ 17cc2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-4004] @ 17cb4c │ │ │ │ + ldr r2, [pc, #-4004] @ 17cc30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-4020] @ 17cb50 │ │ │ │ - ldr r1, [pc, #-4020] @ 17cb54 │ │ │ │ - ldr r0, [pc, #-4020] @ 17cb58 │ │ │ │ + ldr r3, [pc, #-4020] @ 17cc34 │ │ │ │ + ldr r1, [pc, #-4020] @ 17cc38 │ │ │ │ + ldr r0, [pc, #-4020] @ 17cc3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-4028] @ 17cb5c │ │ │ │ + ldr r2, [pc, #-4028] @ 17cc40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-4044] @ 17cb60 │ │ │ │ - ldr r1, [pc, #-4044] @ 17cb64 │ │ │ │ - ldr r0, [pc, #-4044] @ 17cb68 │ │ │ │ + ldr r3, [pc, #-4044] @ 17cc44 │ │ │ │ + ldr r1, [pc, #-4044] @ 17cc48 │ │ │ │ + ldr r0, [pc, #-4044] @ 17cc4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-4052] @ 17cb6c │ │ │ │ + ldr r2, [pc, #-4052] @ 17cc50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-4068] @ 17cb70 │ │ │ │ - ldr r1, [pc, #-4068] @ 17cb74 │ │ │ │ - ldr r0, [pc, #-4068] @ 17cb78 │ │ │ │ + ldr r3, [pc, #-4068] @ 17cc54 │ │ │ │ + ldr r1, [pc, #-4068] @ 17cc58 │ │ │ │ + ldr r0, [pc, #-4068] @ 17cc5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #-4076] @ 17cb7c │ │ │ │ + ldr r2, [pc, #-4076] @ 17cc60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-4092] @ 17cb80 │ │ │ │ - ldr r1, [pc, #-4092] @ 17cb84 │ │ │ │ - ldr r0, [pc, #-4092] @ 17cb88 │ │ │ │ + ldr r3, [pc, #-4092] @ 17cc64 │ │ │ │ + ldr r1, [pc, #-4092] @ 17cc68 │ │ │ │ + ldr r0, [pc, #-4092] @ 17cc6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #332] @ 17dcdc │ │ │ │ + ldr r2, [pc, #332] @ 17ddc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #316] @ 17dce0 │ │ │ │ - ldr r1, [pc, #316] @ 17dce4 │ │ │ │ - ldr r0, [pc, #316] @ 17dce8 │ │ │ │ + ldr r3, [pc, #316] @ 17ddc4 │ │ │ │ + ldr r1, [pc, #316] @ 17ddc8 │ │ │ │ + ldr r0, [pc, #316] @ 17ddcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #308] @ 17dcec │ │ │ │ + ldr r2, [pc, #308] @ 17ddd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #292] @ 17dcf0 │ │ │ │ - ldr r1, [pc, #292] @ 17dcf4 │ │ │ │ - ldr r0, [pc, #292] @ 17dcf8 │ │ │ │ + ldr r3, [pc, #292] @ 17ddd4 │ │ │ │ + ldr r1, [pc, #292] @ 17ddd8 │ │ │ │ + ldr r0, [pc, #292] @ 17dddc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #284] @ 17dcfc │ │ │ │ + ldr r2, [pc, #284] @ 17dde0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ 17dd00 │ │ │ │ - ldr r1, [pc, #268] @ 17dd04 │ │ │ │ - ldr r0, [pc, #268] @ 17dd08 │ │ │ │ + ldr r3, [pc, #268] @ 17dde4 │ │ │ │ + ldr r1, [pc, #268] @ 17dde8 │ │ │ │ + ldr r0, [pc, #268] @ 17ddec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #260] @ 17dd0c │ │ │ │ + ldr r2, [pc, #260] @ 17ddf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 17dd10 │ │ │ │ - ldr r1, [pc, #244] @ 17dd14 │ │ │ │ - ldr r0, [pc, #244] @ 17dd18 │ │ │ │ + ldr r3, [pc, #244] @ 17ddf4 │ │ │ │ + ldr r1, [pc, #244] @ 17ddf8 │ │ │ │ + ldr r0, [pc, #244] @ 17ddfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #236] @ 17dd1c │ │ │ │ + ldr r2, [pc, #236] @ 17de00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #220] @ 17dd20 │ │ │ │ - ldr r1, [pc, #220] @ 17dd24 │ │ │ │ - ldr r0, [pc, #220] @ 17dd28 │ │ │ │ + ldr r3, [pc, #220] @ 17de04 │ │ │ │ + ldr r1, [pc, #220] @ 17de08 │ │ │ │ + ldr r0, [pc, #220] @ 17de0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #212] @ 17dd2c │ │ │ │ + ldr r2, [pc, #212] @ 17de10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #196] @ 17dd30 │ │ │ │ - ldr r1, [pc, #196] @ 17dd34 │ │ │ │ - ldr r0, [pc, #196] @ 17dd38 │ │ │ │ + ldr r3, [pc, #196] @ 17de14 │ │ │ │ + ldr r1, [pc, #196] @ 17de18 │ │ │ │ + ldr r0, [pc, #196] @ 17de1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #188] @ 17dd3c │ │ │ │ + ldr r2, [pc, #188] @ 17de20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #172] @ 17dd40 │ │ │ │ - ldr r1, [pc, #172] @ 17dd44 │ │ │ │ - ldr r0, [pc, #172] @ 17dd48 │ │ │ │ + ldr r3, [pc, #172] @ 17de24 │ │ │ │ + ldr r1, [pc, #172] @ 17de28 │ │ │ │ + ldr r0, [pc, #172] @ 17de2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #164] @ 17dd4c │ │ │ │ + ldr r2, [pc, #164] @ 17de30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #148] @ 17dd50 │ │ │ │ - ldr r1, [pc, #148] @ 17dd54 │ │ │ │ - ldr r0, [pc, #148] @ 17dd58 │ │ │ │ + ldr r3, [pc, #148] @ 17de34 │ │ │ │ + ldr r1, [pc, #148] @ 17de38 │ │ │ │ + ldr r0, [pc, #148] @ 17de3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1856 @ 0x740 │ │ │ │ - ldr r2, [pc, #140] @ 17dd5c │ │ │ │ + ldr r2, [pc, #140] @ 17de40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00013fbd │ │ │ │ - eoreq r5, sl, r0, asr #11 │ │ │ │ - eoreq r7, r7, r0, asr #13 │ │ │ │ - eoreq r5, r8, ip, ror r8 │ │ │ │ + eoreq r5, sl, r4, asr #11 │ │ │ │ + eoreq r7, r7, r4, asr #13 │ │ │ │ + eoreq r5, r8, r0, lsl #17 │ │ │ │ andeq r4, r1, r0, asr #32 │ │ │ │ - mlaeq sl, r8, r5, r5 │ │ │ │ - mlaeq r7, r8, r6, r7 │ │ │ │ - eoreq r5, r8, r8, ror #13 │ │ │ │ + mlaeq sl, ip, r5, r5 │ │ │ │ + mlaeq r7, ip, r6, r7 │ │ │ │ + eoreq r5, r8, ip, ror #13 │ │ │ │ andeq r3, r1, r0, ror #30 │ │ │ │ - eoreq r5, sl, r0, ror r5 │ │ │ │ - eoreq r7, r7, r0, ror r6 │ │ │ │ - @ instruction: 0x002857b0 │ │ │ │ + eoreq r5, sl, r4, ror r5 │ │ │ │ + eoreq r7, r7, r4, ror r6 │ │ │ │ + @ instruction: 0x002857b4 │ │ │ │ @ instruction: 0x00013fbc │ │ │ │ - eoreq r5, sl, r8, asr #10 │ │ │ │ - eoreq r7, r7, r8, asr #12 │ │ │ │ - strdeq r4, [r8], -ip @ │ │ │ │ + eoreq r5, sl, ip, asr #10 │ │ │ │ + eoreq r7, r7, ip, asr #12 │ │ │ │ + eoreq r4, r8, r0, lsl #26 │ │ │ │ andeq r4, r1, r9, lsr r0 │ │ │ │ - eoreq r5, sl, r0, lsr #10 │ │ │ │ - eoreq r7, r7, r0, lsr #12 │ │ │ │ - eoreq r5, r8, r0, ror #16 │ │ │ │ + eoreq r5, sl, r4, lsr #10 │ │ │ │ + eoreq r7, r7, r4, lsr #12 │ │ │ │ + eoreq r5, r8, r4, ror #16 │ │ │ │ andeq r4, r1, lr, lsl #1 │ │ │ │ - strdeq r5, [sl], -r8 @ │ │ │ │ - strdeq r7, [r7], -r8 @ │ │ │ │ - eoreq r5, r8, r0, asr #20 │ │ │ │ + strdeq r5, [sl], -ip @ │ │ │ │ + strdeq r7, [r7], -ip @ │ │ │ │ + eoreq r5, r8, r4, asr #20 │ │ │ │ andeq r4, r1, sp, ror #2 │ │ │ │ - ldrdeq r5, [sl], -r0 @ │ │ │ │ - ldrdeq r7, [r7], -r0 @ │ │ │ │ - eoreq r5, r8, r0, lsr #16 │ │ │ │ + ldrdeq r5, [sl], -r4 @ │ │ │ │ + ldrdeq r7, [r7], -r4 @ │ │ │ │ + eoreq r5, r8, r4, lsr #16 │ │ │ │ andeq r4, r1, pc, lsl #1 │ │ │ │ - eoreq r5, sl, r8, lsr #9 │ │ │ │ - eoreq r7, r7, r8, lsr #11 │ │ │ │ - eoreq r5, r8, r0, ror #19 │ │ │ │ + eoreq r5, sl, ip, lsr #9 │ │ │ │ + eoreq r7, r7, ip, lsr #11 │ │ │ │ + eoreq r5, r8, r4, ror #19 │ │ │ │ andeq r4, r1, ip, ror #2 │ │ │ │ │ │ │ │ -0017dd60 : │ │ │ │ +0017de44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 17de24 │ │ │ │ + ldr ip, [pc, #172] @ 17df08 │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 17de28 │ │ │ │ + ldr lr, [pc, #156] @ 17df0c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2480 @ 0x9b0 │ │ │ │ - ldr ip, [pc, #144] @ 17de2c │ │ │ │ + ldr ip, [pc, #144] @ 17df10 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -311480,983 +311537,983 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17ddf4 │ │ │ │ + beq 17ded8 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 17b83c │ │ │ │ - ldr r2, [pc, #52] @ 17de30 │ │ │ │ - ldr r3, [pc, #44] @ 17de2c │ │ │ │ + bl 17b920 │ │ │ │ + ldr r2, [pc, #52] @ 17df14 │ │ │ │ + ldr r3, [pc, #44] @ 17df10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17de20 │ │ │ │ + bne 17df04 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r8, sp, r8, lsl #27 │ │ │ │ - eoreq r2, ip, r0, ror #4 │ │ │ │ + eoreq r8, sp, r4, lsr #25 │ │ │ │ + eoreq r2, ip, ip, ror r1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - strdeq r2, [ip], -ip @ │ │ │ │ + eoreq r2, ip, r8, lsl r1 │ │ │ │ │ │ │ │ -0017de34 : │ │ │ │ +0017df18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 17de70 │ │ │ │ - ldr r2, [pc, #36] @ 17de74 │ │ │ │ + ldr r3, [pc, #36] @ 17df54 │ │ │ │ + ldr r2, [pc, #36] @ 17df58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 17b83c │ │ │ │ + bl 17b920 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r2, ip, ip, lsr #3 │ │ │ │ + eoreq r2, ip, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0017de78 : │ │ │ │ +0017df5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 17df20 │ │ │ │ + ldr r3, [pc, #132] @ 17e004 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2528 @ 0x9e0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 17df24 │ │ │ │ + ldr r5, [pc, #108] @ 17e008 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17df18 │ │ │ │ - ldr r3, [pc, #96] @ 17df28 │ │ │ │ + beq 17dffc │ │ │ │ + ldr r3, [pc, #96] @ 17e00c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17dee4 │ │ │ │ + bne 17dfc8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 17de34 │ │ │ │ - ldr r0, [pc, #64] @ 17df2c │ │ │ │ + b 17df18 │ │ │ │ + ldr r0, [pc, #64] @ 17e010 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 17df30 │ │ │ │ - ldr r1, [pc, #52] @ 17df34 │ │ │ │ - ldr r0, [pc, #52] @ 17df38 │ │ │ │ + ldr r3, [pc, #52] @ 17e014 │ │ │ │ + ldr r1, [pc, #52] @ 17e018 │ │ │ │ + ldr r0, [pc, #52] @ 17e01c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r8, sp, r4, ror #24 │ │ │ │ - eoreq r2, ip, r4, asr #2 │ │ │ │ + eoreq r8, sp, r0, lsl #23 │ │ │ │ + eoreq r2, ip, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ - eoreq r0, r8, r8, lsr r3 │ │ │ │ + eoreq r0, r8, ip, lsr r3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r2, r8, r0, lsl r5 │ │ │ │ - eoreq r0, r8, r8, lsl #4 │ │ │ │ + eoreq r2, r8, r4, lsl r5 │ │ │ │ + eoreq r0, r8, ip, lsl #4 │ │ │ │ │ │ │ │ -0017df3c : │ │ │ │ +0017e020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 17df7c │ │ │ │ - ldr r3, [pc, #40] @ 17df80 │ │ │ │ + ldr ip, [pc, #40] @ 17e060 │ │ │ │ + ldr r3, [pc, #40] @ 17e064 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 17b83c │ │ │ │ + bl 17b920 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r2, ip, r4, lsr #1 │ │ │ │ + eoreq r1, ip, r0, asr #31 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0017df84 : │ │ │ │ +0017e068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 17e084 │ │ │ │ + ldr ip, [pc, #220] @ 17e168 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 17e088 │ │ │ │ + ldr r3, [pc, #212] @ 17e16c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 17e08c │ │ │ │ + ldr r3, [pc, #188] @ 17e170 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2576 @ 0xa10 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 17e090 │ │ │ │ + ldr r5, [pc, #164] @ 17e174 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17e078 │ │ │ │ - ldr r3, [pc, #152] @ 17e094 │ │ │ │ + beq 17e15c │ │ │ │ + ldr r3, [pc, #152] @ 17e178 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17e044 │ │ │ │ + bne 17e128 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 17df3c │ │ │ │ - ldr r2, [pc, #120] @ 17e098 │ │ │ │ - ldr r3, [pc, #100] @ 17e088 │ │ │ │ + bl 17e020 │ │ │ │ + ldr r2, [pc, #120] @ 17e17c │ │ │ │ + ldr r3, [pc, #100] @ 17e16c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17e080 │ │ │ │ + bne 17e164 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 17e09c │ │ │ │ + ldr r0, [pc, #80] @ 17e180 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 17e0a0 │ │ │ │ - ldr r1, [pc, #68] @ 17e0a4 │ │ │ │ - ldr r0, [pc, #68] @ 17e0a8 │ │ │ │ + ldr r3, [pc, #68] @ 17e184 │ │ │ │ + ldr r1, [pc, #68] @ 17e188 │ │ │ │ + ldr r0, [pc, #68] @ 17e18c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 17e018 │ │ │ │ + b 17e0fc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r2, ip, r8, asr #32 │ │ │ │ + eoreq r1, ip, r4, ror #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r8, sp, r0, lsr fp │ │ │ │ - eoreq r2, ip, r0, lsl r0 │ │ │ │ + eoreq r8, sp, ip, asr #20 │ │ │ │ + eoreq r1, ip, ip, lsr #30 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ - ldrdeq r1, [ip], -r8 @ │ │ │ │ - ldrdeq r0, [r8], -r8 @ │ │ │ │ + strdeq r1, [ip], -r4 @ │ │ │ │ + ldrdeq r0, [r8], -ip @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x002823bc │ │ │ │ - eoreq r0, r8, r8, lsr #1 │ │ │ │ + eoreq r2, r8, r0, asr #7 │ │ │ │ + eoreq r0, r8, ip, lsr #1 │ │ │ │ │ │ │ │ -0017e0ac : │ │ │ │ +0017e190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 17e1c8 │ │ │ │ + ldr r2, [pc, #256] @ 17e2ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 17e174 │ │ │ │ + beq 17e258 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 17e1cc │ │ │ │ + ldr r3, [pc, #224] @ 17e2b0 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17e15c │ │ │ │ + beq 17e240 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 17b83c │ │ │ │ + bl 17b920 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17e134 │ │ │ │ + beq 17e218 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 17e1ac │ │ │ │ + beq 17e290 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e150 │ │ │ │ + beq 17e234 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 17e198 │ │ │ │ + beq 17e27c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 17e104 │ │ │ │ - ldr r3, [pc, #80] @ 17e1cc │ │ │ │ + b 17e1e8 │ │ │ │ + ldr r3, [pc, #80] @ 17e2b0 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e1b8 │ │ │ │ + beq 17e29c │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 17e0ec │ │ │ │ + b 17e1d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e134 │ │ │ │ + b 17e218 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 17e0f4 │ │ │ │ - b 17e16c │ │ │ │ - eoreq r1, ip, r0, lsr pc │ │ │ │ + bne 17e1d8 │ │ │ │ + b 17e250 │ │ │ │ + eoreq r1, ip, ip, asr #28 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0017e1d0 : │ │ │ │ +0017e2b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 17e2f0 │ │ │ │ + ldr ip, [pc, #252] @ 17e3d4 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 17e2f4 │ │ │ │ + ldr r3, [pc, #244] @ 17e3d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 17e2f8 │ │ │ │ + ldr r3, [pc, #220] @ 17e3dc │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #2624 @ 0xa40 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 17e2fc │ │ │ │ + ldr r5, [pc, #168] @ 17e3e0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17e2e4 │ │ │ │ - ldr r3, [pc, #156] @ 17e300 │ │ │ │ + beq 17e3c8 │ │ │ │ + ldr r3, [pc, #156] @ 17e3e4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17e2b0 │ │ │ │ + bne 17e394 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 17e0ac │ │ │ │ - ldr r2, [pc, #120] @ 17e304 │ │ │ │ - ldr r3, [pc, #100] @ 17e2f4 │ │ │ │ + bl 17e190 │ │ │ │ + ldr r2, [pc, #120] @ 17e3e8 │ │ │ │ + ldr r3, [pc, #100] @ 17e3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17e2ec │ │ │ │ + bne 17e3d0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 17e308 │ │ │ │ + ldr r0, [pc, #80] @ 17e3ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 17e30c │ │ │ │ - ldr r1, [pc, #68] @ 17e310 │ │ │ │ - ldr r0, [pc, #68] @ 17e314 │ │ │ │ + ldr r3, [pc, #68] @ 17e3f0 │ │ │ │ + ldr r1, [pc, #68] @ 17e3f4 │ │ │ │ + ldr r0, [pc, #68] @ 17e3f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 17e284 │ │ │ │ + b 17e368 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r1, [ip], -ip @ │ │ │ │ + eoreq r1, ip, r8, lsl sp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r8, sp, r0, ror #17 │ │ │ │ - eoreq r1, ip, r8, lsr #27 │ │ │ │ + strdeq r8, [sp], -ip @ │ │ │ │ + eoreq r1, ip, r4, asr #25 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ - eoreq r1, ip, ip, ror #26 │ │ │ │ - eoreq pc, r7, ip, ror #30 │ │ │ │ + eoreq r1, ip, r8, lsl #25 │ │ │ │ + eoreq pc, r7, r0, ror pc @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r2, r8, r8, asr r1 │ │ │ │ - eoreq pc, r7, ip, lsr lr @ │ │ │ │ + eoreq r2, r8, ip, asr r1 │ │ │ │ + eoreq pc, r7, r0, asr #28 │ │ │ │ │ │ │ │ -0017e318 : │ │ │ │ +0017e3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1500] @ 17e90c │ │ │ │ - ldr r1, [pc, #1500] @ 17e910 │ │ │ │ + ldr ip, [pc, #1500] @ 17e9f0 │ │ │ │ + ldr r1, [pc, #1500] @ 17e9f4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1492] @ 17e914 │ │ │ │ - ldr r2, [pc, #1492] @ 17e918 │ │ │ │ - ldr r3, [pc, #1492] @ 17e91c │ │ │ │ + ldr r5, [pc, #1492] @ 17e9f8 │ │ │ │ + ldr r2, [pc, #1492] @ 17e9fc │ │ │ │ + ldr r3, [pc, #1492] @ 17ea00 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 17e574 │ │ │ │ - ldr r3, [pc, #1440] @ 17e920 │ │ │ │ + beq 17e658 │ │ │ │ + ldr r3, [pc, #1440] @ 17ea04 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 17e0ac │ │ │ │ + bl 17e190 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 17e50c │ │ │ │ + bne 17e5f0 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 17e648 │ │ │ │ + beq 17e72c │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 17e700 │ │ │ │ + beq 17e7e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 17e89c │ │ │ │ - ldr r2, [pc, #1332] @ 17e924 │ │ │ │ + beq 17e980 │ │ │ │ + ldr r2, [pc, #1332] @ 17ea08 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 17e8e8 │ │ │ │ - ldr r2, [pc, #1320] @ 17e928 │ │ │ │ + beq 17e9cc │ │ │ │ + ldr r2, [pc, #1320] @ 17ea0c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 17e86c │ │ │ │ + beq 17e950 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 17e898 │ │ │ │ + ble 17e97c │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 17e898 │ │ │ │ + beq 17e97c │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17e44c │ │ │ │ + beq 17e530 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 17e63c │ │ │ │ + beq 17e720 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17e5c8 │ │ │ │ + beq 17e6ac │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17e844 │ │ │ │ + beq 17e928 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e480 │ │ │ │ + beq 17e564 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 17e6f4 │ │ │ │ + beq 17e7d8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17e8c0 │ │ │ │ + beq 17e9a4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e4a4 │ │ │ │ + beq 17e588 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17e6e8 │ │ │ │ + beq 17e7cc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17e870 │ │ │ │ + beq 17e954 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e4c8 │ │ │ │ + beq 17e5ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 17e6dc │ │ │ │ - ldr r3, [pc, #1104] @ 17e920 │ │ │ │ + beq 17e7c0 │ │ │ │ + ldr r3, [pc, #1104] @ 17ea04 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1092] @ 17e92c │ │ │ │ - ldr r3, [pc, #1060] @ 17e910 │ │ │ │ + ldr r2, [pc, #1092] @ 17ea10 │ │ │ │ + ldr r3, [pc, #1060] @ 17e9f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17e750 │ │ │ │ + bne 17e834 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e530 │ │ │ │ + beq 17e614 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 17e530 │ │ │ │ + bne 17e614 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e554 │ │ │ │ + beq 17e638 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 17e554 │ │ │ │ + bne 17e638 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #980] @ 17e930 │ │ │ │ - ldr r1, [pc, #980] @ 17e934 │ │ │ │ + ldr r3, [pc, #980] @ 17ea14 │ │ │ │ + ldr r1, [pc, #980] @ 17ea18 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 17e4e0 │ │ │ │ + b 17e5c4 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 17e3c8 │ │ │ │ - ldr r3, [pc, #912] @ 17e938 │ │ │ │ - ldr r1, [pc, #912] @ 17e93c │ │ │ │ - ldr r0, [pc, #912] @ 17e940 │ │ │ │ + bne 17e4ac │ │ │ │ + ldr r3, [pc, #912] @ 17ea1c │ │ │ │ + ldr r1, [pc, #912] @ 17ea20 │ │ │ │ + ldr r0, [pc, #912] @ 17ea24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #904] @ 17e944 │ │ │ │ + ldr r2, [pc, #904] @ 17ea28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17e7f4 │ │ │ │ + beq 17e8d8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e5ec │ │ │ │ + beq 17e6d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 17e708 │ │ │ │ + beq 17e7ec │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17e7cc │ │ │ │ + beq 17e8b0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e610 │ │ │ │ + beq 17e6f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17e714 │ │ │ │ + beq 17e7f8 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17e7a4 │ │ │ │ + beq 17e888 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e634 │ │ │ │ + beq 17e718 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 17e720 │ │ │ │ + beq 17e804 │ │ │ │ bl aa3f4 │ │ │ │ - b 17e56c │ │ │ │ + b 17e650 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e44c │ │ │ │ + b 17e530 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e664 │ │ │ │ + beq 17e748 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17e744 │ │ │ │ + beq 17e828 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17e81c │ │ │ │ + beq 17e900 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e688 │ │ │ │ + beq 17e76c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 17e738 │ │ │ │ + beq 17e81c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17e77c │ │ │ │ + beq 17e860 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e6ac │ │ │ │ + beq 17e790 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17e72c │ │ │ │ + beq 17e810 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17e754 │ │ │ │ + beq 17e838 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17e56c │ │ │ │ + beq 17e650 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 17e56c │ │ │ │ + bne 17e650 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e56c │ │ │ │ + b 17e650 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e4c8 │ │ │ │ + b 17e5ac │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e4a4 │ │ │ │ + b 17e588 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e480 │ │ │ │ + b 17e564 │ │ │ │ bl aa8fc │ │ │ │ - b 17e3d8 │ │ │ │ + b 17e4bc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e5ec │ │ │ │ + b 17e6d0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e610 │ │ │ │ + b 17e6f4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e634 │ │ │ │ + b 17e718 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e6ac │ │ │ │ + b 17e790 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e688 │ │ │ │ + b 17e76c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17e664 │ │ │ │ + b 17e748 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 17e948 │ │ │ │ - ldr r1, [pc, #492] @ 17e94c │ │ │ │ - ldr r0, [pc, #492] @ 17e950 │ │ │ │ + ldr r3, [pc, #492] @ 17ea2c │ │ │ │ + ldr r1, [pc, #492] @ 17ea30 │ │ │ │ + ldr r0, [pc, #492] @ 17ea34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #484] @ 17e954 │ │ │ │ + ldr r2, [pc, #484] @ 17ea38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 17e958 │ │ │ │ - ldr r1, [pc, #468] @ 17e95c │ │ │ │ - ldr r0, [pc, #468] @ 17e960 │ │ │ │ + ldr r3, [pc, #468] @ 17ea3c │ │ │ │ + ldr r1, [pc, #468] @ 17ea40 │ │ │ │ + ldr r0, [pc, #468] @ 17ea44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #460] @ 17e964 │ │ │ │ + ldr r2, [pc, #460] @ 17ea48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 17e968 │ │ │ │ - ldr r1, [pc, #444] @ 17e96c │ │ │ │ - ldr r0, [pc, #444] @ 17e970 │ │ │ │ + ldr r3, [pc, #444] @ 17ea4c │ │ │ │ + ldr r1, [pc, #444] @ 17ea50 │ │ │ │ + ldr r0, [pc, #444] @ 17ea54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #436] @ 17e974 │ │ │ │ + ldr r2, [pc, #436] @ 17ea58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #420] @ 17e978 │ │ │ │ - ldr r1, [pc, #420] @ 17e97c │ │ │ │ - ldr r0, [pc, #420] @ 17e980 │ │ │ │ + ldr r3, [pc, #420] @ 17ea5c │ │ │ │ + ldr r1, [pc, #420] @ 17ea60 │ │ │ │ + ldr r0, [pc, #420] @ 17ea64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #412] @ 17e984 │ │ │ │ + ldr r2, [pc, #412] @ 17ea68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 17e988 │ │ │ │ - ldr r1, [pc, #396] @ 17e98c │ │ │ │ - ldr r0, [pc, #396] @ 17e990 │ │ │ │ + ldr r3, [pc, #396] @ 17ea6c │ │ │ │ + ldr r1, [pc, #396] @ 17ea70 │ │ │ │ + ldr r0, [pc, #396] @ 17ea74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #388] @ 17e994 │ │ │ │ + ldr r2, [pc, #388] @ 17ea78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #372] @ 17e998 │ │ │ │ - ldr r1, [pc, #372] @ 17e99c │ │ │ │ - ldr r0, [pc, #372] @ 17e9a0 │ │ │ │ + ldr r3, [pc, #372] @ 17ea7c │ │ │ │ + ldr r1, [pc, #372] @ 17ea80 │ │ │ │ + ldr r0, [pc, #372] @ 17ea84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #364] @ 17e9a4 │ │ │ │ + ldr r2, [pc, #364] @ 17ea88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #348] @ 17e9a8 │ │ │ │ - ldr r1, [pc, #348] @ 17e9ac │ │ │ │ - ldr r0, [pc, #348] @ 17e9b0 │ │ │ │ + ldr r3, [pc, #348] @ 17ea8c │ │ │ │ + ldr r1, [pc, #348] @ 17ea90 │ │ │ │ + ldr r0, [pc, #348] @ 17ea94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #340] @ 17e9b4 │ │ │ │ + ldr r2, [pc, #340] @ 17ea98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #320] @ 17e9b8 │ │ │ │ - ldr r1, [pc, #320] @ 17e9bc │ │ │ │ - ldr r0, [pc, #320] @ 17e9c0 │ │ │ │ + ldr r3, [pc, #320] @ 17ea9c │ │ │ │ + ldr r1, [pc, #320] @ 17eaa0 │ │ │ │ + ldr r0, [pc, #320] @ 17eaa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #312] @ 17e9c4 │ │ │ │ + ldr r2, [pc, #312] @ 17eaa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #292] @ 17e9c8 │ │ │ │ - ldr r1, [pc, #292] @ 17e9cc │ │ │ │ - ldr r0, [pc, #292] @ 17e9d0 │ │ │ │ + ldr r3, [pc, #292] @ 17eaac │ │ │ │ + ldr r1, [pc, #292] @ 17eab0 │ │ │ │ + ldr r0, [pc, #292] @ 17eab4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ 17e9d4 │ │ │ │ - ldr r1, [pc, #268] @ 17e9d8 │ │ │ │ - ldr r0, [pc, #268] @ 17e9dc │ │ │ │ + ldr r3, [pc, #268] @ 17eab8 │ │ │ │ + ldr r1, [pc, #268] @ 17eabc │ │ │ │ + ldr r0, [pc, #268] @ 17eac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #260] @ 17e9e0 │ │ │ │ + ldr r2, [pc, #260] @ 17eac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 17e9e4 │ │ │ │ - ldr r1, [pc, #244] @ 17e9e8 │ │ │ │ - ldr r0, [pc, #244] @ 17e9ec │ │ │ │ + ldr r3, [pc, #244] @ 17eac8 │ │ │ │ + ldr r1, [pc, #244] @ 17eacc │ │ │ │ + ldr r0, [pc, #244] @ 17ead0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 17e9f0 │ │ │ │ + ldr r2, [pc, #240] @ 17ead4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r1, ip, r8, asr #25 │ │ │ │ + eoreq r1, ip, r4, ror #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r1, ip, r4, lsr #25 │ │ │ │ + eoreq r1, ip, r0, asr #23 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r1, ip, r0, lsl fp │ │ │ │ + eoreq r1, ip, ip, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - strdeq r1, [r8], -r4 @ │ │ │ │ - @ instruction: 0x002a4bbc │ │ │ │ - @ instruction: 0x00276cbc │ │ │ │ - strdeq r6, [r7], -r0 @ │ │ │ │ + strdeq r1, [r8], -r8 @ │ │ │ │ + eoreq r4, sl, r0, asr #23 │ │ │ │ + eoreq r6, r7, r0, asr #25 │ │ │ │ + strdeq r6, [r7], -r4 @ │ │ │ │ andeq r4, r1, r2, lsl #7 │ │ │ │ - eoreq r4, sl, r8, lsl #20 │ │ │ │ - eoreq r6, r7, r8, lsl #22 │ │ │ │ - ldrdeq r1, [r8], -r8 @ │ │ │ │ + eoreq r4, sl, ip, lsl #20 │ │ │ │ + eoreq r6, r7, ip, lsl #22 │ │ │ │ + ldrdeq r1, [r8], -ip @ │ │ │ │ andeq r4, r1, r5, lsl #7 │ │ │ │ - eoreq r4, sl, r0, ror #19 │ │ │ │ - eoreq r6, r7, r0, ror #21 │ │ │ │ - eoreq r1, r8, r4, lsr #25 │ │ │ │ + eoreq r4, sl, r4, ror #19 │ │ │ │ + eoreq r6, r7, r4, ror #21 │ │ │ │ + eoreq r1, r8, r8, lsr #25 │ │ │ │ andeq r4, r1, r4, lsl #7 │ │ │ │ - @ instruction: 0x002a49b8 │ │ │ │ - @ instruction: 0x00276ab8 │ │ │ │ - eoreq r1, r8, r8, lsl #25 │ │ │ │ + @ instruction: 0x002a49bc │ │ │ │ + @ instruction: 0x00276abc │ │ │ │ + eoreq r1, r8, ip, lsl #25 │ │ │ │ andeq r4, r1, sl, lsl #7 │ │ │ │ - mlaeq sl, r0, r9, r4 │ │ │ │ - mlaeq r7, r0, sl, r6 │ │ │ │ - eoreq r1, r8, r4, asr ip │ │ │ │ + mlaeq sl, r4, r9, r4 │ │ │ │ + mlaeq r7, r4, sl, r6 │ │ │ │ + eoreq r1, r8, r8, asr ip │ │ │ │ andeq r4, r1, r9, lsl #7 │ │ │ │ - eoreq r4, sl, r8, ror #18 │ │ │ │ - eoreq r6, r7, r8, ror #20 │ │ │ │ - eoreq r1, r8, r0, lsr #24 │ │ │ │ + eoreq r4, sl, ip, ror #18 │ │ │ │ + eoreq r6, r7, ip, ror #20 │ │ │ │ + eoreq r1, r8, r4, lsr #24 │ │ │ │ andeq r4, r1, r8, lsl #7 │ │ │ │ - eoreq r4, sl, r0, asr #18 │ │ │ │ - eoreq r6, r7, r0, asr #20 │ │ │ │ - strdeq r1, [r8], -r8 @ │ │ │ │ + eoreq r4, sl, r4, asr #18 │ │ │ │ + eoreq r6, r7, r4, asr #20 │ │ │ │ + strdeq r1, [r8], -ip @ │ │ │ │ andeq r4, r1, r3, lsl #7 │ │ │ │ - eoreq r4, sl, r8, lsl r9 │ │ │ │ - eoreq r6, r7, r8, lsl sl │ │ │ │ - ldrdeq r1, [r8], -r0 @ │ │ │ │ + eoreq r4, sl, ip, lsl r9 │ │ │ │ + eoreq r6, r7, ip, lsl sl │ │ │ │ + ldrdeq r1, [r8], -r4 @ │ │ │ │ andeq r4, r1, fp, ror #6 │ │ │ │ - eoreq r4, sl, ip, ror #17 │ │ │ │ - eoreq r6, r7, ip, ror #19 │ │ │ │ - @ instruction: 0x00281bbc │ │ │ │ - andeq r4, r1, sp, ror #6 │ │ │ │ - ldrdeq r0, [sl], -r0 @ │ │ │ │ + strdeq r4, [sl], -r0 @ │ │ │ │ strdeq r6, [r7], -r0 @ │ │ │ │ - eoreq r6, r7, ip, lsl fp │ │ │ │ - mlaeq sl, ip, r8, r4 │ │ │ │ - mlaeq r7, ip, r9, r6 │ │ │ │ - eoreq r1, r8, r0, ror #22 │ │ │ │ + eoreq r1, r8, r0, asr #23 │ │ │ │ + andeq r4, r1, sp, ror #6 │ │ │ │ + ldrdeq r0, [sl], -r4 @ │ │ │ │ + strdeq r6, [r7], -r4 @ │ │ │ │ + eoreq r6, r7, r0, lsr #22 │ │ │ │ + eoreq r4, sl, r0, lsr #17 │ │ │ │ + eoreq r6, r7, r0, lsr #19 │ │ │ │ + eoreq r1, r8, r4, ror #22 │ │ │ │ andeq r4, r1, ip, ror #6 │ │ │ │ - eoreq r0, sl, r4, lsl #17 │ │ │ │ - eoreq r6, r7, r0, ror #20 │ │ │ │ - eoreq r9, r7, r8, lsl #23 │ │ │ │ + eoreq r0, sl, r8, lsl #17 │ │ │ │ + eoreq r6, r7, r4, ror #20 │ │ │ │ + eoreq r9, r7, ip, lsl #23 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0017e9f4 : │ │ │ │ +0017ead8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 17ea9c │ │ │ │ + ldr r3, [pc, #132] @ 17eb80 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2672 @ 0xa70 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 17eaa0 │ │ │ │ + ldr r5, [pc, #108] @ 17eb84 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17ea94 │ │ │ │ - ldr r3, [pc, #96] @ 17eaa4 │ │ │ │ + beq 17eb78 │ │ │ │ + ldr r3, [pc, #96] @ 17eb88 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17ea60 │ │ │ │ + bne 17eb44 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 17e318 │ │ │ │ - ldr r0, [pc, #64] @ 17eaa8 │ │ │ │ + b 17e3fc │ │ │ │ + ldr r0, [pc, #64] @ 17eb8c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 17eaac │ │ │ │ - ldr r1, [pc, #52] @ 17eab0 │ │ │ │ - ldr r0, [pc, #52] @ 17eab4 │ │ │ │ + ldr r3, [pc, #52] @ 17eb90 │ │ │ │ + ldr r1, [pc, #52] @ 17eb94 │ │ │ │ + ldr r0, [pc, #52] @ 17eb98 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r8, sp, r8, ror #1 │ │ │ │ - eoreq r1, ip, r8, asr #11 │ │ │ │ + eoreq r8, sp, r4 │ │ │ │ + eoreq r1, ip, r4, ror #9 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ - @ instruction: 0x0027f7bc │ │ │ │ + eoreq pc, r7, r0, asr #15 │ │ │ │ muleq r0, r4, fp │ │ │ │ - strdeq r1, [r8], -r4 @ │ │ │ │ - eoreq pc, r7, ip, lsl #13 │ │ │ │ + strdeq r1, [r8], -r8 @ │ │ │ │ + mlaeq r7, r0, r6, pc @ │ │ │ │ │ │ │ │ -0017eab8 : │ │ │ │ +0017eb9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r0, [pc, #3752] @ 17f97c │ │ │ │ + ldr r0, [pc, #3752] @ 17fa60 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r2, [pc, #3744] @ 17f980 │ │ │ │ + ldr r2, [pc, #3744] @ 17fa64 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - ldr r7, [pc, #3736] @ 17f984 │ │ │ │ + ldr r7, [pc, #3736] @ 17fa68 │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 17f0d8 │ │ │ │ + beq 17f1bc │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ - beq 17f11c │ │ │ │ + beq 17f200 │ │ │ │ tst r5, #1 │ │ │ │ - bne 17f04c │ │ │ │ + bne 17f130 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17ed88 │ │ │ │ + beq 17ee6c │ │ │ │ cmp r5, #2 │ │ │ │ - bne 17f088 │ │ │ │ - ldr r2, [pc, #3644] @ 17f988 │ │ │ │ + bne 17f16c │ │ │ │ + ldr r2, [pc, #3644] @ 17fa6c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - beq 17ef70 │ │ │ │ + beq 17f054 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #3620] @ 17f98c │ │ │ │ - ldr r1, [pc, #3620] @ 17f990 │ │ │ │ + ldr r3, [pc, #3620] @ 17fa70 │ │ │ │ + ldr r1, [pc, #3620] @ 17fa74 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #3616] @ 17f994 │ │ │ │ + ldr r0, [pc, #3616] @ 17fa78 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17ec08 │ │ │ │ + beq 17ecec │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ebb8 │ │ │ │ + beq 17ec9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17f438 │ │ │ │ + beq 17f51c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17f8b4 │ │ │ │ + beq 17f998 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ebe0 │ │ │ │ + beq 17ecc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17f430 │ │ │ │ + beq 17f514 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17f92c │ │ │ │ + beq 17fa10 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ec08 │ │ │ │ + beq 17ecec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17f2c0 │ │ │ │ + beq 17f3a4 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 17f2ec │ │ │ │ + beq 17f3d0 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 17f53c │ │ │ │ + beq 17f620 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - bne 17f180 │ │ │ │ + bne 17f264 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17f3bc │ │ │ │ + beq 17f4a0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #52] @ 0x34 │ │ │ │ ldr r9, [r4, #56] @ 0x38 │ │ │ │ - beq 17f65c │ │ │ │ + beq 17f740 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 17f954 │ │ │ │ + beq 17fa38 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17f814 │ │ │ │ + beq 17f8f8 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #24 │ │ │ │ str sl, [sp, #28] │ │ │ │ @@ -312467,323 +312524,323 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 17ed0c │ │ │ │ + beq 17edf0 │ │ │ │ tst r0, #1 │ │ │ │ - bne 17f4f4 │ │ │ │ + bne 17f5d8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #2 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 17ed3c │ │ │ │ + beq 17ee20 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ed3c │ │ │ │ + beq 17ee20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17f178 │ │ │ │ + beq 17f25c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ed58 │ │ │ │ + beq 17ee3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 17f16c │ │ │ │ - ldr r2, [pc, #3128] @ 17f998 │ │ │ │ - ldr r3, [pc, #3100] @ 17f980 │ │ │ │ + beq 17f250 │ │ │ │ + ldr r2, [pc, #3128] @ 17fa7c │ │ │ │ + ldr r3, [pc, #3100] @ 17fa64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17f810 │ │ │ │ + bne 17f8f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #3064] @ 17f988 │ │ │ │ + ldr r2, [pc, #3064] @ 17fa6c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - bne 17ef20 │ │ │ │ + bne 17f004 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17f4fc │ │ │ │ + beq 17f5e0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17f5b4 │ │ │ │ + beq 17f698 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ bl b9d60 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 17edfc │ │ │ │ + beq 17eee0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17f418 │ │ │ │ + beq 17f4fc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ee18 │ │ │ │ + beq 17eefc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 17f40c │ │ │ │ + beq 17f4f0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17f60c │ │ │ │ + beq 17f6f0 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17ee48 │ │ │ │ + beq 17ef2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17f440 │ │ │ │ + beq 17f524 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17f634 │ │ │ │ + beq 17f718 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17ee78 │ │ │ │ + beq 17ef5c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ee78 │ │ │ │ + beq 17ef5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17f2e4 │ │ │ │ + beq 17f3c8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #44] @ 0x2c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17eeb4 │ │ │ │ + beq 17ef98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17f44c │ │ │ │ + beq 17f530 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 17ecf8 │ │ │ │ + bne 17eddc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17eee4 │ │ │ │ + beq 17efc8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17eee4 │ │ │ │ + beq 17efc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17f7d8 │ │ │ │ + beq 17f8bc │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 17f028 │ │ │ │ - ldr r3, [pc, #2708] @ 17f98c │ │ │ │ - ldr r1, [pc, #2720] @ 17f99c │ │ │ │ + bne 17f10c │ │ │ │ + ldr r3, [pc, #2708] @ 17fa70 │ │ │ │ + ldr r1, [pc, #2720] @ 17fa80 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2716] @ 17f9a0 │ │ │ │ + ldr r0, [pc, #2716] @ 17fa84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 17ef68 │ │ │ │ + b 17f04c │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ef38 │ │ │ │ + beq 17f01c │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 17f2c8 │ │ │ │ + beq 17f3ac │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #2624] @ 17f98c │ │ │ │ - ldr r1, [pc, #2644] @ 17f9a4 │ │ │ │ - ldr r0, [pc, #2644] @ 17f9a8 │ │ │ │ + ldr r3, [pc, #2624] @ 17fa70 │ │ │ │ + ldr r1, [pc, #2644] @ 17fa88 │ │ │ │ + ldr r0, [pc, #2644] @ 17fa8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - b 17ed58 │ │ │ │ + b 17ee3c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 17f864 │ │ │ │ + beq 17f948 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17f55c │ │ │ │ + beq 17f640 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17efd0 │ │ │ │ + beq 17f0b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17f400 │ │ │ │ + beq 17f4e4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17efec │ │ │ │ + beq 17f0d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 17f3f4 │ │ │ │ + beq 17f4d8 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 17ecf8 │ │ │ │ + bne 17eddc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17f01c │ │ │ │ + beq 17f100 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17f01c │ │ │ │ + beq 17f100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17f7d0 │ │ │ │ + beq 17f8b4 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 17f7e8 │ │ │ │ + beq 17f8cc │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17f214 │ │ │ │ + beq 17f2f8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - bne 17f214 │ │ │ │ + bne 17f2f8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17f214 │ │ │ │ + b 17f2f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17f084 │ │ │ │ + beq 17f168 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17f084 │ │ │ │ + beq 17f168 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 17f458 │ │ │ │ + beq 17f53c │ │ │ │ ldr ip, [r4] │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17f0a0 │ │ │ │ + beq 17f184 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 17f424 │ │ │ │ - ldr r3, [pc, #2308] @ 17f9ac │ │ │ │ + beq 17f508 │ │ │ │ + ldr r3, [pc, #2308] @ 17fa90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #2260] @ 17f98c │ │ │ │ - ldr r1, [pc, #2292] @ 17f9b0 │ │ │ │ + ldr r3, [pc, #2260] @ 17fa70 │ │ │ │ + ldr r1, [pc, #2292] @ 17fa94 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2288] @ 17f9b4 │ │ │ │ + ldr r0, [pc, #2288] @ 17fa98 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ bl b6f00 │ │ │ │ - b 17ef68 │ │ │ │ - ldr r3, [pc, #2220] @ 17f98c │ │ │ │ + b 17f04c │ │ │ │ + ldr r3, [pc, #2220] @ 17fa70 │ │ │ │ mov r0, #225 @ 0xe1 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #2252] @ 17f9b8 │ │ │ │ + ldr r1, [pc, #2252] @ 17fa9c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #2248] @ 17f9bc │ │ │ │ + ldr r3, [pc, #2248] @ 17faa0 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #2244] @ 17f9c0 │ │ │ │ - ldr r0, [pc, #2244] @ 17f9c4 │ │ │ │ + ldr r2, [pc, #2244] @ 17faa4 │ │ │ │ + ldr r0, [pc, #2244] @ 17faa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 17ef68 │ │ │ │ - ldr r3, [pc, #2152] @ 17f98c │ │ │ │ + b 17f04c │ │ │ │ + ldr r3, [pc, #2152] @ 17fa70 │ │ │ │ mov r1, #225 @ 0xe1 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #2200] @ 17f9c8 │ │ │ │ + ldr r3, [pc, #2200] @ 17faac │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #2192] @ 17f9cc │ │ │ │ - ldr r0, [pc, #2192] @ 17f9d0 │ │ │ │ + ldr r2, [pc, #2192] @ 17fab0 │ │ │ │ + ldr r0, [pc, #2192] @ 17fab4 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #2188] @ 17f9d4 │ │ │ │ + ldr r1, [pc, #2188] @ 17fab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 17ef68 │ │ │ │ + b 17f04c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ed58 │ │ │ │ + b 17ee3c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ed3c │ │ │ │ + b 17ee20 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 17f3bc │ │ │ │ + beq 17f4a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 17f770 │ │ │ │ + beq 17f854 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17f88c │ │ │ │ + beq 17f970 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17f8dc │ │ │ │ + beq 17f9c0 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ @@ -312792,100 +312849,100 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1980] @ 17f9d8 │ │ │ │ + ldr r3, [pc, #1980] @ 17fabc │ │ │ │ ldr r6, [r4, #20] │ │ │ │ ldr r8, [r7, r3] │ │ │ │ cmp r6, #0 │ │ │ │ ldr r9, [r8, #796] @ 0x31c │ │ │ │ - beq 17f708 │ │ │ │ + beq 17f7ec │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 17f748 │ │ │ │ - ldr r3, [pc, #1924] @ 17f9dc │ │ │ │ + beq 17f82c │ │ │ │ + ldr r3, [pc, #1924] @ 17fac0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 17f460 │ │ │ │ - ldr r2, [pc, #1904] @ 17f9e0 │ │ │ │ + beq 17f544 │ │ │ │ + ldr r2, [pc, #1904] @ 17fac4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 17f460 │ │ │ │ - ldr r3, [pc, #1800] @ 17f98c │ │ │ │ - ldr r2, [pc, #1884] @ 17f9e4 │ │ │ │ + beq 17f544 │ │ │ │ + ldr r3, [pc, #1800] @ 17fa70 │ │ │ │ + ldr r2, [pc, #1884] @ 17fac8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1880] @ 17f9e8 │ │ │ │ - ldr r0, [pc, #1880] @ 17f9ec │ │ │ │ + ldr r1, [pc, #1880] @ 17facc │ │ │ │ + ldr r0, [pc, #1880] @ 17fad0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 17ef68 │ │ │ │ + b 17f04c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ec08 │ │ │ │ + b 17ecec │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - b 17ef38 │ │ │ │ + b 17f01c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ee78 │ │ │ │ + b 17ef5c │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #1780] @ 17f9f0 │ │ │ │ - ldr r0, [pc, #1780] @ 17f9f4 │ │ │ │ + ldr r1, [pc, #1780] @ 17fad4 │ │ │ │ + ldr r0, [pc, #1780] @ 17fad8 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #1772] @ 17f9f8 │ │ │ │ - ldr r3, [pc, #1772] @ 17f9fc │ │ │ │ + ldr r2, [pc, #1772] @ 17fadc │ │ │ │ + ldr r3, [pc, #1772] @ 17fae0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 17f6a4 │ │ │ │ + beq 17f788 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 17f904 │ │ │ │ + beq 17f9e8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17f83c │ │ │ │ + beq 17f920 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ strne r3, [r6] │ │ │ │ bl 578f8 │ │ │ │ @@ -312897,512 +312954,512 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 17ef68 │ │ │ │ - ldr r3, [pc, #1596] @ 17fa00 │ │ │ │ - ldr r1, [pc, #1596] @ 17fa04 │ │ │ │ + b 17f04c │ │ │ │ + ldr r3, [pc, #1596] @ 17fae4 │ │ │ │ + ldr r1, [pc, #1596] @ 17fae8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1580] @ 17fa08 │ │ │ │ - ldr r0, [pc, #1580] @ 17fa0c │ │ │ │ + ldr r1, [pc, #1580] @ 17faec │ │ │ │ + ldr r0, [pc, #1580] @ 17faf0 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17f328 │ │ │ │ + b 17f40c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17efec │ │ │ │ + b 17f0d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17efd0 │ │ │ │ + b 17f0b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ee18 │ │ │ │ + b 17eefc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17edfc │ │ │ │ + b 17eee0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17f0a0 │ │ │ │ + b 17f184 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ebe0 │ │ │ │ + b 17ecc4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ebb8 │ │ │ │ + b 17ec9c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ee48 │ │ │ │ + b 17ef2c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17eeb4 │ │ │ │ + b 17ef98 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17f084 │ │ │ │ + b 17f168 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17f47c │ │ │ │ + beq 17f560 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 17f6e4 │ │ │ │ + beq 17f7c8 │ │ │ │ ldr r1, [r8, #2284] @ 0x8ec │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 17f4ac │ │ │ │ + beq 17f590 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 17f6f0 │ │ │ │ + beq 17f7d4 │ │ │ │ cmp r6, #0 │ │ │ │ - blt 17f7a8 │ │ │ │ + blt 17f88c │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 17f4c8 │ │ │ │ + beq 17f5ac │ │ │ │ tst r0, #1 │ │ │ │ - bne 17f7e0 │ │ │ │ + bne 17f8c4 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 17f4ec │ │ │ │ + beq 17f5d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 17f6fc │ │ │ │ + beq 17f7e0 │ │ │ │ bl 718b4 │ │ │ │ - b 17ef68 │ │ │ │ + b 17f04c │ │ │ │ bl a4764 │ │ │ │ - b 17ed0c │ │ │ │ - ldr r3, [pc, #1160] @ 17f98c │ │ │ │ + b 17edf0 │ │ │ │ + ldr r3, [pc, #1160] @ 17fa70 │ │ │ │ mov r1, #226 @ 0xe2 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1280] @ 17fa10 │ │ │ │ + ldr r3, [pc, #1280] @ 17faf4 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1268] @ 17fa14 │ │ │ │ - ldr r1, [pc, #1268] @ 17fa18 │ │ │ │ - ldr r0, [pc, #1268] @ 17fa1c │ │ │ │ + ldr r2, [pc, #1268] @ 17faf8 │ │ │ │ + ldr r1, [pc, #1268] @ 17fafc │ │ │ │ + ldr r0, [pc, #1268] @ 17fb00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17f158 │ │ │ │ - ldr r1, [pc, #1244] @ 17fa20 │ │ │ │ - ldr r0, [pc, #1244] @ 17fa24 │ │ │ │ + b 17f23c │ │ │ │ + ldr r1, [pc, #1244] @ 17fb04 │ │ │ │ + ldr r0, [pc, #1244] @ 17fb08 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17f320 │ │ │ │ - ldr r3, [pc, #1064] @ 17f98c │ │ │ │ + b 17f404 │ │ │ │ + ldr r3, [pc, #1064] @ 17fa70 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1196] @ 17fa28 │ │ │ │ - ldr r2, [pc, #1196] @ 17fa2c │ │ │ │ - ldr r1, [pc, #1196] @ 17fa30 │ │ │ │ - ldr r0, [pc, #1196] @ 17fa34 │ │ │ │ + ldr r3, [pc, #1196] @ 17fb0c │ │ │ │ + ldr r2, [pc, #1196] @ 17fb10 │ │ │ │ + ldr r1, [pc, #1196] @ 17fb14 │ │ │ │ + ldr r0, [pc, #1196] @ 17fb18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 17ef68 │ │ │ │ - ldr r3, [pc, #976] @ 17f98c │ │ │ │ + b 17f04c │ │ │ │ + ldr r3, [pc, #976] @ 17fa70 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1124] @ 17fa38 │ │ │ │ - ldr r2, [pc, #1124] @ 17fa3c │ │ │ │ - ldr r1, [pc, #1124] @ 17fa40 │ │ │ │ - ldr r0, [pc, #1124] @ 17fa44 │ │ │ │ + ldr r3, [pc, #1124] @ 17fb1c │ │ │ │ + ldr r2, [pc, #1124] @ 17fb20 │ │ │ │ + ldr r1, [pc, #1124] @ 17fb24 │ │ │ │ + ldr r0, [pc, #1124] @ 17fb28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 17ef68 │ │ │ │ - ldr r3, [pc, #888] @ 17f98c │ │ │ │ - ldr r1, [pc, #1072] @ 17fa48 │ │ │ │ + b 17f04c │ │ │ │ + ldr r3, [pc, #888] @ 17fa70 │ │ │ │ + ldr r1, [pc, #1072] @ 17fb2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1068] @ 17fa4c │ │ │ │ + ldr r0, [pc, #1068] @ 17fb30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ bl b6f00 │ │ │ │ - b 17f158 │ │ │ │ - ldr r3, [pc, #848] @ 17f98c │ │ │ │ - ldr r1, [pc, #1040] @ 17fa50 │ │ │ │ + b 17f23c │ │ │ │ + ldr r3, [pc, #848] @ 17fa70 │ │ │ │ + ldr r1, [pc, #1040] @ 17fb34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1036] @ 17fa54 │ │ │ │ + ldr r0, [pc, #1036] @ 17fb38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ bl b6f00 │ │ │ │ - b 17f158 │ │ │ │ + b 17f23c │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #996] @ 17fa58 │ │ │ │ - ldr r3, [pc, #996] @ 17fa5c │ │ │ │ - ldr r1, [pc, #996] @ 17fa60 │ │ │ │ - ldr r0, [pc, #996] @ 17fa64 │ │ │ │ + ldr r2, [pc, #996] @ 17fb3c │ │ │ │ + ldr r3, [pc, #996] @ 17fb40 │ │ │ │ + ldr r1, [pc, #996] @ 17fb44 │ │ │ │ + ldr r0, [pc, #996] @ 17fb48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 17f328 │ │ │ │ - ldr r3, [pc, #956] @ 17fa68 │ │ │ │ - ldr r1, [pc, #956] @ 17fa6c │ │ │ │ + b 17f40c │ │ │ │ + ldr r3, [pc, #956] @ 17fb4c │ │ │ │ + ldr r1, [pc, #956] @ 17fb50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #932] @ 17fa70 │ │ │ │ - ldr r0, [pc, #932] @ 17fa74 │ │ │ │ + ldr r1, [pc, #932] @ 17fb54 │ │ │ │ + ldr r0, [pc, #932] @ 17fb58 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 17ef68 │ │ │ │ + b 17f04c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17f47c │ │ │ │ + b 17f560 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17f4ac │ │ │ │ + b 17f590 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17f4ec │ │ │ │ - ldr r3, [pc, #636] @ 17f98c │ │ │ │ + b 17f5d0 │ │ │ │ + ldr r3, [pc, #636] @ 17fa70 │ │ │ │ mov r1, #227 @ 0xe3 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #860] @ 17fa78 │ │ │ │ + ldr r3, [pc, #860] @ 17fb5c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #848] @ 17fa7c │ │ │ │ - ldr r1, [pc, #848] @ 17fa80 │ │ │ │ - ldr r0, [pc, #848] @ 17fa84 │ │ │ │ + ldr r2, [pc, #848] @ 17fb60 │ │ │ │ + ldr r1, [pc, #848] @ 17fb64 │ │ │ │ + ldr r0, [pc, #848] @ 17fb68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17ef14 │ │ │ │ - ldr r3, [pc, #572] @ 17f98c │ │ │ │ - ldr r1, [pc, #820] @ 17fa88 │ │ │ │ + b 17eff8 │ │ │ │ + ldr r3, [pc, #572] @ 17fa70 │ │ │ │ + ldr r1, [pc, #820] @ 17fb6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #816] @ 17fa8c │ │ │ │ + ldr r0, [pc, #816] @ 17fb70 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 17f2ac │ │ │ │ + b 17f390 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #776] @ 17fa90 │ │ │ │ - ldr r3, [pc, #776] @ 17fa94 │ │ │ │ - ldr r1, [pc, #776] @ 17fa98 │ │ │ │ - ldr r0, [pc, #776] @ 17fa9c │ │ │ │ + ldr r2, [pc, #776] @ 17fb74 │ │ │ │ + ldr r3, [pc, #776] @ 17fb78 │ │ │ │ + ldr r1, [pc, #776] @ 17fb7c │ │ │ │ + ldr r0, [pc, #776] @ 17fb80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 17f328 │ │ │ │ - ldr r3, [pc, #476] @ 17f98c │ │ │ │ - ldr r1, [pc, #748] @ 17faa0 │ │ │ │ + b 17f40c │ │ │ │ + ldr r3, [pc, #476] @ 17fa70 │ │ │ │ + ldr r1, [pc, #748] @ 17fb84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #744] @ 17faa4 │ │ │ │ + ldr r0, [pc, #744] @ 17fb88 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl b6f00 │ │ │ │ - b 17ef14 │ │ │ │ + b 17eff8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17f01c │ │ │ │ + b 17f100 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17eee4 │ │ │ │ + b 17efc8 │ │ │ │ bl a4764 │ │ │ │ - b 17f4c8 │ │ │ │ - ldr r3, [pc, #412] @ 17f98c │ │ │ │ - ldr r1, [pc, #692] @ 17faa8 │ │ │ │ + b 17f5ac │ │ │ │ + ldr r3, [pc, #412] @ 17fa70 │ │ │ │ + ldr r1, [pc, #692] @ 17fb8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #688] @ 17faac │ │ │ │ + ldr r0, [pc, #688] @ 17fb90 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ bl b6f00 │ │ │ │ - b 17ef14 │ │ │ │ + b 17eff8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #660] @ 17fab0 │ │ │ │ - ldr r1, [pc, #660] @ 17fab4 │ │ │ │ - ldr r0, [pc, #660] @ 17fab8 │ │ │ │ + ldr r3, [pc, #660] @ 17fb94 │ │ │ │ + ldr r1, [pc, #660] @ 17fb98 │ │ │ │ + ldr r0, [pc, #660] @ 17fb9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #652] @ 17fabc │ │ │ │ + ldr r2, [pc, #652] @ 17fba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #636] @ 17fac0 │ │ │ │ - ldr r1, [pc, #636] @ 17fac4 │ │ │ │ - ldr r0, [pc, #636] @ 17fac8 │ │ │ │ + ldr r3, [pc, #636] @ 17fba4 │ │ │ │ + ldr r1, [pc, #636] @ 17fba8 │ │ │ │ + ldr r0, [pc, #636] @ 17fbac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #628] @ 17facc │ │ │ │ + ldr r2, [pc, #628] @ 17fbb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #612] @ 17fad0 │ │ │ │ - ldr r1, [pc, #612] @ 17fad4 │ │ │ │ - ldr r0, [pc, #612] @ 17fad8 │ │ │ │ + ldr r3, [pc, #612] @ 17fbb4 │ │ │ │ + ldr r1, [pc, #612] @ 17fbb8 │ │ │ │ + ldr r0, [pc, #612] @ 17fbbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #604] @ 17fadc │ │ │ │ + ldr r2, [pc, #604] @ 17fbc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #588] @ 17fae0 │ │ │ │ - ldr r1, [pc, #588] @ 17fae4 │ │ │ │ - ldr r0, [pc, #588] @ 17fae8 │ │ │ │ + ldr r3, [pc, #588] @ 17fbc4 │ │ │ │ + ldr r1, [pc, #588] @ 17fbc8 │ │ │ │ + ldr r0, [pc, #588] @ 17fbcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #580] @ 17faec │ │ │ │ + ldr r2, [pc, #580] @ 17fbd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #564] @ 17faf0 │ │ │ │ - ldr r1, [pc, #564] @ 17faf4 │ │ │ │ - ldr r0, [pc, #564] @ 17faf8 │ │ │ │ + ldr r3, [pc, #564] @ 17fbd4 │ │ │ │ + ldr r1, [pc, #564] @ 17fbd8 │ │ │ │ + ldr r0, [pc, #564] @ 17fbdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #556] @ 17fafc │ │ │ │ + ldr r2, [pc, #556] @ 17fbe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #540] @ 17fb00 │ │ │ │ - ldr r1, [pc, #540] @ 17fb04 │ │ │ │ - ldr r0, [pc, #540] @ 17fb08 │ │ │ │ + ldr r3, [pc, #540] @ 17fbe4 │ │ │ │ + ldr r1, [pc, #540] @ 17fbe8 │ │ │ │ + ldr r0, [pc, #540] @ 17fbec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #532] @ 17fb0c │ │ │ │ + ldr r2, [pc, #532] @ 17fbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #516] @ 17fb10 │ │ │ │ - ldr r1, [pc, #516] @ 17fb14 │ │ │ │ - ldr r0, [pc, #516] @ 17fb18 │ │ │ │ + ldr r3, [pc, #516] @ 17fbf4 │ │ │ │ + ldr r1, [pc, #516] @ 17fbf8 │ │ │ │ + ldr r0, [pc, #516] @ 17fbfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #508] @ 17fb1c │ │ │ │ + ldr r2, [pc, #508] @ 17fc00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 17fb20 │ │ │ │ - ldr r1, [pc, #492] @ 17fb24 │ │ │ │ - ldr r0, [pc, #492] @ 17fb28 │ │ │ │ + ldr r3, [pc, #492] @ 17fc04 │ │ │ │ + ldr r1, [pc, #492] @ 17fc08 │ │ │ │ + ldr r0, [pc, #492] @ 17fc0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #484] @ 17fb2c │ │ │ │ + ldr r2, [pc, #484] @ 17fc10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 17fb30 │ │ │ │ - ldr r1, [pc, #468] @ 17fb34 │ │ │ │ - ldr r0, [pc, #468] @ 17fb38 │ │ │ │ + ldr r3, [pc, #468] @ 17fc14 │ │ │ │ + ldr r1, [pc, #468] @ 17fc18 │ │ │ │ + ldr r0, [pc, #468] @ 17fc1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #460] @ 17fb3c │ │ │ │ + ldr r2, [pc, #460] @ 17fc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r1, ip, ip, lsl r5 │ │ │ │ + eoreq r1, ip, r8, lsr r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - strdeq r1, [ip], -r0 @ │ │ │ │ + eoreq r1, ip, ip, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq pc, r7, ip, ror #14 │ │ │ │ - mlaeq r7, r8, r5, pc @ │ │ │ │ - mlaeq ip, r8, r2, r1 │ │ │ │ - eoreq pc, r7, r0, ror #7 │ │ │ │ - eoreq pc, r7, ip, lsl #4 │ │ │ │ - mlaeq r7, r0, r3, pc @ │ │ │ │ - @ instruction: 0x0027f1b8 │ │ │ │ + eoreq pc, r7, r0, ror r7 @ │ │ │ │ + mlaeq r7, ip, r5, pc @ │ │ │ │ + @ instruction: 0x002c11b4 │ │ │ │ + eoreq pc, r7, r4, ror #7 │ │ │ │ + eoreq pc, r7, r0, lsl r2 @ │ │ │ │ + mlaeq r7, r4, r3, pc @ │ │ │ │ + @ instruction: 0x0027f1bc │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq pc, r7, r0, lsr #4 │ │ │ │ - eoreq pc, r7, ip, asr #32 │ │ │ │ - eoreq pc, r7, r0, ror #3 │ │ │ │ - eoreq r1, r8, r0, ror r2 │ │ │ │ - ldrdeq r4, [r8], -r0 @ │ │ │ │ - eoreq pc, r7, ip │ │ │ │ - eoreq r1, r8, r8, lsr #5 │ │ │ │ - eoreq r4, r8, ip, lsr #11 │ │ │ │ - eoreq lr, r7, r4, asr #31 │ │ │ │ - mlaeq r7, r8, r1, pc @ │ │ │ │ + eoreq pc, r7, r4, lsr #4 │ │ │ │ + eoreq pc, r7, r0, asr r0 @ │ │ │ │ + eoreq pc, r7, r4, ror #3 │ │ │ │ + eoreq r1, r8, r4, ror r2 │ │ │ │ + ldrdeq r4, [r8], -r4 @ │ │ │ │ + eoreq pc, r7, r0, lsl r0 @ │ │ │ │ + eoreq r1, r8, ip, lsr #5 │ │ │ │ + @ instruction: 0x002845b0 │ │ │ │ + eoreq lr, r7, r8, asr #31 │ │ │ │ + mlaeq r7, ip, r1, pc @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r0, r8, ip, ror sl │ │ │ │ - eoreq pc, r7, ip, asr #32 │ │ │ │ - eoreq lr, r7, r4, ror lr │ │ │ │ - ldrdeq lr, [r7], -r0 @ │ │ │ │ - strdeq lr, [r7], -ip @ │ │ │ │ - eoreq r4, r8, r8, ror #7 │ │ │ │ - eoreq r4, r8, r8, asr #9 │ │ │ │ + eoreq r0, r8, r0, lsl #21 │ │ │ │ + eoreq pc, r7, r0, asr r0 @ │ │ │ │ + eoreq lr, r7, r8, ror lr │ │ │ │ + ldrdeq lr, [r7], -r4 @ │ │ │ │ + eoreq lr, r7, r0, lsl #28 │ │ │ │ + eoreq r4, r8, ip, ror #7 │ │ │ │ + eoreq r4, r8, ip, asr #9 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - eoreq r3, r8, r8, lsr r6 │ │ │ │ - eoreq lr, r7, r0, lsl #30 │ │ │ │ - eoreq lr, r7, ip, lsr #26 │ │ │ │ - strdeq r1, [r8], -ip @ │ │ │ │ - eoreq r4, r8, ip, asr #3 │ │ │ │ - @ instruction: 0x0027edb8 │ │ │ │ - eoreq lr, r7, r4, ror #23 │ │ │ │ - mlaeq r7, r8, sp, lr │ │ │ │ - eoreq lr, r7, r4, asr #23 │ │ │ │ - eoreq r4, r8, r4, asr r2 │ │ │ │ - eoreq r4, r8, ip, ror #2 │ │ │ │ - eoreq lr, r7, r8, asr sp │ │ │ │ - eoreq lr, r7, r4, lsl #23 │ │ │ │ - eoreq r5, r9, ip, ror #29 │ │ │ │ - eoreq r4, r8, r4, lsl r1 │ │ │ │ - eoreq lr, r7, r0, lsl #26 │ │ │ │ - eoreq lr, r7, ip, lsr #22 │ │ │ │ - eoreq lr, r7, r4, asr #25 │ │ │ │ - strdeq lr, [r7], -r0 @ │ │ │ │ - mlaeq r7, ip, ip, lr │ │ │ │ - eoreq lr, r7, r8, asr #21 │ │ │ │ - eoreq r4, r8, r4, ror r0 │ │ │ │ + eoreq r3, r8, ip, lsr r6 │ │ │ │ + eoreq lr, r7, r4, lsl #30 │ │ │ │ + eoreq lr, r7, r0, lsr sp │ │ │ │ + eoreq r1, r8, r0, lsl #14 │ │ │ │ + ldrdeq r4, [r8], -r0 @ │ │ │ │ + @ instruction: 0x0027edbc │ │ │ │ + eoreq lr, r7, r8, ror #23 │ │ │ │ + mlaeq r7, ip, sp, lr │ │ │ │ + eoreq lr, r7, r8, asr #23 │ │ │ │ + eoreq r4, r8, r8, asr r2 │ │ │ │ eoreq r4, r8, r0, ror r1 │ │ │ │ - eoreq lr, r7, r0, ror #24 │ │ │ │ - eoreq lr, r7, ip, lsl #21 │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - mlaeq r8, r0, r1, r4 │ │ │ │ - eoreq lr, r7, r4, lsl ip │ │ │ │ - eoreq lr, r7, r0, asr #20 │ │ │ │ - mlaeq r9, r8, sp, r5 │ │ │ │ - eoreq r3, r8, r0, asr #31 │ │ │ │ - eoreq lr, r7, ip, lsr #23 │ │ │ │ - ldrdeq lr, [r7], -r8 @ │ │ │ │ + eoreq lr, r7, ip, asr sp │ │ │ │ eoreq lr, r7, r8, lsl #23 │ │ │ │ - @ instruction: 0x0027e9b0 │ │ │ │ - eoreq r3, r8, r0, ror #30 │ │ │ │ - eoreq r4, r8, ip, asr r0 │ │ │ │ - eoreq lr, r7, ip, asr #22 │ │ │ │ - eoreq lr, r7, r8, ror r9 │ │ │ │ - eoreq lr, r7, r8, lsr #22 │ │ │ │ - eoreq lr, r7, r4, asr r9 │ │ │ │ - eoreq lr, r7, r8, ror #21 │ │ │ │ - eoreq lr, r7, r4, lsl r9 │ │ │ │ - eoreq r3, sl, r8, asr #18 │ │ │ │ - eoreq r5, r7, r8, asr #20 │ │ │ │ - eoreq r3, r8, r0, ror #31 │ │ │ │ + strdeq r5, [r9], -r0 @ │ │ │ │ + eoreq r4, r8, r8, lsl r1 │ │ │ │ + eoreq lr, r7, r4, lsl #26 │ │ │ │ + eoreq lr, r7, r0, lsr fp │ │ │ │ + eoreq lr, r7, r8, asr #25 │ │ │ │ + strdeq lr, [r7], -r4 @ │ │ │ │ + eoreq lr, r7, r0, lsr #25 │ │ │ │ + eoreq lr, r7, ip, asr #21 │ │ │ │ + eoreq r4, r8, r8, ror r0 │ │ │ │ + eoreq r4, r8, r4, ror r1 │ │ │ │ + eoreq lr, r7, r4, ror #24 │ │ │ │ + mlaeq r7, r0, sl, lr │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + mlaeq r8, r4, r1, r4 │ │ │ │ + eoreq lr, r7, r8, lsl ip │ │ │ │ + eoreq lr, r7, r4, asr #20 │ │ │ │ + mlaeq r9, ip, sp, r5 │ │ │ │ + eoreq r3, r8, r4, asr #31 │ │ │ │ + @ instruction: 0x0027ebb0 │ │ │ │ + ldrdeq lr, [r7], -ip @ │ │ │ │ + eoreq lr, r7, ip, lsl #23 │ │ │ │ + @ instruction: 0x0027e9b4 │ │ │ │ + eoreq r3, r8, r4, ror #30 │ │ │ │ + eoreq r4, r8, r0, rrx │ │ │ │ + eoreq lr, r7, r0, asr fp │ │ │ │ + eoreq lr, r7, ip, ror r9 │ │ │ │ + eoreq lr, r7, ip, lsr #22 │ │ │ │ + eoreq lr, r7, r8, asr r9 │ │ │ │ + eoreq lr, r7, ip, ror #21 │ │ │ │ + eoreq lr, r7, r8, lsl r9 │ │ │ │ + eoreq r3, sl, ip, asr #18 │ │ │ │ + eoreq r5, r7, ip, asr #20 │ │ │ │ + eoreq r3, r8, r4, ror #31 │ │ │ │ andeq r4, r1, r1, ror #20 │ │ │ │ - eoreq r3, sl, r0, lsr #18 │ │ │ │ - eoreq r5, r7, r0, lsr #20 │ │ │ │ - eoreq r3, r8, ip, asr #15 │ │ │ │ + eoreq r3, sl, r4, lsr #18 │ │ │ │ + eoreq r5, r7, r4, lsr #20 │ │ │ │ + ldrdeq r3, [r8], -r0 @ │ │ │ │ andeq r4, r1, fp, lsl #21 │ │ │ │ - strdeq r3, [sl], -r8 @ │ │ │ │ - strdeq r5, [r7], -r8 @ │ │ │ │ - eoreq r3, r8, ip, lsr #1 │ │ │ │ + strdeq r3, [sl], -ip @ │ │ │ │ + strdeq r5, [r7], -ip @ │ │ │ │ + strheq r3, [r8], -r0 @ │ │ │ │ andeq r4, r1, pc, lsr #20 │ │ │ │ - ldrdeq r3, [sl], -r0 @ │ │ │ │ - ldrdeq r5, [r7], -r0 @ │ │ │ │ - eoreq r3, r8, r8, ror pc │ │ │ │ + ldrdeq r3, [sl], -r4 @ │ │ │ │ + ldrdeq r5, [r7], -r4 @ │ │ │ │ + eoreq r3, r8, ip, ror pc │ │ │ │ andeq r4, r1, ip, ror sl │ │ │ │ - eoreq r3, sl, r8, lsr #17 │ │ │ │ - eoreq r5, r7, r8, lsr #19 │ │ │ │ - eoreq r3, r8, r8, asr #28 │ │ │ │ + eoreq r3, sl, ip, lsr #17 │ │ │ │ + eoreq r5, r7, ip, lsr #19 │ │ │ │ + eoreq r3, r8, ip, asr #28 │ │ │ │ andeq r4, r1, r5, lsr sl │ │ │ │ - eoreq r3, sl, r0, lsl #17 │ │ │ │ - eoreq r5, r7, r0, lsl #19 │ │ │ │ - eoreq r3, r8, r8, lsr pc │ │ │ │ + eoreq r3, sl, r4, lsl #17 │ │ │ │ + eoreq r5, r7, r4, lsl #19 │ │ │ │ + eoreq r3, r8, ip, lsr pc │ │ │ │ andeq r4, r1, sp, ror sl │ │ │ │ - eoreq r3, sl, r8, asr r8 │ │ │ │ - eoreq r5, r7, r8, asr r9 │ │ │ │ - strdeq r3, [r8], -r4 @ │ │ │ │ + eoreq r3, sl, ip, asr r8 │ │ │ │ + eoreq r5, r7, ip, asr r9 │ │ │ │ + strdeq r3, [r8], -r8 @ │ │ │ │ andeq r4, r1, sl, lsl #21 │ │ │ │ - eoreq r3, sl, r0, lsr r8 │ │ │ │ - eoreq r5, r7, r0, lsr r9 │ │ │ │ - eoreq r3, r8, r0, lsr lr │ │ │ │ + eoreq r3, sl, r4, lsr r8 │ │ │ │ + eoreq r5, r7, r4, lsr r9 │ │ │ │ + eoreq r3, r8, r4, lsr lr │ │ │ │ andeq r4, r1, r6, lsr sl │ │ │ │ - eoreq r3, sl, r8, lsl #16 │ │ │ │ - eoreq r5, r7, r8, lsl #18 │ │ │ │ - mlaeq r8, r0, lr, r3 │ │ │ │ + eoreq r3, sl, ip, lsl #16 │ │ │ │ + eoreq r5, r7, ip, lsl #18 │ │ │ │ + mlaeq r8, r4, lr, r3 │ │ │ │ andeq r4, r1, r0, ror #20 │ │ │ │ │ │ │ │ -0017fb40 : │ │ │ │ +0017fc24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 17fc04 │ │ │ │ + ldr ip, [pc, #172] @ 17fce8 │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 17fc08 │ │ │ │ + ldr lr, [pc, #156] @ 17fcec │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2720 @ 0xaa0 │ │ │ │ - ldr ip, [pc, #144] @ 17fc0c │ │ │ │ + ldr ip, [pc, #144] @ 17fcf0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -313412,973 +313469,973 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17fbd4 │ │ │ │ + beq 17fcb8 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 17eab8 │ │ │ │ - ldr r2, [pc, #52] @ 17fc10 │ │ │ │ - ldr r3, [pc, #44] @ 17fc0c │ │ │ │ + bl 17eb9c │ │ │ │ + ldr r2, [pc, #52] @ 17fcf4 │ │ │ │ + ldr r3, [pc, #44] @ 17fcf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17fc00 │ │ │ │ + bne 17fce4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r6, sp, r8, lsr #31 │ │ │ │ - eoreq r0, ip, r0, lsl #9 │ │ │ │ + eoreq r6, sp, r4, asr #29 │ │ │ │ + mlaeq ip, ip, r3, r0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r0, ip, ip, lsl r4 │ │ │ │ + eoreq r0, ip, r8, lsr r3 │ │ │ │ │ │ │ │ -0017fc14 : │ │ │ │ +0017fcf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 17fc50 │ │ │ │ - ldr r2, [pc, #36] @ 17fc54 │ │ │ │ + ldr r3, [pc, #36] @ 17fd34 │ │ │ │ + ldr r2, [pc, #36] @ 17fd38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 17eab8 │ │ │ │ + bl 17eb9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r0, ip, ip, asr #7 │ │ │ │ + eoreq r0, ip, r8, ror #5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0017fc58 : │ │ │ │ +0017fd3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 17fd00 │ │ │ │ + ldr r3, [pc, #132] @ 17fde4 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2768 @ 0xad0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 17fd04 │ │ │ │ + ldr r5, [pc, #108] @ 17fde8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17fcf8 │ │ │ │ - ldr r3, [pc, #96] @ 17fd08 │ │ │ │ + beq 17fddc │ │ │ │ + ldr r3, [pc, #96] @ 17fdec │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17fcc4 │ │ │ │ + bne 17fda8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 17fc14 │ │ │ │ - ldr r0, [pc, #64] @ 17fd0c │ │ │ │ + b 17fcf8 │ │ │ │ + ldr r0, [pc, #64] @ 17fdf0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 17fd10 │ │ │ │ - ldr r1, [pc, #52] @ 17fd14 │ │ │ │ - ldr r0, [pc, #52] @ 17fd18 │ │ │ │ + ldr r3, [pc, #52] @ 17fdf4 │ │ │ │ + ldr r1, [pc, #52] @ 17fdf8 │ │ │ │ + ldr r0, [pc, #52] @ 17fdfc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r6, sp, r4, lsl #29 │ │ │ │ - eoreq r0, ip, r4, ror #6 │ │ │ │ + eoreq r6, sp, r0, lsr #27 │ │ │ │ + eoreq r0, ip, r0, lsl #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq lr, r7, r4, ror #11 │ │ │ │ + eoreq lr, r7, r8, ror #11 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r0, r8, r0, lsr r7 │ │ │ │ - eoreq lr, r7, r8, lsr #8 │ │ │ │ + eoreq r0, r8, r4, lsr r7 │ │ │ │ + eoreq lr, r7, ip, lsr #8 │ │ │ │ │ │ │ │ -0017fd1c : │ │ │ │ +0017fe00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 17fd5c │ │ │ │ - ldr r3, [pc, #40] @ 17fd60 │ │ │ │ + ldr ip, [pc, #40] @ 17fe40 │ │ │ │ + ldr r3, [pc, #40] @ 17fe44 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 17eab8 │ │ │ │ + bl 17eb9c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r0, ip, r4, asr #5 │ │ │ │ + eoreq r0, ip, r0, ror #3 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0017fd64 : │ │ │ │ +0017fe48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 17fe64 │ │ │ │ + ldr ip, [pc, #220] @ 17ff48 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 17fe68 │ │ │ │ + ldr r3, [pc, #212] @ 17ff4c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 17fe6c │ │ │ │ + ldr r3, [pc, #188] @ 17ff50 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2816 @ 0xb00 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 17fe70 │ │ │ │ + ldr r5, [pc, #164] @ 17ff54 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 17fe58 │ │ │ │ - ldr r3, [pc, #152] @ 17fe74 │ │ │ │ + beq 17ff3c │ │ │ │ + ldr r3, [pc, #152] @ 17ff58 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 17fe24 │ │ │ │ + bne 17ff08 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 17fd1c │ │ │ │ - ldr r2, [pc, #120] @ 17fe78 │ │ │ │ - ldr r3, [pc, #100] @ 17fe68 │ │ │ │ + bl 17fe00 │ │ │ │ + ldr r2, [pc, #120] @ 17ff5c │ │ │ │ + ldr r3, [pc, #100] @ 17ff4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 17fe60 │ │ │ │ + bne 17ff44 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 17fe7c │ │ │ │ + ldr r0, [pc, #80] @ 17ff60 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 17fe80 │ │ │ │ - ldr r1, [pc, #68] @ 17fe84 │ │ │ │ - ldr r0, [pc, #68] @ 17fe88 │ │ │ │ + ldr r3, [pc, #68] @ 17ff64 │ │ │ │ + ldr r1, [pc, #68] @ 17ff68 │ │ │ │ + ldr r0, [pc, #68] @ 17ff6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 17fdf8 │ │ │ │ + b 17fedc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r0, ip, r8, ror #4 │ │ │ │ + eoreq r0, ip, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r6, sp, r0, asr sp │ │ │ │ - eoreq r0, ip, r0, lsr r2 │ │ │ │ + eoreq r6, sp, ip, ror #24 │ │ │ │ + eoreq r0, ip, ip, asr #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [ip], -r8 @ │ │ │ │ - eoreq lr, r7, r4, lsl #9 │ │ │ │ + eoreq r0, ip, r4, lsl r1 │ │ │ │ + eoreq lr, r7, r8, lsl #9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - ldrdeq r0, [r8], -ip @ │ │ │ │ - eoreq lr, r7, r8, asr #5 │ │ │ │ + eoreq r0, r8, r0, ror #11 │ │ │ │ + eoreq lr, r7, ip, asr #5 │ │ │ │ │ │ │ │ -0017fe8c : │ │ │ │ +0017ff70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 17ffa8 │ │ │ │ + ldr r2, [pc, #256] @ 18008c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 17ff54 │ │ │ │ + beq 180038 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 17ffac │ │ │ │ + ldr r3, [pc, #224] @ 180090 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 17ff3c │ │ │ │ + beq 180020 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 17eab8 │ │ │ │ + bl 17eb9c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 17ff14 │ │ │ │ + beq 17fff8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 17ff8c │ │ │ │ + beq 180070 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ff30 │ │ │ │ + beq 180014 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 17ff78 │ │ │ │ + beq 18005c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 17fee4 │ │ │ │ - ldr r3, [pc, #80] @ 17ffac │ │ │ │ + b 17ffc8 │ │ │ │ + ldr r3, [pc, #80] @ 180090 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 17ff98 │ │ │ │ + beq 18007c │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 17fecc │ │ │ │ + b 17ffb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 17ff14 │ │ │ │ + b 17fff8 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 17fed4 │ │ │ │ - b 17ff4c │ │ │ │ - eoreq r0, ip, r0, asr r1 │ │ │ │ + bne 17ffb8 │ │ │ │ + b 180030 │ │ │ │ + eoreq r0, ip, ip, rrx │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0017ffb0 : │ │ │ │ +00180094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 1800d0 │ │ │ │ + ldr ip, [pc, #252] @ 1801b4 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 1800d4 │ │ │ │ + ldr r3, [pc, #244] @ 1801b8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 1800d8 │ │ │ │ + ldr r3, [pc, #220] @ 1801bc │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #2864 @ 0xb30 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 1800dc │ │ │ │ + ldr r5, [pc, #168] @ 1801c0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1800c4 │ │ │ │ - ldr r3, [pc, #156] @ 1800e0 │ │ │ │ + beq 1801a8 │ │ │ │ + ldr r3, [pc, #156] @ 1801c4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 180090 │ │ │ │ + bne 180174 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 17fe8c │ │ │ │ - ldr r2, [pc, #120] @ 1800e4 │ │ │ │ - ldr r3, [pc, #100] @ 1800d4 │ │ │ │ + bl 17ff70 │ │ │ │ + ldr r2, [pc, #120] @ 1801c8 │ │ │ │ + ldr r3, [pc, #100] @ 1801b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1800cc │ │ │ │ + bne 1801b0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 1800e8 │ │ │ │ + ldr r0, [pc, #80] @ 1801cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 1800ec │ │ │ │ - ldr r1, [pc, #68] @ 1800f0 │ │ │ │ - ldr r0, [pc, #68] @ 1800f4 │ │ │ │ + ldr r3, [pc, #68] @ 1801d0 │ │ │ │ + ldr r1, [pc, #68] @ 1801d4 │ │ │ │ + ldr r0, [pc, #68] @ 1801d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 180064 │ │ │ │ + b 180148 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r0, ip, ip, lsl r0 │ │ │ │ + eoreq pc, fp, r8, lsr pc @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r6, sp, r0, lsl #22 │ │ │ │ - eoreq pc, fp, r8, asr #31 │ │ │ │ + eoreq r6, sp, ip, lsl sl │ │ │ │ + eoreq pc, fp, r4, ror #29 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq pc, fp, ip, lsl #31 │ │ │ │ - eoreq lr, r7, r8, lsl r2 │ │ │ │ + eoreq pc, fp, r8, lsr #29 │ │ │ │ + eoreq lr, r7, ip, lsl r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r0, r8, r8, ror r3 │ │ │ │ - eoreq lr, r7, ip, asr r0 │ │ │ │ + eoreq r0, r8, ip, ror r3 │ │ │ │ + eoreq lr, r7, r0, rrx │ │ │ │ │ │ │ │ -001800f8 : │ │ │ │ +001801dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1460] @ 1806c4 │ │ │ │ - ldr r1, [pc, #1460] @ 1806c8 │ │ │ │ + ldr ip, [pc, #1460] @ 1807a8 │ │ │ │ + ldr r1, [pc, #1460] @ 1807ac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1452] @ 1806cc │ │ │ │ - ldr r2, [pc, #1452] @ 1806d0 │ │ │ │ - ldr r3, [pc, #1452] @ 1806d4 │ │ │ │ + ldr r5, [pc, #1452] @ 1807b0 │ │ │ │ + ldr r2, [pc, #1452] @ 1807b4 │ │ │ │ + ldr r3, [pc, #1452] @ 1807b8 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 180354 │ │ │ │ - ldr r3, [pc, #1400] @ 1806d8 │ │ │ │ + beq 180438 │ │ │ │ + ldr r3, [pc, #1400] @ 1807bc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 17fe8c │ │ │ │ + bl 17ff70 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 1802ec │ │ │ │ + bne 1803d0 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 180424 │ │ │ │ + beq 180508 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1804dc │ │ │ │ + beq 1805c0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 180658 │ │ │ │ - ldr r2, [pc, #1292] @ 1806dc │ │ │ │ + beq 18073c │ │ │ │ + ldr r2, [pc, #1292] @ 1807c0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1806a0 │ │ │ │ - ldr r2, [pc, #1280] @ 1806e0 │ │ │ │ + beq 180784 │ │ │ │ + ldr r2, [pc, #1280] @ 1807c4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 18062c │ │ │ │ + beq 180710 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 180654 │ │ │ │ + ble 180738 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 180654 │ │ │ │ + beq 180738 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 18022c │ │ │ │ + beq 180310 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 180418 │ │ │ │ + beq 1804fc │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1803a4 │ │ │ │ + beq 180488 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 180608 │ │ │ │ + beq 1806ec │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180260 │ │ │ │ + beq 180344 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1804d0 │ │ │ │ + beq 1805b4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 18067c │ │ │ │ + beq 180760 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180284 │ │ │ │ + beq 180368 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1804c4 │ │ │ │ + beq 1805a8 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 180630 │ │ │ │ + beq 180714 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1802a8 │ │ │ │ + beq 18038c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1804b8 │ │ │ │ - ldr r3, [pc, #1064] @ 1806d8 │ │ │ │ + beq 18059c │ │ │ │ + ldr r3, [pc, #1064] @ 1807bc │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1052] @ 1806e4 │ │ │ │ - ldr r3, [pc, #1020] @ 1806c8 │ │ │ │ + ldr r2, [pc, #1052] @ 1807c8 │ │ │ │ + ldr r3, [pc, #1020] @ 1807ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 18052c │ │ │ │ + bne 180610 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180310 │ │ │ │ + beq 1803f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 180310 │ │ │ │ + bne 1803f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180334 │ │ │ │ + beq 180418 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 180334 │ │ │ │ + bne 180418 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #940] @ 1806e8 │ │ │ │ - ldr r1, [pc, #940] @ 1806ec │ │ │ │ + ldr r3, [pc, #940] @ 1807cc │ │ │ │ + ldr r1, [pc, #940] @ 1807d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 1802c0 │ │ │ │ + b 1803a4 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 1801a8 │ │ │ │ - ldr r3, [pc, #872] @ 1806f0 │ │ │ │ - ldr r1, [pc, #872] @ 1806f4 │ │ │ │ - ldr r0, [pc, #872] @ 1806f8 │ │ │ │ + bne 18028c │ │ │ │ + ldr r3, [pc, #872] @ 1807d4 │ │ │ │ + ldr r1, [pc, #872] @ 1807d8 │ │ │ │ + ldr r0, [pc, #872] @ 1807dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #868] @ 1806fc │ │ │ │ + ldr r2, [pc, #868] @ 1807e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1805c0 │ │ │ │ + beq 1806a4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1803c8 │ │ │ │ + beq 1804ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1804e4 │ │ │ │ + beq 1805c8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 18059c │ │ │ │ + beq 180680 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1803ec │ │ │ │ + beq 1804d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1804f0 │ │ │ │ + beq 1805d4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 180578 │ │ │ │ + beq 18065c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180410 │ │ │ │ + beq 1804f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1804fc │ │ │ │ + beq 1805e0 │ │ │ │ bl aa3f4 │ │ │ │ - b 18034c │ │ │ │ + b 180430 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18022c │ │ │ │ + b 180310 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180440 │ │ │ │ + beq 180524 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 180520 │ │ │ │ + beq 180604 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1805e4 │ │ │ │ + beq 1806c8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180464 │ │ │ │ + beq 180548 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 180514 │ │ │ │ + beq 1805f8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 180554 │ │ │ │ + beq 180638 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180488 │ │ │ │ + beq 18056c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 180508 │ │ │ │ + beq 1805ec │ │ │ │ cmp r9, #0 │ │ │ │ - beq 180530 │ │ │ │ + beq 180614 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 18034c │ │ │ │ + beq 180430 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 18034c │ │ │ │ + bne 180430 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18034c │ │ │ │ + b 180430 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1802a8 │ │ │ │ + b 18038c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180284 │ │ │ │ + b 180368 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180260 │ │ │ │ + b 180344 │ │ │ │ bl aa8fc │ │ │ │ - b 1801b8 │ │ │ │ + b 18029c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1803c8 │ │ │ │ + b 1804ac │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1803ec │ │ │ │ + b 1804d0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180410 │ │ │ │ + b 1804f4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180488 │ │ │ │ + b 18056c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180464 │ │ │ │ + b 180548 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180440 │ │ │ │ + b 180524 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 180700 │ │ │ │ - ldr r1, [pc, #456] @ 180704 │ │ │ │ - ldr r0, [pc, #456] @ 180708 │ │ │ │ + ldr r3, [pc, #456] @ 1807e4 │ │ │ │ + ldr r1, [pc, #456] @ 1807e8 │ │ │ │ + ldr r0, [pc, #456] @ 1807ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 18070c │ │ │ │ + ldr r2, [pc, #452] @ 1807f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 180710 │ │ │ │ - ldr r1, [pc, #436] @ 180714 │ │ │ │ - ldr r0, [pc, #436] @ 180718 │ │ │ │ + ldr r3, [pc, #436] @ 1807f4 │ │ │ │ + ldr r1, [pc, #436] @ 1807f8 │ │ │ │ + ldr r0, [pc, #436] @ 1807fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 18071c │ │ │ │ + ldr r2, [pc, #432] @ 180800 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 180720 │ │ │ │ - ldr r1, [pc, #416] @ 180724 │ │ │ │ - ldr r0, [pc, #416] @ 180728 │ │ │ │ + ldr r3, [pc, #416] @ 180804 │ │ │ │ + ldr r1, [pc, #416] @ 180808 │ │ │ │ + ldr r0, [pc, #416] @ 18080c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 18072c │ │ │ │ + ldr r2, [pc, #412] @ 180810 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 180730 │ │ │ │ - ldr r1, [pc, #396] @ 180734 │ │ │ │ - ldr r0, [pc, #396] @ 180738 │ │ │ │ + ldr r3, [pc, #396] @ 180814 │ │ │ │ + ldr r1, [pc, #396] @ 180818 │ │ │ │ + ldr r0, [pc, #396] @ 18081c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 18073c │ │ │ │ + ldr r2, [pc, #392] @ 180820 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 180740 │ │ │ │ - ldr r1, [pc, #376] @ 180744 │ │ │ │ - ldr r0, [pc, #376] @ 180748 │ │ │ │ + ldr r3, [pc, #376] @ 180824 │ │ │ │ + ldr r1, [pc, #376] @ 180828 │ │ │ │ + ldr r0, [pc, #376] @ 18082c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 18074c │ │ │ │ + ldr r2, [pc, #372] @ 180830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 180750 │ │ │ │ - ldr r1, [pc, #356] @ 180754 │ │ │ │ - ldr r0, [pc, #356] @ 180758 │ │ │ │ + ldr r3, [pc, #356] @ 180834 │ │ │ │ + ldr r1, [pc, #356] @ 180838 │ │ │ │ + ldr r0, [pc, #356] @ 18083c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 18075c │ │ │ │ + ldr r2, [pc, #352] @ 180840 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 180760 │ │ │ │ - ldr r1, [pc, #336] @ 180764 │ │ │ │ - ldr r0, [pc, #336] @ 180768 │ │ │ │ + ldr r3, [pc, #336] @ 180844 │ │ │ │ + ldr r1, [pc, #336] @ 180848 │ │ │ │ + ldr r0, [pc, #336] @ 18084c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 18076c │ │ │ │ + ldr r2, [pc, #332] @ 180850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 180770 │ │ │ │ - ldr r1, [pc, #312] @ 180774 │ │ │ │ - ldr r0, [pc, #312] @ 180778 │ │ │ │ + ldr r3, [pc, #312] @ 180854 │ │ │ │ + ldr r1, [pc, #312] @ 180858 │ │ │ │ + ldr r0, [pc, #312] @ 18085c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 18077c │ │ │ │ + ldr r2, [pc, #308] @ 180860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #288] @ 180780 │ │ │ │ - ldr r1, [pc, #288] @ 180784 │ │ │ │ - ldr r0, [pc, #288] @ 180788 │ │ │ │ + ldr r3, [pc, #288] @ 180864 │ │ │ │ + ldr r1, [pc, #288] @ 180868 │ │ │ │ + ldr r0, [pc, #288] @ 18086c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 18078c │ │ │ │ - ldr r1, [pc, #264] @ 180790 │ │ │ │ - ldr r0, [pc, #264] @ 180794 │ │ │ │ + ldr r3, [pc, #264] @ 180870 │ │ │ │ + ldr r1, [pc, #264] @ 180874 │ │ │ │ + ldr r0, [pc, #264] @ 180878 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 180798 │ │ │ │ + ldr r2, [pc, #260] @ 18087c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 18079c │ │ │ │ - ldr r1, [pc, #244] @ 1807a0 │ │ │ │ - ldr r0, [pc, #244] @ 1807a4 │ │ │ │ + ldr r3, [pc, #244] @ 180880 │ │ │ │ + ldr r1, [pc, #244] @ 180884 │ │ │ │ + ldr r0, [pc, #244] @ 180888 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 1807a8 │ │ │ │ + ldr r2, [pc, #240] @ 18088c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq pc, fp, r8, ror #29 │ │ │ │ + eoreq pc, fp, r4, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, fp, r4, asr #29 │ │ │ │ + eoreq pc, fp, r0, ror #27 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq pc, fp, r0, lsr sp @ │ │ │ │ + eoreq pc, fp, ip, asr #24 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r0, r8, r4, lsl r1 │ │ │ │ - ldrdeq r2, [sl], -ip @ │ │ │ │ - eoreq r4, r7, r0, ror #29 │ │ │ │ - eoreq r4, r7, r4, lsl pc │ │ │ │ + eoreq r0, r8, r8, lsl r1 │ │ │ │ + eoreq r2, sl, r0, ror #27 │ │ │ │ + eoreq r4, r7, r4, ror #29 │ │ │ │ + eoreq r4, r7, r8, lsl pc │ │ │ │ andeq r4, r1, r8, lsr ip │ │ │ │ - eoreq r2, sl, ip, lsr #24 │ │ │ │ - eoreq r4, r7, r0, lsr sp │ │ │ │ - eoreq pc, r7, r0, lsl #30 │ │ │ │ + eoreq r2, sl, r0, lsr ip │ │ │ │ + eoreq r4, r7, r4, lsr sp │ │ │ │ + eoreq pc, r7, r4, lsl #30 │ │ │ │ andeq r4, r1, fp, lsr ip │ │ │ │ - eoreq r2, sl, r8, lsl #24 │ │ │ │ - eoreq r4, r7, ip, lsl #26 │ │ │ │ - ldrdeq pc, [r7], -r0 @ │ │ │ │ + eoreq r2, sl, ip, lsl #24 │ │ │ │ + eoreq r4, r7, r0, lsl sp │ │ │ │ + ldrdeq pc, [r7], -r4 @ │ │ │ │ andeq r4, r1, sl, lsr ip │ │ │ │ - eoreq r2, sl, r4, ror #23 │ │ │ │ - eoreq r4, r7, r8, ror #25 │ │ │ │ - @ instruction: 0x0027feb8 │ │ │ │ + eoreq r2, sl, r8, ror #23 │ │ │ │ + eoreq r4, r7, ip, ror #25 │ │ │ │ + @ instruction: 0x0027febc │ │ │ │ andeq r4, r1, r0, asr #24 │ │ │ │ - eoreq r2, sl, r0, asr #23 │ │ │ │ - eoreq r4, r7, r4, asr #25 │ │ │ │ - eoreq pc, r7, r8, lsl #29 │ │ │ │ + eoreq r2, sl, r4, asr #23 │ │ │ │ + eoreq r4, r7, r8, asr #25 │ │ │ │ + eoreq pc, r7, ip, lsl #29 │ │ │ │ andeq r4, r1, pc, lsr ip │ │ │ │ - mlaeq sl, ip, fp, r2 │ │ │ │ - eoreq r4, r7, r0, lsr #25 │ │ │ │ - eoreq pc, r7, r8, asr lr @ │ │ │ │ + eoreq r2, sl, r0, lsr #23 │ │ │ │ + eoreq r4, r7, r4, lsr #25 │ │ │ │ + eoreq pc, r7, ip, asr lr @ │ │ │ │ andeq r4, r1, lr, lsr ip │ │ │ │ - eoreq r2, sl, r8, ror fp │ │ │ │ - eoreq r4, r7, ip, ror ip │ │ │ │ - eoreq pc, r7, r4, lsr lr @ │ │ │ │ + eoreq r2, sl, ip, ror fp │ │ │ │ + eoreq r4, r7, r0, lsl #25 │ │ │ │ + eoreq pc, r7, r8, lsr lr @ │ │ │ │ andeq r4, r1, r9, lsr ip │ │ │ │ - eoreq r2, sl, r4, asr fp │ │ │ │ - eoreq r4, r7, r8, asr ip │ │ │ │ - eoreq pc, r7, r0, lsl lr @ │ │ │ │ + eoreq r2, sl, r8, asr fp │ │ │ │ + eoreq r4, r7, ip, asr ip │ │ │ │ + eoreq pc, r7, r4, lsl lr @ │ │ │ │ andeq r4, r1, r1, lsr #24 │ │ │ │ - eoreq r2, sl, ip, lsr #22 │ │ │ │ - eoreq r4, r7, r0, lsr ip │ │ │ │ - eoreq pc, r7, r0, lsl #28 │ │ │ │ + eoreq r2, sl, r0, lsr fp │ │ │ │ + eoreq r4, r7, r4, lsr ip │ │ │ │ + eoreq pc, r7, r4, lsl #28 │ │ │ │ andeq r4, r1, r3, lsr #24 │ │ │ │ - eoreq lr, r9, r4, lsl fp │ │ │ │ - eoreq r4, r7, r4, lsr sp │ │ │ │ - eoreq r4, r7, r0, ror #26 │ │ │ │ - eoreq r2, sl, r0, ror #21 │ │ │ │ - eoreq r4, r7, r4, ror #23 │ │ │ │ - eoreq pc, r7, r8, lsr #27 │ │ │ │ + eoreq lr, r9, r8, lsl fp │ │ │ │ + eoreq r4, r7, r8, lsr sp │ │ │ │ + eoreq r4, r7, r4, ror #26 │ │ │ │ + eoreq r2, sl, r4, ror #21 │ │ │ │ + eoreq r4, r7, r8, ror #23 │ │ │ │ + eoreq pc, r7, ip, lsr #27 │ │ │ │ andeq r4, r1, r2, lsr #24 │ │ │ │ - eoreq lr, r9, ip, asr #21 │ │ │ │ - eoreq r4, r7, r8, lsr #25 │ │ │ │ - ldrdeq r7, [r7], -r0 @ │ │ │ │ + ldrdeq lr, [r9], -r0 @ │ │ │ │ + eoreq r4, r7, ip, lsr #25 │ │ │ │ + ldrdeq r7, [r7], -r4 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -001807ac : │ │ │ │ +00180890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 180854 │ │ │ │ + ldr r3, [pc, #132] @ 180938 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2912 @ 0xb60 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 180858 │ │ │ │ + ldr r5, [pc, #108] @ 18093c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 18084c │ │ │ │ - ldr r3, [pc, #96] @ 18085c │ │ │ │ + beq 180930 │ │ │ │ + ldr r3, [pc, #96] @ 180940 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 180818 │ │ │ │ + bne 1808fc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 1800f8 │ │ │ │ - ldr r0, [pc, #64] @ 180860 │ │ │ │ + b 1801dc │ │ │ │ + ldr r0, [pc, #64] @ 180944 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 180864 │ │ │ │ - ldr r1, [pc, #52] @ 180868 │ │ │ │ - ldr r0, [pc, #52] @ 18086c │ │ │ │ + ldr r3, [pc, #52] @ 180948 │ │ │ │ + ldr r1, [pc, #52] @ 18094c │ │ │ │ + ldr r0, [pc, #52] @ 180950 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r6, sp, r0, lsr r3 │ │ │ │ - eoreq pc, fp, r0, lsl r8 @ │ │ │ │ + eoreq r6, sp, ip, asr #4 │ │ │ │ + eoreq pc, fp, ip, lsr #14 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaeq r7, r0, sl, sp │ │ │ │ + mlaeq r7, r4, sl, sp │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq pc, r7, ip, lsr ip @ │ │ │ │ - ldrdeq sp, [r7], -r4 @ │ │ │ │ + eoreq pc, r7, r0, asr #24 │ │ │ │ + ldrdeq sp, [r7], -r8 @ │ │ │ │ │ │ │ │ -00180870 : │ │ │ │ +00180954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r0, [pc, #3752] @ 181734 │ │ │ │ + ldr r0, [pc, #3752] @ 181818 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r2, [pc, #3744] @ 181738 │ │ │ │ + ldr r2, [pc, #3744] @ 18181c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - ldr r7, [pc, #3736] @ 18173c │ │ │ │ + ldr r7, [pc, #3736] @ 181820 │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 180e90 │ │ │ │ + beq 180f74 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ - beq 180ed4 │ │ │ │ + beq 180fb8 │ │ │ │ tst r5, #1 │ │ │ │ - bne 180e04 │ │ │ │ + bne 180ee8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 180b40 │ │ │ │ + beq 180c24 │ │ │ │ cmp r5, #2 │ │ │ │ - bne 180e40 │ │ │ │ - ldr r2, [pc, #3644] @ 181740 │ │ │ │ + bne 180f24 │ │ │ │ + ldr r2, [pc, #3644] @ 181824 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - beq 180d28 │ │ │ │ + beq 180e0c │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #3620] @ 181744 │ │ │ │ - ldr r1, [pc, #3620] @ 181748 │ │ │ │ + ldr r3, [pc, #3620] @ 181828 │ │ │ │ + ldr r1, [pc, #3620] @ 18182c │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #3616] @ 18174c │ │ │ │ + ldr r0, [pc, #3616] @ 181830 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1809c0 │ │ │ │ + beq 180aa4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180970 │ │ │ │ + beq 180a54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1811f0 │ │ │ │ + beq 1812d4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 18166c │ │ │ │ + beq 181750 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180998 │ │ │ │ + beq 180a7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1811e8 │ │ │ │ + beq 1812cc │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1816e4 │ │ │ │ + beq 1817c8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1809c0 │ │ │ │ + beq 180aa4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 181078 │ │ │ │ + beq 18115c │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 1810a4 │ │ │ │ + beq 181188 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1812f4 │ │ │ │ + beq 1813d8 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - bne 180f38 │ │ │ │ + bne 18101c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 181174 │ │ │ │ + beq 181258 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #52] @ 0x34 │ │ │ │ ldr r9, [r4, #56] @ 0x38 │ │ │ │ - beq 181414 │ │ │ │ + beq 1814f8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 18170c │ │ │ │ + beq 1817f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1815cc │ │ │ │ + beq 1816b0 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #24 │ │ │ │ str sl, [sp, #28] │ │ │ │ @@ -314389,323 +314446,323 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 180ac4 │ │ │ │ + beq 180ba8 │ │ │ │ tst r0, #1 │ │ │ │ - bne 1812ac │ │ │ │ + bne 181390 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #2 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 180af4 │ │ │ │ + beq 180bd8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180af4 │ │ │ │ + beq 180bd8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 180f30 │ │ │ │ + beq 181014 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180b10 │ │ │ │ + beq 180bf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 180f24 │ │ │ │ - ldr r2, [pc, #3128] @ 181750 │ │ │ │ - ldr r3, [pc, #3100] @ 181738 │ │ │ │ + beq 181008 │ │ │ │ + ldr r2, [pc, #3128] @ 181834 │ │ │ │ + ldr r3, [pc, #3100] @ 18181c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1815c8 │ │ │ │ + bne 1816ac │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #3064] @ 181740 │ │ │ │ + ldr r2, [pc, #3064] @ 181824 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - bne 180cd8 │ │ │ │ + bne 180dbc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1812b4 │ │ │ │ + beq 181398 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 18136c │ │ │ │ + beq 181450 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ bl b9d60 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 180bb4 │ │ │ │ + beq 180c98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1811d0 │ │ │ │ + beq 1812b4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180bd0 │ │ │ │ + beq 180cb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1811c4 │ │ │ │ + beq 1812a8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1813c4 │ │ │ │ + beq 1814a8 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 180c00 │ │ │ │ + beq 180ce4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1811f8 │ │ │ │ + beq 1812dc │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1813ec │ │ │ │ + beq 1814d0 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 180c30 │ │ │ │ + beq 180d14 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180c30 │ │ │ │ + beq 180d14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 18109c │ │ │ │ + beq 181180 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #44] @ 0x2c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 180c6c │ │ │ │ + beq 180d50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 181204 │ │ │ │ + beq 1812e8 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 180ab0 │ │ │ │ + bne 180b94 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 180c9c │ │ │ │ + beq 180d80 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180c9c │ │ │ │ + beq 180d80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 181590 │ │ │ │ + beq 181674 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 180de0 │ │ │ │ - ldr r3, [pc, #2708] @ 181744 │ │ │ │ - ldr r1, [pc, #2720] @ 181754 │ │ │ │ + bne 180ec4 │ │ │ │ + ldr r3, [pc, #2708] @ 181828 │ │ │ │ + ldr r1, [pc, #2720] @ 181838 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2716] @ 181758 │ │ │ │ + ldr r0, [pc, #2716] @ 18183c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 180d20 │ │ │ │ + b 180e04 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180cf0 │ │ │ │ + beq 180dd4 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 181080 │ │ │ │ + beq 181164 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #2624] @ 181744 │ │ │ │ - ldr r1, [pc, #2644] @ 18175c │ │ │ │ - ldr r0, [pc, #2644] @ 181760 │ │ │ │ + ldr r3, [pc, #2624] @ 181828 │ │ │ │ + ldr r1, [pc, #2644] @ 181840 │ │ │ │ + ldr r0, [pc, #2644] @ 181844 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - b 180b10 │ │ │ │ + b 180bf4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 18161c │ │ │ │ + beq 181700 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 181314 │ │ │ │ + beq 1813f8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 180d88 │ │ │ │ + beq 180e6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1811b8 │ │ │ │ + beq 18129c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180da4 │ │ │ │ + beq 180e88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1811ac │ │ │ │ + beq 181290 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 180ab0 │ │ │ │ + bne 180b94 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 180dd4 │ │ │ │ + beq 180eb8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180dd4 │ │ │ │ + beq 180eb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 181588 │ │ │ │ + beq 18166c │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1815a0 │ │ │ │ + beq 181684 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180fcc │ │ │ │ + beq 1810b0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - bne 180fcc │ │ │ │ + bne 1810b0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180fcc │ │ │ │ + b 1810b0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 180e3c │ │ │ │ + beq 180f20 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180e3c │ │ │ │ + beq 180f20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 181210 │ │ │ │ + beq 1812f4 │ │ │ │ ldr ip, [r4] │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 180e58 │ │ │ │ + beq 180f3c │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 1811dc │ │ │ │ - ldr r3, [pc, #2308] @ 181764 │ │ │ │ + beq 1812c0 │ │ │ │ + ldr r3, [pc, #2308] @ 181848 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #2260] @ 181744 │ │ │ │ - ldr r1, [pc, #2292] @ 181768 │ │ │ │ + ldr r3, [pc, #2260] @ 181828 │ │ │ │ + ldr r1, [pc, #2292] @ 18184c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2288] @ 18176c │ │ │ │ + ldr r0, [pc, #2288] @ 181850 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ bl b6f00 │ │ │ │ - b 180d20 │ │ │ │ - ldr r3, [pc, #2220] @ 181744 │ │ │ │ + b 180e04 │ │ │ │ + ldr r3, [pc, #2220] @ 181828 │ │ │ │ mov r0, #229 @ 0xe5 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #2252] @ 181770 │ │ │ │ + ldr r1, [pc, #2252] @ 181854 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #2248] @ 181774 │ │ │ │ + ldr r3, [pc, #2248] @ 181858 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #2244] @ 181778 │ │ │ │ - ldr r0, [pc, #2244] @ 18177c │ │ │ │ + ldr r2, [pc, #2244] @ 18185c │ │ │ │ + ldr r0, [pc, #2244] @ 181860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 180d20 │ │ │ │ - ldr r3, [pc, #2152] @ 181744 │ │ │ │ + b 180e04 │ │ │ │ + ldr r3, [pc, #2152] @ 181828 │ │ │ │ mov r1, #229 @ 0xe5 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #2200] @ 181780 │ │ │ │ + ldr r3, [pc, #2200] @ 181864 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #2192] @ 181784 │ │ │ │ - ldr r0, [pc, #2192] @ 181788 │ │ │ │ + ldr r2, [pc, #2192] @ 181868 │ │ │ │ + ldr r0, [pc, #2192] @ 18186c │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #2188] @ 18178c │ │ │ │ + ldr r1, [pc, #2188] @ 181870 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 180d20 │ │ │ │ + b 180e04 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180b10 │ │ │ │ + b 180bf4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180af4 │ │ │ │ + b 180bd8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 181174 │ │ │ │ + beq 181258 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 181528 │ │ │ │ + beq 18160c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 181644 │ │ │ │ + beq 181728 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 181694 │ │ │ │ + beq 181778 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ @@ -314714,100 +314771,100 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1980] @ 181790 │ │ │ │ + ldr r3, [pc, #1980] @ 181874 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ ldr r8, [r7, r3] │ │ │ │ cmp r6, #0 │ │ │ │ ldr r9, [r8, #796] @ 0x31c │ │ │ │ - beq 1814c0 │ │ │ │ + beq 1815a4 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r1, #2 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 181500 │ │ │ │ - ldr r3, [pc, #1924] @ 181794 │ │ │ │ + beq 1815e4 │ │ │ │ + ldr r3, [pc, #1924] @ 181878 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 181218 │ │ │ │ - ldr r2, [pc, #1904] @ 181798 │ │ │ │ + beq 1812fc │ │ │ │ + ldr r2, [pc, #1904] @ 18187c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 181218 │ │ │ │ - ldr r3, [pc, #1800] @ 181744 │ │ │ │ - ldr r2, [pc, #1884] @ 18179c │ │ │ │ + beq 1812fc │ │ │ │ + ldr r3, [pc, #1800] @ 181828 │ │ │ │ + ldr r2, [pc, #1884] @ 181880 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1880] @ 1817a0 │ │ │ │ - ldr r0, [pc, #1880] @ 1817a4 │ │ │ │ + ldr r1, [pc, #1880] @ 181884 │ │ │ │ + ldr r0, [pc, #1880] @ 181888 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 180d20 │ │ │ │ + b 180e04 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1809c0 │ │ │ │ + b 180aa4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - b 180cf0 │ │ │ │ + b 180dd4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180c30 │ │ │ │ + b 180d14 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #1780] @ 1817a8 │ │ │ │ - ldr r0, [pc, #1780] @ 1817ac │ │ │ │ + ldr r1, [pc, #1780] @ 18188c │ │ │ │ + ldr r0, [pc, #1780] @ 181890 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #1772] @ 1817b0 │ │ │ │ - ldr r3, [pc, #1772] @ 1817b4 │ │ │ │ + ldr r2, [pc, #1772] @ 181894 │ │ │ │ + ldr r3, [pc, #1772] @ 181898 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 18145c │ │ │ │ + beq 181540 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1816bc │ │ │ │ + beq 1817a0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1815f4 │ │ │ │ + beq 1816d8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ strne r3, [r6] │ │ │ │ bl 578f8 │ │ │ │ @@ -314819,512 +314876,512 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 180d20 │ │ │ │ - ldr r3, [pc, #1596] @ 1817b8 │ │ │ │ - ldr r1, [pc, #1596] @ 1817bc │ │ │ │ + b 180e04 │ │ │ │ + ldr r3, [pc, #1596] @ 18189c │ │ │ │ + ldr r1, [pc, #1596] @ 1818a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1580] @ 1817c0 │ │ │ │ - ldr r0, [pc, #1580] @ 1817c4 │ │ │ │ + ldr r1, [pc, #1580] @ 1818a4 │ │ │ │ + ldr r0, [pc, #1580] @ 1818a8 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1810e0 │ │ │ │ + b 1811c4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180da4 │ │ │ │ + b 180e88 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180d88 │ │ │ │ + b 180e6c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180bd0 │ │ │ │ + b 180cb4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180bb4 │ │ │ │ + b 180c98 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180e58 │ │ │ │ + b 180f3c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180998 │ │ │ │ + b 180a7c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180970 │ │ │ │ + b 180a54 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180c00 │ │ │ │ + b 180ce4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180c6c │ │ │ │ + b 180d50 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180e3c │ │ │ │ + b 180f20 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 181234 │ │ │ │ + beq 181318 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 18149c │ │ │ │ + beq 181580 │ │ │ │ ldr r1, [r8, #2284] @ 0x8ec │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 181264 │ │ │ │ + beq 181348 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1814a8 │ │ │ │ + beq 18158c │ │ │ │ cmp r6, #0 │ │ │ │ - blt 181560 │ │ │ │ + blt 181644 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 181280 │ │ │ │ + beq 181364 │ │ │ │ tst r0, #1 │ │ │ │ - bne 181598 │ │ │ │ + bne 18167c │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 1812a4 │ │ │ │ + beq 181388 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1814b4 │ │ │ │ + beq 181598 │ │ │ │ bl 718b4 │ │ │ │ - b 180d20 │ │ │ │ + b 180e04 │ │ │ │ bl a4764 │ │ │ │ - b 180ac4 │ │ │ │ - ldr r3, [pc, #1160] @ 181744 │ │ │ │ + b 180ba8 │ │ │ │ + ldr r3, [pc, #1160] @ 181828 │ │ │ │ mov r1, #230 @ 0xe6 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1280] @ 1817c8 │ │ │ │ + ldr r3, [pc, #1280] @ 1818ac │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1268] @ 1817cc │ │ │ │ - ldr r1, [pc, #1268] @ 1817d0 │ │ │ │ - ldr r0, [pc, #1268] @ 1817d4 │ │ │ │ + ldr r2, [pc, #1268] @ 1818b0 │ │ │ │ + ldr r1, [pc, #1268] @ 1818b4 │ │ │ │ + ldr r0, [pc, #1268] @ 1818b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 180f10 │ │ │ │ - ldr r1, [pc, #1244] @ 1817d8 │ │ │ │ - ldr r0, [pc, #1244] @ 1817dc │ │ │ │ + b 180ff4 │ │ │ │ + ldr r1, [pc, #1244] @ 1818bc │ │ │ │ + ldr r0, [pc, #1244] @ 1818c0 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1810d8 │ │ │ │ - ldr r3, [pc, #1064] @ 181744 │ │ │ │ + b 1811bc │ │ │ │ + ldr r3, [pc, #1064] @ 181828 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1196] @ 1817e0 │ │ │ │ - ldr r2, [pc, #1196] @ 1817e4 │ │ │ │ - ldr r1, [pc, #1196] @ 1817e8 │ │ │ │ - ldr r0, [pc, #1196] @ 1817ec │ │ │ │ + ldr r3, [pc, #1196] @ 1818c4 │ │ │ │ + ldr r2, [pc, #1196] @ 1818c8 │ │ │ │ + ldr r1, [pc, #1196] @ 1818cc │ │ │ │ + ldr r0, [pc, #1196] @ 1818d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 180d20 │ │ │ │ - ldr r3, [pc, #976] @ 181744 │ │ │ │ + b 180e04 │ │ │ │ + ldr r3, [pc, #976] @ 181828 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1124] @ 1817f0 │ │ │ │ - ldr r2, [pc, #1124] @ 1817f4 │ │ │ │ - ldr r1, [pc, #1124] @ 1817f8 │ │ │ │ - ldr r0, [pc, #1124] @ 1817fc │ │ │ │ + ldr r3, [pc, #1124] @ 1818d4 │ │ │ │ + ldr r2, [pc, #1124] @ 1818d8 │ │ │ │ + ldr r1, [pc, #1124] @ 1818dc │ │ │ │ + ldr r0, [pc, #1124] @ 1818e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 180d20 │ │ │ │ - ldr r3, [pc, #888] @ 181744 │ │ │ │ - ldr r1, [pc, #1072] @ 181800 │ │ │ │ + b 180e04 │ │ │ │ + ldr r3, [pc, #888] @ 181828 │ │ │ │ + ldr r1, [pc, #1072] @ 1818e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1068] @ 181804 │ │ │ │ + ldr r0, [pc, #1068] @ 1818e8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl b6f00 │ │ │ │ - b 180f10 │ │ │ │ - ldr r3, [pc, #848] @ 181744 │ │ │ │ - ldr r1, [pc, #1040] @ 181808 │ │ │ │ + b 180ff4 │ │ │ │ + ldr r3, [pc, #848] @ 181828 │ │ │ │ + ldr r1, [pc, #1040] @ 1818ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1036] @ 18180c │ │ │ │ + ldr r0, [pc, #1036] @ 1818f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl b6f00 │ │ │ │ - b 180f10 │ │ │ │ + b 180ff4 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #996] @ 181810 │ │ │ │ - ldr r3, [pc, #996] @ 181814 │ │ │ │ - ldr r1, [pc, #996] @ 181818 │ │ │ │ - ldr r0, [pc, #996] @ 18181c │ │ │ │ + ldr r2, [pc, #996] @ 1818f4 │ │ │ │ + ldr r3, [pc, #996] @ 1818f8 │ │ │ │ + ldr r1, [pc, #996] @ 1818fc │ │ │ │ + ldr r0, [pc, #996] @ 181900 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1810e0 │ │ │ │ - ldr r3, [pc, #956] @ 181820 │ │ │ │ - ldr r1, [pc, #956] @ 181824 │ │ │ │ + b 1811c4 │ │ │ │ + ldr r3, [pc, #956] @ 181904 │ │ │ │ + ldr r1, [pc, #956] @ 181908 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #932] @ 181828 │ │ │ │ - ldr r0, [pc, #932] @ 18182c │ │ │ │ + ldr r1, [pc, #932] @ 18190c │ │ │ │ + ldr r0, [pc, #932] @ 181910 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 180d20 │ │ │ │ + b 180e04 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 181234 │ │ │ │ + b 181318 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 181264 │ │ │ │ + b 181348 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1812a4 │ │ │ │ - ldr r3, [pc, #636] @ 181744 │ │ │ │ + b 181388 │ │ │ │ + ldr r3, [pc, #636] @ 181828 │ │ │ │ mov r1, #231 @ 0xe7 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #860] @ 181830 │ │ │ │ + ldr r3, [pc, #860] @ 181914 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #848] @ 181834 │ │ │ │ - ldr r1, [pc, #848] @ 181838 │ │ │ │ - ldr r0, [pc, #848] @ 18183c │ │ │ │ + ldr r2, [pc, #848] @ 181918 │ │ │ │ + ldr r1, [pc, #848] @ 18191c │ │ │ │ + ldr r0, [pc, #848] @ 181920 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 180ccc │ │ │ │ - ldr r3, [pc, #572] @ 181744 │ │ │ │ - ldr r1, [pc, #820] @ 181840 │ │ │ │ + b 180db0 │ │ │ │ + ldr r3, [pc, #572] @ 181828 │ │ │ │ + ldr r1, [pc, #820] @ 181924 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #816] @ 181844 │ │ │ │ + ldr r0, [pc, #816] @ 181928 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 181064 │ │ │ │ + b 181148 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #776] @ 181848 │ │ │ │ - ldr r3, [pc, #776] @ 18184c │ │ │ │ - ldr r1, [pc, #776] @ 181850 │ │ │ │ - ldr r0, [pc, #776] @ 181854 │ │ │ │ + ldr r2, [pc, #776] @ 18192c │ │ │ │ + ldr r3, [pc, #776] @ 181930 │ │ │ │ + ldr r1, [pc, #776] @ 181934 │ │ │ │ + ldr r0, [pc, #776] @ 181938 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1810e0 │ │ │ │ - ldr r3, [pc, #476] @ 181744 │ │ │ │ - ldr r1, [pc, #748] @ 181858 │ │ │ │ + b 1811c4 │ │ │ │ + ldr r3, [pc, #476] @ 181828 │ │ │ │ + ldr r1, [pc, #748] @ 18193c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #744] @ 18185c │ │ │ │ + ldr r0, [pc, #744] @ 181940 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ bl b6f00 │ │ │ │ - b 180ccc │ │ │ │ + b 180db0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180dd4 │ │ │ │ + b 180eb8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 180c9c │ │ │ │ + b 180d80 │ │ │ │ bl a4764 │ │ │ │ - b 181280 │ │ │ │ - ldr r3, [pc, #412] @ 181744 │ │ │ │ - ldr r1, [pc, #692] @ 181860 │ │ │ │ + b 181364 │ │ │ │ + ldr r3, [pc, #412] @ 181828 │ │ │ │ + ldr r1, [pc, #692] @ 181944 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #688] @ 181864 │ │ │ │ + ldr r0, [pc, #688] @ 181948 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl b6f00 │ │ │ │ - b 180ccc │ │ │ │ + b 180db0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #660] @ 181868 │ │ │ │ - ldr r1, [pc, #660] @ 18186c │ │ │ │ - ldr r0, [pc, #660] @ 181870 │ │ │ │ + ldr r3, [pc, #660] @ 18194c │ │ │ │ + ldr r1, [pc, #660] @ 181950 │ │ │ │ + ldr r0, [pc, #660] @ 181954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #652] @ 181874 │ │ │ │ + ldr r2, [pc, #652] @ 181958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #636] @ 181878 │ │ │ │ - ldr r1, [pc, #636] @ 18187c │ │ │ │ - ldr r0, [pc, #636] @ 181880 │ │ │ │ + ldr r3, [pc, #636] @ 18195c │ │ │ │ + ldr r1, [pc, #636] @ 181960 │ │ │ │ + ldr r0, [pc, #636] @ 181964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #628] @ 181884 │ │ │ │ + ldr r2, [pc, #628] @ 181968 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #612] @ 181888 │ │ │ │ - ldr r1, [pc, #612] @ 18188c │ │ │ │ - ldr r0, [pc, #612] @ 181890 │ │ │ │ + ldr r3, [pc, #612] @ 18196c │ │ │ │ + ldr r1, [pc, #612] @ 181970 │ │ │ │ + ldr r0, [pc, #612] @ 181974 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #604] @ 181894 │ │ │ │ + ldr r2, [pc, #604] @ 181978 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #588] @ 181898 │ │ │ │ - ldr r1, [pc, #588] @ 18189c │ │ │ │ - ldr r0, [pc, #588] @ 1818a0 │ │ │ │ + ldr r3, [pc, #588] @ 18197c │ │ │ │ + ldr r1, [pc, #588] @ 181980 │ │ │ │ + ldr r0, [pc, #588] @ 181984 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #580] @ 1818a4 │ │ │ │ + ldr r2, [pc, #580] @ 181988 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #564] @ 1818a8 │ │ │ │ - ldr r1, [pc, #564] @ 1818ac │ │ │ │ - ldr r0, [pc, #564] @ 1818b0 │ │ │ │ + ldr r3, [pc, #564] @ 18198c │ │ │ │ + ldr r1, [pc, #564] @ 181990 │ │ │ │ + ldr r0, [pc, #564] @ 181994 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #556] @ 1818b4 │ │ │ │ + ldr r2, [pc, #556] @ 181998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #540] @ 1818b8 │ │ │ │ - ldr r1, [pc, #540] @ 1818bc │ │ │ │ - ldr r0, [pc, #540] @ 1818c0 │ │ │ │ + ldr r3, [pc, #540] @ 18199c │ │ │ │ + ldr r1, [pc, #540] @ 1819a0 │ │ │ │ + ldr r0, [pc, #540] @ 1819a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #532] @ 1818c4 │ │ │ │ + ldr r2, [pc, #532] @ 1819a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #516] @ 1818c8 │ │ │ │ - ldr r1, [pc, #516] @ 1818cc │ │ │ │ - ldr r0, [pc, #516] @ 1818d0 │ │ │ │ + ldr r3, [pc, #516] @ 1819ac │ │ │ │ + ldr r1, [pc, #516] @ 1819b0 │ │ │ │ + ldr r0, [pc, #516] @ 1819b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #508] @ 1818d4 │ │ │ │ + ldr r2, [pc, #508] @ 1819b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 1818d8 │ │ │ │ - ldr r1, [pc, #492] @ 1818dc │ │ │ │ - ldr r0, [pc, #492] @ 1818e0 │ │ │ │ + ldr r3, [pc, #492] @ 1819bc │ │ │ │ + ldr r1, [pc, #492] @ 1819c0 │ │ │ │ + ldr r0, [pc, #492] @ 1819c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #484] @ 1818e4 │ │ │ │ + ldr r2, [pc, #484] @ 1819c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 1818e8 │ │ │ │ - ldr r1, [pc, #468] @ 1818ec │ │ │ │ - ldr r0, [pc, #468] @ 1818f0 │ │ │ │ + ldr r3, [pc, #468] @ 1819cc │ │ │ │ + ldr r1, [pc, #468] @ 1819d0 │ │ │ │ + ldr r0, [pc, #468] @ 1819d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #460] @ 1818f4 │ │ │ │ + ldr r2, [pc, #460] @ 1819d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq pc, fp, r4, ror #14 │ │ │ │ + eoreq pc, fp, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, fp, r8, lsr r7 @ │ │ │ │ + eoreq pc, fp, r4, asr r6 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - strdeq sp, [r7], -ip @ │ │ │ │ - eoreq sp, r7, r0, ror #15 │ │ │ │ - eoreq pc, fp, r0, ror #9 │ │ │ │ - eoreq sp, r7, r0, ror r6 │ │ │ │ - eoreq sp, r7, r4, asr r4 │ │ │ │ - eoreq sp, r7, r0, lsr #12 │ │ │ │ - eoreq sp, r7, r0, lsl #8 │ │ │ │ + eoreq sp, r7, r0, lsl #20 │ │ │ │ + eoreq sp, r7, r4, ror #15 │ │ │ │ + strdeq pc, [fp], -ip @ │ │ │ │ + eoreq sp, r7, r4, ror r6 │ │ │ │ + eoreq sp, r7, r8, asr r4 │ │ │ │ + eoreq sp, r7, r4, lsr #12 │ │ │ │ + eoreq sp, r7, r4, lsl #8 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - @ instruction: 0x0027d4b0 │ │ │ │ - mlaeq r7, r4, r2, sp │ │ │ │ - eoreq sp, r7, r0, ror r4 │ │ │ │ - @ instruction: 0x0027f4b8 │ │ │ │ - ldrdeq r2, [r8], -r8 @ │ │ │ │ - eoreq sp, r7, r4, asr r2 │ │ │ │ - strdeq pc, [r7], -r0 @ │ │ │ │ - @ instruction: 0x002829b8 │ │ │ │ - eoreq sp, r7, ip, lsl #4 │ │ │ │ - eoreq sp, r7, r8, lsr #8 │ │ │ │ + @ instruction: 0x0027d4b4 │ │ │ │ + mlaeq r7, r8, r2, sp │ │ │ │ + eoreq sp, r7, r4, ror r4 │ │ │ │ + @ instruction: 0x0027f4bc │ │ │ │ + ldrdeq r2, [r8], -ip @ │ │ │ │ + eoreq sp, r7, r8, asr r2 │ │ │ │ + strdeq pc, [r7], -r4 @ │ │ │ │ + @ instruction: 0x002829bc │ │ │ │ + eoreq sp, r7, r0, lsl r2 │ │ │ │ + eoreq sp, r7, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq lr, r7, r4, asr #25 │ │ │ │ - ldrdeq sp, [r7], -ip @ │ │ │ │ - strheq sp, [r7], -ip @ │ │ │ │ - eoreq sp, r7, r0, ror #4 │ │ │ │ - eoreq sp, r7, r4, asr #32 │ │ │ │ - strdeq r2, [r8], -r4 @ │ │ │ │ - eoreq r2, r8, r0, ror #17 │ │ │ │ - andeq r0, r0, r4, lsr sp │ │ │ │ - eoreq r1, r8, r0, lsl #17 │ │ │ │ - mlaeq r7, r0, r1, sp │ │ │ │ - eoreq ip, r7, r4, ror pc │ │ │ │ - eoreq pc, r7, r4, asr #18 │ │ │ │ - ldrdeq r2, [r8], -r8 @ │ │ │ │ + eoreq lr, r7, r8, asr #25 │ │ │ │ + eoreq sp, r7, r0, ror #5 │ │ │ │ + eoreq sp, r7, r0, asr #1 │ │ │ │ + eoreq sp, r7, r4, ror #4 │ │ │ │ eoreq sp, r7, r8, asr #32 │ │ │ │ - eoreq ip, r7, ip, lsr #28 │ │ │ │ - eoreq sp, r7, r8, lsr #32 │ │ │ │ - eoreq ip, r7, ip, lsl #28 │ │ │ │ - eoreq r2, r8, ip, ror #12 │ │ │ │ - eoreq r2, r8, r8, ror r5 │ │ │ │ - eoreq ip, r7, r8, ror #31 │ │ │ │ - eoreq ip, r7, ip, asr #27 │ │ │ │ - eoreq r4, r9, r4, lsr r1 │ │ │ │ - eoreq r2, r8, r0, lsr #10 │ │ │ │ - mlaeq r7, r0, pc, ip @ │ │ │ │ - eoreq ip, r7, r4, ror sp │ │ │ │ - eoreq ip, r7, r4, asr pc │ │ │ │ - eoreq ip, r7, r8, lsr sp │ │ │ │ - eoreq ip, r7, ip, lsr #30 │ │ │ │ - eoreq ip, r7, r0, lsl sp │ │ │ │ - eoreq r2, r8, r0, lsl #9 │ │ │ │ - eoreq r2, r8, r8, lsl #11 │ │ │ │ - strdeq ip, [r7], -r0 @ │ │ │ │ - ldrdeq ip, [r7], -r4 @ │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eoreq r2, r8, r8, ror #10 │ │ │ │ - eoreq ip, r7, r4, lsr #29 │ │ │ │ - eoreq ip, r7, r8, lsl #25 │ │ │ │ - eoreq r3, r9, r0, ror #31 │ │ │ │ - eoreq r2, r8, ip, asr #7 │ │ │ │ - eoreq ip, r7, ip, lsr lr │ │ │ │ - eoreq ip, r7, r0, lsr #24 │ │ │ │ - eoreq ip, r7, r8, lsl lr │ │ │ │ - strdeq ip, [r7], -r8 @ │ │ │ │ - eoreq r2, r8, ip, ror #6 │ │ │ │ - eoreq r2, r8, r4, ror r4 │ │ │ │ - ldrdeq ip, [r7], -ip @ │ │ │ │ - eoreq ip, r7, r0, asr #23 │ │ │ │ - @ instruction: 0x0027cdb8 │ │ │ │ - mlaeq r7, ip, fp, ip │ │ │ │ + strdeq r2, [r8], -r8 @ │ │ │ │ + eoreq r2, r8, r4, ror #17 │ │ │ │ + andeq r0, r0, r4, lsr sp │ │ │ │ + eoreq r1, r8, r4, lsl #17 │ │ │ │ + mlaeq r7, r4, r1, sp │ │ │ │ + eoreq ip, r7, r8, ror pc │ │ │ │ + eoreq pc, r7, r8, asr #18 │ │ │ │ + ldrdeq r2, [r8], -ip @ │ │ │ │ + eoreq sp, r7, ip, asr #32 │ │ │ │ + eoreq ip, r7, r0, lsr lr │ │ │ │ + eoreq sp, r7, ip, lsr #32 │ │ │ │ + eoreq ip, r7, r0, lsl lr │ │ │ │ + eoreq r2, r8, r0, ror r6 │ │ │ │ + eoreq r2, r8, ip, ror r5 │ │ │ │ + eoreq ip, r7, ip, ror #31 │ │ │ │ + ldrdeq ip, [r7], -r0 @ │ │ │ │ + eoreq r4, r9, r8, lsr r1 │ │ │ │ + eoreq r2, r8, r4, lsr #10 │ │ │ │ + mlaeq r7, r4, pc, ip @ │ │ │ │ eoreq ip, r7, r8, ror sp │ │ │ │ - eoreq ip, r7, ip, asr fp │ │ │ │ - mlaeq sl, r0, fp, r1 │ │ │ │ - mlaeq r7, r0, ip, r3 │ │ │ │ - eoreq r2, r8, r8, lsr #4 │ │ │ │ + eoreq ip, r7, r8, asr pc │ │ │ │ + eoreq ip, r7, ip, lsr sp │ │ │ │ + eoreq ip, r7, r0, lsr pc │ │ │ │ + eoreq ip, r7, r4, lsl sp │ │ │ │ + eoreq r2, r8, r4, lsl #9 │ │ │ │ + eoreq r2, r8, ip, lsl #11 │ │ │ │ + strdeq ip, [r7], -r4 @ │ │ │ │ + ldrdeq ip, [r7], -r8 @ │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq r2, r8, ip, ror #10 │ │ │ │ + eoreq ip, r7, r8, lsr #29 │ │ │ │ + eoreq ip, r7, ip, lsl #25 │ │ │ │ + eoreq r3, r9, r4, ror #31 │ │ │ │ + ldrdeq r2, [r8], -r0 @ │ │ │ │ + eoreq ip, r7, r0, asr #28 │ │ │ │ + eoreq ip, r7, r4, lsr #24 │ │ │ │ + eoreq ip, r7, ip, lsl lr │ │ │ │ + strdeq ip, [r7], -ip @ │ │ │ │ + eoreq r2, r8, r0, ror r3 │ │ │ │ + eoreq r2, r8, r8, ror r4 │ │ │ │ + eoreq ip, r7, r0, ror #27 │ │ │ │ + eoreq ip, r7, r4, asr #23 │ │ │ │ + @ instruction: 0x0027cdbc │ │ │ │ + eoreq ip, r7, r0, lsr #23 │ │ │ │ + eoreq ip, r7, ip, ror sp │ │ │ │ + eoreq ip, r7, r0, ror #22 │ │ │ │ + mlaeq sl, r4, fp, r1 │ │ │ │ + mlaeq r7, r4, ip, r3 │ │ │ │ + eoreq r2, r8, ip, lsr #4 │ │ │ │ muleq r1, r7, sp │ │ │ │ - eoreq r1, sl, r8, ror #22 │ │ │ │ - eoreq r3, r7, r8, ror #24 │ │ │ │ - eoreq r1, r8, r4, lsl sl │ │ │ │ + eoreq r1, sl, ip, ror #22 │ │ │ │ + eoreq r3, r7, ip, ror #24 │ │ │ │ + eoreq r1, r8, r8, lsl sl │ │ │ │ andeq r4, r1, r1, asr #27 │ │ │ │ - eoreq r1, sl, r0, asr #22 │ │ │ │ - eoreq r3, r7, r0, asr #24 │ │ │ │ - strdeq r1, [r8], -r4 @ │ │ │ │ + eoreq r1, sl, r4, asr #22 │ │ │ │ + eoreq r3, r7, r4, asr #24 │ │ │ │ + strdeq r1, [r8], -r8 @ │ │ │ │ andeq r4, r1, r5, ror #26 │ │ │ │ - eoreq r1, sl, r8, lsl fp │ │ │ │ - eoreq r3, r7, r8, lsl ip │ │ │ │ - eoreq r2, r8, r0, asr #3 │ │ │ │ + eoreq r1, sl, ip, lsl fp │ │ │ │ + eoreq r3, r7, ip, lsl ip │ │ │ │ + eoreq r2, r8, r4, asr #3 │ │ │ │ @ instruction: 0x00014db2 │ │ │ │ - strdeq r1, [sl], -r0 @ │ │ │ │ - strdeq r3, [r7], -r0 @ │ │ │ │ - eoreq r2, r8, r8, asr r2 │ │ │ │ + strdeq r1, [sl], -r4 @ │ │ │ │ + strdeq r3, [r7], -r4 @ │ │ │ │ + eoreq r2, r8, ip, asr r2 │ │ │ │ andeq r4, r1, fp, ror #26 │ │ │ │ - eoreq r1, sl, r8, asr #21 │ │ │ │ - eoreq r3, r7, r8, asr #23 │ │ │ │ - eoreq r2, r8, r0, lsl #3 │ │ │ │ + eoreq r1, sl, ip, asr #21 │ │ │ │ + eoreq r3, r7, ip, asr #23 │ │ │ │ + eoreq r2, r8, r4, lsl #3 │ │ │ │ @ instruction: 0x00014db3 │ │ │ │ - eoreq r1, sl, r0, lsr #21 │ │ │ │ - eoreq r3, r7, r0, lsr #23 │ │ │ │ - eoreq r1, r8, ip, lsr r9 │ │ │ │ + eoreq r1, sl, r4, lsr #21 │ │ │ │ + eoreq r3, r7, r4, lsr #23 │ │ │ │ + eoreq r1, r8, r0, asr #18 │ │ │ │ andeq r4, r1, r0, asr #27 │ │ │ │ - eoreq r1, sl, r8, ror sl │ │ │ │ - eoreq r3, r7, r8, ror fp │ │ │ │ - eoreq r2, r8, r4, asr #4 │ │ │ │ + eoreq r1, sl, ip, ror sl │ │ │ │ + eoreq r3, r7, ip, ror fp │ │ │ │ + eoreq r2, r8, r8, asr #4 │ │ │ │ andeq r4, r1, ip, ror #26 │ │ │ │ - eoreq r1, sl, r0, asr sl │ │ │ │ - eoreq r3, r7, r0, asr fp │ │ │ │ - ldrdeq r2, [r8], -r8 @ │ │ │ │ + eoreq r1, sl, r4, asr sl │ │ │ │ + eoreq r3, r7, r4, asr fp │ │ │ │ + ldrdeq r2, [r8], -ip @ │ │ │ │ muleq r1, r6, sp │ │ │ │ │ │ │ │ -001818f8 : │ │ │ │ +001819dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 1819bc │ │ │ │ + ldr ip, [pc, #172] @ 181aa0 │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 1819c0 │ │ │ │ + ldr lr, [pc, #156] @ 181aa4 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2960 @ 0xb90 │ │ │ │ - ldr ip, [pc, #144] @ 1819c4 │ │ │ │ + ldr ip, [pc, #144] @ 181aa8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -315334,973 +315391,973 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 18198c │ │ │ │ + beq 181a70 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 180870 │ │ │ │ - ldr r2, [pc, #52] @ 1819c8 │ │ │ │ - ldr r3, [pc, #44] @ 1819c4 │ │ │ │ + bl 180954 │ │ │ │ + ldr r2, [pc, #52] @ 181aac │ │ │ │ + ldr r3, [pc, #44] @ 181aa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1819b8 │ │ │ │ + bne 181a9c │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r5, [sp], -r0 @ │ │ │ │ - eoreq lr, fp, r8, asr #13 │ │ │ │ + eoreq r5, sp, ip, lsl #2 │ │ │ │ + eoreq lr, fp, r4, ror #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq lr, fp, r4, ror #12 │ │ │ │ + eoreq lr, fp, r0, lsl #11 │ │ │ │ │ │ │ │ -001819cc : │ │ │ │ +00181ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 181a08 │ │ │ │ - ldr r2, [pc, #36] @ 181a0c │ │ │ │ + ldr r3, [pc, #36] @ 181aec │ │ │ │ + ldr r2, [pc, #36] @ 181af0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 180870 │ │ │ │ + bl 180954 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq lr, fp, r4, lsl r6 │ │ │ │ + eoreq lr, fp, r0, lsr r5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00181a10 : │ │ │ │ +00181af4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 181ab8 │ │ │ │ + ldr r3, [pc, #132] @ 181b9c │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3008 @ 0xbc0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 181abc │ │ │ │ + ldr r5, [pc, #108] @ 181ba0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 181ab0 │ │ │ │ - ldr r3, [pc, #96] @ 181ac0 │ │ │ │ + beq 181b94 │ │ │ │ + ldr r3, [pc, #96] @ 181ba4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 181a7c │ │ │ │ + bne 181b60 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 1819cc │ │ │ │ - ldr r0, [pc, #64] @ 181ac4 │ │ │ │ + b 181ab0 │ │ │ │ + ldr r0, [pc, #64] @ 181ba8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 181ac8 │ │ │ │ - ldr r1, [pc, #52] @ 181acc │ │ │ │ - ldr r0, [pc, #52] @ 181ad0 │ │ │ │ + ldr r3, [pc, #52] @ 181bac │ │ │ │ + ldr r1, [pc, #52] @ 181bb0 │ │ │ │ + ldr r0, [pc, #52] @ 181bb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r5, sp, ip, asr #1 │ │ │ │ - eoreq lr, fp, ip, lsr #11 │ │ │ │ + eoreq r4, sp, r8, ror #31 │ │ │ │ + eoreq lr, fp, r8, asr #9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq ip, r7, r4, ror r8 │ │ │ │ + eoreq ip, r7, r8, ror r8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq lr, r7, r8, ror r9 │ │ │ │ - eoreq ip, r7, r0, ror r6 │ │ │ │ + eoreq lr, r7, ip, ror r9 │ │ │ │ + eoreq ip, r7, r4, ror r6 │ │ │ │ │ │ │ │ -00181ad4 : │ │ │ │ +00181bb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 181b14 │ │ │ │ - ldr r3, [pc, #40] @ 181b18 │ │ │ │ + ldr ip, [pc, #40] @ 181bf8 │ │ │ │ + ldr r3, [pc, #40] @ 181bfc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 180870 │ │ │ │ + bl 180954 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq lr, fp, ip, lsl #10 │ │ │ │ + eoreq lr, fp, r8, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00181b1c : │ │ │ │ +00181c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 181c1c │ │ │ │ + ldr ip, [pc, #220] @ 181d00 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 181c20 │ │ │ │ + ldr r3, [pc, #212] @ 181d04 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 181c24 │ │ │ │ + ldr r3, [pc, #188] @ 181d08 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3056 @ 0xbf0 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 181c28 │ │ │ │ + ldr r5, [pc, #164] @ 181d0c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 181c10 │ │ │ │ - ldr r3, [pc, #152] @ 181c2c │ │ │ │ + beq 181cf4 │ │ │ │ + ldr r3, [pc, #152] @ 181d10 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 181bdc │ │ │ │ + bne 181cc0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 181ad4 │ │ │ │ - ldr r2, [pc, #120] @ 181c30 │ │ │ │ - ldr r3, [pc, #100] @ 181c20 │ │ │ │ + bl 181bb8 │ │ │ │ + ldr r2, [pc, #120] @ 181d14 │ │ │ │ + ldr r3, [pc, #100] @ 181d04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 181c18 │ │ │ │ + bne 181cfc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 181c34 │ │ │ │ + ldr r0, [pc, #80] @ 181d18 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 181c38 │ │ │ │ - ldr r1, [pc, #68] @ 181c3c │ │ │ │ - ldr r0, [pc, #68] @ 181c40 │ │ │ │ + ldr r3, [pc, #68] @ 181d1c │ │ │ │ + ldr r1, [pc, #68] @ 181d20 │ │ │ │ + ldr r0, [pc, #68] @ 181d24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 181bb0 │ │ │ │ + b 181c94 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x002be4b0 │ │ │ │ + eoreq lr, fp, ip, asr #7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaeq sp, r8, pc, r4 @ │ │ │ │ - eoreq lr, fp, r8, ror r4 │ │ │ │ + @ instruction: 0x002d4eb4 │ │ │ │ + mlaeq fp, r4, r3, lr │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq lr, fp, r0, asr #8 │ │ │ │ - eoreq ip, r7, r4, lsl r7 │ │ │ │ + eoreq lr, fp, ip, asr r3 │ │ │ │ + eoreq ip, r7, r8, lsl r7 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq lr, r7, r4, lsr #16 │ │ │ │ - eoreq ip, r7, r0, lsl r5 │ │ │ │ + eoreq lr, r7, r8, lsr #16 │ │ │ │ + eoreq ip, r7, r4, lsl r5 │ │ │ │ │ │ │ │ -00181c44 : │ │ │ │ +00181d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 181d60 │ │ │ │ + ldr r2, [pc, #256] @ 181e44 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 181d0c │ │ │ │ + beq 181df0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 181d64 │ │ │ │ + ldr r3, [pc, #224] @ 181e48 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 181cf4 │ │ │ │ + beq 181dd8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 180870 │ │ │ │ + bl 180954 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 181ccc │ │ │ │ + beq 181db0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 181d44 │ │ │ │ + beq 181e28 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 181ce8 │ │ │ │ + beq 181dcc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 181d30 │ │ │ │ + beq 181e14 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 181c9c │ │ │ │ - ldr r3, [pc, #80] @ 181d64 │ │ │ │ + b 181d80 │ │ │ │ + ldr r3, [pc, #80] @ 181e48 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 181d50 │ │ │ │ + beq 181e34 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 181c84 │ │ │ │ + b 181d68 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 181ccc │ │ │ │ + b 181db0 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 181c8c │ │ │ │ - b 181d04 │ │ │ │ - mlaeq fp, r8, r3, lr │ │ │ │ + bne 181d70 │ │ │ │ + b 181de8 │ │ │ │ + @ instruction: 0x002be2b4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00181d68 : │ │ │ │ +00181e4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 181e88 │ │ │ │ + ldr ip, [pc, #252] @ 181f6c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 181e8c │ │ │ │ + ldr r3, [pc, #244] @ 181f70 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 181e90 │ │ │ │ + ldr r3, [pc, #220] @ 181f74 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #3104 @ 0xc20 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 181e94 │ │ │ │ + ldr r5, [pc, #168] @ 181f78 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 181e7c │ │ │ │ - ldr r3, [pc, #156] @ 181e98 │ │ │ │ + beq 181f60 │ │ │ │ + ldr r3, [pc, #156] @ 181f7c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 181e48 │ │ │ │ + bne 181f2c │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 181c44 │ │ │ │ - ldr r2, [pc, #120] @ 181e9c │ │ │ │ - ldr r3, [pc, #100] @ 181e8c │ │ │ │ + bl 181d28 │ │ │ │ + ldr r2, [pc, #120] @ 181f80 │ │ │ │ + ldr r3, [pc, #100] @ 181f70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 181e84 │ │ │ │ + bne 181f68 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 181ea0 │ │ │ │ + ldr r0, [pc, #80] @ 181f84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 181ea4 │ │ │ │ - ldr r1, [pc, #68] @ 181ea8 │ │ │ │ - ldr r0, [pc, #68] @ 181eac │ │ │ │ + ldr r3, [pc, #68] @ 181f88 │ │ │ │ + ldr r1, [pc, #68] @ 181f8c │ │ │ │ + ldr r0, [pc, #68] @ 181f90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 181e1c │ │ │ │ + b 181f00 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq lr, fp, r4, ror #4 │ │ │ │ + eoreq lr, fp, r0, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r4, sp, r8, asr #26 │ │ │ │ - eoreq lr, fp, r0, lsl r2 │ │ │ │ + eoreq r4, sp, r4, ror #24 │ │ │ │ + eoreq lr, fp, ip, lsr #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq lr, [fp], -r4 @ │ │ │ │ - eoreq ip, r7, r8, lsr #9 │ │ │ │ + strdeq lr, [fp], -r0 @ │ │ │ │ + eoreq ip, r7, ip, lsr #9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq lr, r7, r0, asr #11 │ │ │ │ - eoreq ip, r7, r4, lsr #5 │ │ │ │ + eoreq lr, r7, r4, asr #11 │ │ │ │ + eoreq ip, r7, r8, lsr #5 │ │ │ │ │ │ │ │ -00181eb0 : │ │ │ │ +00181f94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1460] @ 18247c │ │ │ │ - ldr r1, [pc, #1460] @ 182480 │ │ │ │ + ldr ip, [pc, #1460] @ 182560 │ │ │ │ + ldr r1, [pc, #1460] @ 182564 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1452] @ 182484 │ │ │ │ - ldr r2, [pc, #1452] @ 182488 │ │ │ │ - ldr r3, [pc, #1452] @ 18248c │ │ │ │ + ldr r5, [pc, #1452] @ 182568 │ │ │ │ + ldr r2, [pc, #1452] @ 18256c │ │ │ │ + ldr r3, [pc, #1452] @ 182570 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 18210c │ │ │ │ - ldr r3, [pc, #1400] @ 182490 │ │ │ │ + beq 1821f0 │ │ │ │ + ldr r3, [pc, #1400] @ 182574 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 181c44 │ │ │ │ + bl 181d28 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 1820a4 │ │ │ │ + bne 182188 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1821dc │ │ │ │ + beq 1822c0 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 182294 │ │ │ │ + beq 182378 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 182410 │ │ │ │ - ldr r2, [pc, #1292] @ 182494 │ │ │ │ + beq 1824f4 │ │ │ │ + ldr r2, [pc, #1292] @ 182578 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 182458 │ │ │ │ - ldr r2, [pc, #1280] @ 182498 │ │ │ │ + beq 18253c │ │ │ │ + ldr r2, [pc, #1280] @ 18257c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1823e4 │ │ │ │ + beq 1824c8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 18240c │ │ │ │ + ble 1824f0 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 18240c │ │ │ │ + beq 1824f0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 181fe4 │ │ │ │ + beq 1820c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1821d0 │ │ │ │ + beq 1822b4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 18215c │ │ │ │ + beq 182240 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1823c0 │ │ │ │ + beq 1824a4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182018 │ │ │ │ + beq 1820fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 182288 │ │ │ │ + beq 18236c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 182434 │ │ │ │ + beq 182518 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 18203c │ │ │ │ + beq 182120 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 18227c │ │ │ │ + beq 182360 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1823e8 │ │ │ │ + beq 1824cc │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182060 │ │ │ │ + beq 182144 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 182270 │ │ │ │ - ldr r3, [pc, #1064] @ 182490 │ │ │ │ + beq 182354 │ │ │ │ + ldr r3, [pc, #1064] @ 182574 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1052] @ 18249c │ │ │ │ - ldr r3, [pc, #1020] @ 182480 │ │ │ │ + ldr r2, [pc, #1052] @ 182580 │ │ │ │ + ldr r3, [pc, #1020] @ 182564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1822e4 │ │ │ │ + bne 1823c8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1820c8 │ │ │ │ + beq 1821ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1820c8 │ │ │ │ + bne 1821ac │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1820ec │ │ │ │ + beq 1821d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 1820ec │ │ │ │ + bne 1821d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #940] @ 1824a0 │ │ │ │ - ldr r1, [pc, #940] @ 1824a4 │ │ │ │ + ldr r3, [pc, #940] @ 182584 │ │ │ │ + ldr r1, [pc, #940] @ 182588 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 182078 │ │ │ │ + b 18215c │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 181f60 │ │ │ │ - ldr r3, [pc, #872] @ 1824a8 │ │ │ │ - ldr r1, [pc, #872] @ 1824ac │ │ │ │ - ldr r0, [pc, #872] @ 1824b0 │ │ │ │ + bne 182044 │ │ │ │ + ldr r3, [pc, #872] @ 18258c │ │ │ │ + ldr r1, [pc, #872] @ 182590 │ │ │ │ + ldr r0, [pc, #872] @ 182594 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #868] @ 1824b4 │ │ │ │ + ldr r2, [pc, #868] @ 182598 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 182378 │ │ │ │ + beq 18245c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182180 │ │ │ │ + beq 182264 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 18229c │ │ │ │ + beq 182380 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 182354 │ │ │ │ + beq 182438 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1821a4 │ │ │ │ + beq 182288 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1822a8 │ │ │ │ + beq 18238c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 182330 │ │ │ │ + beq 182414 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1821c8 │ │ │ │ + beq 1822ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1822b4 │ │ │ │ + beq 182398 │ │ │ │ bl aa3f4 │ │ │ │ - b 182104 │ │ │ │ + b 1821e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 181fe4 │ │ │ │ + b 1820c8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1821f8 │ │ │ │ + beq 1822dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1822d8 │ │ │ │ + beq 1823bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 18239c │ │ │ │ + beq 182480 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 18221c │ │ │ │ + beq 182300 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1822cc │ │ │ │ + beq 1823b0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 18230c │ │ │ │ + beq 1823f0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182240 │ │ │ │ + beq 182324 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1822c0 │ │ │ │ + beq 1823a4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1822e8 │ │ │ │ + beq 1823cc │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182104 │ │ │ │ + beq 1821e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 182104 │ │ │ │ + bne 1821e8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182104 │ │ │ │ + b 1821e8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182060 │ │ │ │ + b 182144 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18203c │ │ │ │ + b 182120 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182018 │ │ │ │ + b 1820fc │ │ │ │ bl aa8fc │ │ │ │ - b 181f70 │ │ │ │ + b 182054 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182180 │ │ │ │ + b 182264 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1821a4 │ │ │ │ + b 182288 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1821c8 │ │ │ │ + b 1822ac │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182240 │ │ │ │ + b 182324 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18221c │ │ │ │ + b 182300 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1821f8 │ │ │ │ + b 1822dc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 1824b8 │ │ │ │ - ldr r1, [pc, #456] @ 1824bc │ │ │ │ - ldr r0, [pc, #456] @ 1824c0 │ │ │ │ + ldr r3, [pc, #456] @ 18259c │ │ │ │ + ldr r1, [pc, #456] @ 1825a0 │ │ │ │ + ldr r0, [pc, #456] @ 1825a4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 1824c4 │ │ │ │ + ldr r2, [pc, #452] @ 1825a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 1824c8 │ │ │ │ - ldr r1, [pc, #436] @ 1824cc │ │ │ │ - ldr r0, [pc, #436] @ 1824d0 │ │ │ │ + ldr r3, [pc, #436] @ 1825ac │ │ │ │ + ldr r1, [pc, #436] @ 1825b0 │ │ │ │ + ldr r0, [pc, #436] @ 1825b4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 1824d4 │ │ │ │ + ldr r2, [pc, #432] @ 1825b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 1824d8 │ │ │ │ - ldr r1, [pc, #416] @ 1824dc │ │ │ │ - ldr r0, [pc, #416] @ 1824e0 │ │ │ │ + ldr r3, [pc, #416] @ 1825bc │ │ │ │ + ldr r1, [pc, #416] @ 1825c0 │ │ │ │ + ldr r0, [pc, #416] @ 1825c4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 1824e4 │ │ │ │ + ldr r2, [pc, #412] @ 1825c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 1824e8 │ │ │ │ - ldr r1, [pc, #396] @ 1824ec │ │ │ │ - ldr r0, [pc, #396] @ 1824f0 │ │ │ │ + ldr r3, [pc, #396] @ 1825cc │ │ │ │ + ldr r1, [pc, #396] @ 1825d0 │ │ │ │ + ldr r0, [pc, #396] @ 1825d4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 1824f4 │ │ │ │ + ldr r2, [pc, #392] @ 1825d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 1824f8 │ │ │ │ - ldr r1, [pc, #376] @ 1824fc │ │ │ │ - ldr r0, [pc, #376] @ 182500 │ │ │ │ + ldr r3, [pc, #376] @ 1825dc │ │ │ │ + ldr r1, [pc, #376] @ 1825e0 │ │ │ │ + ldr r0, [pc, #376] @ 1825e4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 182504 │ │ │ │ + ldr r2, [pc, #372] @ 1825e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 182508 │ │ │ │ - ldr r1, [pc, #356] @ 18250c │ │ │ │ - ldr r0, [pc, #356] @ 182510 │ │ │ │ + ldr r3, [pc, #356] @ 1825ec │ │ │ │ + ldr r1, [pc, #356] @ 1825f0 │ │ │ │ + ldr r0, [pc, #356] @ 1825f4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 182514 │ │ │ │ + ldr r2, [pc, #352] @ 1825f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 182518 │ │ │ │ - ldr r1, [pc, #336] @ 18251c │ │ │ │ - ldr r0, [pc, #336] @ 182520 │ │ │ │ + ldr r3, [pc, #336] @ 1825fc │ │ │ │ + ldr r1, [pc, #336] @ 182600 │ │ │ │ + ldr r0, [pc, #336] @ 182604 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 182524 │ │ │ │ + ldr r2, [pc, #332] @ 182608 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 182528 │ │ │ │ - ldr r1, [pc, #312] @ 18252c │ │ │ │ - ldr r0, [pc, #312] @ 182530 │ │ │ │ + ldr r3, [pc, #312] @ 18260c │ │ │ │ + ldr r1, [pc, #312] @ 182610 │ │ │ │ + ldr r0, [pc, #312] @ 182614 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 182534 │ │ │ │ + ldr r2, [pc, #308] @ 182618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #288] @ 182538 │ │ │ │ - ldr r1, [pc, #288] @ 18253c │ │ │ │ - ldr r0, [pc, #288] @ 182540 │ │ │ │ + ldr r3, [pc, #288] @ 18261c │ │ │ │ + ldr r1, [pc, #288] @ 182620 │ │ │ │ + ldr r0, [pc, #288] @ 182624 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 182544 │ │ │ │ - ldr r1, [pc, #264] @ 182548 │ │ │ │ - ldr r0, [pc, #264] @ 18254c │ │ │ │ + ldr r3, [pc, #264] @ 182628 │ │ │ │ + ldr r1, [pc, #264] @ 18262c │ │ │ │ + ldr r0, [pc, #264] @ 182630 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 182550 │ │ │ │ + ldr r2, [pc, #260] @ 182634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 182554 │ │ │ │ - ldr r1, [pc, #244] @ 182558 │ │ │ │ - ldr r0, [pc, #244] @ 18255c │ │ │ │ + ldr r3, [pc, #244] @ 182638 │ │ │ │ + ldr r1, [pc, #244] @ 18263c │ │ │ │ + ldr r0, [pc, #244] @ 182640 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 182560 │ │ │ │ + ldr r2, [pc, #240] @ 182644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq lr, fp, r0, lsr r1 │ │ │ │ + eoreq lr, fp, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq lr, fp, ip, lsl #2 │ │ │ │ + eoreq lr, fp, r8, lsr #32 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq sp, fp, r8, ror pc │ │ │ │ + mlaeq fp, r4, lr, sp │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq lr, r7, ip, asr r3 │ │ │ │ - eoreq r1, sl, r4, lsr #32 │ │ │ │ - eoreq r3, r7, r8, lsr #2 │ │ │ │ - eoreq r3, r7, ip, asr r1 │ │ │ │ + eoreq lr, r7, r0, ror #6 │ │ │ │ + eoreq r1, sl, r8, lsr #32 │ │ │ │ + eoreq r3, r7, ip, lsr #2 │ │ │ │ + eoreq r3, r7, r0, ror #2 │ │ │ │ andeq r4, r1, lr, ror #30 │ │ │ │ - eoreq r0, sl, r4, ror lr │ │ │ │ - eoreq r2, r7, r8, ror pc │ │ │ │ - eoreq lr, r7, r8, asr #2 │ │ │ │ + eoreq r0, sl, r8, ror lr │ │ │ │ + eoreq r2, r7, ip, ror pc │ │ │ │ + eoreq lr, r7, ip, asr #2 │ │ │ │ andeq r4, r1, r1, ror pc │ │ │ │ - eoreq r0, sl, r0, asr lr │ │ │ │ - eoreq r2, r7, r4, asr pc │ │ │ │ - eoreq lr, r7, r8, lsl r1 │ │ │ │ + eoreq r0, sl, r4, asr lr │ │ │ │ + eoreq r2, r7, r8, asr pc │ │ │ │ + eoreq lr, r7, ip, lsl r1 │ │ │ │ andeq r4, r1, r0, ror pc │ │ │ │ - eoreq r0, sl, ip, lsr #28 │ │ │ │ - eoreq r2, r7, r0, lsr pc │ │ │ │ - eoreq lr, r7, r0, lsl #2 │ │ │ │ + eoreq r0, sl, r0, lsr lr │ │ │ │ + eoreq r2, r7, r4, lsr pc │ │ │ │ + eoreq lr, r7, r4, lsl #2 │ │ │ │ andeq r4, r1, r6, ror pc │ │ │ │ - eoreq r0, sl, r8, lsl #28 │ │ │ │ - eoreq r2, r7, ip, lsl #30 │ │ │ │ - ldrdeq lr, [r7], -r0 @ │ │ │ │ + eoreq r0, sl, ip, lsl #28 │ │ │ │ + eoreq r2, r7, r0, lsl pc │ │ │ │ + ldrdeq lr, [r7], -r4 @ │ │ │ │ andeq r4, r1, r5, ror pc │ │ │ │ - eoreq r0, sl, r4, ror #27 │ │ │ │ - eoreq r2, r7, r8, ror #29 │ │ │ │ - eoreq lr, r7, r0, lsr #1 │ │ │ │ + eoreq r0, sl, r8, ror #27 │ │ │ │ + eoreq r2, r7, ip, ror #29 │ │ │ │ + eoreq lr, r7, r4, lsr #1 │ │ │ │ andeq r4, r1, r4, ror pc │ │ │ │ - eoreq r0, sl, r0, asr #27 │ │ │ │ - eoreq r2, r7, r4, asr #29 │ │ │ │ - eoreq lr, r7, ip, ror r0 │ │ │ │ + eoreq r0, sl, r4, asr #27 │ │ │ │ + eoreq r2, r7, r8, asr #29 │ │ │ │ + eoreq lr, r7, r0, lsl #1 │ │ │ │ andeq r4, r1, pc, ror #30 │ │ │ │ - mlaeq sl, ip, sp, r0 │ │ │ │ - eoreq r2, r7, r0, lsr #29 │ │ │ │ - eoreq lr, r7, r8, asr r0 │ │ │ │ + eoreq r0, sl, r0, lsr #27 │ │ │ │ + eoreq r2, r7, r4, lsr #29 │ │ │ │ + eoreq lr, r7, ip, asr r0 │ │ │ │ andeq r4, r1, r7, asr pc │ │ │ │ - eoreq r0, sl, r4, ror sp │ │ │ │ - eoreq r2, r7, r8, ror lr │ │ │ │ - eoreq lr, r7, r8, asr #32 │ │ │ │ + eoreq r0, sl, r8, ror sp │ │ │ │ + eoreq r2, r7, ip, ror lr │ │ │ │ + eoreq lr, r7, ip, asr #32 │ │ │ │ andeq r4, r1, r9, asr pc │ │ │ │ - eoreq ip, r9, ip, asr sp │ │ │ │ - eoreq r2, r7, ip, ror pc │ │ │ │ - eoreq r2, r7, r8, lsr #31 │ │ │ │ - eoreq r0, sl, r8, lsr #26 │ │ │ │ - eoreq r2, r7, ip, lsr #28 │ │ │ │ - strdeq sp, [r7], -r0 @ │ │ │ │ + eoreq ip, r9, r0, ror #26 │ │ │ │ + eoreq r2, r7, r0, lsl #31 │ │ │ │ + eoreq r2, r7, ip, lsr #31 │ │ │ │ + eoreq r0, sl, ip, lsr #26 │ │ │ │ + eoreq r2, r7, r0, lsr lr │ │ │ │ + strdeq sp, [r7], -r4 @ │ │ │ │ andeq r4, r1, r8, asr pc │ │ │ │ - eoreq ip, r9, r4, lsl sp │ │ │ │ - strdeq r2, [r7], -r0 @ │ │ │ │ - eoreq r6, r7, r8, lsl r0 │ │ │ │ + eoreq ip, r9, r8, lsl sp │ │ │ │ + strdeq r2, [r7], -r4 @ │ │ │ │ + eoreq r6, r7, ip, lsl r0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00182564 : │ │ │ │ +00182648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 18260c │ │ │ │ + ldr r3, [pc, #132] @ 1826f0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3152 @ 0xc50 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 182610 │ │ │ │ + ldr r5, [pc, #108] @ 1826f4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 182604 │ │ │ │ - ldr r3, [pc, #96] @ 182614 │ │ │ │ + beq 1826e8 │ │ │ │ + ldr r3, [pc, #96] @ 1826f8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1825d0 │ │ │ │ + bne 1826b4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 181eb0 │ │ │ │ - ldr r0, [pc, #64] @ 182618 │ │ │ │ + b 181f94 │ │ │ │ + ldr r0, [pc, #64] @ 1826fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 18261c │ │ │ │ - ldr r1, [pc, #52] @ 182620 │ │ │ │ - ldr r0, [pc, #52] @ 182624 │ │ │ │ + ldr r3, [pc, #52] @ 182700 │ │ │ │ + ldr r1, [pc, #52] @ 182704 │ │ │ │ + ldr r0, [pc, #52] @ 182708 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r4, sp, r8, ror r5 │ │ │ │ - eoreq sp, fp, r8, asr sl │ │ │ │ + mlaeq sp, r4, r4, r4 │ │ │ │ + eoreq sp, fp, r4, ror r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq fp, r7, r0, lsr #26 │ │ │ │ + eoreq fp, r7, r4, lsr #26 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq sp, r7, r4, lsl #29 │ │ │ │ - eoreq fp, r7, ip, lsl fp │ │ │ │ + eoreq sp, r7, r8, lsl #29 │ │ │ │ + eoreq fp, r7, r0, lsr #22 │ │ │ │ │ │ │ │ -00182628 : │ │ │ │ +0018270c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r0, [pc, #3716] @ 1834c8 │ │ │ │ + ldr r0, [pc, #3716] @ 1835ac │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r2, [pc, #3708] @ 1834cc │ │ │ │ + ldr r2, [pc, #3708] @ 1835b0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - ldr r7, [pc, #3700] @ 1834d0 │ │ │ │ + ldr r7, [pc, #3700] @ 1835b4 │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 182c48 │ │ │ │ + beq 182d2c │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ - beq 182c8c │ │ │ │ + beq 182d70 │ │ │ │ tst r5, #1 │ │ │ │ - bne 182bbc │ │ │ │ + bne 182ca0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1828f8 │ │ │ │ + beq 1829dc │ │ │ │ cmp r5, #2 │ │ │ │ - bne 182bf8 │ │ │ │ - ldr r2, [pc, #3608] @ 1834d4 │ │ │ │ + bne 182cdc │ │ │ │ + ldr r2, [pc, #3608] @ 1835b8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - beq 182ae0 │ │ │ │ + beq 182bc4 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #3584] @ 1834d8 │ │ │ │ - ldr r1, [pc, #3584] @ 1834dc │ │ │ │ + ldr r3, [pc, #3584] @ 1835bc │ │ │ │ + ldr r1, [pc, #3584] @ 1835c0 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #3580] @ 1834e0 │ │ │ │ + ldr r0, [pc, #3580] @ 1835c4 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 182778 │ │ │ │ + beq 18285c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182728 │ │ │ │ + beq 18280c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 182fa8 │ │ │ │ + beq 18308c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 183414 │ │ │ │ + beq 1834f8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182750 │ │ │ │ + beq 182834 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 182fa0 │ │ │ │ + beq 183084 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 183480 │ │ │ │ + beq 183564 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182778 │ │ │ │ + beq 18285c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 182e30 │ │ │ │ + beq 182f14 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 182e5c │ │ │ │ + beq 182f40 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1830ac │ │ │ │ + beq 183190 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - bne 182cf0 │ │ │ │ + bne 182dd4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 182f2c │ │ │ │ + beq 183010 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #52] @ 0x34 │ │ │ │ ldr r9, [r4, #56] @ 0x38 │ │ │ │ - beq 1831cc │ │ │ │ + beq 1832b0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1834a4 │ │ │ │ + beq 183588 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 183384 │ │ │ │ + beq 183468 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #24 │ │ │ │ str sl, [sp, #28] │ │ │ │ @@ -316311,323 +316368,323 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 18287c │ │ │ │ + beq 182960 │ │ │ │ tst r0, #1 │ │ │ │ - bne 183064 │ │ │ │ + bne 183148 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #2 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 1828ac │ │ │ │ + beq 182990 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1828ac │ │ │ │ + beq 182990 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 182ce8 │ │ │ │ + beq 182dcc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1828c8 │ │ │ │ + beq 1829ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 182cdc │ │ │ │ - ldr r2, [pc, #3092] @ 1834e4 │ │ │ │ - ldr r3, [pc, #3064] @ 1834cc │ │ │ │ + beq 182dc0 │ │ │ │ + ldr r2, [pc, #3092] @ 1835c8 │ │ │ │ + ldr r3, [pc, #3064] @ 1835b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 183380 │ │ │ │ + bne 183464 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #3028] @ 1834d4 │ │ │ │ + ldr r2, [pc, #3028] @ 1835b8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - bne 182a90 │ │ │ │ + bne 182b74 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 18306c │ │ │ │ + beq 183150 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 183124 │ │ │ │ + beq 183208 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ bl b9d60 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 18296c │ │ │ │ + beq 182a50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 182f88 │ │ │ │ + beq 18306c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182988 │ │ │ │ + beq 182a6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 182f7c │ │ │ │ + beq 183060 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 18317c │ │ │ │ + beq 183260 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 1829b8 │ │ │ │ + beq 182a9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 182fb0 │ │ │ │ + beq 183094 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1831a4 │ │ │ │ + beq 183288 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1829e8 │ │ │ │ + beq 182acc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1829e8 │ │ │ │ + beq 182acc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 182e54 │ │ │ │ + beq 182f38 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #44] @ 0x2c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 182a24 │ │ │ │ + beq 182b08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 182fbc │ │ │ │ + beq 1830a0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 182868 │ │ │ │ + bne 18294c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 182a54 │ │ │ │ + beq 182b38 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182a54 │ │ │ │ + beq 182b38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 183348 │ │ │ │ + beq 18342c │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 182b98 │ │ │ │ - ldr r3, [pc, #2672] @ 1834d8 │ │ │ │ - ldr r1, [pc, #2684] @ 1834e8 │ │ │ │ + bne 182c7c │ │ │ │ + ldr r3, [pc, #2672] @ 1835bc │ │ │ │ + ldr r1, [pc, #2684] @ 1835cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2680] @ 1834ec │ │ │ │ + ldr r0, [pc, #2680] @ 1835d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 182ad8 │ │ │ │ + b 182bbc │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182aa8 │ │ │ │ + beq 182b8c │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 182e38 │ │ │ │ + beq 182f1c │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #2588] @ 1834d8 │ │ │ │ - ldr r1, [pc, #2608] @ 1834f0 │ │ │ │ - ldr r0, [pc, #2608] @ 1834f4 │ │ │ │ + ldr r3, [pc, #2588] @ 1835bc │ │ │ │ + ldr r1, [pc, #2608] @ 1835d4 │ │ │ │ + ldr r0, [pc, #2608] @ 1835d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #233 @ 0xe9 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - b 1828c8 │ │ │ │ + b 1829ac │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1833cc │ │ │ │ + beq 1834b0 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1830cc │ │ │ │ + beq 1831b0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 182b40 │ │ │ │ + beq 182c24 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 182f70 │ │ │ │ + beq 183054 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182b5c │ │ │ │ + beq 182c40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 182f64 │ │ │ │ + beq 183048 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 182868 │ │ │ │ + bne 18294c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 182b8c │ │ │ │ + beq 182c70 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182b8c │ │ │ │ + beq 182c70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 183340 │ │ │ │ + beq 183424 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 183358 │ │ │ │ + beq 18343c │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182d84 │ │ │ │ + beq 182e68 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - bne 182d84 │ │ │ │ + bne 182e68 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182d84 │ │ │ │ + b 182e68 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 182bf4 │ │ │ │ + beq 182cd8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182bf4 │ │ │ │ + beq 182cd8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 182fc8 │ │ │ │ + beq 1830ac │ │ │ │ ldr ip, [r4] │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182c10 │ │ │ │ + beq 182cf4 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 182f94 │ │ │ │ - ldr r3, [pc, #2272] @ 1834f8 │ │ │ │ + beq 183078 │ │ │ │ + ldr r3, [pc, #2272] @ 1835dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #2224] @ 1834d8 │ │ │ │ - ldr r1, [pc, #2256] @ 1834fc │ │ │ │ + ldr r3, [pc, #2224] @ 1835bc │ │ │ │ + ldr r1, [pc, #2256] @ 1835e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2252] @ 183500 │ │ │ │ + ldr r0, [pc, #2252] @ 1835e4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #233 @ 0xe9 │ │ │ │ bl b6f00 │ │ │ │ - b 182ad8 │ │ │ │ - ldr r3, [pc, #2184] @ 1834d8 │ │ │ │ + b 182bbc │ │ │ │ + ldr r3, [pc, #2184] @ 1835bc │ │ │ │ mov r0, #233 @ 0xe9 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #2216] @ 183504 │ │ │ │ + ldr r1, [pc, #2216] @ 1835e8 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #2212] @ 183508 │ │ │ │ + ldr r3, [pc, #2212] @ 1835ec │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #2208] @ 18350c │ │ │ │ - ldr r0, [pc, #2208] @ 183510 │ │ │ │ + ldr r2, [pc, #2208] @ 1835f0 │ │ │ │ + ldr r0, [pc, #2208] @ 1835f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 182ad8 │ │ │ │ - ldr r3, [pc, #2116] @ 1834d8 │ │ │ │ + b 182bbc │ │ │ │ + ldr r3, [pc, #2116] @ 1835bc │ │ │ │ mov r1, #233 @ 0xe9 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #2164] @ 183514 │ │ │ │ + ldr r3, [pc, #2164] @ 1835f8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #2156] @ 183518 │ │ │ │ - ldr r0, [pc, #2156] @ 18351c │ │ │ │ + ldr r2, [pc, #2156] @ 1835fc │ │ │ │ + ldr r0, [pc, #2156] @ 183600 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #2152] @ 183520 │ │ │ │ + ldr r1, [pc, #2152] @ 183604 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 182ad8 │ │ │ │ + b 182bbc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1828c8 │ │ │ │ + b 1829ac │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1828ac │ │ │ │ + b 182990 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 182f2c │ │ │ │ + beq 183010 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 1832e0 │ │ │ │ + beq 1833c4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1833f0 │ │ │ │ + beq 1834d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 183438 │ │ │ │ + beq 18351c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ @@ -316636,100 +316693,100 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1944] @ 183524 │ │ │ │ + ldr r3, [pc, #1944] @ 183608 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ ldr r8, [r7, r3] │ │ │ │ cmp r6, #0 │ │ │ │ ldr r9, [r8, #796] @ 0x31c │ │ │ │ - beq 183278 │ │ │ │ + beq 18335c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r1, #2 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1832b8 │ │ │ │ - ldr r3, [pc, #1888] @ 183528 │ │ │ │ + beq 18339c │ │ │ │ + ldr r3, [pc, #1888] @ 18360c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 182fd0 │ │ │ │ - ldr r2, [pc, #1868] @ 18352c │ │ │ │ + beq 1830b4 │ │ │ │ + ldr r2, [pc, #1868] @ 183610 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 182fd0 │ │ │ │ - ldr r3, [pc, #1764] @ 1834d8 │ │ │ │ - ldr r2, [pc, #1848] @ 183530 │ │ │ │ + beq 1830b4 │ │ │ │ + ldr r3, [pc, #1764] @ 1835bc │ │ │ │ + ldr r2, [pc, #1848] @ 183614 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1844] @ 183534 │ │ │ │ - ldr r0, [pc, #1844] @ 183538 │ │ │ │ + ldr r1, [pc, #1844] @ 183618 │ │ │ │ + ldr r0, [pc, #1844] @ 18361c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 182ad8 │ │ │ │ + b 182bbc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182778 │ │ │ │ + b 18285c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - b 182aa8 │ │ │ │ + b 182b8c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1829e8 │ │ │ │ + b 182acc │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #1744] @ 18353c │ │ │ │ - ldr r0, [pc, #1744] @ 183540 │ │ │ │ + ldr r1, [pc, #1744] @ 183620 │ │ │ │ + ldr r0, [pc, #1744] @ 183624 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #1736] @ 183544 │ │ │ │ - ldr r3, [pc, #1736] @ 183548 │ │ │ │ + ldr r2, [pc, #1736] @ 183628 │ │ │ │ + ldr r3, [pc, #1736] @ 18362c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 183214 │ │ │ │ + beq 1832f8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 18345c │ │ │ │ + beq 183540 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1833a8 │ │ │ │ + beq 18348c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ strne r3, [r6] │ │ │ │ bl 578f8 │ │ │ │ @@ -316741,503 +316798,503 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 182ad8 │ │ │ │ - ldr r3, [pc, #1560] @ 18354c │ │ │ │ - ldr r1, [pc, #1560] @ 183550 │ │ │ │ + b 182bbc │ │ │ │ + ldr r3, [pc, #1560] @ 183630 │ │ │ │ + ldr r1, [pc, #1560] @ 183634 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1544] @ 183554 │ │ │ │ - ldr r0, [pc, #1544] @ 183558 │ │ │ │ + ldr r1, [pc, #1544] @ 183638 │ │ │ │ + ldr r0, [pc, #1544] @ 18363c │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 182e98 │ │ │ │ + b 182f7c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182b5c │ │ │ │ + b 182c40 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182b40 │ │ │ │ + b 182c24 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182988 │ │ │ │ + b 182a6c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18296c │ │ │ │ + b 182a50 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182c10 │ │ │ │ + b 182cf4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182750 │ │ │ │ + b 182834 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182728 │ │ │ │ + b 18280c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1829b8 │ │ │ │ + b 182a9c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182a24 │ │ │ │ + b 182b08 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182bf4 │ │ │ │ + b 182cd8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 182fec │ │ │ │ + beq 1830d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 183254 │ │ │ │ + beq 183338 │ │ │ │ ldr r1, [r8, #2284] @ 0x8ec │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 18301c │ │ │ │ + beq 183100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 183260 │ │ │ │ + beq 183344 │ │ │ │ cmp r6, #0 │ │ │ │ - blt 183318 │ │ │ │ + blt 1833fc │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 183038 │ │ │ │ + beq 18311c │ │ │ │ tst r0, #1 │ │ │ │ - bne 183350 │ │ │ │ + bne 183434 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 18305c │ │ │ │ + beq 183140 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 18326c │ │ │ │ + beq 183350 │ │ │ │ bl 718b4 │ │ │ │ - b 182ad8 │ │ │ │ + b 182bbc │ │ │ │ bl a4764 │ │ │ │ - b 18287c │ │ │ │ - ldr r3, [pc, #1124] @ 1834d8 │ │ │ │ + b 182960 │ │ │ │ + ldr r3, [pc, #1124] @ 1835bc │ │ │ │ mov r1, #234 @ 0xea │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1244] @ 18355c │ │ │ │ + ldr r3, [pc, #1244] @ 183640 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1232] @ 183560 │ │ │ │ - ldr r1, [pc, #1232] @ 183564 │ │ │ │ - ldr r0, [pc, #1232] @ 183568 │ │ │ │ + ldr r2, [pc, #1232] @ 183644 │ │ │ │ + ldr r1, [pc, #1232] @ 183648 │ │ │ │ + ldr r0, [pc, #1232] @ 18364c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 182cc8 │ │ │ │ - ldr r1, [pc, #1208] @ 18356c │ │ │ │ - ldr r0, [pc, #1208] @ 183570 │ │ │ │ + b 182dac │ │ │ │ + ldr r1, [pc, #1208] @ 183650 │ │ │ │ + ldr r0, [pc, #1208] @ 183654 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 182e90 │ │ │ │ - ldr r3, [pc, #1028] @ 1834d8 │ │ │ │ + b 182f74 │ │ │ │ + ldr r3, [pc, #1028] @ 1835bc │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1160] @ 183574 │ │ │ │ - ldr r2, [pc, #1160] @ 183578 │ │ │ │ - ldr r1, [pc, #1160] @ 18357c │ │ │ │ - ldr r0, [pc, #1160] @ 183580 │ │ │ │ + ldr r3, [pc, #1160] @ 183658 │ │ │ │ + ldr r2, [pc, #1160] @ 18365c │ │ │ │ + ldr r1, [pc, #1160] @ 183660 │ │ │ │ + ldr r0, [pc, #1160] @ 183664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 182ad8 │ │ │ │ - ldr r3, [pc, #940] @ 1834d8 │ │ │ │ + b 182bbc │ │ │ │ + ldr r3, [pc, #940] @ 1835bc │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1088] @ 183584 │ │ │ │ - ldr r2, [pc, #1088] @ 183588 │ │ │ │ - ldr r1, [pc, #1088] @ 18358c │ │ │ │ - ldr r0, [pc, #1088] @ 183590 │ │ │ │ + ldr r3, [pc, #1088] @ 183668 │ │ │ │ + ldr r2, [pc, #1088] @ 18366c │ │ │ │ + ldr r1, [pc, #1088] @ 183670 │ │ │ │ + ldr r0, [pc, #1088] @ 183674 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 182ad8 │ │ │ │ - ldr r3, [pc, #852] @ 1834d8 │ │ │ │ - ldr r1, [pc, #1036] @ 183594 │ │ │ │ + b 182bbc │ │ │ │ + ldr r3, [pc, #852] @ 1835bc │ │ │ │ + ldr r1, [pc, #1036] @ 183678 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1032] @ 183598 │ │ │ │ + ldr r0, [pc, #1032] @ 18367c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ bl b6f00 │ │ │ │ - b 182cc8 │ │ │ │ - ldr r3, [pc, #812] @ 1834d8 │ │ │ │ - ldr r1, [pc, #1004] @ 18359c │ │ │ │ + b 182dac │ │ │ │ + ldr r3, [pc, #812] @ 1835bc │ │ │ │ + ldr r1, [pc, #1004] @ 183680 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1000] @ 1835a0 │ │ │ │ + ldr r0, [pc, #1000] @ 183684 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ bl b6f00 │ │ │ │ - b 182cc8 │ │ │ │ + b 182dac │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #960] @ 1835a4 │ │ │ │ - ldr r3, [pc, #960] @ 1835a8 │ │ │ │ - ldr r1, [pc, #960] @ 1835ac │ │ │ │ - ldr r0, [pc, #960] @ 1835b0 │ │ │ │ + ldr r2, [pc, #960] @ 183688 │ │ │ │ + ldr r3, [pc, #960] @ 18368c │ │ │ │ + ldr r1, [pc, #960] @ 183690 │ │ │ │ + ldr r0, [pc, #960] @ 183694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 182e98 │ │ │ │ - ldr r3, [pc, #920] @ 1835b4 │ │ │ │ - ldr r1, [pc, #920] @ 1835b8 │ │ │ │ + b 182f7c │ │ │ │ + ldr r3, [pc, #920] @ 183698 │ │ │ │ + ldr r1, [pc, #920] @ 18369c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #896] @ 1835bc │ │ │ │ - ldr r0, [pc, #896] @ 1835c0 │ │ │ │ + ldr r1, [pc, #896] @ 1836a0 │ │ │ │ + ldr r0, [pc, #896] @ 1836a4 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 182ad8 │ │ │ │ + b 182bbc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182fec │ │ │ │ + b 1830d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18301c │ │ │ │ + b 183100 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18305c │ │ │ │ - ldr r3, [pc, #600] @ 1834d8 │ │ │ │ + b 183140 │ │ │ │ + ldr r3, [pc, #600] @ 1835bc │ │ │ │ mov r1, #235 @ 0xeb │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #824] @ 1835c4 │ │ │ │ + ldr r3, [pc, #824] @ 1836a8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #812] @ 1835c8 │ │ │ │ - ldr r1, [pc, #812] @ 1835cc │ │ │ │ - ldr r0, [pc, #812] @ 1835d0 │ │ │ │ + ldr r2, [pc, #812] @ 1836ac │ │ │ │ + ldr r1, [pc, #812] @ 1836b0 │ │ │ │ + ldr r0, [pc, #812] @ 1836b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 182a84 │ │ │ │ - ldr r3, [pc, #536] @ 1834d8 │ │ │ │ - ldr r1, [pc, #784] @ 1835d4 │ │ │ │ + b 182b68 │ │ │ │ + ldr r3, [pc, #536] @ 1835bc │ │ │ │ + ldr r1, [pc, #784] @ 1836b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #780] @ 1835d8 │ │ │ │ + ldr r0, [pc, #780] @ 1836bc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 182e1c │ │ │ │ + b 182f00 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #740] @ 1835dc │ │ │ │ - ldr r3, [pc, #740] @ 1835e0 │ │ │ │ - ldr r1, [pc, #740] @ 1835e4 │ │ │ │ - ldr r0, [pc, #740] @ 1835e8 │ │ │ │ + ldr r2, [pc, #740] @ 1836c0 │ │ │ │ + ldr r3, [pc, #740] @ 1836c4 │ │ │ │ + ldr r1, [pc, #740] @ 1836c8 │ │ │ │ + ldr r0, [pc, #740] @ 1836cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 182e98 │ │ │ │ - ldr r3, [pc, #440] @ 1834d8 │ │ │ │ - ldr r1, [pc, #712] @ 1835ec │ │ │ │ + b 182f7c │ │ │ │ + ldr r3, [pc, #440] @ 1835bc │ │ │ │ + ldr r1, [pc, #712] @ 1836d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #708] @ 1835f0 │ │ │ │ + ldr r0, [pc, #708] @ 1836d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl b6f00 │ │ │ │ - b 182a84 │ │ │ │ + b 182b68 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182b8c │ │ │ │ + b 182c70 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 182a54 │ │ │ │ + b 182b38 │ │ │ │ bl a4764 │ │ │ │ - b 183038 │ │ │ │ - ldr r3, [pc, #376] @ 1834d8 │ │ │ │ - ldr r1, [pc, #656] @ 1835f4 │ │ │ │ + b 18311c │ │ │ │ + ldr r3, [pc, #376] @ 1835bc │ │ │ │ + ldr r1, [pc, #656] @ 1836d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #652] @ 1835f8 │ │ │ │ + ldr r0, [pc, #652] @ 1836dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ bl b6f00 │ │ │ │ - b 182a84 │ │ │ │ + b 182b68 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #624] @ 1835fc │ │ │ │ - ldr r1, [pc, #624] @ 183600 │ │ │ │ - ldr r0, [pc, #624] @ 183604 │ │ │ │ + ldr r3, [pc, #624] @ 1836e0 │ │ │ │ + ldr r1, [pc, #624] @ 1836e4 │ │ │ │ + ldr r0, [pc, #624] @ 1836e8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #620] @ 183608 │ │ │ │ + ldr r2, [pc, #620] @ 1836ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #604] @ 18360c │ │ │ │ - ldr r1, [pc, #604] @ 183610 │ │ │ │ - ldr r0, [pc, #604] @ 183614 │ │ │ │ + ldr r3, [pc, #604] @ 1836f0 │ │ │ │ + ldr r1, [pc, #604] @ 1836f4 │ │ │ │ + ldr r0, [pc, #604] @ 1836f8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #600] @ 183618 │ │ │ │ + ldr r2, [pc, #600] @ 1836fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #584] @ 18361c │ │ │ │ - ldr r1, [pc, #584] @ 183620 │ │ │ │ - ldr r0, [pc, #584] @ 183624 │ │ │ │ + ldr r3, [pc, #584] @ 183700 │ │ │ │ + ldr r1, [pc, #584] @ 183704 │ │ │ │ + ldr r0, [pc, #584] @ 183708 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #580] @ 183628 │ │ │ │ + ldr r2, [pc, #580] @ 18370c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #564] @ 18362c │ │ │ │ - ldr r1, [pc, #564] @ 183630 │ │ │ │ - ldr r0, [pc, #564] @ 183634 │ │ │ │ + ldr r3, [pc, #564] @ 183710 │ │ │ │ + ldr r1, [pc, #564] @ 183714 │ │ │ │ + ldr r0, [pc, #564] @ 183718 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #560] @ 183638 │ │ │ │ + ldr r2, [pc, #560] @ 18371c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #544] @ 18363c │ │ │ │ - ldr r1, [pc, #544] @ 183640 │ │ │ │ - ldr r0, [pc, #544] @ 183644 │ │ │ │ + ldr r3, [pc, #544] @ 183720 │ │ │ │ + ldr r1, [pc, #544] @ 183724 │ │ │ │ + ldr r0, [pc, #544] @ 183728 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #540] @ 183648 │ │ │ │ + ldr r2, [pc, #540] @ 18372c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #524] @ 18364c │ │ │ │ - ldr r1, [pc, #524] @ 183650 │ │ │ │ - ldr r0, [pc, #524] @ 183654 │ │ │ │ + ldr r3, [pc, #524] @ 183730 │ │ │ │ + ldr r1, [pc, #524] @ 183734 │ │ │ │ + ldr r0, [pc, #524] @ 183738 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #520] @ 183658 │ │ │ │ + ldr r2, [pc, #520] @ 18373c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #504] @ 18365c │ │ │ │ - ldr r1, [pc, #504] @ 183660 │ │ │ │ - ldr r0, [pc, #504] @ 183664 │ │ │ │ + ldr r3, [pc, #504] @ 183740 │ │ │ │ + ldr r1, [pc, #504] @ 183744 │ │ │ │ + ldr r0, [pc, #504] @ 183748 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #500] @ 183668 │ │ │ │ + ldr r2, [pc, #500] @ 18374c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #484] @ 18366c │ │ │ │ - ldr r1, [pc, #484] @ 183670 │ │ │ │ - ldr r0, [pc, #484] @ 183674 │ │ │ │ + ldr r3, [pc, #484] @ 183750 │ │ │ │ + ldr r1, [pc, #484] @ 183754 │ │ │ │ + ldr r0, [pc, #484] @ 183758 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #480] @ 183678 │ │ │ │ + ldr r2, [pc, #480] @ 18375c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #464] @ 18367c │ │ │ │ - ldr r1, [pc, #464] @ 183680 │ │ │ │ - ldr r0, [pc, #464] @ 183684 │ │ │ │ + ldr r3, [pc, #464] @ 183760 │ │ │ │ + ldr r1, [pc, #464] @ 183764 │ │ │ │ + ldr r0, [pc, #464] @ 183768 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #460] @ 183688 │ │ │ │ + ldr r2, [pc, #460] @ 18376c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2288 @ 0x8f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq sp, fp, ip, lsr #19 │ │ │ │ + eoreq sp, fp, r8, asr #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq sp, fp, r0, lsl #19 │ │ │ │ + mlaeq fp, ip, r8, sp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq fp, r7, r8, lsl #25 │ │ │ │ - eoreq fp, r7, r8, lsr #20 │ │ │ │ - eoreq sp, fp, r8, lsr #14 │ │ │ │ - strdeq fp, [r7], -ip @ │ │ │ │ - mlaeq r7, ip, r6, fp │ │ │ │ - eoreq fp, r7, ip, lsr #17 │ │ │ │ - eoreq fp, r7, r8, asr #12 │ │ │ │ + eoreq fp, r7, ip, lsl #25 │ │ │ │ + eoreq fp, r7, ip, lsr #20 │ │ │ │ + eoreq sp, fp, r4, asr #12 │ │ │ │ + eoreq fp, r7, r0, lsl #18 │ │ │ │ + eoreq fp, r7, r0, lsr #13 │ │ │ │ + @ instruction: 0x0027b8b0 │ │ │ │ + eoreq fp, r7, ip, asr #12 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq fp, r7, ip, lsr r7 │ │ │ │ - ldrdeq fp, [r7], -ip @ │ │ │ │ - strdeq fp, [r7], -ip @ │ │ │ │ - eoreq sp, r7, r0, lsl #14 │ │ │ │ - @ instruction: 0x00280db4 │ │ │ │ - mlaeq r7, ip, r4, fp │ │ │ │ - eoreq sp, r7, r8, lsr r7 │ │ │ │ - mlaeq r8, r0, sp, r0 │ │ │ │ - eoreq fp, r7, r4, asr r4 │ │ │ │ - @ instruction: 0x0027b6b4 │ │ │ │ + eoreq fp, r7, r0, asr #14 │ │ │ │ + eoreq fp, r7, r0, ror #9 │ │ │ │ + eoreq fp, r7, r0, lsl #14 │ │ │ │ + eoreq sp, r7, r4, lsl #14 │ │ │ │ + @ instruction: 0x00280db8 │ │ │ │ + eoreq fp, r7, r0, lsr #9 │ │ │ │ + eoreq sp, r7, ip, lsr r7 │ │ │ │ + mlaeq r8, r4, sp, r0 │ │ │ │ + eoreq fp, r7, r8, asr r4 │ │ │ │ + @ instruction: 0x0027b6b8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq ip, r7, ip, lsl #30 │ │ │ │ - eoreq fp, r7, r8, ror #10 │ │ │ │ - eoreq fp, r7, r4, lsl #6 │ │ │ │ - eoreq fp, r7, ip, ror #9 │ │ │ │ - eoreq fp, r7, ip, lsl #5 │ │ │ │ - eoreq r0, r8, ip, asr #23 │ │ │ │ - eoreq r0, r8, ip, lsr #25 │ │ │ │ + eoreq ip, r7, r0, lsl pc │ │ │ │ + eoreq fp, r7, ip, ror #10 │ │ │ │ + eoreq fp, r7, r8, lsl #6 │ │ │ │ + strdeq fp, [r7], -r0 @ │ │ │ │ + mlaeq r7, r0, r2, fp │ │ │ │ + ldrdeq r0, [r8], -r0 @ │ │ │ │ + @ instruction: 0x00280cb0 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - eoreq pc, r7, r8, asr #21 │ │ │ │ - eoreq fp, r7, ip, lsl r4 │ │ │ │ - @ instruction: 0x0027b1bc │ │ │ │ - eoreq sp, r7, ip, lsl #23 │ │ │ │ - @ instruction: 0x002809b0 │ │ │ │ - ldrdeq fp, [r7], -r4 @ │ │ │ │ - eoreq fp, r7, r4, ror r0 │ │ │ │ - @ instruction: 0x0027b2b4 │ │ │ │ - eoreq fp, r7, r4, asr r0 │ │ │ │ - eoreq r0, r8, r8, lsr sl │ │ │ │ - eoreq r0, r8, r0, asr r9 │ │ │ │ - eoreq fp, r7, r4, ror r2 │ │ │ │ - eoreq fp, r7, r4, lsl r0 │ │ │ │ - eoreq r2, r9, ip, ror r3 │ │ │ │ - strdeq r0, [r8], -r8 @ │ │ │ │ - eoreq fp, r7, ip, lsl r2 │ │ │ │ - @ instruction: 0x0027afbc │ │ │ │ - eoreq fp, r7, r0, ror #3 │ │ │ │ - eoreq sl, r7, r0, lsl #31 │ │ │ │ - @ instruction: 0x0027b1b8 │ │ │ │ - eoreq sl, r7, r8, asr pc │ │ │ │ - eoreq r0, r8, r8, asr r8 │ │ │ │ + eoreq pc, r7, ip, asr #21 │ │ │ │ + eoreq fp, r7, r0, lsr #8 │ │ │ │ + eoreq fp, r7, r0, asr #3 │ │ │ │ + mlaeq r7, r0, fp, sp │ │ │ │ + @ instruction: 0x002809b4 │ │ │ │ + ldrdeq fp, [r7], -r8 @ │ │ │ │ + eoreq fp, r7, r8, ror r0 │ │ │ │ + @ instruction: 0x0027b2b8 │ │ │ │ + eoreq fp, r7, r8, asr r0 │ │ │ │ + eoreq r0, r8, ip, lsr sl │ │ │ │ eoreq r0, r8, r4, asr r9 │ │ │ │ - eoreq fp, r7, ip, ror r1 │ │ │ │ - eoreq sl, r7, ip, lsl pc │ │ │ │ + eoreq fp, r7, r8, ror r2 │ │ │ │ + eoreq fp, r7, r8, lsl r0 │ │ │ │ + eoreq r2, r9, r0, lsl #7 │ │ │ │ + strdeq r0, [r8], -ip @ │ │ │ │ + eoreq fp, r7, r0, lsr #4 │ │ │ │ + eoreq sl, r7, r0, asr #31 │ │ │ │ + eoreq fp, r7, r4, ror #3 │ │ │ │ + eoreq sl, r7, r4, lsl #31 │ │ │ │ + @ instruction: 0x0027b1bc │ │ │ │ + eoreq sl, r7, ip, asr pc │ │ │ │ + eoreq r0, r8, ip, asr r8 │ │ │ │ + eoreq r0, r8, r8, asr r9 │ │ │ │ + eoreq fp, r7, r0, lsl #3 │ │ │ │ + eoreq sl, r7, r0, lsr #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq r0, r8, r4, lsr r9 │ │ │ │ - eoreq fp, r7, r0, lsr r1 │ │ │ │ - ldrdeq sl, [r7], -r0 @ │ │ │ │ - eoreq r2, r9, r8, lsr #4 │ │ │ │ - eoreq r0, r8, r4, lsr #15 │ │ │ │ - eoreq fp, r7, r8, asr #1 │ │ │ │ - eoreq sl, r7, r8, ror #28 │ │ │ │ - eoreq fp, r7, r4, lsr #1 │ │ │ │ - eoreq sl, r7, r0, asr #28 │ │ │ │ - eoreq r0, r8, r4, asr #14 │ │ │ │ - eoreq r0, r8, r0, asr #16 │ │ │ │ - eoreq fp, r7, r8, rrx │ │ │ │ - eoreq sl, r7, r8, lsl #28 │ │ │ │ - eoreq fp, r7, r4, asr #32 │ │ │ │ - eoreq sl, r7, r4, ror #27 │ │ │ │ - eoreq fp, r7, r4 │ │ │ │ - eoreq sl, r7, r4, lsr #27 │ │ │ │ - ldrdeq pc, [r9], -r8 @ │ │ │ │ - ldrdeq r1, [r7], -ip @ │ │ │ │ - eoreq r0, r8, r4, ror r4 │ │ │ │ + eoreq r0, r8, r8, lsr r9 │ │ │ │ + eoreq fp, r7, r4, lsr r1 │ │ │ │ + ldrdeq sl, [r7], -r4 @ │ │ │ │ + eoreq r2, r9, ip, lsr #4 │ │ │ │ + eoreq r0, r8, r8, lsr #15 │ │ │ │ + eoreq fp, r7, ip, asr #1 │ │ │ │ + eoreq sl, r7, ip, ror #28 │ │ │ │ + eoreq fp, r7, r8, lsr #1 │ │ │ │ + eoreq sl, r7, r4, asr #28 │ │ │ │ + eoreq r0, r8, r8, asr #14 │ │ │ │ + eoreq r0, r8, r4, asr #16 │ │ │ │ + eoreq fp, r7, ip, rrx │ │ │ │ + eoreq sl, r7, ip, lsl #28 │ │ │ │ + eoreq fp, r7, r8, asr #32 │ │ │ │ + eoreq sl, r7, r8, ror #27 │ │ │ │ + eoreq fp, r7, r8 │ │ │ │ + eoreq sl, r7, r8, lsr #27 │ │ │ │ + ldrdeq pc, [r9], -ip @ │ │ │ │ + eoreq r1, r7, r0, ror #29 │ │ │ │ + eoreq r0, r8, r8, ror r4 │ │ │ │ andeq r5, r1, sp, asr #1 │ │ │ │ - @ instruction: 0x0029fdb4 │ │ │ │ - @ instruction: 0x00271eb8 │ │ │ │ - eoreq pc, r7, r4, ror #24 │ │ │ │ + @ instruction: 0x0029fdb8 │ │ │ │ + @ instruction: 0x00271ebc │ │ │ │ + eoreq pc, r7, r8, ror #24 │ │ │ │ strdeq r5, [r1], -r7 │ │ │ │ - mlaeq r9, r0, sp, pc @ │ │ │ │ - mlaeq r7, r4, lr, r1 │ │ │ │ - eoreq pc, r7, r8, asr #10 │ │ │ │ + mlaeq r9, r4, sp, pc @ │ │ │ │ + mlaeq r7, r8, lr, r1 │ │ │ │ + eoreq pc, r7, ip, asr #10 │ │ │ │ muleq r1, fp, r0 │ │ │ │ - eoreq pc, r9, ip, ror #26 │ │ │ │ - eoreq r1, r7, r0, ror lr │ │ │ │ - eoreq r0, r8, r8, lsl r4 │ │ │ │ + eoreq pc, r9, r0, ror sp @ │ │ │ │ + eoreq r1, r7, r4, ror lr │ │ │ │ + eoreq r0, r8, ip, lsl r4 │ │ │ │ andeq r5, r1, r8, ror #1 │ │ │ │ - eoreq pc, r9, r8, asr #26 │ │ │ │ - eoreq r1, r7, ip, asr #28 │ │ │ │ - eoreq r0, r8, r0, asr #12 │ │ │ │ + eoreq pc, r9, ip, asr #26 │ │ │ │ + eoreq r1, r7, r0, asr lr │ │ │ │ + eoreq r0, r8, r4, asr #12 │ │ │ │ andeq r5, r1, r1, lsr #1 │ │ │ │ - eoreq pc, r9, r4, lsr #26 │ │ │ │ - eoreq r1, r7, r8, lsr #28 │ │ │ │ - eoreq r0, r8, r0, ror #7 │ │ │ │ + eoreq pc, r9, r8, lsr #26 │ │ │ │ + eoreq r1, r7, ip, lsr #28 │ │ │ │ + eoreq r0, r8, r4, ror #7 │ │ │ │ andeq r5, r1, r9, ror #1 │ │ │ │ - eoreq pc, r9, r0, lsl #26 │ │ │ │ - eoreq r1, r7, r4, lsl #28 │ │ │ │ - eoreq pc, r7, r0, lsr #23 │ │ │ │ + eoreq pc, r9, r4, lsl #26 │ │ │ │ + eoreq r1, r7, r8, lsl #28 │ │ │ │ + eoreq pc, r7, r4, lsr #23 │ │ │ │ strdeq r5, [r1], -r6 │ │ │ │ - ldrdeq pc, [r9], -ip @ │ │ │ │ - eoreq r1, r7, r0, ror #27 │ │ │ │ - eoreq r0, r8, r4, lsr r6 │ │ │ │ + eoreq pc, r9, r0, ror #25 │ │ │ │ + eoreq r1, r7, r4, ror #27 │ │ │ │ + eoreq r0, r8, r8, lsr r6 │ │ │ │ andeq r5, r1, r2, lsr #1 │ │ │ │ - @ instruction: 0x0029fcb8 │ │ │ │ - @ instruction: 0x00271dbc │ │ │ │ - eoreq r0, r8, r4, asr #6 │ │ │ │ + @ instruction: 0x0029fcbc │ │ │ │ + eoreq r1, r7, r0, asr #27 │ │ │ │ + eoreq r0, r8, r8, asr #6 │ │ │ │ andeq r5, r1, ip, asr #1 │ │ │ │ │ │ │ │ -0018368c : │ │ │ │ +00183770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 183750 │ │ │ │ + ldr ip, [pc, #172] @ 183834 │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 183754 │ │ │ │ + ldr lr, [pc, #156] @ 183838 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3200 @ 0xc80 │ │ │ │ - ldr ip, [pc, #144] @ 183758 │ │ │ │ + ldr ip, [pc, #144] @ 18383c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -317247,977 +317304,977 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 183720 │ │ │ │ + beq 183804 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 182628 │ │ │ │ - ldr r2, [pc, #52] @ 18375c │ │ │ │ - ldr r3, [pc, #44] @ 183758 │ │ │ │ + bl 18270c │ │ │ │ + ldr r2, [pc, #52] @ 183840 │ │ │ │ + ldr r3, [pc, #44] @ 18383c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 18374c │ │ │ │ + bne 183830 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r3, sp, ip, asr r4 │ │ │ │ - eoreq ip, fp, r4, lsr r9 │ │ │ │ + eoreq r3, sp, r8, ror r3 │ │ │ │ + eoreq ip, fp, r0, asr r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - ldrdeq ip, [fp], -r0 @ │ │ │ │ + eoreq ip, fp, ip, ror #15 │ │ │ │ │ │ │ │ -00183760 : │ │ │ │ +00183844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 18379c │ │ │ │ - ldr r2, [pc, #36] @ 1837a0 │ │ │ │ + ldr r3, [pc, #36] @ 183880 │ │ │ │ + ldr r2, [pc, #36] @ 183884 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 182628 │ │ │ │ + bl 18270c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq ip, fp, r0, lsl #17 │ │ │ │ + mlaeq fp, ip, r7, ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001837a4 : │ │ │ │ +00183888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 18384c │ │ │ │ + ldr r3, [pc, #132] @ 183930 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3248 @ 0xcb0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 183850 │ │ │ │ + ldr r5, [pc, #108] @ 183934 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 183844 │ │ │ │ - ldr r3, [pc, #96] @ 183854 │ │ │ │ + beq 183928 │ │ │ │ + ldr r3, [pc, #96] @ 183938 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 183810 │ │ │ │ + bne 1838f4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 183760 │ │ │ │ - ldr r0, [pc, #64] @ 183858 │ │ │ │ + b 183844 │ │ │ │ + ldr r0, [pc, #64] @ 18393c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 18385c │ │ │ │ - ldr r1, [pc, #52] @ 183860 │ │ │ │ - ldr r0, [pc, #52] @ 183864 │ │ │ │ + ldr r3, [pc, #52] @ 183940 │ │ │ │ + ldr r1, [pc, #52] @ 183944 │ │ │ │ + ldr r0, [pc, #52] @ 183948 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r3, sp, r8, lsr r3 │ │ │ │ - eoreq ip, fp, r8, lsl r8 │ │ │ │ + eoreq r3, sp, r4, asr r2 │ │ │ │ + eoreq ip, fp, r4, lsr r7 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ - eoreq sl, r7, r8, lsr #22 │ │ │ │ + eoreq sl, r7, ip, lsr #22 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq ip, r7, r4, ror #23 │ │ │ │ - ldrdeq sl, [r7], -ip @ │ │ │ │ + eoreq ip, r7, r8, ror #23 │ │ │ │ + eoreq sl, r7, r0, ror #17 │ │ │ │ │ │ │ │ -00183868 : │ │ │ │ +0018394c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 1838a8 │ │ │ │ - ldr r3, [pc, #40] @ 1838ac │ │ │ │ + ldr ip, [pc, #40] @ 18398c │ │ │ │ + ldr r3, [pc, #40] @ 183990 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 182628 │ │ │ │ + bl 18270c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq ip, fp, r8, ror r7 │ │ │ │ + mlaeq fp, r4, r6, ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001838b0 : │ │ │ │ +00183994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 1839b0 │ │ │ │ + ldr ip, [pc, #220] @ 183a94 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 1839b4 │ │ │ │ + ldr r3, [pc, #212] @ 183a98 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 1839b8 │ │ │ │ + ldr r3, [pc, #188] @ 183a9c │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3296 @ 0xce0 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 1839bc │ │ │ │ + ldr r5, [pc, #164] @ 183aa0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1839a4 │ │ │ │ - ldr r3, [pc, #152] @ 1839c0 │ │ │ │ + beq 183a88 │ │ │ │ + ldr r3, [pc, #152] @ 183aa4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 183970 │ │ │ │ + bne 183a54 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 183868 │ │ │ │ - ldr r2, [pc, #120] @ 1839c4 │ │ │ │ - ldr r3, [pc, #100] @ 1839b4 │ │ │ │ + bl 18394c │ │ │ │ + ldr r2, [pc, #120] @ 183aa8 │ │ │ │ + ldr r3, [pc, #100] @ 183a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1839ac │ │ │ │ + bne 183a90 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 1839c8 │ │ │ │ + ldr r0, [pc, #80] @ 183aac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 1839cc │ │ │ │ - ldr r1, [pc, #68] @ 1839d0 │ │ │ │ - ldr r0, [pc, #68] @ 1839d4 │ │ │ │ + ldr r3, [pc, #68] @ 183ab0 │ │ │ │ + ldr r1, [pc, #68] @ 183ab4 │ │ │ │ + ldr r0, [pc, #68] @ 183ab8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 183944 │ │ │ │ + b 183a28 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, fp, ip, lsl r7 │ │ │ │ + eoreq ip, fp, r8, lsr r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r3, sp, r4, lsl #4 │ │ │ │ - eoreq ip, fp, r4, ror #13 │ │ │ │ + eoreq r3, sp, r0, lsr #2 │ │ │ │ + eoreq ip, fp, r0, lsl #12 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ - eoreq ip, fp, ip, lsr #13 │ │ │ │ - eoreq sl, r7, r8, asr #19 │ │ │ │ + eoreq ip, fp, r8, asr #11 │ │ │ │ + eoreq sl, r7, ip, asr #19 │ │ │ │ muleq r0, r4, fp │ │ │ │ - mlaeq r7, r0, sl, ip │ │ │ │ - eoreq sl, r7, ip, ror r7 │ │ │ │ + mlaeq r7, r4, sl, ip │ │ │ │ + eoreq sl, r7, r0, lsl #15 │ │ │ │ │ │ │ │ -001839d8 : │ │ │ │ +00183abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 183af4 │ │ │ │ + ldr r2, [pc, #256] @ 183bd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 183aa0 │ │ │ │ + beq 183b84 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 183af8 │ │ │ │ + ldr r3, [pc, #224] @ 183bdc │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 183a88 │ │ │ │ + beq 183b6c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 182628 │ │ │ │ + bl 18270c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 183a60 │ │ │ │ + beq 183b44 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 183ad8 │ │ │ │ + beq 183bbc │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183a7c │ │ │ │ + beq 183b60 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 183ac4 │ │ │ │ + beq 183ba8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 183a30 │ │ │ │ - ldr r3, [pc, #80] @ 183af8 │ │ │ │ + b 183b14 │ │ │ │ + ldr r3, [pc, #80] @ 183bdc │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183ae4 │ │ │ │ + beq 183bc8 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 183a18 │ │ │ │ + b 183afc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183a60 │ │ │ │ + b 183b44 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 183a20 │ │ │ │ - b 183a98 │ │ │ │ - eoreq ip, fp, r4, lsl #12 │ │ │ │ + bne 183b04 │ │ │ │ + b 183b7c │ │ │ │ + eoreq ip, fp, r0, lsr #10 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00183afc : │ │ │ │ +00183be0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 183c1c │ │ │ │ + ldr ip, [pc, #252] @ 183d00 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 183c20 │ │ │ │ + ldr r3, [pc, #244] @ 183d04 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 183c24 │ │ │ │ + ldr r3, [pc, #220] @ 183d08 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #3344 @ 0xd10 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 183c28 │ │ │ │ + ldr r5, [pc, #168] @ 183d0c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 183c10 │ │ │ │ - ldr r3, [pc, #156] @ 183c2c │ │ │ │ + beq 183cf4 │ │ │ │ + ldr r3, [pc, #156] @ 183d10 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 183bdc │ │ │ │ + bne 183cc0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 1839d8 │ │ │ │ - ldr r2, [pc, #120] @ 183c30 │ │ │ │ - ldr r3, [pc, #100] @ 183c20 │ │ │ │ + bl 183abc │ │ │ │ + ldr r2, [pc, #120] @ 183d14 │ │ │ │ + ldr r3, [pc, #100] @ 183d04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 183c18 │ │ │ │ + bne 183cfc │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 183c34 │ │ │ │ + ldr r0, [pc, #80] @ 183d18 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 183c38 │ │ │ │ - ldr r1, [pc, #68] @ 183c3c │ │ │ │ - ldr r0, [pc, #68] @ 183c40 │ │ │ │ + ldr r3, [pc, #68] @ 183d1c │ │ │ │ + ldr r1, [pc, #68] @ 183d20 │ │ │ │ + ldr r0, [pc, #68] @ 183d24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 183bb0 │ │ │ │ + b 183c94 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq ip, [fp], -r0 @ │ │ │ │ + eoreq ip, fp, ip, ror #7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x002d2fb4 │ │ │ │ - eoreq ip, fp, ip, ror r4 │ │ │ │ + ldrdeq r2, [sp], -r0 @ │ │ │ │ + mlaeq fp, r8, r3, ip │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ - eoreq ip, fp, r0, asr #8 │ │ │ │ - eoreq sl, r7, ip, asr r7 │ │ │ │ + eoreq ip, fp, ip, asr r3 │ │ │ │ + eoreq sl, r7, r0, ror #14 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq ip, r7, ip, lsr #16 │ │ │ │ - eoreq sl, r7, r0, lsl r5 │ │ │ │ + eoreq ip, r7, r0, lsr r8 │ │ │ │ + eoreq sl, r7, r4, lsl r5 │ │ │ │ │ │ │ │ -00183c44 : │ │ │ │ +00183d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1460] @ 184210 │ │ │ │ - ldr r1, [pc, #1460] @ 184214 │ │ │ │ + ldr ip, [pc, #1460] @ 1842f4 │ │ │ │ + ldr r1, [pc, #1460] @ 1842f8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1452] @ 184218 │ │ │ │ - ldr r2, [pc, #1452] @ 18421c │ │ │ │ - ldr r3, [pc, #1452] @ 184220 │ │ │ │ + ldr r5, [pc, #1452] @ 1842fc │ │ │ │ + ldr r2, [pc, #1452] @ 184300 │ │ │ │ + ldr r3, [pc, #1452] @ 184304 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 183ea0 │ │ │ │ - ldr r3, [pc, #1400] @ 184224 │ │ │ │ + beq 183f84 │ │ │ │ + ldr r3, [pc, #1400] @ 184308 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 1839d8 │ │ │ │ + bl 183abc │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 183e38 │ │ │ │ + bne 183f1c │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 183f70 │ │ │ │ + beq 184054 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 184028 │ │ │ │ + beq 18410c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1841a4 │ │ │ │ - ldr r2, [pc, #1292] @ 184228 │ │ │ │ + beq 184288 │ │ │ │ + ldr r2, [pc, #1292] @ 18430c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1841ec │ │ │ │ - ldr r2, [pc, #1280] @ 18422c │ │ │ │ + beq 1842d0 │ │ │ │ + ldr r2, [pc, #1280] @ 184310 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 184178 │ │ │ │ + beq 18425c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 1841a0 │ │ │ │ + ble 184284 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 1841a0 │ │ │ │ + beq 184284 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 183d78 │ │ │ │ + beq 183e5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 183f64 │ │ │ │ + beq 184048 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 183ef0 │ │ │ │ + beq 183fd4 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 184154 │ │ │ │ + beq 184238 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183dac │ │ │ │ + beq 183e90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 18401c │ │ │ │ + beq 184100 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1841c8 │ │ │ │ + beq 1842ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183dd0 │ │ │ │ + beq 183eb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 184010 │ │ │ │ + beq 1840f4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 18417c │ │ │ │ + beq 184260 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183df4 │ │ │ │ + beq 183ed8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 184004 │ │ │ │ - ldr r3, [pc, #1064] @ 184224 │ │ │ │ + beq 1840e8 │ │ │ │ + ldr r3, [pc, #1064] @ 184308 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1052] @ 184230 │ │ │ │ - ldr r3, [pc, #1020] @ 184214 │ │ │ │ + ldr r2, [pc, #1052] @ 184314 │ │ │ │ + ldr r3, [pc, #1020] @ 1842f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 184078 │ │ │ │ + bne 18415c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183e5c │ │ │ │ + beq 183f40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 183e5c │ │ │ │ + bne 183f40 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183e80 │ │ │ │ + beq 183f64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 183e80 │ │ │ │ + bne 183f64 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #940] @ 184234 │ │ │ │ - ldr r1, [pc, #940] @ 184238 │ │ │ │ + ldr r3, [pc, #940] @ 184318 │ │ │ │ + ldr r1, [pc, #940] @ 18431c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 183e0c │ │ │ │ + b 183ef0 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 183cf4 │ │ │ │ - ldr r3, [pc, #872] @ 18423c │ │ │ │ - ldr r1, [pc, #872] @ 184240 │ │ │ │ - ldr r0, [pc, #872] @ 184244 │ │ │ │ + bne 183dd8 │ │ │ │ + ldr r3, [pc, #872] @ 184320 │ │ │ │ + ldr r1, [pc, #872] @ 184324 │ │ │ │ + ldr r0, [pc, #872] @ 184328 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #868] @ 184248 │ │ │ │ + ldr r2, [pc, #868] @ 18432c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 18410c │ │ │ │ + beq 1841f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183f14 │ │ │ │ + beq 183ff8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 184030 │ │ │ │ + beq 184114 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1840e8 │ │ │ │ + beq 1841cc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183f38 │ │ │ │ + beq 18401c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 18403c │ │ │ │ + beq 184120 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1840c4 │ │ │ │ + beq 1841a8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183f5c │ │ │ │ + beq 184040 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 184048 │ │ │ │ + beq 18412c │ │ │ │ bl aa3f4 │ │ │ │ - b 183e98 │ │ │ │ + b 183f7c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183d78 │ │ │ │ + b 183e5c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183f8c │ │ │ │ + beq 184070 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 18406c │ │ │ │ + beq 184150 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 184130 │ │ │ │ + beq 184214 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183fb0 │ │ │ │ + beq 184094 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 184060 │ │ │ │ + beq 184144 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1840a0 │ │ │ │ + beq 184184 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183fd4 │ │ │ │ + beq 1840b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 184054 │ │ │ │ + beq 184138 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 18407c │ │ │ │ + beq 184160 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 183e98 │ │ │ │ + beq 183f7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 183e98 │ │ │ │ + bne 183f7c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183e98 │ │ │ │ + b 183f7c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183df4 │ │ │ │ + b 183ed8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183dd0 │ │ │ │ + b 183eb4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183dac │ │ │ │ + b 183e90 │ │ │ │ bl aa8fc │ │ │ │ - b 183d04 │ │ │ │ + b 183de8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183f14 │ │ │ │ + b 183ff8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183f38 │ │ │ │ + b 18401c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183f5c │ │ │ │ + b 184040 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183fd4 │ │ │ │ + b 1840b8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183fb0 │ │ │ │ + b 184094 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 183f8c │ │ │ │ + b 184070 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 18424c │ │ │ │ - ldr r1, [pc, #456] @ 184250 │ │ │ │ - ldr r0, [pc, #456] @ 184254 │ │ │ │ + ldr r3, [pc, #456] @ 184330 │ │ │ │ + ldr r1, [pc, #456] @ 184334 │ │ │ │ + ldr r0, [pc, #456] @ 184338 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 184258 │ │ │ │ + ldr r2, [pc, #452] @ 18433c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 18425c │ │ │ │ - ldr r1, [pc, #436] @ 184260 │ │ │ │ - ldr r0, [pc, #436] @ 184264 │ │ │ │ + ldr r3, [pc, #436] @ 184340 │ │ │ │ + ldr r1, [pc, #436] @ 184344 │ │ │ │ + ldr r0, [pc, #436] @ 184348 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 184268 │ │ │ │ + ldr r2, [pc, #432] @ 18434c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 18426c │ │ │ │ - ldr r1, [pc, #416] @ 184270 │ │ │ │ - ldr r0, [pc, #416] @ 184274 │ │ │ │ + ldr r3, [pc, #416] @ 184350 │ │ │ │ + ldr r1, [pc, #416] @ 184354 │ │ │ │ + ldr r0, [pc, #416] @ 184358 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 184278 │ │ │ │ + ldr r2, [pc, #412] @ 18435c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 18427c │ │ │ │ - ldr r1, [pc, #396] @ 184280 │ │ │ │ - ldr r0, [pc, #396] @ 184284 │ │ │ │ + ldr r3, [pc, #396] @ 184360 │ │ │ │ + ldr r1, [pc, #396] @ 184364 │ │ │ │ + ldr r0, [pc, #396] @ 184368 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 184288 │ │ │ │ + ldr r2, [pc, #392] @ 18436c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 18428c │ │ │ │ - ldr r1, [pc, #376] @ 184290 │ │ │ │ - ldr r0, [pc, #376] @ 184294 │ │ │ │ + ldr r3, [pc, #376] @ 184370 │ │ │ │ + ldr r1, [pc, #376] @ 184374 │ │ │ │ + ldr r0, [pc, #376] @ 184378 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 184298 │ │ │ │ + ldr r2, [pc, #372] @ 18437c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 18429c │ │ │ │ - ldr r1, [pc, #356] @ 1842a0 │ │ │ │ - ldr r0, [pc, #356] @ 1842a4 │ │ │ │ + ldr r3, [pc, #356] @ 184380 │ │ │ │ + ldr r1, [pc, #356] @ 184384 │ │ │ │ + ldr r0, [pc, #356] @ 184388 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 1842a8 │ │ │ │ + ldr r2, [pc, #352] @ 18438c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 1842ac │ │ │ │ - ldr r1, [pc, #336] @ 1842b0 │ │ │ │ - ldr r0, [pc, #336] @ 1842b4 │ │ │ │ + ldr r3, [pc, #336] @ 184390 │ │ │ │ + ldr r1, [pc, #336] @ 184394 │ │ │ │ + ldr r0, [pc, #336] @ 184398 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 1842b8 │ │ │ │ + ldr r2, [pc, #332] @ 18439c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 1842bc │ │ │ │ - ldr r1, [pc, #312] @ 1842c0 │ │ │ │ - ldr r0, [pc, #312] @ 1842c4 │ │ │ │ + ldr r3, [pc, #312] @ 1843a0 │ │ │ │ + ldr r1, [pc, #312] @ 1843a4 │ │ │ │ + ldr r0, [pc, #312] @ 1843a8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 1842c8 │ │ │ │ + ldr r2, [pc, #308] @ 1843ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #288] @ 1842cc │ │ │ │ - ldr r1, [pc, #288] @ 1842d0 │ │ │ │ - ldr r0, [pc, #288] @ 1842d4 │ │ │ │ + ldr r3, [pc, #288] @ 1843b0 │ │ │ │ + ldr r1, [pc, #288] @ 1843b4 │ │ │ │ + ldr r0, [pc, #288] @ 1843b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 1842d8 │ │ │ │ - ldr r1, [pc, #264] @ 1842dc │ │ │ │ - ldr r0, [pc, #264] @ 1842e0 │ │ │ │ + ldr r3, [pc, #264] @ 1843bc │ │ │ │ + ldr r1, [pc, #264] @ 1843c0 │ │ │ │ + ldr r0, [pc, #264] @ 1843c4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 1842e4 │ │ │ │ + ldr r2, [pc, #260] @ 1843c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 1842e8 │ │ │ │ - ldr r1, [pc, #244] @ 1842ec │ │ │ │ - ldr r0, [pc, #244] @ 1842f0 │ │ │ │ + ldr r3, [pc, #244] @ 1843cc │ │ │ │ + ldr r1, [pc, #244] @ 1843d0 │ │ │ │ + ldr r0, [pc, #244] @ 1843d4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 1842f4 │ │ │ │ + ldr r2, [pc, #240] @ 1843d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaeq fp, ip, r3, ip │ │ │ │ + @ instruction: 0x002bc2b8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq ip, fp, r8, ror r3 │ │ │ │ + mlaeq fp, r4, r2, ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq ip, fp, r4, ror #3 │ │ │ │ + eoreq ip, fp, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq ip, r7, r8, asr #11 │ │ │ │ - mlaeq r9, r0, r2, pc @ │ │ │ │ - mlaeq r7, r4, r3, r1 │ │ │ │ - eoreq r1, r7, r8, asr #7 │ │ │ │ + eoreq ip, r7, ip, asr #11 │ │ │ │ + mlaeq r9, r4, r2, pc @ │ │ │ │ + mlaeq r7, r8, r3, r1 │ │ │ │ + eoreq r1, r7, ip, asr #7 │ │ │ │ andeq r5, r1, r4, lsr #5 │ │ │ │ - eoreq pc, r9, r0, ror #1 │ │ │ │ - eoreq r1, r7, r4, ror #3 │ │ │ │ - @ instruction: 0x0027c3b4 │ │ │ │ + eoreq pc, r9, r4, ror #1 │ │ │ │ + eoreq r1, r7, r8, ror #3 │ │ │ │ + @ instruction: 0x0027c3b8 │ │ │ │ andeq r5, r1, r7, lsr #5 │ │ │ │ - strheq pc, [r9], -ip @ │ │ │ │ - eoreq r1, r7, r0, asr #3 │ │ │ │ - eoreq ip, r7, r4, lsl #7 │ │ │ │ + eoreq pc, r9, r0, asr #1 │ │ │ │ + eoreq r1, r7, r4, asr #3 │ │ │ │ + eoreq ip, r7, r8, lsl #7 │ │ │ │ andeq r5, r1, r6, lsr #5 │ │ │ │ - mlaeq r9, r8, r0, pc @ │ │ │ │ - mlaeq r7, ip, r1, r1 │ │ │ │ - eoreq ip, r7, ip, ror #6 │ │ │ │ + mlaeq r9, ip, r0, pc @ │ │ │ │ + eoreq r1, r7, r0, lsr #3 │ │ │ │ + eoreq ip, r7, r0, ror r3 │ │ │ │ andeq r5, r1, ip, lsr #5 │ │ │ │ - eoreq pc, r9, r4, ror r0 @ │ │ │ │ - eoreq r1, r7, r8, ror r1 │ │ │ │ - eoreq ip, r7, ip, lsr r3 │ │ │ │ + eoreq pc, r9, r8, ror r0 @ │ │ │ │ + eoreq r1, r7, ip, ror r1 │ │ │ │ + eoreq ip, r7, r0, asr #6 │ │ │ │ andeq r5, r1, fp, lsr #5 │ │ │ │ - eoreq pc, r9, r0, asr r0 @ │ │ │ │ - eoreq r1, r7, r4, asr r1 │ │ │ │ - eoreq ip, r7, ip, lsl #6 │ │ │ │ + eoreq pc, r9, r4, asr r0 @ │ │ │ │ + eoreq r1, r7, r8, asr r1 │ │ │ │ + eoreq ip, r7, r0, lsl r3 │ │ │ │ andeq r5, r1, sl, lsr #5 │ │ │ │ - eoreq pc, r9, ip, lsr #32 │ │ │ │ - eoreq r1, r7, r0, lsr r1 │ │ │ │ - eoreq ip, r7, r8, ror #5 │ │ │ │ + eoreq pc, r9, r0, lsr r0 @ │ │ │ │ + eoreq r1, r7, r4, lsr r1 │ │ │ │ + eoreq ip, r7, ip, ror #5 │ │ │ │ andeq r5, r1, r5, lsr #5 │ │ │ │ - eoreq pc, r9, r8 │ │ │ │ - eoreq r1, r7, ip, lsl #2 │ │ │ │ - eoreq ip, r7, r4, asr #5 │ │ │ │ + eoreq pc, r9, ip │ │ │ │ + eoreq r1, r7, r0, lsl r1 │ │ │ │ + eoreq ip, r7, r8, asr #5 │ │ │ │ andeq r5, r1, sp, lsl #5 │ │ │ │ - eoreq lr, r9, r0, ror #31 │ │ │ │ - eoreq r1, r7, r4, ror #1 │ │ │ │ - @ instruction: 0x0027c2b4 │ │ │ │ + eoreq lr, r9, r4, ror #31 │ │ │ │ + eoreq r1, r7, r8, ror #1 │ │ │ │ + @ instruction: 0x0027c2b8 │ │ │ │ andeq r5, r1, pc, lsl #5 │ │ │ │ - eoreq sl, r9, r8, asr #31 │ │ │ │ - eoreq r1, r7, r8, ror #3 │ │ │ │ - eoreq r1, r7, r4, lsl r2 │ │ │ │ - mlaeq r9, r4, pc, lr @ │ │ │ │ - mlaeq r7, r8, r0, r1 │ │ │ │ - eoreq ip, r7, ip, asr r2 │ │ │ │ + eoreq sl, r9, ip, asr #31 │ │ │ │ + eoreq r1, r7, ip, ror #3 │ │ │ │ + eoreq r1, r7, r8, lsl r2 │ │ │ │ + mlaeq r9, r8, pc, lr @ │ │ │ │ + mlaeq r7, ip, r0, r1 │ │ │ │ + eoreq ip, r7, r0, ror #4 │ │ │ │ andeq r5, r1, lr, lsl #5 │ │ │ │ - eoreq sl, r9, r0, lsl #31 │ │ │ │ - eoreq r1, r7, ip, asr r1 │ │ │ │ - eoreq r4, r7, r4, lsl #5 │ │ │ │ + eoreq sl, r9, r4, lsl #31 │ │ │ │ + eoreq r1, r7, r0, ror #2 │ │ │ │ + eoreq r4, r7, r8, lsl #5 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -001842f8 : │ │ │ │ +001843dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 1843a0 │ │ │ │ + ldr r3, [pc, #132] @ 184484 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3392 @ 0xd40 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 1843a4 │ │ │ │ + ldr r5, [pc, #108] @ 184488 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 184398 │ │ │ │ - ldr r3, [pc, #96] @ 1843a8 │ │ │ │ + beq 18447c │ │ │ │ + ldr r3, [pc, #96] @ 18448c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 184364 │ │ │ │ + bne 184448 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 183c44 │ │ │ │ - ldr r0, [pc, #64] @ 1843ac │ │ │ │ + b 183d28 │ │ │ │ + ldr r0, [pc, #64] @ 184490 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 1843b0 │ │ │ │ - ldr r1, [pc, #52] @ 1843b4 │ │ │ │ - ldr r0, [pc, #52] @ 1843b8 │ │ │ │ + ldr r3, [pc, #52] @ 184494 │ │ │ │ + ldr r1, [pc, #52] @ 184498 │ │ │ │ + ldr r0, [pc, #52] @ 18449c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r2, sp, r4, ror #15 │ │ │ │ - eoreq fp, fp, r4, asr #25 │ │ │ │ + eoreq r2, sp, r0, lsl #14 │ │ │ │ + eoreq fp, fp, r0, ror #23 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ - ldrdeq r9, [r7], -r4 @ │ │ │ │ + ldrdeq r9, [r7], -r8 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - strdeq ip, [r7], -r0 @ │ │ │ │ - eoreq r9, r7, r8, lsl #27 │ │ │ │ + strdeq ip, [r7], -r4 @ │ │ │ │ + eoreq r9, r7, ip, lsl #27 │ │ │ │ │ │ │ │ -001843bc : │ │ │ │ +001844a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #3908] @ 18531c │ │ │ │ + ldr r2, [pc, #3908] @ 185400 │ │ │ │ mov sl, r3 │ │ │ │ - ldr r3, [pc, #3904] @ 185320 │ │ │ │ + ldr r3, [pc, #3904] @ 185404 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r7, [pc, #3892] @ 185324 │ │ │ │ + ldr r7, [pc, #3892] @ 185408 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ mov r0, #0 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #224] @ 0xe0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 184f44 │ │ │ │ + beq 185028 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ mov r6, r1 │ │ │ │ - beq 184f98 │ │ │ │ + beq 18507c │ │ │ │ ands fp, r5, #1 │ │ │ │ - bne 184ff8 │ │ │ │ + bne 1850dc │ │ │ │ cmp r5, #0 │ │ │ │ - beq 184610 │ │ │ │ + beq 1846f4 │ │ │ │ cmp r5, #2 │ │ │ │ - bne 184d48 │ │ │ │ - ldr r3, [pc, #3788] @ 185328 │ │ │ │ + bne 184e2c │ │ │ │ + ldr r3, [pc, #3788] @ 18540c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r1, r3 │ │ │ │ - beq 1847ec │ │ │ │ + beq 1848d0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #4060] @ 185458 │ │ │ │ - ldr r1, [pc, #3756] @ 18532c │ │ │ │ + ldr r3, [pc, #4060] @ 18553c │ │ │ │ + ldr r1, [pc, #3756] @ 185410 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #3752] @ 185330 │ │ │ │ + ldr r0, [pc, #3752] @ 185414 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #132 @ 0x84 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 18451c │ │ │ │ + beq 184600 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1844cc │ │ │ │ + beq 1845b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185854 │ │ │ │ + beq 185938 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 186be0 │ │ │ │ + beq 186cc4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1844f4 │ │ │ │ + beq 1845d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 18584c │ │ │ │ + beq 185930 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 186bb8 │ │ │ │ + beq 186c9c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 18451c │ │ │ │ + beq 184600 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185844 │ │ │ │ + beq 185928 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 185a44 │ │ │ │ + beq 185b28 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #12 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 185b2c │ │ │ │ + beq 185c10 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ - bne 18577c │ │ │ │ + bne 185860 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 18585c │ │ │ │ + beq 185940 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #52] @ 0x34 │ │ │ │ ldr r9, [r4, #56] @ 0x38 │ │ │ │ - beq 186114 │ │ │ │ + beq 1861f8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 186aa0 │ │ │ │ + beq 186b84 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186cd0 │ │ │ │ + beq 186db4 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #24 │ │ │ │ str sl, [sp, #28] │ │ │ │ @@ -318226,574 +318283,574 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 18470c │ │ │ │ - ldr r3, [pc, #3344] @ 185328 │ │ │ │ + b 1847f0 │ │ │ │ + ldr r3, [pc, #3344] @ 18540c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 184cf4 │ │ │ │ + bne 184dd8 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 185998 │ │ │ │ + beq 185a7c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r1, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl b9a8c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 184668 │ │ │ │ + beq 18474c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 185770 │ │ │ │ + beq 185854 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1859e0 │ │ │ │ + beq 185ac4 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 184698 │ │ │ │ + beq 18477c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 185814 │ │ │ │ + beq 1858f8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 185a08 │ │ │ │ + beq 185aec │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1846c8 │ │ │ │ + beq 1847ac │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1846c8 │ │ │ │ + beq 1847ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185934 │ │ │ │ + beq 185a18 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #44] @ 0x2c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 184704 │ │ │ │ + beq 1847e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 185820 │ │ │ │ + beq 185904 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 18593c │ │ │ │ + beq 185a20 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 184720 │ │ │ │ + beq 184804 │ │ │ │ tst r0, #1 │ │ │ │ - bne 1859d8 │ │ │ │ + bne 185abc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #2 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 184750 │ │ │ │ + beq 184834 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184750 │ │ │ │ + beq 184834 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1856d4 │ │ │ │ + beq 1857b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 184778 │ │ │ │ + beq 18485c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184778 │ │ │ │ + beq 18485c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 18524c │ │ │ │ + beq 185330 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1847a0 │ │ │ │ + beq 184884 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1847a0 │ │ │ │ + beq 184884 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185244 │ │ │ │ + beq 185328 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1847bc │ │ │ │ + beq 1848a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 184f38 │ │ │ │ - ldr r2, [pc, #2928] @ 185334 │ │ │ │ - ldr r3, [pc, #2904] @ 185320 │ │ │ │ + beq 18501c │ │ │ │ + ldr r2, [pc, #2928] @ 185418 │ │ │ │ + ldr r3, [pc, #2904] @ 185404 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 186a30 │ │ │ │ + bne 186b14 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #188 @ 0xbc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r8, #0 │ │ │ │ - beq 186ca8 │ │ │ │ + beq 186d8c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 185b5c │ │ │ │ + beq 185c40 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 18484c │ │ │ │ + beq 184930 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 185838 │ │ │ │ + beq 18591c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184868 │ │ │ │ + beq 18494c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 18582c │ │ │ │ + beq 185910 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 18470c │ │ │ │ + bne 1847f0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 184898 │ │ │ │ + beq 18497c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184898 │ │ │ │ + beq 18497c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 186480 │ │ │ │ + beq 186564 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 186744 │ │ │ │ + beq 186828 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1848c0 │ │ │ │ + beq 1849a4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 185e68 │ │ │ │ + beq 185f4c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 18616c │ │ │ │ + beq 186250 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r6, [r0, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185bc4 │ │ │ │ + beq 185ca8 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 186c80 │ │ │ │ + beq 186d64 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184904 │ │ │ │ + beq 1849e8 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 18491c │ │ │ │ + beq 184a00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185a30 │ │ │ │ + beq 185b14 │ │ │ │ mov r0, r6 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 184944 │ │ │ │ + beq 184a28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 185a38 │ │ │ │ + beq 185b1c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 186268 │ │ │ │ + beq 18634c │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 184974 │ │ │ │ + beq 184a58 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184974 │ │ │ │ + beq 184a58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185f70 │ │ │ │ + beq 186054 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r5, [r4, #60] @ 0x3c │ │ │ │ strne r3, [r5] │ │ │ │ bl 50234 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 186300 │ │ │ │ + beq 1863e4 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1849c0 │ │ │ │ + beq 184aa4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1849c0 │ │ │ │ + beq 184aa4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185f9c │ │ │ │ + beq 186080 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ str r5, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1849ec │ │ │ │ + beq 184ad0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1849ec │ │ │ │ + beq 184ad0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 18604c │ │ │ │ + beq 186130 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 184a28 │ │ │ │ + beq 184b0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 185bdc │ │ │ │ + beq 185cc0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1863f0 │ │ │ │ - ldr r3, [pc, #2504] @ 185400 │ │ │ │ + beq 1864d4 │ │ │ │ + ldr r3, [pc, #2504] @ 1854e4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 184a5c │ │ │ │ - ldr r3, [pc, #2484] @ 185404 │ │ │ │ + beq 184b40 │ │ │ │ + ldr r3, [pc, #2484] @ 1854e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 185f20 │ │ │ │ + bne 186004 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 184a84 │ │ │ │ + beq 184b68 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184a84 │ │ │ │ + beq 184b68 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1862f8 │ │ │ │ + beq 1863dc │ │ │ │ ldr r6, [r4, #16] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 186578 │ │ │ │ + beq 18665c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl c4028 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 184ae0 │ │ │ │ + beq 184bc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1860f4 │ │ │ │ + beq 1861d8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184afc │ │ │ │ + beq 184be0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 186100 │ │ │ │ + beq 1861e4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 18663c │ │ │ │ + beq 186720 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 184b2c │ │ │ │ + beq 184c10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 186254 │ │ │ │ + beq 186338 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 186694 │ │ │ │ + beq 186778 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 184b5c │ │ │ │ + beq 184c40 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184b5c │ │ │ │ + beq 184c40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 186464 │ │ │ │ + beq 186548 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #76] @ 0x4c │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 184b98 │ │ │ │ + beq 184c7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1862ec │ │ │ │ + beq 1863d0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 184f0c │ │ │ │ + bne 184ff0 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1869c0 │ │ │ │ + beq 186aa4 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184bc8 │ │ │ │ + beq 184cac │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 18646c │ │ │ │ + beq 186550 │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ cmp r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ - beq 1864f0 │ │ │ │ + beq 1865d4 │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r2, [pc, #2076] @ 185400 │ │ │ │ + ldr r2, [pc, #2076] @ 1854e4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r9, [r7, r2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r9] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 186054 │ │ │ │ - ldr r1, [pc, #2044] @ 185404 │ │ │ │ + beq 186138 │ │ │ │ + ldr r1, [pc, #2044] @ 1854e8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 186774 │ │ │ │ + bne 186858 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ tst r8, #1 │ │ │ │ - bne 186664 │ │ │ │ + bne 186748 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185be8 │ │ │ │ + beq 185ccc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 186290 │ │ │ │ + beq 186374 │ │ │ │ cmp r8, #114 @ 0x72 │ │ │ │ movne r6, r5 │ │ │ │ - beq 185bf0 │ │ │ │ + beq 185cd4 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r1, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ - beq 186884 │ │ │ │ + beq 186968 │ │ │ │ cmp r2, r1 │ │ │ │ add r1, r3, #1 │ │ │ │ str r1, [r6] │ │ │ │ - beq 184c7c │ │ │ │ - ldr r0, [pc, #1940] @ 185404 │ │ │ │ + beq 184d60 │ │ │ │ + ldr r0, [pc, #1940] @ 1854e8 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r2 │ │ │ │ - bne 1868a0 │ │ │ │ + bne 186984 │ │ │ │ ldr r8, [r6, #12] │ │ │ │ tst r8, #1 │ │ │ │ - bne 18607c │ │ │ │ + bne 186160 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184c9c │ │ │ │ + beq 184d80 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 186474 │ │ │ │ - ldr r3, [pc, #1684] @ 185338 │ │ │ │ + beq 186558 │ │ │ │ + ldr r3, [pc, #1684] @ 18541c │ │ │ │ cmp r8, r3 │ │ │ │ - beq 185bf0 │ │ │ │ + beq 185cd4 │ │ │ │ ldr r6, [r4, #68] @ 0x44 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 1849f0 │ │ │ │ - ldr r3, [pc, #1948] @ 185458 │ │ │ │ - ldr r1, [pc, #2088] @ 1854e8 │ │ │ │ + bne 184ad4 │ │ │ │ + ldr r3, [pc, #1948] @ 18553c │ │ │ │ + ldr r1, [pc, #2088] @ 1855cc │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1652] @ 18533c │ │ │ │ + ldr r3, [pc, #1652] @ 185420 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1640] @ 185340 │ │ │ │ - ldr r1, [pc, #1640] @ 185344 │ │ │ │ - ldr r0, [pc, #1640] @ 185348 │ │ │ │ + ldr r2, [pc, #1640] @ 185424 │ │ │ │ + ldr r1, [pc, #1640] @ 185428 │ │ │ │ + ldr r0, [pc, #1640] @ 18542c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184d0c │ │ │ │ + beq 184df0 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 185620 │ │ │ │ + beq 185704 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1844] @ 185458 │ │ │ │ - ldr r1, [pc, #1572] @ 18534c │ │ │ │ - ldr r0, [pc, #1572] @ 185350 │ │ │ │ + ldr r3, [pc, #1844] @ 18553c │ │ │ │ + ldr r1, [pc, #1572] @ 185430 │ │ │ │ + ldr r0, [pc, #1572] @ 185434 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r2, [pc, #1636] @ 185398 │ │ │ │ + ldr r2, [pc, #1636] @ 18547c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - b 1847bc │ │ │ │ + b 1848a0 │ │ │ │ cmp r5, #4 │ │ │ │ - bne 186a5c │ │ │ │ - ldr r3, [pc, #1488] @ 185328 │ │ │ │ + bne 186b40 │ │ │ │ + ldr r3, [pc, #1488] @ 18540c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r1, r3 │ │ │ │ - beq 185254 │ │ │ │ + beq 185338 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1760] @ 185458 │ │ │ │ - ldr r1, [pc, #1496] @ 185354 │ │ │ │ + ldr r3, [pc, #1760] @ 18553c │ │ │ │ + ldr r1, [pc, #1496] @ 185438 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #1492] @ 185358 │ │ │ │ + ldr r0, [pc, #1492] @ 18543c │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #144 @ 0x90 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 184e1c │ │ │ │ + beq 184f00 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184dc8 │ │ │ │ + beq 184eac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185b4c │ │ │ │ + beq 185c30 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 186e10 │ │ │ │ + beq 186ef4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184df0 │ │ │ │ + beq 184ed4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185b54 │ │ │ │ + beq 185c38 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 186e60 │ │ │ │ + beq 186f44 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 184e1c │ │ │ │ + beq 184f00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 184e1c │ │ │ │ + bne 184f00 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r5, [r4, #76] @ 0x4c │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 1860ac │ │ │ │ + beq 186190 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #16 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1861ac │ │ │ │ + beq 186290 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - bne 18562c │ │ │ │ + bne 185710 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 185e70 │ │ │ │ + beq 185f54 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #80] @ 0x50 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #84] @ 0x54 │ │ │ │ ldr r9, [r4, #88] @ 0x58 │ │ │ │ - beq 186488 │ │ │ │ + beq 18656c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 186d70 │ │ │ │ + beq 186e54 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186d48 │ │ │ │ + beq 186e2c │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ @@ -318804,191 +318861,191 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 184f20 │ │ │ │ + beq 185004 │ │ │ │ tst r0, #1 │ │ │ │ - bne 186260 │ │ │ │ + bne 186344 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #4 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - bne 18475c │ │ │ │ - b 184778 │ │ │ │ + bne 184840 │ │ │ │ + b 18485c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1847bc │ │ │ │ - ldr r3, [pc, #1292] @ 185458 │ │ │ │ - ldr r0, [pc, #1096] @ 185398 │ │ │ │ + b 1848a0 │ │ │ │ + ldr r3, [pc, #1292] @ 18553c │ │ │ │ + ldr r0, [pc, #1096] @ 18547c │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #1028] @ 18535c │ │ │ │ + ldr r1, [pc, #1028] @ 185440 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1024] @ 185360 │ │ │ │ + ldr r3, [pc, #1024] @ 185444 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1020] @ 185364 │ │ │ │ - ldr r0, [pc, #1020] @ 185368 │ │ │ │ + ldr r2, [pc, #1020] @ 185448 │ │ │ │ + ldr r0, [pc, #1020] @ 18544c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 184d40 │ │ │ │ - ldr r3, [pc, #1208] @ 185458 │ │ │ │ - ldr r1, [pc, #1012] @ 185398 │ │ │ │ + b 184e24 │ │ │ │ + ldr r3, [pc, #1208] @ 18553c │ │ │ │ + ldr r1, [pc, #1012] @ 18547c │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #960] @ 18536c │ │ │ │ + ldr r3, [pc, #960] @ 185450 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #952] @ 185370 │ │ │ │ - ldr r0, [pc, #952] @ 185374 │ │ │ │ + ldr r2, [pc, #952] @ 185454 │ │ │ │ + ldr r0, [pc, #952] @ 185458 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #948] @ 185378 │ │ │ │ + ldr r1, [pc, #948] @ 18545c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 184d40 │ │ │ │ + b 184e24 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 185028 │ │ │ │ + beq 18510c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185028 │ │ │ │ + beq 18510c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1856dc │ │ │ │ + beq 1857c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1856ec │ │ │ │ + beq 1857d0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1856ec │ │ │ │ + beq 1857d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185618 │ │ │ │ + beq 1856fc │ │ │ │ cmp fp, #0 │ │ │ │ - bne 1856ec │ │ │ │ + bne 1857d0 │ │ │ │ cmp r5, #6 │ │ │ │ - bne 1856f4 │ │ │ │ - ldr r3, [pc, #704] @ 185328 │ │ │ │ + bne 1857d8 │ │ │ │ + ldr r3, [pc, #704] @ 18540c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - beq 185504 │ │ │ │ + beq 1855e8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #976] @ 185458 │ │ │ │ - ldr r1, [pc, #752] @ 18537c │ │ │ │ + ldr r3, [pc, #976] @ 18553c │ │ │ │ + ldr r1, [pc, #752] @ 185460 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #748] @ 185380 │ │ │ │ + ldr r0, [pc, #748] @ 185464 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 185128 │ │ │ │ + beq 18520c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1850d8 │ │ │ │ + beq 1851bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185f8c │ │ │ │ + beq 186070 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 186de8 │ │ │ │ + beq 186ecc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185100 │ │ │ │ + beq 1851e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185f84 │ │ │ │ + beq 186068 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 186dc0 │ │ │ │ + beq 186ea4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185128 │ │ │ │ + beq 18520c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 185f94 │ │ │ │ + beq 186078 │ │ │ │ ldr r5, [r4, #96] @ 0x60 │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 186348 │ │ │ │ + beq 18642c │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 186388 │ │ │ │ + beq 18646c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - bne 185a94 │ │ │ │ + bne 185b78 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 185fa4 │ │ │ │ + beq 186088 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #104] @ 0x68 │ │ │ │ ldr r9, [r4, #108] @ 0x6c │ │ │ │ - beq 1866bc │ │ │ │ + beq 1867a0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 186c30 │ │ │ │ + beq 186d14 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186c08 │ │ │ │ + beq 186cec │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str sl, [sp, #108] @ 0x6c │ │ │ │ @@ -318999,298 +319056,298 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 18522c │ │ │ │ + beq 185310 │ │ │ │ tst r0, #1 │ │ │ │ - bne 18645c │ │ │ │ + bne 186540 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #6 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - bne 184784 │ │ │ │ - b 1847a0 │ │ │ │ + bne 184868 │ │ │ │ + b 184884 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1847a0 │ │ │ │ + b 184884 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184778 │ │ │ │ + b 18485c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 186af0 │ │ │ │ + beq 186bd4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 18620c │ │ │ │ + beq 1862f0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1852bc │ │ │ │ + beq 1853a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1852bc │ │ │ │ + bne 1853a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1852e0 │ │ │ │ + beq 1853c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 1852e0 │ │ │ │ + bne 1853c4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 184f0c │ │ │ │ + bne 184ff0 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 184bac │ │ │ │ - ldr r3, [pc, #348] @ 185458 │ │ │ │ - ldr r1, [pc, #132] @ 185384 │ │ │ │ + bne 184c90 │ │ │ │ + ldr r3, [pc, #348] @ 18553c │ │ │ │ + ldr r1, [pc, #132] @ 185468 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #128] @ 185388 │ │ │ │ + ldr r0, [pc, #128] @ 18546c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl b6f00 │ │ │ │ - b 184fdc │ │ │ │ - eoreq fp, fp, r8, lsl ip │ │ │ │ + b 1850c0 │ │ │ │ + eoreq fp, fp, r4, lsr fp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq fp, fp, r4, ror #23 │ │ │ │ + eoreq fp, fp, r0, lsl #22 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq sl, r7, r8, ror r0 │ │ │ │ - eoreq r9, r7, r4, lsl #25 │ │ │ │ - eoreq fp, fp, r4, lsr r8 │ │ │ │ + eoreq sl, r7, ip, ror r0 │ │ │ │ + eoreq r9, r7, r8, lsl #25 │ │ │ │ + eoreq fp, fp, r0, asr r7 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - eoreq pc, r7, r8, asr #32 │ │ │ │ - eoreq lr, r7, r8, ror #29 │ │ │ │ - eoreq r9, r7, r0, lsr #16 │ │ │ │ - eoreq r9, r7, ip, lsr #8 │ │ │ │ - ldrdeq r9, [r7], -r0 @ │ │ │ │ - ldrdeq r9, [r7], -ip @ │ │ │ │ - eoreq r9, r7, ip, ror r7 │ │ │ │ - eoreq r9, r7, r8, lsl #7 │ │ │ │ - mlaeq r7, r4, r5, r9 │ │ │ │ - eoreq fp, r7, r4, lsl #8 │ │ │ │ - eoreq lr, r7, r8, lsr ip │ │ │ │ - eoreq r9, r7, r0, lsr #3 │ │ │ │ - eoreq fp, r7, ip, lsr #8 │ │ │ │ - eoreq lr, r7, r4, lsl #24 │ │ │ │ - eoreq r9, r7, r8, asr #2 │ │ │ │ - eoreq r9, r7, ip, lsr r5 │ │ │ │ - eoreq r9, r7, ip, ror #8 │ │ │ │ - eoreq r9, r7, r8, ror r0 │ │ │ │ - strdeq r9, [r7], -ip @ │ │ │ │ - eoreq r8, r7, r8, lsl #28 │ │ │ │ + eoreq pc, r7, ip, asr #32 │ │ │ │ + eoreq lr, r7, ip, ror #29 │ │ │ │ + eoreq r9, r7, r4, lsr #16 │ │ │ │ + eoreq r9, r7, r0, lsr r4 │ │ │ │ + ldrdeq r9, [r7], -r4 @ │ │ │ │ + eoreq r9, r7, r0, ror #7 │ │ │ │ + eoreq r9, r7, r0, lsl #15 │ │ │ │ + eoreq r9, r7, ip, lsl #7 │ │ │ │ + mlaeq r7, r8, r5, r9 │ │ │ │ + eoreq fp, r7, r8, lsl #8 │ │ │ │ + eoreq lr, r7, ip, lsr ip │ │ │ │ + eoreq r9, r7, r4, lsr #3 │ │ │ │ + eoreq fp, r7, r0, lsr r4 │ │ │ │ + eoreq lr, r7, r8, lsl #24 │ │ │ │ + eoreq r9, r7, ip, asr #2 │ │ │ │ + eoreq r9, r7, r0, asr #10 │ │ │ │ + eoreq r9, r7, r0, ror r4 │ │ │ │ + eoreq r9, r7, ip, ror r0 │ │ │ │ + eoreq r9, r7, r0, lsl #4 │ │ │ │ + eoreq r8, r7, ip, lsl #28 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r8, r7, r4, lsr #27 │ │ │ │ - @ instruction: 0x002789b0 │ │ │ │ + eoreq r8, r7, r8, lsr #27 │ │ │ │ + @ instruction: 0x002789b4 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ - eoreq sp, r7, r8, lsl #3 │ │ │ │ - eoreq r8, r7, r0, ror ip │ │ │ │ - eoreq r8, r7, ip, ror r8 │ │ │ │ - eoreq r8, r7, r0, lsl #23 │ │ │ │ - eoreq r8, r7, ip, lsl #15 │ │ │ │ - eoreq fp, r7, r0, ror #4 │ │ │ │ - eoreq lr, r7, r4, lsl #4 │ │ │ │ - eoreq r8, r7, ip, lsr fp │ │ │ │ - eoreq r8, r7, r8, asr #14 │ │ │ │ - eoreq r8, r7, r0, lsl fp │ │ │ │ - eoreq r8, r7, ip, lsl r7 │ │ │ │ - eoreq r8, r7, r8, ror #21 │ │ │ │ - strdeq r8, [r7], -r4 @ │ │ │ │ - mlaeq r7, r8, sl, r8 │ │ │ │ - eoreq r8, r7, r4, lsr #13 │ │ │ │ - eoreq lr, r7, r4, ror #2 │ │ │ │ - eoreq lr, r7, r4, asr #4 │ │ │ │ - eoreq r8, r7, r8, asr #19 │ │ │ │ - ldrdeq r8, [r7], -r4 @ │ │ │ │ - eoreq lr, r7, r8, lsr #2 │ │ │ │ - eoreq lr, r7, r0, asr #32 │ │ │ │ - eoreq r8, r7, r8, ror r9 │ │ │ │ - eoreq r8, r7, r4, lsl #11 │ │ │ │ + eoreq sp, r7, ip, lsl #3 │ │ │ │ + eoreq r8, r7, r4, ror ip │ │ │ │ + eoreq r8, r7, r0, lsl #17 │ │ │ │ + eoreq r8, r7, r4, lsl #23 │ │ │ │ + mlaeq r7, r0, r7, r8 │ │ │ │ + eoreq fp, r7, r4, ror #4 │ │ │ │ + eoreq lr, r7, r8, lsl #4 │ │ │ │ + eoreq r8, r7, r0, asr #22 │ │ │ │ + eoreq r8, r7, ip, asr #14 │ │ │ │ + eoreq r8, r7, r4, lsl fp │ │ │ │ + eoreq r8, r7, r0, lsr #14 │ │ │ │ + eoreq r8, r7, ip, ror #21 │ │ │ │ + strdeq r8, [r7], -r8 @ │ │ │ │ + mlaeq r7, ip, sl, r8 │ │ │ │ + eoreq r8, r7, r8, lsr #13 │ │ │ │ + eoreq lr, r7, r8, ror #2 │ │ │ │ + eoreq lr, r7, r8, asr #4 │ │ │ │ + eoreq r8, r7, ip, asr #19 │ │ │ │ + ldrdeq r8, [r7], -r8 @ │ │ │ │ + eoreq lr, r7, ip, lsr #2 │ │ │ │ + eoreq lr, r7, r4, asr #32 │ │ │ │ + eoreq r8, r7, ip, ror r9 │ │ │ │ + eoreq r8, r7, r8, lsl #11 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - @ instruction: 0x002786b8 │ │ │ │ - eoreq r8, r7, r4, asr #5 │ │ │ │ - eoreq ip, r7, ip, ror fp │ │ │ │ - eoreq r8, r7, r4, ror #12 │ │ │ │ - eoreq r8, r7, r0, ror r2 │ │ │ │ - eoreq r9, r7, r0, ror #27 │ │ │ │ - @ instruction: 0x002785bc │ │ │ │ - eoreq r8, r7, r8, asr #3 │ │ │ │ + @ instruction: 0x002786bc │ │ │ │ + eoreq r8, r7, r8, asr #5 │ │ │ │ + eoreq ip, r7, r0, lsl #23 │ │ │ │ + eoreq r8, r7, r8, ror #12 │ │ │ │ + eoreq r8, r7, r4, ror r2 │ │ │ │ + eoreq r9, r7, r4, ror #27 │ │ │ │ + eoreq r8, r7, r0, asr #11 │ │ │ │ + eoreq r8, r7, ip, asr #3 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - eoreq ip, r7, r0, asr sl │ │ │ │ - eoreq r8, r7, r8, lsr r5 │ │ │ │ - eoreq r8, r7, r4, asr #2 │ │ │ │ - eoreq r8, r7, r0, lsr r4 │ │ │ │ - eoreq r8, r7, ip, lsr r0 │ │ │ │ - strdeq sp, [r7], -ip @ │ │ │ │ - eoreq sp, r7, r8, lsr #26 │ │ │ │ - mlaeq r7, r0, sl, sp │ │ │ │ - eoreq sp, r7, ip, lsl #23 │ │ │ │ - eoreq r8, r7, r8, asr #7 │ │ │ │ - ldrdeq r7, [r7], -r4 @ │ │ │ │ + eoreq ip, r7, r4, asr sl │ │ │ │ + eoreq r8, r7, ip, lsr r5 │ │ │ │ + eoreq r8, r7, r8, asr #2 │ │ │ │ + eoreq r8, r7, r4, lsr r4 │ │ │ │ + eoreq r8, r7, r0, asr #32 │ │ │ │ + eoreq sp, r7, r0, lsl #22 │ │ │ │ + eoreq sp, r7, ip, lsr #26 │ │ │ │ + mlaeq r7, r4, sl, sp │ │ │ │ + mlaeq r7, r0, fp, sp │ │ │ │ + eoreq r8, r7, ip, asr #7 │ │ │ │ + ldrdeq r7, [r7], -r8 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq pc, r8, r4, lsr r3 @ │ │ │ │ - eoreq sp, r7, r0, lsr sl │ │ │ │ - eoreq r8, r7, r8, ror #6 │ │ │ │ - eoreq r7, r7, r4, ror pc │ │ │ │ - eoreq r8, r7, r8, asr #6 │ │ │ │ - eoreq r7, r7, r4, asr pc │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - strdeq sp, [r7], -ip @ │ │ │ │ - eoreq r8, r7, ip, lsl #6 │ │ │ │ - eoreq r7, r7, r8, lsl pc │ │ │ │ - eoreq sp, r7, r4, asr #23 │ │ │ │ - mlaeq r7, r0, r9, sp │ │ │ │ - eoreq r8, r7, r8, asr #5 │ │ │ │ - ldrdeq r7, [r7], -r4 @ │ │ │ │ - eoreq r8, r7, r4, lsl #5 │ │ │ │ - mlaeq r7, r0, lr, r7 │ │ │ │ + eoreq pc, r8, r8, lsr r3 @ │ │ │ │ + eoreq sp, r7, r4, lsr sl │ │ │ │ + eoreq r8, r7, ip, ror #6 │ │ │ │ + eoreq r7, r7, r8, ror pc │ │ │ │ + eoreq r8, r7, ip, asr #6 │ │ │ │ + eoreq r7, r7, r8, asr pc │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq sp, r7, r0, lsl #22 │ │ │ │ + eoreq r8, r7, r0, lsl r3 │ │ │ │ + eoreq r7, r7, ip, lsl pc │ │ │ │ + eoreq sp, r7, r8, asr #23 │ │ │ │ + mlaeq r7, r4, r9, sp │ │ │ │ + eoreq r8, r7, ip, asr #5 │ │ │ │ + ldrdeq r7, [r7], -r8 @ │ │ │ │ + eoreq r8, r7, r8, lsl #5 │ │ │ │ + mlaeq r7, r4, lr, r7 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ - ldrdeq pc, [r8], -r8 @ │ │ │ │ - strdeq sp, [r7], -r0 @ │ │ │ │ - eoreq r8, r7, r8, lsr #4 │ │ │ │ - eoreq r7, r7, r4, lsr lr │ │ │ │ - eoreq r8, r7, r8, ror #3 │ │ │ │ - eoreq r7, r7, r0, lsl #28 │ │ │ │ - mlaeq r7, r4, r1, r8 │ │ │ │ - eoreq r7, r7, r0, lsr #27 │ │ │ │ - eoreq sp, r7, r0, ror #16 │ │ │ │ - eoreq sp, r7, r4, ror #23 │ │ │ │ - eoreq r8, r7, ip, ror #2 │ │ │ │ - eoreq r7, r7, r8, ror sp │ │ │ │ - eoreq sp, r7, r0, lsl #23 │ │ │ │ + ldrdeq pc, [r8], -ip @ │ │ │ │ strdeq sp, [r7], -r4 @ │ │ │ │ - eoreq r8, r7, ip, lsr #2 │ │ │ │ - eoreq r7, r7, r8, lsr sp │ │ │ │ - eoreq r8, r7, r8, asr #1 │ │ │ │ - ldrdeq r7, [r7], -r4 @ │ │ │ │ + eoreq r8, r7, ip, lsr #4 │ │ │ │ + eoreq r7, r7, r8, lsr lr │ │ │ │ + eoreq r8, r7, ip, ror #3 │ │ │ │ + eoreq r7, r7, r4, lsl #28 │ │ │ │ + mlaeq r7, r8, r1, r8 │ │ │ │ + eoreq r7, r7, r4, lsr #27 │ │ │ │ + eoreq sp, r7, r4, ror #16 │ │ │ │ + eoreq sp, r7, r8, ror #23 │ │ │ │ + eoreq r8, r7, r0, ror r1 │ │ │ │ + eoreq r7, r7, ip, ror sp │ │ │ │ + eoreq sp, r7, r4, lsl #23 │ │ │ │ + strdeq sp, [r7], -r8 @ │ │ │ │ + eoreq r8, r7, r0, lsr r1 │ │ │ │ + eoreq r7, r7, ip, lsr sp │ │ │ │ + eoreq r8, r7, ip, asr #1 │ │ │ │ + ldrdeq r7, [r7], -r8 @ │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - eoreq sp, r7, ip, lsl r7 │ │ │ │ - eoreq sp, r7, r4, ror #18 │ │ │ │ - eoreq r8, r7, r4, asr r0 │ │ │ │ - eoreq r7, r7, r0, ror #24 │ │ │ │ + eoreq sp, r7, r0, lsr #14 │ │ │ │ + eoreq sp, r7, r8, ror #18 │ │ │ │ + eoreq r8, r7, r8, asr r0 │ │ │ │ + eoreq r7, r7, r4, ror #24 │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 186eb0 │ │ │ │ + beq 186f94 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #96] @ 0x60 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1863a8 │ │ │ │ + beq 18648c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 185564 │ │ │ │ + beq 185648 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 185f58 │ │ │ │ + beq 18603c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185580 │ │ │ │ + beq 185664 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 185f64 │ │ │ │ + beq 186048 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 185218 │ │ │ │ + bne 1852fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1855b0 │ │ │ │ + beq 185694 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1855b0 │ │ │ │ + beq 185694 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1869f4 │ │ │ │ + beq 186ad8 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 186a34 │ │ │ │ + beq 186b18 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1855d8 │ │ │ │ + beq 1856bc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 186988 │ │ │ │ + beq 186a6c │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 1855ec │ │ │ │ + beq 1856d0 │ │ │ │ tst r0, #1 │ │ │ │ - bne 186980 │ │ │ │ + bne 186a64 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 185610 │ │ │ │ + beq 1856f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1864d8 │ │ │ │ + beq 1865bc │ │ │ │ bl 718b4 │ │ │ │ - b 184d40 │ │ │ │ + b 184e24 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185050 │ │ │ │ + b 185134 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184d0c │ │ │ │ + b 184df0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 185e70 │ │ │ │ + beq 185f54 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r9, [r4, #84] @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #88] @ 0x58 │ │ │ │ - beq 1867d0 │ │ │ │ + beq 1868b4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186a78 │ │ │ │ + beq 186b5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 186cf8 │ │ │ │ + beq 186ddc │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ @@ -319299,78 +319356,78 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 184bc8 │ │ │ │ + b 184cac │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184750 │ │ │ │ + b 184834 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 185034 │ │ │ │ + bne 185118 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 18571c │ │ │ │ + beq 185800 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 18571c │ │ │ │ + beq 185800 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 18610c │ │ │ │ + beq 1861f0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185738 │ │ │ │ + beq 18581c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 185f78 │ │ │ │ - ldr r3, [pc, #-948] @ 18538c │ │ │ │ + beq 18605c │ │ │ │ + ldr r3, [pc, #-948] @ 185470 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #-760] @ 185458 │ │ │ │ - ldr r1, [pc, #-964] @ 185390 │ │ │ │ + ldr r3, [pc, #-760] @ 18553c │ │ │ │ + ldr r1, [pc, #-964] @ 185474 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-968] @ 185394 │ │ │ │ - ldr r2, [pc, #-968] @ 185398 │ │ │ │ + ldr r0, [pc, #-968] @ 185478 │ │ │ │ + ldr r2, [pc, #-968] @ 18547c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 184d40 │ │ │ │ + b 184e24 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184668 │ │ │ │ + b 18474c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 18585c │ │ │ │ + beq 185940 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 186530 │ │ │ │ + beq 186614 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186e38 │ │ │ │ + beq 186f1c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 186b68 │ │ │ │ + beq 186c4c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ @@ -319379,67 +319436,67 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 1848c0 │ │ │ │ + b 1849a4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184698 │ │ │ │ + b 18477c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184704 │ │ │ │ + b 1847e8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184868 │ │ │ │ + b 18494c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18484c │ │ │ │ + b 184930 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18451c │ │ │ │ + b 184600 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1844f4 │ │ │ │ + b 1845d8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1844cc │ │ │ │ + b 1845b0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - ldr r3, [pc, #-1100] @ 185428 │ │ │ │ - ldr r1, [pc, #-1244] @ 18539c │ │ │ │ + ldr r3, [pc, #-1100] @ 18550c │ │ │ │ + ldr r1, [pc, #-1244] @ 185480 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-1260] @ 1853a0 │ │ │ │ - ldr r0, [pc, #-1260] @ 1853a4 │ │ │ │ + ldr r1, [pc, #-1260] @ 185484 │ │ │ │ + ldr r0, [pc, #-1260] @ 185488 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ - beq 1861cc │ │ │ │ + beq 1862b0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186ac8 │ │ │ │ + beq 186bac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 186b90 │ │ │ │ + beq 186c74 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ @@ -319451,124 +319508,124 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 184d40 │ │ │ │ + b 184e24 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1846c8 │ │ │ │ + b 1847ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 185964 │ │ │ │ + beq 185a48 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185964 │ │ │ │ + beq 185a48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1863e8 │ │ │ │ + beq 1864cc │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 1848a4 │ │ │ │ - ldr r3, [pc, #-1312] @ 185458 │ │ │ │ - ldr r1, [pc, #-1492] @ 1853a8 │ │ │ │ + bne 184988 │ │ │ │ + ldr r3, [pc, #-1312] @ 18553c │ │ │ │ + ldr r1, [pc, #-1492] @ 18548c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1496] @ 1853ac │ │ │ │ + ldr r0, [pc, #-1496] @ 185490 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ bl b6f00 │ │ │ │ - b 184fdc │ │ │ │ - ldr r3, [pc, #-1352] @ 185458 │ │ │ │ + b 1850c0 │ │ │ │ + ldr r3, [pc, #-1352] @ 18553c │ │ │ │ mov r1, #324 @ 0x144 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1532] @ 1853b0 │ │ │ │ + ldr r3, [pc, #-1532] @ 185494 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1544] @ 1853b4 │ │ │ │ - ldr r1, [pc, #-1544] @ 1853b8 │ │ │ │ - ldr r0, [pc, #-1544] @ 1853bc │ │ │ │ + ldr r2, [pc, #-1544] @ 185498 │ │ │ │ + ldr r1, [pc, #-1544] @ 18549c │ │ │ │ + ldr r0, [pc, #-1544] @ 1854a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 184fd4 │ │ │ │ + b 1850b8 │ │ │ │ bl a4764 │ │ │ │ - b 184720 │ │ │ │ - ldr r3, [pc, #-1424] @ 185458 │ │ │ │ - ldr r1, [pc, #-1580] @ 1853c0 │ │ │ │ + b 184804 │ │ │ │ + ldr r3, [pc, #-1424] @ 18553c │ │ │ │ + ldr r1, [pc, #-1580] @ 1854a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1584] @ 1853c4 │ │ │ │ + ldr r0, [pc, #-1584] @ 1854a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ bl b6f00 │ │ │ │ - b 184fd4 │ │ │ │ - ldr r3, [pc, #-1464] @ 185458 │ │ │ │ - ldr r1, [pc, #-1612] @ 1853c8 │ │ │ │ + b 1850b8 │ │ │ │ + ldr r3, [pc, #-1464] @ 18553c │ │ │ │ + ldr r1, [pc, #-1612] @ 1854ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1616] @ 1853cc │ │ │ │ + ldr r0, [pc, #-1616] @ 1854b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ bl b6f00 │ │ │ │ - b 184fd4 │ │ │ │ + b 1850b8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18491c │ │ │ │ + b 184a00 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184944 │ │ │ │ + b 184a28 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-1668] @ 1853d0 │ │ │ │ - ldr r0, [pc, #-1668] @ 1853d4 │ │ │ │ + ldr r1, [pc, #-1668] @ 1854b4 │ │ │ │ + ldr r0, [pc, #-1668] @ 1854b8 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1676] @ 1853d8 │ │ │ │ - ldr r3, [pc, #-1676] @ 1853dc │ │ │ │ + ldr r2, [pc, #-1676] @ 1854bc │ │ │ │ + ldr r3, [pc, #-1676] @ 1854c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 1858a0 │ │ │ │ + b 185984 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 185fa4 │ │ │ │ + beq 186088 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ ldr r9, [r4, #104] @ 0x68 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #108] @ 0x6c │ │ │ │ - beq 186908 │ │ │ │ + beq 1869ec │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186b18 │ │ │ │ + beq 186bfc │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 186e88 │ │ │ │ + beq 186f6c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ @@ -319577,37 +319634,37 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 1855d8 │ │ │ │ - ldr r1, [pc, #-1876] @ 1853e0 │ │ │ │ - ldr r0, [pc, #-1876] @ 1853e4 │ │ │ │ + b 1856bc │ │ │ │ + ldr r1, [pc, #-1876] @ 1854c4 │ │ │ │ + ldr r0, [pc, #-1876] @ 1854c8 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 185a78 │ │ │ │ + b 185b5c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184dc8 │ │ │ │ + b 184eac │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184df0 │ │ │ │ - ldr r3, [pc, #-1804] @ 185458 │ │ │ │ + b 184ed4 │ │ │ │ + ldr r3, [pc, #-1804] @ 18553c │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1940] @ 1853e8 │ │ │ │ - ldr r2, [pc, #-1940] @ 1853ec │ │ │ │ - ldr r1, [pc, #-1940] @ 1853f0 │ │ │ │ - ldr r0, [pc, #-1940] @ 1853f4 │ │ │ │ + ldr r3, [pc, #-1940] @ 1854cc │ │ │ │ + ldr r2, [pc, #-1940] @ 1854d0 │ │ │ │ + ldr r1, [pc, #-1940] @ 1854d4 │ │ │ │ + ldr r0, [pc, #-1940] @ 1854d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ @@ -319615,1434 +319672,1434 @@ │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 184d40 │ │ │ │ + b 184e24 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 186c80 │ │ │ │ + beq 186d64 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1848f8 │ │ │ │ - b 18491c │ │ │ │ + bne 1849dc │ │ │ │ + b 184a00 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184a28 │ │ │ │ + b 184b0c │ │ │ │ cmp r8, #114 @ 0x72 │ │ │ │ - bne 184c9c │ │ │ │ + bne 184d80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 185c18 │ │ │ │ + beq 185cfc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185c18 │ │ │ │ + beq 185cfc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 18676c │ │ │ │ + beq 186850 │ │ │ │ ldr r5, [r4, #60] @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 186814 │ │ │ │ + beq 1868f8 │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r2, [pc, #-2104] @ 1853f8 │ │ │ │ + ldr r2, [pc, #-2104] @ 1854dc │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #-2116] @ 1853fc │ │ │ │ + ldr r3, [pc, #-2116] @ 1854e0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [r2, #2804] @ 0xaf4 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 18685c │ │ │ │ + beq 186940 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 185c8c │ │ │ │ + beq 185d70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1864e4 │ │ │ │ + beq 1865c8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1868d8 │ │ │ │ + beq 1869bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185cb0 │ │ │ │ + beq 185d94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1865f8 │ │ │ │ - ldr r3, [pc, #-2232] @ 185400 │ │ │ │ + beq 1866dc │ │ │ │ + ldr r3, [pc, #-2232] @ 1854e4 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 185cdc │ │ │ │ - ldr r3, [pc, #-2252] @ 185404 │ │ │ │ + beq 185dc0 │ │ │ │ + ldr r3, [pc, #-2252] @ 1854e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 186604 │ │ │ │ + bne 1866e8 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 185d04 │ │ │ │ + beq 185de8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185d04 │ │ │ │ + beq 185de8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 186854 │ │ │ │ + beq 186938 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ str r8, [r4, #92] @ 0x5c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 186940 │ │ │ │ + beq 186a24 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r8] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ bl c4028 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 185d60 │ │ │ │ + beq 185e44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1867ac │ │ │ │ + beq 186890 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185d7c │ │ │ │ + beq 185e60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1867b8 │ │ │ │ + beq 18689c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186998 │ │ │ │ + beq 186a7c │ │ │ │ mov r0, r9 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 185dac │ │ │ │ + beq 185e90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1867c4 │ │ │ │ + beq 1868a8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1869fc │ │ │ │ + beq 186ae0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 185ddc │ │ │ │ + beq 185ec0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 185ddc │ │ │ │ + beq 185ec0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 186900 │ │ │ │ + beq 1869e4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #96] @ 0x60 │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 185e18 │ │ │ │ + beq 185efc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 186808 │ │ │ │ + beq 1868ec │ │ │ │ cmp r5, #0 │ │ │ │ - bne 185218 │ │ │ │ + bne 1852fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 57778 │ │ │ │ bl 124bd0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1855bc │ │ │ │ - ldr r3, [pc, #-2536] @ 185458 │ │ │ │ - ldr r1, [pc, #-2620] @ 185408 │ │ │ │ + bne 1856a0 │ │ │ │ + ldr r3, [pc, #-2536] @ 18553c │ │ │ │ + ldr r1, [pc, #-2620] @ 1854ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2624] @ 18540c │ │ │ │ + ldr r0, [pc, #-2624] @ 1854f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 184d40 │ │ │ │ + b 184e24 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1848c0 │ │ │ │ + b 1849a4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - ldr r3, [pc, #-2648] @ 185428 │ │ │ │ - ldr r1, [pc, #-2676] @ 185410 │ │ │ │ + ldr r3, [pc, #-2648] @ 18550c │ │ │ │ + ldr r1, [pc, #-2676] @ 1854f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-2692] @ 185414 │ │ │ │ - ldr r0, [pc, #-2692] @ 185418 │ │ │ │ + ldr r1, [pc, #-2692] @ 1854f8 │ │ │ │ + ldr r0, [pc, #-2692] @ 1854fc │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r9, [r4, #84] @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #88] @ 0x58 │ │ │ │ - beq 1865b8 │ │ │ │ + beq 18669c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186b40 │ │ │ │ + beq 186c24 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 186d98 │ │ │ │ + beq 186e7c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ str r5, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp, #164] @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ - b 185910 │ │ │ │ - ldr r3, [pc, #-2768] @ 185458 │ │ │ │ - ldr r0, [pc, #-2832] @ 18541c │ │ │ │ + b 1859f4 │ │ │ │ + ldr r3, [pc, #-2768] @ 18553c │ │ │ │ + ldr r0, [pc, #-2832] @ 185500 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #-2844] @ 185420 │ │ │ │ + ldr r1, [pc, #-2844] @ 185504 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #-2852] @ 185424 │ │ │ │ - ldr r2, [pc, #-2660] @ 1854e8 │ │ │ │ + ldr r0, [pc, #-2852] @ 185508 │ │ │ │ + ldr r2, [pc, #-2660] @ 1855cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185564 │ │ │ │ + b 185648 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185580 │ │ │ │ + b 185664 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184974 │ │ │ │ + b 184a58 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185738 │ │ │ │ + b 18581c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185100 │ │ │ │ + b 1851e4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1850d8 │ │ │ │ + b 1851bc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185128 │ │ │ │ + b 18520c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1849c0 │ │ │ │ - ldr r3, [pc, #-2948] @ 185428 │ │ │ │ - ldr r1, [pc, #-2948] @ 18542c │ │ │ │ + b 184aa4 │ │ │ │ + ldr r3, [pc, #-2948] @ 18550c │ │ │ │ + ldr r1, [pc, #-2948] @ 185510 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-2964] @ 185430 │ │ │ │ - ldr r0, [pc, #-2964] @ 185434 │ │ │ │ + ldr r1, [pc, #-2964] @ 185514 │ │ │ │ + ldr r0, [pc, #-2964] @ 185518 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ ldr r9, [r4, #104] @ 0x68 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #108] @ 0x6c │ │ │ │ - beq 186704 │ │ │ │ + beq 1867e8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 186d20 │ │ │ │ + beq 186e04 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 186c58 │ │ │ │ + beq 186d3c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ str r5, [sp, #144] @ 0x90 │ │ │ │ str r9, [sp, #148] @ 0x94 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ - b 185910 │ │ │ │ + b 1859f4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1849ec │ │ │ │ + b 184ad0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ tst r8, #1 │ │ │ │ - bne 186664 │ │ │ │ + bne 186748 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 184c28 │ │ │ │ + bne 184d0c │ │ │ │ cmp r8, #114 @ 0x72 │ │ │ │ - beq 185bf0 │ │ │ │ + beq 185cd4 │ │ │ │ ldr r8, [r6, #12] │ │ │ │ tst r8, #1 │ │ │ │ - beq 184c9c │ │ │ │ + beq 184d80 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1860a0 │ │ │ │ + beq 186184 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 186a24 │ │ │ │ + beq 186b08 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 184ca8 │ │ │ │ + b 184d8c │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-3204] @ 185438 │ │ │ │ - ldr r0, [pc, #-3204] @ 18543c │ │ │ │ + ldr r1, [pc, #-3204] @ 18551c │ │ │ │ + ldr r0, [pc, #-3204] @ 185520 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3212] @ 185440 │ │ │ │ - ldr r3, [pc, #-3212] @ 185444 │ │ │ │ + ldr r2, [pc, #-3212] @ 185524 │ │ │ │ + ldr r3, [pc, #-3212] @ 185528 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 185eac │ │ │ │ + b 185f90 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184ae0 │ │ │ │ + b 184bc4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184afc │ │ │ │ + b 184be0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18571c │ │ │ │ + b 185800 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3300] @ 185448 │ │ │ │ - ldr r3, [pc, #-3300] @ 18544c │ │ │ │ - ldr r1, [pc, #-3300] @ 185450 │ │ │ │ - ldr r0, [pc, #-3300] @ 185454 │ │ │ │ + ldr r2, [pc, #-3300] @ 18552c │ │ │ │ + ldr r3, [pc, #-3300] @ 185530 │ │ │ │ + ldr r1, [pc, #-3300] @ 185534 │ │ │ │ + ldr r0, [pc, #-3300] @ 185538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1858a0 │ │ │ │ - ldr r3, [pc, #-3356] @ 185458 │ │ │ │ - ldr r1, [pc, #-3292] @ 18549c │ │ │ │ + b 185984 │ │ │ │ + ldr r3, [pc, #-3356] @ 18553c │ │ │ │ + ldr r1, [pc, #-3292] @ 185580 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-3364] @ 18545c │ │ │ │ + ldr r3, [pc, #-3364] @ 185540 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-3376] @ 185460 │ │ │ │ - ldr r1, [pc, #-3376] @ 185464 │ │ │ │ - ldr r0, [pc, #-3376] @ 185468 │ │ │ │ + ldr r2, [pc, #-3376] @ 185544 │ │ │ │ + ldr r1, [pc, #-3376] @ 185548 │ │ │ │ + ldr r0, [pc, #-3376] @ 18554c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 184fdc │ │ │ │ - ldr r1, [pc, #-3400] @ 18546c │ │ │ │ - ldr r0, [pc, #-3400] @ 185470 │ │ │ │ + b 1850c0 │ │ │ │ + ldr r1, [pc, #-3400] @ 185550 │ │ │ │ + ldr r0, [pc, #-3400] @ 185554 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1860e0 │ │ │ │ - ldr r3, [pc, #-3424] @ 185474 │ │ │ │ - ldr r1, [pc, #-3424] @ 185478 │ │ │ │ + b 1861c4 │ │ │ │ + ldr r3, [pc, #-3424] @ 185558 │ │ │ │ + ldr r1, [pc, #-3424] @ 18555c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-3448] @ 18547c │ │ │ │ - ldr r0, [pc, #-3448] @ 185480 │ │ │ │ + ldr r1, [pc, #-3448] @ 185560 │ │ │ │ + ldr r0, [pc, #-3448] @ 185564 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 184d40 │ │ │ │ - ldr r3, [pc, #-3352] @ 1854fc │ │ │ │ + b 184e24 │ │ │ │ + ldr r3, [pc, #-3352] @ 1855e0 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-3496] @ 185484 │ │ │ │ - ldr r2, [pc, #-3496] @ 185488 │ │ │ │ - ldr r1, [pc, #-3496] @ 18548c │ │ │ │ - ldr r0, [pc, #-3496] @ 185490 │ │ │ │ + ldr r3, [pc, #-3496] @ 185568 │ │ │ │ + ldr r2, [pc, #-3496] @ 18556c │ │ │ │ + ldr r1, [pc, #-3496] @ 185570 │ │ │ │ + ldr r0, [pc, #-3496] @ 185574 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ - b 185ba8 │ │ │ │ + b 185c8c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184b2c │ │ │ │ + b 184c10 │ │ │ │ bl a4764 │ │ │ │ - b 184f20 │ │ │ │ - ldr r3, [pc, #-3444] @ 1854fc │ │ │ │ - ldr r1, [pc, #-3552] @ 185494 │ │ │ │ + b 185004 │ │ │ │ + ldr r3, [pc, #-3444] @ 1855e0 │ │ │ │ + ldr r1, [pc, #-3552] @ 185578 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3556] @ 185498 │ │ │ │ - ldr r2, [pc, #-3556] @ 18549c │ │ │ │ + ldr r0, [pc, #-3556] @ 18557c │ │ │ │ + ldr r2, [pc, #-3556] @ 185580 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #114 @ 0x72 │ │ │ │ - beq 185bf0 │ │ │ │ + beq 185cd4 │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 184c44 │ │ │ │ - ldr r3, [pc, #-3512] @ 1854fc │ │ │ │ - ldr r1, [pc, #-3512] @ 185500 │ │ │ │ + bne 184d28 │ │ │ │ + ldr r3, [pc, #-3512] @ 1855e0 │ │ │ │ + ldr r1, [pc, #-3512] @ 1855e4 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-3616] @ 1854a0 │ │ │ │ + ldr r3, [pc, #-3616] @ 185584 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-3628] @ 1854a4 │ │ │ │ - ldr r1, [pc, #-3628] @ 1854a8 │ │ │ │ - ldr r0, [pc, #-3628] @ 1854ac │ │ │ │ + ldr r2, [pc, #-3628] @ 185588 │ │ │ │ + ldr r1, [pc, #-3628] @ 18558c │ │ │ │ + ldr r0, [pc, #-3628] @ 185590 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184b98 │ │ │ │ + b 184c7c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184a84 │ │ │ │ - ldr r3, [pc, #-3596] @ 1854fc │ │ │ │ - ldr r1, [pc, #-3676] @ 1854b0 │ │ │ │ + b 184b68 │ │ │ │ + ldr r3, [pc, #-3596] @ 1855e0 │ │ │ │ + ldr r1, [pc, #-3676] @ 185594 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3680] @ 1854b4 │ │ │ │ - ldr r2, [pc, #-3632] @ 1854e8 │ │ │ │ + ldr r0, [pc, #-3680] @ 185598 │ │ │ │ + ldr r2, [pc, #-3632] @ 1855cc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 184d40 │ │ │ │ + b 184e24 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-3744] @ 1854b8 │ │ │ │ - ldr r0, [pc, #-3744] @ 1854bc │ │ │ │ + ldr r1, [pc, #-3744] @ 18559c │ │ │ │ + ldr r0, [pc, #-3744] @ 1855a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-3752] @ 1854c0 │ │ │ │ - ldr r3, [pc, #-3752] @ 1854c4 │ │ │ │ + ldr r2, [pc, #-3752] @ 1855a4 │ │ │ │ + ldr r3, [pc, #-3752] @ 1855a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 185fd8 │ │ │ │ - ldr r1, [pc, #-3784] @ 1854c8 │ │ │ │ - ldr r0, [pc, #-3784] @ 1854cc │ │ │ │ + b 1860bc │ │ │ │ + ldr r1, [pc, #-3784] @ 1855ac │ │ │ │ + ldr r0, [pc, #-3784] @ 1855b0 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 18637c │ │ │ │ - ldr r3, [pc, #-3764] @ 1854fc │ │ │ │ + b 186460 │ │ │ │ + ldr r3, [pc, #-3764] @ 1855e0 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-3832] @ 1854d0 │ │ │ │ - ldr r2, [pc, #-3832] @ 1854d4 │ │ │ │ - ldr r1, [pc, #-3832] @ 1854d8 │ │ │ │ - ldr r0, [pc, #-3832] @ 1854dc │ │ │ │ + ldr r3, [pc, #-3832] @ 1855b4 │ │ │ │ + ldr r2, [pc, #-3832] @ 1855b8 │ │ │ │ + ldr r1, [pc, #-3832] @ 1855bc │ │ │ │ + ldr r0, [pc, #-3832] @ 1855c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 185ba8 │ │ │ │ + b 185c8c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185964 │ │ │ │ + b 185a48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 186418 │ │ │ │ + beq 1864fc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 186418 │ │ │ │ + beq 1864fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 186990 │ │ │ │ + beq 186a74 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 185c18 │ │ │ │ - ldr r3, [pc, #-3888] @ 1854fc │ │ │ │ - ldr r1, [pc, #-3920] @ 1854e0 │ │ │ │ + beq 185cfc │ │ │ │ + ldr r3, [pc, #-3888] @ 1855e0 │ │ │ │ + ldr r1, [pc, #-3920] @ 1855c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3924] @ 1854e4 │ │ │ │ - ldr r2, [pc, #-3924] @ 1854e8 │ │ │ │ + ldr r0, [pc, #-3924] @ 1855c8 │ │ │ │ + ldr r2, [pc, #-3924] @ 1855cc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 184d40 │ │ │ │ + b 184e24 │ │ │ │ bl a4764 │ │ │ │ - b 18522c │ │ │ │ + b 185310 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184b5c │ │ │ │ + b 184c40 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184bc8 │ │ │ │ + b 184cac │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184c9c │ │ │ │ + b 184d80 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 184898 │ │ │ │ + b 18497c │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-4020] @ 1854ec │ │ │ │ - ldr r3, [pc, #-4020] @ 1854f0 │ │ │ │ - ldr r1, [pc, #-4020] @ 1854f4 │ │ │ │ - ldr r0, [pc, #-4020] @ 1854f8 │ │ │ │ + ldr r2, [pc, #-4020] @ 1855d0 │ │ │ │ + ldr r3, [pc, #-4020] @ 1855d4 │ │ │ │ + ldr r1, [pc, #-4020] @ 1855d8 │ │ │ │ + ldr r0, [pc, #-4020] @ 1855dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 185eac │ │ │ │ + b 185f90 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185610 │ │ │ │ + b 1856f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185c8c │ │ │ │ - ldr r3, [pc, #-4092] @ 1854fc │ │ │ │ - ldr r1, [pc, #-4092] @ 185500 │ │ │ │ + b 185d70 │ │ │ │ + ldr r3, [pc, #-4092] @ 1855e0 │ │ │ │ + ldr r1, [pc, #-4092] @ 1855e4 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #2516] @ 186ed8 │ │ │ │ + ldr r3, [pc, #2516] @ 186fbc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #2504] @ 186edc │ │ │ │ - ldr r1, [pc, #2504] @ 186ee0 │ │ │ │ - ldr r0, [pc, #2504] @ 186ee4 │ │ │ │ + ldr r2, [pc, #2504] @ 186fc0 │ │ │ │ + ldr r1, [pc, #2504] @ 186fc4 │ │ │ │ + ldr r0, [pc, #2504] @ 186fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #2464] @ 186ee8 │ │ │ │ - ldr r3, [pc, #2464] @ 186eec │ │ │ │ - ldr r1, [pc, #2464] @ 186ef0 │ │ │ │ - ldr r0, [pc, #2464] @ 186ef4 │ │ │ │ + ldr r2, [pc, #2464] @ 186fcc │ │ │ │ + ldr r3, [pc, #2464] @ 186fd0 │ │ │ │ + ldr r1, [pc, #2464] @ 186fd4 │ │ │ │ + ldr r0, [pc, #2464] @ 186fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 1858a0 │ │ │ │ - ldr r3, [pc, #2424] @ 186ef8 │ │ │ │ + b 185984 │ │ │ │ + ldr r3, [pc, #2424] @ 186fdc │ │ │ │ mov r1, #328 @ 0x148 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #2416] @ 186efc │ │ │ │ + ldr r3, [pc, #2416] @ 186fe0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #2404] @ 186f00 │ │ │ │ - ldr r1, [pc, #2404] @ 186f04 │ │ │ │ - ldr r0, [pc, #2404] @ 186f08 │ │ │ │ + ldr r2, [pc, #2404] @ 186fe4 │ │ │ │ + ldr r1, [pc, #2404] @ 186fe8 │ │ │ │ + ldr r0, [pc, #2404] @ 186fec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 184fdc │ │ │ │ - ldr r3, [pc, #2380] @ 186f0c │ │ │ │ - ldr r1, [pc, #2380] @ 186f10 │ │ │ │ + b 1850c0 │ │ │ │ + ldr r3, [pc, #2380] @ 186ff0 │ │ │ │ + ldr r1, [pc, #2380] @ 186ff4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #2356] @ 186f14 │ │ │ │ - ldr r0, [pc, #2356] @ 186f18 │ │ │ │ + ldr r1, [pc, #2356] @ 186ff8 │ │ │ │ + ldr r0, [pc, #2356] @ 186ffc │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 184d40 │ │ │ │ + b 184e24 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185cb0 │ │ │ │ - ldr r3, [pc, #2284] @ 186ef8 │ │ │ │ - ldr r0, [pc, #2316] @ 186f1c │ │ │ │ + b 185d94 │ │ │ │ + ldr r3, [pc, #2284] @ 186fdc │ │ │ │ + ldr r0, [pc, #2316] @ 187000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - ldr r1, [pc, #2304] @ 186f20 │ │ │ │ + ldr r1, [pc, #2304] @ 187004 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #2296] @ 186f24 │ │ │ │ - ldr r2, [pc, #2296] @ 186f28 │ │ │ │ + ldr r0, [pc, #2296] @ 187008 │ │ │ │ + ldr r2, [pc, #2296] @ 18700c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 186448 │ │ │ │ - ldr r3, [pc, #2228] @ 186ef8 │ │ │ │ - ldr r1, [pc, #2276] @ 186f2c │ │ │ │ + b 18652c │ │ │ │ + ldr r3, [pc, #2228] @ 186fdc │ │ │ │ + ldr r1, [pc, #2276] @ 187010 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2272] @ 186f30 │ │ │ │ + ldr r0, [pc, #2272] @ 187014 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl b6f00 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 186688 │ │ │ │ + beq 18676c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1869e8 │ │ │ │ + beq 186acc │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 1862a0 │ │ │ │ - ldr r3, [pc, #2140] @ 186ef8 │ │ │ │ - ldr r1, [pc, #2196] @ 186f34 │ │ │ │ + b 186384 │ │ │ │ + ldr r3, [pc, #2140] @ 186fdc │ │ │ │ + ldr r1, [pc, #2196] @ 187018 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2192] @ 186f38 │ │ │ │ + ldr r0, [pc, #2192] @ 18701c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl b6f00 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #2152] @ 186f3c │ │ │ │ - ldr r3, [pc, #2152] @ 186f40 │ │ │ │ - ldr r1, [pc, #2152] @ 186f44 │ │ │ │ - ldr r0, [pc, #2152] @ 186f48 │ │ │ │ + ldr r2, [pc, #2152] @ 187020 │ │ │ │ + ldr r3, [pc, #2152] @ 187024 │ │ │ │ + ldr r1, [pc, #2152] @ 187028 │ │ │ │ + ldr r0, [pc, #2152] @ 18702c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 185fd8 │ │ │ │ - ldr r3, [pc, #2048] @ 186f0c │ │ │ │ - ldr r1, [pc, #2108] @ 186f4c │ │ │ │ + b 1860bc │ │ │ │ + ldr r3, [pc, #2048] @ 186ff0 │ │ │ │ + ldr r1, [pc, #2108] @ 187030 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #2084] @ 186f50 │ │ │ │ - ldr r0, [pc, #2084] @ 186f54 │ │ │ │ + ldr r1, [pc, #2084] @ 187034 │ │ │ │ + ldr r0, [pc, #2084] @ 187038 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 184d40 │ │ │ │ - ldr r3, [pc, #1964] @ 186ef8 │ │ │ │ - ldr r1, [pc, #2056] @ 186f58 │ │ │ │ + b 184e24 │ │ │ │ + ldr r3, [pc, #1964] @ 186fdc │ │ │ │ + ldr r1, [pc, #2056] @ 18703c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2052] @ 186f5c │ │ │ │ + ldr r0, [pc, #2052] @ 187040 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ bl b6f00 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185c18 │ │ │ │ - ldr r3, [pc, #1916] @ 186ef8 │ │ │ │ - ldr r0, [pc, #2016] @ 186f60 │ │ │ │ + b 185cfc │ │ │ │ + ldr r3, [pc, #1916] @ 186fdc │ │ │ │ + ldr r0, [pc, #2016] @ 187044 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #2004] @ 186f64 │ │ │ │ + ldr r1, [pc, #2004] @ 187048 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #1996] @ 186f68 │ │ │ │ - ldr r2, [pc, #1996] @ 186f6c │ │ │ │ + ldr r0, [pc, #1996] @ 18704c │ │ │ │ + ldr r2, [pc, #1996] @ 187050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185d60 │ │ │ │ + b 185e44 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185d7c │ │ │ │ + b 185e60 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185dac │ │ │ │ + b 185e90 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #1928] @ 186f70 │ │ │ │ - ldr r3, [pc, #1928] @ 186f74 │ │ │ │ - ldr r1, [pc, #1928] @ 186f78 │ │ │ │ - ldr r0, [pc, #1928] @ 186f7c │ │ │ │ + ldr r2, [pc, #1928] @ 187054 │ │ │ │ + ldr r3, [pc, #1928] @ 187058 │ │ │ │ + ldr r1, [pc, #1928] @ 18705c │ │ │ │ + ldr r0, [pc, #1928] @ 187060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1860e0 │ │ │ │ + b 1861c4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185e18 │ │ │ │ - ldr r3, [pc, #1756] @ 186ef8 │ │ │ │ - ldr r1, [pc, #1800] @ 186f28 │ │ │ │ + b 185efc │ │ │ │ + ldr r3, [pc, #1756] @ 186fdc │ │ │ │ + ldr r1, [pc, #1800] @ 18700c │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1880] @ 186f80 │ │ │ │ + ldr r3, [pc, #1880] @ 187064 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1868] @ 186f84 │ │ │ │ - ldr r1, [pc, #1868] @ 186f88 │ │ │ │ - ldr r0, [pc, #1868] @ 186f8c │ │ │ │ + ldr r2, [pc, #1868] @ 187068 │ │ │ │ + ldr r1, [pc, #1868] @ 18706c │ │ │ │ + ldr r0, [pc, #1868] @ 187070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 186448 │ │ │ │ + b 18652c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185d04 │ │ │ │ - ldr r3, [pc, #1684] @ 186ef8 │ │ │ │ - ldr r1, [pc, #1832] @ 186f90 │ │ │ │ + b 185de8 │ │ │ │ + ldr r3, [pc, #1684] @ 186fdc │ │ │ │ + ldr r1, [pc, #1832] @ 187074 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1828] @ 186f94 │ │ │ │ - ldr r2, [pc, #1716] @ 186f28 │ │ │ │ + ldr r0, [pc, #1828] @ 187078 │ │ │ │ + ldr r2, [pc, #1716] @ 18700c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 18632c │ │ │ │ + b 186410 │ │ │ │ cmp r2, r1 │ │ │ │ - beq 186070 │ │ │ │ - ldr r3, [pc, #1796] @ 186f98 │ │ │ │ + beq 186154 │ │ │ │ + ldr r3, [pc, #1796] @ 18707c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 186070 │ │ │ │ - ldr r3, [pc, #1616] @ 186ef8 │ │ │ │ - ldr r0, [pc, #1776] @ 186f9c │ │ │ │ + beq 186154 │ │ │ │ + ldr r3, [pc, #1616] @ 186fdc │ │ │ │ + ldr r0, [pc, #1776] @ 187080 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr r1, [pc, #1764] @ 186fa0 │ │ │ │ + ldr r1, [pc, #1764] @ 187084 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #1756] @ 186fa4 │ │ │ │ - ldr r2, [pc, #1696] @ 186f6c │ │ │ │ + ldr r0, [pc, #1756] @ 187088 │ │ │ │ + ldr r2, [pc, #1696] @ 187050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 184fdc │ │ │ │ - ldr r3, [pc, #1560] @ 186ef8 │ │ │ │ - ldr r1, [pc, #1732] @ 186fa8 │ │ │ │ + b 1850c0 │ │ │ │ + ldr r3, [pc, #1560] @ 186fdc │ │ │ │ + ldr r1, [pc, #1732] @ 18708c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1728] @ 186fac │ │ │ │ - ldr r2, [pc, #1592] @ 186f28 │ │ │ │ + ldr r0, [pc, #1728] @ 187090 │ │ │ │ + ldr r2, [pc, #1592] @ 18700c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 18632c │ │ │ │ + b 186410 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 185ddc │ │ │ │ + b 185ec0 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #1680] @ 186fb0 │ │ │ │ - ldr r3, [pc, #1680] @ 186fb4 │ │ │ │ - ldr r1, [pc, #1680] @ 186fb8 │ │ │ │ - ldr r0, [pc, #1680] @ 186fbc │ │ │ │ + ldr r2, [pc, #1680] @ 187094 │ │ │ │ + ldr r3, [pc, #1680] @ 187098 │ │ │ │ + ldr r1, [pc, #1680] @ 18709c │ │ │ │ + ldr r0, [pc, #1680] @ 1870a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 185fd8 │ │ │ │ - ldr r3, [pc, #1456] @ 186ef8 │ │ │ │ + b 1860bc │ │ │ │ + ldr r3, [pc, #1456] @ 186fdc │ │ │ │ mov r1, #336 @ 0x150 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1644] @ 186fc0 │ │ │ │ + ldr r3, [pc, #1644] @ 1870a4 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1632] @ 186fc4 │ │ │ │ - ldr r1, [pc, #1632] @ 186fc8 │ │ │ │ - ldr r0, [pc, #1632] @ 186fcc │ │ │ │ + ldr r2, [pc, #1632] @ 1870a8 │ │ │ │ + ldr r1, [pc, #1632] @ 1870ac │ │ │ │ + ldr r0, [pc, #1632] @ 1870b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 186448 │ │ │ │ + b 18652c │ │ │ │ bl a4764 │ │ │ │ - b 1855ec │ │ │ │ + b 1856d0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1855d8 │ │ │ │ + b 1856bc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 186418 │ │ │ │ - ldr r3, [pc, #1368] @ 186ef8 │ │ │ │ - ldr r1, [pc, #1580] @ 186fd0 │ │ │ │ + b 1864fc │ │ │ │ + ldr r3, [pc, #1368] @ 186fdc │ │ │ │ + ldr r1, [pc, #1580] @ 1870b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1576] @ 186fd4 │ │ │ │ + ldr r0, [pc, #1576] @ 1870b8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl b6f00 │ │ │ │ - b 186448 │ │ │ │ - ldr r3, [pc, #1328] @ 186ef8 │ │ │ │ - ldr r1, [pc, #1548] @ 186fd8 │ │ │ │ + b 18652c │ │ │ │ + ldr r3, [pc, #1328] @ 186fdc │ │ │ │ + ldr r1, [pc, #1548] @ 1870bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1544] @ 186fdc │ │ │ │ + ldr r0, [pc, #1544] @ 1870c0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl b6f00 │ │ │ │ - b 184fdc │ │ │ │ + b 1850c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 186688 │ │ │ │ + b 18676c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1855b0 │ │ │ │ - ldr r3, [pc, #1268] @ 186ef8 │ │ │ │ - ldr r1, [pc, #1496] @ 186fe0 │ │ │ │ + b 185694 │ │ │ │ + ldr r3, [pc, #1268] @ 186fdc │ │ │ │ + ldr r1, [pc, #1496] @ 1870c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1492] @ 186fe4 │ │ │ │ + ldr r0, [pc, #1492] @ 1870c8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl b6f00 │ │ │ │ - b 186448 │ │ │ │ + b 18652c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1860a0 │ │ │ │ + b 186184 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #1212] @ 186ef8 │ │ │ │ - ldr r1, [pc, #1448] @ 186fe8 │ │ │ │ + ldr r3, [pc, #1212] @ 186fdc │ │ │ │ + ldr r1, [pc, #1448] @ 1870cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1444] @ 186fec │ │ │ │ + ldr r0, [pc, #1444] @ 1870d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl b6f00 │ │ │ │ - b 185e5c │ │ │ │ + b 185f40 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 185058 │ │ │ │ + beq 18513c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 185040 │ │ │ │ - b 185058 │ │ │ │ - ldr r3, [pc, #1392] @ 186ff0 │ │ │ │ - ldr r1, [pc, #1392] @ 186ff4 │ │ │ │ - ldr r0, [pc, #1392] @ 186ff8 │ │ │ │ + bne 185124 │ │ │ │ + b 18513c │ │ │ │ + ldr r3, [pc, #1392] @ 1870d4 │ │ │ │ + ldr r1, [pc, #1392] @ 1870d8 │ │ │ │ + ldr r0, [pc, #1392] @ 1870dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1384] @ 186ffc │ │ │ │ + ldr r2, [pc, #1384] @ 1870e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1368] @ 187000 │ │ │ │ - ldr r1, [pc, #1368] @ 187004 │ │ │ │ - ldr r0, [pc, #1368] @ 187008 │ │ │ │ + ldr r3, [pc, #1368] @ 1870e4 │ │ │ │ + ldr r1, [pc, #1368] @ 1870e8 │ │ │ │ + ldr r0, [pc, #1368] @ 1870ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1360] @ 18700c │ │ │ │ + ldr r2, [pc, #1360] @ 1870f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1344] @ 187010 │ │ │ │ - ldr r1, [pc, #1344] @ 187014 │ │ │ │ - ldr r0, [pc, #1344] @ 187018 │ │ │ │ + ldr r3, [pc, #1344] @ 1870f4 │ │ │ │ + ldr r1, [pc, #1344] @ 1870f8 │ │ │ │ + ldr r0, [pc, #1344] @ 1870fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1336] @ 18701c │ │ │ │ + ldr r2, [pc, #1336] @ 187100 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1320] @ 187020 │ │ │ │ - ldr r1, [pc, #1320] @ 187024 │ │ │ │ - ldr r0, [pc, #1320] @ 187028 │ │ │ │ + ldr r3, [pc, #1320] @ 187104 │ │ │ │ + ldr r1, [pc, #1320] @ 187108 │ │ │ │ + ldr r0, [pc, #1320] @ 18710c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1312] @ 18702c │ │ │ │ + ldr r2, [pc, #1312] @ 187110 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1296] @ 187030 │ │ │ │ - ldr r1, [pc, #1296] @ 187034 │ │ │ │ - ldr r0, [pc, #1296] @ 187038 │ │ │ │ + ldr r3, [pc, #1296] @ 187114 │ │ │ │ + ldr r1, [pc, #1296] @ 187118 │ │ │ │ + ldr r0, [pc, #1296] @ 18711c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1288] @ 18703c │ │ │ │ + ldr r2, [pc, #1288] @ 187120 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1272] @ 187040 │ │ │ │ - ldr r1, [pc, #1272] @ 187044 │ │ │ │ - ldr r0, [pc, #1272] @ 187048 │ │ │ │ + ldr r3, [pc, #1272] @ 187124 │ │ │ │ + ldr r1, [pc, #1272] @ 187128 │ │ │ │ + ldr r0, [pc, #1272] @ 18712c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1264] @ 18704c │ │ │ │ + ldr r2, [pc, #1264] @ 187130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1248] @ 187050 │ │ │ │ - ldr r1, [pc, #1248] @ 187054 │ │ │ │ - ldr r0, [pc, #1248] @ 187058 │ │ │ │ + ldr r3, [pc, #1248] @ 187134 │ │ │ │ + ldr r1, [pc, #1248] @ 187138 │ │ │ │ + ldr r0, [pc, #1248] @ 18713c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1240] @ 18705c │ │ │ │ + ldr r2, [pc, #1240] @ 187140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1224] @ 187060 │ │ │ │ - ldr r1, [pc, #1224] @ 187064 │ │ │ │ - ldr r0, [pc, #1224] @ 187068 │ │ │ │ + ldr r3, [pc, #1224] @ 187144 │ │ │ │ + ldr r1, [pc, #1224] @ 187148 │ │ │ │ + ldr r0, [pc, #1224] @ 18714c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1216] @ 18706c │ │ │ │ + ldr r2, [pc, #1216] @ 187150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1200] @ 187070 │ │ │ │ - ldr r1, [pc, #1200] @ 187074 │ │ │ │ - ldr r0, [pc, #1200] @ 187078 │ │ │ │ + ldr r3, [pc, #1200] @ 187154 │ │ │ │ + ldr r1, [pc, #1200] @ 187158 │ │ │ │ + ldr r0, [pc, #1200] @ 18715c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1192] @ 18707c │ │ │ │ + ldr r2, [pc, #1192] @ 187160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1176] @ 187080 │ │ │ │ - ldr r1, [pc, #1176] @ 187084 │ │ │ │ - ldr r0, [pc, #1176] @ 187088 │ │ │ │ + ldr r3, [pc, #1176] @ 187164 │ │ │ │ + ldr r1, [pc, #1176] @ 187168 │ │ │ │ + ldr r0, [pc, #1176] @ 18716c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1168] @ 18708c │ │ │ │ + ldr r2, [pc, #1168] @ 187170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1152] @ 187090 │ │ │ │ - ldr r1, [pc, #1152] @ 187094 │ │ │ │ - ldr r0, [pc, #1152] @ 187098 │ │ │ │ + ldr r3, [pc, #1152] @ 187174 │ │ │ │ + ldr r1, [pc, #1152] @ 187178 │ │ │ │ + ldr r0, [pc, #1152] @ 18717c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1144] @ 18709c │ │ │ │ + ldr r2, [pc, #1144] @ 187180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1128] @ 1870a0 │ │ │ │ - ldr r1, [pc, #1128] @ 1870a4 │ │ │ │ - ldr r0, [pc, #1128] @ 1870a8 │ │ │ │ + ldr r3, [pc, #1128] @ 187184 │ │ │ │ + ldr r1, [pc, #1128] @ 187188 │ │ │ │ + ldr r0, [pc, #1128] @ 18718c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1120] @ 1870ac │ │ │ │ + ldr r2, [pc, #1120] @ 187190 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1104] @ 1870b0 │ │ │ │ - ldr r1, [pc, #1104] @ 1870b4 │ │ │ │ - ldr r0, [pc, #1104] @ 1870b8 │ │ │ │ + ldr r3, [pc, #1104] @ 187194 │ │ │ │ + ldr r1, [pc, #1104] @ 187198 │ │ │ │ + ldr r0, [pc, #1104] @ 18719c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1096] @ 1870bc │ │ │ │ + ldr r2, [pc, #1096] @ 1871a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1080] @ 1870c0 │ │ │ │ - ldr r1, [pc, #1080] @ 1870c4 │ │ │ │ - ldr r0, [pc, #1080] @ 1870c8 │ │ │ │ + ldr r3, [pc, #1080] @ 1871a4 │ │ │ │ + ldr r1, [pc, #1080] @ 1871a8 │ │ │ │ + ldr r0, [pc, #1080] @ 1871ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1072] @ 1870cc │ │ │ │ + ldr r2, [pc, #1072] @ 1871b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1056] @ 1870d0 │ │ │ │ - ldr r1, [pc, #1056] @ 1870d4 │ │ │ │ - ldr r0, [pc, #1056] @ 1870d8 │ │ │ │ + ldr r3, [pc, #1056] @ 1871b4 │ │ │ │ + ldr r1, [pc, #1056] @ 1871b8 │ │ │ │ + ldr r0, [pc, #1056] @ 1871bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1048] @ 1870dc │ │ │ │ + ldr r2, [pc, #1048] @ 1871c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1032] @ 1870e0 │ │ │ │ - ldr r1, [pc, #1032] @ 1870e4 │ │ │ │ - ldr r0, [pc, #1032] @ 1870e8 │ │ │ │ + ldr r3, [pc, #1032] @ 1871c4 │ │ │ │ + ldr r1, [pc, #1032] @ 1871c8 │ │ │ │ + ldr r0, [pc, #1032] @ 1871cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1024] @ 1870ec │ │ │ │ + ldr r2, [pc, #1024] @ 1871d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1008] @ 1870f0 │ │ │ │ - ldr r1, [pc, #1008] @ 1870f4 │ │ │ │ - ldr r0, [pc, #1008] @ 1870f8 │ │ │ │ + ldr r3, [pc, #1008] @ 1871d4 │ │ │ │ + ldr r1, [pc, #1008] @ 1871d8 │ │ │ │ + ldr r0, [pc, #1008] @ 1871dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #1000] @ 1870fc │ │ │ │ + ldr r2, [pc, #1000] @ 1871e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #984] @ 187100 │ │ │ │ - ldr r1, [pc, #984] @ 187104 │ │ │ │ - ldr r0, [pc, #984] @ 187108 │ │ │ │ + ldr r3, [pc, #984] @ 1871e4 │ │ │ │ + ldr r1, [pc, #984] @ 1871e8 │ │ │ │ + ldr r0, [pc, #984] @ 1871ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #976] @ 18710c │ │ │ │ + ldr r2, [pc, #976] @ 1871f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #960] @ 187110 │ │ │ │ - ldr r1, [pc, #960] @ 187114 │ │ │ │ - ldr r0, [pc, #960] @ 187118 │ │ │ │ + ldr r3, [pc, #960] @ 1871f4 │ │ │ │ + ldr r1, [pc, #960] @ 1871f8 │ │ │ │ + ldr r0, [pc, #960] @ 1871fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #952] @ 18711c │ │ │ │ + ldr r2, [pc, #952] @ 187200 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #936] @ 187120 │ │ │ │ - ldr r1, [pc, #936] @ 187124 │ │ │ │ - ldr r0, [pc, #936] @ 187128 │ │ │ │ + ldr r3, [pc, #936] @ 187204 │ │ │ │ + ldr r1, [pc, #936] @ 187208 │ │ │ │ + ldr r0, [pc, #936] @ 18720c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #928] @ 18712c │ │ │ │ + ldr r2, [pc, #928] @ 187210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #912] @ 187130 │ │ │ │ - ldr r1, [pc, #912] @ 187134 │ │ │ │ - ldr r0, [pc, #912] @ 187138 │ │ │ │ + ldr r3, [pc, #912] @ 187214 │ │ │ │ + ldr r1, [pc, #912] @ 187218 │ │ │ │ + ldr r0, [pc, #912] @ 18721c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #904] @ 18713c │ │ │ │ + ldr r2, [pc, #904] @ 187220 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #888] @ 187140 │ │ │ │ - ldr r1, [pc, #888] @ 187144 │ │ │ │ - ldr r0, [pc, #888] @ 187148 │ │ │ │ + ldr r3, [pc, #888] @ 187224 │ │ │ │ + ldr r1, [pc, #888] @ 187228 │ │ │ │ + ldr r0, [pc, #888] @ 18722c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #880] @ 18714c │ │ │ │ + ldr r2, [pc, #880] @ 187230 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #864] @ 187150 │ │ │ │ - ldr r1, [pc, #864] @ 187154 │ │ │ │ - ldr r0, [pc, #864] @ 187158 │ │ │ │ + ldr r3, [pc, #864] @ 187234 │ │ │ │ + ldr r1, [pc, #864] @ 187238 │ │ │ │ + ldr r0, [pc, #864] @ 18723c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #856] @ 18715c │ │ │ │ + ldr r2, [pc, #856] @ 187240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #840] @ 187160 │ │ │ │ - ldr r1, [pc, #840] @ 187164 │ │ │ │ - ldr r0, [pc, #840] @ 187168 │ │ │ │ + ldr r3, [pc, #840] @ 187244 │ │ │ │ + ldr r1, [pc, #840] @ 187248 │ │ │ │ + ldr r0, [pc, #840] @ 18724c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #832] @ 18716c │ │ │ │ + ldr r2, [pc, #832] @ 187250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #816] @ 187170 │ │ │ │ - ldr r1, [pc, #816] @ 187174 │ │ │ │ - ldr r0, [pc, #816] @ 187178 │ │ │ │ + ldr r3, [pc, #816] @ 187254 │ │ │ │ + ldr r1, [pc, #816] @ 187258 │ │ │ │ + ldr r0, [pc, #816] @ 18725c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #808] @ 18717c │ │ │ │ + ldr r2, [pc, #808] @ 187260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #792] @ 187180 │ │ │ │ - ldr r1, [pc, #792] @ 187184 │ │ │ │ - ldr r0, [pc, #792] @ 187188 │ │ │ │ + ldr r3, [pc, #792] @ 187264 │ │ │ │ + ldr r1, [pc, #792] @ 187268 │ │ │ │ + ldr r0, [pc, #792] @ 18726c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #784] @ 18718c │ │ │ │ + ldr r2, [pc, #784] @ 187270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #768] @ 187190 │ │ │ │ - ldr r1, [pc, #768] @ 187194 │ │ │ │ - ldr r0, [pc, #768] @ 187198 │ │ │ │ + ldr r3, [pc, #768] @ 187274 │ │ │ │ + ldr r1, [pc, #768] @ 187278 │ │ │ │ + ldr r0, [pc, #768] @ 18727c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #760] @ 18719c │ │ │ │ + ldr r2, [pc, #760] @ 187280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #744] @ 1871a0 │ │ │ │ - ldr r1, [pc, #744] @ 1871a4 │ │ │ │ - ldr r0, [pc, #744] @ 1871a8 │ │ │ │ + ldr r3, [pc, #744] @ 187284 │ │ │ │ + ldr r1, [pc, #744] @ 187288 │ │ │ │ + ldr r0, [pc, #744] @ 18728c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ - ldr r2, [pc, #736] @ 1871ac │ │ │ │ + ldr r2, [pc, #736] @ 187290 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaeq r8, r4, r5, pc @ │ │ │ │ - eoreq sp, r7, ip, lsr #13 │ │ │ │ - eoreq r7, r7, r4, ror #31 │ │ │ │ - strdeq r7, [r7], -r0 @ │ │ │ │ - eoreq sp, r7, r4, ror r6 │ │ │ │ - eoreq sp, r7, r0, ror r7 │ │ │ │ - eoreq r7, r7, ip, lsr #31 │ │ │ │ - @ instruction: 0x00277bb8 │ │ │ │ - muleq r0, r4, fp │ │ │ │ - eoreq sl, r7, r0, lsl #13 │ │ │ │ - eoreq sp, r7, r4, lsr #12 │ │ │ │ - eoreq r7, r7, ip, asr pc │ │ │ │ - eoreq r7, r7, r8, ror #22 │ │ │ │ + mlaeq r8, r8, r5, pc @ │ │ │ │ + @ instruction: 0x0027d6b0 │ │ │ │ + eoreq r7, r7, r8, ror #31 │ │ │ │ + strdeq r7, [r7], -r4 @ │ │ │ │ + eoreq sp, r7, r8, ror r6 │ │ │ │ + eoreq sp, r7, r4, ror r7 │ │ │ │ + @ instruction: 0x00277fb0 │ │ │ │ + @ instruction: 0x00277bbc │ │ │ │ + muleq r0, r4, fp │ │ │ │ + eoreq sl, r7, r4, lsl #13 │ │ │ │ + eoreq sp, r7, r8, lsr #12 │ │ │ │ + eoreq r7, r7, r0, ror #30 │ │ │ │ + eoreq r7, r7, ip, ror #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq sp, r7, ip, ror r8 │ │ │ │ - eoreq r7, r7, r0, lsr #30 │ │ │ │ - eoreq r7, r7, ip, lsr #22 │ │ │ │ - strdeq r9, [r7], -ip @ │ │ │ │ - ldrdeq r7, [r7], -r8 @ │ │ │ │ - eoreq r7, r7, r4, ror #21 │ │ │ │ + eoreq sp, r7, r0, lsl #17 │ │ │ │ + eoreq r7, r7, r4, lsr #30 │ │ │ │ + eoreq r7, r7, r0, lsr fp │ │ │ │ + eoreq r9, r7, r0, lsl #14 │ │ │ │ + ldrdeq r7, [r7], -ip @ │ │ │ │ + eoreq r7, r7, r8, ror #21 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ - @ instruction: 0x00277eb4 │ │ │ │ - eoreq r7, r7, r0, asr #21 │ │ │ │ - eoreq r7, r7, ip, asr lr │ │ │ │ - eoreq r7, r7, r8, ror #20 │ │ │ │ - eoreq sp, r7, r8, ror #9 │ │ │ │ - eoreq sp, r7, r8, lsl #17 │ │ │ │ - eoreq r7, r7, r0, lsr #28 │ │ │ │ - eoreq r7, r7, ip, lsr #20 │ │ │ │ - eoreq sp, r7, r8, lsr #17 │ │ │ │ - ldrdeq r7, [r7], -r4 @ │ │ │ │ - eoreq r7, r7, r0, ror #19 │ │ │ │ - eoreq r7, r7, ip, lsr #27 │ │ │ │ - @ instruction: 0x002779b8 │ │ │ │ - eoreq r5, r7, r4, asr #18 │ │ │ │ - eoreq r7, r7, r8, ror #26 │ │ │ │ - eoreq r7, r7, r4, ror r9 │ │ │ │ + @ instruction: 0x00277eb8 │ │ │ │ + eoreq r7, r7, r4, asr #21 │ │ │ │ + eoreq r7, r7, r0, ror #28 │ │ │ │ + eoreq r7, r7, ip, ror #20 │ │ │ │ + eoreq sp, r7, ip, ror #9 │ │ │ │ + eoreq sp, r7, ip, lsl #17 │ │ │ │ + eoreq r7, r7, r4, lsr #28 │ │ │ │ + eoreq r7, r7, r0, lsr sl │ │ │ │ + eoreq sp, r7, ip, lsr #17 │ │ │ │ + ldrdeq r7, [r7], -r8 @ │ │ │ │ + eoreq r7, r7, r4, ror #19 │ │ │ │ + @ instruction: 0x00277db0 │ │ │ │ + @ instruction: 0x002779bc │ │ │ │ + eoreq r5, r7, r8, asr #18 │ │ │ │ + eoreq r7, r7, ip, ror #26 │ │ │ │ + eoreq r7, r7, r8, ror r9 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - ldrdeq sp, [r7], -r4 @ │ │ │ │ - eoreq sp, r7, ip, lsl r6 │ │ │ │ - eoreq r7, r7, ip, lsl #26 │ │ │ │ - eoreq r7, r7, r8, lsl r9 │ │ │ │ - eoreq sl, r7, r4, asr #12 │ │ │ │ - eoreq sp, r7, r8, lsl #7 │ │ │ │ - eoreq r7, r7, r0, asr #25 │ │ │ │ - eoreq r7, r7, ip, asr #17 │ │ │ │ - mlaeq r7, r0, ip, r7 │ │ │ │ - mlaeq r7, ip, r8, r7 │ │ │ │ + ldrdeq sp, [r7], -r8 @ │ │ │ │ + eoreq sp, r7, r0, lsr #12 │ │ │ │ + eoreq r7, r7, r0, lsl sp │ │ │ │ + eoreq r7, r7, ip, lsl r9 │ │ │ │ + eoreq sl, r7, r8, asr #12 │ │ │ │ + eoreq sp, r7, ip, lsl #7 │ │ │ │ + eoreq r7, r7, r4, asr #25 │ │ │ │ + ldrdeq r7, [r7], -r0 @ │ │ │ │ + mlaeq r7, r4, ip, r7 │ │ │ │ + eoreq r7, r7, r0, lsr #17 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r5, r7, r8, lsl r8 │ │ │ │ - eoreq r7, r7, ip, lsr ip │ │ │ │ - eoreq r7, r7, r8, asr #16 │ │ │ │ - eoreq r7, r7, r4, lsl ip │ │ │ │ - eoreq r7, r7, r0, lsr #16 │ │ │ │ - mlaeq r7, ip, r2, sp │ │ │ │ - eoreq sp, r7, ip, lsr r6 │ │ │ │ - ldrdeq r7, [r7], -r4 @ │ │ │ │ - eoreq r7, r7, r0, ror #15 │ │ │ │ - @ instruction: 0x0027a2b8 │ │ │ │ - eoreq sp, r7, ip, asr r2 │ │ │ │ - mlaeq r7, r4, fp, r7 │ │ │ │ - eoreq r7, r7, r0, lsr #15 │ │ │ │ - eoreq r7, r7, r8, asr fp │ │ │ │ - eoreq r7, r7, r4, ror #14 │ │ │ │ - eoreq r7, r7, r0, lsr fp │ │ │ │ - eoreq r7, r7, ip, lsr r7 │ │ │ │ - strdeq r7, [r7], -r4 @ │ │ │ │ - eoreq r7, r7, r0, lsl #14 │ │ │ │ - @ instruction: 0x00277abc │ │ │ │ - eoreq r7, r7, r8, asr #13 │ │ │ │ - eoreq ip, r9, r4, ror #13 │ │ │ │ - eoreq lr, r6, r4, ror #15 │ │ │ │ - mlaeq r7, r0, r8, sl │ │ │ │ + eoreq r5, r7, ip, lsl r8 │ │ │ │ + eoreq r7, r7, r0, asr #24 │ │ │ │ + eoreq r7, r7, ip, asr #16 │ │ │ │ + eoreq r7, r7, r8, lsl ip │ │ │ │ + eoreq r7, r7, r4, lsr #16 │ │ │ │ + eoreq sp, r7, r0, lsr #5 │ │ │ │ + eoreq sp, r7, r0, asr #12 │ │ │ │ + ldrdeq r7, [r7], -r8 @ │ │ │ │ + eoreq r7, r7, r4, ror #15 │ │ │ │ + @ instruction: 0x0027a2bc │ │ │ │ + eoreq sp, r7, r0, ror #4 │ │ │ │ + mlaeq r7, r8, fp, r7 │ │ │ │ + eoreq r7, r7, r4, lsr #15 │ │ │ │ + eoreq r7, r7, ip, asr fp │ │ │ │ + eoreq r7, r7, r8, ror #14 │ │ │ │ + eoreq r7, r7, r4, lsr fp │ │ │ │ + eoreq r7, r7, r0, asr #14 │ │ │ │ + strdeq r7, [r7], -r8 @ │ │ │ │ + eoreq r7, r7, r4, lsl #14 │ │ │ │ + eoreq r7, r7, r0, asr #21 │ │ │ │ + eoreq r7, r7, ip, asr #13 │ │ │ │ + eoreq ip, r9, r8, ror #13 │ │ │ │ + eoreq lr, r6, r8, ror #15 │ │ │ │ + mlaeq r7, r4, r8, sl │ │ │ │ andeq r7, r1, lr, lsl r8 │ │ │ │ - @ instruction: 0x0029c6bc │ │ │ │ - @ instruction: 0x0026e7bc │ │ │ │ - eoreq ip, r7, r4, asr #11 │ │ │ │ + eoreq ip, r9, r0, asr #13 │ │ │ │ + eoreq lr, r6, r0, asr #15 │ │ │ │ + eoreq ip, r7, r8, asr #11 │ │ │ │ andeq r7, r1, r7, asr #13 │ │ │ │ - mlaeq r9, r4, r6, ip │ │ │ │ - mlaeq r6, r4, r7, lr │ │ │ │ - ldrdeq ip, [r7], -r4 @ │ │ │ │ + mlaeq r9, r8, r6, ip │ │ │ │ + mlaeq r6, r8, r7, lr │ │ │ │ + ldrdeq ip, [r7], -r8 @ │ │ │ │ strdeq r7, [r1], -r5 │ │ │ │ - eoreq ip, r9, ip, ror #12 │ │ │ │ - eoreq lr, r6, ip, ror #14 │ │ │ │ - eoreq fp, r7, r0, lsr #28 │ │ │ │ + eoreq ip, r9, r0, ror r6 │ │ │ │ + eoreq lr, r6, r0, ror r7 │ │ │ │ + eoreq fp, r7, r4, lsr #28 │ │ │ │ andeq r7, r1, r8, asr #15 │ │ │ │ - eoreq ip, r9, r4, asr #12 │ │ │ │ - eoreq lr, r6, r4, asr #14 │ │ │ │ - eoreq sp, r7, r4, ror #8 │ │ │ │ + eoreq ip, r9, r8, asr #12 │ │ │ │ + eoreq lr, r6, r8, asr #14 │ │ │ │ + eoreq sp, r7, r8, ror #8 │ │ │ │ andeq r7, r1, fp, ror r9 │ │ │ │ - eoreq ip, r9, ip, lsl r6 │ │ │ │ - eoreq lr, r6, ip, lsl r7 │ │ │ │ - ldrdeq sl, [r7], -r8 @ │ │ │ │ + eoreq ip, r9, r0, lsr #12 │ │ │ │ + eoreq lr, r6, r0, lsr #14 │ │ │ │ + ldrdeq sl, [r7], -ip @ │ │ │ │ andeq r7, r1, ip, lsr #16 │ │ │ │ - strdeq ip, [r9], -r4 @ │ │ │ │ - strdeq lr, [r6], -r4 @ │ │ │ │ - ldrdeq ip, [r7], -r8 @ │ │ │ │ + strdeq ip, [r9], -r8 @ │ │ │ │ + strdeq lr, [r6], -r8 @ │ │ │ │ + ldrdeq ip, [r7], -ip @ │ │ │ │ andeq r7, r1, r8, ror #13 │ │ │ │ - eoreq ip, r9, ip, asr #11 │ │ │ │ - eoreq lr, r6, ip, asr #13 │ │ │ │ - eoreq ip, r7, ip, lsl r8 │ │ │ │ + ldrdeq ip, [r9], -r0 @ │ │ │ │ + ldrdeq lr, [r6], -r0 @ │ │ │ │ + eoreq ip, r7, r0, lsr #16 │ │ │ │ strdeq r7, [r1], -r6 │ │ │ │ - eoreq ip, r9, r4, lsr #11 │ │ │ │ - eoreq lr, r6, r4, lsr #13 │ │ │ │ - eoreq sp, r7, r8, ror r0 │ │ │ │ + eoreq ip, r9, r8, lsr #11 │ │ │ │ + eoreq lr, r6, r8, lsr #13 │ │ │ │ + eoreq sp, r7, ip, ror r0 │ │ │ │ muleq r1, r9, r6 │ │ │ │ - eoreq ip, r9, ip, ror r5 │ │ │ │ - eoreq lr, r6, ip, ror r6 │ │ │ │ - strdeq ip, [r7], -r0 @ │ │ │ │ + eoreq ip, r9, r0, lsl #11 │ │ │ │ + eoreq lr, r6, r0, lsl #13 │ │ │ │ + strdeq ip, [r7], -r4 @ │ │ │ │ muleq r1, r8, r6 │ │ │ │ - eoreq ip, r9, r4, asr r5 │ │ │ │ - eoreq lr, r6, r4, asr r6 │ │ │ │ - eoreq sp, r7, r4, ror #6 │ │ │ │ + eoreq ip, r9, r8, asr r5 │ │ │ │ + eoreq lr, r6, r8, asr r6 │ │ │ │ + eoreq sp, r7, r8, ror #6 │ │ │ │ andeq r7, r1, r0, ror #18 │ │ │ │ - eoreq ip, r9, ip, lsr #10 │ │ │ │ - eoreq lr, r6, ip, lsr #12 │ │ │ │ - eoreq sp, r7, ip, lsr #6 │ │ │ │ + eoreq ip, r9, r0, lsr r5 │ │ │ │ + eoreq lr, r6, r0, lsr r6 │ │ │ │ + eoreq sp, r7, r0, lsr r3 │ │ │ │ andeq r7, r1, pc, asr r9 │ │ │ │ - eoreq ip, r9, r4, lsl #10 │ │ │ │ - eoreq lr, r6, r4, lsl #12 │ │ │ │ - eoreq sp, r7, r4, lsr #7 │ │ │ │ + eoreq ip, r9, r8, lsl #10 │ │ │ │ + eoreq lr, r6, r8, lsl #12 │ │ │ │ + eoreq sp, r7, r8, lsr #7 │ │ │ │ andeq r7, r1, sl, lsl #19 │ │ │ │ - ldrdeq ip, [r9], -ip @ │ │ │ │ - ldrdeq lr, [r6], -ip @ │ │ │ │ - eoreq r9, r7, r8, asr #11 │ │ │ │ + eoreq ip, r9, r0, ror #9 │ │ │ │ + eoreq lr, r6, r0, ror #11 │ │ │ │ + eoreq r9, r7, ip, asr #11 │ │ │ │ andeq r7, r1, r4, lsr #14 │ │ │ │ - @ instruction: 0x0029c4b4 │ │ │ │ - @ instruction: 0x0026e5b4 │ │ │ │ - eoreq fp, r7, r8, ror #24 │ │ │ │ + @ instruction: 0x0029c4b8 │ │ │ │ + @ instruction: 0x0026e5b8 │ │ │ │ + eoreq fp, r7, ip, ror #24 │ │ │ │ muleq r1, r2, r6 │ │ │ │ - eoreq ip, r9, ip, lsl #9 │ │ │ │ - eoreq lr, r6, ip, lsl #11 │ │ │ │ - eoreq ip, r7, r4, lsr #7 │ │ │ │ + mlaeq r9, r0, r4, ip │ │ │ │ + mlaeq r6, r0, r5, lr │ │ │ │ + eoreq ip, r7, r8, lsr #7 │ │ │ │ andeq r7, r1, r8, asr #13 │ │ │ │ - eoreq ip, r9, r4, ror #8 │ │ │ │ - eoreq lr, r6, r4, ror #10 │ │ │ │ - eoreq r8, r7, r0, ror sp │ │ │ │ + eoreq ip, r9, r8, ror #8 │ │ │ │ + eoreq lr, r6, r8, ror #10 │ │ │ │ + eoreq r8, r7, r4, ror sp │ │ │ │ andeq r7, r1, pc, lsl r8 │ │ │ │ - eoreq ip, r9, ip, lsr r4 │ │ │ │ - eoreq lr, r6, ip, lsr r5 │ │ │ │ - eoreq sp, r7, ip, asr #5 │ │ │ │ + eoreq ip, r9, r0, asr #8 │ │ │ │ + eoreq lr, r6, r0, asr #10 │ │ │ │ + ldrdeq sp, [r7], -r0 @ │ │ │ │ andeq r7, r1, r9, lsl #19 │ │ │ │ - eoreq ip, r9, r4, lsl r4 │ │ │ │ - eoreq lr, r6, r4, lsl r5 │ │ │ │ - eoreq sp, r7, ip, asr #1 │ │ │ │ + eoreq ip, r9, r8, lsl r4 │ │ │ │ + eoreq lr, r6, r8, lsl r5 │ │ │ │ + ldrdeq sp, [r7], -r0 @ │ │ │ │ strdeq r7, [r1], -lr │ │ │ │ - eoreq ip, r9, ip, ror #7 │ │ │ │ - eoreq lr, r6, ip, ror #9 │ │ │ │ - mlaeq r7, r4, r0, sp │ │ │ │ + strdeq ip, [r9], -r0 @ │ │ │ │ + strdeq lr, [r6], -r0 @ │ │ │ │ + mlaeq r7, r8, r0, sp │ │ │ │ strdeq r7, [r1], -sp │ │ │ │ - eoreq ip, r9, r4, asr #7 │ │ │ │ - eoreq lr, r6, r4, asr #9 │ │ │ │ - mlaeq r7, r0, r5, sl │ │ │ │ + eoreq ip, r9, r8, asr #7 │ │ │ │ + eoreq lr, r6, r8, asr #9 │ │ │ │ + mlaeq r7, r4, r5, sl │ │ │ │ andeq r7, r1, sp, lsr #16 │ │ │ │ - mlaeq r9, ip, r3, ip │ │ │ │ - mlaeq r6, ip, r4, lr │ │ │ │ - eoreq sp, r7, r4, lsl r1 │ │ │ │ + eoreq ip, r9, r0, lsr #7 │ │ │ │ + eoreq lr, r6, r0, lsr #9 │ │ │ │ + eoreq sp, r7, r8, lsl r1 │ │ │ │ andeq r7, r1, r5, lsr r9 │ │ │ │ - eoreq ip, r9, r4, ror r3 │ │ │ │ - eoreq lr, r6, r4, ror r4 │ │ │ │ - eoreq sp, r7, ip, lsl #1 │ │ │ │ + eoreq ip, r9, r8, ror r3 │ │ │ │ + eoreq lr, r6, r8, ror r4 │ │ │ │ + mlaeq r7, r0, r0, sp │ │ │ │ andeq r7, r1, r4, lsr r9 │ │ │ │ - eoreq ip, r9, ip, asr #6 │ │ │ │ - eoreq lr, r6, ip, asr #8 │ │ │ │ - eoreq ip, r7, ip, lsl #30 │ │ │ │ + eoreq ip, r9, r0, asr r3 │ │ │ │ + eoreq lr, r6, r0, asr r4 │ │ │ │ + eoreq ip, r7, r0, lsl pc │ │ │ │ andeq r7, r1, lr, asr #15 │ │ │ │ - eoreq ip, r9, r4, lsr #6 │ │ │ │ - eoreq lr, r6, r4, lsr #8 │ │ │ │ - strdeq ip, [r7], -r8 @ │ │ │ │ + eoreq ip, r9, r8, lsr #6 │ │ │ │ + eoreq lr, r6, r8, lsr #8 │ │ │ │ + strdeq ip, [r7], -ip @ │ │ │ │ andeq r7, r1, r7, ror #13 │ │ │ │ - strdeq ip, [r9], -ip @ │ │ │ │ - strdeq lr, [r6], -ip @ │ │ │ │ - eoreq ip, r7, ip, lsl pc │ │ │ │ + eoreq ip, r9, r0, lsl #6 │ │ │ │ + eoreq lr, r6, r0, lsl #8 │ │ │ │ + eoreq ip, r7, r0, lsr #30 │ │ │ │ andeq r7, r1, pc, asr #15 │ │ │ │ - ldrdeq ip, [r9], -r4 @ │ │ │ │ - ldrdeq lr, [r6], -r4 @ │ │ │ │ - eoreq sp, r7, r4, lsl #2 │ │ │ │ + ldrdeq ip, [r9], -r8 @ │ │ │ │ + ldrdeq lr, [r6], -r8 @ │ │ │ │ + eoreq sp, r7, r8, lsl #2 │ │ │ │ andeq r7, r1, ip, ror r9 │ │ │ │ - eoreq ip, r9, ip, lsr #5 │ │ │ │ - eoreq lr, r6, ip, lsr #7 │ │ │ │ - eoreq fp, r7, r0, ror #20 │ │ │ │ + @ instruction: 0x0029c2b0 │ │ │ │ + @ instruction: 0x0026e3b0 │ │ │ │ + eoreq fp, r7, r4, ror #20 │ │ │ │ andeq r7, r1, lr, lsr #18 │ │ │ │ │ │ │ │ -001871b0 : │ │ │ │ +00187294 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 187274 │ │ │ │ + ldr ip, [pc, #172] @ 187358 │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 187278 │ │ │ │ + ldr lr, [pc, #156] @ 18735c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3440 @ 0xd70 │ │ │ │ - ldr ip, [pc, #144] @ 18727c │ │ │ │ + ldr ip, [pc, #144] @ 187360 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -321052,976 +321109,976 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 187244 │ │ │ │ + beq 187328 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 1843bc │ │ │ │ - ldr r2, [pc, #52] @ 187280 │ │ │ │ - ldr r3, [pc, #44] @ 18727c │ │ │ │ + bl 1844a0 │ │ │ │ + ldr r2, [pc, #52] @ 187364 │ │ │ │ + ldr r3, [pc, #44] @ 187360 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 187270 │ │ │ │ + bne 187354 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq pc, ip, r8, lsr r9 @ │ │ │ │ - eoreq r8, fp, r0, lsl lr │ │ │ │ + eoreq pc, ip, r4, asr r8 @ │ │ │ │ + eoreq r8, fp, ip, lsr #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r8, fp, ip, lsr #27 │ │ │ │ + eoreq r8, fp, r8, asr #25 │ │ │ │ │ │ │ │ -00187284 : │ │ │ │ +00187368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 1872c0 │ │ │ │ - ldr r2, [pc, #36] @ 1872c4 │ │ │ │ + ldr r3, [pc, #36] @ 1873a4 │ │ │ │ + ldr r2, [pc, #36] @ 1873a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1843bc │ │ │ │ + bl 1844a0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r8, fp, ip, asr sp │ │ │ │ + eoreq r8, fp, r8, ror ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001872c8 : │ │ │ │ +001873ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 187370 │ │ │ │ + ldr r3, [pc, #132] @ 187454 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3488 @ 0xda0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 187374 │ │ │ │ + ldr r5, [pc, #108] @ 187458 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 187368 │ │ │ │ - ldr r3, [pc, #96] @ 187378 │ │ │ │ + beq 18744c │ │ │ │ + ldr r3, [pc, #96] @ 18745c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 187334 │ │ │ │ + bne 187418 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 187284 │ │ │ │ - ldr r0, [pc, #64] @ 18737c │ │ │ │ + b 187368 │ │ │ │ + ldr r0, [pc, #64] @ 187460 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 187380 │ │ │ │ - ldr r1, [pc, #52] @ 187384 │ │ │ │ - ldr r0, [pc, #52] @ 187388 │ │ │ │ + ldr r3, [pc, #52] @ 187464 │ │ │ │ + ldr r1, [pc, #52] @ 187468 │ │ │ │ + ldr r0, [pc, #52] @ 18746c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq pc, ip, r4, lsl r8 @ │ │ │ │ - strdeq r8, [fp], -r4 @ │ │ │ │ + eoreq pc, ip, r0, lsr r7 @ │ │ │ │ + eoreq r8, fp, r0, lsl ip │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ - mlaeq r7, r4, r1, r7 │ │ │ │ + mlaeq r7, r8, r1, r7 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r9, r7, r0, asr #1 │ │ │ │ - @ instruction: 0x00276db8 │ │ │ │ + eoreq r9, r7, r4, asr #1 │ │ │ │ + @ instruction: 0x00276dbc │ │ │ │ │ │ │ │ -0018738c : │ │ │ │ +00187470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 1873cc │ │ │ │ - ldr r3, [pc, #40] @ 1873d0 │ │ │ │ + ldr ip, [pc, #40] @ 1874b0 │ │ │ │ + ldr r3, [pc, #40] @ 1874b4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 1843bc │ │ │ │ + bl 1844a0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eoreq r8, fp, r4, asr ip │ │ │ │ + eoreq r8, fp, r0, ror fp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001873d4 : │ │ │ │ +001874b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 1874d4 │ │ │ │ + ldr ip, [pc, #220] @ 1875b8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 1874d8 │ │ │ │ + ldr r3, [pc, #212] @ 1875bc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 1874dc │ │ │ │ + ldr r3, [pc, #188] @ 1875c0 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3536 @ 0xdd0 │ │ │ │ add r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 1874e0 │ │ │ │ + ldr r5, [pc, #164] @ 1875c4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1874c8 │ │ │ │ - ldr r3, [pc, #152] @ 1874e4 │ │ │ │ + beq 1875ac │ │ │ │ + ldr r3, [pc, #152] @ 1875c8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 187494 │ │ │ │ + bne 187578 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 18738c │ │ │ │ - ldr r2, [pc, #120] @ 1874e8 │ │ │ │ - ldr r3, [pc, #100] @ 1874d8 │ │ │ │ + bl 187470 │ │ │ │ + ldr r2, [pc, #120] @ 1875cc │ │ │ │ + ldr r3, [pc, #100] @ 1875bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1874d0 │ │ │ │ + bne 1875b4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 1874ec │ │ │ │ + ldr r0, [pc, #80] @ 1875d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 1874f0 │ │ │ │ - ldr r1, [pc, #68] @ 1874f4 │ │ │ │ - ldr r0, [pc, #68] @ 1874f8 │ │ │ │ + ldr r3, [pc, #68] @ 1875d4 │ │ │ │ + ldr r1, [pc, #68] @ 1875d8 │ │ │ │ + ldr r0, [pc, #68] @ 1875dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 187468 │ │ │ │ + b 18754c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r8, [fp], -r8 @ │ │ │ │ + eoreq r8, fp, r4, lsl fp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, ip, r0, ror #13 │ │ │ │ - eoreq r8, fp, r0, asr #23 │ │ │ │ + strdeq pc, [ip], -ip @ │ │ │ │ + ldrdeq r8, [fp], -ip @ │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ - eoreq r8, fp, r8, lsl #23 │ │ │ │ - eoreq r7, r7, r4, lsr r0 │ │ │ │ + eoreq r8, fp, r4, lsr #21 │ │ │ │ + eoreq r7, r7, r8, lsr r0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r8, r7, ip, ror #30 │ │ │ │ - eoreq r6, r7, r8, asr ip │ │ │ │ + eoreq r8, r7, r0, ror pc │ │ │ │ + eoreq r6, r7, ip, asr ip │ │ │ │ │ │ │ │ -001874fc : │ │ │ │ +001875e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 187618 │ │ │ │ + ldr r2, [pc, #256] @ 1876fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 1875c4 │ │ │ │ + beq 1876a8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 18761c │ │ │ │ + ldr r3, [pc, #224] @ 187700 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1875ac │ │ │ │ + beq 187690 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 1843bc │ │ │ │ + bl 1844a0 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 187584 │ │ │ │ + beq 187668 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1875fc │ │ │ │ + beq 1876e0 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1875a0 │ │ │ │ + beq 187684 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 1875e8 │ │ │ │ + beq 1876cc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 187554 │ │ │ │ - ldr r3, [pc, #80] @ 18761c │ │ │ │ + b 187638 │ │ │ │ + ldr r3, [pc, #80] @ 187700 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187608 │ │ │ │ + beq 1876ec │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 18753c │ │ │ │ + b 187620 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 187584 │ │ │ │ + b 187668 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 187544 │ │ │ │ - b 1875bc │ │ │ │ - eoreq r8, fp, r0, ror #21 │ │ │ │ + bne 187628 │ │ │ │ + b 1876a0 │ │ │ │ + strdeq r8, [fp], -ip @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00187620 : │ │ │ │ +00187704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 187740 │ │ │ │ + ldr ip, [pc, #252] @ 187824 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 187744 │ │ │ │ + ldr r3, [pc, #244] @ 187828 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 187748 │ │ │ │ + ldr r3, [pc, #220] @ 18782c │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #3584 @ 0xe00 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 18774c │ │ │ │ + ldr r5, [pc, #168] @ 187830 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 187734 │ │ │ │ - ldr r3, [pc, #156] @ 187750 │ │ │ │ + beq 187818 │ │ │ │ + ldr r3, [pc, #156] @ 187834 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 187700 │ │ │ │ + bne 1877e4 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 1874fc │ │ │ │ - ldr r2, [pc, #120] @ 187754 │ │ │ │ - ldr r3, [pc, #100] @ 187744 │ │ │ │ + bl 1875e0 │ │ │ │ + ldr r2, [pc, #120] @ 187838 │ │ │ │ + ldr r3, [pc, #100] @ 187828 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 18773c │ │ │ │ + bne 187820 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 187758 │ │ │ │ + ldr r0, [pc, #80] @ 18783c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 18775c │ │ │ │ - ldr r1, [pc, #68] @ 187760 │ │ │ │ - ldr r0, [pc, #68] @ 187764 │ │ │ │ + ldr r3, [pc, #68] @ 187840 │ │ │ │ + ldr r1, [pc, #68] @ 187844 │ │ │ │ + ldr r0, [pc, #68] @ 187848 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1876d4 │ │ │ │ + b 1877b8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq r8, fp, ip, lsr #19 │ │ │ │ + eoreq r8, fp, r8, asr #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaeq ip, r0, r4, pc @ │ │ │ │ - eoreq r8, fp, r8, asr r9 │ │ │ │ + eoreq pc, ip, ip, lsr #7 │ │ │ │ + eoreq r8, fp, r4, ror r8 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ - eoreq r8, fp, ip, lsl r9 │ │ │ │ - eoreq r6, r7, r8, asr #27 │ │ │ │ + eoreq r8, fp, r8, lsr r8 │ │ │ │ + eoreq r6, r7, ip, asr #27 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r8, r7, r8, lsl #26 │ │ │ │ - eoreq r6, r7, ip, ror #19 │ │ │ │ + eoreq r8, r7, ip, lsl #26 │ │ │ │ + strdeq r6, [r7], -r0 @ │ │ │ │ │ │ │ │ -00187768 : │ │ │ │ +0018784c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1460] @ 187d34 │ │ │ │ - ldr r1, [pc, #1460] @ 187d38 │ │ │ │ + ldr ip, [pc, #1460] @ 187e18 │ │ │ │ + ldr r1, [pc, #1460] @ 187e1c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1452] @ 187d3c │ │ │ │ - ldr r2, [pc, #1452] @ 187d40 │ │ │ │ - ldr r3, [pc, #1452] @ 187d44 │ │ │ │ + ldr r5, [pc, #1452] @ 187e20 │ │ │ │ + ldr r2, [pc, #1452] @ 187e24 │ │ │ │ + ldr r3, [pc, #1452] @ 187e28 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 1879c4 │ │ │ │ - ldr r3, [pc, #1400] @ 187d48 │ │ │ │ + beq 187aa8 │ │ │ │ + ldr r3, [pc, #1400] @ 187e2c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 1874fc │ │ │ │ + bl 1875e0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 18795c │ │ │ │ + bne 187a40 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 187a94 │ │ │ │ + beq 187b78 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 187b4c │ │ │ │ + beq 187c30 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 187cc8 │ │ │ │ - ldr r2, [pc, #1292] @ 187d4c │ │ │ │ + beq 187dac │ │ │ │ + ldr r2, [pc, #1292] @ 187e30 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 187d10 │ │ │ │ - ldr r2, [pc, #1280] @ 187d50 │ │ │ │ + beq 187df4 │ │ │ │ + ldr r2, [pc, #1280] @ 187e34 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 187c9c │ │ │ │ + beq 187d80 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 187cc4 │ │ │ │ + ble 187da8 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 187cc4 │ │ │ │ + beq 187da8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 18789c │ │ │ │ + beq 187980 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 187a88 │ │ │ │ + beq 187b6c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 187a14 │ │ │ │ + beq 187af8 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 187c78 │ │ │ │ + beq 187d5c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1878d0 │ │ │ │ + beq 1879b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 187b40 │ │ │ │ + beq 187c24 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 187cec │ │ │ │ + beq 187dd0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1878f4 │ │ │ │ + beq 1879d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 187b34 │ │ │ │ + beq 187c18 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 187ca0 │ │ │ │ + beq 187d84 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187918 │ │ │ │ + beq 1879fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 187b28 │ │ │ │ - ldr r3, [pc, #1064] @ 187d48 │ │ │ │ + beq 187c0c │ │ │ │ + ldr r3, [pc, #1064] @ 187e2c │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1052] @ 187d54 │ │ │ │ - ldr r3, [pc, #1020] @ 187d38 │ │ │ │ + ldr r2, [pc, #1052] @ 187e38 │ │ │ │ + ldr r3, [pc, #1020] @ 187e1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 187b9c │ │ │ │ + bne 187c80 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187980 │ │ │ │ + beq 187a64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 187980 │ │ │ │ + bne 187a64 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1879a4 │ │ │ │ + beq 187a88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 1879a4 │ │ │ │ + bne 187a88 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #940] @ 187d58 │ │ │ │ - ldr r1, [pc, #940] @ 187d5c │ │ │ │ + ldr r3, [pc, #940] @ 187e3c │ │ │ │ + ldr r1, [pc, #940] @ 187e40 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 187930 │ │ │ │ + b 187a14 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 187818 │ │ │ │ - ldr r3, [pc, #872] @ 187d60 │ │ │ │ - ldr r1, [pc, #872] @ 187d64 │ │ │ │ - ldr r0, [pc, #872] @ 187d68 │ │ │ │ + bne 1878fc │ │ │ │ + ldr r3, [pc, #872] @ 187e44 │ │ │ │ + ldr r1, [pc, #872] @ 187e48 │ │ │ │ + ldr r0, [pc, #872] @ 187e4c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #868] @ 187d6c │ │ │ │ + ldr r2, [pc, #868] @ 187e50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 187c30 │ │ │ │ + beq 187d14 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187a38 │ │ │ │ + beq 187b1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 187b54 │ │ │ │ + beq 187c38 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 187c0c │ │ │ │ + beq 187cf0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187a5c │ │ │ │ + beq 187b40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 187b60 │ │ │ │ + beq 187c44 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 187be8 │ │ │ │ + beq 187ccc │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187a80 │ │ │ │ + beq 187b64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 187b6c │ │ │ │ + beq 187c50 │ │ │ │ bl aa3f4 │ │ │ │ - b 1879bc │ │ │ │ + b 187aa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18789c │ │ │ │ + b 187980 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187ab0 │ │ │ │ + beq 187b94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 187b90 │ │ │ │ + beq 187c74 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 187c54 │ │ │ │ + beq 187d38 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187ad4 │ │ │ │ + beq 187bb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 187b84 │ │ │ │ + beq 187c68 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 187bc4 │ │ │ │ + beq 187ca8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187af8 │ │ │ │ + beq 187bdc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 187b78 │ │ │ │ + beq 187c5c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 187ba0 │ │ │ │ + beq 187c84 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1879bc │ │ │ │ + beq 187aa0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 1879bc │ │ │ │ + bne 187aa0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1879bc │ │ │ │ + b 187aa0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 187918 │ │ │ │ + b 1879fc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1878f4 │ │ │ │ + b 1879d8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1878d0 │ │ │ │ + b 1879b4 │ │ │ │ bl aa8fc │ │ │ │ - b 187828 │ │ │ │ + b 18790c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 187a38 │ │ │ │ + b 187b1c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 187a5c │ │ │ │ + b 187b40 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 187a80 │ │ │ │ + b 187b64 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 187af8 │ │ │ │ + b 187bdc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 187ad4 │ │ │ │ + b 187bb8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 187ab0 │ │ │ │ + b 187b94 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 187d70 │ │ │ │ - ldr r1, [pc, #456] @ 187d74 │ │ │ │ - ldr r0, [pc, #456] @ 187d78 │ │ │ │ + ldr r3, [pc, #456] @ 187e54 │ │ │ │ + ldr r1, [pc, #456] @ 187e58 │ │ │ │ + ldr r0, [pc, #456] @ 187e5c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 187d7c │ │ │ │ + ldr r2, [pc, #452] @ 187e60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 187d80 │ │ │ │ - ldr r1, [pc, #436] @ 187d84 │ │ │ │ - ldr r0, [pc, #436] @ 187d88 │ │ │ │ + ldr r3, [pc, #436] @ 187e64 │ │ │ │ + ldr r1, [pc, #436] @ 187e68 │ │ │ │ + ldr r0, [pc, #436] @ 187e6c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 187d8c │ │ │ │ + ldr r2, [pc, #432] @ 187e70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 187d90 │ │ │ │ - ldr r1, [pc, #416] @ 187d94 │ │ │ │ - ldr r0, [pc, #416] @ 187d98 │ │ │ │ + ldr r3, [pc, #416] @ 187e74 │ │ │ │ + ldr r1, [pc, #416] @ 187e78 │ │ │ │ + ldr r0, [pc, #416] @ 187e7c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 187d9c │ │ │ │ + ldr r2, [pc, #412] @ 187e80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 187da0 │ │ │ │ - ldr r1, [pc, #396] @ 187da4 │ │ │ │ - ldr r0, [pc, #396] @ 187da8 │ │ │ │ + ldr r3, [pc, #396] @ 187e84 │ │ │ │ + ldr r1, [pc, #396] @ 187e88 │ │ │ │ + ldr r0, [pc, #396] @ 187e8c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 187dac │ │ │ │ + ldr r2, [pc, #392] @ 187e90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 187db0 │ │ │ │ - ldr r1, [pc, #376] @ 187db4 │ │ │ │ - ldr r0, [pc, #376] @ 187db8 │ │ │ │ + ldr r3, [pc, #376] @ 187e94 │ │ │ │ + ldr r1, [pc, #376] @ 187e98 │ │ │ │ + ldr r0, [pc, #376] @ 187e9c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 187dbc │ │ │ │ + ldr r2, [pc, #372] @ 187ea0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 187dc0 │ │ │ │ - ldr r1, [pc, #356] @ 187dc4 │ │ │ │ - ldr r0, [pc, #356] @ 187dc8 │ │ │ │ + ldr r3, [pc, #356] @ 187ea4 │ │ │ │ + ldr r1, [pc, #356] @ 187ea8 │ │ │ │ + ldr r0, [pc, #356] @ 187eac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 187dcc │ │ │ │ + ldr r2, [pc, #352] @ 187eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 187dd0 │ │ │ │ - ldr r1, [pc, #336] @ 187dd4 │ │ │ │ - ldr r0, [pc, #336] @ 187dd8 │ │ │ │ + ldr r3, [pc, #336] @ 187eb4 │ │ │ │ + ldr r1, [pc, #336] @ 187eb8 │ │ │ │ + ldr r0, [pc, #336] @ 187ebc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 187ddc │ │ │ │ + ldr r2, [pc, #332] @ 187ec0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 187de0 │ │ │ │ - ldr r1, [pc, #312] @ 187de4 │ │ │ │ - ldr r0, [pc, #312] @ 187de8 │ │ │ │ + ldr r3, [pc, #312] @ 187ec4 │ │ │ │ + ldr r1, [pc, #312] @ 187ec8 │ │ │ │ + ldr r0, [pc, #312] @ 187ecc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 187dec │ │ │ │ + ldr r2, [pc, #308] @ 187ed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #288] @ 187df0 │ │ │ │ - ldr r1, [pc, #288] @ 187df4 │ │ │ │ - ldr r0, [pc, #288] @ 187df8 │ │ │ │ + ldr r3, [pc, #288] @ 187ed4 │ │ │ │ + ldr r1, [pc, #288] @ 187ed8 │ │ │ │ + ldr r0, [pc, #288] @ 187edc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 187dfc │ │ │ │ - ldr r1, [pc, #264] @ 187e00 │ │ │ │ - ldr r0, [pc, #264] @ 187e04 │ │ │ │ + ldr r3, [pc, #264] @ 187ee0 │ │ │ │ + ldr r1, [pc, #264] @ 187ee4 │ │ │ │ + ldr r0, [pc, #264] @ 187ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 187e08 │ │ │ │ + ldr r2, [pc, #260] @ 187eec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 187e0c │ │ │ │ - ldr r1, [pc, #244] @ 187e10 │ │ │ │ - ldr r0, [pc, #244] @ 187e14 │ │ │ │ + ldr r3, [pc, #244] @ 187ef0 │ │ │ │ + ldr r1, [pc, #244] @ 187ef4 │ │ │ │ + ldr r0, [pc, #244] @ 187ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 187e18 │ │ │ │ + ldr r2, [pc, #240] @ 187efc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r8, fp, r8, ror r8 │ │ │ │ + mlaeq fp, r4, r7, r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r8, fp, r4, asr r8 │ │ │ │ + eoreq r8, fp, r0, ror r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r8, fp, r0, asr #13 │ │ │ │ + ldrdeq r8, [fp], -ip @ │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r8, r7, r4, lsr #21 │ │ │ │ - eoreq fp, r9, ip, ror #14 │ │ │ │ - eoreq sp, r6, r0, ror r8 │ │ │ │ - eoreq sp, r6, r4, lsr #17 │ │ │ │ + eoreq r8, r7, r8, lsr #21 │ │ │ │ + eoreq fp, r9, r0, ror r7 │ │ │ │ + eoreq sp, r6, r4, ror r8 │ │ │ │ + eoreq sp, r6, r8, lsr #17 │ │ │ │ @ instruction: 0x00017bb2 │ │ │ │ - @ instruction: 0x0029b5bc │ │ │ │ - eoreq sp, r6, r0, asr #13 │ │ │ │ - mlaeq r7, r0, r8, r8 │ │ │ │ + eoreq fp, r9, r0, asr #11 │ │ │ │ + eoreq sp, r6, r4, asr #13 │ │ │ │ + mlaeq r7, r4, r8, r8 │ │ │ │ @ instruction: 0x00017bb5 │ │ │ │ - mlaeq r9, r8, r5, fp │ │ │ │ - mlaeq r6, ip, r6, sp │ │ │ │ - eoreq r8, r7, r0, ror #16 │ │ │ │ + mlaeq r9, ip, r5, fp │ │ │ │ + eoreq sp, r6, r0, lsr #13 │ │ │ │ + eoreq r8, r7, r4, ror #16 │ │ │ │ @ instruction: 0x00017bb4 │ │ │ │ - eoreq fp, r9, r4, ror r5 │ │ │ │ - eoreq sp, r6, r8, ror r6 │ │ │ │ - eoreq r8, r7, r8, asr #16 │ │ │ │ + eoreq fp, r9, r8, ror r5 │ │ │ │ + eoreq sp, r6, ip, ror r6 │ │ │ │ + eoreq r8, r7, ip, asr #16 │ │ │ │ @ instruction: 0x00017bba │ │ │ │ - eoreq fp, r9, r0, asr r5 │ │ │ │ - eoreq sp, r6, r4, asr r6 │ │ │ │ - eoreq r8, r7, r8, lsl r8 │ │ │ │ + eoreq fp, r9, r4, asr r5 │ │ │ │ + eoreq sp, r6, r8, asr r6 │ │ │ │ + eoreq r8, r7, ip, lsl r8 │ │ │ │ @ instruction: 0x00017bb9 │ │ │ │ - eoreq fp, r9, ip, lsr #10 │ │ │ │ - eoreq sp, r6, r0, lsr r6 │ │ │ │ - eoreq r8, r7, r8, ror #15 │ │ │ │ + eoreq fp, r9, r0, lsr r5 │ │ │ │ + eoreq sp, r6, r4, lsr r6 │ │ │ │ + eoreq r8, r7, ip, ror #15 │ │ │ │ @ instruction: 0x00017bb8 │ │ │ │ - eoreq fp, r9, r8, lsl #10 │ │ │ │ - eoreq sp, r6, ip, lsl #12 │ │ │ │ - eoreq r8, r7, r4, asr #15 │ │ │ │ + eoreq fp, r9, ip, lsl #10 │ │ │ │ + eoreq sp, r6, r0, lsl r6 │ │ │ │ + eoreq r8, r7, r8, asr #15 │ │ │ │ @ instruction: 0x00017bb3 │ │ │ │ - eoreq fp, r9, r4, ror #9 │ │ │ │ - eoreq sp, r6, r8, ror #11 │ │ │ │ - eoreq r8, r7, r0, lsr #15 │ │ │ │ + eoreq fp, r9, r8, ror #9 │ │ │ │ + eoreq sp, r6, ip, ror #11 │ │ │ │ + eoreq r8, r7, r4, lsr #15 │ │ │ │ muleq r1, fp, fp │ │ │ │ - @ instruction: 0x0029b4bc │ │ │ │ - eoreq sp, r6, r0, asr #11 │ │ │ │ - mlaeq r7, r0, r7, r8 │ │ │ │ + eoreq fp, r9, r0, asr #9 │ │ │ │ + eoreq sp, r6, r4, asr #11 │ │ │ │ + mlaeq r7, r4, r7, r8 │ │ │ │ muleq r1, sp, fp │ │ │ │ - eoreq r7, r9, r4, lsr #9 │ │ │ │ - eoreq sp, r6, r4, asr #13 │ │ │ │ - strdeq sp, [r6], -r0 @ │ │ │ │ - eoreq fp, r9, r0, ror r4 │ │ │ │ - eoreq sp, r6, r4, ror r5 │ │ │ │ - eoreq r8, r7, r8, lsr r7 │ │ │ │ + eoreq r7, r9, r8, lsr #9 │ │ │ │ + eoreq sp, r6, r8, asr #13 │ │ │ │ + strdeq sp, [r6], -r4 @ │ │ │ │ + eoreq fp, r9, r4, ror r4 │ │ │ │ + eoreq sp, r6, r8, ror r5 │ │ │ │ + eoreq r8, r7, ip, lsr r7 │ │ │ │ muleq r1, ip, fp │ │ │ │ - eoreq r7, r9, ip, asr r4 │ │ │ │ - eoreq sp, r6, r8, lsr r6 │ │ │ │ - eoreq r0, r7, r0, ror #14 │ │ │ │ + eoreq r7, r9, r0, ror #8 │ │ │ │ + eoreq sp, r6, ip, lsr r6 │ │ │ │ + eoreq r0, r7, r4, ror #14 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00187e1c : │ │ │ │ +00187f00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 187ec4 │ │ │ │ + ldr r3, [pc, #132] @ 187fa8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3632 @ 0xe30 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 187ec8 │ │ │ │ + ldr r5, [pc, #108] @ 187fac │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 187ebc │ │ │ │ - ldr r3, [pc, #96] @ 187ecc │ │ │ │ + beq 187fa0 │ │ │ │ + ldr r3, [pc, #96] @ 187fb0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 187e88 │ │ │ │ + bne 187f6c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 187768 │ │ │ │ - ldr r0, [pc, #64] @ 187ed0 │ │ │ │ + b 18784c │ │ │ │ + ldr r0, [pc, #64] @ 187fb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 187ed4 │ │ │ │ - ldr r1, [pc, #52] @ 187ed8 │ │ │ │ - ldr r0, [pc, #52] @ 187edc │ │ │ │ + ldr r3, [pc, #52] @ 187fb8 │ │ │ │ + ldr r1, [pc, #52] @ 187fbc │ │ │ │ + ldr r0, [pc, #52] @ 187fc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq lr, ip, r0, asr #25 │ │ │ │ - eoreq r8, fp, r0, lsr #3 │ │ │ │ + ldrdeq lr, [ip], -ip @ │ │ │ │ + strheq r8, [fp], -ip @ │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ - eoreq r6, r7, r0, asr #12 │ │ │ │ + eoreq r6, r7, r4, asr #12 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r8, r7, ip, asr #11 │ │ │ │ - eoreq r6, r7, r4, ror #4 │ │ │ │ + ldrdeq r8, [r7], -r0 @ │ │ │ │ + eoreq r6, r7, r8, ror #4 │ │ │ │ │ │ │ │ -00187ee0 : │ │ │ │ +00187fc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r0, [pc, #4036] @ 188ec0 │ │ │ │ + ldr r0, [pc, #4036] @ 188fa4 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r2, [pc, #4028] @ 188ec4 │ │ │ │ + ldr r2, [pc, #4028] @ 188fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - ldr r7, [pc, #4020] @ 188ec8 │ │ │ │ + ldr r7, [pc, #4020] @ 188fac │ │ │ │ sub sp, sp, #120 @ 0x78 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 188818 │ │ │ │ + beq 1888fc │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ - beq 188864 │ │ │ │ + beq 188948 │ │ │ │ tst r5, #1 │ │ │ │ - bne 1885a8 │ │ │ │ + bne 18868c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1881e4 │ │ │ │ + beq 1882c8 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 18865c │ │ │ │ + beq 188740 │ │ │ │ cmp r5, #4 │ │ │ │ - bne 188608 │ │ │ │ - ldr r2, [pc, #3916] @ 188ecc │ │ │ │ + bne 1886ec │ │ │ │ + ldr r2, [pc, #3916] @ 188fb0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - beq 1884a0 │ │ │ │ + beq 188584 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #4060] @ 188f78 │ │ │ │ - ldr r1, [pc, #3888] @ 188ed0 │ │ │ │ + ldr r3, [pc, #4060] @ 18905c │ │ │ │ + ldr r1, [pc, #3888] @ 188fb4 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #3884] @ 188ed4 │ │ │ │ - ldr r2, [pc, #3884] @ 188ed8 │ │ │ │ + ldr r0, [pc, #3884] @ 188fb8 │ │ │ │ + ldr r2, [pc, #3884] @ 188fbc │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 18803c │ │ │ │ + beq 188120 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 187fec │ │ │ │ + beq 1880d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 188e78 │ │ │ │ + beq 188f5c │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 189b2c │ │ │ │ + beq 189c10 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188014 │ │ │ │ + beq 1880f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 188e70 │ │ │ │ + beq 188f54 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 189bf4 │ │ │ │ + beq 189cd8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 18803c │ │ │ │ + beq 188120 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 188e68 │ │ │ │ + beq 188f4c │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #76 @ 0x4c │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 1893a4 │ │ │ │ + beq 189488 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #20 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 18942c │ │ │ │ + beq 189510 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - bne 188cc8 │ │ │ │ + bne 188dac │ │ │ │ cmp r5, #0 │ │ │ │ - beq 18920c │ │ │ │ + beq 1892f0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #80] @ 0x50 │ │ │ │ ldr r9, [r4, #84] @ 0x54 │ │ │ │ - beq 1895b8 │ │ │ │ + beq 18969c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1899c4 │ │ │ │ + beq 189aa8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 189a14 │ │ │ │ + beq 189af8 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ @@ -322032,438 +322089,438 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 188140 │ │ │ │ + beq 188224 │ │ │ │ tst r0, #1 │ │ │ │ - bne 1894c8 │ │ │ │ + bne 1895ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #4 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - beq 188170 │ │ │ │ + beq 188254 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188170 │ │ │ │ + beq 188254 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1888c8 │ │ │ │ + beq 1889ac │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 188198 │ │ │ │ + beq 18827c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188198 │ │ │ │ + beq 18827c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1888d0 │ │ │ │ + beq 1889b4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1881b4 │ │ │ │ + beq 188298 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1888bc │ │ │ │ - ldr r2, [pc, #3360] @ 188edc │ │ │ │ - ldr r3, [pc, #3332] @ 188ec4 │ │ │ │ + beq 1889a0 │ │ │ │ + ldr r2, [pc, #3360] @ 188fc0 │ │ │ │ + ldr r3, [pc, #3332] @ 188fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 189984 │ │ │ │ + bne 189a68 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #120 @ 0x78 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #3296] @ 188ecc │ │ │ │ + ldr r2, [pc, #3296] @ 188fb0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - bne 188558 │ │ │ │ + bne 18863c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1892bc │ │ │ │ + beq 1893a0 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188d84 │ │ │ │ + beq 188e68 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 189b7c │ │ │ │ + beq 189c60 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188238 │ │ │ │ + beq 18831c │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188250 │ │ │ │ + beq 188334 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 188d70 │ │ │ │ + beq 188e54 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 188278 │ │ │ │ + beq 18835c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188278 │ │ │ │ + beq 18835c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 188e60 │ │ │ │ + beq 188f44 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r3, #0 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #8] │ │ │ │ - beq 188db4 │ │ │ │ + beq 188e98 │ │ │ │ add r3, r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1882b0 │ │ │ │ + beq 188394 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 188d78 │ │ │ │ + beq 188e5c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1893ec │ │ │ │ + beq 1894d0 │ │ │ │ cmp r3, r6, lsl #1 │ │ │ │ - bge 188dc4 │ │ │ │ + bge 188ea8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 189488 │ │ │ │ + beq 18956c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r5, [r1, r3, lsl #2] │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r0] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1899ec │ │ │ │ + beq 189ad0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldrne r2, [r0] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188320 │ │ │ │ + beq 188404 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r0] │ │ │ │ - beq 188eb8 │ │ │ │ - ldr r3, [pc, #3000] @ 188ee0 │ │ │ │ + beq 188f9c │ │ │ │ + ldr r3, [pc, #3000] @ 188fc4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 18834c │ │ │ │ - ldr r3, [pc, #2980] @ 188ee4 │ │ │ │ + beq 188430 │ │ │ │ + ldr r3, [pc, #2980] @ 188fc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 188e80 │ │ │ │ + bne 188f64 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 188378 │ │ │ │ + beq 18845c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188378 │ │ │ │ + beq 18845c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 188378 │ │ │ │ + bne 18845c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r6, [r4, #16] │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 189538 │ │ │ │ + beq 18961c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ bl b9a8c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1883c4 │ │ │ │ + beq 1884a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 188b5c │ │ │ │ + beq 188c40 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 189590 │ │ │ │ + beq 189674 │ │ │ │ mov r0, r5 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 1883f4 │ │ │ │ + beq 1884d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 188b68 │ │ │ │ + beq 188c4c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 189618 │ │ │ │ + beq 1896fc │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 188428 │ │ │ │ + beq 18850c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188428 │ │ │ │ + beq 18850c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 188428 │ │ │ │ + bne 18850c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 18846c │ │ │ │ + beq 188550 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 18846c │ │ │ │ + bne 188550 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 188b74 │ │ │ │ + beq 188c58 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 188488 │ │ │ │ + beq 18856c │ │ │ │ tst r0, #1 │ │ │ │ - bne 189608 │ │ │ │ + bne 1896ec │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #2 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ - bne 188154 │ │ │ │ - b 188170 │ │ │ │ + bne 188238 │ │ │ │ + b 188254 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 189a3c │ │ │ │ + beq 189b20 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 18944c │ │ │ │ + beq 189530 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 188500 │ │ │ │ + beq 1885e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 188da8 │ │ │ │ + beq 188e8c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 18851c │ │ │ │ + beq 188600 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 188d9c │ │ │ │ + beq 188e80 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 18812c │ │ │ │ + bne 188210 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 188ab4 │ │ │ │ - ldr r3, [pc, #2624] @ 188f78 │ │ │ │ - ldr r1, [pc, #2476] @ 188ee8 │ │ │ │ + bne 188b98 │ │ │ │ + ldr r3, [pc, #2624] @ 18905c │ │ │ │ + ldr r1, [pc, #2476] @ 188fcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2472] @ 188eec │ │ │ │ - ldr r2, [pc, #2448] @ 188ed8 │ │ │ │ + ldr r0, [pc, #2472] @ 188fd0 │ │ │ │ + ldr r2, [pc, #2448] @ 188fbc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188570 │ │ │ │ + beq 188654 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 188b30 │ │ │ │ + beq 188c14 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #2548] @ 188f78 │ │ │ │ - ldr r1, [pc, #2408] @ 188ef0 │ │ │ │ - ldr r0, [pc, #2408] @ 188ef4 │ │ │ │ + ldr r3, [pc, #2548] @ 18905c │ │ │ │ + ldr r1, [pc, #2408] @ 188fd4 │ │ │ │ + ldr r0, [pc, #2408] @ 188fd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r2, [pc, #2404] @ 188ef8 │ │ │ │ + ldr r2, [pc, #2404] @ 188fdc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - b 1881b4 │ │ │ │ + b 188298 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1885e0 │ │ │ │ + beq 1886c4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1885e0 │ │ │ │ + beq 1886c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 188b54 │ │ │ │ + beq 188c38 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 188608 │ │ │ │ + beq 1886ec │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188608 │ │ │ │ + beq 1886ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 188b4c │ │ │ │ + beq 188c30 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188624 │ │ │ │ + beq 188708 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 188e54 │ │ │ │ - ldr r3, [pc, #2256] @ 188efc │ │ │ │ + beq 188f38 │ │ │ │ + ldr r3, [pc, #2256] @ 188fe0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #2364] @ 188f78 │ │ │ │ - ldr r1, [pc, #2240] @ 188f00 │ │ │ │ + ldr r3, [pc, #2364] @ 18905c │ │ │ │ + ldr r1, [pc, #2240] @ 188fe4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2236] @ 188f04 │ │ │ │ - ldr r2, [pc, #2220] @ 188ef8 │ │ │ │ + ldr r0, [pc, #2236] @ 188fe8 │ │ │ │ + ldr r2, [pc, #2220] @ 188fdc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1885a0 │ │ │ │ - ldr r2, [pc, #2152] @ 188ecc │ │ │ │ + b 188684 │ │ │ │ + ldr r2, [pc, #2152] @ 188fb0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r6, r2 │ │ │ │ - beq 1888d8 │ │ │ │ + beq 1889bc │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #2296] @ 188f78 │ │ │ │ - ldr r1, [pc, #2180] @ 188f08 │ │ │ │ + ldr r3, [pc, #2296] @ 18905c │ │ │ │ + ldr r1, [pc, #2180] @ 188fec │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #2176] @ 188f0c │ │ │ │ - ldr r2, [pc, #2600] @ 1890b8 │ │ │ │ + ldr r0, [pc, #2176] @ 188ff0 │ │ │ │ + ldr r2, [pc, #2600] @ 18919c │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 188724 │ │ │ │ + beq 188808 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1886d0 │ │ │ │ + beq 1887b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1894e8 │ │ │ │ + beq 1895cc │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 189a8c │ │ │ │ + beq 189b70 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1886f8 │ │ │ │ + beq 1887dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1894f0 │ │ │ │ + beq 1895d4 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 189b04 │ │ │ │ + beq 189be8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188724 │ │ │ │ + beq 188808 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 188724 │ │ │ │ + bne 188808 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r5, [r4, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1, r2} │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - beq 18968c │ │ │ │ + beq 189770 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, sp, #16 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 124c50 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 188ba8 │ │ │ │ + beq 188c8c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - bne 1892fc │ │ │ │ + bne 1893e0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1894f8 │ │ │ │ + beq 1895dc │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r9, [r4, #68] @ 0x44 │ │ │ │ - beq 189854 │ │ │ │ + beq 189938 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 189c1c │ │ │ │ + beq 189d00 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 189b54 │ │ │ │ + beq 189c38 │ │ │ │ ldr r3, [r9] │ │ │ │ str r6, [sp, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #24 │ │ │ │ str sl, [sp, #28] │ │ │ │ @@ -322472,271 +322529,271 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 188474 │ │ │ │ - ldr r3, [pc, #1880] @ 188f78 │ │ │ │ - ldr r0, [pc, #1748] @ 188ef8 │ │ │ │ + b 188558 │ │ │ │ + ldr r3, [pc, #1880] @ 18905c │ │ │ │ + ldr r0, [pc, #1748] @ 188fdc │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #1764] @ 188f10 │ │ │ │ + ldr r1, [pc, #1764] @ 188ff4 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1760] @ 188f14 │ │ │ │ + ldr r3, [pc, #1760] @ 188ff8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1756] @ 188f18 │ │ │ │ - ldr r0, [pc, #1756] @ 188f1c │ │ │ │ + ldr r2, [pc, #1756] @ 188ffc │ │ │ │ + ldr r0, [pc, #1756] @ 189000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 1885a0 │ │ │ │ - ldr r3, [pc, #1804] @ 188f78 │ │ │ │ - ldr r1, [pc, #1672] @ 188ef8 │ │ │ │ + b 188684 │ │ │ │ + ldr r3, [pc, #1804] @ 18905c │ │ │ │ + ldr r1, [pc, #1672] @ 188fdc │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1704] @ 188f20 │ │ │ │ + ldr r3, [pc, #1704] @ 189004 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #1696] @ 188f24 │ │ │ │ - ldr r0, [pc, #1696] @ 188f28 │ │ │ │ + ldr r2, [pc, #1696] @ 189008 │ │ │ │ + ldr r0, [pc, #1696] @ 18900c │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #1692] @ 188f2c │ │ │ │ + ldr r1, [pc, #1692] @ 189010 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1885a0 │ │ │ │ + b 188684 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1881b4 │ │ │ │ + b 188298 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188170 │ │ │ │ + b 188254 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188198 │ │ │ │ + b 18827c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 189c6c │ │ │ │ + beq 189d50 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 188c68 │ │ │ │ + beq 188d4c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ - bl 170f60 │ │ │ │ + bl 171044 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 188938 │ │ │ │ + beq 188a1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1894dc │ │ │ │ + beq 1895c0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188954 │ │ │ │ + beq 188a38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1894d0 │ │ │ │ + beq 1895b4 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 188474 │ │ │ │ + bne 188558 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 18992c │ │ │ │ + beq 189a10 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188984 │ │ │ │ + beq 188a68 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 1896c4 │ │ │ │ + beq 1897a8 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 189758 │ │ │ │ + beq 18983c │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #52] @ 0x34 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1897a4 │ │ │ │ + beq 189888 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ bl c4028 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1889e8 │ │ │ │ + beq 188acc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 189584 │ │ │ │ + beq 189668 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188a04 │ │ │ │ + beq 188ae8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 189578 │ │ │ │ + beq 18965c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 189804 │ │ │ │ + beq 1898e8 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 188a34 │ │ │ │ + beq 188b18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 189640 │ │ │ │ + beq 189724 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 18982c │ │ │ │ + beq 189910 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 188a64 │ │ │ │ + beq 188b48 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188a64 │ │ │ │ + beq 188b48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 189718 │ │ │ │ + beq 1897fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ strne r3, [r6] │ │ │ │ - bl 170f54 │ │ │ │ + bl 171038 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 188aa0 │ │ │ │ + beq 188b84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1896cc │ │ │ │ + beq 1897b0 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 18812c │ │ │ │ + bne 188210 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 18995c │ │ │ │ + beq 189a40 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188ad0 │ │ │ │ + beq 188bb4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 189610 │ │ │ │ + beq 1896f4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1896d8 │ │ │ │ + beq 1897bc │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bne 189988 │ │ │ │ - ldr r3, [pc, #1152] @ 188f78 │ │ │ │ + bne 189a6c │ │ │ │ + ldr r3, [pc, #1152] @ 18905c │ │ │ │ mov r1, #340 @ 0x154 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1068] @ 188f30 │ │ │ │ + ldr r3, [pc, #1068] @ 189014 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1056] @ 188f34 │ │ │ │ - ldr r1, [pc, #1056] @ 188f38 │ │ │ │ - ldr r0, [pc, #1056] @ 188f3c │ │ │ │ + ldr r2, [pc, #1056] @ 189018 │ │ │ │ + ldr r1, [pc, #1056] @ 18901c │ │ │ │ + ldr r0, [pc, #1056] @ 189020 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - b 188570 │ │ │ │ + b 188654 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188608 │ │ │ │ + b 1886ec │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1885e0 │ │ │ │ + b 1886c4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1883c4 │ │ │ │ + b 1884a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1883f4 │ │ │ │ + b 1884d8 │ │ │ │ bl 124bd0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 188968 │ │ │ │ - ldr r3, [pc, #1008] @ 188f78 │ │ │ │ - ldr r1, [pc, #948] @ 188f40 │ │ │ │ + bne 188a4c │ │ │ │ + ldr r3, [pc, #1008] @ 18905c │ │ │ │ + ldr r1, [pc, #948] @ 189024 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #944] @ 188f44 │ │ │ │ - ldr r2, [pc, #1312] @ 1890b8 │ │ │ │ + ldr r0, [pc, #944] @ 189028 │ │ │ │ + ldr r2, [pc, #1312] @ 18919c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1888a0 │ │ │ │ - ldr r1, [pc, #920] @ 188f48 │ │ │ │ - ldr r0, [pc, #920] @ 188f4c │ │ │ │ + b 188984 │ │ │ │ + ldr r1, [pc, #920] @ 18902c │ │ │ │ + ldr r0, [pc, #920] @ 189030 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #1276] @ 1890b8 │ │ │ │ + ldr r2, [pc, #1276] @ 18919c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ ldr r5, [r4, #60] @ 0x3c │ │ │ │ ldr r9, [r4, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #68] @ 0x44 │ │ │ │ - beq 1898a4 │ │ │ │ + beq 189988 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 189c44 │ │ │ │ + beq 189d28 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 189c94 │ │ │ │ + beq 189d78 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ @@ -322748,64 +322805,64 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 1885a0 │ │ │ │ - ldr r3, [pc, #776] @ 188f78 │ │ │ │ + b 188684 │ │ │ │ + ldr r3, [pc, #776] @ 18905c │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #716] @ 188f50 │ │ │ │ - ldr r3, [pc, #716] @ 188f54 │ │ │ │ - ldr r0, [pc, #716] @ 188f58 │ │ │ │ + ldr r2, [pc, #716] @ 189034 │ │ │ │ + ldr r3, [pc, #716] @ 189038 │ │ │ │ + ldr r0, [pc, #716] @ 18903c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #712] @ 188f5c │ │ │ │ + ldr r1, [pc, #712] @ 189040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1885a0 │ │ │ │ + b 188684 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 18920c │ │ │ │ + beq 1892f0 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #76] @ 0x4c │ │ │ │ ldr r9, [r4, #80] @ 0x50 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #84] @ 0x54 │ │ │ │ - beq 189720 │ │ │ │ + beq 189804 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 189ab4 │ │ │ │ + beq 189b98 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 189bcc │ │ │ │ + beq 189cb0 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ @@ -322814,395 +322871,395 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 188ad0 │ │ │ │ + b 188bb4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188250 │ │ │ │ + b 188334 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1882b0 │ │ │ │ + b 188394 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 189b7c │ │ │ │ + beq 189c60 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 18822c │ │ │ │ - b 188250 │ │ │ │ + bne 188310 │ │ │ │ + b 188334 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18851c │ │ │ │ + b 188600 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188500 │ │ │ │ + b 1885e4 │ │ │ │ lsl r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ movgt r0, r5 │ │ │ │ - bgt 1882d0 │ │ │ │ + bgt 1883b4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 188dec │ │ │ │ + beq 188ed0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188dec │ │ │ │ + beq 188ed0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1898ec │ │ │ │ + beq 1899d0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 188e14 │ │ │ │ + beq 188ef8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 188e14 │ │ │ │ + beq 188ef8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1898e4 │ │ │ │ + beq 1899c8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 188e28 │ │ │ │ + beq 188f0c │ │ │ │ tst r0, #1 │ │ │ │ - bne 189954 │ │ │ │ + bne 189a38 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 188e4c │ │ │ │ + beq 188f30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 189798 │ │ │ │ + beq 18987c │ │ │ │ bl 718b4 │ │ │ │ - b 1885a0 │ │ │ │ + b 188684 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188624 │ │ │ │ + b 188708 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188278 │ │ │ │ + b 18835c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 18803c │ │ │ │ + b 188120 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188014 │ │ │ │ + b 1880f8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 187fec │ │ │ │ - ldr r3, [pc, #240] @ 188f78 │ │ │ │ - ldr ip, [pc, #212] @ 188f60 │ │ │ │ + b 1880d0 │ │ │ │ + ldr r3, [pc, #240] @ 18905c │ │ │ │ + ldr ip, [pc, #212] @ 189044 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #208] @ 188f64 │ │ │ │ - ldr r0, [pc, #208] @ 188f68 │ │ │ │ + ldr r1, [pc, #208] @ 189048 │ │ │ │ + ldr r0, [pc, #208] @ 18904c │ │ │ │ add ip, pc, ip │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188320 │ │ │ │ - strdeq r8, [fp], -r4 @ │ │ │ │ + b 188404 │ │ │ │ + eoreq r8, fp, r0, lsl r0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r8, fp, r4, asr #1 │ │ │ │ + eoreq r7, fp, r0, ror #31 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r6, r7, r0, lsr #11 │ │ │ │ - eoreq r6, r7, r4, ror #2 │ │ │ │ + eoreq r6, r7, r4, lsr #11 │ │ │ │ + eoreq r6, r7, r8, ror #2 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ - eoreq r7, fp, ip, lsr lr │ │ │ │ + eoreq r7, fp, r8, asr sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r6, r7, r4 │ │ │ │ - eoreq r5, r7, r8, asr #23 │ │ │ │ - @ instruction: 0x00275fb8 │ │ │ │ - eoreq r5, r7, ip, ror fp │ │ │ │ + eoreq r6, r7, r8 │ │ │ │ + eoreq r5, r7, ip, asr #23 │ │ │ │ + @ instruction: 0x00275fbc │ │ │ │ + eoreq r5, r7, r0, lsl #23 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r5, r7, r0, lsl #30 │ │ │ │ - eoreq r5, r7, r4, asr #21 │ │ │ │ - @ instruction: 0x00275ebc │ │ │ │ - eoreq r5, r7, r0, lsl #21 │ │ │ │ - eoreq r5, r7, r8, lsl #26 │ │ │ │ - eoreq r7, r7, r0, lsr fp │ │ │ │ - eoreq fp, r7, r8, ror #15 │ │ │ │ - eoreq r5, r7, ip, asr #17 │ │ │ │ - eoreq r7, r7, r0, ror #22 │ │ │ │ - @ instruction: 0x0027b7bc │ │ │ │ - eoreq r5, r7, ip, ror r8 │ │ │ │ - @ instruction: 0x00275cb8 │ │ │ │ - eoreq fp, r7, r8, asr r5 │ │ │ │ - eoreq fp, r7, r0, lsr r5 │ │ │ │ - eoreq r5, r7, ip, lsr #20 │ │ │ │ - strdeq r5, [r7], -r0 @ │ │ │ │ - @ instruction: 0x002759b4 │ │ │ │ - eoreq r5, r7, r8, ror r5 │ │ │ │ - mlaeq r7, r4, r9, r5 │ │ │ │ - eoreq r5, r7, r8, asr r5 │ │ │ │ - @ instruction: 0x0027b3b8 │ │ │ │ - eoreq fp, r7, r8, asr #9 │ │ │ │ - eoreq r5, r7, r8, ror r4 │ │ │ │ - @ instruction: 0x002758b4 │ │ │ │ - eoreq r6, r7, r8, ror lr │ │ │ │ - @ instruction: 0x002756b0 │ │ │ │ - eoreq r5, r7, r0, ror r2 │ │ │ │ - eoreq r9, r7, r0, ror #15 │ │ │ │ - eoreq r5, r7, r0, lsl r3 │ │ │ │ - ldrdeq r4, [r7], -r4 @ │ │ │ │ - muleq r0, r4, fp │ │ │ │ - eoreq ip, r8, r4, ror #3 │ │ │ │ - eoreq sl, r7, r4, ror #26 │ │ │ │ - eoreq r5, r7, r0, ror #4 │ │ │ │ - eoreq r4, r7, r4, lsr #28 │ │ │ │ - eoreq r5, r7, r0, lsl #3 │ │ │ │ - eoreq r4, r7, r4, asr #26 │ │ │ │ - eoreq sl, r7, r8, lsl #25 │ │ │ │ - eoreq sl, r7, r8, lsr #30 │ │ │ │ - eoreq sl, r7, r0, ror ip │ │ │ │ - eoreq sl, r7, r4, lsr ip │ │ │ │ - eoreq r5, r7, r0, lsr r1 │ │ │ │ - strdeq r4, [r7], -r4 @ │ │ │ │ - eoreq r5, r7, r0, lsl r1 │ │ │ │ - ldrdeq r4, [r7], -r4 @ │ │ │ │ - ldrdeq sl, [r7], -r4 @ │ │ │ │ - eoreq sl, r7, ip, ror lr │ │ │ │ - mlaeq r7, r4, ip, r4 │ │ │ │ + eoreq r5, r7, r4, lsl #30 │ │ │ │ + eoreq r5, r7, r8, asr #21 │ │ │ │ + eoreq r5, r7, r0, asr #29 │ │ │ │ + eoreq r5, r7, r4, lsl #21 │ │ │ │ + eoreq r5, r7, ip, lsl #26 │ │ │ │ + eoreq r7, r7, r4, lsr fp │ │ │ │ + eoreq fp, r7, ip, ror #15 │ │ │ │ ldrdeq r5, [r7], -r0 @ │ │ │ │ - eoreq sl, r7, r0, asr #23 │ │ │ │ - mlaeq r7, r8, fp, sl │ │ │ │ - mlaeq r7, r4, r0, r5 │ │ │ │ - eoreq r4, r7, r8, asr ip │ │ │ │ - andeq r0, r0, r4, lsr sp │ │ │ │ - strdeq r9, [r7], -r4 @ │ │ │ │ - eoreq r5, r7, r4, lsr #32 │ │ │ │ - eoreq r4, r7, r8, ror #23 │ │ │ │ - eoreq r7, r7, r0, asr #13 │ │ │ │ - eoreq sl, r7, r8, ror #21 │ │ │ │ - eoreq r4, r7, r4, ror #31 │ │ │ │ - eoreq r4, r7, r8, lsr #23 │ │ │ │ - eoreq r4, r7, r4, lsr #31 │ │ │ │ - eoreq r4, r7, r8, ror #22 │ │ │ │ - eoreq sl, r7, r0, ror sl │ │ │ │ - eoreq sl, r7, ip, lsr #26 │ │ │ │ - eoreq r4, r7, ip, ror #30 │ │ │ │ - eoreq r4, r7, r0, lsr fp │ │ │ │ - eoreq r4, r7, ip, lsl pc │ │ │ │ - eoreq r4, r7, r0, ror #21 │ │ │ │ - eoreq sl, r7, r0, lsl #26 │ │ │ │ - ldrdeq r4, [r7], -r4 @ │ │ │ │ - mlaeq r7, r8, sl, r4 │ │ │ │ - mlaeq r7, ip, r9, sl │ │ │ │ - eoreq sl, r7, ip, lsr #21 │ │ │ │ - mlaeq r7, r8, lr, r4 │ │ │ │ - eoreq r4, r7, ip, asr sl │ │ │ │ - eoreq sl, r7, r4, lsl #19 │ │ │ │ - eoreq sl, r7, r8, asr #18 │ │ │ │ - eoreq r4, r7, r4, asr #28 │ │ │ │ - eoreq r4, r7, r8, lsl #20 │ │ │ │ - eoreq sl, r7, r8, lsl #18 │ │ │ │ + eoreq r7, r7, r4, ror #22 │ │ │ │ + eoreq fp, r7, r0, asr #15 │ │ │ │ + eoreq r5, r7, r0, lsl #17 │ │ │ │ + @ instruction: 0x00275cbc │ │ │ │ + eoreq fp, r7, ip, asr r5 │ │ │ │ + eoreq fp, r7, r4, lsr r5 │ │ │ │ + eoreq r5, r7, r0, lsr sl │ │ │ │ + strdeq r5, [r7], -r4 @ │ │ │ │ + @ instruction: 0x002759b8 │ │ │ │ + eoreq r5, r7, ip, ror r5 │ │ │ │ + mlaeq r7, r8, r9, r5 │ │ │ │ + eoreq r5, r7, ip, asr r5 │ │ │ │ + @ instruction: 0x0027b3bc │ │ │ │ + eoreq fp, r7, ip, asr #9 │ │ │ │ + eoreq r5, r7, ip, ror r4 │ │ │ │ + @ instruction: 0x002758b8 │ │ │ │ + eoreq r6, r7, ip, ror lr │ │ │ │ + @ instruction: 0x002756b4 │ │ │ │ + eoreq r5, r7, r4, ror r2 │ │ │ │ + eoreq r9, r7, r4, ror #15 │ │ │ │ + eoreq r5, r7, r4, lsl r3 │ │ │ │ + ldrdeq r4, [r7], -r8 @ │ │ │ │ + muleq r0, r4, fp │ │ │ │ + eoreq ip, r8, r8, ror #3 │ │ │ │ + eoreq sl, r7, r8, ror #26 │ │ │ │ + eoreq r5, r7, r4, ror #4 │ │ │ │ + eoreq r4, r7, r8, lsr #28 │ │ │ │ + eoreq r5, r7, r4, lsl #3 │ │ │ │ + eoreq r4, r7, r8, asr #26 │ │ │ │ + eoreq sl, r7, ip, lsl #25 │ │ │ │ + eoreq sl, r7, ip, lsr #30 │ │ │ │ + eoreq sl, r7, r4, ror ip │ │ │ │ + eoreq sl, r7, r8, lsr ip │ │ │ │ + eoreq r5, r7, r4, lsr r1 │ │ │ │ + strdeq r4, [r7], -r8 @ │ │ │ │ + eoreq r5, r7, r4, lsl r1 │ │ │ │ + ldrdeq r4, [r7], -r8 @ │ │ │ │ + ldrdeq sl, [r7], -r8 @ │ │ │ │ + eoreq sl, r7, r0, lsl #29 │ │ │ │ + mlaeq r7, r8, ip, r4 │ │ │ │ + ldrdeq r5, [r7], -r4 @ │ │ │ │ eoreq sl, r7, r4, asr #23 │ │ │ │ - eoreq r4, r7, r4, lsl #28 │ │ │ │ - eoreq r4, r7, r8, asr #19 │ │ │ │ - eoreq r7, r7, r0, lsr #9 │ │ │ │ - eoreq sl, r7, r8, asr #17 │ │ │ │ - eoreq r4, r7, r4, asr #27 │ │ │ │ - eoreq r4, r7, r8, lsl #19 │ │ │ │ - eoreq ip, r8, r0, ror #5 │ │ │ │ - eoreq sl, r7, ip, ror r8 │ │ │ │ - eoreq r4, r7, r8, ror sp │ │ │ │ - eoreq r4, r7, ip, lsr r9 │ │ │ │ - eoreq r4, r7, r0, lsr sp │ │ │ │ - strdeq r4, [r7], -r4 @ │ │ │ │ - eoreq r4, r7, r8, lsl #26 │ │ │ │ - eoreq r4, r7, ip, asr #17 │ │ │ │ - ldrdeq sl, [r7], -r4 @ │ │ │ │ - strdeq sl, [r7], -r8 @ │ │ │ │ + mlaeq r7, ip, fp, sl │ │ │ │ + mlaeq r7, r8, r0, r5 │ │ │ │ + eoreq r4, r7, ip, asr ip │ │ │ │ + andeq r0, r0, r4, lsr sp │ │ │ │ + strdeq r9, [r7], -r8 @ │ │ │ │ + eoreq r5, r7, r8, lsr #32 │ │ │ │ + eoreq r4, r7, ip, ror #23 │ │ │ │ + eoreq r7, r7, r4, asr #13 │ │ │ │ + eoreq sl, r7, ip, ror #21 │ │ │ │ + eoreq r4, r7, r8, ror #31 │ │ │ │ + eoreq r4, r7, ip, lsr #23 │ │ │ │ + eoreq r4, r7, r8, lsr #31 │ │ │ │ + eoreq r4, r7, ip, ror #22 │ │ │ │ + eoreq sl, r7, r4, ror sl │ │ │ │ + eoreq sl, r7, r0, lsr sp │ │ │ │ + eoreq r4, r7, r0, ror pc │ │ │ │ + eoreq r4, r7, r4, lsr fp │ │ │ │ + eoreq r4, r7, r0, lsr #30 │ │ │ │ + eoreq r4, r7, r4, ror #21 │ │ │ │ + eoreq sl, r7, r4, lsl #26 │ │ │ │ + ldrdeq r4, [r7], -r8 @ │ │ │ │ + mlaeq r7, ip, sl, r4 │ │ │ │ + eoreq sl, r7, r0, lsr #19 │ │ │ │ + @ instruction: 0x0027aab0 │ │ │ │ + mlaeq r7, ip, lr, r4 │ │ │ │ + eoreq r4, r7, r0, ror #20 │ │ │ │ + eoreq sl, r7, r8, lsl #19 │ │ │ │ + eoreq sl, r7, ip, asr #18 │ │ │ │ + eoreq r4, r7, r8, asr #28 │ │ │ │ + eoreq r4, r7, ip, lsl #20 │ │ │ │ + eoreq sl, r7, ip, lsl #18 │ │ │ │ + eoreq sl, r7, r8, asr #23 │ │ │ │ + eoreq r4, r7, r8, lsl #28 │ │ │ │ + eoreq r4, r7, ip, asr #19 │ │ │ │ + eoreq r7, r7, r4, lsr #9 │ │ │ │ + eoreq sl, r7, ip, asr #17 │ │ │ │ + eoreq r4, r7, r8, asr #27 │ │ │ │ + eoreq r4, r7, ip, lsl #19 │ │ │ │ + eoreq ip, r8, r4, ror #5 │ │ │ │ + eoreq sl, r7, r0, lsl #17 │ │ │ │ + eoreq r4, r7, ip, ror sp │ │ │ │ + eoreq r4, r7, r0, asr #18 │ │ │ │ + eoreq r4, r7, r4, lsr sp │ │ │ │ + strdeq r4, [r7], -r8 @ │ │ │ │ + eoreq r4, r7, ip, lsl #26 │ │ │ │ ldrdeq r4, [r7], -r0 @ │ │ │ │ - mlaeq r7, r4, r8, r4 │ │ │ │ + ldrdeq sl, [r7], -r8 @ │ │ │ │ + strdeq sl, [r7], -ip @ │ │ │ │ + ldrdeq r4, [r7], -r4 @ │ │ │ │ + mlaeq r7, r8, r8, r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq sl, r7, r0, lsl r9 │ │ │ │ - eoreq r4, r7, ip, ror ip │ │ │ │ - eoreq r4, r7, r0, asr #16 │ │ │ │ - eoreq sl, r7, r4, lsr r7 │ │ │ │ - eoreq sl, r7, r8, asr r8 │ │ │ │ - eoreq r4, r7, r0, lsr ip │ │ │ │ - strdeq r4, [r7], -r4 @ │ │ │ │ - eoreq r4, r7, r8, lsl #24 │ │ │ │ - eoreq r4, r7, ip, asr #15 │ │ │ │ + eoreq sl, r7, r4, lsl r9 │ │ │ │ + eoreq r4, r7, r0, lsl #25 │ │ │ │ + eoreq r4, r7, r4, asr #16 │ │ │ │ + eoreq sl, r7, r8, lsr r7 │ │ │ │ + eoreq sl, r7, ip, asr r8 │ │ │ │ + eoreq r4, r7, r4, lsr ip │ │ │ │ + strdeq r4, [r7], -r8 @ │ │ │ │ + eoreq r4, r7, ip, lsl #24 │ │ │ │ + ldrdeq r4, [r7], -r0 @ │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - ldrdeq r4, [r7], -r8 @ │ │ │ │ - mlaeq r7, ip, r7, r4 │ │ │ │ + ldrdeq r4, [r7], -ip @ │ │ │ │ + eoreq r4, r7, r0, lsr #15 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ - eoreq r9, r9, r0, asr #15 │ │ │ │ - eoreq fp, r6, r0, asr #17 │ │ │ │ - strdeq sl, [r7], -r8 @ │ │ │ │ + eoreq r9, r9, r4, asr #15 │ │ │ │ + eoreq fp, r6, r4, asr #17 │ │ │ │ + strdeq sl, [r7], -ip @ │ │ │ │ @ instruction: 0x00017db4 │ │ │ │ - mlaeq r9, r8, r7, r9 │ │ │ │ - mlaeq r6, r8, r8, fp │ │ │ │ - eoreq sl, r7, r8, lsr r9 │ │ │ │ + mlaeq r9, ip, r7, r9 │ │ │ │ + mlaeq r6, ip, r8, fp │ │ │ │ + eoreq sl, r7, ip, lsr r9 │ │ │ │ andeq r7, r1, pc, ror #28 │ │ │ │ - eoreq r9, r9, r0, ror r7 │ │ │ │ - eoreq fp, r6, r0, ror r8 │ │ │ │ - eoreq r6, r7, ip, lsl #5 │ │ │ │ + eoreq r9, r9, r4, ror r7 │ │ │ │ + eoreq fp, r6, r4, ror r8 │ │ │ │ + mlaeq r7, r0, r2, r6 │ │ │ │ strdeq r7, [r1], -r8 │ │ │ │ - eoreq r9, r9, r8, asr #14 │ │ │ │ - eoreq fp, r6, r8, asr #16 │ │ │ │ - strdeq sl, [r7], -r8 @ │ │ │ │ + eoreq r9, r9, ip, asr #14 │ │ │ │ + eoreq fp, r6, ip, asr #16 │ │ │ │ + strdeq sl, [r7], -ip @ │ │ │ │ andeq r7, r1, r0, ror lr │ │ │ │ - eoreq r9, r9, r0, lsr #14 │ │ │ │ - eoreq fp, r6, r0, lsr #16 │ │ │ │ - ldrdeq r8, [r7], -r4 @ │ │ │ │ + eoreq r9, r9, r4, lsr #14 │ │ │ │ + eoreq fp, r6, r4, lsr #16 │ │ │ │ + ldrdeq r8, [r7], -r8 @ │ │ │ │ andeq r7, r1, sl, lsr lr │ │ │ │ - strdeq r9, [r9], -r8 @ │ │ │ │ - strdeq fp, [r6], -r8 @ │ │ │ │ - eoreq sl, r7, r8, lsr r9 │ │ │ │ + strdeq r9, [r9], -ip @ │ │ │ │ + strdeq fp, [r6], -ip @ │ │ │ │ + eoreq sl, r7, ip, lsr r9 │ │ │ │ muleq r1, pc, lr @ │ │ │ │ - ldrdeq r9, [r9], -r0 @ │ │ │ │ - ldrdeq fp, [r6], -r0 @ │ │ │ │ - strdeq sl, [r7], -r0 @ │ │ │ │ + ldrdeq r9, [r9], -r4 @ │ │ │ │ + ldrdeq fp, [r6], -r4 @ │ │ │ │ + strdeq sl, [r7], -r4 @ │ │ │ │ andeq r7, r1, r3, ror #26 │ │ │ │ - eoreq r9, r9, r8, lsr #13 │ │ │ │ - eoreq fp, r6, r8, lsr #15 │ │ │ │ - eoreq sl, r7, r8, ror #16 │ │ │ │ + eoreq r9, r9, ip, lsr #13 │ │ │ │ + eoreq fp, r6, ip, lsr #15 │ │ │ │ + eoreq sl, r7, ip, ror #16 │ │ │ │ muleq r1, r0, lr │ │ │ │ - eoreq r9, r9, r0, lsl #13 │ │ │ │ - eoreq fp, r6, r0, lsl #15 │ │ │ │ - @ instruction: 0x0027a8b0 │ │ │ │ + eoreq r9, r9, r4, lsl #13 │ │ │ │ + eoreq fp, r6, r4, lsl #15 │ │ │ │ + @ instruction: 0x0027a8b4 │ │ │ │ muleq r1, lr, lr │ │ │ │ - eoreq r9, r9, r8, asr r6 │ │ │ │ - eoreq fp, r6, r8, asr r7 │ │ │ │ - ldrdeq sl, [r7], -r8 @ │ │ │ │ + eoreq r9, r9, ip, asr r6 │ │ │ │ + eoreq fp, r6, ip, asr r7 │ │ │ │ + ldrdeq sl, [r7], -ip @ │ │ │ │ andeq r7, r1, r4, ror #26 │ │ │ │ - eoreq r9, r9, r0, lsr r6 │ │ │ │ - eoreq fp, r6, r0, lsr r7 │ │ │ │ - eoreq sl, r7, r8, ror #13 │ │ │ │ + eoreq r9, r9, r4, lsr r6 │ │ │ │ + eoreq fp, r6, r4, lsr r7 │ │ │ │ + eoreq sl, r7, ip, ror #13 │ │ │ │ andeq r7, r1, r0, asr #28 │ │ │ │ - eoreq r9, r9, r8, lsl #12 │ │ │ │ - eoreq fp, r6, r8, lsl #14 │ │ │ │ - eoreq sl, r7, r0, lsr #12 │ │ │ │ + eoreq r9, r9, ip, lsl #12 │ │ │ │ + eoreq fp, r6, ip, lsl #14 │ │ │ │ + eoreq sl, r7, r4, lsr #12 │ │ │ │ muleq r1, r3, sp │ │ │ │ - eoreq r9, r9, r0, ror #11 │ │ │ │ - eoreq fp, r6, r0, ror #13 │ │ │ │ - eoreq fp, r6, ip, lsr #15 │ │ │ │ + eoreq r9, r9, r4, ror #11 │ │ │ │ + eoreq fp, r6, r4, ror #13 │ │ │ │ + @ instruction: 0x0026b7b0 │ │ │ │ andeq r7, r1, r0, asr #25 │ │ │ │ - @ instruction: 0x002995b8 │ │ │ │ - @ instruction: 0x0026b6b8 │ │ │ │ - eoreq sl, r7, r0, ror #11 │ │ │ │ + @ instruction: 0x002995bc │ │ │ │ + @ instruction: 0x0026b6bc │ │ │ │ + eoreq sl, r7, r4, ror #11 │ │ │ │ @ instruction: 0x00017db3 │ │ │ │ - mlaeq r9, r0, r5, r9 │ │ │ │ - mlaeq r6, r0, r6, fp │ │ │ │ - eoreq sl, r7, r0, ror #14 │ │ │ │ + mlaeq r9, r4, r5, r9 │ │ │ │ + mlaeq r6, r4, r6, fp │ │ │ │ + eoreq sl, r7, r4, ror #14 │ │ │ │ muleq r1, r1, lr │ │ │ │ - eoreq r9, r9, r8, ror #10 │ │ │ │ - eoreq fp, r6, r8, ror #12 │ │ │ │ - eoreq sl, r7, r0, lsl #13 │ │ │ │ + eoreq r9, r9, ip, ror #10 │ │ │ │ + eoreq fp, r6, ip, ror #12 │ │ │ │ + eoreq sl, r7, r4, lsl #13 │ │ │ │ andeq r7, r1, r1, asr #28 │ │ │ │ - eoreq r9, r9, r0, asr #10 │ │ │ │ - eoreq fp, r6, r0, asr #12 │ │ │ │ - eoreq sl, r7, r8, asr #10 │ │ │ │ + eoreq r9, r9, r4, asr #10 │ │ │ │ + eoreq fp, r6, r4, asr #12 │ │ │ │ + eoreq sl, r7, ip, asr #10 │ │ │ │ muleq r1, r2, sp │ │ │ │ - eoreq r9, r9, r8, lsl r5 │ │ │ │ - eoreq fp, r6, r8, lsl r6 │ │ │ │ - @ instruction: 0x0027a5b0 │ │ │ │ + eoreq r9, r9, ip, lsl r5 │ │ │ │ + eoreq fp, r6, ip, lsl r6 │ │ │ │ + @ instruction: 0x0027a5b4 │ │ │ │ andeq r7, r1, r1, asr #27 │ │ │ │ - strdeq r9, [r9], -r0 @ │ │ │ │ - strdeq fp, [r6], -r0 @ │ │ │ │ - eoreq r8, r7, r4, lsr #25 │ │ │ │ + strdeq r9, [r9], -r4 @ │ │ │ │ + strdeq fp, [r6], -r4 @ │ │ │ │ + eoreq r8, r7, r8, lsr #25 │ │ │ │ andeq r7, r1, sp, asr sp │ │ │ │ - eoreq r9, r9, r8, asr #9 │ │ │ │ - eoreq fp, r6, r8, asr #11 │ │ │ │ - eoreq sl, r7, r0, ror r5 │ │ │ │ + eoreq r9, r9, ip, asr #9 │ │ │ │ + eoreq fp, r6, ip, asr #11 │ │ │ │ + eoreq sl, r7, r4, ror r5 │ │ │ │ andeq r7, r1, r2, asr #27 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ - ldr r3, [pc, #-584] @ 188fd4 │ │ │ │ - ldr r1, [pc, #-692] @ 188f6c │ │ │ │ + ldr r3, [pc, #-584] @ 1890b8 │ │ │ │ + ldr r1, [pc, #-692] @ 189050 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-708] @ 188f70 │ │ │ │ - ldr r0, [pc, #-708] @ 188f74 │ │ │ │ + ldr r1, [pc, #-708] @ 189054 │ │ │ │ + ldr r0, [pc, #-708] @ 189058 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r5, [r4, #76] @ 0x4c │ │ │ │ ldr r9, [r4, #80] @ 0x50 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #84] @ 0x54 │ │ │ │ - beq 18964c │ │ │ │ + beq 189730 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 189adc │ │ │ │ + beq 189bc0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 189a64 │ │ │ │ + beq 189b48 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ moveq r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bl 578f8 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - b 188c44 │ │ │ │ - ldr r3, [pc, #-844] @ 188f78 │ │ │ │ + b 188d28 │ │ │ │ + ldr r3, [pc, #-844] @ 18905c │ │ │ │ mov r1, #340 @ 0x154 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-852] @ 188f7c │ │ │ │ + ldr r3, [pc, #-852] @ 189060 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-864] @ 188f80 │ │ │ │ - ldr r1, [pc, #-864] @ 188f84 │ │ │ │ - ldr r0, [pc, #-864] @ 188f88 │ │ │ │ + ldr r2, [pc, #-864] @ 189064 │ │ │ │ + ldr r1, [pc, #-864] @ 189068 │ │ │ │ + ldr r0, [pc, #-864] @ 18906c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1894f8 │ │ │ │ + beq 1895dc │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl 578f8 │ │ │ │ ldr r5, [r4, #60] @ 0x3c │ │ │ │ ldr r9, [r4, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r6, [r4, #68] @ 0x44 │ │ │ │ - beq 1898f4 │ │ │ │ + beq 1899d8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 189ba4 │ │ │ │ + beq 189c88 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 18999c │ │ │ │ + beq 189a80 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ @@ -323211,613 +323268,613 @@ │ │ │ │ bl aa6bc │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 188984 │ │ │ │ + b 188a68 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r1, [pc, #-1064] @ 188f8c │ │ │ │ - ldr r0, [pc, #-1064] @ 188f90 │ │ │ │ + ldr r1, [pc, #-1064] @ 189070 │ │ │ │ + ldr r0, [pc, #-1064] @ 189074 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1072] @ 188f94 │ │ │ │ - ldr r3, [pc, #-1072] @ 188f98 │ │ │ │ + ldr r2, [pc, #-1072] @ 189078 │ │ │ │ + ldr r3, [pc, #-1072] @ 18907c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - b 189248 │ │ │ │ - ldr r3, [pc, #-824] @ 1890bc │ │ │ │ + b 18932c │ │ │ │ + ldr r3, [pc, #-824] @ 1891a0 │ │ │ │ mov r1, #340 @ 0x154 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1124] @ 188f9c │ │ │ │ + ldr r3, [pc, #-1124] @ 189080 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1136] @ 188fa0 │ │ │ │ - ldr r1, [pc, #-1136] @ 188fa4 │ │ │ │ - ldr r0, [pc, #-1136] @ 188fa8 │ │ │ │ + ldr r2, [pc, #-1136] @ 189084 │ │ │ │ + ldr r1, [pc, #-1136] @ 189088 │ │ │ │ + ldr r0, [pc, #-1136] @ 18908c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1888a0 │ │ │ │ - ldr r1, [pc, #-1160] @ 188fac │ │ │ │ - ldr r0, [pc, #-1160] @ 188fb0 │ │ │ │ + b 188984 │ │ │ │ + ldr r1, [pc, #-1160] @ 189090 │ │ │ │ + ldr r0, [pc, #-1160] @ 189094 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #-888] @ 1890c8 │ │ │ │ + ldr r2, [pc, #-888] @ 1891ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1893d8 │ │ │ │ - ldr r3, [pc, #-920] @ 1890bc │ │ │ │ + b 1894bc │ │ │ │ + ldr r3, [pc, #-920] @ 1891a0 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #-1204] @ 188fb4 │ │ │ │ - ldr r3, [pc, #-1204] @ 188fb8 │ │ │ │ - ldr r0, [pc, #-1204] @ 188fbc │ │ │ │ + ldr r2, [pc, #-1204] @ 189098 │ │ │ │ + ldr r3, [pc, #-1204] @ 18909c │ │ │ │ + ldr r0, [pc, #-1204] @ 1890a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #-1208] @ 188fc0 │ │ │ │ + ldr r1, [pc, #-1208] @ 1890a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 188ca0 │ │ │ │ - ldr r3, [pc, #-980] @ 1890bc │ │ │ │ + b 188d84 │ │ │ │ + ldr r3, [pc, #-980] @ 1891a0 │ │ │ │ mov r1, #340 @ 0x154 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1240] @ 188fc4 │ │ │ │ + ldr r3, [pc, #-1240] @ 1890a8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1252] @ 188fc8 │ │ │ │ - ldr r1, [pc, #-1252] @ 188fcc │ │ │ │ - ldr r0, [pc, #-1252] @ 188fd0 │ │ │ │ + ldr r2, [pc, #-1252] @ 1890ac │ │ │ │ + ldr r1, [pc, #-1252] @ 1890b0 │ │ │ │ + ldr r0, [pc, #-1252] @ 1890b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ bl a4764 │ │ │ │ - b 188140 │ │ │ │ + b 188224 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188954 │ │ │ │ + b 188a38 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188938 │ │ │ │ + b 188a1c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1886d0 │ │ │ │ + b 1887b4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1886f8 │ │ │ │ + b 1887dc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ - ldr r3, [pc, #-1332] @ 188fd4 │ │ │ │ - ldr r1, [pc, #-1332] @ 188fd8 │ │ │ │ + ldr r3, [pc, #-1332] @ 1890b8 │ │ │ │ + ldr r1, [pc, #-1332] @ 1890bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-1348] @ 188fdc │ │ │ │ - ldr r0, [pc, #-1348] @ 188fe0 │ │ │ │ + ldr r1, [pc, #-1348] @ 1890c0 │ │ │ │ + ldr r0, [pc, #-1348] @ 1890c4 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 188bd4 │ │ │ │ - ldr r3, [pc, #-1156] @ 1890bc │ │ │ │ - ldr r1, [pc, #-1164] @ 1890b8 │ │ │ │ + b 188cb8 │ │ │ │ + ldr r3, [pc, #-1156] @ 1891a0 │ │ │ │ + ldr r1, [pc, #-1164] @ 18919c │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1384] @ 188fe4 │ │ │ │ + ldr r3, [pc, #-1384] @ 1890c8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1396] @ 188fe8 │ │ │ │ - ldr r1, [pc, #-1396] @ 188fec │ │ │ │ - ldr r0, [pc, #-1396] @ 188ff0 │ │ │ │ + ldr r2, [pc, #-1396] @ 1890cc │ │ │ │ + ldr r1, [pc, #-1396] @ 1890d0 │ │ │ │ + ldr r0, [pc, #-1396] @ 1890d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188a04 │ │ │ │ + b 188ae8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1889e8 │ │ │ │ - ldr r3, [pc, #-1244] @ 1890bc │ │ │ │ - ldr r1, [pc, #-1448] @ 188ff4 │ │ │ │ + b 188acc │ │ │ │ + ldr r3, [pc, #-1244] @ 1891a0 │ │ │ │ + ldr r1, [pc, #-1448] @ 1890d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1452] @ 188ff8 │ │ │ │ - ldr r2, [pc, #-1264] @ 1890b8 │ │ │ │ + ldr r0, [pc, #-1452] @ 1890dc │ │ │ │ + ldr r2, [pc, #-1264] @ 18919c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1492] @ 188ffc │ │ │ │ - ldr r3, [pc, #-1492] @ 189000 │ │ │ │ - ldr r1, [pc, #-1492] @ 189004 │ │ │ │ - ldr r0, [pc, #-1492] @ 189008 │ │ │ │ + ldr r2, [pc, #-1492] @ 1890e0 │ │ │ │ + ldr r3, [pc, #-1492] @ 1890e4 │ │ │ │ + ldr r1, [pc, #-1492] @ 1890e8 │ │ │ │ + ldr r0, [pc, #-1492] @ 1890ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 189248 │ │ │ │ + b 18932c │ │ │ │ bl a4764 │ │ │ │ - b 188488 │ │ │ │ + b 18856c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188ad0 │ │ │ │ - ldr r3, [pc, #-1380] @ 1890bc │ │ │ │ - ldr r1, [pc, #-1560] @ 18900c │ │ │ │ + b 188bb4 │ │ │ │ + ldr r3, [pc, #-1380] @ 1891a0 │ │ │ │ + ldr r1, [pc, #-1560] @ 1890f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1564] @ 189010 │ │ │ │ - ldr r2, [pc, #-1400] @ 1890b8 │ │ │ │ + ldr r0, [pc, #-1564] @ 1890f4 │ │ │ │ + ldr r2, [pc, #-1400] @ 18919c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188a34 │ │ │ │ - ldr r3, [pc, #-1476] @ 189090 │ │ │ │ - ldr r1, [pc, #-1604] @ 189014 │ │ │ │ + b 188b18 │ │ │ │ + ldr r3, [pc, #-1476] @ 189174 │ │ │ │ + ldr r1, [pc, #-1604] @ 1890f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r1, [pc, #-1628] @ 189018 │ │ │ │ - ldr r0, [pc, #-1628] @ 18901c │ │ │ │ + ldr r1, [pc, #-1628] @ 1890fc │ │ │ │ + ldr r0, [pc, #-1628] @ 189100 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 1885a0 │ │ │ │ + b 188684 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1668] @ 189020 │ │ │ │ - ldr r3, [pc, #-1668] @ 189024 │ │ │ │ - ldr r1, [pc, #-1668] @ 189028 │ │ │ │ - ldr r0, [pc, #-1668] @ 18902c │ │ │ │ + ldr r2, [pc, #-1668] @ 189104 │ │ │ │ + ldr r3, [pc, #-1668] @ 189108 │ │ │ │ + ldr r1, [pc, #-1668] @ 18910c │ │ │ │ + ldr r0, [pc, #-1668] @ 189110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 188bc4 │ │ │ │ + b 188ca8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188984 │ │ │ │ + b 188a68 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188aa0 │ │ │ │ - ldr r3, [pc, #-1572] @ 1890bc │ │ │ │ + b 188b84 │ │ │ │ + ldr r3, [pc, #-1572] @ 1891a0 │ │ │ │ mov r1, #340 @ 0x154 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1724] @ 189030 │ │ │ │ + ldr r3, [pc, #-1724] @ 189114 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1736] @ 189034 │ │ │ │ - ldr r1, [pc, #-1736] @ 189038 │ │ │ │ - ldr r0, [pc, #-1736] @ 18903c │ │ │ │ + ldr r2, [pc, #-1736] @ 189118 │ │ │ │ + ldr r1, [pc, #-1736] @ 18911c │ │ │ │ + ldr r0, [pc, #-1736] @ 189120 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188a64 │ │ │ │ + b 188b48 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1784] @ 189040 │ │ │ │ - ldr r3, [pc, #-1784] @ 189044 │ │ │ │ - ldr r1, [pc, #-1784] @ 189048 │ │ │ │ - ldr r0, [pc, #-1784] @ 18904c │ │ │ │ + ldr r2, [pc, #-1784] @ 189124 │ │ │ │ + ldr r3, [pc, #-1784] @ 189128 │ │ │ │ + ldr r1, [pc, #-1784] @ 18912c │ │ │ │ + ldr r0, [pc, #-1784] @ 189130 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1893d8 │ │ │ │ - ldr r3, [pc, #-1700] @ 1890bc │ │ │ │ - ldr r1, [pc, #-1692] @ 1890c8 │ │ │ │ + b 1894bc │ │ │ │ + ldr r3, [pc, #-1700] @ 1891a0 │ │ │ │ + ldr r1, [pc, #-1692] @ 1891ac │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1820] @ 189050 │ │ │ │ + ldr r3, [pc, #-1820] @ 189134 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1832] @ 189054 │ │ │ │ - ldr r1, [pc, #-1832] @ 189058 │ │ │ │ - ldr r0, [pc, #-1832] @ 18905c │ │ │ │ + ldr r2, [pc, #-1832] @ 189138 │ │ │ │ + ldr r1, [pc, #-1832] @ 18913c │ │ │ │ + ldr r0, [pc, #-1832] @ 189140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 188e4c │ │ │ │ - ldr r3, [pc, #-1776] @ 1890bc │ │ │ │ - ldr r2, [pc, #-1768] @ 1890c8 │ │ │ │ + b 188f30 │ │ │ │ + ldr r3, [pc, #-1776] @ 1891a0 │ │ │ │ + ldr r2, [pc, #-1768] @ 1891ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1892] @ 189060 │ │ │ │ - ldr r2, [pc, #-1892] @ 189064 │ │ │ │ - ldr r1, [pc, #-1892] @ 189068 │ │ │ │ - ldr r0, [pc, #-1892] @ 18906c │ │ │ │ + ldr r3, [pc, #-1892] @ 189144 │ │ │ │ + ldr r2, [pc, #-1892] @ 189148 │ │ │ │ + ldr r1, [pc, #-1892] @ 18914c │ │ │ │ + ldr r0, [pc, #-1892] @ 189150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1885a0 │ │ │ │ - ldr r3, [pc, #-1872] @ 1890bc │ │ │ │ - ldr r1, [pc, #-1952] @ 189070 │ │ │ │ + b 188684 │ │ │ │ + ldr r3, [pc, #-1872] @ 1891a0 │ │ │ │ + ldr r1, [pc, #-1952] @ 189154 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1956] @ 189074 │ │ │ │ - ldr r2, [pc, #-1876] @ 1890c8 │ │ │ │ + ldr r0, [pc, #-1956] @ 189158 │ │ │ │ + ldr r2, [pc, #-1876] @ 1891ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1888a0 │ │ │ │ - ldr r3, [pc, #-1912] @ 1890bc │ │ │ │ - ldr r1, [pc, #-1984] @ 189078 │ │ │ │ + b 188984 │ │ │ │ + ldr r3, [pc, #-1912] @ 1891a0 │ │ │ │ + ldr r1, [pc, #-1984] @ 18915c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1988] @ 18907c │ │ │ │ - ldr r2, [pc, #-1916] @ 1890c8 │ │ │ │ + ldr r0, [pc, #-1988] @ 189160 │ │ │ │ + ldr r2, [pc, #-1916] @ 1891ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1888a0 │ │ │ │ + b 188984 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2028] @ 189080 │ │ │ │ - ldr r3, [pc, #-2028] @ 189084 │ │ │ │ - ldr r1, [pc, #-2028] @ 189088 │ │ │ │ - ldr r0, [pc, #-2028] @ 18908c │ │ │ │ + ldr r2, [pc, #-2028] @ 189164 │ │ │ │ + ldr r3, [pc, #-2028] @ 189168 │ │ │ │ + ldr r1, [pc, #-2028] @ 18916c │ │ │ │ + ldr r0, [pc, #-2028] @ 189170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 7344c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 7344c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 188bd4 │ │ │ │ - ldr r3, [pc, #-2076] @ 189090 │ │ │ │ - ldr r1, [pc, #-2076] @ 189094 │ │ │ │ + b 188cb8 │ │ │ │ + ldr r3, [pc, #-2076] @ 189174 │ │ │ │ + ldr r1, [pc, #-2076] @ 189178 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes